--- /srv/rebuilderd/tmp/rebuilderdzkoFrl/inputs/lambdabot_5.3.1.2-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdzkoFrl/out/lambdabot_5.3.1.2-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-22 18:57:26.000000 debian-binary │ -rw-r--r-- 0 0 0 1072 2026-02-22 18:57:26.000000 control.tar.xz │ --rw-r--r-- 0 0 0 10358320 2026-02-22 18:57:26.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 10363116 2026-02-22 18:57:26.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./control │ │ │ @@ -1,12 +1,12 @@ │ │ │ Package: lambdabot │ │ │ Version: 5.3.1.2-2 │ │ │ Architecture: armhf │ │ │ Maintainer: Debian Haskell Group │ │ │ -Installed-Size: 62929 │ │ │ +Installed-Size: 62925 │ │ │ Depends: libc6 (>= 2.42), libffi8 (>= 3.4), libgmp10 (>= 2:6.3.0+dfsg), libnuma1 (>= 2.0.11), libtinfo6 (>= 6), zlib1g (>= 1:1.1.4) │ │ │ Suggests: aspell, hoogle (>= 4.2.23), hsbrainfuck, mueval, unlambda │ │ │ Section: net │ │ │ Priority: optional │ │ │ Homepage: https://wiki.haskell.org/Lambdabot │ │ │ Description: Development tool and advanced IRC bot │ │ │ Lambdabot is an IRC bot written over several years by those on │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 64212352 2026-02-22 18:57:26.000000 ./usr/bin/lambdabot │ │ │ +-rwxr-xr-x 0 root (0) root (0) 64208240 2026-02-22 18:57:26.000000 ./usr/bin/lambdabot │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/share/doc/lambdabot/ │ │ │ -rw-r--r-- 0 root (0) root (0) 539 2026-02-22 18:57:26.000000 ./usr/share/doc/lambdabot/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 674 2001-09-09 01:46:40.000000 ./usr/share/doc/lambdabot/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1509 2025-02-19 03:45:44.000000 ./usr/share/doc/lambdabot/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-22 18:57:26.000000 ./usr/share/lambdabot/ │ │ ├── ./usr/bin/lambdabot │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x150f1 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 64211112 (bytes into file) │ │ │ │ + Start of section headers: 64207000 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x3a637c0 0x3a637c0 R E 0x1000 │ │ │ │ - LOAD 0x3a64750 0x03a6d750 0x03a6d750 0x2d7fc0 0x2da89c RW 0x1000 │ │ │ │ - DYNAMIC 0x3a64edc 0x03a6dedc 0x03a6dedc 0x00118 0x00118 RW 0x4 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x3a636c0 0x3a636c0 R E 0x1000 │ │ │ │ + LOAD 0x3a63750 0x03a6c750 0x03a6c750 0x2d7fb0 0x2da85c RW 0x1000 │ │ │ │ + DYNAMIC 0x3a63edc 0x03a6cedc 0x03a6cedc 0x00118 0x00118 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x3a637b8 0x03a6b7b8 0x03a6b7b8 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x3a636b8 0x03a6b6b8 0x03a6b6b8 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x3814234 0x0381c234 0x0381c234 0x00008 0x00008 R 0x4 │ │ │ │ - GNU_RELRO 0x3a64750 0x03a6d750 0x03a6d750 0x008b0 0x008b0 RW 0x10 │ │ │ │ + ARM_EXIDX 0x3814114 0x0381c114 0x0381c114 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_RELRO 0x3a63750 0x03a6c750 0x03a6c750 0x008b0 0x008b0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ │ 03 .data.rel.ro.local .fini_array .init_array .data.rel.ro .dynamic .data .tm_clone_table .got .bss │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x3d3c8a8: │ │ │ │ +There are 31 section headers, starting at offset 0x3d3b898: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000b01c 00301c 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000b048 003048 000356 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000b3a0 0033a0 0001d0 00 A 5 5 4 │ │ │ │ [ 9] .rel.dyn REL 0000b570 003570 000110 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000b680 003680 000b78 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000c1f8 0041f8 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000c204 004204 001148 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000d350 005350 380eedc 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 0381c22c 381422c 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 0381c234 3814234 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 0381c240 3814240 24f572 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 03a6b7b4 3a637b4 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 03a6b7b8 3a637b8 000008 00 A 0 0 4 │ │ │ │ - [19] .data.rel.ro.local PROGBITS 03a6d750 3a64750 000064 00 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 03a6d7b4 3a647b4 000004 04 WA 0 0 4 │ │ │ │ - [21] .init_array INIT_ARRAY 03a6d7b8 3a647b8 000008 04 WA 0 0 4 │ │ │ │ - [22] .data.rel.ro PROGBITS 03a6d7c0 3a647c0 00071c 00 WA 0 0 16 │ │ │ │ - [23] .dynamic DYNAMIC 03a6dedc 3a64edc 000118 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 03a6e000 3a65000 2d0b8c 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 03d3eb8c 3d35b8c 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 03d3eb8c 3d35b8c 006b84 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 03d45740 3d3c710 0028ac 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 3d3c710 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 3d3c72c 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 3d3c767 000141 00 0 0 1 │ │ │ │ + [13] .text PROGBITS 0000d350 005350 380edbc 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 0381c10c 381410c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0381c114 3814114 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 0381c140 3814140 24f572 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 03a6b6b4 3a636b4 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 03a6b6b8 3a636b8 000008 00 A 0 0 4 │ │ │ │ + [19] .data.rel.ro.local PROGBITS 03a6c750 3a63750 000064 00 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 03a6c7b4 3a637b4 000004 04 WA 0 0 4 │ │ │ │ + [21] .init_array INIT_ARRAY 03a6c7b8 3a637b8 000008 04 WA 0 0 4 │ │ │ │ + [22] .data.rel.ro PROGBITS 03a6c7c0 3a637c0 00071c 00 WA 0 0 16 │ │ │ │ + [23] .dynamic DYNAMIC 03a6cedc 3a63edc 000118 08 WA 5 0 4 │ │ │ │ + [24] .data PROGBITS 03a6d000 3a64000 2d0b7c 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 03d3db7c 3d34b7c 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 03d3db7c 3d34b7c 006b84 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 03d44700 3d3b700 0028ac 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 3d3b700 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 3d3b71c 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 3d3b757 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -10,201 +10,201 @@ │ │ │ │ 6: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ 7: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ 8: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (4) │ │ │ │ 9: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ 10: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (5) │ │ │ │ 11: 00000000 0 FUNC GLOBAL DEFAULT UND accept4@GLIBC_2.10 (6) │ │ │ │ 12: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (7) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND set_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND __ioctl_time64@GLIBC_2.34 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (8) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (9) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (4) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (21) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ - 66: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ - 67: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ - 70: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ - 73: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ - 74: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ - 75: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (22) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (22) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (22) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (21) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (21) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ - 85: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (10) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (11) │ │ │ │ - 90: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (19) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ - 92: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (19) │ │ │ │ - 93: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (19) │ │ │ │ - 94: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (19) │ │ │ │ - 95: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (19) │ │ │ │ - 96: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (19) │ │ │ │ - 97: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (19) │ │ │ │ - 98: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (19) │ │ │ │ - 99: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (19) │ │ │ │ - 100: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (19) │ │ │ │ - 101: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (19) │ │ │ │ - 102: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (19) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (8) │ │ │ │ - 121: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (8) │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ - 131: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ - 141: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ - 144: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 145: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (23) │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (23) │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (23) │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (23) │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (23) │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (23) │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (23) │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (23) │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (23) │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (24) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (24) │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (23) │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (23) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (23) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (25) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND erf@GLIBC_2.4 (23) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (23) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (23) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (23) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (23) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (23) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (23) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (23) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (23) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (23) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (23) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (25) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND erfcf@GLIBC_2.4 (23) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (24) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND erff@GLIBC_2.4 (23) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (23) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (23) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (23) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (23) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (25) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (23) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND erfc@GLIBC_2.4 (23) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (23) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (24) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (23) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (23) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (23) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (23) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (12) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (12) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (7) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND set_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (18) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND __ioctl_time64@GLIBC_2.34 (3) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (8) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (9) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (4) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (21) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ + 74: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ + 75: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ + 76: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ + 77: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ + 78: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ + 79: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ + 80: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (22) │ │ │ │ + 81: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (22) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (22) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (21) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (21) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (10) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (11) │ │ │ │ + 91: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (19) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ + 93: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (19) │ │ │ │ + 94: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (19) │ │ │ │ + 95: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (19) │ │ │ │ + 96: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (19) │ │ │ │ + 97: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (19) │ │ │ │ + 98: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (19) │ │ │ │ + 99: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (19) │ │ │ │ + 100: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (19) │ │ │ │ + 101: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (19) │ │ │ │ + 102: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (19) │ │ │ │ + 103: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (19) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (20) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (8) │ │ │ │ + 122: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (8) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ + 132: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ + 142: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ + 145: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 146: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (23) │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (23) │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (23) │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (23) │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (23) │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (23) │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (23) │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (23) │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (23) │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (24) │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (24) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (23) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (23) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (23) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (25) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND erf@GLIBC_2.4 (23) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (23) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (23) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (23) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (23) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (23) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (23) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (23) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (23) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (23) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (23) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (25) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND erfcf@GLIBC_2.4 (23) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (24) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND erff@GLIBC_2.4 (23) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (23) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (23) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (23) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (23) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (25) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (23) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND erfc@GLIBC_2.4 (23) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (23) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (24) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (23) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (23) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (23) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (23) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (12) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (12) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ 198: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ 200: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (4) │ │ │ │ 201: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (4) │ │ │ │ 202: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 203: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (4) │ │ │ │ 204: 00000000 0 FUNC GLOBAL DEFAULT UND inflateInit2_ │ │ │ │ 205: 00000000 0 FUNC GLOBAL DEFAULT UND deflateInit2_ │ │ │ │ 206: 00000000 0 FUNC GLOBAL DEFAULT UND inflateSetDictionary │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,407 +1,407 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x3570 contains 34 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -03d450fc 00000915 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -03d450f4 00000a15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -03d43248 00001615 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45100 00001915 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -03d450f8 00001a15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -03d3eaa8 00005a02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -03d44e14 00005a15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -03d3ea98 00005c02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -03d44e10 00005c15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -03d3eab8 00005d02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -03d44e0c 00005d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -03d3eaf8 00005e02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -03d44e08 00005e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -03d3ead8 00005f02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -03d44e04 00005f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -03d3eb28 00006002 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -03d44e00 00006015 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -03d3eac8 00006102 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -03d44dfc 00006115 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -03d3eb38 00006202 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -03d44df8 00006215 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -03d3eb08 00006302 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -03d44df4 00006315 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -03d3ea88 00006402 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -03d44df0 00006415 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -03d3eae8 00006502 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -03d44dec 00006515 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -03d3eb18 00006602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -03d44de8 00006615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -03d44cb4 00007915 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -03d44c90 00008315 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -03d3eb90 00008d15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -03d432dc 00010d15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -03d43ce4 0001a915 R_ARM_GLOB_DAT 0000c314 free@GLIBC_2.4 │ │ │ │ +03d440ec 00000915 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +03d440e4 00000a15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +03d42238 00001715 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d440f0 00001a15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +03d440e8 00001b15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +03d3da98 00005b02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +03d43e04 00005b15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +03d3da88 00005d02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +03d43e00 00005d15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +03d3daa8 00005e02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +03d43dfc 00005e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +03d3dae8 00005f02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +03d43df8 00005f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +03d3dac8 00006002 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +03d43df4 00006015 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +03d3db18 00006102 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +03d43df0 00006115 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +03d3dab8 00006202 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +03d43dec 00006215 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +03d3db28 00006302 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +03d43de8 00006315 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +03d3daf8 00006402 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +03d43de4 00006415 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +03d3da78 00006502 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +03d43de0 00006515 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +03d3dad8 00006602 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +03d43ddc 00006615 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +03d3db08 00006702 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +03d43dd8 00006715 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +03d43ca4 00007a15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +03d43c80 00008415 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +03d3db80 00008e15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +03d422cc 00010d15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +03d42cd4 0001a915 R_ARM_GLOB_DAT 0000c314 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x3680 contains 367 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -03d45154 00001b16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -03d45158 00008a16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -03d4515c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -03d45160 0000be16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -03d45164 0000bf16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -03d45168 0000bd16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -03d4516c 0000c016 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -03d45170 0000c116 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -03d45174 0000c216 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -03d45178 0000c516 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -03d4517c 0000c716 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -03d45180 00008f16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -03d45184 0000c816 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -03d45188 0000c916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -03d4518c 0000ca16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -03d45190 0000cb16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -03d45194 0000cc16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ -03d45198 0000cd16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ -03d4519c 0000ce16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ -03d451a0 0000cf16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ -03d451a4 0000d016 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ -03d451a8 0001a916 R_ARM_JUMP_SLOT 0000c314 free@GLIBC_2.4 │ │ │ │ -03d451ac 0000d116 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ -03d451b0 0000d216 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ -03d451b4 0000d316 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ -03d451b8 0000d616 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ -03d451bc 0000d516 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ -03d451c0 0000d416 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ -03d451c4 0000b616 R_ARM_JUMP_SLOT 00000000 erfc@GLIBC_2.4 │ │ │ │ -03d451c8 0000b816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -03d451cc 0000ae16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -03d451d0 0000a016 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -03d451d4 0000b416 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -03d451d8 0000a116 R_ARM_JUMP_SLOT 00000000 erf@GLIBC_2.4 │ │ │ │ -03d451dc 0000af16 R_ARM_JUMP_SLOT 00000000 erff@GLIBC_2.4 │ │ │ │ -03d451e0 0000ad16 R_ARM_JUMP_SLOT 00000000 erfcf@GLIBC_2.4 │ │ │ │ -03d451e4 0000d716 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -03d451e8 0000d816 R_ARM_JUMP_SLOT 00000000 gethostname@GLIBC_2.4 │ │ │ │ -03d451ec 0000d916 R_ARM_JUMP_SLOT 00000000 endnetent@GLIBC_2.4 │ │ │ │ -03d451f0 0000da16 R_ARM_JUMP_SLOT 00000000 endhostent@GLIBC_2.4 │ │ │ │ -03d451f4 0000db16 R_ARM_JUMP_SLOT 00000000 endprotoent@GLIBC_2.4 │ │ │ │ -03d451f8 0000dc16 R_ARM_JUMP_SLOT 00000000 endservent@GLIBC_2.4 │ │ │ │ -03d451fc 0000dd16 R_ARM_JUMP_SLOT 00000000 setnetent@GLIBC_2.4 │ │ │ │ -03d45200 0000de16 R_ARM_JUMP_SLOT 00000000 sethostent@GLIBC_2.4 │ │ │ │ -03d45204 0000df16 R_ARM_JUMP_SLOT 00000000 setprotoent@GLIBC_2.4 │ │ │ │ -03d45208 0000e016 R_ARM_JUMP_SLOT 00000000 setservent@GLIBC_2.4 │ │ │ │ -03d4520c 0000e116 R_ARM_JUMP_SLOT 00000000 getnetent@GLIBC_2.4 │ │ │ │ -03d45210 0000e216 R_ARM_JUMP_SLOT 00000000 getnetbyaddr@GLIBC_2.4 │ │ │ │ -03d45214 0000e316 R_ARM_JUMP_SLOT 00000000 getnetbyname@GLIBC_2.4 │ │ │ │ -03d45218 0000e516 R_ARM_JUMP_SLOT 00000000 getprotoent@GLIBC_2.4 │ │ │ │ -03d4521c 0000e716 R_ARM_JUMP_SLOT 00000000 getprotobynumber@GLIBC_2.4 │ │ │ │ -03d45220 0000e416 R_ARM_JUMP_SLOT 00000000 getprotobyname@GLIBC_2.4 │ │ │ │ -03d45224 0000e616 R_ARM_JUMP_SLOT 00000000 getservent@GLIBC_2.4 │ │ │ │ -03d45228 0000e916 R_ARM_JUMP_SLOT 00000000 getservbyport@GLIBC_2.4 │ │ │ │ -03d4522c 0000eb16 R_ARM_JUMP_SLOT 00000000 getservbyname@GLIBC_2.4 │ │ │ │ -03d45230 0000e816 R_ARM_JUMP_SLOT 00000000 gethostent@GLIBC_2.4 │ │ │ │ -03d45234 0000ea16 R_ARM_JUMP_SLOT 00000000 gethostbyaddr@GLIBC_2.4 │ │ │ │ -03d45238 0000ec16 R_ARM_JUMP_SLOT 00000000 gethostbyname@GLIBC_2.4 │ │ │ │ -03d4523c 00001716 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -03d45240 00000f16 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45244 00001116 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45248 00001316 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d4524c 00001216 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45250 00001516 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45254 00001416 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d45258 00001016 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -03d4525c 0000ed16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -03d45260 0000ee16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -03d45264 0000f116 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -03d45268 0000f016 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -03d4526c 00000316 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -03d45270 0000f216 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -03d45274 0000f416 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -03d45278 0000f316 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -03d4527c 0000f616 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -03d45280 0000f516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -03d45284 0000f716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -03d45288 00000116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -03d4528c 0000fc16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -03d45290 0000fe16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -03d45294 00010216 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -03d45298 00010416 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -03d4529c 00010516 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -03d452a0 00010716 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -03d452a4 00010916 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -03d452a8 00000d16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -03d452ac 00010c16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -03d452b0 00010e16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -03d452b4 00010f16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -03d452b8 0000f916 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -03d452bc 0000f816 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -03d452c0 0000fb16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -03d452c4 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -03d452c8 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -03d452cc 0000fd16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -03d452d0 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -03d452d4 00010016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -03d452d8 0000ef16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -03d452dc 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -03d452e0 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -03d452e4 00010616 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -03d452e8 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -03d452ec 00010a16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -03d452f0 00011016 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -03d452f4 00011116 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -03d452f8 00011316 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ -03d452fc 00011216 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ -03d45300 00011416 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ -03d45304 00011516 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ -03d45308 00011616 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ -03d4530c 00011716 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ -03d45310 00011816 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ -03d45314 00011916 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ -03d45318 00011a16 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ -03d4531c 00011b16 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ -03d45320 00011c16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ -03d45324 00011e16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ -03d45328 00011f16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ -03d4532c 00012016 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ -03d45330 00011d16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ -03d45334 00000b16 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ -03d45338 00012216 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ -03d4533c 00012116 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ -03d45340 00012316 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ -03d45344 00012416 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -03d45348 00012516 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ -03d4534c 00012616 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ -03d45350 00012716 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ -03d45354 00012816 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ -03d45358 00012916 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ -03d4535c 00012a16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ -03d45360 00012b16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -03d45364 00012c16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -03d45368 00012d16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -03d4536c 00012e16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -03d45370 00000c16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -03d45374 00013616 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -03d45378 00013716 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -03d4537c 00013516 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -03d45380 00014516 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -03d45384 00014816 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -03d45388 00014716 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -03d4538c 00014616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -03d45390 00014916 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -03d45394 00000a16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -03d45398 00000916 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -03d4539c 00015116 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -03d453a0 00015016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -03d453a4 00014d16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -03d453a8 00014c16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -03d453ac 00014b16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -03d453b0 00014a16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -03d453b4 00015616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -03d453b8 00015816 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -03d453bc 00016116 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -03d453c0 00017016 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ -03d453c4 00016d16 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ -03d453c8 00016f16 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ -03d453cc 00016b16 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ -03d453d0 00016c16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -03d453d4 00017116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -03d453d8 00016916 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ -03d453dc 00016516 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ -03d453e0 00016616 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ -03d453e4 00016416 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ -03d453e8 00017516 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -03d453ec 00000416 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -03d453f0 00001816 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -03d453f4 00017616 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -03d453f8 00000516 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -03d453fc 00008e16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -03d45400 00017716 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -03d45404 00009a16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -03d45408 0000a616 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -03d4540c 0000b516 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -03d45410 0000ab16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -03d45414 0000ba16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -03d45418 00009516 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -03d4541c 0000a416 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -03d45420 00009d16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -03d45424 0000b916 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -03d45428 0000b316 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -03d4542c 0000a816 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -03d45430 0000b716 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -03d45434 00017816 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -03d45438 00001a16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -03d4543c 00001916 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -03d45440 00017a16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -03d45444 00017916 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -03d45448 00017b16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -03d4544c 00009616 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -03d45450 0000a216 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -03d45454 0000a316 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -03d45458 0000aa16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -03d4545c 00009416 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -03d45460 0000a916 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -03d45464 0000b116 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -03d45468 00009216 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -03d4546c 0000bc16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -03d45470 0000ac16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -03d45474 00009316 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -03d45478 00009f16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -03d4547c 00009e16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -03d45480 0000bb16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -03d45484 00009916 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -03d45488 0000a516 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -03d4548c 0000a716 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -03d45490 0000b016 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -03d45494 00009716 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -03d45498 00009b16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -03d4549c 00017216 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -03d454a0 00015516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -03d454a4 00017e16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -03d454a8 00017d16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -03d454ac 0000c616 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -03d454b0 00017c16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -03d454b4 00018016 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -03d454b8 00015216 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -03d454bc 00018216 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -03d454c0 00018316 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -03d454c4 00018416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -03d454c8 00018516 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -03d454cc 00018616 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -03d454d0 0000c416 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -03d454d4 0000c316 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -03d454d8 00018716 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -03d454dc 00018816 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -03d454e0 00018916 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -03d454e4 00018a16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -03d454e8 00018b16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -03d454ec 00018c16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -03d454f0 00018d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -03d454f4 00009816 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -03d454f8 00018e16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -03d454fc 00018f16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -03d45500 00019016 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -03d45504 00019116 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -03d45508 00019216 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -03d4550c 00019316 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -03d45510 00019416 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -03d45514 00019516 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -03d45518 00019616 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -03d4551c 00019716 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -03d45520 00019816 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -03d45524 00019916 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -03d45528 00019a16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -03d4552c 00019b16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -03d45530 00019c16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -03d45534 00019d16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -03d45538 00019e16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -03d4553c 00019f16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -03d45540 0001a016 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -03d45544 0001a116 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -03d45548 0001a216 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -03d4554c 0001a316 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -03d45550 0001a416 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -03d45554 0001a516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -03d45558 0001a616 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -03d4555c 0001a716 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -03d45560 00008916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -03d45564 00008816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -03d45568 00008716 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -03d4556c 00008616 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -03d45570 00008516 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -03d45574 00008416 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -03d45578 00008216 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -03d4557c 00008116 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -03d45580 00007e16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -03d45584 00008016 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -03d45588 00007d16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -03d4558c 00007c16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -03d45590 00007816 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -03d45594 00007b16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -03d45598 00007a16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -03d4559c 00013a16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -03d455a0 00013b16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -03d455a4 00007f16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -03d455a8 00007516 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -03d455ac 00007616 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -03d455b0 00008c16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -03d455b4 00007716 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -03d455b8 00007416 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -03d455bc 00007316 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -03d455c0 00007216 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -03d455c4 00007116 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -03d455c8 00007016 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -03d455cc 00006f16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -03d455d0 00008b16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -03d455d4 00006e16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -03d455d8 00006d16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -03d455dc 00006c16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -03d455e0 00016e16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -03d455e4 00006b16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -03d455e8 00006a16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -03d455ec 00005b16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -03d455f0 00006916 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -03d455f4 0001aa16 R_ARM_JUMP_SLOT 0000cff8 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -03d455f8 00006816 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -03d455fc 00006716 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -03d45600 00005916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -03d45604 00005816 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -03d45608 00005716 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -03d4560c 00005616 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -03d45610 00013016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -03d45614 00003216 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -03d45618 00005516 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -03d4561c 00005416 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -03d45620 00004816 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -03d45624 00004316 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -03d45628 00004516 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -03d4562c 00005316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -03d45630 00005216 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -03d45634 00005116 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -03d45638 00005016 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -03d4563c 00004f16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -03d45640 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -03d45644 00004e16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -03d45648 00004d16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -03d4564c 00004c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -03d45650 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -03d45654 00004a16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -03d45658 00004916 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -03d4565c 00004716 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -03d45660 00004616 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -03d45664 00004416 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -03d45668 00004216 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -03d4566c 00004116 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -03d45670 00004016 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -03d45674 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -03d45678 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -03d4567c 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -03d45680 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -03d45684 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -03d45688 00003916 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -03d4568c 00003816 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -03d45690 00003416 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ -03d45694 00003516 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -03d45698 00003716 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -03d4569c 00003616 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -03d456a0 00003316 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -03d456a4 00012f16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -03d456a8 00009c16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -03d456ac 0000b216 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -03d456b0 00003116 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -03d456b4 0001a816 R_ARM_JUMP_SLOT 0000d238 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -03d456b8 00003016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -03d456bc 00002f16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -03d456c0 00002d16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -03d456c4 00002e16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -03d456c8 00002a16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -03d456cc 00002816 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -03d456d0 00002916 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -03d456d4 00002c16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -03d456d8 00002b16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -03d456dc 00002316 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -03d456e0 00002216 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -03d456e4 00002016 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -03d456e8 00001e16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -03d456ec 00001f16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -03d456f0 00001c16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -03d456f4 00001d16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -03d456f8 00002716 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -03d456fc 00002616 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -03d45700 00002516 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -03d45704 00002416 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -03d45708 00002116 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -03d4570c 00000816 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +03d44144 00001c16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +03d44148 00008b16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +03d4414c 00008e16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +03d44150 0000be16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +03d44154 0000bf16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +03d44158 0000c416 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +03d4415c 0000c216 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +03d44160 0000c316 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +03d44164 0000c516 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +03d44168 0000c716 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +03d4416c 00000d16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +03d44170 00009016 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +03d44174 0000c816 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +03d44178 0000c916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +03d4417c 0000ca16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +03d44180 0000cb16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +03d44184 0000cc16 R_ARM_JUMP_SLOT 00000000 inflateInit2_ │ │ │ │ +03d44188 0000cd16 R_ARM_JUMP_SLOT 00000000 deflateInit2_ │ │ │ │ +03d4418c 0000ce16 R_ARM_JUMP_SLOT 00000000 inflateSetDictionary │ │ │ │ +03d44190 0000cf16 R_ARM_JUMP_SLOT 00000000 deflateSetDictionary │ │ │ │ +03d44194 0000d016 R_ARM_JUMP_SLOT 00000000 inflateEnd │ │ │ │ +03d44198 0001a916 R_ARM_JUMP_SLOT 0000c314 free@GLIBC_2.4 │ │ │ │ +03d4419c 0000d116 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ +03d441a0 0000d216 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ +03d441a4 0000d316 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ +03d441a8 0000d616 R_ARM_JUMP_SLOT 00000000 adler32 │ │ │ │ +03d441ac 0000d516 R_ARM_JUMP_SLOT 00000000 zlibVersion │ │ │ │ +03d441b0 0000d416 R_ARM_JUMP_SLOT 00000000 inflateReset │ │ │ │ +03d441b4 0000b716 R_ARM_JUMP_SLOT 00000000 erfc@GLIBC_2.4 │ │ │ │ +03d441b8 0000b916 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +03d441bc 0000af16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +03d441c0 0000a116 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +03d441c4 0000b516 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +03d441c8 0000a216 R_ARM_JUMP_SLOT 00000000 erf@GLIBC_2.4 │ │ │ │ +03d441cc 0000b016 R_ARM_JUMP_SLOT 00000000 erff@GLIBC_2.4 │ │ │ │ +03d441d0 0000ae16 R_ARM_JUMP_SLOT 00000000 erfcf@GLIBC_2.4 │ │ │ │ +03d441d4 0000d716 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +03d441d8 0000d816 R_ARM_JUMP_SLOT 00000000 gethostname@GLIBC_2.4 │ │ │ │ +03d441dc 0000d916 R_ARM_JUMP_SLOT 00000000 endnetent@GLIBC_2.4 │ │ │ │ +03d441e0 0000da16 R_ARM_JUMP_SLOT 00000000 endhostent@GLIBC_2.4 │ │ │ │ +03d441e4 0000db16 R_ARM_JUMP_SLOT 00000000 endprotoent@GLIBC_2.4 │ │ │ │ +03d441e8 0000dc16 R_ARM_JUMP_SLOT 00000000 endservent@GLIBC_2.4 │ │ │ │ +03d441ec 0000dd16 R_ARM_JUMP_SLOT 00000000 setnetent@GLIBC_2.4 │ │ │ │ +03d441f0 0000de16 R_ARM_JUMP_SLOT 00000000 sethostent@GLIBC_2.4 │ │ │ │ +03d441f4 0000df16 R_ARM_JUMP_SLOT 00000000 setprotoent@GLIBC_2.4 │ │ │ │ +03d441f8 0000e016 R_ARM_JUMP_SLOT 00000000 setservent@GLIBC_2.4 │ │ │ │ +03d441fc 0000e116 R_ARM_JUMP_SLOT 00000000 getnetent@GLIBC_2.4 │ │ │ │ +03d44200 0000e216 R_ARM_JUMP_SLOT 00000000 getnetbyaddr@GLIBC_2.4 │ │ │ │ +03d44204 0000e316 R_ARM_JUMP_SLOT 00000000 getnetbyname@GLIBC_2.4 │ │ │ │ +03d44208 0000e516 R_ARM_JUMP_SLOT 00000000 getprotoent@GLIBC_2.4 │ │ │ │ +03d4420c 0000e716 R_ARM_JUMP_SLOT 00000000 getprotobynumber@GLIBC_2.4 │ │ │ │ +03d44210 0000e416 R_ARM_JUMP_SLOT 00000000 getprotobyname@GLIBC_2.4 │ │ │ │ +03d44214 0000e616 R_ARM_JUMP_SLOT 00000000 getservent@GLIBC_2.4 │ │ │ │ +03d44218 0000e916 R_ARM_JUMP_SLOT 00000000 getservbyport@GLIBC_2.4 │ │ │ │ +03d4421c 0000eb16 R_ARM_JUMP_SLOT 00000000 getservbyname@GLIBC_2.4 │ │ │ │ +03d44220 0000e816 R_ARM_JUMP_SLOT 00000000 gethostent@GLIBC_2.4 │ │ │ │ +03d44224 0000ea16 R_ARM_JUMP_SLOT 00000000 gethostbyaddr@GLIBC_2.4 │ │ │ │ +03d44228 0000ec16 R_ARM_JUMP_SLOT 00000000 gethostbyname@GLIBC_2.4 │ │ │ │ +03d4422c 00001816 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +03d44230 00001016 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d44234 00001216 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d44238 00001416 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d4423c 00001316 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d44240 00001616 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d44244 00001516 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d44248 00001116 R_ARM_JUMP_SLOT 00000000 tputs@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +03d4424c 0000ed16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +03d44250 0000ee16 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +03d44254 0000f116 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +03d44258 0000f016 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +03d4425c 00000316 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +03d44260 0000f216 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +03d44264 0000f416 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +03d44268 0000f316 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +03d4426c 0000f616 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +03d44270 0000f516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +03d44274 0000f716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +03d44278 00000116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +03d4427c 0000fc16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +03d44280 0000fe16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +03d44284 00010216 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +03d44288 00010416 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +03d4428c 00010516 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +03d44290 00010716 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +03d44294 00010916 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +03d44298 00000e16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +03d4429c 00010c16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +03d442a0 00010e16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +03d442a4 00010f16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +03d442a8 0000f916 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +03d442ac 0000f816 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +03d442b0 0000fb16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +03d442b4 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +03d442b8 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +03d442bc 0000fd16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +03d442c0 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +03d442c4 00010016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +03d442c8 0000ef16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +03d442cc 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +03d442d0 00010816 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +03d442d4 00010616 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +03d442d8 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +03d442dc 00010a16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +03d442e0 00011016 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +03d442e4 00011116 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +03d442e8 00011316 R_ARM_JUMP_SLOT 00000000 writev@GLIBC_2.4 │ │ │ │ +03d442ec 00011216 R_ARM_JUMP_SLOT 00000000 sendmsg@GLIBC_2.4 │ │ │ │ +03d442f0 00011416 R_ARM_JUMP_SLOT 00000000 recvmsg@GLIBC_2.4 │ │ │ │ +03d442f4 00011516 R_ARM_JUMP_SLOT 00000000 gai_strerror@GLIBC_2.4 │ │ │ │ +03d442f8 00011616 R_ARM_JUMP_SLOT 00000000 htonl@GLIBC_2.4 │ │ │ │ +03d442fc 00011716 R_ARM_JUMP_SLOT 00000000 getsockname@GLIBC_2.4 │ │ │ │ +03d44300 00011816 R_ARM_JUMP_SLOT 00000000 getpeername@GLIBC_2.4 │ │ │ │ +03d44304 00011916 R_ARM_JUMP_SLOT 00000000 getsockopt@GLIBC_2.4 │ │ │ │ +03d44308 00011a16 R_ARM_JUMP_SLOT 00000000 setsockopt@GLIBC_2.4 │ │ │ │ +03d4430c 00011b16 R_ARM_JUMP_SLOT 00000000 shutdown@GLIBC_2.4 │ │ │ │ +03d44310 00011c16 R_ARM_JUMP_SLOT 00000000 recv@GLIBC_2.4 │ │ │ │ +03d44314 00011e16 R_ARM_JUMP_SLOT 00000000 socket@GLIBC_2.4 │ │ │ │ +03d44318 00011f16 R_ARM_JUMP_SLOT 00000000 bind@GLIBC_2.4 │ │ │ │ +03d4431c 00012016 R_ARM_JUMP_SLOT 00000000 connect@GLIBC_2.4 │ │ │ │ +03d44320 00011d16 R_ARM_JUMP_SLOT 00000000 listen@GLIBC_2.4 │ │ │ │ +03d44324 00000b16 R_ARM_JUMP_SLOT 00000000 accept4@GLIBC_2.10 │ │ │ │ +03d44328 00012216 R_ARM_JUMP_SLOT 00000000 ntohl@GLIBC_2.4 │ │ │ │ +03d4432c 00012116 R_ARM_JUMP_SLOT 00000000 ntohs@GLIBC_2.4 │ │ │ │ +03d44330 00012316 R_ARM_JUMP_SLOT 00000000 htons@GLIBC_2.4 │ │ │ │ +03d44334 00012416 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +03d44338 00012516 R_ARM_JUMP_SLOT 00000000 getnameinfo@GLIBC_2.4 │ │ │ │ +03d4433c 00012616 R_ARM_JUMP_SLOT 00000000 getaddrinfo@GLIBC_2.4 │ │ │ │ +03d44340 00012716 R_ARM_JUMP_SLOT 00000000 freeaddrinfo@GLIBC_2.4 │ │ │ │ +03d44344 00012816 R_ARM_JUMP_SLOT 00000000 send@GLIBC_2.4 │ │ │ │ +03d44348 00012916 R_ARM_JUMP_SLOT 00000000 sendto@GLIBC_2.4 │ │ │ │ +03d4434c 00012a16 R_ARM_JUMP_SLOT 00000000 recvfrom@GLIBC_2.4 │ │ │ │ +03d44350 00012b16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +03d44354 00012c16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +03d44358 00012d16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +03d4435c 00012e16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +03d44360 00000c16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +03d44364 00013616 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +03d44368 00013716 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +03d4436c 00013516 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +03d44370 00014516 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +03d44374 00014816 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +03d44378 00014716 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +03d4437c 00014616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +03d44380 00014916 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +03d44384 00000a16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +03d44388 00000916 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +03d4438c 00015116 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +03d44390 00015016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +03d44394 00014d16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +03d44398 00014c16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +03d4439c 00014b16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +03d443a0 00014a16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +03d443a4 00015616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +03d443a8 00015816 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +03d443ac 00016116 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +03d443b0 00017016 R_ARM_JUMP_SLOT 00000000 tcflow@GLIBC_2.4 │ │ │ │ +03d443b4 00016d16 R_ARM_JUMP_SLOT 00000000 tcflush@GLIBC_2.4 │ │ │ │ +03d443b8 00016f16 R_ARM_JUMP_SLOT 00000000 tcdrain@GLIBC_2.4 │ │ │ │ +03d443bc 00016b16 R_ARM_JUMP_SLOT 00000000 tcsendbreak@GLIBC_2.4 │ │ │ │ +03d443c0 00016c16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +03d443c4 00017116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +03d443c8 00016916 R_ARM_JUMP_SLOT 00000000 cfsetospeed@GLIBC_2.42 │ │ │ │ +03d443cc 00016516 R_ARM_JUMP_SLOT 00000000 cfgetospeed@GLIBC_2.42 │ │ │ │ +03d443d0 00016616 R_ARM_JUMP_SLOT 00000000 cfsetispeed@GLIBC_2.42 │ │ │ │ +03d443d4 00016416 R_ARM_JUMP_SLOT 00000000 cfgetispeed@GLIBC_2.42 │ │ │ │ +03d443d8 00017516 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +03d443dc 00000416 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +03d443e0 00001916 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +03d443e4 00017616 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +03d443e8 00000516 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +03d443ec 00008f16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +03d443f0 00017716 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +03d443f4 00009b16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +03d443f8 0000a716 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +03d443fc 0000b616 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +03d44400 0000ac16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +03d44404 0000bb16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +03d44408 00009616 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +03d4440c 0000a516 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +03d44410 00009e16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +03d44414 0000ba16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +03d44418 0000b416 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +03d4441c 0000a916 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +03d44420 0000b816 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +03d44424 00017816 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +03d44428 00001b16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +03d4442c 00001a16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +03d44430 00017a16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +03d44434 00017916 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +03d44438 00017b16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +03d4443c 00009716 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +03d44440 0000a316 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +03d44444 0000a416 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +03d44448 0000ab16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +03d4444c 00009516 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +03d44450 0000aa16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +03d44454 0000b216 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +03d44458 00009316 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +03d4445c 0000bd16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +03d44460 0000ad16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +03d44464 00009416 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +03d44468 0000a016 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +03d4446c 00009f16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +03d44470 0000bc16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +03d44474 00009a16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +03d44478 0000a616 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +03d4447c 0000a816 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +03d44480 0000b116 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +03d44484 00009816 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +03d44488 00009c16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +03d4448c 00017216 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +03d44490 00015516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +03d44494 00017e16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +03d44498 00017d16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +03d4449c 0000c616 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +03d444a0 00017c16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +03d444a4 00018016 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +03d444a8 00015216 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +03d444ac 00018216 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +03d444b0 00018316 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +03d444b4 00018416 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +03d444b8 00018516 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +03d444bc 00018616 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +03d444c0 0000c116 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +03d444c4 0000c016 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +03d444c8 00018716 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +03d444cc 00018816 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +03d444d0 00018916 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +03d444d4 00018a16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +03d444d8 00018b16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +03d444dc 00018c16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +03d444e0 00018d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +03d444e4 00009916 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +03d444e8 00018e16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +03d444ec 00018f16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +03d444f0 00019016 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +03d444f4 00019116 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +03d444f8 00019216 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +03d444fc 00019316 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +03d44500 00019416 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +03d44504 00019516 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +03d44508 00019616 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +03d4450c 00019716 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +03d44510 00019816 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +03d44514 00019916 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +03d44518 00019a16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +03d4451c 00019b16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +03d44520 00019c16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +03d44524 00019d16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +03d44528 00019e16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +03d4452c 00019f16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +03d44530 0001a016 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +03d44534 0001a116 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +03d44538 0001a216 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +03d4453c 0001a316 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +03d44540 0001a416 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +03d44544 0001a516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +03d44548 0001a616 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +03d4454c 0001a716 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +03d44550 00008a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +03d44554 00008916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +03d44558 00008816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +03d4455c 00008716 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +03d44560 00008616 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +03d44564 00008516 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +03d44568 00008316 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +03d4456c 00008216 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +03d44570 00007f16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +03d44574 00008116 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +03d44578 00007e16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +03d4457c 00007d16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +03d44580 00007916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +03d44584 00007c16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +03d44588 00007b16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +03d4458c 00013a16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +03d44590 00013b16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +03d44594 00008016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +03d44598 00007616 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +03d4459c 00007716 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +03d445a0 00008d16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +03d445a4 00007816 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +03d445a8 00007516 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +03d445ac 00007416 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +03d445b0 00007316 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +03d445b4 00007216 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +03d445b8 00007116 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +03d445bc 00007016 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +03d445c0 00008c16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +03d445c4 00006f16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +03d445c8 00006e16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +03d445cc 00006d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +03d445d0 00016e16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +03d445d4 00006c16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +03d445d8 00006b16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +03d445dc 00005c16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +03d445e0 00006a16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +03d445e4 0001aa16 R_ARM_JUMP_SLOT 0000cff8 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +03d445e8 00006916 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +03d445ec 00006816 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +03d445f0 00005a16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +03d445f4 00005916 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +03d445f8 00005816 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +03d445fc 00005716 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +03d44600 00013016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +03d44604 00003316 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +03d44608 00005616 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +03d4460c 00005516 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +03d44610 00004916 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +03d44614 00004416 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +03d44618 00004616 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +03d4461c 00005416 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +03d44620 00005316 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +03d44624 00005216 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +03d44628 00005116 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +03d4462c 00005016 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +03d44630 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +03d44634 00004f16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +03d44638 00004e16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +03d4463c 00004d16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +03d44640 00004c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +03d44644 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +03d44648 00004a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +03d4464c 00004816 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +03d44650 00004716 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +03d44654 00004516 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +03d44658 00004316 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +03d4465c 00004216 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +03d44660 00004116 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +03d44664 00004016 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +03d44668 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +03d4466c 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +03d44670 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +03d44674 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +03d44678 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +03d4467c 00003916 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +03d44680 00003516 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ +03d44684 00003616 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +03d44688 00003816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +03d4468c 00003716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +03d44690 00003416 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +03d44694 00012f16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +03d44698 00009d16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +03d4469c 0000b316 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +03d446a0 00003216 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +03d446a4 0001a816 R_ARM_JUMP_SLOT 0000d238 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +03d446a8 00003116 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +03d446ac 00003016 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +03d446b0 00002e16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +03d446b4 00002f16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +03d446b8 00002b16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +03d446bc 00002916 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +03d446c0 00002a16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +03d446c4 00002d16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +03d446c8 00002c16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +03d446cc 00002416 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +03d446d0 00002316 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +03d446d4 00002116 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +03d446d8 00001f16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +03d446dc 00002016 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +03d446e0 00001d16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +03d446e4 00001e16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +03d446e8 00002816 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +03d446ec 00002716 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +03d446f0 00002616 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +03d446f4 00002516 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +03d446f8 00002216 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +03d446fc 00000816 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ -Dynamic section at offset 0x3a64edc contains 30 entries: │ │ │ │ +Dynamic section at offset 0x3a63edc contains 30 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x3d45148 │ │ │ │ + 0x00000003 (PLTGOT) 0x3d44138 │ │ │ │ 0x00000002 (PLTRELSZ) 2936 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xb680 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xb570 │ │ │ │ 0x00000012 (RELSZ) 272 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ @@ -18,16 +18,16 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libz.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xc1f8 │ │ │ │ - 0x0000000d (FINI) 0x381c22c │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x3a6d7b4 │ │ │ │ + 0x0000000d (FINI) 0x381c10c │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x3a6c7b4 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x3a6d7b8 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x3a6c7b8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xb048 │ │ │ │ 0x6ffffffe (VERNEED) 0xb3a0 │ │ │ │ 0x6fffffff (VERNEEDNUM) 5 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dbf963c14c3e0ebc7ba7f7ba93fec481b98a847c │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fb1ecdcfce0144853e727ca8b63eb0ae9d913d42 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,60 +1,60 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 427 entries: │ │ │ │ Addr: 0x000000000000b048 Offset: 0x00003048 Link: 4 (.dynsym) │ │ │ │ 000: 0 (*local*) 2 (GLIBC_2.9) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 004: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 008: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 5 (GLIBC_2.33) 6 (GLIBC_2.10) │ │ │ │ - 00c: 3 (GLIBC_2.34) 7 (GLIBC_2.11) 3 (GLIBC_2.34) 12 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ + 00c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 7 (GLIBC_2.11) 3 (GLIBC_2.34) │ │ │ │ 010: 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ - 014: 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 3 (GLIBC_2.34) │ │ │ │ + 014: 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) 12 (NCURSES6_TINFO_5.0.19991023) │ │ │ │ 018: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 01c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 020: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 8 (GLIBC_2.38) │ │ │ │ - 024: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 028: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 02c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 030: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 9 (GLIBC_2.32) 4 (GLIBC_2.4) │ │ │ │ - 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 15 (libnuma_1.1) │ │ │ │ - 038: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 03c: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 040: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 01c: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 020: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 024: 8 (GLIBC_2.38) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 028: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 02c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 030: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 9 (GLIBC_2.32) │ │ │ │ + 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 038: 15 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 03c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 040: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ 044: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ 048: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 04c: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 16 (libnuma_1.2) │ │ │ │ - 050: 16 (libnuma_1.2) 16 (libnuma_1.2) 15 (libnuma_1.1) 15 (libnuma_1.1) │ │ │ │ - 054: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) a (GLIBC_2.8) │ │ │ │ - 058: 3 (GLIBC_2.34) b (GLIBC_2.17) 13 (LIBFFI_BASE_8.0) 4 (GLIBC_2.4) │ │ │ │ - 05c: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 04c: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 050: 16 (libnuma_1.2) 16 (libnuma_1.2) 16 (libnuma_1.2) 15 (libnuma_1.1) │ │ │ │ + 054: 15 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 058: a (GLIBC_2.8) 3 (GLIBC_2.34) b (GLIBC_2.17) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 05c: 4 (GLIBC_2.4) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ 060: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ - 064: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 14 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 068: 14 (LIBFFI_CLOSURE_8.0) 14 (LIBFFI_CLOSURE_8.0) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 06c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 070: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 064: 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) 13 (LIBFFI_BASE_8.0) │ │ │ │ + 068: 14 (LIBFFI_CLOSURE_8.0) 14 (LIBFFI_CLOSURE_8.0) 14 (LIBFFI_CLOSURE_8.0) 4 (GLIBC_2.4) │ │ │ │ + 06c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 070: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ 074: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 078: 8 (GLIBC_2.38) 4 (GLIBC_2.4) 8 (GLIBC_2.38) 4 (GLIBC_2.4) │ │ │ │ + 078: 4 (GLIBC_2.4) 8 (GLIBC_2.38) 4 (GLIBC_2.4) 8 (GLIBC_2.38) │ │ │ │ 07c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ 080: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 084: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 088: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 08c: 4 (GLIBC_2.4) 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 090: 0 (*local*) 0 (*local*) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 084: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 088: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 08c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 4 (GLIBC_2.4) │ │ │ │ + 090: 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) 17 (GLIBC_2.4) │ │ │ │ 094: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 098: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 18 (GLIBC_2.29) │ │ │ │ - 09c: 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 0a0: 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 098: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 09c: 18 (GLIBC_2.29) 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 0a0: 17 (GLIBC_2.4) 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ 0a4: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ 0a8: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 0ac: 19 (GLIBC_2.27) 17 (GLIBC_2.4) 18 (GLIBC_2.29) 17 (GLIBC_2.4) │ │ │ │ + 0ac: 17 (GLIBC_2.4) 19 (GLIBC_2.27) 17 (GLIBC_2.4) 18 (GLIBC_2.29) │ │ │ │ 0b0: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 0b4: 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 0b8: 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ - 0bc: 17 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0c0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) c (GLIBC_2.7) │ │ │ │ - 0c4: c (GLIBC_2.7) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0b4: 17 (GLIBC_2.4) 19 (GLIBC_2.27) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 0b8: 17 (GLIBC_2.4) 18 (GLIBC_2.29) 17 (GLIBC_2.4) 17 (GLIBC_2.4) │ │ │ │ + 0bc: 17 (GLIBC_2.4) 17 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0c0: c (GLIBC_2.7) c (GLIBC_2.7) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0c4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ 0c8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 4 (GLIBC_2.4) │ │ │ │ 0cc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 0d0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 0d4: 0 (*local*) 0 (*local*) 0 (*local*) 4 (GLIBC_2.4) │ │ │ │ 0d8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ 0dc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ 0e0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -10,14 +10,15 @@ │ │ │ │ __futimes64 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ __lstat64_time64 │ │ │ │ GLIBC_2.33 │ │ │ │ GLIBC_2.10 │ │ │ │ __utimensat64 │ │ │ │ +__gettimeofday64 │ │ │ │ GLIBC_2.11 │ │ │ │ __utimes64 │ │ │ │ set_curterm │ │ │ │ NCURSES6_TINFO_5.0.19991023 │ │ │ │ libtinfo.so.6 │ │ │ │ tigetflag │ │ │ │ tigetnum │ │ │ │ @@ -118,15 +119,14 @@ │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ GLIBC_2.7 │ │ │ │ eventfd_write │ │ │ │ __utime64 │ │ │ │ -__gettimeofday64 │ │ │ │ __gmpn_popcount │ │ │ │ inflateInit2_ │ │ │ │ deflateInit2_ │ │ │ │ inflateSetDictionary │ │ │ │ deflateSetDictionary │ │ │ │ inflateEnd │ │ │ │ deflateEnd │ │ │ │ @@ -438,15 +438,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -493,14 +493,843 @@ │ │ │ │ Set a GHC language extension for @run │ │ │ │ Be nice (disable insulting error messages) │ │ │ │ [options] │ │ │ │ Valid levels are: │ │ │ │ Unknown log level. │ │ │ │ lambdabot-5.3.1.2-HUkM0ihICxq9OOnsEmntRR-lambdabot │ │ │ │ lambdabot version │ │ │ │ +tic-tac-toe │ │ │ │ +thank you │ │ │ │ +how about a nice game of chess? │ │ │ │ +you are welcome │ │ │ │ +https://hackage.haskell.org/package │ │ │ │ +https://hackage.haskell.org │ │ │ │ +The answer is: Yes! Haskell can do that. │ │ │ │ +https://benchmarksgame-team.pages.debian.net/benchmarksgame/ │ │ │ │ +https://www.haskellers.com/ │ │ │ │ +https://wiki.haskell.org/Learning_Haskell │ │ │ │ +index.html │ │ │ │ + not available │ │ │ │ +A pastebin: https://paste.debian.net/ │ │ │ │ +https://wiki.haskell.org │ │ │ │ +https://gitlab.haskell.org/ghc/ghc/issues │ │ │ │ +botsnack │ │ │ │ +botsnack. Feeds the bot a snack │ │ │ │ +bug. Submit a bug to GHC's trac │ │ │ │ +docs . Lookup the url for this library's documentation │ │ │ │ +dummy. Print a string constant │ │ │ │ +faq. Answer frequently asked questions about Haskell │ │ │ │ +get-shapr │ │ │ │ +get-shapr. Summon shapr instantly │ │ │ │ +googleit │ │ │ │ +letmegooglethatforyou. │ │ │ │ +find stuff on hackage │ │ │ │ +haskellers │ │ │ │ +haskellers. Find other Haskell users │ │ │ │ +id . The identity plugin │ │ │ │ +learn. The learning page url │ │ │ │ +paste. Paste page url │ │ │ │ +shootout │ │ │ │ +shootout. The debian language shootout │ │ │ │ +show . Print "" │ │ │ │ +wiki . URLs of Haskell wiki pages │ │ │ │ +I'm sorry Dave, I'm afraid I don't know that command │ │ │ │ +hoose. Lambdabot featuring AI power │ │ │ │ +Choose between what? │ │ │ │ +val. Do nothing (perversely) │ │ │ │ +Lambdabot.Plugin.Misc.Dummy │ │ │ │ +lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ +https://haskell.org/ghc/docs/latest/html/libraries │ │ │ │ +https://lmgtfy.com │ │ │ │ +freshname │ │ │ │ +reshname. Return a unique Haskell project name. │ │ │ │ +Lambdabot.Plugin.Misc.Fresh │ │ │ │ +lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ +todo-delete │ │ │ │ +Removed: │ │ │ │ +odo-delete . Delete a todo entry (for admins) │ │ │ │ +todo-add │ │ │ │ +odo-add . Add a todo entry │ │ │ │ +odo. List todo entries │ │ │ │ +Todo list is empty │ │ │ │ + is out of range │ │ │ │ +src/Lambdabot/Plugin/Misc/Todo.hs │ │ │ │ +Syntax error. @todo , where n :: Int │ │ │ │ +Entry added to the todo list │ │ │ │ +@todo has no args, try @todo-add or @list todo │ │ │ │ +Nothing to do! │ │ │ │ +Lambdabot.Plugin.Misc.Todo │ │ │ │ +lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ +Unsafe.Coerce │ │ │ │ +unsafe.coerce │ │ │ │ +Trace.Hpc.Util │ │ │ │ +trace.hpc.util │ │ │ │ +Trace.Hpc.Tix │ │ │ │ +trace.hpc.tix │ │ │ │ +Trace.Hpc.Reflect │ │ │ │ +trace.hpc.reflect │ │ │ │ +Trace.Hpc.Mix │ │ │ │ +trace.hpc.mix │ │ │ │ +Text.Show.Functions │ │ │ │ +text.show.functions │ │ │ │ +Text.Show │ │ │ │ +text.show │ │ │ │ +Text.Read.Lex │ │ │ │ +text.read.lex │ │ │ │ +Text.Read │ │ │ │ +text.read │ │ │ │ +Text.Printf │ │ │ │ +text.printf │ │ │ │ +Text.PrettyPrint.HughesPJ │ │ │ │ +text.prettyprint.hughespj │ │ │ │ +Text.PrettyPrint │ │ │ │ +text.prettyprint │ │ │ │ +Text.ParserCombinators.ReadPrec │ │ │ │ +text.parsercombinators.readprec │ │ │ │ +Text.ParserCombinators.ReadP │ │ │ │ +text.parsercombinators.readp │ │ │ │ +System.Win32.Types │ │ │ │ +system.win32.types │ │ │ │ +System.Win32.Time │ │ │ │ +system.win32.time │ │ │ │ +System.Win32.SimpleMAPI │ │ │ │ +system.win32.simplemapi │ │ │ │ +System.Win32.Shell │ │ │ │ +system.win32.shell │ │ │ │ +System.Win32.Security │ │ │ │ +system.win32.security │ │ │ │ +System.Win32.Registry │ │ │ │ +system.win32.registry │ │ │ │ +System.Win32.Process │ │ │ │ +system.win32.process │ │ │ │ +System.Win32.NLS │ │ │ │ +system.win32.nls │ │ │ │ +System.Win32.Mem │ │ │ │ +system.win32.mem │ │ │ │ +System.Win32.Info │ │ │ │ +system.win32.info │ │ │ │ +System.Win32.FileMapping │ │ │ │ +system.win32.filemapping │ │ │ │ +System.Win32.File │ │ │ │ +system.win32.file │ │ │ │ +System.Win32.DebugApi │ │ │ │ +system.win32.debugapi │ │ │ │ +System.Win32.DLL │ │ │ │ +system.win32.dll │ │ │ │ +System.Win32.Console │ │ │ │ +system.win32.console │ │ │ │ +System.Win32 │ │ │ │ +system.win32 │ │ │ │ +System.Timeout │ │ │ │ +system.timeout │ │ │ │ +old-time │ │ │ │ +System.Time │ │ │ │ +system.time │ │ │ │ +System.Process │ │ │ │ +system.process │ │ │ │ +System.Posix.User │ │ │ │ +system.posix.user │ │ │ │ +System.Posix.Unistd │ │ │ │ +system.posix.unistd │ │ │ │ +System.Posix.Types │ │ │ │ +system.posix.types │ │ │ │ +System.Posix.Time │ │ │ │ +system.posix.time │ │ │ │ +System.Posix.Terminal.ByteString │ │ │ │ +system.posix.terminal.bytestring │ │ │ │ +System.Posix.Terminal │ │ │ │ +system.posix.terminal │ │ │ │ +System.Posix.Temp.ByteString │ │ │ │ +system.posix.temp.bytestring │ │ │ │ +System.Posix.Temp │ │ │ │ +system.posix.temp │ │ │ │ +System.Posix.Signals.Exts │ │ │ │ +system.posix.signals.exts │ │ │ │ +System.Posix.Signals │ │ │ │ +system.posix.signals │ │ │ │ +System.Posix.SharedMem │ │ │ │ +system.posix.sharedmem │ │ │ │ +System.Posix.Semaphore │ │ │ │ +system.posix.semaphore │ │ │ │ +System.Posix.Resource │ │ │ │ +system.posix.resource │ │ │ │ +System.Posix.Process.Internals │ │ │ │ +system.posix.process.internals │ │ │ │ +System.Posix.Process.ByteString │ │ │ │ +system.posix.process.bytestring │ │ │ │ +System.Posix.Process │ │ │ │ +system.posix.process │ │ │ │ +System.Posix.IO.ByteString │ │ │ │ +system.posix.io.bytestring │ │ │ │ +System.Posix.IO │ │ │ │ +system.posix.io │ │ │ │ +System.Posix.Files.ByteString │ │ │ │ +system.posix.files.bytestring │ │ │ │ +System.Posix.Files │ │ │ │ +system.posix.files │ │ │ │ +System.Posix.Error │ │ │ │ +system.posix.error │ │ │ │ +System.Posix.Env.ByteString │ │ │ │ +system.posix.env.bytestring │ │ │ │ +System.Posix.Env │ │ │ │ +system.posix.env │ │ │ │ +System.Posix.DynamicLinker.Prim │ │ │ │ +system.posix.dynamiclinker.prim │ │ │ │ +System.Posix.DynamicLinker.Module.ByteString │ │ │ │ +system.posix.dynamiclinker.module.bytestring │ │ │ │ +System.Posix.DynamicLinker.Module │ │ │ │ +system.posix.dynamiclinker.module │ │ │ │ +System.Posix.DynamicLinker.ByteString │ │ │ │ +system.posix.dynamiclinker.bytestring │ │ │ │ +System.Posix.DynamicLinker │ │ │ │ +system.posix.dynamiclinker │ │ │ │ +System.Posix.Directory.ByteString │ │ │ │ +system.posix.directory.bytestring │ │ │ │ +System.Posix.Directory │ │ │ │ +system.posix.directory │ │ │ │ +System.Posix.ByteString.FilePath │ │ │ │ +system.posix.bytestring.filepath │ │ │ │ +System.Posix.ByteString │ │ │ │ +system.posix.bytestring │ │ │ │ +System.Posix │ │ │ │ +system.posix │ │ │ │ +System.Mem.Weak │ │ │ │ +system.mem.weak │ │ │ │ +System.Mem.StableName │ │ │ │ +system.mem.stablename │ │ │ │ +System.Mem │ │ │ │ +system.mem │ │ │ │ +old-locale │ │ │ │ +System.Locale │ │ │ │ +system.locale │ │ │ │ +System.Info │ │ │ │ +system.info │ │ │ │ +System.IO.Unsafe │ │ │ │ +system.io.unsafe │ │ │ │ +System.IO.Error │ │ │ │ +system.io.error │ │ │ │ +System.IO │ │ │ │ +system.io │ │ │ │ +System.FilePath.Windows │ │ │ │ +system.filepath.windows │ │ │ │ +System.FilePath.Posix │ │ │ │ +system.filepath.posix │ │ │ │ +System.FilePath │ │ │ │ +system.filepath │ │ │ │ +System.Exit │ │ │ │ +system.exit │ │ │ │ +System.Environment │ │ │ │ +system.environment │ │ │ │ +System.Directory │ │ │ │ +system.directory │ │ │ │ +System.Console.GetOpt │ │ │ │ +system.console.getopt │ │ │ │ +System.Cmd │ │ │ │ +system.cmd │ │ │ │ +System.CPUTime │ │ │ │ +system.cputime │ │ │ │ +Storable │ │ │ │ +storable │ │ │ │ +StablePtr │ │ │ │ +stableptr │ │ │ │ +MarshalUtils │ │ │ │ +marshalutils │ │ │ │ +MarshalError │ │ │ │ +marshalerror │ │ │ │ +MarshalArray │ │ │ │ +marshalarray │ │ │ │ +MarshalAlloc │ │ │ │ +marshalalloc │ │ │ │ +Language.Haskell.TH.Syntax │ │ │ │ +language.haskell.th.syntax │ │ │ │ +Language.Haskell.TH.Quote │ │ │ │ +language.haskell.th.quote │ │ │ │ +Language.Haskell.TH.PprLib │ │ │ │ +language.haskell.th.pprlib │ │ │ │ +Language.Haskell.TH.Ppr │ │ │ │ +language.haskell.th.ppr │ │ │ │ +Language.Haskell.TH.Lib │ │ │ │ +language.haskell.th.lib │ │ │ │ +Language.Haskell.TH │ │ │ │ +language.haskell.th │ │ │ │ +Language.Haskell.Extension │ │ │ │ +language.haskell.extension │ │ │ │ +Graphics.Win32.Window │ │ │ │ +graphics.win32.window │ │ │ │ +Graphics.Win32.Resource │ │ │ │ +graphics.win32.resource │ │ │ │ +Graphics.Win32.Misc │ │ │ │ +graphics.win32.misc │ │ │ │ +Graphics.Win32.Message │ │ │ │ +graphics.win32.message │ │ │ │ +Graphics.Win32.Menu │ │ │ │ +graphics.win32.menu │ │ │ │ +Graphics.Win32.Key │ │ │ │ +graphics.win32.key │ │ │ │ +Graphics.Win32.Icon │ │ │ │ +graphics.win32.icon │ │ │ │ +Graphics.Win32.GDI.Types │ │ │ │ +graphics.win32.gdi.types │ │ │ │ +Graphics.Win32.GDI.Region │ │ │ │ +graphics.win32.gdi.region │ │ │ │ +Graphics.Win32.GDI.Pen │ │ │ │ +graphics.win32.gdi.pen │ │ │ │ +Graphics.Win32.GDI.Path │ │ │ │ +graphics.win32.gdi.path │ │ │ │ +Graphics.Win32.GDI.Palette │ │ │ │ +graphics.win32.gdi.palette │ │ │ │ +Graphics.Win32.GDI.HDC │ │ │ │ +graphics.win32.gdi.hdc │ │ │ │ +Graphics.Win32.GDI.Graphics2D │ │ │ │ +graphics.win32.gdi.graphics2d │ │ │ │ +Graphics.Win32.GDI.Font │ │ │ │ +graphics.win32.gdi.font │ │ │ │ +Graphics.Win32.GDI.Clip │ │ │ │ +graphics.win32.gdi.clip │ │ │ │ +Graphics.Win32.GDI.Brush │ │ │ │ +graphics.win32.gdi.brush │ │ │ │ +Graphics.Win32.GDI.Bitmap │ │ │ │ +graphics.win32.gdi.bitmap │ │ │ │ +Graphics.Win32.GDI │ │ │ │ +graphics.win32.gdi │ │ │ │ +Graphics.Win32.Dialogue │ │ │ │ +graphics.win32.dialogue │ │ │ │ +Graphics.Win32.Control │ │ │ │ +graphics.win32.control │ │ │ │ +Graphics.Win32 │ │ │ │ +graphics.win32 │ │ │ │ +GHC.Types │ │ │ │ +ghc.types │ │ │ │ +GHC.TypeLits │ │ │ │ +ghc.typelits │ │ │ │ +GHC.Tuple │ │ │ │ +ghc.tuple │ │ │ │ +GHC.Stats │ │ │ │ +ghc.stats │ │ │ │ +GHC.Stack │ │ │ │ +ghc.stack │ │ │ │ +GHC.PrimopWrappers │ │ │ │ +ghc.primopwrappers │ │ │ │ +GHC.Prim │ │ │ │ +ghc.prim │ │ │ │ +GHC.Magic │ │ │ │ +ghc.magic │ │ │ │ +GHC.Integer.Logarithms │ │ │ │ +ghc.integer.logarithms │ │ │ │ +GHC.Integer.GMP.Internals │ │ │ │ +ghc.integer.gmp.internals │ │ │ │ +GHC.IO.Handle.FD │ │ │ │ +ghc.io.handle.fd │ │ │ │ +GHC.IO.Handle │ │ │ │ +ghc.io.handle │ │ │ │ +GHC.IO.Encoding.UTF8 │ │ │ │ +ghc.io.encoding.utf8 │ │ │ │ +GHC.IO.Encoding.UTF32 │ │ │ │ +ghc.io.encoding.utf32 │ │ │ │ +GHC.IO.Encoding.UTF16 │ │ │ │ +ghc.io.encoding.utf16 │ │ │ │ +GHC.IO.Encoding.Types │ │ │ │ +ghc.io.encoding.types │ │ │ │ +GHC.IO.Encoding.Latin1 │ │ │ │ +ghc.io.encoding.latin1 │ │ │ │ +GHC.IO.Encoding.Iconv │ │ │ │ +ghc.io.encoding.iconv │ │ │ │ +GHC.IO.Encoding.Failure │ │ │ │ +ghc.io.encoding.failure │ │ │ │ +GHC.IO.Encoding.CodePage │ │ │ │ +ghc.io.encoding.codepage │ │ │ │ +GHC.IO.Encoding │ │ │ │ +ghc.io.encoding │ │ │ │ +GHC.IO.Device │ │ │ │ +ghc.io.device │ │ │ │ +GHC.IO.BufferedIO │ │ │ │ +ghc.io.bufferedio │ │ │ │ +GHC.IO.Buffer │ │ │ │ +ghc.io.buffer │ │ │ │ +GHC.Generics │ │ │ │ +ghc.generics │ │ │ │ +GHC.Foreign │ │ │ │ +ghc.foreign │ │ │ │ +GHC.Fingerprint.Type │ │ │ │ +ghc.fingerprint.type │ │ │ │ +GHC.Fingerprint │ │ │ │ +ghc.fingerprint │ │ │ │ +GHC.Exts │ │ │ │ +ghc.exts │ │ │ │ +GHC.Event │ │ │ │ +ghc.event │ │ │ │ +GHC.Environment │ │ │ │ +ghc.environment │ │ │ │ +GHC.Desugar │ │ │ │ +ghc.desugar │ │ │ │ +GHC.Debug │ │ │ │ +ghc.debug │ │ │ │ +GHC.Constants │ │ │ │ +ghc.constants │ │ │ │ +GHC.ConsoleHandler │ │ │ │ +ghc.consolehandler │ │ │ │ +GHC.Conc.Sync │ │ │ │ +ghc.conc.sync │ │ │ │ +GHC.Conc.Signal │ │ │ │ +ghc.conc.signal │ │ │ │ +GHC.Conc.IO │ │ │ │ +ghc.conc.io │ │ │ │ +GHC.Conc │ │ │ │ +ghc.conc │ │ │ │ +GHC.Char │ │ │ │ +ghc.char │ │ │ │ +GHC.CString │ │ │ │ +ghc.cstring │ │ │ │ +ForeignPtr │ │ │ │ +foreignptr │ │ │ │ +Foreign.Storable │ │ │ │ +foreign.storable │ │ │ │ +Foreign.StablePtr │ │ │ │ +foreign.stableptr │ │ │ │ +Foreign.Safe │ │ │ │ +foreign.safe │ │ │ │ +Foreign.Ptr │ │ │ │ +foreign.ptr │ │ │ │ +Foreign.Marshal.Utils │ │ │ │ +foreign.marshal.utils │ │ │ │ +Foreign.Marshal.Unsafe │ │ │ │ +foreign.marshal.unsafe │ │ │ │ +Foreign.Marshal.Safe │ │ │ │ +foreign.marshal.safe │ │ │ │ +Foreign.Marshal.Pool │ │ │ │ +foreign.marshal.pool │ │ │ │ +Foreign.Marshal.Error │ │ │ │ +foreign.marshal.error │ │ │ │ +Foreign.Marshal.Array │ │ │ │ +foreign.marshal.array │ │ │ │ +Foreign.Marshal.Alloc │ │ │ │ +foreign.marshal.alloc │ │ │ │ +Foreign.Marshal │ │ │ │ +foreign.marshal │ │ │ │ +Foreign.ForeignPtr.Unsafe │ │ │ │ +foreign.foreignptr.unsafe │ │ │ │ +Foreign.ForeignPtr.Safe │ │ │ │ +foreign.foreignptr.safe │ │ │ │ +haskell2010 │ │ │ │ +Foreign.ForeignPtr │ │ │ │ +foreign.foreignptr │ │ │ │ +Foreign.Concurrent │ │ │ │ +foreign.concurrent │ │ │ │ +Foreign.C.Types │ │ │ │ +foreign.c.types │ │ │ │ +Foreign.C.String │ │ │ │ +foreign.c.string │ │ │ │ +Foreign.C.Error │ │ │ │ +foreign.c.error │ │ │ │ +Foreign.C │ │ │ │ +foreign.c │ │ │ │ +Distribution.Version │ │ │ │ +distribution.version │ │ │ │ +Distribution.Verbosity │ │ │ │ +distribution.verbosity │ │ │ │ +Distribution.Text │ │ │ │ +distribution.text │ │ │ │ +Distribution.TestSuite │ │ │ │ +distribution.testsuite │ │ │ │ +Distribution.System │ │ │ │ +distribution.system │ │ │ │ +Distribution.Simple.Utils │ │ │ │ +distribution.simple.utils │ │ │ │ +Distribution.Simple.UserHooks │ │ │ │ +distribution.simple.userhooks │ │ │ │ +Distribution.Simple.UHC │ │ │ │ +distribution.simple.uhc │ │ │ │ +Distribution.Simple.Test │ │ │ │ +distribution.simple.test │ │ │ │ +Distribution.Simple.SrcDist │ │ │ │ +distribution.simple.srcdist │ │ │ │ +Distribution.Simple.Setup │ │ │ │ +distribution.simple.setup │ │ │ │ +Distribution.Simple.Register │ │ │ │ +distribution.simple.register │ │ │ │ +Distribution.Simple.Program.Types │ │ │ │ +distribution.simple.program.types │ │ │ │ +Distribution.Simple.Program.Script │ │ │ │ +distribution.simple.program.script │ │ │ │ +Distribution.Simple.Program.Run │ │ │ │ +distribution.simple.program.run │ │ │ │ +Distribution.Simple.Program.Ld │ │ │ │ +distribution.simple.program.ld │ │ │ │ +Distribution.Simple.Program.Hpc │ │ │ │ +distribution.simple.program.hpc │ │ │ │ +Distribution.Simple.Program.HcPkg │ │ │ │ +distribution.simple.program.hcpkg │ │ │ │ +Distribution.Simple.Program.GHC │ │ │ │ +distribution.simple.program.ghc │ │ │ │ +Distribution.Simple.Program.Db │ │ │ │ +distribution.simple.program.db │ │ │ │ +Distribution.Simple.Program.Builtin │ │ │ │ +distribution.simple.program.builtin │ │ │ │ +Distribution.Simple.Program.Ar │ │ │ │ +distribution.simple.program.ar │ │ │ │ +Distribution.Simple.Program │ │ │ │ +distribution.simple.program │ │ │ │ +Distribution.Simple.PreProcess.Unlit │ │ │ │ +distribution.simple.preprocess.unlit │ │ │ │ +Distribution.Simple.PreProcess │ │ │ │ +distribution.simple.preprocess │ │ │ │ +Distribution.Simple.PackageIndex │ │ │ │ +distribution.simple.packageindex │ │ │ │ +Distribution.Simple.NHC │ │ │ │ +distribution.simple.nhc │ │ │ │ +Distribution.Simple.LocalBuildInfo │ │ │ │ +distribution.simple.localbuildinfo │ │ │ │ +Distribution.Simple.LHC │ │ │ │ +distribution.simple.lhc │ │ │ │ +Distribution.Simple.JHC │ │ │ │ +distribution.simple.jhc │ │ │ │ +Distribution.Simple.InstallDirs │ │ │ │ +distribution.simple.installdirs │ │ │ │ +Distribution.Simple.Install │ │ │ │ +distribution.simple.install │ │ │ │ +Distribution.Simple.Hugs │ │ │ │ +distribution.simple.hugs │ │ │ │ +Distribution.Simple.Hpc │ │ │ │ +distribution.simple.hpc │ │ │ │ +Distribution.Simple.Haddock │ │ │ │ +distribution.simple.haddock │ │ │ │ +Distribution.Simple.GHC │ │ │ │ +distribution.simple.ghc │ │ │ │ +Distribution.Simple.Configure │ │ │ │ +distribution.simple.configure │ │ │ │ +Distribution.Simple.Compiler │ │ │ │ +distribution.simple.compiler │ │ │ │ +Distribution.Simple.Command │ │ │ │ +distribution.simple.command │ │ │ │ +Distribution.Simple.BuildPaths │ │ │ │ +distribution.simple.buildpaths │ │ │ │ +Distribution.Simple.Build.PathsModule │ │ │ │ +distribution.simple.build.pathsmodule │ │ │ │ +Distribution.Simple.Build.Macros │ │ │ │ +distribution.simple.build.macros │ │ │ │ +Distribution.Simple.Build │ │ │ │ +distribution.simple.build │ │ │ │ +Distribution.Simple.Bench │ │ │ │ +distribution.simple.bench │ │ │ │ +Distribution.Simple │ │ │ │ +distribution.simple │ │ │ │ +Distribution.ReadE │ │ │ │ +distribution.reade │ │ │ │ +Distribution.ParseUtils │ │ │ │ +distribution.parseutils │ │ │ │ +Distribution.PackageDescription.PrettyPrint │ │ │ │ +distribution.packagedescription.prettyprint │ │ │ │ +Distribution.PackageDescription.Parse │ │ │ │ +distribution.packagedescription.parse │ │ │ │ +Distribution.PackageDescription.Configuration │ │ │ │ +distribution.packagedescription.configuration │ │ │ │ +Distribution.PackageDescription.Check │ │ │ │ +distribution.packagedescription.check │ │ │ │ +Distribution.PackageDescription │ │ │ │ +distribution.packagedescription │ │ │ │ +Distribution.Package │ │ │ │ +distribution.package │ │ │ │ +Distribution.ModuleName │ │ │ │ +distribution.modulename │ │ │ │ +Distribution.Make │ │ │ │ +distribution.make │ │ │ │ +Distribution.License │ │ │ │ +distribution.license │ │ │ │ +bin-package-db │ │ │ │ +Distribution.InstalledPackageInfo.Binary │ │ │ │ +distribution.installedpackageinfo.binary │ │ │ │ +Distribution.InstalledPackageInfo │ │ │ │ +distribution.installedpackageinfo │ │ │ │ +Distribution.Compiler │ │ │ │ +distribution.compiler │ │ │ │ +Distribution.Compat.ReadP │ │ │ │ +distribution.compat.readp │ │ │ │ +Directory │ │ │ │ +directory │ │ │ │ +Debug.Trace │ │ │ │ +debug.trace │ │ │ │ +Data.Word │ │ │ │ +data.word │ │ │ │ +Data.Version │ │ │ │ +data.version │ │ │ │ +Data.Unique │ │ │ │ +data.unique │ │ │ │ +Data.Typeable.Internal │ │ │ │ +data.typeable.internal │ │ │ │ +Data.Typeable │ │ │ │ +data.typeable │ │ │ │ +Data.Tuple │ │ │ │ +data.tuple │ │ │ │ +Data.Tree │ │ │ │ +data.tree │ │ │ │ +Data.Traversable │ │ │ │ +data.traversable │ │ │ │ +Data.Time.LocalTime │ │ │ │ +data.time.localtime │ │ │ │ +Data.Time.Format │ │ │ │ +data.time.format │ │ │ │ +Data.Time.Clock.TAI │ │ │ │ +data.time.clock.tai │ │ │ │ +Data.Time.Clock.POSIX │ │ │ │ +data.time.clock.posix │ │ │ │ +Data.Time.Clock │ │ │ │ +data.time.clock │ │ │ │ +Data.Time.Calendar.WeekDate │ │ │ │ +data.time.calendar.weekdate │ │ │ │ +Data.Time.Calendar.OrdinalDate │ │ │ │ +data.time.calendar.ordinaldate │ │ │ │ +Data.Time.Calendar.MonthDay │ │ │ │ +data.time.calendar.monthday │ │ │ │ +Data.Time.Calendar.Julian │ │ │ │ +data.time.calendar.julian │ │ │ │ +Data.Time.Calendar.Easter │ │ │ │ +data.time.calendar.easter │ │ │ │ +Data.Time.Calendar │ │ │ │ +data.time.calendar │ │ │ │ +Data.Time │ │ │ │ +data.time │ │ │ │ +Data.String │ │ │ │ +data.string │ │ │ │ +Data.Set │ │ │ │ +data.set │ │ │ │ +Data.Sequence │ │ │ │ +data.sequence │ │ │ │ +Data.STRef.Strict │ │ │ │ +data.stref.strict │ │ │ │ +Data.STRef.Lazy │ │ │ │ +data.stref.lazy │ │ │ │ +Data.STRef │ │ │ │ +data.stref │ │ │ │ +Data.Ratio │ │ │ │ +data.ratio │ │ │ │ +Data.Ord │ │ │ │ +data.ord │ │ │ │ +Data.Monoid │ │ │ │ +data.monoid │ │ │ │ +Data.Maybe │ │ │ │ +data.maybe │ │ │ │ +Data.Map.Strict │ │ │ │ +data.map.strict │ │ │ │ +Data.Map.Lazy │ │ │ │ +data.map.lazy │ │ │ │ +Data.Map │ │ │ │ +data.map │ │ │ │ +Data.List │ │ │ │ +data.list │ │ │ │ +Data.IntSet │ │ │ │ +data.intset │ │ │ │ +Data.IntMap.Strict │ │ │ │ +data.intmap.strict │ │ │ │ +Data.IntMap.Lazy │ │ │ │ +data.intmap.lazy │ │ │ │ +Data.IntMap │ │ │ │ +data.intmap │ │ │ │ +Data.Int │ │ │ │ +data.int │ │ │ │ +Data.IORef │ │ │ │ +data.ioref │ │ │ │ +Data.HashTable │ │ │ │ +data.hashtable │ │ │ │ +Data.Graph │ │ │ │ +data.graph │ │ │ │ +Data.Functor │ │ │ │ +data.functor │ │ │ │ +Data.Function │ │ │ │ +data.function │ │ │ │ +Data.Foldable │ │ │ │ +data.foldable │ │ │ │ +Data.Fixed │ │ │ │ +data.fixed │ │ │ │ +Data.Either │ │ │ │ +data.either │ │ │ │ +Data.Dynamic │ │ │ │ +data.dynamic │ │ │ │ +Data.Data │ │ │ │ +data.data │ │ │ │ +Data.Complex │ │ │ │ +data.complex │ │ │ │ +Data.Char │ │ │ │ +data.char │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +data.bytestring.unsafe │ │ │ │ +Data.ByteString.Lazy.Char8 │ │ │ │ +data.bytestring.lazy.char8 │ │ │ │ +Data.ByteString.Lazy.Builder.Extras │ │ │ │ +data.bytestring.lazy.builder.extras │ │ │ │ +Data.ByteString.Lazy.Builder.ASCII │ │ │ │ +data.bytestring.lazy.builder.ascii │ │ │ │ +Data.ByteString.Lazy.Builder │ │ │ │ +data.bytestring.lazy.builder │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +data.bytestring.lazy │ │ │ │ +Data.ByteString.Char8 │ │ │ │ +data.bytestring.char8 │ │ │ │ +Data.ByteString │ │ │ │ +data.bytestring │ │ │ │ +Data.Bool │ │ │ │ +data.bool │ │ │ │ +Data.Bits │ │ │ │ +data.bits │ │ │ │ +Data.Binary.Put │ │ │ │ +data.binary.put │ │ │ │ +Data.Binary.Get │ │ │ │ +data.binary.get │ │ │ │ +Data.Binary.Builder.Internal │ │ │ │ +data.binary.builder.internal │ │ │ │ +Data.Binary.Builder │ │ │ │ +data.binary.builder │ │ │ │ +Data.Binary │ │ │ │ +data.binary │ │ │ │ +Data.Array.Unsafe │ │ │ │ +data.array.unsafe │ │ │ │ +Data.Array.Unboxed │ │ │ │ +data.array.unboxed │ │ │ │ +Data.Array.Storable.Safe │ │ │ │ +data.array.storable.safe │ │ │ │ +Data.Array.Storable │ │ │ │ +data.array.storable │ │ │ │ +Data.Array.ST.Safe │ │ │ │ +data.array.st.safe │ │ │ │ +Data.Array.ST │ │ │ │ +data.array.st │ │ │ │ +Data.Array.MArray.Safe │ │ │ │ +data.array.marray.safe │ │ │ │ +Data.Array.MArray │ │ │ │ +data.array.marray │ │ │ │ +Data.Array.IO.Safe │ │ │ │ +data.array.io.safe │ │ │ │ +Data.Array.IO │ │ │ │ +data.array.io │ │ │ │ +Data.Array.IArray │ │ │ │ +data.array.iarray │ │ │ │ +Data.Array │ │ │ │ +data.array │ │ │ │ +Control.Monad.Zip │ │ │ │ +control.monad.zip │ │ │ │ +Control.Monad.ST.Unsafe │ │ │ │ +control.monad.st.unsafe │ │ │ │ +Control.Monad.ST.Strict │ │ │ │ +control.monad.st.strict │ │ │ │ +Control.Monad.ST.Safe │ │ │ │ +control.monad.st.safe │ │ │ │ +Control.Monad.ST.Lazy.Unsafe │ │ │ │ +control.monad.st.lazy.unsafe │ │ │ │ +Control.Monad.ST.Lazy.Safe │ │ │ │ +control.monad.st.lazy.safe │ │ │ │ +Control.Monad.ST.Lazy │ │ │ │ +control.monad.st.lazy │ │ │ │ +Control.Monad.ST │ │ │ │ +control.monad.st │ │ │ │ +Control.Monad.Instances │ │ │ │ +control.monad.instances │ │ │ │ +Control.Monad.Fix │ │ │ │ +control.monad.fix │ │ │ │ +Control.Monad │ │ │ │ +control.monad │ │ │ │ +Control.Exception.Base │ │ │ │ +control.exception.base │ │ │ │ +Control.Exception │ │ │ │ +control.exception │ │ │ │ +Control.DeepSeq │ │ │ │ +control.deepseq │ │ │ │ +Control.Concurrent.SampleVar │ │ │ │ +control.concurrent.samplevar │ │ │ │ +Control.Concurrent.QSemN │ │ │ │ +control.concurrent.qsemn │ │ │ │ +Control.Concurrent.QSem │ │ │ │ +control.concurrent.qsem │ │ │ │ +Control.Concurrent.MVar │ │ │ │ +control.concurrent.mvar │ │ │ │ +Control.Concurrent.Chan │ │ │ │ +control.concurrent.chan │ │ │ │ +Control.Concurrent │ │ │ │ +control.concurrent │ │ │ │ +Control.Category │ │ │ │ +control.category │ │ │ │ +Control.Arrow │ │ │ │ +control.arrow │ │ │ │ +Control.Applicative │ │ │ │ +control.applicative │ │ │ │ +Compiler.Hoopl.Wrappers │ │ │ │ +compiler.hoopl.wrappers │ │ │ │ +Compiler.Hoopl.Passes.Dominator │ │ │ │ +compiler.hoopl.passes.dominator │ │ │ │ +Compiler.Hoopl.Passes.DList │ │ │ │ +compiler.hoopl.passes.dlist │ │ │ │ +Compiler.Hoopl.Internals │ │ │ │ +compiler.hoopl.internals │ │ │ │ +Compiler.Hoopl │ │ │ │ +compiler.hoopl │ │ │ │ +CForeign │ │ │ │ +cforeign │ │ │ │ +bytestring │ │ │ │ +containers │ │ │ │ +filepath │ │ │ │ +ghc-prim │ │ │ │ +haskell98 │ │ │ │ +integer-gmp │ │ │ │ +template-haskell │ │ │ │ +lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ +Lambdabot.Plugin.Misc.Dummy.DocAssocs │ │ │ │ +irc-password │ │ │ │ +rc-password pwd. set password for next irc-connect command │ │ │ │ +irc-persist-connect │ │ │ │ +rc-persist-connect tag host portnum nickname userinfo. connect to an irc server and reconnect on network failures │ │ │ │ +irc-connect │ │ │ │ +rc-connect tag host portnum nickname userinfo. connect to an irc server │ │ │ │ +./Control/Exception/Lifted.hs │ │ │ │ +Control.Exception.Lifted │ │ │ │ +lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ +Lambdabot.Plugin.IRC.IRC │ │ │ │ +IRCState │ │ │ │ +'IRCState │ │ │ │ +Ping timeout. │ │ │ │ +Welcome timeout! │ │ │ │ +ot enough parameters! │ │ │ │ +Not enough parameters! │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Plugin.IRC.IRC.IRCState │ │ │ │ +localtime-reply │ │ │ │ +Local time for │ │ │ │ +ime . Print a user's local time. User's client must support ctcp pings. │ │ │ │ +localtime │ │ │ │ +Lambdabot.Plugin.IRC.Localtime │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ +I live on the internet, do you expect me to have a local time? │ │ │ │ +Empty the topic stack │ │ │ │ +clear-topic │ │ │ │ +Pop an item from the end of the topic stack │ │ │ │ +dequeue-topic │ │ │ │ +pop-topic │ │ │ │ +Add a new topic item to the end of the topic stack │ │ │ │ +push-topic │ │ │ │ +Remove a topic item from the front of the topic list │ │ │ │ +shift-topic │ │ │ │ +Add a new topic item to the front of the topic list │ │ │ │ +queue-topic │ │ │ │ +unshift-topic │ │ │ │ +Recite the topic of the channel │ │ │ │ +get-topic │ │ │ │ +Set the topic of the channel, without using all that listy stuff │ │ │ │ +set-topic │ │ │ │ +src/Lambdabot/Plugin/IRC/Topic.hs │ │ │ │ +One channel at a time. Jeepers! │ │ │ │ +I don't know what all that extra stuff is about. │ │ │ │ +What channel? │ │ │ │ +I don't know that channel. │ │ │ │ +'TopicCommand │ │ │ │ +TopicCommand │ │ │ │ +Lambdabot.Plugin.IRC.Topic │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Plugin.IRC.Topic.TopicCommand │ │ │ │ +'RECONNECTDELAY │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ +Lambdabot.Config.IRC │ │ │ │ +RECONNECTDELAY │ │ │ │ +lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Config.IRC.RECONNECTDELAY │ │ │ │ lambdabot-trusted │ │ │ │ containers │ │ │ │ bytestring │ │ │ │ ExtendedDefaultRules │ │ │ │ ImplicitPrelude │ │ │ │ 'MAXPASTELENGTH │ │ │ │ 'MUEVALBINARY │ │ │ │ @@ -1220,14 +2049,768 @@ │ │ │ │ lambdabot-reference-plugins-5.3.1.2-3VpEoL7NNEp5Gd8v6vw6Yr:Lambdabot.Plugin.Reference.Dict.DictLookup.Define │ │ │ │ lambdabot-reference-plugins-5.3.1.2-3VpEoL7NNEp5Gd8v6vw6Yr:Lambdabot.Plugin.Reference.Dict.DictLookup.QC │ │ │ │ http://www.google.com/search?hl=en&q=cache: │ │ │ │ text/html │ │ │ │ application/pdf │ │ │ │ Lambdabot.Util.Browser │ │ │ │ lambdabot-reference-plugins-5.3.1.2-3VpEoL7NNEp5Gd8v6vw6Yr │ │ │ │ +When using a TagRep it must be exactly one tag, you gave: │ │ │ │ +src/Text/HTML/TagSoup.hs │ │ │ │ +Text.HTML.TagSoup │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +'C:StringLike │ │ │ │ +StringLike │ │ │ │ +Text.StringLike │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.StringLike.C:StringLike │ │ │ │ +'C:Outable │ │ │ │ +'EntityEnd │ │ │ │ +'EntityHex │ │ │ │ +'EntityNum │ │ │ │ +'EntityName │ │ │ │ +'CommentEnd │ │ │ │ +'Comment │ │ │ │ +'TagEndClose │ │ │ │ +'AttName │ │ │ │ +'TagShut │ │ │ │ +Unexpected self-closing in close tag │ │ │ │ +Unexpected attributes in close tag │ │ │ │ +src/Text/HTML/TagSoup/Implementation.hs:(84,9)-(105,27)|function go │ │ │ │ +src/Text/HTML/TagSoup/Implementation.hs:171:1-34|function getEntityEnd │ │ │ │ +src/Text/HTML/TagSoup/Implementation.hs:(145,1)-(148,34)|function entityChr │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +Text.HTML.TagSoup.Implementation │ │ │ │ +src/Text/HTML/TagSoup/Implementation.hs │ │ │ │ +Expected │ │ │ │ +Unexpected │ │ │ │ +EntityEnd │ │ │ │ +EntityHex │ │ │ │ +EntityNum │ │ │ │ +EntityName │ │ │ │ +CommentEnd │ │ │ │ +TagEndClose │ │ │ │ +src/Text/HTML/TagSoup/Implementation.hs:33:22-23|case │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.S │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Char │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Tag │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagShut │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.AttName │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.AttVal │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagEnd │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagEndClose │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Comment │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.CommentEnd │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityName │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityNum │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityHex │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityEnd │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Warn │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Pos │ │ │ │ +'ParseOptions │ │ │ │ +ParseOptions │ │ │ │ +Text.HTML.TagSoup.Options │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +Unknown entity: │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Options.ParseOptions │ │ │ │ +tag name │ │ │ │ +'TypeScript │ │ │ │ +'TypeDecl │ │ │ │ +'TypeXml │ │ │ │ +'TypeNormal │ │ │ │ +Text.HTML.TagSoup.Specification │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +Unexpected │ │ │ │ +Expected │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeNormal │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeXml │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeDecl │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeScript │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TagPosition │ │ │ │ +'TagOpen │ │ │ │ +'TagWarning │ │ │ │ +'TagComment │ │ │ │ +'TagText │ │ │ │ +'TagClose │ │ │ │ +'Position │ │ │ │ +Position │ │ │ │ +TagClose │ │ │ │ +TagComment │ │ │ │ +TagWarning │ │ │ │ +TagPosition │ │ │ │ +Text.HTML.TagSoup.Type.Tag │ │ │ │ +) is not a TagOpen │ │ │ │ +) is not a TagText │ │ │ │ +src/Text/HTML/TagSoup/Type.hs │ │ │ │ +Text.HTML.TagSoup.Type │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +TagPosition │ │ │ │ +TagOpen │ │ │ │ +TagWarning │ │ │ │ +TagComment │ │ │ │ +TagText │ │ │ │ +TagClose │ │ │ │ +src/Text/HTML/TagSoup/Type.hs:66:22-23|case │ │ │ │ +Position │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagOpen │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagClose │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagText │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagComment │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagWarning │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagPosition │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.Position │ │ │ │ +alefsym; │ │ │ │ +andslope; │ │ │ │ +angmsdaa; │ │ │ │ +angmsdab; │ │ │ │ +angmsdac; │ │ │ │ +angmsdad; │ │ │ │ +angmsdae; │ │ │ │ +angmsdaf; │ │ │ │ +angmsdag; │ │ │ │ +angmsdah; │ │ │ │ +angrtvb; │ │ │ │ +angrtvbd; │ │ │ │ +angzarr; │ │ │ │ +ApplyFunction; │ │ │ │ +approxeq; │ │ │ │ +asympeq; │ │ │ │ +awconint; │ │ │ │ +backcong; │ │ │ │ +backepsilon; │ │ │ │ +backprime; │ │ │ │ +backsim; │ │ │ │ +backsimeq; │ │ │ │ +Backslash; │ │ │ │ +barwedge; │ │ │ │ +bbrktbrk; │ │ │ │ +Because; │ │ │ │ +because; │ │ │ │ +bemptyv; │ │ │ │ +Bernoullis; │ │ │ │ +between; │ │ │ │ +bigcirc; │ │ │ │ +bigodot; │ │ │ │ +bigoplus; │ │ │ │ +bigotimes; │ │ │ │ +bigsqcup; │ │ │ │ +bigstar; │ │ │ │ +bigtriangledown; │ │ │ │ +bigtriangleup; │ │ │ │ +biguplus; │ │ │ │ +bigwedge; │ │ │ │ +blacklozenge; │ │ │ │ +blacksquare; │ │ │ │ +blacktriangle; │ │ │ │ +blacktriangledown; │ │ │ │ +blacktriangleleft; │ │ │ │ +blacktriangleright; │ │ │ │ +bnequiv; │ │ │ │ +boxminus; │ │ │ │ +boxplus; │ │ │ │ +boxtimes; │ │ │ │ +bsolhsub; │ │ │ │ +capbrcup; │ │ │ │ +CapitalDifferentialD; │ │ │ │ +Cayleys; │ │ │ │ +Cconint; │ │ │ │ +ccupssm; │ │ │ │ +Cedilla; │ │ │ │ +cemptyv; │ │ │ │ +CenterDot; │ │ │ │ +centerdot; │ │ │ │ +checkmark; │ │ │ │ +circlearrowleft; │ │ │ │ +circlearrowright; │ │ │ │ +circledast; │ │ │ │ +circledcirc; │ │ │ │ +circleddash; │ │ │ │ +CircleDot; │ │ │ │ +circledR; │ │ │ │ +circledS; │ │ │ │ +CircleMinus; │ │ │ │ +CirclePlus; │ │ │ │ +CircleTimes; │ │ │ │ +cirfnint; │ │ │ │ +cirscir; │ │ │ │ +ClockwiseContourIntegral; │ │ │ │ +CloseCurlyDoubleQuote; │ │ │ │ +CloseCurlyQuote; │ │ │ │ +clubsuit; │ │ │ │ +coloneq; │ │ │ │ +complement; │ │ │ │ +complexes; │ │ │ │ +congdot; │ │ │ │ +Congruent; │ │ │ │ +ContourIntegral; │ │ │ │ +Coproduct; │ │ │ │ +CounterClockwiseContourIntegral; │ │ │ │ +cudarrl; │ │ │ │ +cudarrr; │ │ │ │ +cularrp; │ │ │ │ +cupbrcap; │ │ │ │ +curarrm; │ │ │ │ +curlyeqprec; │ │ │ │ +curlyeqsucc; │ │ │ │ +curlyvee; │ │ │ │ +curlywedge; │ │ │ │ +curvearrowleft; │ │ │ │ +curvearrowright; │ │ │ │ +cwconint; │ │ │ │ +dbkarow; │ │ │ │ +ddagger; │ │ │ │ +DDotrahd; │ │ │ │ +ddotseq; │ │ │ │ +demptyv; │ │ │ │ +DiacriticalAcute; │ │ │ │ +DiacriticalDot; │ │ │ │ +DiacriticalDoubleAcute; │ │ │ │ +DiacriticalGrave; │ │ │ │ +DiacriticalTilde; │ │ │ │ +Diamond; │ │ │ │ +diamond; │ │ │ │ +diamondsuit; │ │ │ │ +DifferentialD; │ │ │ │ +digamma; │ │ │ │ +divideontimes; │ │ │ │ +doteqdot; │ │ │ │ +DotEqual; │ │ │ │ +dotminus; │ │ │ │ +dotplus; │ │ │ │ +dotsquare; │ │ │ │ +doublebarwedge; │ │ │ │ +DoubleContourIntegral; │ │ │ │ +DoubleDot; │ │ │ │ +DoubleDownArrow; │ │ │ │ +DoubleLeftArrow; │ │ │ │ +DoubleLeftRightArrow; │ │ │ │ +DoubleLeftTee; │ │ │ │ +DoubleLongLeftArrow; │ │ │ │ +DoubleLongLeftRightArrow; │ │ │ │ +DoubleLongRightArrow; │ │ │ │ +DoubleRightArrow; │ │ │ │ +DoubleRightTee; │ │ │ │ +DoubleUpArrow; │ │ │ │ +DoubleUpDownArrow; │ │ │ │ +DoubleVerticalBar; │ │ │ │ +DownArrow; │ │ │ │ +downarrow; │ │ │ │ +Downarrow; │ │ │ │ +DownArrowBar; │ │ │ │ +DownArrowUpArrow; │ │ │ │ +DownBreve; │ │ │ │ +downdownarrows; │ │ │ │ +downharpoonleft; │ │ │ │ +downharpoonright; │ │ │ │ +DownLeftRightVector; │ │ │ │ +DownLeftTeeVector; │ │ │ │ +DownLeftVector; │ │ │ │ +DownLeftVectorBar; │ │ │ │ +DownRightTeeVector; │ │ │ │ +DownRightVector; │ │ │ │ +DownRightVectorBar; │ │ │ │ +DownTee; │ │ │ │ +DownTeeArrow; │ │ │ │ +drbkarow; │ │ │ │ +dwangle; │ │ │ │ +dzigrarr; │ │ │ │ +Element; │ │ │ │ +elinters; │ │ │ │ +emptyset; │ │ │ │ +EmptySmallSquare; │ │ │ │ +EmptyVerySmallSquare; │ │ │ │ +Epsilon; │ │ │ │ +epsilon; │ │ │ │ +eqcolon; │ │ │ │ +eqslantgtr; │ │ │ │ +eqslantless; │ │ │ │ +EqualTilde; │ │ │ │ +Equilibrium; │ │ │ │ +equivDD; │ │ │ │ +eqvparsl; │ │ │ │ +expectation; │ │ │ │ +ExponentialE; │ │ │ │ +exponentiale; │ │ │ │ +fallingdotseq; │ │ │ │ +FilledSmallSquare; │ │ │ │ +FilledVerySmallSquare; │ │ │ │ +Fouriertrf; │ │ │ │ +fpartint; │ │ │ │ +geqslant; │ │ │ │ +gesdoto; │ │ │ │ +gesdotol; │ │ │ │ +gnapprox; │ │ │ │ +GreaterEqual; │ │ │ │ +GreaterEqualLess; │ │ │ │ +GreaterFullEqual; │ │ │ │ +GreaterGreater; │ │ │ │ +GreaterLess; │ │ │ │ +GreaterSlantEqual; │ │ │ │ +GreaterTilde; │ │ │ │ +gtquest; │ │ │ │ +gtrapprox; │ │ │ │ +gtreqless; │ │ │ │ +gtreqqless; │ │ │ │ +gtrless; │ │ │ │ +gvertneqq; │ │ │ │ +harrcir; │ │ │ │ +heartsuit; │ │ │ │ +HilbertSpace; │ │ │ │ +hksearow; │ │ │ │ +hkswarow; │ │ │ │ +hookleftarrow; │ │ │ │ +hookrightarrow; │ │ │ │ +HorizontalLine; │ │ │ │ +HumpDownHump; │ │ │ │ +HumpEqual; │ │ │ │ +ImaginaryI; │ │ │ │ +imagline; │ │ │ │ +imagpart; │ │ │ │ +Implies; │ │ │ │ +infintie; │ │ │ │ +integers; │ │ │ │ +Integral; │ │ │ │ +intercal; │ │ │ │ +Intersection; │ │ │ │ +intlarhk; │ │ │ │ +intprod; │ │ │ │ +InvisibleComma; │ │ │ │ +InvisibleTimes; │ │ │ │ +isindot; │ │ │ │ +laemptyv; │ │ │ │ +Laplacetrf; │ │ │ │ +larrbfs; │ │ │ │ +larrsim; │ │ │ │ +lbrksld; │ │ │ │ +lbrkslu; │ │ │ │ +ldrdhar; │ │ │ │ +ldrushar; │ │ │ │ +LeftAngleBracket; │ │ │ │ +LeftArrow; │ │ │ │ +leftarrow; │ │ │ │ +Leftarrow; │ │ │ │ +LeftArrowBar; │ │ │ │ +LeftArrowRightArrow; │ │ │ │ +leftarrowtail; │ │ │ │ +LeftCeiling; │ │ │ │ +LeftDoubleBracket; │ │ │ │ +LeftDownTeeVector; │ │ │ │ +LeftDownVector; │ │ │ │ +LeftDownVectorBar; │ │ │ │ +LeftFloor; │ │ │ │ +leftharpoondown; │ │ │ │ +leftharpoonup; │ │ │ │ +leftleftarrows; │ │ │ │ +LeftRightArrow; │ │ │ │ +leftrightarrow; │ │ │ │ +Leftrightarrow; │ │ │ │ +leftrightarrows; │ │ │ │ +leftrightharpoons; │ │ │ │ +leftrightsquigarrow; │ │ │ │ +LeftRightVector; │ │ │ │ +LeftTee; │ │ │ │ +LeftTeeArrow; │ │ │ │ +LeftTeeVector; │ │ │ │ +leftthreetimes; │ │ │ │ +LeftTriangle; │ │ │ │ +LeftTriangleBar; │ │ │ │ +LeftTriangleEqual; │ │ │ │ +LeftUpDownVector; │ │ │ │ +LeftUpTeeVector; │ │ │ │ +LeftUpVector; │ │ │ │ +LeftUpVectorBar; │ │ │ │ +LeftVector; │ │ │ │ +LeftVectorBar; │ │ │ │ +leqslant; │ │ │ │ +lesdoto; │ │ │ │ +lesdotor; │ │ │ │ +lessapprox; │ │ │ │ +lessdot; │ │ │ │ +lesseqgtr; │ │ │ │ +lesseqqgtr; │ │ │ │ +LessEqualGreater; │ │ │ │ +LessFullEqual; │ │ │ │ +LessGreater; │ │ │ │ +lessgtr; │ │ │ │ +LessLess; │ │ │ │ +lesssim; │ │ │ │ +LessSlantEqual; │ │ │ │ +LessTilde; │ │ │ │ +llcorner; │ │ │ │ +Lleftarrow; │ │ │ │ +lmoustache; │ │ │ │ +lnapprox; │ │ │ │ +LongLeftArrow; │ │ │ │ +longleftarrow; │ │ │ │ +Longleftarrow; │ │ │ │ +LongLeftRightArrow; │ │ │ │ +longleftrightarrow; │ │ │ │ +Longleftrightarrow; │ │ │ │ +longmapsto; │ │ │ │ +LongRightArrow; │ │ │ │ +longrightarrow; │ │ │ │ +Longrightarrow; │ │ │ │ +looparrowleft; │ │ │ │ +looparrowright; │ │ │ │ +lotimes; │ │ │ │ +LowerLeftArrow; │ │ │ │ +LowerRightArrow; │ │ │ │ +lozenge; │ │ │ │ +lrcorner; │ │ │ │ +ltquest; │ │ │ │ +lurdshar; │ │ │ │ +luruhar; │ │ │ │ +lvertneqq; │ │ │ │ +maltese; │ │ │ │ +mapstodown; │ │ │ │ +mapstoleft; │ │ │ │ +mapstoup; │ │ │ │ +measuredangle; │ │ │ │ +MediumSpace; │ │ │ │ +Mellintrf; │ │ │ │ +minusdu; │ │ │ │ +MinusPlus; │ │ │ │ +multimap; │ │ │ │ +napprox; │ │ │ │ +natural; │ │ │ │ +naturals; │ │ │ │ +ncongdot; │ │ │ │ +nearrow; │ │ │ │ +NegativeMediumSpace; │ │ │ │ +NegativeThickSpace; │ │ │ │ +NegativeThinSpace; │ │ │ │ +NegativeVeryThinSpace; │ │ │ │ +NestedGreaterGreater; │ │ │ │ +NestedLessLess; │ │ │ │ +NewLine; │ │ │ │ +nexists; │ │ │ │ +ngeqslant; │ │ │ │ +nleftarrow; │ │ │ │ +nLeftarrow; │ │ │ │ +nleftrightarrow; │ │ │ │ +nLeftrightarrow; │ │ │ │ +nleqslant; │ │ │ │ +NoBreak; │ │ │ │ +NonBreakingSpace; │ │ │ │ +NotCongruent; │ │ │ │ +NotCupCap; │ │ │ │ +NotDoubleVerticalBar; │ │ │ │ +NotElement; │ │ │ │ +NotEqual; │ │ │ │ +NotEqualTilde; │ │ │ │ +NotExists; │ │ │ │ +NotGreater; │ │ │ │ +NotGreaterEqual; │ │ │ │ +NotGreaterFullEqual; │ │ │ │ +NotGreaterGreater; │ │ │ │ +NotGreaterLess; │ │ │ │ +NotGreaterSlantEqual; │ │ │ │ +NotGreaterTilde; │ │ │ │ +NotHumpDownHump; │ │ │ │ +NotHumpEqual; │ │ │ │ +notindot; │ │ │ │ +notinva; │ │ │ │ +notinvb; │ │ │ │ +notinvc; │ │ │ │ +NotLeftTriangle; │ │ │ │ +NotLeftTriangleBar; │ │ │ │ +NotLeftTriangleEqual; │ │ │ │ +NotLess; │ │ │ │ +NotLessEqual; │ │ │ │ +NotLessGreater; │ │ │ │ +NotLessLess; │ │ │ │ +NotLessSlantEqual; │ │ │ │ +NotLessTilde; │ │ │ │ +NotNestedGreaterGreater; │ │ │ │ +NotNestedLessLess; │ │ │ │ +notniva; │ │ │ │ +notnivb; │ │ │ │ +notnivc; │ │ │ │ +NotPrecedes; │ │ │ │ +NotPrecedesEqual; │ │ │ │ +NotPrecedesSlantEqual; │ │ │ │ +NotReverseElement; │ │ │ │ +NotRightTriangle; │ │ │ │ +NotRightTriangleBar; │ │ │ │ +NotRightTriangleEqual; │ │ │ │ +NotSquareSubset; │ │ │ │ +NotSquareSubsetEqual; │ │ │ │ +NotSquareSuperset; │ │ │ │ +NotSquareSupersetEqual; │ │ │ │ +NotSubset; │ │ │ │ +NotSubsetEqual; │ │ │ │ +NotSucceeds; │ │ │ │ +NotSucceedsEqual; │ │ │ │ +NotSucceedsSlantEqual; │ │ │ │ +NotSucceedsTilde; │ │ │ │ +NotSuperset; │ │ │ │ +NotSupersetEqual; │ │ │ │ +NotTilde; │ │ │ │ +NotTildeEqual; │ │ │ │ +NotTildeFullEqual; │ │ │ │ +NotTildeTilde; │ │ │ │ +NotVerticalBar; │ │ │ │ +nparallel; │ │ │ │ +npolint; │ │ │ │ +npreceq; │ │ │ │ +nrightarrow; │ │ │ │ +nRightarrow; │ │ │ │ +nshortmid; │ │ │ │ +nshortparallel; │ │ │ │ +nsqsube; │ │ │ │ +nsqsupe; │ │ │ │ +nsubset; │ │ │ │ +nsubseteq; │ │ │ │ +nsubseteqq; │ │ │ │ +nsucceq; │ │ │ │ +nsupset; │ │ │ │ +nsupseteq; │ │ │ │ +nsupseteqq; │ │ │ │ +ntriangleleft; │ │ │ │ +ntrianglelefteq; │ │ │ │ +ntriangleright; │ │ │ │ +ntrianglerighteq; │ │ │ │ +nvinfin; │ │ │ │ +nvltrie; │ │ │ │ +nvrtrie; │ │ │ │ +nwarrow; │ │ │ │ +olcross; │ │ │ │ +Omicron; │ │ │ │ +omicron; │ │ │ │ +OpenCurlyDoubleQuote; │ │ │ │ +OpenCurlyQuote; │ │ │ │ +orderof; │ │ │ │ +orslope; │ │ │ │ +otimesas; │ │ │ │ +OverBar; │ │ │ │ +OverBrace; │ │ │ │ +OverBracket; │ │ │ │ +OverParenthesis; │ │ │ │ +parallel; │ │ │ │ +PartialD; │ │ │ │ +pertenk; │ │ │ │ +pitchfork; │ │ │ │ +planckh; │ │ │ │ +plusacir; │ │ │ │ +pluscir; │ │ │ │ +PlusMinus; │ │ │ │ +plussim; │ │ │ │ +plustwo; │ │ │ │ +Poincareplane; │ │ │ │ +pointint; │ │ │ │ +precapprox; │ │ │ │ +preccurlyeq; │ │ │ │ +Precedes; │ │ │ │ +PrecedesEqual; │ │ │ │ +PrecedesSlantEqual; │ │ │ │ +PrecedesTilde; │ │ │ │ +precnapprox; │ │ │ │ +precneqq; │ │ │ │ +precnsim; │ │ │ │ +precsim; │ │ │ │ +Product; │ │ │ │ +profalar; │ │ │ │ +profline; │ │ │ │ +profsurf; │ │ │ │ +Proportion; │ │ │ │ +Proportional; │ │ │ │ +quaternions; │ │ │ │ +quatint; │ │ │ │ +questeq; │ │ │ │ +raemptyv; │ │ │ │ +rarrbfs; │ │ │ │ +rarrsim; │ │ │ │ +rationals; │ │ │ │ +rbrksld; │ │ │ │ +rbrkslu; │ │ │ │ +rdldhar; │ │ │ │ +realine; │ │ │ │ +realpart; │ │ │ │ +ReverseElement; │ │ │ │ +ReverseEquilibrium; │ │ │ │ +ReverseUpEquilibrium; │ │ │ │ +RightAngleBracket; │ │ │ │ +RightArrow; │ │ │ │ +rightarrow; │ │ │ │ +Rightarrow; │ │ │ │ +RightArrowBar; │ │ │ │ +RightArrowLeftArrow; │ │ │ │ +rightarrowtail; │ │ │ │ +RightCeiling; │ │ │ │ +RightDoubleBracket; │ │ │ │ +RightDownTeeVector; │ │ │ │ +RightDownVector; │ │ │ │ +RightDownVectorBar; │ │ │ │ +RightFloor; │ │ │ │ +rightharpoondown; │ │ │ │ +rightharpoonup; │ │ │ │ +rightleftarrows; │ │ │ │ +rightleftharpoons; │ │ │ │ +rightrightarrows; │ │ │ │ +rightsquigarrow; │ │ │ │ +RightTee; │ │ │ │ +RightTeeArrow; │ │ │ │ +RightTeeVector; │ │ │ │ +rightthreetimes; │ │ │ │ +RightTriangle; │ │ │ │ +RightTriangleBar; │ │ │ │ +RightTriangleEqual; │ │ │ │ +RightUpDownVector; │ │ │ │ +RightUpTeeVector; │ │ │ │ +RightUpVector; │ │ │ │ +RightUpVectorBar; │ │ │ │ +RightVector; │ │ │ │ +RightVectorBar; │ │ │ │ +risingdotseq; │ │ │ │ +rmoustache; │ │ │ │ +rotimes; │ │ │ │ +RoundImplies; │ │ │ │ +rppolint; │ │ │ │ +Rrightarrow; │ │ │ │ +rtriltri; │ │ │ │ +RuleDelayed; │ │ │ │ +ruluhar; │ │ │ │ +scpolint; │ │ │ │ +searrow; │ │ │ │ +setminus; │ │ │ │ +ShortDownArrow; │ │ │ │ +ShortLeftArrow; │ │ │ │ +shortmid; │ │ │ │ +shortparallel; │ │ │ │ +ShortRightArrow; │ │ │ │ +ShortUpArrow; │ │ │ │ +simplus; │ │ │ │ +simrarr; │ │ │ │ +SmallCircle; │ │ │ │ +smallsetminus; │ │ │ │ +smeparsl; │ │ │ │ +spadesuit; │ │ │ │ +sqsubset; │ │ │ │ +sqsubseteq; │ │ │ │ +sqsupset; │ │ │ │ +sqsupseteq; │ │ │ │ +SquareIntersection; │ │ │ │ +SquareSubset; │ │ │ │ +SquareSubsetEqual; │ │ │ │ +SquareSuperset; │ │ │ │ +SquareSupersetEqual; │ │ │ │ +SquareUnion; │ │ │ │ +straightepsilon; │ │ │ │ +straightphi; │ │ │ │ +subedot; │ │ │ │ +submult; │ │ │ │ +subplus; │ │ │ │ +subrarr; │ │ │ │ +subseteq; │ │ │ │ +subseteqq; │ │ │ │ +SubsetEqual; │ │ │ │ +subsetneq; │ │ │ │ +subsetneqq; │ │ │ │ +succapprox; │ │ │ │ +succcurlyeq; │ │ │ │ +Succeeds; │ │ │ │ +SucceedsEqual; │ │ │ │ +SucceedsSlantEqual; │ │ │ │ +SucceedsTilde; │ │ │ │ +succnapprox; │ │ │ │ +succneqq; │ │ │ │ +succnsim; │ │ │ │ +succsim; │ │ │ │ +SuchThat; │ │ │ │ +supdsub; │ │ │ │ +supedot; │ │ │ │ +Superset; │ │ │ │ +SupersetEqual; │ │ │ │ +suphsol; │ │ │ │ +suphsub; │ │ │ │ +suplarr; │ │ │ │ +supmult; │ │ │ │ +supplus; │ │ │ │ +supseteq; │ │ │ │ +supseteqq; │ │ │ │ +supsetneq; │ │ │ │ +supsetneqq; │ │ │ │ +swarrow; │ │ │ │ +Therefore; │ │ │ │ +therefore; │ │ │ │ +thetasym; │ │ │ │ +thickapprox; │ │ │ │ +thicksim; │ │ │ │ +ThickSpace; │ │ │ │ +ThinSpace; │ │ │ │ +TildeEqual; │ │ │ │ +TildeFullEqual; │ │ │ │ +TildeTilde; │ │ │ │ +timesbar; │ │ │ │ +topfork; │ │ │ │ +triangle; │ │ │ │ +triangledown; │ │ │ │ +triangleleft; │ │ │ │ +trianglelefteq; │ │ │ │ +triangleq; │ │ │ │ +triangleright; │ │ │ │ +trianglerighteq; │ │ │ │ +triminus; │ │ │ │ +TripleDot; │ │ │ │ +triplus; │ │ │ │ +tritime; │ │ │ │ +trpezium; │ │ │ │ +twoheadleftarrow; │ │ │ │ +twoheadrightarrow; │ │ │ │ +Uarrocir; │ │ │ │ +ulcorner; │ │ │ │ +UnderBar; │ │ │ │ +UnderBrace; │ │ │ │ +UnderBracket; │ │ │ │ +UnderParenthesis; │ │ │ │ +UnionPlus; │ │ │ │ +UpArrow; │ │ │ │ +uparrow; │ │ │ │ +Uparrow; │ │ │ │ +UpArrowBar; │ │ │ │ +UpArrowDownArrow; │ │ │ │ +UpDownArrow; │ │ │ │ +updownarrow; │ │ │ │ +Updownarrow; │ │ │ │ +UpEquilibrium; │ │ │ │ +upharpoonleft; │ │ │ │ +upharpoonright; │ │ │ │ +UpperLeftArrow; │ │ │ │ +UpperRightArrow; │ │ │ │ +Upsilon; │ │ │ │ +upsilon; │ │ │ │ +UpTeeArrow; │ │ │ │ +upuparrows; │ │ │ │ +urcorner; │ │ │ │ +uwangle; │ │ │ │ +varepsilon; │ │ │ │ +varkappa; │ │ │ │ +varnothing; │ │ │ │ +varpropto; │ │ │ │ +varsigma; │ │ │ │ +varsubsetneq; │ │ │ │ +varsubsetneqq; │ │ │ │ +varsupsetneq; │ │ │ │ +varsupsetneqq; │ │ │ │ +vartheta; │ │ │ │ +vartriangleleft; │ │ │ │ +vartriangleright; │ │ │ │ +VerticalBar; │ │ │ │ +VerticalLine; │ │ │ │ +VerticalSeparator; │ │ │ │ +VerticalTilde; │ │ │ │ +VeryThinSpace; │ │ │ │ +vzigzag; │ │ │ │ +ZeroWidthSpace; │ │ │ │ +zigrarr; │ │ │ │ +tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ +Text.HTML.TagSoup.Entity │ │ │ │ Sequence not found. │ │ │ │ Math.OEIS │ │ │ │ oeis-0.3.10.1-tFQJvYKkhA8xV73ppCsuL │ │ │ │ No results. │ │ │ │ Math/OEIS/Internal.hs:114:11-41|('%' : c : _, rest) │ │ │ │ ./Math/OEIS/Internal.hs │ │ │ │ Math.OEIS.Internal │ │ │ │ @@ -17207,1597 +18790,14 @@ │ │ │ │ Result of type family must be a type variable │ │ │ │ Illegal instance declaration │ │ │ │ Pattern match failure in 'do' block at src/Language/Haskell/Exts/ParseUtils.hs:386:5-11 │ │ │ │ src/Language/Haskell/Exts/ParseUtils.hs:1289:17-57|lambda │ │ │ │ Illegal data/newtype declaration │ │ │ │ haskell-src-exts-1.23.1-3xHB6MViBk95bvXB6vMLW9:Language.Haskell.Exts.ParseUtils.SSum │ │ │ │ haskell-src-exts-1.23.1-3xHB6MViBk95bvXB6vMLW9:Language.Haskell.Exts.ParseUtils.STuple │ │ │ │ -irc-password │ │ │ │ -rc-password pwd. set password for next irc-connect command │ │ │ │ -irc-persist-connect │ │ │ │ -rc-persist-connect tag host portnum nickname userinfo. connect to an irc server and reconnect on network failures │ │ │ │ -irc-connect │ │ │ │ -rc-connect tag host portnum nickname userinfo. connect to an irc server │ │ │ │ -./Control/Exception/Lifted.hs │ │ │ │ -Control.Exception.Lifted │ │ │ │ -lifted-base-0.2.3.12-6kkWc17fQM76myEtK6KU2M │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ -Lambdabot.Plugin.IRC.IRC │ │ │ │ -IRCState │ │ │ │ -'IRCState │ │ │ │ -Ping timeout. │ │ │ │ -Welcome timeout! │ │ │ │ -ot enough parameters! │ │ │ │ -Not enough parameters! │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Plugin.IRC.IRC.IRCState │ │ │ │ -localtime-reply │ │ │ │ -Local time for │ │ │ │ -ime . Print a user's local time. User's client must support ctcp pings. │ │ │ │ -localtime │ │ │ │ -Lambdabot.Plugin.IRC.Localtime │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ -I live on the internet, do you expect me to have a local time? │ │ │ │ -Empty the topic stack │ │ │ │ -clear-topic │ │ │ │ -Pop an item from the end of the topic stack │ │ │ │ -dequeue-topic │ │ │ │ -pop-topic │ │ │ │ -Add a new topic item to the end of the topic stack │ │ │ │ -push-topic │ │ │ │ -Remove a topic item from the front of the topic list │ │ │ │ -shift-topic │ │ │ │ -Add a new topic item to the front of the topic list │ │ │ │ -queue-topic │ │ │ │ -unshift-topic │ │ │ │ -Recite the topic of the channel │ │ │ │ -get-topic │ │ │ │ -Set the topic of the channel, without using all that listy stuff │ │ │ │ -set-topic │ │ │ │ -src/Lambdabot/Plugin/IRC/Topic.hs │ │ │ │ -One channel at a time. Jeepers! │ │ │ │ -I don't know what all that extra stuff is about. │ │ │ │ -What channel? │ │ │ │ -I don't know that channel. │ │ │ │ -'TopicCommand │ │ │ │ -TopicCommand │ │ │ │ -Lambdabot.Plugin.IRC.Topic │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Plugin.IRC.Topic.TopicCommand │ │ │ │ -'RECONNECTDELAY │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS │ │ │ │ -Lambdabot.Config.IRC │ │ │ │ -RECONNECTDELAY │ │ │ │ -lambdabot-irc-plugins-5.3.1.2-KVYyPAmnTNx9cMSVxQu7BS:Lambdabot.Config.IRC.RECONNECTDELAY │ │ │ │ -tic-tac-toe │ │ │ │ -thank you │ │ │ │ -how about a nice game of chess? │ │ │ │ -you are welcome │ │ │ │ -https://hackage.haskell.org/package │ │ │ │ -https://hackage.haskell.org │ │ │ │ -The answer is: Yes! Haskell can do that. │ │ │ │ -https://benchmarksgame-team.pages.debian.net/benchmarksgame/ │ │ │ │ -https://www.haskellers.com/ │ │ │ │ -https://wiki.haskell.org/Learning_Haskell │ │ │ │ -index.html │ │ │ │ - not available │ │ │ │ -A pastebin: https://paste.debian.net/ │ │ │ │ -https://wiki.haskell.org │ │ │ │ -https://gitlab.haskell.org/ghc/ghc/issues │ │ │ │ -botsnack │ │ │ │ -botsnack. Feeds the bot a snack │ │ │ │ -bug. Submit a bug to GHC's trac │ │ │ │ -docs . Lookup the url for this library's documentation │ │ │ │ -dummy. Print a string constant │ │ │ │ -faq. Answer frequently asked questions about Haskell │ │ │ │ -get-shapr │ │ │ │ -get-shapr. Summon shapr instantly │ │ │ │ -googleit │ │ │ │ -letmegooglethatforyou. │ │ │ │ -find stuff on hackage │ │ │ │ -haskellers │ │ │ │ -haskellers. Find other Haskell users │ │ │ │ -id . The identity plugin │ │ │ │ -learn. The learning page url │ │ │ │ -paste. Paste page url │ │ │ │ -shootout │ │ │ │ -shootout. The debian language shootout │ │ │ │ -show . Print "" │ │ │ │ -wiki . URLs of Haskell wiki pages │ │ │ │ -I'm sorry Dave, I'm afraid I don't know that command │ │ │ │ -hoose. Lambdabot featuring AI power │ │ │ │ -Choose between what? │ │ │ │ -val. Do nothing (perversely) │ │ │ │ -Lambdabot.Plugin.Misc.Dummy │ │ │ │ -lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ -https://haskell.org/ghc/docs/latest/html/libraries │ │ │ │ -https://lmgtfy.com │ │ │ │ -freshname │ │ │ │ -reshname. Return a unique Haskell project name. │ │ │ │ -Lambdabot.Plugin.Misc.Fresh │ │ │ │ -lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ -todo-delete │ │ │ │ -Removed: │ │ │ │ -odo-delete . Delete a todo entry (for admins) │ │ │ │ -todo-add │ │ │ │ -odo-add . Add a todo entry │ │ │ │ -odo. List todo entries │ │ │ │ -Todo list is empty │ │ │ │ - is out of range │ │ │ │ -src/Lambdabot/Plugin/Misc/Todo.hs │ │ │ │ -Syntax error. @todo , where n :: Int │ │ │ │ -Entry added to the todo list │ │ │ │ -@todo has no args, try @todo-add or @list todo │ │ │ │ -Nothing to do! │ │ │ │ -Lambdabot.Plugin.Misc.Todo │ │ │ │ -lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ -Unsafe.Coerce │ │ │ │ -unsafe.coerce │ │ │ │ -Trace.Hpc.Util │ │ │ │ -trace.hpc.util │ │ │ │ -Trace.Hpc.Tix │ │ │ │ -trace.hpc.tix │ │ │ │ -Trace.Hpc.Reflect │ │ │ │ -trace.hpc.reflect │ │ │ │ -Trace.Hpc.Mix │ │ │ │ -trace.hpc.mix │ │ │ │ -Text.Show.Functions │ │ │ │ -text.show.functions │ │ │ │ -Text.Show │ │ │ │ -text.show │ │ │ │ -Text.Read.Lex │ │ │ │ -text.read.lex │ │ │ │ -Text.Read │ │ │ │ -text.read │ │ │ │ -Text.Printf │ │ │ │ -text.printf │ │ │ │ -Text.PrettyPrint.HughesPJ │ │ │ │ -text.prettyprint.hughespj │ │ │ │ -Text.PrettyPrint │ │ │ │ -text.prettyprint │ │ │ │ -Text.ParserCombinators.ReadPrec │ │ │ │ -text.parsercombinators.readprec │ │ │ │ -Text.ParserCombinators.ReadP │ │ │ │ -text.parsercombinators.readp │ │ │ │ -System.Win32.Types │ │ │ │ -system.win32.types │ │ │ │ -System.Win32.Time │ │ │ │ -system.win32.time │ │ │ │ -System.Win32.SimpleMAPI │ │ │ │ -system.win32.simplemapi │ │ │ │ -System.Win32.Shell │ │ │ │ -system.win32.shell │ │ │ │ -System.Win32.Security │ │ │ │ -system.win32.security │ │ │ │ -System.Win32.Registry │ │ │ │ -system.win32.registry │ │ │ │ -System.Win32.Process │ │ │ │ -system.win32.process │ │ │ │ -System.Win32.NLS │ │ │ │ -system.win32.nls │ │ │ │ -System.Win32.Mem │ │ │ │ -system.win32.mem │ │ │ │ -System.Win32.Info │ │ │ │ -system.win32.info │ │ │ │ -System.Win32.FileMapping │ │ │ │ -system.win32.filemapping │ │ │ │ -System.Win32.File │ │ │ │ -system.win32.file │ │ │ │ -System.Win32.DebugApi │ │ │ │ -system.win32.debugapi │ │ │ │ -System.Win32.DLL │ │ │ │ -system.win32.dll │ │ │ │ -System.Win32.Console │ │ │ │ -system.win32.console │ │ │ │ -System.Win32 │ │ │ │ -system.win32 │ │ │ │ -System.Timeout │ │ │ │ -system.timeout │ │ │ │ -old-time │ │ │ │ -System.Time │ │ │ │ -system.time │ │ │ │ -System.Process │ │ │ │ -system.process │ │ │ │ -System.Posix.User │ │ │ │ -system.posix.user │ │ │ │ -System.Posix.Unistd │ │ │ │ -system.posix.unistd │ │ │ │ -System.Posix.Types │ │ │ │ -system.posix.types │ │ │ │ -System.Posix.Time │ │ │ │ -system.posix.time │ │ │ │ -System.Posix.Terminal.ByteString │ │ │ │ -system.posix.terminal.bytestring │ │ │ │ -System.Posix.Terminal │ │ │ │ -system.posix.terminal │ │ │ │ -System.Posix.Temp.ByteString │ │ │ │ -system.posix.temp.bytestring │ │ │ │ -System.Posix.Temp │ │ │ │ -system.posix.temp │ │ │ │ -System.Posix.Signals.Exts │ │ │ │ -system.posix.signals.exts │ │ │ │ -System.Posix.Signals │ │ │ │ -system.posix.signals │ │ │ │ -System.Posix.SharedMem │ │ │ │ -system.posix.sharedmem │ │ │ │ -System.Posix.Semaphore │ │ │ │ -system.posix.semaphore │ │ │ │ -System.Posix.Resource │ │ │ │ -system.posix.resource │ │ │ │ -System.Posix.Process.Internals │ │ │ │ -system.posix.process.internals │ │ │ │ -System.Posix.Process.ByteString │ │ │ │ -system.posix.process.bytestring │ │ │ │ -System.Posix.Process │ │ │ │ -system.posix.process │ │ │ │ -System.Posix.IO.ByteString │ │ │ │ -system.posix.io.bytestring │ │ │ │ -System.Posix.IO │ │ │ │ -system.posix.io │ │ │ │ -System.Posix.Files.ByteString │ │ │ │ -system.posix.files.bytestring │ │ │ │ -System.Posix.Files │ │ │ │ -system.posix.files │ │ │ │ -System.Posix.Error │ │ │ │ -system.posix.error │ │ │ │ -System.Posix.Env.ByteString │ │ │ │ -system.posix.env.bytestring │ │ │ │ -System.Posix.Env │ │ │ │ -system.posix.env │ │ │ │ -System.Posix.DynamicLinker.Prim │ │ │ │ -system.posix.dynamiclinker.prim │ │ │ │ -System.Posix.DynamicLinker.Module.ByteString │ │ │ │ -system.posix.dynamiclinker.module.bytestring │ │ │ │ -System.Posix.DynamicLinker.Module │ │ │ │ -system.posix.dynamiclinker.module │ │ │ │ -System.Posix.DynamicLinker.ByteString │ │ │ │ -system.posix.dynamiclinker.bytestring │ │ │ │ -System.Posix.DynamicLinker │ │ │ │ -system.posix.dynamiclinker │ │ │ │ -System.Posix.Directory.ByteString │ │ │ │ -system.posix.directory.bytestring │ │ │ │ -System.Posix.Directory │ │ │ │ -system.posix.directory │ │ │ │ -System.Posix.ByteString.FilePath │ │ │ │ -system.posix.bytestring.filepath │ │ │ │ -System.Posix.ByteString │ │ │ │ -system.posix.bytestring │ │ │ │ -System.Posix │ │ │ │ -system.posix │ │ │ │ -System.Mem.Weak │ │ │ │ -system.mem.weak │ │ │ │ -System.Mem.StableName │ │ │ │ -system.mem.stablename │ │ │ │ -System.Mem │ │ │ │ -system.mem │ │ │ │ -old-locale │ │ │ │ -System.Locale │ │ │ │ -system.locale │ │ │ │ -System.Info │ │ │ │ -system.info │ │ │ │ -System.IO.Unsafe │ │ │ │ -system.io.unsafe │ │ │ │ -System.IO.Error │ │ │ │ -system.io.error │ │ │ │ -System.IO │ │ │ │ -system.io │ │ │ │ -System.FilePath.Windows │ │ │ │ -system.filepath.windows │ │ │ │ -System.FilePath.Posix │ │ │ │ -system.filepath.posix │ │ │ │ -System.FilePath │ │ │ │ -system.filepath │ │ │ │ -System.Exit │ │ │ │ -system.exit │ │ │ │ -System.Environment │ │ │ │ -system.environment │ │ │ │ -System.Directory │ │ │ │ -system.directory │ │ │ │ -System.Console.GetOpt │ │ │ │ -system.console.getopt │ │ │ │ -System.Cmd │ │ │ │ -system.cmd │ │ │ │ -System.CPUTime │ │ │ │ -system.cputime │ │ │ │ -Storable │ │ │ │ -storable │ │ │ │ -StablePtr │ │ │ │ -stableptr │ │ │ │ -MarshalUtils │ │ │ │ -marshalutils │ │ │ │ -MarshalError │ │ │ │ -marshalerror │ │ │ │ -MarshalArray │ │ │ │ -marshalarray │ │ │ │ -MarshalAlloc │ │ │ │ -marshalalloc │ │ │ │ -Language.Haskell.TH.Syntax │ │ │ │ -language.haskell.th.syntax │ │ │ │ -Language.Haskell.TH.Quote │ │ │ │ -language.haskell.th.quote │ │ │ │ -Language.Haskell.TH.PprLib │ │ │ │ -language.haskell.th.pprlib │ │ │ │ -Language.Haskell.TH.Ppr │ │ │ │ -language.haskell.th.ppr │ │ │ │ -Language.Haskell.TH.Lib │ │ │ │ -language.haskell.th.lib │ │ │ │ -Language.Haskell.TH │ │ │ │ -language.haskell.th │ │ │ │ -Language.Haskell.Extension │ │ │ │ -language.haskell.extension │ │ │ │ -Graphics.Win32.Window │ │ │ │ -graphics.win32.window │ │ │ │ -Graphics.Win32.Resource │ │ │ │ -graphics.win32.resource │ │ │ │ -Graphics.Win32.Misc │ │ │ │ -graphics.win32.misc │ │ │ │ -Graphics.Win32.Message │ │ │ │ -graphics.win32.message │ │ │ │ -Graphics.Win32.Menu │ │ │ │ -graphics.win32.menu │ │ │ │ -Graphics.Win32.Key │ │ │ │ -graphics.win32.key │ │ │ │ -Graphics.Win32.Icon │ │ │ │ -graphics.win32.icon │ │ │ │ -Graphics.Win32.GDI.Types │ │ │ │ -graphics.win32.gdi.types │ │ │ │ -Graphics.Win32.GDI.Region │ │ │ │ -graphics.win32.gdi.region │ │ │ │ -Graphics.Win32.GDI.Pen │ │ │ │ -graphics.win32.gdi.pen │ │ │ │ -Graphics.Win32.GDI.Path │ │ │ │ -graphics.win32.gdi.path │ │ │ │ -Graphics.Win32.GDI.Palette │ │ │ │ -graphics.win32.gdi.palette │ │ │ │ -Graphics.Win32.GDI.HDC │ │ │ │ -graphics.win32.gdi.hdc │ │ │ │ -Graphics.Win32.GDI.Graphics2D │ │ │ │ -graphics.win32.gdi.graphics2d │ │ │ │ -Graphics.Win32.GDI.Font │ │ │ │ -graphics.win32.gdi.font │ │ │ │ -Graphics.Win32.GDI.Clip │ │ │ │ -graphics.win32.gdi.clip │ │ │ │ -Graphics.Win32.GDI.Brush │ │ │ │ -graphics.win32.gdi.brush │ │ │ │ -Graphics.Win32.GDI.Bitmap │ │ │ │ -graphics.win32.gdi.bitmap │ │ │ │ -Graphics.Win32.GDI │ │ │ │ -graphics.win32.gdi │ │ │ │ -Graphics.Win32.Dialogue │ │ │ │ -graphics.win32.dialogue │ │ │ │ -Graphics.Win32.Control │ │ │ │ -graphics.win32.control │ │ │ │ -Graphics.Win32 │ │ │ │ -graphics.win32 │ │ │ │ -GHC.Types │ │ │ │ -ghc.types │ │ │ │ -GHC.TypeLits │ │ │ │ -ghc.typelits │ │ │ │ -GHC.Tuple │ │ │ │ -ghc.tuple │ │ │ │ -GHC.Stats │ │ │ │ -ghc.stats │ │ │ │ -GHC.Stack │ │ │ │ -ghc.stack │ │ │ │ -GHC.PrimopWrappers │ │ │ │ -ghc.primopwrappers │ │ │ │ -GHC.Prim │ │ │ │ -ghc.prim │ │ │ │ -GHC.Magic │ │ │ │ -ghc.magic │ │ │ │ -GHC.Integer.Logarithms │ │ │ │ -ghc.integer.logarithms │ │ │ │ -GHC.Integer.GMP.Internals │ │ │ │ -ghc.integer.gmp.internals │ │ │ │ -GHC.IO.Handle.FD │ │ │ │ -ghc.io.handle.fd │ │ │ │ -GHC.IO.Handle │ │ │ │ -ghc.io.handle │ │ │ │ -GHC.IO.Encoding.UTF8 │ │ │ │ -ghc.io.encoding.utf8 │ │ │ │ -GHC.IO.Encoding.UTF32 │ │ │ │ -ghc.io.encoding.utf32 │ │ │ │ -GHC.IO.Encoding.UTF16 │ │ │ │ -ghc.io.encoding.utf16 │ │ │ │ -GHC.IO.Encoding.Types │ │ │ │ -ghc.io.encoding.types │ │ │ │ -GHC.IO.Encoding.Latin1 │ │ │ │ -ghc.io.encoding.latin1 │ │ │ │ -GHC.IO.Encoding.Iconv │ │ │ │ -ghc.io.encoding.iconv │ │ │ │ -GHC.IO.Encoding.Failure │ │ │ │ -ghc.io.encoding.failure │ │ │ │ -GHC.IO.Encoding.CodePage │ │ │ │ -ghc.io.encoding.codepage │ │ │ │ -GHC.IO.Encoding │ │ │ │ -ghc.io.encoding │ │ │ │ -GHC.IO.Device │ │ │ │ -ghc.io.device │ │ │ │ -GHC.IO.BufferedIO │ │ │ │ -ghc.io.bufferedio │ │ │ │ -GHC.IO.Buffer │ │ │ │ -ghc.io.buffer │ │ │ │ -GHC.Generics │ │ │ │ -ghc.generics │ │ │ │ -GHC.Foreign │ │ │ │ -ghc.foreign │ │ │ │ -GHC.Fingerprint.Type │ │ │ │ -ghc.fingerprint.type │ │ │ │ -GHC.Fingerprint │ │ │ │ -ghc.fingerprint │ │ │ │ -GHC.Exts │ │ │ │ -ghc.exts │ │ │ │ -GHC.Event │ │ │ │ -ghc.event │ │ │ │ -GHC.Environment │ │ │ │ -ghc.environment │ │ │ │ -GHC.Desugar │ │ │ │ -ghc.desugar │ │ │ │ -GHC.Debug │ │ │ │ -ghc.debug │ │ │ │ -GHC.Constants │ │ │ │ -ghc.constants │ │ │ │ -GHC.ConsoleHandler │ │ │ │ -ghc.consolehandler │ │ │ │ -GHC.Conc.Sync │ │ │ │ -ghc.conc.sync │ │ │ │ -GHC.Conc.Signal │ │ │ │ -ghc.conc.signal │ │ │ │ -GHC.Conc.IO │ │ │ │ -ghc.conc.io │ │ │ │ -GHC.Conc │ │ │ │ -ghc.conc │ │ │ │ -GHC.Char │ │ │ │ -ghc.char │ │ │ │ -GHC.CString │ │ │ │ -ghc.cstring │ │ │ │ -ForeignPtr │ │ │ │ -foreignptr │ │ │ │ -Foreign.Storable │ │ │ │ -foreign.storable │ │ │ │ -Foreign.StablePtr │ │ │ │ -foreign.stableptr │ │ │ │ -Foreign.Safe │ │ │ │ -foreign.safe │ │ │ │ -Foreign.Ptr │ │ │ │ -foreign.ptr │ │ │ │ -Foreign.Marshal.Utils │ │ │ │ -foreign.marshal.utils │ │ │ │ -Foreign.Marshal.Unsafe │ │ │ │ -foreign.marshal.unsafe │ │ │ │ -Foreign.Marshal.Safe │ │ │ │ -foreign.marshal.safe │ │ │ │ -Foreign.Marshal.Pool │ │ │ │ -foreign.marshal.pool │ │ │ │ -Foreign.Marshal.Error │ │ │ │ -foreign.marshal.error │ │ │ │ -Foreign.Marshal.Array │ │ │ │ -foreign.marshal.array │ │ │ │ -Foreign.Marshal.Alloc │ │ │ │ -foreign.marshal.alloc │ │ │ │ -Foreign.Marshal │ │ │ │ -foreign.marshal │ │ │ │ -Foreign.ForeignPtr.Unsafe │ │ │ │ -foreign.foreignptr.unsafe │ │ │ │ -Foreign.ForeignPtr.Safe │ │ │ │ -foreign.foreignptr.safe │ │ │ │ -haskell2010 │ │ │ │ -Foreign.ForeignPtr │ │ │ │ -foreign.foreignptr │ │ │ │ -Foreign.Concurrent │ │ │ │ -foreign.concurrent │ │ │ │ -Foreign.C.Types │ │ │ │ -foreign.c.types │ │ │ │ -Foreign.C.String │ │ │ │ -foreign.c.string │ │ │ │ -Foreign.C.Error │ │ │ │ -foreign.c.error │ │ │ │ -Foreign.C │ │ │ │ -foreign.c │ │ │ │ -Distribution.Version │ │ │ │ -distribution.version │ │ │ │ -Distribution.Verbosity │ │ │ │ -distribution.verbosity │ │ │ │ -Distribution.Text │ │ │ │ -distribution.text │ │ │ │ -Distribution.TestSuite │ │ │ │ -distribution.testsuite │ │ │ │ -Distribution.System │ │ │ │ -distribution.system │ │ │ │ -Distribution.Simple.Utils │ │ │ │ -distribution.simple.utils │ │ │ │ -Distribution.Simple.UserHooks │ │ │ │ -distribution.simple.userhooks │ │ │ │ -Distribution.Simple.UHC │ │ │ │ -distribution.simple.uhc │ │ │ │ -Distribution.Simple.Test │ │ │ │ -distribution.simple.test │ │ │ │ -Distribution.Simple.SrcDist │ │ │ │ -distribution.simple.srcdist │ │ │ │ -Distribution.Simple.Setup │ │ │ │ -distribution.simple.setup │ │ │ │ -Distribution.Simple.Register │ │ │ │ -distribution.simple.register │ │ │ │ -Distribution.Simple.Program.Types │ │ │ │ -distribution.simple.program.types │ │ │ │ -Distribution.Simple.Program.Script │ │ │ │ -distribution.simple.program.script │ │ │ │ -Distribution.Simple.Program.Run │ │ │ │ -distribution.simple.program.run │ │ │ │ -Distribution.Simple.Program.Ld │ │ │ │ -distribution.simple.program.ld │ │ │ │ -Distribution.Simple.Program.Hpc │ │ │ │ -distribution.simple.program.hpc │ │ │ │ -Distribution.Simple.Program.HcPkg │ │ │ │ -distribution.simple.program.hcpkg │ │ │ │ -Distribution.Simple.Program.GHC │ │ │ │ -distribution.simple.program.ghc │ │ │ │ -Distribution.Simple.Program.Db │ │ │ │ -distribution.simple.program.db │ │ │ │ -Distribution.Simple.Program.Builtin │ │ │ │ -distribution.simple.program.builtin │ │ │ │ -Distribution.Simple.Program.Ar │ │ │ │ -distribution.simple.program.ar │ │ │ │ -Distribution.Simple.Program │ │ │ │ -distribution.simple.program │ │ │ │ -Distribution.Simple.PreProcess.Unlit │ │ │ │ -distribution.simple.preprocess.unlit │ │ │ │ -Distribution.Simple.PreProcess │ │ │ │ -distribution.simple.preprocess │ │ │ │ -Distribution.Simple.PackageIndex │ │ │ │ -distribution.simple.packageindex │ │ │ │ -Distribution.Simple.NHC │ │ │ │ -distribution.simple.nhc │ │ │ │ -Distribution.Simple.LocalBuildInfo │ │ │ │ -distribution.simple.localbuildinfo │ │ │ │ -Distribution.Simple.LHC │ │ │ │ -distribution.simple.lhc │ │ │ │ -Distribution.Simple.JHC │ │ │ │ -distribution.simple.jhc │ │ │ │ -Distribution.Simple.InstallDirs │ │ │ │ -distribution.simple.installdirs │ │ │ │ -Distribution.Simple.Install │ │ │ │ -distribution.simple.install │ │ │ │ -Distribution.Simple.Hugs │ │ │ │ -distribution.simple.hugs │ │ │ │ -Distribution.Simple.Hpc │ │ │ │ -distribution.simple.hpc │ │ │ │ -Distribution.Simple.Haddock │ │ │ │ -distribution.simple.haddock │ │ │ │ -Distribution.Simple.GHC │ │ │ │ -distribution.simple.ghc │ │ │ │ -Distribution.Simple.Configure │ │ │ │ -distribution.simple.configure │ │ │ │ -Distribution.Simple.Compiler │ │ │ │ -distribution.simple.compiler │ │ │ │ -Distribution.Simple.Command │ │ │ │ -distribution.simple.command │ │ │ │ -Distribution.Simple.BuildPaths │ │ │ │ -distribution.simple.buildpaths │ │ │ │ -Distribution.Simple.Build.PathsModule │ │ │ │ -distribution.simple.build.pathsmodule │ │ │ │ -Distribution.Simple.Build.Macros │ │ │ │ -distribution.simple.build.macros │ │ │ │ -Distribution.Simple.Build │ │ │ │ -distribution.simple.build │ │ │ │ -Distribution.Simple.Bench │ │ │ │ -distribution.simple.bench │ │ │ │ -Distribution.Simple │ │ │ │ -distribution.simple │ │ │ │ -Distribution.ReadE │ │ │ │ -distribution.reade │ │ │ │ -Distribution.ParseUtils │ │ │ │ -distribution.parseutils │ │ │ │ -Distribution.PackageDescription.PrettyPrint │ │ │ │ -distribution.packagedescription.prettyprint │ │ │ │ -Distribution.PackageDescription.Parse │ │ │ │ -distribution.packagedescription.parse │ │ │ │ -Distribution.PackageDescription.Configuration │ │ │ │ -distribution.packagedescription.configuration │ │ │ │ -Distribution.PackageDescription.Check │ │ │ │ -distribution.packagedescription.check │ │ │ │ -Distribution.PackageDescription │ │ │ │ -distribution.packagedescription │ │ │ │ -Distribution.Package │ │ │ │ -distribution.package │ │ │ │ -Distribution.ModuleName │ │ │ │ -distribution.modulename │ │ │ │ -Distribution.Make │ │ │ │ -distribution.make │ │ │ │ -Distribution.License │ │ │ │ -distribution.license │ │ │ │ -bin-package-db │ │ │ │ -Distribution.InstalledPackageInfo.Binary │ │ │ │ -distribution.installedpackageinfo.binary │ │ │ │ -Distribution.InstalledPackageInfo │ │ │ │ -distribution.installedpackageinfo │ │ │ │ -Distribution.Compiler │ │ │ │ -distribution.compiler │ │ │ │ -Distribution.Compat.ReadP │ │ │ │ -distribution.compat.readp │ │ │ │ -Directory │ │ │ │ -directory │ │ │ │ -Debug.Trace │ │ │ │ -debug.trace │ │ │ │ -Data.Word │ │ │ │ -data.word │ │ │ │ -Data.Version │ │ │ │ -data.version │ │ │ │ -Data.Unique │ │ │ │ -data.unique │ │ │ │ -Data.Typeable.Internal │ │ │ │ -data.typeable.internal │ │ │ │ -Data.Typeable │ │ │ │ -data.typeable │ │ │ │ -Data.Tuple │ │ │ │ -data.tuple │ │ │ │ -Data.Tree │ │ │ │ -data.tree │ │ │ │ -Data.Traversable │ │ │ │ -data.traversable │ │ │ │ -Data.Time.LocalTime │ │ │ │ -data.time.localtime │ │ │ │ -Data.Time.Format │ │ │ │ -data.time.format │ │ │ │ -Data.Time.Clock.TAI │ │ │ │ -data.time.clock.tai │ │ │ │ -Data.Time.Clock.POSIX │ │ │ │ -data.time.clock.posix │ │ │ │ -Data.Time.Clock │ │ │ │ -data.time.clock │ │ │ │ -Data.Time.Calendar.WeekDate │ │ │ │ -data.time.calendar.weekdate │ │ │ │ -Data.Time.Calendar.OrdinalDate │ │ │ │ -data.time.calendar.ordinaldate │ │ │ │ -Data.Time.Calendar.MonthDay │ │ │ │ -data.time.calendar.monthday │ │ │ │ -Data.Time.Calendar.Julian │ │ │ │ -data.time.calendar.julian │ │ │ │ -Data.Time.Calendar.Easter │ │ │ │ -data.time.calendar.easter │ │ │ │ -Data.Time.Calendar │ │ │ │ -data.time.calendar │ │ │ │ -Data.Time │ │ │ │ -data.time │ │ │ │ -Data.String │ │ │ │ -data.string │ │ │ │ -Data.Set │ │ │ │ -data.set │ │ │ │ -Data.Sequence │ │ │ │ -data.sequence │ │ │ │ -Data.STRef.Strict │ │ │ │ -data.stref.strict │ │ │ │ -Data.STRef.Lazy │ │ │ │ -data.stref.lazy │ │ │ │ -Data.STRef │ │ │ │ -data.stref │ │ │ │ -Data.Ratio │ │ │ │ -data.ratio │ │ │ │ -Data.Ord │ │ │ │ -data.ord │ │ │ │ -Data.Monoid │ │ │ │ -data.monoid │ │ │ │ -Data.Maybe │ │ │ │ -data.maybe │ │ │ │ -Data.Map.Strict │ │ │ │ -data.map.strict │ │ │ │ -Data.Map.Lazy │ │ │ │ -data.map.lazy │ │ │ │ -Data.Map │ │ │ │ -data.map │ │ │ │ -Data.List │ │ │ │ -data.list │ │ │ │ -Data.IntSet │ │ │ │ -data.intset │ │ │ │ -Data.IntMap.Strict │ │ │ │ -data.intmap.strict │ │ │ │ -Data.IntMap.Lazy │ │ │ │ -data.intmap.lazy │ │ │ │ -Data.IntMap │ │ │ │ -data.intmap │ │ │ │ -Data.Int │ │ │ │ -data.int │ │ │ │ -Data.IORef │ │ │ │ -data.ioref │ │ │ │ -Data.HashTable │ │ │ │ -data.hashtable │ │ │ │ -Data.Graph │ │ │ │ -data.graph │ │ │ │ -Data.Functor │ │ │ │ -data.functor │ │ │ │ -Data.Function │ │ │ │ -data.function │ │ │ │ -Data.Foldable │ │ │ │ -data.foldable │ │ │ │ -Data.Fixed │ │ │ │ -data.fixed │ │ │ │ -Data.Either │ │ │ │ -data.either │ │ │ │ -Data.Dynamic │ │ │ │ -data.dynamic │ │ │ │ -Data.Data │ │ │ │ -data.data │ │ │ │ -Data.Complex │ │ │ │ -data.complex │ │ │ │ -Data.Char │ │ │ │ -data.char │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -data.bytestring.unsafe │ │ │ │ -Data.ByteString.Lazy.Char8 │ │ │ │ -data.bytestring.lazy.char8 │ │ │ │ -Data.ByteString.Lazy.Builder.Extras │ │ │ │ -data.bytestring.lazy.builder.extras │ │ │ │ -Data.ByteString.Lazy.Builder.ASCII │ │ │ │ -data.bytestring.lazy.builder.ascii │ │ │ │ -Data.ByteString.Lazy.Builder │ │ │ │ -data.bytestring.lazy.builder │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -data.bytestring.lazy │ │ │ │ -Data.ByteString.Char8 │ │ │ │ -data.bytestring.char8 │ │ │ │ -Data.ByteString │ │ │ │ -data.bytestring │ │ │ │ -Data.Bool │ │ │ │ -data.bool │ │ │ │ -Data.Bits │ │ │ │ -data.bits │ │ │ │ -Data.Binary.Put │ │ │ │ -data.binary.put │ │ │ │ -Data.Binary.Get │ │ │ │ -data.binary.get │ │ │ │ -Data.Binary.Builder.Internal │ │ │ │ -data.binary.builder.internal │ │ │ │ -Data.Binary.Builder │ │ │ │ -data.binary.builder │ │ │ │ -Data.Binary │ │ │ │ -data.binary │ │ │ │ -Data.Array.Unsafe │ │ │ │ -data.array.unsafe │ │ │ │ -Data.Array.Unboxed │ │ │ │ -data.array.unboxed │ │ │ │ -Data.Array.Storable.Safe │ │ │ │ -data.array.storable.safe │ │ │ │ -Data.Array.Storable │ │ │ │ -data.array.storable │ │ │ │ -Data.Array.ST.Safe │ │ │ │ -data.array.st.safe │ │ │ │ -Data.Array.ST │ │ │ │ -data.array.st │ │ │ │ -Data.Array.MArray.Safe │ │ │ │ -data.array.marray.safe │ │ │ │ -Data.Array.MArray │ │ │ │ -data.array.marray │ │ │ │ -Data.Array.IO.Safe │ │ │ │ -data.array.io.safe │ │ │ │ -Data.Array.IO │ │ │ │ -data.array.io │ │ │ │ -Data.Array.IArray │ │ │ │ -data.array.iarray │ │ │ │ -Data.Array │ │ │ │ -data.array │ │ │ │ -Control.Monad.Zip │ │ │ │ -control.monad.zip │ │ │ │ -Control.Monad.ST.Unsafe │ │ │ │ -control.monad.st.unsafe │ │ │ │ -Control.Monad.ST.Strict │ │ │ │ -control.monad.st.strict │ │ │ │ -Control.Monad.ST.Safe │ │ │ │ -control.monad.st.safe │ │ │ │ -Control.Monad.ST.Lazy.Unsafe │ │ │ │ -control.monad.st.lazy.unsafe │ │ │ │ -Control.Monad.ST.Lazy.Safe │ │ │ │ -control.monad.st.lazy.safe │ │ │ │ -Control.Monad.ST.Lazy │ │ │ │ -control.monad.st.lazy │ │ │ │ -Control.Monad.ST │ │ │ │ -control.monad.st │ │ │ │ -Control.Monad.Instances │ │ │ │ -control.monad.instances │ │ │ │ -Control.Monad.Fix │ │ │ │ -control.monad.fix │ │ │ │ -Control.Monad │ │ │ │ -control.monad │ │ │ │ -Control.Exception.Base │ │ │ │ -control.exception.base │ │ │ │ -Control.Exception │ │ │ │ -control.exception │ │ │ │ -Control.DeepSeq │ │ │ │ -control.deepseq │ │ │ │ -Control.Concurrent.SampleVar │ │ │ │ -control.concurrent.samplevar │ │ │ │ -Control.Concurrent.QSemN │ │ │ │ -control.concurrent.qsemn │ │ │ │ -Control.Concurrent.QSem │ │ │ │ -control.concurrent.qsem │ │ │ │ -Control.Concurrent.MVar │ │ │ │ -control.concurrent.mvar │ │ │ │ -Control.Concurrent.Chan │ │ │ │ -control.concurrent.chan │ │ │ │ -Control.Concurrent │ │ │ │ -control.concurrent │ │ │ │ -Control.Category │ │ │ │ -control.category │ │ │ │ -Control.Arrow │ │ │ │ -control.arrow │ │ │ │ -Control.Applicative │ │ │ │ -control.applicative │ │ │ │ -Compiler.Hoopl.Wrappers │ │ │ │ -compiler.hoopl.wrappers │ │ │ │ -Compiler.Hoopl.Passes.Dominator │ │ │ │ -compiler.hoopl.passes.dominator │ │ │ │ -Compiler.Hoopl.Passes.DList │ │ │ │ -compiler.hoopl.passes.dlist │ │ │ │ -Compiler.Hoopl.Internals │ │ │ │ -compiler.hoopl.internals │ │ │ │ -Compiler.Hoopl │ │ │ │ -compiler.hoopl │ │ │ │ -CForeign │ │ │ │ -cforeign │ │ │ │ -bytestring │ │ │ │ -containers │ │ │ │ -filepath │ │ │ │ -ghc-prim │ │ │ │ -haskell98 │ │ │ │ -integer-gmp │ │ │ │ -template-haskell │ │ │ │ -lambdabot-misc-plugins-5.3.1.2-CtB4vaEyBfN84I4IzlSSHu │ │ │ │ -Lambdabot.Plugin.Misc.Dummy.DocAssocs │ │ │ │ -When using a TagRep it must be exactly one tag, you gave: │ │ │ │ -src/Text/HTML/TagSoup.hs │ │ │ │ -Text.HTML.TagSoup │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -'C:StringLike │ │ │ │ -StringLike │ │ │ │ -Text.StringLike │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.StringLike.C:StringLike │ │ │ │ -'C:Outable │ │ │ │ -'EntityEnd │ │ │ │ -'EntityHex │ │ │ │ -'EntityNum │ │ │ │ -'EntityName │ │ │ │ -'CommentEnd │ │ │ │ -'Comment │ │ │ │ -'TagEndClose │ │ │ │ -'AttName │ │ │ │ -'TagShut │ │ │ │ -Unexpected self-closing in close tag │ │ │ │ -Unexpected attributes in close tag │ │ │ │ -src/Text/HTML/TagSoup/Implementation.hs:(84,9)-(105,27)|function go │ │ │ │ -src/Text/HTML/TagSoup/Implementation.hs:171:1-34|function getEntityEnd │ │ │ │ -src/Text/HTML/TagSoup/Implementation.hs:(145,1)-(148,34)|function entityChr │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -Text.HTML.TagSoup.Implementation │ │ │ │ -src/Text/HTML/TagSoup/Implementation.hs │ │ │ │ -Expected │ │ │ │ -Unexpected │ │ │ │ -EntityEnd │ │ │ │ -EntityHex │ │ │ │ -EntityNum │ │ │ │ -EntityName │ │ │ │ -CommentEnd │ │ │ │ -TagEndClose │ │ │ │ -src/Text/HTML/TagSoup/Implementation.hs:33:22-23|case │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.S │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Char │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Tag │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagShut │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.AttName │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.AttVal │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagEnd │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.TagEndClose │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Comment │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.CommentEnd │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityName │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityNum │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityHex │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.EntityEnd │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Warn │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Implementation.Pos │ │ │ │ -'ParseOptions │ │ │ │ -ParseOptions │ │ │ │ -Text.HTML.TagSoup.Options │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -Unknown entity: │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Options.ParseOptions │ │ │ │ -tag name │ │ │ │ -'TypeScript │ │ │ │ -'TypeDecl │ │ │ │ -'TypeXml │ │ │ │ -'TypeNormal │ │ │ │ -Text.HTML.TagSoup.Specification │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -Unexpected │ │ │ │ -Expected │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeNormal │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeXml │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeDecl │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Specification.TypeScript │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'TagPosition │ │ │ │ -'TagOpen │ │ │ │ -'TagWarning │ │ │ │ -'TagComment │ │ │ │ -'TagText │ │ │ │ -'TagClose │ │ │ │ -'Position │ │ │ │ -Position │ │ │ │ -TagClose │ │ │ │ -TagComment │ │ │ │ -TagWarning │ │ │ │ -TagPosition │ │ │ │ -Text.HTML.TagSoup.Type.Tag │ │ │ │ -) is not a TagOpen │ │ │ │ -) is not a TagText │ │ │ │ -src/Text/HTML/TagSoup/Type.hs │ │ │ │ -Text.HTML.TagSoup.Type │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -TagPosition │ │ │ │ -TagOpen │ │ │ │ -TagWarning │ │ │ │ -TagComment │ │ │ │ -TagText │ │ │ │ -TagClose │ │ │ │ -src/Text/HTML/TagSoup/Type.hs:66:22-23|case │ │ │ │ -Position │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagOpen │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagClose │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagText │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagComment │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagWarning │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.TagPosition │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU:Text.HTML.TagSoup.Type.Position │ │ │ │ -alefsym; │ │ │ │ -andslope; │ │ │ │ -angmsdaa; │ │ │ │ -angmsdab; │ │ │ │ -angmsdac; │ │ │ │ -angmsdad; │ │ │ │ -angmsdae; │ │ │ │ -angmsdaf; │ │ │ │ -angmsdag; │ │ │ │ -angmsdah; │ │ │ │ -angrtvb; │ │ │ │ -angrtvbd; │ │ │ │ -angzarr; │ │ │ │ -ApplyFunction; │ │ │ │ -approxeq; │ │ │ │ -asympeq; │ │ │ │ -awconint; │ │ │ │ -backcong; │ │ │ │ -backepsilon; │ │ │ │ -backprime; │ │ │ │ -backsim; │ │ │ │ -backsimeq; │ │ │ │ -Backslash; │ │ │ │ -barwedge; │ │ │ │ -bbrktbrk; │ │ │ │ -Because; │ │ │ │ -because; │ │ │ │ -bemptyv; │ │ │ │ -Bernoullis; │ │ │ │ -between; │ │ │ │ -bigcirc; │ │ │ │ -bigodot; │ │ │ │ -bigoplus; │ │ │ │ -bigotimes; │ │ │ │ -bigsqcup; │ │ │ │ -bigstar; │ │ │ │ -bigtriangledown; │ │ │ │ -bigtriangleup; │ │ │ │ -biguplus; │ │ │ │ -bigwedge; │ │ │ │ -blacklozenge; │ │ │ │ -blacksquare; │ │ │ │ -blacktriangle; │ │ │ │ -blacktriangledown; │ │ │ │ -blacktriangleleft; │ │ │ │ -blacktriangleright; │ │ │ │ -bnequiv; │ │ │ │ -boxminus; │ │ │ │ -boxplus; │ │ │ │ -boxtimes; │ │ │ │ -bsolhsub; │ │ │ │ -capbrcup; │ │ │ │ -CapitalDifferentialD; │ │ │ │ -Cayleys; │ │ │ │ -Cconint; │ │ │ │ -ccupssm; │ │ │ │ -Cedilla; │ │ │ │ -cemptyv; │ │ │ │ -CenterDot; │ │ │ │ -centerdot; │ │ │ │ -checkmark; │ │ │ │ -circlearrowleft; │ │ │ │ -circlearrowright; │ │ │ │ -circledast; │ │ │ │ -circledcirc; │ │ │ │ -circleddash; │ │ │ │ -CircleDot; │ │ │ │ -circledR; │ │ │ │ -circledS; │ │ │ │ -CircleMinus; │ │ │ │ -CirclePlus; │ │ │ │ -CircleTimes; │ │ │ │ -cirfnint; │ │ │ │ -cirscir; │ │ │ │ -ClockwiseContourIntegral; │ │ │ │ -CloseCurlyDoubleQuote; │ │ │ │ -CloseCurlyQuote; │ │ │ │ -clubsuit; │ │ │ │ -coloneq; │ │ │ │ -complement; │ │ │ │ -complexes; │ │ │ │ -congdot; │ │ │ │ -Congruent; │ │ │ │ -ContourIntegral; │ │ │ │ -Coproduct; │ │ │ │ -CounterClockwiseContourIntegral; │ │ │ │ -cudarrl; │ │ │ │ -cudarrr; │ │ │ │ -cularrp; │ │ │ │ -cupbrcap; │ │ │ │ -curarrm; │ │ │ │ -curlyeqprec; │ │ │ │ -curlyeqsucc; │ │ │ │ -curlyvee; │ │ │ │ -curlywedge; │ │ │ │ -curvearrowleft; │ │ │ │ -curvearrowright; │ │ │ │ -cwconint; │ │ │ │ -dbkarow; │ │ │ │ -ddagger; │ │ │ │ -DDotrahd; │ │ │ │ -ddotseq; │ │ │ │ -demptyv; │ │ │ │ -DiacriticalAcute; │ │ │ │ -DiacriticalDot; │ │ │ │ -DiacriticalDoubleAcute; │ │ │ │ -DiacriticalGrave; │ │ │ │ -DiacriticalTilde; │ │ │ │ -Diamond; │ │ │ │ -diamond; │ │ │ │ -diamondsuit; │ │ │ │ -DifferentialD; │ │ │ │ -digamma; │ │ │ │ -divideontimes; │ │ │ │ -doteqdot; │ │ │ │ -DotEqual; │ │ │ │ -dotminus; │ │ │ │ -dotplus; │ │ │ │ -dotsquare; │ │ │ │ -doublebarwedge; │ │ │ │ -DoubleContourIntegral; │ │ │ │ -DoubleDot; │ │ │ │ -DoubleDownArrow; │ │ │ │ -DoubleLeftArrow; │ │ │ │ -DoubleLeftRightArrow; │ │ │ │ -DoubleLeftTee; │ │ │ │ -DoubleLongLeftArrow; │ │ │ │ -DoubleLongLeftRightArrow; │ │ │ │ -DoubleLongRightArrow; │ │ │ │ -DoubleRightArrow; │ │ │ │ -DoubleRightTee; │ │ │ │ -DoubleUpArrow; │ │ │ │ -DoubleUpDownArrow; │ │ │ │ -DoubleVerticalBar; │ │ │ │ -DownArrow; │ │ │ │ -downarrow; │ │ │ │ -Downarrow; │ │ │ │ -DownArrowBar; │ │ │ │ -DownArrowUpArrow; │ │ │ │ -DownBreve; │ │ │ │ -downdownarrows; │ │ │ │ -downharpoonleft; │ │ │ │ -downharpoonright; │ │ │ │ -DownLeftRightVector; │ │ │ │ -DownLeftTeeVector; │ │ │ │ -DownLeftVector; │ │ │ │ -DownLeftVectorBar; │ │ │ │ -DownRightTeeVector; │ │ │ │ -DownRightVector; │ │ │ │ -DownRightVectorBar; │ │ │ │ -DownTee; │ │ │ │ -DownTeeArrow; │ │ │ │ -drbkarow; │ │ │ │ -dwangle; │ │ │ │ -dzigrarr; │ │ │ │ -Element; │ │ │ │ -elinters; │ │ │ │ -emptyset; │ │ │ │ -EmptySmallSquare; │ │ │ │ -EmptyVerySmallSquare; │ │ │ │ -Epsilon; │ │ │ │ -epsilon; │ │ │ │ -eqcolon; │ │ │ │ -eqslantgtr; │ │ │ │ -eqslantless; │ │ │ │ -EqualTilde; │ │ │ │ -Equilibrium; │ │ │ │ -equivDD; │ │ │ │ -eqvparsl; │ │ │ │ -expectation; │ │ │ │ -ExponentialE; │ │ │ │ -exponentiale; │ │ │ │ -fallingdotseq; │ │ │ │ -FilledSmallSquare; │ │ │ │ -FilledVerySmallSquare; │ │ │ │ -Fouriertrf; │ │ │ │ -fpartint; │ │ │ │ -geqslant; │ │ │ │ -gesdoto; │ │ │ │ -gesdotol; │ │ │ │ -gnapprox; │ │ │ │ -GreaterEqual; │ │ │ │ -GreaterEqualLess; │ │ │ │ -GreaterFullEqual; │ │ │ │ -GreaterGreater; │ │ │ │ -GreaterLess; │ │ │ │ -GreaterSlantEqual; │ │ │ │ -GreaterTilde; │ │ │ │ -gtquest; │ │ │ │ -gtrapprox; │ │ │ │ -gtreqless; │ │ │ │ -gtreqqless; │ │ │ │ -gtrless; │ │ │ │ -gvertneqq; │ │ │ │ -harrcir; │ │ │ │ -heartsuit; │ │ │ │ -HilbertSpace; │ │ │ │ -hksearow; │ │ │ │ -hkswarow; │ │ │ │ -hookleftarrow; │ │ │ │ -hookrightarrow; │ │ │ │ -HorizontalLine; │ │ │ │ -HumpDownHump; │ │ │ │ -HumpEqual; │ │ │ │ -ImaginaryI; │ │ │ │ -imagline; │ │ │ │ -imagpart; │ │ │ │ -Implies; │ │ │ │ -infintie; │ │ │ │ -integers; │ │ │ │ -Integral; │ │ │ │ -intercal; │ │ │ │ -Intersection; │ │ │ │ -intlarhk; │ │ │ │ -intprod; │ │ │ │ -InvisibleComma; │ │ │ │ -InvisibleTimes; │ │ │ │ -isindot; │ │ │ │ -laemptyv; │ │ │ │ -Laplacetrf; │ │ │ │ -larrbfs; │ │ │ │ -larrsim; │ │ │ │ -lbrksld; │ │ │ │ -lbrkslu; │ │ │ │ -ldrdhar; │ │ │ │ -ldrushar; │ │ │ │ -LeftAngleBracket; │ │ │ │ -LeftArrow; │ │ │ │ -leftarrow; │ │ │ │ -Leftarrow; │ │ │ │ -LeftArrowBar; │ │ │ │ -LeftArrowRightArrow; │ │ │ │ -leftarrowtail; │ │ │ │ -LeftCeiling; │ │ │ │ -LeftDoubleBracket; │ │ │ │ -LeftDownTeeVector; │ │ │ │ -LeftDownVector; │ │ │ │ -LeftDownVectorBar; │ │ │ │ -LeftFloor; │ │ │ │ -leftharpoondown; │ │ │ │ -leftharpoonup; │ │ │ │ -leftleftarrows; │ │ │ │ -LeftRightArrow; │ │ │ │ -leftrightarrow; │ │ │ │ -Leftrightarrow; │ │ │ │ -leftrightarrows; │ │ │ │ -leftrightharpoons; │ │ │ │ -leftrightsquigarrow; │ │ │ │ -LeftRightVector; │ │ │ │ -LeftTee; │ │ │ │ -LeftTeeArrow; │ │ │ │ -LeftTeeVector; │ │ │ │ -leftthreetimes; │ │ │ │ -LeftTriangle; │ │ │ │ -LeftTriangleBar; │ │ │ │ -LeftTriangleEqual; │ │ │ │ -LeftUpDownVector; │ │ │ │ -LeftUpTeeVector; │ │ │ │ -LeftUpVector; │ │ │ │ -LeftUpVectorBar; │ │ │ │ -LeftVector; │ │ │ │ -LeftVectorBar; │ │ │ │ -leqslant; │ │ │ │ -lesdoto; │ │ │ │ -lesdotor; │ │ │ │ -lessapprox; │ │ │ │ -lessdot; │ │ │ │ -lesseqgtr; │ │ │ │ -lesseqqgtr; │ │ │ │ -LessEqualGreater; │ │ │ │ -LessFullEqual; │ │ │ │ -LessGreater; │ │ │ │ -lessgtr; │ │ │ │ -LessLess; │ │ │ │ -lesssim; │ │ │ │ -LessSlantEqual; │ │ │ │ -LessTilde; │ │ │ │ -llcorner; │ │ │ │ -Lleftarrow; │ │ │ │ -lmoustache; │ │ │ │ -lnapprox; │ │ │ │ -LongLeftArrow; │ │ │ │ -longleftarrow; │ │ │ │ -Longleftarrow; │ │ │ │ -LongLeftRightArrow; │ │ │ │ -longleftrightarrow; │ │ │ │ -Longleftrightarrow; │ │ │ │ -longmapsto; │ │ │ │ -LongRightArrow; │ │ │ │ -longrightarrow; │ │ │ │ -Longrightarrow; │ │ │ │ -looparrowleft; │ │ │ │ -looparrowright; │ │ │ │ -lotimes; │ │ │ │ -LowerLeftArrow; │ │ │ │ -LowerRightArrow; │ │ │ │ -lozenge; │ │ │ │ -lrcorner; │ │ │ │ -ltquest; │ │ │ │ -lurdshar; │ │ │ │ -luruhar; │ │ │ │ -lvertneqq; │ │ │ │ -maltese; │ │ │ │ -mapstodown; │ │ │ │ -mapstoleft; │ │ │ │ -mapstoup; │ │ │ │ -measuredangle; │ │ │ │ -MediumSpace; │ │ │ │ -Mellintrf; │ │ │ │ -minusdu; │ │ │ │ -MinusPlus; │ │ │ │ -multimap; │ │ │ │ -napprox; │ │ │ │ -natural; │ │ │ │ -naturals; │ │ │ │ -ncongdot; │ │ │ │ -nearrow; │ │ │ │ -NegativeMediumSpace; │ │ │ │ -NegativeThickSpace; │ │ │ │ -NegativeThinSpace; │ │ │ │ -NegativeVeryThinSpace; │ │ │ │ -NestedGreaterGreater; │ │ │ │ -NestedLessLess; │ │ │ │ -NewLine; │ │ │ │ -nexists; │ │ │ │ -ngeqslant; │ │ │ │ -nleftarrow; │ │ │ │ -nLeftarrow; │ │ │ │ -nleftrightarrow; │ │ │ │ -nLeftrightarrow; │ │ │ │ -nleqslant; │ │ │ │ -NoBreak; │ │ │ │ -NonBreakingSpace; │ │ │ │ -NotCongruent; │ │ │ │ -NotCupCap; │ │ │ │ -NotDoubleVerticalBar; │ │ │ │ -NotElement; │ │ │ │ -NotEqual; │ │ │ │ -NotEqualTilde; │ │ │ │ -NotExists; │ │ │ │ -NotGreater; │ │ │ │ -NotGreaterEqual; │ │ │ │ -NotGreaterFullEqual; │ │ │ │ -NotGreaterGreater; │ │ │ │ -NotGreaterLess; │ │ │ │ -NotGreaterSlantEqual; │ │ │ │ -NotGreaterTilde; │ │ │ │ -NotHumpDownHump; │ │ │ │ -NotHumpEqual; │ │ │ │ -notindot; │ │ │ │ -notinva; │ │ │ │ -notinvb; │ │ │ │ -notinvc; │ │ │ │ -NotLeftTriangle; │ │ │ │ -NotLeftTriangleBar; │ │ │ │ -NotLeftTriangleEqual; │ │ │ │ -NotLess; │ │ │ │ -NotLessEqual; │ │ │ │ -NotLessGreater; │ │ │ │ -NotLessLess; │ │ │ │ -NotLessSlantEqual; │ │ │ │ -NotLessTilde; │ │ │ │ -NotNestedGreaterGreater; │ │ │ │ -NotNestedLessLess; │ │ │ │ -notniva; │ │ │ │ -notnivb; │ │ │ │ -notnivc; │ │ │ │ -NotPrecedes; │ │ │ │ -NotPrecedesEqual; │ │ │ │ -NotPrecedesSlantEqual; │ │ │ │ -NotReverseElement; │ │ │ │ -NotRightTriangle; │ │ │ │ -NotRightTriangleBar; │ │ │ │ -NotRightTriangleEqual; │ │ │ │ -NotSquareSubset; │ │ │ │ -NotSquareSubsetEqual; │ │ │ │ -NotSquareSuperset; │ │ │ │ -NotSquareSupersetEqual; │ │ │ │ -NotSubset; │ │ │ │ -NotSubsetEqual; │ │ │ │ -NotSucceeds; │ │ │ │ -NotSucceedsEqual; │ │ │ │ -NotSucceedsSlantEqual; │ │ │ │ -NotSucceedsTilde; │ │ │ │ -NotSuperset; │ │ │ │ -NotSupersetEqual; │ │ │ │ -NotTilde; │ │ │ │ -NotTildeEqual; │ │ │ │ -NotTildeFullEqual; │ │ │ │ -NotTildeTilde; │ │ │ │ -NotVerticalBar; │ │ │ │ -nparallel; │ │ │ │ -npolint; │ │ │ │ -npreceq; │ │ │ │ -nrightarrow; │ │ │ │ -nRightarrow; │ │ │ │ -nshortmid; │ │ │ │ -nshortparallel; │ │ │ │ -nsqsube; │ │ │ │ -nsqsupe; │ │ │ │ -nsubset; │ │ │ │ -nsubseteq; │ │ │ │ -nsubseteqq; │ │ │ │ -nsucceq; │ │ │ │ -nsupset; │ │ │ │ -nsupseteq; │ │ │ │ -nsupseteqq; │ │ │ │ -ntriangleleft; │ │ │ │ -ntrianglelefteq; │ │ │ │ -ntriangleright; │ │ │ │ -ntrianglerighteq; │ │ │ │ -nvinfin; │ │ │ │ -nvltrie; │ │ │ │ -nvrtrie; │ │ │ │ -nwarrow; │ │ │ │ -olcross; │ │ │ │ -Omicron; │ │ │ │ -omicron; │ │ │ │ -OpenCurlyDoubleQuote; │ │ │ │ -OpenCurlyQuote; │ │ │ │ -orderof; │ │ │ │ -orslope; │ │ │ │ -otimesas; │ │ │ │ -OverBar; │ │ │ │ -OverBrace; │ │ │ │ -OverBracket; │ │ │ │ -OverParenthesis; │ │ │ │ -parallel; │ │ │ │ -PartialD; │ │ │ │ -pertenk; │ │ │ │ -pitchfork; │ │ │ │ -planckh; │ │ │ │ -plusacir; │ │ │ │ -pluscir; │ │ │ │ -PlusMinus; │ │ │ │ -plussim; │ │ │ │ -plustwo; │ │ │ │ -Poincareplane; │ │ │ │ -pointint; │ │ │ │ -precapprox; │ │ │ │ -preccurlyeq; │ │ │ │ -Precedes; │ │ │ │ -PrecedesEqual; │ │ │ │ -PrecedesSlantEqual; │ │ │ │ -PrecedesTilde; │ │ │ │ -precnapprox; │ │ │ │ -precneqq; │ │ │ │ -precnsim; │ │ │ │ -precsim; │ │ │ │ -Product; │ │ │ │ -profalar; │ │ │ │ -profline; │ │ │ │ -profsurf; │ │ │ │ -Proportion; │ │ │ │ -Proportional; │ │ │ │ -quaternions; │ │ │ │ -quatint; │ │ │ │ -questeq; │ │ │ │ -raemptyv; │ │ │ │ -rarrbfs; │ │ │ │ -rarrsim; │ │ │ │ -rationals; │ │ │ │ -rbrksld; │ │ │ │ -rbrkslu; │ │ │ │ -rdldhar; │ │ │ │ -realine; │ │ │ │ -realpart; │ │ │ │ -ReverseElement; │ │ │ │ -ReverseEquilibrium; │ │ │ │ -ReverseUpEquilibrium; │ │ │ │ -RightAngleBracket; │ │ │ │ -RightArrow; │ │ │ │ -rightarrow; │ │ │ │ -Rightarrow; │ │ │ │ -RightArrowBar; │ │ │ │ -RightArrowLeftArrow; │ │ │ │ -rightarrowtail; │ │ │ │ -RightCeiling; │ │ │ │ -RightDoubleBracket; │ │ │ │ -RightDownTeeVector; │ │ │ │ -RightDownVector; │ │ │ │ -RightDownVectorBar; │ │ │ │ -RightFloor; │ │ │ │ -rightharpoondown; │ │ │ │ -rightharpoonup; │ │ │ │ -rightleftarrows; │ │ │ │ -rightleftharpoons; │ │ │ │ -rightrightarrows; │ │ │ │ -rightsquigarrow; │ │ │ │ -RightTee; │ │ │ │ -RightTeeArrow; │ │ │ │ -RightTeeVector; │ │ │ │ -rightthreetimes; │ │ │ │ -RightTriangle; │ │ │ │ -RightTriangleBar; │ │ │ │ -RightTriangleEqual; │ │ │ │ -RightUpDownVector; │ │ │ │ -RightUpTeeVector; │ │ │ │ -RightUpVector; │ │ │ │ -RightUpVectorBar; │ │ │ │ -RightVector; │ │ │ │ -RightVectorBar; │ │ │ │ -risingdotseq; │ │ │ │ -rmoustache; │ │ │ │ -rotimes; │ │ │ │ -RoundImplies; │ │ │ │ -rppolint; │ │ │ │ -Rrightarrow; │ │ │ │ -rtriltri; │ │ │ │ -RuleDelayed; │ │ │ │ -ruluhar; │ │ │ │ -scpolint; │ │ │ │ -searrow; │ │ │ │ -setminus; │ │ │ │ -ShortDownArrow; │ │ │ │ -ShortLeftArrow; │ │ │ │ -shortmid; │ │ │ │ -shortparallel; │ │ │ │ -ShortRightArrow; │ │ │ │ -ShortUpArrow; │ │ │ │ -simplus; │ │ │ │ -simrarr; │ │ │ │ -SmallCircle; │ │ │ │ -smallsetminus; │ │ │ │ -smeparsl; │ │ │ │ -spadesuit; │ │ │ │ -sqsubset; │ │ │ │ -sqsubseteq; │ │ │ │ -sqsupset; │ │ │ │ -sqsupseteq; │ │ │ │ -SquareIntersection; │ │ │ │ -SquareSubset; │ │ │ │ -SquareSubsetEqual; │ │ │ │ -SquareSuperset; │ │ │ │ -SquareSupersetEqual; │ │ │ │ -SquareUnion; │ │ │ │ -straightepsilon; │ │ │ │ -straightphi; │ │ │ │ -subedot; │ │ │ │ -submult; │ │ │ │ -subplus; │ │ │ │ -subrarr; │ │ │ │ -subseteq; │ │ │ │ -subseteqq; │ │ │ │ -SubsetEqual; │ │ │ │ -subsetneq; │ │ │ │ -subsetneqq; │ │ │ │ -succapprox; │ │ │ │ -succcurlyeq; │ │ │ │ -Succeeds; │ │ │ │ -SucceedsEqual; │ │ │ │ -SucceedsSlantEqual; │ │ │ │ -SucceedsTilde; │ │ │ │ -succnapprox; │ │ │ │ -succneqq; │ │ │ │ -succnsim; │ │ │ │ -succsim; │ │ │ │ -SuchThat; │ │ │ │ -supdsub; │ │ │ │ -supedot; │ │ │ │ -Superset; │ │ │ │ -SupersetEqual; │ │ │ │ -suphsol; │ │ │ │ -suphsub; │ │ │ │ -suplarr; │ │ │ │ -supmult; │ │ │ │ -supplus; │ │ │ │ -supseteq; │ │ │ │ -supseteqq; │ │ │ │ -supsetneq; │ │ │ │ -supsetneqq; │ │ │ │ -swarrow; │ │ │ │ -Therefore; │ │ │ │ -therefore; │ │ │ │ -thetasym; │ │ │ │ -thickapprox; │ │ │ │ -thicksim; │ │ │ │ -ThickSpace; │ │ │ │ -ThinSpace; │ │ │ │ -TildeEqual; │ │ │ │ -TildeFullEqual; │ │ │ │ -TildeTilde; │ │ │ │ -timesbar; │ │ │ │ -topfork; │ │ │ │ -triangle; │ │ │ │ -triangledown; │ │ │ │ -triangleleft; │ │ │ │ -trianglelefteq; │ │ │ │ -triangleq; │ │ │ │ -triangleright; │ │ │ │ -trianglerighteq; │ │ │ │ -triminus; │ │ │ │ -TripleDot; │ │ │ │ -triplus; │ │ │ │ -tritime; │ │ │ │ -trpezium; │ │ │ │ -twoheadleftarrow; │ │ │ │ -twoheadrightarrow; │ │ │ │ -Uarrocir; │ │ │ │ -ulcorner; │ │ │ │ -UnderBar; │ │ │ │ -UnderBrace; │ │ │ │ -UnderBracket; │ │ │ │ -UnderParenthesis; │ │ │ │ -UnionPlus; │ │ │ │ -UpArrow; │ │ │ │ -uparrow; │ │ │ │ -Uparrow; │ │ │ │ -UpArrowBar; │ │ │ │ -UpArrowDownArrow; │ │ │ │ -UpDownArrow; │ │ │ │ -updownarrow; │ │ │ │ -Updownarrow; │ │ │ │ -UpEquilibrium; │ │ │ │ -upharpoonleft; │ │ │ │ -upharpoonright; │ │ │ │ -UpperLeftArrow; │ │ │ │ -UpperRightArrow; │ │ │ │ -Upsilon; │ │ │ │ -upsilon; │ │ │ │ -UpTeeArrow; │ │ │ │ -upuparrows; │ │ │ │ -urcorner; │ │ │ │ -uwangle; │ │ │ │ -varepsilon; │ │ │ │ -varkappa; │ │ │ │ -varnothing; │ │ │ │ -varpropto; │ │ │ │ -varsigma; │ │ │ │ -varsubsetneq; │ │ │ │ -varsubsetneqq; │ │ │ │ -varsupsetneq; │ │ │ │ -varsupsetneqq; │ │ │ │ -vartheta; │ │ │ │ -vartriangleleft; │ │ │ │ -vartriangleright; │ │ │ │ -VerticalBar; │ │ │ │ -VerticalLine; │ │ │ │ -VerticalSeparator; │ │ │ │ -VerticalTilde; │ │ │ │ -VeryThinSpace; │ │ │ │ -vzigzag; │ │ │ │ -ZeroWidthSpace; │ │ │ │ -zigrarr; │ │ │ │ -tagsoup-0.14.8-BLatWPDpetq3BKGG2JG2vU │ │ │ │ -Text.HTML.TagSoup.Entity │ │ │ │ f . Evaluate a brainf*ck expression │ │ │ │ waitForProc │ │ │ │ Terminated │ │ │ │ Lambdabot.Plugin.Novelty.BF │ │ │ │ lambdabot-novelty-plugins-5.3.1.2-2nGk5DtjInf2mUp8KHmVVq │ │ │ │ dice . Throw random dice. is of the form 3d6+2. │ │ │ │ src/Lambdabot/Plugin/Novelty/Dice.hs │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -9,167 +9,167 @@ │ │ │ │ 0x00009ce4 72005f5f 66757469 6d656e73 3634005f r.__futimens64._ │ │ │ │ 0x00009cf4 5f667574 696d6573 3634005f 5f637861 _futimes64.__cxa │ │ │ │ 0x00009d04 5f617465 78697400 474c4942 435f322e _atexit.GLIBC_2. │ │ │ │ 0x00009d14 34005f5f 6c737461 7436345f 74696d65 4.__lstat64_time │ │ │ │ 0x00009d24 3634006d 6b6e6f64 00474c49 42435f32 64.mknod.GLIBC_2 │ │ │ │ 0x00009d34 2e333300 61636365 70743400 474c4942 .33.accept4.GLIB │ │ │ │ 0x00009d44 435f322e 3130005f 5f757469 6d656e73 C_2.10.__utimens │ │ │ │ - 0x00009d54 61743634 00657865 63767065 00474c49 at64.execvpe.GLI │ │ │ │ - 0x00009d64 42435f32 2e313100 5f5f7574 696d6573 BC_2.11.__utimes │ │ │ │ - 0x00009d74 36340073 65745f63 75727465 726d004e 64.set_curterm.N │ │ │ │ - 0x00009d84 43555253 4553365f 54494e46 4f5f352e CURSES6_TINFO_5. │ │ │ │ - 0x00009d94 302e3139 39393130 3233006c 69627469 0.19991023.libti │ │ │ │ - 0x00009da4 6e666f2e 736f2e36 00747075 74730074 nfo.so.6.tputs.t │ │ │ │ - 0x00009db4 7061726d 00746967 6574666c 61670074 parm.tigetflag.t │ │ │ │ - 0x00009dc4 69676574 6e756d00 73657475 70746572 igetnum.setupter │ │ │ │ - 0x00009dd4 6d007469 67657473 74720064 656c5f63 m.tigetstr.del_c │ │ │ │ - 0x00009de4 75727465 726d005f 5f696f63 746c5f74 urterm.__ioctl_t │ │ │ │ - 0x00009df4 696d6536 34005f5f 636c6f63 6b5f6765 ime64.__clock_ge │ │ │ │ - 0x00009e04 7474696d 65363400 5f5f6673 74617436 ttime64.__fstat6 │ │ │ │ - 0x00009e14 345f7469 6d653634 005f5f73 74617436 4_time64.__stat6 │ │ │ │ - 0x00009e24 345f7469 6d653634 005f5f6c 6962635f 4_time64.__libc_ │ │ │ │ - 0x00009e34 73746172 745f6d61 696e0066 656f6600 start_main.feof. │ │ │ │ - 0x00009e44 66736565 6b006672 65616400 6674656c fseek.fread.ftel │ │ │ │ - 0x00009e54 6c006667 65747300 6d70726f 74656374 l.fgets.mprotect │ │ │ │ - 0x00009e64 00726567 65786563 005f5f69 736f6332 .regexec.__isoc2 │ │ │ │ - 0x00009e74 335f7373 63616e66 00474c49 42435f32 3_sscanf.GLIBC_2 │ │ │ │ - 0x00009e84 2e333800 646c5f69 74657261 74655f70 .38.dl_iterate_p │ │ │ │ - 0x00009e94 68647200 646c696e 666f0064 6c6f7065 hdr.dlinfo.dlope │ │ │ │ - 0x00009ea4 6e00646c 636c6f73 65006672 65656c6f n.dlclose.freelo │ │ │ │ - 0x00009eb4 63616c65 00757365 6c6f6361 6c650064 cale.uselocale.d │ │ │ │ - 0x00009ec4 69726e61 6d650066 70757473 006e6577 irname.fputs.new │ │ │ │ - 0x00009ed4 6c6f6361 6c650072 6567636f 6d700072 locale.regcomp.r │ │ │ │ - 0x00009ee4 65676672 65650064 6c73796d 00646c65 egfree.dlsym.dle │ │ │ │ - 0x00009ef4 72726f72 00666669 5f63616c 6c004c49 rror.ffi_call.LI │ │ │ │ - 0x00009f04 42464649 5f424153 455f382e 30006c69 BFFI_BASE_8.0.li │ │ │ │ - 0x00009f14 62666669 2e736f2e 38006765 74630070 bffi.so.8.getc.p │ │ │ │ - 0x00009f24 74687265 61645f73 69676d61 736b0047 thread_sigmask.G │ │ │ │ - 0x00009f34 4c494243 5f322e33 32007379 7363616c LIBC_2.32.syscal │ │ │ │ - 0x00009f44 6c007363 6865645f 67657461 6666696e l.sched_getaffin │ │ │ │ - 0x00009f54 69747900 73636865 645f7365 74616666 ity.sched_setaff │ │ │ │ - 0x00009f64 696e6974 79007074 68726561 645f6b69 inity.pthread_ki │ │ │ │ - 0x00009f74 6c6c006e 756d615f 72756e5f 6f6e5f6e ll.numa_run_on_n │ │ │ │ - 0x00009f84 6f646500 6c69626e 756d615f 312e3100 ode.libnuma_1.1. │ │ │ │ - 0x00009f94 6c69626e 756d612e 736f2e31 00707468 libnuma.so.1.pth │ │ │ │ - 0x00009fa4 72656164 5f6b6579 5f64656c 65746500 read_key_delete. │ │ │ │ - 0x00009fb4 70746872 6561645f 73657473 70656369 pthread_setspeci │ │ │ │ - 0x00009fc4 66696300 70746872 6561645f 73656c66 fic.pthread_self │ │ │ │ - 0x00009fd4 00707468 72656164 5f676574 73706563 .pthread_getspec │ │ │ │ - 0x00009fe4 69666963 00707468 72656164 5f6b6579 ific.pthread_key │ │ │ │ - 0x00009ff4 5f637265 61746500 70746872 6561645f _create.pthread_ │ │ │ │ - 0x0000a004 6d757465 785f6465 7374726f 79007074 mutex_destroy.pt │ │ │ │ - 0x0000a014 68726561 645f6d75 7465785f 696e6974 hread_mutex_init │ │ │ │ - 0x0000a024 00707468 72656164 5f637265 61746500 .pthread_create. │ │ │ │ - 0x0000a034 70746872 6561645f 65786974 00736368 pthread_exit.sch │ │ │ │ - 0x0000a044 65645f79 69656c64 005f5f70 74687265 ed_yield.__pthre │ │ │ │ - 0x0000a054 61645f63 6f6e645f 74696d65 64776169 ad_cond_timedwai │ │ │ │ - 0x0000a064 74363400 6d616476 69736500 70746872 t64.madvise.pthr │ │ │ │ - 0x0000a074 6561645f 636f6e64 5f776169 74006d75 ead_cond_wait.mu │ │ │ │ - 0x0000a084 6e6d6170 00707468 72656164 5f636f6e nmap.pthread_con │ │ │ │ - 0x0000a094 645f7369 676e616c 00707468 72656164 d_signal.pthread │ │ │ │ - 0x0000a0a4 5f636f6e 645f6272 6f616463 61737400 _cond_broadcast. │ │ │ │ - 0x0000a0b4 6d6d6170 36340070 74687265 61645f63 mmap64.pthread_c │ │ │ │ - 0x0000a0c4 6f6e645f 64657374 726f7900 70746872 ond_destroy.pthr │ │ │ │ - 0x0000a0d4 6561645f 636f6e64 61747472 5f646573 ead_condattr_des │ │ │ │ - 0x0000a0e4 74726f79 00707468 72656164 5f636f6e troy.pthread_con │ │ │ │ - 0x0000a0f4 645f696e 69740070 74687265 61645f63 d_init.pthread_c │ │ │ │ - 0x0000a104 6f6e6461 7474725f 73657463 6c6f636b ondattr_setclock │ │ │ │ - 0x0000a114 00707468 72656164 5f636f6e 64617474 .pthread_condatt │ │ │ │ - 0x0000a124 725f696e 69740070 74687265 61645f73 r_init.pthread_s │ │ │ │ - 0x0000a134 65746e61 6d655f6e 70006e75 6d615f62 etname_np.numa_b │ │ │ │ - 0x0000a144 69746d61 736b5f66 72656500 6c69626e itmask_free.libn │ │ │ │ - 0x0000a154 756d615f 312e3200 6e756d61 5f676574 uma_1.2.numa_get │ │ │ │ - 0x0000a164 5f6d656d 735f616c 6c6f7765 64006e75 _mems_allowed.nu │ │ │ │ - 0x0000a174 6d615f6e 756d5f63 6f6e6669 67757265 ma_num_configure │ │ │ │ - 0x0000a184 645f6e6f 64657300 6e756d61 5f617661 d_nodes.numa_ava │ │ │ │ - 0x0000a194 696c6162 6c65006d 62696e64 00707468 ilable.mbind.pth │ │ │ │ - 0x0000a1a4 72656164 5f646574 61636800 70746872 read_detach.pthr │ │ │ │ - 0x0000a1b4 6561645f 6a6f696e 005f5f74 696d6572 ead_join.__timer │ │ │ │ - 0x0000a1c4 66645f73 65747469 6d653634 0074696d fd_settime64.tim │ │ │ │ - 0x0000a1d4 65726664 5f637265 61746500 474c4942 erfd_create.GLIB │ │ │ │ - 0x0000a1e4 435f322e 38005f5f 67657472 75736167 C_2.8.__getrusag │ │ │ │ - 0x0000a1f4 65363400 636c6f63 6b5f6765 74637075 e64.clock_getcpu │ │ │ │ - 0x0000a204 636c6f63 6b696400 474c4942 435f322e clockid.GLIBC_2. │ │ │ │ - 0x0000a214 31370066 66695f74 7970655f 646f7562 17.ffi_type_doub │ │ │ │ - 0x0000a224 6c650066 6f70656e 36340066 66695f74 le.fopen64.ffi_t │ │ │ │ - 0x0000a234 7970655f 666c6f61 74006666 695f7479 ype_float.ffi_ty │ │ │ │ - 0x0000a244 70655f73 696e7436 34006666 695f7479 pe_sint64.ffi_ty │ │ │ │ - 0x0000a254 70655f73 696e7431 36006666 695f7479 pe_sint16.ffi_ty │ │ │ │ - 0x0000a264 70655f73 696e7433 32006666 695f7479 pe_sint32.ffi_ty │ │ │ │ - 0x0000a274 70655f75 696e7438 00666669 5f747970 pe_uint8.ffi_typ │ │ │ │ - 0x0000a284 655f7569 6e743634 00666669 5f747970 e_uint64.ffi_typ │ │ │ │ - 0x0000a294 655f706f 696e7465 72006666 695f7479 e_pointer.ffi_ty │ │ │ │ - 0x0000a2a4 70655f75 696e7431 36006666 695f7479 pe_uint16.ffi_ty │ │ │ │ - 0x0000a2b4 70655f76 6f696400 6666695f 74797065 pe_void.ffi_type │ │ │ │ - 0x0000a2c4 5f75696e 74333200 6666695f 74797065 _uint32.ffi_type │ │ │ │ - 0x0000a2d4 5f73696e 74380066 66695f70 7265705f _sint8.ffi_prep_ │ │ │ │ - 0x0000a2e4 636c6f73 7572655f 6c6f6300 4c494246 closure_loc.LIBF │ │ │ │ - 0x0000a2f4 46495f43 4c4f5355 52455f38 2e300066 FI_CLOSURE_8.0.f │ │ │ │ - 0x0000a304 66695f63 6c6f7375 72655f61 6c6c6f63 fi_closure_alloc │ │ │ │ - 0x0000a314 00666669 5f707265 705f6369 66006666 .ffi_prep_cif.ff │ │ │ │ - 0x0000a324 695f636c 6f737572 655f6672 65650073 i_closure_free.s │ │ │ │ - 0x0000a334 74706370 79007673 6e707269 6e746600 tpcpy.vsnprintf. │ │ │ │ - 0x0000a344 66636c6f 73650070 72696e74 66007075 fclose.printf.pu │ │ │ │ - 0x0000a354 7473005f 5f637469 6d653634 5f72005f ts.__ctime64_r._ │ │ │ │ - 0x0000a364 5f74696d 65363400 5f5f6e61 6e6f736c _time64.__nanosl │ │ │ │ - 0x0000a374 65657036 3400706f 7369785f 6d656d61 eep64.posix_mema │ │ │ │ - 0x0000a384 6c69676e 00737472 6e6c656e 00736574 lign.strnlen.set │ │ │ │ - 0x0000a394 6c6f6361 6c650066 7072696e 74660066 locale.fprintf.f │ │ │ │ - 0x0000a3a4 70757463 00737472 6572726f 72005f5f putc.strerror.__ │ │ │ │ - 0x0000a3b4 69736f63 32335f73 7472746f 6c007374 isoc23_strtol.st │ │ │ │ - 0x0000a3c4 64657272 005f5f69 736f6332 335f7374 derr.__isoc23_st │ │ │ │ - 0x0000a3d4 72746f75 6c007374 72647570 00737472 rtoul.strdup.str │ │ │ │ - 0x0000a3e4 6e636d70 00737472 63707900 7374726e ncmp.strcpy.strn │ │ │ │ - 0x0000a3f4 63707900 73747272 63687200 76667072 cpy.strrchr.vfpr │ │ │ │ - 0x0000a404 696e7466 005f5f63 74797065 5f625f6c intf.__ctype_b_l │ │ │ │ - 0x0000a414 6f630073 7472746f 64007374 646f7574 oc.strtod.stdout │ │ │ │ - 0x0000a424 0066666c 75736800 736e7072 696e7466 .fflush.snprintf │ │ │ │ - 0x0000a434 00737472 636d7000 70746872 6561645f .strcmp.pthread_ │ │ │ │ - 0x0000a444 6d757465 785f7472 796c6f63 6b007074 mutex_trylock.pt │ │ │ │ - 0x0000a454 68726561 645f6d75 7465785f 756e6c6f hread_mutex_unlo │ │ │ │ - 0x0000a464 636b0070 74687265 61645f6d 75746578 ck.pthread_mutex │ │ │ │ - 0x0000a474 5f6c6f63 6b006162 6f727400 72616973 _lock.abort.rais │ │ │ │ - 0x0000a484 65006677 72697465 005f5f67 6d6f6e5f e.fwrite.__gmon_ │ │ │ │ - 0x0000a494 73746172 745f5f00 71736f72 74005f5f start__.qsort.__ │ │ │ │ - 0x0000a4a4 61737365 72745f66 61696c00 5f49544d assert_fail._ITM │ │ │ │ - 0x0000a4b4 5f646572 65676973 74657254 4d436c6f _deregisterTMClo │ │ │ │ - 0x0000a4c4 6e655461 626c6500 5f49544d 5f726567 neTable._ITM_reg │ │ │ │ - 0x0000a4d4 69737465 72544d43 6c6f6e65 5461626c isterTMCloneTabl │ │ │ │ - 0x0000a4e4 65006163 6f736866 006c6962 6d2e736f e.acoshf.libm.so │ │ │ │ - 0x0000a4f4 2e360063 6f730061 74616e66 00636f73 .6.cos.atanf.cos │ │ │ │ - 0x0000a504 6800636f 73660061 74616e68 006c6465 h.cosf.atanh.lde │ │ │ │ - 0x0000a514 78700061 74616e00 73696e63 6f736600 xp.atan.sincosf. │ │ │ │ - 0x0000a524 706f7700 474c4942 435f322e 3239006c pow.GLIBC_2.29.l │ │ │ │ - 0x0000a534 6f673200 6578706d 31006173 696e0074 og2.expm1.asin.t │ │ │ │ - 0x0000a544 616e006c 6f676600 474c4942 435f322e an.logf.GLIBC_2. │ │ │ │ - 0x0000a554 32370065 72660074 616e6600 6173696e 27.erf.tanf.asin │ │ │ │ - 0x0000a564 66007369 6e007461 6e680073 696e6866 f.sin.tanh.sinhf │ │ │ │ - 0x0000a574 00617369 6e68006c 6f673170 0074616e .asinh.log1p.tan │ │ │ │ - 0x0000a584 68660061 636f7366 0073696e 636f7300 hf.acosf.sincos. │ │ │ │ - 0x0000a594 706f7766 00657266 63660065 78700065 powf.erfcf.exp.e │ │ │ │ - 0x0000a5a4 72666600 61636f73 68006173 696e6866 rff.acosh.asinhf │ │ │ │ - 0x0000a5b4 00636569 6c006578 706d3166 00657870 .ceil.expm1f.exp │ │ │ │ - 0x0000a5c4 6600636f 73686600 65726663 006c6f67 f.coshf.erfc.log │ │ │ │ - 0x0000a5d4 31706600 6c6f6700 73696e66 0073696e 1pf.log.sinf.sin │ │ │ │ - 0x0000a5e4 68006163 6f730061 74616e68 66006d65 h.acos.atanhf.me │ │ │ │ - 0x0000a5f4 6d636872 006d656d 636d7000 62636d70 mchr.memcmp.bcmp │ │ │ │ - 0x0000a604 00636c6f 7365006d 656d6370 79006d65 .close.memcpy.me │ │ │ │ - 0x0000a614 6d6d6f76 65006576 656e7466 6400474c mmove.eventfd.GL │ │ │ │ - 0x0000a624 4942435f 322e3700 6576656e 7466645f IBC_2.7.eventfd_ │ │ │ │ - 0x0000a634 77726974 65006d65 6d736574 005f5f75 write.memset.__u │ │ │ │ - 0x0000a644 74696d65 3634005f 5f676574 74696d65 time64.__gettime │ │ │ │ - 0x0000a654 6f666461 79363400 73707269 6e746600 ofday64.sprintf. │ │ │ │ + 0x00009d54 61743634 005f5f67 65747469 6d656f66 at64.__gettimeof │ │ │ │ + 0x00009d64 64617936 34006578 65637670 6500474c day64.execvpe.GL │ │ │ │ + 0x00009d74 4942435f 322e3131 005f5f75 74696d65 IBC_2.11.__utime │ │ │ │ + 0x00009d84 73363400 7365745f 63757274 65726d00 s64.set_curterm. │ │ │ │ + 0x00009d94 4e435552 53455336 5f54494e 464f5f35 NCURSES6_TINFO_5 │ │ │ │ + 0x00009da4 2e302e31 39393931 30323300 6c696274 .0.19991023.libt │ │ │ │ + 0x00009db4 696e666f 2e736f2e 36007470 75747300 info.so.6.tputs. │ │ │ │ + 0x00009dc4 74706172 6d007469 67657466 6c616700 tparm.tigetflag. │ │ │ │ + 0x00009dd4 74696765 746e756d 00736574 75707465 tigetnum.setupte │ │ │ │ + 0x00009de4 726d0074 69676574 73747200 64656c5f rm.tigetstr.del_ │ │ │ │ + 0x00009df4 63757274 65726d00 5f5f696f 63746c5f curterm.__ioctl_ │ │ │ │ + 0x00009e04 74696d65 3634005f 5f636c6f 636b5f67 time64.__clock_g │ │ │ │ + 0x00009e14 65747469 6d653634 005f5f66 73746174 ettime64.__fstat │ │ │ │ + 0x00009e24 36345f74 696d6536 34005f5f 73746174 64_time64.__stat │ │ │ │ + 0x00009e34 36345f74 696d6536 34005f5f 6c696263 64_time64.__libc │ │ │ │ + 0x00009e44 5f737461 72745f6d 61696e00 66656f66 _start_main.feof │ │ │ │ + 0x00009e54 00667365 656b0066 72656164 00667465 .fseek.fread.fte │ │ │ │ + 0x00009e64 6c6c0066 67657473 006d7072 6f746563 ll.fgets.mprotec │ │ │ │ + 0x00009e74 74007265 67657865 63005f5f 69736f63 t.regexec.__isoc │ │ │ │ + 0x00009e84 32335f73 7363616e 6600474c 4942435f 23_sscanf.GLIBC_ │ │ │ │ + 0x00009e94 322e3338 00646c5f 69746572 6174655f 2.38.dl_iterate_ │ │ │ │ + 0x00009ea4 70686472 00646c69 6e666f00 646c6f70 phdr.dlinfo.dlop │ │ │ │ + 0x00009eb4 656e0064 6c636c6f 73650066 7265656c en.dlclose.freel │ │ │ │ + 0x00009ec4 6f63616c 65007573 656c6f63 616c6500 ocale.uselocale. │ │ │ │ + 0x00009ed4 6469726e 616d6500 66707574 73006e65 dirname.fputs.ne │ │ │ │ + 0x00009ee4 776c6f63 616c6500 72656763 6f6d7000 wlocale.regcomp. │ │ │ │ + 0x00009ef4 72656766 72656500 646c7379 6d00646c regfree.dlsym.dl │ │ │ │ + 0x00009f04 6572726f 72006666 695f6361 6c6c004c error.ffi_call.L │ │ │ │ + 0x00009f14 49424646 495f4241 53455f38 2e30006c IBFFI_BASE_8.0.l │ │ │ │ + 0x00009f24 69626666 692e736f 2e380067 65746300 ibffi.so.8.getc. │ │ │ │ + 0x00009f34 70746872 6561645f 7369676d 61736b00 pthread_sigmask. │ │ │ │ + 0x00009f44 474c4942 435f322e 33320073 79736361 GLIBC_2.32.sysca │ │ │ │ + 0x00009f54 6c6c0073 63686564 5f676574 61666669 ll.sched_getaffi │ │ │ │ + 0x00009f64 6e697479 00736368 65645f73 65746166 nity.sched_setaf │ │ │ │ + 0x00009f74 66696e69 74790070 74687265 61645f6b finity.pthread_k │ │ │ │ + 0x00009f84 696c6c00 6e756d61 5f72756e 5f6f6e5f ill.numa_run_on_ │ │ │ │ + 0x00009f94 6e6f6465 006c6962 6e756d61 5f312e31 node.libnuma_1.1 │ │ │ │ + 0x00009fa4 006c6962 6e756d61 2e736f2e 31007074 .libnuma.so.1.pt │ │ │ │ + 0x00009fb4 68726561 645f6b65 795f6465 6c657465 hread_key_delete │ │ │ │ + 0x00009fc4 00707468 72656164 5f736574 73706563 .pthread_setspec │ │ │ │ + 0x00009fd4 69666963 00707468 72656164 5f73656c ific.pthread_sel │ │ │ │ + 0x00009fe4 66007074 68726561 645f6765 74737065 f.pthread_getspe │ │ │ │ + 0x00009ff4 63696669 63007074 68726561 645f6b65 cific.pthread_ke │ │ │ │ + 0x0000a004 795f6372 65617465 00707468 72656164 y_create.pthread │ │ │ │ + 0x0000a014 5f6d7574 65785f64 65737472 6f790070 _mutex_destroy.p │ │ │ │ + 0x0000a024 74687265 61645f6d 75746578 5f696e69 thread_mutex_ini │ │ │ │ + 0x0000a034 74007074 68726561 645f6372 65617465 t.pthread_create │ │ │ │ + 0x0000a044 00707468 72656164 5f657869 74007363 .pthread_exit.sc │ │ │ │ + 0x0000a054 6865645f 7969656c 64005f5f 70746872 hed_yield.__pthr │ │ │ │ + 0x0000a064 6561645f 636f6e64 5f74696d 65647761 ead_cond_timedwa │ │ │ │ + 0x0000a074 69743634 006d6164 76697365 00707468 it64.madvise.pth │ │ │ │ + 0x0000a084 72656164 5f636f6e 645f7761 6974006d read_cond_wait.m │ │ │ │ + 0x0000a094 756e6d61 70007074 68726561 645f636f unmap.pthread_co │ │ │ │ + 0x0000a0a4 6e645f73 69676e61 6c007074 68726561 nd_signal.pthrea │ │ │ │ + 0x0000a0b4 645f636f 6e645f62 726f6164 63617374 d_cond_broadcast │ │ │ │ + 0x0000a0c4 006d6d61 70363400 70746872 6561645f .mmap64.pthread_ │ │ │ │ + 0x0000a0d4 636f6e64 5f646573 74726f79 00707468 cond_destroy.pth │ │ │ │ + 0x0000a0e4 72656164 5f636f6e 64617474 725f6465 read_condattr_de │ │ │ │ + 0x0000a0f4 7374726f 79007074 68726561 645f636f stroy.pthread_co │ │ │ │ + 0x0000a104 6e645f69 6e697400 70746872 6561645f nd_init.pthread_ │ │ │ │ + 0x0000a114 636f6e64 61747472 5f736574 636c6f63 condattr_setcloc │ │ │ │ + 0x0000a124 6b007074 68726561 645f636f 6e646174 k.pthread_condat │ │ │ │ + 0x0000a134 74725f69 6e697400 70746872 6561645f tr_init.pthread_ │ │ │ │ + 0x0000a144 7365746e 616d655f 6e70006e 756d615f setname_np.numa_ │ │ │ │ + 0x0000a154 6269746d 61736b5f 66726565 006c6962 bitmask_free.lib │ │ │ │ + 0x0000a164 6e756d61 5f312e32 006e756d 615f6765 numa_1.2.numa_ge │ │ │ │ + 0x0000a174 745f6d65 6d735f61 6c6c6f77 6564006e t_mems_allowed.n │ │ │ │ + 0x0000a184 756d615f 6e756d5f 636f6e66 69677572 uma_num_configur │ │ │ │ + 0x0000a194 65645f6e 6f646573 006e756d 615f6176 ed_nodes.numa_av │ │ │ │ + 0x0000a1a4 61696c61 626c6500 6d62696e 64007074 ailable.mbind.pt │ │ │ │ + 0x0000a1b4 68726561 645f6465 74616368 00707468 hread_detach.pth │ │ │ │ + 0x0000a1c4 72656164 5f6a6f69 6e005f5f 74696d65 read_join.__time │ │ │ │ + 0x0000a1d4 7266645f 73657474 696d6536 34007469 rfd_settime64.ti │ │ │ │ + 0x0000a1e4 6d657266 645f6372 65617465 00474c49 merfd_create.GLI │ │ │ │ + 0x0000a1f4 42435f32 2e38005f 5f676574 72757361 BC_2.8.__getrusa │ │ │ │ + 0x0000a204 67653634 00636c6f 636b5f67 65746370 ge64.clock_getcp │ │ │ │ + 0x0000a214 75636c6f 636b6964 00474c49 42435f32 uclockid.GLIBC_2 │ │ │ │ + 0x0000a224 2e313700 6666695f 74797065 5f646f75 .17.ffi_type_dou │ │ │ │ + 0x0000a234 626c6500 666f7065 6e363400 6666695f ble.fopen64.ffi_ │ │ │ │ + 0x0000a244 74797065 5f666c6f 61740066 66695f74 type_float.ffi_t │ │ │ │ + 0x0000a254 7970655f 73696e74 36340066 66695f74 ype_sint64.ffi_t │ │ │ │ + 0x0000a264 7970655f 73696e74 31360066 66695f74 ype_sint16.ffi_t │ │ │ │ + 0x0000a274 7970655f 73696e74 33320066 66695f74 ype_sint32.ffi_t │ │ │ │ + 0x0000a284 7970655f 75696e74 38006666 695f7479 ype_uint8.ffi_ty │ │ │ │ + 0x0000a294 70655f75 696e7436 34006666 695f7479 pe_uint64.ffi_ty │ │ │ │ + 0x0000a2a4 70655f70 6f696e74 65720066 66695f74 pe_pointer.ffi_t │ │ │ │ + 0x0000a2b4 7970655f 75696e74 31360066 66695f74 ype_uint16.ffi_t │ │ │ │ + 0x0000a2c4 7970655f 766f6964 00666669 5f747970 ype_void.ffi_typ │ │ │ │ + 0x0000a2d4 655f7569 6e743332 00666669 5f747970 e_uint32.ffi_typ │ │ │ │ + 0x0000a2e4 655f7369 6e743800 6666695f 70726570 e_sint8.ffi_prep │ │ │ │ + 0x0000a2f4 5f636c6f 73757265 5f6c6f63 004c4942 _closure_loc.LIB │ │ │ │ + 0x0000a304 4646495f 434c4f53 5552455f 382e3000 FFI_CLOSURE_8.0. │ │ │ │ + 0x0000a314 6666695f 636c6f73 7572655f 616c6c6f ffi_closure_allo │ │ │ │ + 0x0000a324 63006666 695f7072 65705f63 69660066 c.ffi_prep_cif.f │ │ │ │ + 0x0000a334 66695f63 6c6f7375 72655f66 72656500 fi_closure_free. │ │ │ │ + 0x0000a344 73747063 70790076 736e7072 696e7466 stpcpy.vsnprintf │ │ │ │ + 0x0000a354 0066636c 6f736500 7072696e 74660070 .fclose.printf.p │ │ │ │ + 0x0000a364 75747300 5f5f6374 696d6536 345f7200 uts.__ctime64_r. │ │ │ │ + 0x0000a374 5f5f7469 6d653634 005f5f6e 616e6f73 __time64.__nanos │ │ │ │ + 0x0000a384 6c656570 36340070 6f736978 5f6d656d leep64.posix_mem │ │ │ │ + 0x0000a394 616c6967 6e007374 726e6c65 6e007365 align.strnlen.se │ │ │ │ + 0x0000a3a4 746c6f63 616c6500 66707269 6e746600 tlocale.fprintf. │ │ │ │ + 0x0000a3b4 66707574 63007374 72657272 6f72005f fputc.strerror._ │ │ │ │ + 0x0000a3c4 5f69736f 6332335f 73747274 6f6c0073 _isoc23_strtol.s │ │ │ │ + 0x0000a3d4 74646572 72005f5f 69736f63 32335f73 tderr.__isoc23_s │ │ │ │ + 0x0000a3e4 7472746f 756c0073 74726475 70007374 trtoul.strdup.st │ │ │ │ + 0x0000a3f4 726e636d 70007374 72637079 00737472 rncmp.strcpy.str │ │ │ │ + 0x0000a404 6e637079 00737472 72636872 00766670 ncpy.strrchr.vfp │ │ │ │ + 0x0000a414 72696e74 66005f5f 63747970 655f625f rintf.__ctype_b_ │ │ │ │ + 0x0000a424 6c6f6300 73747274 6f640073 74646f75 loc.strtod.stdou │ │ │ │ + 0x0000a434 74006666 6c757368 00736e70 72696e74 t.fflush.snprint │ │ │ │ + 0x0000a444 66007374 72636d70 00707468 72656164 f.strcmp.pthread │ │ │ │ + 0x0000a454 5f6d7574 65785f74 72796c6f 636b0070 _mutex_trylock.p │ │ │ │ + 0x0000a464 74687265 61645f6d 75746578 5f756e6c thread_mutex_unl │ │ │ │ + 0x0000a474 6f636b00 70746872 6561645f 6d757465 ock.pthread_mute │ │ │ │ + 0x0000a484 785f6c6f 636b0061 626f7274 00726169 x_lock.abort.rai │ │ │ │ + 0x0000a494 73650066 77726974 65005f5f 676d6f6e se.fwrite.__gmon │ │ │ │ + 0x0000a4a4 5f737461 72745f5f 0071736f 7274005f _start__.qsort._ │ │ │ │ + 0x0000a4b4 5f617373 6572745f 6661696c 005f4954 _assert_fail._IT │ │ │ │ + 0x0000a4c4 4d5f6465 72656769 73746572 544d436c M_deregisterTMCl │ │ │ │ + 0x0000a4d4 6f6e6554 61626c65 005f4954 4d5f7265 oneTable._ITM_re │ │ │ │ + 0x0000a4e4 67697374 6572544d 436c6f6e 65546162 gisterTMCloneTab │ │ │ │ + 0x0000a4f4 6c650061 636f7368 66006c69 626d2e73 le.acoshf.libm.s │ │ │ │ + 0x0000a504 6f2e3600 636f7300 6174616e 6600636f o.6.cos.atanf.co │ │ │ │ + 0x0000a514 73680063 6f736600 6174616e 68006c64 sh.cosf.atanh.ld │ │ │ │ + 0x0000a524 65787000 6174616e 0073696e 636f7366 exp.atan.sincosf │ │ │ │ + 0x0000a534 00706f77 00474c49 42435f32 2e323900 .pow.GLIBC_2.29. │ │ │ │ + 0x0000a544 6c6f6732 00657870 6d310061 73696e00 log2.expm1.asin. │ │ │ │ + 0x0000a554 74616e00 6c6f6766 00474c49 42435f32 tan.logf.GLIBC_2 │ │ │ │ + 0x0000a564 2e323700 65726600 74616e66 00617369 .27.erf.tanf.asi │ │ │ │ + 0x0000a574 6e660073 696e0074 616e6800 73696e68 nf.sin.tanh.sinh │ │ │ │ + 0x0000a584 66006173 696e6800 6c6f6731 70007461 f.asinh.log1p.ta │ │ │ │ + 0x0000a594 6e686600 61636f73 66007369 6e636f73 nhf.acosf.sincos │ │ │ │ + 0x0000a5a4 00706f77 66006572 66636600 65787000 .powf.erfcf.exp. │ │ │ │ + 0x0000a5b4 65726666 0061636f 73680061 73696e68 erff.acosh.asinh │ │ │ │ + 0x0000a5c4 66006365 696c0065 78706d31 66006578 f.ceil.expm1f.ex │ │ │ │ + 0x0000a5d4 70660063 6f736866 00657266 63006c6f pf.coshf.erfc.lo │ │ │ │ + 0x0000a5e4 67317066 006c6f67 0073696e 66007369 g1pf.log.sinf.si │ │ │ │ + 0x0000a5f4 6e680061 636f7300 6174616e 6866006d nh.acos.atanhf.m │ │ │ │ + 0x0000a604 656d6370 79006d65 6d6d6f76 65006576 emcpy.memmove.ev │ │ │ │ + 0x0000a614 656e7466 6400474c 4942435f 322e3700 entfd.GLIBC_2.7. │ │ │ │ + 0x0000a624 6576656e 7466645f 77726974 65006263 eventfd_write.bc │ │ │ │ + 0x0000a634 6d70006d 656d6368 72006d65 6d636d70 mp.memchr.memcmp │ │ │ │ + 0x0000a644 00636c6f 7365005f 5f757469 6d653634 .close.__utime64 │ │ │ │ + 0x0000a654 006d656d 73657400 73707269 6e746600 .memset.sprintf. │ │ │ │ 0x0000a664 65786974 005f5f67 6d706e5f 706f7063 exit.__gmpn_popc │ │ │ │ - 0x0000a674 6f756e74 006d616c 6c6f6300 696e666c ount.malloc.infl │ │ │ │ - 0x0000a684 61746549 6e697432 5f006465 666c6174 ateInit2_.deflat │ │ │ │ - 0x0000a694 65496e69 74325f00 696e666c 61746553 eInit2_.inflateS │ │ │ │ - 0x0000a6a4 65744469 6374696f 6e617279 00646566 etDictionary.def │ │ │ │ - 0x0000a6b4 6c617465 53657444 69637469 6f6e6172 lateSetDictionar │ │ │ │ - 0x0000a6c4 7900696e 666c6174 65456e64 00667265 y.inflateEnd.fre │ │ │ │ - 0x0000a6d4 6500696e 666c6174 65006465 666c6174 e.inflate.deflat │ │ │ │ + 0x0000a674 6f756e74 00667265 65006d61 6c6c6f63 ount.free.malloc │ │ │ │ + 0x0000a684 00696e66 6c617465 496e6974 325f0064 .inflateInit2_.d │ │ │ │ + 0x0000a694 65666c61 7465496e 6974325f 00696e66 eflateInit2_.inf │ │ │ │ + 0x0000a6a4 6c617465 53657444 69637469 6f6e6172 lateSetDictionar │ │ │ │ + 0x0000a6b4 79006465 666c6174 65536574 44696374 y.deflateSetDict │ │ │ │ + 0x0000a6c4 696f6e61 72790069 6e666c61 7465456e ionary.inflateEn │ │ │ │ + 0x0000a6d4 6400696e 666c6174 65006465 666c6174 d.inflate.deflat │ │ │ │ 0x0000a6e4 65456e64 00646566 6c617465 00696e66 eEnd.deflate.inf │ │ │ │ 0x0000a6f4 6c617465 52657365 74007a6c 69625665 lateReset.zlibVe │ │ │ │ 0x0000a704 7273696f 6e006164 6c657233 32006765 rsion.adler32.ge │ │ │ │ 0x0000a714 74706964 00676574 686f7374 6e616d65 tpid.gethostname │ │ │ │ 0x0000a724 00656e64 6e657465 6e740065 6e64686f .endnetent.endho │ │ │ │ 0x0000a734 7374656e 7400656e 6470726f 746f656e stent.endprotoen │ │ │ │ 0x0000a744 7400656e 64736572 76656e74 00736574 t.endservent.set │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1843 +4,1843 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000c204 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ c214 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - bicseq r8, r3, #52, 30 @ 0xd0 │ │ │ │ + bicseq r7, r3, #36, 30 @ 0x90 │ │ │ │ │ │ │ │ 0000c218 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ - ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ - │ │ │ │ -0000c224 : │ │ │ │ - add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ - ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ - │ │ │ │ -0000c230 <__gmon_start__@plt>: │ │ │ │ - add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ -0000c23c : │ │ │ │ +0000c224 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ -0000c248 : │ │ │ │ +0000c230 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ -0000c254 : │ │ │ │ +0000c23c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ -0000c260 : │ │ │ │ +0000c248 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ -0000c26c : │ │ │ │ +0000c254 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ -0000c278 : │ │ │ │ +0000c260 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ -0000c284 : │ │ │ │ +0000c26c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ -0000c290 <__gettimeofday64@plt>: │ │ │ │ +0000c278 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ -0000c29c <__assert_fail@plt>: │ │ │ │ +0000c284 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ -0000c2a8 : │ │ │ │ +0000c290 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ -0000c2b4 : │ │ │ │ +0000c29c <__assert_fail@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ -0000c2c0 <__gmpn_popcount@plt>: │ │ │ │ +0000c2a8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ -0000c2cc : │ │ │ │ +0000c2b4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ -0000c2d8 : │ │ │ │ +0000c2c0 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ -0000c2e4 : │ │ │ │ +0000c2cc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ -0000c2f0 : │ │ │ │ +0000c2d8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ -0000c2fc : │ │ │ │ +0000c2e4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ -0000c308 : │ │ │ │ +0000c2f0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ -0000c314 : │ │ │ │ +0000c2fc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ -0000c320 : │ │ │ │ +0000c308 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ -0000c32c : │ │ │ │ +0000c314 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ -0000c338 : │ │ │ │ +0000c320 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ -0000c344 : │ │ │ │ +0000c32c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ -0000c350 : │ │ │ │ +0000c338 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ -0000c35c : │ │ │ │ +0000c344 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ -0000c368 : │ │ │ │ +0000c350 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ -0000c374 : │ │ │ │ +0000c35c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ -0000c380 : │ │ │ │ +0000c368 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ -0000c38c : │ │ │ │ +0000c374 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ -0000c398 : │ │ │ │ +0000c380 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ -0000c3a4 : │ │ │ │ +0000c38c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ -0000c3b0 : │ │ │ │ +0000c398 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ -0000c3bc : │ │ │ │ +0000c3a4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ -0000c3c8 : │ │ │ │ +0000c3b0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ -0000c3d4 : │ │ │ │ +0000c3bc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ -0000c3e0 : │ │ │ │ +0000c3c8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ -0000c3ec : │ │ │ │ +0000c3d4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ -0000c3f8 : │ │ │ │ +0000c3e0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ -0000c404 : │ │ │ │ +0000c3ec : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ -0000c410 : │ │ │ │ +0000c3f8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ -0000c41c : │ │ │ │ +0000c404 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ -0000c428 : │ │ │ │ +0000c410 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ -0000c434 : │ │ │ │ +0000c41c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ -0000c440 : │ │ │ │ +0000c428 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ -0000c44c : │ │ │ │ +0000c434 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ -0000c458 : │ │ │ │ +0000c440 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ -0000c464 : │ │ │ │ +0000c44c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ -0000c470 : │ │ │ │ +0000c458 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ -0000c47c : │ │ │ │ +0000c464 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ -0000c488 : │ │ │ │ +0000c470 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ -0000c494 : │ │ │ │ +0000c47c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ │ │ │ │ -0000c4a0 : │ │ │ │ +0000c488 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ │ │ │ │ -0000c4ac : │ │ │ │ +0000c494 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ │ │ │ │ -0000c4b8 : │ │ │ │ +0000c4a0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ │ │ │ │ -0000c4c4 : │ │ │ │ +0000c4ac : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ │ │ │ │ -0000c4d0 <__ioctl_time64@plt>: │ │ │ │ +0000c4b8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ -0000c4dc : │ │ │ │ +0000c4c4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ │ │ │ │ -0000c4e8 : │ │ │ │ +0000c4d0 <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ │ │ │ │ -0000c4f4 : │ │ │ │ +0000c4dc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ -0000c500 : │ │ │ │ +0000c4e8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ -0000c50c : │ │ │ │ +0000c4f4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ │ │ │ │ -0000c518 : │ │ │ │ +0000c500 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ │ │ │ │ -0000c524 : │ │ │ │ +0000c50c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3372]! @ 0xd2c │ │ │ │ │ │ │ │ -0000c530 : │ │ │ │ +0000c518 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3364]! @ 0xd24 │ │ │ │ │ │ │ │ -0000c53c : │ │ │ │ +0000c524 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3356]! @ 0xd1c │ │ │ │ │ │ │ │ -0000c548 : │ │ │ │ +0000c530 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3348]! @ 0xd14 │ │ │ │ │ │ │ │ -0000c554 : │ │ │ │ +0000c53c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3340]! @ 0xd0c │ │ │ │ │ │ │ │ -0000c560 <__fcntl_time64@plt>: │ │ │ │ +0000c548 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3332]! @ 0xd04 │ │ │ │ │ │ │ │ -0000c56c : │ │ │ │ +0000c554 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3324]! @ 0xcfc │ │ │ │ │ │ │ │ -0000c578 : │ │ │ │ +0000c560 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3316]! @ 0xcf4 │ │ │ │ │ │ │ │ -0000c584 <__errno_location@plt>: │ │ │ │ +0000c56c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3308]! @ 0xcec │ │ │ │ │ │ │ │ -0000c590 : │ │ │ │ +0000c578 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3300]! @ 0xce4 │ │ │ │ │ │ │ │ -0000c59c <_exit@plt>: │ │ │ │ +0000c584 <__errno_location@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3292]! @ 0xcdc │ │ │ │ │ │ │ │ -0000c5a8 : │ │ │ │ +0000c590 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3284]! @ 0xcd4 │ │ │ │ │ │ │ │ -0000c5b4 : │ │ │ │ +0000c59c <_exit@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3276]! @ 0xccc │ │ │ │ │ │ │ │ -0000c5c0 : │ │ │ │ +0000c5a8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3268]! @ 0xcc4 │ │ │ │ │ │ │ │ -0000c5cc : │ │ │ │ +0000c5b4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3260]! @ 0xcbc │ │ │ │ │ │ │ │ -0000c5d8 : │ │ │ │ +0000c5c0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3252]! @ 0xcb4 │ │ │ │ │ │ │ │ -0000c5e4 : │ │ │ │ +0000c5cc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3244]! @ 0xcac │ │ │ │ │ │ │ │ -0000c5f0 : │ │ │ │ +0000c5d8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3236]! @ 0xca4 │ │ │ │ │ │ │ │ -0000c5fc : │ │ │ │ +0000c5e4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3228]! @ 0xc9c │ │ │ │ │ │ │ │ -0000c608 : │ │ │ │ +0000c5f0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3220]! @ 0xc94 │ │ │ │ │ │ │ │ -0000c614 : │ │ │ │ +0000c5fc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3212]! @ 0xc8c │ │ │ │ │ │ │ │ -0000c620 : │ │ │ │ +0000c608 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3204]! @ 0xc84 │ │ │ │ │ │ │ │ -0000c62c : │ │ │ │ +0000c614 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3196]! @ 0xc7c │ │ │ │ │ │ │ │ -0000c638 : │ │ │ │ +0000c620 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3188]! @ 0xc74 │ │ │ │ │ │ │ │ -0000c644 : │ │ │ │ +0000c62c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3180]! @ 0xc6c │ │ │ │ │ │ │ │ -0000c650 : │ │ │ │ +0000c638 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3172]! @ 0xc64 │ │ │ │ │ │ │ │ -0000c65c : │ │ │ │ +0000c644 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3164]! @ 0xc5c │ │ │ │ │ │ │ │ -0000c668 : │ │ │ │ +0000c650 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3156]! @ 0xc54 │ │ │ │ │ │ │ │ -0000c674 : │ │ │ │ +0000c65c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3148]! @ 0xc4c │ │ │ │ │ │ │ │ -0000c680 : │ │ │ │ +0000c668 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3140]! @ 0xc44 │ │ │ │ │ │ │ │ -0000c68c : │ │ │ │ +0000c674 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3132]! @ 0xc3c │ │ │ │ │ │ │ │ -0000c698 : │ │ │ │ +0000c680 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3124]! @ 0xc34 │ │ │ │ │ │ │ │ -0000c6a4 : │ │ │ │ +0000c68c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3116]! @ 0xc2c │ │ │ │ │ │ │ │ -0000c6b0 : │ │ │ │ +0000c698 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3108]! @ 0xc24 │ │ │ │ │ │ │ │ -0000c6bc : │ │ │ │ +0000c6a4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3100]! @ 0xc1c │ │ │ │ │ │ │ │ -0000c6c8 : │ │ │ │ +0000c6b0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3092]! @ 0xc14 │ │ │ │ │ │ │ │ -0000c6d4 : │ │ │ │ +0000c6bc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3084]! @ 0xc0c │ │ │ │ │ │ │ │ -0000c6e0 : │ │ │ │ +0000c6c8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3076]! @ 0xc04 │ │ │ │ │ │ │ │ -0000c6ec : │ │ │ │ +0000c6d4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3068]! @ 0xbfc │ │ │ │ │ │ │ │ -0000c6f8 : │ │ │ │ +0000c6e0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3060]! @ 0xbf4 │ │ │ │ │ │ │ │ -0000c704 : │ │ │ │ +0000c6ec : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3052]! @ 0xbec │ │ │ │ │ │ │ │ -0000c710 : │ │ │ │ +0000c6f8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3044]! @ 0xbe4 │ │ │ │ │ │ │ │ -0000c71c : │ │ │ │ +0000c704 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3036]! @ 0xbdc │ │ │ │ │ │ │ │ -0000c728 : │ │ │ │ +0000c710 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3028]! @ 0xbd4 │ │ │ │ │ │ │ │ -0000c734 : │ │ │ │ +0000c71c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3020]! @ 0xbcc │ │ │ │ │ │ │ │ -0000c740 : │ │ │ │ +0000c728 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3012]! @ 0xbc4 │ │ │ │ │ │ │ │ -0000c74c : │ │ │ │ +0000c734 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #3004]! @ 0xbbc │ │ │ │ │ │ │ │ -0000c758 : │ │ │ │ +0000c740 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2996]! @ 0xbb4 │ │ │ │ │ │ │ │ -0000c764 : │ │ │ │ +0000c74c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2988]! @ 0xbac │ │ │ │ │ │ │ │ -0000c770 : │ │ │ │ +0000c758 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2980]! @ 0xba4 │ │ │ │ │ │ │ │ -0000c77c : │ │ │ │ +0000c764 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2972]! @ 0xb9c │ │ │ │ │ │ │ │ -0000c788 : │ │ │ │ +0000c770 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2964]! @ 0xb94 │ │ │ │ │ │ │ │ -0000c794 : │ │ │ │ +0000c77c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2956]! @ 0xb8c │ │ │ │ │ │ │ │ -0000c7a0 : │ │ │ │ +0000c788 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2948]! @ 0xb84 │ │ │ │ │ │ │ │ -0000c7ac : │ │ │ │ +0000c794 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2940]! @ 0xb7c │ │ │ │ │ │ │ │ -0000c7b8 : │ │ │ │ +0000c7a0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2932]! @ 0xb74 │ │ │ │ │ │ │ │ -0000c7c4 : │ │ │ │ +0000c7ac : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2924]! @ 0xb6c │ │ │ │ │ │ │ │ -0000c7d0 : │ │ │ │ +0000c7b8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2916]! @ 0xb64 │ │ │ │ │ │ │ │ -0000c7dc : │ │ │ │ +0000c7c4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2908]! @ 0xb5c │ │ │ │ │ │ │ │ -0000c7e8 : │ │ │ │ +0000c7d0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2900]! @ 0xb54 │ │ │ │ │ │ │ │ -0000c7f4 : │ │ │ │ +0000c7dc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2892]! @ 0xb4c │ │ │ │ │ │ │ │ -0000c800 : │ │ │ │ +0000c7e8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2884]! @ 0xb44 │ │ │ │ │ │ │ │ -0000c80c : │ │ │ │ +0000c7f4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2876]! @ 0xb3c │ │ │ │ │ │ │ │ -0000c818 : │ │ │ │ +0000c800 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2868]! @ 0xb34 │ │ │ │ │ │ │ │ -0000c824 : │ │ │ │ +0000c80c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2860]! @ 0xb2c │ │ │ │ │ │ │ │ -0000c830 : │ │ │ │ +0000c818 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2852]! @ 0xb24 │ │ │ │ │ │ │ │ -0000c83c : │ │ │ │ +0000c824 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2844]! @ 0xb1c │ │ │ │ │ │ │ │ -0000c848 : │ │ │ │ +0000c830 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2836]! @ 0xb14 │ │ │ │ │ │ │ │ -0000c854 : │ │ │ │ +0000c83c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2828]! @ 0xb0c │ │ │ │ │ │ │ │ -0000c860 : │ │ │ │ +0000c848 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2820]! @ 0xb04 │ │ │ │ │ │ │ │ -0000c86c <__utimensat64@plt>: │ │ │ │ +0000c854 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2812]! @ 0xafc │ │ │ │ │ │ │ │ -0000c878 : │ │ │ │ +0000c860 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2804]! @ 0xaf4 │ │ │ │ │ │ │ │ -0000c884 : │ │ │ │ +0000c86c <__utimensat64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2796]! @ 0xaec │ │ │ │ │ │ │ │ -0000c890 : │ │ │ │ +0000c878 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2788]! @ 0xae4 │ │ │ │ │ │ │ │ -0000c89c : │ │ │ │ +0000c884 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2780]! @ 0xadc │ │ │ │ │ │ │ │ -0000c8a8 : │ │ │ │ +0000c890 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2772]! @ 0xad4 │ │ │ │ │ │ │ │ -0000c8b4 : │ │ │ │ +0000c89c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2764]! @ 0xacc │ │ │ │ │ │ │ │ -0000c8c0 : │ │ │ │ +0000c8a8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2756]! @ 0xac4 │ │ │ │ │ │ │ │ -0000c8cc : │ │ │ │ +0000c8b4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2748]! @ 0xabc │ │ │ │ │ │ │ │ -0000c8d8 : │ │ │ │ +0000c8c0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2740]! @ 0xab4 │ │ │ │ │ │ │ │ -0000c8e4 <__lstat64_time64@plt>: │ │ │ │ +0000c8cc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2732]! @ 0xaac │ │ │ │ │ │ │ │ -0000c8f0 : │ │ │ │ +0000c8d8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2724]! @ 0xaa4 │ │ │ │ │ │ │ │ -0000c8fc : │ │ │ │ +0000c8e4 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2716]! @ 0xa9c │ │ │ │ │ │ │ │ -0000c908 : │ │ │ │ +0000c8f0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2708]! @ 0xa94 │ │ │ │ │ │ │ │ -0000c914 : │ │ │ │ +0000c8fc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2700]! @ 0xa8c │ │ │ │ │ │ │ │ -0000c920 : │ │ │ │ +0000c908 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2692]! @ 0xa84 │ │ │ │ │ │ │ │ -0000c92c : │ │ │ │ +0000c914 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ │ │ │ │ -0000c938 : │ │ │ │ +0000c920 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000c944 : │ │ │ │ +0000c92c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000c950 : │ │ │ │ +0000c938 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000c95c : │ │ │ │ +0000c944 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000c968 : │ │ │ │ +0000c950 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000c974 : │ │ │ │ +0000c95c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000c980 : │ │ │ │ +0000c968 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000c98c : │ │ │ │ +0000c974 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000c998 : │ │ │ │ +0000c980 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000c9a4 : │ │ │ │ +0000c98c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000c9b0 : │ │ │ │ +0000c998 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000c9bc : │ │ │ │ +0000c9a4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000c9c8 : │ │ │ │ +0000c9b0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000c9d4 : │ │ │ │ +0000c9bc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000c9e0 <__clock_getres64@plt>: │ │ │ │ +0000c9c8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000c9ec <__clock_gettime64@plt>: │ │ │ │ +0000c9d4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000c9f8 : │ │ │ │ +0000c9e0 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000ca04 <__localtime64_r@plt>: │ │ │ │ +0000c9ec <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000ca10 : │ │ │ │ +0000c9f8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000ca1c : │ │ │ │ +0000ca04 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000ca28 : │ │ │ │ +0000ca10 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000ca34 : │ │ │ │ +0000ca1c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000ca40 : │ │ │ │ +0000ca28 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000ca4c : │ │ │ │ +0000ca34 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000ca58 : │ │ │ │ +0000ca40 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000ca64 : │ │ │ │ +0000ca4c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ -0000ca70 : │ │ │ │ +0000ca58 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ -0000ca7c : │ │ │ │ +0000ca64 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ -0000ca88 : │ │ │ │ +0000ca70 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ -0000ca94 : │ │ │ │ +0000ca7c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ -0000caa0 : │ │ │ │ +0000ca88 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ -0000caac : │ │ │ │ +0000ca94 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ -0000cab8 : │ │ │ │ +0000caa0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ -0000cac4 <__stat64_time64@plt>: │ │ │ │ +0000caac : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ -0000cad0 <__fstat64_time64@plt>: │ │ │ │ +0000cab8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ -0000cadc : │ │ │ │ +0000cac4 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ -0000cae8 : │ │ │ │ +0000cad0 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ -0000caf4 : │ │ │ │ +0000cadc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ -0000cb00 : │ │ │ │ +0000cae8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ -0000cb0c : │ │ │ │ +0000caf4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ -0000cb18 : │ │ │ │ +0000cb00 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ -0000cb24 : │ │ │ │ +0000cb0c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ -0000cb30 : │ │ │ │ +0000cb18 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ -0000cb3c : │ │ │ │ +0000cb24 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ -0000cb48 : │ │ │ │ +0000cb30 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ -0000cb54 : │ │ │ │ +0000cb3c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ -0000cb60 : │ │ │ │ +0000cb48 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ -0000cb6c : │ │ │ │ +0000cb54 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ -0000cb78 : │ │ │ │ +0000cb60 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ -0000cb84 : │ │ │ │ +0000cb6c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ -0000cb90 : │ │ │ │ +0000cb78 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ -0000cb9c : │ │ │ │ +0000cb84 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ -0000cba8 : │ │ │ │ +0000cb90 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ -0000cbb4 : │ │ │ │ +0000cb9c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ -0000cbc0 : │ │ │ │ +0000cba8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ -0000cbcc : │ │ │ │ +0000cbb4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ -0000cbd8 : │ │ │ │ +0000cbc0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ -0000cbe4 : │ │ │ │ +0000cbcc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ -0000cbf0 : │ │ │ │ +0000cbd8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ -0000cbfc : │ │ │ │ +0000cbe4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ -0000cc08 : │ │ │ │ +0000cbf0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ -0000cc14 : │ │ │ │ +0000cbfc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ -0000cc20 <__utime64@plt>: │ │ │ │ +0000cc08 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ -0000cc2c : │ │ │ │ +0000cc14 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ -0000cc38 : │ │ │ │ +0000cc20 <__utime64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ -0000cc44 : │ │ │ │ +0000cc2c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ -0000cc50 : │ │ │ │ +0000cc38 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ -0000cc5c : │ │ │ │ +0000cc44 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ -0000cc68 : │ │ │ │ +0000cc50 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ -0000cc74 : │ │ │ │ +0000cc5c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ -0000cc80 <__xpg_strerror_r@plt>: │ │ │ │ +0000cc68 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ -0000cc8c : │ │ │ │ +0000cc74 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ -0000cc98 : │ │ │ │ +0000cc80 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ -0000cca4 : │ │ │ │ +0000cc8c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ -0000ccb0 : │ │ │ │ +0000cc98 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ -0000ccbc : │ │ │ │ +0000cca4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ -0000ccc8 <__gmpn_rshift@plt>: │ │ │ │ +0000ccb0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ -0000ccd4 <__gmpn_lshift@plt>: │ │ │ │ +0000ccbc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ -0000cce0 <__gmpz_get_d@plt>: │ │ │ │ +0000ccc8 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ -0000ccec <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000ccd4 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -0000ccf8 : │ │ │ │ +0000cce0 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -0000cd04 <__gmpn_gcd_1@plt>: │ │ │ │ +0000ccec <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000cd10 <__gmpz_init@plt>: │ │ │ │ +0000ccf8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -0000cd1c <__gmpz_gcd@plt>: │ │ │ │ +0000cd04 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -0000cd28 <__gmpz_clear@plt>: │ │ │ │ +0000cd10 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -0000cd34 <__gmpz_gcdext@plt>: │ │ │ │ +0000cd1c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -0000cd40 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000cd28 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -0000cd4c <__gmpz_sizeinbase@plt>: │ │ │ │ +0000cd34 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -0000cd58 <__gmpz_export@plt>: │ │ │ │ +0000cd40 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -0000cd64 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000cd4c <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -0000cd70 <__gmpz_nextprime@plt>: │ │ │ │ +0000cd58 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -0000cd7c <__gmpz_powm@plt>: │ │ │ │ +0000cd64 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -0000cd88 <__gmpz_powm_sec@plt>: │ │ │ │ +0000cd70 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -0000cd94 <__gmpz_invert@plt>: │ │ │ │ +0000cd7c <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000cda0 <__gmpn_and_n@plt>: │ │ │ │ +0000cd88 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -0000cdac <__gmpn_andn_n@plt>: │ │ │ │ +0000cd94 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -0000cdb8 <__gmpn_ior_n@plt>: │ │ │ │ +0000cda0 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -0000cdc4 <__gmpn_xor_n@plt>: │ │ │ │ +0000cdac <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000cdd0 <__gmpn_cmp@plt>: │ │ │ │ +0000cdb8 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -0000cddc <__gmpn_divrem_1@plt>: │ │ │ │ +0000cdc4 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -0000cde8 <__gmpn_add@plt>: │ │ │ │ +0000cdd0 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ -0000cdf4 <__gmpn_sub@plt>: │ │ │ │ +0000cddc <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ -0000ce00 <__gmpn_mod_1@plt>: │ │ │ │ +0000cde8 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ -0000ce0c <__gmpn_add_1@plt>: │ │ │ │ +0000cdf4 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ -0000ce18 <__gmpn_sub_1@plt>: │ │ │ │ +0000ce00 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ -0000ce24 <__gmpn_mul_1@plt>: │ │ │ │ +0000ce0c <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ -0000ce30 <__gmpn_mul@plt>: │ │ │ │ +0000ce18 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ -0000ce3c : │ │ │ │ +0000ce24 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ -0000ce48 : │ │ │ │ +0000ce30 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ -0000ce54 : │ │ │ │ +0000ce3c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ -0000ce60 : │ │ │ │ +0000ce48 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ -0000ce6c : │ │ │ │ +0000ce54 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000ce78 : │ │ │ │ +0000ce60 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000ce84 : │ │ │ │ +0000ce6c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000ce90 <__ctype_b_loc@plt>: │ │ │ │ +0000ce78 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ -0000ce9c : │ │ │ │ +0000ce84 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ -0000cea8 : │ │ │ │ +0000ce90 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ -0000ceb4 : │ │ │ │ +0000ce9c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ -0000cec0 : │ │ │ │ +0000cea8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ -0000cecc <__isoc23_strtol@plt>: │ │ │ │ +0000ceb4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ -0000ced8 : │ │ │ │ +0000cec0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ -0000cee4 <__isoc23_strtoul@plt>: │ │ │ │ +0000cecc <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ -0000cef0 : │ │ │ │ +0000ced8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ -0000cefc : │ │ │ │ +0000cee4 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ -0000cf08 : │ │ │ │ +0000cef0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ -0000cf14 : │ │ │ │ +0000cefc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ -0000cf20 : │ │ │ │ +0000cf08 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ -0000cf2c : │ │ │ │ +0000cf14 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ -0000cf38 : │ │ │ │ +0000cf20 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ -0000cf44 : │ │ │ │ +0000cf2c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ -0000cf50 : │ │ │ │ +0000cf38 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ -0000cf5c : │ │ │ │ +0000cf44 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ -0000cf68 <__nanosleep64@plt>: │ │ │ │ +0000cf50 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ -0000cf74 <__time64@plt>: │ │ │ │ +0000cf5c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ -0000cf80 <__ctime64_r@plt>: │ │ │ │ +0000cf68 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ -0000cf8c : │ │ │ │ +0000cf74 <__time64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ -0000cf98 : │ │ │ │ +0000cf80 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ -0000cfa4 : │ │ │ │ +0000cf8c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000cfb0 : │ │ │ │ +0000cf98 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000cfbc : │ │ │ │ +0000cfa4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000cfc8 : │ │ │ │ +0000cfb0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000cfd4 : │ │ │ │ +0000cfbc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000cfe0 : │ │ │ │ +0000cfc8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000cfec : │ │ │ │ +0000cfd4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000cff8 : │ │ │ │ +0000cfe0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000d004 : │ │ │ │ +0000cfec : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000d010 : │ │ │ │ +0000cff8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000d01c : │ │ │ │ +0000d004 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000d028 <__getrusage64@plt>: │ │ │ │ +0000d010 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000d034 : │ │ │ │ +0000d01c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000d040 <__timerfd_settime64@plt>: │ │ │ │ +0000d028 <__getrusage64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000d04c : │ │ │ │ +0000d034 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000d058 : │ │ │ │ +0000d040 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000d064 : │ │ │ │ +0000d04c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000d070 : │ │ │ │ +0000d058 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000d07c : │ │ │ │ +0000d064 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000d088 : │ │ │ │ +0000d070 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000d094 : │ │ │ │ +0000d07c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000d0a0 : │ │ │ │ +0000d088 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000d0ac : │ │ │ │ +0000d094 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000d0b8 : │ │ │ │ +0000d0a0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000d0c4 : │ │ │ │ +0000d0ac : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000d0d0 : │ │ │ │ +0000d0b8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000d0dc : │ │ │ │ +0000d0c4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ -0000d0e8 : │ │ │ │ +0000d0d0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ -0000d0f4 : │ │ │ │ +0000d0dc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ -0000d100 : │ │ │ │ +0000d0e8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ -0000d10c : │ │ │ │ +0000d0f4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ -0000d118 : │ │ │ │ +0000d100 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ -0000d124 : │ │ │ │ +0000d10c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ -0000d130 : │ │ │ │ +0000d118 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ -0000d13c : │ │ │ │ +0000d124 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ -0000d148 : │ │ │ │ +0000d130 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ -0000d154 <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000d13c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ -0000d160 : │ │ │ │ +0000d148 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ -0000d16c : │ │ │ │ +0000d154 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ -0000d178 : │ │ │ │ +0000d160 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ -0000d184 : │ │ │ │ +0000d16c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ -0000d190 : │ │ │ │ +0000d178 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ -0000d19c : │ │ │ │ +0000d184 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ -0000d1a8 : │ │ │ │ +0000d190 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ -0000d1b4 : │ │ │ │ +0000d19c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ -0000d1c0 : │ │ │ │ +0000d1a8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ -0000d1cc : │ │ │ │ +0000d1b4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ -0000d1d8 : │ │ │ │ +0000d1c0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ -0000d1e4 : │ │ │ │ +0000d1cc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ -0000d1f0 : │ │ │ │ +0000d1d8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ -0000d1fc : │ │ │ │ +0000d1e4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ -0000d208 : │ │ │ │ +0000d1f0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ -0000d214 : │ │ │ │ +0000d1fc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ -0000d220 : │ │ │ │ +0000d208 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ -0000d22c : │ │ │ │ +0000d214 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ -0000d238 : │ │ │ │ +0000d220 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ -0000d244 : │ │ │ │ +0000d22c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ -0000d250 : │ │ │ │ +0000d238 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ -0000d25c : │ │ │ │ +0000d244 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ -0000d268 : │ │ │ │ +0000d250 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ -0000d274 : │ │ │ │ +0000d25c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ -0000d280 : │ │ │ │ +0000d268 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ -0000d28c : │ │ │ │ +0000d274 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ -0000d298 : │ │ │ │ +0000d280 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ -0000d2a4 : │ │ │ │ +0000d28c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ -0000d2b0 <__isoc23_sscanf@plt>: │ │ │ │ +0000d298 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ -0000d2bc : │ │ │ │ +0000d2a4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ -0000d2c8 : │ │ │ │ +0000d2b0 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ -0000d2d4 : │ │ │ │ +0000d2bc : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ -0000d2e0 : │ │ │ │ +0000d2c8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ -0000d2ec : │ │ │ │ +0000d2d4 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ -0000d2f8 : │ │ │ │ +0000d2e0 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ -0000d304 : │ │ │ │ +0000d2ec : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ -0000d310 : │ │ │ │ +0000d2f8 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ -0000d31c : │ │ │ │ +0000d304 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ -0000d328 : │ │ │ │ +0000d310 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ -0000d334 : │ │ │ │ +0000d31c : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ -0000d340 <__cxa_atexit@plt>: │ │ │ │ +0000d328 : │ │ │ │ add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ - add ip, ip, #56, 20 @ 0x38000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ + │ │ │ │ +0000d334 : │ │ │ │ + add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ + ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ + │ │ │ │ +0000d340 <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #63963136 @ 0x3d00000 │ │ │ │ + add ip, ip, #225280 @ 0x37000 │ │ │ │ + ldr pc, [ip, #948]! @ 0x3b4 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq d3e4 <__cxa_atexit@plt+0xa4> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne d3b0 <__cxa_atexit@plt+0x70> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne d3c0 <__cxa_atexit@plt+0x80> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq d3e4 <__cxa_atexit@plt+0xa4> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d528 <__cxa_atexit@plt+0x1e8> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 401de0 <__cxa_atexit@plt+0x3f4aa0> │ │ │ │ + bl 3fd190 <__cxa_atexit@plt+0x3efe50> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d45c <__cxa_atexit@plt+0x11c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d76c <__cxa_atexit@plt+0x42c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 401de8 <__cxa_atexit@plt+0x3f4aa8> │ │ │ │ + bl 3fd198 <__cxa_atexit@plt+0x3efe58> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d6f0 <__cxa_atexit@plt+0x3b0> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 401de0 <__cxa_atexit@plt+0x3f4aa0> │ │ │ │ + bl 3fd190 <__cxa_atexit@plt+0x3efe50> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b d624 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne d78c <__cxa_atexit@plt+0x44c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 401de8 <__cxa_atexit@plt+0x3f4aa8> │ │ │ │ + bl 3fd198 <__cxa_atexit@plt+0x3efe58> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b d624 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r1, [pc, #72] @ d7bc <__cxa_atexit@plt+0x47c> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ d7c0 <__cxa_atexit@plt+0x480> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bl 401df8 <__cxa_atexit@plt+0x3f4ab8> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bl 3fd1a8 <__cxa_atexit@plt+0x3efe68> │ │ │ │ ldr r1, [pc, #48] @ d7c4 <__cxa_atexit@plt+0x484> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ d7c8 <__cxa_atexit@plt+0x488> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r7, r3, #220, 26 @ 0x3700 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r6, r3, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - bicseq sl, r3, #80, 12 @ 0x5000000 │ │ │ │ + bicseq r9, r3, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - bicseq sl, r3, #136, 8 @ 0x88000000 │ │ │ │ - orreq sp, r5, #248, 2 @ 0x3e │ │ │ │ - orreq r7, r5, #248, 20 @ 0xf8000 │ │ │ │ - orreq sp, r5, #216, 2 @ 0x36 │ │ │ │ - orreq r7, r5, #216, 20 @ 0xd8000 │ │ │ │ + bicseq r9, r3, #72, 8 @ 0x48000000 │ │ │ │ + orreq r8, r6, #200, 22 @ 0x32000 │ │ │ │ + orreq r3, r6, #200, 8 @ 0xc8000000 │ │ │ │ + orreq r8, r6, #168, 22 @ 0x2a000 │ │ │ │ + orreq r3, r6, #168, 8 @ 0xa8000000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ dd20 <__cxa_atexit@plt+0x9e0> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs d8d0 <__cxa_atexit@plt+0x590> │ │ │ │ ldr sl, [pc, #1336] @ dd24 <__cxa_atexit@plt+0x9e4> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq d898 <__cxa_atexit@plt+0x558> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne d864 <__cxa_atexit@plt+0x524> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne d874 <__cxa_atexit@plt+0x534> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq d990 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi d810 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq d98c <__cxa_atexit@plt+0x64c> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne d958 <__cxa_atexit@plt+0x618> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne d944 <__cxa_atexit@plt+0x604> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi d810 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b d990 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq dce4 <__cxa_atexit@plt+0x9a4> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq da58 <__cxa_atexit@plt+0x718> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne da24 <__cxa_atexit@plt+0x6e4> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne da34 <__cxa_atexit@plt+0x6f4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b db18 <__cxa_atexit@plt+0x7d8> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne dae0 <__cxa_atexit@plt+0x7a0> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne dacc <__cxa_atexit@plt+0x78c> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b db18 <__cxa_atexit@plt+0x7d8> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq dc80 <__cxa_atexit@plt+0x940> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 401de0 <__cxa_atexit@plt+0x3f4aa0> │ │ │ │ + bl 3fd190 <__cxa_atexit@plt+0x3efe50> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b db9c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl ce3c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne dd04 <__cxa_atexit@plt+0x9c4> │ │ │ │ mov r0, #16 │ │ │ │ - bl 401de8 <__cxa_atexit@plt+0x3f4aa8> │ │ │ │ + bl 3fd198 <__cxa_atexit@plt+0x3efe58> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b db9c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b da04 <__cxa_atexit@plt+0x6c4> │ │ │ │ ldr r0, [pc, #56] @ dd34 <__cxa_atexit@plt+0x9f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bl 401df8 <__cxa_atexit@plt+0x3f4ab8> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bl 3fd1a8 <__cxa_atexit@plt+0x3efe68> │ │ │ │ ldr r1, [pc, #44] @ dd38 <__cxa_atexit@plt+0x9f8> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ dd3c <__cxa_atexit@plt+0x9fc> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r7, r3, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0x03a5c5d2 │ │ │ │ - bicseq sl, r3, #100, 4 @ 0x40000006 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r6, r3, #84, 18 @ 0x150000 │ │ │ │ + @ instruction: 0x03a5c4d2 │ │ │ │ + bicseq r9, r3, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - orreq ip, r5, #212, 24 @ 0xd400 │ │ │ │ - orreq ip, r5, #96, 24 @ 0x6000 │ │ │ │ - orreq r7, r5, #96, 10 @ 0x18000000 │ │ │ │ + orreq r8, r6, #164, 12 @ 0xa400000 │ │ │ │ + orreq r8, r6, #48, 12 @ 0x3000000 │ │ │ │ + orreq r2, r6, #48, 30 @ 0xc0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ e7bc <__cxa_atexit@plt+0x147c> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ e7c0 <__cxa_atexit@plt+0x1480> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi e658 <__cxa_atexit@plt+0x1318> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e00 <__cxa_atexit@plt+0x3f4ac0> │ │ │ │ + bl 3fd1b0 <__cxa_atexit@plt+0x3efe70> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne df6c <__cxa_atexit@plt+0xc2c> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne e084 <__cxa_atexit@plt+0xd44> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b dfac <__cxa_atexit@plt+0xc6c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e00 <__cxa_atexit@plt+0x3f4ac0> │ │ │ │ + bl 3fd1b0 <__cxa_atexit@plt+0x3efe70> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc e128 <__cxa_atexit@plt+0xde8> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi e164 <__cxa_atexit@plt+0xe24> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e08 <__cxa_atexit@plt+0x3f4ac8> │ │ │ │ + bl 3fd1b8 <__cxa_atexit@plt+0x3efe78> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 401e10 <__cxa_atexit@plt+0x3f4ad0> │ │ │ │ + bl 3fd1c0 <__cxa_atexit@plt+0x3efe80> │ │ │ │ cmp r0, #0 │ │ │ │ bne e610 <__cxa_atexit@plt+0x12d0> │ │ │ │ mov r5, #0 │ │ │ │ b de6c <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne e1f0 <__cxa_atexit@plt+0xeb0> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne e1d8 <__cxa_atexit@plt+0xe98> │ │ │ │ dmb ish │ │ │ │ b dea4 <__cxa_atexit@plt+0xb64> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e18 <__cxa_atexit@plt+0x3f4ad8> │ │ │ │ + bl 3fd1c8 <__cxa_atexit@plt+0x3efe88> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e18 <__cxa_atexit@plt+0x3f4ad8> │ │ │ │ + bl 3fd1c8 <__cxa_atexit@plt+0x3efe88> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e00 <__cxa_atexit@plt+0x3f4ac0> │ │ │ │ + bl 3fd1b0 <__cxa_atexit@plt+0x3efe70> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e00 <__cxa_atexit@plt+0x3f4ac0> │ │ │ │ + bl 3fd1b0 <__cxa_atexit@plt+0x3efe70> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e18 <__cxa_atexit@plt+0x3f4ad8> │ │ │ │ + bl 3fd1c8 <__cxa_atexit@plt+0x3efe88> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi e2c8 <__cxa_atexit@plt+0xf88> │ │ │ │ b e148 <__cxa_atexit@plt+0xe08> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e18 <__cxa_atexit@plt+0x3f4ad8> │ │ │ │ + bl 3fd1c8 <__cxa_atexit@plt+0x3efe88> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e20 <__cxa_atexit@plt+0x3f4ae0> │ │ │ │ + bl 3fd1d0 <__cxa_atexit@plt+0x3efe90> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d7cc <__cxa_atexit@plt+0x48c> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b de3c <__cxa_atexit@plt+0xafc> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e28 <__cxa_atexit@plt+0x3f4ae8> │ │ │ │ + bl 3fd1d8 <__cxa_atexit@plt+0x3efe98> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [pc, #1148] @ e7f4 <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl d7cc <__cxa_atexit@plt+0x48c> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi e418 <__cxa_atexit@plt+0x10d8> │ │ │ │ b e148 <__cxa_atexit@plt+0xe08> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl d350 <__cxa_atexit@plt+0x10> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl d350 <__cxa_atexit@plt+0x10> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl d7cc <__cxa_atexit@plt+0x48c> │ │ │ │ b de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq de54 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b e070 <__cxa_atexit@plt+0xd30> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b de3c <__cxa_atexit@plt+0xafc> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 401e10 <__cxa_atexit@plt+0x3f4ad0> │ │ │ │ + bl 3fd1c0 <__cxa_atexit@plt+0x3efe80> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e00 <__cxa_atexit@plt+0x3f4ac0> │ │ │ │ + bl 3fd1b0 <__cxa_atexit@plt+0x3efe70> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e58c <__cxa_atexit@plt+0x124c> │ │ │ │ b e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 401e10 <__cxa_atexit@plt+0x3f4ad0> │ │ │ │ + bl 3fd1c0 <__cxa_atexit@plt+0x3efe80> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 401e18 <__cxa_atexit@plt+0x3f4ad8> │ │ │ │ + bl 3fd1c8 <__cxa_atexit@plt+0x3efe88> │ │ │ │ b e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 401e10 <__cxa_atexit@plt+0x3f4ad0> │ │ │ │ + bl 3fd1c0 <__cxa_atexit@plt+0x3efe80> │ │ │ │ cmp r0, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ b e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi e620 <__cxa_atexit@plt+0x12e0> │ │ │ │ b e1c8 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r0, [pc, #424] @ e7f8 <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r0, [pc, #412] @ e7fc <__cxa_atexit@plt+0x14bc> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r3, [pc, #396] @ e800 <__cxa_atexit@plt+0x14c0> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq e674 <__cxa_atexit@plt+0x1334> │ │ │ │ mov r7, r4 │ │ │ │ b dd84 <__cxa_atexit@plt+0xa44> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b dd84 <__cxa_atexit@plt+0xa44> │ │ │ │ tst r2, #4 │ │ │ │ bne dea4 <__cxa_atexit@plt+0xb64> │ │ │ │ ldr r0, [pc, #336] @ e804 <__cxa_atexit@plt+0x14c4> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b e710 <__cxa_atexit@plt+0x13d0> │ │ │ │ ldr r1, [pc, #132] @ e814 <__cxa_atexit@plt+0x14d4> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ e818 <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r1, [pc, #112] @ e81c <__cxa_atexit@plt+0x14dc> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ e820 <__cxa_atexit@plt+0x14e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r7, r3, #236, 6 @ 0xb0000003 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r6, r3, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0x03a5c088 │ │ │ │ + @ instruction: 0x03a5bf88 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0x03a5bfb0 │ │ │ │ - bicseq r9, r3, #236, 18 @ 0x3b0000 │ │ │ │ - bicseq sp, r2, #40, 2 │ │ │ │ - bicseq r9, r3, #60, 20 @ 0x3c000 │ │ │ │ - bicseq r9, r3, #24, 20 @ 0x18000 │ │ │ │ - bicseq r9, r3, #204, 18 @ 0x330000 │ │ │ │ - bicseq r9, r3, #176, 18 @ 0x2c0000 │ │ │ │ - bicseq r9, r3, #88, 16 @ 0x580000 │ │ │ │ - bicseq ip, r2, #200, 30 @ 0x320 │ │ │ │ - bicseq r9, r3, #24, 16 @ 0x180000 │ │ │ │ - bicseq ip, r2, #240, 24 @ 0xf000 │ │ │ │ - orreq ip, r5, #180, 6 @ 0xd0000002 │ │ │ │ - orreq ip, r5, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0x03a5beb0 │ │ │ │ + bicseq r8, r3, #172, 18 @ 0x2b0000 │ │ │ │ + bicseq ip, r2, #24, 2 │ │ │ │ + bicseq r8, r3, #252, 18 @ 0x3f0000 │ │ │ │ + bicseq r8, r3, #216, 18 @ 0x360000 │ │ │ │ + bicseq r8, r3, #140, 18 @ 0x230000 │ │ │ │ + bicseq r8, r3, #112, 18 @ 0x1c0000 │ │ │ │ + bicseq r8, r3, #24, 16 @ 0x180000 │ │ │ │ + bicseq fp, r2, #184, 30 @ 0x2e0 │ │ │ │ + bicseq r8, r3, #216, 14 @ 0x3600000 │ │ │ │ + bicseq fp, r2, #224, 24 @ 0xe000 │ │ │ │ + orreq r7, r6, #132, 26 @ 0x2100 │ │ │ │ + orreq r7, r6, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - orreq ip, r5, #128, 6 │ │ │ │ - bicseq r9, r3, #136, 4 @ 0x80000008 │ │ │ │ - bicseq r9, r3, #108, 4 @ 0xc0000006 │ │ │ │ - bicseq r9, r3, #52, 4 @ 0x40000003 │ │ │ │ - orreq ip, r5, #220, 2 @ 0x37 │ │ │ │ - orreq r6, r5, #220, 20 @ 0xdc000 │ │ │ │ - orreq ip, r5, #196, 2 @ 0x31 │ │ │ │ - orreq r6, r5, #228, 20 @ 0xe4000 │ │ │ │ + orreq r7, r6, #80, 26 @ 0x1400 │ │ │ │ + bicseq r8, r3, #72, 4 @ 0x80000004 │ │ │ │ + bicseq r8, r3, #44, 4 @ 0xc0000002 │ │ │ │ + bicseq r8, r3, #244, 2 @ 0x3d │ │ │ │ + orreq r7, r6, #172, 22 @ 0x2b000 │ │ │ │ + orreq r2, r6, #172, 8 @ 0xac000000 │ │ │ │ + orreq r7, r6, #148, 22 @ 0x25000 │ │ │ │ + orreq r2, r6, #180, 8 @ 0xb4000000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 401e30 <__cxa_atexit@plt+0x3f4af0> │ │ │ │ + bl 3fd1e0 <__cxa_atexit@plt+0x3efea0> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq ea28 <__cxa_atexit@plt+0x16e8> │ │ │ │ ldr r5, [pc, #944] @ ec00 <__cxa_atexit@plt+0x18c0> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl ce3c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne eb5c <__cxa_atexit@plt+0x181c> │ │ │ │ mov r0, fp │ │ │ │ - bl 401e38 <__cxa_atexit@plt+0x3f4af8> │ │ │ │ + bl 3fd1e8 <__cxa_atexit@plt+0x3efea8> │ │ │ │ mov r0, r5 │ │ │ │ bl ce48 │ │ │ │ cmp r0, #0 │ │ │ │ bne eb44 <__cxa_atexit@plt+0x1804> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 401dd8 <__cxa_atexit@plt+0x3f4a98> │ │ │ │ + bl 3fd188 <__cxa_atexit@plt+0x3efe48> │ │ │ │ cmp fp, r7 │ │ │ │ bhi ea5c <__cxa_atexit@plt+0x171c> │ │ │ │ b ea14 <__cxa_atexit@plt+0x16d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl dd40 <__cxa_atexit@plt+0xa00> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ ec08 <__cxa_atexit@plt+0x18c8> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl ce3c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne ebb8 <__cxa_atexit@plt+0x1878> │ │ │ │ mov r0, r7 │ │ │ │ - bl 401e38 <__cxa_atexit@plt+0x3f4af8> │ │ │ │ + bl 3fd1e8 <__cxa_atexit@plt+0x3efea8> │ │ │ │ mov r0, fp │ │ │ │ bl ce48 │ │ │ │ cmp r0, #0 │ │ │ │ beq ea14 <__cxa_atexit@plt+0x16d4> │ │ │ │ ldr r1, [pc, #252] @ ec0c <__cxa_atexit@plt+0x18cc> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ ec10 <__cxa_atexit@plt+0x18d0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b e9fc <__cxa_atexit@plt+0x16bc> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 401e08 <__cxa_atexit@plt+0x3f4ac8> │ │ │ │ + bl 3fd1b8 <__cxa_atexit@plt+0x3efe78> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b ea4c <__cxa_atexit@plt+0x170c> │ │ │ │ ldr r1, [pc, #200] @ ec14 <__cxa_atexit@plt+0x18d4> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ ec18 <__cxa_atexit@plt+0x18d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r1, [pc, #184] @ ec1c <__cxa_atexit@plt+0x18dc> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ ec20 <__cxa_atexit@plt+0x18e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b e9d8 <__cxa_atexit@plt+0x1698> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401e40 <__cxa_atexit@plt+0x3f4b00> │ │ │ │ + b 3fd1f0 <__cxa_atexit@plt+0x3efeb0> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne e9bc <__cxa_atexit@plt+0x167c> │ │ │ │ b eb24 <__cxa_atexit@plt+0x17e4> │ │ │ │ ldr r1, [pc, #100] @ ec24 <__cxa_atexit@plt+0x18e4> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ ec28 <__cxa_atexit@plt+0x18e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r1, [pc, #84] @ ec2c <__cxa_atexit@plt+0x18ec> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ ec30 <__cxa_atexit@plt+0x18f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r1, [pc, #68] @ ec34 <__cxa_atexit@plt+0x18f4> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ ec38 <__cxa_atexit@plt+0x18f8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r9, r3, #8, 4 @ 0x80000000 │ │ │ │ - bicseq r9, r3, #80, 2 │ │ │ │ - bicseq r8, r3, #136, 30 @ 0x220 │ │ │ │ - orreq fp, r5, #96, 28 @ 0x600 │ │ │ │ - orreq r6, r5, #128, 14 @ 0x2000000 │ │ │ │ - orreq fp, r5, #36, 28 @ 0x240 │ │ │ │ - orreq r6, r5, #68, 14 @ 0x1100000 │ │ │ │ - orreq fp, r5, #12, 28 @ 0xc0 │ │ │ │ - orreq r6, r5, #12, 14 @ 0x300000 │ │ │ │ - orreq fp, r5, #176, 26 @ 0x2c00 │ │ │ │ - orreq r6, r5, #176, 12 @ 0xb000000 │ │ │ │ - orreq fp, r5, #152, 26 @ 0x2600 │ │ │ │ - orreq r6, r5, #184, 12 @ 0xb800000 │ │ │ │ - orreq fp, r5, #128, 26 @ 0x2000 │ │ │ │ - orreq r6, r5, #128, 12 @ 0x8000000 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r8, r3, #200, 2 @ 0x32 │ │ │ │ + bicseq r8, r3, #16, 2 │ │ │ │ + bicseq r7, r3, #72, 30 @ 0x120 │ │ │ │ + orreq r7, r6, #48, 16 @ 0x300000 │ │ │ │ + orreq r2, r6, #80, 2 │ │ │ │ + orreq r7, r6, #244, 14 @ 0x3d00000 │ │ │ │ + orreq r2, r6, #20, 2 │ │ │ │ + orreq r7, r6, #220, 14 @ 0x3700000 │ │ │ │ + orreq r2, r6, #220 @ 0xdc │ │ │ │ + orreq r7, r6, #128, 14 @ 0x2000000 │ │ │ │ + orreq r2, r6, #128 @ 0x80 │ │ │ │ + orreq r7, r6, #104, 14 @ 0x1a00000 │ │ │ │ + orreq r2, r6, #136 @ 0x88 │ │ │ │ + orreq r7, r6, #80, 14 @ 0x1400000 │ │ │ │ + orreq r2, r6, #80 @ 0x50 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ ef18 <__cxa_atexit@plt+0x1bd8> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq ee38 <__cxa_atexit@plt+0x1af8> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne ec90 <__cxa_atexit@plt+0x1950> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne ee58 <__cxa_atexit@plt+0x1b18> │ │ │ │ - bl 401e48 <__cxa_atexit@plt+0x3f4b08> │ │ │ │ + bl 3fd1f8 <__cxa_atexit@plt+0x3efeb8> │ │ │ │ b ee24 <__cxa_atexit@plt+0x1ae4> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -1778,19 +1778,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ add r2, r2, #7 │ │ │ │ clz r2, r2 │ │ │ │ rsb r2, r2, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b ede8 <__cxa_atexit@plt+0x1aa8> │ │ │ │ - bicseq r8, r3, #168, 24 @ 0xa800 │ │ │ │ - bicseq ip, r2, #4, 8 @ 0x4000000 │ │ │ │ - bicseq r8, r3, #160, 24 @ 0xa000 │ │ │ │ - bicseq r8, r3, #136, 24 @ 0x8800 │ │ │ │ - bicseq r8, r3, #200, 20 @ 0xc8000 │ │ │ │ + bicseq r7, r3, #104, 24 @ 0x6800 │ │ │ │ + bicseq fp, r2, #244, 6 @ 0xd0000003 │ │ │ │ + bicseq r7, r3, #96, 24 @ 0x6000 │ │ │ │ + bicseq r7, r3, #72, 24 @ 0x4800 │ │ │ │ + bicseq r7, r3, #136, 20 @ 0x88000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ f0d0 <__cxa_atexit@plt+0x1d90> │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -1888,15 +1888,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi f070 <__cxa_atexit@plt+0x1d30> │ │ │ │ b efd0 <__cxa_atexit@plt+0x1c90> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b ef8c <__cxa_atexit@plt+0x1c4c> │ │ │ │ - bicseq r6, r3, #248, 2 @ 0x3e │ │ │ │ + bicseq r5, r3, #232, 2 @ 0x3a │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ f120 <__cxa_atexit@plt+0x1de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1908,15 +1908,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - bicseq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ + bicseq r6, r3, #168, 14 @ 0x2a00000 │ │ │ │ ldr r3, [pc, #64] @ f16c <__cxa_atexit@plt+0x1e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -1927,15 +1927,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - bicseq r7, r3, #156, 14 @ 0x2700000 │ │ │ │ + bicseq r6, r3, #92, 14 @ 0x1700000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ fc60 <__cxa_atexit@plt+0x2920> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ fc64 <__cxa_atexit@plt+0x2924> │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 401e50 <__cxa_atexit@plt+0x3f4b10> │ │ │ │ + bl 3fd200 <__cxa_atexit@plt+0x3efec0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq fb00 <__cxa_atexit@plt+0x27c0> │ │ │ │ ldr r2, [pc, #2120] @ fc7c <__cxa_atexit@plt+0x293c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401e50 <__cxa_atexit@plt+0x3f4b10> │ │ │ │ + bl 3fd200 <__cxa_atexit@plt+0x3efec0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq fa64 <__cxa_atexit@plt+0x2724> │ │ │ │ ldr r2, [pc, #2000] @ fc84 <__cxa_atexit@plt+0x2944> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 401e58 <__cxa_atexit@plt+0x3f4b18> │ │ │ │ + bl 3fd208 <__cxa_atexit@plt+0x3efec8> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r2, [pc, #1452] @ fcac <__cxa_atexit@plt+0x296c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401e60 <__cxa_atexit@plt+0x3f4b20> │ │ │ │ + bl 3fd210 <__cxa_atexit@plt+0x3efed0> │ │ │ │ mov r6, r0 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 401e58 <__cxa_atexit@plt+0x3f4b18> │ │ │ │ + bl 3fd208 <__cxa_atexit@plt+0x3efec8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ bl ef2c <__cxa_atexit@plt+0x1bec> │ │ │ │ mov r6, r0 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 401e68 <__cxa_atexit@plt+0x3f4b28> │ │ │ │ + bl 3fd218 <__cxa_atexit@plt+0x3efed8> │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b f29c <__cxa_atexit@plt+0x1f5c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 401e58 <__cxa_atexit@plt+0x3f4b18> │ │ │ │ + bl 3fd208 <__cxa_atexit@plt+0x3efec8> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 401e70 <__cxa_atexit@plt+0x3f4b30> │ │ │ │ + bl 3fd220 <__cxa_atexit@plt+0x3efee0> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq fa3c <__cxa_atexit@plt+0x26fc> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 401e78 <__cxa_atexit@plt+0x3f4b38> │ │ │ │ + bl 3fd228 <__cxa_atexit@plt+0x3efee8> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ fcb8 <__cxa_atexit@plt+0x2978> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,46 +2627,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 10a8c <__cxa_atexit@plt+0x374c> │ │ │ │ b f28c <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r0, [pc, #128] @ fcd8 <__cxa_atexit@plt+0x2998> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r5, r3, #188, 30 @ 0x2f0 │ │ │ │ - @ instruction: 0x03a5ae56 │ │ │ │ - bicseq r7, r3, #176, 12 @ 0xb000000 │ │ │ │ - bicseq r7, r3, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0xffffc184 │ │ │ │ - @ instruction: 0xffffc180 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r4, r3, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0x03a5ad56 │ │ │ │ + bicseq r6, r3, #112, 12 @ 0x7000000 │ │ │ │ + bicseq r6, r3, #220, 10 @ 0x37000000 │ │ │ │ + @ instruction: 0xffffc28c │ │ │ │ + @ instruction: 0xffffc288 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffff9eb0 │ │ │ │ + @ instruction: 0xffff9f60 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffff9ea4 │ │ │ │ - bicseq r7, r3, #252, 6 @ 0xf0000003 │ │ │ │ - bicseq r7, r3, #212, 6 @ 0x50000003 │ │ │ │ - bicseq r7, r3, #164, 6 @ 0x90000002 │ │ │ │ - bicseq r7, r3, #108, 6 @ 0xb0000001 │ │ │ │ - bicseq r7, r3, #60, 6 @ 0xf0000000 │ │ │ │ - bicseq r7, r3, #0, 6 │ │ │ │ - bicseq r7, r3, #208, 4 │ │ │ │ - bicseq r7, r3, #156, 4 @ 0xc0000009 │ │ │ │ - bicseq r7, r3, #36, 4 @ 0x40000002 │ │ │ │ - bicseq r7, r3, #200, 2 @ 0x32 │ │ │ │ + @ instruction: 0xffff9f54 │ │ │ │ + bicseq r6, r3, #188, 6 @ 0xf0000002 │ │ │ │ + bicseq r6, r3, #148, 6 @ 0x50000002 │ │ │ │ + bicseq r6, r3, #100, 6 @ 0x90000001 │ │ │ │ + bicseq r6, r3, #44, 6 @ 0xb0000000 │ │ │ │ + bicseq r6, r3, #252, 4 @ 0xc000000f │ │ │ │ + bicseq r6, r3, #192, 4 │ │ │ │ + bicseq r6, r3, #144, 4 │ │ │ │ + bicseq r6, r3, #92, 4 @ 0xc0000005 │ │ │ │ + bicseq r6, r3, #228, 2 @ 0x39 │ │ │ │ + bicseq r6, r3, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffff9d78 │ │ │ │ + @ instruction: 0xffff9b6c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - orreq sl, r5, #200, 28 @ 0xc80 │ │ │ │ + orreq r6, r6, #152, 16 @ 0x980000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ fe80 <__cxa_atexit@plt+0x2b40> │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2764,15 +2764,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi fe20 <__cxa_atexit@plt+0x2ae0> │ │ │ │ b fd80 <__cxa_atexit@plt+0x2a40> │ │ │ │ ldr r5, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r5, r5, #5 │ │ │ │ b fd3c <__cxa_atexit@plt+0x29fc> │ │ │ │ - bicseq r5, r3, #72, 8 @ 0x48000000 │ │ │ │ + bicseq r4, r3, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldr r3, [pc, #64] @ fed0 <__cxa_atexit@plt+0x2b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2784,15 +2784,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - bicseq r6, r3, #56, 20 @ 0x38000 │ │ │ │ + bicseq r5, r3, #248, 18 @ 0x3e0000 │ │ │ │ ldr r3, [pc, #64] @ ff1c <__cxa_atexit@plt+0x2bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -2803,15 +2803,15 @@ │ │ │ │ add r3, r0, r2 │ │ │ │ add r0, sp, #4 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - bicseq r6, r3, #236, 18 @ 0x3b0000 │ │ │ │ + bicseq r5, r3, #172, 18 @ 0x2b0000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #2784] @ 10a10 <__cxa_atexit@plt+0x36d0> │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ str r0, [r4, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #2772] @ 10a14 <__cxa_atexit@plt+0x36d4> │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 401e80 <__cxa_atexit@plt+0x3f4b40> │ │ │ │ + bl 3fd230 <__cxa_atexit@plt+0x3efef0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 108b0 <__cxa_atexit@plt+0x3570> │ │ │ │ ldr r2, [pc, #2120] @ 10a2c <__cxa_atexit@plt+0x36ec> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401e80 <__cxa_atexit@plt+0x3f4b40> │ │ │ │ + bl 3fd230 <__cxa_atexit@plt+0x3efef0> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 10814 <__cxa_atexit@plt+0x34d4> │ │ │ │ ldr r2, [pc, #2000] @ 10a34 <__cxa_atexit@plt+0x36f4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 401e88 <__cxa_atexit@plt+0x3f4b48> │ │ │ │ + bl 3fd238 <__cxa_atexit@plt+0x3efef8> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r2, [pc, #1452] @ 10a5c <__cxa_atexit@plt+0x371c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401e90 <__cxa_atexit@plt+0x3f4b50> │ │ │ │ + bl 3fd240 <__cxa_atexit@plt+0x3eff00> │ │ │ │ mov r6, r0 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 401e88 <__cxa_atexit@plt+0x3f4b48> │ │ │ │ + bl 3fd238 <__cxa_atexit@plt+0x3efef8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ bl fcdc <__cxa_atexit@plt+0x299c> │ │ │ │ mov r6, r0 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 401e98 <__cxa_atexit@plt+0x3f4b58> │ │ │ │ + bl 3fd248 <__cxa_atexit@plt+0x3eff08> │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b 1004c <__cxa_atexit@plt+0x2d0c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 401e88 <__cxa_atexit@plt+0x3f4b48> │ │ │ │ + bl 3fd238 <__cxa_atexit@plt+0x3efef8> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 401e70 <__cxa_atexit@plt+0x3f4b30> │ │ │ │ + bl 3fd220 <__cxa_atexit@plt+0x3efee0> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq 107ec <__cxa_atexit@plt+0x34ac> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 401e78 <__cxa_atexit@plt+0x3f4b38> │ │ │ │ + bl 3fd228 <__cxa_atexit@plt+0x3efee8> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ 10a68 <__cxa_atexit@plt+0x3728> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,46 +3503,46 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 12c80 <__cxa_atexit@plt+0x5940> │ │ │ │ b 1003c <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r0, [pc, #128] @ 10a88 <__cxa_atexit@plt+0x3748> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ - bicseq r5, r3, #12, 4 @ 0xc0000000 │ │ │ │ - @ instruction: 0x03a5a27c │ │ │ │ - bicseq r6, r3, #0, 18 │ │ │ │ - bicseq r6, r3, #108, 16 @ 0x6c0000 │ │ │ │ - @ instruction: 0xffffc184 │ │ │ │ - @ instruction: 0xffffc180 │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ + bicseq r4, r3, #252, 2 @ 0x3f │ │ │ │ + @ instruction: 0x03a5a17c │ │ │ │ + bicseq r5, r3, #192, 16 @ 0xc00000 │ │ │ │ + bicseq r5, r3, #44, 16 @ 0x2c0000 │ │ │ │ + @ instruction: 0xffffc28c │ │ │ │ + @ instruction: 0xffffc288 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffff9eb0 │ │ │ │ + @ instruction: 0xffff9f60 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffff9ea4 │ │ │ │ - bicseq r6, r3, #76, 12 @ 0x4c00000 │ │ │ │ - bicseq r6, r3, #36, 12 @ 0x2400000 │ │ │ │ - bicseq r6, r3, #244, 10 @ 0x3d000000 │ │ │ │ - bicseq r6, r3, #188, 10 @ 0x2f000000 │ │ │ │ - bicseq r6, r3, #140, 10 @ 0x23000000 │ │ │ │ - bicseq r6, r3, #80, 10 @ 0x14000000 │ │ │ │ - bicseq r6, r3, #32, 10 @ 0x8000000 │ │ │ │ - bicseq r6, r3, #236, 8 @ 0xec000000 │ │ │ │ - bicseq r6, r3, #116, 8 @ 0x74000000 │ │ │ │ - bicseq r6, r3, #24, 8 @ 0x18000000 │ │ │ │ + @ instruction: 0xffff9f54 │ │ │ │ + bicseq r5, r3, #12, 12 @ 0xc00000 │ │ │ │ + bicseq r5, r3, #228, 10 @ 0x39000000 │ │ │ │ + bicseq r5, r3, #180, 10 @ 0x2d000000 │ │ │ │ + bicseq r5, r3, #124, 10 @ 0x1f000000 │ │ │ │ + bicseq r5, r3, #76, 10 @ 0x13000000 │ │ │ │ + bicseq r5, r3, #16, 10 @ 0x4000000 │ │ │ │ + bicseq r5, r3, #224, 8 @ 0xe0000000 │ │ │ │ + bicseq r5, r3, #172, 8 @ 0xac000000 │ │ │ │ + bicseq r5, r3, #52, 8 @ 0x34000000 │ │ │ │ + bicseq r5, r3, #216, 6 @ 0x60000003 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffff9d78 │ │ │ │ + @ instruction: 0xffff9b6c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - orreq sl, r5, #24, 2 │ │ │ │ + orreq r5, r6, #232, 20 @ 0xe8000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 11a28 <__cxa_atexit@plt+0x46e8> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 11a2c <__cxa_atexit@plt+0x46ec> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #3632] @ 11a34 <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr lr, [pc, #3732] @ 11aa8 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #2112] @ 11a38 <__cxa_atexit@plt+0x46f8> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne 10b54 <__cxa_atexit@plt+0x3814> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 10b50 <__cxa_atexit@plt+0x3810> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 401ea0 <__cxa_atexit@plt+0x3f4b60> │ │ │ │ + bl 3fd250 <__cxa_atexit@plt+0x3eff10> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4534,54 +4534,54 @@ │ │ │ │ bcs 10b98 <__cxa_atexit@plt+0x3858> │ │ │ │ ldr r3, [pc, #60] @ 11a54 <__cxa_atexit@plt+0x4714> │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ - bicseq r4, r3, #164, 12 @ 0xa400000 │ │ │ │ + bicseq r3, r3, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0x03a5aa5e │ │ │ │ - orreq pc, r5, #132, 18 @ 0x210000 │ │ │ │ - orreq pc, r5, #176, 6 @ 0xc0000002 │ │ │ │ + @ instruction: 0x03a5a95e │ │ │ │ + orreq fp, r6, #84, 6 @ 0x50000001 │ │ │ │ + orreq sl, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xffff9c28 │ │ │ │ - @ instruction: 0xffff9c50 │ │ │ │ - @ instruction: 0xffff9bbc │ │ │ │ - bicseq r4, r3, #80, 16 @ 0x500000 │ │ │ │ - bicseq r4, r3, #4063232 @ 0x3e0000 │ │ │ │ - @ instruction: 0x03a594ee │ │ │ │ - orreq lr, r5, #148, 8 @ 0x94000000 │ │ │ │ - bicseq r8, r2, #88, 30 @ 0x160 │ │ │ │ - bicseq r8, r2, #64, 30 @ 0x100 │ │ │ │ - bicseq r8, r2, #200, 28 @ 0xc80 │ │ │ │ - bicseq r8, r2, #176, 28 @ 0xb00 │ │ │ │ - bicseq r8, r2, #100, 28 @ 0x640 │ │ │ │ - bicseq r8, r2, #72, 28 @ 0x480 │ │ │ │ - bicseq r8, r2, #240, 26 @ 0x3c00 │ │ │ │ - bicseq r8, r2, #212, 26 @ 0x3500 │ │ │ │ - bicseq r4, r3, #196, 10 @ 0x31000000 │ │ │ │ - bicseq r4, r3, #148, 10 @ 0x25000000 │ │ │ │ - bicseq r4, r3, #120, 10 @ 0x1e000000 │ │ │ │ - bicseq r4, r3, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0xffff9b14 │ │ │ │ + @ instruction: 0xffff9b74 │ │ │ │ + @ instruction: 0xffff9bdc │ │ │ │ + bicseq r3, r3, #16, 16 @ 0x100000 │ │ │ │ + bicseq r3, r3, #66584576 @ 0x3f80000 │ │ │ │ + @ instruction: 0x03a593ee │ │ │ │ + orreq r9, r6, #100, 28 @ 0x640 │ │ │ │ + bicseq r7, r2, #72, 30 @ 0x120 │ │ │ │ + bicseq r7, r2, #48, 30 @ 0xc0 │ │ │ │ + bicseq r7, r2, #184, 28 @ 0xb80 │ │ │ │ + bicseq r7, r2, #160, 28 @ 0xa00 │ │ │ │ + bicseq r7, r2, #84, 28 @ 0x540 │ │ │ │ + bicseq r7, r2, #56, 28 @ 0x380 │ │ │ │ + bicseq r7, r2, #224, 26 @ 0x3800 │ │ │ │ + bicseq r7, r2, #196, 26 @ 0x3100 │ │ │ │ + bicseq r3, r3, #132, 10 @ 0x21000000 │ │ │ │ + bicseq r3, r3, #84, 10 @ 0x15000000 │ │ │ │ + bicseq r3, r3, #56, 10 @ 0xe000000 │ │ │ │ + bicseq r3, r3, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0xffff9a5c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - bicseq r3, r3, #176, 30 @ 0x2c0 │ │ │ │ - bicseq r3, r3, #628 @ 0x274 │ │ │ │ + bicseq r2, r3, #112, 30 @ 0x1c0 │ │ │ │ + bicseq r2, r3, #372 @ 0x174 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - bicseq r3, r3, #232, 28 @ 0xe80 │ │ │ │ - bicseq r3, r3, #3408 @ 0xd50 │ │ │ │ - bicseq r3, r3, #112, 28 @ 0x700 │ │ │ │ - bicseq r3, r3, #1488 @ 0x5d0 │ │ │ │ - bicseq r3, r3, #68, 28 @ 0x440 │ │ │ │ - bicseq r3, r3, #784 @ 0x310 │ │ │ │ - bicseq r3, r3, #24, 28 @ 0x180 │ │ │ │ + bicseq r2, r3, #168, 28 @ 0xa80 │ │ │ │ + bicseq r2, r3, #2384 @ 0x950 │ │ │ │ + bicseq r2, r3, #48, 28 @ 0x300 │ │ │ │ + bicseq r2, r3, #464 @ 0x1d0 │ │ │ │ + bicseq r2, r3, #4, 28 @ 0x40 │ │ │ │ + bicseq r2, r3, #15424 @ 0x3c40 │ │ │ │ + bicseq r2, r3, #216, 26 @ 0x3600 │ │ │ │ ldr r0, [pc, #-40] @ 11aa8 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr lr, [r7, r0] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldrb fp, [lr, #80] @ 0x50 │ │ │ │ add r8, r7, #3 │ │ │ │ cmp fp, #0 │ │ │ │ lsr fp, r8, #2 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 11e78 <__cxa_atexit@plt+0x4b38> │ │ │ │ b 10d54 <__cxa_atexit@plt+0x3a14> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ea8 <__cxa_atexit@plt+0x3f4b68> │ │ │ │ + b 3fd258 <__cxa_atexit@plt+0x3eff18> │ │ │ │ ldr r0, [pc, #-1088] @ 11aa8 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 10abc <__cxa_atexit@plt+0x377c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10b70 <__cxa_atexit@plt+0x3830> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10bdc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r8, [pc, #-1568] @ 11a58 <__cxa_atexit@plt+0x4718> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 120c4 <__cxa_atexit@plt+0x4d84> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 11a64 <__cxa_atexit@plt+0x4724> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r5, [pc, #-1584] @ 11aa8 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 12a50 <__cxa_atexit@plt+0x5710> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1153c <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11460 <__cxa_atexit@plt+0x4120> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 11384 <__cxa_atexit@plt+0x4044> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11c70 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10c70 <__cxa_atexit@plt+0x3930> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 110f8 <__cxa_atexit@plt+0x3db8> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10dc4 <__cxa_atexit@plt+0x3a84> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11dc0 <__cxa_atexit@plt+0x4a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11b30 <__cxa_atexit@plt+0x47f0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 11f48 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11064 <__cxa_atexit@plt+0x3d24> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11288 <__cxa_atexit@plt+0x3f48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10f10 <__cxa_atexit@plt+0x3bd0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11644 <__cxa_atexit@plt+0x4304> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 118f0 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 117a8 <__cxa_atexit@plt+0x4468> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 112c8 <__cxa_atexit@plt+0x3f88> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10b70 <__cxa_atexit@plt+0x3830> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10bdc <__cxa_atexit@plt+0x389c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11dc0 <__cxa_atexit@plt+0x4a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11c70 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11b30 <__cxa_atexit@plt+0x47f0> │ │ │ │ ldr r0, [pc, #-2988] @ 11a98 <__cxa_atexit@plt+0x4758> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 117a8 <__cxa_atexit@plt+0x4468> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10c70 <__cxa_atexit@plt+0x3930> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10dc4 <__cxa_atexit@plt+0x3a84> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11644 <__cxa_atexit@plt+0x4304> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 118f0 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11f48 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10f10 <__cxa_atexit@plt+0x3bd0> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 110f8 <__cxa_atexit@plt+0x3db8> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11064 <__cxa_atexit@plt+0x3d24> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 1153c <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11460 <__cxa_atexit@plt+0x4120> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 11384 <__cxa_atexit@plt+0x4044> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11288 <__cxa_atexit@plt+0x3f48> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ec0 <__cxa_atexit@plt+0x3f4b80> │ │ │ │ + b 3fd270 <__cxa_atexit@plt+0x3eff30> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 123a4 <__cxa_atexit@plt+0x5064> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ec8 <__cxa_atexit@plt+0x3f4b88> │ │ │ │ + b 3fd278 <__cxa_atexit@plt+0x3eff38> │ │ │ │ ldr lr, [pc, #-3760] @ 11aa8 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 12ad4 <__cxa_atexit@plt+0x5794> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401ed0 <__cxa_atexit@plt+0x3f4b90> │ │ │ │ + bl 3fd280 <__cxa_atexit@plt+0x3eff40> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12098 <__cxa_atexit@plt+0x4d58> │ │ │ │ ldr fp, [pc, #-3892] @ 11aac <__cxa_atexit@plt+0x476c> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 123a4 <__cxa_atexit@plt+0x5064> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 129a8 <__cxa_atexit@plt+0x5668> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 12938 <__cxa_atexit@plt+0x55f8> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401eb8 <__cxa_atexit@plt+0x3f4b78> │ │ │ │ + bl 3fd268 <__cxa_atexit@plt+0x3eff28> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 129a8 <__cxa_atexit@plt+0x5668> │ │ │ │ - bl 401e70 <__cxa_atexit@plt+0x3f4b30> │ │ │ │ + bl 3fd220 <__cxa_atexit@plt+0x3efee0> │ │ │ │ ldr r1, [pc, #368] @ 12c68 <__cxa_atexit@plt+0x5928> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 12900 <__cxa_atexit@plt+0x55c0> │ │ │ │ str r2, [sp] │ │ │ │ - bl 401ed8 <__cxa_atexit@plt+0x3f4b98> │ │ │ │ + bl 3fd288 <__cxa_atexit@plt+0x3eff48> │ │ │ │ ldr r2, [sp] │ │ │ │ b 12840 <__cxa_atexit@plt+0x5500> │ │ │ │ ldr r1, [pc, #160] @ 12c6c <__cxa_atexit@plt+0x592c> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 1108c <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5696,26 +5696,26 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 128cc <__cxa_atexit@plt+0x558c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 401ec8 <__cxa_atexit@plt+0x3f4b88> │ │ │ │ + bl 3fd278 <__cxa_atexit@plt+0x3eff38> │ │ │ │ ldr r3, [sp] │ │ │ │ b 128cc <__cxa_atexit@plt+0x558c> │ │ │ │ - bl 401ed8 <__cxa_atexit@plt+0x3f4b98> │ │ │ │ + bl 3fd288 <__cxa_atexit@plt+0x3eff48> │ │ │ │ b 12b48 <__cxa_atexit@plt+0x5808> │ │ │ │ - bicseq r3, r3, #5, 28 @ 0x50 │ │ │ │ - bicseq r3, r3, #208, 26 @ 0x3400 │ │ │ │ - bicseq r3, r3, #252, 24 @ 0xfc00 │ │ │ │ - bicseq r3, r3, #59648 @ 0xe900 │ │ │ │ + bicseq r2, r3, #12608 @ 0x3140 │ │ │ │ + bicseq r2, r3, #144, 26 @ 0x2400 │ │ │ │ + bicseq r2, r3, #188, 24 @ 0xbc00 │ │ │ │ + bicseq r2, r3, #43264 @ 0xa900 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - bicseq r3, r3, #168, 24 @ 0xa800 │ │ │ │ - bicseq r3, r3, #38144 @ 0x9500 │ │ │ │ + bicseq r2, r3, #104, 24 @ 0x6800 │ │ │ │ + bicseq r2, r3, #21760 @ 0x5500 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #3856] @ 13ba0 <__cxa_atexit@plt+0x6860> │ │ │ │ ldr r3, [pc, #3856] @ 13ba4 <__cxa_atexit@plt+0x6864> │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [pc, #3848] @ 13ba8 <__cxa_atexit@plt+0x6868> │ │ │ │ @@ -6676,42 +6676,42 @@ │ │ │ │ ldrex r3, [r9] │ │ │ │ cmp r3, sl │ │ │ │ bne 14040 <__cxa_atexit@plt+0x6d00> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 14040 <__cxa_atexit@plt+0x6d00> │ │ │ │ b 13b84 <__cxa_atexit@plt+0x6844> │ │ │ │ - bicseq r2, r3, #172, 8 @ 0xac000000 │ │ │ │ + bicseq r1, r3, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0x03a58960 │ │ │ │ + @ instruction: 0x03a58860 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0xffff9c28 │ │ │ │ - @ instruction: 0xffff9c50 │ │ │ │ - @ instruction: 0xffff9bbc │ │ │ │ - bicseq r2, r3, #52, 10 @ 0xd000000 │ │ │ │ - bicseq r2, r3, #142606336 @ 0x8800000 │ │ │ │ - @ instruction: 0x03a572c4 │ │ │ │ - bicseq r2, r3, #148, 8 @ 0x94000000 │ │ │ │ - bicseq r2, r3, #100, 8 @ 0x64000000 │ │ │ │ - bicseq r2, r3, #72, 8 @ 0x48000000 │ │ │ │ - bicseq r2, r3, #76, 8 @ 0x4c000000 │ │ │ │ - orreq fp, r5, #172, 30 @ 0x2b0 │ │ │ │ - orreq fp, r5, #188, 30 @ 0x2f0 │ │ │ │ - orreq fp, r5, #100, 30 @ 0x190 │ │ │ │ - bicseq r6, r2, #16, 20 @ 0x10000 │ │ │ │ - bicseq r6, r2, #248, 18 @ 0x3e0000 │ │ │ │ - bicseq r6, r2, #156, 18 @ 0x270000 │ │ │ │ - bicseq r6, r2, #128, 18 @ 0x200000 │ │ │ │ - bicseq r6, r2, #40, 18 @ 0xa0000 │ │ │ │ - bicseq r6, r2, #12, 18 @ 0x30000 │ │ │ │ - bicseq r6, r2, #164, 16 @ 0xa40000 │ │ │ │ - bicseq r6, r2, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffff9b14 │ │ │ │ + @ instruction: 0xffff9b74 │ │ │ │ + @ instruction: 0xffff9bdc │ │ │ │ + bicseq r1, r3, #244, 8 @ 0xf4000000 │ │ │ │ + bicseq r1, r3, #-503316480 @ 0xe2000000 │ │ │ │ + @ instruction: 0x03a571c4 │ │ │ │ + bicseq r1, r3, #84, 8 @ 0x54000000 │ │ │ │ + bicseq r1, r3, #36, 8 @ 0x24000000 │ │ │ │ + bicseq r1, r3, #8, 8 @ 0x8000000 │ │ │ │ + bicseq r1, r3, #12, 8 @ 0xc000000 │ │ │ │ + orreq r7, r6, #124, 18 @ 0x1f0000 │ │ │ │ + orreq r7, r6, #140, 18 @ 0x230000 │ │ │ │ + orreq r7, r6, #52, 18 @ 0xd0000 │ │ │ │ + bicseq r5, r2, #0, 20 │ │ │ │ + bicseq r5, r2, #232, 18 @ 0x3a0000 │ │ │ │ + bicseq r5, r2, #140, 18 @ 0x230000 │ │ │ │ + bicseq r5, r2, #112, 18 @ 0x1c0000 │ │ │ │ + bicseq r5, r2, #24, 18 @ 0x60000 │ │ │ │ + bicseq r5, r2, #252, 16 @ 0xfc0000 │ │ │ │ + bicseq r5, r2, #148, 16 @ 0x940000 │ │ │ │ + bicseq r5, r2, #124, 16 @ 0x7c0000 │ │ │ │ @ instruction: 0xffff9a5c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ ldr lr, [pc, #-12] @ 13c18 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 142e4 <__cxa_atexit@plt+0x6fa4> │ │ │ │ b 13ef0 <__cxa_atexit@plt+0x6bb0> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ee0 <__cxa_atexit@plt+0x3f4ba0> │ │ │ │ + b 3fd290 <__cxa_atexit@plt+0x3eff50> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 12cc4 <__cxa_atexit@plt+0x5984> │ │ │ │ ldr r2, [pc, #-800] @ 13c18 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12d88 <__cxa_atexit@plt+0x5a48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ b 133dc <__cxa_atexit@plt+0x609c> │ │ │ │ ldr sl, [pc, #-1996] @ 13bc8 <__cxa_atexit@plt+0x6888> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 13a68 <__cxa_atexit@plt+0x6728> │ │ │ │ ldr r7, [pc, #-2552] @ 13be4 <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr lr, [pc, #-2564] @ 13be8 <__cxa_atexit@plt+0x68a8> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r9, [pc, #-2576] @ 13bec <__cxa_atexit@plt+0x68ac> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 401df0 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ + bl 3fd1a0 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 144d8 <__cxa_atexit@plt+0x7198> │ │ │ │ ldr r7, [pc, #-2568] @ 13c18 <__cxa_atexit@plt+0x68d8> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 14688 <__cxa_atexit@plt+0x7348> │ │ │ │ b 147dc <__cxa_atexit@plt+0x749c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13f7c <__cxa_atexit@plt+0x6c3c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13910 <__cxa_atexit@plt+0x65d0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 140dc <__cxa_atexit@plt+0x6d9c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13108 <__cxa_atexit@plt+0x5dc8> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13a88 <__cxa_atexit@plt+0x6748> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ mov lr, r0 │ │ │ │ b 141dc <__cxa_atexit@plt+0x6e9c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ mov lr, r0 │ │ │ │ b 13e00 <__cxa_atexit@plt+0x6ac0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ mov lr, r0 │ │ │ │ b 13700 <__cxa_atexit@plt+0x63c0> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12f84 <__cxa_atexit@plt+0x5c44> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 134f8 <__cxa_atexit@plt+0x61b8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ mov lr, r0 │ │ │ │ b 13c70 <__cxa_atexit@plt+0x6930> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13594 <__cxa_atexit@plt+0x6254> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1328c <__cxa_atexit@plt+0x5f4c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 12e0c <__cxa_atexit@plt+0x5acc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ b 13454 <__cxa_atexit@plt+0x6114> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 13858 <__cxa_atexit@plt+0x6518> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ ldr r3, [sp] │ │ │ │ b 12d88 <__cxa_atexit@plt+0x5a48> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ ldr r3, [sp] │ │ │ │ b 133dc <__cxa_atexit@plt+0x609c> │ │ │ │ mov r0, #4 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13454 <__cxa_atexit@plt+0x6114> │ │ │ │ mov r0, ip │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ mov lr, r0 │ │ │ │ b 141dc <__cxa_atexit@plt+0x6e9c> │ │ │ │ ldr r1, [pc, #-3484] @ 13c10 <__cxa_atexit@plt+0x68d0> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ mov r0, ip │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13910 <__cxa_atexit@plt+0x65d0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ mov lr, r0 │ │ │ │ b 13700 <__cxa_atexit@plt+0x63c0> │ │ │ │ mov r0, #22 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13f7c <__cxa_atexit@plt+0x6c3c> │ │ │ │ mov r0, ip │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ mov lr, r0 │ │ │ │ b 13e00 <__cxa_atexit@plt+0x6ac0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ mov lr, r0 │ │ │ │ b 13c70 <__cxa_atexit@plt+0x6930> │ │ │ │ mov r0, r3 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13a88 <__cxa_atexit@plt+0x6748> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12f84 <__cxa_atexit@plt+0x5c44> │ │ │ │ mov r0, lr │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 12e0c <__cxa_atexit@plt+0x5acc> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 140dc <__cxa_atexit@plt+0x6d9c> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 1328c <__cxa_atexit@plt+0x5f4c> │ │ │ │ mov r0, ip │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13108 <__cxa_atexit@plt+0x5dc8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 13594 <__cxa_atexit@plt+0x6254> │ │ │ │ mov r0, #3 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ b 134f8 <__cxa_atexit@plt+0x61b8> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ef0 <__cxa_atexit@plt+0x3f4bb0> │ │ │ │ + b 3fd2a0 <__cxa_atexit@plt+0x3eff60> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401ec8 <__cxa_atexit@plt+0x3f4b88> │ │ │ │ + b 3fd278 <__cxa_atexit@plt+0x3eff38> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 401ed0 <__cxa_atexit@plt+0x3f4b90> │ │ │ │ + bl 3fd280 <__cxa_atexit@plt+0x3eff40> │ │ │ │ ldr r9, [sp] │ │ │ │ b 143b4 <__cxa_atexit@plt+0x7074> │ │ │ │ ldr r0, [pc, #912] @ 1505c <__cxa_atexit@plt+0x7d1c> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 401ea0 <__cxa_atexit@plt+0x3f4b60> │ │ │ │ + bl 3fd250 <__cxa_atexit@plt+0x3eff10> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 14bc4 <__cxa_atexit@plt+0x7884> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ mov r2, r0 │ │ │ │ b 14c2c <__cxa_atexit@plt+0x78ec> │ │ │ │ mov r0, #2 │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ mov r2, r0 │ │ │ │ b 14c2c <__cxa_atexit@plt+0x78ec> │ │ │ │ - bl 401e70 <__cxa_atexit@plt+0x3f4b30> │ │ │ │ + bl 3fd220 <__cxa_atexit@plt+0x3efee0> │ │ │ │ ldr r2, [pc, #564] @ 15068 <__cxa_atexit@plt+0x7d28> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14c98 <__cxa_atexit@plt+0x7958> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 401eb0 <__cxa_atexit@plt+0x3f4b70> │ │ │ │ + bl 3fd260 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14d58 <__cxa_atexit@plt+0x7a18> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401ee8 <__cxa_atexit@plt+0x3f4ba8> │ │ │ │ + bl 3fd298 <__cxa_atexit@plt+0x3eff58> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 14d58 <__cxa_atexit@plt+0x7a18> │ │ │ │ ldr ip, [pc, #260] @ 15084 <__cxa_atexit@plt+0x7d44> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,143 +7971,143 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 14b90 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 401ec8 <__cxa_atexit@plt+0x3f4b88> │ │ │ │ + bl 3fd278 <__cxa_atexit@plt+0x3eff38> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 14b90 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 14bc4 <__cxa_atexit@plt+0x7884> │ │ │ │ - bl 401ed8 <__cxa_atexit@plt+0x3f4b98> │ │ │ │ + bl 3fd288 <__cxa_atexit@plt+0x3eff48> │ │ │ │ b 14b08 <__cxa_atexit@plt+0x77c8> │ │ │ │ ldr r1, [pc, #104] @ 15090 <__cxa_atexit@plt+0x7d50> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr sl, [pc, #88] @ 15094 <__cxa_atexit@plt+0x7d54> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 13400 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14c98 <__cxa_atexit@plt+0x7958> │ │ │ │ - bl 401ed8 <__cxa_atexit@plt+0x3f4b98> │ │ │ │ + bl 3fd288 <__cxa_atexit@plt+0x3eff48> │ │ │ │ b 14edc <__cxa_atexit@plt+0x7b9c> │ │ │ │ - bicseq r1, r3, #80, 24 @ 0x5000 │ │ │ │ - bicseq r1, r3, #15616 @ 0x3d00 │ │ │ │ - bicseq r1, r3, #252, 22 @ 0x3f000 │ │ │ │ - bicseq r1, r3, #238592 @ 0x3a400 │ │ │ │ + bicseq r0, r3, #16, 24 @ 0x1000 │ │ │ │ + bicseq r0, r3, #259072 @ 0x3f400 │ │ │ │ + bicseq r0, r3, #188, 22 @ 0x2f000 │ │ │ │ + bicseq r0, r3, #173056 @ 0x2a400 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - bicseq r1, r3, #148, 20 @ 0x94000 │ │ │ │ - bicseq r1, r3, #112, 20 @ 0x70000 │ │ │ │ - bicseq r1, r3, #380928 @ 0x5d000 │ │ │ │ - bicseq r1, r3, #68, 20 @ 0x44000 │ │ │ │ - bicseq r1, r3, #200704 @ 0x31000 │ │ │ │ - bicseq r1, r3, #164, 18 @ 0x290000 │ │ │ │ - bicseq r1, r3, #2375680 @ 0x244000 │ │ │ │ + bicseq r0, r3, #84, 20 @ 0x54000 │ │ │ │ + bicseq r0, r3, #48, 20 @ 0x30000 │ │ │ │ + bicseq r0, r3, #118784 @ 0x1d000 │ │ │ │ + bicseq r0, r3, #4, 20 @ 0x4000 │ │ │ │ + bicseq r0, r3, #3948544 @ 0x3c4000 │ │ │ │ + bicseq r0, r3, #100, 18 @ 0x190000 │ │ │ │ + bicseq r0, r3, #1327104 @ 0x144000 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - bicseq r1, r3, #32, 18 @ 0x80000 │ │ │ │ - bicseq r1, r3, #212992 @ 0x34000 │ │ │ │ - bicseq r1, r3, #160, 16 @ 0xa00000 │ │ │ │ - bicseq r1, r3, #9240576 @ 0x8d0000 │ │ │ │ + bicseq r0, r3, #224, 16 @ 0xe00000 │ │ │ │ + bicseq r0, r3, #13434880 @ 0xcd0000 │ │ │ │ + bicseq r0, r3, #96, 16 @ 0x600000 │ │ │ │ + bicseq r0, r3, #5046272 @ 0x4d0000 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 401ef8 <__cxa_atexit@plt+0x3f4bb8> │ │ │ │ + b 3fd2a8 <__cxa_atexit@plt+0x3eff68> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 401f00 <__cxa_atexit@plt+0x3f4bc0> │ │ │ │ + bl 3fd2b0 <__cxa_atexit@plt+0x3eff70> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 401ef8 <__cxa_atexit@plt+0x3f4bb8> │ │ │ │ + b 3fd2a8 <__cxa_atexit@plt+0x3eff68> │ │ │ │ bleq 51234 <__cxa_atexit@plt+0x43ef4> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ stm r0, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ stm r4, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - bicseq r0, r3, #44 @ 0x2c │ │ │ │ + bicseq pc, r2, #28 │ │ │ │ @ instruction: 0xffff9a44 │ │ │ │ ldr r3, [pc, #20] @ 15140 <__cxa_atexit@plt+0x7e00> │ │ │ │ ldr r2, [pc, #20] @ 15144 <__cxa_atexit@plt+0x7e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b c230 <__gmon_start__@plt> │ │ │ │ - bicseq r0, r3, #20 │ │ │ │ + bicseq pc, r2, #4 │ │ │ │ @ instruction: 0xffff9a48 │ │ │ │ - addcc pc, ip, lr, asr #12 │ │ │ │ + rsbscc pc, ip, sp, asr #12 │ │ │ │ sbcscc pc, r3, r0, asr #5 │ │ │ │ - orrcc pc, ip, #81788928 @ 0x4e00000 │ │ │ │ + cmnpcc ip, #80740352 @ p-variant is OBSOLETE @ 0x4d00000 │ │ │ │ bicscc pc, r3, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - addcc pc, ip, lr, asr #12 │ │ │ │ + rsbscc pc, ip, sp, asr #12 │ │ │ │ sbcscc pc, r3, r0, asr #5 │ │ │ │ - orrcc pc, ip, #81788928 @ 0x4e00000 │ │ │ │ + cmnpcc ip, #80740352 @ p-variant is OBSOLETE @ 0x4d00000 │ │ │ │ bicscc pc, r3, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - movtvc pc, #581 @ 0x245 @ │ │ │ │ + movwvc pc, #580 @ 0x244 @ │ │ │ │ bicscc pc, r4, #192, 4 │ │ │ │ stmdblt sl, {r1, r3, r4, fp, ip, sp, lr}^ │ │ │ │ addlt fp, r3, r0, lsl #10 │ │ │ │ @ instruction: 0xf7ff9301 │ │ │ │ blls 950e8 <__cxa_atexit@plt+0x87da8> │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 151d8 <__cxa_atexit@plt+0x7e98> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a598a4 │ │ │ │ - @ instruction: 0x03a598c8 │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a588a4 │ │ │ │ + @ instruction: 0x03a588c8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15240 <__cxa_atexit@plt+0x7f00> │ │ │ │ ldr r3, [pc, #80] @ 15250 <__cxa_atexit@plt+0x7f10> │ │ │ │ @@ -8119,95 +8119,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15254 <__cxa_atexit@plt+0x7f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15258 <__cxa_atexit@plt+0x7f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a5987c │ │ │ │ - @ instruction: 0x03a5984c │ │ │ │ + @ instruction: 0x03a5887c │ │ │ │ + @ instruction: 0x03a5884c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15280 <__cxa_atexit@plt+0x7f40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a59824 │ │ │ │ + @ instruction: 0x03a58824 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 152ac <__cxa_atexit@plt+0x7f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 152b0 <__cxa_atexit@plt+0x7f70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #236, 16 @ 0xec0000 │ │ │ │ - @ instruction: 0x03a597e0 │ │ │ │ + bicseq r8, r2, #220, 16 @ 0xdc0000 │ │ │ │ + @ instruction: 0x03a587e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 152dc <__cxa_atexit@plt+0x7f9c> │ │ │ │ ldr r7, [pc, #20] @ 152e8 <__cxa_atexit@plt+0x7fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a597c8 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a587c8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15314 <__cxa_atexit@plt+0x7fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15318 <__cxa_atexit@plt+0x7fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a5978c │ │ │ │ - @ instruction: 0x03a597bc │ │ │ │ - @ instruction: 0x03a597a4 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a5878c │ │ │ │ + @ instruction: 0x03a587bc │ │ │ │ + @ instruction: 0x03a587a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15348 <__cxa_atexit@plt+0x8008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1534c <__cxa_atexit@plt+0x800c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59758 │ │ │ │ - @ instruction: 0x03a59788 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58758 │ │ │ │ + @ instruction: 0x03a58788 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 15368 <__cxa_atexit@plt+0x8028> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a59780 │ │ │ │ - @ instruction: 0x03a597a4 │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a58780 │ │ │ │ + @ instruction: 0x03a587a4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 153d0 <__cxa_atexit@plt+0x8090> │ │ │ │ ldr r3, [pc, #80] @ 153e0 <__cxa_atexit@plt+0x80a0> │ │ │ │ @@ -8219,95 +8219,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 153e4 <__cxa_atexit@plt+0x80a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 153e8 <__cxa_atexit@plt+0x80a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a59758 │ │ │ │ - @ instruction: 0x03a59728 │ │ │ │ + @ instruction: 0x03a58758 │ │ │ │ + @ instruction: 0x03a58728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15410 <__cxa_atexit@plt+0x80d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a59700 │ │ │ │ + @ instruction: 0x03a58700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1543c <__cxa_atexit@plt+0x80fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15440 <__cxa_atexit@plt+0x8100> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #92, 14 @ 0x1700000 │ │ │ │ - @ instruction: 0x03a596bc │ │ │ │ + bicseq r8, r2, #76, 14 @ 0x1300000 │ │ │ │ + @ instruction: 0x03a586bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1546c <__cxa_atexit@plt+0x812c> │ │ │ │ ldr r7, [pc, #20] @ 15478 <__cxa_atexit@plt+0x8138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a596a4 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a586a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 154a4 <__cxa_atexit@plt+0x8164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 154a8 <__cxa_atexit@plt+0x8168> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59668 │ │ │ │ - @ instruction: 0x03a59698 │ │ │ │ - @ instruction: 0x03a59680 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58668 │ │ │ │ + @ instruction: 0x03a58698 │ │ │ │ + @ instruction: 0x03a58680 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 154d8 <__cxa_atexit@plt+0x8198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 154dc <__cxa_atexit@plt+0x819c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59634 │ │ │ │ - @ instruction: 0x03a59664 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58634 │ │ │ │ + @ instruction: 0x03a58664 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 154f8 <__cxa_atexit@plt+0x81b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a5965c │ │ │ │ - @ instruction: 0x03a59680 │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a5865c │ │ │ │ + @ instruction: 0x03a58680 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15560 <__cxa_atexit@plt+0x8220> │ │ │ │ ldr r3, [pc, #80] @ 15570 <__cxa_atexit@plt+0x8230> │ │ │ │ @@ -8319,95 +8319,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15574 <__cxa_atexit@plt+0x8234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15578 <__cxa_atexit@plt+0x8238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a59634 │ │ │ │ - @ instruction: 0x03a59604 │ │ │ │ + @ instruction: 0x03a58634 │ │ │ │ + @ instruction: 0x03a58604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 155a0 <__cxa_atexit@plt+0x8260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a595dc │ │ │ │ + @ instruction: 0x03a585dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 155cc <__cxa_atexit@plt+0x828c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 155d0 <__cxa_atexit@plt+0x8290> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #204, 10 @ 0x33000000 │ │ │ │ - @ instruction: 0x03a59598 │ │ │ │ + bicseq r8, r2, #188, 10 @ 0x2f000000 │ │ │ │ + @ instruction: 0x03a58598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 155fc <__cxa_atexit@plt+0x82bc> │ │ │ │ ldr r7, [pc, #20] @ 15608 <__cxa_atexit@plt+0x82c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a59580 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a58580 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15634 <__cxa_atexit@plt+0x82f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15638 <__cxa_atexit@plt+0x82f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59544 │ │ │ │ - @ instruction: 0x03a59574 │ │ │ │ - @ instruction: 0x03a5955c │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58544 │ │ │ │ + @ instruction: 0x03a58574 │ │ │ │ + @ instruction: 0x03a5855c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15668 <__cxa_atexit@plt+0x8328> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1566c <__cxa_atexit@plt+0x832c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59510 │ │ │ │ - @ instruction: 0x03a59540 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58510 │ │ │ │ + @ instruction: 0x03a58540 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 15688 <__cxa_atexit@plt+0x8348> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a59538 │ │ │ │ - @ instruction: 0x03a5955c │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a58538 │ │ │ │ + @ instruction: 0x03a5855c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 156f0 <__cxa_atexit@plt+0x83b0> │ │ │ │ ldr r3, [pc, #80] @ 15700 <__cxa_atexit@plt+0x83c0> │ │ │ │ @@ -8419,95 +8419,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15704 <__cxa_atexit@plt+0x83c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15708 <__cxa_atexit@plt+0x83c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a59510 │ │ │ │ - @ instruction: 0x03a594e0 │ │ │ │ + @ instruction: 0x03a58510 │ │ │ │ + @ instruction: 0x03a584e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15730 <__cxa_atexit@plt+0x83f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a594b8 │ │ │ │ + @ instruction: 0x03a584b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1575c <__cxa_atexit@plt+0x841c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15760 <__cxa_atexit@plt+0x8420> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #60, 8 @ 0x3c000000 │ │ │ │ - @ instruction: 0x03a59474 │ │ │ │ + bicseq r8, r2, #44, 8 @ 0x2c000000 │ │ │ │ + @ instruction: 0x03a58474 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1578c <__cxa_atexit@plt+0x844c> │ │ │ │ ldr r7, [pc, #20] @ 15798 <__cxa_atexit@plt+0x8458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a5945c │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a5845c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 157c4 <__cxa_atexit@plt+0x8484> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 157c8 <__cxa_atexit@plt+0x8488> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a59420 │ │ │ │ - @ instruction: 0x03a59450 │ │ │ │ - @ instruction: 0x03a59438 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a58420 │ │ │ │ + @ instruction: 0x03a58450 │ │ │ │ + @ instruction: 0x03a58438 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 157f8 <__cxa_atexit@plt+0x84b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 157fc <__cxa_atexit@plt+0x84bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a593ec │ │ │ │ - @ instruction: 0x03a5941c │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a583ec │ │ │ │ + @ instruction: 0x03a5841c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 15818 <__cxa_atexit@plt+0x84d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a59414 │ │ │ │ - @ instruction: 0x03a59438 │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a58414 │ │ │ │ + @ instruction: 0x03a58438 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15880 <__cxa_atexit@plt+0x8540> │ │ │ │ ldr r3, [pc, #80] @ 15890 <__cxa_atexit@plt+0x8550> │ │ │ │ @@ -8519,95 +8519,95 @@ │ │ │ │ ldr r7, [pc, #60] @ 15894 <__cxa_atexit@plt+0x8554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15898 <__cxa_atexit@plt+0x8558> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a593ec │ │ │ │ - @ instruction: 0x03a593bc │ │ │ │ + @ instruction: 0x03a583ec │ │ │ │ + @ instruction: 0x03a583bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 158c0 <__cxa_atexit@plt+0x8580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a59394 │ │ │ │ + @ instruction: 0x03a58394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 158ec <__cxa_atexit@plt+0x85ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 158f0 <__cxa_atexit@plt+0x85b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #172, 4 @ 0xc000000a │ │ │ │ - @ instruction: 0x03a59350 │ │ │ │ + bicseq r8, r2, #156, 4 @ 0xc0000009 │ │ │ │ + @ instruction: 0x03a58350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1591c <__cxa_atexit@plt+0x85dc> │ │ │ │ ldr r7, [pc, #20] @ 15928 <__cxa_atexit@plt+0x85e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a59338 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a58338 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15954 <__cxa_atexit@plt+0x8614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15958 <__cxa_atexit@plt+0x8618> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a592fc │ │ │ │ - @ instruction: 0x03a5932c │ │ │ │ - @ instruction: 0x03a59314 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a582fc │ │ │ │ + @ instruction: 0x03a5832c │ │ │ │ + @ instruction: 0x03a58314 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15988 <__cxa_atexit@plt+0x8648> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 1598c <__cxa_atexit@plt+0x864c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a592c8 │ │ │ │ - @ instruction: 0x03a592f8 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a582c8 │ │ │ │ + @ instruction: 0x03a582f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 159a8 <__cxa_atexit@plt+0x8668> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400fd0 <__cxa_atexit@plt+0x3f3c90> │ │ │ │ - @ instruction: 0x03a592f0 │ │ │ │ - @ instruction: 0x03a59314 │ │ │ │ + b 3fc388 <__cxa_atexit@plt+0x3ef048> │ │ │ │ + @ instruction: 0x03a582f0 │ │ │ │ + @ instruction: 0x03a58314 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15a10 <__cxa_atexit@plt+0x86d0> │ │ │ │ ldr r3, [pc, #80] @ 15a20 <__cxa_atexit@plt+0x86e0> │ │ │ │ @@ -8619,114 +8619,114 @@ │ │ │ │ ldr r7, [pc, #60] @ 15a24 <__cxa_atexit@plt+0x86e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15a28 <__cxa_atexit@plt+0x86e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a592c8 │ │ │ │ - @ instruction: 0x03a59298 │ │ │ │ + @ instruction: 0x03a582c8 │ │ │ │ + @ instruction: 0x03a58298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a50 <__cxa_atexit@plt+0x8710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400fd8 <__cxa_atexit@plt+0x3f3c98> │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a59270 │ │ │ │ + @ instruction: 0x03a58270 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 15a7c <__cxa_atexit@plt+0x873c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 15a80 <__cxa_atexit@plt+0x8740> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400fe0 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r9, r2, #28, 2 │ │ │ │ - @ instruction: 0x03a5922c │ │ │ │ + bicseq r8, r2, #12, 2 │ │ │ │ + @ instruction: 0x03a5822c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15aac <__cxa_atexit@plt+0x876c> │ │ │ │ ldr r7, [pc, #20] @ 15ab8 <__cxa_atexit@plt+0x8778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400fe8 <__cxa_atexit@plt+0x3f3ca8> │ │ │ │ - @ instruction: 0x03a59214 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + @ instruction: 0x03a58214 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 15ae4 <__cxa_atexit@plt+0x87a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15ae8 <__cxa_atexit@plt+0x87a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a591d8 │ │ │ │ - @ instruction: 0x03a59208 │ │ │ │ - @ instruction: 0x03a591f0 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a581d8 │ │ │ │ + @ instruction: 0x03a58208 │ │ │ │ + @ instruction: 0x03a581f0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 15b18 <__cxa_atexit@plt+0x87d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 15b1c <__cxa_atexit@plt+0x87dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - @ instruction: 0x03a591a4 │ │ │ │ - @ instruction: 0x03a591d4 │ │ │ │ - @ instruction: 0x03a592e8 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + @ instruction: 0x03a581a4 │ │ │ │ + @ instruction: 0x03a581d4 │ │ │ │ + @ instruction: 0x03a582e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 15b78 <__cxa_atexit@plt+0x8838> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15b70 <__cxa_atexit@plt+0x8830> │ │ │ │ ldr r3, [pc, #44] @ 15b80 <__cxa_atexit@plt+0x8840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 15b84 <__cxa_atexit@plt+0x8844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401000 <__cxa_atexit@plt+0x3f3cc0> │ │ │ │ + b 3fc3b8 <__cxa_atexit@plt+0x3ef078> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a592a8 │ │ │ │ - bicseq r9, r2, #56 @ 0x38 │ │ │ │ - @ instruction: 0x03a59290 │ │ │ │ + @ instruction: 0x03a582a8 │ │ │ │ + bicseq r8, r2, #40 @ 0x28 │ │ │ │ + @ instruction: 0x03a58290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15c2c <__cxa_atexit@plt+0x88ec> │ │ │ │ ldr r1, [pc, #140] @ 15c38 <__cxa_atexit@plt+0x88f8> │ │ │ │ @@ -8763,17 +8763,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r8, r2, #212, 30 @ 0x350 │ │ │ │ + bicseq r7, r2, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x03a591d4 │ │ │ │ + @ instruction: 0x03a581d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15c84 <__cxa_atexit@plt+0x8944> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -8789,15 +8789,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a59174 │ │ │ │ + @ instruction: 0x03a58174 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ bne 15ce0 <__cxa_atexit@plt+0x89a0> │ │ │ │ ldr r2, [pc, #132] @ 15d4c <__cxa_atexit@plt+0x8a0c> │ │ │ │ @@ -8830,17 +8830,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 15e08 <__cxa_atexit@plt+0x8ac8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x03a590f8 │ │ │ │ + @ instruction: 0x03a580f8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x03a590c8 │ │ │ │ + @ instruction: 0x03a580c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15d98 <__cxa_atexit@plt+0x8a58> │ │ │ │ ldr r3, [pc, #80] @ 15dc0 <__cxa_atexit@plt+0x8a80> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8861,31 +8861,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15dc4 <__cxa_atexit@plt+0x8a84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15e08 <__cxa_atexit@plt+0x8ac8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a5906c │ │ │ │ - @ instruction: 0x03a59050 │ │ │ │ + @ instruction: 0x03a5806c │ │ │ │ + @ instruction: 0x03a58050 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15df8 <__cxa_atexit@plt+0x8ab8> │ │ │ │ ldr r3, [pc, #28] @ 15e04 <__cxa_atexit@plt+0x8ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15e08 <__cxa_atexit@plt+0x8ac8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a59038 │ │ │ │ + @ instruction: 0x03a58038 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #212] @ 15ee8 <__cxa_atexit@plt+0x8ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 15e48 <__cxa_atexit@plt+0x8b08> │ │ │ │ @@ -8911,42 +8911,42 @@ │ │ │ │ bcc 15ecc <__cxa_atexit@plt+0x8b8c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15e98 <__cxa_atexit@plt+0x8b58> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 15ef4 <__cxa_atexit@plt+0x8bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 15ef8 <__cxa_atexit@plt+0x8bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r6, [pc, #28] @ 15ef0 <__cxa_atexit@plt+0x8bb0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r8, r2, #252, 24 @ 0xfc00 │ │ │ │ - bicseq r8, r2, #248, 24 @ 0xf800 │ │ │ │ + bicseq r7, r2, #236, 24 @ 0xec00 │ │ │ │ + bicseq r7, r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 15e08 <__cxa_atexit@plt+0x8ac8> │ │ │ │ @@ -8961,36 +8961,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15f58 <__cxa_atexit@plt+0x8c18> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r2, [pc, #68] @ 15fa4 <__cxa_atexit@plt+0x8c64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15fa8 <__cxa_atexit@plt+0x8c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r3, [pc, #16] @ 15fa0 <__cxa_atexit@plt+0x8c60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - bicseq r8, r2, #60, 24 @ 0x3c00 │ │ │ │ - bicseq r8, r2, #56, 24 @ 0x3800 │ │ │ │ + bicseq r7, r2, #44, 24 @ 0x2c00 │ │ │ │ + bicseq r7, r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8998,36 +8998,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 15fec <__cxa_atexit@plt+0x8cac> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r2, [pc, #68] @ 16038 <__cxa_atexit@plt+0x8cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 1603c <__cxa_atexit@plt+0x8cfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ ldr r3, [pc, #16] @ 16034 <__cxa_atexit@plt+0x8cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - bicseq r8, r2, #168, 22 @ 0x2a000 │ │ │ │ - bicseq r8, r2, #164, 22 @ 0x29000 │ │ │ │ + bicseq r7, r2, #152, 22 @ 0x26000 │ │ │ │ + bicseq r7, r2, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16084 <__cxa_atexit@plt+0x8d44> │ │ │ │ ldr r7, [pc, #52] @ 16094 <__cxa_atexit@plt+0x8d54> │ │ │ │ @@ -9036,24 +9036,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 1609c <__cxa_atexit@plt+0x8d5c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ ldr r7, [pc, #20] @ 160a0 <__cxa_atexit@plt+0x8d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a58b68 │ │ │ │ - @ instruction: 0x03a58b98 │ │ │ │ - @ instruction: 0x03a58da4 │ │ │ │ - @ instruction: 0x03a58d74 │ │ │ │ + @ instruction: 0x03a57b68 │ │ │ │ + @ instruction: 0x03a57b98 │ │ │ │ + @ instruction: 0x03a57da4 │ │ │ │ + @ instruction: 0x03a57d74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160e8 <__cxa_atexit@plt+0x8da8> │ │ │ │ @@ -9064,17 +9064,17 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - @ instruction: 0x03a58d2c │ │ │ │ + @ instruction: 0x03a57d2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16140 <__cxa_atexit@plt+0x8e00> │ │ │ │ ldr r7, [pc, #52] @ 16150 <__cxa_atexit@plt+0x8e10> │ │ │ │ @@ -9083,81 +9083,81 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 16158 <__cxa_atexit@plt+0x8e18> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ ldr r7, [pc, #20] @ 1615c <__cxa_atexit@plt+0x8e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a58aac │ │ │ │ - @ instruction: 0x03a58adc │ │ │ │ - @ instruction: 0x03a58ce8 │ │ │ │ - @ instruction: 0x03a58ce4 │ │ │ │ + @ instruction: 0x03a57aac │ │ │ │ + @ instruction: 0x03a57adc │ │ │ │ + @ instruction: 0x03a57ce8 │ │ │ │ + @ instruction: 0x03a57ce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 161c4 <__cxa_atexit@plt+0x8e84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 161bc <__cxa_atexit@plt+0x8e7c> │ │ │ │ ldr r3, [pc, #56] @ 161cc <__cxa_atexit@plt+0x8e8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 161d0 <__cxa_atexit@plt+0x8e90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 161d4 <__cxa_atexit@plt+0x8e94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 401018 <__cxa_atexit@plt+0x3f3cd8> │ │ │ │ + b 3fc3d0 <__cxa_atexit@plt+0x3ef090> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #0, 20 │ │ │ │ - bicseq r8, r2, #0, 20 │ │ │ │ - bicseq r8, r2, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0x03a58c78 │ │ │ │ + bicseq r7, r2, #240, 18 @ 0x3c0000 │ │ │ │ + bicseq r7, r2, #240, 18 @ 0x3c0000 │ │ │ │ + bicseq r7, r2, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0x03a57c78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16234 <__cxa_atexit@plt+0x8ef4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1622c <__cxa_atexit@plt+0x8eec> │ │ │ │ ldr r8, [pc, #48] @ 1623c <__cxa_atexit@plt+0x8efc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 16240 <__cxa_atexit@plt+0x8f00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 16244 <__cxa_atexit@plt+0x8f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #658505728 @ 0x27400000 │ │ │ │ - @ instruction: 0x03a58c44 │ │ │ │ - bicseq r8, r2, #120, 18 @ 0x1e0000 │ │ │ │ + orreq r6, r0, #-1660944384 @ 0x9d000000 │ │ │ │ + @ instruction: 0x03a57c44 │ │ │ │ + bicseq r7, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1628c <__cxa_atexit@plt+0x8f4c> │ │ │ │ ldr r7, [pc, #52] @ 1629c <__cxa_atexit@plt+0x8f5c> │ │ │ │ @@ -9166,24 +9166,24 @@ │ │ │ │ ldr r7, [pc, #44] @ 162a0 <__cxa_atexit@plt+0x8f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #36] @ 162a4 <__cxa_atexit@plt+0x8f64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ ldr r7, [pc, #20] @ 162a8 <__cxa_atexit@plt+0x8f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ - bicseq r8, r2, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a58c30 │ │ │ │ - @ instruction: 0x03a58bf4 │ │ │ │ + bicseq r7, r2, #40, 18 @ 0xa0000 │ │ │ │ + bicseq r7, r2, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x03a57c30 │ │ │ │ + @ instruction: 0x03a57bf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9228,37 +9228,37 @@ │ │ │ │ stm r0, {r2, r4, fp, lr} │ │ │ │ ldr r3, [pc, #68] @ 163b4 <__cxa_atexit@plt+0x9074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r4, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 15fbb7c <__cxa_atexit@plt+0x15ee83c> │ │ │ │ + b 15fbb9c <__cxa_atexit@plt+0x15ee85c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r8, r2, #212, 16 @ 0xd40000 │ │ │ │ - bicseq r8, r2, #172, 16 @ 0xac0000 │ │ │ │ - bicseq r8, r2, #192, 16 @ 0xc00000 │ │ │ │ - bicseq r8, r2, #164, 16 @ 0xa40000 │ │ │ │ - bicseq r8, r2, #172, 16 @ 0xac0000 │ │ │ │ - bicseq r8, r2, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0x03a58b48 │ │ │ │ - bicseq r8, r2, #84, 16 @ 0x540000 │ │ │ │ + bicseq r7, r2, #196, 16 @ 0xc40000 │ │ │ │ + bicseq r7, r2, #156, 16 @ 0x9c0000 │ │ │ │ + bicseq r7, r2, #176, 16 @ 0xb00000 │ │ │ │ + bicseq r7, r2, #148, 16 @ 0x940000 │ │ │ │ + bicseq r7, r2, #156, 16 @ 0x9c0000 │ │ │ │ + bicseq r7, r2, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0x03a57b48 │ │ │ │ + bicseq r7, r2, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 163d4 <__cxa_atexit@plt+0x9094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #0, 16 │ │ │ │ - @ instruction: 0x03a58ae0 │ │ │ │ + bicseq r7, r2, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0x03a57ae0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16420 <__cxa_atexit@plt+0x90e0> │ │ │ │ ldr r7, [pc, #52] @ 16430 <__cxa_atexit@plt+0x90f0> │ │ │ │ @@ -9267,23 +9267,23 @@ │ │ │ │ ldr r7, [pc, #44] @ 16434 <__cxa_atexit@plt+0x90f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #36] @ 16438 <__cxa_atexit@plt+0x90f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ ldr r7, [pc, #20] @ 1643c <__cxa_atexit@plt+0x90fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - bicseq r8, r2, #164, 14 @ 0x2900000 │ │ │ │ - bicseq r8, r2, #156, 14 @ 0x2700000 │ │ │ │ - @ instruction: 0x03a58a9c │ │ │ │ + bicseq r7, r2, #148, 14 @ 0x2500000 │ │ │ │ + bicseq r7, r2, #140, 14 @ 0x2300000 │ │ │ │ + @ instruction: 0x03a57a9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16488 <__cxa_atexit@plt+0x9148> │ │ │ │ @@ -9293,35 +9293,35 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 164a4 <__cxa_atexit@plt+0x9164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ 164a8 <__cxa_atexit@plt+0x9168> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ ldr r7, [pc, #28] @ 164ac <__cxa_atexit@plt+0x916c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a589fc │ │ │ │ - bicseq r8, r2, #84, 14 @ 0x1500000 │ │ │ │ - bicseq r8, r2, #76, 14 @ 0x1300000 │ │ │ │ - @ instruction: 0x03a58a5c │ │ │ │ - @ instruction: 0x03a58a28 │ │ │ │ + @ instruction: 0x03a579fc │ │ │ │ + bicseq r7, r2, #68, 14 @ 0x1100000 │ │ │ │ + bicseq r7, r2, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0x03a57a5c │ │ │ │ + @ instruction: 0x03a57a28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 164d0 <__cxa_atexit@plt+0x9190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ - bicseq r8, r2, #16, 14 @ 0x400000 │ │ │ │ - @ instruction: 0x03a58a0c │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + bicseq r7, r2, #0, 14 │ │ │ │ + @ instruction: 0x03a57a0c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16520 <__cxa_atexit@plt+0x91e0> │ │ │ │ @@ -9331,34 +9331,34 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 1653c <__cxa_atexit@plt+0x91fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ 16540 <__cxa_atexit@plt+0x9200> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ ldr r7, [pc, #28] @ 16544 <__cxa_atexit@plt+0x9204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x03a58964 │ │ │ │ - bicseq r8, r2, #188, 12 @ 0xbc00000 │ │ │ │ - bicseq r8, r2, #180, 12 @ 0xb400000 │ │ │ │ - @ instruction: 0x03a589c4 │ │ │ │ - @ instruction: 0x03a589bc │ │ │ │ + @ instruction: 0x03a57964 │ │ │ │ + bicseq r7, r2, #172, 12 @ 0xac00000 │ │ │ │ + bicseq r7, r2, #164, 12 @ 0xa400000 │ │ │ │ + @ instruction: 0x03a579c4 │ │ │ │ + @ instruction: 0x03a579bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 165c8 <__cxa_atexit@plt+0x9288> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 165c0 <__cxa_atexit@plt+0x9280> │ │ │ │ ldr r3, [pc, #84] @ 165d0 <__cxa_atexit@plt+0x9290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 165d4 <__cxa_atexit@plt+0x9294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -9371,24 +9371,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 165e0 <__cxa_atexit@plt+0x92a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401038 <__cxa_atexit@plt+0x3f3cf8> │ │ │ │ + b 3fc3f0 <__cxa_atexit@plt+0x3ef0b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r8, r2, #16, 12 @ 0x1000000 │ │ │ │ - bicseq r8, r2, #64, 12 @ 0x4000000 │ │ │ │ - bicseq r8, r2, #56, 12 @ 0x3800000 │ │ │ │ - bicseq r8, r2, #48, 12 @ 0x3000000 │ │ │ │ + bicseq r7, r2, #0, 12 │ │ │ │ + bicseq r7, r2, #48, 12 @ 0x3000000 │ │ │ │ + bicseq r7, r2, #40, 12 @ 0x2800000 │ │ │ │ + bicseq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16618 <__cxa_atexit@plt+0x92d8> │ │ │ │ @@ -9396,16 +9396,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r8, r2, #220, 10 @ 0x37000000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r2, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1670c <__cxa_atexit@plt+0x93cc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -9431,35 +9431,35 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r2, #8] │ │ │ │ tst r8, #3 │ │ │ │ beq 166b0 <__cxa_atexit@plt+0x9370> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r8 │ │ │ │ - b 1e33bac <__cxa_atexit@plt+0x1e2686c> │ │ │ │ + b 1e33a84 <__cxa_atexit@plt+0x1e26744> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r8, r2, #36, 10 @ 0x9000000 │ │ │ │ + bicseq r7, r2, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 1e33bac <__cxa_atexit@plt+0x1e2686c> │ │ │ │ + b 1e33a84 <__cxa_atexit@plt+0x1e26744> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 167b0 <__cxa_atexit@plt+0x9470> │ │ │ │ ldr r3, [pc, #184] @ 167d8 <__cxa_atexit@plt+0x9498> │ │ │ │ @@ -9505,21 +9505,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a58798 │ │ │ │ - @ instruction: 0x03a5879c │ │ │ │ + @ instruction: 0x03a57798 │ │ │ │ + @ instruction: 0x03a5779c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - bicseq r8, r2, #148, 8 @ 0x94000000 │ │ │ │ - bicseq r8, r2, #44, 8 @ 0x2c000000 │ │ │ │ + bicseq r7, r2, #132, 8 @ 0x84000000 │ │ │ │ + bicseq r7, r2, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1685c <__cxa_atexit@plt+0x951c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -9547,28 +9547,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a586dc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a576dc │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - bicseq r8, r2, #196, 6 @ 0x10000003 │ │ │ │ - bicseq r8, r2, #92, 6 @ 0x70000001 │ │ │ │ + bicseq r7, r2, #180, 6 @ 0xd0000002 │ │ │ │ + bicseq r7, r2, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16948 <__cxa_atexit@plt+0x9608> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1693c <__cxa_atexit@plt+0x95fc> │ │ │ │ ldr r7, [pc, #196] @ 16988 <__cxa_atexit@plt+0x9648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ sub r3, r8, #12 │ │ │ │ @@ -9594,15 +9594,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 16994 <__cxa_atexit@plt+0x9654> │ │ │ │ @@ -9613,81 +9613,81 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r8, r2, #208, 4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r2, #192, 4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x03a586c0 │ │ │ │ - @ instruction: 0x03a58658 │ │ │ │ - @ instruction: 0x03a585ec │ │ │ │ + @ instruction: 0x03a576c0 │ │ │ │ + @ instruction: 0x03a57658 │ │ │ │ + @ instruction: 0x03a575ec │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - bicseq r8, r2, #212, 4 @ 0x4000000d │ │ │ │ - bicseq r8, r2, #124, 4 @ 0xc0000007 │ │ │ │ - @ instruction: 0x03a58614 │ │ │ │ + bicseq r7, r2, #196, 4 @ 0x4000000c │ │ │ │ + bicseq r7, r2, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0x03a57614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16a04 <__cxa_atexit@plt+0x96c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 169fc <__cxa_atexit@plt+0x96bc> │ │ │ │ ldr r9, [pc, #48] @ 16a0c <__cxa_atexit@plt+0x96cc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #44] @ 16a10 <__cxa_atexit@plt+0x96d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #32] @ 16a14 <__cxa_atexit@plt+0x96d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a585e8 │ │ │ │ - bicseq r8, r2, #176, 2 @ 0x2c │ │ │ │ - bicseq r8, r2, #248, 2 @ 0x3e │ │ │ │ - @ instruction: 0x03a585c4 │ │ │ │ + @ instruction: 0x03a575e8 │ │ │ │ + bicseq r7, r2, #160, 2 @ 0x28 │ │ │ │ + bicseq r7, r2, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0x03a575c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 16a78 <__cxa_atexit@plt+0x9738> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ beq 16a70 <__cxa_atexit@plt+0x9730> │ │ │ │ ldr r3, [pc, #52] @ 16a80 <__cxa_atexit@plt+0x9740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 16a84 <__cxa_atexit@plt+0x9744> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 16a88 <__cxa_atexit@plt+0x9748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a58598 │ │ │ │ - orreq r5, r0, #63232 @ 0xf700 │ │ │ │ - bicseq r8, r2, #56, 2 │ │ │ │ - @ instruction: 0x03a58448 │ │ │ │ + @ instruction: 0x03a57598 │ │ │ │ + orreq r5, r0, #252928 @ 0x3dc00 │ │ │ │ + bicseq r7, r2, #40, 2 │ │ │ │ + @ instruction: 0x03a57448 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16b00 <__cxa_atexit@plt+0x97c0> │ │ │ │ ldr r3, [pc, #96] @ 16b10 <__cxa_atexit@plt+0x97d0> │ │ │ │ @@ -9707,48 +9707,48 @@ │ │ │ │ add r3, r7, #2 │ │ │ │ b 16af4 <__cxa_atexit@plt+0x97b4> │ │ │ │ ldr r7, [pc, #36] @ 16b14 <__cxa_atexit@plt+0x97d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ ldr r7, [pc, #20] @ 16b1c <__cxa_atexit@plt+0x97dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r8, r2, #228 @ 0xe4 │ │ │ │ - @ instruction: 0x03a58544 │ │ │ │ - @ instruction: 0x03a58528 │ │ │ │ - @ instruction: 0x03a583b8 │ │ │ │ + bicseq r7, r2, #212 @ 0xd4 │ │ │ │ + @ instruction: 0x03a57544 │ │ │ │ + @ instruction: 0x03a57528 │ │ │ │ + @ instruction: 0x03a573b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 16b54 <__cxa_atexit@plt+0x9814> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, #24] @ 16b58 <__cxa_atexit@plt+0x9818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r8, r3, #2 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ - @ instruction: 0x03a584f0 │ │ │ │ - bicseq r8, r2, #148 @ 0x94 │ │ │ │ - @ instruction: 0x03a584e4 │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + @ instruction: 0x03a574f0 │ │ │ │ + bicseq r7, r2, #132 @ 0x84 │ │ │ │ + @ instruction: 0x03a574e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 16b80 <__cxa_atexit@plt+0x9840> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a584d8 │ │ │ │ + @ instruction: 0x03a574d8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9775,19 +9775,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 16c1c <__cxa_atexit@plt+0x98dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #68 @ 0x44 │ │ │ │ - bicseq r8, r2, #8 │ │ │ │ - bicseq r7, r2, #232, 30 @ 0x3a0 │ │ │ │ - bicseq r7, r2, #208, 30 @ 0x340 │ │ │ │ - @ instruction: 0x03a584fc │ │ │ │ + bicseq r7, r2, #52 @ 0x34 │ │ │ │ + bicseq r6, r2, #248, 30 @ 0x3e0 │ │ │ │ + bicseq r6, r2, #216, 30 @ 0x360 │ │ │ │ + bicseq r6, r2, #192, 30 @ 0x300 │ │ │ │ + @ instruction: 0x03a574fc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9814,19 +9814,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 16cb8 <__cxa_atexit@plt+0x9978> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, #172, 30 @ 0x2b0 │ │ │ │ - bicseq r7, r2, #108, 30 @ 0x1b0 │ │ │ │ - bicseq r7, r2, #76, 30 @ 0x130 │ │ │ │ - bicseq r7, r2, #52, 30 @ 0xd0 │ │ │ │ - @ instruction: 0x03a58560 │ │ │ │ + bicseq r6, r2, #156, 30 @ 0x270 │ │ │ │ + bicseq r6, r2, #92, 30 @ 0x170 │ │ │ │ + bicseq r6, r2, #60, 30 @ 0xf0 │ │ │ │ + bicseq r6, r2, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0x03a57560 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9853,20 +9853,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 16d54 <__cxa_atexit@plt+0x9a14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, #208, 28 @ 0xd00 │ │ │ │ - bicseq r7, r2, #208, 28 @ 0xd00 │ │ │ │ - bicseq r7, r2, #176, 28 @ 0xb00 │ │ │ │ - bicseq r7, r2, #152, 28 @ 0x980 │ │ │ │ - @ instruction: 0x03a585a4 │ │ │ │ - @ instruction: 0x03a582cc │ │ │ │ + bicseq r6, r2, #192, 28 @ 0xc00 │ │ │ │ + bicseq r6, r2, #192, 28 @ 0xc00 │ │ │ │ + bicseq r6, r2, #160, 28 @ 0xa00 │ │ │ │ + bicseq r6, r2, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0x03a575a4 │ │ │ │ + @ instruction: 0x03a572cc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16e00 <__cxa_atexit@plt+0x9ac0> │ │ │ │ ldr r7, [pc, #148] @ 16e10 <__cxa_atexit@plt+0x9ad0> │ │ │ │ @@ -9895,31 +9895,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 16e24 <__cxa_atexit@plt+0x9ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ ldr r3, [pc, #40] @ 16e20 <__cxa_atexit@plt+0x9ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ ldr r7, [pc, #32] @ 16e28 <__cxa_atexit@plt+0x9ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - bicseq r7, r2, #52, 28 @ 0x340 │ │ │ │ - bicseq r7, r2, #88, 28 @ 0x580 │ │ │ │ - bicseq r7, r2, #220, 26 @ 0x3700 │ │ │ │ - @ instruction: 0x03a5823c │ │ │ │ - @ instruction: 0x03a58578 │ │ │ │ - @ instruction: 0x03a581fc │ │ │ │ + bicseq r6, r2, #36, 28 @ 0x240 │ │ │ │ + bicseq r6, r2, #72, 28 @ 0x480 │ │ │ │ + bicseq r6, r2, #204, 26 @ 0x3300 │ │ │ │ + @ instruction: 0x03a5723c │ │ │ │ + @ instruction: 0x03a57578 │ │ │ │ + @ instruction: 0x03a571fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #144] @ 16ed4 <__cxa_atexit@plt+0x9b94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #140] @ 16ed8 <__cxa_atexit@plt+0x9b98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -9942,31 +9942,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 16ee4 <__cxa_atexit@plt+0x9ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ ldr r7, [pc, #44] @ 16ee0 <__cxa_atexit@plt+0x9ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ ldr r7, [pc, #32] @ 16ee8 <__cxa_atexit@plt+0x9ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, #136, 26 @ 0x2200 │ │ │ │ - bicseq r7, r2, #172, 26 @ 0x2b00 │ │ │ │ + bicseq r6, r2, #120, 26 @ 0x1e00 │ │ │ │ + bicseq r6, r2, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - bicseq r7, r2, #32, 26 @ 0x800 │ │ │ │ - @ instruction: 0x03a58184 │ │ │ │ - @ instruction: 0x03a58168 │ │ │ │ + bicseq r6, r2, #16, 26 @ 0x400 │ │ │ │ + @ instruction: 0x03a57184 │ │ │ │ + @ instruction: 0x03a57168 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16f38 <__cxa_atexit@plt+0x9bf8> │ │ │ │ ldr r3, [pc, #72] @ 16f54 <__cxa_atexit@plt+0x9c14> │ │ │ │ @@ -9977,47 +9977,47 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 16f5c <__cxa_atexit@plt+0x9c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #32] @ 16f60 <__cxa_atexit@plt+0x9c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 16f64 <__cxa_atexit@plt+0x9c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - bicseq r7, r2, #144, 24 @ 0x9000 │ │ │ │ - bicseq r7, r2, #212, 24 @ 0xd400 │ │ │ │ - @ instruction: 0x03a58544 │ │ │ │ - bicseq r7, r2, #96, 24 @ 0x6000 │ │ │ │ - @ instruction: 0x03a583fc │ │ │ │ + bicseq r6, r2, #128, 24 @ 0x8000 │ │ │ │ + bicseq r6, r2, #196, 24 @ 0xc400 │ │ │ │ + @ instruction: 0x03a57544 │ │ │ │ + bicseq r6, r2, #80, 24 @ 0x5000 │ │ │ │ + @ instruction: 0x03a573fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16fa4 <__cxa_atexit@plt+0x9c64> │ │ │ │ ldr r9, [pc, #36] @ 16fac <__cxa_atexit@plt+0x9c6c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 16fb0 <__cxa_atexit@plt+0x9c70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a583e4 │ │ │ │ - bicseq r7, r2, #4, 24 @ 0x400 │ │ │ │ - @ instruction: 0x03a58448 │ │ │ │ + @ instruction: 0x03a573e4 │ │ │ │ + bicseq r6, r2, #244, 22 @ 0x3d000 │ │ │ │ + @ instruction: 0x03a57448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17014 <__cxa_atexit@plt+0x9cd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10032,26 +10032,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401058 <__cxa_atexit@plt+0x3f3d18> │ │ │ │ + b 3fc410 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x03a58398 │ │ │ │ - bicseq r7, r2, #160, 22 @ 0x28000 │ │ │ │ - @ instruction: 0x03a583bc │ │ │ │ + @ instruction: 0x03a57398 │ │ │ │ + bicseq r6, r2, #144, 22 @ 0x24000 │ │ │ │ + @ instruction: 0x03a573bc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17080 <__cxa_atexit@plt+0x9d40> │ │ │ │ ldr r3, [pc, #48] @ 17090 <__cxa_atexit@plt+0x9d50> │ │ │ │ @@ -10059,23 +10059,23 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 17094 <__cxa_atexit@plt+0x9d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #16] @ 17098 <__cxa_atexit@plt+0x9d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r7, r2, #140, 22 @ 0x23000 │ │ │ │ - @ instruction: 0x03a583fc │ │ │ │ - @ instruction: 0x03a58360 │ │ │ │ + bicseq r6, r2, #124, 22 @ 0x1f000 │ │ │ │ + @ instruction: 0x03a573fc │ │ │ │ + @ instruction: 0x03a57360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #100] @ 17118 <__cxa_atexit@plt+0x9dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -10100,17 +10100,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq r7, r2, #36, 22 @ 0x9000 │ │ │ │ - bicseq r7, r2, #236, 20 @ 0xec000 │ │ │ │ - @ instruction: 0x03a582d4 │ │ │ │ + bicseq r6, r2, #20, 22 @ 0x5000 │ │ │ │ + bicseq r6, r2, #220, 20 @ 0xdc000 │ │ │ │ + @ instruction: 0x03a572d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 17178 <__cxa_atexit@plt+0x9e38> │ │ │ │ add r3, pc, r3 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r2, [pc, #52] @ 1717c <__cxa_atexit@plt+0x9e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -10123,17 +10123,17 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 17170 <__cxa_atexit@plt+0x9e30> │ │ │ │ b 17190 <__cxa_atexit@plt+0x9e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r2, #184, 20 @ 0xb8000 │ │ │ │ - bicseq r7, r2, #128, 20 @ 0x80000 │ │ │ │ - @ instruction: 0x03a58278 │ │ │ │ + bicseq r6, r2, #168, 20 @ 0xa8000 │ │ │ │ + bicseq r6, r2, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x03a57278 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 171bc <__cxa_atexit@plt+0x9e7c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -10167,36 +10167,36 @@ │ │ │ │ ldr r9, [pc, #32] @ 17238 <__cxa_atexit@plt+0x9ef8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 1723c <__cxa_atexit@plt+0x9efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x03a57c50 │ │ │ │ - bicseq r7, r2, #164, 18 @ 0x290000 │ │ │ │ + @ instruction: 0x03a56c50 │ │ │ │ + bicseq r6, r2, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - bicseq r7, r2, #168, 18 @ 0x2a0000 │ │ │ │ + bicseq r6, r2, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x03a581b0 │ │ │ │ + @ instruction: 0x03a571b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1727c <__cxa_atexit@plt+0x9f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 17274 <__cxa_atexit@plt+0x9f34> │ │ │ │ b 17190 <__cxa_atexit@plt+0x9e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x03a5817c │ │ │ │ + @ instruction: 0x03a5717c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 172b8 <__cxa_atexit@plt+0x9f78> │ │ │ │ ldr r3, [pc, #76] @ 172ec <__cxa_atexit@plt+0x9fac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10211,37 +10211,37 @@ │ │ │ │ ldr r9, [pc, #28] @ 172e4 <__cxa_atexit@plt+0x9fa4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 172e8 <__cxa_atexit@plt+0x9fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x03a57ba0 │ │ │ │ - bicseq r7, r2, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0x03a56ba0 │ │ │ │ + bicseq r6, r2, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r7, r2, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0x03a58108 │ │ │ │ + bicseq r6, r2, #232, 16 @ 0xe80000 │ │ │ │ + @ instruction: 0x03a57108 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 17328 <__cxa_atexit@plt+0x9fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 1732c <__cxa_atexit@plt+0x9fec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 17330 <__cxa_atexit@plt+0x9ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a57b58 │ │ │ │ - bicseq r7, r2, #172, 16 @ 0xac0000 │ │ │ │ - @ instruction: 0x03a580c8 │ │ │ │ + @ instruction: 0x03a56b58 │ │ │ │ + bicseq r6, r2, #156, 16 @ 0x9c0000 │ │ │ │ + @ instruction: 0x03a570c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 17388 <__cxa_atexit@plt+0xa048> │ │ │ │ @@ -10253,22 +10253,22 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #28] @ 1739c <__cxa_atexit@plt+0xa05c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - bicseq r7, r2, #120, 16 @ 0x780000 │ │ │ │ - @ instruction: 0x03a57fd8 │ │ │ │ + bicseq r6, r2, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x03a56fd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 16d68 <__cxa_atexit@plt+0x9a28> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -10279,20 +10279,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 173fc <__cxa_atexit@plt+0xa0bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, #196, 14 @ 0x3100000 │ │ │ │ - bicseq r7, r2, #36, 16 @ 0x240000 │ │ │ │ - @ instruction: 0x03a57ff8 │ │ │ │ + bicseq r6, r2, #180, 14 @ 0x2d00000 │ │ │ │ + bicseq r6, r2, #20, 16 @ 0x140000 │ │ │ │ + @ instruction: 0x03a56ff8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 1745c <__cxa_atexit@plt+0xa11c> │ │ │ │ @@ -10306,28 +10306,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #64] @ 17488 <__cxa_atexit@plt+0xa148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r3 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ mov r6, r9 │ │ │ │ b 1746c <__cxa_atexit@plt+0xa12c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1747c <__cxa_atexit@plt+0xa13c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a58018 │ │ │ │ + @ instruction: 0x03a57018 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a57ad4 │ │ │ │ - @ instruction: 0x03a57f70 │ │ │ │ + @ instruction: 0x03a56ad4 │ │ │ │ + @ instruction: 0x03a56f70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 174c0 <__cxa_atexit@plt+0xa180> │ │ │ │ ldr r3, [pc, #132] @ 17530 <__cxa_atexit@plt+0xa1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10347,32 +10347,32 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #76] @ 1753c <__cxa_atexit@plt+0xa1fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 17528 <__cxa_atexit@plt+0xa1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 1752c <__cxa_atexit@plt+0xa1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57b04 │ │ │ │ - @ instruction: 0x03a57f6c │ │ │ │ + @ instruction: 0x03a56b04 │ │ │ │ + @ instruction: 0x03a56f6c │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x03a57b40 │ │ │ │ + @ instruction: 0x03a56b40 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - bicseq r7, r2, #12, 14 @ 0x300000 │ │ │ │ - @ instruction: 0x03a57ebc │ │ │ │ + bicseq r6, r2, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0x03a56ebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #224] @ 1763c <__cxa_atexit@plt+0xa2fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -10394,15 +10394,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r5, [pc, #176] @ 17658 <__cxa_atexit@plt+0xa318> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 17628 <__cxa_atexit@plt+0xa2e8> │ │ │ │ @@ -10426,24 +10426,24 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x03a57a04 │ │ │ │ - @ instruction: 0x03a57e6c │ │ │ │ - bicseq r7, r2, #40, 12 @ 0x2800000 │ │ │ │ - bicseq r7, r2, #212, 10 @ 0x35000000 │ │ │ │ + @ instruction: 0x03a56a04 │ │ │ │ + @ instruction: 0x03a56e6c │ │ │ │ + bicseq r6, r2, #24, 12 @ 0x1800000 │ │ │ │ + bicseq r6, r2, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - @ instruction: 0x03a57a80 │ │ │ │ - bicseq r7, r2, #84, 12 @ 0x5400000 │ │ │ │ - @ instruction: 0x03a57da0 │ │ │ │ + @ instruction: 0x03a56a80 │ │ │ │ + bicseq r6, r2, #68, 12 @ 0x4400000 │ │ │ │ + @ instruction: 0x03a56da0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 176b4 <__cxa_atexit@plt+0xa374> │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -10456,15 +10456,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #152] @ 1773c <__cxa_atexit@plt+0xa3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17714 <__cxa_atexit@plt+0xa3d4> │ │ │ │ ldr r7, [pc, #96] @ 1772c <__cxa_atexit@plt+0xa3ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10484,23 +10484,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a57918 │ │ │ │ - @ instruction: 0x03a57d80 │ │ │ │ - bicseq r7, r2, #60, 10 @ 0xf000000 │ │ │ │ - bicseq r7, r2, #224, 8 @ 0xe0000000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a56918 │ │ │ │ + @ instruction: 0x03a56d80 │ │ │ │ + bicseq r6, r2, #44, 10 @ 0xb000000 │ │ │ │ + bicseq r6, r2, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - @ instruction: 0x03a57984 │ │ │ │ - bicseq r7, r2, #88, 10 @ 0x16000000 │ │ │ │ - @ instruction: 0x03a57cb8 │ │ │ │ + @ instruction: 0x03a56984 │ │ │ │ + bicseq r6, r2, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0x03a56cb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17790 <__cxa_atexit@plt+0xa450> │ │ │ │ ldr r3, [pc, #72] @ 177ac <__cxa_atexit@plt+0xa46c> │ │ │ │ @@ -10511,28 +10511,28 @@ │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #52] @ 177b4 <__cxa_atexit@plt+0xa474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r3, [pc, #32] @ 177b8 <__cxa_atexit@plt+0xa478> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ 177bc <__cxa_atexit@plt+0xa47c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0x03a578a8 │ │ │ │ - bicseq r7, r2, #124, 8 @ 0x7c000000 │ │ │ │ - @ instruction: 0x03a5787c │ │ │ │ - @ instruction: 0x03a57ce4 │ │ │ │ - @ instruction: 0x03a57cb8 │ │ │ │ + @ instruction: 0x03a568a8 │ │ │ │ + bicseq r6, r2, #108, 8 @ 0x6c000000 │ │ │ │ + @ instruction: 0x03a5687c │ │ │ │ + @ instruction: 0x03a56ce4 │ │ │ │ + @ instruction: 0x03a56cb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17804 <__cxa_atexit@plt+0xa4c4> │ │ │ │ ldr r3, [pc, #48] @ 17814 <__cxa_atexit@plt+0xa4d4> │ │ │ │ @@ -10540,22 +10540,22 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 17818 <__cxa_atexit@plt+0xa4d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #16] @ 1781c <__cxa_atexit@plt+0xa4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - bicseq r7, r2, #8, 8 @ 0x8000000 │ │ │ │ - @ instruction: 0x03a57c78 │ │ │ │ + bicseq r6, r2, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0x03a56c78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17898 <__cxa_atexit@plt+0xa558> │ │ │ │ ldr r3, [pc, #104] @ 178a8 <__cxa_atexit@plt+0xa568> │ │ │ │ @@ -10568,15 +10568,15 @@ │ │ │ │ bne 17884 <__cxa_atexit@plt+0xa544> │ │ │ │ ldr r3, [pc, #76] @ 178ac <__cxa_atexit@plt+0xa56c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 401070 <__cxa_atexit@plt+0x3f3d30> │ │ │ │ + b 3fc428 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 178b4 <__cxa_atexit@plt+0xa574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -10584,35 +10584,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 178b0 <__cxa_atexit@plt+0xa570> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a57c04 │ │ │ │ - bicseq r7, r2, #28, 6 @ 0x70000000 │ │ │ │ + @ instruction: 0x03a56c04 │ │ │ │ + bicseq r6, r2, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 178ec <__cxa_atexit@plt+0xa5ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r2, [pc, #40] @ 17904 <__cxa_atexit@plt+0xa5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 401070 <__cxa_atexit@plt+0x3f3d30> │ │ │ │ + b 3fc428 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ ldr r7, [pc, #12] @ 17900 <__cxa_atexit@plt+0xa5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, #180, 4 @ 0x4000000b │ │ │ │ + bicseq r6, r2, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #208] @ 179e8 <__cxa_atexit@plt+0xa6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -10631,15 +10631,15 @@ │ │ │ │ ldr r5, [pc, #156] @ 179f4 <__cxa_atexit@plt+0xa6b4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 401070 <__cxa_atexit@plt+0x3f3d30> │ │ │ │ + b 3fc428 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -10661,22 +10661,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 179f0 <__cxa_atexit@plt+0xa6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - bicseq r7, r2, #204, 2 @ 0x33 │ │ │ │ + bicseq r6, r2, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x03a57ae0 │ │ │ │ - bicseq r7, r2, #16, 4 │ │ │ │ - bicseq r7, r2, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0x03a56ae0 │ │ │ │ + bicseq r6, r2, #0, 4 │ │ │ │ + bicseq r6, r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17a44 <__cxa_atexit@plt+0xa704> │ │ │ │ @@ -10687,56 +10687,56 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r7, r2, #112, 2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r6, r2, #96, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17a90 <__cxa_atexit@plt+0xa750> │ │ │ │ ldr r3, [pc, #44] @ 17aa0 <__cxa_atexit@plt+0xa760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 17aa4 <__cxa_atexit@plt+0xa764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #16] @ 17aa8 <__cxa_atexit@plt+0xa768> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r2, #140, 2 @ 0x23 │ │ │ │ - @ instruction: 0x03a57a64 │ │ │ │ - @ instruction: 0x03a57a34 │ │ │ │ + bicseq r6, r2, #124, 2 │ │ │ │ + @ instruction: 0x03a56a64 │ │ │ │ + @ instruction: 0x03a56a34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 17ae4 <__cxa_atexit@plt+0xa7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 17ae8 <__cxa_atexit@plt+0xa7a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 17aec <__cxa_atexit@plt+0xa7ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 401078 <__cxa_atexit@plt+0x3f3d38> │ │ │ │ + b 3fc430 <__cxa_atexit@plt+0x3ef0f0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a578c0 │ │ │ │ - bicseq r7, r2, #60, 2 │ │ │ │ - @ instruction: 0x03a579e0 │ │ │ │ + @ instruction: 0x03a568c0 │ │ │ │ + bicseq r6, r2, #44, 2 │ │ │ │ + @ instruction: 0x03a569e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 17ba8 <__cxa_atexit@plt+0xa868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -10754,15 +10754,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #112] @ 17bb8 <__cxa_atexit@plt+0xa878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 17bac <__cxa_atexit@plt+0xa86c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #-4]! │ │ │ │ @@ -10776,18 +10776,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a578ec │ │ │ │ + @ instruction: 0x03a568ec │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ - bicseq r7, r2, #180 @ 0xb4 │ │ │ │ - @ instruction: 0x03a57914 │ │ │ │ + bicseq r6, r2, #164 @ 0xa4 │ │ │ │ + @ instruction: 0x03a56914 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 17c10 <__cxa_atexit@plt+0xa8d0> │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -10799,15 +10799,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #88] @ 17c54 <__cxa_atexit@plt+0xa914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r3, [pc, #48] @ 17c48 <__cxa_atexit@plt+0xa908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 17c2c <__cxa_atexit@plt+0xa8ec> │ │ │ │ b 17c64 <__cxa_atexit@plt+0xa924> │ │ │ │ @@ -10815,18 +10815,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 17c4c <__cxa_atexit@plt+0xa90c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a57848 │ │ │ │ + @ instruction: 0x03a56848 │ │ │ │ @ instruction: 0xfffff4b8 │ │ │ │ - bicseq r7, r2, #0 │ │ │ │ - @ instruction: 0x03a57878 │ │ │ │ + bicseq r5, r2, #240, 30 @ 0x3c0 │ │ │ │ + @ instruction: 0x03a56878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17cb0 <__cxa_atexit@plt+0xa970> │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -10839,15 +10839,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #276] @ 17db4 <__cxa_atexit@plt+0xaa74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #204] @ 17d84 <__cxa_atexit@plt+0xaa44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ str r7, [r3] │ │ │ │ sub r2, r3, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -10862,15 +10862,15 @@ │ │ │ │ ldr r3, [pc, #152] @ 17d8c <__cxa_atexit@plt+0xaa4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 401070 <__cxa_atexit@plt+0x3f3d30> │ │ │ │ + b 3fc428 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #124] @ 17d9c <__cxa_atexit@plt+0xaa5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #120] @ 17da0 <__cxa_atexit@plt+0xaa60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -10879,15 +10879,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #104] @ 17da4 <__cxa_atexit@plt+0xaa64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #96] @ 17da8 <__cxa_atexit@plt+0xaa68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ ldr r7, [pc, #60] @ 17d94 <__cxa_atexit@plt+0xaa54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 17d98 <__cxa_atexit@plt+0xaa58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -10896,42 +10896,42 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0x03a5772c │ │ │ │ - @ instruction: 0x03a5772c │ │ │ │ - bicseq r6, r2, #72, 28 @ 0x480 │ │ │ │ + @ instruction: 0x03a5672c │ │ │ │ + @ instruction: 0x03a5672c │ │ │ │ + bicseq r5, r2, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r6, r2, #128, 28 @ 0x800 │ │ │ │ - bicseq r6, r2, #112, 28 @ 0x700 │ │ │ │ - bicseq r6, r2, #104, 28 @ 0x680 │ │ │ │ + bicseq r5, r2, #112, 28 @ 0x700 │ │ │ │ + bicseq r5, r2, #96, 28 @ 0x600 │ │ │ │ + bicseq r5, r2, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - bicseq r6, r2, #28, 30 @ 0x70 │ │ │ │ - bicseq r6, r2, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0x03a57704 │ │ │ │ + bicseq r5, r2, #12, 30 @ 0x30 │ │ │ │ + bicseq r5, r2, #76, 30 @ 0x130 │ │ │ │ + @ instruction: 0x03a56704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 17df0 <__cxa_atexit@plt+0xaab0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 17df4 <__cxa_atexit@plt+0xaab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 17df8 <__cxa_atexit@plt+0xaab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r6, r2, #208, 26 @ 0x3400 │ │ │ │ - bicseq r6, r2, #200, 26 @ 0x3200 │ │ │ │ - @ instruction: 0x03a576a4 │ │ │ │ + bicseq r5, r2, #192, 26 @ 0x3000 │ │ │ │ + bicseq r5, r2, #184, 26 @ 0x2e00 │ │ │ │ + @ instruction: 0x03a566a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17e9c <__cxa_atexit@plt+0xab5c> │ │ │ │ @@ -10962,71 +10962,71 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ ldr r3, [pc, #48] @ 17ec0 <__cxa_atexit@plt+0xab80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 15fbb7c <__cxa_atexit@plt+0x15ee83c> │ │ │ │ + b 15fbb9c <__cxa_atexit@plt+0x15ee85c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a57074 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a56074 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r6, r2, #104, 26 @ 0x1a00 │ │ │ │ - bicseq r6, r2, #124, 26 @ 0x1f00 │ │ │ │ - bicseq r6, r2, #120, 26 @ 0x1e00 │ │ │ │ - bicseq r6, r2, #108, 26 @ 0x1b00 │ │ │ │ - bicseq r6, r2, #52, 26 @ 0xd00 │ │ │ │ - @ instruction: 0x03a57014 │ │ │ │ + bicseq r5, r2, #88, 26 @ 0x1600 │ │ │ │ + bicseq r5, r2, #108, 26 @ 0x1b00 │ │ │ │ + bicseq r5, r2, #104, 26 @ 0x1a00 │ │ │ │ + bicseq r5, r2, #92, 26 @ 0x1700 │ │ │ │ + bicseq r5, r2, #36, 26 @ 0x900 │ │ │ │ + @ instruction: 0x03a56014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 401030 <__cxa_atexit@plt+0x3f3cf0> │ │ │ │ - @ instruction: 0x03a57614 │ │ │ │ + b 3fc3e8 <__cxa_atexit@plt+0x3ef0a8> │ │ │ │ + @ instruction: 0x03a56614 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f1c <__cxa_atexit@plt+0xabdc> │ │ │ │ ldr r3, [pc, #44] @ 17f2c <__cxa_atexit@plt+0xabec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 17f30 <__cxa_atexit@plt+0xabf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 401048 <__cxa_atexit@plt+0x3f3d08> │ │ │ │ + b 3fc400 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ ldr r7, [pc, #16] @ 17f34 <__cxa_atexit@plt+0xabf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - bicseq r6, r2, #0, 26 │ │ │ │ - @ instruction: 0x03a575d8 │ │ │ │ + bicseq r5, r2, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0x03a565d8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 17f54 <__cxa_atexit@plt+0xac14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401080 <__cxa_atexit@plt+0x3f3d40> │ │ │ │ - @ instruction: 0x03a575b0 │ │ │ │ - @ instruction: 0x03a575b4 │ │ │ │ + b 3fc438 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + @ instruction: 0x03a565b0 │ │ │ │ + @ instruction: 0x03a565b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 17f78 <__cxa_atexit@plt+0xac38> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 401080 <__cxa_atexit@plt+0x3f3d40> │ │ │ │ - @ instruction: 0x03a5758c │ │ │ │ + b 3fc438 <__cxa_atexit@plt+0x3ef0f8> │ │ │ │ + @ instruction: 0x03a5658c │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ str r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r4, [pc, #144] @ 18028 <__cxa_atexit@plt+0xace8> │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -11061,16879 +11061,16600 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 18030 <__cxa_atexit@plt+0xacf0> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 401088 <__cxa_atexit@plt+0x3f3d48> │ │ │ │ - bicseq sp, r2, #172, 2 @ 0x2b │ │ │ │ + bl 3fc440 <__cxa_atexit@plt+0x3ef100> │ │ │ │ + bicseq ip, r2, #156, 2 @ 0x27 │ │ │ │ @ instruction: 0xffff9ad0 │ │ │ │ @ instruction: 0xffff9ad4 │ │ │ │ - @ instruction: 0x03a57590 │ │ │ │ + @ instruction: 0x03a56584 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18098 <__cxa_atexit@plt+0xad58> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 18090 <__cxa_atexit@plt+0xad50> │ │ │ │ - ldr r3, [pc, #56] @ 180a0 <__cxa_atexit@plt+0xad60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 180a4 <__cxa_atexit@plt+0xad64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 180a8 <__cxa_atexit@plt+0xad68> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18058 <__cxa_atexit@plt+0xad18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5753c │ │ │ │ - bicseq r6, r2, #36, 22 @ 0x9000 │ │ │ │ - bicseq r6, r2, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0x03a57518 │ │ │ │ + @ instruction: 0x03a56578 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18110 <__cxa_atexit@plt+0xadd0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 18108 <__cxa_atexit@plt+0xadc8> │ │ │ │ - ldr r3, [pc, #56] @ 18118 <__cxa_atexit@plt+0xadd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1811c <__cxa_atexit@plt+0xaddc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18120 <__cxa_atexit@plt+0xade0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1807c <__cxa_atexit@plt+0xad3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57508 │ │ │ │ - bicseq r6, r2, #172, 20 @ 0xac000 │ │ │ │ - bicseq r6, r2, #176, 20 @ 0xb0000 │ │ │ │ - @ instruction: 0x03a574a0 │ │ │ │ + @ instruction: 0x03a56508 │ │ │ │ + @ instruction: 0x03a5656c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18188 <__cxa_atexit@plt+0xae48> │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 180e0 <__cxa_atexit@plt+0xada0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18180 <__cxa_atexit@plt+0xae40> │ │ │ │ - ldr r3, [pc, #56] @ 18190 <__cxa_atexit@plt+0xae50> │ │ │ │ + beq 180d8 <__cxa_atexit@plt+0xad98> │ │ │ │ + ldr r3, [pc, #52] @ 180e8 <__cxa_atexit@plt+0xada8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 18194 <__cxa_atexit@plt+0xae54> │ │ │ │ + ldr r8, [pc, #48] @ 180ec <__cxa_atexit@plt+0xadac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 180f0 <__cxa_atexit@plt+0xadb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18198 <__cxa_atexit@plt+0xae58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a574c8 │ │ │ │ - bicseq r6, r2, #52, 20 @ 0x34000 │ │ │ │ - bicseq r6, r2, #56, 20 @ 0x38000 │ │ │ │ - @ instruction: 0x03a57428 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a56524 │ │ │ │ + bicseq r5, r2, #192, 20 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a564d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18200 <__cxa_atexit@plt+0xaec0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 181f8 <__cxa_atexit@plt+0xaeb8> │ │ │ │ - ldr r3, [pc, #56] @ 18208 <__cxa_atexit@plt+0xaec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1820c <__cxa_atexit@plt+0xaecc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18210 <__cxa_atexit@plt+0xaed0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 18164 <__cxa_atexit@plt+0xae24> │ │ │ │ + ldr r8, [pc, #84] @ 18170 <__cxa_atexit@plt+0xae30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 18174 <__cxa_atexit@plt+0xae34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 18178 <__cxa_atexit@plt+0xae38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #68] @ 1817c <__cxa_atexit@plt+0xae3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 18180 <__cxa_atexit@plt+0xae40> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57488 │ │ │ │ - bicseq r6, r2, #188, 18 @ 0x2f0000 │ │ │ │ - bicseq r6, r2, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x03a573b0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a564b8 │ │ │ │ + @ instruction: 0x03a564b8 │ │ │ │ + bicseq r5, r2, #188, 20 @ 0xbc000 │ │ │ │ + bicseq r5, r2, #96, 20 @ 0x60000 │ │ │ │ + bicseq r5, r2, #200, 20 @ 0xc8000 │ │ │ │ + @ instruction: 0x03a564d8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18278 <__cxa_atexit@plt+0xaf38> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 18270 <__cxa_atexit@plt+0xaf30> │ │ │ │ - ldr r3, [pc, #56] @ 18280 <__cxa_atexit@plt+0xaf40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 18284 <__cxa_atexit@plt+0xaf44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18288 <__cxa_atexit@plt+0xaf48> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 181a8 <__cxa_atexit@plt+0xae68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57448 │ │ │ │ - bicseq r6, r2, #68, 18 @ 0x110000 │ │ │ │ - bicseq r6, r2, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x03a57338 │ │ │ │ + @ instruction: 0x03a564cc │ │ │ │ + @ instruction: 0x03a564d8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 182f0 <__cxa_atexit@plt+0xafb0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 182e8 <__cxa_atexit@plt+0xafa8> │ │ │ │ - ldr r3, [pc, #56] @ 182f8 <__cxa_atexit@plt+0xafb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 182fc <__cxa_atexit@plt+0xafbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18300 <__cxa_atexit@plt+0xafc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 181d0 <__cxa_atexit@plt+0xae90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57408 │ │ │ │ - bicseq r6, r2, #204, 16 @ 0xcc0000 │ │ │ │ - bicseq r6, r2, #208, 16 @ 0xd00000 │ │ │ │ - @ instruction: 0x03a572c0 │ │ │ │ + @ instruction: 0x03a564cc │ │ │ │ + @ instruction: 0x03a564cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18368 <__cxa_atexit@plt+0xb028> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1822c <__cxa_atexit@plt+0xaeec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 18360 <__cxa_atexit@plt+0xb020> │ │ │ │ - ldr r3, [pc, #56] @ 18370 <__cxa_atexit@plt+0xb030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 18374 <__cxa_atexit@plt+0xb034> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 18224 <__cxa_atexit@plt+0xaee4> │ │ │ │ + ldr r3, [pc, #44] @ 18234 <__cxa_atexit@plt+0xaef4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18378 <__cxa_atexit@plt+0xb038> │ │ │ │ + ldr r5, [pc, #32] @ 18238 <__cxa_atexit@plt+0xaef8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 161c9d8 <__cxa_atexit@plt+0x160f698> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a573c8 │ │ │ │ - bicseq r6, r2, #84, 16 @ 0x540000 │ │ │ │ - bicseq r6, r2, #88, 16 @ 0x580000 │ │ │ │ - @ instruction: 0x03a57248 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 183e0 <__cxa_atexit@plt+0xb0a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 183d8 <__cxa_atexit@plt+0xb098> │ │ │ │ - ldr r3, [pc, #56] @ 183e8 <__cxa_atexit@plt+0xb0a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 183ec <__cxa_atexit@plt+0xb0ac> │ │ │ │ + bicseq r5, r2, #124, 18 @ 0x1f0000 │ │ │ │ + bicseq r5, r2, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0x03a56480 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18270 <__cxa_atexit@plt+0xaf30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 18278 <__cxa_atexit@plt+0xaf38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 183f0 <__cxa_atexit@plt+0xb0b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc450 <__cxa_atexit@plt+0x3ef110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57388 │ │ │ │ - bicseq r6, r2, #220, 14 @ 0x3700000 │ │ │ │ - bicseq r6, r2, #224, 14 @ 0x3800000 │ │ │ │ - @ instruction: 0x03a571d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 18458 <__cxa_atexit@plt+0xb118> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 18450 <__cxa_atexit@plt+0xb110> │ │ │ │ - ldr r3, [pc, #56] @ 18460 <__cxa_atexit@plt+0xb120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 18464 <__cxa_atexit@plt+0xb124> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 18468 <__cxa_atexit@plt+0xb128> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401090 <__cxa_atexit@plt+0x3f3d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq r5, r2, #40, 18 @ 0xa0000 │ │ │ │ + @ instruction: 0x03a5644c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 182dc <__cxa_atexit@plt+0xaf9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 182e8 <__cxa_atexit@plt+0xafa8> │ │ │ │ + ldr r1, [pc, #72] @ 182f8 <__cxa_atexit@plt+0xafb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 182fc <__cxa_atexit@plt+0xafbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #64] @ 18300 <__cxa_atexit@plt+0xafc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57348 │ │ │ │ - bicseq r6, r2, #100, 14 @ 0x1900000 │ │ │ │ - bicseq r6, r2, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x03a563fc │ │ │ │ + bicseq r5, r2, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 184c4 <__cxa_atexit@plt+0xb184> │ │ │ │ - ldr r7, [pc, #72] @ 184d8 <__cxa_atexit@plt+0xb198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 184b8 <__cxa_atexit@plt+0xb178> │ │ │ │ - ldr r7, [pc, #56] @ 184dc <__cxa_atexit@plt+0xb19c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 184e0 <__cxa_atexit@plt+0xb1a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 18334 <__cxa_atexit@plt+0xaff4> │ │ │ │ + ldr r3, [pc, #24] @ 18340 <__cxa_atexit@plt+0xb000> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc428 <__cxa_atexit@plt+0x3ef0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a572dc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18500 <__cxa_atexit@plt+0xb1c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18540 <__cxa_atexit@plt+0xb200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18538 <__cxa_atexit@plt+0xb1f8> │ │ │ │ - ldr r3, [pc, #24] @ 18544 <__cxa_atexit@plt+0xb204> │ │ │ │ + ldr r3, [pc, #164] @ 183f8 <__cxa_atexit@plt+0xb0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 183cc <__cxa_atexit@plt+0xb08c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 183d4 <__cxa_atexit@plt+0xb094> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 183e8 <__cxa_atexit@plt+0xb0a8> │ │ │ │ + ldr r2, [pc, #128] @ 18400 <__cxa_atexit@plt+0xb0c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #120] @ 18404 <__cxa_atexit@plt+0xb0c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #116] @ 18408 <__cxa_atexit@plt+0xb0c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 1840c <__cxa_atexit@plt+0xb0cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18564 <__cxa_atexit@plt+0xb224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ 183fc <__cxa_atexit@plt+0xb0bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a5619c │ │ │ │ + bicseq r5, r2, #56, 16 @ 0x380000 │ │ │ │ + bicseq r5, r2, #136, 16 @ 0x880000 │ │ │ │ + bicseq r5, r2, #4, 16 @ 0x40000 │ │ │ │ + bicseq r5, r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 18584 <__cxa_atexit@plt+0xb244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 18488 <__cxa_atexit@plt+0xb148> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1849c <__cxa_atexit@plt+0xb15c> │ │ │ │ + ldr r2, [pc, #116] @ 184b0 <__cxa_atexit@plt+0xb170> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #108] @ 184b4 <__cxa_atexit@plt+0xb174> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #104] @ 184b8 <__cxa_atexit@plt+0xb178> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #96] @ 184bc <__cxa_atexit@plt+0xb17c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 184ac <__cxa_atexit@plt+0xb16c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a560e8 │ │ │ │ + bicseq r5, r2, #124, 14 @ 0x1f00000 │ │ │ │ + bicseq r5, r2, #204, 14 @ 0x3300000 │ │ │ │ + bicseq r5, r2, #72, 14 @ 0x1200000 │ │ │ │ + bicseq r5, r2, #48, 14 @ 0xc00000 │ │ │ │ + @ instruction: 0x03a56214 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 185e0 <__cxa_atexit@plt+0xb2a0> │ │ │ │ - ldr r7, [pc, #72] @ 185f4 <__cxa_atexit@plt+0xb2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 185d4 <__cxa_atexit@plt+0xb294> │ │ │ │ - ldr r7, [pc, #56] @ 185f8 <__cxa_atexit@plt+0xb2b8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18554 <__cxa_atexit@plt+0xb214> │ │ │ │ + ldr r7, [pc, #148] @ 18578 <__cxa_atexit@plt+0xb238> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 18534 <__cxa_atexit@plt+0xb1f4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 18544 <__cxa_atexit@plt+0xb204> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 18564 <__cxa_atexit@plt+0xb224> │ │ │ │ + ldr r3, [pc, #112] @ 18584 <__cxa_atexit@plt+0xb244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 18588 <__cxa_atexit@plt+0xb248> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 185fc <__cxa_atexit@plt+0xb2bc> │ │ │ │ + ldr r7, [pc, #52] @ 18580 <__cxa_atexit@plt+0xb240> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 1857c <__cxa_atexit@plt+0xb23c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a56194 │ │ │ │ + @ instruction: 0x03a56154 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x03a5614c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 185e4 <__cxa_atexit@plt+0xb2a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 185f4 <__cxa_atexit@plt+0xb2b4> │ │ │ │ + ldr r2, [pc, #76] @ 18608 <__cxa_atexit@plt+0xb2c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 1860c <__cxa_atexit@plt+0xb2cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a571c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1861c <__cxa_atexit@plt+0xb2dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1865c <__cxa_atexit@plt+0xb31c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18654 <__cxa_atexit@plt+0xb314> │ │ │ │ - ldr r3, [pc, #24] @ 18660 <__cxa_atexit@plt+0xb320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 18604 <__cxa_atexit@plt+0xb2c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a560b4 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0x03a56104 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18680 <__cxa_atexit@plt+0xb340> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 18670 <__cxa_atexit@plt+0xb330> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 18668 <__cxa_atexit@plt+0xb328> │ │ │ │ + ldr r3, [pc, #52] @ 18678 <__cxa_atexit@plt+0xb338> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r8, [pc, #48] @ 1867c <__cxa_atexit@plt+0xb33c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 18680 <__cxa_atexit@plt+0xb340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a560ac │ │ │ │ + bicseq r5, r2, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0x03a56080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 186c4 <__cxa_atexit@plt+0xb384> │ │ │ │ - ldr r7, [pc, #40] @ 186d0 <__cxa_atexit@plt+0xb390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 186d4 <__cxa_atexit@plt+0xb394> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 186fc <__cxa_atexit@plt+0xb3bc> │ │ │ │ + ldr r8, [pc, #92] @ 18708 <__cxa_atexit@plt+0xb3c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 1870c <__cxa_atexit@plt+0xb3cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 18710 <__cxa_atexit@plt+0xb3d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 18714 <__cxa_atexit@plt+0xb3d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 18718 <__cxa_atexit@plt+0xb3d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r6, r2, #120, 10 @ 0x1e000000 │ │ │ │ - bicseq r6, r2, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a56044 │ │ │ │ + @ instruction: 0x03a55fc4 │ │ │ │ + bicseq r5, r2, #44, 10 @ 0xb000000 │ │ │ │ + bicseq r5, r2, #208, 8 @ 0xd0000000 │ │ │ │ + bicseq r5, r2, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18730 <__cxa_atexit@plt+0xb3f0> │ │ │ │ - ldr r7, [pc, #72] @ 18744 <__cxa_atexit@plt+0xb404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1877c <__cxa_atexit@plt+0xb43c> │ │ │ │ + ldr r3, [pc, #80] @ 1878c <__cxa_atexit@plt+0xb44c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 18724 <__cxa_atexit@plt+0xb3e4> │ │ │ │ - ldr r7, [pc, #56] @ 18748 <__cxa_atexit@plt+0xb408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + beq 1876c <__cxa_atexit@plt+0xb42c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #32 │ │ │ │ + bne 18774 <__cxa_atexit@plt+0xb434> │ │ │ │ + ldr r7, [pc, #48] @ 18790 <__cxa_atexit@plt+0xb450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #249 @ 0xf9 │ │ │ │ + add r7, r7, #512 @ 0x200 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1874c <__cxa_atexit@plt+0xb40c> │ │ │ │ + ldr r7, [pc, #16] @ 18794 <__cxa_atexit@plt+0xb454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a57088 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1876c <__cxa_atexit@plt+0xb42c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 187ac <__cxa_atexit@plt+0xb46c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 187a4 <__cxa_atexit@plt+0xb464> │ │ │ │ - ldr r3, [pc, #24] @ 187b0 <__cxa_atexit@plt+0xb470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 187d0 <__cxa_atexit@plt+0xb490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r5, r2, #48, 8 @ 0x30000000 │ │ │ │ + @ instruction: 0x03a56260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 187f0 <__cxa_atexit@plt+0xb4b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #24] @ 187c0 <__cxa_atexit@plt+0xb480> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r3, r3, #249 @ 0xf9 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + cmp r2, #32 │ │ │ │ + addeq r7, r3, #512 @ 0x200 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq r5, r2, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1884c <__cxa_atexit@plt+0xb50c> │ │ │ │ - ldr r7, [pc, #72] @ 18860 <__cxa_atexit@plt+0xb520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 18824 <__cxa_atexit@plt+0xb4e4> │ │ │ │ + ldr r3, [pc, #80] @ 18834 <__cxa_atexit@plt+0xb4f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 18840 <__cxa_atexit@plt+0xb500> │ │ │ │ - ldr r7, [pc, #56] @ 18864 <__cxa_atexit@plt+0xb524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + beq 18814 <__cxa_atexit@plt+0xb4d4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne 1881c <__cxa_atexit@plt+0xb4dc> │ │ │ │ + ldr r7, [pc, #48] @ 18838 <__cxa_atexit@plt+0xb4f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #105 @ 0x69 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18868 <__cxa_atexit@plt+0xb528> │ │ │ │ + ldr r7, [pc, #16] @ 1883c <__cxa_atexit@plt+0xb4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56f70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18888 <__cxa_atexit@plt+0xb548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 188c8 <__cxa_atexit@plt+0xb588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 188c0 <__cxa_atexit@plt+0xb580> │ │ │ │ - ldr r3, [pc, #24] @ 188cc <__cxa_atexit@plt+0xb58c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 188ec <__cxa_atexit@plt+0xb5ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r5, r2, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0x03a561d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18930 <__cxa_atexit@plt+0xb5f0> │ │ │ │ - ldr r7, [pc, #40] @ 1893c <__cxa_atexit@plt+0xb5fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 18940 <__cxa_atexit@plt+0xb600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #24] @ 18868 <__cxa_atexit@plt+0xb528> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r3, r3, #105 @ 0x69 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ + addeq r7, r3, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r6, r2, #12, 6 @ 0x30000000 │ │ │ │ - bicseq r6, r2, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq r5, r2, #64, 6 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 1888c <__cxa_atexit@plt+0xb54c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1899c <__cxa_atexit@plt+0xb65c> │ │ │ │ - ldr r7, [pc, #72] @ 189b0 <__cxa_atexit@plt+0xb670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 18990 <__cxa_atexit@plt+0xb650> │ │ │ │ - ldr r7, [pc, #56] @ 189b4 <__cxa_atexit@plt+0xb674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + sub r2, r3, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 18910 <__cxa_atexit@plt+0xb5d0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 188c8 <__cxa_atexit@plt+0xb588> │ │ │ │ + ldr r7, [pc, #104] @ 18924 <__cxa_atexit@plt+0xb5e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 189b8 <__cxa_atexit@plt+0xb678> │ │ │ │ + ldr lr, [pc, #92] @ 1892c <__cxa_atexit@plt+0xb5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr ip, [r3, #7] │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str ip, [r5] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r7, [pc, #16] @ 18928 <__cxa_atexit@plt+0xb5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r5, r2, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0x03a56104 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56e34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 189d8 <__cxa_atexit@plt+0xb698> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18a18 <__cxa_atexit@plt+0xb6d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18a10 <__cxa_atexit@plt+0xb6d0> │ │ │ │ - ldr r3, [pc, #24] @ 18a1c <__cxa_atexit@plt+0xb6dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18a3c <__cxa_atexit@plt+0xb6fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 18a5c <__cxa_atexit@plt+0xb71c> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 18978 <__cxa_atexit@plt+0xb638> │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r2, #3 │ │ │ │ + movne r3, #4 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 189a8 <__cxa_atexit@plt+0xb668> │ │ │ │ + ldr r7, [pc, #148] @ 18a00 <__cxa_atexit@plt+0xb6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 189f0 <__cxa_atexit@plt+0xb6b0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #112] @ 18a08 <__cxa_atexit@plt+0xb6c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr ip, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + add sl, r5, #12 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr lr, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 18a04 <__cxa_atexit@plt+0xb6c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, ip} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r5, r2, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + bicseq r5, r2, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18ab8 <__cxa_atexit@plt+0xb778> │ │ │ │ - ldr r7, [pc, #72] @ 18acc <__cxa_atexit@plt+0xb78c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 18a6c <__cxa_atexit@plt+0xb72c> │ │ │ │ + ldr r3, [pc, #80] @ 18a7c <__cxa_atexit@plt+0xb73c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 18aac <__cxa_atexit@plt+0xb76c> │ │ │ │ - ldr r7, [pc, #56] @ 18ad0 <__cxa_atexit@plt+0xb790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + beq 18a5c <__cxa_atexit@plt+0xb71c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #32 │ │ │ │ + bne 18a64 <__cxa_atexit@plt+0xb724> │ │ │ │ + ldr r7, [pc, #48] @ 18a80 <__cxa_atexit@plt+0xb740> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #89 @ 0x59 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18ad4 <__cxa_atexit@plt+0xb794> │ │ │ │ + ldr r7, [pc, #16] @ 18a84 <__cxa_atexit@plt+0xb744> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56d1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18af4 <__cxa_atexit@plt+0xb7b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18b34 <__cxa_atexit@plt+0xb7f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18b2c <__cxa_atexit@plt+0xb7ec> │ │ │ │ - ldr r3, [pc, #24] @ 18b38 <__cxa_atexit@plt+0xb7f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r5, r2, #64, 2 │ │ │ │ + @ instruction: 0x03a56040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18b58 <__cxa_atexit@plt+0xb818> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 18ab0 <__cxa_atexit@plt+0xb770> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r3, r3, #89 @ 0x59 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r2, #32 │ │ │ │ + addeq r7, r3, #256 @ 0x100 │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r2, #248 @ 0xf8 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18b9c <__cxa_atexit@plt+0xb85c> │ │ │ │ - ldr r7, [pc, #40] @ 18ba8 <__cxa_atexit@plt+0xb868> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18ad8 <__cxa_atexit@plt+0xb798> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 18bac <__cxa_atexit@plt+0xb86c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r6, r2, #160 @ 0xa0 │ │ │ │ - bicseq r6, r2, #152 @ 0x98 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18c08 <__cxa_atexit@plt+0xb8c8> │ │ │ │ - ldr r7, [pc, #72] @ 18c1c <__cxa_atexit@plt+0xb8dc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18b00 <__cxa_atexit@plt+0xb7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 18bfc <__cxa_atexit@plt+0xb8bc> │ │ │ │ - ldr r7, [pc, #56] @ 18c20 <__cxa_atexit@plt+0xb8e0> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18b28 <__cxa_atexit@plt+0xb7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18c24 <__cxa_atexit@plt+0xb8e4> │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18b50 <__cxa_atexit@plt+0xb810> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56be0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18c44 <__cxa_atexit@plt+0xb904> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18c84 <__cxa_atexit@plt+0xb944> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18c7c <__cxa_atexit@plt+0xb93c> │ │ │ │ - ldr r3, [pc, #24] @ 18c88 <__cxa_atexit@plt+0xb948> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18b78 <__cxa_atexit@plt+0xb838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18ca8 <__cxa_atexit@plt+0xb968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18ba0 <__cxa_atexit@plt+0xb860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 18cc8 <__cxa_atexit@plt+0xb988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18bc8 <__cxa_atexit@plt+0xb888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18d24 <__cxa_atexit@plt+0xb9e4> │ │ │ │ - ldr r7, [pc, #72] @ 18d38 <__cxa_atexit@plt+0xb9f8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18bf0 <__cxa_atexit@plt+0xb8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 18d18 <__cxa_atexit@plt+0xb9d8> │ │ │ │ - ldr r7, [pc, #56] @ 18d3c <__cxa_atexit@plt+0xb9fc> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18c18 <__cxa_atexit@plt+0xb8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18d40 <__cxa_atexit@plt+0xba00> │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18c40 <__cxa_atexit@plt+0xb900> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56ac8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18d60 <__cxa_atexit@plt+0xba20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18da0 <__cxa_atexit@plt+0xba60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18d98 <__cxa_atexit@plt+0xba58> │ │ │ │ - ldr r3, [pc, #24] @ 18da4 <__cxa_atexit@plt+0xba64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18c68 <__cxa_atexit@plt+0xb928> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18dc4 <__cxa_atexit@plt+0xba84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18c90 <__cxa_atexit@plt+0xb950> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18e08 <__cxa_atexit@plt+0xbac8> │ │ │ │ - ldr r7, [pc, #40] @ 18e14 <__cxa_atexit@plt+0xbad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18cb8 <__cxa_atexit@plt+0xb978> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 18e18 <__cxa_atexit@plt+0xbad8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #52, 28 @ 0x340 │ │ │ │ - bicseq r5, r2, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18e74 <__cxa_atexit@plt+0xbb34> │ │ │ │ - ldr r7, [pc, #72] @ 18e88 <__cxa_atexit@plt+0xbb48> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18ce0 <__cxa_atexit@plt+0xb9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 18e68 <__cxa_atexit@plt+0xbb28> │ │ │ │ - ldr r7, [pc, #56] @ 18e8c <__cxa_atexit@plt+0xbb4c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18d08 <__cxa_atexit@plt+0xb9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18e90 <__cxa_atexit@plt+0xbb50> │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + @ instruction: 0x03a5606c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18d30 <__cxa_atexit@plt+0xb9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a56060 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18d68 <__cxa_atexit@plt+0xba28> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 18d70 <__cxa_atexit@plt+0xba30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 18d80 <__cxa_atexit@plt+0xba40> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a5698c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18eb0 <__cxa_atexit@plt+0xbb70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + bicseq r4, r2, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 18ef0 <__cxa_atexit@plt+0xbbb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 18ee8 <__cxa_atexit@plt+0xbba8> │ │ │ │ - ldr r3, [pc, #24] @ 18ef4 <__cxa_atexit@plt+0xbbb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18f14 <__cxa_atexit@plt+0xbbd4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 18e20 <__cxa_atexit@plt+0xbae0> │ │ │ │ + ldr r3, [pc, #172] @ 18e40 <__cxa_atexit@plt+0xbb00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 18f34 <__cxa_atexit@plt+0xbbf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 18e00 <__cxa_atexit@plt+0xbac0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 18e10 <__cxa_atexit@plt+0xbad0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 18e28 <__cxa_atexit@plt+0xbae8> │ │ │ │ + ldr lr, [pc, #124] @ 18e44 <__cxa_atexit@plt+0xbb04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 18e48 <__cxa_atexit@plt+0xbb08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 18f90 <__cxa_atexit@plt+0xbc50> │ │ │ │ - ldr r7, [pc, #72] @ 18fa4 <__cxa_atexit@plt+0xbc64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 18f84 <__cxa_atexit@plt+0xbc44> │ │ │ │ - ldr r7, [pc, #56] @ 18fa8 <__cxa_atexit@plt+0xbc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 18fac <__cxa_atexit@plt+0xbc6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56874 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 18fcc <__cxa_atexit@plt+0xbc8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq r4, r2, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1900c <__cxa_atexit@plt+0xbccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 19004 <__cxa_atexit@plt+0xbcc4> │ │ │ │ - ldr r3, [pc, #24] @ 19010 <__cxa_atexit@plt+0xbcd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 18eb4 <__cxa_atexit@plt+0xbb74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 18ec8 <__cxa_atexit@plt+0xbb88> │ │ │ │ + ldr r2, [pc, #96] @ 18ed8 <__cxa_atexit@plt+0xbb98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 18edc <__cxa_atexit@plt+0xbb9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19030 <__cxa_atexit@plt+0xbcf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19074 <__cxa_atexit@plt+0xbd34> │ │ │ │ - ldr r7, [pc, #40] @ 19080 <__cxa_atexit@plt+0xbd40> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + bicseq r4, r2, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18f3c <__cxa_atexit@plt+0xbbfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 18f48 <__cxa_atexit@plt+0xbc08> │ │ │ │ + ldr r1, [pc, #72] @ 18f58 <__cxa_atexit@plt+0xbc18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 18f5c <__cxa_atexit@plt+0xbc1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + ldr r7, [pc, #52] @ 18f60 <__cxa_atexit@plt+0xbc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 19084 <__cxa_atexit@plt+0xbd44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 18d80 <__cxa_atexit@plt+0xba40> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #200, 22 @ 0x32000 │ │ │ │ - bicseq r5, r2, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 190e0 <__cxa_atexit@plt+0xbda0> │ │ │ │ - ldr r7, [pc, #72] @ 190f4 <__cxa_atexit@plt+0xbdb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 190d4 <__cxa_atexit@plt+0xbd94> │ │ │ │ - ldr r7, [pc, #56] @ 190f8 <__cxa_atexit@plt+0xbdb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 190fc <__cxa_atexit@plt+0xbdbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq r4, r2, #112, 24 @ 0x7000 │ │ │ │ + bicseq r4, r2, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18f98 <__cxa_atexit@plt+0xbc58> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 18fa0 <__cxa_atexit@plt+0xbc60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 18fb0 <__cxa_atexit@plt+0xbc70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56738 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1911c <__cxa_atexit@plt+0xbddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + bicseq r4, r2, #0, 24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 1915c <__cxa_atexit@plt+0xbe1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 19154 <__cxa_atexit@plt+0xbe14> │ │ │ │ - ldr r3, [pc, #24] @ 19160 <__cxa_atexit@plt+0xbe20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19180 <__cxa_atexit@plt+0xbe40> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 19050 <__cxa_atexit@plt+0xbd10> │ │ │ │ + ldr r3, [pc, #172] @ 19070 <__cxa_atexit@plt+0xbd30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 191a0 <__cxa_atexit@plt+0xbe60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 19030 <__cxa_atexit@plt+0xbcf0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 19040 <__cxa_atexit@plt+0xbd00> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 19058 <__cxa_atexit@plt+0xbd18> │ │ │ │ + ldr lr, [pc, #124] @ 19074 <__cxa_atexit@plt+0xbd34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 19078 <__cxa_atexit@plt+0xbd38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 191fc <__cxa_atexit@plt+0xbebc> │ │ │ │ - ldr r7, [pc, #72] @ 19210 <__cxa_atexit@plt+0xbed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 191f0 <__cxa_atexit@plt+0xbeb0> │ │ │ │ - ldr r7, [pc, #56] @ 19214 <__cxa_atexit@plt+0xbed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19218 <__cxa_atexit@plt+0xbed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56620 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19238 <__cxa_atexit@plt+0xbef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq r4, r2, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 19278 <__cxa_atexit@plt+0xbf38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 19270 <__cxa_atexit@plt+0xbf30> │ │ │ │ - ldr r3, [pc, #24] @ 1927c <__cxa_atexit@plt+0xbf3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 190e4 <__cxa_atexit@plt+0xbda4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 190f8 <__cxa_atexit@plt+0xbdb8> │ │ │ │ + ldr r2, [pc, #96] @ 19108 <__cxa_atexit@plt+0xbdc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 1910c <__cxa_atexit@plt+0xbdcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1929c <__cxa_atexit@plt+0xbf5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + bicseq r4, r2, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 192e0 <__cxa_atexit@plt+0xbfa0> │ │ │ │ - ldr r7, [pc, #40] @ 192ec <__cxa_atexit@plt+0xbfac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 192f0 <__cxa_atexit@plt+0xbfb0> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 19188 <__cxa_atexit@plt+0xbe48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 19190 <__cxa_atexit@plt+0xbe50> │ │ │ │ + ldr lr, [pc, #96] @ 191a4 <__cxa_atexit@plt+0xbe64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 191a8 <__cxa_atexit@plt+0xbe68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [pc, #84] @ 191ac <__cxa_atexit@plt+0xbe6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 191b0 <__cxa_atexit@plt+0xbe70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 18fb0 <__cxa_atexit@plt+0xbc70> │ │ │ │ + mov r6, r3 │ │ │ │ + b 19198 <__cxa_atexit@plt+0xbe58> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #92, 18 @ 0x170000 │ │ │ │ - bicseq r5, r2, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + bicseq r4, r2, #60, 20 @ 0x3c000 │ │ │ │ + bicseq r4, r2, #64, 20 @ 0x40000 │ │ │ │ + bicseq r4, r2, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1934c <__cxa_atexit@plt+0xc00c> │ │ │ │ - ldr r7, [pc, #72] @ 19360 <__cxa_atexit@plt+0xc020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19340 <__cxa_atexit@plt+0xc000> │ │ │ │ - ldr r7, [pc, #56] @ 19364 <__cxa_atexit@plt+0xc024> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1922c <__cxa_atexit@plt+0xbeec> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 19200 <__cxa_atexit@plt+0xbec0> │ │ │ │ + ldr r2, [pc, #92] @ 1923c <__cxa_atexit@plt+0xbefc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 19220 <__cxa_atexit@plt+0xbee0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 19254 <__cxa_atexit@plt+0xbf14> │ │ │ │ + ldr r7, [pc, #60] @ 19244 <__cxa_atexit@plt+0xbf04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #52] @ 19248 <__cxa_atexit@plt+0xbf08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19368 <__cxa_atexit@plt+0xc028> │ │ │ │ + ldr r7, [pc, #12] @ 19240 <__cxa_atexit@plt+0xbf00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a564e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19388 <__cxa_atexit@plt+0xc048> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a55b68 │ │ │ │ + bicseq r4, r2, #176, 18 @ 0x2c0000 │ │ │ │ + bicseq r4, r2, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 193c8 <__cxa_atexit@plt+0xc088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr sl, [pc, #472] @ 19438 <__cxa_atexit@plt+0xc0f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #468] @ 1943c <__cxa_atexit@plt+0xc0fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #464] @ 19440 <__cxa_atexit@plt+0xc100> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #460] @ 19444 <__cxa_atexit@plt+0xc104> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #456] @ 19448 <__cxa_atexit@plt+0xc108> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 19290 <__cxa_atexit@plt+0xbf50> │ │ │ │ tst r7, #3 │ │ │ │ - beq 193c0 <__cxa_atexit@plt+0xc080> │ │ │ │ - ldr r3, [pc, #24] @ 193cc <__cxa_atexit@plt+0xc08c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + mov r5, r6 │ │ │ │ + beq 19314 <__cxa_atexit@plt+0xbfd4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne 192e0 <__cxa_atexit@plt+0xbfa0> │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 19330 <__cxa_atexit@plt+0xbff0> │ │ │ │ + mov r6, r5 │ │ │ │ + str lr, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 193cc <__cxa_atexit@plt+0xc08c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 19340 <__cxa_atexit@plt+0xc000> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + b 19284 <__cxa_atexit@plt+0xbf44> │ │ │ │ + str ip, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 19324 <__cxa_atexit@plt+0xbfe4> │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r6, r5, #4 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 193b8 <__cxa_atexit@plt+0xc078> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 19378 <__cxa_atexit@plt+0xc038> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + b 19284 <__cxa_atexit@plt+0xbf44> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 193ec <__cxa_atexit@plt+0xc0ac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + b 19334 <__cxa_atexit@plt+0xbff4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 193e4 <__cxa_atexit@plt+0xc0a4> │ │ │ │ + ldr r3, [pc, #268] @ 19464 <__cxa_atexit@plt+0xc124> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1940c <__cxa_atexit@plt+0xc0cc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [pc, #256] @ 19468 <__cxa_atexit@plt+0xc128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + b 193a8 <__cxa_atexit@plt+0xc068> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1940c <__cxa_atexit@plt+0xc0cc> │ │ │ │ + ldr r7, [pc, #188] @ 1944c <__cxa_atexit@plt+0xc10c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #184] @ 19450 <__cxa_atexit@plt+0xc110> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #164] @ 19454 <__cxa_atexit@plt+0xc114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19468 <__cxa_atexit@plt+0xc128> │ │ │ │ - ldr r7, [pc, #72] @ 1947c <__cxa_atexit@plt+0xc13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1945c <__cxa_atexit@plt+0xc11c> │ │ │ │ - ldr r7, [pc, #56] @ 19480 <__cxa_atexit@plt+0xc140> │ │ │ │ + ldr r7, [pc, #160] @ 19460 <__cxa_atexit@plt+0xc120> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19484 <__cxa_atexit@plt+0xc144> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 193d8 <__cxa_atexit@plt+0xc098> │ │ │ │ + ldr r7, [pc, #160] @ 19474 <__cxa_atexit@plt+0xc134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a563cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 194a4 <__cxa_atexit@plt+0xc164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r7, [pc, #116] @ 1946c <__cxa_atexit@plt+0xc12c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #108] @ 19470 <__cxa_atexit@plt+0xc130> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r2] │ │ │ │ + ldr r7, [pc, #56] @ 19458 <__cxa_atexit@plt+0xc118> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #48] @ 1945c <__cxa_atexit@plt+0xc11c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r0, lsl #7 │ │ │ │ + andeq r0, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + bicseq r4, r2, #0, 16 │ │ │ │ + bicseq r4, r2, #8, 16 @ 0x80000 │ │ │ │ + bicseq r4, r2, #152, 14 @ 0x2600000 │ │ │ │ + bicseq r4, r2, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0x03a559dc │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + bicseq r4, r2, #48, 16 @ 0x300000 │ │ │ │ + bicseq r4, r2, #192, 14 @ 0x3000000 │ │ │ │ + bicseq r4, r2, #148, 14 @ 0x2500000 │ │ │ │ + @ instruction: 0x03a559c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 194e4 <__cxa_atexit@plt+0xc1a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 194dc <__cxa_atexit@plt+0xc19c> │ │ │ │ - ldr r3, [pc, #24] @ 194e8 <__cxa_atexit@plt+0xc1a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19508 <__cxa_atexit@plt+0xc1c8> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #232] @ 19574 <__cxa_atexit@plt+0xc234> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 19530 <__cxa_atexit@plt+0xc1f0> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 194d4 <__cxa_atexit@plt+0xc194> │ │ │ │ + ldr r2, [pc, #208] @ 19580 <__cxa_atexit@plt+0xc240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1951c <__cxa_atexit@plt+0xc1dc> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 19254 <__cxa_atexit@plt+0xbf14> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ bcc 1954c <__cxa_atexit@plt+0xc20c> │ │ │ │ - ldr r7, [pc, #40] @ 19558 <__cxa_atexit@plt+0xc218> │ │ │ │ + ldr r7, [pc, #156] @ 19588 <__cxa_atexit@plt+0xc248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r7, [pc, #144] @ 1958c <__cxa_atexit@plt+0xc24c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + ldr r7, [pc, #124] @ 19590 <__cxa_atexit@plt+0xc250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 1955c <__cxa_atexit@plt+0xc21c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #240, 12 @ 0xf000000 │ │ │ │ - bicseq r5, r2, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 195b8 <__cxa_atexit@plt+0xc278> │ │ │ │ - ldr r7, [pc, #72] @ 195cc <__cxa_atexit@plt+0xc28c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 195ac <__cxa_atexit@plt+0xc26c> │ │ │ │ - ldr r7, [pc, #56] @ 195d0 <__cxa_atexit@plt+0xc290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 195d4 <__cxa_atexit@plt+0xc294> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ 19584 <__cxa_atexit@plt+0xc244> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56290 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 195f4 <__cxa_atexit@plt+0xc2b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 19578 <__cxa_atexit@plt+0xc238> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 1957c <__cxa_atexit@plt+0xc23c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + bicseq r4, r2, #88, 12 @ 0x5800000 │ │ │ │ + bicseq r4, r2, #44, 12 @ 0x2c00000 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0x03a55864 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + bicseq r4, r2, #156, 12 @ 0x9c00000 │ │ │ │ + bicseq r4, r2, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 19634 <__cxa_atexit@plt+0xc2f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1962c <__cxa_atexit@plt+0xc2ec> │ │ │ │ - ldr r3, [pc, #24] @ 19638 <__cxa_atexit@plt+0xc2f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 195d4 <__cxa_atexit@plt+0xc294> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 195ec <__cxa_atexit@plt+0xc2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19658 <__cxa_atexit@plt+0xc318> │ │ │ │ + ldr r3, [pc, #20] @ 195f0 <__cxa_atexit@plt+0xc2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 19678 <__cxa_atexit@plt+0xc338> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, r2, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 196d4 <__cxa_atexit@plt+0xc394> │ │ │ │ - ldr r7, [pc, #72] @ 196e8 <__cxa_atexit@plt+0xc3a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 196c8 <__cxa_atexit@plt+0xc388> │ │ │ │ - ldr r7, [pc, #56] @ 196ec <__cxa_atexit@plt+0xc3ac> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #224] @ 196e8 <__cxa_atexit@plt+0xc3a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 196a4 <__cxa_atexit@plt+0xc364> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 19650 <__cxa_atexit@plt+0xc310> │ │ │ │ + ldr r2, [pc, #200] @ 196f4 <__cxa_atexit@plt+0xc3b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 19690 <__cxa_atexit@plt+0xc350> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 19254 <__cxa_atexit@plt+0xbf14> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 196c0 <__cxa_atexit@plt+0xc380> │ │ │ │ + ldr r7, [pc, #148] @ 196fc <__cxa_atexit@plt+0xc3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #144] @ 19700 <__cxa_atexit@plt+0xc3c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #124] @ 19704 <__cxa_atexit@plt+0xc3c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 196f0 <__cxa_atexit@plt+0xc3b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a56178 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19710 <__cxa_atexit@plt+0xc3d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 19750 <__cxa_atexit@plt+0xc410> │ │ │ │ + ldr r3, [pc, #76] @ 196f8 <__cxa_atexit@plt+0xc3b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 19748 <__cxa_atexit@plt+0xc408> │ │ │ │ - ldr r3, [pc, #24] @ 19754 <__cxa_atexit@plt+0xc414> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19774 <__cxa_atexit@plt+0xc434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 196ec <__cxa_atexit@plt+0xc3ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 196f0 <__cxa_atexit@plt+0xc3b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + bicseq r4, r2, #228, 8 @ 0xe4000000 │ │ │ │ + bicseq r4, r2, #184, 8 @ 0xb8000000 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0x03a556f0 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + bicseq r4, r2, #40, 10 @ 0xa000000 │ │ │ │ + bicseq r4, r2, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 197b8 <__cxa_atexit@plt+0xc478> │ │ │ │ - ldr r7, [pc, #40] @ 197c4 <__cxa_atexit@plt+0xc484> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 197c8 <__cxa_atexit@plt+0xc488> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 19740 <__cxa_atexit@plt+0xc400> │ │ │ │ + ldr r2, [pc, #44] @ 19758 <__cxa_atexit@plt+0xc418> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #132, 8 @ 0x84000000 │ │ │ │ - bicseq r5, r2, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19824 <__cxa_atexit@plt+0xc4e4> │ │ │ │ - ldr r7, [pc, #72] @ 19838 <__cxa_atexit@plt+0xc4f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19818 <__cxa_atexit@plt+0xc4d8> │ │ │ │ - ldr r7, [pc, #56] @ 1983c <__cxa_atexit@plt+0xc4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19840 <__cxa_atexit@plt+0xc500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ 1975c <__cxa_atexit@plt+0xc41c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 197a0 <__cxa_atexit@plt+0xc460> │ │ │ │ + ldr r1, [pc, #44] @ 197a8 <__cxa_atexit@plt+0xc468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 197ac <__cxa_atexit@plt+0xc46c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a5603c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r4, r2, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 19860 <__cxa_atexit@plt+0xc520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 198a0 <__cxa_atexit@plt+0xc560> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 19804 <__cxa_atexit@plt+0xc4c4> │ │ │ │ + ldr r3, [pc, #40] @ 19810 <__cxa_atexit@plt+0xc4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 19898 <__cxa_atexit@plt+0xc558> │ │ │ │ - ldr r3, [pc, #24] @ 198a4 <__cxa_atexit@plt+0xc564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + beq 197fc <__cxa_atexit@plt+0xc4bc> │ │ │ │ + b 1981c <__cxa_atexit@plt+0xc4dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 198c4 <__cxa_atexit@plt+0xc584> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 198e4 <__cxa_atexit@plt+0xc5a4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #208] @ 198f8 <__cxa_atexit@plt+0xc5b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 198bc <__cxa_atexit@plt+0xc57c> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1986c <__cxa_atexit@plt+0xc52c> │ │ │ │ + ldr r2, [pc, #184] @ 19904 <__cxa_atexit@plt+0xc5c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 198b0 <__cxa_atexit@plt+0xc570> │ │ │ │ + mov r5, r3 │ │ │ │ + b 19254 <__cxa_atexit@plt+0xbf14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 198cc <__cxa_atexit@plt+0xc58c> │ │ │ │ + ldr r7, [pc, #136] @ 1990c <__cxa_atexit@plt+0xc5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #128] @ 19910 <__cxa_atexit@plt+0xc5d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #120] @ 19914 <__cxa_atexit@plt+0xc5d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19940 <__cxa_atexit@plt+0xc600> │ │ │ │ - ldr r7, [pc, #72] @ 19954 <__cxa_atexit@plt+0xc614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19934 <__cxa_atexit@plt+0xc5f4> │ │ │ │ - ldr r7, [pc, #56] @ 19958 <__cxa_atexit@plt+0xc618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1995c <__cxa_atexit@plt+0xc61c> │ │ │ │ + ldr r7, [pc, #68] @ 19908 <__cxa_atexit@plt+0xc5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a55f24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1997c <__cxa_atexit@plt+0xc63c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 199bc <__cxa_atexit@plt+0xc67c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 199b4 <__cxa_atexit@plt+0xc674> │ │ │ │ - ldr r3, [pc, #24] @ 199c0 <__cxa_atexit@plt+0xc680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 199e0 <__cxa_atexit@plt+0xc6a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 198fc <__cxa_atexit@plt+0xc5bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [pc, #20] @ 19900 <__cxa_atexit@plt+0xc5c0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + bicseq r4, r2, #216, 4 @ 0x8000000d │ │ │ │ + bicseq r4, r2, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + @ instruction: 0x03a554d8 │ │ │ │ + bicseq r4, r2, #20, 6 @ 0x50000000 │ │ │ │ + bicseq r4, r2, #40, 6 @ 0xa0000000 │ │ │ │ + bicseq r4, r2, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 19a24 <__cxa_atexit@plt+0xc6e4> │ │ │ │ - ldr r7, [pc, #40] @ 19a30 <__cxa_atexit@plt+0xc6f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #32] @ 19a34 <__cxa_atexit@plt+0xc6f4> │ │ │ │ + bcc 1994c <__cxa_atexit@plt+0xc60c> │ │ │ │ + ldr r2, [pc, #40] @ 19964 <__cxa_atexit@plt+0xc624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r5, r2, #24, 4 @ 0x80000001 │ │ │ │ - bicseq r5, r2, #16, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19a90 <__cxa_atexit@plt+0xc750> │ │ │ │ - ldr r7, [pc, #72] @ 19aa4 <__cxa_atexit@plt+0xc764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19a84 <__cxa_atexit@plt+0xc744> │ │ │ │ - ldr r7, [pc, #56] @ 19aa8 <__cxa_atexit@plt+0xc768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #20] @ 19968 <__cxa_atexit@plt+0xc628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r4, r2, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 199c0 <__cxa_atexit@plt+0xc680> │ │ │ │ + ldr r2, [pc, #60] @ 199d0 <__cxa_atexit@plt+0xc690> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 199d4 <__cxa_atexit@plt+0xc694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19aac <__cxa_atexit@plt+0xc76c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x03a55dd4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19b08 <__cxa_atexit@plt+0xc7c8> │ │ │ │ - ldr r7, [pc, #72] @ 19b1c <__cxa_atexit@plt+0xc7dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19afc <__cxa_atexit@plt+0xc7bc> │ │ │ │ - ldr r7, [pc, #56] @ 19b20 <__cxa_atexit@plt+0xc7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19b24 <__cxa_atexit@plt+0xc7e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0x03a554e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19a24 <__cxa_atexit@plt+0xc6e4> │ │ │ │ + ldr r2, [pc, #52] @ 19a2c <__cxa_atexit@plt+0xc6ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #48] @ 19a30 <__cxa_atexit@plt+0xc6f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 19a34 <__cxa_atexit@plt+0xc6f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0x03a55d44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19b80 <__cxa_atexit@plt+0xc840> │ │ │ │ - ldr r7, [pc, #72] @ 19b94 <__cxa_atexit@plt+0xc854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19b74 <__cxa_atexit@plt+0xc834> │ │ │ │ - ldr r7, [pc, #56] @ 19b98 <__cxa_atexit@plt+0xc858> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a54f98 │ │ │ │ + bicseq r4, r2, #124, 2 │ │ │ │ + @ instruction: 0x03a55474 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19a60 <__cxa_atexit@plt+0xc720> │ │ │ │ + ldr r7, [pc, #44] @ 19a84 <__cxa_atexit@plt+0xc744> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19b9c <__cxa_atexit@plt+0xc85c> │ │ │ │ + ldr r3, [pc, #20] @ 19a7c <__cxa_atexit@plt+0xc73c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19a80 <__cxa_atexit@plt+0xc740> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54f00 │ │ │ │ + @ instruction: 0x03a5533c │ │ │ │ + @ instruction: 0x03a55410 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19ab0 <__cxa_atexit@plt+0xc770> │ │ │ │ + ldr r7, [pc, #44] @ 19ad4 <__cxa_atexit@plt+0xc794> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0x03a55cb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19bf8 <__cxa_atexit@plt+0xc8b8> │ │ │ │ - ldr r7, [pc, #72] @ 19c0c <__cxa_atexit@plt+0xc8cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19bec <__cxa_atexit@plt+0xc8ac> │ │ │ │ - ldr r7, [pc, #56] @ 19c10 <__cxa_atexit@plt+0xc8d0> │ │ │ │ + ldr r3, [pc, #20] @ 19acc <__cxa_atexit@plt+0xc78c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19ad0 <__cxa_atexit@plt+0xc790> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54e88 │ │ │ │ + @ instruction: 0x03a552c4 │ │ │ │ + @ instruction: 0x03a553ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19b00 <__cxa_atexit@plt+0xc7c0> │ │ │ │ + ldr r7, [pc, #44] @ 19b24 <__cxa_atexit@plt+0xc7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19c14 <__cxa_atexit@plt+0xc8d4> │ │ │ │ + ldr r3, [pc, #20] @ 19b1c <__cxa_atexit@plt+0xc7dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19b20 <__cxa_atexit@plt+0xc7e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54e10 │ │ │ │ + @ instruction: 0x03a5524c │ │ │ │ + @ instruction: 0x03a55348 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19b50 <__cxa_atexit@plt+0xc810> │ │ │ │ + ldr r7, [pc, #44] @ 19b74 <__cxa_atexit@plt+0xc834> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - @ instruction: 0xfffff668 │ │ │ │ - @ instruction: 0x03a55c24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19c70 <__cxa_atexit@plt+0xc930> │ │ │ │ - ldr r7, [pc, #72] @ 19c84 <__cxa_atexit@plt+0xc944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19c64 <__cxa_atexit@plt+0xc924> │ │ │ │ - ldr r7, [pc, #56] @ 19c88 <__cxa_atexit@plt+0xc948> │ │ │ │ + ldr r3, [pc, #20] @ 19b6c <__cxa_atexit@plt+0xc82c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19b70 <__cxa_atexit@plt+0xc830> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54d98 │ │ │ │ + @ instruction: 0x03a551d4 │ │ │ │ + @ instruction: 0x03a552e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19ba0 <__cxa_atexit@plt+0xc860> │ │ │ │ + ldr r7, [pc, #44] @ 19bc4 <__cxa_atexit@plt+0xc884> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19c8c <__cxa_atexit@plt+0xc94c> │ │ │ │ + ldr r3, [pc, #20] @ 19bbc <__cxa_atexit@plt+0xc87c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19bc0 <__cxa_atexit@plt+0xc880> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54d20 │ │ │ │ + @ instruction: 0x03a5515c │ │ │ │ + @ instruction: 0x03a55280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19bf0 <__cxa_atexit@plt+0xc8b0> │ │ │ │ + ldr r7, [pc, #44] @ 19c14 <__cxa_atexit@plt+0xc8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff378 │ │ │ │ - @ instruction: 0xfffff384 │ │ │ │ - @ instruction: 0x03a55b94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19ce8 <__cxa_atexit@plt+0xc9a8> │ │ │ │ - ldr r7, [pc, #72] @ 19cfc <__cxa_atexit@plt+0xc9bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19cdc <__cxa_atexit@plt+0xc99c> │ │ │ │ - ldr r7, [pc, #56] @ 19d00 <__cxa_atexit@plt+0xc9c0> │ │ │ │ + ldr r3, [pc, #20] @ 19c0c <__cxa_atexit@plt+0xc8cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19c10 <__cxa_atexit@plt+0xc8d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54ca8 │ │ │ │ + @ instruction: 0x03a550e4 │ │ │ │ + @ instruction: 0x03a5521c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19c40 <__cxa_atexit@plt+0xc900> │ │ │ │ + ldr r7, [pc, #44] @ 19c64 <__cxa_atexit@plt+0xc924> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19d04 <__cxa_atexit@plt+0xc9c4> │ │ │ │ + ldr r3, [pc, #20] @ 19c5c <__cxa_atexit@plt+0xc91c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19c60 <__cxa_atexit@plt+0xc920> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54c30 │ │ │ │ + @ instruction: 0x03a5506c │ │ │ │ + @ instruction: 0x03a551b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19c90 <__cxa_atexit@plt+0xc950> │ │ │ │ + ldr r7, [pc, #44] @ 19cb4 <__cxa_atexit@plt+0xc974> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff094 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - @ instruction: 0x03a55b04 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19d60 <__cxa_atexit@plt+0xca20> │ │ │ │ - ldr r7, [pc, #72] @ 19d74 <__cxa_atexit@plt+0xca34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19d54 <__cxa_atexit@plt+0xca14> │ │ │ │ - ldr r7, [pc, #56] @ 19d78 <__cxa_atexit@plt+0xca38> │ │ │ │ + ldr r3, [pc, #20] @ 19cac <__cxa_atexit@plt+0xc96c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19cb0 <__cxa_atexit@plt+0xc970> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54bb8 │ │ │ │ + @ instruction: 0x03a54ff4 │ │ │ │ + @ instruction: 0x03a55154 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19ce0 <__cxa_atexit@plt+0xc9a0> │ │ │ │ + ldr r7, [pc, #44] @ 19d04 <__cxa_atexit@plt+0xc9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19d7c <__cxa_atexit@plt+0xca3c> │ │ │ │ + ldr r3, [pc, #20] @ 19cfc <__cxa_atexit@plt+0xc9bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19d00 <__cxa_atexit@plt+0xc9c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54b40 │ │ │ │ + @ instruction: 0x03a54f7c │ │ │ │ + @ instruction: 0x03a550f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19d30 <__cxa_atexit@plt+0xc9f0> │ │ │ │ + ldr r7, [pc, #44] @ 19d54 <__cxa_atexit@plt+0xca14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffedb0 │ │ │ │ - @ instruction: 0xffffedbc │ │ │ │ - @ instruction: 0x03a55a74 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19dd8 <__cxa_atexit@plt+0xca98> │ │ │ │ - ldr r7, [pc, #72] @ 19dec <__cxa_atexit@plt+0xcaac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19dcc <__cxa_atexit@plt+0xca8c> │ │ │ │ - ldr r7, [pc, #56] @ 19df0 <__cxa_atexit@plt+0xcab0> │ │ │ │ + ldr r3, [pc, #20] @ 19d4c <__cxa_atexit@plt+0xca0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19d50 <__cxa_atexit@plt+0xca10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54ac8 │ │ │ │ + @ instruction: 0x03a54f04 │ │ │ │ + @ instruction: 0x03a5508c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19d80 <__cxa_atexit@plt+0xca40> │ │ │ │ + ldr r7, [pc, #44] @ 19da4 <__cxa_atexit@plt+0xca64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19df4 <__cxa_atexit@plt+0xcab4> │ │ │ │ + ldr r3, [pc, #20] @ 19d9c <__cxa_atexit@plt+0xca5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19da0 <__cxa_atexit@plt+0xca60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54a50 │ │ │ │ + @ instruction: 0x03a54e8c │ │ │ │ + @ instruction: 0x03a55028 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19dd0 <__cxa_atexit@plt+0xca90> │ │ │ │ + ldr r7, [pc, #44] @ 19df4 <__cxa_atexit@plt+0xcab4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeacc │ │ │ │ - @ instruction: 0xffffead8 │ │ │ │ - @ instruction: 0x03a559e4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 19e50 <__cxa_atexit@plt+0xcb10> │ │ │ │ - ldr r7, [pc, #72] @ 19e64 <__cxa_atexit@plt+0xcb24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19e44 <__cxa_atexit@plt+0xcb04> │ │ │ │ - ldr r7, [pc, #56] @ 19e68 <__cxa_atexit@plt+0xcb28> │ │ │ │ + ldr r3, [pc, #20] @ 19dec <__cxa_atexit@plt+0xcaac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19df0 <__cxa_atexit@plt+0xcab0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a549d8 │ │ │ │ + @ instruction: 0x03a54e14 │ │ │ │ + @ instruction: 0x03a54fc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19e20 <__cxa_atexit@plt+0xcae0> │ │ │ │ + ldr r7, [pc, #44] @ 19e44 <__cxa_atexit@plt+0xcb04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401098 <__cxa_atexit@plt+0x3f3d58> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19e6c <__cxa_atexit@plt+0xcb2c> │ │ │ │ + ldr r3, [pc, #20] @ 19e3c <__cxa_atexit@plt+0xcafc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 19e40 <__cxa_atexit@plt+0xcb00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a54960 │ │ │ │ + @ instruction: 0x03a54d9c │ │ │ │ + @ instruction: 0x03a54f60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19e70 <__cxa_atexit@plt+0xcb30> │ │ │ │ + ldr r7, [pc, #44] @ 19e94 <__cxa_atexit@plt+0xcb54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe7e8 │ │ │ │ - @ instruction: 0xffffe7f4 │ │ │ │ - @ instruction: 0x03a55954 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #20] @ 19e8c <__cxa_atexit@plt+0xcb4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [pc, #12] @ 19e90 <__cxa_atexit@plt+0xcb50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a548e4 │ │ │ │ + @ instruction: 0x03a54d24 │ │ │ │ + @ instruction: 0x03a54f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 19ecc <__cxa_atexit@plt+0xcb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 19ed0 <__cxa_atexit@plt+0xcb90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19ef0 <__cxa_atexit@plt+0xcbb0> │ │ │ │ - ldr r3, [pc, #40] @ 19f08 <__cxa_atexit@plt+0xcbc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + @ instruction: 0x03a54cb8 │ │ │ │ + @ instruction: 0x03a54c88 │ │ │ │ + @ instruction: 0x03a54ffc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19f1c <__cxa_atexit@plt+0xcbdc> │ │ │ │ + ldr r2, [pc, #48] @ 19f24 <__cxa_atexit@plt+0xcbe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 19f28 <__cxa_atexit@plt+0xcbe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19f0c <__cxa_atexit@plt+0xcbcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r3, r2, #132, 24 @ 0x8400 │ │ │ │ + @ instruction: 0x03a54f94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 19fb8 <__cxa_atexit@plt+0xcc78> │ │ │ │ + ldr r2, [pc, #112] @ 19fc4 <__cxa_atexit@plt+0xcc84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 19fc8 <__cxa_atexit@plt+0xcc88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [pc, #80] @ 19fcc <__cxa_atexit@plt+0xcc8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #72] @ 19fd0 <__cxa_atexit@plt+0xcc90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #64] @ 19fd4 <__cxa_atexit@plt+0xcc94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r2, #72, 26 @ 0x1200 │ │ │ │ - @ instruction: 0x03a55f28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffa18 │ │ │ │ + bicseq r3, r2, #108, 24 @ 0x6c00 │ │ │ │ + bicseq r3, r2, #16, 24 @ 0x1000 │ │ │ │ + bicseq r3, r2, #120, 24 @ 0x7800 │ │ │ │ + @ instruction: 0x03a54ef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 19f48 <__cxa_atexit@plt+0xcc08> │ │ │ │ - ldr r3, [pc, #40] @ 19f60 <__cxa_atexit@plt+0xcc20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 1a02c <__cxa_atexit@plt+0xccec> │ │ │ │ + ldr r3, [pc, #64] @ 1a044 <__cxa_atexit@plt+0xcd04> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19f64 <__cxa_atexit@plt+0xcc24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r2, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0x03a55ed4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19fa0 <__cxa_atexit@plt+0xcc60> │ │ │ │ - ldr r3, [pc, #40] @ 19fb8 <__cxa_atexit@plt+0xcc78> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 1a048 <__cxa_atexit@plt+0xcd08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r3, r7, sl} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 19fbc <__cxa_atexit@plt+0xcc7c> │ │ │ │ + ldr r7, [pc, #24] @ 1a04c <__cxa_atexit@plt+0xcd0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0x03a55e80 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + bicseq r3, r2, #120, 22 @ 0x1e000 │ │ │ │ + @ instruction: 0x03a54eb4 │ │ │ │ + @ instruction: 0x03a548c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19ff8 <__cxa_atexit@plt+0xccb8> │ │ │ │ - ldr r3, [pc, #40] @ 1a010 <__cxa_atexit@plt+0xccd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a014 <__cxa_atexit@plt+0xccd4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a074 <__cxa_atexit@plt+0xcd34> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #8] @ 1a078 <__cxa_atexit@plt+0xcd38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #76, 24 @ 0x4c00 │ │ │ │ - @ instruction: 0x03a55e2c │ │ │ │ + @ instruction: 0x03a548b8 │ │ │ │ + @ instruction: 0x03a548b0 │ │ │ │ + @ instruction: 0x03a54924 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a050 <__cxa_atexit@plt+0xcd10> │ │ │ │ - ldr r3, [pc, #40] @ 1a068 <__cxa_atexit@plt+0xcd28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a06c <__cxa_atexit@plt+0xcd2c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a0a0 <__cxa_atexit@plt+0xcd60> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #8] @ 1a0a4 <__cxa_atexit@plt+0xcd64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #248, 22 @ 0x3e000 │ │ │ │ - @ instruction: 0x03a55dd8 │ │ │ │ + @ instruction: 0x03a54918 │ │ │ │ + @ instruction: 0x03a54910 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1a0a8 <__cxa_atexit@plt+0xcd68> │ │ │ │ - ldr r3, [pc, #40] @ 1a0c0 <__cxa_atexit@plt+0xcd80> │ │ │ │ + bcc 1a0f8 <__cxa_atexit@plt+0xcdb8> │ │ │ │ + ldr r3, [pc, #64] @ 1a110 <__cxa_atexit@plt+0xcdd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + ldr r2, [pc, #60] @ 1a114 <__cxa_atexit@plt+0xcdd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a0c4 <__cxa_atexit@plt+0xcd84> │ │ │ │ + ldr r7, [pc, #24] @ 1a118 <__cxa_atexit@plt+0xcdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #164, 22 @ 0x29000 │ │ │ │ - @ instruction: 0x03a55d84 │ │ │ │ + bicseq r3, r2, #188, 20 @ 0xbc000 │ │ │ │ + bicseq r3, r2, #184, 20 @ 0xb8000 │ │ │ │ + @ instruction: 0x03a54e00 │ │ │ │ + @ instruction: 0x03a548a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a100 <__cxa_atexit@plt+0xcdc0> │ │ │ │ - ldr r3, [pc, #40] @ 1a118 <__cxa_atexit@plt+0xcdd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a11c <__cxa_atexit@plt+0xcddc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1a15c <__cxa_atexit@plt+0xce1c> │ │ │ │ + ldr r3, [pc, #44] @ 1a174 <__cxa_atexit@plt+0xce34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 1a178 <__cxa_atexit@plt+0xce38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r7, [pc, #24] @ 1a17c <__cxa_atexit@plt+0xce3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0x03a55d30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a54894 │ │ │ │ + @ instruction: 0x03a54da0 │ │ │ │ + @ instruction: 0x03a54840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a158 <__cxa_atexit@plt+0xce18> │ │ │ │ - ldr r3, [pc, #40] @ 1a170 <__cxa_atexit@plt+0xce30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a174 <__cxa_atexit@plt+0xce34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r2, #252, 20 @ 0xfc000 │ │ │ │ - @ instruction: 0x03a55cdc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 1a1a0 <__cxa_atexit@plt+0xce60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc480 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + @ instruction: 0x03a54834 │ │ │ │ + @ instruction: 0x03a54838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a1b0 <__cxa_atexit@plt+0xce70> │ │ │ │ - ldr r3, [pc, #40] @ 1a1c8 <__cxa_atexit@plt+0xce88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1a1cc <__cxa_atexit@plt+0xce8c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1a1c8 <__cxa_atexit@plt+0xce88> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r2, #168, 20 @ 0xa8000 │ │ │ │ - @ instruction: 0x03a55c88 │ │ │ │ - orreq r2, r0, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #236, 14 @ 0x3b00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #3276800 @ 0x320000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #16711680 @ 0xff0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #2260992 @ 0x228000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, #3457024 @ 0x34c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [pc, #8] @ 1a1cc <__cxa_atexit@plt+0xce8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a5482c │ │ │ │ + @ instruction: 0x03a54824 │ │ │ │ + @ instruction: 0x03a54d3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1a2fc <__cxa_atexit@plt+0xcfbc> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1a22c <__cxa_atexit@plt+0xceec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1a2f4 <__cxa_atexit@plt+0xcfb4> │ │ │ │ - ldr r3, [pc, #44] @ 1a304 <__cxa_atexit@plt+0xcfc4> │ │ │ │ + beq 1a224 <__cxa_atexit@plt+0xcee4> │ │ │ │ + ldr r8, [pc, #48] @ 1a234 <__cxa_atexit@plt+0xcef4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 1a238 <__cxa_atexit@plt+0xcef8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ 1a23c <__cxa_atexit@plt+0xcefc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1a308 <__cxa_atexit@plt+0xcfc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 15fdf04 <__cxa_atexit@plt+0x15f0bc4> │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc488 <__cxa_atexit@plt+0x3ef148> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #188, 16 @ 0xbc0000 │ │ │ │ - bicseq r4, r2, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0x03a55bc8 │ │ │ │ + @ instruction: 0x03a54340 │ │ │ │ + @ instruction: 0x03a54814 │ │ │ │ + bicseq r3, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a348 <__cxa_atexit@plt+0xd008> │ │ │ │ - ldr r5, [pc, #44] @ 1a35c <__cxa_atexit@plt+0xd01c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 3fc490 <__cxa_atexit@plt+0x3ef150> │ │ │ │ + @ instruction: 0x03a54d4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a2e8 <__cxa_atexit@plt+0xcfa8> │ │ │ │ + ldr r7, [pc, #132] @ 1a2fc <__cxa_atexit@plt+0xcfbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 1a2b4 <__cxa_atexit@plt+0xcf74> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1a2c4 <__cxa_atexit@plt+0xcf84> │ │ │ │ + ldr r7, [pc, #104] @ 1a300 <__cxa_atexit@plt+0xcfc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #92] @ 1a304 <__cxa_atexit@plt+0xcfc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #64] @ 1a30c <__cxa_atexit@plt+0xcfcc> │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #60] @ 1a310 <__cxa_atexit@plt+0xcfd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r5, [pc, #36] @ 1a360 <__cxa_atexit@plt+0xd020> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 1a314 <__cxa_atexit@plt+0xcfd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 1a364 <__cxa_atexit@plt+0xd024> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1a308 <__cxa_atexit@plt+0xcfc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - bicseq r4, r2, #20, 18 @ 0x50000 │ │ │ │ - @ instruction: 0x03a55b8c │ │ │ │ - @ instruction: 0x03a55b6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a3b4 <__cxa_atexit@plt+0xd074> │ │ │ │ - ldr r2, [pc, #52] @ 1a3bc <__cxa_atexit@plt+0xd07c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 1a3c0 <__cxa_atexit@plt+0xd080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 1a3c4 <__cxa_atexit@plt+0xd084> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010b0 <__cxa_atexit@plt+0x3f3d70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r4, r2, #4, 16 @ 0x40000 │ │ │ │ - bicseq r4, r2, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0x03a55b0c │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq r3, r2, #120, 18 @ 0x1e0000 │ │ │ │ + @ instruction: 0x03a54cc8 │ │ │ │ + andeq r0, r0, ip, lsr #13 │ │ │ │ + @ instruction: 0x03a5474c │ │ │ │ + @ instruction: 0x03a54740 │ │ │ │ + @ instruction: 0x03a54c88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a404 <__cxa_atexit@plt+0xd0c4> │ │ │ │ - ldr r3, [pc, #32] @ 1a410 <__cxa_atexit@plt+0xd0d0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a354 <__cxa_atexit@plt+0xd014> │ │ │ │ + ldr r3, [pc, #72] @ 1a380 <__cxa_atexit@plt+0xd040> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ 1a384 <__cxa_atexit@plt+0xd044> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r3, [pc, #24] @ 1a374 <__cxa_atexit@plt+0xd034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 1a378 <__cxa_atexit@plt+0xd038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ 1a37c <__cxa_atexit@plt+0xd03c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r6 │ │ │ │ + @ instruction: 0x03a546bc │ │ │ │ + @ instruction: 0x03a546b0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r3, r2, #216, 16 @ 0xd80000 │ │ │ │ + @ instruction: 0x03a54c08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a3b4 <__cxa_atexit@plt+0xd074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 1a3b8 <__cxa_atexit@plt+0xd078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0x03a54bd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a450 <__cxa_atexit@plt+0xd110> │ │ │ │ - ldr r3, [pc, #44] @ 1a468 <__cxa_atexit@plt+0xd128> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a3e8 <__cxa_atexit@plt+0xd0a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 1a3ec <__cxa_atexit@plt+0xd0ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #68, 16 @ 0x440000 │ │ │ │ + @ instruction: 0x03a54ba0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a41c <__cxa_atexit@plt+0xd0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 1a420 <__cxa_atexit@plt+0xd0e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #136, 14 @ 0x2200000 │ │ │ │ + @ instruction: 0x03a54b6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a450 <__cxa_atexit@plt+0xd110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 1a46c <__cxa_atexit@plt+0xd12c> │ │ │ │ + ldr r3, [pc, #16] @ 1a454 <__cxa_atexit@plt+0xd114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #24] @ 1a470 <__cxa_atexit@plt+0xd130> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #224, 14 @ 0x3800000 │ │ │ │ + @ instruction: 0x03a54b38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1a47c <__cxa_atexit@plt+0xd13c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a54b10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1a4a4 <__cxa_atexit@plt+0xd164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a54ad8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1a53c <__cxa_atexit@plt+0xd1fc> │ │ │ │ + ldr r7, [pc, #124] @ 1a558 <__cxa_atexit@plt+0xd218> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #120] @ 1a55c <__cxa_atexit@plt+0xd21c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r7, [pc, #92] @ 1a560 <__cxa_atexit@plt+0xd220> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a530 <__cxa_atexit@plt+0xd1f0> │ │ │ │ + ldr r2, [pc, #80] @ 1a564 <__cxa_atexit@plt+0xd224> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #-4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1888c <__cxa_atexit@plt+0xb54c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, r2, #8, 16 @ 0x80000 │ │ │ │ - @ instruction: 0x03a55a84 │ │ │ │ - @ instruction: 0x03a55a60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r5, [pc, #36] @ 1a568 <__cxa_atexit@plt+0xd228> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + bicseq r3, r2, #68, 14 @ 0x1100000 │ │ │ │ + bicseq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a54a14 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a4e0 <__cxa_atexit@plt+0xd1a0> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a4f4 <__cxa_atexit@plt+0xd1b4> │ │ │ │ - ldr r2, [pc, #100] @ 1a508 <__cxa_atexit@plt+0xd1c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 1a50c <__cxa_atexit@plt+0xd1cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1a510 <__cxa_atexit@plt+0xd1d0> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a5e4 <__cxa_atexit@plt+0xd2a4> │ │ │ │ + ldr r7, [pc, #104] @ 1a5fc <__cxa_atexit@plt+0xd2bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #100] @ 1a600 <__cxa_atexit@plt+0xd2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1a504 <__cxa_atexit@plt+0xd1c4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r7, [pc, #76] @ 1a604 <__cxa_atexit@plt+0xd2c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a5dc <__cxa_atexit@plt+0xd29c> │ │ │ │ + ldr r3, [pc, #64] @ 1a608 <__cxa_atexit@plt+0xd2c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1888c <__cxa_atexit@plt+0xb54c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r4, r2, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - bicseq r4, r2, #244, 12 @ 0xf400000 │ │ │ │ - bicseq r4, r2, #216, 12 @ 0xd800000 │ │ │ │ - @ instruction: 0x03a559bc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1a570 <__cxa_atexit@plt+0xd230> │ │ │ │ - ldr r2, [pc, #92] @ 1a59c <__cxa_atexit@plt+0xd25c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r3, r3, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a588 <__cxa_atexit@plt+0xd248> │ │ │ │ - ldr r5, [pc, #80] @ 1a5a8 <__cxa_atexit@plt+0xd268> │ │ │ │ + ldr r3, [pc, #32] @ 1a60c <__cxa_atexit@plt+0xd2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r3, r2, #140, 12 @ 0x8c00000 │ │ │ │ + bicseq r3, r2, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x03a54960 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 1a63c <__cxa_atexit@plt+0xd2fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1888c <__cxa_atexit@plt+0xb54c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x03a54930 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1a6c0 <__cxa_atexit@plt+0xd380> │ │ │ │ + ldr r1, [pc, #152] @ 1a6fc <__cxa_atexit@plt+0xd3bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1a6e4 <__cxa_atexit@plt+0xd3a4> │ │ │ │ + ldr r3, [pc, #132] @ 1a700 <__cxa_atexit@plt+0xd3c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a6f4 <__cxa_atexit@plt+0xd3b4> │ │ │ │ + ldr r3, [pc, #104] @ 1a704 <__cxa_atexit@plt+0xd3c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #84] @ 1a708 <__cxa_atexit@plt+0xd3c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + ldr r5, [pc, #68] @ 1a70c <__cxa_atexit@plt+0xd3cc> │ │ │ │ add r5, pc, r5 │ │ │ │ + ldr r9, [r3] │ │ │ │ str r5, [r3] │ │ │ │ - ldr r5, [pc, #72] @ 1a5ac <__cxa_atexit@plt+0xd26c> │ │ │ │ + ldr r5, [pc, #56] @ 1a710 <__cxa_atexit@plt+0xd3d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #44] @ 1a5a4 <__cxa_atexit@plt+0xd264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1a5a0 <__cxa_atexit@plt+0xd260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a5594c │ │ │ │ - @ instruction: 0x03a55970 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - bicseq r4, r2, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a5d8 <__cxa_atexit@plt+0xd298> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1a5ec <__cxa_atexit@plt+0xd2ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #200, 10 @ 0x32000000 │ │ │ │ - @ instruction: 0x03a5590c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + bicseq r3, r2, #228, 8 @ 0xe4000000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r3, r2, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0x03a5484c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1a614 <__cxa_atexit@plt+0xd2d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a55900 │ │ │ │ - @ instruction: 0x03a55948 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a64c <__cxa_atexit@plt+0xd30c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1a654 <__cxa_atexit@plt+0xd314> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #76] @ 1a780 <__cxa_atexit@plt+0xd440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a774 <__cxa_atexit@plt+0xd434> │ │ │ │ + ldr r3, [pc, #52] @ 1a784 <__cxa_atexit@plt+0xd444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1a788 <__cxa_atexit@plt+0xd448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16ae680 <__cxa_atexit@plt+0x16a1340> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, #92, 10 @ 0x17000000 │ │ │ │ - @ instruction: 0x03a55914 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r3, r2, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0x03a547d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a6b4 <__cxa_atexit@plt+0xd374> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a6c0 <__cxa_atexit@plt+0xd380> │ │ │ │ - ldr r2, [pc, #68] @ 1a6d0 <__cxa_atexit@plt+0xd390> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1a7c4 <__cxa_atexit@plt+0xd484> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 1a7c8 <__cxa_atexit@plt+0xd488> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq r3, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x03a54794 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a7f8 <__cxa_atexit@plt+0xd4b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 1a7fc <__cxa_atexit@plt+0xd4bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 1a6d4 <__cxa_atexit@plt+0xd394> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r7, [pc, #44] @ 1a6d8 <__cxa_atexit@plt+0xd398> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - bicseq r4, r2, #4, 10 @ 0x1000000 │ │ │ │ - bicseq r4, r2, #168, 10 @ 0x2a000000 │ │ │ │ - @ instruction: 0x03a5583c │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a5421c │ │ │ │ + @ instruction: 0x03a54760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 1a6f8 <__cxa_atexit@plt+0xd3b8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1a828 <__cxa_atexit@plt+0xd4e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ 1a82c <__cxa_atexit@plt+0xd4ec> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - @ instruction: 0x03a5582c │ │ │ │ - @ instruction: 0x03a5581c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4c8 <__cxa_atexit@plt+0x3ef188> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a541ec │ │ │ │ + @ instruction: 0x03a53d0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1a73c <__cxa_atexit@plt+0xd3fc> │ │ │ │ - ldr r3, [pc, #40] @ 1a74c <__cxa_atexit@plt+0xd40c> │ │ │ │ + bcc 1a878 <__cxa_atexit@plt+0xd538> │ │ │ │ + ldr r3, [pc, #44] @ 1a884 <__cxa_atexit@plt+0xd544> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 1a750 <__cxa_atexit@plt+0xd410> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - orreq r2, r0, #696254464 @ 0x29800000 │ │ │ │ - @ instruction: 0x03a557e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a7a8 <__cxa_atexit@plt+0xd468> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a7b4 <__cxa_atexit@plt+0xd474> │ │ │ │ - ldr r2, [pc, #60] @ 1a7c4 <__cxa_atexit@plt+0xd484> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 1a7c8 <__cxa_atexit@plt+0xd488> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 27e00 <__cxa_atexit@plt+0x1aac0> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - bicseq r4, r2, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a800 <__cxa_atexit@plt+0xd4c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1a808 <__cxa_atexit@plt+0xd4c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r2, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 4010c8 <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a870 <__cxa_atexit@plt+0xd530> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1a87c <__cxa_atexit@plt+0xd53c> │ │ │ │ - ldr r2, [pc, #64] @ 1a88c <__cxa_atexit@plt+0xd54c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 1a890 <__cxa_atexit@plt+0xd550> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #36] @ 1a888 <__cxa_atexit@plt+0xd548> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc480 <__cxa_atexit@plt+0x3ef140> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - bicseq r4, r2, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a940 <__cxa_atexit@plt+0xd600> │ │ │ │ - ldr r2, [pc, #172] @ 1a95c <__cxa_atexit@plt+0xd61c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1a920 <__cxa_atexit@plt+0xd5e0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1a92c <__cxa_atexit@plt+0xd5ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1a948 <__cxa_atexit@plt+0xd608> │ │ │ │ - ldr lr, [pc, #132] @ 1a964 <__cxa_atexit@plt+0xd624> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 1a968 <__cxa_atexit@plt+0xd628> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 1a96c <__cxa_atexit@plt+0xd62c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r3, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1a960 <__cxa_atexit@plt+0xd620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r4, r2, #116, 4 @ 0x40000007 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r4, r2, #192, 4 │ │ │ │ - bicseq r4, r2, #152, 4 @ 0x80000009 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff9e0 │ │ │ │ + @ instruction: 0x03a53cb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1a9dc <__cxa_atexit@plt+0xd69c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1a9f0 <__cxa_atexit@plt+0xd6b0> │ │ │ │ - ldr lr, [pc, #104] @ 1aa04 <__cxa_atexit@plt+0xd6c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #100] @ 1aa08 <__cxa_atexit@plt+0xd6c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 1aa0c <__cxa_atexit@plt+0xd6cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1aa00 <__cxa_atexit@plt+0xd6c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r4, r2, #196, 2 @ 0x31 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - bicseq r4, r2, #4, 4 @ 0x40000000 │ │ │ │ - bicseq r4, r2, #220, 2 @ 0x37 │ │ │ │ - @ instruction: 0x03a554d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1aa50 <__cxa_atexit@plt+0xd710> │ │ │ │ - ldr r2, [pc, #40] @ 1aa58 <__cxa_atexit@plt+0xd718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 1aa5c <__cxa_atexit@plt+0xd71c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r4, r2, #92, 2 │ │ │ │ - @ instruction: 0x03a55480 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 1a8ac <__cxa_atexit@plt+0xd56c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc480 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + @ instruction: 0x03a53ca4 │ │ │ │ + @ instruction: 0x03a546a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1aa8c <__cxa_atexit@plt+0xd74c> │ │ │ │ + ldr r3, [pc, #24] @ 1a8dc <__cxa_atexit@plt+0xd59c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1aa90 <__cxa_atexit@plt+0xd750> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a5546c │ │ │ │ + ldr r3, [pc, #16] @ 1a8e0 <__cxa_atexit@plt+0xd5a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #200, 4 @ 0x8000000c │ │ │ │ + @ instruction: 0x03a5466c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1aab4 <__cxa_atexit@plt+0xd774> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a910 <__cxa_atexit@plt+0xd5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r3, [pc, #16] @ 1a914 <__cxa_atexit@plt+0xd5d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #28, 6 @ 0x70000000 │ │ │ │ + @ instruction: 0x03a54614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1aaf8 <__cxa_atexit@plt+0xd7b8> │ │ │ │ - ldr r3, [pc, #40] @ 1ab04 <__cxa_atexit@plt+0xd7c4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a944 <__cxa_atexit@plt+0xd604> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 1ab08 <__cxa_atexit@plt+0xd7c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r3, [pc, #16] @ 1a948 <__cxa_atexit@plt+0xd608> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #96, 4 │ │ │ │ + @ instruction: 0x03a545e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 1a96c <__cxa_atexit@plt+0xd62c> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - @ instruction: 0x03a553bc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1ab54 <__cxa_atexit@plt+0xd814> │ │ │ │ - ldr r3, [pc, #24] @ 1ab60 <__cxa_atexit@plt+0xd820> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a545d4 │ │ │ │ + @ instruction: 0x03a545d0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a99c <__cxa_atexit@plt+0xd65c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #16] @ 1a9a0 <__cxa_atexit@plt+0xd660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc4d0 <__cxa_atexit@plt+0x3ef190> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r2, #160, 4 │ │ │ │ + @ instruction: 0x03a5459c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 1aa08 <__cxa_atexit@plt+0xd6c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1a9d8 <__cxa_atexit@plt+0xd698> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1a9f0 <__cxa_atexit@plt+0xd6b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a5537c │ │ │ │ + ldr r7, [pc, #52] @ 1aa14 <__cxa_atexit@plt+0xd6d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #44] @ 1aa18 <__cxa_atexit@plt+0xd6d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1aa0c <__cxa_atexit@plt+0xd6cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #12] @ 1aa10 <__cxa_atexit@plt+0xd6d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a5452c │ │ │ │ + @ instruction: 0x03a54520 │ │ │ │ + @ instruction: 0x03a54040 │ │ │ │ + @ instruction: 0x03a54034 │ │ │ │ + @ instruction: 0x03a54524 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1aba0 <__cxa_atexit@plt+0xd860> │ │ │ │ - ldr r2, [pc, #32] @ 1abac <__cxa_atexit@plt+0xd86c> │ │ │ │ + ldr r2, [pc, #36] @ 1aa54 <__cxa_atexit@plt+0xd714> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r3, [pc, #32] @ 1aa58 <__cxa_atexit@plt+0xd718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x03a5532c │ │ │ │ + @ instruction: 0x03a53ff0 │ │ │ │ + @ instruction: 0x03a544ec │ │ │ │ + @ instruction: 0x03a53fcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ac08 <__cxa_atexit@plt+0xd8c8> │ │ │ │ - ldr r2, [pc, #60] @ 1ac18 <__cxa_atexit@plt+0xd8d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 1ac1c <__cxa_atexit@plt+0xd8dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x03a5530c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1acb4 <__cxa_atexit@plt+0xd974> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1acc0 <__cxa_atexit@plt+0xd980> │ │ │ │ - ldr lr, [pc, #124] @ 1acd0 <__cxa_atexit@plt+0xd990> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 1acd4 <__cxa_atexit@plt+0xd994> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #108] @ 1acd8 <__cxa_atexit@plt+0xd998> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1aa80 <__cxa_atexit@plt+0xd740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1aa84 <__cxa_atexit@plt+0xd744> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #209 @ 0xd1 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - ldr r8, [pc, #88] @ 1acdc <__cxa_atexit@plt+0xd99c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ 1ace0 <__cxa_atexit@plt+0xd9a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #56] @ 1ace4 <__cxa_atexit@plt+0xd9a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r3, r2, #56, 30 @ 0xe0 │ │ │ │ - bicseq r3, r2, #52, 30 @ 0xd0 │ │ │ │ - bicseq r3, r2, #24, 30 @ 0x60 │ │ │ │ - bicseq r3, r2, #180, 30 @ 0x2d0 │ │ │ │ - bicseq r3, r2, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + @ instruction: 0x03a53fc0 │ │ │ │ + @ instruction: 0x03a53fb8 │ │ │ │ + @ instruction: 0x03a53fb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1aaac <__cxa_atexit@plt+0xd76c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1aab0 <__cxa_atexit@plt+0xd770> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a55264 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ad88 <__cxa_atexit@plt+0xda48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ad94 <__cxa_atexit@plt+0xda54> │ │ │ │ - ldr r2, [pc, #88] @ 1ada4 <__cxa_atexit@plt+0xda64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 1ada8 <__cxa_atexit@plt+0xda68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ 1adac <__cxa_atexit@plt+0xda6c> │ │ │ │ + @ instruction: 0x03a53fa8 │ │ │ │ + @ instruction: 0x03a53fa0 │ │ │ │ + @ instruction: 0x03a53f9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1aad8 <__cxa_atexit@plt+0xd798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1aadc <__cxa_atexit@plt+0xd79c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [pc, #48] @ 1adb0 <__cxa_atexit@plt+0xda70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a53f90 │ │ │ │ + @ instruction: 0x03a53f88 │ │ │ │ + @ instruction: 0x03a53f84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1ab04 <__cxa_atexit@plt+0xd7c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1ab08 <__cxa_atexit@plt+0xd7c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - bicseq r3, r2, #56, 28 @ 0x380 │ │ │ │ - bicseq r3, r2, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0x03a55198 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ae14 <__cxa_atexit@plt+0xdad4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ae50 <__cxa_atexit@plt+0xdb10> │ │ │ │ - ldr r2, [pc, #140] @ 1ae70 <__cxa_atexit@plt+0xdb30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #136] @ 1ae74 <__cxa_atexit@plt+0xdb34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0x03a53f78 │ │ │ │ + @ instruction: 0x03a53f70 │ │ │ │ + @ instruction: 0x03a53f6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1ab30 <__cxa_atexit@plt+0xd7f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1ab34 <__cxa_atexit@plt+0xd7f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ae58 <__cxa_atexit@plt+0xdb18> │ │ │ │ - ldr r7, [pc, #64] @ 1ae68 <__cxa_atexit@plt+0xdb28> │ │ │ │ + @ instruction: 0x03a53f60 │ │ │ │ + @ instruction: 0x03a53f58 │ │ │ │ + @ instruction: 0x03a53f54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1ab5c <__cxa_atexit@plt+0xd81c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #56] @ 1ae6c <__cxa_atexit@plt+0xdb2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [pc, #8] @ 1ab60 <__cxa_atexit@plt+0xd820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 1ae5c <__cxa_atexit@plt+0xdb1c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0x03a53f48 │ │ │ │ + @ instruction: 0x03a53f40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1ab80 <__cxa_atexit@plt+0xd840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + @ instruction: 0x03a53f40 │ │ │ │ + @ instruction: 0x03a539a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ac30 <__cxa_atexit@plt+0xd8f0> │ │ │ │ + ldr r7, [pc, #160] @ 1ac50 <__cxa_atexit@plt+0xd910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1ac04 <__cxa_atexit@plt+0xd8c4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1ac14 <__cxa_atexit@plt+0xd8d4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 1aec4 <__cxa_atexit@plt+0xdb84> │ │ │ │ - ldr r7, [pc, #60] @ 1aedc <__cxa_atexit@plt+0xdb9c> │ │ │ │ + bcc 1ac40 <__cxa_atexit@plt+0xd900> │ │ │ │ + ldr r7, [pc, #132] @ 1ac60 <__cxa_atexit@plt+0xd920> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ 1aee0 <__cxa_atexit@plt+0xdba0> │ │ │ │ + ldr r2, [pc, #128] @ 1ac64 <__cxa_atexit@plt+0xd924> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #124] @ 1ac68 <__cxa_atexit@plt+0xd928> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - ldr r7, [pc, #44] @ 1aee4 <__cxa_atexit@plt+0xdba4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - ldr r7, [pc, #28] @ 1aee8 <__cxa_atexit@plt+0xdba8> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 1ac54 <__cxa_atexit@plt+0xd914> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #52] @ 1ac58 <__cxa_atexit@plt+0xd918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x03a54f9c │ │ │ │ - bicseq r3, r2, #172, 26 @ 0x2b00 │ │ │ │ - @ instruction: 0x03a550cc │ │ │ │ - @ instruction: 0x03a550dc │ │ │ │ + ldr r7, [pc, #36] @ 1ac5c <__cxa_atexit@plt+0xd91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 1ac24 <__cxa_atexit@plt+0xd8e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0x03a53914 │ │ │ │ + @ instruction: 0x03a5390c │ │ │ │ + @ instruction: 0x03a543b8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + orreq r1, r0, #109568 @ 0x1ac00 │ │ │ │ + @ instruction: 0x03a538bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1af4c <__cxa_atexit@plt+0xdc0c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1af44 <__cxa_atexit@plt+0xdc04> │ │ │ │ - ldr r3, [pc, #52] @ 1af54 <__cxa_atexit@plt+0xdc14> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1acc0 <__cxa_atexit@plt+0xd980> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1acdc <__cxa_atexit@plt+0xd99c> │ │ │ │ + ldr r3, [pc, #80] @ 1acf0 <__cxa_atexit@plt+0xd9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 1af58 <__cxa_atexit@plt+0xdc18> │ │ │ │ + ldr r2, [pc, #76] @ 1acf4 <__cxa_atexit@plt+0xd9b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #72] @ 1acf8 <__cxa_atexit@plt+0xd9b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 1af5c <__cxa_atexit@plt+0xdc1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #32] @ 1ace8 <__cxa_atexit@plt+0xd9a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ 1acec <__cxa_atexit@plt+0xd9ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a55084 │ │ │ │ - bicseq r3, r2, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0x03a55058 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a53868 │ │ │ │ + @ instruction: 0x03a5385c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + orreq r1, r0, #684032 @ 0xa7000 │ │ │ │ + @ instruction: 0x03a5382c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1afd8 <__cxa_atexit@plt+0xdc98> │ │ │ │ - ldr r8, [pc, #92] @ 1afe4 <__cxa_atexit@plt+0xdca4> │ │ │ │ + ldr r8, [pc, #12] @ 1ad1c <__cxa_atexit@plt+0xd9dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 1afe8 <__cxa_atexit@plt+0xdca8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 1afec <__cxa_atexit@plt+0xdcac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 1aff0 <__cxa_atexit@plt+0xdcb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 1aff4 <__cxa_atexit@plt+0xdcb4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a55010 │ │ │ │ - @ instruction: 0x03a54f88 │ │ │ │ - bicseq r3, r2, #96, 24 @ 0x6000 │ │ │ │ - bicseq r3, r2, #4, 24 @ 0x400 │ │ │ │ - bicseq r3, r2, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x03a54ff0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc480 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + @ instruction: 0x03a53820 │ │ │ │ + @ instruction: 0x03a542cc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1b01c <__cxa_atexit@plt+0xdcdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ade8 <__cxa_atexit@plt+0xdaa8> │ │ │ │ + ldr r3, [pc, #180] @ 1adfc <__cxa_atexit@plt+0xdabc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1ad98 <__cxa_atexit@plt+0xda58> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ada8 <__cxa_atexit@plt+0xda68> │ │ │ │ + ldr r2, [pc, #152] @ 1ae00 <__cxa_atexit@plt+0xdac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1adbc <__cxa_atexit@plt+0xda7c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 1adc8 <__cxa_atexit@plt+0xda88> │ │ │ │ ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54fe4 │ │ │ │ - @ instruction: 0x03a54ff8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 1ae08 <__cxa_atexit@plt+0xdac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #84] @ 1ae0c <__cxa_atexit@plt+0xdacc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #64] @ 1ae10 <__cxa_atexit@plt+0xdad0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #56] @ 1ae14 <__cxa_atexit@plt+0xdad4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4d0 <__cxa_atexit@plt+0x3ef190> │ │ │ │ + ldr r7, [pc, #20] @ 1ae04 <__cxa_atexit@plt+0xdac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0x03a54218 │ │ │ │ + @ instruction: 0x03a53d08 │ │ │ │ + @ instruction: 0x03a53d00 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + bicseq r2, r2, #84, 28 @ 0x540 │ │ │ │ + @ instruction: 0x03a541d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1b080 <__cxa_atexit@plt+0xdd40> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1b078 <__cxa_atexit@plt+0xdd38> │ │ │ │ - ldr r7, [pc, #52] @ 1b088 <__cxa_atexit@plt+0xdd48> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ae70 <__cxa_atexit@plt+0xdb30> │ │ │ │ + ldr r2, [pc, #128] @ 1aeb8 <__cxa_atexit@plt+0xdb78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ae88 <__cxa_atexit@plt+0xdb48> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 1ae94 <__cxa_atexit@plt+0xdb54> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 1aebc <__cxa_atexit@plt+0xdb7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 1b08c <__cxa_atexit@plt+0xdd4c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #60] @ 1aec0 <__cxa_atexit@plt+0xdb80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 1aec4 <__cxa_atexit@plt+0xdb84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r5, [pc, #28] @ 1aec8 <__cxa_atexit@plt+0xdb88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4d0 <__cxa_atexit@plt+0x3ef190> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x03a53c40 │ │ │ │ + @ instruction: 0x03a53c34 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r2, r2, #132, 26 @ 0x2100 │ │ │ │ + @ instruction: 0x03a53bf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 1aef0 <__cxa_atexit@plt+0xdbb0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 1af10 <__cxa_atexit@plt+0xdbd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 1af14 <__cxa_atexit@plt+0xdbd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 1b090 <__cxa_atexit@plt+0xdd50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc4d0 <__cxa_atexit@plt+0x3ef190> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r2, r2, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0x03a53bac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 1af6c <__cxa_atexit@plt+0xdc2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1af4c <__cxa_atexit@plt+0xdc0c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1af58 <__cxa_atexit@plt+0xdc18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r3, r2, #56, 22 @ 0xe000 │ │ │ │ - bicseq r3, r2, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0x03a54f70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r8, [pc, #16] @ 1af70 <__cxa_atexit@plt+0xdc30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc488 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a53b6c │ │ │ │ + @ instruction: 0x03a53b50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b120 <__cxa_atexit@plt+0xdde0> │ │ │ │ - ldr lr, [pc, #112] @ 1b12c <__cxa_atexit@plt+0xddec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #108] @ 1b130 <__cxa_atexit@plt+0xddf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - ldr r0, [pc, #100] @ 1b134 <__cxa_atexit@plt+0xddf4> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1afa4 <__cxa_atexit@plt+0xdc64> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #4] @ 1afb0 <__cxa_atexit@plt+0xdc70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc488 <__cxa_atexit@plt+0x3ef148> │ │ │ │ + @ instruction: 0x03a53b20 │ │ │ │ + @ instruction: 0x03a53b20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1afd8 <__cxa_atexit@plt+0xdc98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1afdc <__cxa_atexit@plt+0xdc9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #92] @ 1b138 <__cxa_atexit@plt+0xddf8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a53b14 │ │ │ │ + @ instruction: 0x03a53b0c │ │ │ │ + @ instruction: 0x03a53b08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b004 <__cxa_atexit@plt+0xdcc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1b008 <__cxa_atexit@plt+0xdcc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 1b13c <__cxa_atexit@plt+0xddfc> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a53afc │ │ │ │ + @ instruction: 0x03a53af4 │ │ │ │ + @ instruction: 0x03a53af0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1b030 <__cxa_atexit@plt+0xdcf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #8] @ 1b034 <__cxa_atexit@plt+0xdcf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #76] @ 1b140 <__cxa_atexit@plt+0xde00> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r1, lr, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a54f48 │ │ │ │ - bicseq r3, r2, #172, 22 @ 0x2b000 │ │ │ │ - bicseq r3, r2, #164, 22 @ 0x29000 │ │ │ │ - bicseq r3, r2, #28, 22 @ 0x7000 │ │ │ │ - bicseq r3, r2, #144, 22 @ 0x24000 │ │ │ │ - bicseq r3, r2, #136, 22 @ 0x22000 │ │ │ │ - @ instruction: 0x03a54ef4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a53ae4 │ │ │ │ + @ instruction: 0x03a53adc │ │ │ │ + @ instruction: 0x03a5404c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b19c <__cxa_atexit@plt+0xde5c> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b0e4 <__cxa_atexit@plt+0xdda4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b194 <__cxa_atexit@plt+0xde54> │ │ │ │ - ldr r3, [pc, #44] @ 1b1a4 <__cxa_atexit@plt+0xde64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1b1a8 <__cxa_atexit@plt+0xde68> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1617d88 <__cxa_atexit@plt+0x160aa48> │ │ │ │ + beq 1b0d8 <__cxa_atexit@plt+0xdd98> │ │ │ │ + ldr r7, [pc, #188] @ 1b12c <__cxa_atexit@plt+0xddec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b0f0 <__cxa_atexit@plt+0xddb0> │ │ │ │ + ldr r7, [pc, #176] @ 1b140 <__cxa_atexit@plt+0xde00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #172] @ 1b144 <__cxa_atexit@plt+0xde04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #168] @ 1b148 <__cxa_atexit@plt+0xde08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 1b14c <__cxa_atexit@plt+0xde0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #152] @ 1b150 <__cxa_atexit@plt+0xde10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r6, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #56] @ 1b130 <__cxa_atexit@plt+0xddf0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #52] @ 1b134 <__cxa_atexit@plt+0xddf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #48] @ 1b138 <__cxa_atexit@plt+0xddf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #36] @ 1b13c <__cxa_atexit@plt+0xddfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r2, #28, 20 @ 0x1c000 │ │ │ │ - bicseq r3, r2, #248, 20 @ 0xf8000 │ │ │ │ - @ instruction: 0x03a54eac │ │ │ │ + bicseq r2, r2, #20, 22 @ 0x5000 │ │ │ │ + @ instruction: 0x03a53f8c │ │ │ │ + @ instruction: 0x03a53de8 │ │ │ │ + @ instruction: 0x03a53f68 │ │ │ │ + bicseq r2, r2, #128, 20 @ 0x80000 │ │ │ │ + @ instruction: 0xffffee4c │ │ │ │ + @ instruction: 0x03a53fec │ │ │ │ + @ instruction: 0x03a53fd0 │ │ │ │ + bicseq r2, r2, #236, 20 @ 0xec000 │ │ │ │ + bicseq r2, r2, #212, 20 @ 0xd4000 │ │ │ │ + @ instruction: 0x03a53f54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b204 <__cxa_atexit@plt+0xdec4> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b1fc <__cxa_atexit@plt+0xdebc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b1fc <__cxa_atexit@plt+0xdebc> │ │ │ │ - ldr r3, [pc, #44] @ 1b20c <__cxa_atexit@plt+0xdecc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1b210 <__cxa_atexit@plt+0xded0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1600704 <__cxa_atexit@plt+0x15f33c4> │ │ │ │ + beq 1b1f0 <__cxa_atexit@plt+0xdeb0> │ │ │ │ + ldr r7, [pc, #180] @ 1b240 <__cxa_atexit@plt+0xdf00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b208 <__cxa_atexit@plt+0xdec8> │ │ │ │ + ldr r7, [pc, #168] @ 1b254 <__cxa_atexit@plt+0xdf14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b258 <__cxa_atexit@plt+0xdf18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b25c <__cxa_atexit@plt+0xdf1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b260 <__cxa_atexit@plt+0xdf20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b264 <__cxa_atexit@plt+0xdf24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r2, #180, 18 @ 0x2d0000 │ │ │ │ - bicseq r3, r2, #148, 20 @ 0x94000 │ │ │ │ - @ instruction: 0x03a54e64 │ │ │ │ + ldr r6, [pc, #52] @ 1b244 <__cxa_atexit@plt+0xdf04> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b248 <__cxa_atexit@plt+0xdf08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b24c <__cxa_atexit@plt+0xdf0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b250 <__cxa_atexit@plt+0xdf10> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r2, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0x03a53e58 │ │ │ │ + @ instruction: 0x03a53cd0 │ │ │ │ + @ instruction: 0x03a53e34 │ │ │ │ + @ instruction: 0x03a53e78 │ │ │ │ + @ instruction: 0xffffed30 │ │ │ │ + @ instruction: 0x03a53eec │ │ │ │ + @ instruction: 0x03a53eac │ │ │ │ + @ instruction: 0x03a53e90 │ │ │ │ + bicseq r2, r2, #188, 18 @ 0x2f0000 │ │ │ │ + @ instruction: 0x03a53e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b268 <__cxa_atexit@plt+0xdf28> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b310 <__cxa_atexit@plt+0xdfd0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b260 <__cxa_atexit@plt+0xdf20> │ │ │ │ - ldr r8, [pc, #40] @ 1b270 <__cxa_atexit@plt+0xdf30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 1b274 <__cxa_atexit@plt+0xdf34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15c917c <__cxa_atexit@plt+0x15bbe3c> │ │ │ │ + beq 1b304 <__cxa_atexit@plt+0xdfc4> │ │ │ │ + ldr r7, [pc, #180] @ 1b354 <__cxa_atexit@plt+0xe014> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b31c <__cxa_atexit@plt+0xdfdc> │ │ │ │ + ldr r7, [pc, #168] @ 1b368 <__cxa_atexit@plt+0xe028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b36c <__cxa_atexit@plt+0xe02c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b370 <__cxa_atexit@plt+0xe030> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b374 <__cxa_atexit@plt+0xe034> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b378 <__cxa_atexit@plt+0xe038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54e28 │ │ │ │ - bicseq r3, r2, #68, 18 @ 0x110000 │ │ │ │ - @ instruction: 0x03a54e74 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1b29c <__cxa_atexit@plt+0xdf5c> │ │ │ │ + ldr r6, [pc, #52] @ 1b358 <__cxa_atexit@plt+0xe018> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b35c <__cxa_atexit@plt+0xe01c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r8, [pc, #44] @ 1b360 <__cxa_atexit@plt+0xe020> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b364 <__cxa_atexit@plt+0xe024> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54e68 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq r2, r2, #228, 16 @ 0xe40000 │ │ │ │ + @ instruction: 0x03a53d00 │ │ │ │ + @ instruction: 0x03a53bbc │ │ │ │ + @ instruction: 0x03a53d0c │ │ │ │ + @ instruction: 0x03a53d8c │ │ │ │ + @ instruction: 0xffffec1c │ │ │ │ + @ instruction: 0x03a53e00 │ │ │ │ + @ instruction: 0x03a53d54 │ │ │ │ + @ instruction: 0x03a53d68 │ │ │ │ + bicseq r2, r2, #168, 16 @ 0xa80000 │ │ │ │ + @ instruction: 0x03a53d7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b30c <__cxa_atexit@plt+0xdfcc> │ │ │ │ - ldr r3, [pc, #92] @ 1b31c <__cxa_atexit@plt+0xdfdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1b2ec <__cxa_atexit@plt+0xdfac> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #10 │ │ │ │ - bne 1b2fc <__cxa_atexit@plt+0xdfbc> │ │ │ │ - ldr r7, [pc, #60] @ 1b320 <__cxa_atexit@plt+0xdfe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b328 <__cxa_atexit@plt+0xdfe8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b424 <__cxa_atexit@plt+0xe0e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1b418 <__cxa_atexit@plt+0xe0d8> │ │ │ │ + ldr r7, [pc, #180] @ 1b468 <__cxa_atexit@plt+0xe128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b324 <__cxa_atexit@plt+0xdfe4> │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b430 <__cxa_atexit@plt+0xe0f0> │ │ │ │ + ldr r7, [pc, #168] @ 1b47c <__cxa_atexit@plt+0xe13c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #164] @ 1b480 <__cxa_atexit@plt+0xe140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b484 <__cxa_atexit@plt+0xe144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b488 <__cxa_atexit@plt+0xe148> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b48c <__cxa_atexit@plt+0xe14c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r3, r2, #232, 16 @ 0xe80000 │ │ │ │ - @ instruction: 0x03a54ebc │ │ │ │ - bicseq r3, r2, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1b35c <__cxa_atexit@plt+0xe01c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 1b360 <__cxa_atexit@plt+0xe020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r2, #144, 16 @ 0x900000 │ │ │ │ - bicseq r3, r2, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b38c <__cxa_atexit@plt+0xe04c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 1b3a0 <__cxa_atexit@plt+0xe060> │ │ │ │ - ldr r7, [pc, #8] @ 1b39c <__cxa_atexit@plt+0xe05c> │ │ │ │ + ldr r6, [pc, #52] @ 1b46c <__cxa_atexit@plt+0xe12c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b470 <__cxa_atexit@plt+0xe130> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b474 <__cxa_atexit@plt+0xe134> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b478 <__cxa_atexit@plt+0xe138> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54e40 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 1b408 <__cxa_atexit@plt+0xe0c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1b3e4 <__cxa_atexit@plt+0xe0a4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 1b3f8 <__cxa_atexit@plt+0xe0b8> │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b400 <__cxa_atexit@plt+0xe0c0> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 1b3ac <__cxa_atexit@plt+0xe06c> │ │ │ │ - ldr r7, [pc, #32] @ 1b40c <__cxa_atexit@plt+0xe0cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - bicseq r3, r2, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 1b3a0 <__cxa_atexit@plt+0xe060> │ │ │ │ - @ instruction: 0x03a54dbc │ │ │ │ + bicseq r2, r2, #208, 14 @ 0x3400000 │ │ │ │ + @ instruction: 0x03a53bec │ │ │ │ + @ instruction: 0x03a53aa8 │ │ │ │ + @ instruction: 0x03a53be4 │ │ │ │ + @ instruction: 0x03a53ca0 │ │ │ │ + @ instruction: 0xffffeb08 │ │ │ │ + @ instruction: 0x03a53d14 │ │ │ │ + @ instruction: 0x03a53c40 │ │ │ │ + @ instruction: 0x03a53c40 │ │ │ │ + bicseq r2, r2, #148, 14 @ 0x2500000 │ │ │ │ + @ instruction: 0x03a53c90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b498 <__cxa_atexit@plt+0xe158> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b538 <__cxa_atexit@plt+0xe1f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b490 <__cxa_atexit@plt+0xe150> │ │ │ │ - ldr r3, [pc, #68] @ 1b4a0 <__cxa_atexit@plt+0xe160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1b4a4 <__cxa_atexit@plt+0xe164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1b4a8 <__cxa_atexit@plt+0xe168> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1b4ac <__cxa_atexit@plt+0xe16c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ + beq 1b52c <__cxa_atexit@plt+0xe1ec> │ │ │ │ + ldr r7, [pc, #180] @ 1b57c <__cxa_atexit@plt+0xe23c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b544 <__cxa_atexit@plt+0xe204> │ │ │ │ + ldr r7, [pc, #168] @ 1b590 <__cxa_atexit@plt+0xe250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b594 <__cxa_atexit@plt+0xe254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b598 <__cxa_atexit@plt+0xe258> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b59c <__cxa_atexit@plt+0xe25c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b5a0 <__cxa_atexit@plt+0xe260> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 1b580 <__cxa_atexit@plt+0xe240> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b584 <__cxa_atexit@plt+0xe244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b588 <__cxa_atexit@plt+0xe248> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b58c <__cxa_atexit@plt+0xe24c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54d7c │ │ │ │ - bicseq r3, r2, #48, 14 @ 0xc00000 │ │ │ │ - bicseq r3, r2, #20, 16 @ 0x140000 │ │ │ │ - bicseq r3, r2, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a54d68 │ │ │ │ + bicseq r2, r2, #188, 12 @ 0xbc00000 │ │ │ │ + @ instruction: 0x03a53ad8 │ │ │ │ + @ instruction: 0x03a53994 │ │ │ │ + @ instruction: 0x03a53ab4 │ │ │ │ + @ instruction: 0x03a53bb4 │ │ │ │ + @ instruction: 0xffffe9f4 │ │ │ │ + @ instruction: 0x03a53c28 │ │ │ │ + @ instruction: 0x03a53b2c │ │ │ │ + @ instruction: 0x03a53b10 │ │ │ │ + bicseq r2, r2, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0x03a53ba4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b520 <__cxa_atexit@plt+0xe1e0> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b64c <__cxa_atexit@plt+0xe30c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b518 <__cxa_atexit@plt+0xe1d8> │ │ │ │ - ldr r3, [pc, #68] @ 1b528 <__cxa_atexit@plt+0xe1e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1b52c <__cxa_atexit@plt+0xe1ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1b530 <__cxa_atexit@plt+0xe1f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1b534 <__cxa_atexit@plt+0xe1f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ + beq 1b640 <__cxa_atexit@plt+0xe300> │ │ │ │ + ldr r7, [pc, #180] @ 1b690 <__cxa_atexit@plt+0xe350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b658 <__cxa_atexit@plt+0xe318> │ │ │ │ + ldr r7, [pc, #168] @ 1b6a4 <__cxa_atexit@plt+0xe364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b6a8 <__cxa_atexit@plt+0xe368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b6ac <__cxa_atexit@plt+0xe36c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b6b0 <__cxa_atexit@plt+0xe370> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b6b4 <__cxa_atexit@plt+0xe374> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 1b694 <__cxa_atexit@plt+0xe354> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b698 <__cxa_atexit@plt+0xe358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b69c <__cxa_atexit@plt+0xe35c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b6a0 <__cxa_atexit@plt+0xe360> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54d28 │ │ │ │ - bicseq r3, r2, #168, 12 @ 0xa800000 │ │ │ │ - bicseq r3, r2, #140, 14 @ 0x2300000 │ │ │ │ - bicseq r3, r2, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0x03a54d14 │ │ │ │ + bicseq r2, r2, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0x03a539a8 │ │ │ │ + @ instruction: 0x03a53880 │ │ │ │ + @ instruction: 0x03a53210 │ │ │ │ + @ instruction: 0x03a53ac8 │ │ │ │ + @ instruction: 0xffffe8e0 │ │ │ │ + @ instruction: 0x03a53b3c │ │ │ │ + @ instruction: 0x03a539fc │ │ │ │ + @ instruction: 0x03a5326c │ │ │ │ + bicseq r2, r2, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0x03a53ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b5a8 <__cxa_atexit@plt+0xe268> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b760 <__cxa_atexit@plt+0xe420> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b5a0 <__cxa_atexit@plt+0xe260> │ │ │ │ - ldr r3, [pc, #68] @ 1b5b0 <__cxa_atexit@plt+0xe270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1b5b4 <__cxa_atexit@plt+0xe274> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1b5b8 <__cxa_atexit@plt+0xe278> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1b5bc <__cxa_atexit@plt+0xe27c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ + beq 1b754 <__cxa_atexit@plt+0xe414> │ │ │ │ + ldr r7, [pc, #180] @ 1b7a4 <__cxa_atexit@plt+0xe464> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b76c <__cxa_atexit@plt+0xe42c> │ │ │ │ + ldr r7, [pc, #168] @ 1b7b8 <__cxa_atexit@plt+0xe478> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b7bc <__cxa_atexit@plt+0xe47c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b7c0 <__cxa_atexit@plt+0xe480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b7c4 <__cxa_atexit@plt+0xe484> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b7c8 <__cxa_atexit@plt+0xe488> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 1b7a8 <__cxa_atexit@plt+0xe468> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b7ac <__cxa_atexit@plt+0xe46c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b7b0 <__cxa_atexit@plt+0xe470> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b7b4 <__cxa_atexit@plt+0xe474> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54cd4 │ │ │ │ - bicseq r3, r2, #32, 12 @ 0x2000000 │ │ │ │ - bicseq r3, r2, #4, 14 @ 0x100000 │ │ │ │ - bicseq r3, r2, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0x03a54cc0 │ │ │ │ + bicseq r2, r2, #148, 8 @ 0x94000000 │ │ │ │ + @ instruction: 0x03a5387c │ │ │ │ + @ instruction: 0x03a5376c │ │ │ │ + @ instruction: 0x03a53124 │ │ │ │ + @ instruction: 0x03a539dc │ │ │ │ + @ instruction: 0xffffe7cc │ │ │ │ + @ instruction: 0x03a53a50 │ │ │ │ + @ instruction: 0x03a538d0 │ │ │ │ + @ instruction: 0x03a53180 │ │ │ │ + bicseq r2, r2, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0x03a539cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1b630 <__cxa_atexit@plt+0xe2f0> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b874 <__cxa_atexit@plt+0xe534> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b628 <__cxa_atexit@plt+0xe2e8> │ │ │ │ - ldr r3, [pc, #68] @ 1b638 <__cxa_atexit@plt+0xe2f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1b63c <__cxa_atexit@plt+0xe2fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1b640 <__cxa_atexit@plt+0xe300> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1b644 <__cxa_atexit@plt+0xe304> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ + beq 1b868 <__cxa_atexit@plt+0xe528> │ │ │ │ + ldr r7, [pc, #180] @ 1b8b8 <__cxa_atexit@plt+0xe578> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b880 <__cxa_atexit@plt+0xe540> │ │ │ │ + ldr r7, [pc, #168] @ 1b8cc <__cxa_atexit@plt+0xe58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b8d0 <__cxa_atexit@plt+0xe590> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b8d4 <__cxa_atexit@plt+0xe594> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1b8d8 <__cxa_atexit@plt+0xe598> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b8dc <__cxa_atexit@plt+0xe59c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54c80 │ │ │ │ - bicseq r3, r2, #152, 10 @ 0x26000000 │ │ │ │ - bicseq r3, r2, #124, 12 @ 0x7c00000 │ │ │ │ - bicseq r3, r2, #116, 12 @ 0x7400000 │ │ │ │ + ldr r6, [pc, #52] @ 1b8bc <__cxa_atexit@plt+0xe57c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b8c0 <__cxa_atexit@plt+0xe580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b8c4 <__cxa_atexit@plt+0xe584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b8c8 <__cxa_atexit@plt+0xe588> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r2, #128, 6 │ │ │ │ + @ instruction: 0x03a53760 │ │ │ │ + @ instruction: 0x03a53658 │ │ │ │ + @ instruction: 0x03a53060 │ │ │ │ + @ instruction: 0x03a538f0 │ │ │ │ + @ instruction: 0xffffe6b8 │ │ │ │ + @ instruction: 0x03a53964 │ │ │ │ + @ instruction: 0x03a537b4 │ │ │ │ + @ instruction: 0x03a530bc │ │ │ │ + bicseq r2, r2, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0x03a538e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1b69c <__cxa_atexit@plt+0xe35c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b988 <__cxa_atexit@plt+0xe648> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1b694 <__cxa_atexit@plt+0xe354> │ │ │ │ - ldr r3, [pc, #44] @ 1b6a4 <__cxa_atexit@plt+0xe364> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1b6a8 <__cxa_atexit@plt+0xe368> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r3, r2, #28, 10 @ 0x7000000 │ │ │ │ - bicseq r3, r2, #32, 10 @ 0x8000000 │ │ │ │ - @ instruction: 0x03a54c1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b728 <__cxa_atexit@plt+0xe3e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b734 <__cxa_atexit@plt+0xe3f4> │ │ │ │ - ldr r1, [pc, #100] @ 1b744 <__cxa_atexit@plt+0xe404> │ │ │ │ + beq 1b97c <__cxa_atexit@plt+0xe63c> │ │ │ │ + ldr r7, [pc, #180] @ 1b9cc <__cxa_atexit@plt+0xe68c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1b994 <__cxa_atexit@plt+0xe654> │ │ │ │ + ldr r7, [pc, #168] @ 1b9e0 <__cxa_atexit@plt+0xe6a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1b9e4 <__cxa_atexit@plt+0xe6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1b9e8 <__cxa_atexit@plt+0xe6a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #96] @ 1b748 <__cxa_atexit@plt+0xe408> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #88] @ 1b74c <__cxa_atexit@plt+0xe40c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, #68] @ 1b750 <__cxa_atexit@plt+0xe410> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + ldr r0, [pc, #156] @ 1b9ec <__cxa_atexit@plt+0xe6ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1b9f0 <__cxa_atexit@plt+0xe6b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a54bf0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r3, r2, #164, 8 @ 0xa4000000 │ │ │ │ - bicseq r3, r2, #144, 8 @ 0x90000000 │ │ │ │ + ldr r6, [pc, #52] @ 1b9d0 <__cxa_atexit@plt+0xe690> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1b9d4 <__cxa_atexit@plt+0xe694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1b9d8 <__cxa_atexit@plt+0xe698> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1b9dc <__cxa_atexit@plt+0xe69c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r2, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0x03a53644 │ │ │ │ + @ instruction: 0x03a53544 │ │ │ │ + @ instruction: 0x03a52e0c │ │ │ │ + @ instruction: 0x03a53804 │ │ │ │ + @ instruction: 0xffffe5a4 │ │ │ │ + @ instruction: 0x03a53878 │ │ │ │ + @ instruction: 0x03a53698 │ │ │ │ + @ instruction: 0x03a52e68 │ │ │ │ + bicseq r2, r2, #48, 4 │ │ │ │ + @ instruction: 0x03a537f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b798 <__cxa_atexit@plt+0xe458> │ │ │ │ - ldr r3, [pc, #28] @ 1b7a0 <__cxa_atexit@plt+0xe460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401108 <__cxa_atexit@plt+0x3f3dc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ba9c <__cxa_atexit@plt+0xe75c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1ba90 <__cxa_atexit@plt+0xe750> │ │ │ │ + ldr r7, [pc, #180] @ 1bae0 <__cxa_atexit@plt+0xe7a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1baa8 <__cxa_atexit@plt+0xe768> │ │ │ │ + ldr r7, [pc, #168] @ 1baf4 <__cxa_atexit@plt+0xe7b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1baf8 <__cxa_atexit@plt+0xe7b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1bafc <__cxa_atexit@plt+0xe7bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1bb00 <__cxa_atexit@plt+0xe7c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1bb04 <__cxa_atexit@plt+0xe7c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1b7e4 <__cxa_atexit@plt+0xe4a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ 1b7e8 <__cxa_atexit@plt+0xe4a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ 1b7ec <__cxa_atexit@plt+0xe4ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 401110 <__cxa_atexit@plt+0x3f3dd0> │ │ │ │ - bicseq r3, r2, #220, 8 @ 0xdc000000 │ │ │ │ - bicseq r3, r2, #228, 6 @ 0x90000003 │ │ │ │ - bicseq r3, r2, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b834 <__cxa_atexit@plt+0xe4f4> │ │ │ │ - ldr r3, [pc, #48] @ 1b844 <__cxa_atexit@plt+0xe504> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 1b848 <__cxa_atexit@plt+0xe508> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - orreq r1, r0, #57933824 @ 0x3740000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1b864 <__cxa_atexit@plt+0xe524> │ │ │ │ + ldr r6, [pc, #52] @ 1bae4 <__cxa_atexit@plt+0xe7a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1bae8 <__cxa_atexit@plt+0xe7a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1baec <__cxa_atexit@plt+0xe7ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - orreq r1, r0, #50069504 @ 0x2fc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b8a0 <__cxa_atexit@plt+0xe560> │ │ │ │ - ldr r3, [pc, #36] @ 1b8b0 <__cxa_atexit@plt+0xe570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr sl, [pc, #40] @ 1baf0 <__cxa_atexit@plt+0xe7b0> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r2, #88, 2 │ │ │ │ + @ instruction: 0x03a53528 │ │ │ │ + @ instruction: 0x03a53430 │ │ │ │ + @ instruction: 0x03a52e10 │ │ │ │ + @ instruction: 0x03a53718 │ │ │ │ + @ instruction: 0xffffe490 │ │ │ │ + @ instruction: 0x03a5378c │ │ │ │ + @ instruction: 0x03a5357c │ │ │ │ + @ instruction: 0x03a52e6c │ │ │ │ + bicseq r2, r2, #28, 2 │ │ │ │ + @ instruction: 0x03a53708 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bbb0 <__cxa_atexit@plt+0xe870> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bba4 <__cxa_atexit@plt+0xe864> │ │ │ │ + ldr r7, [pc, #180] @ 1bbf4 <__cxa_atexit@plt+0xe8b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1bbbc <__cxa_atexit@plt+0xe87c> │ │ │ │ + ldr r7, [pc, #168] @ 1bc08 <__cxa_atexit@plt+0xe8c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1bc0c <__cxa_atexit@plt+0xe8cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1bc10 <__cxa_atexit@plt+0xe8d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1bc14 <__cxa_atexit@plt+0xe8d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1bc18 <__cxa_atexit@plt+0xe8d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x03a54a00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b920 <__cxa_atexit@plt+0xe5e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b92c <__cxa_atexit@plt+0xe5ec> │ │ │ │ - ldr lr, [pc, #84] @ 1b93c <__cxa_atexit@plt+0xe5fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 1b940 <__cxa_atexit@plt+0xe600> │ │ │ │ + ldr r6, [pc, #52] @ 1bbf8 <__cxa_atexit@plt+0xe8b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1bbfc <__cxa_atexit@plt+0xe8bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1bc00 <__cxa_atexit@plt+0xe8c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1bc04 <__cxa_atexit@plt+0xe8c4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #64] @ 1b944 <__cxa_atexit@plt+0xe604> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bicseq r2, r2, #68 @ 0x44 │ │ │ │ + @ instruction: 0x03a5340c │ │ │ │ + @ instruction: 0x03a5331c │ │ │ │ + @ instruction: 0x03a52dc4 │ │ │ │ + @ instruction: 0x03a5362c │ │ │ │ + @ instruction: 0xffffe37c │ │ │ │ + @ instruction: 0x03a536a0 │ │ │ │ + @ instruction: 0x03a53460 │ │ │ │ + @ instruction: 0x03a52e20 │ │ │ │ + bicseq r2, r2, #8 │ │ │ │ + @ instruction: 0x03a5361c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bcc4 <__cxa_atexit@plt+0xe984> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bcb8 <__cxa_atexit@plt+0xe978> │ │ │ │ + ldr r7, [pc, #180] @ 1bd08 <__cxa_atexit@plt+0xe9c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1bcd0 <__cxa_atexit@plt+0xe990> │ │ │ │ + ldr r7, [pc, #168] @ 1bd1c <__cxa_atexit@plt+0xe9dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1bd20 <__cxa_atexit@plt+0xe9e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1bd24 <__cxa_atexit@plt+0xe9e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1bd28 <__cxa_atexit@plt+0xe9e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1bd2c <__cxa_atexit@plt+0xe9ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x03a549b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1b9a4 <__cxa_atexit@plt+0xe664> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1b9e0 <__cxa_atexit@plt+0xe6a0> │ │ │ │ - ldr r3, [pc, #132] @ 1ba08 <__cxa_atexit@plt+0xe6c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #120] @ 1ba0c <__cxa_atexit@plt+0xe6cc> │ │ │ │ + ldr r6, [pc, #52] @ 1bd0c <__cxa_atexit@plt+0xe9cc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1bd10 <__cxa_atexit@plt+0xe9d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1bd14 <__cxa_atexit@plt+0xe9d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b9f0 <__cxa_atexit@plt+0xe6b0> │ │ │ │ - ldr r2, [pc, #68] @ 1ba00 <__cxa_atexit@plt+0xe6c0> │ │ │ │ + ldr sl, [pc, #40] @ 1bd18 <__cxa_atexit@plt+0xe9d8> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #48, 30 @ 0xc0 │ │ │ │ + @ instruction: 0x03a532f0 │ │ │ │ + @ instruction: 0x03a53208 │ │ │ │ + @ instruction: 0x03a52b70 │ │ │ │ + @ instruction: 0x03a53540 │ │ │ │ + @ instruction: 0xffffe268 │ │ │ │ + @ instruction: 0x03a535b4 │ │ │ │ + @ instruction: 0x03a53344 │ │ │ │ + @ instruction: 0x03a52bcc │ │ │ │ + bicseq r1, r2, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0x03a53530 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bdd8 <__cxa_atexit@plt+0xea98> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bdcc <__cxa_atexit@plt+0xea8c> │ │ │ │ + ldr r7, [pc, #180] @ 1be1c <__cxa_atexit@plt+0xeadc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1bde4 <__cxa_atexit@plt+0xeaa4> │ │ │ │ + ldr r7, [pc, #168] @ 1be30 <__cxa_atexit@plt+0xeaf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1be34 <__cxa_atexit@plt+0xeaf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 1ba04 <__cxa_atexit@plt+0xe6c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [pc, #160] @ 1be38 <__cxa_atexit@plt+0xeaf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1be3c <__cxa_atexit@plt+0xeafc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1be40 <__cxa_atexit@plt+0xeb00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - orreq r1, r0, #98566144 @ 0x5e00000 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - orreq r1, r0, #114294784 @ 0x6d00000 │ │ │ │ - @ instruction: 0x03a548a4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ba7c <__cxa_atexit@plt+0xe73c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ba88 <__cxa_atexit@plt+0xe748> │ │ │ │ - ldr r2, [pc, #84] @ 1ba98 <__cxa_atexit@plt+0xe758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1ba9c <__cxa_atexit@plt+0xe75c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1baa0 <__cxa_atexit@plt+0xe760> │ │ │ │ + ldr r6, [pc, #52] @ 1be20 <__cxa_atexit@plt+0xeae0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1be24 <__cxa_atexit@plt+0xeae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1be28 <__cxa_atexit@plt+0xeae8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr sl, [pc, #40] @ 1be2c <__cxa_atexit@plt+0xeaec> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #28, 28 @ 0x1c0 │ │ │ │ + @ instruction: 0x03a531d4 │ │ │ │ + @ instruction: 0x03a530f4 │ │ │ │ + @ instruction: 0x03a52a0c │ │ │ │ + @ instruction: 0x03a53454 │ │ │ │ + @ instruction: 0xffffe154 │ │ │ │ + @ instruction: 0x03a534c8 │ │ │ │ + @ instruction: 0x03a53228 │ │ │ │ + @ instruction: 0x03a52a68 │ │ │ │ + bicseq r1, r2, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0x03a53444 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1beec <__cxa_atexit@plt+0xebac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bee0 <__cxa_atexit@plt+0xeba0> │ │ │ │ + ldr r7, [pc, #180] @ 1bf30 <__cxa_atexit@plt+0xebf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1bef8 <__cxa_atexit@plt+0xebb8> │ │ │ │ + ldr r7, [pc, #168] @ 1bf44 <__cxa_atexit@plt+0xec04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1bf48 <__cxa_atexit@plt+0xec08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1bf4c <__cxa_atexit@plt+0xec0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1bf50 <__cxa_atexit@plt+0xec10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1bf54 <__cxa_atexit@plt+0xec14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - bicseq r3, r2, #76, 2 │ │ │ │ - orreq r1, r0, #696254464 @ 0x29800000 │ │ │ │ - @ instruction: 0x03a54918 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bb44 <__cxa_atexit@plt+0xe804> │ │ │ │ - ldr r3, [pc, #132] @ 1bb4c <__cxa_atexit@plt+0xe80c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1bb34 <__cxa_atexit@plt+0xe7f4> │ │ │ │ - ldr lr, [pc, #88] @ 1bb50 <__cxa_atexit@plt+0xe810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #84] @ 1bb54 <__cxa_atexit@plt+0xe814> │ │ │ │ + ldr r6, [pc, #52] @ 1bf34 <__cxa_atexit@plt+0xebf4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1bf38 <__cxa_atexit@plt+0xebf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 1bb58 <__cxa_atexit@plt+0xe818> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, lr │ │ │ │ - b 15f775c <__cxa_atexit@plt+0x15ea41c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #44] @ 1bf3c <__cxa_atexit@plt+0xebfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1bf40 <__cxa_atexit@plt+0xec00> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x03a54578 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r2, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0x03a54864 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #44] @ 1bb9c <__cxa_atexit@plt+0xe85c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #40] @ 1bba0 <__cxa_atexit@plt+0xe860> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldmib r5, {r0, r3} │ │ │ │ - stmda r5, {r0, r3, lr} │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #16] @ 1bba4 <__cxa_atexit@plt+0xe864> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 15f775c <__cxa_atexit@plt+0x15ea41c> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a544f8 │ │ │ │ - bicseq r3, r2, #4, 2 │ │ │ │ - @ instruction: 0x03a54808 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1bbc8 <__cxa_atexit@plt+0xe888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e42470 <__cxa_atexit@plt+0x1e35130> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a547d4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1bc5c <__cxa_atexit@plt+0xe91c> │ │ │ │ - ldr lr, [pc, #116] @ 1bc68 <__cxa_atexit@plt+0xe928> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr r1, [pc, #104] @ 1bc6c <__cxa_atexit@plt+0xe92c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r3] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bc50 <__cxa_atexit@plt+0xe910> │ │ │ │ - ldr r2, [pc, #64] @ 1bc70 <__cxa_atexit@plt+0xe930> │ │ │ │ + bicseq r1, r2, #8, 26 @ 0x200 │ │ │ │ + @ instruction: 0x03a530b8 │ │ │ │ + @ instruction: 0x03a52fe0 │ │ │ │ + @ instruction: 0x03a52a38 │ │ │ │ + @ instruction: 0x03a53368 │ │ │ │ + @ instruction: 0xffffe040 │ │ │ │ + @ instruction: 0x03a533dc │ │ │ │ + @ instruction: 0x03a5310c │ │ │ │ + @ instruction: 0x03a52a94 │ │ │ │ + bicseq r1, r2, #204, 24 @ 0xcc00 │ │ │ │ + @ instruction: 0x03a53358 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c000 <__cxa_atexit@plt+0xecc0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1bff4 <__cxa_atexit@plt+0xecb4> │ │ │ │ + ldr r7, [pc, #180] @ 1c044 <__cxa_atexit@plt+0xed04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c00c <__cxa_atexit@plt+0xeccc> │ │ │ │ + ldr r7, [pc, #168] @ 1c058 <__cxa_atexit@plt+0xed18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1c05c <__cxa_atexit@plt+0xed1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r5, [pc, #52] @ 1bc74 <__cxa_atexit@plt+0xe934> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e431d0 <__cxa_atexit@plt+0x1e35e90> │ │ │ │ + ldr r1, [pc, #160] @ 1c060 <__cxa_atexit@plt+0xed20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1c064 <__cxa_atexit@plt+0xed24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1c068 <__cxa_atexit@plt+0xed28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r3, r2, #92 @ 0x5c │ │ │ │ - @ instruction: 0x03a5471c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1bca8 <__cxa_atexit@plt+0xe968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1bcac <__cxa_atexit@plt+0xe96c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e431d0 <__cxa_atexit@plt+0x1e35e90> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, r2, #0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bd10 <__cxa_atexit@plt+0xe9d0> │ │ │ │ - ldr r8, [pc, #84] @ 1bd28 <__cxa_atexit@plt+0xe9e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #80] @ 1bd2c <__cxa_atexit@plt+0xe9ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 1bd30 <__cxa_atexit@plt+0xe9f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 1bd34 <__cxa_atexit@plt+0xe9f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r6, [pc, #52] @ 1c048 <__cxa_atexit@plt+0xed08> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1c04c <__cxa_atexit@plt+0xed0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1c050 <__cxa_atexit@plt+0xed10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1c054 <__cxa_atexit@plt+0xed14> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r2, r2, #200, 28 @ 0xc80 │ │ │ │ - bicseq r2, r2, #196, 30 @ 0x310 │ │ │ │ - bicseq r2, r2, #196, 28 @ 0xc40 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x03a545a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bd78 <__cxa_atexit@plt+0xea38> │ │ │ │ - ldr r2, [pc, #40] @ 1bd80 <__cxa_atexit@plt+0xea40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #244, 22 @ 0x3d000 │ │ │ │ + @ instruction: 0x03a52ef8 │ │ │ │ + @ instruction: 0x03a52ecc │ │ │ │ + @ instruction: 0x03a527bc │ │ │ │ + @ instruction: 0x03a5327c │ │ │ │ + @ instruction: 0xffffdf2c │ │ │ │ + @ instruction: 0x03a532f0 │ │ │ │ + @ instruction: 0x03a52f4c │ │ │ │ + @ instruction: 0x03a52818 │ │ │ │ + bicseq r1, r2, #184, 22 @ 0x2e000 │ │ │ │ + @ instruction: 0x03a5326c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c114 <__cxa_atexit@plt+0xedd4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c108 <__cxa_atexit@plt+0xedc8> │ │ │ │ + ldr r7, [pc, #180] @ 1c158 <__cxa_atexit@plt+0xee18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c120 <__cxa_atexit@plt+0xede0> │ │ │ │ + ldr r7, [pc, #168] @ 1c16c <__cxa_atexit@plt+0xee2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1c170 <__cxa_atexit@plt+0xee30> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 1bd84 <__cxa_atexit@plt+0xea44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + ldr r1, [pc, #160] @ 1c174 <__cxa_atexit@plt+0xee34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1c178 <__cxa_atexit@plt+0xee38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1c17c <__cxa_atexit@plt+0xee3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r2, r2, #52, 28 @ 0x340 │ │ │ │ - @ instruction: 0x03a54550 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 1bdd8 <__cxa_atexit@plt+0xea98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1bdc4 <__cxa_atexit@plt+0xea84> │ │ │ │ - mov r3, #2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 1b3a0 <__cxa_atexit@plt+0xe060> │ │ │ │ - ldr r7, [pc, #16] @ 1bddc <__cxa_atexit@plt+0xea9c> │ │ │ │ + ldr r6, [pc, #52] @ 1c15c <__cxa_atexit@plt+0xee1c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1c160 <__cxa_atexit@plt+0xee20> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1c164 <__cxa_atexit@plt+0xee24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1c168 <__cxa_atexit@plt+0xee28> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a54408 │ │ │ │ - @ instruction: 0x03a544f8 │ │ │ │ + bicseq r1, r2, #224, 20 @ 0xe0000 │ │ │ │ + @ instruction: 0x03a52ddc │ │ │ │ + @ instruction: 0x03a52db8 │ │ │ │ + @ instruction: 0x03a52630 │ │ │ │ + @ instruction: 0x03a53190 │ │ │ │ + @ instruction: 0xffffde18 │ │ │ │ + @ instruction: 0x03a53204 │ │ │ │ + @ instruction: 0x03a52e30 │ │ │ │ + @ instruction: 0x03a5268c │ │ │ │ + bicseq r1, r2, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0x03a53180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1be10 <__cxa_atexit@plt+0xead0> │ │ │ │ - ldr r3, [pc, #48] @ 1be30 <__cxa_atexit@plt+0xeaf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r7, [pc, #16] @ 1be28 <__cxa_atexit@plt+0xeae8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c22c <__cxa_atexit@plt+0xeeec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c220 <__cxa_atexit@plt+0xeee0> │ │ │ │ + ldr r7, [pc, #184] @ 1c270 <__cxa_atexit@plt+0xef30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c238 <__cxa_atexit@plt+0xeef8> │ │ │ │ + ldr r7, [pc, #172] @ 1c284 <__cxa_atexit@plt+0xef44> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 1be2c <__cxa_atexit@plt+0xeaec> │ │ │ │ + ldr r2, [pc, #168] @ 1c288 <__cxa_atexit@plt+0xef48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #164] @ 1c28c <__cxa_atexit@plt+0xef4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #156] @ 1c290 <__cxa_atexit@plt+0xef50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [pc, #152] @ 1c294 <__cxa_atexit@plt+0xef54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a544c8 │ │ │ │ - @ instruction: 0x03a544bc │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1c274 <__cxa_atexit@plt+0xef34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #48] @ 1c278 <__cxa_atexit@plt+0xef38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #44] @ 1c27c <__cxa_atexit@plt+0xef3c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ 1c280 <__cxa_atexit@plt+0xef40> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #204, 18 @ 0x330000 │ │ │ │ + @ instruction: 0x03a52ca8 │ │ │ │ + @ instruction: 0x03a52548 │ │ │ │ + @ instruction: 0x03a530a8 │ │ │ │ + bicseq r1, r2, #212, 18 @ 0x350000 │ │ │ │ + @ instruction: 0xffffdd04 │ │ │ │ + @ instruction: 0x03a53118 │ │ │ │ + @ instruction: 0x03a525a8 │ │ │ │ + bicseq r1, r2, #152, 18 @ 0x260000 │ │ │ │ + bicseq r1, r2, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0x03a53090 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - @ instruction: 0x03a54508 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 1bebc <__cxa_atexit@plt+0xeb7c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bec8 <__cxa_atexit@plt+0xeb88> │ │ │ │ - ldr r1, [pc, #92] @ 1bed8 <__cxa_atexit@plt+0xeb98> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c340 <__cxa_atexit@plt+0xf000> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c334 <__cxa_atexit@plt+0xeff4> │ │ │ │ + ldr r7, [pc, #180] @ 1c384 <__cxa_atexit@plt+0xf044> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c34c <__cxa_atexit@plt+0xf00c> │ │ │ │ + ldr r7, [pc, #168] @ 1c398 <__cxa_atexit@plt+0xf058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1c39c <__cxa_atexit@plt+0xf05c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1c3a0 <__cxa_atexit@plt+0xf060> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 1bedc <__cxa_atexit@plt+0xeb9c> │ │ │ │ + ldr r0, [pc, #156] @ 1c3a4 <__cxa_atexit@plt+0xf064> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 1bee0 <__cxa_atexit@plt+0xeba0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #80] @ 1bee4 <__cxa_atexit@plt+0xeba4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #52] @ 1bee8 <__cxa_atexit@plt+0xeba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1c3a8 <__cxa_atexit@plt+0xf068> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a54370 │ │ │ │ - bicseq r2, r2, #4, 26 @ 0x100 │ │ │ │ - @ instruction: 0x03a54348 │ │ │ │ - @ instruction: 0x03a54454 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bf44 <__cxa_atexit@plt+0xec04> │ │ │ │ - ldr r2, [pc, #88] @ 1bf6c <__cxa_atexit@plt+0xec2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - ldr r1, [pc, #76] @ 1bf70 <__cxa_atexit@plt+0xec30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r5, [pc, #60] @ 1bf74 <__cxa_atexit@plt+0xec34> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 18f0050 <__cxa_atexit@plt+0x18e2d10> │ │ │ │ - ldr r5, [pc, #24] @ 1bf64 <__cxa_atexit@plt+0xec24> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #16] @ 1bf68 <__cxa_atexit@plt+0xec28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - bicseq r2, r2, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - bicseq r2, r2, #128, 26 @ 0x2000 │ │ │ │ - bicseq r2, r2, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bfc0 <__cxa_atexit@plt+0xec80> │ │ │ │ - ldr r3, [pc, #80] @ 1bfe8 <__cxa_atexit@plt+0xeca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1bfe0 <__cxa_atexit@plt+0xeca0> │ │ │ │ - ldr r3, [pc, #60] @ 1bfec <__cxa_atexit@plt+0xecac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r3, [pc, #40] @ 1bff0 <__cxa_atexit@plt+0xecb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 1bff4 <__cxa_atexit@plt+0xecb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r6, [pc, #52] @ 1c388 <__cxa_atexit@plt+0xf048> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1c38c <__cxa_atexit@plt+0xf04c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1c390 <__cxa_atexit@plt+0xf050> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1c394 <__cxa_atexit@plt+0xf054> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r2, r2, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c018 <__cxa_atexit@plt+0xecd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c044 <__cxa_atexit@plt+0xed04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1c048 <__cxa_atexit@plt+0xed08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r2, r2, #112, 22 @ 0x1c000 │ │ │ │ + bicseq r1, r2, #180, 16 @ 0xb40000 │ │ │ │ + @ instruction: 0x03a52bac │ │ │ │ + @ instruction: 0x03a52b8c │ │ │ │ + @ instruction: 0x03a524cc │ │ │ │ + @ instruction: 0x03a52fb4 │ │ │ │ + @ instruction: 0xffffdbec │ │ │ │ + @ instruction: 0x03a53028 │ │ │ │ + @ instruction: 0x03a52c00 │ │ │ │ + @ instruction: 0x03a52528 │ │ │ │ + bicseq r1, r2, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0x03a52fa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c074 <__cxa_atexit@plt+0xed34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1c078 <__cxa_atexit@plt+0xed38> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c454 <__cxa_atexit@plt+0xf114> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c448 <__cxa_atexit@plt+0xf108> │ │ │ │ + ldr r7, [pc, #180] @ 1c498 <__cxa_atexit@plt+0xf158> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c460 <__cxa_atexit@plt+0xf120> │ │ │ │ + ldr r7, [pc, #168] @ 1c4ac <__cxa_atexit@plt+0xf16c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1c4b0 <__cxa_atexit@plt+0xf170> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a5416c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c09c <__cxa_atexit@plt+0xed5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r2, r2, #28, 22 @ 0x7000 │ │ │ │ + ldr r1, [pc, #160] @ 1c4b4 <__cxa_atexit@plt+0xf174> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1c4b8 <__cxa_atexit@plt+0xf178> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1c4bc <__cxa_atexit@plt+0xf17c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 1c49c <__cxa_atexit@plt+0xf15c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1c4a0 <__cxa_atexit@plt+0xf160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1c4a4 <__cxa_atexit@plt+0xf164> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1c4a8 <__cxa_atexit@plt+0xf168> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #160, 14 @ 0x2800000 │ │ │ │ + @ instruction: 0x03a52a90 │ │ │ │ + @ instruction: 0x03a52a78 │ │ │ │ + @ instruction: 0x03a524f8 │ │ │ │ + @ instruction: 0x03a52ec4 │ │ │ │ + @ instruction: 0xffffdad8 │ │ │ │ + @ instruction: 0x03a52f38 │ │ │ │ + @ instruction: 0x03a52ae4 │ │ │ │ + @ instruction: 0x03a52554 │ │ │ │ + bicseq r1, r2, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0x03a52eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c0c8 <__cxa_atexit@plt+0xed88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1c0cc <__cxa_atexit@plt+0xed8c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c568 <__cxa_atexit@plt+0xf228> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c55c <__cxa_atexit@plt+0xf21c> │ │ │ │ + ldr r7, [pc, #180] @ 1c5ac <__cxa_atexit@plt+0xf26c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1c574 <__cxa_atexit@plt+0xf234> │ │ │ │ + ldr r7, [pc, #168] @ 1c5c0 <__cxa_atexit@plt+0xf280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #164] @ 1c5c4 <__cxa_atexit@plt+0xf284> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a54118 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c0f0 <__cxa_atexit@plt+0xedb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r2, r2, #200, 20 @ 0xc8000 │ │ │ │ + ldr r1, [pc, #160] @ 1c5c8 <__cxa_atexit@plt+0xf288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 1c5cc <__cxa_atexit@plt+0xf28c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #148] @ 1c5d0 <__cxa_atexit@plt+0xf290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 1c5b0 <__cxa_atexit@plt+0xf270> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #48] @ 1c5b4 <__cxa_atexit@plt+0xf274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #44] @ 1c5b8 <__cxa_atexit@plt+0xf278> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 1c5bc <__cxa_atexit@plt+0xf27c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r2, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0x03a52974 │ │ │ │ + @ instruction: 0x03a52964 │ │ │ │ + @ instruction: 0x03a52394 │ │ │ │ + @ instruction: 0x03a52dd8 │ │ │ │ + @ instruction: 0xffffd9c4 │ │ │ │ + @ instruction: 0x03a52e4c │ │ │ │ + @ instruction: 0x03a529c8 │ │ │ │ + @ instruction: 0x03a523f0 │ │ │ │ + bicseq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ + @ instruction: 0x03a52dd4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c11c <__cxa_atexit@plt+0xeddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1c120 <__cxa_atexit@plt+0xede0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a540c4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1c5f8 <__cxa_atexit@plt+0xf2b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a52dc8 │ │ │ │ + @ instruction: 0x03a52ddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c144 <__cxa_atexit@plt+0xee04> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1c65c <__cxa_atexit@plt+0xf31c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1c654 <__cxa_atexit@plt+0xf314> │ │ │ │ + ldr r7, [pc, #52] @ 1c664 <__cxa_atexit@plt+0xf324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 1c668 <__cxa_atexit@plt+0xf328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r2, r2, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c178 <__cxa_atexit@plt+0xee38> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c180 <__cxa_atexit@plt+0xee40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 1c66c <__cxa_atexit@plt+0xf32c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c1b4 <__cxa_atexit@plt+0xee74> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c1bc <__cxa_atexit@plt+0xee7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r1, r2, #76, 10 @ 0x13000000 │ │ │ │ + bicseq r1, r2, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0x03a52d54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c6fc <__cxa_atexit@plt+0xf3bc> │ │ │ │ + ldr lr, [pc, #112] @ 1c708 <__cxa_atexit@plt+0xf3c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 1c70c <__cxa_atexit@plt+0xf3cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r0, [pc, #100] @ 1c710 <__cxa_atexit@plt+0xf3d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 1c714 <__cxa_atexit@plt+0xf3d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ 1c718 <__cxa_atexit@plt+0xf3d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #76] @ 1c71c <__cxa_atexit@plt+0xf3dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r1, lr, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a52d2c │ │ │ │ + bicseq r1, r2, #156, 10 @ 0x27000000 │ │ │ │ + bicseq r1, r2, #148, 10 @ 0x25000000 │ │ │ │ + bicseq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ + bicseq r1, r2, #84, 10 @ 0x15000000 │ │ │ │ + bicseq r1, r2, #116, 10 @ 0x1d000000 │ │ │ │ + @ instruction: 0x03a52d1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c1f0 <__cxa_atexit@plt+0xeeb0> │ │ │ │ + bhi 1c754 <__cxa_atexit@plt+0xf414> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c1f8 <__cxa_atexit@plt+0xeeb8> │ │ │ │ + ldr r2, [pc, #24] @ 1c75c <__cxa_atexit@plt+0xf41c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 1c8cc <__cxa_atexit@plt+0xf58c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #184, 18 @ 0x2e0000 │ │ │ │ + bicseq r1, r2, #68, 8 @ 0x44000000 │ │ │ │ + @ instruction: 0x03a52cd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c22c <__cxa_atexit@plt+0xeeec> │ │ │ │ + bhi 1c7a0 <__cxa_atexit@plt+0xf460> │ │ │ │ + ldr r2, [pc, #40] @ 1c7a8 <__cxa_atexit@plt+0xf468> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c234 <__cxa_atexit@plt+0xeef4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ 1c7ac <__cxa_atexit@plt+0xf46c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 3fc4e0 <__cxa_atexit@plt+0x3ef1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c268 <__cxa_atexit@plt+0xef28> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c270 <__cxa_atexit@plt+0xef30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r1, r2, #252, 6 @ 0xf0000003 │ │ │ │ + @ instruction: 0x03a52c80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c800 <__cxa_atexit@plt+0xf4c0> │ │ │ │ + add r8, r7, #97 @ 0x61 │ │ │ │ + cmp r8, #1114112 @ 0x110000 │ │ │ │ + bcs 1c7f4 <__cxa_atexit@plt+0xf4b4> │ │ │ │ + ldr r7, [pc, #40] @ 1c80c <__cxa_atexit@plt+0xf4cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #64, 18 @ 0x100000 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4e8 <__cxa_atexit@plt+0x3ef1a8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq r1, r2, #100, 8 @ 0x64000000 │ │ │ │ + @ instruction: 0x03a52c20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c2a4 <__cxa_atexit@plt+0xef64> │ │ │ │ + bhi 1c850 <__cxa_atexit@plt+0xf510> │ │ │ │ + ldr r2, [pc, #40] @ 1c858 <__cxa_atexit@plt+0xf518> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1c2ac <__cxa_atexit@plt+0xef6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ 1c85c <__cxa_atexit@plt+0xf51c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 3fc4e0 <__cxa_atexit@plt+0x3ef1a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r2, #4, 18 @ 0x10000 │ │ │ │ - @ instruction: 0x03a540c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r2, [pc, #44] @ 1c2fc <__cxa_atexit@plt+0xefbc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r3, [pc, #40] @ 1c300 <__cxa_atexit@plt+0xefc0> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - strls r2, [r5, #-16]! │ │ │ │ - ldrls r2, [pc, #28] @ 1c304 <__cxa_atexit@plt+0xefc4> │ │ │ │ - ldrls r2, [pc, r2] │ │ │ │ - stmibls r5, {r1, r2, r7} │ │ │ │ - ldrls r0, [pc, #20] @ 1c308 <__cxa_atexit@plt+0xefc8> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a53fc0 │ │ │ │ - bicseq r2, r2, #176, 16 @ 0xb00000 │ │ │ │ - @ instruction: 0x03a53fa4 │ │ │ │ - @ instruction: 0x03a54058 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c388 <__cxa_atexit@plt+0xf048> │ │ │ │ - ldr r3, [pc, #140] @ 1c3b8 <__cxa_atexit@plt+0xf078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c394 <__cxa_atexit@plt+0xf054> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c3a8 <__cxa_atexit@plt+0xf068> │ │ │ │ - ldr r2, [pc, #104] @ 1c3bc <__cxa_atexit@plt+0xf07c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 1c3c0 <__cxa_atexit@plt+0xf080> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c39c <__cxa_atexit@plt+0xf05c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1c444 <__cxa_atexit@plt+0xf104> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffafc │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x03a53fa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r1, r2, #76, 6 @ 0x30000001 │ │ │ │ + @ instruction: 0x03a52bd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1c424 <__cxa_atexit@plt+0xf0e4> │ │ │ │ - ldr r2, [pc, #68] @ 1c430 <__cxa_atexit@plt+0xf0f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 1c434 <__cxa_atexit@plt+0xf0f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c41c <__cxa_atexit@plt+0xf0dc> │ │ │ │ - b 1c444 <__cxa_atexit@plt+0xf104> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 1c8b0 <__cxa_atexit@plt+0xf570> │ │ │ │ + add r8, r7, #97 @ 0x61 │ │ │ │ + cmp r8, #1114112 @ 0x110000 │ │ │ │ + bcs 1c8a4 <__cxa_atexit@plt+0xf564> │ │ │ │ + ldr r7, [pc, #40] @ 1c8bc <__cxa_atexit@plt+0xf57c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4e8 <__cxa_atexit@plt+0x3ef1a8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a53ef8 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq r1, r2, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1c974 <__cxa_atexit@plt+0xf634> │ │ │ │ + ldr r3, [pc, #164] @ 1c984 <__cxa_atexit@plt+0xf644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c944 <__cxa_atexit@plt+0xf604> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c4a4 <__cxa_atexit@plt+0xf164> │ │ │ │ - ldr r2, [pc, #148] @ 1c4fc <__cxa_atexit@plt+0xf1bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c4e8 <__cxa_atexit@plt+0xf1a8> │ │ │ │ - ldr r2, [pc, #132] @ 1c500 <__cxa_atexit@plt+0xf1c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c4e8 <__cxa_atexit@plt+0xf1a8> │ │ │ │ - ldr r2, [pc, #112] @ 1c504 <__cxa_atexit@plt+0xf1c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1c4f0 <__cxa_atexit@plt+0xf1b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c4e8 <__cxa_atexit@plt+0xf1a8> │ │ │ │ - ldr r2, [pc, #52] @ 1c4f4 <__cxa_atexit@plt+0xf1b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r3, #-4]! │ │ │ │ + tst r8, #2 │ │ │ │ + ldreq r2, [r8, #3] │ │ │ │ + cmpeq r2, #0 │ │ │ │ + beq 1c960 <__cxa_atexit@plt+0xf620> │ │ │ │ + ldr r5, [pc, #116] @ 1c988 <__cxa_atexit@plt+0xf648> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c4e8 <__cxa_atexit@plt+0xf1a8> │ │ │ │ - ldr r2, [pc, #32] @ 1c4f8 <__cxa_atexit@plt+0xf1b8> │ │ │ │ + beq 1c954 <__cxa_atexit@plt+0xf614> │ │ │ │ + ldr r5, [pc, #100] @ 1c98c <__cxa_atexit@plt+0xf64c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #96] @ 1c990 <__cxa_atexit@plt+0xf650> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r5, [r3] │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ + b 3fc4f8 <__cxa_atexit@plt+0x3ef1b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a53e28 │ │ │ │ + ldr r7, [pc, #44] @ 1c994 <__cxa_atexit@plt+0xf654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1c998 <__cxa_atexit@plt+0xf658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0x03a52b00 │ │ │ │ + @ instruction: 0x03a52ab8 │ │ │ │ + @ instruction: 0x03a52ac8 │ │ │ │ + @ instruction: 0x03a52aa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1c54c <__cxa_atexit@plt+0xf20c> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + tst r2, #2 │ │ │ │ + ldreq r2, [r2, #3] │ │ │ │ + cmpeq r2, #0 │ │ │ │ + beq 1ca00 <__cxa_atexit@plt+0xf6c0> │ │ │ │ + ldr r3, [pc, #76] @ 1ca18 <__cxa_atexit@plt+0xf6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1c544 <__cxa_atexit@plt+0xf204> │ │ │ │ - ldr r3, [pc, #28] @ 1c550 <__cxa_atexit@plt+0xf210> │ │ │ │ + beq 1c9f8 <__cxa_atexit@plt+0xf6b8> │ │ │ │ + ldr r3, [pc, #60] @ 1ca1c <__cxa_atexit@plt+0xf6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r2, [pc, #56] @ 1ca20 <__cxa_atexit@plt+0xf6e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ + b 3fc4f8 <__cxa_atexit@plt+0x3ef1b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a53ddc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #28] @ 1ca24 <__cxa_atexit@plt+0xf6e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x03a52a48 │ │ │ │ + @ instruction: 0x03a52a18 │ │ │ │ + @ instruction: 0x03a52a14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c578 <__cxa_atexit@plt+0xf238> │ │ │ │ + ldr r3, [pc, #24] @ 1ca54 <__cxa_atexit@plt+0xf714> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r2, [pc, #20] @ 1ca58 <__cxa_atexit@plt+0xf718> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a53db4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc4f8 <__cxa_atexit@plt+0x3ef1b8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a529ec │ │ │ │ + @ instruction: 0x03a529e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c5dc <__cxa_atexit@plt+0xf29c> │ │ │ │ + ldr r3, [pc, #32] @ 1ca90 <__cxa_atexit@plt+0xf750> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ca88 <__cxa_atexit@plt+0xf748> │ │ │ │ + b 1caa0 <__cxa_atexit@plt+0xf760> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a529a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + tst r7, #2 │ │ │ │ + bne 1cac4 <__cxa_atexit@plt+0xf784> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1cb74 <__cxa_atexit@plt+0xf834> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1cb20 <__cxa_atexit@plt+0xf7e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1c5fc <__cxa_atexit@plt+0xf2bc> │ │ │ │ - ldr r7, [pc, #120] @ 1c628 <__cxa_atexit@plt+0xf2e8> │ │ │ │ + bcc 1cb58 <__cxa_atexit@plt+0xf818> │ │ │ │ + ldr r7, [pc, #168] @ 1cb84 <__cxa_atexit@plt+0xf844> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #164] @ 1cb88 <__cxa_atexit@plt+0xf848> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1c62c <__cxa_atexit@plt+0xf2ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + ldr r8, [pc, #152] @ 1cb8c <__cxa_atexit@plt+0xf84c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1c61c <__cxa_atexit@plt+0xf2dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1c620 <__cxa_atexit@plt+0xf2e0> │ │ │ │ + ldr r7, [pc, #108] @ 1cb94 <__cxa_atexit@plt+0xf854> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1c624 <__cxa_atexit@plt+0xf2e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1c618 <__cxa_atexit@plt+0xf2d8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #96] @ 1cb98 <__cxa_atexit@plt+0xf858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #84] @ 1cb9c <__cxa_atexit@plt+0xf85c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + b 1cb14 <__cxa_atexit@plt+0xf7d4> │ │ │ │ + ldr r6, [pc, #48] @ 1cb90 <__cxa_atexit@plt+0xf850> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x03a53c78 │ │ │ │ - @ instruction: 0x03a53c6c │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - bicseq r2, r2, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + bicseq r1, r2, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + bicseq r1, r2, #96 @ 0x60 │ │ │ │ + bicseq r1, r2, #68 @ 0x44 │ │ │ │ + @ instruction: 0x03a5289c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1c680 <__cxa_atexit@plt+0xf340> │ │ │ │ - ldr r7, [pc, #64] @ 1c698 <__cxa_atexit@plt+0xf358> │ │ │ │ + bcc 1cc08 <__cxa_atexit@plt+0xf8c8> │ │ │ │ + ldr r7, [pc, #88] @ 1cc20 <__cxa_atexit@plt+0xf8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #84] @ 1cc24 <__cxa_atexit@plt+0xf8e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1c69c <__cxa_atexit@plt+0xf35c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r8, [pc, #72] @ 1cc28 <__cxa_atexit@plt+0xf8e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c6a0 <__cxa_atexit@plt+0xf360> │ │ │ │ + ldr r3, [pc, #28] @ 1cc2c <__cxa_atexit@plt+0xf8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - bicseq r2, r2, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a53c8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1c6e8 <__cxa_atexit@plt+0xf3a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c6e0 <__cxa_atexit@plt+0xf3a0> │ │ │ │ - ldr r3, [pc, #28] @ 1c6ec <__cxa_atexit@plt+0xf3ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + bicseq r0, r2, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x03a52824 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1cc88 <__cxa_atexit@plt+0xf948> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1cc80 <__cxa_atexit@plt+0xf940> │ │ │ │ + ldr r3, [pc, #44] @ 1cc90 <__cxa_atexit@plt+0xf950> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 1cc94 <__cxa_atexit@plt+0xf954> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617c2c <__cxa_atexit@plt+0x160a8ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a53c40 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r0, r2, #32, 30 @ 0x80 │ │ │ │ + bicseq r0, r2, #216, 30 @ 0x360 │ │ │ │ + @ instruction: 0x03a527dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1c714 <__cxa_atexit@plt+0xf3d4> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ccd4 <__cxa_atexit@plt+0xf994> │ │ │ │ + ldr r2, [pc, #36] @ 1ccdc <__cxa_atexit@plt+0xf99c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1cce0 <__cxa_atexit@plt+0xf9a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc500 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a5279c │ │ │ │ + bicseq r0, r2, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0x03a52790 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cd40 <__cxa_atexit@plt+0xfa00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cd4c <__cxa_atexit@plt+0xfa0c> │ │ │ │ + ldr r1, [pc, #68] @ 1cd5c <__cxa_atexit@plt+0xfa1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ 1cd60 <__cxa_atexit@plt+0xfa20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + bicseq r0, r2, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0x03a526d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cd94 <__cxa_atexit@plt+0xfa54> │ │ │ │ + ldr r3, [pc, #24] @ 1cda0 <__cxa_atexit@plt+0xfa60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ + b 1c8cc <__cxa_atexit@plt+0xf58c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1cdc4 <__cxa_atexit@plt+0xfa84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a53c18 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + bicseq r0, r2, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0x03a52674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c778 <__cxa_atexit@plt+0xf438> │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce24 <__cxa_atexit@plt+0xfae4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1c798 <__cxa_atexit@plt+0xf458> │ │ │ │ - ldr r7, [pc, #120] @ 1c7c4 <__cxa_atexit@plt+0xf484> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1c7c8 <__cxa_atexit@plt+0xf488> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ce30 <__cxa_atexit@plt+0xfaf0> │ │ │ │ + ldr r2, [pc, #68] @ 1ce40 <__cxa_atexit@plt+0xfb00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 1ce44 <__cxa_atexit@plt+0xfb04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 1ce48 <__cxa_atexit@plt+0xfb08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1c7b8 <__cxa_atexit@plt+0xf478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1c7bc <__cxa_atexit@plt+0xf47c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1c7c0 <__cxa_atexit@plt+0xf480> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1c7b4 <__cxa_atexit@plt+0xf474> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x03a53adc │ │ │ │ - @ instruction: 0x03a53ad0 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r2, r2, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + cmnpeq pc, #1552 @ p-variant is OBSOLETE @ 0x610 │ │ │ │ + bicseq r0, r2, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ce80 <__cxa_atexit@plt+0xfb40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1ce88 <__cxa_atexit@plt+0xfb48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r0, r2, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cec4 <__cxa_atexit@plt+0xfb84> │ │ │ │ + ldr r1, [pc, #32] @ 1cecc <__cxa_atexit@plt+0xfb8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1c81c <__cxa_atexit@plt+0xf4dc> │ │ │ │ - ldr r7, [pc, #64] @ 1c834 <__cxa_atexit@plt+0xf4f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1c838 <__cxa_atexit@plt+0xf4f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 1cf40 <__cxa_atexit@plt+0xfc00> │ │ │ │ + ldr r2, [pc, #68] @ 1cf50 <__cxa_atexit@plt+0xfc10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ 1cf54 <__cxa_atexit@plt+0xfc14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1c83c <__cxa_atexit@plt+0xf4fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - bicseq r2, r2, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a53ae0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1c894 <__cxa_atexit@plt+0xf554> │ │ │ │ - ldr r3, [pc, #72] @ 1c8a8 <__cxa_atexit@plt+0xf568> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1cfbc <__cxa_atexit@plt+0xfc7c> │ │ │ │ + ldr r3, [pc, #84] @ 1cfd4 <__cxa_atexit@plt+0xfc94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c8a0 <__cxa_atexit@plt+0xf560> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 1c8ac <__cxa_atexit@plt+0xf56c> │ │ │ │ + ldr r2, [pc, #80] @ 1cfd8 <__cxa_atexit@plt+0xfc98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c8a0 <__cxa_atexit@plt+0xf560> │ │ │ │ - b 1c8f8 <__cxa_atexit@plt+0xf5b8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #76] @ 1cfdc <__cxa_atexit@plt+0xfc9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a53a70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 1c8e8 <__cxa_atexit@plt+0xf5a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c8e0 <__cxa_atexit@plt+0xf5a0> │ │ │ │ - b 1c8f8 <__cxa_atexit@plt+0xf5b8> │ │ │ │ + ldr r7, [pc, #28] @ 1cfe0 <__cxa_atexit@plt+0xfca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0x03a524c4 │ │ │ │ + @ instruction: 0x03a524ac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d044 <__cxa_atexit@plt+0xfd04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d03c <__cxa_atexit@plt+0xfcfc> │ │ │ │ + ldr r3, [pc, #52] @ 1d04c <__cxa_atexit@plt+0xfd0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #48] @ 1d050 <__cxa_atexit@plt+0xfd10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #44] @ 1d054 <__cxa_atexit@plt+0xfd14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a53a34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c958 <__cxa_atexit@plt+0xf618> │ │ │ │ - ldr r2, [pc, #148] @ 1c9b0 <__cxa_atexit@plt+0xf670> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c99c <__cxa_atexit@plt+0xf65c> │ │ │ │ - ldr r2, [pc, #132] @ 1c9b4 <__cxa_atexit@plt+0xf674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c99c <__cxa_atexit@plt+0xf65c> │ │ │ │ - ldr r2, [pc, #112] @ 1c9b8 <__cxa_atexit@plt+0xf678> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1c9a4 <__cxa_atexit@plt+0xf664> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1c99c <__cxa_atexit@plt+0xf65c> │ │ │ │ - ldr r2, [pc, #52] @ 1c9a8 <__cxa_atexit@plt+0xf668> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c99c <__cxa_atexit@plt+0xf65c> │ │ │ │ - ldr r2, [pc, #32] @ 1c9ac <__cxa_atexit@plt+0xf66c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a52470 │ │ │ │ + @ instruction: 0x03a5244c │ │ │ │ + bicseq r0, r2, #92, 22 @ 0x17000 │ │ │ │ + @ instruction: 0x03a52498 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1d07c <__cxa_atexit@plt+0xfd3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a5248c │ │ │ │ + @ instruction: 0x03a52420 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d0c0 <__cxa_atexit@plt+0xfd80> │ │ │ │ + ldr r2, [pc, #40] @ 1d0c8 <__cxa_atexit@plt+0xfd88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 1d0cc <__cxa_atexit@plt+0xfd8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a53964 │ │ │ │ + @ instruction: 0x03a52408 │ │ │ │ + bicseq r0, r2, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ca00 <__cxa_atexit@plt+0xf6c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c9f8 <__cxa_atexit@plt+0xf6b8> │ │ │ │ - ldr r3, [pc, #28] @ 1ca04 <__cxa_atexit@plt+0xf6c4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d100 <__cxa_atexit@plt+0xfdc0> │ │ │ │ + ldr r3, [pc, #24] @ 1d10c <__cxa_atexit@plt+0xfdcc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a53918 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1ca2c <__cxa_atexit@plt+0xf6ec> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #164] @ 1d1c4 <__cxa_atexit@plt+0xfe84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a538f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1d198 <__cxa_atexit@plt+0xfe58> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1ca90 <__cxa_atexit@plt+0xf750> │ │ │ │ - str r7, [r5] │ │ │ │ + bne 1d1a0 <__cxa_atexit@plt+0xfe60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1cab0 <__cxa_atexit@plt+0xf770> │ │ │ │ - ldr r7, [pc, #120] @ 1cadc <__cxa_atexit@plt+0xf79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1cae0 <__cxa_atexit@plt+0xf7a0> │ │ │ │ + bcc 1d1b4 <__cxa_atexit@plt+0xfe74> │ │ │ │ + ldr r2, [pc, #128] @ 1d1cc <__cxa_atexit@plt+0xfe8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #120] @ 1d1d0 <__cxa_atexit@plt+0xfe90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #116] @ 1d1d4 <__cxa_atexit@plt+0xfe94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 1d1d8 <__cxa_atexit@plt+0xfe98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1cad0 <__cxa_atexit@plt+0xf790> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1cad4 <__cxa_atexit@plt+0xf794> │ │ │ │ + ldr r7, [pc, #32] @ 1d1c8 <__cxa_atexit@plt+0xfe88> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1cad8 <__cxa_atexit@plt+0xf798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1cacc <__cxa_atexit@plt+0xf78c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x03a53790 │ │ │ │ - @ instruction: 0x03a53784 │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - bicseq r2, r2, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a5236c │ │ │ │ + bicseq r0, r2, #108, 20 @ 0x6c000 │ │ │ │ + bicseq r0, r2, #188, 20 @ 0xbc000 │ │ │ │ + bicseq r0, r2, #56, 20 @ 0x38000 │ │ │ │ + bicseq r0, r2, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cb34 <__cxa_atexit@plt+0xf7f4> │ │ │ │ - ldr r7, [pc, #64] @ 1cb4c <__cxa_atexit@plt+0xf80c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1cb50 <__cxa_atexit@plt+0xf810> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1cb54 <__cxa_atexit@plt+0xf814> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff6f4 │ │ │ │ - bicseq r2, r2, #128, 2 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a537c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1cb9c <__cxa_atexit@plt+0xf85c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cb94 <__cxa_atexit@plt+0xf854> │ │ │ │ - ldr r3, [pc, #28] @ 1cba0 <__cxa_atexit@plt+0xf860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a5377c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cbc8 <__cxa_atexit@plt+0xf888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a53754 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1cc2c <__cxa_atexit@plt+0xf8ec> │ │ │ │ - str r7, [r5] │ │ │ │ + bne 1d254 <__cxa_atexit@plt+0xff14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1cc4c <__cxa_atexit@plt+0xf90c> │ │ │ │ - ldr r7, [pc, #120] @ 1cc78 <__cxa_atexit@plt+0xf938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1cc7c <__cxa_atexit@plt+0xf93c> │ │ │ │ + bcc 1d268 <__cxa_atexit@plt+0xff28> │ │ │ │ + ldr r2, [pc, #116] @ 1d27c <__cxa_atexit@plt+0xff3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #108] @ 1d280 <__cxa_atexit@plt+0xff40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #104] @ 1d284 <__cxa_atexit@plt+0xff44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #96] @ 1d288 <__cxa_atexit@plt+0xff48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 1d278 <__cxa_atexit@plt+0xff38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1cc6c <__cxa_atexit@plt+0xf92c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a522b8 │ │ │ │ + bicseq r0, r2, #176, 18 @ 0x2c0000 │ │ │ │ + bicseq r0, r2, #0, 20 │ │ │ │ + bicseq r0, r2, #124, 18 @ 0x1f0000 │ │ │ │ + bicseq r0, r2, #100, 18 @ 0x190000 │ │ │ │ + @ instruction: 0x03a52210 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d2dc <__cxa_atexit@plt+0xff9c> │ │ │ │ + ldr r3, [pc, #60] @ 1d2f4 <__cxa_atexit@plt+0xffb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1cc70 <__cxa_atexit@plt+0xf930> │ │ │ │ + ldr r2, [pc, #56] @ 1d2f8 <__cxa_atexit@plt+0xffb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1d2fc <__cxa_atexit@plt+0xffbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1cc74 <__cxa_atexit@plt+0xf934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1cc68 <__cxa_atexit@plt+0xf928> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x03a535f4 │ │ │ │ - @ instruction: 0x03a535e8 │ │ │ │ - @ instruction: 0xfffff5c4 │ │ │ │ - bicseq r2, r2, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0x03a52240 │ │ │ │ + @ instruction: 0x03a52248 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d360 <__cxa_atexit@plt+0x10020> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d358 <__cxa_atexit@plt+0x10018> │ │ │ │ + ldr r3, [pc, #52] @ 1d368 <__cxa_atexit@plt+0x10028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 1d36c <__cxa_atexit@plt+0x1002c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 1d370 <__cxa_atexit@plt+0x10030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a521f0 │ │ │ │ + bicseq r0, r2, #64, 16 @ 0x400000 │ │ │ │ + @ instruction: 0x03a521c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ccd0 <__cxa_atexit@plt+0xf990> │ │ │ │ - ldr r7, [pc, #64] @ 1cce8 <__cxa_atexit@plt+0xf9a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1ccec <__cxa_atexit@plt+0xf9ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 1d3ec <__cxa_atexit@plt+0x100ac> │ │ │ │ + ldr r8, [pc, #92] @ 1d3f8 <__cxa_atexit@plt+0x100b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 1d3fc <__cxa_atexit@plt+0x100bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 1d400 <__cxa_atexit@plt+0x100c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 1d404 <__cxa_atexit@plt+0x100c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1d408 <__cxa_atexit@plt+0x100c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1ccf0 <__cxa_atexit@plt+0xf9b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - bicseq r1, r2, #228, 30 @ 0x390 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a5361c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cd48 <__cxa_atexit@plt+0xfa08> │ │ │ │ - ldr r3, [pc, #72] @ 1cd5c <__cxa_atexit@plt+0xfa1c> │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a52188 │ │ │ │ + @ instruction: 0x03a52168 │ │ │ │ + bicseq r0, r2, #60, 16 @ 0x3c0000 │ │ │ │ + bicseq r0, r2, #224, 14 @ 0x3800000 │ │ │ │ + bicseq r0, r2, #72, 16 @ 0x480000 │ │ │ │ + @ instruction: 0x03a52170 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 1d47c <__cxa_atexit@plt+0x1013c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d474 <__cxa_atexit@plt+0x10134> │ │ │ │ + ldr r3, [pc, #68] @ 1d484 <__cxa_atexit@plt+0x10144> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cd54 <__cxa_atexit@plt+0xfa14> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 1cd60 <__cxa_atexit@plt+0xfa20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cd54 <__cxa_atexit@plt+0xfa14> │ │ │ │ - b 1cdac <__cxa_atexit@plt+0xfa6c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ + ldr r2, [pc, #64] @ 1d488 <__cxa_atexit@plt+0x10148> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 1d48c <__cxa_atexit@plt+0x1014c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 1d490 <__cxa_atexit@plt+0x10150> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 165b038 <__cxa_atexit@plt+0x164dcf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a5359c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 1cd9c <__cxa_atexit@plt+0xfa5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1cd94 <__cxa_atexit@plt+0xfa54> │ │ │ │ - b 1cdac <__cxa_atexit@plt+0xfa6c> │ │ │ │ + bicseq r0, r2, #60, 14 @ 0xf00000 │ │ │ │ + bicseq r0, r2, #244, 14 @ 0x3d00000 │ │ │ │ + bicseq r0, r2, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1d4c8 <__cxa_atexit@plt+0x10188> │ │ │ │ + ldr r2, [pc, #28] @ 1d4d4 <__cxa_atexit@plt+0x10194> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r0, r2, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 1d4f8 <__cxa_atexit@plt+0x101b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a51fcc │ │ │ │ + @ instruction: 0x03a5206c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1d520 <__cxa_atexit@plt+0x101e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a52060 │ │ │ │ + @ instruction: 0x03a520b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1d584 <__cxa_atexit@plt+0x10244> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d57c <__cxa_atexit@plt+0x1023c> │ │ │ │ + ldr r7, [pc, #52] @ 1d58c <__cxa_atexit@plt+0x1024c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 1d590 <__cxa_atexit@plt+0x10250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 1d594 <__cxa_atexit@plt+0x10254> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a53560 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r0, r2, #36, 12 @ 0x2400000 │ │ │ │ + bicseq r0, r2, #196, 12 @ 0xc400000 │ │ │ │ + @ instruction: 0x03a52020 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ce0c <__cxa_atexit@plt+0xfacc> │ │ │ │ - ldr r2, [pc, #148] @ 1ce64 <__cxa_atexit@plt+0xfb24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1ce50 <__cxa_atexit@plt+0xfb10> │ │ │ │ - ldr r2, [pc, #132] @ 1ce68 <__cxa_atexit@plt+0xfb28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ce50 <__cxa_atexit@plt+0xfb10> │ │ │ │ - ldr r2, [pc, #112] @ 1ce6c <__cxa_atexit@plt+0xfb2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1ce58 <__cxa_atexit@plt+0xfb18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1ce50 <__cxa_atexit@plt+0xfb10> │ │ │ │ - ldr r2, [pc, #52] @ 1ce5c <__cxa_atexit@plt+0xfb1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ce50 <__cxa_atexit@plt+0xfb10> │ │ │ │ - ldr r2, [pc, #32] @ 1ce60 <__cxa_atexit@plt+0xfb20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ + ldr r7, [pc, #12] @ 1d5b8 <__cxa_atexit@plt+0x10278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a52014 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d610 <__cxa_atexit@plt+0x102d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d608 <__cxa_atexit@plt+0x102c8> │ │ │ │ + ldr r3, [pc, #44] @ 1d618 <__cxa_atexit@plt+0x102d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 1d61c <__cxa_atexit@plt+0x102dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fdf24 <__cxa_atexit@plt+0x15f0be4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a53478 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ceb4 <__cxa_atexit@plt+0xfb74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ceac <__cxa_atexit@plt+0xfb6c> │ │ │ │ - ldr r3, [pc, #28] @ 1ceb8 <__cxa_atexit@plt+0xfb78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r0, r2, #152, 10 @ 0x26000000 │ │ │ │ + bicseq r0, r2, #96, 12 @ 0x6000000 │ │ │ │ + @ instruction: 0x03a51fec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1d678 <__cxa_atexit@plt+0x10338> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d670 <__cxa_atexit@plt+0x10330> │ │ │ │ + ldr r3, [pc, #44] @ 1d680 <__cxa_atexit@plt+0x10340> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 1d684 <__cxa_atexit@plt+0x10344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a5342c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1cee0 <__cxa_atexit@plt+0xfba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1cf40 <__cxa_atexit@plt+0xfc00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cf70 <__cxa_atexit@plt+0xfc30> │ │ │ │ - ldr r7, [pc, #148] @ 1cfa8 <__cxa_atexit@plt+0xfc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #132] @ 1cfac <__cxa_atexit@plt+0xfc6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1cf80 <__cxa_atexit@plt+0xfc40> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ 1cfa4 <__cxa_atexit@plt+0xfc64> │ │ │ │ + bicseq r0, r2, #48, 10 @ 0xc000000 │ │ │ │ + bicseq r0, r2, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d6d0 <__cxa_atexit@plt+0x10390> │ │ │ │ + ldr r3, [pc, #56] @ 1d6e8 <__cxa_atexit@plt+0x103a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ 1d6ec <__cxa_atexit@plt+0x103ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 1cfa0 <__cxa_atexit@plt+0xfc60> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - b 1cf8c <__cxa_atexit@plt+0xfc4c> │ │ │ │ - ldr r6, [pc, #20] @ 1cf9c <__cxa_atexit@plt+0xfc5c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, r2, #76, 26 @ 0x1300 │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - bicseq r1, r2, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d000 <__cxa_atexit@plt+0xfcc0> │ │ │ │ - ldr r7, [pc, #64] @ 1d018 <__cxa_atexit@plt+0xfcd8> │ │ │ │ + ldr r7, [pc, #24] @ 1d6f0 <__cxa_atexit@plt+0x103b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1d01c <__cxa_atexit@plt+0xfcdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1d020 <__cxa_atexit@plt+0xfce0> │ │ │ │ + bicseq r0, r2, #232, 8 @ 0xe8000000 │ │ │ │ + bicseq r0, r2, #88, 10 @ 0x16000000 │ │ │ │ + @ instruction: 0x03a51f7c │ │ │ │ + @ instruction: 0x03a52068 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 1d774 <__cxa_atexit@plt+0x10434> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1d76c <__cxa_atexit@plt+0x1042c> │ │ │ │ + ldr r3, [pc, #84] @ 1d77c <__cxa_atexit@plt+0x1043c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff1b0 │ │ │ │ - bicseq r1, r2, #180, 24 @ 0xb400 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1d780 <__cxa_atexit@plt+0x10440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #64] @ 1d784 <__cxa_atexit@plt+0x10444> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #56] @ 1d788 <__cxa_atexit@plt+0x10448> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ 1d78c <__cxa_atexit@plt+0x1044c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc510 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq r0, r2, #84, 8 @ 0x54000000 │ │ │ │ + bicseq r0, r2, #28, 10 @ 0x7000000 │ │ │ │ + bicseq r0, r2, #124, 8 @ 0x7c000000 │ │ │ │ + bicseq r0, r2, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d060 <__cxa_atexit@plt+0xfd20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 1d078 <__cxa_atexit@plt+0xfd38> │ │ │ │ + bcc 1d7c4 <__cxa_atexit@plt+0x10484> │ │ │ │ + ldr r2, [pc, #28] @ 1d7d0 <__cxa_atexit@plt+0x10490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d07c <__cxa_atexit@plt+0xfd3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r1, r2, #88, 24 @ 0x5800 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03a53274 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r2, #32, 8 @ 0x20000000 │ │ │ │ + @ instruction: 0x03a51fe0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1d7f8 <__cxa_atexit@plt+0x104b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a51fd4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 1df9c <__cxa_atexit@plt+0x10c5c> │ │ │ │ + @ instruction: 0x03a51fdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1d0c4 <__cxa_atexit@plt+0xfd84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1d880 <__cxa_atexit@plt+0x10540> │ │ │ │ + ldr r1, [pc, #100] @ 1d88c <__cxa_atexit@plt+0x1054c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #84] @ 1d890 <__cxa_atexit@plt+0x10550> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1d0bc <__cxa_atexit@plt+0xfd7c> │ │ │ │ - ldr r3, [pc, #28] @ 1d0c8 <__cxa_atexit@plt+0xfd88> │ │ │ │ + beq 1d874 <__cxa_atexit@plt+0x10534> │ │ │ │ + ldr r3, [pc, #68] @ 1d894 <__cxa_atexit@plt+0x10554> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ + ldr r2, [pc, #64] @ 1d898 <__cxa_atexit@plt+0x10558> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a53228 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + bicseq r0, r2, #76, 6 @ 0x30000001 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r0, r2, #64, 6 │ │ │ │ + @ instruction: 0x03a51f44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1d0f0 <__cxa_atexit@plt+0xfdb0> │ │ │ │ + ldr r3, [pc, #36] @ 1d8d4 <__cxa_atexit@plt+0x10594> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1d8d8 <__cxa_atexit@plt+0x10598> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq r0, r2, #208, 4 │ │ │ │ + @ instruction: 0x03a51f04 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1d90c <__cxa_atexit@plt+0x105cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 1d910 <__cxa_atexit@plt+0x105d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r0, r2, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0x03a51ecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1d94c <__cxa_atexit@plt+0x1060c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1d150 <__cxa_atexit@plt+0xfe10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d180 <__cxa_atexit@plt+0xfe40> │ │ │ │ - ldr r7, [pc, #148] @ 1d1b8 <__cxa_atexit@plt+0xfe78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #132] @ 1d1bc <__cxa_atexit@plt+0xfe7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d940 <__cxa_atexit@plt+0x10600> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d95c <__cxa_atexit@plt+0x1061c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a51e90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d9d4 <__cxa_atexit@plt+0x10694> │ │ │ │ + ldr r2, [pc, #268] @ 1da80 <__cxa_atexit@plt+0x10740> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1da24 <__cxa_atexit@plt+0x106e4> │ │ │ │ + ldr r1, [pc, #240] @ 1da84 <__cxa_atexit@plt+0x10744> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1da30 <__cxa_atexit@plt+0x106f0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 1da5c <__cxa_atexit@plt+0x1071c> │ │ │ │ + ldr r3, [pc, #208] @ 1da8c <__cxa_atexit@plt+0x1074c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1d190 <__cxa_atexit@plt+0xfe50> │ │ │ │ + ldr r7, [pc, #152] @ 1da74 <__cxa_atexit@plt+0x10734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #144] @ 1da78 <__cxa_atexit@plt+0x10738> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1da24 <__cxa_atexit@plt+0x106e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1da40 <__cxa_atexit@plt+0x10700> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 1da88 <__cxa_atexit@plt+0x10748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 1da7c <__cxa_atexit@plt+0x1073c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + bicseq r0, r2, #128, 4 │ │ │ │ + bicseq r0, r2, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + bicseq r0, r2, #92, 4 @ 0xc0000005 │ │ │ │ + bicseq r0, r2, #176, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 1daf8 <__cxa_atexit@plt+0x107b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dae0 <__cxa_atexit@plt+0x107a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1dae8 <__cxa_atexit@plt+0x107a8> │ │ │ │ + ldr r1, [pc, #48] @ 1dafc <__cxa_atexit@plt+0x107bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ 1d1b4 <__cxa_atexit@plt+0xfe74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 1d1b0 <__cxa_atexit@plt+0xfe70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - b 1d19c <__cxa_atexit@plt+0xfe5c> │ │ │ │ - ldr r6, [pc, #20] @ 1d1ac <__cxa_atexit@plt+0xfe6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, r2, #60, 22 @ 0xf000 │ │ │ │ - @ instruction: 0xfffff028 │ │ │ │ - bicseq r1, r2, #104, 22 @ 0x1a000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r0, r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d210 <__cxa_atexit@plt+0xfed0> │ │ │ │ - ldr r7, [pc, #64] @ 1d228 <__cxa_atexit@plt+0xfee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 1db40 <__cxa_atexit@plt+0x10800> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1d22c <__cxa_atexit@plt+0xfeec> │ │ │ │ + ldr r2, [pc, #36] @ 1db4c <__cxa_atexit@plt+0x1080c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1d230 <__cxa_atexit@plt+0xfef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffef64 │ │ │ │ - bicseq r1, r2, #164, 20 @ 0xa4000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r2, #68, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d270 <__cxa_atexit@plt+0xff30> │ │ │ │ + bcc 1db8c <__cxa_atexit@plt+0x1084c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 1d288 <__cxa_atexit@plt+0xff48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 1db98 <__cxa_atexit@plt+0x10858> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d28c <__cxa_atexit@plt+0xff4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r1, r2, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03a530f0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r2, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1d36c <__cxa_atexit@plt+0x1002c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #76 @ 0x4c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d374 <__cxa_atexit@plt+0x10034> │ │ │ │ - ldr r1, [pc, #188] @ 1d388 <__cxa_atexit@plt+0x10048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #172] @ 1d38c <__cxa_atexit@plt+0x1004c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #152] @ 1d390 <__cxa_atexit@plt+0x10050> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1dc24 <__cxa_atexit@plt+0x108e4> │ │ │ │ + ldr r6, [pc, #132] @ 1dc44 <__cxa_atexit@plt+0x10904> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 1dc48 <__cxa_atexit@plt+0x10908> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - ldr sl, [pc, #108] @ 1d394 <__cxa_atexit@plt+0x10054> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #104] @ 1d398 <__cxa_atexit@plt+0x10058> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 1d39c <__cxa_atexit@plt+0x1005c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r3, [pc, #64] @ 1d3a0 <__cxa_atexit@plt+0x10060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f82550 <__cxa_atexit@plt+0x1f75210> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1d37c <__cxa_atexit@plt+0x1003c> │ │ │ │ - mov r5, #76 @ 0x4c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dc14 <__cxa_atexit@plt+0x108d4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dc34 <__cxa_atexit@plt+0x108f4> │ │ │ │ + ldr r3, [pc, #80] @ 1dc4c <__cxa_atexit@plt+0x1090c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r2, #44, 18 @ 0xb0000 │ │ │ │ - bicseq r1, r2, #152, 18 @ 0x260000 │ │ │ │ - bicseq r1, r2, #184, 18 @ 0x2e0000 │ │ │ │ - bicseq r1, r2, #140, 18 @ 0x230000 │ │ │ │ - bicseq r1, r2, #120, 16 @ 0x780000 │ │ │ │ - bicseq r1, r2, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a52fd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d3e0 <__cxa_atexit@plt+0x100a0> │ │ │ │ - ldr r2, [pc, #32] @ 1d3ec <__cxa_atexit@plt+0x100ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq pc, r1, #184, 30 @ 0x2e0 │ │ │ │ + bicseq r0, r2, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1dc8c <__cxa_atexit@plt+0x1094c> │ │ │ │ + ldr r3, [pc, #36] @ 1dc98 <__cxa_atexit@plt+0x10958> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffeeec │ │ │ │ - @ instruction: 0x03a52ff0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq pc, r1, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d43c <__cxa_atexit@plt+0x100fc> │ │ │ │ - ldr r2, [pc, #48] @ 1d444 <__cxa_atexit@plt+0x10104> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r5, [pc, #24] @ 1d448 <__cxa_atexit@plt+0x10108> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dcf4 <__cxa_atexit@plt+0x109b4> │ │ │ │ + ldr r3, [pc, #68] @ 1dd00 <__cxa_atexit@plt+0x109c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dcec <__cxa_atexit@plt+0x109ac> │ │ │ │ + ldr r3, [pc, #48] @ 1dd04 <__cxa_atexit@plt+0x109c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, r2, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0x03a52f88 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d4b8 <__cxa_atexit@plt+0x10178> │ │ │ │ - ldr r8, [pc, #80] @ 1d4c4 <__cxa_atexit@plt+0x10184> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 1d4c8 <__cxa_atexit@plt+0x10188> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #72] @ 1d4cc <__cxa_atexit@plt+0x1018c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffe63c │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq pc, r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r3, [pc, #24] @ 1dd30 <__cxa_atexit@plt+0x109f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + bicseq pc, r1, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1d530 <__cxa_atexit@plt+0x101f0> │ │ │ │ - ldr r3, [pc, #64] @ 1d548 <__cxa_atexit@plt+0x10208> │ │ │ │ + bcc 1dd70 <__cxa_atexit@plt+0x10a30> │ │ │ │ + ldr r3, [pc, #40] @ 1dd80 <__cxa_atexit@plt+0x10a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 1d54c <__cxa_atexit@plt+0x1020c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d550 <__cxa_atexit@plt+0x10210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #36] @ 1dd84 <__cxa_atexit@plt+0x10a44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe1ac │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x03a52ec8 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmnpeq pc, #164 @ p-variant is OBSOLETE @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d584 <__cxa_atexit@plt+0x10244> │ │ │ │ - ldr r3, [pc, #28] @ 1d58c <__cxa_atexit@plt+0x1024c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 1ddfc <__cxa_atexit@plt+0x10abc> │ │ │ │ + ldr r6, [pc, #112] @ 1de18 <__cxa_atexit@plt+0x10ad8> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401108 <__cxa_atexit@plt+0x3f3dc8> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ddec <__cxa_atexit@plt+0x10aac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1de08 <__cxa_atexit@plt+0x10ac8> │ │ │ │ + ldr r3, [pc, #68] @ 1de1c <__cxa_atexit@plt+0x10adc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1d5d0 <__cxa_atexit@plt+0x10290> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ 1d5d4 <__cxa_atexit@plt+0x10294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ 1d5d8 <__cxa_atexit@plt+0x10298> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 401110 <__cxa_atexit@plt+0x3f3dd0> │ │ │ │ - bicseq r1, r2, #240, 12 @ 0xf000000 │ │ │ │ - bicseq r1, r2, #248, 10 @ 0x3e000000 │ │ │ │ - bicseq r1, r2, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1d620 <__cxa_atexit@plt+0x102e0> │ │ │ │ - ldr r3, [pc, #48] @ 1d630 <__cxa_atexit@plt+0x102f0> │ │ │ │ + bcc 1de5c <__cxa_atexit@plt+0x10b1c> │ │ │ │ + ldr r3, [pc, #36] @ 1de68 <__cxa_atexit@plt+0x10b28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 1d634 <__cxa_atexit@plt+0x102f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - cmnpeq pc, #3948544 @ p-variant is OBSOLETE @ 0x3c4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 1d650 <__cxa_atexit@plt+0x10310> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - cmnpeq pc, #3457024 @ p-variant is OBSOLETE @ 0x34c000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1d68c <__cxa_atexit@plt+0x1034c> │ │ │ │ - ldr r3, [pc, #36] @ 1d69c <__cxa_atexit@plt+0x1035c> │ │ │ │ + bcc 1deb0 <__cxa_atexit@plt+0x10b70> │ │ │ │ + ldr r3, [pc, #48] @ 1dec0 <__cxa_atexit@plt+0x10b80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 1dec4 <__cxa_atexit@plt+0x10b84> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x03a52c14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq pc, #412 @ 0x19c │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1d70c <__cxa_atexit@plt+0x103cc> │ │ │ │ + bhi 1df40 <__cxa_atexit@plt+0x10c00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d718 <__cxa_atexit@plt+0x103d8> │ │ │ │ - ldr lr, [pc, #84] @ 1d728 <__cxa_atexit@plt+0x103e8> │ │ │ │ + bcc 1df4c <__cxa_atexit@plt+0x10c0c> │ │ │ │ + ldr lr, [pc, #100] @ 1df5c <__cxa_atexit@plt+0x10c1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ 1d72c <__cxa_atexit@plt+0x103ec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #64] @ 1d730 <__cxa_atexit@plt+0x103f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 1df60 <__cxa_atexit@plt+0x10c20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r9, [pc, #76] @ 1df64 <__cxa_atexit@plt+0x10c24> │ │ │ │ add r9, pc, r9 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r5, [pc, #52] @ 1df68 <__cxa_atexit@plt+0x10c28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x03a52bcc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq pc, r1, #132, 24 @ 0x8400 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + bicseq pc, r1, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 1d790 <__cxa_atexit@plt+0x10450> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1d7cc <__cxa_atexit@plt+0x1048c> │ │ │ │ - ldr r3, [pc, #132] @ 1d7f4 <__cxa_atexit@plt+0x104b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #120] @ 1d7f8 <__cxa_atexit@plt+0x104b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d7dc <__cxa_atexit@plt+0x1049c> │ │ │ │ - ldr r2, [pc, #68] @ 1d7ec <__cxa_atexit@plt+0x104ac> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e060 <__cxa_atexit@plt+0x10d20> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1e03c <__cxa_atexit@plt+0x10cfc> │ │ │ │ + ldr r2, [pc, #204] @ 1e088 <__cxa_atexit@plt+0x10d48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 1d7f0 <__cxa_atexit@plt+0x104b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - cmnpeq pc, #7471104 @ p-variant is OBSOLETE @ 0x720000 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - cmnpeq pc, #8454144 @ p-variant is OBSOLETE @ 0x810000 │ │ │ │ - @ instruction: 0x03a52ab8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d868 <__cxa_atexit@plt+0x10528> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + stmib r3, {r8, sl} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e054 <__cxa_atexit@plt+0x10d14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d874 <__cxa_atexit@plt+0x10534> │ │ │ │ - ldr r2, [pc, #84] @ 1d884 <__cxa_atexit@plt+0x10544> │ │ │ │ + bcc 1e078 <__cxa_atexit@plt+0x10d38> │ │ │ │ + ldr lr, [pc, #156] @ 1e094 <__cxa_atexit@plt+0x10d54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #152] @ 1e098 <__cxa_atexit@plt+0x10d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1d888 <__cxa_atexit@plt+0x10548> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 1d88c <__cxa_atexit@plt+0x1054c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - bicseq r1, r2, #96, 6 @ 0x80000001 │ │ │ │ - cmnpeq pc, #48758784 @ p-variant is OBSOLETE @ 0x2e80000 │ │ │ │ - @ instruction: 0x03a52ba8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d944 <__cxa_atexit@plt+0x10604> │ │ │ │ - ldr lr, [pc, #152] @ 1d94c <__cxa_atexit@plt+0x1060c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1d934 <__cxa_atexit@plt+0x105f4> │ │ │ │ - ldr lr, [pc, #100] @ 1d950 <__cxa_atexit@plt+0x10610> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #96] @ 1d954 <__cxa_atexit@plt+0x10614> │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldm r5, {r2, r3} │ │ │ │ + str r0, [r9, #8] │ │ │ │ + ldr r8, [pc, #124] @ 1e09c <__cxa_atexit@plt+0x10d5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r0, r5, #28 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r3, [pc, #108] @ 1e0a0 <__cxa_atexit@plt+0x10d60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r9, [pc, #68] @ 1d958 <__cxa_atexit@plt+0x10618> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 15f775c <__cxa_atexit@plt+0x15ea41c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 15cab1c <__cxa_atexit@plt+0x15bd7dc> │ │ │ │ + ldr r7, [pc, #76] @ 1e090 <__cxa_atexit@plt+0x10d50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r8, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1e08c <__cxa_atexit@plt+0x10d4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r1, r2, #204, 6 @ 0x30000003 │ │ │ │ - @ instruction: 0x03a5277c │ │ │ │ - @ instruction: 0x03a52ae0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 1d9b0 <__cxa_atexit@plt+0x10670> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r8, [pc, #40] @ 1d9b4 <__cxa_atexit@plt+0x10674> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - ldr r3, [pc, #16] @ 1d9b8 <__cxa_atexit@plt+0x10678> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 15f775c <__cxa_atexit@plt+0x15ea41c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a52704 │ │ │ │ - bicseq r1, r2, #24, 6 @ 0x60000000 │ │ │ │ - @ instruction: 0x03a529f4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a5178c │ │ │ │ + bicseq pc, r1, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffff80c │ │ │ │ + @ instruction: 0x03a515e4 │ │ │ │ + bicseq pc, r1, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0x03a51748 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1da00 <__cxa_atexit@plt+0x106c0> │ │ │ │ - ldr r3, [pc, #40] @ 1da0c <__cxa_atexit@plt+0x106cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [pc, #32] @ 1da10 <__cxa_atexit@plt+0x106d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1e42470 <__cxa_atexit@plt+0x1e35130> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r1, r2, #212, 4 @ 0x4000000d │ │ │ │ - @ instruction: 0x03a5298c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1da98 <__cxa_atexit@plt+0x10758> │ │ │ │ - ldr r3, [pc, #104] @ 1daa4 <__cxa_atexit@plt+0x10764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #100] @ 1daa8 <__cxa_atexit@plt+0x10768> │ │ │ │ + bcc 1e110 <__cxa_atexit@plt+0x10dd0> │ │ │ │ + ldr lr, [pc, #80] @ 1e11c <__cxa_atexit@plt+0x10ddc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r2, [pc, #76] @ 1e120 <__cxa_atexit@plt+0x10de0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1da90 <__cxa_atexit@plt+0x10750> │ │ │ │ - ldr r3, [pc, #52] @ 1daac <__cxa_atexit@plt+0x1076c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 1dab0 <__cxa_atexit@plt+0x10770> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + ldr r8, [pc, #44] @ 1e124 <__cxa_atexit@plt+0x10de4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmdb r5, {r2, r3, lr} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r3, [pc, #32] @ 1e128 <__cxa_atexit@plt+0x10de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e431d0 <__cxa_atexit@plt+0x1e35e90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 15cab1c <__cxa_atexit@plt+0x15bd7dc> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r1, r2, #24, 4 @ 0x80000001 │ │ │ │ - @ instruction: 0x03a528e0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + @ instruction: 0x03a5150c │ │ │ │ + bicseq pc, r1, #108, 22 @ 0x1b000 │ │ │ │ + @ instruction: 0x03a516c0 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 1dae4 <__cxa_atexit@plt+0x107a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1dae8 <__cxa_atexit@plt+0x107a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1e431d0 <__cxa_atexit@plt+0x1e35e90> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r1, r2, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ + bne 1e1e0 <__cxa_atexit@plt+0x10ea0> │ │ │ │ + ldr r7, [pc, #268] @ 1e25c <__cxa_atexit@plt+0x10f1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1db70 <__cxa_atexit@plt+0x10830> │ │ │ │ - ldr r7, [pc, #120] @ 1db88 <__cxa_atexit@plt+0x10848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #108] @ 1db8c <__cxa_atexit@plt+0x1084c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr r8, [pc, #92] @ 1db90 <__cxa_atexit@plt+0x10850> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #84] @ 1db94 <__cxa_atexit@plt+0x10854> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #80] @ 1db98 <__cxa_atexit@plt+0x10858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #36] @ 1db9c <__cxa_atexit@plt+0x1085c> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e23c <__cxa_atexit@plt+0x10efc> │ │ │ │ + ldr r3, [pc, #236] @ 1e264 <__cxa_atexit@plt+0x10f24> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r1, r2, #184, 2 @ 0x2e │ │ │ │ - bicseq r1, r2, #124 @ 0x7c │ │ │ │ - bicseq r1, r2, #152, 2 @ 0x26 │ │ │ │ - bicseq r1, r2, #96, 2 │ │ │ │ - bicseq r1, r2, #96 @ 0x60 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a52728 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1dc0c <__cxa_atexit@plt+0x108cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1dc14 <__cxa_atexit@plt+0x108d4> │ │ │ │ - ldr r2, [pc, #80] @ 1dc28 <__cxa_atexit@plt+0x108e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #76] @ 1dc2c <__cxa_atexit@plt+0x108ec> │ │ │ │ + ldr lr, [pc, #232] @ 1e268 <__cxa_atexit@plt+0x10f28> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #64] @ 1dc30 <__cxa_atexit@plt+0x108f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1dc1c <__cxa_atexit@plt+0x108dc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a526f0 │ │ │ │ - bicseq r0, r2, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - @ instruction: 0x03a52690 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1dc88 <__cxa_atexit@plt+0x10948> │ │ │ │ - ldr r2, [pc, #40] @ 1dc90 <__cxa_atexit@plt+0x10950> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + ldr r9, [pc, #200] @ 1e26c <__cxa_atexit@plt+0x10f2c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #196] @ 1e270 <__cxa_atexit@plt+0x10f30> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r7, r8 │ │ │ │ + str sl, [r7, #16]! │ │ │ │ + mov r0, r8 │ │ │ │ + str lr, [r0, #28]! │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r3, [r8, #36] @ 0x24 │ │ │ │ + str r2, [r8, #40] @ 0x28 │ │ │ │ + str r1, [r8, #44] @ 0x2c │ │ │ │ + str r9, [r8, #48] @ 0x30 │ │ │ │ + str r0, [r8, #52] @ 0x34 │ │ │ │ + str r7, [r8, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #108] @ 1e254 <__cxa_atexit@plt+0x10f14> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 1dc94 <__cxa_atexit@plt+0x10954> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r0, r2, #36, 30 @ 0x90 │ │ │ │ - @ instruction: 0x03a52640 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 1dce8 <__cxa_atexit@plt+0x109a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1dcd4 <__cxa_atexit@plt+0x10994> │ │ │ │ - mov r3, #2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 1b3a0 <__cxa_atexit@plt+0xe060> │ │ │ │ - ldr r7, [pc, #16] @ 1dcec <__cxa_atexit@plt+0x109ac> │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1e22c <__cxa_atexit@plt+0x10eec> │ │ │ │ + ldr r7, [pc, #72] @ 1e258 <__cxa_atexit@plt+0x10f18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1df9c <__cxa_atexit@plt+0x10c5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a524f8 │ │ │ │ - @ instruction: 0x03a525e8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1dd20 <__cxa_atexit@plt+0x109e0> │ │ │ │ - ldr r3, [pc, #48] @ 1dd40 <__cxa_atexit@plt+0x10a00> │ │ │ │ + ldr r3, [pc, #28] @ 1e260 <__cxa_atexit@plt+0x10f20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r7, [pc, #16] @ 1dd38 <__cxa_atexit@plt+0x109f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 1dd3c <__cxa_atexit@plt+0x109fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a525b8 │ │ │ │ - @ instruction: 0x03a525ac │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a5151c │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq pc, r1, #232, 18 @ 0x3a0000 │ │ │ │ + bicseq pc, r1, #204, 20 @ 0xcc000 │ │ │ │ + @ instruction: 0x03a51578 │ │ │ │ + andeq r0, r0, r7, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 1e2a8 <__cxa_atexit@plt+0x10f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 1df9c <__cxa_atexit@plt+0x10c5c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - @ instruction: 0x03a525f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 1ddcc <__cxa_atexit@plt+0x10a8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ddd8 <__cxa_atexit@plt+0x10a98> │ │ │ │ - ldr r1, [pc, #92] @ 1dde8 <__cxa_atexit@plt+0x10aa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 1ddec <__cxa_atexit@plt+0x10aac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 1ddf0 <__cxa_atexit@plt+0x10ab0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #80] @ 1ddf4 <__cxa_atexit@plt+0x10ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #52] @ 1ddf8 <__cxa_atexit@plt+0x10ab8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a52460 │ │ │ │ - bicseq r0, r2, #244, 26 @ 0x3d00 │ │ │ │ - @ instruction: 0x03a52438 │ │ │ │ - @ instruction: 0x03a52544 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1de54 <__cxa_atexit@plt+0x10b14> │ │ │ │ - ldr r2, [pc, #88] @ 1de7c <__cxa_atexit@plt+0x10b3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - ldr r1, [pc, #76] @ 1de80 <__cxa_atexit@plt+0x10b40> │ │ │ │ + bcc 1e364 <__cxa_atexit@plt+0x11024> │ │ │ │ + ldr r1, [pc, #196] @ 1e394 <__cxa_atexit@plt+0x11054> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r5, [pc, #60] @ 1de84 <__cxa_atexit@plt+0x10b44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 18f0050 <__cxa_atexit@plt+0x18e2d10> │ │ │ │ - ldr r5, [pc, #24] @ 1de74 <__cxa_atexit@plt+0x10b34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #16] @ 1de78 <__cxa_atexit@plt+0x10b38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - bicseq r0, r2, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - bicseq r0, r2, #112, 28 @ 0x700 │ │ │ │ - bicseq r0, r2, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ded0 <__cxa_atexit@plt+0x10b90> │ │ │ │ - ldr r3, [pc, #80] @ 1def8 <__cxa_atexit@plt+0x10bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1def0 <__cxa_atexit@plt+0x10bb0> │ │ │ │ - ldr r3, [pc, #60] @ 1defc <__cxa_atexit@plt+0x10bbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r3, [pc, #40] @ 1df00 <__cxa_atexit@plt+0x10bc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 1df04 <__cxa_atexit@plt+0x10bc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r0, r2, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1df28 <__cxa_atexit@plt+0x10be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1df54 <__cxa_atexit@plt+0x10c14> │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e37c <__cxa_atexit@plt+0x1103c> │ │ │ │ + ldr r2, [pc, #168] @ 1e3a0 <__cxa_atexit@plt+0x11060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #164] @ 1e3a4 <__cxa_atexit@plt+0x11064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r8, [pc, #132] @ 1e3a8 <__cxa_atexit@plt+0x11068> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #128] @ 1e3ac <__cxa_atexit@plt+0x1106c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #28]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r8, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #48] @ 1e39c <__cxa_atexit@plt+0x1105c> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1df58 <__cxa_atexit@plt+0x10c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, r2, #96, 24 @ 0x6000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1df84 <__cxa_atexit@plt+0x10c44> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + ldr r3, [pc, #20] @ 1e398 <__cxa_atexit@plt+0x11058> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1df88 <__cxa_atexit@plt+0x10c48> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a5225c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1dfac <__cxa_atexit@plt+0x10c6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r0, r2, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq pc, r1, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + bicseq pc, r1, #104, 16 @ 0x680000 │ │ │ │ + bicseq pc, r1, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1dfd8 <__cxa_atexit@plt+0x10c98> │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1e440 <__cxa_atexit@plt+0x11100> │ │ │ │ + ldr r3, [pc, #128] @ 1e458 <__cxa_atexit@plt+0x11118> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1dfdc <__cxa_atexit@plt+0x10c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a52208 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e000 <__cxa_atexit@plt+0x10cc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r0, r2, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e02c <__cxa_atexit@plt+0x10cec> │ │ │ │ + ldr lr, [pc, #124] @ 1e45c <__cxa_atexit@plt+0x1111c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + ldr r9, [pc, #92] @ 1e460 <__cxa_atexit@plt+0x11120> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #88] @ 1e464 <__cxa_atexit@plt+0x11124> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r7, r8 │ │ │ │ + str sl, [r7, #16]! │ │ │ │ + mov r0, r8 │ │ │ │ + str lr, [r0, #28]! │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r3, [r8, #36] @ 0x24 │ │ │ │ + str r2, [r8, #40] @ 0x28 │ │ │ │ + str r1, [r8, #44] @ 0x2c │ │ │ │ + str r9, [r8, #48] @ 0x30 │ │ │ │ + str r0, [r8, #52] @ 0x34 │ │ │ │ + str r7, [r8, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 1e468 <__cxa_atexit@plt+0x11128> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 1e030 <__cxa_atexit@plt+0x10cf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a521b4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + bicseq pc, r1, #136, 14 @ 0x2200000 │ │ │ │ + bicseq pc, r1, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x03a5139c │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e054 <__cxa_atexit@plt+0x10d14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq r0, r2, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1e490 <__cxa_atexit@plt+0x11150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a51390 │ │ │ │ + @ instruction: 0x03a51188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e088 <__cxa_atexit@plt+0x10d48> │ │ │ │ + bhi 1e4d8 <__cxa_atexit@plt+0x11198> │ │ │ │ + ldr r8, [pc, #44] @ 1e4e0 <__cxa_atexit@plt+0x111a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #40] @ 1e4e4 <__cxa_atexit@plt+0x111a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e090 <__cxa_atexit@plt+0x10d50> │ │ │ │ + ldr r2, [pc, #32] @ 1e4e8 <__cxa_atexit@plt+0x111a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a51170 │ │ │ │ + @ instruction: 0x03a51198 │ │ │ │ + bicseq pc, r1, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e0c4 <__cxa_atexit@plt+0x10d84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e0cc <__cxa_atexit@plt+0x10d8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1e520 <__cxa_atexit@plt+0x111e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1e528 <__cxa_atexit@plt+0x111e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #228, 20 @ 0xe4000 │ │ │ │ + bicseq pc, r1, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0x03a512a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e100 <__cxa_atexit@plt+0x10dc0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e108 <__cxa_atexit@plt+0x10dc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1e568 <__cxa_atexit@plt+0x11228> │ │ │ │ + ldr r2, [pc, #36] @ 1e570 <__cxa_atexit@plt+0x11230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 1e574 <__cxa_atexit@plt+0x11234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a5128c │ │ │ │ + bicseq pc, r1, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e13c <__cxa_atexit@plt+0x10dfc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e144 <__cxa_atexit@plt+0x10e04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1e5a8 <__cxa_atexit@plt+0x11268> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1e5b0 <__cxa_atexit@plt+0x11270> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e178 <__cxa_atexit@plt+0x10e38> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e180 <__cxa_atexit@plt+0x10e40> │ │ │ │ + bicseq pc, r1, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e5f8 <__cxa_atexit@plt+0x112b8> │ │ │ │ + ldr r2, [pc, #48] @ 1e608 <__cxa_atexit@plt+0x112c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #32] @ 1e60c <__cxa_atexit@plt+0x112cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + bicseq pc, r1, #192, 10 @ 0x30000000 │ │ │ │ + bicseq pc, r1, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e1b4 <__cxa_atexit@plt+0x10e74> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1e1bc <__cxa_atexit@plt+0x10e7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 1e66c <__cxa_atexit@plt+0x1132c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e678 <__cxa_atexit@plt+0x11338> │ │ │ │ + ldr r2, [pc, #72] @ 1e688 <__cxa_atexit@plt+0x11348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 1e68c <__cxa_atexit@plt+0x1134c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r2, #244, 18 @ 0x3d0000 │ │ │ │ - @ instruction: 0x03a52248 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + bicseq pc, r1, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0x03a51190 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r2, [pc, #44] @ 1e20c <__cxa_atexit@plt+0x10ecc> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r3, [pc, #40] @ 1e210 <__cxa_atexit@plt+0x10ed0> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - strls r2, [r5, #-16]! │ │ │ │ - ldrls r2, [pc, #28] @ 1e214 <__cxa_atexit@plt+0x10ed4> │ │ │ │ - ldrls r2, [pc, r2] │ │ │ │ - stmibls r5, {r1, r2, r7} │ │ │ │ - ldrls r0, [pc, #20] @ 1e218 <__cxa_atexit@plt+0x10ed8> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r7, r3 │ │ │ │ + bhi 1e6d4 <__cxa_atexit@plt+0x11394> │ │ │ │ + ldr r3, [pc, #40] @ 1e6dc <__cxa_atexit@plt+0x1139c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a520b0 │ │ │ │ - bicseq r0, r2, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0x03a52094 │ │ │ │ - @ instruction: 0x03a52114 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a51144 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e270 <__cxa_atexit@plt+0x10f30> │ │ │ │ - ldr r3, [pc, #72] @ 1e284 <__cxa_atexit@plt+0x10f44> │ │ │ │ + ldr r3, [pc, #24] @ 1e70c <__cxa_atexit@plt+0x113cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e27c <__cxa_atexit@plt+0x10f3c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 1e288 <__cxa_atexit@plt+0x10f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e27c <__cxa_atexit@plt+0x10f3c> │ │ │ │ - b 1e2d4 <__cxa_atexit@plt+0x10f94> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ + beq 1e704 <__cxa_atexit@plt+0x113c4> │ │ │ │ + b 1e71c <__cxa_atexit@plt+0x113dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a520a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a51114 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 1e2c4 <__cxa_atexit@plt+0x10f84> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #196] @ 1e7f4 <__cxa_atexit@plt+0x114b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e2bc <__cxa_atexit@plt+0x10f7c> │ │ │ │ - b 1e2d4 <__cxa_atexit@plt+0x10f94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a52068 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e334 <__cxa_atexit@plt+0x10ff4> │ │ │ │ - ldr r2, [pc, #148] @ 1e38c <__cxa_atexit@plt+0x1104c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1e378 <__cxa_atexit@plt+0x11038> │ │ │ │ - ldr r2, [pc, #132] @ 1e390 <__cxa_atexit@plt+0x11050> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e378 <__cxa_atexit@plt+0x11038> │ │ │ │ - ldr r2, [pc, #112] @ 1e394 <__cxa_atexit@plt+0x11054> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1e380 <__cxa_atexit@plt+0x11040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1e378 <__cxa_atexit@plt+0x11038> │ │ │ │ - ldr r2, [pc, #52] @ 1e384 <__cxa_atexit@plt+0x11044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e378 <__cxa_atexit@plt+0x11038> │ │ │ │ - ldr r2, [pc, #32] @ 1e388 <__cxa_atexit@plt+0x11048> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1e778 <__cxa_atexit@plt+0x11438> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e784 <__cxa_atexit@plt+0x11444> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #160] @ 1e7f8 <__cxa_atexit@plt+0x114b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1df9c <__cxa_atexit@plt+0x10c5c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a51f98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1e3dc <__cxa_atexit@plt+0x1109c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e3d4 <__cxa_atexit@plt+0x11094> │ │ │ │ - ldr r3, [pc, #28] @ 1e3e0 <__cxa_atexit@plt+0x110a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1e7e0 <__cxa_atexit@plt+0x114a0> │ │ │ │ + ldr r7, [pc, #96] @ 1e7fc <__cxa_atexit@plt+0x114bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 1e800 <__cxa_atexit@plt+0x114c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r1, r2, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #16]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #68] @ 1e804 <__cxa_atexit@plt+0x114c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a51f4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e408 <__cxa_atexit@plt+0x110c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a51f24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + bicseq pc, r1, #20, 8 @ 0x14000000 │ │ │ │ + bicseq pc, r1, #84, 8 @ 0x54000000 │ │ │ │ + @ instruction: 0x03a5101c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e46c <__cxa_atexit@plt+0x1112c> │ │ │ │ - str r7, [r5] │ │ │ │ + bne 1e848 <__cxa_atexit@plt+0x11508> │ │ │ │ + ldr r3, [pc, #132] @ 1e8ac <__cxa_atexit@plt+0x1156c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1df9c <__cxa_atexit@plt+0x10c5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e48c <__cxa_atexit@plt+0x1114c> │ │ │ │ - ldr r7, [pc, #120] @ 1e4b8 <__cxa_atexit@plt+0x11178> │ │ │ │ + bcc 1e89c <__cxa_atexit@plt+0x1155c> │ │ │ │ + ldr r7, [pc, #80] @ 1e8b0 <__cxa_atexit@plt+0x11570> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1e4bc <__cxa_atexit@plt+0x1117c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + ldr r7, [pc, #68] @ 1e8b4 <__cxa_atexit@plt+0x11574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #56] @ 1e8b8 <__cxa_atexit@plt+0x11578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1e4ac <__cxa_atexit@plt+0x1116c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1e4b0 <__cxa_atexit@plt+0x11170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1e4b4 <__cxa_atexit@plt+0x11174> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1e4a8 <__cxa_atexit@plt+0x11168> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x03a51de8 │ │ │ │ - @ instruction: 0x03a51ddc │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - bicseq r0, r2, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + bicseq pc, r1, #72, 6 @ 0x20000001 │ │ │ │ + bicseq pc, r1, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e510 <__cxa_atexit@plt+0x111d0> │ │ │ │ - ldr r7, [pc, #64] @ 1e528 <__cxa_atexit@plt+0x111e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1e52c <__cxa_atexit@plt+0x111ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e530 <__cxa_atexit@plt+0x111f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - bicseq r0, r2, #164, 14 @ 0x2900000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a51dfc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1e578 <__cxa_atexit@plt+0x11238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e570 <__cxa_atexit@plt+0x11230> │ │ │ │ - ldr r3, [pc, #28] @ 1e57c <__cxa_atexit@plt+0x1123c> │ │ │ │ + ldr r3, [pc, #16] @ 1e8dc <__cxa_atexit@plt+0x1159c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a51db0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e5a4 <__cxa_atexit@plt+0x11264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + str r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a51d88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e608 <__cxa_atexit@plt+0x112c8> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1e628 <__cxa_atexit@plt+0x112e8> │ │ │ │ - ldr r7, [pc, #120] @ 1e654 <__cxa_atexit@plt+0x11314> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1e658 <__cxa_atexit@plt+0x11318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bne 1e954 <__cxa_atexit@plt+0x11614> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1e9a4 <__cxa_atexit@plt+0x11664> │ │ │ │ + ldr lr, [pc, #180] @ 1e9c8 <__cxa_atexit@plt+0x11688> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #176] @ 1e9cc <__cxa_atexit@plt+0x1168c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #160] @ 1e9d0 <__cxa_atexit@plt+0x11690> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1e648 <__cxa_atexit@plt+0x11308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1e64c <__cxa_atexit@plt+0x1130c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1e650 <__cxa_atexit@plt+0x11310> │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 1e9ac <__cxa_atexit@plt+0x1166c> │ │ │ │ + ldr lr, [pc, #84] @ 1e9bc <__cxa_atexit@plt+0x1167c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ 1e9c0 <__cxa_atexit@plt+0x11680> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #64] @ 1e9c4 <__cxa_atexit@plt+0x11684> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1e644 <__cxa_atexit@plt+0x11304> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #32 │ │ │ │ + b 1e9b0 <__cxa_atexit@plt+0x11670> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x03a51c4c │ │ │ │ - @ instruction: 0x03a51c40 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - bicseq r0, r2, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + bicseq pc, r1, #72, 4 @ 0x80000004 │ │ │ │ + bicseq pc, r1, #144, 4 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + bicseq pc, r1, #156, 4 @ 0xc0000009 │ │ │ │ + bicseq pc, r1, #228, 4 @ 0x4000000e │ │ │ │ + @ instruction: 0x03a50e4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e6ac <__cxa_atexit@plt+0x1136c> │ │ │ │ - ldr r7, [pc, #64] @ 1e6c4 <__cxa_atexit@plt+0x11384> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1e6c8 <__cxa_atexit@plt+0x11388> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e6cc <__cxa_atexit@plt+0x1138c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - bicseq r0, r2, #8, 12 @ 0x800000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a51c50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1e724 <__cxa_atexit@plt+0x113e4> │ │ │ │ - ldr r3, [pc, #72] @ 1e738 <__cxa_atexit@plt+0x113f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e730 <__cxa_atexit@plt+0x113f0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 1e73c <__cxa_atexit@plt+0x113fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e730 <__cxa_atexit@plt+0x113f0> │ │ │ │ - b 1e788 <__cxa_atexit@plt+0x11448> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a51be0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 1e778 <__cxa_atexit@plt+0x11438> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e770 <__cxa_atexit@plt+0x11430> │ │ │ │ - b 1e788 <__cxa_atexit@plt+0x11448> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a51ba4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1e7e8 <__cxa_atexit@plt+0x114a8> │ │ │ │ - ldr r2, [pc, #148] @ 1e840 <__cxa_atexit@plt+0x11500> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1e82c <__cxa_atexit@plt+0x114ec> │ │ │ │ - ldr r2, [pc, #132] @ 1e844 <__cxa_atexit@plt+0x11504> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e82c <__cxa_atexit@plt+0x114ec> │ │ │ │ - ldr r2, [pc, #112] @ 1e848 <__cxa_atexit@plt+0x11508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1e834 <__cxa_atexit@plt+0x114f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1e82c <__cxa_atexit@plt+0x114ec> │ │ │ │ - ldr r2, [pc, #52] @ 1e838 <__cxa_atexit@plt+0x114f8> │ │ │ │ + bcc 1ea38 <__cxa_atexit@plt+0x116f8> │ │ │ │ + ldr r2, [pc, #72] @ 1ea48 <__cxa_atexit@plt+0x11708> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ 1ea4c <__cxa_atexit@plt+0x1170c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e82c <__cxa_atexit@plt+0x114ec> │ │ │ │ - ldr r2, [pc, #32] @ 1e83c <__cxa_atexit@plt+0x114fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a51ad4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1e890 <__cxa_atexit@plt+0x11550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e888 <__cxa_atexit@plt+0x11548> │ │ │ │ - ldr r3, [pc, #28] @ 1e894 <__cxa_atexit@plt+0x11554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a51a88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1e8bc <__cxa_atexit@plt+0x1157c> │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0x03a50de0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1eaf4 <__cxa_atexit@plt+0x117b4> │ │ │ │ + ldr r3, [pc, #168] @ 1eb1c <__cxa_atexit@plt+0x117dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a51a60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 1ea9c <__cxa_atexit@plt+0x1175c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1e920 <__cxa_atexit@plt+0x115e0> │ │ │ │ - str r7, [r5] │ │ │ │ + bne 1eaac <__cxa_atexit@plt+0x1176c> │ │ │ │ + ldr r7, [pc, #144] @ 1eb20 <__cxa_atexit@plt+0x117e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1e940 <__cxa_atexit@plt+0x11600> │ │ │ │ - ldr r7, [pc, #120] @ 1e96c <__cxa_atexit@plt+0x1162c> │ │ │ │ + bcc 1eb04 <__cxa_atexit@plt+0x117c4> │ │ │ │ + ldr r7, [pc, #100] @ 1eb28 <__cxa_atexit@plt+0x117e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #96] @ 1eb2c <__cxa_atexit@plt+0x117ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1e970 <__cxa_atexit@plt+0x11630> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1e960 <__cxa_atexit@plt+0x11620> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1e964 <__cxa_atexit@plt+0x11624> │ │ │ │ + ldr r7, [pc, #40] @ 1eb24 <__cxa_atexit@plt+0x117e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1e968 <__cxa_atexit@plt+0x11628> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1e95c <__cxa_atexit@plt+0x1161c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x03a51900 │ │ │ │ - @ instruction: 0x03a518f4 │ │ │ │ - @ instruction: 0xfffff81c │ │ │ │ - bicseq r0, r2, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e9c4 <__cxa_atexit@plt+0x11684> │ │ │ │ - ldr r7, [pc, #64] @ 1e9dc <__cxa_atexit@plt+0x1169c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1e9e0 <__cxa_atexit@plt+0x116a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1e9e4 <__cxa_atexit@plt+0x116a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - bicseq r0, r2, #240, 4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a51938 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ea2c <__cxa_atexit@plt+0x116ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ea24 <__cxa_atexit@plt+0x116e4> │ │ │ │ - ldr r3, [pc, #28] @ 1ea30 <__cxa_atexit@plt+0x116f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a518ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1ea58 <__cxa_atexit@plt+0x11718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a518c4 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0x03a50d94 │ │ │ │ + @ instruction: 0x03a50d54 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x03a50d04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1eabc <__cxa_atexit@plt+0x1177c> │ │ │ │ - str r7, [r5] │ │ │ │ + bne 1eb5c <__cxa_atexit@plt+0x1181c> │ │ │ │ + ldr r7, [pc, #100] @ 1ebb4 <__cxa_atexit@plt+0x11874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1eadc <__cxa_atexit@plt+0x1179c> │ │ │ │ - ldr r7, [pc, #120] @ 1eb08 <__cxa_atexit@plt+0x117c8> │ │ │ │ + bcc 1eba4 <__cxa_atexit@plt+0x11864> │ │ │ │ + ldr r7, [pc, #68] @ 1ebb8 <__cxa_atexit@plt+0x11878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #60] @ 1ebbc <__cxa_atexit@plt+0x1187c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #104] @ 1eb0c <__cxa_atexit@plt+0x117cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 1eafc <__cxa_atexit@plt+0x117bc> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a50cd4 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x03a50cb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1ec20 <__cxa_atexit@plt+0x118e0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1ec18 <__cxa_atexit@plt+0x118d8> │ │ │ │ + ldr r3, [pc, #52] @ 1ec28 <__cxa_atexit@plt+0x118e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #52] @ 1eb00 <__cxa_atexit@plt+0x117c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 1eb04 <__cxa_atexit@plt+0x117c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r8, [pc, #48] @ 1ec2c <__cxa_atexit@plt+0x118ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 1ec30 <__cxa_atexit@plt+0x118f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 1eaf8 <__cxa_atexit@plt+0x117b8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x03a51764 │ │ │ │ - @ instruction: 0x03a51758 │ │ │ │ - @ instruction: 0xfffff644 │ │ │ │ - bicseq r0, r2, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a50c5c │ │ │ │ + bicseq lr, r1, #128, 30 @ 0x200 │ │ │ │ + @ instruction: 0x03a50c30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1eb60 <__cxa_atexit@plt+0x11820> │ │ │ │ - ldr r7, [pc, #64] @ 1eb78 <__cxa_atexit@plt+0x11838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1eb7c <__cxa_atexit@plt+0x1183c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 1ecac <__cxa_atexit@plt+0x1196c> │ │ │ │ + ldr r8, [pc, #92] @ 1ecb8 <__cxa_atexit@plt+0x11978> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 1ecbc <__cxa_atexit@plt+0x1197c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 1ecc0 <__cxa_atexit@plt+0x11980> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 1ecc4 <__cxa_atexit@plt+0x11984> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1ecc8 <__cxa_atexit@plt+0x11988> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a50bf4 │ │ │ │ + @ instruction: 0x03a50b6c │ │ │ │ + bicseq lr, r1, #124, 30 @ 0x1f0 │ │ │ │ + bicseq lr, r1, #32, 30 @ 0x80 │ │ │ │ + bicseq lr, r1, #136, 30 @ 0x220 │ │ │ │ + @ instruction: 0x03a50bfc │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1ecf0 <__cxa_atexit@plt+0x119b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1eb80 <__cxa_atexit@plt+0x11840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff59c │ │ │ │ - bicseq r0, r2, #84, 2 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a5178c │ │ │ │ + @ instruction: 0x03a50bf0 │ │ │ │ + @ instruction: 0x03a50c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1ebd8 <__cxa_atexit@plt+0x11898> │ │ │ │ - ldr r3, [pc, #72] @ 1ebec <__cxa_atexit@plt+0x118ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ebe4 <__cxa_atexit@plt+0x118a4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 1ebf0 <__cxa_atexit@plt+0x118b0> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ed58 <__cxa_atexit@plt+0x11a18> │ │ │ │ + ldr r2, [pc, #76] @ 1ed64 <__cxa_atexit@plt+0x11a24> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #64] @ 1ed68 <__cxa_atexit@plt+0x11a28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ebe4 <__cxa_atexit@plt+0x118a4> │ │ │ │ - b 1ec3c <__cxa_atexit@plt+0x118fc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ + beq 1ed50 <__cxa_atexit@plt+0x11a10> │ │ │ │ + ldr r3, [pc, #40] @ 1ed6c <__cxa_atexit@plt+0x11a2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq lr, r1, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a5170c │ │ │ │ + @ instruction: 0x03a50b84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 1ec2c <__cxa_atexit@plt+0x118ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #12] @ 1ed90 <__cxa_atexit@plt+0x11a50> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ec24 <__cxa_atexit@plt+0x118e4> │ │ │ │ - b 1ec3c <__cxa_atexit@plt+0x118fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a516d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a50b60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1ec9c <__cxa_atexit@plt+0x1195c> │ │ │ │ - ldr r2, [pc, #148] @ 1ecf4 <__cxa_atexit@plt+0x119b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1ece0 <__cxa_atexit@plt+0x119a0> │ │ │ │ - ldr r2, [pc, #132] @ 1ecf8 <__cxa_atexit@plt+0x119b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ece0 <__cxa_atexit@plt+0x119a0> │ │ │ │ - ldr r2, [pc, #112] @ 1ecfc <__cxa_atexit@plt+0x119bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 1ece8 <__cxa_atexit@plt+0x119a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 1ece0 <__cxa_atexit@plt+0x119a0> │ │ │ │ - ldr r2, [pc, #52] @ 1ecec <__cxa_atexit@plt+0x119ac> │ │ │ │ + ldr r2, [pc, #56] @ 1ede4 <__cxa_atexit@plt+0x11aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1ece0 <__cxa_atexit@plt+0x119a0> │ │ │ │ - ldr r2, [pc, #32] @ 1ecf0 <__cxa_atexit@plt+0x119b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a515e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ed44 <__cxa_atexit@plt+0x11a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ed3c <__cxa_atexit@plt+0x119fc> │ │ │ │ - ldr r3, [pc, #28] @ 1ed48 <__cxa_atexit@plt+0x11a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ + beq 1eddc <__cxa_atexit@plt+0x11a9c> │ │ │ │ + ldr r5, [pc, #28] @ 1ede8 <__cxa_atexit@plt+0x11aa8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a5159c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a50b08 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1ed70 <__cxa_atexit@plt+0x11a30> │ │ │ │ + ldr r3, [pc, #16] @ 1ee10 <__cxa_atexit@plt+0x11ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1edd0 <__cxa_atexit@plt+0x11a90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ee00 <__cxa_atexit@plt+0x11ac0> │ │ │ │ - ldr r7, [pc, #148] @ 1ee38 <__cxa_atexit@plt+0x11af8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #132] @ 1ee3c <__cxa_atexit@plt+0x11afc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1ee10 <__cxa_atexit@plt+0x11ad0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ 1ee34 <__cxa_atexit@plt+0x11af4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 1ee30 <__cxa_atexit@plt+0x11af0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - b 1ee1c <__cxa_atexit@plt+0x11adc> │ │ │ │ - ldr r6, [pc, #20] @ 1ee2c <__cxa_atexit@plt+0x11aec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, r1, #188, 28 @ 0xbc0 │ │ │ │ - @ instruction: 0xfffff2f4 │ │ │ │ - bicseq pc, r1, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ee90 <__cxa_atexit@plt+0x11b50> │ │ │ │ - ldr r7, [pc, #64] @ 1eea8 <__cxa_atexit@plt+0x11b68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1eeac <__cxa_atexit@plt+0x11b6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1eeb0 <__cxa_atexit@plt+0x11b70> │ │ │ │ + bcc 1ee78 <__cxa_atexit@plt+0x11b38> │ │ │ │ + ldr lr, [pc, #80] @ 1ee90 <__cxa_atexit@plt+0x11b50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 1ee94 <__cxa_atexit@plt+0x11b54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 1ee98 <__cxa_atexit@plt+0x11b58> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff230 │ │ │ │ - bicseq pc, r1, #36, 28 @ 0x240 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq lr, r1, #232, 26 @ 0x3a00 │ │ │ │ + bicseq lr, r1, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1eef0 <__cxa_atexit@plt+0x11bb0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 1ef08 <__cxa_atexit@plt+0x11bc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1ef0c <__cxa_atexit@plt+0x11bcc> │ │ │ │ + bcc 1eef4 <__cxa_atexit@plt+0x11bb4> │ │ │ │ + ldr r8, [pc, #76] @ 1ef0c <__cxa_atexit@plt+0x11bcc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ 1ef10 <__cxa_atexit@plt+0x11bd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 1ef14 <__cxa_atexit@plt+0x11bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq pc, r1, #200, 26 @ 0x3200 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03a513e4 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq lr, r1, #104, 26 @ 0x1a00 │ │ │ │ + bicseq lr, r1, #180, 26 @ 0x2d00 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0x03a506e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 1ef54 <__cxa_atexit@plt+0x11c14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ef4c <__cxa_atexit@plt+0x11c0c> │ │ │ │ - ldr r3, [pc, #28] @ 1ef58 <__cxa_atexit@plt+0x11c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ef54 <__cxa_atexit@plt+0x11c14> │ │ │ │ + ldr r8, [pc, #36] @ 1ef5c <__cxa_atexit@plt+0x11c1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 1ef60 <__cxa_atexit@plt+0x11c20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cb874 <__cxa_atexit@plt+0x15be534> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a51398 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1ef80 <__cxa_atexit@plt+0x11c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a506cc │ │ │ │ + bicseq lr, r1, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ef98 <__cxa_atexit@plt+0x11c58> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1efa0 <__cxa_atexit@plt+0x11c60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq lr, r1, #0, 24 │ │ │ │ + @ instruction: 0x03a50950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1efe0 <__cxa_atexit@plt+0x11ca0> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1f05c <__cxa_atexit@plt+0x11d1c> │ │ │ │ + ldr r2, [pc, #176] @ 1f074 <__cxa_atexit@plt+0x11d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #164] @ 1f078 <__cxa_atexit@plt+0x11d38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1f048 <__cxa_atexit@plt+0x11d08> │ │ │ │ + ldr r2, [pc, #148] @ 1f07c <__cxa_atexit@plt+0x11d3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f054 <__cxa_atexit@plt+0x11d14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f010 <__cxa_atexit@plt+0x11cd0> │ │ │ │ - ldr r7, [pc, #148] @ 1f048 <__cxa_atexit@plt+0x11d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #132] @ 1f04c <__cxa_atexit@plt+0x11d0c> │ │ │ │ + bcc 1f064 <__cxa_atexit@plt+0x11d24> │ │ │ │ + ldr lr, [pc, #112] @ 1f080 <__cxa_atexit@plt+0x11d40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 1f084 <__cxa_atexit@plt+0x11d44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #92] @ 1f088 <__cxa_atexit@plt+0x11d48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq lr, r1, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + bicseq lr, r1, #104, 24 @ 0x6800 │ │ │ │ + bicseq lr, r1, #96, 22 @ 0x18000 │ │ │ │ + @ instruction: 0x03a50868 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #120] @ 1f118 <__cxa_atexit@plt+0x11dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f100 <__cxa_atexit@plt+0x11dc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1f020 <__cxa_atexit@plt+0x11ce0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ 1f044 <__cxa_atexit@plt+0x11d04> │ │ │ │ + bcc 1f108 <__cxa_atexit@plt+0x11dc8> │ │ │ │ + ldr lr, [pc, #84] @ 1f11c <__cxa_atexit@plt+0x11ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 1f120 <__cxa_atexit@plt+0x11de0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #64] @ 1f124 <__cxa_atexit@plt+0x11de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 1f040 <__cxa_atexit@plt+0x11d00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - b 1f02c <__cxa_atexit@plt+0x11cec> │ │ │ │ - ldr r6, [pc, #20] @ 1f03c <__cxa_atexit@plt+0x11cfc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, r1, #172, 24 @ 0xac00 │ │ │ │ - @ instruction: 0xfffff0a8 │ │ │ │ - bicseq pc, r1, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + bicseq lr, r1, #176, 22 @ 0x2c000 │ │ │ │ + bicseq lr, r1, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0x03a507cc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f0a0 <__cxa_atexit@plt+0x11d60> │ │ │ │ - ldr r7, [pc, #64] @ 1f0b8 <__cxa_atexit@plt+0x11d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 1f0bc <__cxa_atexit@plt+0x11d7c> │ │ │ │ + bcc 1f184 <__cxa_atexit@plt+0x11e44> │ │ │ │ + ldr lr, [pc, #64] @ 1f190 <__cxa_atexit@plt+0x11e50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ 1f194 <__cxa_atexit@plt+0x11e54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #44] @ 1f198 <__cxa_atexit@plt+0x11e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 1f0c0 <__cxa_atexit@plt+0x11d80> │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq lr, r1, #40, 22 @ 0xa000 │ │ │ │ + bicseq lr, r1, #32, 20 @ 0x20000 │ │ │ │ + @ instruction: 0x03a50758 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1f1c0 <__cxa_atexit@plt+0x11e80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffefe4 │ │ │ │ - bicseq pc, r1, #20, 24 @ 0x1400 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a50730 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1f1e8 <__cxa_atexit@plt+0x11ea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f100 <__cxa_atexit@plt+0x11dc0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 1f118 <__cxa_atexit@plt+0x11dd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1f11c <__cxa_atexit@plt+0x11ddc> │ │ │ │ + bcc 1f250 <__cxa_atexit@plt+0x11f10> │ │ │ │ + ldr lr, [pc, #80] @ 1f268 <__cxa_atexit@plt+0x11f28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 1f26c <__cxa_atexit@plt+0x11f2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 1f270 <__cxa_atexit@plt+0x11f30> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq pc, r1, #184, 22 @ 0x2e000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03a51304 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1f218 <__cxa_atexit@plt+0x11ed8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f220 <__cxa_atexit@plt+0x11ee0> │ │ │ │ - ldr r0, [pc, #216] @ 1f234 <__cxa_atexit@plt+0x11ef4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - ldr r0, [pc, #196] @ 1f238 <__cxa_atexit@plt+0x11ef8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r0, [pc, #188] @ 1f23c <__cxa_atexit@plt+0x11efc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r3, [r9, #72] @ 0x48 │ │ │ │ - str r3, [r9, #76] @ 0x4c │ │ │ │ - str r0, [r9, #80] @ 0x50 │ │ │ │ - str r0, [r9, #84] @ 0x54 │ │ │ │ - str r3, [r9, #88] @ 0x58 │ │ │ │ - ldr r1, [pc, #160] @ 1f240 <__cxa_atexit@plt+0x11f00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str r1, [r9, #48] @ 0x30 │ │ │ │ - str r1, [r9, #52] @ 0x34 │ │ │ │ - str r3, [r9, #56] @ 0x38 │ │ │ │ - str r3, [r9, #60] @ 0x3c │ │ │ │ - str r3, [r9, #64] @ 0x40 │ │ │ │ - str r3, [r9, #68] @ 0x44 │ │ │ │ - sub r1, r6, #70 @ 0x46 │ │ │ │ - ldr r3, [pc, #116] @ 1f244 <__cxa_atexit@plt+0x11f04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr ip, [pc, #108] @ 1f248 <__cxa_atexit@plt+0x11f08> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #104] @ 1f24c <__cxa_atexit@plt+0x11f0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str lr, [r9, #16] │ │ │ │ - str sl, [r9, #20] │ │ │ │ - str r3, [r9, #24] │ │ │ │ - ldr r3, [pc, #80] @ 1f250 <__cxa_atexit@plt+0x11f10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #28] │ │ │ │ - str r1, [r9, #32] │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str ip, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f82550 <__cxa_atexit@plt+0x1f75210> │ │ │ │ - mov r6, r9 │ │ │ │ - b 1f228 <__cxa_atexit@plt+0x11ee8> │ │ │ │ - mov r5, #92 @ 0x5c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffea4c │ │ │ │ - bicseq pc, r1, #132, 20 @ 0x84000 │ │ │ │ - bicseq pc, r1, #248, 20 @ 0xf8000 │ │ │ │ - bicseq pc, r1, #16, 22 @ 0x4000 │ │ │ │ - bicseq pc, r1, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq pc, r1, #212, 20 @ 0xd4000 │ │ │ │ - bicseq pc, r1, #180, 20 @ 0xb4000 │ │ │ │ - @ instruction: 0x03a511c4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq lr, r1, #16, 20 @ 0x10000 │ │ │ │ + bicseq lr, r1, #84, 20 @ 0x54000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f2c4 <__cxa_atexit@plt+0x11f84> │ │ │ │ - ldr lr, [pc, #84] @ 1f2d0 <__cxa_atexit@plt+0x11f90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 1f2d4 <__cxa_atexit@plt+0x11f94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 1f2d8 <__cxa_atexit@plt+0x11f98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 1f2dc <__cxa_atexit@plt+0x11f9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffef4c │ │ │ │ - @ instruction: 0xffffeadc │ │ │ │ - bicseq pc, r1, #28, 18 @ 0x70000 │ │ │ │ - bicseq pc, r1, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + bcc 1f2cc <__cxa_atexit@plt+0x11f8c> │ │ │ │ + ldr r8, [pc, #76] @ 1f2e4 <__cxa_atexit@plt+0x11fa4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #72] @ 1f2e8 <__cxa_atexit@plt+0x11fa8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 1f2ec <__cxa_atexit@plt+0x11fac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq lr, r1, #144, 18 @ 0x240000 │ │ │ │ + bicseq lr, r1, #220, 18 @ 0x370000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f320 <__cxa_atexit@plt+0x11fe0> │ │ │ │ - ldr r1, [pc, #48] @ 1f330 <__cxa_atexit@plt+0x11ff0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #36] @ 1f334 <__cxa_atexit@plt+0x11ff4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1f328 <__cxa_atexit@plt+0x11fe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r7, [pc, #16] @ 1f338 <__cxa_atexit@plt+0x11ff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq pc, r1, #172, 18 @ 0x2b0000 │ │ │ │ - @ instruction: 0x03a51140 │ │ │ │ - @ instruction: 0x03a51114 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bicseq lr, r1, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f3b8 <__cxa_atexit@plt+0x12078> │ │ │ │ - ldr r8, [pc, #96] @ 1f3c4 <__cxa_atexit@plt+0x12084> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1f3c8 <__cxa_atexit@plt+0x12088> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 1f3cc <__cxa_atexit@plt+0x1208c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #20]! │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r8, r6, #30 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffe538 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1f418 <__cxa_atexit@plt+0x120d8> │ │ │ │ - ldr r3, [pc, #48] @ 1f424 <__cxa_atexit@plt+0x120e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #20] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r3, [pc, #28] @ 1f428 <__cxa_atexit@plt+0x120e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r7, r8 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq pc, r1, #212, 16 @ 0xd40000 │ │ │ │ - bicseq pc, r1, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1f474 <__cxa_atexit@plt+0x12134> │ │ │ │ - ldr r3, [pc, #56] @ 1f48c <__cxa_atexit@plt+0x1214c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ 1f490 <__cxa_atexit@plt+0x12150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ 1f494 <__cxa_atexit@plt+0x12154> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r7, [pc, #28] @ 1f498 <__cxa_atexit@plt+0x12158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq pc, r1, #112, 16 @ 0x700000 │ │ │ │ - bicseq pc, r1, #60, 14 @ 0xf00000 │ │ │ │ - @ instruction: 0x03a51014 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1f4d0 <__cxa_atexit@plt+0x12190> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1f4d4 <__cxa_atexit@plt+0x12194> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, r1, #76, 14 @ 0x1300000 │ │ │ │ - bicseq pc, r1, #24, 14 @ 0x600000 │ │ │ │ - @ instruction: 0x03a50fb4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1f574 <__cxa_atexit@plt+0x12234> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1f568 <__cxa_atexit@plt+0x12228> │ │ │ │ - ldr r7, [pc, #160] @ 1f5b0 <__cxa_atexit@plt+0x12270> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1f580 <__cxa_atexit@plt+0x12240> │ │ │ │ - ldr r7, [pc, #144] @ 1f5c0 <__cxa_atexit@plt+0x12280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #140] @ 1f5c4 <__cxa_atexit@plt+0x12284> │ │ │ │ + bcc 1f370 <__cxa_atexit@plt+0x12030> │ │ │ │ + ldr r2, [pc, #44] @ 1f380 <__cxa_atexit@plt+0x12040> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #136] @ 1f5c8 <__cxa_atexit@plt+0x12288> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #128] @ 1f5cc <__cxa_atexit@plt+0x1228c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 1f5b4 <__cxa_atexit@plt+0x12274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #40] @ 1f5b8 <__cxa_atexit@plt+0x12278> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 1f5bc <__cxa_atexit@plt+0x1227c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, r1, #132, 12 @ 0x8400000 │ │ │ │ - @ instruction: 0x03a50e78 │ │ │ │ - @ instruction: 0x03a50eec │ │ │ │ - bicseq pc, r1, #8, 12 @ 0x800000 │ │ │ │ - @ instruction: 0xffffc184 │ │ │ │ - @ instruction: 0xffffdec4 │ │ │ │ - @ instruction: 0x03a50f3c │ │ │ │ - bicseq pc, r1, #92, 12 @ 0x5c00000 │ │ │ │ - @ instruction: 0x03a50edc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1f628 <__cxa_atexit@plt+0x122e8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1f620 <__cxa_atexit@plt+0x122e0> │ │ │ │ - ldr r3, [pc, #44] @ 1f630 <__cxa_atexit@plt+0x122f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 1f634 <__cxa_atexit@plt+0x122f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1617c0c <__cxa_atexit@plt+0x160a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r1, #144, 10 @ 0x24000000 │ │ │ │ - bicseq pc, r1, #108, 12 @ 0x6c00000 │ │ │ │ - @ instruction: 0x03a50e64 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0x03a50560 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f678 <__cxa_atexit@plt+0x12338> │ │ │ │ - ldr r2, [pc, #40] @ 1f680 <__cxa_atexit@plt+0x12340> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 1f684 <__cxa_atexit@plt+0x12344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a50e4c │ │ │ │ - bicseq pc, r1, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f704 <__cxa_atexit@plt+0x123c4> │ │ │ │ - ldr r2, [pc, #104] @ 1f70c <__cxa_atexit@plt+0x123cc> │ │ │ │ + bhi 1f3d4 <__cxa_atexit@plt+0x12094> │ │ │ │ + ldr r2, [pc, #56] @ 1f3dc <__cxa_atexit@plt+0x1209c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 1f710 <__cxa_atexit@plt+0x123d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1f6e4 <__cxa_atexit@plt+0x123a4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1f6f0 <__cxa_atexit@plt+0x123b0> │ │ │ │ - ldr r5, [pc, #64] @ 1f714 <__cxa_atexit@plt+0x123d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f3c8 <__cxa_atexit@plt+0x12088> │ │ │ │ + ldr r3, [pc, #36] @ 1f3e0 <__cxa_atexit@plt+0x120a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1f718 <__cxa_atexit@plt+0x123d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq pc, r1, #232, 8 @ 0xe8000000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq pc, r1, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a50530 │ │ │ │ + @ instruction: 0x03a50500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1f744 <__cxa_atexit@plt+0x12404> │ │ │ │ - ldr r3, [pc, #36] @ 1f75c <__cxa_atexit@plt+0x1241c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1f408 <__cxa_atexit@plt+0x120c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r7, [pc, #12] @ 1f758 <__cxa_atexit@plt+0x12418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, r1, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1f788 <__cxa_atexit@plt+0x12448> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a504f4 │ │ │ │ + @ instruction: 0x03a504d8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1f498 <__cxa_atexit@plt+0x12158> │ │ │ │ + ldr r6, [pc, #132] @ 1f4b8 <__cxa_atexit@plt+0x12178> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 1f4bc <__cxa_atexit@plt+0x1217c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f488 <__cxa_atexit@plt+0x12148> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1f4a8 <__cxa_atexit@plt+0x12168> │ │ │ │ + ldr r3, [pc, #80] @ 1f4c0 <__cxa_atexit@plt+0x12180> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 1f78c <__cxa_atexit@plt+0x1244c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq pc, r1, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1f7b0 <__cxa_atexit@plt+0x12470> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + bicseq lr, r1, #68, 14 @ 0x1100000 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0x03a50420 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1f504 <__cxa_atexit@plt+0x121c4> │ │ │ │ + ldr r3, [pc, #36] @ 1f510 <__cxa_atexit@plt+0x121d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401140 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ - @ instruction: 0x03a50cf0 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x03a503e8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f7f0 <__cxa_atexit@plt+0x124b0> │ │ │ │ - ldr r2, [pc, #36] @ 1f7f8 <__cxa_atexit@plt+0x124b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 1f55c <__cxa_atexit@plt+0x1221c> │ │ │ │ + ldr lr, [pc, #44] @ 1f564 <__cxa_atexit@plt+0x12224> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r8} │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a50398 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1f884 <__cxa_atexit@plt+0x12544> │ │ │ │ - ldr r1, [pc, #112] @ 1f890 <__cxa_atexit@plt+0x12550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r0, [pc, #104] @ 1f894 <__cxa_atexit@plt+0x12554> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, #80] @ 1f898 <__cxa_atexit@plt+0x12558> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 1f89c <__cxa_atexit@plt+0x1255c> │ │ │ │ + bcc 1f620 <__cxa_atexit@plt+0x122e0> │ │ │ │ + ldr r8, [pc, #156] @ 1f62c <__cxa_atexit@plt+0x122ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #152] @ 1f630 <__cxa_atexit@plt+0x122f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #148] @ 1f634 <__cxa_atexit@plt+0x122f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + ldmib r5, {sl, ip} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r9, [pc, #120] @ 1f638 <__cxa_atexit@plt+0x122f8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + sub r0, r6, #14 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #104] @ 1f63c <__cxa_atexit@plt+0x122fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #68] @ 1f8a0 <__cxa_atexit@plt+0x12560> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r8, [pc, #96] @ 1f640 <__cxa_atexit@plt+0x12300> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr lr, [pc, #88] @ 1f644 <__cxa_atexit@plt+0x12304> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, r9, ip} │ │ │ │ + str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401148 <__cxa_atexit@plt+0x3f3e08> │ │ │ │ - mov r3, #32 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + ldr r2, [pc, #52] @ 1f648 <__cxa_atexit@plt+0x12308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - bicseq pc, r1, #220, 6 @ 0x70000003 │ │ │ │ - bicseq pc, r1, #88, 6 @ 0x60000001 │ │ │ │ - bicseq pc, r1, #112, 8 @ 0x70000000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq lr, r1, #212, 12 @ 0xd400000 │ │ │ │ + bicseq lr, r1, #84, 12 @ 0x5400000 │ │ │ │ + bicseq lr, r1, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0x03a50044 │ │ │ │ + bicseq lr, r1, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0x03a50298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f6b0 <__cxa_atexit@plt+0x12370> │ │ │ │ + ldr r2, [pc, #72] @ 1f6bc <__cxa_atexit@plt+0x1237c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 1f6c0 <__cxa_atexit@plt+0x12380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #48] @ 1f6c4 <__cxa_atexit@plt+0x12384> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + bicseq lr, r1, #48, 10 @ 0xc000000 │ │ │ │ + bicseq lr, r1, #128, 10 @ 0x20000000 │ │ │ │ + @ instruction: 0x03a50234 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f730 <__cxa_atexit@plt+0x123f0> │ │ │ │ + ldr r9, [pc, #76] @ 1f740 <__cxa_atexit@plt+0x12400> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ 1f744 <__cxa_atexit@plt+0x12404> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50bc8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1f904 <__cxa_atexit@plt+0x125c4> │ │ │ │ - ldr r3, [pc, #32] @ 1f914 <__cxa_atexit@plt+0x125d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #12] @ 1f918 <__cxa_atexit@plt+0x125d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a50bc8 │ │ │ │ - @ instruction: 0x03a50b80 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1f964 <__cxa_atexit@plt+0x12624> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1f9ac <__cxa_atexit@plt+0x1266c> │ │ │ │ - ldr r2, [pc, #128] @ 1f9cc <__cxa_atexit@plt+0x1268c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1f7b0 <__cxa_atexit@plt+0x12470> │ │ │ │ + ldr r3, [pc, #88] @ 1f7c8 <__cxa_atexit@plt+0x12488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 1f7cc <__cxa_atexit@plt+0x1248c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #80] @ 1f7d0 <__cxa_atexit@plt+0x12490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1f9b4 <__cxa_atexit@plt+0x12674> │ │ │ │ - ldr lr, [pc, #76] @ 1f9c4 <__cxa_atexit@plt+0x12684> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #68] @ 1f9c8 <__cxa_atexit@plt+0x12688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #28] @ 1f7d4 <__cxa_atexit@plt+0x12494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b 1f9b8 <__cxa_atexit@plt+0x12678> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03a50b04 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffff7a0 │ │ │ │ + @ instruction: 0x03a50164 │ │ │ │ + @ instruction: 0x03a50170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 1fa30 <__cxa_atexit@plt+0x126f0> │ │ │ │ + bhi 1f838 <__cxa_atexit@plt+0x124f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1fa28 <__cxa_atexit@plt+0x126e8> │ │ │ │ - ldr r3, [pc, #52] @ 1fa38 <__cxa_atexit@plt+0x126f8> │ │ │ │ + beq 1f830 <__cxa_atexit@plt+0x124f0> │ │ │ │ + ldr r3, [pc, #52] @ 1f840 <__cxa_atexit@plt+0x12500> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #48] @ 1fa3c <__cxa_atexit@plt+0x126fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #44] @ 1fa40 <__cxa_atexit@plt+0x12700> │ │ │ │ + ldr r8, [pc, #48] @ 1f844 <__cxa_atexit@plt+0x12504> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 1f848 <__cxa_atexit@plt+0x12508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50ad0 │ │ │ │ - @ instruction: 0x03a50ab8 │ │ │ │ - bicseq pc, r1, #128, 2 │ │ │ │ - @ instruction: 0x03a50b48 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a50118 │ │ │ │ + bicseq lr, r1, #104, 6 @ 0xa0000001 │ │ │ │ + @ instruction: 0x03a500ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1fa9c <__cxa_atexit@plt+0x1275c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1fa94 <__cxa_atexit@plt+0x12754> │ │ │ │ - ldr r3, [pc, #44] @ 1faa4 <__cxa_atexit@plt+0x12764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 1faa8 <__cxa_atexit@plt+0x12768> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401150 <__cxa_atexit@plt+0x3f3e10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f8c4 <__cxa_atexit@plt+0x12584> │ │ │ │ + ldr r8, [pc, #92] @ 1f8d0 <__cxa_atexit@plt+0x12590> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 1f8d4 <__cxa_atexit@plt+0x12594> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 1f8d8 <__cxa_atexit@plt+0x12598> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 1f8dc <__cxa_atexit@plt+0x1259c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 1f8e0 <__cxa_atexit@plt+0x125a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a500a8 │ │ │ │ + @ instruction: 0x03a50068 │ │ │ │ + bicseq lr, r1, #100, 6 @ 0x90000001 │ │ │ │ + bicseq lr, r1, #8, 6 @ 0x20000000 │ │ │ │ + bicseq lr, r1, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0x03a500b8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1f908 <__cxa_atexit@plt+0x125c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a500ac │ │ │ │ + @ instruction: 0x03a500b8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1f930 <__cxa_atexit@plt+0x125f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50b08 │ │ │ │ - bicseq pc, r1, #20, 2 │ │ │ │ - @ instruction: 0x03a50b28 │ │ │ │ + @ instruction: 0x03a500ac │ │ │ │ + @ instruction: 0x03a4fe14 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1fb1c <__cxa_atexit@plt+0x127dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1fb14 <__cxa_atexit@plt+0x127d4> │ │ │ │ - ldr r3, [pc, #68] @ 1fb24 <__cxa_atexit@plt+0x127e4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 1f958 <__cxa_atexit@plt+0x12618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4fe08 │ │ │ │ + @ instruction: 0x03a50084 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f9c8 <__cxa_atexit@plt+0x12688> │ │ │ │ + ldr r2, [pc, #84] @ 1f9d4 <__cxa_atexit@plt+0x12694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 1f9d8 <__cxa_atexit@plt+0x12698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f9c0 <__cxa_atexit@plt+0x12680> │ │ │ │ + ldr r3, [pc, #52] @ 1f9dc <__cxa_atexit@plt+0x1269c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1fb28 <__cxa_atexit@plt+0x127e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1fb2c <__cxa_atexit@plt+0x127ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1fb30 <__cxa_atexit@plt+0x127f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 1f9e0 <__cxa_atexit@plt+0x126a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50ae8 │ │ │ │ - bicseq pc, r1, #172 @ 0xac │ │ │ │ - bicseq pc, r1, #144, 2 @ 0x24 │ │ │ │ - bicseq pc, r1, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq lr, r1, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq lr, r1, #224, 2 @ 0x38 │ │ │ │ + @ instruction: 0x03a4fffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r3, [pc, #12] @ 1fb58 <__cxa_atexit@plt+0x12818> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1fa10 <__cxa_atexit@plt+0x126d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 1fa14 <__cxa_atexit@plt+0x126d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, sl │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - bicseq pc, r1, #44, 2 │ │ │ │ - @ instruction: 0x03a50d40 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq lr, r1, #144, 2 @ 0x24 │ │ │ │ + @ instruction: 0x03a4ffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1fbcc <__cxa_atexit@plt+0x1288c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1fbc4 <__cxa_atexit@plt+0x12884> │ │ │ │ - ldr r3, [pc, #68] @ 1fbd4 <__cxa_atexit@plt+0x12894> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 1fbd8 <__cxa_atexit@plt+0x12898> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ 1fbdc <__cxa_atexit@plt+0x1289c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 1fbe0 <__cxa_atexit@plt+0x128a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 1fa38 <__cxa_atexit@plt+0x126f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a4ffbc │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50d00 │ │ │ │ - bicseq lr, r1, #252, 30 @ 0x3f0 │ │ │ │ - bicseq pc, r1, #224 @ 0xe0 │ │ │ │ - bicseq pc, r1, #216 @ 0xd8 │ │ │ │ - @ instruction: 0x03a50cd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1fc54 <__cxa_atexit@plt+0x12914> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1fc4c <__cxa_atexit@plt+0x1290c> │ │ │ │ - ldr r2, [pc, #68] @ 1fc5c <__cxa_atexit@plt+0x1291c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1fabc <__cxa_atexit@plt+0x1277c> │ │ │ │ + ldr r2, [pc, #84] @ 1fac4 <__cxa_atexit@plt+0x12784> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #64] @ 1fc60 <__cxa_atexit@plt+0x12920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 1fc64 <__cxa_atexit@plt+0x12924> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 1fac8 <__cxa_atexit@plt+0x12788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #48] @ 1fc68 <__cxa_atexit@plt+0x12928> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1fab0 <__cxa_atexit@plt+0x12770> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #4 │ │ │ │ + and r7, r3, r7, lsr #29 │ │ │ │ + ldr r3, [pc, #40] @ 1facc <__cxa_atexit@plt+0x1278c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50920 │ │ │ │ - @ instruction: 0x03a508f0 │ │ │ │ - bicseq lr, r1, #108, 30 @ 0x1b0 │ │ │ │ - bicseq lr, r1, #112, 30 @ 0x1c0 │ │ │ │ - @ instruction: 0x03a50c70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1fcd8 <__cxa_atexit@plt+0x12998> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1fcd0 <__cxa_atexit@plt+0x12990> │ │ │ │ - ldr r8, [pc, #64] @ 1fce0 <__cxa_atexit@plt+0x129a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #60] @ 1fce4 <__cxa_atexit@plt+0x129a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 1fce8 <__cxa_atexit@plt+0x129a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 1fcec <__cxa_atexit@plt+0x129ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5085c │ │ │ │ - @ instruction: 0x03a50c2c │ │ │ │ - bicseq lr, r1, #228, 28 @ 0xe40 │ │ │ │ - bicseq lr, r1, #232, 28 @ 0xe80 │ │ │ │ - @ instruction: 0x03a50c08 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq lr, r1, #12, 2 │ │ │ │ + bicseq lr, r1, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 1fd14 <__cxa_atexit@plt+0x129d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #4 │ │ │ │ + and r7, r3, r7, lsr #29 │ │ │ │ + ldr r3, [pc, #12] @ 1faf8 <__cxa_atexit@plt+0x127b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a50bfc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bicseq lr, r1, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fd4c <__cxa_atexit@plt+0x12a0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1fd54 <__cxa_atexit@plt+0x12a14> │ │ │ │ + bhi 1fb98 <__cxa_atexit@plt+0x12858> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #140] @ 1fbac <__cxa_atexit@plt+0x1286c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmn r2, #-2147483647 @ 0x80000001 │ │ │ │ + bne 1fb40 <__cxa_atexit@plt+0x12800> │ │ │ │ + ldr r7, [pc, #128] @ 1fbb4 <__cxa_atexit@plt+0x12874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1fd64 <__cxa_atexit@plt+0x12a24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r1, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1fe04 <__cxa_atexit@plt+0x12ac4> │ │ │ │ - ldr r3, [pc, #172] @ 1fe24 <__cxa_atexit@plt+0x12ae4> │ │ │ │ + bhi 1fba0 <__cxa_atexit@plt+0x12860> │ │ │ │ + ldr r3, [pc, #80] @ 1fbb0 <__cxa_atexit@plt+0x12870> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 1fde4 <__cxa_atexit@plt+0x12aa4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1fdf4 <__cxa_atexit@plt+0x12ab4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1fe0c <__cxa_atexit@plt+0x12acc> │ │ │ │ - ldr lr, [pc, #124] @ 1fe28 <__cxa_atexit@plt+0x12ae8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 1fe2c <__cxa_atexit@plt+0x12aec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fb88 <__cxa_atexit@plt+0x12848> │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fc18 <__cxa_atexit@plt+0x128d8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - bicseq lr, r1, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bicseq lr, r1, #104 @ 0x68 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq lr, r1, #100 @ 0x64 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1fc04 <__cxa_atexit@plt+0x128c4> │ │ │ │ + ldr r3, [pc, #52] @ 1fc0c <__cxa_atexit@plt+0x128cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fbf8 <__cxa_atexit@plt+0x128b8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fc18 <__cxa_atexit@plt+0x128d8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #208] @ 1fcf0 <__cxa_atexit@plt+0x129b0> │ │ │ │ + add lr, pc, lr │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1fe98 <__cxa_atexit@plt+0x12b58> │ │ │ │ + bne 1fc88 <__cxa_atexit@plt+0x12948> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 1feac <__cxa_atexit@plt+0x12b6c> │ │ │ │ - ldr r2, [pc, #96] @ 1febc <__cxa_atexit@plt+0x12b7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 1fec0 <__cxa_atexit@plt+0x12b80> │ │ │ │ + bcc 1fce0 <__cxa_atexit@plt+0x129a0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 1fc9c <__cxa_atexit@plt+0x1295c> │ │ │ │ + cmn r0, #-2147483647 @ 0x80000001 │ │ │ │ + beq 1fc88 <__cxa_atexit@plt+0x12948> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [r1, #2] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne 1fc20 <__cxa_atexit@plt+0x128e0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #108] @ 1fcfc <__cxa_atexit@plt+0x129bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #80] @ 1fcf4 <__cxa_atexit@plt+0x129b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #60] @ 1fcf8 <__cxa_atexit@plt+0x129b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq lr, r1, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffff4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + bicseq sp, r1, #208, 28 @ 0xd00 │ │ │ │ + bicseq sp, r1, #8, 30 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ff20 <__cxa_atexit@plt+0x12be0> │ │ │ │ + bhi 1fd98 <__cxa_atexit@plt+0x12a58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ff2c <__cxa_atexit@plt+0x12bec> │ │ │ │ - ldr r1, [pc, #72] @ 1ff3c <__cxa_atexit@plt+0x12bfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 1ff40 <__cxa_atexit@plt+0x12c00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 1ff44 <__cxa_atexit@plt+0x12c04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1fd64 <__cxa_atexit@plt+0x12a24> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - bicseq lr, r1, #156, 24 @ 0x9c00 │ │ │ │ - bicseq lr, r1, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ff7c <__cxa_atexit@plt+0x12c3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1ff84 <__cxa_atexit@plt+0x12c44> │ │ │ │ + bcc 1fda4 <__cxa_atexit@plt+0x12a64> │ │ │ │ + ldr r0, [pc, #148] @ 1fdc4 <__cxa_atexit@plt+0x12a84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #144] @ 1fdc8 <__cxa_atexit@plt+0x12a88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ff94 <__cxa_atexit@plt+0x12c54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r1, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 20034 <__cxa_atexit@plt+0x12cf4> │ │ │ │ - ldr r3, [pc, #172] @ 20054 <__cxa_atexit@plt+0x12d14> │ │ │ │ + bhi 1fdb4 <__cxa_atexit@plt+0x12a74> │ │ │ │ + ldr r3, [pc, #108] @ 1fdcc <__cxa_atexit@plt+0x12a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 20014 <__cxa_atexit@plt+0x12cd4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 20024 <__cxa_atexit@plt+0x12ce4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2003c <__cxa_atexit@plt+0x12cfc> │ │ │ │ - ldr lr, [pc, #124] @ 20058 <__cxa_atexit@plt+0x12d18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 2005c <__cxa_atexit@plt+0x12d1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fd88 <__cxa_atexit@plt+0x12a48> │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fc18 <__cxa_atexit@plt+0x128d8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - bicseq lr, r1, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 200c8 <__cxa_atexit@plt+0x12d88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 200dc <__cxa_atexit@plt+0x12d9c> │ │ │ │ - ldr r2, [pc, #96] @ 200ec <__cxa_atexit@plt+0x12dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 200f0 <__cxa_atexit@plt+0x12db0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq lr, r1, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2016c <__cxa_atexit@plt+0x12e2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 20174 <__cxa_atexit@plt+0x12e34> │ │ │ │ - ldr lr, [pc, #96] @ 20188 <__cxa_atexit@plt+0x12e48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 2018c <__cxa_atexit@plt+0x12e4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [pc, #84] @ 20190 <__cxa_atexit@plt+0x12e50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 20194 <__cxa_atexit@plt+0x12e54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1ff94 <__cxa_atexit@plt+0x12c54> │ │ │ │ - mov r6, r3 │ │ │ │ - b 2017c <__cxa_atexit@plt+0x12e3c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq lr, r1, #104, 20 @ 0x68000 │ │ │ │ - bicseq lr, r1, #108, 20 @ 0x6c000 │ │ │ │ - bicseq lr, r1, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20210 <__cxa_atexit@plt+0x12ed0> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 201e4 <__cxa_atexit@plt+0x12ea4> │ │ │ │ - ldr r2, [pc, #92] @ 20220 <__cxa_atexit@plt+0x12ee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20204 <__cxa_atexit@plt+0x12ec4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r7, [pc, #60] @ 20228 <__cxa_atexit@plt+0x12ee8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #52] @ 2022c <__cxa_atexit@plt+0x12eec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 20224 <__cxa_atexit@plt+0x12ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a50704 │ │ │ │ - bicseq lr, r1, #220, 18 @ 0x370000 │ │ │ │ - bicseq lr, r1, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + bicseq sp, r1, #80, 28 @ 0x500 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ - ldr sl, [pc, #472] @ 2041c <__cxa_atexit@plt+0x130dc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #468] @ 20420 <__cxa_atexit@plt+0x130e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #464] @ 20424 <__cxa_atexit@plt+0x130e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #460] @ 20428 <__cxa_atexit@plt+0x130e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #456] @ 2042c <__cxa_atexit@plt+0x130ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 20274 <__cxa_atexit@plt+0x12f34> │ │ │ │ - tst r7, #3 │ │ │ │ - mov r5, r6 │ │ │ │ - beq 202f8 <__cxa_atexit@plt+0x12fb8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - and r1, r3, #3 │ │ │ │ - bne 202c4 <__cxa_atexit@plt+0x12f84> │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 20314 <__cxa_atexit@plt+0x12fd4> │ │ │ │ - mov r6, r5 │ │ │ │ - str lr, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 203b0 <__cxa_atexit@plt+0x13070> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 20324 <__cxa_atexit@plt+0x12fe4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - b 20268 <__cxa_atexit@plt+0x12f28> │ │ │ │ - str ip, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 20308 <__cxa_atexit@plt+0x12fc8> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 2039c <__cxa_atexit@plt+0x1305c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2035c <__cxa_atexit@plt+0x1301c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - b 20268 <__cxa_atexit@plt+0x12f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - b 20318 <__cxa_atexit@plt+0x12fd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1fe34 <__cxa_atexit@plt+0x12af4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 203c8 <__cxa_atexit@plt+0x13088> │ │ │ │ - ldr r3, [pc, #268] @ 20448 <__cxa_atexit@plt+0x13108> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #256] @ 2044c <__cxa_atexit@plt+0x1310c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - b 2038c <__cxa_atexit@plt+0x1304c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 203f0 <__cxa_atexit@plt+0x130b0> │ │ │ │ - ldr r7, [pc, #188] @ 20430 <__cxa_atexit@plt+0x130f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #184] @ 20434 <__cxa_atexit@plt+0x130f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #164] @ 20438 <__cxa_atexit@plt+0x130f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 20444 <__cxa_atexit@plt+0x13104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 203bc <__cxa_atexit@plt+0x1307c> │ │ │ │ - ldr r7, [pc, #160] @ 20458 <__cxa_atexit@plt+0x13118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str lr, [r5] │ │ │ │ - ldr r7, [pc, #116] @ 20450 <__cxa_atexit@plt+0x13110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #108] @ 20454 <__cxa_atexit@plt+0x13114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r9, [r2] │ │ │ │ - ldr r7, [pc, #56] @ 2043c <__cxa_atexit@plt+0x130fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #48] @ 20440 <__cxa_atexit@plt+0x13100> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - bicseq lr, r1, #44, 16 @ 0x2c0000 │ │ │ │ - bicseq lr, r1, #52, 16 @ 0x340000 │ │ │ │ - bicseq lr, r1, #196, 14 @ 0x3100000 │ │ │ │ - bicseq lr, r1, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0x03a50578 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - bicseq lr, r1, #92, 16 @ 0x5c0000 │ │ │ │ - bicseq lr, r1, #236, 14 @ 0x3b00000 │ │ │ │ - bicseq lr, r1, #192, 14 @ 0x3000000 │ │ │ │ - @ instruction: 0x03a50564 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [pc, #232] @ 20558 <__cxa_atexit@plt+0x13218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 20514 <__cxa_atexit@plt+0x131d4> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 204b8 <__cxa_atexit@plt+0x13178> │ │ │ │ - ldr r2, [pc, #208] @ 20564 <__cxa_atexit@plt+0x13224> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1fe40 <__cxa_atexit@plt+0x12b00> │ │ │ │ + ldr r1, [pc, #80] @ 1fe50 <__cxa_atexit@plt+0x12b10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 1fe54 <__cxa_atexit@plt+0x12b14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 20500 <__cxa_atexit@plt+0x131c0> │ │ │ │ - mov r5, r6 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 20530 <__cxa_atexit@plt+0x131f0> │ │ │ │ - ldr r7, [pc, #156] @ 2056c <__cxa_atexit@plt+0x1322c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r7, [pc, #144] @ 20570 <__cxa_atexit@plt+0x13230> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - ldr r7, [pc, #124] @ 20574 <__cxa_atexit@plt+0x13234> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 20568 <__cxa_atexit@plt+0x13228> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + bicseq sp, r1, #128, 26 @ 0x2000 │ │ │ │ + @ instruction: 0x03a4fba4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1fe98 <__cxa_atexit@plt+0x12b58> │ │ │ │ + ldr r3, [pc, #40] @ 1fea4 <__cxa_atexit@plt+0x12b64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 2055c <__cxa_atexit@plt+0x1321c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #16] @ 20560 <__cxa_atexit@plt+0x13220> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - bicseq lr, r1, #132, 12 @ 0x8400000 │ │ │ │ - bicseq lr, r1, #88, 12 @ 0x5800000 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x03a50400 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - bicseq lr, r1, #200, 12 @ 0xc800000 │ │ │ │ - bicseq lr, r1, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 205b8 <__cxa_atexit@plt+0x13278> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 205d0 <__cxa_atexit@plt+0x13290> │ │ │ │ + ldr r2, [pc, #36] @ 1fea8 <__cxa_atexit@plt+0x12b68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 205d4 <__cxa_atexit@plt+0x13294> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [pc, #224] @ 206cc <__cxa_atexit@plt+0x1338c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 20688 <__cxa_atexit@plt+0x13348> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 20634 <__cxa_atexit@plt+0x132f4> │ │ │ │ - ldr r2, [pc, #200] @ 206d8 <__cxa_atexit@plt+0x13398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 20674 <__cxa_atexit@plt+0x13334> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 206a4 <__cxa_atexit@plt+0x13364> │ │ │ │ - ldr r7, [pc, #148] @ 206e0 <__cxa_atexit@plt+0x133a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ 206e4 <__cxa_atexit@plt+0x133a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #124] @ 206e8 <__cxa_atexit@plt+0x133a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 206dc <__cxa_atexit@plt+0x1339c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3fc540 <__cxa_atexit@plt+0x3ef200> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 206d0 <__cxa_atexit@plt+0x13390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #16] @ 206d4 <__cxa_atexit@plt+0x13394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq lr, r1, #16, 10 @ 0x4000000 │ │ │ │ - bicseq lr, r1, #228, 8 @ 0xe4000000 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0x03a5028c │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - bicseq lr, r1, #84, 10 @ 0x15000000 │ │ │ │ - bicseq lr, r1, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4f8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20724 <__cxa_atexit@plt+0x133e4> │ │ │ │ - ldr r2, [pc, #44] @ 2073c <__cxa_atexit@plt+0x133fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 20740 <__cxa_atexit@plt+0x13400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffff7b8 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x03a50214 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r2, [pc, #36] @ 20788 <__cxa_atexit@plt+0x13448> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - ldrls r3, [pc, #32] @ 2078c <__cxa_atexit@plt+0x1344c> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r7, [r7, #8] │ │ │ │ - strls r2, [r5, #-8]! │ │ │ │ - strls r7, [r5, #4] │ │ │ │ - ldrls r0, [pc, #16] @ 20790 <__cxa_atexit@plt+0x13450> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a4fe80 │ │ │ │ - @ instruction: 0x03a4fe6c │ │ │ │ - @ instruction: 0x03a4fbac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 207e0 <__cxa_atexit@plt+0x134a0> │ │ │ │ - ldr r3, [pc, #64] @ 207f4 <__cxa_atexit@plt+0x134b4> │ │ │ │ + ldr r3, [pc, #56] @ 1fef4 <__cxa_atexit@plt+0x12bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #44] @ 207f8 <__cxa_atexit@plt+0x134b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 207fc <__cxa_atexit@plt+0x134bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 18f0050 <__cxa_atexit@plt+0x18e2d10> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, r1, #216, 8 @ 0xd8000000 │ │ │ │ - bicseq lr, r1, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 20838 <__cxa_atexit@plt+0x134f8> │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #56] @ 20858 <__cxa_atexit@plt+0x13518> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2084c <__cxa_atexit@plt+0x1350c> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - b 2083c <__cxa_atexit@plt+0x134fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ + beq 1feec <__cxa_atexit@plt+0x12bac> │ │ │ │ + ldr r3, [pc, #36] @ 1fef8 <__cxa_atexit@plt+0x12bb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq sp, r1, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a500e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 1ff24 <__cxa_atexit@plt+0x12be4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4c0 <__cxa_atexit@plt+0x3ef180> │ │ │ │ + bicseq sp, r1, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0x03a4fad4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 208d4 <__cxa_atexit@plt+0x13594> │ │ │ │ + bhi 1ff8c <__cxa_atexit@plt+0x12c4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 208e0 <__cxa_atexit@plt+0x135a0> │ │ │ │ - ldr r2, [pc, #68] @ 208f0 <__cxa_atexit@plt+0x135b0> │ │ │ │ + bcc 1ff98 <__cxa_atexit@plt+0x12c58> │ │ │ │ + ldr r2, [pc, #76] @ 1ffa8 <__cxa_atexit@plt+0x12c68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 208f4 <__cxa_atexit@plt+0x135b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 208f8 <__cxa_atexit@plt+0x135b8> │ │ │ │ + ldr r1, [pc, #72] @ 1ffac <__cxa_atexit@plt+0x12c6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 1ffb0 <__cxa_atexit@plt+0x12c70> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq pc, #243269632 @ 0xe800000 │ │ │ │ - bicseq lr, r1, #220, 4 @ 0xc000000d │ │ │ │ - @ instruction: 0x03a4fbe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2093c <__cxa_atexit@plt+0x135fc> │ │ │ │ - ldr r2, [pc, #40] @ 20944 <__cxa_atexit@plt+0x13604> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 20948 <__cxa_atexit@plt+0x13608> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4fbd0 │ │ │ │ - bicseq lr, r1, #112, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2097c <__cxa_atexit@plt+0x1363c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 20984 <__cxa_atexit@plt+0x13644> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r1, #40, 4 @ 0x80000002 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + bicseq sp, r1, #36, 24 @ 0x2400 │ │ │ │ + cmneq pc, #4992 @ 0x1380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 209b8 <__cxa_atexit@plt+0x13678> │ │ │ │ + bhi 1ffe8 <__cxa_atexit@plt+0x12ca8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 209c0 <__cxa_atexit@plt+0x13680> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r1, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0x03a4ff54 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20a00 <__cxa_atexit@plt+0x136c0> │ │ │ │ - ldr r2, [pc, #36] @ 20a08 <__cxa_atexit@plt+0x136c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 20a0c <__cxa_atexit@plt+0x136cc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1fff0 <__cxa_atexit@plt+0x12cb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4ff3c │ │ │ │ - bicseq lr, r1, #172, 2 @ 0x2b │ │ │ │ - @ instruction: 0x03a4ff24 │ │ │ │ + bicseq sp, r1, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20a54 <__cxa_atexit@plt+0x13714> │ │ │ │ - ldr lr, [pc, #40] @ 20a5c <__cxa_atexit@plt+0x1371c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r7, r7, #6 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a4fed8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 20aec <__cxa_atexit@plt+0x137ac> │ │ │ │ - ldr r2, [pc, #132] @ 20b0c <__cxa_atexit@plt+0x137cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 20b10 <__cxa_atexit@plt+0x137d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 20af8 <__cxa_atexit@plt+0x137b8> │ │ │ │ - ldr r1, [pc, #80] @ 20b18 <__cxa_atexit@plt+0x137d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r1, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #64] @ 20b1c <__cxa_atexit@plt+0x137dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 20b14 <__cxa_atexit@plt+0x137d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq lr, r1, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0x03a4f968 │ │ │ │ - @ instruction: 0xffffe87c │ │ │ │ - bicseq lr, r1, #224, 2 @ 0x38 │ │ │ │ - @ instruction: 0x03a4fe08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 20b84 <__cxa_atexit@plt+0x13844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 20b7c <__cxa_atexit@plt+0x1383c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 20b60 <__cxa_atexit@plt+0x13820> │ │ │ │ - ldr r3, [pc, #56] @ 20b8c <__cxa_atexit@plt+0x1384c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r3, [pc, #32] @ 20b88 <__cxa_atexit@plt+0x13848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20b7c <__cxa_atexit@plt+0x1383c> │ │ │ │ - b 20ea4 <__cxa_atexit@plt+0x13b64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsr r3 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x03a4fd98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 20bbc <__cxa_atexit@plt+0x1387c> │ │ │ │ - ldr r3, [pc, #52] @ 20be4 <__cxa_atexit@plt+0x138a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r3, [pc, #28] @ 20be0 <__cxa_atexit@plt+0x138a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20bd8 <__cxa_atexit@plt+0x13898> │ │ │ │ - b 20ea4 <__cxa_atexit@plt+0x13b64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a4fd40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 20c10 <__cxa_atexit@plt+0x138d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x03a4fd14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20cd4 <__cxa_atexit@plt+0x13994> │ │ │ │ - cmp r7, #2 │ │ │ │ - bge 20c7c <__cxa_atexit@plt+0x1393c> │ │ │ │ - ldr r7, [pc, #168] @ 20ce8 <__cxa_atexit@plt+0x139a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #156] @ 20cec <__cxa_atexit@plt+0x139ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ 20cf0 <__cxa_atexit@plt+0x139b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 20cb0 <__cxa_atexit@plt+0x13970> │ │ │ │ - ldr r5, [pc, #76] @ 20ce4 <__cxa_atexit@plt+0x139a4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20cc8 <__cxa_atexit@plt+0x13988> │ │ │ │ - mov r5, r3 │ │ │ │ - b 20d04 <__cxa_atexit@plt+0x139c4> │ │ │ │ - ldr r7, [pc, #60] @ 20cf4 <__cxa_atexit@plt+0x139b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #52] @ 20cf8 <__cxa_atexit@plt+0x139b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - bicseq sp, r1, #120, 30 @ 0x1e0 │ │ │ │ - bicseq lr, r1, #108 @ 0x6c │ │ │ │ - @ instruction: 0x03a4f8ec │ │ │ │ - @ instruction: 0x03a4f8e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #240] @ 20e00 <__cxa_atexit@plt+0x13ac0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20dc4 <__cxa_atexit@plt+0x13a84> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 20d54 <__cxa_atexit@plt+0x13a14> │ │ │ │ - ldr r2, [pc, #216] @ 20e0c <__cxa_atexit@plt+0x13acc> │ │ │ │ + bhi 2002c <__cxa_atexit@plt+0x12cec> │ │ │ │ + ldr r2, [pc, #32] @ 20034 <__cxa_atexit@plt+0x12cf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20db8 <__cxa_atexit@plt+0x13a78> │ │ │ │ - mov r5, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20dd4 <__cxa_atexit@plt+0x13a94> │ │ │ │ - ldr r7, [pc, #168] @ 20e14 <__cxa_atexit@plt+0x13ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #156] @ 20e18 <__cxa_atexit@plt+0x13ad8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #144] @ 20e1c <__cxa_atexit@plt+0x13adc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 20e20 <__cxa_atexit@plt+0x13ae0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 20e10 <__cxa_atexit@plt+0x13ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 20e04 <__cxa_atexit@plt+0x13ac4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [pc, #20] @ 20e08 <__cxa_atexit@plt+0x13ac8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - bicseq sp, r1, #224, 26 @ 0x3800 │ │ │ │ - bicseq sp, r1, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0xfffff500 │ │ │ │ - @ instruction: 0x03a4fb50 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - bicseq sp, r1, #76, 28 @ 0x4c0 │ │ │ │ - bicseq sp, r1, #64, 30 @ 0x100 │ │ │ │ - bicseq sp, r1, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20e78 <__cxa_atexit@plt+0x13b38> │ │ │ │ - ldr r2, [pc, #72] @ 20e90 <__cxa_atexit@plt+0x13b50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bcc 20088 <__cxa_atexit@plt+0x12d48> │ │ │ │ + ldr r2, [pc, #56] @ 20094 <__cxa_atexit@plt+0x12d54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 20e94 <__cxa_atexit@plt+0x13b54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 20e98 <__cxa_atexit@plt+0x13b58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - bicseq sp, r1, #112, 28 @ 0x700 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #240] @ 20fa0 <__cxa_atexit@plt+0x13c60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20f64 <__cxa_atexit@plt+0x13c24> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 20ef4 <__cxa_atexit@plt+0x13bb4> │ │ │ │ - ldr r2, [pc, #216] @ 20fac <__cxa_atexit@plt+0x13c6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20f58 <__cxa_atexit@plt+0x13c18> │ │ │ │ - mov r5, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 20f74 <__cxa_atexit@plt+0x13c34> │ │ │ │ - ldr r7, [pc, #168] @ 20fb4 <__cxa_atexit@plt+0x13c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #156] @ 20fb8 <__cxa_atexit@plt+0x13c78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #144] @ 20fbc <__cxa_atexit@plt+0x13c7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 20fc0 <__cxa_atexit@plt+0x13c80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 20fb0 <__cxa_atexit@plt+0x13c70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 20fa4 <__cxa_atexit@plt+0x13c64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [pc, #20] @ 20fa8 <__cxa_atexit@plt+0x13c68> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - bicseq sp, r1, #64, 24 @ 0x4000 │ │ │ │ - bicseq sp, r1, #20, 24 @ 0x1400 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0x03a4f9b0 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - bicseq sp, r1, #172, 24 @ 0xac00 │ │ │ │ - bicseq sp, r1, #160, 26 @ 0x2800 │ │ │ │ - bicseq sp, r1, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21018 <__cxa_atexit@plt+0x13cd8> │ │ │ │ - ldr r2, [pc, #72] @ 21030 <__cxa_atexit@plt+0x13cf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 21034 <__cxa_atexit@plt+0x13cf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + ldr r2, [pc, #44] @ 20098 <__cxa_atexit@plt+0x12d58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 21038 <__cxa_atexit@plt+0x13cf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffff968 │ │ │ │ - bicseq sp, r1, #208, 24 @ 0xd000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x03a4f908 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq sp, r1, #44, 24 @ 0x2c00 │ │ │ │ + bicseq sp, r1, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 21094 <__cxa_atexit@plt+0x13d54> │ │ │ │ - ldr r2, [pc, #60] @ 210a4 <__cxa_atexit@plt+0x13d64> │ │ │ │ + bcc 200f8 <__cxa_atexit@plt+0x12db8> │ │ │ │ + ldr r2, [pc, #68] @ 20108 <__cxa_atexit@plt+0x12dc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 210a8 <__cxa_atexit@plt+0x13d68> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ 2010c <__cxa_atexit@plt+0x12dcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r7, r8, r9} │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #14 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x03a4f8f8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 210e8 <__cxa_atexit@plt+0x13da8> │ │ │ │ - ldr r2, [pc, #44] @ 210fc <__cxa_atexit@plt+0x13dbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #36] @ 21100 <__cxa_atexit@plt+0x13dc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 21104 <__cxa_atexit@plt+0x13dc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 2015c <__cxa_atexit@plt+0x12e1c> │ │ │ │ + ldr r3, [pc, #48] @ 20164 <__cxa_atexit@plt+0x12e24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sp, r1, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x03a4f8a4 │ │ │ │ - @ instruction: 0x03a4f874 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2112c <__cxa_atexit@plt+0x13dec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4f84c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 21158 <__cxa_atexit@plt+0x13e18> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2019c <__cxa_atexit@plt+0x12e5c> │ │ │ │ + ldr r3, [pc, #44] @ 201b4 <__cxa_atexit@plt+0x12e74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 2115c <__cxa_atexit@plt+0x13e1c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4ef88 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r7, [pc, #12] @ 201b0 <__cxa_atexit@plt+0x12e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4f858 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4f844 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 201f0 <__cxa_atexit@plt+0x12eb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 201e8 <__cxa_atexit@plt+0x12ea8> │ │ │ │ + b 20200 <__cxa_atexit@plt+0x12ec0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x03a4f808 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + bgt 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ + ldr r3, [pc, #180] @ 202d0 <__cxa_atexit@plt+0x12f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 20244 <__cxa_atexit@plt+0x12f04> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21188 <__cxa_atexit@plt+0x13e48> │ │ │ │ - ldr r7, [pc, #88] @ 211d8 <__cxa_atexit@plt+0x13e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 2024c <__cxa_atexit@plt+0x12f0c> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 211c8 <__cxa_atexit@plt+0x13e88> │ │ │ │ - ldr r7, [pc, #60] @ 211dc <__cxa_atexit@plt+0x13e9c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 202c0 <__cxa_atexit@plt+0x12f80> │ │ │ │ + ldr r7, [pc, #112] @ 202d4 <__cxa_atexit@plt+0x12f94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #52] @ 211e0 <__cxa_atexit@plt+0x13ea0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #108] @ 202d8 <__cxa_atexit@plt+0x12f98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 202dc <__cxa_atexit@plt+0x12f9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #24]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4ef88 │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x03a4f7c8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 21244 <__cxa_atexit@plt+0x13f04> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2123c <__cxa_atexit@plt+0x13efc> │ │ │ │ - ldr r3, [pc, #52] @ 2124c <__cxa_atexit@plt+0x13f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 21250 <__cxa_atexit@plt+0x13f10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 21254 <__cxa_atexit@plt+0x13f14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4f09c │ │ │ │ - bicseq sp, r1, #108, 18 @ 0x1b0000 │ │ │ │ - @ instruction: 0x03a4f744 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0x03a4f71c │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20304 <__cxa_atexit@plt+0x12fc4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 212d0 <__cxa_atexit@plt+0x13f90> │ │ │ │ - ldr r8, [pc, #92] @ 212dc <__cxa_atexit@plt+0x13f9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 212e0 <__cxa_atexit@plt+0x13fa0> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2037c <__cxa_atexit@plt+0x1303c> │ │ │ │ + ldr r7, [pc, #112] @ 2038c <__cxa_atexit@plt+0x1304c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #108] @ 20390 <__cxa_atexit@plt+0x13050> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 212e4 <__cxa_atexit@plt+0x13fa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 212e8 <__cxa_atexit@plt+0x13fa8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 212ec <__cxa_atexit@plt+0x13fac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr r8, [pc, #104] @ 20394 <__cxa_atexit@plt+0x13054> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #24]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4f714 │ │ │ │ - @ instruction: 0x03a4f68c │ │ │ │ - bicseq sp, r1, #104, 18 @ 0x1a0000 │ │ │ │ - bicseq sp, r1, #12, 18 @ 0x30000 │ │ │ │ - bicseq sp, r1, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x03a4f6e8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 21314 <__cxa_atexit@plt+0x13fd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4f6dc │ │ │ │ - @ instruction: 0x03a4f6dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 21370 <__cxa_atexit@plt+0x14030> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 21368 <__cxa_atexit@plt+0x14028> │ │ │ │ - ldr r3, [pc, #44] @ 21378 <__cxa_atexit@plt+0x14038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 2137c <__cxa_atexit@plt+0x1403c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4ee70 │ │ │ │ - bicseq sp, r1, #64, 16 @ 0x400000 │ │ │ │ - @ instruction: 0x03a4f6b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0x03a4f284 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 213cc <__cxa_atexit@plt+0x1408c> │ │ │ │ - ldr r2, [pc, #52] @ 213d4 <__cxa_atexit@plt+0x14094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 213d8 <__cxa_atexit@plt+0x14098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 203d4 <__cxa_atexit@plt+0x13094> │ │ │ │ + ldr r8, [pc, #36] @ 203dc <__cxa_atexit@plt+0x1309c> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 213dc <__cxa_atexit@plt+0x1409c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 203e0 <__cxa_atexit@plt+0x130a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq sp, r1, #236, 14 @ 0x3b00000 │ │ │ │ - bicseq sp, r1, #144, 16 @ 0x900000 │ │ │ │ - @ instruction: 0x03a4f658 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2140c <__cxa_atexit@plt+0x140cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 21410 <__cxa_atexit@plt+0x140d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq sp, r1, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0x03a4f624 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21440 <__cxa_atexit@plt+0x14100> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 21444 <__cxa_atexit@plt+0x14104> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq sp, r1, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21468 <__cxa_atexit@plt+0x14128> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - bicseq sp, r1, #80, 14 @ 0x1400000 │ │ │ │ - @ instruction: 0x03a4f078 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a4f26c │ │ │ │ + bicseq sp, r1, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 214ac <__cxa_atexit@plt+0x1416c> │ │ │ │ - ldr r2, [pc, #40] @ 214b4 <__cxa_atexit@plt+0x14174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 214b8 <__cxa_atexit@plt+0x14178> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi 20418 <__cxa_atexit@plt+0x130d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 20420 <__cxa_atexit@plt+0x130e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4f060 │ │ │ │ - bicseq sp, r1, #0, 14 │ │ │ │ + bicseq sp, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2151c <__cxa_atexit@plt+0x141dc> │ │ │ │ + bhi 20484 <__cxa_atexit@plt+0x13144> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 21528 <__cxa_atexit@plt+0x141e8> │ │ │ │ - ldr r1, [pc, #76] @ 21538 <__cxa_atexit@plt+0x141f8> │ │ │ │ + bcc 20490 <__cxa_atexit@plt+0x13150> │ │ │ │ + ldr r1, [pc, #76] @ 204a0 <__cxa_atexit@plt+0x13160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 2153c <__cxa_atexit@plt+0x141fc> │ │ │ │ + ldr r5, [pc, #68] @ 204a4 <__cxa_atexit@plt+0x13164> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 21540 <__cxa_atexit@plt+0x14200> │ │ │ │ + ldr r0, [pc, #52] @ 204a8 <__cxa_atexit@plt+0x13168> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r1, #172, 12 @ 0xac00000 │ │ │ │ - bicseq sp, r1, #176, 12 @ 0xb000000 │ │ │ │ - bicseq sp, r1, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq sp, r1, #52, 14 @ 0xd00000 │ │ │ │ + bicseq sp, r1, #56, 14 @ 0xe00000 │ │ │ │ + bicseq sp, r1, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 21584 <__cxa_atexit@plt+0x14244> │ │ │ │ - ldr r3, [pc, #40] @ 21594 <__cxa_atexit@plt+0x14254> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 204d8 <__cxa_atexit@plt+0x13198> │ │ │ │ + ldr r3, [pc, #20] @ 204e0 <__cxa_atexit@plt+0x131a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 21598 <__cxa_atexit@plt+0x14258> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq sp, r1, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 215d0 <__cxa_atexit@plt+0x14290> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 215d4 <__cxa_atexit@plt+0x14294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq sp, r1, #76, 12 @ 0x4c00000 │ │ │ │ - bicseq sp, r1, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21618 <__cxa_atexit@plt+0x142d8> │ │ │ │ - ldr r2, [pc, #44] @ 21620 <__cxa_atexit@plt+0x142e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 21624 <__cxa_atexit@plt+0x142e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq sp, r1, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 21650 <__cxa_atexit@plt+0x14310> │ │ │ │ + ldr r3, [pc, #60] @ 20530 <__cxa_atexit@plt+0x131f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 21654 <__cxa_atexit@plt+0x14314> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq sp, r1, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21698 <__cxa_atexit@plt+0x14358> │ │ │ │ - ldr r2, [pc, #40] @ 216a4 <__cxa_atexit@plt+0x14364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401140 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21714 <__cxa_atexit@plt+0x143d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21720 <__cxa_atexit@plt+0x143e0> │ │ │ │ - ldr r2, [pc, #64] @ 21730 <__cxa_atexit@plt+0x143f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [pc, #48] @ 21734 <__cxa_atexit@plt+0x143f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sp, r1, #168, 8 @ 0xa8000000 │ │ │ │ - bicseq sp, r1, #212, 10 @ 0x35000000 │ │ │ │ - @ instruction: 0x03a4f2e8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21784 <__cxa_atexit@plt+0x14444> │ │ │ │ - ldr r3, [pc, #48] @ 2178c <__cxa_atexit@plt+0x1444c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a4f294 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #216] @ 21880 <__cxa_atexit@plt+0x14540> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2184c <__cxa_atexit@plt+0x1450c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21858 <__cxa_atexit@plt+0x14518> │ │ │ │ - ldr lr, [pc, #184] @ 21884 <__cxa_atexit@plt+0x14544> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr ip, [pc, #172] @ 21888 <__cxa_atexit@plt+0x14548> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - stmda r5, {r9, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21864 <__cxa_atexit@plt+0x14524> │ │ │ │ - ldr r2, [pc, #116] @ 21894 <__cxa_atexit@plt+0x14554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 21898 <__cxa_atexit@plt+0x14558> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r5, [pc, #92] @ 2189c <__cxa_atexit@plt+0x1455c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #32] @ 2188c <__cxa_atexit@plt+0x1454c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #28] @ 21890 <__cxa_atexit@plt+0x14550> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - bicseq sp, r1, #192, 6 │ │ │ │ - @ instruction: 0x03a4ebfc │ │ │ │ - @ instruction: 0x03a4ec08 │ │ │ │ - @ instruction: 0x03a4ec5c │ │ │ │ - @ instruction: 0xffffdb1c │ │ │ │ - bicseq sp, r1, #124, 8 @ 0x7c000000 │ │ │ │ - @ instruction: 0x03a4f184 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2194c <__cxa_atexit@plt+0x1460c> │ │ │ │ - ldr lr, [pc, #172] @ 21974 <__cxa_atexit@plt+0x14634> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r9, [pc, #160] @ 21978 <__cxa_atexit@plt+0x14638> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21958 <__cxa_atexit@plt+0x14618> │ │ │ │ - ldr r2, [pc, #104] @ 21984 <__cxa_atexit@plt+0x14644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 21988 <__cxa_atexit@plt+0x14648> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r5, [pc, #76] @ 2198c <__cxa_atexit@plt+0x1464c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #28] @ 2197c <__cxa_atexit@plt+0x1463c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #24] @ 21980 <__cxa_atexit@plt+0x14640> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r1, #196, 4 @ 0x4000000c │ │ │ │ - @ instruction: 0x03a4eb08 │ │ │ │ - @ instruction: 0x03a4eb14 │ │ │ │ - @ instruction: 0xffffda28 │ │ │ │ - @ instruction: 0x03a4eb58 │ │ │ │ - bicseq sp, r1, #124, 6 @ 0xf0000001 │ │ │ │ - @ instruction: 0x03a4f084 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 219c0 <__cxa_atexit@plt+0x14680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 219b8 <__cxa_atexit@plt+0x14678> │ │ │ │ - b 219d0 <__cxa_atexit@plt+0x14690> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a4f050 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21a80 <__cxa_atexit@plt+0x14740> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21adc <__cxa_atexit@plt+0x1479c> │ │ │ │ - ldr r2, [pc, #264] @ 21afc <__cxa_atexit@plt+0x147bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #260] @ 21b00 <__cxa_atexit@plt+0x147c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #10 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - ldr r9, [pc, #232] @ 21b04 <__cxa_atexit@plt+0x147c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #228] @ 21b08 <__cxa_atexit@plt+0x147c8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r2, ip, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - ldr r2, [pc, #176] @ 21b0c <__cxa_atexit@plt+0x147cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r6, [pc, #168] @ 21b10 <__cxa_atexit@plt+0x147d0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - sub r9, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r8, [pc, #152] @ 21b14 <__cxa_atexit@plt+0x147d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - ldr r3, [pc, #100] @ 21aec <__cxa_atexit@plt+0x147ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 20528 <__cxa_atexit@plt+0x131e8> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 20534 <__cxa_atexit@plt+0x131f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 21abc <__cxa_atexit@plt+0x1477c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21ac4 <__cxa_atexit@plt+0x14784> │ │ │ │ - ldr r3, [pc, #72] @ 21af0 <__cxa_atexit@plt+0x147b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21abc <__cxa_atexit@plt+0x1477c> │ │ │ │ - b 21c00 <__cxa_atexit@plt+0x148c0> │ │ │ │ + beq 20528 <__cxa_atexit@plt+0x131e8> │ │ │ │ + b 2057c <__cxa_atexit@plt+0x1323c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 21af4 <__cxa_atexit@plt+0x147b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #32] @ 21af8 <__cxa_atexit@plt+0x147b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x03a4ef40 │ │ │ │ - @ instruction: 0x03a4ef34 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - bicseq sp, r1, #8, 4 @ 0x80000000 │ │ │ │ - bicseq sp, r1, #168, 4 @ 0x8000000a │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - bicseq sp, r1, #48, 4 │ │ │ │ - @ instruction: 0x03a4e5d4 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21b80 <__cxa_atexit@plt+0x14840> │ │ │ │ - ldr r2, [pc, #80] @ 21b8c <__cxa_atexit@plt+0x1484c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 20570 <__cxa_atexit@plt+0x13230> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [pc, #64] @ 21b90 <__cxa_atexit@plt+0x14850> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ 21b94 <__cxa_atexit@plt+0x14854> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - bicseq sp, r1, #124, 2 │ │ │ │ - bicseq sp, r1, #108, 2 │ │ │ │ - @ instruction: 0x03a4ee6c │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21bcc <__cxa_atexit@plt+0x1488c> │ │ │ │ - ldr r3, [pc, #52] @ 21bec <__cxa_atexit@plt+0x148ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 21be4 <__cxa_atexit@plt+0x148a4> │ │ │ │ - b 21c00 <__cxa_atexit@plt+0x148c0> │ │ │ │ - ldr r7, [pc, #28] @ 21bf0 <__cxa_atexit@plt+0x148b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #20] @ 21bf4 <__cxa_atexit@plt+0x148b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq 20568 <__cxa_atexit@plt+0x13228> │ │ │ │ + b 2057c <__cxa_atexit@plt+0x1323c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a4ee38 │ │ │ │ - @ instruction: 0x03a4ee2c │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21c58 <__cxa_atexit@plt+0x14918> │ │ │ │ + bne 205d4 <__cxa_atexit@plt+0x13294> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 21c90 <__cxa_atexit@plt+0x14950> │ │ │ │ - ldr lr, [pc, #136] @ 21cb0 <__cxa_atexit@plt+0x14970> │ │ │ │ + bcc 2060c <__cxa_atexit@plt+0x132cc> │ │ │ │ + ldr lr, [pc, #136] @ 2062c <__cxa_atexit@plt+0x132ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 21cb4 <__cxa_atexit@plt+0x14974> │ │ │ │ + ldr r0, [pc, #132] @ 20630 <__cxa_atexit@plt+0x132f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 21cb8 <__cxa_atexit@plt+0x14978> │ │ │ │ + ldr lr, [pc, #116] @ 20634 <__cxa_atexit@plt+0x132f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r6, #8 │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ - b 21c84 <__cxa_atexit@plt+0x14944> │ │ │ │ + b 20600 <__cxa_atexit@plt+0x132c0> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 21c98 <__cxa_atexit@plt+0x14958> │ │ │ │ - ldr r7, [pc, #60] @ 21ca8 <__cxa_atexit@plt+0x14968> │ │ │ │ + bcc 20614 <__cxa_atexit@plt+0x132d4> │ │ │ │ + ldr r7, [pc, #60] @ 20624 <__cxa_atexit@plt+0x132e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 21cac <__cxa_atexit@plt+0x1496c> │ │ │ │ + ldr r1, [pc, #52] @ 20628 <__cxa_atexit@plt+0x132e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ - b 21c9c <__cxa_atexit@plt+0x1495c> │ │ │ │ + b 20618 <__cxa_atexit@plt+0x132d8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r1, #92, 30 @ 0x170 │ │ │ │ - bicseq sp, r1, #84 @ 0x54 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - bicseq ip, r1, #152, 30 @ 0x260 │ │ │ │ - bicseq sp, r1, #136 @ 0x88 │ │ │ │ - @ instruction: 0x03a4ed84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq sp, r1, #208, 10 @ 0x34000000 │ │ │ │ + bicseq sp, r1, #32, 12 @ 0x2000000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + bicseq sp, r1, #12, 12 @ 0xc00000 │ │ │ │ + bicseq sp, r1, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2068c <__cxa_atexit@plt+0x1334c> │ │ │ │ + ldr r2, [pc, #60] @ 2069c <__cxa_atexit@plt+0x1335c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 206a0 <__cxa_atexit@plt+0x13360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0x03a4ef74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 21d30 <__cxa_atexit@plt+0x149f0> │ │ │ │ - ldr r2, [pc, #88] @ 21d40 <__cxa_atexit@plt+0x14a00> │ │ │ │ + bcc 206fc <__cxa_atexit@plt+0x133bc> │ │ │ │ + ldr r2, [pc, #60] @ 2070c <__cxa_atexit@plt+0x133cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 21d44 <__cxa_atexit@plt+0x14a04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 21d48 <__cxa_atexit@plt+0x14a08> │ │ │ │ + ldr r1, [pc, #56] @ 20710 <__cxa_atexit@plt+0x133d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #14 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - @ instruction: 0x03a4ed18 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21d8c <__cxa_atexit@plt+0x14a4c> │ │ │ │ - ldr r2, [pc, #44] @ 21da0 <__cxa_atexit@plt+0x14a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #36] @ 21da4 <__cxa_atexit@plt+0x14a64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 21da8 <__cxa_atexit@plt+0x14a68> │ │ │ │ + bhi 20748 <__cxa_atexit@plt+0x13408> │ │ │ │ + ldr r3, [pc, #36] @ 2075c <__cxa_atexit@plt+0x1341c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #32] @ 20760 <__cxa_atexit@plt+0x13420> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r7, [pc, #20] @ 20764 <__cxa_atexit@plt+0x13424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, r1, #208, 28 @ 0xd00 │ │ │ │ - @ instruction: 0x03a4ecec │ │ │ │ - @ instruction: 0x03a4ecbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4f034 │ │ │ │ + @ instruction: 0x03a4f2fc │ │ │ │ + @ instruction: 0x03a4f2cc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 21dd0 <__cxa_atexit@plt+0x14a90> │ │ │ │ + ldr r3, [pc, #12] @ 20788 <__cxa_atexit@plt+0x13448> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4ec94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1659ab8 <__cxa_atexit@plt+0x164c778> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4f290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 21dfc <__cxa_atexit@plt+0x14abc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 21e00 <__cxa_atexit@plt+0x14ac0> │ │ │ │ - add r9, pc, r9 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 207d0 <__cxa_atexit@plt+0x13490> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #252] @ 208b0 <__cxa_atexit@plt+0x13570> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4e2e4 │ │ │ │ - @ instruction: 0x03a4ec54 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 207e0 <__cxa_atexit@plt+0x134a0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 207ec <__cxa_atexit@plt+0x134ac> │ │ │ │ + ldr r7, [pc, #220] @ 208b4 <__cxa_atexit@plt+0x13574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2089c <__cxa_atexit@plt+0x1355c> │ │ │ │ + ldr r7, [pc, #180] @ 208b8 <__cxa_atexit@plt+0x13578> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #17 │ │ │ │ + ldr sl, [pc, #156] @ 208bc <__cxa_atexit@plt+0x1357c> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r3, #37 @ 0x25 │ │ │ │ + sub r9, r3, #51 @ 0x33 │ │ │ │ + ldr r8, [pc, #144] @ 208c0 <__cxa_atexit@plt+0x13580> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + mov lr, r6 │ │ │ │ + str sl, [lr, #32]! │ │ │ │ + str r5, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #124] @ 208c4 <__cxa_atexit@plt+0x13584> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + str r5, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #108] @ 208c8 <__cxa_atexit@plt+0x13588> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r5, [r6, #8] │ │ │ │ + ldr r7, [pc, #92] @ 208cc <__cxa_atexit@plt+0x1358c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #76] @ 208d0 <__cxa_atexit@plt+0x13590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0x03a4f208 │ │ │ │ + @ instruction: 0xfffff160 │ │ │ │ + @ instruction: 0xfffff238 │ │ │ │ + bicseq sp, r1, #104, 6 @ 0xa0000001 │ │ │ │ + @ instruction: 0xfffff8d4 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + bicseq sp, r1, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ + @ instruction: 0x03a4f148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21e2c <__cxa_atexit@plt+0x14aec> │ │ │ │ - ldr r7, [pc, #76] @ 21e70 <__cxa_atexit@plt+0x14b30> │ │ │ │ + bne 208fc <__cxa_atexit@plt+0x135bc> │ │ │ │ + ldr r7, [pc, #196] @ 209b8 <__cxa_atexit@plt+0x13678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 21e60 <__cxa_atexit@plt+0x14b20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ 21e74 <__cxa_atexit@plt+0x14b34> │ │ │ │ + bcc 209a8 <__cxa_atexit@plt+0x13668> │ │ │ │ + ldr r7, [pc, #168] @ 209bc <__cxa_atexit@plt+0x1367c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r8, r3, #17 │ │ │ │ + sub r1, r3, #37 @ 0x25 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - str r7, [r6, #4] │ │ │ │ + sub r9, r3, #51 @ 0x33 │ │ │ │ + ldr lr, [pc, #140] @ 209c0 <__cxa_atexit@plt+0x13680> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r0, lr, #1 │ │ │ │ + ldr sl, [pc, #132] @ 209c4 <__cxa_atexit@plt+0x13684> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r7, [pc, #124] @ 209c8 <__cxa_atexit@plt+0x13688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [lr, #32]! │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #112] @ 209cc <__cxa_atexit@plt+0x1368c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #92] @ 209d0 <__cxa_atexit@plt+0x13690> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ str r2, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r7, [pc, #64] @ 209d4 <__cxa_atexit@plt+0x13694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + bx ip │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4e2e4 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x03a4ec2c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a4f0ec │ │ │ │ + @ instruction: 0xfffff050 │ │ │ │ + bicseq sp, r1, #100, 4 @ 0x40000006 │ │ │ │ + bicseq sp, r1, #212, 4 @ 0x4000000d │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffff0b0 │ │ │ │ + @ instruction: 0x03a4f0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 21ed8 <__cxa_atexit@plt+0x14b98> │ │ │ │ + bhi 20a38 <__cxa_atexit@plt+0x136f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 21ed0 <__cxa_atexit@plt+0x14b90> │ │ │ │ - ldr r3, [pc, #52] @ 21ee0 <__cxa_atexit@plt+0x14ba0> │ │ │ │ + beq 20a30 <__cxa_atexit@plt+0x136f0> │ │ │ │ + ldr r3, [pc, #52] @ 20a40 <__cxa_atexit@plt+0x13700> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 21ee4 <__cxa_atexit@plt+0x14ba4> │ │ │ │ + ldr r8, [pc, #48] @ 20a44 <__cxa_atexit@plt+0x13704> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 21ee8 <__cxa_atexit@plt+0x14ba8> │ │ │ │ + ldr r2, [pc, #44] @ 20a48 <__cxa_atexit@plt+0x13708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4ebd4 │ │ │ │ - bicseq ip, r1, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0x03a4eba8 │ │ │ │ + @ instruction: 0x03a4f048 │ │ │ │ + bicseq sp, r1, #104, 2 │ │ │ │ + @ instruction: 0x03a4f01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 21f64 <__cxa_atexit@plt+0x14c24> │ │ │ │ - ldr r8, [pc, #92] @ 21f70 <__cxa_atexit@plt+0x14c30> │ │ │ │ + bcc 20ac4 <__cxa_atexit@plt+0x13784> │ │ │ │ + ldr r8, [pc, #92] @ 20ad0 <__cxa_atexit@plt+0x13790> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 21f74 <__cxa_atexit@plt+0x14c34> │ │ │ │ + ldr lr, [pc, #88] @ 20ad4 <__cxa_atexit@plt+0x13794> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 21f78 <__cxa_atexit@plt+0x14c38> │ │ │ │ + ldr r0, [pc, #84] @ 20ad8 <__cxa_atexit@plt+0x13798> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 21f7c <__cxa_atexit@plt+0x14c3c> │ │ │ │ + add r1, r0, #2 │ │ │ │ + ldr r0, [pc, #76] @ 20adc <__cxa_atexit@plt+0x1379c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 21f80 <__cxa_atexit@plt+0x14c40> │ │ │ │ + ldr r9, [pc, #68] @ 20ae0 <__cxa_atexit@plt+0x137a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r0, r8, #1 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4eb6c │ │ │ │ - @ instruction: 0x03a4ead8 │ │ │ │ - bicseq ip, r1, #212, 24 @ 0xd400 │ │ │ │ - bicseq ip, r1, #120, 24 @ 0x7800 │ │ │ │ - bicseq ip, r1, #44, 26 @ 0xb00 │ │ │ │ - @ instruction: 0x03a4eb50 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a4efd8 │ │ │ │ + @ instruction: 0x03a4ef3c │ │ │ │ + bicseq sp, r1, #56, 2 │ │ │ │ + bicseq sp, r1, #8, 2 │ │ │ │ + bicseq sp, r1, #112, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 20b04 <__cxa_atexit@plt+0x137c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq sp, r1, #160 @ 0xa0 │ │ │ │ + @ instruction: 0x03a4efb0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 21fa8 <__cxa_atexit@plt+0x14c68> │ │ │ │ + ldr r7, [pc, #12] @ 20b2c <__cxa_atexit@plt+0x137ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4eb44 │ │ │ │ - @ instruction: 0x03a4eb58 │ │ │ │ + @ instruction: 0x03a4efa4 │ │ │ │ + @ instruction: 0x03a4efd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 22004 <__cxa_atexit@plt+0x14cc4> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 20b90 <__cxa_atexit@plt+0x13850> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 21ffc <__cxa_atexit@plt+0x14cbc> │ │ │ │ - ldr r3, [pc, #44] @ 2200c <__cxa_atexit@plt+0x14ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 22010 <__cxa_atexit@plt+0x14cd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 20b88 <__cxa_atexit@plt+0x13848> │ │ │ │ + ldr r7, [pc, #52] @ 20b98 <__cxa_atexit@plt+0x13858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 20b9c <__cxa_atexit@plt+0x1385c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ + ldr r7, [pc, #32] @ 20ba0 <__cxa_atexit@plt+0x13860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4e1a4 │ │ │ │ - bicseq ip, r1, #172, 22 @ 0x2b000 │ │ │ │ - @ instruction: 0x03a4eb30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 22050 <__cxa_atexit@plt+0x14d10> │ │ │ │ - ldr r3, [pc, #36] @ 2205c <__cxa_atexit@plt+0x14d1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 22060 <__cxa_atexit@plt+0x14d20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq ip, r1, #8, 24 @ 0x800 │ │ │ │ - @ instruction: 0x03a4eae0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 22090 <__cxa_atexit@plt+0x14d50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 22094 <__cxa_atexit@plt+0x14d54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq ip, r1, #36, 22 @ 0x9000 │ │ │ │ - @ instruction: 0x03a4eaac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 220c4 <__cxa_atexit@plt+0x14d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 220c8 <__cxa_atexit@plt+0x14d88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq ip, r1, #152, 22 @ 0x26000 │ │ │ │ - @ instruction: 0x03a4ea24 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq sp, r1, #24 │ │ │ │ + bicseq sp, r1, #184 @ 0xb8 │ │ │ │ + @ instruction: 0x03a4ef40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 220f8 <__cxa_atexit@plt+0x14db8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 220fc <__cxa_atexit@plt+0x14dbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq ip, r1, #188, 20 @ 0xbc000 │ │ │ │ - @ instruction: 0x03a4e9f0 │ │ │ │ + ldr r7, [pc, #12] @ 20bc4 <__cxa_atexit@plt+0x13884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4ef34 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 22120 <__cxa_atexit@plt+0x14de0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - @ instruction: 0x03a4e9e4 │ │ │ │ - @ instruction: 0x03a4ea20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22180 <__cxa_atexit@plt+0x14e40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2218c <__cxa_atexit@plt+0x14e4c> │ │ │ │ - ldr r2, [pc, #68] @ 2219c <__cxa_atexit@plt+0x14e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 221a0 <__cxa_atexit@plt+0x14e60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 221a4 <__cxa_atexit@plt+0x14e64> │ │ │ │ + bhi 20ce8 <__cxa_atexit@plt+0x139a8> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r2, r1, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 20c68 <__cxa_atexit@plt+0x13928> │ │ │ │ + ldr r7, [pc, #264] @ 20d14 <__cxa_atexit@plt+0x139d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 20cdc <__cxa_atexit@plt+0x1399c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 20d00 <__cxa_atexit@plt+0x139c0> │ │ │ │ + ldr r7, [pc, #240] @ 20d20 <__cxa_atexit@plt+0x139e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #232] @ 20d24 <__cxa_atexit@plt+0x139e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - cmneq pc, #128, 26 @ 0x2000 │ │ │ │ - bicseq ip, r1, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x03a4e33c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 221e8 <__cxa_atexit@plt+0x14ea8> │ │ │ │ - ldr r2, [pc, #40] @ 221f0 <__cxa_atexit@plt+0x14eb0> │ │ │ │ + ldr r2, [pc, #172] @ 20d1c <__cxa_atexit@plt+0x139dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 221f4 <__cxa_atexit@plt+0x14eb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r2, [r0, #7] │ │ │ │ + str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r2, [r0, #3] │ │ │ │ + str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [r0, #11] │ │ │ │ + str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r1, #19] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [r1, #11] │ │ │ │ + ldr lr, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r1, [r1, #15] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, lr │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4e324 │ │ │ │ - bicseq ip, r1, #196, 18 @ 0x310000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r7, [pc, #40] @ 20d18 <__cxa_atexit@plt+0x139d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x03a4efe0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + bicseq sp, r1, #92 @ 0x5c │ │ │ │ + bicseq sp, r1, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 22258 <__cxa_atexit@plt+0x14f18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 22264 <__cxa_atexit@plt+0x14f24> │ │ │ │ - ldr r1, [pc, #76] @ 22274 <__cxa_atexit@plt+0x14f34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 20d84 <__cxa_atexit@plt+0x13a44> │ │ │ │ + ldr r8, [pc, #68] @ 20d90 <__cxa_atexit@plt+0x13a50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 20d94 <__cxa_atexit@plt+0x13a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 22278 <__cxa_atexit@plt+0x14f38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 2227c <__cxa_atexit@plt+0x14f3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq ip, r1, #64, 30 @ 0x100 │ │ │ │ + bicseq ip, r1, #56, 30 @ 0xe0 │ │ │ │ + @ instruction: 0x03a4ef30 │ │ │ │ + andeq r2, r0, fp, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ + ldr r8, [r3, #36] @ 0x24 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 20de0 <__cxa_atexit@plt+0x13aa0> │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr r3, [r3, #28] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 20e18 <__cxa_atexit@plt+0x13ad8> │ │ │ │ + ldr r1, [pc, #372] @ 20f4c <__cxa_atexit@plt+0x13c0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + b 20e24 <__cxa_atexit@plt+0x13ae4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 20e38 <__cxa_atexit@plt+0x13af8> │ │ │ │ + ldr r7, [pc, #336] @ 20f44 <__cxa_atexit@plt+0x13c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 20e9c <__cxa_atexit@plt+0x13b5c> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + cmp r8, r7 │ │ │ │ + bne 20eac <__cxa_atexit@plt+0x13b6c> │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r1, #112, 18 @ 0x1c0000 │ │ │ │ - bicseq ip, r1, #116, 18 @ 0x1d0000 │ │ │ │ - bicseq ip, r1, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 222bc <__cxa_atexit@plt+0x14f7c> │ │ │ │ - ldr r2, [pc, #40] @ 222c4 <__cxa_atexit@plt+0x14f84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 222c8 <__cxa_atexit@plt+0x14f88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #284] @ 20f3c <__cxa_atexit@plt+0x13bfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r7, [pc, #256] @ 20f40 <__cxa_atexit@plt+0x13c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 20e9c <__cxa_atexit@plt+0x13b5c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 20f04 <__cxa_atexit@plt+0x13bc4> │ │ │ │ + ldr ip, [r5, #48]! @ 0x30 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #212] @ 20f50 <__cxa_atexit@plt+0x13c10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq ip, r1, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 222ec <__cxa_atexit@plt+0x14fac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - bicseq ip, r1, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 22330 <__cxa_atexit@plt+0x14ff0> │ │ │ │ - ldr r3, [pc, #40] @ 22340 <__cxa_atexit@plt+0x15000> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 22344 <__cxa_atexit@plt+0x15004> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #44] @ 0x2c │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 20f1c <__cxa_atexit@plt+0x13bdc> │ │ │ │ + ldr ip, [r5, #48]! @ 0x30 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #112] @ 20f54 <__cxa_atexit@plt+0x13c14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #36] @ 20f48 <__cxa_atexit@plt+0x13c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + bicseq ip, r1, #16, 28 @ 0x100 │ │ │ │ + bicseq ip, r1, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0x03a4ed64 │ │ │ │ + andeq r3, r0, r9, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 20f7c <__cxa_atexit@plt+0x13c3c> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq ip, r1, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r7, [r5, #36]! @ 0x24 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + andeq r2, r0, r9, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2237c <__cxa_atexit@plt+0x1503c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 22380 <__cxa_atexit@plt+0x15040> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 20fb0 <__cxa_atexit@plt+0x13c70> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r1, #160, 16 @ 0xa00000 │ │ │ │ - bicseq ip, r1, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2100c <__cxa_atexit@plt+0x13ccc> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #88] @ 21030 <__cxa_atexit@plt+0x13cf0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #24] @ 2102c <__cxa_atexit@plt+0x13cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq ip, r1, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r8, ror #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 223d8 <__cxa_atexit@plt+0x15098> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 223e4 <__cxa_atexit@plt+0x150a4> │ │ │ │ - ldr r1, [pc, #64] @ 223f4 <__cxa_atexit@plt+0x150b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 223f8 <__cxa_atexit@plt+0x150b8> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 21090 <__cxa_atexit@plt+0x13d50> │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #76] @ 210ac <__cxa_atexit@plt+0x13d6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 210b0 <__cxa_atexit@plt+0x13d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq ip, r1, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r1, r0, r8, ror #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 21104 <__cxa_atexit@plt+0x13dc4> │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #36] @ 21110 <__cxa_atexit@plt+0x13dd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401140 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq ip, r1, #160, 22 @ 0x28000 │ │ │ │ + @ instruction: 0x03a4eb9c │ │ │ │ + andeq r3, r0, r9, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 21138 <__cxa_atexit@plt+0x13df8> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #36]! @ 0x24 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a4eb94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 21184 <__cxa_atexit@plt+0x13e44> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 2118c <__cxa_atexit@plt+0x13e4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc560 <__cxa_atexit@plt+0x3ef220> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bicseq ip, r1, #16, 20 @ 0x10000 │ │ │ │ + @ instruction: 0x03a4eb48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 211cc <__cxa_atexit@plt+0x13e8c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #24] @ 211d4 <__cxa_atexit@plt+0x13e94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc568 <__cxa_atexit@plt+0x3ef228> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - bicseq ip, r1, #220, 14 @ 0x3700000 │ │ │ │ + bicseq ip, r1, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22498 <__cxa_atexit@plt+0x15158> │ │ │ │ - ldr lr, [pc, #156] @ 224b8 <__cxa_atexit@plt+0x15178> │ │ │ │ + bhi 21278 <__cxa_atexit@plt+0x13f38> │ │ │ │ + ldr lr, [pc, #160] @ 21298 <__cxa_atexit@plt+0x13f58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #144] @ 224bc <__cxa_atexit@plt+0x1517c> │ │ │ │ + ldr r1, [pc, #148] @ 2129c <__cxa_atexit@plt+0x13f5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2248c <__cxa_atexit@plt+0x1514c> │ │ │ │ + beq 2126c <__cxa_atexit@plt+0x13f2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 224a4 <__cxa_atexit@plt+0x15164> │ │ │ │ - ldr r3, [pc, #108] @ 224c0 <__cxa_atexit@plt+0x15180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 21284 <__cxa_atexit@plt+0x13f44> │ │ │ │ + ldr r8, [pc, #112] @ 212a0 <__cxa_atexit@plt+0x13f60> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #104] @ 212a4 <__cxa_atexit@plt+0x13f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ + add r1, r1, #2 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 224c4 <__cxa_atexit@plt+0x15184> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r1, #108, 14 @ 0x1b00000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq ip, r1, #96, 16 @ 0x600000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq ip, r1, #128, 18 @ 0x200000 │ │ │ │ + bicseq ip, r1, #92, 20 @ 0x5c000 │ │ │ │ + bicseq ip, r1, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22520 <__cxa_atexit@plt+0x151e0> │ │ │ │ - ldr r2, [pc, #64] @ 2252c <__cxa_atexit@plt+0x151ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 21304 <__cxa_atexit@plt+0x13fc4> │ │ │ │ + ldr r8, [pc, #68] @ 21310 <__cxa_atexit@plt+0x13fd0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 21314 <__cxa_atexit@plt+0x13fd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 22530 <__cxa_atexit@plt+0x151f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - bicseq ip, r1, #200, 14 @ 0x3200000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq ip, r1, #192, 18 @ 0x300000 │ │ │ │ + bicseq ip, r1, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22574 <__cxa_atexit@plt+0x15234> │ │ │ │ - ldr lr, [pc, #44] @ 2257c <__cxa_atexit@plt+0x1523c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 22580 <__cxa_atexit@plt+0x15240> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + ldr r3, [pc, #208] @ 21400 <__cxa_atexit@plt+0x140c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2136c <__cxa_atexit@plt+0x1402c> │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2137c <__cxa_atexit@plt+0x1403c> │ │ │ │ + cmp r8, #1 │ │ │ │ + beq 213a0 <__cxa_atexit@plt+0x14060> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + asr r1, r8, #1 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r7, #8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + cmp fp, r7 │ │ │ │ + bls 21338 <__cxa_atexit@plt+0x13ff8> │ │ │ │ + ldr r7, [pc, #152] @ 2140c <__cxa_atexit@plt+0x140cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #140] @ 21410 <__cxa_atexit@plt+0x140d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #132] @ 21414 <__cxa_atexit@plt+0x140d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #92] @ 21404 <__cxa_atexit@plt+0x140c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 213ec <__cxa_atexit@plt+0x140ac> │ │ │ │ + ldr r3, [pc, #60] @ 21408 <__cxa_atexit@plt+0x140c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 213f8 <__cxa_atexit@plt+0x140b8> │ │ │ │ + b 2145c <__cxa_atexit@plt+0x1411c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq ip, r1, #56, 12 @ 0x3800000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a4e984 │ │ │ │ + bicseq ip, r1, #12, 18 @ 0x30000 │ │ │ │ + bicseq ip, r1, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 21450 <__cxa_atexit@plt+0x14110> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21448 <__cxa_atexit@plt+0x14108> │ │ │ │ + b 2145c <__cxa_atexit@plt+0x1411c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 225e4 <__cxa_atexit@plt+0x152a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 225f8 <__cxa_atexit@plt+0x152b8> │ │ │ │ - ldr r2, [pc, #92] @ 2260c <__cxa_atexit@plt+0x152cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 21488 <__cxa_atexit@plt+0x14148> │ │ │ │ + ldr r3, [pc, #116] @ 214e4 <__cxa_atexit@plt+0x141a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 22610 <__cxa_atexit@plt+0x152d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 22608 <__cxa_atexit@plt+0x152c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r1, #140, 12 @ 0x8c00000 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r1, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 214d0 <__cxa_atexit@plt+0x14190> │ │ │ │ + b 214f8 <__cxa_atexit@plt+0x141b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22658 <__cxa_atexit@plt+0x15318> │ │ │ │ - ldr r2, [pc, #44] @ 22668 <__cxa_atexit@plt+0x15328> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 214d8 <__cxa_atexit@plt+0x14198> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #64] @ 214e8 <__cxa_atexit@plt+0x141a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r3, [pc, #40] @ 214ec <__cxa_atexit@plt+0x141ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 226c0 <__cxa_atexit@plt+0x15380> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 226cc <__cxa_atexit@plt+0x1538c> │ │ │ │ - ldr r2, [pc, #64] @ 226dc <__cxa_atexit@plt+0x1539c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [pc, #48] @ 226e0 <__cxa_atexit@plt+0x153a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, r1, #252, 8 @ 0xfc000000 │ │ │ │ - bicseq ip, r1, #40, 12 @ 0x2800000 │ │ │ │ - @ instruction: 0x03a4e44c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22730 <__cxa_atexit@plt+0x153f0> │ │ │ │ - ldr r3, [pc, #48] @ 22738 <__cxa_atexit@plt+0x153f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a4e3f8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 227d8 <__cxa_atexit@plt+0x15498> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + bicseq ip, r1, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 21580 <__cxa_atexit@plt+0x14240> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 227bc <__cxa_atexit@plt+0x1547c> │ │ │ │ - ldr r2, [pc, #120] @ 227dc <__cxa_atexit@plt+0x1549c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-8]! │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 227c4 <__cxa_atexit@plt+0x15484> │ │ │ │ - ldr r1, [pc, #72] @ 227e4 <__cxa_atexit@plt+0x154a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r1, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #60] @ 227e8 <__cxa_atexit@plt+0x154a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 227e0 <__cxa_atexit@plt+0x154a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x03a4dc9c │ │ │ │ - @ instruction: 0xffffcba8 │ │ │ │ - bicseq ip, r1, #16, 10 @ 0x4000000 │ │ │ │ - @ instruction: 0x03a4e348 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2286c <__cxa_atexit@plt+0x1552c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + beq 2156c <__cxa_atexit@plt+0x1422c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22858 <__cxa_atexit@plt+0x15518> │ │ │ │ - ldr r1, [pc, #60] @ 22870 <__cxa_atexit@plt+0x15530> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r1, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #44] @ 22874 <__cxa_atexit@plt+0x15534> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r7, [pc, #24] @ 22878 <__cxa_atexit@plt+0x15538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffcb10 │ │ │ │ - bicseq ip, r1, #116, 8 @ 0x74000000 │ │ │ │ - @ instruction: 0x03a4dc08 │ │ │ │ - @ instruction: 0x03a4e2a8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 228ac <__cxa_atexit@plt+0x1556c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r2, [pc, #96] @ 21584 <__cxa_atexit@plt+0x14244> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 228a4 <__cxa_atexit@plt+0x15564> │ │ │ │ - b 228bc <__cxa_atexit@plt+0x1557c> │ │ │ │ + beq 21574 <__cxa_atexit@plt+0x14234> │ │ │ │ + ldr r3, [pc, #60] @ 21588 <__cxa_atexit@plt+0x14248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a4e274 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 22934 <__cxa_atexit@plt+0x155f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2299c <__cxa_atexit@plt+0x1565c> │ │ │ │ - ldr lr, [pc, #220] @ 229bc <__cxa_atexit@plt+0x1567c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #216] @ 229c0 <__cxa_atexit@plt+0x15680> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r9, [pc, #192] @ 229c4 <__cxa_atexit@plt+0x15684> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #188] @ 229c8 <__cxa_atexit@plt+0x15688> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r0, r2, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r6, [pc, #168] @ 229cc <__cxa_atexit@plt+0x1568c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - sub r9, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - ldr r2, [pc, #112] @ 229ac <__cxa_atexit@plt+0x1566c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #92] @ 21604 <__cxa_atexit@plt+0x142c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 22978 <__cxa_atexit@plt+0x15638> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 22984 <__cxa_atexit@plt+0x15644> │ │ │ │ - ldr r5, [pc, #80] @ 229b0 <__cxa_atexit@plt+0x15670> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22978 <__cxa_atexit@plt+0x15638> │ │ │ │ - mov r5, r3 │ │ │ │ - b 22ab8 <__cxa_atexit@plt+0x15778> │ │ │ │ + beq 215f8 <__cxa_atexit@plt+0x142b8> │ │ │ │ + ldr r3, [pc, #60] @ 21608 <__cxa_atexit@plt+0x142c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 229b4 <__cxa_atexit@plt+0x15674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #32] @ 229b8 <__cxa_atexit@plt+0x15678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x03a4e190 │ │ │ │ - @ instruction: 0x03a4e184 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0x03a4d744 │ │ │ │ - bicseq ip, r1, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 21648 <__cxa_atexit@plt+0x14308> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #24 │ │ │ │ + mvn r1, r7 │ │ │ │ + tst r1, #3 │ │ │ │ + bne 216cc <__cxa_atexit@plt+0x1438c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22a38 <__cxa_atexit@plt+0x156f8> │ │ │ │ - ldr r2, [pc, #80] @ 22a44 <__cxa_atexit@plt+0x15704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #64] @ 22a48 <__cxa_atexit@plt+0x15708> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ 22a4c <__cxa_atexit@plt+0x1570c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 21720 <__cxa_atexit@plt+0x143e0> │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #160] @ 2172c <__cxa_atexit@plt+0x143ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r7, [pc, #152] @ 21730 <__cxa_atexit@plt+0x143f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + ldr r0, [pc, #124] @ 21734 <__cxa_atexit@plt+0x143f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 21720 <__cxa_atexit@plt+0x143e0> │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [pc, #88] @ 21738 <__cxa_atexit@plt+0x143f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r7, [pc, #80] @ 2173c <__cxa_atexit@plt+0x143fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + ldr r0, [pc, #52] @ 21740 <__cxa_atexit@plt+0x14400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - bicseq ip, r1, #196, 4 @ 0x4000000c │ │ │ │ - bicseq ip, r1, #180, 4 @ 0x4000000b │ │ │ │ - @ instruction: 0x03a4e0c4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq ip, r1, #4, 12 @ 0x400000 │ │ │ │ + bicseq ip, r1, #244, 10 @ 0x3d000000 │ │ │ │ + bicseq ip, r1, #224, 8 @ 0xe0000000 │ │ │ │ + bicseq ip, r1, #176, 10 @ 0x2c000000 │ │ │ │ + bicseq ip, r1, #160, 10 @ 0x28000000 │ │ │ │ + bicseq ip, r1, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0x03a4e5ac │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 22a84 <__cxa_atexit@plt+0x15744> │ │ │ │ - ldr r3, [pc, #52] @ 22aa4 <__cxa_atexit@plt+0x15764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22a9c <__cxa_atexit@plt+0x1575c> │ │ │ │ - b 22ab8 <__cxa_atexit@plt+0x15778> │ │ │ │ - ldr r7, [pc, #28] @ 22aa8 <__cxa_atexit@plt+0x15768> │ │ │ │ + bne 217b4 <__cxa_atexit@plt+0x14474> │ │ │ │ + ldr r2, [pc, #112] @ 217d4 <__cxa_atexit@plt+0x14494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 217bc <__cxa_atexit@plt+0x1447c> │ │ │ │ + ldr r7, [pc, #72] @ 217d8 <__cxa_atexit@plt+0x14498> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ 22aac <__cxa_atexit@plt+0x1576c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 217cc <__cxa_atexit@plt+0x1448c> │ │ │ │ + b 2182c <__cxa_atexit@plt+0x144ec> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a4e090 │ │ │ │ - @ instruction: 0x03a4e084 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x03a4e514 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 2181c <__cxa_atexit@plt+0x144dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21814 <__cxa_atexit@plt+0x144d4> │ │ │ │ + b 2182c <__cxa_atexit@plt+0x144ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a4e4d0 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 22b10 <__cxa_atexit@plt+0x157d0> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22b48 <__cxa_atexit@plt+0x15808> │ │ │ │ - ldr lr, [pc, #136] @ 22b68 <__cxa_atexit@plt+0x15828> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 22b6c <__cxa_atexit@plt+0x1582c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 22b70 <__cxa_atexit@plt+0x15830> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 22b3c <__cxa_atexit@plt+0x157fc> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22b50 <__cxa_atexit@plt+0x15810> │ │ │ │ - ldr r7, [pc, #60] @ 22b60 <__cxa_atexit@plt+0x15820> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 22b64 <__cxa_atexit@plt+0x15824> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 22b54 <__cxa_atexit@plt+0x15814> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r1, #164 @ 0xa4 │ │ │ │ - bicseq ip, r1, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - bicseq ip, r1, #224 @ 0xe0 │ │ │ │ - bicseq ip, r1, #208, 2 @ 0x34 │ │ │ │ - @ instruction: 0x03a4dfdc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + bne 2185c <__cxa_atexit@plt+0x1451c> │ │ │ │ + ldr r2, [pc, #136] @ 218c8 <__cxa_atexit@plt+0x14588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 218b0 <__cxa_atexit@plt+0x14570> │ │ │ │ + mov r7, r3 │ │ │ │ + b 218e0 <__cxa_atexit@plt+0x145a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22be8 <__cxa_atexit@plt+0x158a8> │ │ │ │ - ldr r2, [pc, #88] @ 22bf8 <__cxa_atexit@plt+0x158b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 22bfc <__cxa_atexit@plt+0x158bc> │ │ │ │ + bcc 218bc <__cxa_atexit@plt+0x1457c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #80] @ 218cc <__cxa_atexit@plt+0x1458c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 22c00 <__cxa_atexit@plt+0x158c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #14 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + ldr r3, [pc, #40] @ 218d0 <__cxa_atexit@plt+0x14590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffff600 │ │ │ │ - @ instruction: 0x03a4df70 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22c44 <__cxa_atexit@plt+0x15904> │ │ │ │ - ldr r2, [pc, #44] @ 22c58 <__cxa_atexit@plt+0x15918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #36] @ 22c5c <__cxa_atexit@plt+0x1591c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 22c60 <__cxa_atexit@plt+0x15920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, r1, #24 │ │ │ │ - @ instruction: 0x03a4df44 │ │ │ │ - @ instruction: 0x03a4df14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + bicseq ip, r1, #240, 4 │ │ │ │ + @ instruction: 0x03a4e41c │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 22c88 <__cxa_atexit@plt+0x15948> │ │ │ │ + ldr r3, [pc, #128] @ 21968 <__cxa_atexit@plt+0x14628> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4deec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 22cb4 <__cxa_atexit@plt+0x15974> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21954 <__cxa_atexit@plt+0x14614> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r2, [pc, #96] @ 2196c <__cxa_atexit@plt+0x1462c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2195c <__cxa_atexit@plt+0x1461c> │ │ │ │ + ldr r3, [pc, #60] @ 21970 <__cxa_atexit@plt+0x14630> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 22cb8 <__cxa_atexit@plt+0x15978> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4d42c │ │ │ │ - @ instruction: 0x03a4deac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 22ce4 <__cxa_atexit@plt+0x159a4> │ │ │ │ - ldr r7, [pc, #76] @ 22d28 <__cxa_atexit@plt+0x159e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 22d18 <__cxa_atexit@plt+0x159d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ 22d2c <__cxa_atexit@plt+0x159ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4d42c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x03a4de84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 22d90 <__cxa_atexit@plt+0x15a50> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 22d88 <__cxa_atexit@plt+0x15a48> │ │ │ │ - ldr r3, [pc, #52] @ 22d98 <__cxa_atexit@plt+0x15a58> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0x03a4e37c │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #92] @ 219f0 <__cxa_atexit@plt+0x146b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 219e4 <__cxa_atexit@plt+0x146a4> │ │ │ │ + ldr r3, [pc, #60] @ 219f4 <__cxa_atexit@plt+0x146b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 22d9c <__cxa_atexit@plt+0x15a5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 22da0 <__cxa_atexit@plt+0x15a60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a4e2f8 │ │ │ │ + andeq r1, r0, r8, lsr #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 21a38 <__cxa_atexit@plt+0x146f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4e2b4 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 21a70 <__cxa_atexit@plt+0x14730> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [pc, #44] @ 21a90 <__cxa_atexit@plt+0x14750> │ │ │ │ + add r2, pc, r2 │ │ │ │ + asr r8, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 21324 <__cxa_atexit@plt+0x13fe4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r3, [pc, #16] @ 21a8c <__cxa_atexit@plt+0x1474c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4de2c │ │ │ │ - bicseq fp, r1, #32, 28 @ 0x200 │ │ │ │ - @ instruction: 0x03a4de00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bicseq ip, r1, #28, 2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4e244 │ │ │ │ + andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 22e1c <__cxa_atexit@plt+0x15adc> │ │ │ │ - ldr r8, [pc, #92] @ 22e28 <__cxa_atexit@plt+0x15ae8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 22e2c <__cxa_atexit@plt+0x15aec> │ │ │ │ + bcc 21ae8 <__cxa_atexit@plt+0x147a8> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [pc, #52] @ 21af4 <__cxa_atexit@plt+0x147b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 22e30 <__cxa_atexit@plt+0x15af0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 22e34 <__cxa_atexit@plt+0x15af4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 22e38 <__cxa_atexit@plt+0x15af8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4ddc4 │ │ │ │ - @ instruction: 0x03a4dd1c │ │ │ │ - bicseq fp, r1, #28, 28 @ 0x1c0 │ │ │ │ - bicseq fp, r1, #192, 26 @ 0x3000 │ │ │ │ - bicseq fp, r1, #116, 28 @ 0x740 │ │ │ │ - @ instruction: 0x03a4dda8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0x03a4e1cc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 22e60 <__cxa_atexit@plt+0x15b20> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 21b24 <__cxa_atexit@plt+0x147e4> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 21b38 <__cxa_atexit@plt+0x147f8> │ │ │ │ + ldr r7, [pc, #8] @ 21b34 <__cxa_atexit@plt+0x147f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4dd9c │ │ │ │ - @ instruction: 0x03a4d680 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22ea4 <__cxa_atexit@plt+0x15b64> │ │ │ │ - ldr r2, [pc, #40] @ 22eac <__cxa_atexit@plt+0x15b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 22eb0 <__cxa_atexit@plt+0x15b70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a4e1dc │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ 21ba4 <__cxa_atexit@plt+0x14864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 21b88 <__cxa_atexit@plt+0x14848> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21b94 <__cxa_atexit@plt+0x14854> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ 21ba8 <__cxa_atexit@plt+0x14868> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21b9c <__cxa_atexit@plt+0x1485c> │ │ │ │ + b 21c14 <__cxa_atexit@plt+0x148d4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4d668 │ │ │ │ - bicseq fp, r1, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22ee8 <__cxa_atexit@plt+0x15ba8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 22ef0 <__cxa_atexit@plt+0x15bb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 22f00 <__cxa_atexit@plt+0x15bc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r1, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a4e11c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 22fa0 <__cxa_atexit@plt+0x15c60> │ │ │ │ - ldr r3, [pc, #172] @ 22fc0 <__cxa_atexit@plt+0x15c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 22f80 <__cxa_atexit@plt+0x15c40> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 22f90 <__cxa_atexit@plt+0x15c50> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 22fa8 <__cxa_atexit@plt+0x15c68> │ │ │ │ - ldr lr, [pc, #124] @ 22fc4 <__cxa_atexit@plt+0x15c84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 22fc8 <__cxa_atexit@plt+0x15c88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21bf4 <__cxa_atexit@plt+0x148b4> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ 21c04 <__cxa_atexit@plt+0x148c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21bfc <__cxa_atexit@plt+0x148bc> │ │ │ │ + b 21c14 <__cxa_atexit@plt+0x148d4> │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - bicseq fp, r1, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4e0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23034 <__cxa_atexit@plt+0x15cf4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 23048 <__cxa_atexit@plt+0x15d08> │ │ │ │ - ldr r2, [pc, #96] @ 23058 <__cxa_atexit@plt+0x15d18> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ 21c98 <__cxa_atexit@plt+0x14958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 21c80 <__cxa_atexit@plt+0x14940> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ 21c9c <__cxa_atexit@plt+0x1495c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21c8c <__cxa_atexit@plt+0x1494c> │ │ │ │ + ldr r2, [pc, #64] @ 21ca0 <__cxa_atexit@plt+0x14960> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 2305c <__cxa_atexit@plt+0x15d1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq fp, r1, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 230bc <__cxa_atexit@plt+0x15d7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 230c8 <__cxa_atexit@plt+0x15d88> │ │ │ │ - ldr r1, [pc, #72] @ 230d8 <__cxa_atexit@plt+0x15d98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 230dc <__cxa_atexit@plt+0x15d9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 230e0 <__cxa_atexit@plt+0x15da0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 22f00 <__cxa_atexit@plt+0x15bc0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - bicseq fp, r1, #0, 22 │ │ │ │ - bicseq fp, r1, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x03a4e024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23118 <__cxa_atexit@plt+0x15dd8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 23120 <__cxa_atexit@plt+0x15de0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ 21d14 <__cxa_atexit@plt+0x149d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21d08 <__cxa_atexit@plt+0x149c8> │ │ │ │ + ldr r3, [pc, #56] @ 21d18 <__cxa_atexit@plt+0x149d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 23130 <__cxa_atexit@plt+0x15df0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r1, #144, 20 @ 0x90000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 231d0 <__cxa_atexit@plt+0x15e90> │ │ │ │ - ldr r3, [pc, #172] @ 231f0 <__cxa_atexit@plt+0x15eb0> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x03a4dfac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 21d58 <__cxa_atexit@plt+0x14a18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 231b0 <__cxa_atexit@plt+0x15e70> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 231c0 <__cxa_atexit@plt+0x15e80> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 231d8 <__cxa_atexit@plt+0x15e98> │ │ │ │ - ldr lr, [pc, #124] @ 231f4 <__cxa_atexit@plt+0x15eb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 231f8 <__cxa_atexit@plt+0x15eb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4df6c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 21b38 <__cxa_atexit@plt+0x147f8> │ │ │ │ + @ instruction: 0x03a4df4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 21da4 <__cxa_atexit@plt+0x14a64> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 21db8 <__cxa_atexit@plt+0x14a78> │ │ │ │ + ldr r7, [pc, #8] @ 21db4 <__cxa_atexit@plt+0x14a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0x03a4df64 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ 21e24 <__cxa_atexit@plt+0x14ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 21e08 <__cxa_atexit@plt+0x14ac8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21e14 <__cxa_atexit@plt+0x14ad4> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ 21e28 <__cxa_atexit@plt+0x14ae8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21e1c <__cxa_atexit@plt+0x14adc> │ │ │ │ + b 21e94 <__cxa_atexit@plt+0x14b54> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - bicseq fp, r1, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23264 <__cxa_atexit@plt+0x15f24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 23278 <__cxa_atexit@plt+0x15f38> │ │ │ │ - ldr r2, [pc, #96] @ 23288 <__cxa_atexit@plt+0x15f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 2328c <__cxa_atexit@plt+0x15f4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a4de9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21e74 <__cxa_atexit@plt+0x14b34> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ 21e84 <__cxa_atexit@plt+0x14b44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21e7c <__cxa_atexit@plt+0x14b3c> │ │ │ │ + b 21e94 <__cxa_atexit@plt+0x14b54> │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq fp, r1, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4de40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23308 <__cxa_atexit@plt+0x15fc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 23310 <__cxa_atexit@plt+0x15fd0> │ │ │ │ - ldr lr, [pc, #96] @ 23324 <__cxa_atexit@plt+0x15fe4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 23328 <__cxa_atexit@plt+0x15fe8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [pc, #84] @ 2332c <__cxa_atexit@plt+0x15fec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 23330 <__cxa_atexit@plt+0x15ff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 23130 <__cxa_atexit@plt+0x15df0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 23318 <__cxa_atexit@plt+0x15fd8> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq fp, r1, #204, 16 @ 0xcc0000 │ │ │ │ - bicseq fp, r1, #208, 16 @ 0xd00000 │ │ │ │ - bicseq fp, r1, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2342c <__cxa_atexit@plt+0x160ec> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 23388 <__cxa_atexit@plt+0x16048> │ │ │ │ - ldr r1, [pc, #240] @ 23450 <__cxa_atexit@plt+0x16110> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ 21f18 <__cxa_atexit@plt+0x14bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r2, #3 │ │ │ │ - beq 233e0 <__cxa_atexit@plt+0x160a0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 23464 <__cxa_atexit@plt+0x16124> │ │ │ │ - ldr r3, [pc, #180] @ 23444 <__cxa_atexit@plt+0x16104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + beq 21f00 <__cxa_atexit@plt+0x14bc0> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ 21f1c <__cxa_atexit@plt+0x14bdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 233f0 <__cxa_atexit@plt+0x160b0> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23434 <__cxa_atexit@plt+0x160f4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 23400 <__cxa_atexit@plt+0x160c0> │ │ │ │ - ldr r5, [pc, #136] @ 23448 <__cxa_atexit@plt+0x16108> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23420 <__cxa_atexit@plt+0x160e0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ + beq 21f0c <__cxa_atexit@plt+0x14bcc> │ │ │ │ + ldr r2, [pc, #64] @ 21f20 <__cxa_atexit@plt+0x14be0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 23454 <__cxa_atexit@plt+0x16114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #68] @ 23458 <__cxa_atexit@plt+0x16118> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2344c <__cxa_atexit@plt+0x1610c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - @ instruction: 0xffffce74 │ │ │ │ - @ instruction: 0x03a4d4e0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - bicseq fp, r1, #192, 14 @ 0x3000000 │ │ │ │ - bicseq fp, r1, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x03a4dda4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 234a4 <__cxa_atexit@plt+0x16164> │ │ │ │ - ldr r3, [pc, #100] @ 234e4 <__cxa_atexit@plt+0x161a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 234d0 <__cxa_atexit@plt+0x16190> │ │ │ │ - ldr r3, [pc, #80] @ 234e8 <__cxa_atexit@plt+0x161a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - ldr r7, [pc, #48] @ 234dc <__cxa_atexit@plt+0x1619c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 234d0 <__cxa_atexit@plt+0x16190> │ │ │ │ - ldr r2, [pc, #32] @ 234e0 <__cxa_atexit@plt+0x161a0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ 21f94 <__cxa_atexit@plt+0x14c54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 2350c <__cxa_atexit@plt+0x161cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23550 <__cxa_atexit@plt+0x16210> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 23568 <__cxa_atexit@plt+0x16228> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2356c <__cxa_atexit@plt+0x1622c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21f88 <__cxa_atexit@plt+0x14c48> │ │ │ │ + ldr r3, [pc, #56] @ 21f98 <__cxa_atexit@plt+0x14c58> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #12] @ 23590 <__cxa_atexit@plt+0x16250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 235cc <__cxa_atexit@plt+0x1628c> │ │ │ │ - ldr r2, [pc, #44] @ 235e4 <__cxa_atexit@plt+0x162a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 235e8 <__cxa_atexit@plt+0x162a8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x03a4dd2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 21fd8 <__cxa_atexit@plt+0x14c98> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23668 <__cxa_atexit@plt+0x16328> │ │ │ │ - and r7, r8, #3 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4dcec │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 21db8 <__cxa_atexit@plt+0x14a78> │ │ │ │ + @ instruction: 0x03a4dd14 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2205c <__cxa_atexit@plt+0x14d1c> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 2363c <__cxa_atexit@plt+0x162fc> │ │ │ │ - ldr r2, [pc, #92] @ 2367c <__cxa_atexit@plt+0x1633c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ + bne 22048 <__cxa_atexit@plt+0x14d08> │ │ │ │ + ldr r3, [pc, #64] @ 2206c <__cxa_atexit@plt+0x14d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #2] │ │ │ │ + ldr r2, [sl, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 23660 <__cxa_atexit@plt+0x16320> │ │ │ │ - b 20238 <__cxa_atexit@plt+0x12ef8> │ │ │ │ - ldr r7, [pc, #64] @ 23684 <__cxa_atexit@plt+0x16344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #56] @ 23688 <__cxa_atexit@plt+0x16348> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + beq 22054 <__cxa_atexit@plt+0x14d14> │ │ │ │ + b 22080 <__cxa_atexit@plt+0x14d40> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 23680 <__cxa_atexit@plt+0x16340> │ │ │ │ + ldr r7, [pc, #12] @ 22070 <__cxa_atexit@plt+0x14d30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffcc14 │ │ │ │ - @ instruction: 0x03a4d2ac │ │ │ │ - bicseq fp, r1, #132, 10 @ 0x21000000 │ │ │ │ - bicseq fp, r1, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 236b8 <__cxa_atexit@plt+0x16378> │ │ │ │ - ldr r3, [pc, #20] @ 236c0 <__cxa_atexit@plt+0x16380> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a4dcc8 │ │ │ │ + @ instruction: 0x03a4dc9c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #112] @ 22100 <__cxa_atexit@plt+0x14dc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 220d4 <__cxa_atexit@plt+0x14d94> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 220e0 <__cxa_atexit@plt+0x14da0> │ │ │ │ + ldr r2, [pc, #76] @ 22104 <__cxa_atexit@plt+0x14dc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 220f4 <__cxa_atexit@plt+0x14db4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 2216c <__cxa_atexit@plt+0x14e2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3fc560 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a4dc08 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22140 <__cxa_atexit@plt+0x14e00> │ │ │ │ + ldr r3, [pc, #52] @ 2215c <__cxa_atexit@plt+0x14e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22154 <__cxa_atexit@plt+0x14e14> │ │ │ │ + b 2216c <__cxa_atexit@plt+0x14e2c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc560 <__cxa_atexit@plt+0x3ef220> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #140] @ 23764 <__cxa_atexit@plt+0x16424> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4dbb0 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 221f4 <__cxa_atexit@plt+0x14eb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2373c <__cxa_atexit@plt+0x163fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23758 <__cxa_atexit@plt+0x16418> │ │ │ │ - ldr r2, [pc, #108] @ 23768 <__cxa_atexit@plt+0x16428> │ │ │ │ + beq 221e0 <__cxa_atexit@plt+0x14ea0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r2, [pc, #96] @ 221f8 <__cxa_atexit@plt+0x14eb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 2376c <__cxa_atexit@plt+0x1642c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 23748 <__cxa_atexit@plt+0x16408> │ │ │ │ - ldr r3, [pc, #60] @ 23770 <__cxa_atexit@plt+0x16430> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 221e8 <__cxa_atexit@plt+0x14ea8> │ │ │ │ + ldr r3, [pc, #60] @ 221fc <__cxa_atexit@plt+0x14ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffc40 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 237e8 <__cxa_atexit@plt+0x164a8> │ │ │ │ - ldr r2, [pc, #92] @ 237f4 <__cxa_atexit@plt+0x164b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 237f8 <__cxa_atexit@plt+0x164b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 237d8 <__cxa_atexit@plt+0x16498> │ │ │ │ - ldr r3, [pc, #48] @ 237fc <__cxa_atexit@plt+0x164bc> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0x03a4db10 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #92] @ 2227c <__cxa_atexit@plt+0x14f3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22270 <__cxa_atexit@plt+0x14f30> │ │ │ │ + ldr r3, [pc, #60] @ 22280 <__cxa_atexit@plt+0x14f40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 23820 <__cxa_atexit@plt+0x164e0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a4da8c │ │ │ │ + andeq r0, r0, r8, lsr #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 222c4 <__cxa_atexit@plt+0x14f84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 23340 <__cxa_atexit@plt+0x16000> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23858 <__cxa_atexit@plt+0x16518> │ │ │ │ - ldr r2, [pc, #40] @ 23870 <__cxa_atexit@plt+0x16530> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 23874 <__cxa_atexit@plt+0x16534> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4da48 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 222f8 <__cxa_atexit@plt+0x14fb8> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r3, [pc, #72] @ 22334 <__cxa_atexit@plt+0x14ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq fp, r1, #132, 8 @ 0x84000000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a4cc68 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 238c8 <__cxa_atexit@plt+0x16588> │ │ │ │ - ldr r3, [pc, #60] @ 238e0 <__cxa_atexit@plt+0x165a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 238e4 <__cxa_atexit@plt+0x165a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 238e8 <__cxa_atexit@plt+0x165a8> │ │ │ │ + b 21324 <__cxa_atexit@plt+0x13fe4> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2231c <__cxa_atexit@plt+0x14fdc> │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 21db8 <__cxa_atexit@plt+0x14a78> │ │ │ │ + ldr r7, [pc, #12] @ 22330 <__cxa_atexit@plt+0x14ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff5c8 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x03a4d338 │ │ │ │ - @ instruction: 0x03a4d340 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2394c <__cxa_atexit@plt+0x1660c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 23944 <__cxa_atexit@plt+0x16604> │ │ │ │ - ldr r3, [pc, #52] @ 23954 <__cxa_atexit@plt+0x16614> │ │ │ │ + @ instruction: 0x03a4d9ec │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a4d9d8 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + ldr r8, [r2, #4] │ │ │ │ + ldr sl, [r2, #12] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 22384 <__cxa_atexit@plt+0x15044> │ │ │ │ + ldr r1, [pc, #52] @ 223a4 <__cxa_atexit@plt+0x15064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + b 22394 <__cxa_atexit@plt+0x15054> │ │ │ │ + ldr r3, [pc, #20] @ 223a0 <__cxa_atexit@plt+0x15060> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 23958 <__cxa_atexit@plt+0x16618> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 2395c <__cxa_atexit@plt+0x1661c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4d2e8 │ │ │ │ - bicseq fp, r1, #100, 4 @ 0x40000006 │ │ │ │ - @ instruction: 0x03a4d2bc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc568 <__cxa_atexit@plt+0x3ef228> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4d958 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 239d8 <__cxa_atexit@plt+0x16698> │ │ │ │ - ldr r8, [pc, #92] @ 239e4 <__cxa_atexit@plt+0x166a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 239e8 <__cxa_atexit@plt+0x166a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 239ec <__cxa_atexit@plt+0x166ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 239f0 <__cxa_atexit@plt+0x166b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 239f4 <__cxa_atexit@plt+0x166b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4d280 │ │ │ │ - @ instruction: 0x03a4d270 │ │ │ │ - bicseq fp, r1, #96, 4 │ │ │ │ - bicseq fp, r1, #4, 4 @ 0x40000000 │ │ │ │ - bicseq fp, r1, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x03a4d264 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 23a1c <__cxa_atexit@plt+0x166dc> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 223d4 <__cxa_atexit@plt+0x15094> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 21b38 <__cxa_atexit@plt+0x147f8> │ │ │ │ + ldr r7, [pc, #12] @ 223e8 <__cxa_atexit@plt+0x150a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4d92c │ │ │ │ + @ instruction: 0x03a4d924 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22438 <__cxa_atexit@plt+0x150f8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 2244c <__cxa_atexit@plt+0x1510c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22444 <__cxa_atexit@plt+0x15104> │ │ │ │ + b 22080 <__cxa_atexit@plt+0x14d40> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4d258 │ │ │ │ - @ instruction: 0x03a4d258 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 23a78 <__cxa_atexit@plt+0x16738> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 23a70 <__cxa_atexit@plt+0x16730> │ │ │ │ - ldr r3, [pc, #44] @ 23a80 <__cxa_atexit@plt+0x16740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 23a84 <__cxa_atexit@plt+0x16744> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + @ instruction: 0x03a4d874 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2247c <__cxa_atexit@plt+0x1513c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 22490 <__cxa_atexit@plt+0x15150> │ │ │ │ + ldr r7, [pc, #8] @ 2248c <__cxa_atexit@plt+0x1514c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4cd4c │ │ │ │ - bicseq fp, r1, #56, 2 │ │ │ │ - @ instruction: 0x03a4d210 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23b24 <__cxa_atexit@plt+0x167e4> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #140] @ 23b40 <__cxa_atexit@plt+0x16800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 23b30 <__cxa_atexit@plt+0x167f0> │ │ │ │ - ldr r2, [pc, #120] @ 23b44 <__cxa_atexit@plt+0x16804> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 23b08 <__cxa_atexit@plt+0x167c8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 23b14 <__cxa_atexit@plt+0x167d4> │ │ │ │ - ldr r7, [pc, #84] @ 23b48 <__cxa_atexit@plt+0x16808> │ │ │ │ + @ instruction: 0x03a4d8b0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #96] @ 224fc <__cxa_atexit@plt+0x151bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r8, [pc, #76] @ 23b4c <__cxa_atexit@plt+0x1680c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r9 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 224e0 <__cxa_atexit@plt+0x151a0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 224ec <__cxa_atexit@plt+0x151ac> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #56] @ 22500 <__cxa_atexit@plt+0x151c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 224f4 <__cxa_atexit@plt+0x151b4> │ │ │ │ + b 2256c <__cxa_atexit@plt+0x1522c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r1, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - bicseq fp, r1, #220, 2 @ 0x37 │ │ │ │ - @ instruction: 0x03a4d144 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a4d7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23bd8 <__cxa_atexit@plt+0x16898> │ │ │ │ - ldr r2, [pc, #108] @ 23be4 <__cxa_atexit@plt+0x168a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 23bbc <__cxa_atexit@plt+0x1687c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 23bcc <__cxa_atexit@plt+0x1688c> │ │ │ │ - ldr r7, [pc, #68] @ 23be8 <__cxa_atexit@plt+0x168a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r8, [pc, #60] @ 23bec <__cxa_atexit@plt+0x168ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + bne 2254c <__cxa_atexit@plt+0x1520c> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #40] @ 2255c <__cxa_atexit@plt+0x1521c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22554 <__cxa_atexit@plt+0x15214> │ │ │ │ + b 2256c <__cxa_atexit@plt+0x1522c> │ │ │ │ + add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4d768 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #120] @ 225f0 <__cxa_atexit@plt+0x152b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 225d8 <__cxa_atexit@plt+0x15298> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [pc, #88] @ 225f4 <__cxa_atexit@plt+0x152b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 225e4 <__cxa_atexit@plt+0x152a4> │ │ │ │ + ldr r2, [pc, #64] @ 225f8 <__cxa_atexit@plt+0x152b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq fp, r1, #44, 2 │ │ │ │ - @ instruction: 0x03a4d0a8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x03a4d6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23c24 <__cxa_atexit@plt+0x168e4> │ │ │ │ - ldr r3, [pc, #40] @ 23c38 <__cxa_atexit@plt+0x168f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #80] @ 2266c <__cxa_atexit@plt+0x1532c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #32] @ 23c3c <__cxa_atexit@plt+0x168fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22660 <__cxa_atexit@plt+0x15320> │ │ │ │ + ldr r3, [pc, #56] @ 22670 <__cxa_atexit@plt+0x15330> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq fp, r1, #192 @ 0xc0 │ │ │ │ - @ instruction: 0x03a4d058 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x03a4d654 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 226b0 <__cxa_atexit@plt+0x15370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 20be8 <__cxa_atexit@plt+0x138a8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4d614 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 22490 <__cxa_atexit@plt+0x15150> │ │ │ │ + @ instruction: 0x03a4d660 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 22714 <__cxa_atexit@plt+0x153d4> │ │ │ │ + ldr r7, [pc, #48] @ 22724 <__cxa_atexit@plt+0x153e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 22708 <__cxa_atexit@plt+0x153c8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 22738 <__cxa_atexit@plt+0x153f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 22728 <__cxa_atexit@plt+0x153e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4d630 │ │ │ │ + @ instruction: 0x03a4d608 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 23c74 <__cxa_atexit@plt+0x16934> │ │ │ │ - ldr r3, [pc, #48] @ 23c90 <__cxa_atexit@plt+0x16950> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne 22794 <__cxa_atexit@plt+0x15454> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ 227bc <__cxa_atexit@plt+0x1547c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23c88 <__cxa_atexit@plt+0x16948> │ │ │ │ - b 23ca0 <__cxa_atexit@plt+0x16960> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 227a8 <__cxa_atexit@plt+0x15468> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ 227c0 <__cxa_atexit@plt+0x15480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 227b4 <__cxa_atexit@plt+0x15474> │ │ │ │ + b 22814 <__cxa_atexit@plt+0x154d4> │ │ │ │ + ldr r7, [pc, #40] @ 227c4 <__cxa_atexit@plt+0x15484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a4d004 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq fp, r1, #244, 8 @ 0xf4000000 │ │ │ │ + @ instruction: 0x03a4d56c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #112] @ 23d1c <__cxa_atexit@plt+0x169dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 23cfc <__cxa_atexit@plt+0x169bc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23d04 <__cxa_atexit@plt+0x169c4> │ │ │ │ - ldr r3, [pc, #76] @ 23d20 <__cxa_atexit@plt+0x169e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 22804 <__cxa_atexit@plt+0x154c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23cfc <__cxa_atexit@plt+0x169bc> │ │ │ │ - ldr r3, [pc, #52] @ 23d24 <__cxa_atexit@plt+0x169e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401178 <__cxa_atexit@plt+0x3f3e38> │ │ │ │ + beq 227fc <__cxa_atexit@plt+0x154bc> │ │ │ │ + b 22814 <__cxa_atexit@plt+0x154d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 23d28 <__cxa_atexit@plt+0x169e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ 23d2c <__cxa_atexit@plt+0x169ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x03a4cf84 │ │ │ │ - @ instruction: 0x03a4cf78 │ │ │ │ - @ instruction: 0x03a4cf68 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a4d52c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 23d78 <__cxa_atexit@plt+0x16a38> │ │ │ │ - ldr r3, [pc, #72] @ 23d98 <__cxa_atexit@plt+0x16a58> │ │ │ │ + bne 22840 <__cxa_atexit@plt+0x15500> │ │ │ │ + ldr r3, [pc, #160] @ 228c8 <__cxa_atexit@plt+0x15588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 23d90 <__cxa_atexit@plt+0x16a50> │ │ │ │ - ldr r3, [pc, #48] @ 23d9c <__cxa_atexit@plt+0x16a5c> │ │ │ │ + beq 228ac <__cxa_atexit@plt+0x1556c> │ │ │ │ + b 228e0 <__cxa_atexit@plt+0x155a0> │ │ │ │ + ldr r3, [pc, #124] @ 228c4 <__cxa_atexit@plt+0x15584> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 401178 <__cxa_atexit@plt+0x3f3e38> │ │ │ │ - ldr r7, [pc, #32] @ 23da0 <__cxa_atexit@plt+0x16a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #24] @ 23da4 <__cxa_atexit@plt+0x16a64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 228ac <__cxa_atexit@plt+0x1556c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 228b4 <__cxa_atexit@plt+0x15574> │ │ │ │ + ldr r8, [pc, #92] @ 228cc <__cxa_atexit@plt+0x1558c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #84] @ 228d0 <__cxa_atexit@plt+0x15590> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x03a4cf10 │ │ │ │ - @ instruction: 0x03a4cf04 │ │ │ │ - @ instruction: 0x03a4cef0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq fp, r1, #28, 8 @ 0x1c000000 │ │ │ │ + bicseq fp, r1, #20, 8 @ 0x14000000 │ │ │ │ + @ instruction: 0x03a4d460 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 23dc8 <__cxa_atexit@plt+0x16a88> │ │ │ │ + ldr r3, [pc, #128] @ 22968 <__cxa_atexit@plt+0x15628> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401178 <__cxa_atexit@plt+0x3f3e38> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a4cecc │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22954 <__cxa_atexit@plt+0x15614> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r2, [pc, #96] @ 2296c <__cxa_atexit@plt+0x1562c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2295c <__cxa_atexit@plt+0x1561c> │ │ │ │ + ldr r3, [pc, #60] @ 22970 <__cxa_atexit@plt+0x15630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0x03a4d3c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23e38 <__cxa_atexit@plt+0x16af8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 23ea0 <__cxa_atexit@plt+0x16b60> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #92] @ 229f0 <__cxa_atexit@plt+0x156b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #188] @ 23ebc <__cxa_atexit@plt+0x16b7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #168] @ 23ec0 <__cxa_atexit@plt+0x16b80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 23eb0 <__cxa_atexit@plt+0x16b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldmib r3, {r2, r7} │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 23e84 <__cxa_atexit@plt+0x16b44> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 23e90 <__cxa_atexit@plt+0x16b50> │ │ │ │ - ldr r5, [pc, #72] @ 23eb4 <__cxa_atexit@plt+0x16b74> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r8, [pc, #64] @ 23eb8 <__cxa_atexit@plt+0x16b78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 229e4 <__cxa_atexit@plt+0x156a4> │ │ │ │ + ldr r3, [pc, #60] @ 229f4 <__cxa_atexit@plt+0x156b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a4d33c │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 22a38 <__cxa_atexit@plt+0x156f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a4d2f8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {sl, lr} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + mvn r2, r7 │ │ │ │ + tst r2, #3 │ │ │ │ + bne 22ab0 <__cxa_atexit@plt+0x15770> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 22b08 <__cxa_atexit@plt+0x157c8> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #188] @ 22b38 <__cxa_atexit@plt+0x157f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r7, [pc, #180] @ 22b3c <__cxa_atexit@plt+0x157fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + mov r8, #1 │ │ │ │ + b 22008 <__cxa_atexit@plt+0x14cc8> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 22b08 <__cxa_atexit@plt+0x157c8> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r2, [pc, #104] @ 22b2c <__cxa_atexit@plt+0x157ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r7, [pc, #96] @ 22b30 <__cxa_atexit@plt+0x157f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 22b14 <__cxa_atexit@plt+0x157d4> │ │ │ │ + str sl, [r5, #8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 22490 <__cxa_atexit@plt+0x15150> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #24] @ 22b34 <__cxa_atexit@plt+0x157f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - bicseq sl, r1, #100, 28 @ 0x640 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - bicseq sl, r1, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0x03a4cdd0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq fp, r1, #204, 2 @ 0x33 │ │ │ │ + bicseq fp, r1, #188, 2 @ 0x2f │ │ │ │ + @ instruction: 0x03a4d218 │ │ │ │ + bicseq fp, r1, #20, 4 @ 0x40000001 │ │ │ │ + bicseq fp, r1, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 22b9c <__cxa_atexit@plt+0x1585c> │ │ │ │ + ldr r8, [pc, #68] @ 22ba8 <__cxa_atexit@plt+0x15868> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 22bac <__cxa_atexit@plt+0x1586c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq fp, r1, #40, 2 │ │ │ │ + bicseq fp, r1, #32, 2 │ │ │ │ + @ instruction: 0x03a4d194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 23f6c <__cxa_atexit@plt+0x16c2c> │ │ │ │ - ldr r3, [pc, #156] @ 23f8c <__cxa_atexit@plt+0x16c4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23f84 <__cxa_atexit@plt+0x16c44> │ │ │ │ - ldr r2, [pc, #132] @ 23f90 <__cxa_atexit@plt+0x16c50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 23f50 <__cxa_atexit@plt+0x16c10> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 23f60 <__cxa_atexit@plt+0x16c20> │ │ │ │ - ldr r7, [pc, #100] @ 23f94 <__cxa_atexit@plt+0x16c54> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 22c60 <__cxa_atexit@plt+0x15920> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 22c48 <__cxa_atexit@plt+0x15908> │ │ │ │ + ldr r7, [pc, #164] @ 22c88 <__cxa_atexit@plt+0x15948> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 22c68 <__cxa_atexit@plt+0x15928> │ │ │ │ + ldr r7, [pc, #140] @ 22c8c <__cxa_atexit@plt+0x1594c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r2, [pc, #92] @ 23f98 <__cxa_atexit@plt+0x16c58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ + ldr r1, [pc, #136] @ 22c90 <__cxa_atexit@plt+0x15950> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldmib r7, {r3, r7} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + str r7, [r2, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 22c50 <__cxa_atexit@plt+0x15910> │ │ │ │ + ldr r2, [pc, #108] @ 22c94 <__cxa_atexit@plt+0x15954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22c48 <__cxa_atexit@plt+0x15908> │ │ │ │ + b 22814 <__cxa_atexit@plt+0x154d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 23f9c <__cxa_atexit@plt+0x16c5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r5, [pc, #40] @ 22c98 <__cxa_atexit@plt+0x15958> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #36] @ 22c9c <__cxa_atexit@plt+0x1595c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - bicseq sl, r1, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0x03a4cd40 │ │ │ │ - @ instruction: 0x03a4cd14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + bicseq sl, r1, #160, 30 @ 0x280 │ │ │ │ + @ instruction: 0x03a552c0 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0x03a55250 │ │ │ │ + @ instruction: 0x03a4d0d4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 23fd4 <__cxa_atexit@plt+0x16c94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 23fdc <__cxa_atexit@plt+0x16c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 22cd4 <__cxa_atexit@plt+0x15994> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 22cdc <__cxa_atexit@plt+0x1599c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 23ff0 <__cxa_atexit@plt+0x16cb0> │ │ │ │ + b 22d04 <__cxa_atexit@plt+0x159c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r1, #212, 22 @ 0x35000 │ │ │ │ - @ instruction: 0x03a4ccc8 │ │ │ │ + bicseq sl, r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3fc570 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 24078 <__cxa_atexit@plt+0x16d38> │ │ │ │ - ldr r6, [pc, #152] @ 240a0 <__cxa_atexit@plt+0x16d60> │ │ │ │ + bhi 22da8 <__cxa_atexit@plt+0x15a68> │ │ │ │ + ldrb r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 22d9c <__cxa_atexit@plt+0x15a5c> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 22db8 <__cxa_atexit@plt+0x15a78> │ │ │ │ + ldr r2, [pc, #156] @ 22ddc <__cxa_atexit@plt+0x15a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #152] @ 22de0 <__cxa_atexit@plt+0x15aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r9, [pc, #132] @ 22de4 <__cxa_atexit@plt+0x15aa4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + ldr sl, [pc, #124] @ 22de8 <__cxa_atexit@plt+0x15aa8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 22dd8 <__cxa_atexit@plt+0x15a98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #20] @ 22dd4 <__cxa_atexit@plt+0x15a94> │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 2404c <__cxa_atexit@plt+0x16d0c> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 24060 <__cxa_atexit@plt+0x16d20> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2408c <__cxa_atexit@plt+0x16d4c> │ │ │ │ - ldr r3, [pc, #120] @ 240ac <__cxa_atexit@plt+0x16d6c> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a55130 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + bicseq sl, r1, #44, 28 @ 0x2c0 │ │ │ │ + bicseq sl, r1, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 22e6c <__cxa_atexit@plt+0x15b2c> │ │ │ │ + ldr r2, [pc, #112] @ 22e84 <__cxa_atexit@plt+0x15b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 22e88 <__cxa_atexit@plt+0x15b48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r9, r6, #15 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r8, [pc, #84] @ 22e8c <__cxa_atexit@plt+0x15b4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr sl, [pc, #76] @ 22e90 <__cxa_atexit@plt+0x15b50> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 22e94 <__cxa_atexit@plt+0x15b54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - b 23ed4 <__cxa_atexit@plt+0x16b94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 240a8 <__cxa_atexit@plt+0x16d68> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + bicseq sl, r1, #84, 26 @ 0x1500 │ │ │ │ + bicseq sl, r1, #4, 28 @ 0x40 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 22ef4 <__cxa_atexit@plt+0x15bb4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 22eec <__cxa_atexit@plt+0x15bac> │ │ │ │ + ldr r8, [pc, #52] @ 22efc <__cxa_atexit@plt+0x15bbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #48] @ 22f00 <__cxa_atexit@plt+0x15bc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #36] @ 22f04 <__cxa_atexit@plt+0x15bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 22d04 <__cxa_atexit@plt+0x159c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, #22272 @ 0x5700 │ │ │ │ + bicseq sl, r1, #180, 24 @ 0xb400 │ │ │ │ + bicseq sl, r1, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0x03a54ff8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 22f88 <__cxa_atexit@plt+0x15c48> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 22f80 <__cxa_atexit@plt+0x15c40> │ │ │ │ + ldr r3, [pc, #84] @ 22f90 <__cxa_atexit@plt+0x15c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 22f94 <__cxa_atexit@plt+0x15c54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #64] @ 22f98 <__cxa_atexit@plt+0x15c58> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #56] @ 22f9c <__cxa_atexit@plt+0x15c5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ 22fa0 <__cxa_atexit@plt+0x15c60> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc578 <__cxa_atexit@plt+0x3ef238> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq sl, r1, #64, 24 @ 0x4000 │ │ │ │ + bicseq sl, r1, #60, 26 @ 0xf00 │ │ │ │ + bicseq sl, r1, #104, 24 @ 0x6800 │ │ │ │ + bicseq sl, r1, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 22fd8 <__cxa_atexit@plt+0x15c98> │ │ │ │ + ldr r2, [pc, #28] @ 22fe4 <__cxa_atexit@plt+0x15ca4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq sl, r1, #12, 24 @ 0xc00 │ │ │ │ + @ instruction: 0x03a54f84 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 2300c <__cxa_atexit@plt+0x15ccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 240a4 <__cxa_atexit@plt+0x16d64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + @ instruction: 0x03a54f78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2304c <__cxa_atexit@plt+0x15d0c> │ │ │ │ + ldr r2, [pc, #40] @ 23054 <__cxa_atexit@plt+0x15d14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 23058 <__cxa_atexit@plt+0x15d18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a4cc3c │ │ │ │ - bicseq sl, r1, #64, 22 @ 0x10000 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03a4cc04 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq sl, r1, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 240fc <__cxa_atexit@plt+0x16dbc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 24114 <__cxa_atexit@plt+0x16dd4> │ │ │ │ - ldr r3, [pc, #64] @ 24124 <__cxa_atexit@plt+0x16de4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 23ed4 <__cxa_atexit@plt+0x16b94> │ │ │ │ - ldr r7, [pc, #28] @ 24120 <__cxa_atexit@plt+0x16de0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 23078 <__cxa_atexit@plt+0x15d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a54f24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 230b8 <__cxa_atexit@plt+0x15d78> │ │ │ │ + ldr r7, [pc, #44] @ 230d0 <__cxa_atexit@plt+0x15d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #20] @ 230d4 <__cxa_atexit@plt+0x15d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq sl, r1, #164, 20 @ 0xa4000 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 24144 <__cxa_atexit@plt+0x16e04> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x03a54edc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 241d0 <__cxa_atexit@plt+0x16e90> │ │ │ │ - ldr r6, [pc, #156] @ 241f8 <__cxa_atexit@plt+0x16eb8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 241a4 <__cxa_atexit@plt+0x16e64> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 241b8 <__cxa_atexit@plt+0x16e78> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 241e4 <__cxa_atexit@plt+0x16ea4> │ │ │ │ - ldr r7, [pc, #124] @ 24204 <__cxa_atexit@plt+0x16ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + bhi 23138 <__cxa_atexit@plt+0x15df8> │ │ │ │ + ldr r3, [pc, #80] @ 23148 <__cxa_atexit@plt+0x15e08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23128 <__cxa_atexit@plt+0x15de8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #255 @ 0xff │ │ │ │ + bls 23130 <__cxa_atexit@plt+0x15df0> │ │ │ │ + ldr r7, [pc, #48] @ 2314c <__cxa_atexit@plt+0x15e0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #249 @ 0xf9 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 24200 <__cxa_atexit@plt+0x16ec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 241fc <__cxa_atexit@plt+0x16ebc> │ │ │ │ + ldr r7, [pc, #16] @ 23150 <__cxa_atexit@plt+0x15e10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a4cafc │ │ │ │ - bicseq sl, r1, #232, 18 @ 0x3a0000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq sl, r1, #116, 20 @ 0x74000 │ │ │ │ + @ instruction: 0x03a54e74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 24250 <__cxa_atexit@plt+0x16f10> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 24268 <__cxa_atexit@plt+0x16f28> │ │ │ │ - ldr r3, [pc, #64] @ 24278 <__cxa_atexit@plt+0x16f38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #28] @ 24274 <__cxa_atexit@plt+0x16f34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #24] @ 2317c <__cxa_atexit@plt+0x15e3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r3, r3, #249 @ 0xf9 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + cmp r2, #255 @ 0xff │ │ │ │ + addhi r7, r3, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq sl, r1, #80, 18 @ 0x140000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x03a4c268 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + bicseq sl, r1, #44, 20 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 242bc <__cxa_atexit@plt+0x16f7c> │ │ │ │ - ldr r2, [pc, #40] @ 242c4 <__cxa_atexit@plt+0x16f84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 242c8 <__cxa_atexit@plt+0x16f88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi 231b0 <__cxa_atexit@plt+0x15e70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4c250 │ │ │ │ - bicseq sl, r1, #240, 16 @ 0xf00000 │ │ │ │ - @ instruction: 0x03a4c9e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24300 <__cxa_atexit@plt+0x16fc0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 24308 <__cxa_atexit@plt+0x16fc8> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 231b8 <__cxa_atexit@plt+0x15e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 23ff0 <__cxa_atexit@plt+0x16cb0> │ │ │ │ + b 234ec <__cxa_atexit@plt+0x161ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r1, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0x03a4c9a0 │ │ │ │ + bicseq sl, r1, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 24344 <__cxa_atexit@plt+0x17004> │ │ │ │ + bhi 231f0 <__cxa_atexit@plt+0x15eb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2434c <__cxa_atexit@plt+0x1700c> │ │ │ │ + ldr r1, [pc, #24] @ 231f8 <__cxa_atexit@plt+0x15eb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 24360 <__cxa_atexit@plt+0x17020> │ │ │ │ + b 232b4 <__cxa_atexit@plt+0x15f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, r1, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2327c <__cxa_atexit@plt+0x15f3c> │ │ │ │ + ldr r2, [pc, #124] @ 23298 <__cxa_atexit@plt+0x15f58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23288 <__cxa_atexit@plt+0x15f48> │ │ │ │ + ldr r3, [pc, #100] @ 2329c <__cxa_atexit@plt+0x15f5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 23264 <__cxa_atexit@plt+0x15f24> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #255 @ 0xff │ │ │ │ + bls 23274 <__cxa_atexit@plt+0x15f34> │ │ │ │ + ldr r7, [pc, #72] @ 232a0 <__cxa_atexit@plt+0x15f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #249 @ 0xf9 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 232a4 <__cxa_atexit@plt+0x15f64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r1, #100, 16 @ 0x640000 │ │ │ │ - @ instruction: 0x03a4c958 │ │ │ │ + bicseq sl, r1, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq sl, r1, #56, 18 @ 0xe0000 │ │ │ │ + @ instruction: 0x03a54d24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 243f4 <__cxa_atexit@plt+0x170b4> │ │ │ │ - ldr r6, [pc, #156] @ 24414 <__cxa_atexit@plt+0x170d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2336c <__cxa_atexit@plt+0x1602c> │ │ │ │ + ldr r3, [pc, #196] @ 2338c <__cxa_atexit@plt+0x1604c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 243cc <__cxa_atexit@plt+0x1708c> │ │ │ │ + beq 2334c <__cxa_atexit@plt+0x1600c> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 243e0 <__cxa_atexit@plt+0x170a0> │ │ │ │ + bne 2335c <__cxa_atexit@plt+0x1601c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 24400 <__cxa_atexit@plt+0x170c0> │ │ │ │ - ldr r3, [pc, #108] @ 24418 <__cxa_atexit@plt+0x170d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 23374 <__cxa_atexit@plt+0x16034> │ │ │ │ + ldr r9, [pc, #148] @ 23390 <__cxa_atexit@plt+0x16050> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #144] @ 23394 <__cxa_atexit@plt+0x16054> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 23ed4 <__cxa_atexit@plt+0x16b94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r8, [pc, #120] @ 23398 <__cxa_atexit@plt+0x16058> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x03a4c890 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + bicseq sl, r1, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 24470 <__cxa_atexit@plt+0x17130> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 24488 <__cxa_atexit@plt+0x17148> │ │ │ │ - ldr r3, [pc, #68] @ 24494 <__cxa_atexit@plt+0x17154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23418 <__cxa_atexit@plt+0x160d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2342c <__cxa_atexit@plt+0x160ec> │ │ │ │ + ldr r2, [pc, #116] @ 2343c <__cxa_atexit@plt+0x160fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 23440 <__cxa_atexit@plt+0x16100> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 23ed4 <__cxa_atexit@plt+0x16b94> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #88] @ 23444 <__cxa_atexit@plt+0x16104> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + bicseq sl, r1, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 234b8 <__cxa_atexit@plt+0x16178> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 234c4 <__cxa_atexit@plt+0x16184> │ │ │ │ + ldr r1, [pc, #92] @ 234d4 <__cxa_atexit@plt+0x16194> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 234d8 <__cxa_atexit@plt+0x16198> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #68] @ 234dc <__cxa_atexit@plt+0x1619c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 232b4 <__cxa_atexit@plt+0x15f74> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x03a4c314 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + bicseq sl, r1, #8, 14 @ 0x200000 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23594 <__cxa_atexit@plt+0x16254> │ │ │ │ + ldr r3, [pc, #188] @ 235bc <__cxa_atexit@plt+0x1627c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 23578 <__cxa_atexit@plt+0x16238> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23588 <__cxa_atexit@plt+0x16248> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 235a4 <__cxa_atexit@plt+0x16264> │ │ │ │ + ldr lr, [pc, #148] @ 235c4 <__cxa_atexit@plt+0x16284> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ 235c8 <__cxa_atexit@plt+0x16288> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 235cc <__cxa_atexit@plt+0x1628c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 235c0 <__cxa_atexit@plt+0x16280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a54a1c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + bicseq sl, r1, #88, 12 @ 0x5800000 │ │ │ │ + bicseq sl, r1, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2364c <__cxa_atexit@plt+0x1630c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2365c <__cxa_atexit@plt+0x1631c> │ │ │ │ + ldr lr, [pc, #108] @ 2366c <__cxa_atexit@plt+0x1632c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #104] @ 23670 <__cxa_atexit@plt+0x16330> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 23674 <__cxa_atexit@plt+0x16334> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + bicseq sl, r1, #136, 10 @ 0x22000000 │ │ │ │ + bicseq sl, r1, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 236a0 <__cxa_atexit@plt+0x16360> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 236b4 <__cxa_atexit@plt+0x16374> │ │ │ │ + ldr r7, [pc, #8] @ 236b0 <__cxa_atexit@plt+0x16370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a54928 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 2371c <__cxa_atexit@plt+0x163dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 236f8 <__cxa_atexit@plt+0x163b8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 2370c <__cxa_atexit@plt+0x163cc> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23714 <__cxa_atexit@plt+0x163d4> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 236c0 <__cxa_atexit@plt+0x16380> │ │ │ │ + ldr r7, [pc, #32] @ 23720 <__cxa_atexit@plt+0x163e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq sl, r1, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 236b4 <__cxa_atexit@plt+0x16374> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 244d4 <__cxa_atexit@plt+0x17194> │ │ │ │ - ldr r8, [pc, #36] @ 244dc <__cxa_atexit@plt+0x1719c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 244e0 <__cxa_atexit@plt+0x171a0> │ │ │ │ + bhi 23774 <__cxa_atexit@plt+0x16434> │ │ │ │ + ldr r2, [pc, #36] @ 2377c <__cxa_atexit@plt+0x1643c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 23780 <__cxa_atexit@plt+0x16440> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401180 <__cxa_atexit@plt+0x3f3e40> │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4c2fc │ │ │ │ - bicseq sl, r1, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0x03a4c7e8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bicseq sl, r1, #48, 8 @ 0x30000000 │ │ │ │ + bicseq sl, r1, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 24518 <__cxa_atexit@plt+0x171d8> │ │ │ │ - ldr r3, [pc, #24] @ 24524 <__cxa_atexit@plt+0x171e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 237bc <__cxa_atexit@plt+0x1647c> │ │ │ │ + ldr r2, [pc, #36] @ 237c4 <__cxa_atexit@plt+0x16484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 237c8 <__cxa_atexit@plt+0x16488> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4c7a8 │ │ │ │ + bicseq sl, r1, #232, 6 @ 0xa0000003 │ │ │ │ + bicseq sl, r1, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 245b0 <__cxa_atexit@plt+0x17270> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 237f4 <__cxa_atexit@plt+0x164b4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r7, [pc, #8] @ 23804 <__cxa_atexit@plt+0x164c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a54800 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23840 <__cxa_atexit@plt+0x16500> │ │ │ │ + ldr r2, [pc, #176] @ 238d4 <__cxa_atexit@plt+0x16594> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 238b0 <__cxa_atexit@plt+0x16570> │ │ │ │ + b 238ec <__cxa_atexit@plt+0x165ac> │ │ │ │ + ldr r3, [pc, #136] @ 238d0 <__cxa_atexit@plt+0x16590> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 24598 <__cxa_atexit@plt+0x17258> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 238b0 <__cxa_atexit@plt+0x16570> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 238b8 <__cxa_atexit@plt+0x16578> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 245a0 <__cxa_atexit@plt+0x17260> │ │ │ │ - ldr r2, [pc, #84] @ 245b4 <__cxa_atexit@plt+0x17274> │ │ │ │ + bcc 238c0 <__cxa_atexit@plt+0x16580> │ │ │ │ + ldr r2, [pc, #92] @ 238d8 <__cxa_atexit@plt+0x16598> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 245b8 <__cxa_atexit@plt+0x17278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 245bc <__cxa_atexit@plt+0x1727c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 238dc <__cxa_atexit@plt+0x1659c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r2, r6, r8} │ │ │ │ + ldr r6, [pc, #68] @ 238e0 <__cxa_atexit@plt+0x165a0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 24360 <__cxa_atexit@plt+0x17020> │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc580 <__cxa_atexit@plt+0x3ef240> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x03a4c710 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + bicseq sl, r1, #4, 6 @ 0x10000000 │ │ │ │ + bicseq sl, r1, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 239b0 <__cxa_atexit@plt+0x16670> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r1, #8]! │ │ │ │ + cmp r0, #32 │ │ │ │ + beq 23938 <__cxa_atexit@plt+0x165f8> │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ + bne 23950 <__cxa_atexit@plt+0x16610> │ │ │ │ + ldr r3, [pc, #172] @ 239d0 <__cxa_atexit@plt+0x16690> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23998 <__cxa_atexit@plt+0x16658> │ │ │ │ + b 239dc <__cxa_atexit@plt+0x1669c> │ │ │ │ + ldr r3, [pc, #140] @ 239cc <__cxa_atexit@plt+0x1668c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23998 <__cxa_atexit@plt+0x16658> │ │ │ │ + b 23ad4 <__cxa_atexit@plt+0x16794> │ │ │ │ + ldr lr, [pc, #108] @ 239c4 <__cxa_atexit@plt+0x16684> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #104] @ 239c8 <__cxa_atexit@plt+0x16688> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + sub r6, r3, #6 │ │ │ │ + str r6, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 239a0 <__cxa_atexit@plt+0x16660> │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + bicseq sl, r1, #44, 4 @ 0xc0000002 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 23a50 <__cxa_atexit@plt+0x16710> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2461c <__cxa_atexit@plt+0x172dc> │ │ │ │ - ldr r2, [pc, #64] @ 24628 <__cxa_atexit@plt+0x172e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 2462c <__cxa_atexit@plt+0x172ec> │ │ │ │ + bcc 23a94 <__cxa_atexit@plt+0x16754> │ │ │ │ + ldr r1, [pc, #156] @ 23aa0 <__cxa_atexit@plt+0x16760> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #56] @ 24630 <__cxa_atexit@plt+0x172f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 24360 <__cxa_atexit@plt+0x17020> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr lr, [pc, #152] @ 23aa4 <__cxa_atexit@plt+0x16764> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + str r1, [r2] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r1, #3 │ │ │ │ + beq 23a84 <__cxa_atexit@plt+0x16744> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 23a94 <__cxa_atexit@plt+0x16754> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [pc, #64] @ 23aa8 <__cxa_atexit@plt+0x16768> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + ldr r3, [pc, #56] @ 23aac <__cxa_atexit@plt+0x1676c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x03a4c178 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq sl, r1, #128, 2 │ │ │ │ + bicseq sl, r1, #36, 2 │ │ │ │ + bicseq sl, r1, #36, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 246a0 <__cxa_atexit@plt+0x17360> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bne 23b60 <__cxa_atexit@plt+0x16820> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 246b4 <__cxa_atexit@plt+0x17374> │ │ │ │ - ldr r2, [pc, #100] @ 246c8 <__cxa_atexit@plt+0x17388> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 246cc <__cxa_atexit@plt+0x1738c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 246d0 <__cxa_atexit@plt+0x17390> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r8, r3, #6 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 23bb4 <__cxa_atexit@plt+0x16874> │ │ │ │ + ldr lr, [pc, #208] @ 23bd0 <__cxa_atexit@plt+0x16890> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r9, [r1, #12]! │ │ │ │ + ldr r8, [pc, #196] @ 23bd4 <__cxa_atexit@plt+0x16894> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str lr, [r1] │ │ │ │ + str r0, [r1, #4] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r0, [pc, #176] @ 23bd8 <__cxa_atexit@plt+0x16898> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r6, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23ba4 <__cxa_atexit@plt+0x16864> │ │ │ │ + ldr r6, [pc, #152] @ 23bdc <__cxa_atexit@plt+0x1689c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r5, #8]! │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + stmib r5, {r6, r7} │ │ │ │ mov r6, r3 │ │ │ │ - b 24144 <__cxa_atexit@plt+0x16e04> │ │ │ │ - ldr r7, [pc, #28] @ 246c4 <__cxa_atexit@plt+0x17384> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r2, [pc, #96] @ 23bc8 <__cxa_atexit@plt+0x16888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23b98 <__cxa_atexit@plt+0x16858> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #72] @ 23bcc <__cxa_atexit@plt+0x1688c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4c61c │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - bicseq sl, r1, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq sl, r1, #20 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + bicseq sl, r1, #100 @ 0x64 │ │ │ │ + bicseq sl, r1, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + ldr r7, [pc, #16] @ 23c08 <__cxa_atexit@plt+0x168c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + bicseq r9, r1, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #16] @ 23c30 <__cxa_atexit@plt+0x168f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + bicseq r9, r1, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2474c <__cxa_atexit@plt+0x1740c> │ │ │ │ + bne 23cb4 <__cxa_atexit@plt+0x16974> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 24760 <__cxa_atexit@plt+0x17420> │ │ │ │ - ldr r2, [pc, #116] @ 24774 <__cxa_atexit@plt+0x17434> │ │ │ │ + bcc 23cbc <__cxa_atexit@plt+0x1697c> │ │ │ │ + ldr r2, [pc, #76] @ 23ccc <__cxa_atexit@plt+0x1698c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #68] @ 23cd0 <__cxa_atexit@plt+0x16990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #108] @ 24778 <__cxa_atexit@plt+0x17438> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #104] @ 2477c <__cxa_atexit@plt+0x1743c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r8, [pc, #96] @ 24780 <__cxa_atexit@plt+0x17440> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r0, r3, #18 │ │ │ │ - str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r2, r6, r8} │ │ │ │ + ldr r6, [pc, #52] @ 23cd4 <__cxa_atexit@plt+0x16994> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 24770 <__cxa_atexit@plt+0x17430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc580 <__cxa_atexit@plt+0x3ef240> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4c570 │ │ │ │ - bicseq sl, r1, #200, 8 @ 0xc8000000 │ │ │ │ - bicseq sl, r1, #192, 10 @ 0x30000000 │ │ │ │ - bicseq sl, r1, #148, 8 @ 0x94000000 │ │ │ │ - bicseq sl, r1, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + bicseq r9, r1, #0, 30 │ │ │ │ + bicseq r9, r1, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 247d0 <__cxa_atexit@plt+0x17490> │ │ │ │ - ldr r3, [pc, #60] @ 247e8 <__cxa_atexit@plt+0x174a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 247ec <__cxa_atexit@plt+0x174ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 23d10 <__cxa_atexit@plt+0x169d0> │ │ │ │ + ldr r3, [pc, #40] @ 23d28 <__cxa_atexit@plt+0x169e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 247f0 <__cxa_atexit@plt+0x174b0> │ │ │ │ + ldr r7, [pc, #20] @ 23d2c <__cxa_atexit@plt+0x169ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x03a4c514 │ │ │ │ - @ instruction: 0x03a4c524 │ │ │ │ + bicseq r9, r1, #20, 30 @ 0x50 │ │ │ │ + @ instruction: 0x03a542e8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 23d6c <__cxa_atexit@plt+0x16a2c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ 23d7c <__cxa_atexit@plt+0x16a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, r1, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 24854 <__cxa_atexit@plt+0x17514> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2484c <__cxa_atexit@plt+0x1750c> │ │ │ │ - ldr r3, [pc, #52] @ 2485c <__cxa_atexit@plt+0x1751c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23dec <__cxa_atexit@plt+0x16aac> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 23dcc <__cxa_atexit@plt+0x16a8c> │ │ │ │ + ldr r3, [pc, #76] @ 23dfc <__cxa_atexit@plt+0x16abc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 24860 <__cxa_atexit@plt+0x17520> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 24864 <__cxa_atexit@plt+0x17524> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23de4 <__cxa_atexit@plt+0x16aa4> │ │ │ │ + b 23e10 <__cxa_atexit@plt+0x16ad0> │ │ │ │ + ldr r7, [pc, #48] @ 23e04 <__cxa_atexit@plt+0x16ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 23e00 <__cxa_atexit@plt+0x16ac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4c4cc │ │ │ │ - bicseq sl, r1, #92, 6 @ 0x70000001 │ │ │ │ - @ instruction: 0x03a4c4a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 248e0 <__cxa_atexit@plt+0x175a0> │ │ │ │ - ldr r8, [pc, #92] @ 248ec <__cxa_atexit@plt+0x175ac> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a54210 │ │ │ │ + bicseq r9, r1, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r8, [pc, #260] @ 23f24 <__cxa_atexit@plt+0x16be4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 248f0 <__cxa_atexit@plt+0x175b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 248f4 <__cxa_atexit@plt+0x175b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 248f8 <__cxa_atexit@plt+0x175b8> │ │ │ │ + ldr sl, [pc, #256] @ 23f28 <__cxa_atexit@plt+0x16be8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr fp, [pc, #252] @ 23f2c <__cxa_atexit@plt+0x16bec> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, r3 │ │ │ │ + add lr, r2, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 23f10 <__cxa_atexit@plt+0x16bd0> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r1, #4]! │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r9, [r1, #4] │ │ │ │ + cmp ip, #32 │ │ │ │ + beq 23eb8 <__cxa_atexit@plt+0x16b78> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + add r0, r2, #5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 23ed8 <__cxa_atexit@plt+0x16b98> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 23ef0 <__cxa_atexit@plt+0x16bb0> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str fp, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add r3, r3, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 23e30 <__cxa_atexit@plt+0x16af0> │ │ │ │ + add r6, r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ 23f30 <__cxa_atexit@plt+0x16bf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #60] @ 23f34 <__cxa_atexit@plt+0x16bf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 248fc <__cxa_atexit@plt+0x175bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4c45c │ │ │ │ - @ instruction: 0x03a4c3e0 │ │ │ │ - bicseq sl, r1, #88, 6 @ 0x60000001 │ │ │ │ - bicseq sl, r1, #252, 4 @ 0xc000000f │ │ │ │ - bicseq sl, r1, #176, 6 @ 0xc0000002 │ │ │ │ - @ instruction: 0x03a4c448 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + add r8, r0, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + bicseq r9, r1, #216, 24 @ 0xd800 │ │ │ │ + bicseq r9, r1, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 23f80 <__cxa_atexit@plt+0x16c40> │ │ │ │ + ldr r2, [pc, #60] @ 23fa0 <__cxa_atexit@plt+0x16c60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 23f98 <__cxa_atexit@plt+0x16c58> │ │ │ │ + b 23e10 <__cxa_atexit@plt+0x16ad0> │ │ │ │ + ldr r3, [pc, #28] @ 23fa4 <__cxa_atexit@plt+0x16c64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r8 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + bicseq r9, r1, #16, 24 @ 0x1000 │ │ │ │ + @ instruction: 0x03a53fec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 24924 <__cxa_atexit@plt+0x175e4> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 23ff0 <__cxa_atexit@plt+0x16cb0> │ │ │ │ + ldr r3, [pc, #52] @ 24008 <__cxa_atexit@plt+0x16cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #48] @ 2400c <__cxa_atexit@plt+0x16ccc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 24010 <__cxa_atexit@plt+0x16cd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r7, [pc, #28] @ 24014 <__cxa_atexit@plt+0x16cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4c43c │ │ │ │ - @ instruction: 0x03a4b71c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a53fc4 │ │ │ │ + bicseq r9, r1, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0x03a54018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [pc, #16] @ 24954 <__cxa_atexit@plt+0x17614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #12] @ 24958 <__cxa_atexit@plt+0x17618> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r3, #3 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - @ instruction: 0x03a4bedc │ │ │ │ - @ instruction: 0x03a4b704 │ │ │ │ - @ instruction: 0x03a4c434 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2404c <__cxa_atexit@plt+0x16d0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 24050 <__cxa_atexit@plt+0x16d10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, r1, #192, 22 @ 0x30000 │ │ │ │ + bicseq r9, r1, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0x03a53fbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ + sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 249bc <__cxa_atexit@plt+0x1767c> │ │ │ │ + bhi 240ac <__cxa_atexit@plt+0x16d6c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 249b4 <__cxa_atexit@plt+0x17674> │ │ │ │ - ldr r3, [pc, #52] @ 249c4 <__cxa_atexit@plt+0x17684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 249c8 <__cxa_atexit@plt+0x17688> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 249cc <__cxa_atexit@plt+0x1768c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 240a4 <__cxa_atexit@plt+0x16d64> │ │ │ │ + ldr r3, [pc, #44] @ 240b4 <__cxa_atexit@plt+0x16d74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 240b8 <__cxa_atexit@plt+0x16d78> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + b 1600724 <__cxa_atexit@plt+0x15f33e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4c3dc │ │ │ │ - bicseq sl, r1, #244, 2 @ 0x3d │ │ │ │ - @ instruction: 0x03a4c3b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24a48 <__cxa_atexit@plt+0x17708> │ │ │ │ - ldr r8, [pc, #92] @ 24a54 <__cxa_atexit@plt+0x17714> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 24a58 <__cxa_atexit@plt+0x17718> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 24a5c <__cxa_atexit@plt+0x1771c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 24a60 <__cxa_atexit@plt+0x17720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 24a64 <__cxa_atexit@plt+0x17724> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4c374 │ │ │ │ - @ instruction: 0x03a4c364 │ │ │ │ - bicseq sl, r1, #240, 2 @ 0x3c │ │ │ │ - bicseq sl, r1, #148, 2 @ 0x25 │ │ │ │ - bicseq sl, r1, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0x03a4c358 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 24a8c <__cxa_atexit@plt+0x1774c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4c34c │ │ │ │ - @ instruction: 0x03a4c35c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bicseq r9, r1, #252, 20 @ 0xfc000 │ │ │ │ + bicseq r9, r1, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 24ae4 <__cxa_atexit@plt+0x177a4> │ │ │ │ - ldr r3, [pc, #64] @ 24af4 <__cxa_atexit@plt+0x177b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 24ad4 <__cxa_atexit@plt+0x17794> │ │ │ │ - ldr r7, [pc, #48] @ 24af8 <__cxa_atexit@plt+0x177b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2411c <__cxa_atexit@plt+0x16ddc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 240f8 <__cxa_atexit@plt+0x16db8> │ │ │ │ + ldr r7, [pc, #64] @ 2412c <__cxa_atexit@plt+0x16dec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 24afc <__cxa_atexit@plt+0x177bc> │ │ │ │ + ldr r2, [pc, #52] @ 24134 <__cxa_atexit@plt+0x16df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r0, r1, r8} │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 24130 <__cxa_atexit@plt+0x16df0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a4c330 │ │ │ │ - @ instruction: 0x03a4c31c │ │ │ │ - @ instruction: 0x03a4c2f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 24b20 <__cxa_atexit@plt+0x177e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bicseq r9, r1, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0x03a53f14 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 24184 <__cxa_atexit@plt+0x16e44> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r3, [r5, #8] │ │ │ │ + ldreq r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 24198 <__cxa_atexit@plt+0x16e58> │ │ │ │ + ldr r7, [pc, #72] @ 241c0 <__cxa_atexit@plt+0x16e80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4c2e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24b60 <__cxa_atexit@plt+0x17820> │ │ │ │ - ldr r2, [pc, #40] @ 24b68 <__cxa_atexit@plt+0x17828> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 24b6c <__cxa_atexit@plt+0x1782c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ 241c4 <__cxa_atexit@plt+0x16e84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq sl, r1, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 24b90 <__cxa_atexit@plt+0x17850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r2, [pc, #40] @ 241c8 <__cxa_atexit@plt+0x16e88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + bicseq r9, r1, #112, 20 @ 0x70000 │ │ │ │ + bicseq r9, r1, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - @ instruction: 0x03a4c270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r1, [pc, #56] @ 24c00 <__cxa_atexit@plt+0x178c0> │ │ │ │ - addls r1, pc, r1 │ │ │ │ - ldrls r2, [pc, #52] @ 24c04 <__cxa_atexit@plt+0x178c4> │ │ │ │ - addls r2, pc, r2 │ │ │ │ - strls r7, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #44] @ 24c08 <__cxa_atexit@plt+0x178c8> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - ldrls r7, [r7, #8] │ │ │ │ - strls r0, [r5, #-8] │ │ │ │ - strls r1, [r5, #-16] │ │ │ │ - strls r7, [r5, #-12] │ │ │ │ - ldrls r0, [pc, #24] @ 24c0c <__cxa_atexit@plt+0x178cc> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - movls r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a4bce4 │ │ │ │ - bicseq r9, r1, #188, 30 @ 0x2f0 │ │ │ │ - @ instruction: 0x03a4bcc0 │ │ │ │ - @ instruction: 0x03a4c1f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 24c70 <__cxa_atexit@plt+0x17930> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 24c8c <__cxa_atexit@plt+0x1794c> │ │ │ │ - ldr r3, [pc, #92] @ 24ca0 <__cxa_atexit@plt+0x17960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #84] @ 24ca4 <__cxa_atexit@plt+0x17964> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r3, [pc, #64] @ 24ca8 <__cxa_atexit@plt+0x17968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1722fb8 <__cxa_atexit@plt+0x1715c78> │ │ │ │ - ldr r7, [pc, #32] @ 24c98 <__cxa_atexit@plt+0x17958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 24c9c <__cxa_atexit@plt+0x1795c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4bc04 │ │ │ │ - @ instruction: 0x03a4bbf8 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - bicseq sl, r1, #64 @ 0x40 │ │ │ │ - @ instruction: 0x03a4bbc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + bhi 2422c <__cxa_atexit@plt+0x16eec> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 24cd8 <__cxa_atexit@plt+0x17998> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 24cf0 <__cxa_atexit@plt+0x179b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 24cf4 <__cxa_atexit@plt+0x179b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4bb9c │ │ │ │ - @ instruction: 0x03a4bb90 │ │ │ │ - @ instruction: 0x03a4c12c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 24dd8 <__cxa_atexit@plt+0x17a98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #76 @ 0x4c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 24de0 <__cxa_atexit@plt+0x17aa0> │ │ │ │ - ldr r9, [pc, #192] @ 24df4 <__cxa_atexit@plt+0x17ab4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #188] @ 24df8 <__cxa_atexit@plt+0x17ab8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [pc, #176] @ 24dfc <__cxa_atexit@plt+0x17abc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #156] @ 24e00 <__cxa_atexit@plt+0x17ac0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - ldr sl, [pc, #112] @ 24e04 <__cxa_atexit@plt+0x17ac4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #108] @ 24e08 <__cxa_atexit@plt+0x17ac8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #100] @ 24e0c <__cxa_atexit@plt+0x17acc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r9, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - ldr r9, [pc, #60] @ 24e10 <__cxa_atexit@plt+0x17ad0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 1f82550 <__cxa_atexit@plt+0x1f75210> │ │ │ │ - mov r6, r3 │ │ │ │ - b 24de8 <__cxa_atexit@plt+0x17aa8> │ │ │ │ - mov r5, #76 @ 0x4c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + bne 24208 <__cxa_atexit@plt+0x16ec8> │ │ │ │ + ldr r7, [pc, #64] @ 2423c <__cxa_atexit@plt+0x16efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r9, r1, #188, 28 @ 0xbc0 │ │ │ │ - bicseq r9, r1, #44, 30 @ 0xb0 │ │ │ │ - bicseq r9, r1, #76, 30 @ 0x130 │ │ │ │ - bicseq r9, r1, #32, 30 @ 0x80 │ │ │ │ - bicseq r9, r1, #12, 28 @ 0xc0 │ │ │ │ - bicseq r9, r1, #16, 30 @ 0x40 │ │ │ │ - @ instruction: 0x03a4b4d4 │ │ │ │ - @ instruction: 0x03a4c004 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24e70 <__cxa_atexit@plt+0x17b30> │ │ │ │ - ldr r2, [pc, #64] @ 24e7c <__cxa_atexit@plt+0x17b3c> │ │ │ │ + ldr r2, [pc, #52] @ 24244 <__cxa_atexit@plt+0x16f04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 24e80 <__cxa_atexit@plt+0x17b40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #44] @ 24e84 <__cxa_atexit@plt+0x17b44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - bicseq r9, r1, #100, 26 @ 0x1900 │ │ │ │ - bicseq r9, r1, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 24ee8 <__cxa_atexit@plt+0x17ba8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 24ef4 <__cxa_atexit@plt+0x17bb4> │ │ │ │ - ldr r1, [pc, #76] @ 24f04 <__cxa_atexit@plt+0x17bc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 24f08 <__cxa_atexit@plt+0x17bc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 24f0c <__cxa_atexit@plt+0x17bcc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, r1, #224, 24 @ 0xe000 │ │ │ │ - bicseq r9, r1, #228, 24 @ 0xe400 │ │ │ │ - bicseq r9, r1, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24f48 <__cxa_atexit@plt+0x17c08> │ │ │ │ - ldr r3, [pc, #40] @ 24f58 <__cxa_atexit@plt+0x17c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 24f5c <__cxa_atexit@plt+0x17c1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r7, [pc, #16] @ 24f60 <__cxa_atexit@plt+0x17c20> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r0, r1, r8} │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 24240 <__cxa_atexit@plt+0x16f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + bicseq r9, r1, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0x03a53e08 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r1, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0x03a4bf04 │ │ │ │ - @ instruction: 0x03a4bed8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24fb0 <__cxa_atexit@plt+0x17c70> │ │ │ │ - ldr r2, [pc, #48] @ 24fbc <__cxa_atexit@plt+0x17c7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 24fc0 <__cxa_atexit@plt+0x17c80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #40] @ 24fc4 <__cxa_atexit@plt+0x17c84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a4be6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 24fe0 <__cxa_atexit@plt+0x17ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 2501c <__cxa_atexit@plt+0x17cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25014 <__cxa_atexit@plt+0x17cd4> │ │ │ │ - b 25028 <__cxa_atexit@plt+0x17ce8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25080 <__cxa_atexit@plt+0x17d40> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 250b8 <__cxa_atexit@plt+0x17d78> │ │ │ │ - ldr lr, [pc, #136] @ 250d8 <__cxa_atexit@plt+0x17d98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 250dc <__cxa_atexit@plt+0x17d9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 250e0 <__cxa_atexit@plt+0x17da0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 250ac <__cxa_atexit@plt+0x17d6c> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 250c0 <__cxa_atexit@plt+0x17d80> │ │ │ │ - ldr r7, [pc, #60] @ 250d0 <__cxa_atexit@plt+0x17d90> │ │ │ │ + beq 24294 <__cxa_atexit@plt+0x16f54> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r3, [r5, #8] │ │ │ │ + ldreq r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 242a8 <__cxa_atexit@plt+0x16f68> │ │ │ │ + ldr r7, [pc, #72] @ 242d0 <__cxa_atexit@plt+0x16f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 250d4 <__cxa_atexit@plt+0x17d94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 250c4 <__cxa_atexit@plt+0x17d84> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r1, #52, 22 @ 0xd000 │ │ │ │ - bicseq r9, r1, #44, 24 @ 0x2c00 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - bicseq r9, r1, #112, 22 @ 0x1c000 │ │ │ │ - bicseq r9, r1, #96, 24 @ 0x6000 │ │ │ │ - @ instruction: 0x03a4bda0 │ │ │ │ + ldr r7, [pc, #56] @ 242d4 <__cxa_atexit@plt+0x16f94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 242d8 <__cxa_atexit@plt+0x16f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + bicseq r9, r1, #96, 18 @ 0x180000 │ │ │ │ + bicseq r9, r1, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 242fc <__cxa_atexit@plt+0x16fbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, r1, #200, 16 @ 0xc80000 │ │ │ │ + @ instruction: 0x03a53d60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ + sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 25144 <__cxa_atexit@plt+0x17e04> │ │ │ │ + bhi 24358 <__cxa_atexit@plt+0x17018> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2513c <__cxa_atexit@plt+0x17dfc> │ │ │ │ - ldr r3, [pc, #52] @ 2514c <__cxa_atexit@plt+0x17e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 25150 <__cxa_atexit@plt+0x17e10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 25154 <__cxa_atexit@plt+0x17e14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 24350 <__cxa_atexit@plt+0x17010> │ │ │ │ + ldr r3, [pc, #44] @ 24360 <__cxa_atexit@plt+0x17020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 24364 <__cxa_atexit@plt+0x17024> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + b 1617c2c <__cxa_atexit@plt+0x160a8ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4bd48 │ │ │ │ - bicseq r9, r1, #108, 20 @ 0x6c000 │ │ │ │ - @ instruction: 0x03a4bd1c │ │ │ │ + bicseq r9, r1, #80, 16 @ 0x500000 │ │ │ │ + bicseq r9, r1, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 251c8 <__cxa_atexit@plt+0x17e88> │ │ │ │ - ldr r8, [pc, #84] @ 251d4 <__cxa_atexit@plt+0x17e94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 251d8 <__cxa_atexit@plt+0x17e98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 251dc <__cxa_atexit@plt+0x17e9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #68] @ 251e0 <__cxa_atexit@plt+0x17ea0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #60] @ 251e4 <__cxa_atexit@plt+0x17ea4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a4bc5c │ │ │ │ - @ instruction: 0x03a4bccc │ │ │ │ - bicseq r9, r1, #104, 20 @ 0x68000 │ │ │ │ - bicseq r9, r1, #12, 20 @ 0xc000 │ │ │ │ - bicseq r9, r1, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a4b210 │ │ │ │ + @ instruction: 0x03a53cf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 25280 <__cxa_atexit@plt+0x17f40> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 243dc <__cxa_atexit@plt+0x1709c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25274 <__cxa_atexit@plt+0x17f34> │ │ │ │ - ldr r7, [pc, #152] @ 252b8 <__cxa_atexit@plt+0x17f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2528c <__cxa_atexit@plt+0x17f4c> │ │ │ │ - ldr r7, [pc, #132] @ 252c4 <__cxa_atexit@plt+0x17f84> │ │ │ │ + beq 243d4 <__cxa_atexit@plt+0x17094> │ │ │ │ + ldr r7, [pc, #48] @ 243e4 <__cxa_atexit@plt+0x170a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 252c8 <__cxa_atexit@plt+0x17f88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #120] @ 252cc <__cxa_atexit@plt+0x17f8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + ldr r8, [pc, #44] @ 243e8 <__cxa_atexit@plt+0x170a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #40] @ 243ec <__cxa_atexit@plt+0x170ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 252bc <__cxa_atexit@plt+0x17f7c> │ │ │ │ + @ instruction: 0x03a53cc4 │ │ │ │ + @ instruction: 0x03a53ccc │ │ │ │ + bicseq r9, r1, #192, 14 @ 0x3000000 │ │ │ │ + @ instruction: 0x03a53ba8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 2440c <__cxa_atexit@plt+0x170cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a53b98 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 244c0 <__cxa_atexit@plt+0x17180> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 244d8 <__cxa_atexit@plt+0x17198> │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #144] @ 244f4 <__cxa_atexit@plt+0x171b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, lr, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 24468 <__cxa_atexit@plt+0x17128> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #116] @ 244f8 <__cxa_atexit@plt+0x171b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 24494 <__cxa_atexit@plt+0x17154> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r2, [pc, #96] @ 244fc <__cxa_atexit@plt+0x171bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 24500 <__cxa_atexit@plt+0x171c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #88] @ 24504 <__cxa_atexit@plt+0x171c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #68] @ 2450c <__cxa_atexit@plt+0x171cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 252c0 <__cxa_atexit@plt+0x17f80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, r1, #116, 18 @ 0x1d0000 │ │ │ │ - @ instruction: 0x03a4b16c │ │ │ │ - bicseq r9, r1, #4, 18 @ 0x10000 │ │ │ │ - @ instruction: 0xffff6474 │ │ │ │ - @ instruction: 0xffff81b4 │ │ │ │ - bicseq r9, r1, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 252f0 <__cxa_atexit@plt+0x17fb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r1, #148, 18 @ 0x250000 │ │ │ │ - @ instruction: 0x03a4bc10 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 25318 <__cxa_atexit@plt+0x17fd8> │ │ │ │ + ldr r7, [pc, #40] @ 24508 <__cxa_atexit@plt+0x171c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4bc04 │ │ │ │ - @ instruction: 0x03a4bbfc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2535c <__cxa_atexit@plt+0x1801c> │ │ │ │ - ldr r2, [pc, #40] @ 25364 <__cxa_atexit@plt+0x18024> │ │ │ │ + bicseq r9, r1, #132, 14 @ 0x2100000 │ │ │ │ + bicseq r9, r1, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + cmneq pc, #63963136 @ 0x3d00000 │ │ │ │ + @ instruction: 0x03a53bf8 │ │ │ │ + @ instruction: 0x03a53c10 │ │ │ │ + @ instruction: 0x03a53bc0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 24534 <__cxa_atexit@plt+0x171f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53b98 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2455c <__cxa_atexit@plt+0x1721c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53b70 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5], #-12 │ │ │ │ + b 24584 <__cxa_atexit@plt+0x17244> │ │ │ │ + @ instruction: 0x03a53b58 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2462c <__cxa_atexit@plt+0x172ec> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 245ec <__cxa_atexit@plt+0x172ac> │ │ │ │ + ldr r9, [pc, #172] @ 24654 <__cxa_atexit@plt+0x17314> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #168] @ 24658 <__cxa_atexit@plt+0x17318> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r1, [pc, #156] @ 2465c <__cxa_atexit@plt+0x1731c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r6, {r1, r2, lr} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r6, [pc, #140] @ 24660 <__cxa_atexit@plt+0x17320> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + sub r9, r3, #3 │ │ │ │ + sub sl, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 24618 <__cxa_atexit@plt+0x172d8> │ │ │ │ + ldr r3, [pc, #96] @ 24664 <__cxa_atexit@plt+0x17324> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #92] @ 24668 <__cxa_atexit@plt+0x17328> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 25368 <__cxa_atexit@plt+0x18028> │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r3, [pc, #44] @ 2464c <__cxa_atexit@plt+0x1730c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #32] @ 24648 <__cxa_atexit@plt+0x17308> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + ldr r6, [pc, #28] @ 24650 <__cxa_atexit@plt+0x17310> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + streq r0, [r7, -r0, lsl #28]! │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + bicseq r9, r1, #244, 12 @ 0xf400000 │ │ │ │ + bicseq r9, r1, #232, 12 @ 0xe800000 │ │ │ │ + bicseq r9, r1, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x03a53a90 │ │ │ │ + @ instruction: 0x03a53a64 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 246dc <__cxa_atexit@plt+0x1739c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #84] @ 246ec <__cxa_atexit@plt+0x173ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4bbe4 │ │ │ │ - bicseq r9, r1, #80, 16 @ 0x500000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2539c <__cxa_atexit@plt+0x1805c> │ │ │ │ - ldr r3, [pc, #24] @ 253a8 <__cxa_atexit@plt+0x18068> │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #12 │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 246c8 <__cxa_atexit@plt+0x17388> │ │ │ │ + ldr r3, [pc, #64] @ 246f4 <__cxa_atexit@plt+0x173b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #60] @ 246f8 <__cxa_atexit@plt+0x173b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r3, [pc, #32] @ 246f0 <__cxa_atexit@plt+0x173b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #16] @ 246e8 <__cxa_atexit@plt+0x173a8> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + streq r0, [r7, -r0, lsl #28]! │ │ │ │ + bicseq r9, r1, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a539e0 │ │ │ │ + @ instruction: 0x03a539d4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ 24738 <__cxa_atexit@plt+0x173f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24730 <__cxa_atexit@plt+0x173f0> │ │ │ │ + b 24788 <__cxa_atexit@plt+0x17448> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 253c8 <__cxa_atexit@plt+0x18088> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a53994 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ 24778 <__cxa_atexit@plt+0x17438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24770 <__cxa_atexit@plt+0x17430> │ │ │ │ + b 24788 <__cxa_atexit@plt+0x17448> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r1, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a4bb48 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a53954 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 24820 <__cxa_atexit@plt+0x174e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2541c <__cxa_atexit@plt+0x180dc> │ │ │ │ - ldr r3, [pc, #60] @ 25434 <__cxa_atexit@plt+0x180f4> │ │ │ │ + bcc 24858 <__cxa_atexit@plt+0x17518> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #176] @ 24878 <__cxa_atexit@plt+0x17538> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, lr, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 247cc <__cxa_atexit@plt+0x1748c> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #148] @ 2487c <__cxa_atexit@plt+0x1753c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 247f8 <__cxa_atexit@plt+0x174b8> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r3, [pc, #128] @ 24880 <__cxa_atexit@plt+0x17540> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 25438 <__cxa_atexit@plt+0x180f8> │ │ │ │ + ldr r2, [pc, #124] @ 24884 <__cxa_atexit@plt+0x17544> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2543c <__cxa_atexit@plt+0x180fc> │ │ │ │ + ldr r8, [pc, #120] @ 24888 <__cxa_atexit@plt+0x17548> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str sl, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r6, [pc, #104] @ 24890 <__cxa_atexit@plt+0x17550> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #100] @ 24894 <__cxa_atexit@plt+0x17554> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [pc, #84] @ 24898 <__cxa_atexit@plt+0x17558> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + mov r6, r9 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r7, [pc, #44] @ 2488c <__cxa_atexit@plt+0x1754c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + ldmib r5, {r8, r9, sl} │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03a4bb18 │ │ │ │ - @ instruction: 0x03a4bb10 │ │ │ │ + bicseq r9, r1, #32, 8 @ 0x20000000 │ │ │ │ + bicseq r9, r1, #184, 8 @ 0xb8000000 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + cmneq pc, #-1879048179 @ 0x9000000d │ │ │ │ + @ instruction: 0x03a53878 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + bicseq r9, r1, #68, 8 @ 0x44000000 │ │ │ │ + @ instruction: 0x03a537e4 │ │ │ │ + @ instruction: 0x03a53824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 25524 <__cxa_atexit@plt+0x181e4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2551c <__cxa_atexit@plt+0x181dc> │ │ │ │ - ldr r7, [pc, #216] @ 2554c <__cxa_atexit@plt+0x1820c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #212] @ 25550 <__cxa_atexit@plt+0x18210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 2552c <__cxa_atexit@plt+0x181ec> │ │ │ │ - ldr r8, [pc, #180] @ 25558 <__cxa_atexit@plt+0x18218> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #176] @ 2555c <__cxa_atexit@plt+0x1821c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 248bc <__cxa_atexit@plt+0x1757c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #172] @ 25560 <__cxa_atexit@plt+0x18220> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #3 │ │ │ │ - ldr r0, [pc, #164] @ 25564 <__cxa_atexit@plt+0x18224> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #156] @ 25568 <__cxa_atexit@plt+0x18228> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #148] @ 2556c <__cxa_atexit@plt+0x1822c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #140] @ 25570 <__cxa_atexit@plt+0x18230> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - add r8, r8, #3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, lr, #27 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #32] @ 25554 <__cxa_atexit@plt+0x18214> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4bac8 │ │ │ │ - bicseq r9, r1, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4ba90 │ │ │ │ - @ instruction: 0x03a4ba84 │ │ │ │ - bicseq r9, r1, #188, 14 @ 0x2f00000 │ │ │ │ - bicseq r9, r1, #180, 14 @ 0x2d00000 │ │ │ │ - bicseq r9, r1, #44, 14 @ 0xb00000 │ │ │ │ - bicseq r9, r1, #160, 14 @ 0x2800000 │ │ │ │ - bicseq r9, r1, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0x03a4b9c8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a537f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25614 <__cxa_atexit@plt+0x182d4> │ │ │ │ - ldr lr, [pc, #140] @ 2562c <__cxa_atexit@plt+0x182ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #136] @ 25630 <__cxa_atexit@plt+0x182f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #132] @ 25634 <__cxa_atexit@plt+0x182f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #3 │ │ │ │ - ldr r0, [pc, #124] @ 25638 <__cxa_atexit@plt+0x182f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #116] @ 2563c <__cxa_atexit@plt+0x182fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #108] @ 25640 <__cxa_atexit@plt+0x18300> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #100] @ 25644 <__cxa_atexit@plt+0x18304> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r8, r8, #3 │ │ │ │ - add lr, lr, #2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #44] @ 25648 <__cxa_atexit@plt+0x18308> │ │ │ │ + ldr r3, [pc, #52] @ 24908 <__cxa_atexit@plt+0x175c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4b990 │ │ │ │ - @ instruction: 0x03a4b98c │ │ │ │ - bicseq r9, r1, #192, 12 @ 0xc000000 │ │ │ │ - bicseq r9, r1, #184, 12 @ 0xb800000 │ │ │ │ - bicseq r9, r1, #48, 12 @ 0x3000000 │ │ │ │ - bicseq r9, r1, #164, 12 @ 0xa400000 │ │ │ │ - bicseq r9, r1, #156, 12 @ 0x9c00000 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03a4b924 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 256ac <__cxa_atexit@plt+0x1836c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 256a4 <__cxa_atexit@plt+0x18364> │ │ │ │ - ldr r7, [pc, #52] @ 256b4 <__cxa_atexit@plt+0x18374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 256b8 <__cxa_atexit@plt+0x18378> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 24900 <__cxa_atexit@plt+0x175c0> │ │ │ │ + ldr sl, [pc, #36] @ 2490c <__cxa_atexit@plt+0x175cc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #32] @ 24910 <__cxa_atexit@plt+0x175d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 256bc <__cxa_atexit@plt+0x1837c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r9, r1, #12, 10 @ 0x3000000 │ │ │ │ - bicseq r9, r1, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0x03a4b8a0 │ │ │ │ + @ instruction: 0x03a537bc │ │ │ │ + bicseq r9, r1, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0x03a5379c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 256e4 <__cxa_atexit@plt+0x183a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #24] @ 24940 <__cxa_atexit@plt+0x17600> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #20] @ 24944 <__cxa_atexit@plt+0x17604> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 256e8 <__cxa_atexit@plt+0x183a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4b894 │ │ │ │ - @ instruction: 0x03a4b888 │ │ │ │ - @ instruction: 0x03a4b8a4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + @ instruction: 0x03a5377c │ │ │ │ + bicseq r9, r1, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2574c <__cxa_atexit@plt+0x1840c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 25744 <__cxa_atexit@plt+0x18404> │ │ │ │ - ldr r7, [pc, #52] @ 25754 <__cxa_atexit@plt+0x18414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 25758 <__cxa_atexit@plt+0x18418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 2575c <__cxa_atexit@plt+0x1841c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 24994 <__cxa_atexit@plt+0x17654> │ │ │ │ + ldr r3, [pc, #60] @ 249a4 <__cxa_atexit@plt+0x17664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 24984 <__cxa_atexit@plt+0x17644> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, r1, #116, 8 @ 0x74000000 │ │ │ │ - bicseq r9, r1, #176, 10 @ 0x2c000000 │ │ │ │ - bicseq r9, r1, #168, 10 @ 0x2a000000 │ │ │ │ - @ instruction: 0x03a4b84c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 257c0 <__cxa_atexit@plt+0x18480> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 257b8 <__cxa_atexit@plt+0x18478> │ │ │ │ - ldr r7, [pc, #52] @ 257c8 <__cxa_atexit@plt+0x18488> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 257cc <__cxa_atexit@plt+0x1848c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 257d0 <__cxa_atexit@plt+0x18490> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 249a8 <__cxa_atexit@plt+0x17668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r1, #0, 8 │ │ │ │ - bicseq r9, r1, #68, 10 @ 0x11000000 │ │ │ │ - bicseq r9, r1, #60, 10 @ 0xf000000 │ │ │ │ - @ instruction: 0x03a4b7f4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a53850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 25834 <__cxa_atexit@plt+0x184f4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2582c <__cxa_atexit@plt+0x184ec> │ │ │ │ - ldr r7, [pc, #52] @ 2583c <__cxa_atexit@plt+0x184fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 25840 <__cxa_atexit@plt+0x18500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 25844 <__cxa_atexit@plt+0x18504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, r1, #140, 6 @ 0x30000002 │ │ │ │ - bicseq r9, r1, #200, 8 @ 0xc8000000 │ │ │ │ - bicseq r9, r1, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0x03a53820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 2589c <__cxa_atexit@plt+0x1855c> │ │ │ │ + bhi 24a20 <__cxa_atexit@plt+0x176e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 25894 <__cxa_atexit@plt+0x18554> │ │ │ │ - ldr r3, [pc, #44] @ 258a4 <__cxa_atexit@plt+0x18564> │ │ │ │ + beq 24a18 <__cxa_atexit@plt+0x176d8> │ │ │ │ + ldr r3, [pc, #44] @ 24a28 <__cxa_atexit@plt+0x176e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 258a8 <__cxa_atexit@plt+0x18568> │ │ │ │ + ldr r5, [pc, #32] @ 24a2c <__cxa_atexit@plt+0x176ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 15fdf04 <__cxa_atexit@plt+0x15f0bc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, r1, #28, 6 @ 0x70000000 │ │ │ │ - bicseq r9, r1, #196, 6 @ 0x10000003 │ │ │ │ - @ instruction: 0x03a4b750 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 25914 <__cxa_atexit@plt+0x185d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2590c <__cxa_atexit@plt+0x185cc> │ │ │ │ - ldr r3, [pc, #60] @ 2591c <__cxa_atexit@plt+0x185dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 25920 <__cxa_atexit@plt+0x185e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 25924 <__cxa_atexit@plt+0x185e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4b71c │ │ │ │ - bicseq r9, r1, #172, 4 @ 0xc000000a │ │ │ │ - bicseq r9, r1, #176, 4 │ │ │ │ - @ instruction: 0x03a4b6e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 25984 <__cxa_atexit@plt+0x18644> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2597c <__cxa_atexit@plt+0x1863c> │ │ │ │ - ldr r8, [pc, #48] @ 2598c <__cxa_atexit@plt+0x1864c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ 25990 <__cxa_atexit@plt+0x18650> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ 25994 <__cxa_atexit@plt+0x18654> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #483328 @ 0x76000 │ │ │ │ - @ instruction: 0x03a4b6ac │ │ │ │ - bicseq r9, r1, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 259b4 <__cxa_atexit@plt+0x18674> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - @ instruction: 0x03a4b694 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 259d4 <__cxa_atexit@plt+0x18694> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f1560 <__cxa_atexit@plt+0x15e4220> │ │ │ │ - @ instruction: 0x03a4b674 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 259f4 <__cxa_atexit@plt+0x186b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - @ instruction: 0x03a4b630 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 25a14 <__cxa_atexit@plt+0x186d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - @ instruction: 0x03a4b620 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 25a34 <__cxa_atexit@plt+0x186f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - @ instruction: 0x03a4b614 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bicseq r9, r1, #136, 2 @ 0x22 │ │ │ │ + bicseq r9, r1, #64, 4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 25a54 <__cxa_atexit@plt+0x18714> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - @ instruction: 0x03a4b608 │ │ │ │ - @ instruction: 0x03a4b6d0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 25a94 <__cxa_atexit@plt+0x18754> │ │ │ │ - ldr r3, [pc, #40] @ 25aa8 <__cxa_atexit@plt+0x18768> │ │ │ │ + bhi 24ab0 <__cxa_atexit@plt+0x17770> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24a68 <__cxa_atexit@plt+0x17728> │ │ │ │ + ldr r7, [pc, #100] @ 24ac0 <__cxa_atexit@plt+0x17780> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr lr, [sl, #15] │ │ │ │ + ldr r3, [pc, #72] @ 24ac8 <__cxa_atexit@plt+0x17788> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 25aac <__cxa_atexit@plt+0x1876c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - ldr r7, [pc, #20] @ 25ab0 <__cxa_atexit@plt+0x18770> │ │ │ │ + str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #32] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #12] @ 24ac4 <__cxa_atexit@plt+0x17784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a4b5d0 │ │ │ │ - @ instruction: 0x03a4b6a8 │ │ │ │ - @ instruction: 0x03a4b678 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 25ad8 <__cxa_atexit@plt+0x18798> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 25af4 <__cxa_atexit@plt+0x187b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 25af8 <__cxa_atexit@plt+0x187b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4b55c │ │ │ │ - @ instruction: 0x03a4b630 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 25b38 <__cxa_atexit@plt+0x187f8> │ │ │ │ - ldr r3, [pc, #64] @ 25b5c <__cxa_atexit@plt+0x1881c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [pc, #56] @ 25b60 <__cxa_atexit@plt+0x18820> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #20] @ 25b54 <__cxa_atexit@plt+0x18814> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 25b58 <__cxa_atexit@plt+0x18818> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f1560 <__cxa_atexit@plt+0x15e4220> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a4b4fc │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - @ instruction: 0x03a4b530 │ │ │ │ - @ instruction: 0x03a4b5c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bicseq r9, r1, #52, 4 @ 0x40000003 │ │ │ │ + @ instruction: 0x03a53770 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a53754 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 25b90 <__cxa_atexit@plt+0x18850> │ │ │ │ + ldr r3, [pc, #16] @ 24af0 <__cxa_atexit@plt+0x177b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ 25b94 <__cxa_atexit@plt+0x18854> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a4b4a0 │ │ │ │ - @ instruction: 0x03a4b580 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a5372c │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 25bd4 <__cxa_atexit@plt+0x18894> │ │ │ │ - ldr r3, [pc, #64] @ 25bf8 <__cxa_atexit@plt+0x188b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [pc, #56] @ 25bfc <__cxa_atexit@plt+0x188bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #20] @ 25bf0 <__cxa_atexit@plt+0x188b0> │ │ │ │ + ldr r3, [pc, #16] @ 24b18 <__cxa_atexit@plt+0x177d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 25bf4 <__cxa_atexit@plt+0x188b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a4b44c │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a4b480 │ │ │ │ - @ instruction: 0x03a4b508 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53704 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25c40 <__cxa_atexit@plt+0x18900> │ │ │ │ - ldr r3, [pc, #64] @ 25c64 <__cxa_atexit@plt+0x18924> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [pc, #56] @ 25c68 <__cxa_atexit@plt+0x18928> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #20] @ 25c5c <__cxa_atexit@plt+0x1891c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 25c60 <__cxa_atexit@plt+0x18920> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a4b408 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a4b414 │ │ │ │ - @ instruction: 0x03a4b48c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 25c9c <__cxa_atexit@plt+0x1895c> │ │ │ │ + bne 24b4c <__cxa_atexit@plt+0x1780c> │ │ │ │ + ldr r3, [pc, #44] @ 24b68 <__cxa_atexit@plt+0x17828> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 25ca0 <__cxa_atexit@plt+0x18960> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r9, r1, #96 @ 0x60 │ │ │ │ - @ instruction: 0x03a4b454 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 25cd4 <__cxa_atexit@plt+0x18994> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 25cd8 <__cxa_atexit@plt+0x18998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r9, r1, #40 @ 0x28 │ │ │ │ - @ instruction: 0x03a4b41c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 25d00 <__cxa_atexit@plt+0x189c0> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #16] @ 24b64 <__cxa_atexit@plt+0x17824> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401198 <__cxa_atexit@plt+0x3f3e58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4b3f4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a536b4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 25d2c <__cxa_atexit@plt+0x189ec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24b94 <__cxa_atexit@plt+0x17854> │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + add r5, r5, #40 @ 0x28 │ │ │ │ + b 3fc5c0 <__cxa_atexit@plt+0x3ef280> │ │ │ │ + ldr r3, [pc, #16] @ 24bac <__cxa_atexit@plt+0x1786c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 25d30 <__cxa_atexit@plt+0x189f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4b338 │ │ │ │ - @ instruction: 0x03a4b3b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53670 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 25d64 <__cxa_atexit@plt+0x18a24> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 24bdc <__cxa_atexit@plt+0x1789c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 24bf0 <__cxa_atexit@plt+0x178b0> │ │ │ │ + b 24c70 <__cxa_atexit@plt+0x17930> │ │ │ │ + ldr r3, [pc, #16] @ 24bf4 <__cxa_atexit@plt+0x178b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 25d68 <__cxa_atexit@plt+0x18a28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r8, r1, #152, 30 @ 0x260 │ │ │ │ - @ instruction: 0x03a4b378 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + b 24d98 <__cxa_atexit@plt+0x17a58> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53628 │ │ │ │ + andeq r3, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 25d9c <__cxa_atexit@plt+0x18a5c> │ │ │ │ + ldr r3, [pc, #16] @ 24c1c <__cxa_atexit@plt+0x178dc> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 25da0 <__cxa_atexit@plt+0x18a60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r8, r1, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0x03a4b330 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a53600 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 25dc8 <__cxa_atexit@plt+0x18a88> │ │ │ │ + ldr r3, [pc, #16] @ 24c44 <__cxa_atexit@plt+0x17904> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401198 <__cxa_atexit@plt+0x3f3e58> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4b2f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a535d8 │ │ │ │ + andeq r3, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 25dec <__cxa_atexit@plt+0x18aac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 15f1560 <__cxa_atexit@plt+0x15e4220> │ │ │ │ - @ instruction: 0x03a4b278 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 25e0c <__cxa_atexit@plt+0x18acc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - @ instruction: 0x03a4b250 │ │ │ │ - @ instruction: 0x03a4b2b0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 25e30 <__cxa_atexit@plt+0x18af0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 15f1560 <__cxa_atexit@plt+0x15e4220> │ │ │ │ - @ instruction: 0x03a4b22c │ │ │ │ - @ instruction: 0x03a4b320 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25e84 <__cxa_atexit@plt+0x18b44> │ │ │ │ - ldr r2, [pc, #56] @ 25e8c <__cxa_atexit@plt+0x18b4c> │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 24c6c <__cxa_atexit@plt+0x1792c> │ │ │ │ + b 24d98 <__cxa_atexit@plt+0x17a58> │ │ │ │ + b 24c70 <__cxa_atexit@plt+0x17930> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #208] @ 24d4c <__cxa_atexit@plt+0x17a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 25e90 <__cxa_atexit@plt+0x18b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 25e94 <__cxa_atexit@plt+0x18b54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 24d38 <__cxa_atexit@plt+0x179f8> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24ccc <__cxa_atexit@plt+0x1798c> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r7, [pc, #156] @ 24d50 <__cxa_atexit@plt+0x17a10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 24d20 <__cxa_atexit@plt+0x179e0> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4b308 │ │ │ │ - bicseq r8, r1, #56, 26 @ 0xe00 │ │ │ │ - bicseq r8, r1, #140, 28 @ 0x8c0 │ │ │ │ - @ instruction: 0x03a4b21c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25ee8 <__cxa_atexit@plt+0x18ba8> │ │ │ │ - ldr r2, [pc, #56] @ 25ef0 <__cxa_atexit@plt+0x18bb0> │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr lr, [sl, #11] │ │ │ │ + ldr ip, [sl, #15] │ │ │ │ + ldr r2, [pc, #116] @ 24d58 <__cxa_atexit@plt+0x17a18> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 25ef4 <__cxa_atexit@plt+0x18bb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 25ef8 <__cxa_atexit@plt+0x18bb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4b204 │ │ │ │ - bicseq r8, r1, #212, 24 @ 0xd400 │ │ │ │ - bicseq r8, r1, #40, 28 @ 0x280 │ │ │ │ - @ instruction: 0x03a4b25c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 4011a0 <__cxa_atexit@plt+0x3f3e60> │ │ │ │ - @ instruction: 0x03a4b240 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 25f80 <__cxa_atexit@plt+0x18c40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 25f8c <__cxa_atexit@plt+0x18c4c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 25f9c <__cxa_atexit@plt+0x18c5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 25fa0 <__cxa_atexit@plt+0x18c60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 4011a8 <__cxa_atexit@plt+0x3f3e68> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #32]! │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + ldr r7, [pc, #20] @ 24d54 <__cxa_atexit@plt+0x17a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + bicseq r8, r1, #220, 30 @ 0x370 │ │ │ │ + @ instruction: 0x03a534e8 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x03a534b8 │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 24d80 <__cxa_atexit@plt+0x17a40> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - bicseq r8, r1, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0x03a4b1b4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26018 <__cxa_atexit@plt+0x18cd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 26024 <__cxa_atexit@plt+0x18ce4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r9, [pc, #76] @ 26034 <__cxa_atexit@plt+0x18cf4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr ip, [pc, #68] @ 26038 <__cxa_atexit@plt+0x18cf8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #28]! │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #204] @ 24e70 <__cxa_atexit@plt+0x17b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 24e5c <__cxa_atexit@plt+0x17b1c> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24df4 <__cxa_atexit@plt+0x17ab4> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r7, [pc, #152] @ 24e74 <__cxa_atexit@plt+0x17b34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 24e48 <__cxa_atexit@plt+0x17b08> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr lr, [sl, #11] │ │ │ │ + ldr ip, [sl, #15] │ │ │ │ + ldr r2, [pc, #112] @ 24e7c <__cxa_atexit@plt+0x17b3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + str r7, [r5, #32]! │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + ldr r7, [pc, #20] @ 24e78 <__cxa_atexit@plt+0x17b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq r8, r1, #180, 28 @ 0xb40 │ │ │ │ + @ instruction: 0x03a533c4 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0x03a53388 │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 24ea4 <__cxa_atexit@plt+0x17b64> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #28]! │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a53364 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 24f00 <__cxa_atexit@plt+0x17bc0> │ │ │ │ + ldr r7, [pc, #52] @ 24f10 <__cxa_atexit@plt+0x17bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 24ef4 <__cxa_atexit@plt+0x17bb4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 24f24 <__cxa_atexit@plt+0x17be4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 24f14 <__cxa_atexit@plt+0x17bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - bicseq r8, r1, #8, 26 @ 0x200 │ │ │ │ - @ instruction: 0x03a4b048 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a53338 │ │ │ │ + @ instruction: 0x03a53308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2608c <__cxa_atexit@plt+0x18d4c> │ │ │ │ - ldr r2, [pc, #56] @ 26094 <__cxa_atexit@plt+0x18d54> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #204] @ 25000 <__cxa_atexit@plt+0x17cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26098 <__cxa_atexit@plt+0x18d58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 2609c <__cxa_atexit@plt+0x18d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 24f88 <__cxa_atexit@plt+0x17c48> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 24fec <__cxa_atexit@plt+0x17cac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 24f98 <__cxa_atexit@plt+0x17c58> │ │ │ │ + ldr r7, [pc, #140] @ 25004 <__cxa_atexit@plt+0x17cc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4b030 │ │ │ │ - bicseq r8, r1, #48, 22 @ 0xc000 │ │ │ │ - bicseq r8, r1, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0x03a4aff4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 260f0 <__cxa_atexit@plt+0x18db0> │ │ │ │ - ldr r2, [pc, #56] @ 260f8 <__cxa_atexit@plt+0x18db8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 260fc <__cxa_atexit@plt+0x18dbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 26100 <__cxa_atexit@plt+0x18dc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4afdc │ │ │ │ - bicseq r8, r1, #204, 20 @ 0xcc000 │ │ │ │ - bicseq r8, r1, #32, 24 @ 0x2000 │ │ │ │ - @ instruction: 0x03a4afa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26154 <__cxa_atexit@plt+0x18e14> │ │ │ │ - ldr r2, [pc, #56] @ 2615c <__cxa_atexit@plt+0x18e1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26160 <__cxa_atexit@plt+0x18e20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 26164 <__cxa_atexit@plt+0x18e24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr lr, [sl, #15] │ │ │ │ + ldr r3, [pc, #92] @ 2500c <__cxa_atexit@plt+0x17ccc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + sub ip, r5, #28 │ │ │ │ + stm ip, {r8, r9, sl} │ │ │ │ str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #20] @ 25008 <__cxa_atexit@plt+0x17cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4af88 │ │ │ │ - bicseq r8, r1, #104, 20 @ 0x68000 │ │ │ │ - bicseq r8, r1, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 261b4 <__cxa_atexit@plt+0x18e74> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 261bc <__cxa_atexit@plt+0x18e7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 261c0 <__cxa_atexit@plt+0x18e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 261c4 <__cxa_atexit@plt+0x18e84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq r8, r1, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0x03a53234 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0x03a53210 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r3, r5, #12 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 250ac <__cxa_atexit@plt+0x17d6c> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2505c <__cxa_atexit@plt+0x17d1c> │ │ │ │ + ldr r7, [pc, #116] @ 250c0 <__cxa_atexit@plt+0x17d80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r1, #16, 20 @ 0x10000 │ │ │ │ - bicseq r8, r1, #52, 20 @ 0x34000 │ │ │ │ - bicseq r8, r1, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26208 <__cxa_atexit@plt+0x18ec8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 26210 <__cxa_atexit@plt+0x18ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #32] @ 26214 <__cxa_atexit@plt+0x18ed4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr lr, [sl, #15] │ │ │ │ + ldr r3, [pc, #84] @ 250c8 <__cxa_atexit@plt+0x17d88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + sub ip, r5, #24 │ │ │ │ + stm ip, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #16] @ 250c4 <__cxa_atexit@plt+0x17d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r1, #172, 18 @ 0x2b0000 │ │ │ │ - bicseq r8, r1, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0x03a4af40 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 4011a0 <__cxa_atexit@plt+0x3f3e60> │ │ │ │ - @ instruction: 0x03a4af24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2629c <__cxa_atexit@plt+0x18f5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 262a8 <__cxa_atexit@plt+0x18f68> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 262b8 <__cxa_atexit@plt+0x18f78> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 262bc <__cxa_atexit@plt+0x18f7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ + bicseq r8, r1, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0x03a53174 │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25104 <__cxa_atexit@plt+0x17dc4> │ │ │ │ + ldr r5, [pc, #40] @ 25114 <__cxa_atexit@plt+0x17dd4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4011a8 <__cxa_atexit@plt+0x3f3e68> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #12] @ 25118 <__cxa_atexit@plt+0x17dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a5313c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 25134 <__cxa_atexit@plt+0x17df4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5c8 <__cxa_atexit@plt+0x3ef288> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25180 <__cxa_atexit@plt+0x17e40> │ │ │ │ + ldr r5, [pc, #40] @ 25190 <__cxa_atexit@plt+0x17e50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #12] @ 25194 <__cxa_atexit@plt+0x17e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - bicseq r8, r1, #120, 20 @ 0x78000 │ │ │ │ - @ instruction: 0x03a4ae9c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 26384 <__cxa_atexit@plt+0x19044> │ │ │ │ - ldr lr, [pc, #192] @ 263a0 <__cxa_atexit@plt+0x19060> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r3, r7, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #172] @ 263a4 <__cxa_atexit@plt+0x19064> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2636c <__cxa_atexit@plt+0x1902c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 26378 <__cxa_atexit@plt+0x19038> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a530c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 251b0 <__cxa_atexit@plt+0x17e70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5d0 <__cxa_atexit@plt+0x3ef290> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 251fc <__cxa_atexit@plt+0x17ebc> │ │ │ │ + ldr r5, [pc, #40] @ 2520c <__cxa_atexit@plt+0x17ecc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #12] @ 25210 <__cxa_atexit@plt+0x17ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a5304c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 2522c <__cxa_atexit@plt+0x17eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5d8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 2638c <__cxa_atexit@plt+0x1904c> │ │ │ │ - ldr lr, [pc, #112] @ 263a8 <__cxa_atexit@plt+0x19068> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [pc, #100] @ 263ac <__cxa_atexit@plt+0x1906c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r2, #7 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 25278 <__cxa_atexit@plt+0x17f38> │ │ │ │ + ldr r3, [pc, #40] @ 25290 <__cxa_atexit@plt+0x17f50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 25294 <__cxa_atexit@plt+0x17f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r8, r1, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - bicseq r8, r1, #180, 18 @ 0x2d0000 │ │ │ │ - @ instruction: 0x03a4adac │ │ │ │ + bicseq r8, r1, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0x03a52fd4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 26414 <__cxa_atexit@plt+0x190d4> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 252d0 <__cxa_atexit@plt+0x17f90> │ │ │ │ + ldr r3, [pc, #32] @ 252dc <__cxa_atexit@plt+0x17f9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5e0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26420 <__cxa_atexit@plt+0x190e0> │ │ │ │ - ldr lr, [pc, #80] @ 26430 <__cxa_atexit@plt+0x190f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r0, [pc, #68] @ 26434 <__cxa_atexit@plt+0x190f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - bicseq r8, r1, #12, 18 @ 0x30000 │ │ │ │ - @ instruction: 0x03a4ad20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 25314 <__cxa_atexit@plt+0x17fd4> │ │ │ │ + ldr r2, [pc, #28] @ 25320 <__cxa_atexit@plt+0x17fe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r8, r1, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 264a0 <__cxa_atexit@plt+0x19160> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 253a4 <__cxa_atexit@plt+0x18064> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 264ac <__cxa_atexit@plt+0x1916c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r1, r2, r9, sl} │ │ │ │ - ldr ip, [pc, #68] @ 264bc <__cxa_atexit@plt+0x1917c> │ │ │ │ + bcc 253b0 <__cxa_atexit@plt+0x18070> │ │ │ │ + ldr lr, [pc, #104] @ 253c0 <__cxa_atexit@plt+0x18080> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr sl, [pc, #84] @ 253c4 <__cxa_atexit@plt+0x18084> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #80] @ 253c8 <__cxa_atexit@plt+0x18088> │ │ │ │ add ip, pc, ip │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r0, r1, r2, r9} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - ldr r0, [pc, #48] @ 264c0 <__cxa_atexit@plt+0x19180> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3, sl} │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 4011c0 <__cxa_atexit@plt+0x3f3e80> │ │ │ │ - mov r6, r3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r8, ip, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r1, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a52edc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26544 <__cxa_atexit@plt+0x19204> │ │ │ │ - ldr lr, [pc, #108] @ 26550 <__cxa_atexit@plt+0x19210> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #96] @ 26554 <__cxa_atexit@plt+0x19214> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 26524 <__cxa_atexit@plt+0x191e4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 26538 <__cxa_atexit@plt+0x191f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #40] @ 26558 <__cxa_atexit@plt+0x19218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r8, r1, #164, 12 @ 0xa400000 │ │ │ │ - bicseq r8, r1, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ 2541c <__cxa_atexit@plt+0x180dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 25410 <__cxa_atexit@plt+0x180d0> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ cmp r3, #2 │ │ │ │ - bne 26584 <__cxa_atexit@plt+0x19244> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 26590 <__cxa_atexit@plt+0x19250> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - bicseq r8, r1, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrne r3, [pc, #36] @ 25424 <__cxa_atexit@plt+0x180e4> │ │ │ │ + addne r3, pc, r3 │ │ │ │ + ldreq r3, [pc, #24] @ 25420 <__cxa_atexit@plt+0x180e0> │ │ │ │ + addeq r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5e0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #36] @ 25460 <__cxa_atexit@plt+0x18120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 25464 <__cxa_atexit@plt+0x18124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + moveq r3, r7 │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5e0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 25484 <__cxa_atexit@plt+0x18144> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, r1, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 254a4 <__cxa_atexit@plt+0x18164> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, r1, #32, 14 @ 0x800000 │ │ │ │ + @ instruction: 0x03a52da4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 26600 <__cxa_atexit@plt+0x192c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2660c <__cxa_atexit@plt+0x192cc> │ │ │ │ - ldr lr, [pc, #84] @ 2661c <__cxa_atexit@plt+0x192dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2550c <__cxa_atexit@plt+0x181cc> │ │ │ │ + ldr lr, [pc, #72] @ 2551c <__cxa_atexit@plt+0x181dc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr sl, [pc, #68] @ 26620 <__cxa_atexit@plt+0x192e0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + add r8, r7, #7 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r3 │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [pc, #32] @ 25520 <__cxa_atexit@plt+0x181e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - bicseq r8, r1, #32, 14 @ 0x800000 │ │ │ │ - @ instruction: 0x03a4ab34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + bicseq r8, r1, #184, 14 @ 0x2e00000 │ │ │ │ + @ instruction: 0x03a52d28 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 266f8 <__cxa_atexit@plt+0x193b8> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25584 <__cxa_atexit@plt+0x18244> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 26704 <__cxa_atexit@plt+0x193c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp] │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr ip, [r7, #23] │ │ │ │ - sub lr, r6, #11 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r2, [pc, #136] @ 26714 <__cxa_atexit@plt+0x193d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #128] @ 26718 <__cxa_atexit@plt+0x193d8> │ │ │ │ + bcc 2558c <__cxa_atexit@plt+0x1824c> │ │ │ │ + ldr r2, [pc, #64] @ 255a0 <__cxa_atexit@plt+0x18260> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [pc, #116] @ 2671c <__cxa_atexit@plt+0x193dc> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [pc, #56] @ 255a4 <__cxa_atexit@plt+0x18264> │ │ │ │ add r0, pc, r0 │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #100] @ 26720 <__cxa_atexit@plt+0x193e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r5, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ + str r0, [r5] │ │ │ │ + stmib r3, {r2, r9, sl} │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ mov r6, r3 │ │ │ │ + b 25594 <__cxa_atexit@plt+0x18254> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 255dc <__cxa_atexit@plt+0x1829c> │ │ │ │ + ldr r2, [pc, #28] @ 255e8 <__cxa_atexit@plt+0x182a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r8, r1, #240, 12 @ 0xf000000 │ │ │ │ + @ instruction: 0x03a52c60 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 25660 <__cxa_atexit@plt+0x18320> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 25668 <__cxa_atexit@plt+0x18328> │ │ │ │ + ldr lr, [pc, #84] @ 25684 <__cxa_atexit@plt+0x18344> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 25688 <__cxa_atexit@plt+0x18348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldmib r7, {r0, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2568c <__cxa_atexit@plt+0x1834c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + stmib r3, {r1, r9, sl} │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 25670 <__cxa_atexit@plt+0x18330> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #8] @ 25680 <__cxa_atexit@plt+0x18340> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r1, #112, 12 @ 0x7000000 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x03a4a950 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a52bd4 │ │ │ │ + @ instruction: 0x03a52c1c │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x03a52bbc │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26774 <__cxa_atexit@plt+0x19434> │ │ │ │ - ldr r2, [pc, #56] @ 2677c <__cxa_atexit@plt+0x1943c> │ │ │ │ + bhi 256c0 <__cxa_atexit@plt+0x18380> │ │ │ │ + ldr r2, [pc, #28] @ 256d0 <__cxa_atexit@plt+0x18390> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26780 <__cxa_atexit@plt+0x19440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 26784 <__cxa_atexit@plt+0x19444> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc5f0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + ldr r7, [pc, #12] @ 256d4 <__cxa_atexit@plt+0x18394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4a938 │ │ │ │ - bicseq r8, r1, #72, 8 @ 0x48000000 │ │ │ │ - bicseq r8, r1, #156, 10 @ 0x27000000 │ │ │ │ - @ instruction: 0x03a4a9e0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a52b9c │ │ │ │ + @ instruction: 0x03a52b78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp lr, r8 │ │ │ │ + bcc 25800 <__cxa_atexit@plt+0x184c0> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + ldr ip, [pc, #304] @ 25848 <__cxa_atexit@plt+0x18508> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #-8]! │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 25768 <__cxa_atexit@plt+0x18428> │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 25794 <__cxa_atexit@plt+0x18454> │ │ │ │ + ldr r0, [pc, #296] @ 25868 <__cxa_atexit@plt+0x18528> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #16] │ │ │ │ + add r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 26874 <__cxa_atexit@plt+0x19534> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #88 @ 0x58 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 2687c <__cxa_atexit@plt+0x1953c> │ │ │ │ - ldr lr, [pc, #216] @ 26890 <__cxa_atexit@plt+0x19550> │ │ │ │ + bhi 25820 <__cxa_atexit@plt+0x184e0> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 25818 <__cxa_atexit@plt+0x184d8> │ │ │ │ + ldr lr, [pc, #264] @ 2586c <__cxa_atexit@plt+0x1852c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #208] @ 26894 <__cxa_atexit@plt+0x19554> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub r1, sl, #35 @ 0x23 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #180] @ 26898 <__cxa_atexit@plt+0x19558> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r3, [pc, #168] @ 2689c <__cxa_atexit@plt+0x1955c> │ │ │ │ + b 257c0 <__cxa_atexit@plt+0x18480> │ │ │ │ + ldr r6, [pc, #240] @ 25860 <__cxa_atexit@plt+0x18520> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #236] @ 25864 <__cxa_atexit@plt+0x18524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r6, r9, sl} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r7, r8, #11 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3fc5d8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + ldr r0, [pc, #176] @ 2584c <__cxa_atexit@plt+0x1850c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #16] │ │ │ │ + add r2, r2, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 25838 <__cxa_atexit@plt+0x184f8> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 25830 <__cxa_atexit@plt+0x184f0> │ │ │ │ + ldr lr, [pc, #144] @ 25850 <__cxa_atexit@plt+0x18510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r5, [pc, #140] @ 25854 <__cxa_atexit@plt+0x18514> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #136] @ 25858 <__cxa_atexit@plt+0x18518> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r1, [r2] │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r0 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #72] @ 25870 <__cxa_atexit@plt+0x18530> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #28] @ 2585c <__cxa_atexit@plt+0x1851c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a52a90 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0x03a52a10 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x03a52ae4 │ │ │ │ + @ instruction: 0x03a52a20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 258dc <__cxa_atexit@plt+0x1859c> │ │ │ │ + ldr r3, [pc, #40] @ 258f4 <__cxa_atexit@plt+0x185b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 258f8 <__cxa_atexit@plt+0x185b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, r1, #228, 6 @ 0x90000003 │ │ │ │ + @ instruction: 0x03a52988 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25930 <__cxa_atexit@plt+0x185f0> │ │ │ │ + ldr r5, [pc, #36] @ 25940 <__cxa_atexit@plt+0x18600> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 25944 <__cxa_atexit@plt+0x18604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a52938 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 25960 <__cxa_atexit@plt+0x18620> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr ip, [pc, #152] @ 268a0 <__cxa_atexit@plt+0x19560> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #12]! │ │ │ │ - ldr r3, [pc, #136] @ 268a4 <__cxa_atexit@plt+0x19564> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5d8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 259a8 <__cxa_atexit@plt+0x18668> │ │ │ │ + ldr r5, [pc, #36] @ 259b8 <__cxa_atexit@plt+0x18678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 259bc <__cxa_atexit@plt+0x1867c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a528c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 259d8 <__cxa_atexit@plt+0x18698> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r1, r6 │ │ │ │ - str ip, [r1, #36]! @ 0x24 │ │ │ │ - ldr ip, [pc, #124] @ 268a8 <__cxa_atexit@plt+0x19568> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov lr, r6 │ │ │ │ - str r3, [lr, #24]! │ │ │ │ - mov r3, r6 │ │ │ │ - str ip, [r3, #76]! @ 0x4c │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #96] @ 268ac <__cxa_atexit@plt+0x1956c> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5d0 <__cxa_atexit@plt+0x3ef290> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25a20 <__cxa_atexit@plt+0x186e0> │ │ │ │ + ldr r5, [pc, #36] @ 25a30 <__cxa_atexit@plt+0x186f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 25a34 <__cxa_atexit@plt+0x186f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a52850 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 25a50 <__cxa_atexit@plt+0x18710> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov sl, r6 │ │ │ │ - b 26884 <__cxa_atexit@plt+0x19544> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5c8 <__cxa_atexit@plt+0x3ef288> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - bicseq r8, r1, #212, 6 @ 0x50000003 │ │ │ │ - bicseq r8, r1, #24, 10 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26928 <__cxa_atexit@plt+0x195e8> │ │ │ │ - ldr r2, [pc, #96] @ 26930 <__cxa_atexit@plt+0x195f0> │ │ │ │ + bhi 25a9c <__cxa_atexit@plt+0x1875c> │ │ │ │ + ldr r2, [pc, #36] @ 25aa4 <__cxa_atexit@plt+0x18764> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #32] @ 25aa8 <__cxa_atexit@plt+0x18768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 26910 <__cxa_atexit@plt+0x195d0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 26920 <__cxa_atexit@plt+0x195e0> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r5, #-8]! │ │ │ │ - ldr r2, [pc, #52] @ 26934 <__cxa_atexit@plt+0x195f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - bicseq r8, r1, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 26964 <__cxa_atexit@plt+0x19624> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ 26970 <__cxa_atexit@plt+0x19630> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - bicseq r8, r1, #156, 6 @ 0x70000002 │ │ │ │ - @ instruction: 0x03a4a6f0 │ │ │ │ + @ instruction: 0x03a527f0 │ │ │ │ + bicseq r8, r1, #0, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 269c4 <__cxa_atexit@plt+0x19684> │ │ │ │ - ldr r2, [pc, #56] @ 269cc <__cxa_atexit@plt+0x1968c> │ │ │ │ + bhi 25ae4 <__cxa_atexit@plt+0x187a4> │ │ │ │ + ldr r2, [pc, #36] @ 25aec <__cxa_atexit@plt+0x187ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 269d0 <__cxa_atexit@plt+0x19690> │ │ │ │ + ldr r1, [pc, #32] @ 25af0 <__cxa_atexit@plt+0x187b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 269d4 <__cxa_atexit@plt+0x19694> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a527ac │ │ │ │ + bicseq r8, r1, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25b2c <__cxa_atexit@plt+0x187ec> │ │ │ │ + ldr r2, [pc, #36] @ 25b34 <__cxa_atexit@plt+0x187f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 25b38 <__cxa_atexit@plt+0x187f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4a6d8 │ │ │ │ - bicseq r8, r1, #248, 2 @ 0x3e │ │ │ │ - bicseq r8, r1, #76, 6 @ 0x30000001 │ │ │ │ - @ instruction: 0x03a4a7ac │ │ │ │ + @ instruction: 0x03a52768 │ │ │ │ + bicseq r8, r1, #112 @ 0x70 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 26a80 <__cxa_atexit@plt+0x19740> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 26a8c <__cxa_atexit@plt+0x1974c> │ │ │ │ - ldr lr, [pc, #144] @ 26a9c <__cxa_atexit@plt+0x1975c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #136] @ 26aa0 <__cxa_atexit@plt+0x19760> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #108] @ 26aa4 <__cxa_atexit@plt+0x19764> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 26aa8 <__cxa_atexit@plt+0x19768> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25b78 <__cxa_atexit@plt+0x18838> │ │ │ │ + ldr lr, [pc, #36] @ 25b80 <__cxa_atexit@plt+0x18840> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 26aac <__cxa_atexit@plt+0x1976c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc5f0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 25bb8 <__cxa_atexit@plt+0x18878> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 25bcc <__cxa_atexit@plt+0x1888c> │ │ │ │ + ldr r2, [pc, #60] @ 25be8 <__cxa_atexit@plt+0x188a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #32]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - str lr, [r1, #20] │ │ │ │ - str r8, [r1, #24] │ │ │ │ - str r1, [r1, #28] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r2, [pc, #36] @ 25be4 <__cxa_atexit@plt+0x188a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r2, [pc, #12] @ 25be0 <__cxa_atexit@plt+0x188a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 25c14 <__cxa_atexit@plt+0x188d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5d8 <__cxa_atexit@plt+0x3ef298> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - bicseq r8, r1, #128, 2 │ │ │ │ - bicseq r8, r1, #196, 4 @ 0x4000000c │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x03a4a6e4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 26b5c <__cxa_atexit@plt+0x1981c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #48 @ 0x30 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 26b68 <__cxa_atexit@plt+0x19828> │ │ │ │ - ldr lr, [pc, #148] @ 26b78 <__cxa_atexit@plt+0x19838> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #140] @ 26b7c <__cxa_atexit@plt+0x1983c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub r2, r6, #31 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #112] @ 26b80 <__cxa_atexit@plt+0x19840> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 26b84 <__cxa_atexit@plt+0x19844> │ │ │ │ + bcc 25cb4 <__cxa_atexit@plt+0x18974> │ │ │ │ + ldr r3, [pc, #108] @ 25ccc <__cxa_atexit@plt+0x1898c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #104] @ 25cd0 <__cxa_atexit@plt+0x18990> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r1, #36] @ 0x24 │ │ │ │ - str r8, [r1, #40] @ 0x28 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #84] @ 26b88 <__cxa_atexit@plt+0x19848> │ │ │ │ + ldr r1, [pc, #100] @ 25cd4 <__cxa_atexit@plt+0x18994> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #96] @ 25cd8 <__cxa_atexit@plt+0x18998> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r8, [r1, #20] │ │ │ │ - str r1, [r1, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #32] @ 25cdc <__cxa_atexit@plt+0x1899c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3bc │ │ │ │ - bicseq r8, r1, #168 @ 0xa8 │ │ │ │ - bicseq r8, r1, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0xfffff490 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x03a4a618 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0x03a525c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 26c18 <__cxa_atexit@plt+0x198d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 26c24 <__cxa_atexit@plt+0x198e4> │ │ │ │ - ldr r9, [pc, #116] @ 26c34 <__cxa_atexit@plt+0x198f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 26c38 <__cxa_atexit@plt+0x198f8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #20] @ 25d0c <__cxa_atexit@plt+0x189cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #16] @ 25d10 <__cxa_atexit@plt+0x189d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc5f8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ + @ instruction: 0x03a525fc │ │ │ │ + bicseq r7, r1, #192, 30 @ 0x300 │ │ │ │ + @ instruction: 0x03a525fc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25d3c <__cxa_atexit@plt+0x189fc> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 25d50 <__cxa_atexit@plt+0x18a10> │ │ │ │ + ldr r7, [pc, #8] @ 25d4c <__cxa_atexit@plt+0x18a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a525e8 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25e00 <__cxa_atexit@plt+0x18ac0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr lr, [pc, #180] @ 25e30 <__cxa_atexit@plt+0x18af0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #104] @ 26c3c <__cxa_atexit@plt+0x198fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [pc, #84] @ 26c40 <__cxa_atexit@plt+0x19900> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #144] @ 25e34 <__cxa_atexit@plt+0x18af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, sl │ │ │ │ - b 4011c0 <__cxa_atexit@plt+0x3f3e80> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 25e14 <__cxa_atexit@plt+0x18ad4> │ │ │ │ + ldr r1, [pc, #132] @ 25e38 <__cxa_atexit@plt+0x18af8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 25e24 <__cxa_atexit@plt+0x18ae4> │ │ │ │ + ldr r3, [pc, #108] @ 25e3c <__cxa_atexit@plt+0x18afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #92] @ 25e40 <__cxa_atexit@plt+0x18b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #84] @ 25e44 <__cxa_atexit@plt+0x18b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #76] @ 25e48 <__cxa_atexit@plt+0x18b08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 15ec9f0 <__cxa_atexit@plt+0x15df6b0> │ │ │ │ + ldr r7, [pc, #68] @ 25e4c <__cxa_atexit@plt+0x18b0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff27c │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - bicseq r7, r1, #196, 30 @ 0x310 │ │ │ │ - bicseq r8, r1, #16, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26cbc <__cxa_atexit@plt+0x1997c> │ │ │ │ - ldr r2, [pc, #96] @ 26cc4 <__cxa_atexit@plt+0x19984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 26ca4 <__cxa_atexit@plt+0x19964> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 26cb4 <__cxa_atexit@plt+0x19974> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r5, #-8]! │ │ │ │ - ldr r2, [pc, #52] @ 26cc8 <__cxa_atexit@plt+0x19988> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + bicseq r7, r1, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + bicseq r7, r1, #228, 28 @ 0xe40 │ │ │ │ + bicseq r7, r1, #220, 28 @ 0xdc0 │ │ │ │ + bicseq r7, r1, #200, 28 @ 0xc80 │ │ │ │ + bicseq r7, r1, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0x03a524c4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #76] @ 25eb4 <__cxa_atexit@plt+0x18b74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 25eac <__cxa_atexit@plt+0x18b6c> │ │ │ │ + ldr r3, [pc, #52] @ 25eb8 <__cxa_atexit@plt+0x18b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #36] @ 25ebc <__cxa_atexit@plt+0x18b7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 25ec0 <__cxa_atexit@plt+0x18b80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 15ec9f0 <__cxa_atexit@plt+0x15df6b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - bicseq r8, r1, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r7, r1, #48, 28 @ 0x300 │ │ │ │ + bicseq r7, r1, #40, 28 @ 0x280 │ │ │ │ + @ instruction: 0x03a52450 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 25f04 <__cxa_atexit@plt+0x18bc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ 25f08 <__cxa_atexit@plt+0x18bc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #16] @ 25f0c <__cxa_atexit@plt+0x18bcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 15ec9f0 <__cxa_atexit@plt+0x15df6b0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r7, r1, #216, 26 @ 0x3600 │ │ │ │ + bicseq r7, r1, #208, 26 @ 0x3400 │ │ │ │ + @ instruction: 0x03a52404 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 26cf8 <__cxa_atexit@plt+0x199b8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ 26d04 <__cxa_atexit@plt+0x199c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - bicseq r8, r1, #8 │ │ │ │ - @ instruction: 0x03a4a43c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + beq 25f44 <__cxa_atexit@plt+0x18c04> │ │ │ │ + mov r7, #8 │ │ │ │ + cmp r3, #3 │ │ │ │ + movne r7, #4 │ │ │ │ + ldr r7, [r5, r7] │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + mov r7, fp │ │ │ │ + b 25d50 <__cxa_atexit@plt+0x18a10> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + @ instruction: 0x03a52110 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25fa8 <__cxa_atexit@plt+0x18c68> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 25fa0 <__cxa_atexit@plt+0x18c60> │ │ │ │ + ldr r3, [pc, #44] @ 25fb0 <__cxa_atexit@plt+0x18c70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 25fb4 <__cxa_atexit@plt+0x18c74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617c2c <__cxa_atexit@plt+0x160a8ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, r1, #0, 24 │ │ │ │ + bicseq r7, r1, #184, 24 @ 0xb800 │ │ │ │ + ldm r5, {r1, r2, r3} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25fec <__cxa_atexit@plt+0x18cac> │ │ │ │ + ldr r0, [pc, #48] @ 26000 <__cxa_atexit@plt+0x18cc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #44] @ 26004 <__cxa_atexit@plt+0x18cc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + ldr r7, [pc, #20] @ 26008 <__cxa_atexit@plt+0x18cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + bx r0 │ │ │ │ + andeq r7, r0, ip, lsr #18 │ │ │ │ + @ instruction: 0x03a520b4 │ │ │ │ + @ instruction: 0x03a525f0 │ │ │ │ + @ instruction: 0x03a5259c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26d58 <__cxa_atexit@plt+0x19a18> │ │ │ │ - ldr r2, [pc, #56] @ 26d60 <__cxa_atexit@plt+0x19a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26d64 <__cxa_atexit@plt+0x19a24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 26d68 <__cxa_atexit@plt+0x19a28> │ │ │ │ + bhi 26090 <__cxa_atexit@plt+0x18d50> │ │ │ │ + ldr r1, [pc, #108] @ 26098 <__cxa_atexit@plt+0x18d58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r1, [pc, #88] @ 2609c <__cxa_atexit@plt+0x18d5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 26074 <__cxa_atexit@plt+0x18d34> │ │ │ │ + ldr r1, [pc, #72] @ 260a0 <__cxa_atexit@plt+0x18d60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26084 <__cxa_atexit@plt+0x18d44> │ │ │ │ mov r5, r3 │ │ │ │ - b 1601af4 <__cxa_atexit@plt+0x15f47b4> │ │ │ │ + b 260e8 <__cxa_atexit@plt+0x18da8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4a424 │ │ │ │ - bicseq r7, r1, #100, 28 @ 0x640 │ │ │ │ - bicseq r7, r1, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0x03a4a444 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26d9c <__cxa_atexit@plt+0x19a5c> │ │ │ │ - ldr r3, [pc, #28] @ 26dac <__cxa_atexit@plt+0x19a6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 16017f4 <__cxa_atexit@plt+0x15f44b4> │ │ │ │ - ldr r7, [pc, #12] @ 26db0 <__cxa_atexit@plt+0x19a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + bicseq r7, r1, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a52504 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 260d8 <__cxa_atexit@plt+0x18d98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 260d0 <__cxa_atexit@plt+0x18d90> │ │ │ │ + b 260e8 <__cxa_atexit@plt+0x18da8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a4a428 │ │ │ │ - @ instruction: 0x03a4a400 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a524cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 26dd8 <__cxa_atexit@plt+0x19a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 4011c8 <__cxa_atexit@plt+0x3f3e88> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a4a3d8 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 261c0 <__cxa_atexit@plt+0x18e80> │ │ │ │ + ldr r1, [pc, #236] @ 261ec <__cxa_atexit@plt+0x18eac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #232] @ 261f0 <__cxa_atexit@plt+0x18eb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r2, [pc, #224] @ 261f4 <__cxa_atexit@plt+0x18eb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, lr} │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #200] @ 261f8 <__cxa_atexit@plt+0x18eb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2619c <__cxa_atexit@plt+0x18e5c> │ │ │ │ + ldr r2, [pc, #188] @ 261fc <__cxa_atexit@plt+0x18ebc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-8]! │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r2, [pc, #172] @ 26200 <__cxa_atexit@plt+0x18ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 261ac <__cxa_atexit@plt+0x18e6c> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 261d0 <__cxa_atexit@plt+0x18e90> │ │ │ │ + ldr r8, [pc, #152] @ 26208 <__cxa_atexit@plt+0x18ec8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r8, r6, #20 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 26204 <__cxa_atexit@plt+0x18ec4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + bicseq r7, r1, #144, 20 @ 0x90000 │ │ │ │ + bicseq r7, r1, #120, 20 @ 0x78000 │ │ │ │ + bicseq r7, r1, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + bicseq r7, r1, #132, 22 @ 0x21000 │ │ │ │ + bicseq r7, r1, #248, 20 @ 0xf8000 │ │ │ │ + bicseq r7, r1, #108, 22 @ 0x1b000 │ │ │ │ + @ instruction: 0x03a52390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 262ac <__cxa_atexit@plt+0x18f6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #124] @ 262b0 <__cxa_atexit@plt+0x18f70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26284 <__cxa_atexit@plt+0x18f44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 26290 <__cxa_atexit@plt+0x18f50> │ │ │ │ + ldr lr, [pc, #100] @ 262b8 <__cxa_atexit@plt+0x18f78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r8} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [pc, #88] @ 262bc <__cxa_atexit@plt+0x18f7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 262b4 <__cxa_atexit@plt+0x18f74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + bicseq r7, r1, #164, 20 @ 0xa4000 │ │ │ │ + bicseq r7, r1, #56, 20 @ 0x38000 │ │ │ │ + bicseq r7, r1, #136, 20 @ 0x88000 │ │ │ │ + bicseq r7, r1, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 26e64 <__cxa_atexit@plt+0x19b24> │ │ │ │ - ldr lr, [pc, #108] @ 26e70 <__cxa_atexit@plt+0x19b30> │ │ │ │ + bcc 2631c <__cxa_atexit@plt+0x18fdc> │ │ │ │ + ldr lr, [pc, #68] @ 26328 <__cxa_atexit@plt+0x18fe8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r8, [pc, #60] @ 2632c <__cxa_atexit@plt+0x18fec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add r1, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r1, #248, 18 @ 0x3e0000 │ │ │ │ + bicseq r7, r1, #168, 16 @ 0xa80000 │ │ │ │ + @ instruction: 0x03a52258 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 263b8 <__cxa_atexit@plt+0x19078> │ │ │ │ + ldr lr, [pc, #112] @ 263c4 <__cxa_atexit@plt+0x19084> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 26e74 <__cxa_atexit@plt+0x19b34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #100] @ 26e78 <__cxa_atexit@plt+0x19b38> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #96] @ 26e7c <__cxa_atexit@plt+0x19b3c> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #92] @ 263c8 <__cxa_atexit@plt+0x19088> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #32]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - bicseq r7, r1, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 26eec <__cxa_atexit@plt+0x19bac> │ │ │ │ - ldr r3, [pc, #92] @ 26efc <__cxa_atexit@plt+0x19bbc> │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 263a4 <__cxa_atexit@plt+0x19064> │ │ │ │ + ldr r1, [pc, #64] @ 263cc <__cxa_atexit@plt+0x1908c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 263b0 <__cxa_atexit@plt+0x19070> │ │ │ │ + b 26418 <__cxa_atexit@plt+0x190d8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r7, r1, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x03a521b8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 26408 <__cxa_atexit@plt+0x190c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26400 <__cxa_atexit@plt+0x190c0> │ │ │ │ + b 26418 <__cxa_atexit@plt+0x190d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a5217c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc 2653c <__cxa_atexit@plt+0x191fc> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #308] @ 26568 <__cxa_atexit@plt+0x19228> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #304] @ 2656c <__cxa_atexit@plt+0x1922c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #300] @ 26570 <__cxa_atexit@plt+0x19230> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr fp, [pc, #292] @ 26574 <__cxa_atexit@plt+0x19234> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + sub r9, r3, #30 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + sub r9, r3, #42 @ 0x2a │ │ │ │ + str lr, [r2] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str fp, [r6, #32] │ │ │ │ + ldr r7, [pc, #204] @ 26578 <__cxa_atexit@plt+0x19238> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26514 <__cxa_atexit@plt+0x191d4> │ │ │ │ + ldr r2, [pc, #192] @ 2657c <__cxa_atexit@plt+0x1923c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ldr r2, [pc, #184] @ 26580 <__cxa_atexit@plt+0x19240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 26528 <__cxa_atexit@plt+0x191e8> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc 2654c <__cxa_atexit@plt+0x1920c> │ │ │ │ + ldr lr, [pc, #164] @ 26588 <__cxa_atexit@plt+0x19248> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + add lr, r6, #56 @ 0x38 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 26584 <__cxa_atexit@plt+0x19244> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + bicseq r7, r1, #80, 14 @ 0x1400000 │ │ │ │ + bicseq r7, r1, #84, 14 @ 0x1500000 │ │ │ │ + bicseq r7, r1, #144, 16 @ 0x900000 │ │ │ │ + bicseq r7, r1, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + bicseq r7, r1, #28, 16 @ 0x1c0000 │ │ │ │ + bicseq r7, r1, #136, 14 @ 0x2200000 │ │ │ │ + bicseq r7, r1, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0x03a51ff0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ 26630 <__cxa_atexit@plt+0x192f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 26ecc <__cxa_atexit@plt+0x19b8c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #10 │ │ │ │ - bne 26edc <__cxa_atexit@plt+0x19b9c> │ │ │ │ - ldr r7, [pc, #60] @ 26f00 <__cxa_atexit@plt+0x19bc0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #128] @ 26634 <__cxa_atexit@plt+0x192f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26608 <__cxa_atexit@plt+0x192c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 26614 <__cxa_atexit@plt+0x192d4> │ │ │ │ + ldr lr, [pc, #104] @ 2663c <__cxa_atexit@plt+0x192fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #96] @ 26640 <__cxa_atexit@plt+0x19300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 26638 <__cxa_atexit@plt+0x192f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r7, r1, #48, 14 @ 0xc00000 │ │ │ │ + bicseq r7, r1, #192, 12 @ 0xc000000 │ │ │ │ + bicseq r7, r1, #8, 14 @ 0x200000 │ │ │ │ + bicseq r7, r1, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2669c <__cxa_atexit@plt+0x1935c> │ │ │ │ + ldr lr, [pc, #64] @ 266a8 <__cxa_atexit@plt+0x19368> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r8, [pc, #56] @ 266ac <__cxa_atexit@plt+0x1936c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + add r0, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r1, #116, 12 @ 0x7400000 │ │ │ │ + bicseq r7, r1, #36, 10 @ 0x9000000 │ │ │ │ + @ instruction: 0x03a51b70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2672c <__cxa_atexit@plt+0x193ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r1, [pc, #104] @ 26744 <__cxa_atexit@plt+0x19404> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 26734 <__cxa_atexit@plt+0x193f4> │ │ │ │ + ldr r2, [pc, #84] @ 26748 <__cxa_atexit@plt+0x19408> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2671c <__cxa_atexit@plt+0x193dc> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 26f08 <__cxa_atexit@plt+0x19bc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 26f04 <__cxa_atexit@plt+0x19bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r7, r1, #8, 26 @ 0x200 │ │ │ │ - @ instruction: 0x03a4a300 │ │ │ │ - bicseq r7, r1, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 26f3c <__cxa_atexit@plt+0x19bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 26f40 <__cxa_atexit@plt+0x19c00> │ │ │ │ + bicseq r7, r1, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r8, ror #15 │ │ │ │ + @ instruction: 0x03a51ad4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26828 <__cxa_atexit@plt+0x194e8> │ │ │ │ + ldr lr, [pc, #216] @ 26844 <__cxa_atexit@plt+0x19504> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [pc, #200] @ 26848 <__cxa_atexit@plt+0x19508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ands r7, sl, #3 │ │ │ │ + beq 267cc <__cxa_atexit@plt+0x1948c> │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + sub r2, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 26830 <__cxa_atexit@plt+0x194f0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 267dc <__cxa_atexit@plt+0x1949c> │ │ │ │ + ldr r7, [pc, #144] @ 2684c <__cxa_atexit@plt+0x1950c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r1, #176, 24 @ 0xb000 │ │ │ │ - bicseq r7, r1, #212, 24 @ 0xd400 │ │ │ │ - @ instruction: 0x03a4a2a8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 26f84 <__cxa_atexit@plt+0x19c44> │ │ │ │ - ldr r3, [pc, #44] @ 26f9c <__cxa_atexit@plt+0x19c5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r2, [sl, #7] │ │ │ │ + ldr r1, [sl, #11] │ │ │ │ + ldr r0, [sl, #15] │ │ │ │ + ldr r3, [pc, #96] @ 26854 <__cxa_atexit@plt+0x19514> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 26fa0 <__cxa_atexit@plt+0x19c60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #24] @ 26fa4 <__cxa_atexit@plt+0x19c64> │ │ │ │ + str r3, [r5, #-48]! @ 0xffffffd0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 26850 <__cxa_atexit@plt+0x19510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a4a27c │ │ │ │ - @ instruction: 0x03a4a278 │ │ │ │ - @ instruction: 0x03a4a248 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 26fd4 <__cxa_atexit@plt+0x19c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 26fd8 <__cxa_atexit@plt+0x19c98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r7, r1, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0x03a4a214 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 27008 <__cxa_atexit@plt+0x19cc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 2700c <__cxa_atexit@plt+0x19ccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a4a1fc │ │ │ │ - @ instruction: 0x03a4a1e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + bicseq r7, r1, #8, 8 @ 0x8000000 │ │ │ │ + bicseq r7, r1, #212, 8 @ 0xd4000000 │ │ │ │ + @ instruction: 0x03a519f0 │ │ │ │ + @ instruction: 0xffffe2e0 │ │ │ │ + @ instruction: 0x03a519c8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2703c <__cxa_atexit@plt+0x19cfc> │ │ │ │ + mov sl, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r3, r5, #12 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 268f0 <__cxa_atexit@plt+0x195b0> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 268a0 <__cxa_atexit@plt+0x19560> │ │ │ │ + ldr r7, [pc, #116] @ 26904 <__cxa_atexit@plt+0x195c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr lr, [sl, #15] │ │ │ │ + ldr r3, [pc, #84] @ 2690c <__cxa_atexit@plt+0x195cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 27040 <__cxa_atexit@plt+0x19d00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r7, r1, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0x03a4a1ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 27068 <__cxa_atexit@plt+0x19d28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #193 @ 0xc1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 161d84c <__cxa_atexit@plt+0x161050c> │ │ │ │ - bicseq r7, r1, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0x03a4a2ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + sub ip, r5, #24 │ │ │ │ + stm ip, {r8, r9, sl} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #16] @ 26908 <__cxa_atexit@plt+0x195c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, r1, #0, 8 │ │ │ │ + @ instruction: 0x03a51930 │ │ │ │ + @ instruction: 0xffffe21c │ │ │ │ + @ instruction: 0x03a51910 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 270a8 <__cxa_atexit@plt+0x19d68> │ │ │ │ - ldr r3, [pc, #36] @ 270b4 <__cxa_atexit@plt+0x19d74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 270b8 <__cxa_atexit@plt+0x19d78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + bhi 26970 <__cxa_atexit@plt+0x19630> │ │ │ │ + ldr lr, [pc, #72] @ 2697c <__cxa_atexit@plt+0x1963c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 26980 <__cxa_atexit@plt+0x19640> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 26964 <__cxa_atexit@plt+0x19624> │ │ │ │ + mov r7, r3 │ │ │ │ + b 26990 <__cxa_atexit@plt+0x19650> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq r7, r1, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0x03a4a290 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r7, r1, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0x03a5189c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16adaa0 <__cxa_atexit@plt+0x16a0760> │ │ │ │ - @ instruction: 0x03a4a284 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 27130 <__cxa_atexit@plt+0x19df0> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2713c <__cxa_atexit@plt+0x19dfc> │ │ │ │ - ldr r2, [pc, #68] @ 2714c <__cxa_atexit@plt+0x19e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 27150 <__cxa_atexit@plt+0x19e10> │ │ │ │ + bcc 26a48 <__cxa_atexit@plt+0x19708> │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + ldr r4, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + ldr r8, [pc, #116] @ 26a58 <__cxa_atexit@plt+0x19718> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 27154 <__cxa_atexit@plt+0x19e14> │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #80] @ 26a5c <__cxa_atexit@plt+0x1971c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r4, #64 @ 0x40 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + bicseq r7, r1, #220, 4 @ 0xc000000d │ │ │ │ + @ instruction: 0x03a517bc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 26ac8 <__cxa_atexit@plt+0x19788> │ │ │ │ + ldr lr, [pc, #76] @ 26ad8 <__cxa_atexit@plt+0x19798> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ 26adc <__cxa_atexit@plt+0x1979c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 26ae0 <__cxa_atexit@plt+0x197a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, r8, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmneq pc, #-805306368 @ 0xd0000000 │ │ │ │ - bicseq r7, r1, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + bicseq r7, r1, #36, 2 │ │ │ │ + bicseq r7, r1, #100, 2 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2718c <__cxa_atexit@plt+0x19e4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 27194 <__cxa_atexit@plt+0x19e54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 26b60 <__cxa_atexit@plt+0x19820> │ │ │ │ + ldr r2, [pc, #100] @ 26b68 <__cxa_atexit@plt+0x19828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 26b44 <__cxa_atexit@plt+0x19804> │ │ │ │ + ldr r2, [pc, #80] @ 26b6c <__cxa_atexit@plt+0x1982c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26b54 <__cxa_atexit@plt+0x19814> │ │ │ │ + ldr r3, [pc, #60] @ 26b70 <__cxa_atexit@plt+0x19830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 271ec <__cxa_atexit@plt+0x19eac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r1, #28, 20 @ 0x1c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 271d0 <__cxa_atexit@plt+0x19e90> │ │ │ │ - ldr r8, [pc, #36] @ 271d8 <__cxa_atexit@plt+0x19e98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 271dc <__cxa_atexit@plt+0x19e9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #-2147483623 @ 0x80000019 │ │ │ │ - bicseq r7, r1, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 272a0 <__cxa_atexit@plt+0x19f60> │ │ │ │ - ldr r3, [pc, #192] @ 272c0 <__cxa_atexit@plt+0x19f80> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 26bb4 <__cxa_atexit@plt+0x19874> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 27284 <__cxa_atexit@plt+0x19f44> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 27294 <__cxa_atexit@plt+0x19f54> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 272a8 <__cxa_atexit@plt+0x19f68> │ │ │ │ - ldr r9, [pc, #144] @ 272c4 <__cxa_atexit@plt+0x19f84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #140] @ 272c8 <__cxa_atexit@plt+0x19f88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 272cc <__cxa_atexit@plt+0x19f8c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26bac <__cxa_atexit@plt+0x1986c> │ │ │ │ + ldr r3, [pc, #28] @ 26bb8 <__cxa_atexit@plt+0x19878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 26bdc <__cxa_atexit@plt+0x1989c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ 26c0c <__cxa_atexit@plt+0x198cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + ldrne r0, [r5, #4]! │ │ │ │ + ldrne r7, [r8, #7] │ │ │ │ + ldreq r0, [r8] │ │ │ │ + moveq r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x03a515fc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26c70 <__cxa_atexit@plt+0x19930> │ │ │ │ + ldr r2, [pc, #52] @ 26c78 <__cxa_atexit@plt+0x19938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #36] @ 26c7c <__cxa_atexit@plt+0x1993c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r7, r1, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r6, r1, #48, 30 @ 0xc0 │ │ │ │ + @ instruction: 0x03a515a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2734c <__cxa_atexit@plt+0x1a00c> │ │ │ │ + bne 26ce0 <__cxa_atexit@plt+0x199a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 27358 <__cxa_atexit@plt+0x1a018> │ │ │ │ - ldr r2, [pc, #108] @ 27368 <__cxa_atexit@plt+0x1a028> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 2736c <__cxa_atexit@plt+0x1a02c> │ │ │ │ + bcc 26cf4 <__cxa_atexit@plt+0x199b4> │ │ │ │ + ldr r8, [pc, #88] @ 26d08 <__cxa_atexit@plt+0x199c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ 26d0c <__cxa_atexit@plt+0x199cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #80] @ 27370 <__cxa_atexit@plt+0x1a030> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 26d04 <__cxa_atexit@plt+0x199c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - bicseq r7, r1, #124, 16 @ 0x7c0000 │ │ │ │ - @ instruction: 0x03a49f6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2741c <__cxa_atexit@plt+0x1a0dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 27424 <__cxa_atexit@plt+0x1a0e4> │ │ │ │ - ldr r9, [pc, #140] @ 27438 <__cxa_atexit@plt+0x1a0f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #136] @ 2743c <__cxa_atexit@plt+0x1a0fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 27440 <__cxa_atexit@plt+0x1a100> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a51358 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26d44 <__cxa_atexit@plt+0x19a04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - ldr sl, [pc, #108] @ 27444 <__cxa_atexit@plt+0x1a104> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #26 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #88] @ 27448 <__cxa_atexit@plt+0x1a108> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26d4c <__cxa_atexit@plt+0x19a0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r7, r6, #38 @ 0x26 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 271ec <__cxa_atexit@plt+0x19eac> │ │ │ │ - mov r6, r3 │ │ │ │ - b 2742c <__cxa_atexit@plt+0x1a0ec> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0x03a49e6c │ │ │ │ - bicseq r7, r1, #220, 14 @ 0x3700000 │ │ │ │ - @ instruction: 0x03a49e5c │ │ │ │ - bicseq r7, r1, #172, 14 @ 0x2b00000 │ │ │ │ + bicseq r6, r1, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27480 <__cxa_atexit@plt+0x1a140> │ │ │ │ + bhi 26d84 <__cxa_atexit@plt+0x19a44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 27488 <__cxa_atexit@plt+0x1a148> │ │ │ │ + ldr r1, [pc, #24] @ 26d8c <__cxa_atexit@plt+0x19a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 274e0 <__cxa_atexit@plt+0x1a1a0> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r1, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bicseq r6, r1, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 274c4 <__cxa_atexit@plt+0x1a184> │ │ │ │ - ldr r8, [pc, #36] @ 274cc <__cxa_atexit@plt+0x1a18c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 274d0 <__cxa_atexit@plt+0x1a190> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 26dc8 <__cxa_atexit@plt+0x19a88> │ │ │ │ + ldr r2, [pc, #32] @ 26dd0 <__cxa_atexit@plt+0x19a90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #1776 @ 0x6f0 │ │ │ │ - bicseq r7, r1, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 27598 <__cxa_atexit@plt+0x1a258> │ │ │ │ - ldr r3, [pc, #196] @ 275b8 <__cxa_atexit@plt+0x1a278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 27578 <__cxa_atexit@plt+0x1a238> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 27588 <__cxa_atexit@plt+0x1a248> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 275a0 <__cxa_atexit@plt+0x1a260> │ │ │ │ - ldr r9, [pc, #148] @ 275bc <__cxa_atexit@plt+0x1a27c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #144] @ 275c0 <__cxa_atexit@plt+0x1a280> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 26e5c <__cxa_atexit@plt+0x19b1c> │ │ │ │ + ldr r2, [pc, #92] @ 26e6c <__cxa_atexit@plt+0x19b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 26e70 <__cxa_atexit@plt+0x19b30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r9, [pc, #84] @ 26e74 <__cxa_atexit@plt+0x19b34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r8, [pc, #120] @ 275c4 <__cxa_atexit@plt+0x1a284> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0x03a513a4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26ec8 <__cxa_atexit@plt+0x19b88> │ │ │ │ + ldr r3, [pc, #52] @ 26ed0 <__cxa_atexit@plt+0x19b90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 26ebc <__cxa_atexit@plt+0x19b7c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a5134c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 26fc4 <__cxa_atexit@plt+0x19c84> │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr ip, [r0, #804] @ 0x324 │ │ │ │ + add fp, r6, r1 │ │ │ │ + add r3, fp, #52 @ 0x34 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 26fdc <__cxa_atexit@plt+0x19c9c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r2, #3] │ │ │ │ + ldr r4, [r2, #7] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r2, [pc, #192] @ 26ff4 <__cxa_atexit@plt+0x19cb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + mov sl, r0 │ │ │ │ + ldr r2, [pc, #172] @ 26ff8 <__cxa_atexit@plt+0x19cb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [sl, #20]! │ │ │ │ + str lr, [r0, #8] │ │ │ │ + str r7, [r0, #12] │ │ │ │ + str r8, [r0, #16] │ │ │ │ + str sl, [fp, #52] @ 0x34 │ │ │ │ + str ip, [r0, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ + str r9, [r0, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #136] @ 26ffc <__cxa_atexit@plt+0x19cbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ + add r7, r0, #41 @ 0x29 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [pc, #108] @ 27000 <__cxa_atexit@plt+0x19cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r1, r1, #52 @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + bne 26eec <__cxa_atexit@plt+0x19bac> │ │ │ │ + add r6, r6, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + add r6, r6, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r7, lr │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r7, r1, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27034 <__cxa_atexit@plt+0x19cf4> │ │ │ │ + ldr r2, [pc, #24] @ 2703c <__cxa_atexit@plt+0x19cfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27644 <__cxa_atexit@plt+0x1a304> │ │ │ │ + ldr r3, [pc, #116] @ 270c4 <__cxa_atexit@plt+0x19d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 270a4 <__cxa_atexit@plt+0x19d64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 27658 <__cxa_atexit@plt+0x1a318> │ │ │ │ - ldr r2, [pc, #116] @ 27668 <__cxa_atexit@plt+0x1a328> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 2766c <__cxa_atexit@plt+0x1a32c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 27670 <__cxa_atexit@plt+0x1a330> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 270b4 <__cxa_atexit@plt+0x19d74> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 270ac <__cxa_atexit@plt+0x19d6c> │ │ │ │ + ldr r1, [pc, #72] @ 270c8 <__cxa_atexit@plt+0x19d88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 270cc <__cxa_atexit@plt+0x19d8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - bicseq r7, r1, #132, 10 @ 0x21000000 │ │ │ │ - @ instruction: 0x03a49c6c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r6, r1, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 276e8 <__cxa_atexit@plt+0x1a3a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 276f0 <__cxa_atexit@plt+0x1a3b0> │ │ │ │ - ldr lr, [pc, #88] @ 27704 <__cxa_atexit@plt+0x1a3c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 27708 <__cxa_atexit@plt+0x1a3c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2712c <__cxa_atexit@plt+0x19dec> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 27120 <__cxa_atexit@plt+0x19de0> │ │ │ │ + ldr r1, [pc, #56] @ 27138 <__cxa_atexit@plt+0x19df8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ 2713c <__cxa_atexit@plt+0x19dfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r7, [pc, #64] @ 2770c <__cxa_atexit@plt+0x1a3cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 274e0 <__cxa_atexit@plt+0x1a1a0> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 276f8 <__cxa_atexit@plt+0x1a3b8> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r6, r1, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2715c <__cxa_atexit@plt+0x19e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - bicseq r7, r1, #228, 8 @ 0xe4000000 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x03a49bc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2777c <__cxa_atexit@plt+0x1a43c> │ │ │ │ - ldr r2, [pc, #104] @ 2779c <__cxa_atexit@plt+0x1a45c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #92] @ 277a0 <__cxa_atexit@plt+0x1a460> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - sub r3, r3, #20 │ │ │ │ + bicseq r6, r1, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27788 <__cxa_atexit@plt+0x1a448> │ │ │ │ - ldr r5, [pc, #68] @ 277a8 <__cxa_atexit@plt+0x1a468> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #64] @ 277ac <__cxa_atexit@plt+0x1a46c> │ │ │ │ + bhi 27190 <__cxa_atexit@plt+0x19e50> │ │ │ │ + ldr r2, [pc, #24] @ 27198 <__cxa_atexit@plt+0x19e58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 277a4 <__cxa_atexit@plt+0x1a464> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r7, r1, #84, 8 @ 0x54000000 │ │ │ │ - @ instruction: 0x03a49a74 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0x03a49a88 │ │ │ │ - @ instruction: 0x03a49b20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 277d0 <__cxa_atexit@plt+0x1a490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a49afc │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 27800 <__cxa_atexit@plt+0x1a4c0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 27210 <__cxa_atexit@plt+0x19ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 27804 <__cxa_atexit@plt+0x1a4c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r7, r1, #20, 10 @ 0x5000000 │ │ │ │ - @ instruction: 0x03a49ac8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27828 <__cxa_atexit@plt+0x1a4e8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 271f8 <__cxa_atexit@plt+0x19eb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 27200 <__cxa_atexit@plt+0x19ec0> │ │ │ │ + ldr r2, [pc, #68] @ 27214 <__cxa_atexit@plt+0x19ed4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 27218 <__cxa_atexit@plt+0x19ed8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 27878 <__cxa_atexit@plt+0x1a538> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r6, r1, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27264 <__cxa_atexit@plt+0x19f24> │ │ │ │ + ldr r2, [pc, #48] @ 27270 <__cxa_atexit@plt+0x19f30> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 27860 <__cxa_atexit@plt+0x1a520> │ │ │ │ - ldr r3, [pc, #52] @ 27880 <__cxa_atexit@plt+0x1a540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 27884 <__cxa_atexit@plt+0x1a544> │ │ │ │ + ldr r1, [pc, #44] @ 27274 <__cxa_atexit@plt+0x19f34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r6, r1, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 27294 <__cxa_atexit@plt+0x19f54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r1, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 272c8 <__cxa_atexit@plt+0x19f88> │ │ │ │ + ldr r2, [pc, #24] @ 272d0 <__cxa_atexit@plt+0x19f90> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 2787c <__cxa_atexit@plt+0x1a53c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a4999c │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - @ instruction: 0x03a499a0 │ │ │ │ - @ instruction: 0x03a49a38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 278a8 <__cxa_atexit@plt+0x1a568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a49a14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 278d8 <__cxa_atexit@plt+0x1a598> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 27348 <__cxa_atexit@plt+0x1a008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 278dc <__cxa_atexit@plt+0x1a59c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r7, r1, #60, 8 @ 0x3c000000 │ │ │ │ - @ instruction: 0x03a4999c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #32] @ 27914 <__cxa_atexit@plt+0x1a5d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - mov r3, r1 │ │ │ │ - moveq r3, r5 │ │ │ │ - movne r7, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27330 <__cxa_atexit@plt+0x19ff0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 27338 <__cxa_atexit@plt+0x19ff8> │ │ │ │ + ldr r2, [pc, #68] @ 2734c <__cxa_atexit@plt+0x1a00c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 27350 <__cxa_atexit@plt+0x1a010> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a49990 │ │ │ │ - @ instruction: 0x03a49a20 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r6, r1, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2739c <__cxa_atexit@plt+0x1a05c> │ │ │ │ + ldr r2, [pc, #48] @ 273a8 <__cxa_atexit@plt+0x1a068> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 273ac <__cxa_atexit@plt+0x1a06c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r6, r1, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 273cc <__cxa_atexit@plt+0x1a08c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r1, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0x03a51144 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27974 <__cxa_atexit@plt+0x1a634> │ │ │ │ - ldr r2, [pc, #88] @ 27994 <__cxa_atexit@plt+0x1a654> │ │ │ │ + bhi 27430 <__cxa_atexit@plt+0x1a0f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 27438 <__cxa_atexit@plt+0x1a0f8> │ │ │ │ + ldr r2, [pc, #68] @ 2744c <__cxa_atexit@plt+0x1a10c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2797c <__cxa_atexit@plt+0x1a63c> │ │ │ │ - ldr r3, [pc, #60] @ 2799c <__cxa_atexit@plt+0x1a65c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ 279a0 <__cxa_atexit@plt+0x1a660> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #56] @ 27450 <__cxa_atexit@plt+0x1a110> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 27998 <__cxa_atexit@plt+0x1a658> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a497c0 │ │ │ │ - @ instruction: 0xffffe15c │ │ │ │ - @ instruction: 0x03a496f0 │ │ │ │ - @ instruction: 0x03a49988 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a510c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 279d4 <__cxa_atexit@plt+0x1a694> │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 27488 <__cxa_atexit@plt+0x1a148> │ │ │ │ + ldr r3, [pc, #44] @ 274a0 <__cxa_atexit@plt+0x1a160> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 274a4 <__cxa_atexit@plt+0x1a164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r7, [pc, #24] @ 274a8 <__cxa_atexit@plt+0x1a168> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 279d8 <__cxa_atexit@plt+0x1a698> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r7, r1, #64, 6 │ │ │ │ - @ instruction: 0x03a49940 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r7, #1152 @ 0x480 │ │ │ │ + orr r7, r7, #1998848 @ 0x1e8000 │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0x03a50be4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a5106c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 27a0c <__cxa_atexit@plt+0x1a6cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 27a10 <__cxa_atexit@plt+0x1a6d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r7, r1, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0x03a498f4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 274f4 <__cxa_atexit@plt+0x1a1b4> │ │ │ │ + ldr r7, [pc, #44] @ 27500 <__cxa_atexit@plt+0x1a1c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #40] @ 27504 <__cxa_atexit@plt+0x1a1c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a51010 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 27a44 <__cxa_atexit@plt+0x1a704> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #12] @ 27a48 <__cxa_atexit@plt+0x1a708> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r7, r1, #184, 2 @ 0x2e │ │ │ │ - @ instruction: 0x03a498a4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 27558 <__cxa_atexit@plt+0x1a218> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #60] @ 27570 <__cxa_atexit@plt+0x1a230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r0, [pc, #48] @ 27574 <__cxa_atexit@plt+0x1a234> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x03a50fa0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #112 @ 0x70 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 27b54 <__cxa_atexit@plt+0x1a814> │ │ │ │ - ldr r8, [pc, #236] @ 27b60 <__cxa_atexit@plt+0x1a820> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #232] @ 27b64 <__cxa_atexit@plt+0x1a824> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #228] @ 27b68 <__cxa_atexit@plt+0x1a828> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r1, [pc, #208] @ 27b6c <__cxa_atexit@plt+0x1a82c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r1, [pc, #200] @ 27b70 <__cxa_atexit@plt+0x1a830> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r1, #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - ldr r1, [pc, #188] @ 27b74 <__cxa_atexit@plt+0x1a834> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #180] @ 27b78 <__cxa_atexit@plt+0x1a838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldmdb r5, {r8, sl, ip} │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - sub r2, r6, #70 @ 0x46 │ │ │ │ - ldr r9, [pc, #124] @ 27b7c <__cxa_atexit@plt+0x1a83c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub lr, r6, #82 @ 0x52 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #68] @ 27b80 <__cxa_atexit@plt+0x1a840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 27b84 <__cxa_atexit@plt+0x1a844> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f83acc <__cxa_atexit@plt+0x1f7678c> │ │ │ │ - mov r3, #112 @ 0x70 │ │ │ │ + bcc 275c0 <__cxa_atexit@plt+0x1a280> │ │ │ │ + ldr r7, [pc, #44] @ 275cc <__cxa_atexit@plt+0x1a28c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #40] @ 275d0 <__cxa_atexit@plt+0x1a290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a49798 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - bicseq r7, r1, #52, 4 @ 0x40000003 │ │ │ │ - bicseq r7, r1, #0, 2 │ │ │ │ - bicseq r7, r1, #80, 2 │ │ │ │ - bicseq r7, r1, #248, 2 @ 0x3e │ │ │ │ - bicseq r7, r1, #180, 2 @ 0x2d │ │ │ │ - bicseq r7, r1, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - bicseq r7, r1, #96 @ 0x60 │ │ │ │ - @ instruction: 0x03a49748 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a50f44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 27bd8 <__cxa_atexit@plt+0x1a898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27bd0 <__cxa_atexit@plt+0x1a890> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r2, [pc, #32] @ 27bdc <__cxa_atexit@plt+0x1a89c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 27624 <__cxa_atexit@plt+0x1a2e4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #60] @ 2763c <__cxa_atexit@plt+0x1a2fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27bd0 <__cxa_atexit@plt+0x1a890> │ │ │ │ - b 27c2c <__cxa_atexit@plt+0x1a8ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r0, [pc, #48] @ 27640 <__cxa_atexit@plt+0x1a300> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a496f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0x03a50edc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27698 <__cxa_atexit@plt+0x1a358> │ │ │ │ + ldr r2, [pc, #56] @ 276a8 <__cxa_atexit@plt+0x1a368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r2, [pc, #28] @ 27c1c <__cxa_atexit@plt+0x1a8dc> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #32] @ 276ac <__cxa_atexit@plt+0x1a36c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + bicseq r6, r1, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 276e0 <__cxa_atexit@plt+0x1a3a0> │ │ │ │ + ldr r2, [pc, #24] @ 276e8 <__cxa_atexit@plt+0x1a3a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 27770 <__cxa_atexit@plt+0x1a430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 27c14 <__cxa_atexit@plt+0x1a8d4> │ │ │ │ - b 27c2c <__cxa_atexit@plt+0x1a8ec> │ │ │ │ + beq 27750 <__cxa_atexit@plt+0x1a410> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 27760 <__cxa_atexit@plt+0x1a420> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 27758 <__cxa_atexit@plt+0x1a418> │ │ │ │ + ldr r1, [pc, #72] @ 27774 <__cxa_atexit@plt+0x1a434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 27778 <__cxa_atexit@plt+0x1a438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a496b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27c68 <__cxa_atexit@plt+0x1a928> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r6, r1, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 27cd8 <__cxa_atexit@plt+0x1a998> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #168] @ 27cfc <__cxa_atexit@plt+0x1a9bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - b 27cb0 <__cxa_atexit@plt+0x1a970> │ │ │ │ - ldr r3, [pc, #132] @ 27cf4 <__cxa_atexit@plt+0x1a9b4> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 277d8 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 277cc <__cxa_atexit@plt+0x1a48c> │ │ │ │ + ldr r1, [pc, #56] @ 277e4 <__cxa_atexit@plt+0x1a4a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ 277e8 <__cxa_atexit@plt+0x1a4a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r6, r1, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 27808 <__cxa_atexit@plt+0x1a4c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r1, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2783c <__cxa_atexit@plt+0x1a4fc> │ │ │ │ + ldr r2, [pc, #24] @ 27844 <__cxa_atexit@plt+0x1a504> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 278bc <__cxa_atexit@plt+0x1a57c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 27cc0 <__cxa_atexit@plt+0x1a980> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27cc8 <__cxa_atexit@plt+0x1a988> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 278a4 <__cxa_atexit@plt+0x1a564> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 27cd8 <__cxa_atexit@plt+0x1a998> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #84] @ 27cf8 <__cxa_atexit@plt+0x1a9b8> │ │ │ │ + bcc 278ac <__cxa_atexit@plt+0x1a56c> │ │ │ │ + ldr r2, [pc, #68] @ 278c0 <__cxa_atexit@plt+0x1a580> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r1, [pc, #64] @ 278c4 <__cxa_atexit@plt+0x1a584> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 27d04 <__cxa_atexit@plt+0x1a9c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 27d00 <__cxa_atexit@plt+0x1a9c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a495b4 │ │ │ │ - @ instruction: 0x03a495c8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27d58 <__cxa_atexit@plt+0x1aa18> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r6, r1, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27910 <__cxa_atexit@plt+0x1a5d0> │ │ │ │ + ldr r2, [pc, #48] @ 2791c <__cxa_atexit@plt+0x1a5dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 27920 <__cxa_atexit@plt+0x1a5e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r6, r1, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 27940 <__cxa_atexit@plt+0x1a600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r1, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 279ac <__cxa_atexit@plt+0x1a66c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 27d68 <__cxa_atexit@plt+0x1aa28> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #72] @ 27d88 <__cxa_atexit@plt+0x1aa48> │ │ │ │ + bcc 279b8 <__cxa_atexit@plt+0x1a678> │ │ │ │ + ldr lr, [pc, #76] @ 279c8 <__cxa_atexit@plt+0x1a688> │ │ │ │ add lr, pc, lr │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #60] @ 279cc <__cxa_atexit@plt+0x1a68c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 27d84 <__cxa_atexit@plt+0x1aa44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 27d80 <__cxa_atexit@plt+0x1aa40> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 279f8 <__cxa_atexit@plt+0x1a6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ + ldr r3, [pc, #12] @ 279fc <__cxa_atexit@plt+0x1a6bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc630 <__cxa_atexit@plt+0x3ef2f0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a49524 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - @ instruction: 0x03a49544 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bicseq r6, r1, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 27dd4 <__cxa_atexit@plt+0x1aa94> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #52] @ 27dec <__cxa_atexit@plt+0x1aaac> │ │ │ │ + bcc 27a40 <__cxa_atexit@plt+0x1a700> │ │ │ │ + ldr r7, [pc, #40] @ 27a4c <__cxa_atexit@plt+0x1a70c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 27df0 <__cxa_atexit@plt+0x1aab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [pc, #36] @ 27a50 <__cxa_atexit@plt+0x1a710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 27e64 <__cxa_atexit@plt+0x1ab24> │ │ │ │ - ldr r3, [pc, #96] @ 27e7c <__cxa_atexit@plt+0x1ab3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #92] @ 27e80 <__cxa_atexit@plt+0x1ab40> │ │ │ │ + bcc 27aa8 <__cxa_atexit@plt+0x1a768> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [pc, #68] @ 27ac0 <__cxa_atexit@plt+0x1a780> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr lr, [pc, #52] @ 27ac4 <__cxa_atexit@plt+0x1a784> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 27e84 <__cxa_atexit@plt+0x1ab44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #14 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #68] @ 27e88 <__cxa_atexit@plt+0x1ab48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 27e8c <__cxa_atexit@plt+0x1ab4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x03a50784 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27b24 <__cxa_atexit@plt+0x1a7e4> │ │ │ │ + ldr r2, [pc, #64] @ 27b34 <__cxa_atexit@plt+0x1a7f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [pc, #32] @ 27b38 <__cxa_atexit@plt+0x1a7f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0x03a4948c │ │ │ │ - bicseq r6, r1, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0x03a49504 │ │ │ │ - @ instruction: 0x03a494c8 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + bicseq r6, r1, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27b74 <__cxa_atexit@plt+0x1a834> │ │ │ │ + ldr r2, [pc, #36] @ 27b7c <__cxa_atexit@plt+0x1a83c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #24] @ 27b80 <__cxa_atexit@plt+0x1a840> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r6, r1, #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #92] @ 27c00 <__cxa_atexit@plt+0x1a8c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 27ecc <__cxa_atexit@plt+0x1ab8c> │ │ │ │ - ldr r3, [pc, #36] @ 27ed8 <__cxa_atexit@plt+0x1ab98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 27edc <__cxa_atexit@plt+0x1ab9c> │ │ │ │ + str lr, [r3, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27bf4 <__cxa_atexit@plt+0x1a8b4> │ │ │ │ + ldr r3, [pc, #56] @ 27c04 <__cxa_atexit@plt+0x1a8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldmda r5, {r1, r8} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #-8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc638 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq r6, r1, #64, 28 @ 0x400 │ │ │ │ - @ instruction: 0x03a4946c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16adaa0 <__cxa_atexit@plt+0x16a0760> │ │ │ │ - @ instruction: 0x03a49460 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r5, r1, #204, 30 @ 0x330 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 27c34 <__cxa_atexit@plt+0x1a8f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3fc638 <__cxa_atexit@plt+0x3ef2f8> │ │ │ │ + bicseq r5, r1, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27f54 <__cxa_atexit@plt+0x1ac14> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27f60 <__cxa_atexit@plt+0x1ac20> │ │ │ │ - ldr r2, [pc, #68] @ 27f70 <__cxa_atexit@plt+0x1ac30> │ │ │ │ + bhi 27c68 <__cxa_atexit@plt+0x1a928> │ │ │ │ + ldr r2, [pc, #24] @ 27c70 <__cxa_atexit@plt+0x1a930> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 27f74 <__cxa_atexit@plt+0x1ac34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 27f78 <__cxa_atexit@plt+0x1ac38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmneq pc, #-1543503869 @ 0xa4000003 │ │ │ │ - bicseq r6, r1, #92, 24 @ 0x5c00 │ │ │ │ - @ instruction: 0x03a49300 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 27fc8 <__cxa_atexit@plt+0x1ac88> │ │ │ │ - ldr r2, [pc, #52] @ 27fd0 <__cxa_atexit@plt+0x1ac90> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 27ce8 <__cxa_atexit@plt+0x1a9a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27cd0 <__cxa_atexit@plt+0x1a990> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 27cd8 <__cxa_atexit@plt+0x1a998> │ │ │ │ + ldr r2, [pc, #68] @ 27cec <__cxa_atexit@plt+0x1a9ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 27fd4 <__cxa_atexit@plt+0x1ac94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 27fd8 <__cxa_atexit@plt+0x1ac98> │ │ │ │ + ldr r1, [pc, #64] @ 27cf0 <__cxa_atexit@plt+0x1a9b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a492e8 │ │ │ │ - bicseq r6, r1, #240, 22 @ 0x3c000 │ │ │ │ - bicseq r6, r1, #68, 26 @ 0x1100 │ │ │ │ - @ instruction: 0x03a492f4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 28048 <__cxa_atexit@plt+0x1ad08> │ │ │ │ - ldr r2, [pc, #104] @ 28068 <__cxa_atexit@plt+0x1ad28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #92] @ 2806c <__cxa_atexit@plt+0x1ad2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - sub r3, r3, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28054 <__cxa_atexit@plt+0x1ad14> │ │ │ │ - ldr r5, [pc, #68] @ 28074 <__cxa_atexit@plt+0x1ad34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #64] @ 28078 <__cxa_atexit@plt+0x1ad38> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r5, r1, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27d3c <__cxa_atexit@plt+0x1a9fc> │ │ │ │ + ldr r2, [pc, #48] @ 27d48 <__cxa_atexit@plt+0x1aa08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [pc, #44] @ 27d4c <__cxa_atexit@plt+0x1aa0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r5, r1, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 27d6c <__cxa_atexit@plt+0x1aa2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 28070 <__cxa_atexit@plt+0x1ad30> │ │ │ │ + bicseq r5, r1, #88, 28 @ 0x580 │ │ │ │ + @ instruction: 0x03a50790 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27de0 <__cxa_atexit@plt+0x1aaa0> │ │ │ │ + ldr r3, [pc, #84] @ 27de8 <__cxa_atexit@plt+0x1aaa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 27dd0 <__cxa_atexit@plt+0x1aa90> │ │ │ │ + ldr r7, [pc, #56] @ 27dec <__cxa_atexit@plt+0x1aaac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r6, r1, #136, 22 @ 0x22000 │ │ │ │ - @ instruction: 0x03a491a8 │ │ │ │ - @ instruction: 0xffffef80 │ │ │ │ - @ instruction: 0x03a491bc │ │ │ │ - @ instruction: 0x03a49254 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a50714 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2809c <__cxa_atexit@plt+0x1ad5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ 27e18 <__cxa_atexit@plt+0x1aad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 3fc390 <__cxa_atexit@plt+0x3ef050> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a49230 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a506e8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 280cc <__cxa_atexit@plt+0x1ad8c> │ │ │ │ + ldr r3, [pc, #20] @ 27e44 <__cxa_atexit@plt+0x1ab04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 280d0 <__cxa_atexit@plt+0x1ad90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r6, r1, #72, 24 @ 0x4800 │ │ │ │ - @ instruction: 0x03a491fc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r9, [pc, #12] @ 27e48 <__cxa_atexit@plt+0x1ab08> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc398 <__cxa_atexit@plt+0x3ef058> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r5, r1, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0x03a506a4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 280f4 <__cxa_atexit@plt+0x1adb4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 28144 <__cxa_atexit@plt+0x1ae04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2812c <__cxa_atexit@plt+0x1adec> │ │ │ │ - ldr r3, [pc, #52] @ 2814c <__cxa_atexit@plt+0x1ae0c> │ │ │ │ + bne 27e8c <__cxa_atexit@plt+0x1ab4c> │ │ │ │ + ldr r3, [pc, #44] @ 27e98 <__cxa_atexit@plt+0x1ab58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 28150 <__cxa_atexit@plt+0x1ae10> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #20] @ 28148 <__cxa_atexit@plt+0x1ae08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a490d0 │ │ │ │ - @ instruction: 0xffffee98 │ │ │ │ - @ instruction: 0x03a490d4 │ │ │ │ - @ instruction: 0x03a4916c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #36] @ 27e9c <__cxa_atexit@plt+0x1ab5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #28] @ 27ea0 <__cxa_atexit@plt+0x1ab60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3fc3a0 <__cxa_atexit@plt+0x3ef060> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r5, r1, #52, 26 @ 0xd00 │ │ │ │ + bicseq r5, r1, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0x03a50530 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 28174 <__cxa_atexit@plt+0x1ae34> │ │ │ │ + ldr r3, [pc, #12] @ 27ec4 <__cxa_atexit@plt+0x1ab84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a49148 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x03a50500 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 281a4 <__cxa_atexit@plt+0x1ae64> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 27f48 <__cxa_atexit@plt+0x1ac08> │ │ │ │ + ldr lr, [pc, #100] @ 27f54 <__cxa_atexit@plt+0x1ac14> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 27f58 <__cxa_atexit@plt+0x1ac18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27f3c <__cxa_atexit@plt+0x1abfc> │ │ │ │ + ldr r3, [pc, #60] @ 27f5c <__cxa_atexit@plt+0x1ac1c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 281a8 <__cxa_atexit@plt+0x1ae68> │ │ │ │ + ldr r3, [pc, #48] @ 27f60 <__cxa_atexit@plt+0x1ac20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r6, r1, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0x03a490d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #32] @ 281e0 <__cxa_atexit@plt+0x1aea0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - mov r3, r1 │ │ │ │ - moveq r3, r5 │ │ │ │ - movne r7, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a490c4 │ │ │ │ - @ instruction: 0x03a490e8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + bicseq r5, r1, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0x03a50464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 282f0 <__cxa_atexit@plt+0x1afb0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2825c <__cxa_atexit@plt+0x1af1c> │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 282f8 <__cxa_atexit@plt+0x1afb8> │ │ │ │ - ldr r2, [pc, #288] @ 2834c <__cxa_atexit@plt+0x1b00c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #280] @ 28350 <__cxa_atexit@plt+0x1b010> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r1, [pc, #212] @ 28338 <__cxa_atexit@plt+0x1aff8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 282d8 <__cxa_atexit@plt+0x1af98> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 282e8 <__cxa_atexit@plt+0x1afa8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #-16]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r7, r6, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 28314 <__cxa_atexit@plt+0x1afd4> │ │ │ │ - ldr r3, [pc, #156] @ 28344 <__cxa_atexit@plt+0x1b004> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-8]! │ │ │ │ - ldr r1, [pc, #148] @ 28348 <__cxa_atexit@plt+0x1b008> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #64] @ 28340 <__cxa_atexit@plt+0x1b000> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - ldr r6, [pc, #32] @ 2833c <__cxa_atexit@plt+0x1affc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - bicseq r6, r1, #68, 20 @ 0x44000 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - bicseq r6, r1, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a48f7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 283c0 <__cxa_atexit@plt+0x1b080> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 283cc <__cxa_atexit@plt+0x1b08c> │ │ │ │ - ldr r2, [pc, #96] @ 283f0 <__cxa_atexit@plt+0x1b0b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r0, [pc, #88] @ 283f4 <__cxa_atexit@plt+0x1b0b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r6, [pc, #24] @ 283ec <__cxa_atexit@plt+0x1b0ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - bicseq r6, r1, #92, 18 @ 0x170000 │ │ │ │ - @ instruction: 0x03a48ed8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 27f94 <__cxa_atexit@plt+0x1ac54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 27f98 <__cxa_atexit@plt+0x1ac58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r5, r1, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2844c <__cxa_atexit@plt+0x1b10c> │ │ │ │ - ldr r2, [pc, #68] @ 28464 <__cxa_atexit@plt+0x1b124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r0, [pc, #60] @ 28468 <__cxa_atexit@plt+0x1b128> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + bcc 27fd8 <__cxa_atexit@plt+0x1ac98> │ │ │ │ + ldr r7, [pc, #48] @ 27ff0 <__cxa_atexit@plt+0x1acb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r3, [pc, #24] @ 2846c <__cxa_atexit@plt+0x1b12c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + ldr r3, [pc, #20] @ 27ff4 <__cxa_atexit@plt+0x1acb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - bicseq r6, r1, #204, 16 @ 0xcc0000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a48e5c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x03a504e4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 284fc <__cxa_atexit@plt+0x1b1bc> │ │ │ │ - ldr r3, [pc, #112] @ 28504 <__cxa_atexit@plt+0x1b1c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 28070 <__cxa_atexit@plt+0x1ad30> │ │ │ │ + ldr r2, [pc, #92] @ 2807c <__cxa_atexit@plt+0x1ad3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 284dc <__cxa_atexit@plt+0x1b19c> │ │ │ │ - ldr r2, [pc, #84] @ 28508 <__cxa_atexit@plt+0x1b1c8> │ │ │ │ + beq 2805c <__cxa_atexit@plt+0x1ad1c> │ │ │ │ + ldr r2, [pc, #72] @ 28080 <__cxa_atexit@plt+0x1ad40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r9, [r8, #11] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 284ec <__cxa_atexit@plt+0x1b1ac> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - mov r8, r3 │ │ │ │ - b 281f4 <__cxa_atexit@plt+0x1aeb4> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28068 <__cxa_atexit@plt+0x1ad28> │ │ │ │ + ldr r3, [pc, #52] @ 28084 <__cxa_atexit@plt+0x1ad44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc640 <__cxa_atexit@plt+0x3ef300> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a48dc4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a50458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #52] @ 2855c <__cxa_atexit@plt+0x1b21c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2854c <__cxa_atexit@plt+0x1b20c> │ │ │ │ - ldr r9, [r5] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #44] @ 280cc <__cxa_atexit@plt+0x1ad8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 281f4 <__cxa_atexit@plt+0x1aeb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 280c4 <__cxa_atexit@plt+0x1ad84> │ │ │ │ + ldr r3, [pc, #24] @ 280d0 <__cxa_atexit@plt+0x1ad90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc640 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a48d70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a5040c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 280f4 <__cxa_atexit@plt+0x1adb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 281f4 <__cxa_atexit@plt+0x1aeb4> │ │ │ │ - @ instruction: 0x03a48e38 │ │ │ │ + b 3fc640 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a50208 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 285d0 <__cxa_atexit@plt+0x1b290> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 285d8 <__cxa_atexit@plt+0x1b298> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 285dc <__cxa_atexit@plt+0x1b29c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 285e0 <__cxa_atexit@plt+0x1b2a0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 28128 <__cxa_atexit@plt+0x1ade8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 2812c <__cxa_atexit@plt+0x1adec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 15eb840 <__cxa_atexit@plt+0x15de500> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, r1, #244, 10 @ 0x3d000000 │ │ │ │ - bicseq r6, r1, #92, 14 @ 0x1700000 │ │ │ │ - bicseq r6, r1, #56, 14 @ 0xe00000 │ │ │ │ - @ instruction: 0x03a48dc8 │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc5f8 <__cxa_atexit@plt+0x3ef2b8> │ │ │ │ + @ instruction: 0x03a501e8 │ │ │ │ + bicseq r5, r1, #172, 22 @ 0x2b000 │ │ │ │ + @ instruction: 0x03a4fe68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28634 <__cxa_atexit@plt+0x1b2f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 2863c <__cxa_atexit@plt+0x1b2fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 28640 <__cxa_atexit@plt+0x1b300> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 28644 <__cxa_atexit@plt+0x1b304> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 15eb840 <__cxa_atexit@plt+0x15de500> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, r1, #144, 10 @ 0x24000000 │ │ │ │ - bicseq r6, r1, #220, 10 @ 0x37000000 │ │ │ │ - bicseq r6, r1, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0x03a48d58 │ │ │ │ + ldr r9, [pc, #4] @ 2814c <__cxa_atexit@plt+0x1ae0c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 234ec <__cxa_atexit@plt+0x161ac> │ │ │ │ + @ instruction: 0x03a4fe58 │ │ │ │ + @ instruction: 0x03a4fe48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 2816c <__cxa_atexit@plt+0x1ae2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 234ec <__cxa_atexit@plt+0x161ac> │ │ │ │ + @ instruction: 0x03a4fe38 │ │ │ │ + @ instruction: 0x03a4fe28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28698 <__cxa_atexit@plt+0x1b358> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 286a0 <__cxa_atexit@plt+0x1b360> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 286a4 <__cxa_atexit@plt+0x1b364> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 286a8 <__cxa_atexit@plt+0x1b368> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 281c8 <__cxa_atexit@plt+0x1ae88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 281d4 <__cxa_atexit@plt+0x1ae94> │ │ │ │ + ldr r2, [pc, #64] @ 281e4 <__cxa_atexit@plt+0x1aea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 281e8 <__cxa_atexit@plt+0x1aea8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 15eb840 <__cxa_atexit@plt+0x15de500> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, #44, 10 @ 0xb000000 │ │ │ │ - bicseq r6, r1, #124, 10 @ 0x1f000000 │ │ │ │ - bicseq r6, r1, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + bicseq r5, r1, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 286e0 <__cxa_atexit@plt+0x1b3a0> │ │ │ │ + bhi 28220 <__cxa_atexit@plt+0x1aee0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 286e8 <__cxa_atexit@plt+0x1b3a8> │ │ │ │ + ldr r1, [pc, #24] @ 28228 <__cxa_atexit@plt+0x1aee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 28740 <__cxa_atexit@plt+0x1b400> │ │ │ │ + b 282e4 <__cxa_atexit@plt+0x1afa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, #200, 8 @ 0xc8000000 │ │ │ │ + bicseq r5, r1, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28724 <__cxa_atexit@plt+0x1b3e4> │ │ │ │ - ldr r8, [pc, #36] @ 2872c <__cxa_atexit@plt+0x1b3ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 28730 <__cxa_atexit@plt+0x1b3f0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 282ac <__cxa_atexit@plt+0x1af6c> │ │ │ │ + ldr r2, [pc, #124] @ 282c8 <__cxa_atexit@plt+0x1af88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 282b8 <__cxa_atexit@plt+0x1af78> │ │ │ │ + ldr r3, [pc, #100] @ 282cc <__cxa_atexit@plt+0x1af8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 28294 <__cxa_atexit@plt+0x1af54> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #255 @ 0xff │ │ │ │ + bls 282a4 <__cxa_atexit@plt+0x1af64> │ │ │ │ + ldr r7, [pc, #72] @ 282d0 <__cxa_atexit@plt+0x1af90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #249 @ 0xf9 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 282d4 <__cxa_atexit@plt+0x1af94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #4608 @ 0x1200 │ │ │ │ - bicseq r6, r1, #132, 8 @ 0x84000000 │ │ │ │ + bicseq r5, r1, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0xffffaef0 │ │ │ │ + bicseq r5, r1, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0x03a4fcf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 287f4 <__cxa_atexit@plt+0x1b4b4> │ │ │ │ - ldr r3, [pc, #192] @ 28814 <__cxa_atexit@plt+0x1b4d4> │ │ │ │ + bhi 28398 <__cxa_atexit@plt+0x1b058> │ │ │ │ + ldr r3, [pc, #192] @ 283b8 <__cxa_atexit@plt+0x1b078> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 287d8 <__cxa_atexit@plt+0x1b498> │ │ │ │ + beq 2837c <__cxa_atexit@plt+0x1b03c> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 287e8 <__cxa_atexit@plt+0x1b4a8> │ │ │ │ + bne 2838c <__cxa_atexit@plt+0x1b04c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 287fc <__cxa_atexit@plt+0x1b4bc> │ │ │ │ - ldr r9, [pc, #144] @ 28818 <__cxa_atexit@plt+0x1b4d8> │ │ │ │ + bcc 283a0 <__cxa_atexit@plt+0x1b060> │ │ │ │ + ldr r9, [pc, #144] @ 283bc <__cxa_atexit@plt+0x1b07c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #140] @ 2881c <__cxa_atexit@plt+0x1b4dc> │ │ │ │ + ldr lr, [pc, #140] @ 283c0 <__cxa_atexit@plt+0x1b080> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 28820 <__cxa_atexit@plt+0x1b4e0> │ │ │ │ + ldr r8, [pc, #116] @ 283c4 <__cxa_atexit@plt+0x1b084> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r2, r6 │ │ │ │ str lr, [r2, #16]! │ │ │ │ str r1, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ @@ -27952,38 +27673,38 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r6, r1, #240, 6 @ 0xc0000003 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + bicseq r5, r1, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 288a0 <__cxa_atexit@plt+0x1b560> │ │ │ │ + bne 28444 <__cxa_atexit@plt+0x1b104> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 288ac <__cxa_atexit@plt+0x1b56c> │ │ │ │ - ldr r2, [pc, #108] @ 288bc <__cxa_atexit@plt+0x1b57c> │ │ │ │ + bcc 28450 <__cxa_atexit@plt+0x1b110> │ │ │ │ + ldr r2, [pc, #108] @ 28460 <__cxa_atexit@plt+0x1b120> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 288c0 <__cxa_atexit@plt+0x1b580> │ │ │ │ + ldr lr, [pc, #104] @ 28464 <__cxa_atexit@plt+0x1b124> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #80] @ 288c4 <__cxa_atexit@plt+0x1b584> │ │ │ │ + ldr r8, [pc, #80] @ 28468 <__cxa_atexit@plt+0x1b128> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ @@ -27994,50281 +27715,43389 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - bicseq r6, r1, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 288fc <__cxa_atexit@plt+0x1b5bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 28904 <__cxa_atexit@plt+0x1b5c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 28740 <__cxa_atexit@plt+0x1b400> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, r1, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2893c <__cxa_atexit@plt+0x1b5fc> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + bicseq r5, r1, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0x03a4fb2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 28500 <__cxa_atexit@plt+0x1b1c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 28508 <__cxa_atexit@plt+0x1b1c8> │ │ │ │ + ldr r1, [pc, #120] @ 2851c <__cxa_atexit@plt+0x1b1dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #116] @ 28520 <__cxa_atexit@plt+0x1b1e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 28944 <__cxa_atexit@plt+0x1b604> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 2899c <__cxa_atexit@plt+0x1b65c> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr lr, [pc, #96] @ 28524 <__cxa_atexit@plt+0x1b1e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r0, [pc, #84] @ 28528 <__cxa_atexit@plt+0x1b1e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr r9, [pc, #72] @ 2852c <__cxa_atexit@plt+0x1b1ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r2, r7, r9} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, lr} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 282e4 <__cxa_atexit@plt+0x1afa4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 28510 <__cxa_atexit@plt+0x1b1d0> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + bicseq r5, r1, #220, 12 @ 0xdc00000 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + bicseq r5, r1, #188, 12 @ 0xbc00000 │ │ │ │ + bicseq r5, r1, #168, 12 @ 0xa800000 │ │ │ │ + @ instruction: 0x03a4ff8c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28980 <__cxa_atexit@plt+0x1b640> │ │ │ │ - ldr r8, [pc, #36] @ 28988 <__cxa_atexit@plt+0x1b648> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 2898c <__cxa_atexit@plt+0x1b64c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, #2932736 @ 0x2cc000 │ │ │ │ - bicseq r6, r1, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 28a54 <__cxa_atexit@plt+0x1b714> │ │ │ │ - ldr r3, [pc, #196] @ 28a74 <__cxa_atexit@plt+0x1b734> │ │ │ │ + bhi 28570 <__cxa_atexit@plt+0x1b230> │ │ │ │ + ldr r3, [pc, #36] @ 28578 <__cxa_atexit@plt+0x1b238> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 28a34 <__cxa_atexit@plt+0x1b6f4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 28a44 <__cxa_atexit@plt+0x1b704> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 28a5c <__cxa_atexit@plt+0x1b71c> │ │ │ │ - ldr r9, [pc, #148] @ 28a78 <__cxa_atexit@plt+0x1b738> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #144] @ 28a7c <__cxa_atexit@plt+0x1b73c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r8, [pc, #120] @ 28a80 <__cxa_atexit@plt+0x1b740> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 3fc648 <__cxa_atexit@plt+0x3ef308> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a4ff44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 285ac <__cxa_atexit@plt+0x1b26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 285a4 <__cxa_atexit@plt+0x1b264> │ │ │ │ + b 285bc <__cxa_atexit@plt+0x1b27c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4ff10 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 28658 <__cxa_atexit@plt+0x1b318> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 28690 <__cxa_atexit@plt+0x1b350> │ │ │ │ + ldr r2, [pc, #208] @ 286d0 <__cxa_atexit@plt+0x1b390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #204] @ 286d4 <__cxa_atexit@plt+0x1b394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r2, [pc, #176] @ 286d8 <__cxa_atexit@plt+0x1b398> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #209 @ 0xd1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr lr, [pc, #164] @ 286dc <__cxa_atexit@plt+0x1b39c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str lr, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + str r9, [r9, #28] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 286a0 <__cxa_atexit@plt+0x1b360> │ │ │ │ + ldr r3, [pc, #88] @ 286c8 <__cxa_atexit@plt+0x1b388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 286cc <__cxa_atexit@plt+0x1b38c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #44] @ 286c4 <__cxa_atexit@plt+0x1b384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #32 │ │ │ │ + b 286ac <__cxa_atexit@plt+0x1b36c> │ │ │ │ + ldr r7, [pc, #24] @ 286c0 <__cxa_atexit@plt+0x1b380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r6, r1, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 28b00 <__cxa_atexit@plt+0x1b7c0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr #7 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq r5, r1, #104, 10 @ 0x1a000000 │ │ │ │ + bicseq r5, r1, #84, 10 @ 0x15000000 │ │ │ │ + @ instruction: 0x03a4fde0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 28b14 <__cxa_atexit@plt+0x1b7d4> │ │ │ │ - ldr r2, [pc, #116] @ 28b24 <__cxa_atexit@plt+0x1b7e4> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 28760 <__cxa_atexit@plt+0x1b420> │ │ │ │ + ldr r2, [pc, #108] @ 28778 <__cxa_atexit@plt+0x1b438> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 28b28 <__cxa_atexit@plt+0x1b7e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #88] @ 28b2c <__cxa_atexit@plt+0x1b7ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #100] @ 2877c <__cxa_atexit@plt+0x1b43c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 28780 <__cxa_atexit@plt+0x1b440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #209 @ 0xd1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ldr lr, [pc, #64] @ 28784 <__cxa_atexit@plt+0x1b444> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r0, r1, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r3, [pc, #32] @ 28788 <__cxa_atexit@plt+0x1b448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + bicseq r5, r1, #104, 8 @ 0x68000000 │ │ │ │ + bicseq r5, r1, #72, 8 @ 0x48000000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0x03a4fd24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 287b0 <__cxa_atexit@plt+0x1b470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4fcf0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5], #-8 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 28850 <__cxa_atexit@plt+0x1b510> │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 28838 <__cxa_atexit@plt+0x1b4f8> │ │ │ │ + ldr r9, [pc, #128] @ 28874 <__cxa_atexit@plt+0x1b534> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #124] @ 28878 <__cxa_atexit@plt+0x1b538> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r2, {r8, ip} │ │ │ │ + ldr sl, [pc, #116] @ 2887c <__cxa_atexit@plt+0x1b53c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [pc, #112] @ 28880 <__cxa_atexit@plt+0x1b540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + stmdb r2, {r0, r9} │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + sub r9, r3, #3 │ │ │ │ + sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + ldr r7, [pc, #44] @ 2886c <__cxa_atexit@plt+0x1b52c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #24] @ 28870 <__cxa_atexit@plt+0x1b530> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - bicseq r6, r1, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28b64 <__cxa_atexit@plt+0x1b824> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 28b6c <__cxa_atexit@plt+0x1b82c> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r1, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + bicseq r5, r1, #168, 8 @ 0xa8000000 │ │ │ │ + bicseq r5, r1, #160, 8 @ 0xa0000000 │ │ │ │ + bicseq r5, r1, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0x03a4fc20 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 28914 <__cxa_atexit@plt+0x1b5d4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 288fc <__cxa_atexit@plt+0x1b5bc> │ │ │ │ + ldr r9, [pc, #124] @ 28934 <__cxa_atexit@plt+0x1b5f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #120] @ 28938 <__cxa_atexit@plt+0x1b5f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr sl, [pc, #108] @ 2893c <__cxa_atexit@plt+0x1b5fc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [pc, #104] @ 28940 <__cxa_atexit@plt+0x1b600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 2899c <__cxa_atexit@plt+0x1b65c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #2 │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + ldr r7, [pc, #40] @ 2892c <__cxa_atexit@plt+0x1b5ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, #68 @ 0x44 │ │ │ │ - @ instruction: 0x03a48808 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r3, [pc, #20] @ 28930 <__cxa_atexit@plt+0x1b5f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r1, #180, 4 @ 0x4000000b │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + bicseq r5, r1, #228, 6 @ 0x90000003 │ │ │ │ + bicseq r5, r1, #216, 6 @ 0x60000003 │ │ │ │ + bicseq r5, r1, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 28c6c <__cxa_atexit@plt+0x1b92c> │ │ │ │ - ldr r2, [pc, #224] @ 28c7c <__cxa_atexit@plt+0x1b93c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #204] @ 28c80 <__cxa_atexit@plt+0x1b940> │ │ │ │ + bcc 28984 <__cxa_atexit@plt+0x1b644> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 28990 <__cxa_atexit@plt+0x1b650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #196] @ 28c84 <__cxa_atexit@plt+0x1b944> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #24] @ 28994 <__cxa_atexit@plt+0x1b654> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r5, r1, #184, 4 @ 0x8000000b │ │ │ │ + bicseq r5, r1, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0x03a4fb28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 289e4 <__cxa_atexit@plt+0x1b6a4> │ │ │ │ + ldr r3, [pc, #56] @ 289fc <__cxa_atexit@plt+0x1b6bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #48] @ 28a00 <__cxa_atexit@plt+0x1b6c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r3, [pc, #24] @ 28a04 <__cxa_atexit@plt+0x1b6c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x03a4faa8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 28a2c <__cxa_atexit@plt+0x1b6ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4fa80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 28a54 <__cxa_atexit@plt+0x1b714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4fa4c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5], #-8 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 28af4 <__cxa_atexit@plt+0x1b7b4> │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 28adc <__cxa_atexit@plt+0x1b79c> │ │ │ │ + ldr r9, [pc, #128] @ 28b18 <__cxa_atexit@plt+0x1b7d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #124] @ 28b1c <__cxa_atexit@plt+0x1b7dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r2, {r8, ip} │ │ │ │ + ldr sl, [pc, #116] @ 28b20 <__cxa_atexit@plt+0x1b7e0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [pc, #112] @ 28b24 <__cxa_atexit@plt+0x1b7e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #188] @ 28c88 <__cxa_atexit@plt+0x1b948> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r1, [r3, #96] @ 0x60 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - ldr sl, [pc, #144] @ 28c8c <__cxa_atexit@plt+0x1b94c> │ │ │ │ + add r0, r0, #2 │ │ │ │ + stmdb r2, {r0, r9} │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + sub r9, r3, #3 │ │ │ │ + sub sl, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + ldr r7, [pc, #44] @ 28b10 <__cxa_atexit@plt+0x1b7d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ 28b14 <__cxa_atexit@plt+0x1b7d4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r1, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + bicseq r5, r1, #4, 4 @ 0x40000000 │ │ │ │ + bicseq r5, r1, #252, 2 @ 0x3f │ │ │ │ + bicseq r5, r1, #8, 2 │ │ │ │ + @ instruction: 0x03a4f97c │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 28bb8 <__cxa_atexit@plt+0x1b878> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 28ba0 <__cxa_atexit@plt+0x1b860> │ │ │ │ + ldr r9, [pc, #124] @ 28bd8 <__cxa_atexit@plt+0x1b898> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #120] @ 28bdc <__cxa_atexit@plt+0x1b89c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr sl, [pc, #108] @ 28be0 <__cxa_atexit@plt+0x1b8a0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - sub r0, r6, #82 @ 0x52 │ │ │ │ - ldr r1, [pc, #104] @ 28c90 <__cxa_atexit@plt+0x1b950> │ │ │ │ + ldr r1, [pc, #104] @ 28be4 <__cxa_atexit@plt+0x1b8a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #100] @ 28c94 <__cxa_atexit@plt+0x1b954> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #84] @ 28c98 <__cxa_atexit@plt+0x1b958> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #60] @ 28c9c <__cxa_atexit@plt+0x1b95c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f83acc <__cxa_atexit@plt+0x1f7678c> │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r1, r1, #2 │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + ldr r7, [pc, #40] @ 28bd0 <__cxa_atexit@plt+0x1b890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - bicseq r6, r1, #68 @ 0x44 │ │ │ │ - bicseq r6, r1, #240 @ 0xf0 │ │ │ │ - bicseq r6, r1, #172 @ 0xac │ │ │ │ - bicseq r6, r1, #184 @ 0xb8 │ │ │ │ - bicseq r6, r1, #144 @ 0x90 │ │ │ │ - bicseq r5, r1, #108, 30 @ 0x1b0 │ │ │ │ - @ instruction: 0x03a485c8 │ │ │ │ - bicseq r5, r1, #72, 30 @ 0x120 │ │ │ │ - @ instruction: 0x03a486dc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldr r3, [pc, #20] @ 28bd4 <__cxa_atexit@plt+0x1b894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r1, #16 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + bicseq r5, r1, #64, 2 │ │ │ │ + bicseq r5, r1, #52, 2 │ │ │ │ + bicseq r5, r1, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 28d1c <__cxa_atexit@plt+0x1b9dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 28d28 <__cxa_atexit@plt+0x1b9e8> │ │ │ │ - ldr lr, [pc, #100] @ 28d38 <__cxa_atexit@plt+0x1b9f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 28d3c <__cxa_atexit@plt+0x1b9fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r1, r2, r8} │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #64] @ 28d40 <__cxa_atexit@plt+0x1ba00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011a8 <__cxa_atexit@plt+0x3f3e68> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 28c28 <__cxa_atexit@plt+0x1b8e8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 28c34 <__cxa_atexit@plt+0x1b8f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #24] @ 28c38 <__cxa_atexit@plt+0x1b8f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - bicseq r5, r1, #184, 28 @ 0xb80 │ │ │ │ - bicseq r5, r1, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0x03a48634 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r5, r1, #20 │ │ │ │ + bicseq r4, r1, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0x03a4f880 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 28db4 <__cxa_atexit@plt+0x1ba74> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 28ca4 <__cxa_atexit@plt+0x1b964> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 28dc0 <__cxa_atexit@plt+0x1ba80> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r0, r1, r9, lr} │ │ │ │ - ldr sl, [r7, #19] │ │ │ │ - ldr ip, [pc, #72] @ 28dd0 <__cxa_atexit@plt+0x1ba90> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4]! │ │ │ │ + bcc 28cac <__cxa_atexit@plt+0x1b96c> │ │ │ │ + ldr lr, [pc, #72] @ 28cc0 <__cxa_atexit@plt+0x1b980> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r7, {r0, r1, r2} │ │ │ │ + ldr r7, [pc, #64] @ 28cc4 <__cxa_atexit@plt+0x1b984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - ldr r0, [pc, #48] @ 28dd4 <__cxa_atexit@plt+0x1ba94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ mov r6, r3 │ │ │ │ + b 28cb4 <__cxa_atexit@plt+0x1b974> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r5, r1, #88, 30 @ 0x160 │ │ │ │ - @ instruction: 0x03a485a0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a4f7f4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 28e90 <__cxa_atexit@plt+0x1bb50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 28e9c <__cxa_atexit@plt+0x1bb5c> │ │ │ │ + mov r9, r6 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 28dac <__cxa_atexit@plt+0x1ba6c> │ │ │ │ + ldr lr, [pc, #200] @ 28dc8 <__cxa_atexit@plt+0x1ba88> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - ldr r2, [pc, #124] @ 28eac <__cxa_atexit@plt+0x1bb6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 28eb0 <__cxa_atexit@plt+0x1bb70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr lr, [pc, #96] @ 28eb4 <__cxa_atexit@plt+0x1bb74> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28d9c <__cxa_atexit@plt+0x1ba5c> │ │ │ │ + ldr r6, [pc, #140] @ 28dcc <__cxa_atexit@plt+0x1ba8c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r6, [r8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28d9c <__cxa_atexit@plt+0x1ba5c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28db8 <__cxa_atexit@plt+0x1ba78> │ │ │ │ + ldr lr, [pc, #104] @ 28dd0 <__cxa_atexit@plt+0x1ba90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 28eb8 <__cxa_atexit@plt+0x1bb78> │ │ │ │ + ldr r2, [r5, #-8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #92] @ 28dd4 <__cxa_atexit@plt+0x1ba94> │ │ │ │ add r0, pc, r0 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add r5, r3, #16 │ │ │ │ - stm r5, {r0, r3, lr} │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r9, {r1, r2, r3} │ │ │ │ + b 160ac88 <__cxa_atexit@plt+0x15fd948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #204, 28 @ 0xcc0 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - @ instruction: 0x03a484bc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 28f38 <__cxa_atexit@plt+0x1bbf8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 28f44 <__cxa_atexit@plt+0x1bc04> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r1, r3, r9, sl} │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr fp, [pc, #76] @ 28f54 <__cxa_atexit@plt+0x1bc14> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add r2, r2, #12 │ │ │ │ - stm r2, {r0, r1, r3, r9, sl} │ │ │ │ - ldr r0, [pc, #56] @ 28f58 <__cxa_atexit@plt+0x1bc18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r4, lr} │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0x03a4f6f8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #116] @ 28e64 <__cxa_atexit@plt+0x1bb24> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28e4c <__cxa_atexit@plt+0x1bb0c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28e58 <__cxa_atexit@plt+0x1bb18> │ │ │ │ + ldr lr, [pc, #80] @ 28e68 <__cxa_atexit@plt+0x1bb28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #68] @ 28e6c <__cxa_atexit@plt+0x1bb2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r9, {r1, r2, r3} │ │ │ │ + b 160ac88 <__cxa_atexit@plt+0x15fd948> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq r5, r1, #220, 26 @ 0x3700 │ │ │ │ - @ instruction: 0x03a4842c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29084 <__cxa_atexit@plt+0x1bd44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #72 @ 0x48 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 29090 <__cxa_atexit@plt+0x1bd50> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a4f660 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28ecc <__cxa_atexit@plt+0x1bb8c> │ │ │ │ + ldr lr, [pc, #64] @ 28ed8 <__cxa_atexit@plt+0x1bb98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r1, [sp] │ │ │ │ - mov ip, r8 │ │ │ │ - sub r8, r6, #31 │ │ │ │ - str r8, [r2, #68] @ 0x44 │ │ │ │ - sub r9, r6, #42 @ 0x2a │ │ │ │ - str fp, [sp, #24] │ │ │ │ - sub fp, r6, #54 @ 0x36 │ │ │ │ - sub r1, r6, #66 @ 0x42 │ │ │ │ - mov r8, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr lr, [pc, #184] @ 290a0 <__cxa_atexit@plt+0x1bd60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ - str fp, [r2, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #172] @ 290a4 <__cxa_atexit@plt+0x1bd64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #160] @ 290a8 <__cxa_atexit@plt+0x1bd68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ - str sl, [r2, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r0, [pc, #104] @ 290ac <__cxa_atexit@plt+0x1bd6c> │ │ │ │ + ldr r0, [pc, #52] @ 28edc <__cxa_atexit@plt+0x1bb9c> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r3, r2, #20 │ │ │ │ - stm r3, {r0, r1, lr} │ │ │ │ - ldr r4, [pc, #92] @ 290b0 <__cxa_atexit@plt+0x1bd70> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r2, #32] │ │ │ │ - sub r4, r6, #23 │ │ │ │ - ldr r2, [pc, #80] @ 290b4 <__cxa_atexit@plt+0x1bd74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - stmdb r5, {r3, r4} │ │ │ │ - mov r4, r8 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mov r8, sl │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r9, {r1, r2, r3} │ │ │ │ + b 160ac88 <__cxa_atexit@plt+0x15fd948> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 28efc <__cxa_atexit@plt+0x1bbbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #180, 22 @ 0x2d000 │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x03a481f0 │ │ │ │ - @ instruction: 0x03a481cc │ │ │ │ - bicseq r5, r1, #152, 24 @ 0x9800 │ │ │ │ - @ instruction: 0x03a4810c │ │ │ │ + bicseq r4, r1, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29100 <__cxa_atexit@plt+0x1bdc0> │ │ │ │ - ldr r2, [pc, #68] @ 2911c <__cxa_atexit@plt+0x1bddc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 28f30 <__cxa_atexit@plt+0x1bbf0> │ │ │ │ + ldr r2, [pc, #24] @ 28f38 <__cxa_atexit@plt+0x1bbf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 29108 <__cxa_atexit@plt+0x1bdc8> │ │ │ │ - ldr r3, [pc, #48] @ 29124 <__cxa_atexit@plt+0x1bde4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 16017f4 <__cxa_atexit@plt+0x15f44b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 29120 <__cxa_atexit@plt+0x1bde0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a480bc │ │ │ │ - @ instruction: 0xffffdcc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 2919c <__cxa_atexit@plt+0x1be5c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 28fb0 <__cxa_atexit@plt+0x1bc70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 28f98 <__cxa_atexit@plt+0x1bc58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 291a4 <__cxa_atexit@plt+0x1be64> │ │ │ │ - ldr r2, [pc, #100] @ 291c0 <__cxa_atexit@plt+0x1be80> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 28fa0 <__cxa_atexit@plt+0x1bc60> │ │ │ │ + ldr r2, [pc, #68] @ 28fb4 <__cxa_atexit@plt+0x1bc74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 291c4 <__cxa_atexit@plt+0x1be84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 291c8 <__cxa_atexit@plt+0x1be88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r1, #2 │ │ │ │ - ldr r1, [pc, #80] @ 291cc <__cxa_atexit@plt+0x1be8c> │ │ │ │ + ldr r1, [pc, #64] @ 28fb8 <__cxa_atexit@plt+0x1bc78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - sub r0, r6, #6 │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 16017f4 <__cxa_atexit@plt+0x15f44b4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 291ac <__cxa_atexit@plt+0x1be6c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 291bc <__cxa_atexit@plt+0x1be7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a48244 │ │ │ │ - @ instruction: 0xffffeda4 │ │ │ │ - @ instruction: 0x03a48154 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - bicseq r5, r1, #32, 20 @ 0x20000 │ │ │ │ - @ instruction: 0x03a48210 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 291f4 <__cxa_atexit@plt+0x1beb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 4011c8 <__cxa_atexit@plt+0x3f3e88> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a481e8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r4, r1, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 29270 <__cxa_atexit@plt+0x1bf30> │ │ │ │ - ldr r2, [pc, #92] @ 2927c <__cxa_atexit@plt+0x1bf3c> │ │ │ │ + bcc 29004 <__cxa_atexit@plt+0x1bcc4> │ │ │ │ + ldr r2, [pc, #48] @ 29010 <__cxa_atexit@plt+0x1bcd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #88] @ 29280 <__cxa_atexit@plt+0x1bf40> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #84] @ 29284 <__cxa_atexit@plt+0x1bf44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #80] @ 29288 <__cxa_atexit@plt+0x1bf48> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - b 16018f4 <__cxa_atexit@plt+0x15f45b4> │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r1, [pc, #44] @ 29014 <__cxa_atexit@plt+0x1bcd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffed64 │ │ │ │ - @ instruction: 0xfffff254 │ │ │ │ - @ instruction: 0xffffefc0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a48138 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #80 @ 0x50 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 2934c <__cxa_atexit@plt+0x1c00c> │ │ │ │ - ldr r2, [pc, #172] @ 2935c <__cxa_atexit@plt+0x1c01c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #168] @ 29360 <__cxa_atexit@plt+0x1c020> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #164] @ 29364 <__cxa_atexit@plt+0x1c024> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ 29368 <__cxa_atexit@plt+0x1c028> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r0, [pc, #152] @ 2936c <__cxa_atexit@plt+0x1c02c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r0, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - str r8, [r2, #24]! │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #68]! @ 0x44 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r1, [pc, #88] @ 29370 <__cxa_atexit@plt+0x1c030> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r1, lr, #39 @ 0x27 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - mov r6, lr │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - mov r0, #80 @ 0x50 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff2d8 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - bicseq r5, r1, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r4, r1, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 293e0 <__cxa_atexit@plt+0x1c0a0> │ │ │ │ - ldr r3, [pc, #92] @ 293f0 <__cxa_atexit@plt+0x1c0b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 293c0 <__cxa_atexit@plt+0x1c080> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #32 │ │ │ │ - bne 293d0 <__cxa_atexit@plt+0x1c090> │ │ │ │ - ldr r7, [pc, #60] @ 293f4 <__cxa_atexit@plt+0x1c0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 293fc <__cxa_atexit@plt+0x1c0bc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 29034 <__cxa_atexit@plt+0x1bcf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 293f8 <__cxa_atexit@plt+0x1c0b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bicseq r4, r1, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29068 <__cxa_atexit@plt+0x1bd28> │ │ │ │ + ldr r2, [pc, #24] @ 29070 <__cxa_atexit@plt+0x1bd30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r5, r1, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0x03a48024 │ │ │ │ - bicseq r5, r1, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 29430 <__cxa_atexit@plt+0x1c0f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 29434 <__cxa_atexit@plt+0x1c0f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #32 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r3, [pc, #100] @ 290e8 <__cxa_atexit@plt+0x1bda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 290d0 <__cxa_atexit@plt+0x1bd90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 290d8 <__cxa_atexit@plt+0x1bd98> │ │ │ │ + ldr r2, [pc, #68] @ 290ec <__cxa_atexit@plt+0x1bdac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 290f0 <__cxa_atexit@plt+0x1bdb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #188, 14 @ 0x2f00000 │ │ │ │ - bicseq r5, r1, #224, 14 @ 0x3800000 │ │ │ │ - @ instruction: 0x03a47fcc │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r4, r1, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2913c <__cxa_atexit@plt+0x1bdfc> │ │ │ │ + ldr r2, [pc, #48] @ 29148 <__cxa_atexit@plt+0x1be08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 2914c <__cxa_atexit@plt+0x1be0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r4, r1, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #8] @ 29458 <__cxa_atexit@plt+0x1c118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2916c <__cxa_atexit@plt+0x1be2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47fc0 │ │ │ │ - @ instruction: 0x03a47fc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 294b0 <__cxa_atexit@plt+0x1c170> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bicseq r4, r1, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r2, [r7, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #68] @ 291dc <__cxa_atexit@plt+0x1be9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 294a8 <__cxa_atexit@plt+0x1c168> │ │ │ │ - ldr r8, [pc, #40] @ 294b8 <__cxa_atexit@plt+0x1c178> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 294bc <__cxa_atexit@plt+0x1c17c> │ │ │ │ + bne 2919c <__cxa_atexit@plt+0x1be5c> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #40] @ 291e0 <__cxa_atexit@plt+0x1bea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, #736 @ 0x2e0 │ │ │ │ - bicseq r5, r1, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0x03a47f80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 29520 <__cxa_atexit@plt+0x1c1e0> │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 291c8 <__cxa_atexit@plt+0x1be88> │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 29518 <__cxa_atexit@plt+0x1c1d8> │ │ │ │ - ldr r7, [pc, #52] @ 29528 <__cxa_atexit@plt+0x1c1e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 2952c <__cxa_atexit@plt+0x1c1ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 29530 <__cxa_atexit@plt+0x1c1f0> │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r7, [pc, #20] @ 291e4 <__cxa_atexit@plt+0x1bea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + bicseq r4, r1, #36, 20 @ 0x24000 │ │ │ │ + bicseq r4, r1, #232, 20 @ 0xe8000 │ │ │ │ + bicseq r4, r1, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0x03a4ee20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29224 <__cxa_atexit@plt+0x1bee4> │ │ │ │ + ldr r2, [pc, #36] @ 2922c <__cxa_atexit@plt+0x1beec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 29230 <__cxa_atexit@plt+0x1bef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #160, 12 @ 0xa000000 │ │ │ │ - bicseq r5, r1, #228, 14 @ 0x3900000 │ │ │ │ - bicseq r5, r1, #0, 16 │ │ │ │ - @ instruction: 0x03a47f18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 29588 <__cxa_atexit@plt+0x1c248> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 29580 <__cxa_atexit@plt+0x1c240> │ │ │ │ - ldr r8, [pc, #40] @ 29590 <__cxa_atexit@plt+0x1c250> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 29594 <__cxa_atexit@plt+0x1c254> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + @ instruction: 0x03a4ee08 │ │ │ │ + bicseq r4, r1, #120, 18 @ 0x1e0000 │ │ │ │ + @ instruction: 0x03a4f1f0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 292a4 <__cxa_atexit@plt+0x1bf64> │ │ │ │ + ldr r2, [pc, #84] @ 292ac <__cxa_atexit@plt+0x1bf6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #80] @ 292b0 <__cxa_atexit@plt+0x1bf70> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d8 <__cxa_atexit@plt+0x3f3e98> │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a4ed88 │ │ │ │ + @ instruction: 0x03a4f168 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 292e0 <__cxa_atexit@plt+0x1bfa0> │ │ │ │ + ldr r3, [pc, #176] @ 29384 <__cxa_atexit@plt+0x1c044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2936c <__cxa_atexit@plt+0x1c02c> │ │ │ │ + ldr r8, [pc, #124] @ 29378 <__cxa_atexit@plt+0x1c038> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #120] @ 2937c <__cxa_atexit@plt+0x1c03c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #24]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldmdb r3, {r0, ip} │ │ │ │ + str r8, [r3] │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str ip, [r9, #16] │ │ │ │ + str sl, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 29360 <__cxa_atexit@plt+0x1c020> │ │ │ │ + ldr r3, [pc, #48] @ 29380 <__cxa_atexit@plt+0x1c040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #28]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1604dd0 <__cxa_atexit@plt+0x15f7a90> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + bicseq r4, r1, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a4f094 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 29418 <__cxa_atexit@plt+0x1c0d8> │ │ │ │ + ldr r8, [pc, #116] @ 29424 <__cxa_atexit@plt+0x1c0e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 29428 <__cxa_atexit@plt+0x1c0e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #20]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r7, [r2, #-16] │ │ │ │ + ldmdb r2, {r0, sl, ip} │ │ │ │ + str r8, [r2] │ │ │ │ + ldr r8, [r2, #4] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2940c <__cxa_atexit@plt+0x1c0cc> │ │ │ │ + ldr r3, [pc, #48] @ 2942c <__cxa_atexit@plt+0x1c0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1604dd0 <__cxa_atexit@plt+0x15f7a90> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47eec │ │ │ │ - bicseq r5, r1, #36, 12 @ 0x2400000 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + bicseq r4, r1, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x03a4efec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 29454 <__cxa_atexit@plt+0x1c114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1604dd0 <__cxa_atexit@plt+0x15f7a90> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4efc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2947c <__cxa_atexit@plt+0x1c13c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1604dd0 <__cxa_atexit@plt+0x15f7a90> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2949c <__cxa_atexit@plt+0x1c15c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, r1, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0x03a4ef98 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29624 <__cxa_atexit@plt+0x1c2e4> │ │ │ │ - ldr r1, [pc, #120] @ 2962c <__cxa_atexit@plt+0x1c2ec> │ │ │ │ + bhi 2954c <__cxa_atexit@plt+0x1c20c> │ │ │ │ + ldr lr, [pc, #148] @ 29554 <__cxa_atexit@plt+0x1c214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 29530 <__cxa_atexit@plt+0x1c1f0> │ │ │ │ + ldr r1, [pc, #96] @ 29558 <__cxa_atexit@plt+0x1c218> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 29630 <__cxa_atexit@plt+0x1c2f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 29608 <__cxa_atexit@plt+0x1c2c8> │ │ │ │ - ldr r1, [pc, #88] @ 29634 <__cxa_atexit@plt+0x1c2f4> │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2953c <__cxa_atexit@plt+0x1c1fc> │ │ │ │ + ldr r1, [pc, #72] @ 2955c <__cxa_atexit@plt+0x1c21c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 29618 <__cxa_atexit@plt+0x1c2d8> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 29530 <__cxa_atexit@plt+0x1c1f0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 29610 <__cxa_atexit@plt+0x1c2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq r5, r1, #208, 10 @ 0x34000000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a4eed8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #48] @ 29684 <__cxa_atexit@plt+0x1c344> │ │ │ │ + ldr r2, [pc, #72] @ 295c0 <__cxa_atexit@plt+0x1c280> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 29678 <__cxa_atexit@plt+0x1c338> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 295ac <__cxa_atexit@plt+0x1c26c> │ │ │ │ + ldr r2, [pc, #52] @ 295c4 <__cxa_atexit@plt+0x1c284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 295b4 <__cxa_atexit@plt+0x1c274> │ │ │ │ + mov r7, r3 │ │ │ │ + b 29610 <__cxa_atexit@plt+0x1c2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x03a4ee70 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 29600 <__cxa_atexit@plt+0x1c2c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 295f8 <__cxa_atexit@plt+0x1c2b8> │ │ │ │ + b 29610 <__cxa_atexit@plt+0x1c2d0> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 29730 <__cxa_atexit@plt+0x1c3f0> │ │ │ │ - ldr r1, [pc, #120] @ 29738 <__cxa_atexit@plt+0x1c3f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 2973c <__cxa_atexit@plt+0x1c3fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 29714 <__cxa_atexit@plt+0x1c3d4> │ │ │ │ - ldr r1, [pc, #88] @ 29740 <__cxa_atexit@plt+0x1c400> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a4ee34 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 29684 <__cxa_atexit@plt+0x1c344> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #204] @ 296fc <__cxa_atexit@plt+0x1c3bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 29724 <__cxa_atexit@plt+0x1c3e4> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 296a8 <__cxa_atexit@plt+0x1c368> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ + bne 296b4 <__cxa_atexit@plt+0x1c374> │ │ │ │ + ldr r7, [pc, #180] @ 2970c <__cxa_atexit@plt+0x1c3cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 296e4 <__cxa_atexit@plt+0x1c3a4> │ │ │ │ + ldr r7, [pc, #160] @ 29710 <__cxa_atexit@plt+0x1c3d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #156] @ 29714 <__cxa_atexit@plt+0x1c3d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r7, [pc, #100] @ 296f0 <__cxa_atexit@plt+0x1c3b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ 296f4 <__cxa_atexit@plt+0x1c3b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #92] @ 296f8 <__cxa_atexit@plt+0x1c3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + str r9, [r5] │ │ │ │ + b 296d8 <__cxa_atexit@plt+0x1c398> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #68] @ 29700 <__cxa_atexit@plt+0x1c3c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #64] @ 29704 <__cxa_atexit@plt+0x1c3c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 29708 <__cxa_atexit@plt+0x1c3c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r7, #2 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x03a4e974 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + bicseq r4, r1, #252, 8 @ 0xfc000000 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a4e944 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + bicseq r4, r1, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a4e988 │ │ │ │ + @ instruction: 0x03a4ed20 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ + bne 2976c <__cxa_atexit@plt+0x1c42c> │ │ │ │ + add r7, r5, #8 │ │ │ │ + ldr r3, [pc, #112] @ 297ac <__cxa_atexit@plt+0x1c46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2979c <__cxa_atexit@plt+0x1c45c> │ │ │ │ + ldr r5, [pc, #92] @ 297b0 <__cxa_atexit@plt+0x1c470> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #88] @ 297b4 <__cxa_atexit@plt+0x1c474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r7] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r7, [pc, #68] @ 297b8 <__cxa_atexit@plt+0x1c478> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #64] @ 297bc <__cxa_atexit@plt+0x1c47c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #56] @ 297c0 <__cxa_atexit@plt+0x1c480> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x03a4e8a4 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + @ instruction: 0x03a4e884 │ │ │ │ + bicseq r4, r1, #16, 8 @ 0x10000000 │ │ │ │ + @ instruction: 0x03a4ec74 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 297f0 <__cxa_atexit@plt+0x1c4b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 297f4 <__cxa_atexit@plt+0x1c4b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4e820 │ │ │ │ + @ instruction: 0x03a4ec40 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r5, [r2, #7] │ │ │ │ + ldr r2, [pc, #92] @ 29878 <__cxa_atexit@plt+0x1c538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 29864 <__cxa_atexit@plt+0x1c524> │ │ │ │ + ldr r2, [pc, #68] @ 2987c <__cxa_atexit@plt+0x1c53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3] │ │ │ │ + stmda r3, {r2, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2986c <__cxa_atexit@plt+0x1c52c> │ │ │ │ + ldr r7, [pc, #48] @ 29880 <__cxa_atexit@plt+0x1c540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ 29884 <__cxa_atexit@plt+0x1c544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq r5, r1, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x03a4e7a8 │ │ │ │ + @ instruction: 0x03a4ebb0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 298d4 <__cxa_atexit@plt+0x1c594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 298c8 <__cxa_atexit@plt+0x1c588> │ │ │ │ + ldr r7, [pc, #36] @ 298d8 <__cxa_atexit@plt+0x1c598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #32] @ 298dc <__cxa_atexit@plt+0x1c59c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x03a4e744 │ │ │ │ + @ instruction: 0x03a4eb58 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 2990c <__cxa_atexit@plt+0x1c5cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 29910 <__cxa_atexit@plt+0x1c5d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 23d8c <__cxa_atexit@plt+0x16a4c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4e704 │ │ │ │ + @ instruction: 0x03a4eb24 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #48] @ 29790 <__cxa_atexit@plt+0x1c450> │ │ │ │ + ldr r2, [pc, #160] @ 299d4 <__cxa_atexit@plt+0x1c694> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 29784 <__cxa_atexit@plt+0x1c444> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 29994 <__cxa_atexit@plt+0x1c654> │ │ │ │ + ldr r2, [pc, #136] @ 299d8 <__cxa_atexit@plt+0x1c698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 299a0 <__cxa_atexit@plt+0x1c660> │ │ │ │ + ldr r7, [pc, #116] @ 299dc <__cxa_atexit@plt+0x1c69c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 299b0 <__cxa_atexit@plt+0x1c670> │ │ │ │ + ldr r7, [pc, #104] @ 299e8 <__cxa_atexit@plt+0x1c6a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a477e8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 29824 <__cxa_atexit@plt+0x1c4e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2982c <__cxa_atexit@plt+0x1c4ec> │ │ │ │ - ldr sl, [pc, #96] @ 29848 <__cxa_atexit@plt+0x1c508> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #92] @ 2984c <__cxa_atexit@plt+0x1c50c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 29850 <__cxa_atexit@plt+0x1c510> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 29854 <__cxa_atexit@plt+0x1c514> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 4011e0 <__cxa_atexit@plt+0x3f3ea0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 29834 <__cxa_atexit@plt+0x1c4f4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 29844 <__cxa_atexit@plt+0x1c504> │ │ │ │ + ldr r7, [pc, #40] @ 299e0 <__cxa_atexit@plt+0x1c6a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 299e4 <__cxa_atexit@plt+0x1c6a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47c38 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x03a477b4 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - bicseq r5, r1, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0x03a47760 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 298ac <__cxa_atexit@plt+0x1c56c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 298a4 <__cxa_atexit@plt+0x1c564> │ │ │ │ - ldr r8, [pc, #40] @ 298b4 <__cxa_atexit@plt+0x1c574> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 298b8 <__cxa_atexit@plt+0x1c578> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d8 <__cxa_atexit@plt+0x3f3e98> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a47734 │ │ │ │ - bicseq r5, r1, #0, 6 │ │ │ │ - @ instruction: 0x03a47718 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 29910 <__cxa_atexit@plt+0x1c5d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 29908 <__cxa_atexit@plt+0x1c5c8> │ │ │ │ - ldr r8, [pc, #40] @ 29918 <__cxa_atexit@plt+0x1c5d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2991c <__cxa_atexit@plt+0x1c5dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011e0 <__cxa_atexit@plt+0x3f3ea0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a476ec │ │ │ │ - bicseq r5, r1, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + @ instruction: 0x03a4e644 │ │ │ │ + bicseq r4, r1, #216, 2 @ 0x36 │ │ │ │ + bicseq r4, r1, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0x03a4ea4c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 29a70 <__cxa_atexit@plt+0x1c730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29a44 <__cxa_atexit@plt+0x1c704> │ │ │ │ + ldr r7, [pc, #92] @ 29a74 <__cxa_atexit@plt+0x1c734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-20 @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2995c <__cxa_atexit@plt+0x1c61c> │ │ │ │ - ldr r2, [pc, #60] @ 29978 <__cxa_atexit@plt+0x1c638> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 29964 <__cxa_atexit@plt+0x1c624> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + bhi 29a50 <__cxa_atexit@plt+0x1c710> │ │ │ │ + ldr r7, [pc, #80] @ 29a80 <__cxa_atexit@plt+0x1c740> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2997c <__cxa_atexit@plt+0x1c63c> │ │ │ │ + ldr r7, [pc, #32] @ 29a78 <__cxa_atexit@plt+0x1c738> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 29a7c <__cxa_atexit@plt+0x1c73c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, #92, 4 @ 0xc0000005 │ │ │ │ - @ instruction: 0x03a47b30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 299a4 <__cxa_atexit@plt+0x1c664> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x03a4e5a4 │ │ │ │ + bicseq r4, r1, #56, 2 │ │ │ │ + bicseq r4, r1, #104, 2 │ │ │ │ + @ instruction: 0x03a4e9b4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #76] @ 29ae8 <__cxa_atexit@plt+0x1c7a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-20 @ 0xffffffec │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29ac8 <__cxa_atexit@plt+0x1c788> │ │ │ │ + ldr r7, [pc, #56] @ 29aec <__cxa_atexit@plt+0x1c7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r7, [pc, #8] @ 299b4 <__cxa_atexit@plt+0x1c674> │ │ │ │ + b 23808 <__cxa_atexit@plt+0x164c8> │ │ │ │ + ldr r7, [pc, #32] @ 29af0 <__cxa_atexit@plt+0x1c7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 29af4 <__cxa_atexit@plt+0x1c7b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47af0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #100] @ 29a28 <__cxa_atexit@plt+0x1c6e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq r4, r1, #228 @ 0xe4 │ │ │ │ + @ instruction: 0x03a4e52c │ │ │ │ + bicseq r4, r1, #192 @ 0xc0 │ │ │ │ + @ instruction: 0x03a4e940 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 29b24 <__cxa_atexit@plt+0x1c7e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #20] @ 29b28 <__cxa_atexit@plt+0x1c7e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 29a00 <__cxa_atexit@plt+0x1c6c0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 29a0c <__cxa_atexit@plt+0x1c6cc> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #64] @ 29a2c <__cxa_atexit@plt+0x1c6ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29a20 <__cxa_atexit@plt+0x1c6e0> │ │ │ │ - b 29a9c <__cxa_atexit@plt+0x1c75c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 29a30 <__cxa_atexit@plt+0x1c6f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4e4c0 │ │ │ │ + @ instruction: 0x03a4e8fc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 29b50 <__cxa_atexit@plt+0x1c810> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 29ba8 <__cxa_atexit@plt+0x1c868> │ │ │ │ + ldr lr, [pc, #80] @ 29bb8 <__cxa_atexit@plt+0x1c878> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #36]! @ 0x24 │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r2, r7, r9} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #27 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0x03a4e888 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 29c40 <__cxa_atexit@plt+0x1c900> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 29c48 <__cxa_atexit@plt+0x1c908> │ │ │ │ + ldr lr, [pc, #100] @ 29c5c <__cxa_atexit@plt+0x1c91c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add sl, r7, #15 │ │ │ │ + ldm sl, {r3, r8, sl} │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r0, [pc, #72] @ 29c60 <__cxa_atexit@plt+0x1c920> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 29c64 <__cxa_atexit@plt+0x1c924> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str ip, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r3, r8, sl} │ │ │ │ + add r8, r0, #1 │ │ │ │ + b 3fc658 <__cxa_atexit@plt+0x3ef318> │ │ │ │ + mov r6, r9 │ │ │ │ + b 29c50 <__cxa_atexit@plt+0x1c910> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r5, r1, #148, 2 @ 0x25 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + @ instruction: 0x03a4e3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 29a70 <__cxa_atexit@plt+0x1c730> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 29a8c <__cxa_atexit@plt+0x1c74c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #40] @ 29ca0 <__cxa_atexit@plt+0x1c960> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 29a84 <__cxa_atexit@plt+0x1c744> │ │ │ │ - b 29a9c <__cxa_atexit@plt+0x1c75c> │ │ │ │ - ldr r7, [pc, #24] @ 29a90 <__cxa_atexit@plt+0x1c750> │ │ │ │ + beq 29c98 <__cxa_atexit@plt+0x1c958> │ │ │ │ + ldr r7, [pc, #24] @ 29ca4 <__cxa_atexit@plt+0x1c964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r1, #48, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq r3, r1, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 29ab4 <__cxa_atexit@plt+0x1c774> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #124] @ 29b44 <__cxa_atexit@plt+0x1c804> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29b24 <__cxa_atexit@plt+0x1c7e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 29b30 <__cxa_atexit@plt+0x1c7f0> │ │ │ │ - ldr r7, [pc, #84] @ 29b48 <__cxa_atexit@plt+0x1c808> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #80] @ 29b4c <__cxa_atexit@plt+0x1c80c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ 29cc4 <__cxa_atexit@plt+0x1c984> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - bicseq r5, r1, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bicseq r3, r1, #0, 30 │ │ │ │ + @ instruction: 0x03a4e78c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 29ba4 <__cxa_atexit@plt+0x1c864> │ │ │ │ - ldr r7, [pc, #60] @ 29bb0 <__cxa_atexit@plt+0x1c870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 29bb4 <__cxa_atexit@plt+0x1c874> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - bicseq r5, r1, #16 │ │ │ │ - @ instruction: 0x03a478ec │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 29c00 <__cxa_atexit@plt+0x1c8c0> │ │ │ │ - ldr r7, [pc, #52] @ 29c10 <__cxa_atexit@plt+0x1c8d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 29bf4 <__cxa_atexit@plt+0x1c8b4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 29c24 <__cxa_atexit@plt+0x1c8e4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 29c14 <__cxa_atexit@plt+0x1c8d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 29d2c <__cxa_atexit@plt+0x1c9ec> │ │ │ │ + ldr lr, [pc, #72] @ 29d3c <__cxa_atexit@plt+0x1c9fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r9, r7, #7 │ │ │ │ + ldm r9, {r0, r2, r8, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #32] @ 29d40 <__cxa_atexit@plt+0x1ca00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a478b8 │ │ │ │ - @ instruction: 0x03a47890 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + bicseq r3, r1, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0x03a4e254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #18 │ │ │ │ - bne 29c8c <__cxa_atexit@plt+0x1c94c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r2, [pc, #152] @ 29ce4 <__cxa_atexit@plt+0x1c9a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29cb8 <__cxa_atexit@plt+0x1c978> │ │ │ │ - ldr r7, [pc, #128] @ 29ce8 <__cxa_atexit@plt+0x1c9a8> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 29db4 <__cxa_atexit@plt+0x1ca74> │ │ │ │ + ldr r2, [pc, #108] @ 29dd4 <__cxa_atexit@plt+0x1ca94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 29da8 <__cxa_atexit@plt+0x1ca68> │ │ │ │ + ldr r7, [pc, #88] @ 29dd8 <__cxa_atexit@plt+0x1ca98> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2], #-12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 29ccc <__cxa_atexit@plt+0x1c98c> │ │ │ │ - str r8, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 29dc0 <__cxa_atexit@plt+0x1ca80> │ │ │ │ + mov r5, #5 │ │ │ │ + str r5, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r3, [pc, #72] @ 29cdc <__cxa_atexit@plt+0x1c99c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #68] @ 29ce0 <__cxa_atexit@plt+0x1c9a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29cc4 <__cxa_atexit@plt+0x1c984> │ │ │ │ - b 29de8 <__cxa_atexit@plt+0x1caa8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 236b4 <__cxa_atexit@plt+0x16374> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 29cec <__cxa_atexit@plt+0x1c9ac> │ │ │ │ + ldr r7, [pc, #20] @ 29ddc <__cxa_atexit@plt+0x1ca9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, #5 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - bicseq r4, r1, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x03a477c8 │ │ │ │ - @ instruction: 0x03a477b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a4e208 │ │ │ │ + @ instruction: 0x03a4e1b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #56] @ 29d3c <__cxa_atexit@plt+0x1c9fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 29e30 <__cxa_atexit@plt+0x1caf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 29d28 <__cxa_atexit@plt+0x1c9e8> │ │ │ │ - str r8, [r5] │ │ │ │ + bhi 29e1c <__cxa_atexit@plt+0x1cadc> │ │ │ │ + mov r3, #5 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r7, [pc, #16] @ 29d40 <__cxa_atexit@plt+0x1ca00> │ │ │ │ + b 236b4 <__cxa_atexit@plt+0x16374> │ │ │ │ + ldr r7, [pc, #16] @ 29e34 <__cxa_atexit@plt+0x1caf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, #5 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4776c │ │ │ │ - @ instruction: 0x03a47764 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a4e1ac │ │ │ │ + @ instruction: 0x03a4e160 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 29e58 <__cxa_atexit@plt+0x1cb18> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a4e154 │ │ │ │ + @ instruction: 0x03a4e608 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29ec4 <__cxa_atexit@plt+0x1cb84> │ │ │ │ + ldr r3, [pc, #76] @ 29ecc <__cxa_atexit@plt+0x1cb8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + ldr r9, [r7, #18] │ │ │ │ + stmib r5, {r0, r1, r9} │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r3, [pc, #28] @ 29ed0 <__cxa_atexit@plt+0x1cb90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #20] @ 29ed4 <__cxa_atexit@plt+0x1cb94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc660 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r3, r1, #60, 28 @ 0x3c0 │ │ │ │ + bicseq r3, r1, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0x03a4e590 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 29d6c <__cxa_atexit@plt+0x1ca2c> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29f30 <__cxa_atexit@plt+0x1cbf0> │ │ │ │ + ldr r3, [pc, #60] @ 29f3c <__cxa_atexit@plt+0x1cbfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 29d70 <__cxa_atexit@plt+0x1ca30> │ │ │ │ + ldr r2, [pc, #56] @ 29f40 <__cxa_atexit@plt+0x1cc00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #52] @ 29f44 <__cxa_atexit@plt+0x1cc04> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ 29f48 <__cxa_atexit@plt+0x1cc08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc668 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff2f0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a4e0ac │ │ │ │ + bicseq r3, r1, #112, 26 @ 0x1c00 │ │ │ │ + @ instruction: 0x03a4e51c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 29fa4 <__cxa_atexit@plt+0x1cc64> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 29ff4 <__cxa_atexit@plt+0x1ccb4> │ │ │ │ + ldr r2, [pc, #144] @ 2a014 <__cxa_atexit@plt+0x1ccd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ 2a018 <__cxa_atexit@plt+0x1ccd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #136] @ 2a01c <__cxa_atexit@plt+0x1ccdc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r5, #12]! │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a000 <__cxa_atexit@plt+0x1ccc0> │ │ │ │ + ldr lr, [pc, #84] @ 2a00c <__cxa_atexit@plt+0x1cccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ 2a010 <__cxa_atexit@plt+0x1ccd0> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #24]! │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r1, r3, r7, sl} │ │ │ │ + sub r7, r6, #23 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq pc, #80896 @ 0x13c00 │ │ │ │ + @ instruction: 0x03a4e448 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2a044 <__cxa_atexit@plt+0x1cd04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011e8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a4772c │ │ │ │ - @ instruction: 0x03a47734 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4e420 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 29d9c <__cxa_atexit@plt+0x1ca5c> │ │ │ │ + ldr r3, [pc, #16] @ 2a06c <__cxa_atexit@plt+0x1cd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 29da0 <__cxa_atexit@plt+0x1ca60> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a476ec │ │ │ │ - @ instruction: 0x03a47704 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4e3f8 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r9, [r5], #-4 │ │ │ │ + b 2a098 <__cxa_atexit@plt+0x1cd58> │ │ │ │ + @ instruction: 0x03a4e3dc │ │ │ │ + andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 29dd8 <__cxa_atexit@plt+0x1ca98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2a154 <__cxa_atexit@plt+0x1ce14> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 2a10c <__cxa_atexit@plt+0x1cdcc> │ │ │ │ + ldr r9, [pc, #192] @ 2a180 <__cxa_atexit@plt+0x1ce40> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #188] @ 2a184 <__cxa_atexit@plt+0x1ce44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr sl, [pc, #176] @ 2a188 <__cxa_atexit@plt+0x1ce48> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [pc, #172] @ 2a18c <__cxa_atexit@plt+0x1ce4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + sub r9, r3, #3 │ │ │ │ + sub sl, r3, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc5a0 <__cxa_atexit@plt+0x3ef260> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr lr, [r3, #6] │ │ │ │ + add r9, r3, #10 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r3, [pc, #72] @ 2a170 <__cxa_atexit@plt+0x1ce30> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str lr, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29dd0 <__cxa_atexit@plt+0x1ca90> │ │ │ │ - b 29de8 <__cxa_atexit@plt+0x1caa8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a476cc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r3, [pc, #48] @ 2a174 <__cxa_atexit@plt+0x1ce34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #40] @ 2a178 <__cxa_atexit@plt+0x1ce38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc660 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + ldr r6, [pc, #32] @ 2a17c <__cxa_atexit@plt+0x1ce3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + bicseq r3, r1, #172, 22 @ 0x2b000 │ │ │ │ + bicseq r3, r1, #164, 22 @ 0x29000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r3, r1, #220, 22 @ 0x37000 │ │ │ │ + bicseq r3, r1, #208, 22 @ 0x34000 │ │ │ │ + bicseq r3, r1, #220, 20 @ 0xdc000 │ │ │ │ + @ instruction: 0x03a4e2d8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #18 │ │ │ │ - bne 29e40 <__cxa_atexit@plt+0x1cb00> │ │ │ │ - ldr r2, [pc, #120] @ 29e7c <__cxa_atexit@plt+0x1cb3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 29e60 <__cxa_atexit@plt+0x1cb20> │ │ │ │ - ldr r7, [pc, #92] @ 29e80 <__cxa_atexit@plt+0x1cb40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a204 <__cxa_atexit@plt+0x1cec4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [pc, #80] @ 2a210 <__cxa_atexit@plt+0x1ced0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + ldr r3, [r1, #2] │ │ │ │ + ldr lr, [r1, #6] │ │ │ │ + add r9, r1, #10 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r1, [pc, #56] @ 2a214 <__cxa_atexit@plt+0x1ced4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r9} │ │ │ │ + stmib r5, {r3, lr} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 2a218 <__cxa_atexit@plt+0x1ced8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #28] @ 2a21c <__cxa_atexit@plt+0x1cedc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc660 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r3, r1, #104, 20 @ 0x68000 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + bicseq r3, r1, #252, 20 @ 0xfc000 │ │ │ │ + bicseq r3, r1, #244, 20 @ 0xf4000 │ │ │ │ + @ instruction: 0x03a4e248 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr lr, [r3, #6] │ │ │ │ + add r9, r3, #10 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + ldr r3, [pc, #44] @ 2a274 <__cxa_atexit@plt+0x1cf34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r3, [pc, #20] @ 2a278 <__cxa_atexit@plt+0x1cf38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #12] @ 2a27c <__cxa_atexit@plt+0x1cf3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc660 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + bicseq r3, r1, #140, 20 @ 0x8c000 │ │ │ │ + bicseq r3, r1, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29e6c <__cxa_atexit@plt+0x1cb2c> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r8, [pc, #64] @ 29e88 <__cxa_atexit@plt+0x1cb48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #60] @ 29e8c <__cxa_atexit@plt+0x1cb4c> │ │ │ │ + bhi 2a2b8 <__cxa_atexit@plt+0x1cf78> │ │ │ │ + ldr r3, [pc, #36] @ 2a2c0 <__cxa_atexit@plt+0x1cf80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 2a2c4 <__cxa_atexit@plt+0x1cf84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4011f0 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 3fc670 <__cxa_atexit@plt+0x3ef330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 29e84 <__cxa_atexit@plt+0x1cb44> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r3, r1, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 2a308 <__cxa_atexit@plt+0x1cfc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2a30c <__cxa_atexit@plt+0x1cfcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ 2a310 <__cxa_atexit@plt+0x1cfd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bicseq r3, r1, #32, 20 @ 0x20000 │ │ │ │ + bicseq r3, r1, #176, 16 @ 0xb00000 │ │ │ │ + bicseq r3, r1, #0, 20 │ │ │ │ + @ instruction: 0x03a4e0f0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a3a8 <__cxa_atexit@plt+0x1d068> │ │ │ │ + ldr r3, [pc, #120] @ 2a3b0 <__cxa_atexit@plt+0x1d070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2a398 <__cxa_atexit@plt+0x1d058> │ │ │ │ + ldr r7, [pc, #92] @ 2a3b4 <__cxa_atexit@plt+0x1d074> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #88] @ 2a3b8 <__cxa_atexit@plt+0x1d078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #52] @ 2a3bc <__cxa_atexit@plt+0x1d07c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x03a47628 │ │ │ │ - @ instruction: 0x03a47194 │ │ │ │ - bicseq r4, r1, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0x03a47618 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #48] @ 29ed4 <__cxa_atexit@plt+0x1cb94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 29ec4 <__cxa_atexit@plt+0x1cb84> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 299b8 <__cxa_atexit@plt+0x1c678> │ │ │ │ - ldr r7, [pc, #12] @ 29ed8 <__cxa_atexit@plt+0x1cb98> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a475d0 │ │ │ │ - @ instruction: 0x03a475cc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + bicseq r3, r1, #160, 18 @ 0x280000 │ │ │ │ + bicseq r3, r1, #20, 18 @ 0x50000 │ │ │ │ + @ instruction: 0x03a4e048 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 29f04 <__cxa_atexit@plt+0x1cbc4> │ │ │ │ + ldr r3, [pc, #48] @ 2a404 <__cxa_atexit@plt+0x1d0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 29f08 <__cxa_atexit@plt+0x1cbc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011e8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a47594 │ │ │ │ - @ instruction: 0x03a4758c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #24] @ 2a408 <__cxa_atexit@plt+0x1d0c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #16] @ 2a40c <__cxa_atexit@plt+0x1d0cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r3, r1, #16, 18 @ 0x40000 │ │ │ │ + bicseq r3, r1, #160, 16 @ 0xa00000 │ │ │ │ + @ instruction: 0x03a4dfc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 29f34 <__cxa_atexit@plt+0x1cbf4> │ │ │ │ + ldr r3, [pc, #12] @ 2a430 <__cxa_atexit@plt+0x1d0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 29f38 <__cxa_atexit@plt+0x1cbf8> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a47554 │ │ │ │ - @ instruction: 0x03a47098 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4df94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #16] @ 29f60 <__cxa_atexit@plt+0x1cc20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011f0 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ - @ instruction: 0x03a4708c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 29fa4 <__cxa_atexit@plt+0x1cc64> │ │ │ │ - ldr r3, [pc, #48] @ 29fb8 <__cxa_atexit@plt+0x1cc78> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a4bc <__cxa_atexit@plt+0x1d17c> │ │ │ │ + ldr lr, [pc, #108] @ 2a4c8 <__cxa_atexit@plt+0x1d188> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [pc, #96] @ 2a4cc <__cxa_atexit@plt+0x1d18c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a4b0 <__cxa_atexit@plt+0x1d170> │ │ │ │ + ldr r3, [pc, #60] @ 2a4d0 <__cxa_atexit@plt+0x1d190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ 29fbc <__cxa_atexit@plt+0x1cc7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 29fc0 <__cxa_atexit@plt+0x1cc80> │ │ │ │ + ldr r3, [pc, #48] @ 2a4d4 <__cxa_atexit@plt+0x1d194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - ldr r7, [pc, #24] @ 29fc4 <__cxa_atexit@plt+0x1cc84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a4754c │ │ │ │ - bicseq r4, r1, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0x03a47550 │ │ │ │ - @ instruction: 0x03a47520 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + bicseq r3, r1, #8, 16 @ 0x80000 │ │ │ │ + @ instruction: 0x03a4def0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 29fe8 <__cxa_atexit@plt+0x1cca8> │ │ │ │ + ldr r3, [pc, #28] @ 2a508 <__cxa_atexit@plt+0x1d1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2a50c <__cxa_atexit@plt+0x1d1cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ mov r8, r7 │ │ │ │ - b 4011f8 <__cxa_atexit@plt+0x3f3eb8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, r1, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a020 <__cxa_atexit@plt+0x1cce0> │ │ │ │ - ldr r2, [pc, #28] @ 2a02c <__cxa_atexit@plt+0x1ccec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #12] @ 2a52c <__cxa_atexit@plt+0x1d1ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r4, r1, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2a068 <__cxa_atexit@plt+0x1cd28> │ │ │ │ - ldr r3, [pc, #40] @ 2a080 <__cxa_atexit@plt+0x1cd40> │ │ │ │ + bicseq r3, r1, #152, 12 @ 0x9800000 │ │ │ │ + @ instruction: 0x03a4df34 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a5a0 <__cxa_atexit@plt+0x1d260> │ │ │ │ + ldr r3, [pc, #76] @ 2a5a8 <__cxa_atexit@plt+0x1d268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + ldr r9, [r7, #18] │ │ │ │ + stmib r5, {r0, r1, r9} │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r3, [pc, #28] @ 2a5ac <__cxa_atexit@plt+0x1d26c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #20] @ 2a5b0 <__cxa_atexit@plt+0x1d270> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc660 <__cxa_atexit@plt+0x3ef320> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2a084 <__cxa_atexit@plt+0x1cd44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + bicseq r3, r1, #96, 14 @ 0x1800000 │ │ │ │ + bicseq r3, r1, #88, 14 @ 0x1600000 │ │ │ │ + @ instruction: 0x03a4dedc │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a624 <__cxa_atexit@plt+0x1d2e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a62c <__cxa_atexit@plt+0x1d2ec> │ │ │ │ + ldr r2, [pc, #80] @ 2a640 <__cxa_atexit@plt+0x1d300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 2a644 <__cxa_atexit@plt+0x1d304> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #72] @ 2a648 <__cxa_atexit@plt+0x1d308> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r0, [r5] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r8, r6, #14 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2a634 <__cxa_atexit@plt+0x1d2f4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a690 <__cxa_atexit@plt+0x1d350> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2a698 <__cxa_atexit@plt+0x1d358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, #72, 24 @ 0x4800 │ │ │ │ - @ instruction: 0x03a474a4 │ │ │ │ + bicseq r3, r1, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2a0c8 <__cxa_atexit@plt+0x1cd88> │ │ │ │ - ldr r3, [pc, #48] @ 2a0dc <__cxa_atexit@plt+0x1cd9c> │ │ │ │ + bhi 2a6d0 <__cxa_atexit@plt+0x1d390> │ │ │ │ + ldr r3, [pc, #28] @ 2a6dc <__cxa_atexit@plt+0x1d39c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ 2a0e0 <__cxa_atexit@plt+0x1cda0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 2a0e4 <__cxa_atexit@plt+0x1cda4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - ldr r7, [pc, #24] @ 2a0e8 <__cxa_atexit@plt+0x1cda8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a47464 │ │ │ │ - bicseq r4, r1, #52, 24 @ 0x3400 │ │ │ │ - @ instruction: 0x03a4745c │ │ │ │ - @ instruction: 0x03a473fc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2a10c <__cxa_atexit@plt+0x1cdcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4011f8 <__cxa_atexit@plt+0x3f3eb8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2a144 <__cxa_atexit@plt+0x1ce04> │ │ │ │ - ldr r2, [pc, #28] @ 2a150 <__cxa_atexit@plt+0x1ce10> │ │ │ │ + bcc 2a714 <__cxa_atexit@plt+0x1d3d4> │ │ │ │ + ldr r2, [pc, #28] @ 2a720 <__cxa_atexit@plt+0x1d3e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r4, r1, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0x03a47488 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2a1b0 <__cxa_atexit@plt+0x1ce70> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2a1a8 <__cxa_atexit@plt+0x1ce68> │ │ │ │ - ldr r8, [pc, #48] @ 2a1b8 <__cxa_atexit@plt+0x1ce78> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r3, r1, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a794 <__cxa_atexit@plt+0x1d454> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a7a0 <__cxa_atexit@plt+0x1d460> │ │ │ │ + ldr r8, [pc, #88] @ 2a7b0 <__cxa_atexit@plt+0x1d470> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #44] @ 2a1bc <__cxa_atexit@plt+0x1ce7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + ldr lr, [pc, #84] @ 2a7b4 <__cxa_atexit@plt+0x1d474> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r9, [pc, #72] @ 2a7b8 <__cxa_atexit@plt+0x1d478> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 2a1c0 <__cxa_atexit@plt+0x1ce80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r8, r9, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47448 │ │ │ │ - bicseq r4, r1, #4, 20 @ 0x4000 │ │ │ │ - bicseq r4, r1, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0x03a47460 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2a220 <__cxa_atexit@plt+0x1cee0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2a218 <__cxa_atexit@plt+0x1ced8> │ │ │ │ - ldr r8, [pc, #48] @ 2a228 <__cxa_atexit@plt+0x1cee8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #44] @ 2a22c <__cxa_atexit@plt+0x1ceec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 2a230 <__cxa_atexit@plt+0x1cef0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a4dafc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 2a800 <__cxa_atexit@plt+0x1d4c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2a7f8 <__cxa_atexit@plt+0x1d4b8> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r3, [pc, #32] @ 2a808 <__cxa_atexit@plt+0x1d4c8> │ │ │ │ + addne r3, pc, r3 │ │ │ │ + ldreq r3, [pc, #20] @ 2a804 <__cxa_atexit@plt+0x1d4c4> │ │ │ │ + addeq r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a47420 │ │ │ │ - bicseq r4, r1, #148, 18 @ 0x250000 │ │ │ │ - bicseq r4, r1, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0x03a47498 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2a258 <__cxa_atexit@plt+0x1cf18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a4748c │ │ │ │ - @ instruction: 0x03a4710c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2a2e4 <__cxa_atexit@plt+0x1cfa4> │ │ │ │ - ldr r2, [pc, #140] @ 2a30c <__cxa_atexit@plt+0x1cfcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2a2f0 <__cxa_atexit@plt+0x1cfb0> │ │ │ │ - ldr r7, [pc, #116] @ 2a314 <__cxa_atexit@plt+0x1cfd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 2a318 <__cxa_atexit@plt+0x1cfd8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 2a840 <__cxa_atexit@plt+0x1d500> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 2a31c <__cxa_atexit@plt+0x1cfdc> │ │ │ │ + ldr r1, [pc, #32] @ 2a844 <__cxa_atexit@plt+0x1d504> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #14 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #92] @ 2a320 <__cxa_atexit@plt+0x1cfe0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r1, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2a864 <__cxa_atexit@plt+0x1d524> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2a310 <__cxa_atexit@plt+0x1cfd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + bicseq r3, r1, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2a884 <__cxa_atexit@plt+0x1d544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, #24, 18 @ 0x60000 │ │ │ │ - @ instruction: 0x03a47078 │ │ │ │ - @ instruction: 0xffffce3c │ │ │ │ - @ instruction: 0xffffd67c │ │ │ │ - @ instruction: 0x03a47008 │ │ │ │ - bicseq r4, r1, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq r3, r1, #64, 6 │ │ │ │ + @ instruction: 0x03a4d9c4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2a370 <__cxa_atexit@plt+0x1d030> │ │ │ │ - ldr r7, [pc, #60] @ 2a388 <__cxa_atexit@plt+0x1d048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ 2a38c <__cxa_atexit@plt+0x1d04c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r7, [pc, #44] @ 2a390 <__cxa_atexit@plt+0x1d050> │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a8e4 <__cxa_atexit@plt+0x1d5a4> │ │ │ │ + ldr r2, [pc, #64] @ 2a8f4 <__cxa_atexit@plt+0x1d5b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [pc, #32] @ 2a8f8 <__cxa_atexit@plt+0x1d5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - ldr r7, [pc, #28] @ 2a394 <__cxa_atexit@plt+0x1d054> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x03a46c98 │ │ │ │ - bicseq r4, r1, #0, 18 │ │ │ │ - @ instruction: 0x03a47378 │ │ │ │ - @ instruction: 0x03a47388 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2a3f8 <__cxa_atexit@plt+0x1d0b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2a3f0 <__cxa_atexit@plt+0x1d0b0> │ │ │ │ - ldr r3, [pc, #52] @ 2a400 <__cxa_atexit@plt+0x1d0c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 2a404 <__cxa_atexit@plt+0x1d0c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 2a408 <__cxa_atexit@plt+0x1d0c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + bicseq r3, r1, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x03a4d950 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2a964 <__cxa_atexit@plt+0x1d624> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a970 <__cxa_atexit@plt+0x1d630> │ │ │ │ + ldr r5, [pc, #76] @ 2a980 <__cxa_atexit@plt+0x1d640> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #64] @ 2a984 <__cxa_atexit@plt+0x1d644> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ + str r5, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a47330 │ │ │ │ - bicseq r4, r1, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0x03a47304 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2a484 <__cxa_atexit@plt+0x1d144> │ │ │ │ - ldr r8, [pc, #92] @ 2a490 <__cxa_atexit@plt+0x1d150> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 2a494 <__cxa_atexit@plt+0x1d154> │ │ │ │ + bcc 2a9bc <__cxa_atexit@plt+0x1d67c> │ │ │ │ + ldr r2, [pc, #28] @ 2a9c8 <__cxa_atexit@plt+0x1d688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r3, r1, #16, 6 @ 0x40000000 │ │ │ │ + @ instruction: 0x03a4d880 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2aa28 <__cxa_atexit@plt+0x1d6e8> │ │ │ │ + ldr r2, [pc, #64] @ 2aa38 <__cxa_atexit@plt+0x1d6f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #60] @ 2aa3c <__cxa_atexit@plt+0x1d6fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 2a498 <__cxa_atexit@plt+0x1d158> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 2a49c <__cxa_atexit@plt+0x1d15c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 2a4a0 <__cxa_atexit@plt+0x1d160> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r7, r8, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a472bc │ │ │ │ - @ instruction: 0x03a472ac │ │ │ │ - bicseq r4, r1, #180, 14 @ 0x2d00000 │ │ │ │ - bicseq r4, r1, #88, 14 @ 0x1600000 │ │ │ │ - bicseq r4, r1, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0x03a472fc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2a4c8 <__cxa_atexit@plt+0x1d188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aa8c <__cxa_atexit@plt+0x1d74c> │ │ │ │ + ldr r3, [pc, #36] @ 2aa94 <__cxa_atexit@plt+0x1d754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 2aa98 <__cxa_atexit@plt+0x1d758> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 3fc670 <__cxa_atexit@plt+0x3ef330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a472f0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r3, r1, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2a4f0 <__cxa_atexit@plt+0x1d1b0> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 2a53c <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r7, [pc, #8] @ 2a500 <__cxa_atexit@plt+0x1d1c0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 2aadc <__cxa_atexit@plt+0x1d79c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2aae0 <__cxa_atexit@plt+0x1d7a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ 2aae4 <__cxa_atexit@plt+0x1d7a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bicseq r3, r1, #76, 4 @ 0xc0000004 │ │ │ │ + bicseq r3, r1, #220 @ 0xdc │ │ │ │ + bicseq r3, r1, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0x03a4d8f8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab80 <__cxa_atexit@plt+0x1d840> │ │ │ │ + ldr r3, [pc, #124] @ 2ab88 <__cxa_atexit@plt+0x1d848> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ab70 <__cxa_atexit@plt+0x1d830> │ │ │ │ + ldr lr, [pc, #88] @ 2ab8c <__cxa_atexit@plt+0x1d84c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #84] @ 2ab90 <__cxa_atexit@plt+0x1d850> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #80] @ 2ab94 <__cxa_atexit@plt+0x1d854> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a472cc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2a528 <__cxa_atexit@plt+0x1d1e8> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 2a53c <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r7, [pc, #8] @ 2a538 <__cxa_atexit@plt+0x1d1f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a47294 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #100] @ 2a5ac <__cxa_atexit@plt+0x1d26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 2a584 <__cxa_atexit@plt+0x1d244> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2a590 <__cxa_atexit@plt+0x1d250> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #64] @ 2a5b0 <__cxa_atexit@plt+0x1d270> │ │ │ │ - add r2, pc, r2 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a4d4f4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq r3, r1, #48, 2 │ │ │ │ + @ instruction: 0x03a4d84c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #44] @ 2abd8 <__cxa_atexit@plt+0x1d898> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #40] @ 2abdc <__cxa_atexit@plt+0x1d89c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + stmda r5, {r0, r3, lr} │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #16] @ 2abe0 <__cxa_atexit@plt+0x1d8a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4d474 │ │ │ │ + bicseq r3, r1, #164 @ 0xa4 │ │ │ │ + @ instruction: 0x03a4d7f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2ac04 <__cxa_atexit@plt+0x1d8c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4d7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ac90 <__cxa_atexit@plt+0x1d950> │ │ │ │ + ldr lr, [pc, #108] @ 2ac9c <__cxa_atexit@plt+0x1d95c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [pc, #96] @ 2aca0 <__cxa_atexit@plt+0x1d960> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2a5a4 <__cxa_atexit@plt+0x1d264> │ │ │ │ - b 2a620 <__cxa_atexit@plt+0x1d2e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2a5b4 <__cxa_atexit@plt+0x1d274> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq 2ac84 <__cxa_atexit@plt+0x1d944> │ │ │ │ + ldr r3, [pc, #60] @ 2aca4 <__cxa_atexit@plt+0x1d964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 2aca8 <__cxa_atexit@plt+0x1d968> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r4, r1, #16, 12 @ 0x1000000 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + bicseq r3, r1, #52 @ 0x34 │ │ │ │ + @ instruction: 0x03a4d71c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 2acdc <__cxa_atexit@plt+0x1d99c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2ace0 <__cxa_atexit@plt+0x1d9a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r2, r1, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2a5f4 <__cxa_atexit@plt+0x1d2b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 2a610 <__cxa_atexit@plt+0x1d2d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a608 <__cxa_atexit@plt+0x1d2c8> │ │ │ │ - b 2a620 <__cxa_atexit@plt+0x1d2e0> │ │ │ │ - ldr r7, [pc, #24] @ 2a614 <__cxa_atexit@plt+0x1d2d4> │ │ │ │ + ldr r7, [pc, #12] @ 2ad00 <__cxa_atexit@plt+0x1d9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq r2, r1, #196, 28 @ 0xc40 │ │ │ │ + @ instruction: 0x03a4d3c8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r9, r5, #24 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2adb0 <__cxa_atexit@plt+0x1da70> │ │ │ │ + stmib sp, {r4, r6, fp} │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add fp, r7, #11 │ │ │ │ + ldm fp, {r4, r8, fp} │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad7c <__cxa_atexit@plt+0x1da3c> │ │ │ │ + ldr r3, [pc, #120] @ 2adc0 <__cxa_atexit@plt+0x1da80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #116] @ 2adc4 <__cxa_atexit@plt+0x1da84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r8, fp} │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r3, [pc, #56] @ 2adbc <__cxa_atexit@plt+0x1da7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #44] @ 2adb8 <__cxa_atexit@plt+0x1da78> │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r8, fp} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r1, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + streq r0, [r7, -r0, lsl #28]! │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0x03a4d34c │ │ │ │ + @ instruction: 0x03a4d308 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne 2a688 <__cxa_atexit@plt+0x1d348> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r6, [r6, #7] │ │ │ │ - ldr r2, [pc, #116] @ 2a6b8 <__cxa_atexit@plt+0x1d378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r6, [pc, #244] @ 2aed4 <__cxa_atexit@plt+0x1db94> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a698 <__cxa_atexit@plt+0x1d358> │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 2ae98 <__cxa_atexit@plt+0x1db58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2a6a8 <__cxa_atexit@plt+0x1d368> │ │ │ │ - ldr r3, [pc, #76] @ 2a6bc <__cxa_atexit@plt+0x1d37c> │ │ │ │ + bcc 2aeb4 <__cxa_atexit@plt+0x1db74> │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #156] @ 2aed8 <__cxa_atexit@plt+0x1db98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, lr, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2ae40 <__cxa_atexit@plt+0x1db00> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #128] @ 2aedc <__cxa_atexit@plt+0x1db9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 2ae6c <__cxa_atexit@plt+0x1db2c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r2, [pc, #108] @ 2aee0 <__cxa_atexit@plt+0x1dba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 2aee4 <__cxa_atexit@plt+0x1dba4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #100] @ 2aee8 <__cxa_atexit@plt+0x1dba8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b 2a53c <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #80] @ 2aef0 <__cxa_atexit@plt+0x1dbb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 2aeec <__cxa_atexit@plt+0x1dbac> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + bicseq r2, r1, #172, 26 @ 0x2b00 │ │ │ │ + bicseq r2, r1, #68, 28 @ 0x440 │ │ │ │ + @ instruction: 0xffff9584 │ │ │ │ + @ instruction: 0xffff969c │ │ │ │ + cmneq pc, #25856 @ 0x6500 │ │ │ │ + @ instruction: 0x03a4d21c │ │ │ │ + @ instruction: 0x03a4d238 │ │ │ │ + @ instruction: 0x03a4d1dc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2a6fc <__cxa_atexit@plt+0x1d3bc> │ │ │ │ - ldr r3, [pc, #36] @ 2a708 <__cxa_atexit@plt+0x1d3c8> │ │ │ │ + ldr r6, [pc, #244] @ 2b000 <__cxa_atexit@plt+0x1dcc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 2afc4 <__cxa_atexit@plt+0x1dc84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2afe0 <__cxa_atexit@plt+0x1dca0> │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #156] @ 2b004 <__cxa_atexit@plt+0x1dcc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, lr, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 2af6c <__cxa_atexit@plt+0x1dc2c> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #128] @ 2b008 <__cxa_atexit@plt+0x1dcc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 2af98 <__cxa_atexit@plt+0x1dc58> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r2, [pc, #108] @ 2b00c <__cxa_atexit@plt+0x1dccc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 2b010 <__cxa_atexit@plt+0x1dcd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #100] @ 2b014 <__cxa_atexit@plt+0x1dcd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x03a470ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2a740 <__cxa_atexit@plt+0x1d400> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2a748 <__cxa_atexit@plt+0x1d408> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2a758 <__cxa_atexit@plt+0x1d418> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r1, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2a804 <__cxa_atexit@plt+0x1d4c4> │ │ │ │ - ldr r7, [pc, #192] @ 2a82c <__cxa_atexit@plt+0x1d4ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 2a7e0 <__cxa_atexit@plt+0x1d4a0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2a7f0 <__cxa_atexit@plt+0x1d4b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2a814 <__cxa_atexit@plt+0x1d4d4> │ │ │ │ - ldr r7, [pc, #160] @ 2a838 <__cxa_atexit@plt+0x1d4f8> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #80] @ 2b01c <__cxa_atexit@plt+0x1dcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #156] @ 2a83c <__cxa_atexit@plt+0x1d4fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #18 │ │ │ │ - ldr r0, [pc, #132] @ 2a840 <__cxa_atexit@plt+0x1d500> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r0, r1, r6} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 2a834 <__cxa_atexit@plt+0x1d4f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2a830 <__cxa_atexit@plt+0x1d4f0> │ │ │ │ + ldr r7, [pc, #48] @ 2b018 <__cxa_atexit@plt+0x1dcd8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x03a46ff4 │ │ │ │ - @ instruction: 0x03a46ff8 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03a46e08 │ │ │ │ - bicseq r4, r1, #224, 6 @ 0x80000003 │ │ │ │ - @ instruction: 0x03a46fb4 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + bicseq r2, r1, #128, 24 @ 0x8000 │ │ │ │ + bicseq r2, r1, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0xffff9458 │ │ │ │ + @ instruction: 0xffff9570 │ │ │ │ + cmneq pc, #58368 @ 0xe400 │ │ │ │ + @ instruction: 0x03a4d0f0 │ │ │ │ + @ instruction: 0x03a4d10c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2a8bc <__cxa_atexit@plt+0x1d57c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2a8d0 <__cxa_atexit@plt+0x1d590> │ │ │ │ - ldr r2, [pc, #112] @ 2a8e4 <__cxa_atexit@plt+0x1d5a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 2a8e8 <__cxa_atexit@plt+0x1d5a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #18 │ │ │ │ - ldr r0, [pc, #84] @ 2a8ec <__cxa_atexit@plt+0x1d5ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, r6} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 2a8e0 <__cxa_atexit@plt+0x1d5a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2b03c <__cxa_atexit@plt+0x1dcfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bicseq r2, r1, #136, 22 @ 0x22000 │ │ │ │ + @ instruction: 0x03a4d3b4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b0bc <__cxa_atexit@plt+0x1dd7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b0c4 <__cxa_atexit@plt+0x1dd84> │ │ │ │ + ldr lr, [pc, #92] @ 2b0d8 <__cxa_atexit@plt+0x1dd98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #88] @ 2b0dc <__cxa_atexit@plt+0x1dd9c> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r1, [pc, #76] @ 2b0e0 <__cxa_atexit@plt+0x1dda0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r5] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r8, r9, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r2, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a46f2c │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x03a46d2c │ │ │ │ - bicseq r4, r1, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0x03a46a68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2a93c <__cxa_atexit@plt+0x1d5fc> │ │ │ │ - ldr r2, [pc, #52] @ 2a944 <__cxa_atexit@plt+0x1d604> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 2a948 <__cxa_atexit@plt+0x1d608> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 2a94c <__cxa_atexit@plt+0x1d60c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 2b0cc <__cxa_atexit@plt+0x1dd8c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r4, r1, #124, 4 @ 0xc0000007 │ │ │ │ - bicseq r4, r1, #212, 6 @ 0x50000003 │ │ │ │ - @ instruction: 0x03a469fc │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16adaa0 <__cxa_atexit@plt+0x16a0760> │ │ │ │ - @ instruction: 0x03a47074 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2a9a0 <__cxa_atexit@plt+0x1d660> │ │ │ │ - ldr r2, [pc, #32] @ 2a9a8 <__cxa_atexit@plt+0x1d668> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 2b124 <__cxa_atexit@plt+0x1dde4> │ │ │ │ + ldr r2, [pc, #24] @ 2b12c <__cxa_atexit@plt+0x1ddec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #20] @ 2a9ac <__cxa_atexit@plt+0x1d66c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, #16, 4 │ │ │ │ - bicseq r4, r1, #128, 6 │ │ │ │ - @ instruction: 0x03a47038 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2aa70 <__cxa_atexit@plt+0x1d730> │ │ │ │ - ldr r2, [pc, #196] @ 2aa94 <__cxa_atexit@plt+0x1d754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #188] @ 2aa98 <__cxa_atexit@plt+0x1d758> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [pc, #168] @ 2aa9c <__cxa_atexit@plt+0x1d75c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 2b1b4 <__cxa_atexit@plt+0x1de74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2aa64 <__cxa_atexit@plt+0x1d724> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2aa78 <__cxa_atexit@plt+0x1d738> │ │ │ │ - ldr lr, [pc, #144] @ 2aaa4 <__cxa_atexit@plt+0x1d764> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - add r9, r7, #15 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #104] @ 2aaa8 <__cxa_atexit@plt+0x1d768> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq 2b194 <__cxa_atexit@plt+0x1de54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2b1a4 <__cxa_atexit@plt+0x1de64> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 2b19c <__cxa_atexit@plt+0x1de5c> │ │ │ │ + ldr r1, [pc, #72] @ 2b1b8 <__cxa_atexit@plt+0x1de78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 2b1bc <__cxa_atexit@plt+0x1de7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 2aaa0 <__cxa_atexit@plt+0x1d760> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r4, r1, #188, 2 @ 0x2f │ │ │ │ - bicseq r4, r1, #40, 6 @ 0xa0000000 │ │ │ │ - bicseq r4, r1, #148, 4 @ 0x40000009 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - bicseq r4, r1, #224, 4 │ │ │ │ - @ instruction: 0x03a46f30 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r2, r1, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ab20 <__cxa_atexit@plt+0x1d7e0> │ │ │ │ - ldr lr, [pc, #88] @ 2ab2c <__cxa_atexit@plt+0x1d7ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #15 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 2ab30 <__cxa_atexit@plt+0x1d7f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + bcc 2b21c <__cxa_atexit@plt+0x1dedc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 2b210 <__cxa_atexit@plt+0x1ded0> │ │ │ │ + ldr r1, [pc, #56] @ 2b228 <__cxa_atexit@plt+0x1dee8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ 2b22c <__cxa_atexit@plt+0x1deec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - bicseq r4, r1, #32, 4 │ │ │ │ - @ instruction: 0x03a46ec4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ab94 <__cxa_atexit@plt+0x1d854> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2aba0 <__cxa_atexit@plt+0x1d860> │ │ │ │ - ldr r2, [pc, #72] @ 2abb0 <__cxa_atexit@plt+0x1d870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 2abb4 <__cxa_atexit@plt+0x1d874> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - ldr r7, [pc, #44] @ 2abb8 <__cxa_atexit@plt+0x1d878> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r2, r1, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2b24c <__cxa_atexit@plt+0x1df0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, r1, #40 @ 0x28 │ │ │ │ - bicseq r4, r1, #152, 2 @ 0x26 │ │ │ │ - @ instruction: 0x03a468fc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2abfc <__cxa_atexit@plt+0x1d8bc> │ │ │ │ - ldr r2, [pc, #40] @ 2ac04 <__cxa_atexit@plt+0x1d8c4> │ │ │ │ + bicseq r2, r1, #120, 18 @ 0x1e0000 │ │ │ │ + @ instruction: 0x03a4d0d4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b2d8 <__cxa_atexit@plt+0x1df98> │ │ │ │ + ldr r2, [pc, #132] @ 2b2f8 <__cxa_atexit@plt+0x1dfb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 2ac08 <__cxa_atexit@plt+0x1d8c8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 2b2fc <__cxa_atexit@plt+0x1dfbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r3, r1, #172, 30 @ 0x2b0 │ │ │ │ - @ instruction: 0x03a468ac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac30 <__cxa_atexit@plt+0x1d8f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011e8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ - @ instruction: 0x03a468a0 │ │ │ │ - @ instruction: 0x03a46cec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ac74 <__cxa_atexit@plt+0x1d934> │ │ │ │ - ldr r2, [pc, #40] @ 2ac7c <__cxa_atexit@plt+0x1d93c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b2c4 <__cxa_atexit@plt+0x1df84> │ │ │ │ + ldr r2, [pc, #100] @ 2b300 <__cxa_atexit@plt+0x1dfc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 2ac80 <__cxa_atexit@plt+0x1d940> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b2cc <__cxa_atexit@plt+0x1df8c> │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2b2e4 <__cxa_atexit@plt+0x1dfa4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 25d50 <__cxa_atexit@plt+0x18a10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r3, r1, #52, 30 @ 0xd0 │ │ │ │ - @ instruction: 0x03a46c9c │ │ │ │ + ldr r7, [pc, #24] @ 2b304 <__cxa_atexit@plt+0x1dfc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + bicseq r2, r1, #8, 18 @ 0x20000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a4d040 │ │ │ │ + @ instruction: 0x03a4d01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2acb0 <__cxa_atexit@plt+0x1d970> │ │ │ │ + ldr r3, [pc, #72] @ 2b364 <__cxa_atexit@plt+0x1e024> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 2acb4 <__cxa_atexit@plt+0x1d974> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011e8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a467d4 │ │ │ │ - @ instruction: 0x03a467a4 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b344 <__cxa_atexit@plt+0x1e004> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2b350 <__cxa_atexit@plt+0x1e010> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 25d50 <__cxa_atexit@plt+0x18a10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2b368 <__cxa_atexit@plt+0x1e028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x03a4cfd4 │ │ │ │ + @ instruction: 0x03a4cfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 2acd8 <__cxa_atexit@plt+0x1d998> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2b394 <__cxa_atexit@plt+0x1e054> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 25d50 <__cxa_atexit@plt+0x18a10> │ │ │ │ + ldr r7, [pc, #12] @ 2b3a8 <__cxa_atexit@plt+0x1e068> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - @ instruction: 0x03a46798 │ │ │ │ - @ instruction: 0x03a46c54 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2ad9c <__cxa_atexit@plt+0x1da5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2ada4 <__cxa_atexit@plt+0x1da64> │ │ │ │ - ldr lr, [pc, #164] @ 2adb8 <__cxa_atexit@plt+0x1da78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 2adbc <__cxa_atexit@plt+0x1da7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4cf90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b3e4 <__cxa_atexit@plt+0x1e0a4> │ │ │ │ + ldr r3, [pc, #36] @ 2b3ec <__cxa_atexit@plt+0x1e0ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #124] @ 2adc0 <__cxa_atexit@plt+0x1da80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 2adc4 <__cxa_atexit@plt+0x1da84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr ip, [pc, #112] @ 2adc8 <__cxa_atexit@plt+0x1da88> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - ldr r7, [pc, #60] @ 2adcc <__cxa_atexit@plt+0x1da8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #56] @ 2add0 <__cxa_atexit@plt+0x1da90> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 2adac <__cxa_atexit@plt+0x1da6c> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 2b3f0 <__cxa_atexit@plt+0x1e0b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 3fc670 <__cxa_atexit@plt+0x3ef330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - bicseq r3, r1, #124, 28 @ 0x7c0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - bicseq r3, r1, #124, 28 @ 0x7c0 │ │ │ │ - bicseq r3, r1, #208, 30 @ 0x340 │ │ │ │ - bicseq r3, r1, #200, 28 @ 0xc80 │ │ │ │ - bicseq r3, r1, #148, 30 @ 0x250 │ │ │ │ - @ instruction: 0x03a46b3c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r2, r1, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r3, [pc, #12] @ 2adf8 <__cxa_atexit@plt+0x1dab8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 2b434 <__cxa_atexit@plt+0x1e0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401028 <__cxa_atexit@plt+0x3f3ce8> │ │ │ │ - bicseq r3, r1, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0x03a469fc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2b438 <__cxa_atexit@plt+0x1e0f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ 2b43c <__cxa_atexit@plt+0x1e0fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bicseq r2, r1, #244, 16 @ 0xf40000 │ │ │ │ + bicseq r2, r1, #132, 14 @ 0x2100000 │ │ │ │ + bicseq r2, r1, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0x03a4d0f0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2ae30 <__cxa_atexit@plt+0x1daf0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2ae38 <__cxa_atexit@plt+0x1daf8> │ │ │ │ + bhi 2b4e8 <__cxa_atexit@plt+0x1e1a8> │ │ │ │ + ldr lr, [pc, #140] @ 2b4f0 <__cxa_atexit@plt+0x1e1b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b4d8 <__cxa_atexit@plt+0x1e198> │ │ │ │ + ldr lr, [pc, #88] @ 2b4f4 <__cxa_atexit@plt+0x1e1b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #84] @ 2b4f8 <__cxa_atexit@plt+0x1e1b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 2b4fc <__cxa_atexit@plt+0x1e1bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2a758 <__cxa_atexit@plt+0x1d418> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r1, #120, 26 @ 0x1e00 │ │ │ │ - @ instruction: 0x03a46a7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2aed0 <__cxa_atexit@plt+0x1db90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2aedc <__cxa_atexit@plt+0x1db9c> │ │ │ │ - ldr lr, [pc, #124] @ 2aeec <__cxa_atexit@plt+0x1dbac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x03a4cb8c │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + bicseq r2, r1, #200, 14 @ 0x3200000 │ │ │ │ + @ instruction: 0x03a4d034 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #60] @ 2b550 <__cxa_atexit@plt+0x1e210> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 2aef0 <__cxa_atexit@plt+0x1dbb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #108] @ 2aef4 <__cxa_atexit@plt+0x1dbb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #209 @ 0xd1 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - ldr r8, [pc, #88] @ 2aef8 <__cxa_atexit@plt+0x1dbb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ + ldr r8, [pc, #56] @ 2b554 <__cxa_atexit@plt+0x1e214> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r3, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2b558 <__cxa_atexit@plt+0x1e218> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a4cb0c │ │ │ │ + bicseq r2, r1, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0x03a4cfd8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2b57c <__cxa_atexit@plt+0x1e23c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4cfb4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b608 <__cxa_atexit@plt+0x1e2c8> │ │ │ │ + ldr lr, [pc, #108] @ 2b614 <__cxa_atexit@plt+0x1e2d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [pc, #96] @ 2b618 <__cxa_atexit@plt+0x1e2d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ 2aefc <__cxa_atexit@plt+0x1dbbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #56] @ 2af00 <__cxa_atexit@plt+0x1dbc0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b5fc <__cxa_atexit@plt+0x1e2bc> │ │ │ │ + ldr r3, [pc, #60] @ 2b61c <__cxa_atexit@plt+0x1e2dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 2b620 <__cxa_atexit@plt+0x1e2e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r3, r1, #28, 26 @ 0x700 │ │ │ │ - bicseq r3, r1, #24, 26 @ 0x600 │ │ │ │ - bicseq r3, r1, #252, 24 @ 0xfc00 │ │ │ │ - bicseq r3, r1, #152, 26 @ 0x2600 │ │ │ │ - bicseq r3, r1, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r2, r1, #188, 12 @ 0xbc00000 │ │ │ │ + @ instruction: 0x03a4cf10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 2b654 <__cxa_atexit@plt+0x1e314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2b658 <__cxa_atexit@plt+0x1e318> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r2, r1, #100, 12 @ 0x6400000 │ │ │ │ + @ instruction: 0x03a4ced8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2b688 <__cxa_atexit@plt+0x1e348> │ │ │ │ + ldr r3, [pc, #68] @ 2b6c4 <__cxa_atexit@plt+0x1e384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r7, [pc, #44] @ 2b6bc <__cxa_atexit@plt+0x1e37c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b6b0 <__cxa_atexit@plt+0x1e370> │ │ │ │ + ldr r3, [pc, #28] @ 2b6c0 <__cxa_atexit@plt+0x1e380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a4ce6c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2b6e8 <__cxa_atexit@plt+0x1e3a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4ce48 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r8, r9} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 2b7fc <__cxa_atexit@plt+0x1e4bc> │ │ │ │ + @ instruction: 0x03a4ce30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r8, r9} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 2b7fc <__cxa_atexit@plt+0x1e4bc> │ │ │ │ + @ instruction: 0x03a4ce14 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2af54 <__cxa_atexit@plt+0x1dc14> │ │ │ │ - ldr r8, [pc, #36] @ 2af5c <__cxa_atexit@plt+0x1dc1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 2af60 <__cxa_atexit@plt+0x1dc20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 2b7b0 <__cxa_atexit@plt+0x1e470> │ │ │ │ + ldr r2, [pc, #132] @ 2b7c4 <__cxa_atexit@plt+0x1e484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b7b8 <__cxa_atexit@plt+0x1e478> │ │ │ │ + ldr lr, [pc, #100] @ 2b7c8 <__cxa_atexit@plt+0x1e488> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r2, [r7, #13] │ │ │ │ + ldr sl, [r7, #29] │ │ │ │ + str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ + ldr r0, [r7, #17] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + ldr r1, [r7, #25] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r2, [r7, #21] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add lr, r5, #32 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + add lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 16202ac <__cxa_atexit@plt+0x1612f6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #244, 2 @ 0x3d │ │ │ │ - bicseq r3, r1, #84, 24 @ 0x5400 │ │ │ │ - @ instruction: 0x03a46ab4 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r1, r0, r8, lsr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2b7e8 <__cxa_atexit@plt+0x1e4a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r1, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0x03a4cd44 │ │ │ │ andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2afa4 <__cxa_atexit@plt+0x1dc64> │ │ │ │ - ldr r3, [pc, #36] @ 2afac <__cxa_atexit@plt+0x1dc6c> │ │ │ │ + bhi 2b8a4 <__cxa_atexit@plt+0x1e564> │ │ │ │ + ldr lr, [pc, #156] @ 2b8ac <__cxa_atexit@plt+0x1e56c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2b888 <__cxa_atexit@plt+0x1e548> │ │ │ │ + ldr r2, [pc, #100] @ 2b8b0 <__cxa_atexit@plt+0x1e570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b898 <__cxa_atexit@plt+0x1e558> │ │ │ │ + ldr r3, [pc, #72] @ 2b8b4 <__cxa_atexit@plt+0x1e574> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - ldr r3, [pc, #20] @ 2afb0 <__cxa_atexit@plt+0x1dc70> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #56] @ 2b8b8 <__cxa_atexit@plt+0x1e578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq r3, r1, #84, 24 @ 0x5400 │ │ │ │ - @ instruction: 0x03a46a54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2b004 <__cxa_atexit@plt+0x1dcc4> │ │ │ │ - ldr r3, [pc, #52] @ 2b010 <__cxa_atexit@plt+0x1dcd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #44] @ 2b014 <__cxa_atexit@plt+0x1dcd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - ldr r7, [pc, #24] @ 2b018 <__cxa_atexit@plt+0x1dcd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - bicseq r3, r1, #48, 26 @ 0xc00 │ │ │ │ - @ instruction: 0x03a469b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq r2, r1, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0x03a4cc78 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b068 <__cxa_atexit@plt+0x1dd28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2b0ac <__cxa_atexit@plt+0x1dd6c> │ │ │ │ - ldr r2, [pc, #152] @ 2b0e4 <__cxa_atexit@plt+0x1dda4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #96] @ 2b0d4 <__cxa_atexit@plt+0x1dd94> │ │ │ │ + ldr r2, [pc, #72] @ 2b918 <__cxa_atexit@plt+0x1e5d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2b0bc <__cxa_atexit@plt+0x1dd7c> │ │ │ │ - ldr r3, [pc, #68] @ 2b0dc <__cxa_atexit@plt+0x1dd9c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b90c <__cxa_atexit@plt+0x1e5cc> │ │ │ │ + ldr r3, [pc, #44] @ 2b91c <__cxa_atexit@plt+0x1e5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #64] @ 2b0e0 <__cxa_atexit@plt+0x1dda0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 2b0d8 <__cxa_atexit@plt+0x1dd98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 2b920 <__cxa_atexit@plt+0x1e5e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x03a46080 │ │ │ │ - @ instruction: 0xffffaa24 │ │ │ │ - @ instruction: 0x03a45fb8 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x03a468d4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 2b110 <__cxa_atexit@plt+0x1ddd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 2b114 <__cxa_atexit@plt+0x1ddd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - bicseq r3, r1, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0x03a46894 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq r2, r1, #0, 8 │ │ │ │ + @ instruction: 0x03a4cc10 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 2b140 <__cxa_atexit@plt+0x1de00> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ 2b954 <__cxa_atexit@plt+0x1e614> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 2b144 <__cxa_atexit@plt+0x1de04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - bicseq r3, r1, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0x03a46854 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 2b958 <__cxa_atexit@plt+0x1e618> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r2, r1, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0x03a4cbd8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b19c <__cxa_atexit@plt+0x1de5c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2b1c0 <__cxa_atexit@plt+0x1de80> │ │ │ │ - ldr r2, [pc, #92] @ 2b1d4 <__cxa_atexit@plt+0x1de94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 2b1d0 <__cxa_atexit@plt+0x1de90> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #24] @ 2b98c <__cxa_atexit@plt+0x1e64c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1b8 <__cxa_atexit@plt+0x1de78> │ │ │ │ - b 2b1e4 <__cxa_atexit@plt+0x1dea4> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b984 <__cxa_atexit@plt+0x1e644> │ │ │ │ + b 2b99c <__cxa_atexit@plt+0x1e65c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0x03a467b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a4cba4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2b24c <__cxa_atexit@plt+0x1df0c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r3, [r3, #19] │ │ │ │ - ldr lr, [pc, #96] @ 2b270 <__cxa_atexit@plt+0x1df30> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ + ldr r3, [pc, #124] @ 2ba20 <__cxa_atexit@plt+0x1e6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b264 <__cxa_atexit@plt+0x1df24> │ │ │ │ - ldr r2, [pc, #64] @ 2b274 <__cxa_atexit@plt+0x1df34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + beq 2b9fc <__cxa_atexit@plt+0x1e6bc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r1, [pc, #96] @ 2ba24 <__cxa_atexit@plt+0x1e6e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2ba04 <__cxa_atexit@plt+0x1e6c4> │ │ │ │ + ldr r1, [pc, #64] @ 2ba28 <__cxa_atexit@plt+0x1e6e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b264 <__cxa_atexit@plt+0x1df24> │ │ │ │ + beq 2ba14 <__cxa_atexit@plt+0x1e6d4> │ │ │ │ mov r5, r3 │ │ │ │ - b 2b2c0 <__cxa_atexit@plt+0x1df80> │ │ │ │ - ldr r7, [pc, #36] @ 2b278 <__cxa_atexit@plt+0x1df38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #28] @ 2b27c <__cxa_atexit@plt+0x1df3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 2bae4 <__cxa_atexit@plt+0x1e7a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x03a461e4 │ │ │ │ - @ instruction: 0x03a461d8 │ │ │ │ - @ instruction: 0x03a4670c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a4cb08 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b2b0 <__cxa_atexit@plt+0x1df70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r1, [pc, #76] @ 2ba98 <__cxa_atexit@plt+0x1e758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b2a8 <__cxa_atexit@plt+0x1df68> │ │ │ │ - b 2b2c0 <__cxa_atexit@plt+0x1df80> │ │ │ │ + beq 2ba84 <__cxa_atexit@plt+0x1e744> │ │ │ │ + ldr r1, [pc, #48] @ 2ba9c <__cxa_atexit@plt+0x1e75c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2ba8c <__cxa_atexit@plt+0x1e74c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 2bae4 <__cxa_atexit@plt+0x1e7a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a466d8 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a4ca94 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2b324 <__cxa_atexit@plt+0x1dfe4> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - ldr r3, [r3, #19] │ │ │ │ - ldr r1, [pc, #120] @ 2b35c <__cxa_atexit@plt+0x1e01c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + ldr r2, [pc, #28] @ 2bad4 <__cxa_atexit@plt+0x1e794> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b33c <__cxa_atexit@plt+0x1dffc> │ │ │ │ - ldr r7, [pc, #92] @ 2b360 <__cxa_atexit@plt+0x1e020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b348 <__cxa_atexit@plt+0x1e008> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 2a53c <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r7, [pc, #60] @ 2b368 <__cxa_atexit@plt+0x1e028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [pc, #52] @ 2b36c <__cxa_atexit@plt+0x1e02c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq 2bacc <__cxa_atexit@plt+0x1e78c> │ │ │ │ + b 2bae4 <__cxa_atexit@plt+0x1e7a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b364 <__cxa_atexit@plt+0x1e024> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4ca5c │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #348] @ 2bc4c <__cxa_atexit@plt+0x1e90c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r1, #4]! │ │ │ │ + str r7, [r1] │ │ │ │ + sub r3, r1, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2bc28 <__cxa_atexit@plt+0x1e8e8> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2bb9c <__cxa_atexit@plt+0x1e85c> │ │ │ │ + ldr r7, [pc, #304] @ 2bc54 <__cxa_atexit@plt+0x1e914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2bbc4 <__cxa_atexit@plt+0x1e884> │ │ │ │ + ldr r7, [pc, #292] @ 2bc60 <__cxa_atexit@plt+0x1e920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2bbe4 <__cxa_atexit@plt+0x1e8a4> │ │ │ │ + ldr r7, [pc, #272] @ 2bc64 <__cxa_atexit@plt+0x1e924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r1, #8]! │ │ │ │ + str r7, [r1] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 2bbf4 <__cxa_atexit@plt+0x1e8b4> │ │ │ │ + ldr r3, [pc, #248] @ 2bc68 <__cxa_atexit@plt+0x1e928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2bc40 <__cxa_atexit@plt+0x1e900> │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2bc04 <__cxa_atexit@plt+0x1e8c4> │ │ │ │ + ldr r3, [pc, #216] @ 2bc70 <__cxa_atexit@plt+0x1e930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 2bbcc <__cxa_atexit@plt+0x1e88c> │ │ │ │ + ldr r7, [pc, #172] @ 2bc50 <__cxa_atexit@plt+0x1e910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmda r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r3, [pc, #140] @ 2bc58 <__cxa_atexit@plt+0x1e918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #128] @ 2bc5c <__cxa_atexit@plt+0x1e91c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x03a46474 │ │ │ │ - @ instruction: 0x03a4610c │ │ │ │ - @ instruction: 0x03a46100 │ │ │ │ - @ instruction: 0x03a4660c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #48] @ 2b3b4 <__cxa_atexit@plt+0x1e074> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 2bc6c <__cxa_atexit@plt+0x1e92c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b3a4 <__cxa_atexit@plt+0x1e064> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 2a53c <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r7, [pc, #12] @ 2b3b8 <__cxa_atexit@plt+0x1e078> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + b 2bbb8 <__cxa_atexit@plt+0x1e878> │ │ │ │ + ldr r7, [pc, #72] @ 2bc78 <__cxa_atexit@plt+0x1e938> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a46418 │ │ │ │ - @ instruction: 0x03a465c0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r7, [pc, #44] @ 2bc74 <__cxa_atexit@plt+0x1e934> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 2bc30 <__cxa_atexit@plt+0x1e8f0> │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + @ instruction: 0xffff8598 │ │ │ │ + bicseq r2, r1, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r4, lsr r6 │ │ │ │ + bicseq r2, r1, #40, 2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + @ instruction: 0xffff8640 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + @ instruction: 0x03a4c3f4 │ │ │ │ + @ instruction: 0x03a4c408 │ │ │ │ + @ instruction: 0x03a4c8b8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2b3f0 <__cxa_atexit@plt+0x1e0b0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2bcc8 <__cxa_atexit@plt+0x1e988> │ │ │ │ + ldr r3, [pc, #84] @ 2bcf0 <__cxa_atexit@plt+0x1e9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #28] @ 2b3f4 <__cxa_atexit@plt+0x1e0b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #24] @ 2b3f8 <__cxa_atexit@plt+0x1e0b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov sl, r7 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a45be8 │ │ │ │ - @ instruction: 0x03a4625c │ │ │ │ - @ instruction: 0x03a46568 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b438 <__cxa_atexit@plt+0x1e0f8> │ │ │ │ - ldr r3, [pc, #48] @ 2b44c <__cxa_atexit@plt+0x1e10c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bce8 <__cxa_atexit@plt+0x1e9a8> │ │ │ │ + ldr r3, [pc, #64] @ 2bcf4 <__cxa_atexit@plt+0x1e9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ 2b450 <__cxa_atexit@plt+0x1e110> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r9, [pc, #36] @ 2b454 <__cxa_atexit@plt+0x1e114> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r7, [pc, #8] @ 2b448 <__cxa_atexit@plt+0x1e108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bce8 <__cxa_atexit@plt+0x1e9a8> │ │ │ │ + b 2bd48 <__cxa_atexit@plt+0x1ea08> │ │ │ │ + ldr r3, [pc, #40] @ 2bcf8 <__cxa_atexit@plt+0x1e9b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 2bcfc <__cxa_atexit@plt+0x1e9bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a461c4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a45b9c │ │ │ │ - @ instruction: 0x03a461c4 │ │ │ │ - @ instruction: 0x03a464f0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + bicseq r2, r1, #36 @ 0x24 │ │ │ │ + @ instruction: 0x03a4c834 │ │ │ │ + andeq r0, r0, r9, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #28] @ 2bd38 <__cxa_atexit@plt+0x1e9f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2bd30 <__cxa_atexit@plt+0x1e9f0> │ │ │ │ + b 2bd48 <__cxa_atexit@plt+0x1ea08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4c7f8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #292] @ 2be78 <__cxa_atexit@plt+0x1eb38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2be48 <__cxa_atexit@plt+0x1eb08> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2bdb4 <__cxa_atexit@plt+0x1ea74> │ │ │ │ + ldr r7, [pc, #248] @ 2be7c <__cxa_atexit@plt+0x1eb3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2b480 <__cxa_atexit@plt+0x1e140> │ │ │ │ - ldr r7, [pc, #148] @ 2b50c <__cxa_atexit@plt+0x1e1cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ + bne 2bddc <__cxa_atexit@plt+0x1ea9c> │ │ │ │ + ldr r3, [pc, #232] @ 2be84 <__cxa_atexit@plt+0x1eb44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #220] @ 2be88 <__cxa_atexit@plt+0x1eb48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r2, [pc, #212] @ 2be90 <__cxa_atexit@plt+0x1eb50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r0, [r3, #15] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2b4fc <__cxa_atexit@plt+0x1e1bc> │ │ │ │ - ldr r2, [pc, #120] @ 2b510 <__cxa_atexit@plt+0x1e1d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 2b514 <__cxa_atexit@plt+0x1e1d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ 2b518 <__cxa_atexit@plt+0x1e1d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - ldr r8, [pc, #104] @ 2b51c <__cxa_atexit@plt+0x1e1dc> │ │ │ │ + bcc 2be5c <__cxa_atexit@plt+0x1eb1c> │ │ │ │ + ldr r8, [pc, #156] @ 2be94 <__cxa_atexit@plt+0x1eb54> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - ldr r6, [pc, #52] @ 2b520 <__cxa_atexit@plt+0x1e1e0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - sub sl, r3, #2 │ │ │ │ + ldr lr, [pc, #152] @ 2be98 <__cxa_atexit@plt+0x1eb58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 2be9c <__cxa_atexit@plt+0x1eb5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, r7} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + sub r8, r3, #30 │ │ │ │ mov r6, r3 │ │ │ │ - b 401208 <__cxa_atexit@plt+0x3f3ec8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + ldr r7, [pc, #60] @ 2be8c <__cxa_atexit@plt+0x1eb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 2be80 <__cxa_atexit@plt+0x1eb40> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a46144 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - @ instruction: 0x03a46014 │ │ │ │ - bicseq r3, r1, #80, 16 @ 0x500000 │ │ │ │ - @ instruction: 0x03a463e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + bicseq r1, r1, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + bicseq r1, r1, #88, 30 @ 0x160 │ │ │ │ + @ instruction: 0x03a4c1ec │ │ │ │ + @ instruction: 0xffff8490 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + andeq r0, r0, r4, ror #7 │ │ │ │ + @ instruction: 0x03a4c694 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2b550 <__cxa_atexit@plt+0x1e210> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2bed8 <__cxa_atexit@plt+0x1eb98> │ │ │ │ + ldr r3, [pc, #168] @ 2bf68 <__cxa_atexit@plt+0x1ec28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 2b554 <__cxa_atexit@plt+0x1e214> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, r1, #172, 12 @ 0xac00000 │ │ │ │ - @ instruction: 0x03a46398 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b588 <__cxa_atexit@plt+0x1e248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 2b58c <__cxa_atexit@plt+0x1e24c> │ │ │ │ + ldr r3, [pc, #156] @ 2bf6c <__cxa_atexit@plt+0x1ec2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r3, r1, #192, 14 @ 0x3000000 │ │ │ │ - @ instruction: 0x03a46338 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #148 @ 0x94 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b70c <__cxa_atexit@plt+0x1e3cc> │ │ │ │ - ldr r1, [pc, #352] @ 2b720 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #348] @ 2b724 <__cxa_atexit@plt+0x1e3e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #340] @ 2b728 <__cxa_atexit@plt+0x1e3e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #320] @ 2b72c <__cxa_atexit@plt+0x1e3ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #136] @ 0x88 │ │ │ │ - str r2, [r3, #140] @ 0x8c │ │ │ │ - str r1, [r3, #144] @ 0x90 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ - str r1, [r3, #112] @ 0x70 │ │ │ │ - str r1, [r3, #116] @ 0x74 │ │ │ │ - str r1, [r3, #120] @ 0x78 │ │ │ │ - str r1, [r3, #124] @ 0x7c │ │ │ │ - str r1, [r3, #128] @ 0x80 │ │ │ │ - str r1, [r3, #132] @ 0x84 │ │ │ │ - sub r4, r6, #70 @ 0x46 │ │ │ │ - mov sl, r7 │ │ │ │ - sub lr, r6, #82 @ 0x52 │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [pc, #252] @ 2b730 <__cxa_atexit@plt+0x1e3f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r9, r6, #94 @ 0x5e │ │ │ │ - sub ip, r6, #106 @ 0x6a │ │ │ │ - sub r1, r6, #118 @ 0x76 │ │ │ │ - sub r8, r6, #130 @ 0x82 │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #220] @ 2b734 <__cxa_atexit@plt+0x1e3f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #84] @ 0x54 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - ldr r4, [pc, #196] @ 2b738 <__cxa_atexit@plt+0x1e3f8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r2, [pc, #192] @ 2b73c <__cxa_atexit@plt+0x1e3fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #176] @ 2b740 <__cxa_atexit@plt+0x1e400> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #160] @ 2b744 <__cxa_atexit@plt+0x1e404> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r9, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r4, [r3, #12] │ │ │ │ - ldr r7, [pc, #136] @ 2b748 <__cxa_atexit@plt+0x1e408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - ldr r7, [pc, #120] @ 2b74c <__cxa_atexit@plt+0x1e40c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #104] @ 2b750 <__cxa_atexit@plt+0x1e410> │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2bf44 <__cxa_atexit@plt+0x1ec04> │ │ │ │ + ldr r8, [pc, #124] @ 2bf70 <__cxa_atexit@plt+0x1ec30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #120] @ 2bf74 <__cxa_atexit@plt+0x1ec34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #116] @ 2bf78 <__cxa_atexit@plt+0x1ec38> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, r7} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + sub r8, r3, #30 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + ldr r7, [pc, #24] @ 2bf64 <__cxa_atexit@plt+0x1ec24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #96] @ 2b754 <__cxa_atexit@plt+0x1e414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - mov r4, fp │ │ │ │ - mov r7, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1f83acc <__cxa_atexit@plt+0x1f7678c> │ │ │ │ - mov r4, #148 @ 0x94 │ │ │ │ - str r4, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - bicseq r3, r1, #232, 12 @ 0xe800000 │ │ │ │ - bicseq r3, r1, #164, 12 @ 0xa400000 │ │ │ │ - bicseq r3, r1, #12, 12 @ 0xc00000 │ │ │ │ - bicseq r3, r1, #132, 12 @ 0x8400000 │ │ │ │ - bicseq r3, r1, #92, 12 @ 0x5c00000 │ │ │ │ - bicseq r3, r1, #40, 10 @ 0xa000000 │ │ │ │ - @ instruction: 0x03a45ef0 │ │ │ │ - @ instruction: 0x03a45ec8 │ │ │ │ - @ instruction: 0x03a45ea0 │ │ │ │ - @ instruction: 0x03a45ed4 │ │ │ │ - @ instruction: 0x03a45eac │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r3, r1, #180, 8 @ 0xb4000000 │ │ │ │ - @ instruction: 0x03a46150 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r1, r1, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + @ instruction: 0x03a4c2a4 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 2b7bc <__cxa_atexit@plt+0x1e47c> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #24] @ 2bfac <__cxa_atexit@plt+0x1ec6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b7b4 <__cxa_atexit@plt+0x1e474> │ │ │ │ - ldr r3, [pc, #64] @ 2b7c0 <__cxa_atexit@plt+0x1e480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #60] @ 2b7c4 <__cxa_atexit@plt+0x1e484> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #44] @ 2b7c8 <__cxa_atexit@plt+0x1e488> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r7, lr, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2bfa4 <__cxa_atexit@plt+0x1ec64> │ │ │ │ + b 2bfbc <__cxa_atexit@plt+0x1ec7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x03a45da4 │ │ │ │ - @ instruction: 0x03a45d78 │ │ │ │ - @ instruction: 0x03a460dc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a4c270 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 2b814 <__cxa_atexit@plt+0x1e4d4> │ │ │ │ + ldr r3, [pc, #180] @ 2c078 <__cxa_atexit@plt+0x1ed38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #48] @ 2b818 <__cxa_atexit@plt+0x1e4d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #32] @ 2b81c <__cxa_atexit@plt+0x1e4dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r7, lr, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a45d44 │ │ │ │ - @ instruction: 0x03a45d18 │ │ │ │ - @ instruction: 0x03a46078 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ 2b854 <__cxa_atexit@plt+0x1e514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 2b858 <__cxa_atexit@plt+0x1e518> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2c044 <__cxa_atexit@plt+0x1ed04> │ │ │ │ + ldr r7, [pc, #160] @ 2c07c <__cxa_atexit@plt+0x1ed3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + mov r1, r3 │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r9, [r2, #15] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 2c060 <__cxa_atexit@plt+0x1ed20> │ │ │ │ + ldr r3, [pc, #116] @ 2c080 <__cxa_atexit@plt+0x1ed40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 2b85c <__cxa_atexit@plt+0x1e51c> │ │ │ │ + ldr r2, [pc, #112] @ 2c084 <__cxa_atexit@plt+0x1ed44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r3, #1 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 400ff0 <__cxa_atexit@plt+0x3f3cb0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a45cc0 │ │ │ │ - @ instruction: 0x03a45cd0 │ │ │ │ - @ instruction: 0x03a46024 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c050 <__cxa_atexit@plt+0x1ed10> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #32] @ 2c088 <__cxa_atexit@plt+0x1ed48> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r1, r1, #152, 24 @ 0x9800 │ │ │ │ + @ instruction: 0x03a4c034 │ │ │ │ + @ instruction: 0xffffaec8 │ │ │ │ + @ instruction: 0x03a4bfd8 │ │ │ │ + @ instruction: 0x03a4c194 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 2b8bc <__cxa_atexit@plt+0x1e57c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [pc, #140] @ 2c134 <__cxa_atexit@plt+0x1edf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [r5, #-16]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r9, [lr, #15] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2b8a4 <__cxa_atexit@plt+0x1e564> │ │ │ │ - ldr r3, [pc, #48] @ 2b8c0 <__cxa_atexit@plt+0x1e580> │ │ │ │ + bhi 2c11c <__cxa_atexit@plt+0x1eddc> │ │ │ │ + ldr r3, [pc, #92] @ 2c138 <__cxa_atexit@plt+0x1edf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 2b8c4 <__cxa_atexit@plt+0x1e584> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #28] @ 2b8c8 <__cxa_atexit@plt+0x1e588> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #88] @ 2c13c <__cxa_atexit@plt+0x1edfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c110 <__cxa_atexit@plt+0x1edd0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 2c140 <__cxa_atexit@plt+0x1ee00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffb720 │ │ │ │ - @ instruction: 0x03a4595c │ │ │ │ - @ instruction: 0x03a45958 │ │ │ │ - @ instruction: 0x03a45fb8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bicseq r1, r1, #204, 22 @ 0x33000 │ │ │ │ + @ instruction: 0x03a4bf64 │ │ │ │ + @ instruction: 0xffffadf8 │ │ │ │ + @ instruction: 0x03a4bf1c │ │ │ │ + @ instruction: 0x03a4c3f0 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2b8ec <__cxa_atexit@plt+0x1e5ac> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 2c1bc <__cxa_atexit@plt+0x1ee7c> │ │ │ │ + ldr r8, [pc, #104] @ 2c1d8 <__cxa_atexit@plt+0x1ee98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 2c1dc <__cxa_atexit@plt+0x1ee9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #96] @ 2c1e0 <__cxa_atexit@plt+0x1eea0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r2, r7} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + ldr r3, [pc, #32] @ 2c1e4 <__cxa_atexit@plt+0x1eea4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a45f94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff2dc │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4c028 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2b91c <__cxa_atexit@plt+0x1e5dc> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #24] @ 2c228 <__cxa_atexit@plt+0x1eee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2b920 <__cxa_atexit@plt+0x1e5e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, r1, #248, 6 @ 0xe0000003 │ │ │ │ - @ instruction: 0x03a45f60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2c220 <__cxa_atexit@plt+0x1eee0> │ │ │ │ + b 2c238 <__cxa_atexit@plt+0x1eef8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a4bff4 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #180] @ 2c2f4 <__cxa_atexit@plt+0x1efb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 2c2c0 <__cxa_atexit@plt+0x1ef80> │ │ │ │ + ldr r7, [pc, #160] @ 2c2f8 <__cxa_atexit@plt+0x1efb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2b980 <__cxa_atexit@plt+0x1e640> │ │ │ │ - ldr r3, [pc, #152] @ 2b9e4 <__cxa_atexit@plt+0x1e6a4> │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + mov r1, r3 │ │ │ │ + ldr lr, [r1, #-16]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r9, [r2, #15] │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 2c2dc <__cxa_atexit@plt+0x1ef9c> │ │ │ │ + ldr r3, [pc, #116] @ 2c2fc <__cxa_atexit@plt+0x1efbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b9b0 <__cxa_atexit@plt+0x1e670> │ │ │ │ - ldr r5, [pc, #140] @ 2b9f4 <__cxa_atexit@plt+0x1e6b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #136] @ 2b9f8 <__cxa_atexit@plt+0x1e6b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r2, [pc, #84] @ 2b9dc <__cxa_atexit@plt+0x1e69c> │ │ │ │ + ldr r2, [pc, #112] @ 2c300 <__cxa_atexit@plt+0x1efc0> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #4] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c2cc <__cxa_atexit@plt+0x1ef8c> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #32] @ 2c304 <__cxa_atexit@plt+0x1efc4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r1, r1, #28, 20 @ 0x1c000 │ │ │ │ + @ instruction: 0x03a4bdb8 │ │ │ │ + @ instruction: 0xffffac4c │ │ │ │ + @ instruction: 0x03a4bd5c │ │ │ │ + @ instruction: 0x03a4bf18 │ │ │ │ + andeq r0, r0, r7, asr #14 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [pc, #140] @ 2c3b0 <__cxa_atexit@plt+0x1f070> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [r5, #-16]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r9, [lr, #15] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2b9c4 <__cxa_atexit@plt+0x1e684> │ │ │ │ - ldr r3, [pc, #80] @ 2b9ec <__cxa_atexit@plt+0x1e6ac> │ │ │ │ + bhi 2c398 <__cxa_atexit@plt+0x1f058> │ │ │ │ + ldr r3, [pc, #92] @ 2c3b4 <__cxa_atexit@plt+0x1f074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 2b9f0 <__cxa_atexit@plt+0x1e6b0> │ │ │ │ + ldr r1, [pc, #88] @ 2c3b8 <__cxa_atexit@plt+0x1f078> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2c38c <__cxa_atexit@plt+0x1f04c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 26ee0 <__cxa_atexit@plt+0x19ba0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 2c3bc <__cxa_atexit@plt+0x1f07c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r1, r1, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0x03a4bce8 │ │ │ │ + @ instruction: 0xffffab7c │ │ │ │ + @ instruction: 0x03a4bca0 │ │ │ │ + @ instruction: 0x03a4c170 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 2c444 <__cxa_atexit@plt+0x1f104> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c450 <__cxa_atexit@plt+0x1f110> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #72] @ 2c460 <__cxa_atexit@plt+0x1f120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r2, [pc, #64] @ 2c464 <__cxa_atexit@plt+0x1f124> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r0, sl, lr} │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffece4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a4c0cc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 2c508 <__cxa_atexit@plt+0x1f1c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r7, [pc, #48] @ 2b9e8 <__cxa_atexit@plt+0x1e6a8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c4e8 <__cxa_atexit@plt+0x1f1a8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #112] @ 2c50c <__cxa_atexit@plt+0x1f1cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c4f0 <__cxa_atexit@plt+0x1f1b0> │ │ │ │ + ldr r2, [pc, #88] @ 2c510 <__cxa_atexit@plt+0x1f1d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2c4fc <__cxa_atexit@plt+0x1f1bc> │ │ │ │ + ldr r7, [pc, #60] @ 2c514 <__cxa_atexit@plt+0x1f1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1609694 <__cxa_atexit@plt+0x15fc354> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b9e0 <__cxa_atexit@plt+0x1e6a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x03a4c01c │ │ │ │ + andeq r0, r0, r7, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #116] @ 2c5ac <__cxa_atexit@plt+0x1f26c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c590 <__cxa_atexit@plt+0x1f250> │ │ │ │ + ldr r2, [pc, #88] @ 2c5b0 <__cxa_atexit@plt+0x1f270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str sl, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2c59c <__cxa_atexit@plt+0x1f25c> │ │ │ │ + ldr r7, [pc, #56] @ 2c5b4 <__cxa_atexit@plt+0x1f274> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1609694 <__cxa_atexit@plt+0x15fc354> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a45838 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a4584c │ │ │ │ - @ instruction: 0xffffb614 │ │ │ │ - @ instruction: 0x03a45850 │ │ │ │ - @ instruction: 0xffffb648 │ │ │ │ - @ instruction: 0x03a45884 │ │ │ │ - @ instruction: 0x03a45e7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a4bf7c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2ba1c <__cxa_atexit@plt+0x1e6dc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #64] @ 2c610 <__cxa_atexit@plt+0x1f2d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c604 <__cxa_atexit@plt+0x1f2c4> │ │ │ │ + ldr r3, [pc, #36] @ 2c614 <__cxa_atexit@plt+0x1f2d4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a45e58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1609694 <__cxa_atexit@plt+0x15fc354> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a4bf1c │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2ba4c <__cxa_atexit@plt+0x1e70c> │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r3, [pc, #16] @ 2c640 <__cxa_atexit@plt+0x1f300> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2ba50 <__cxa_atexit@plt+0x1e710> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, r1, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1609694 <__cxa_atexit@plt+0x15fc354> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4bef0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 2c684 <__cxa_atexit@plt+0x1f344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c67c <__cxa_atexit@plt+0x1f33c> │ │ │ │ + ldr r3, [pc, #24] @ 2c688 <__cxa_atexit@plt+0x1f348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc640 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a45df8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a4bea8 │ │ │ │ + andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2ba90 <__cxa_atexit@plt+0x1e750> │ │ │ │ + ldr r3, [pc, #12] @ 2c6ac <__cxa_atexit@plt+0x1f36c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 16af3bc <__cxa_atexit@plt+0x16a207c> │ │ │ │ + b 3fc640 <__cxa_atexit@plt+0x3ef300> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a45dd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0x03a4be84 │ │ │ │ + andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2bac0 <__cxa_atexit@plt+0x1e780> │ │ │ │ + ldr r3, [pc, #12] @ 2c6d0 <__cxa_atexit@plt+0x1f390> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2bac4 <__cxa_atexit@plt+0x1e784> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, r1, #84, 4 @ 0x40000005 │ │ │ │ - @ instruction: 0x03a45d88 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4be60 │ │ │ │ + andeq r1, r0, r8, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bae8 <__cxa_atexit@plt+0x1e7a8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c740 <__cxa_atexit@plt+0x1f400> │ │ │ │ + ldr r7, [pc, #80] @ 2c74c <__cxa_atexit@plt+0x1f40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #76] @ 2c750 <__cxa_atexit@plt+0x1f410> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #72] @ 2c754 <__cxa_atexit@plt+0x1f414> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub r9, r5, #24 │ │ │ │ + ldm r9, {r0, r1, r2, r8, r9} │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r7, r6, #13 │ │ │ │ + b 2b7fc <__cxa_atexit@plt+0x1e4bc> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffeb54 │ │ │ │ + @ instruction: 0xfffff0ec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2c774 <__cxa_atexit@plt+0x1f434> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #108] @ 2bb5c <__cxa_atexit@plt+0x1e81c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2bb1c <__cxa_atexit@plt+0x1e7dc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 2bb40 <__cxa_atexit@plt+0x1e800> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bicseq r1, r1, #80, 8 @ 0x50000000 │ │ │ │ + @ instruction: 0x03a4bdb8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c7f4 <__cxa_atexit@plt+0x1f4b4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + add sl, r7, #19 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr ip, [pc, #68] @ 2c804 <__cxa_atexit@plt+0x1f4c4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #32] @ 2c808 <__cxa_atexit@plt+0x1f4c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 2bb68 <__cxa_atexit@plt+0x1e828> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + bicseq r1, r1, #208, 8 @ 0xd0000000 │ │ │ │ + @ instruction: 0x03a4bb88 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c874 <__cxa_atexit@plt+0x1f534> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r9, r5, #8 │ │ │ │ + bl 3fc5a8 <__cxa_atexit@plt+0x3ef268> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2c85c <__cxa_atexit@plt+0x1f51c> │ │ │ │ + ldr r3, [pc, #64] @ 2c884 <__cxa_atexit@plt+0x1f544> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #64] @ 2bb6c <__cxa_atexit@plt+0x1e82c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [pc, #56] @ 2bb70 <__cxa_atexit@plt+0x1e830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - ldr r3, [pc, #24] @ 2bb60 <__cxa_atexit@plt+0x1e820> │ │ │ │ + ldr r2, [pc, #60] @ 2c888 <__cxa_atexit@plt+0x1f548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc5b0 <__cxa_atexit@plt+0x3ef270> │ │ │ │ + ldr r3, [pc, #28] @ 2c880 <__cxa_atexit@plt+0x1f540> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r8, [pc, #16] @ 2bb64 <__cxa_atexit@plt+0x1e824> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x03a45504 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x03a4599c │ │ │ │ - bicseq r3, r1, #188, 2 @ 0x2f │ │ │ │ - @ instruction: 0x03a45cdc │ │ │ │ + ldr r7, [pc, #16] @ 2c87c <__cxa_atexit@plt+0x1f53c> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc5b8 <__cxa_atexit@plt+0x3ef278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r8, r0, lsl #13 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a4b7f8 │ │ │ │ + @ instruction: 0x03a4baf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bbb4 <__cxa_atexit@plt+0x1e874> │ │ │ │ - ldr r3, [pc, #64] @ 2bbd8 <__cxa_atexit@plt+0x1e898> │ │ │ │ + ldr r3, [pc, #32] @ 2c8c0 <__cxa_atexit@plt+0x1f580> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #60] @ 2bbdc <__cxa_atexit@plt+0x1e89c> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 2bbe0 <__cxa_atexit@plt+0x1e8a0> │ │ │ │ + ldr r3, [pc, #24] @ 2c8c4 <__cxa_atexit@plt+0x1f584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - ldr r3, [pc, #20] @ 2bbd0 <__cxa_atexit@plt+0x1e890> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 2bbd4 <__cxa_atexit@plt+0x1e894> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 2c8c8 <__cxa_atexit@plt+0x1f588> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a45494 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a45928 │ │ │ │ - bicseq r3, r1, #72, 2 │ │ │ │ - @ instruction: 0x03a45c5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bicseq r1, r1, #0, 6 │ │ │ │ + bicseq r1, r1, #52, 8 @ 0x34000000 │ │ │ │ + @ instruction: 0x03a4bab8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2bc04 <__cxa_atexit@plt+0x1e8c4> │ │ │ │ + ldr r3, [pc, #32] @ 2c900 <__cxa_atexit@plt+0x1f5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4011f8 <__cxa_atexit@plt+0x3f3eb8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a45bcc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ 2bc24 <__cxa_atexit@plt+0x1e8e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a45bc0 │ │ │ │ - @ instruction: 0x03a45c08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2bc5c <__cxa_atexit@plt+0x1e91c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #28] @ 2bc60 <__cxa_atexit@plt+0x1e920> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 2c904 <__cxa_atexit@plt+0x1f5c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 2bc64 <__cxa_atexit@plt+0x1e924> │ │ │ │ + ldr r3, [pc, #16] @ 2c908 <__cxa_atexit@plt+0x1f5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a45884 │ │ │ │ - bicseq r3, r1, #160 @ 0xa0 │ │ │ │ - @ instruction: 0x03a45bc8 │ │ │ │ + bicseq r1, r1, #192, 4 │ │ │ │ + bicseq r1, r1, #244, 6 @ 0xd0000003 │ │ │ │ + @ instruction: 0x03a4ba68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2bc98 <__cxa_atexit@plt+0x1e958> │ │ │ │ + ldr r3, [pc, #12] @ 2c92c <__cxa_atexit@plt+0x1f5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 2bc9c <__cxa_atexit@plt+0x1e95c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r3, r1, #100 @ 0x64 │ │ │ │ - @ instruction: 0x03a45b90 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4ba34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2bcc4 <__cxa_atexit@plt+0x1e984> │ │ │ │ + ldr r3, [pc, #60] @ 2c980 <__cxa_atexit@plt+0x1f640> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401198 <__cxa_atexit@plt+0x3f3e58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a45b50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2bcf8 <__cxa_atexit@plt+0x1e9b8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2c978 <__cxa_atexit@plt+0x1f638> │ │ │ │ + ldr r3, [pc, #44] @ 2c984 <__cxa_atexit@plt+0x1f644> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #24] @ 2bcfc <__cxa_atexit@plt+0x1e9bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #40] @ 2c988 <__cxa_atexit@plt+0x1f648> │ │ │ │ + add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2bd00 <__cxa_atexit@plt+0x1e9c0> │ │ │ │ + ldr r3, [pc, #32] @ 2c98c <__cxa_atexit@plt+0x1f64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a457e4 │ │ │ │ - bicseq r3, r1, #4 │ │ │ │ - @ instruction: 0x03a45b04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x03a4b6ec │ │ │ │ + bicseq r1, r1, #64, 6 │ │ │ │ + @ instruction: 0x03a4b9d4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2bd24 <__cxa_atexit@plt+0x1e9e4> │ │ │ │ + ldr r3, [pc, #32] @ 2c9c4 <__cxa_atexit@plt+0x1f684> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #28] @ 2c9c8 <__cxa_atexit@plt+0x1f688> │ │ │ │ + add sl, pc, sl │ │ │ │ str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 2c9cc <__cxa_atexit@plt+0x1f68c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ mov r8, r7 │ │ │ │ - b 4011f8 <__cxa_atexit@plt+0x3f3eb8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a45a98 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a4b6a0 │ │ │ │ + bicseq r1, r1, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 2c9ec <__cxa_atexit@plt+0x1f6ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ 2bd44 <__cxa_atexit@plt+0x1ea04> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2ca0c <__cxa_atexit@plt+0x1f6cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a45a8c │ │ │ │ - @ instruction: 0x03a45ce4 │ │ │ │ + bicseq r1, r1, #184, 2 @ 0x2e │ │ │ │ + @ instruction: 0x03a4b994 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2bdf0 <__cxa_atexit@plt+0x1eab0> │ │ │ │ - ldr r2, [pc, #164] @ 2be0c <__cxa_atexit@plt+0x1eacc> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ca58 <__cxa_atexit@plt+0x1f718> │ │ │ │ + ldr r2, [pc, #44] @ 2ca68 <__cxa_atexit@plt+0x1f728> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 2be10 <__cxa_atexit@plt+0x1ead0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2bdd0 <__cxa_atexit@plt+0x1ea90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2bddc <__cxa_atexit@plt+0x1ea9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2bdf8 <__cxa_atexit@plt+0x1eab8> │ │ │ │ - ldr r3, [pc, #112] @ 2be18 <__cxa_atexit@plt+0x1ead8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #108] @ 2be1c <__cxa_atexit@plt+0x1eadc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [pc, #32] @ 2ca6c <__cxa_atexit@plt+0x1f72c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 2be14 <__cxa_atexit@plt+0x1ead4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + bicseq r1, r1, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2caa0 <__cxa_atexit@plt+0x1f760> │ │ │ │ + ldr r2, [pc, #24] @ 2caa8 <__cxa_atexit@plt+0x1f768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq r2, r1, #36, 28 @ 0x240 │ │ │ │ - @ instruction: 0x03a45640 │ │ │ │ - @ instruction: 0xffffeb50 │ │ │ │ - @ instruction: 0xfffff1c0 │ │ │ │ - @ instruction: 0x03a45c0c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2be78 <__cxa_atexit@plt+0x1eb38> │ │ │ │ + b 3fc610 <__cxa_atexit@plt+0x3ef2d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 2cb30 <__cxa_atexit@plt+0x1f7f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cb10 <__cxa_atexit@plt+0x1f7d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2be8c <__cxa_atexit@plt+0x1eb4c> │ │ │ │ - ldr r2, [pc, #80] @ 2bea0 <__cxa_atexit@plt+0x1eb60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2bea4 <__cxa_atexit@plt+0x1eb64> │ │ │ │ + bcc 2cb20 <__cxa_atexit@plt+0x1f7e0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 2cb18 <__cxa_atexit@plt+0x1f7d8> │ │ │ │ + ldr r1, [pc, #72] @ 2cb34 <__cxa_atexit@plt+0x1f7f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + ldr r0, [pc, #68] @ 2cb38 <__cxa_atexit@plt+0x1f7f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2be9c <__cxa_atexit@plt+0x1eb5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a455a4 │ │ │ │ - @ instruction: 0xffffeaa8 │ │ │ │ - @ instruction: 0xfffff118 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2bef4 <__cxa_atexit@plt+0x1ebb4> │ │ │ │ - ldr r7, [pc, #60] @ 2bf0c <__cxa_atexit@plt+0x1ebcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ 2bf10 <__cxa_atexit@plt+0x1ebd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r7, [pc, #44] @ 2bf14 <__cxa_atexit@plt+0x1ebd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - ldr r7, [pc, #28] @ 2bf18 <__cxa_atexit@plt+0x1ebd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x03a45114 │ │ │ │ - bicseq r2, r1, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0x03a45b4c │ │ │ │ - @ instruction: 0x03a45b60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2bf7c <__cxa_atexit@plt+0x1ec3c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2bf74 <__cxa_atexit@plt+0x1ec34> │ │ │ │ - ldr r3, [pc, #52] @ 2bf84 <__cxa_atexit@plt+0x1ec44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 2bf88 <__cxa_atexit@plt+0x1ec48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 2bf8c <__cxa_atexit@plt+0x1ec4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a45b04 │ │ │ │ - bicseq r2, r1, #52, 24 @ 0x3400 │ │ │ │ - @ instruction: 0x03a45ad8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r1, r1, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c004 <__cxa_atexit@plt+0x1ecc4> │ │ │ │ - ldr r9, [pc, #88] @ 2c010 <__cxa_atexit@plt+0x1ecd0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 2c014 <__cxa_atexit@plt+0x1ecd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 2c018 <__cxa_atexit@plt+0x1ecd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 2c01c <__cxa_atexit@plt+0x1ecdc> │ │ │ │ + bcc 2cb98 <__cxa_atexit@plt+0x1f858> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 2cb8c <__cxa_atexit@plt+0x1f84c> │ │ │ │ + ldr r1, [pc, #56] @ 2cba4 <__cxa_atexit@plt+0x1f864> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ 2cba8 <__cxa_atexit@plt+0x1f868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr sl, [pc, #68] @ 2c020 <__cxa_atexit@plt+0x1ece0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r2, r9, #1 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + sub r2, r2, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc618 <__cxa_atexit@plt+0x3ef2d8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc620 <__cxa_atexit@plt+0x3ef2e0> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a45a90 │ │ │ │ - @ instruction: 0x03a457a0 │ │ │ │ - @ instruction: 0x03a457f4 │ │ │ │ - bicseq r2, r1, #40, 24 @ 0x2800 │ │ │ │ - bicseq r2, r1, #140, 24 @ 0x8c00 │ │ │ │ - @ instruction: 0x03a45ab4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r1, r1, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2c048 <__cxa_atexit@plt+0x1ed08> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2cbc8 <__cxa_atexit@plt+0x1f888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a45aa8 │ │ │ │ - @ instruction: 0x03a45638 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq r0, r1, #252, 30 @ 0x3f0 │ │ │ │ + @ instruction: 0x03a4b788 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2c0b0 <__cxa_atexit@plt+0x1ed70> │ │ │ │ - ldr r2, [pc, #76] @ 2c0b8 <__cxa_atexit@plt+0x1ed78> │ │ │ │ + bhi 2ccb0 <__cxa_atexit@plt+0x1f970> │ │ │ │ + ldr r2, [pc, #232] @ 2ccd4 <__cxa_atexit@plt+0x1f994> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 2c0bc <__cxa_atexit@plt+0x1ed7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #212] @ 2ccd8 <__cxa_atexit@plt+0x1f998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + ldr r7, [pc, #196] @ 2ccdc <__cxa_atexit@plt+0x1f99c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2c0a4 <__cxa_atexit@plt+0x1ed64> │ │ │ │ - ldr r3, [pc, #44] @ 2c0c0 <__cxa_atexit@plt+0x1ed80> │ │ │ │ + beq 2cc94 <__cxa_atexit@plt+0x1f954> │ │ │ │ + ldr r3, [pc, #184] @ 2cce0 <__cxa_atexit@plt+0x1f9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r8, [pc, #168] @ 2cce4 <__cxa_atexit@plt+0x1f9a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2cca0 <__cxa_atexit@plt+0x1f960> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 2ccb8 <__cxa_atexit@plt+0x1f978> │ │ │ │ + ldr lr, [pc, #144] @ 2ccec <__cxa_atexit@plt+0x1f9ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #140] @ 2ccf0 <__cxa_atexit@plt+0x1f9b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r2, r1, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0x03a455f8 │ │ │ │ - @ instruction: 0x03a455c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2c0e8 <__cxa_atexit@plt+0x1eda8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - @ instruction: 0x03a455b4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c124 <__cxa_atexit@plt+0x1ede4> │ │ │ │ - ldr r2, [pc, #36] @ 2c12c <__cxa_atexit@plt+0x1edec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 2c130 <__cxa_atexit@plt+0x1edf0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, r1, #144, 20 @ 0x90000 │ │ │ │ - bicseq r2, r1, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c16c <__cxa_atexit@plt+0x1ee2c> │ │ │ │ - ldr r2, [pc, #36] @ 2c174 <__cxa_atexit@plt+0x1ee34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 2c178 <__cxa_atexit@plt+0x1ee38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, r1, #72, 20 @ 0x48000 │ │ │ │ - bicseq r2, r1, #76, 20 @ 0x4c000 │ │ │ │ - @ instruction: 0x03a45a10 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2c208 <__cxa_atexit@plt+0x1eec8> │ │ │ │ - ldr r3, [pc, #120] @ 2c218 <__cxa_atexit@plt+0x1eed8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2c1cc <__cxa_atexit@plt+0x1ee8c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 2c1e0 <__cxa_atexit@plt+0x1eea0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 2c224 <__cxa_atexit@plt+0x1eee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 2c21c <__cxa_atexit@plt+0x1eedc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #48] @ 2c220 <__cxa_atexit@plt+0x1eee0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - ldr r7, [pc, #24] @ 2c228 <__cxa_atexit@plt+0x1eee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x03a44e54 │ │ │ │ - @ instruction: 0x03a45938 │ │ │ │ - @ instruction: 0x03a45998 │ │ │ │ - @ instruction: 0x03a45964 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 2cce8 <__cxa_atexit@plt+0x1f9a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + bicseq r0, r1, #132, 30 @ 0x210 │ │ │ │ + bicseq r1, r1, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + bicseq r1, r1, #204 @ 0xcc │ │ │ │ + bicseq r1, r1, #64 @ 0x40 │ │ │ │ + bicseq r1, r1, #128 @ 0x80 │ │ │ │ + bicseq r0, r1, #52, 30 @ 0xd0 │ │ │ │ + @ instruction: 0x03a4b654 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c258 <__cxa_atexit@plt+0x1ef18> │ │ │ │ - ldr r7, [pc, #48] @ 2c27c <__cxa_atexit@plt+0x1ef3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2c274 <__cxa_atexit@plt+0x1ef34> │ │ │ │ + ldr r3, [pc, #144] @ 2cd98 <__cxa_atexit@plt+0x1fa58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 2c278 <__cxa_atexit@plt+0x1ef38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a44ddc │ │ │ │ - @ instruction: 0x03a458c0 │ │ │ │ - @ instruction: 0x03a45900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c2f8 <__cxa_atexit@plt+0x1efb8> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c314 <__cxa_atexit@plt+0x1efd4> │ │ │ │ - ldr r8, [pc, #136] @ 2c33c <__cxa_atexit@plt+0x1effc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 2c340 <__cxa_atexit@plt+0x1f000> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #128] @ 2c344 <__cxa_atexit@plt+0x1f004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr sl, [pc, #116] @ 2c348 <__cxa_atexit@plt+0x1f008> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r3, #7 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #128] @ 2cd9c <__cxa_atexit@plt+0x1fa5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2cd70 <__cxa_atexit@plt+0x1fa30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2cd7c <__cxa_atexit@plt+0x1fa3c> │ │ │ │ + ldr lr, [pc, #104] @ 2cda4 <__cxa_atexit@plt+0x1fa64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #96] @ 2cda8 <__cxa_atexit@plt+0x1fa68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #52] @ 2c334 <__cxa_atexit@plt+0x1eff4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 2c338 <__cxa_atexit@plt+0x1eff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f1560 <__cxa_atexit@plt+0x15e4220> │ │ │ │ - ldr r6, [pc, #20] @ 2c330 <__cxa_atexit@plt+0x1eff0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 2cda0 <__cxa_atexit@plt+0x1fa60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a44d3c │ │ │ │ - @ instruction: 0x03a44da4 │ │ │ │ - andeq r0, r0, r4, lsl #9 │ │ │ │ - bicseq r2, r1, #228, 16 @ 0xe40000 │ │ │ │ - bicseq r2, r1, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0x03a457ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r0, r1, #236, 30 @ 0x3b0 │ │ │ │ + bicseq r0, r1, #124, 30 @ 0x1f0 │ │ │ │ + bicseq r0, r1, #160, 30 @ 0x280 │ │ │ │ + bicseq r0, r1, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c3b8 <__cxa_atexit@plt+0x1f078> │ │ │ │ - ldr r8, [pc, #88] @ 2c3d0 <__cxa_atexit@plt+0x1f090> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 2c3d4 <__cxa_atexit@plt+0x1f094> │ │ │ │ + bcc 2ce04 <__cxa_atexit@plt+0x1fac4> │ │ │ │ + ldr lr, [pc, #64] @ 2ce10 <__cxa_atexit@plt+0x1fad0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r8, [pc, #56] @ 2ce14 <__cxa_atexit@plt+0x1fad4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + add r0, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r1, #12, 30 @ 0x30 │ │ │ │ + bicseq r0, r1, #188, 26 @ 0x2f00 │ │ │ │ + @ instruction: 0x03a4b718 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #72 @ 0x48 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ce88 <__cxa_atexit@plt+0x1fb48> │ │ │ │ + ldr lr, [pc, #84] @ 2ce90 <__cxa_atexit@plt+0x1fb50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 2c3d8 <__cxa_atexit@plt+0x1f098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr sl, [pc, #68] @ 2c3dc <__cxa_atexit@plt+0x1f09c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #32] @ 2c3e0 <__cxa_atexit@plt+0x1f0a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a44ce0 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - bicseq r2, r1, #32, 16 @ 0x200000 │ │ │ │ - bicseq r2, r1, #52, 18 @ 0xd0000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x03a4578c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r2, [r7, #13] │ │ │ │ + ldr sl, [r7, #29] │ │ │ │ + str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r0, [r7, #17] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + ldr r1, [r7, #25] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r2, [r7, #21] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add lr, r5, #32 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + add lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 16202ac <__cxa_atexit@plt+0x1612f6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a4b6a0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2c410 <__cxa_atexit@plt+0x1f0d0> │ │ │ │ + ldr r3, [pc, #28] @ 2cec4 <__cxa_atexit@plt+0x1fb84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #20] @ 2c414 <__cxa_atexit@plt+0x1f0d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a44c20 │ │ │ │ - @ instruction: 0x03a45744 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c464 <__cxa_atexit@plt+0x1f124> │ │ │ │ - ldr r8, [pc, #80] @ 2c488 <__cxa_atexit@plt+0x1f148> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #76] @ 2c48c <__cxa_atexit@plt+0x1f14c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 2c490 <__cxa_atexit@plt+0x1f150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #20] @ 2c480 <__cxa_atexit@plt+0x1f140> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ 2c484 <__cxa_atexit@plt+0x1f144> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 15f119c <__cxa_atexit@plt+0x15e3e5c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a44bbc │ │ │ │ - @ instruction: 0x03a44c0c │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq r2, r1, #96, 14 @ 0x1800000 │ │ │ │ - @ instruction: 0x03a456b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #176] @ 2c558 <__cxa_atexit@plt+0x1f218> │ │ │ │ + ldr r3, [pc, #16] @ 2cec8 <__cxa_atexit@plt+0x1fb88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c4e0 <__cxa_atexit@plt+0x1f1a0> │ │ │ │ - ldr r3, [pc, #156] @ 2c560 <__cxa_atexit@plt+0x1f220> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [pc, #148] @ 2c564 <__cxa_atexit@plt+0x1f224> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2c53c <__cxa_atexit@plt+0x1f1fc> │ │ │ │ - ldr sl, [pc, #112] @ 2c568 <__cxa_atexit@plt+0x1f228> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #108] @ 2c56c <__cxa_atexit@plt+0x1f22c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 2c570 <__cxa_atexit@plt+0x1f230> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 2c574 <__cxa_atexit@plt+0x1f234> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r6, [pc, #24] @ 2c55c <__cxa_atexit@plt+0x1f21c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r2, r1, #0, 14 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a44b74 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0x03a44b50 │ │ │ │ - bicseq r2, r1, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0x03a455c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc680 <__cxa_atexit@plt+0x3ef340> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r0, r1, #84, 28 @ 0x540 │ │ │ │ + @ instruction: 0x03a4b668 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 2cef4 <__cxa_atexit@plt+0x1fbb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 2cef8 <__cxa_atexit@plt+0x1fbb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + b 3fc688 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r0, r1, #36, 28 @ 0x240 │ │ │ │ + @ instruction: 0x03a4b638 │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2c5a8 <__cxa_atexit@plt+0x1f268> │ │ │ │ + ldr r3, [pc, #24] @ 2cf28 <__cxa_atexit@plt+0x1fbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2c5ac <__cxa_atexit@plt+0x1f26c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r2, r1, #84, 14 @ 0x1500000 │ │ │ │ - @ instruction: 0x03a45588 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ 2cf2c <__cxa_atexit@plt+0x1fbec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #161 @ 0xa1 │ │ │ │ + b 3fc688 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r0, r1, #240, 26 @ 0x3c00 │ │ │ │ + @ instruction: 0x03a4b604 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2c5e0 <__cxa_atexit@plt+0x1f2a0> │ │ │ │ + ldr r3, [pc, #12] @ 2cf50 <__cxa_atexit@plt+0x1fc10> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2c5e4 <__cxa_atexit@plt+0x1f2a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r2, r1, #28, 14 @ 0x700000 │ │ │ │ - @ instruction: 0x03a45550 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc690 <__cxa_atexit@plt+0x3ef350> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a4b5e0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2c60c <__cxa_atexit@plt+0x1f2cc> │ │ │ │ + ldr r3, [pc, #24] @ 2cf80 <__cxa_atexit@plt+0x1fc40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401198 <__cxa_atexit@plt+0x3f3e58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a45528 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ 2cf84 <__cxa_atexit@plt+0x1fc44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 3fc698 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r0, r1, #112, 24 @ 0x7000 │ │ │ │ + @ instruction: 0x03a4b5ac │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c67c <__cxa_atexit@plt+0x1f33c> │ │ │ │ - ldr r2, [pc, #80] @ 2c688 <__cxa_atexit@plt+0x1f348> │ │ │ │ + bcc 2cfdc <__cxa_atexit@plt+0x1fc9c> │ │ │ │ + ldr r2, [pc, #56] @ 2cfe8 <__cxa_atexit@plt+0x1fca8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2c68c <__cxa_atexit@plt+0x1f34c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 2c690 <__cxa_atexit@plt+0x1f350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 2c694 <__cxa_atexit@plt+0x1f354> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr lr, [pc, #52] @ 2cfec <__cxa_atexit@plt+0x1fcac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x03a44a10 │ │ │ │ - bicseq r2, r1, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0x03a454a0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffa6a0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4b544 │ │ │ │ + andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c708 <__cxa_atexit@plt+0x1f3c8> │ │ │ │ - ldr r2, [pc, #96] @ 2c724 <__cxa_atexit@plt+0x1f3e4> │ │ │ │ + bcc 2d048 <__cxa_atexit@plt+0x1fd08> │ │ │ │ + ldr lr, [pc, #60] @ 2d054 <__cxa_atexit@plt+0x1fd14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #56] @ 2d058 <__cxa_atexit@plt+0x1fd18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 2c728 <__cxa_atexit@plt+0x1f3e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #88] @ 2c72c <__cxa_atexit@plt+0x1f3ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - ldr lr, [pc, #76] @ 2c730 <__cxa_atexit@plt+0x1f3f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 15f0cb0 <__cxa_atexit@plt+0x15e3970> │ │ │ │ - ldr r3, [pc, #36] @ 2c734 <__cxa_atexit@plt+0x1f3f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a44984 │ │ │ │ - bicseq r2, r1, #232, 10 @ 0x3a000000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a453ec │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2c78c <__cxa_atexit@plt+0x1f44c> │ │ │ │ - ldr r3, [pc, #56] @ 2c798 <__cxa_atexit@plt+0x1f458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 2c79c <__cxa_atexit@plt+0x1f45c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r3, [pc, #28] @ 2c7a0 <__cxa_atexit@plt+0x1f460> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - mov r3, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r2, r1, #80, 10 @ 0x14000000 │ │ │ │ - bicseq r2, r1, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0x03a45380 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2c7d4 <__cxa_atexit@plt+0x1f494> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2c7d8 <__cxa_atexit@plt+0x1f498> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401190 <__cxa_atexit@plt+0x3f3e50> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r2, r1, #40, 10 @ 0xa000000 │ │ │ │ - @ instruction: 0x03a45338 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2c800 <__cxa_atexit@plt+0x1f4c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401198 <__cxa_atexit@plt+0x3f3e58> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a44e80 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffaabc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a4b4d8 │ │ │ │ + andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c864 <__cxa_atexit@plt+0x1f524> │ │ │ │ - ldr r7, [pc, #68] @ 2c870 <__cxa_atexit@plt+0x1f530> │ │ │ │ + ldr r7, [pc, #20] @ 2d084 <__cxa_atexit@plt+0x1fd44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #56] @ 2c874 <__cxa_atexit@plt+0x1f534> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 2d088 <__cxa_atexit@plt+0x1fd48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #44] @ 2c878 <__cxa_atexit@plt+0x1f538> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - bicseq r2, r1, #140, 6 @ 0x30000002 │ │ │ │ - bicseq r2, r1, #128, 8 @ 0x80000000 │ │ │ │ - @ instruction: 0x03a45350 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2c8dc <__cxa_atexit@plt+0x1f59c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2c8d4 <__cxa_atexit@plt+0x1f594> │ │ │ │ - ldr r3, [pc, #52] @ 2c8e4 <__cxa_atexit@plt+0x1f5a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 2c8e8 <__cxa_atexit@plt+0x1f5a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 2c8ec <__cxa_atexit@plt+0x1f5ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a452f8 │ │ │ │ - bicseq r2, r1, #212, 4 @ 0x4000000d │ │ │ │ - @ instruction: 0x03a452cc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + b 3fc688 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r0, r1, #148, 24 @ 0x9400 │ │ │ │ + @ instruction: 0x03a4b4a8 │ │ │ │ + andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c960 <__cxa_atexit@plt+0x1f620> │ │ │ │ - ldr r8, [pc, #84] @ 2c96c <__cxa_atexit@plt+0x1f62c> │ │ │ │ + bcc 2d128 <__cxa_atexit@plt+0x1fde8> │ │ │ │ + ldr r8, [pc, #128] @ 2d134 <__cxa_atexit@plt+0x1fdf4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 2c970 <__cxa_atexit@plt+0x1f630> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 2c974 <__cxa_atexit@plt+0x1f634> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #68] @ 2c978 <__cxa_atexit@plt+0x1f638> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #60] @ 2c97c <__cxa_atexit@plt+0x1f63c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ + ldr sl, [pc, #124] @ 2d138 <__cxa_atexit@plt+0x1fdf8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub ip, r6, #38 @ 0x26 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr lr, [r5, #56] @ 0x38 │ │ │ │ + mov r9, fp │ │ │ │ + ldr fp, [r5, #60] @ 0x3c │ │ │ │ + str sl, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a451dc │ │ │ │ - @ instruction: 0x03a45288 │ │ │ │ - bicseq r2, r1, #208, 4 │ │ │ │ - bicseq r2, r1, #116, 4 @ 0x40000007 │ │ │ │ - bicseq r2, r1, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2c9a8 <__cxa_atexit@plt+0x1f668> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 2c9bc <__cxa_atexit@plt+0x1f67c> │ │ │ │ - ldr r7, [pc, #8] @ 2c9b8 <__cxa_atexit@plt+0x1f678> │ │ │ │ + ldr r7, [pc, #76] @ 2d13c <__cxa_atexit@plt+0x1fdfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a45278 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 2ca24 <__cxa_atexit@plt+0x1f6e4> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r7, [pc, #64] @ 2d140 <__cxa_atexit@plt+0x1fe00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r7, r3, #24 │ │ │ │ + stm r7, {r0, r1, ip} │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #23 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + mov fp, r9 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffacc8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffaf14 │ │ │ │ + @ instruction: 0xffffbbe4 │ │ │ │ + @ instruction: 0x03a4b3f0 │ │ │ │ + andeq r0, r0, pc, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 2d18c <__cxa_atexit@plt+0x1fe4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2ca00 <__cxa_atexit@plt+0x1f6c0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 2ca14 <__cxa_atexit@plt+0x1f6d4> │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2ca1c <__cxa_atexit@plt+0x1f6dc> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 2c9c8 <__cxa_atexit@plt+0x1f688> │ │ │ │ - ldr r7, [pc, #32] @ 2ca28 <__cxa_atexit@plt+0x1f6e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - bicseq r2, r1, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 2c9bc <__cxa_atexit@plt+0x1f67c> │ │ │ │ - @ instruction: 0x03a451c8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2ca68 <__cxa_atexit@plt+0x1f728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a451bc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2cad8 <__cxa_atexit@plt+0x1f798> │ │ │ │ - ldr r2, [pc, #108] @ 2caf8 <__cxa_atexit@plt+0x1f7b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2cacc <__cxa_atexit@plt+0x1f78c> │ │ │ │ - ldr r7, [pc, #88] @ 2cafc <__cxa_atexit@plt+0x1f7bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2cae4 <__cxa_atexit@plt+0x1f7a4> │ │ │ │ - mov r5, #2 │ │ │ │ - str r5, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 2c9bc <__cxa_atexit@plt+0x1f67c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2cb00 <__cxa_atexit@plt+0x1f7c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a4513c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 2cb50 <__cxa_atexit@plt+0x1f810> │ │ │ │ + beq 2d184 <__cxa_atexit@plt+0x1fe44> │ │ │ │ + ldr r3, [pc, #32] @ 2d190 <__cxa_atexit@plt+0x1fe50> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2cb3c <__cxa_atexit@plt+0x1f7fc> │ │ │ │ - mov r3, #2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 2c9bc <__cxa_atexit@plt+0x1f67c> │ │ │ │ - ldr r7, [pc, #16] @ 2cb54 <__cxa_atexit@plt+0x1f814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d184 <__cxa_atexit@plt+0x1fe44> │ │ │ │ + b 2d1d4 <__cxa_atexit@plt+0x1fe94> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a450e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2cb78 <__cxa_atexit@plt+0x1f838> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - @ instruction: 0x03a448a4 │ │ │ │ - @ instruction: 0x03a447ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2cc24 <__cxa_atexit@plt+0x1f8e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2cc2c <__cxa_atexit@plt+0x1f8ec> │ │ │ │ - ldr r2, [pc, #176] @ 2cc60 <__cxa_atexit@plt+0x1f920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #172] @ 2cc64 <__cxa_atexit@plt+0x1f924> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r8, r6 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - add r3, r8, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2cc44 <__cxa_atexit@plt+0x1f904> │ │ │ │ - ldr r7, [pc, #140] @ 2cc6c <__cxa_atexit@plt+0x1f92c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #136] @ 2cc70 <__cxa_atexit@plt+0x1f930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #132] @ 2cc74 <__cxa_atexit@plt+0x1f934> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - sub r7, r3, #14 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #116] @ 2cc78 <__cxa_atexit@plt+0x1f938> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - mov r2, r6 │ │ │ │ - b 2cc34 <__cxa_atexit@plt+0x1f8f4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2cc68 <__cxa_atexit@plt+0x1f928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq r1, r1, #224, 30 @ 0x380 │ │ │ │ - @ instruction: 0x03a44724 │ │ │ │ - @ instruction: 0xffffa4fc │ │ │ │ - @ instruction: 0xffffad3c │ │ │ │ - @ instruction: 0x03a446c8 │ │ │ │ - bicseq r1, r1, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ccb8 <__cxa_atexit@plt+0x1f978> │ │ │ │ - ldr r3, [pc, #44] @ 2ccc8 <__cxa_atexit@plt+0x1f988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #28] @ 2cccc <__cxa_atexit@plt+0x1f98c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r7, [pc, #16] @ 2ccd0 <__cxa_atexit@plt+0x1f990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, r1, #148 @ 0x94 │ │ │ │ - @ instruction: 0x03a44f84 │ │ │ │ - @ instruction: 0x03a44f58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a4b3a0 │ │ │ │ + andeq r2, r0, pc, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2cd00 <__cxa_atexit@plt+0x1f9c0> │ │ │ │ + ldr r3, [pc, #28] @ 2d1c4 <__cxa_atexit@plt+0x1fe84> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2cd04 <__cxa_atexit@plt+0x1f9c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d1bc <__cxa_atexit@plt+0x1fe7c> │ │ │ │ + b 2d1d4 <__cxa_atexit@plt+0x1fe94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r2, r1, #84 @ 0x54 │ │ │ │ - @ instruction: 0x03a449e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x03a4b36c │ │ │ │ + andeq r2, r0, pc, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2cd50 <__cxa_atexit@plt+0x1fa10> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #128] @ 2cdb4 <__cxa_atexit@plt+0x1fa74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #112] @ 2cdb8 <__cxa_atexit@plt+0x1fa78> │ │ │ │ + bne 2d274 <__cxa_atexit@plt+0x1ff34> │ │ │ │ + ldr r1, [pc, #196] @ 2d2ac <__cxa_atexit@plt+0x1ff6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2d28c <__cxa_atexit@plt+0x1ff4c> │ │ │ │ + ldr r1, [pc, #168] @ 2d2b0 <__cxa_atexit@plt+0x1ff70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d298 <__cxa_atexit@plt+0x1ff58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2d2a0 <__cxa_atexit@plt+0x1ff60> │ │ │ │ + ldr r1, [pc, #128] @ 2d2b8 <__cxa_atexit@plt+0x1ff78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 2d2bc <__cxa_atexit@plt+0x1ff7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r8, #16]! │ │ │ │ + sub r1, r6, #22 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + ldr r3, [pc, #96] @ 2d2c0 <__cxa_atexit@plt+0x1ff80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401210 <__cxa_atexit@plt+0x3f3ed0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2cd94 <__cxa_atexit@plt+0x1fa54> │ │ │ │ - ldr r7, [pc, #84] @ 2cdbc <__cxa_atexit@plt+0x1fa7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #76] @ 2cdc0 <__cxa_atexit@plt+0x1fa80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 2cdc4 <__cxa_atexit@plt+0x1fa84> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #88] @ 2d2c4 <__cxa_atexit@plt+0x1ff84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r8, {r1, r2, r3} │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r3, [pc, #56] @ 2d2b4 <__cxa_atexit@plt+0x1ff74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + str r3, [r5] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 2cdb0 <__cxa_atexit@plt+0x1fa70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r2, r1, #4 │ │ │ │ - bicseq r1, r1, #64, 28 @ 0x400 │ │ │ │ - bicseq r1, r1, #84, 28 @ 0x540 │ │ │ │ - bicseq r1, r1, #76, 30 @ 0x130 │ │ │ │ - @ instruction: 0x03a44920 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + bicseq r0, r1, #56, 18 @ 0xe0000 │ │ │ │ + bicseq r0, r1, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x03a4b26c │ │ │ │ + andeq r0, r0, pc, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2ce3c <__cxa_atexit@plt+0x1fafc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2cee4 <__cxa_atexit@plt+0x1fba4> │ │ │ │ - ldr r9, [pc, #312] @ 2cf34 <__cxa_atexit@plt+0x1fbf4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #308] @ 2cf38 <__cxa_atexit@plt+0x1fbf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #304] @ 2cf3c <__cxa_atexit@plt+0x1fbfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [pc, #296] @ 2cf40 <__cxa_atexit@plt+0x1fc00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stmib r5, {r1, r2, lr} │ │ │ │ - mov r9, r3 │ │ │ │ - b 161535c <__cxa_atexit@plt+0x160801c> │ │ │ │ - ldr r2, [pc, #208] @ 2cf14 <__cxa_atexit@plt+0x1fbd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r7, [r6, #4]! │ │ │ │ - str r2, [r6] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2ce94 <__cxa_atexit@plt+0x1fb54> │ │ │ │ - str r7, [r6] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2cea4 <__cxa_atexit@plt+0x1fb64> │ │ │ │ - ldr r6, [pc, #176] @ 2cf1c <__cxa_atexit@plt+0x1fbdc> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r6, [pc, #136] @ 2d36c <__cxa_atexit@plt+0x2002c> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r6, [pc, #152] @ 2cf20 <__cxa_atexit@plt+0x1fbe0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401210 <__cxa_atexit@plt+0x3f3ed0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2d354 <__cxa_atexit@plt+0x20014> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r8, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2cefc <__cxa_atexit@plt+0x1fbbc> │ │ │ │ - ldr r7, [pc, #108] @ 2cf28 <__cxa_atexit@plt+0x1fbe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #100] @ 2cf2c <__cxa_atexit@plt+0x1fbec> │ │ │ │ + bcc 2d360 <__cxa_atexit@plt+0x20020> │ │ │ │ + ldr r2, [pc, #96] @ 2d370 <__cxa_atexit@plt+0x20030> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 2d374 <__cxa_atexit@plt+0x20034> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + ldr r2, [pc, #72] @ 2d378 <__cxa_atexit@plt+0x20038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #92] @ 2cf30 <__cxa_atexit@plt+0x1fbf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + ldr r3, [pc, #56] @ 2d37c <__cxa_atexit@plt+0x2003c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r2, [r8, #-12] │ │ │ │ + stmdb r8, {r0, r3} │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 2cf24 <__cxa_atexit@plt+0x1fbe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - ldr r3, [pc, #20] @ 2cf18 <__cxa_atexit@plt+0x1fbd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq r1, r1, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r1, r1, #236, 24 @ 0xec00 │ │ │ │ - bicseq r1, r1, #0, 26 │ │ │ │ - bicseq r1, r1, #248, 26 @ 0x3e00 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a441e0 │ │ │ │ - bicseq r1, r1, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0x03a447a4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + bicseq r0, r1, #92, 16 @ 0x5c0000 │ │ │ │ + bicseq r0, r1, #84, 16 @ 0x540000 │ │ │ │ + @ instruction: 0x03a4b1b4 │ │ │ │ + andeq r0, r0, pc, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2cfa8 <__cxa_atexit@plt+0x1fc68> │ │ │ │ - ldr r3, [pc, #84] @ 2cfc0 <__cxa_atexit@plt+0x1fc80> │ │ │ │ + bcc 2d3f0 <__cxa_atexit@plt+0x200b0> │ │ │ │ + ldr r3, [pc, #84] @ 2d3fc <__cxa_atexit@plt+0x200bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #80] @ 2cfc4 <__cxa_atexit@plt+0x1fc84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 2cfc8 <__cxa_atexit@plt+0x1fc88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #68] @ 2cfcc <__cxa_atexit@plt+0x1fc8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - stmib r5, {r0, r2, lr} │ │ │ │ - b 161535c <__cxa_atexit@plt+0x160801c> │ │ │ │ - ldr r3, [pc, #32] @ 2cfd0 <__cxa_atexit@plt+0x1fc90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a44070 │ │ │ │ - bicseq r1, r1, #16, 26 @ 0x400 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2d034 <__cxa_atexit@plt+0x1fcf4> │ │ │ │ - ldr r2, [pc, #72] @ 2d040 <__cxa_atexit@plt+0x1fd00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #64] @ 2d044 <__cxa_atexit@plt+0x1fd04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #52] @ 2d048 <__cxa_atexit@plt+0x1fd08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r1, r1, #208, 24 @ 0xd000 │ │ │ │ - bicseq r1, r1, #200, 24 @ 0xc800 │ │ │ │ - bicseq r1, r1, #176, 24 @ 0xb000 │ │ │ │ - @ instruction: 0x03a4469c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2d094 <__cxa_atexit@plt+0x1fd54> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #128] @ 2d0f8 <__cxa_atexit@plt+0x1fdb8> │ │ │ │ + ldr r2, [pc, #80] @ 2d400 <__cxa_atexit@plt+0x200c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #112] @ 2d0fc <__cxa_atexit@plt+0x1fdbc> │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + ldr r3, [pc, #56] @ 2d404 <__cxa_atexit@plt+0x200c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401210 <__cxa_atexit@plt+0x3f3ed0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d0d8 <__cxa_atexit@plt+0x1fd98> │ │ │ │ - ldr r7, [pc, #84] @ 2d100 <__cxa_atexit@plt+0x1fdc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #76] @ 2d104 <__cxa_atexit@plt+0x1fdc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 2d108 <__cxa_atexit@plt+0x1fdc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 2d0f4 <__cxa_atexit@plt+0x1fdb4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - bicseq r1, r1, #192, 24 @ 0xc000 │ │ │ │ - bicseq r1, r1, #252, 20 @ 0xfc000 │ │ │ │ - bicseq r1, r1, #16, 22 @ 0x4000 │ │ │ │ - bicseq r1, r1, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2d158 <__cxa_atexit@plt+0x1fe18> │ │ │ │ - ldr r7, [pc, #64] @ 2d170 <__cxa_atexit@plt+0x1fe30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #56] @ 2d174 <__cxa_atexit@plt+0x1fe34> │ │ │ │ + ldr r2, [pc, #52] @ 2d408 <__cxa_atexit@plt+0x200c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 2d178 <__cxa_atexit@plt+0x1fe38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2d17c <__cxa_atexit@plt+0x1fe3c> │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + stmdb r8, {r0, r2} │ │ │ │ + sub r3, r6, #22 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + bicseq r0, r1, #192, 14 @ 0x3000000 │ │ │ │ + bicseq r0, r1, #196, 14 @ 0x3100000 │ │ │ │ + @ instruction: 0x03a4b128 │ │ │ │ + andeq r2, r0, pc, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2d430 <__cxa_atexit@plt+0x200f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - bicseq r1, r1, #120, 20 @ 0x78000 │ │ │ │ - bicseq r1, r1, #140, 20 @ 0x8c000 │ │ │ │ - bicseq r1, r1, #132, 22 @ 0x21000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x03a44aec │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d1dc <__cxa_atexit@plt+0x1fe9c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2d1d4 <__cxa_atexit@plt+0x1fe94> │ │ │ │ - ldr r7, [pc, #48] @ 2d1e4 <__cxa_atexit@plt+0x1fea4> │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4b100 │ │ │ │ + andeq sl, r0, pc, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2d458 <__cxa_atexit@plt+0x20118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r9, [r5, #60] @ 0x3c │ │ │ │ + str r3, [r5] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4b0d8 │ │ │ │ + andeq lr, r0, pc, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 2d484 <__cxa_atexit@plt+0x20144> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #40] @ 2d1e8 <__cxa_atexit@plt+0x1fea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #28] @ 2d1ec <__cxa_atexit@plt+0x1feac> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #12] @ 2d488 <__cxa_atexit@plt+0x20148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r1, r1, #212, 18 @ 0x350000 │ │ │ │ - bicseq r1, r1, #156, 20 @ 0x9c000 │ │ │ │ - @ instruction: 0x03a44a6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + b 3fc688 <__cxa_atexit@plt+0x3ef348> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r0, r1, #148, 16 @ 0x940000 │ │ │ │ + @ instruction: 0x03a4b0a8 │ │ │ │ + andeq lr, r0, pc, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [pc, #172] @ 2d2b4 <__cxa_atexit@plt+0x1ff74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2d5e0 <__cxa_atexit@plt+0x202a0> │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + ldr r8, [pc, #352] @ 2d614 <__cxa_atexit@plt+0x202d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2d290 <__cxa_atexit@plt+0x1ff50> │ │ │ │ - ldr lr, [pc, #140] @ 2d2b8 <__cxa_atexit@plt+0x1ff78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #136] @ 2d2bc <__cxa_atexit@plt+0x1ff7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [pc, #128] @ 2d2c0 <__cxa_atexit@plt+0x1ff80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #124] @ 2d2c4 <__cxa_atexit@plt+0x1ff84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #116] @ 2d2c8 <__cxa_atexit@plt+0x1ff88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - add r7, lr, #3 │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - str r5, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r8, [r2, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - mov r5, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r5, [pc, #52] @ 2d2cc <__cxa_atexit@plt+0x1ff8c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #48] @ 2d2d0 <__cxa_atexit@plt+0x1ff90> │ │ │ │ + ldr r4, [pc, #348] @ 2d618 <__cxa_atexit@plt+0x202d8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r0, r3, #47 @ 0x2f │ │ │ │ + sub r9, r3, #14 │ │ │ │ + str r9, [r6, #68] @ 0x44 │ │ │ │ + sub r9, r3, #38 @ 0x26 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + sub ip, r3, #55 @ 0x37 │ │ │ │ + stmib r6, {r8, lr} │ │ │ │ + str r4, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r4, [pc, #288] @ 2d61c <__cxa_atexit@plt+0x202dc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + ldr r4, [pc, #276] @ 2d620 <__cxa_atexit@plt+0x202e0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + sub r2, r3, #63 @ 0x3f │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r1, sl, fp} │ │ │ │ + ldr r1, [pc, #252] @ 2d624 <__cxa_atexit@plt+0x202e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #240] @ 2d628 <__cxa_atexit@plt+0x202e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r1, [r5, #60] @ 0x3c │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + str ip, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #208] @ 2d62c <__cxa_atexit@plt+0x202ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a44a3c │ │ │ │ - @ instruction: 0x03a44a00 │ │ │ │ - bicseq r1, r1, #68, 20 @ 0x44000 │ │ │ │ - bicseq r1, r1, #60, 20 @ 0x3c000 │ │ │ │ - bicseq r1, r1, #44, 20 @ 0x2c000 │ │ │ │ - bicseq r1, r1, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a449a4 │ │ │ │ - @ instruction: 0x03a44978 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2d35c <__cxa_atexit@plt+0x2001c> │ │ │ │ - ldr lr, [pc, #116] @ 2d374 <__cxa_atexit@plt+0x20034> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 2d378 <__cxa_atexit@plt+0x20038> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r8, [pc, #104] @ 2d37c <__cxa_atexit@plt+0x2003c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #100] @ 2d380 <__cxa_atexit@plt+0x20040> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #92] @ 2d384 <__cxa_atexit@plt+0x20044> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r0, lr, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #36] @ 2d388 <__cxa_atexit@plt+0x20048> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a4492c │ │ │ │ - bicseq r1, r1, #112, 18 @ 0x1c0000 │ │ │ │ - bicseq r1, r1, #104, 18 @ 0x1a0000 │ │ │ │ - bicseq r1, r1, #88, 18 @ 0x160000 │ │ │ │ - bicseq r1, r1, #208, 16 @ 0xd00000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a44900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2d3e4 <__cxa_atexit@plt+0x200a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2d3dc <__cxa_atexit@plt+0x2009c> │ │ │ │ - ldr r3, [pc, #44] @ 2d3ec <__cxa_atexit@plt+0x200ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 2d3f0 <__cxa_atexit@plt+0x200b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 15fe9e0 <__cxa_atexit@plt+0x15f16a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r1, #212, 14 @ 0x3500000 │ │ │ │ - bicseq r1, r1, #128, 18 @ 0x200000 │ │ │ │ - @ instruction: 0x03a448a4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2d448 <__cxa_atexit@plt+0x20108> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2d440 <__cxa_atexit@plt+0x20100> │ │ │ │ - ldr r8, [pc, #40] @ 2d450 <__cxa_atexit@plt+0x20110> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2d454 <__cxa_atexit@plt+0x20114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15c7c7c <__cxa_atexit@plt+0x15ba93c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a44878 │ │ │ │ - bicseq r1, r1, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 2d474 <__cxa_atexit@plt+0x20134> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 18c5d4 <__cxa_atexit@plt+0x17f294> │ │ │ │ - @ instruction: 0x03a44870 │ │ │ │ - @ instruction: 0x03a448bc │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2d49c <__cxa_atexit@plt+0x2015c> │ │ │ │ + ldr r7, [pc, #200] @ 2d630 <__cxa_atexit@plt+0x202f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + sub r8, r3, #7 │ │ │ │ + add r3, r6, #120 @ 0x78 │ │ │ │ + ldr r7, [sp] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d5f0 <__cxa_atexit@plt+0x202b0> │ │ │ │ + ldr r7, [pc, #176] @ 2d638 <__cxa_atexit@plt+0x202f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a448b0 │ │ │ │ - @ instruction: 0x03a448b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d4e4 <__cxa_atexit@plt+0x201a4> │ │ │ │ - ldr r2, [pc, #44] @ 2d4ec <__cxa_atexit@plt+0x201ac> │ │ │ │ + ldr r4, [pc, #172] @ 2d63c <__cxa_atexit@plt+0x202fc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #168] @ 2d640 <__cxa_atexit@plt+0x20300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #40] @ 2d4f0 <__cxa_atexit@plt+0x201b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #36] @ 2d4f4 <__cxa_atexit@plt+0x201b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3b3c4 <__cxa_atexit@plt+0x2e084> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a44834 │ │ │ │ - @ instruction: 0x03a447e8 │ │ │ │ - bicseq r1, r1, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d52c <__cxa_atexit@plt+0x201ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2d534 <__cxa_atexit@plt+0x201f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r1, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d56c <__cxa_atexit@plt+0x2022c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2d574 <__cxa_atexit@plt+0x20234> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r1, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 4010c8 <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2d5e8 <__cxa_atexit@plt+0x202a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2d5f4 <__cxa_atexit@plt+0x202b4> │ │ │ │ - ldr r1, [pc, #76] @ 2d604 <__cxa_atexit@plt+0x202c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 2d608 <__cxa_atexit@plt+0x202c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 2d60c <__cxa_atexit@plt+0x202cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + ldr r1, [pc, #164] @ 2d644 <__cxa_atexit@plt+0x20304> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #72]! @ 0x48 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r2, r6, r7} │ │ │ │ + sub r7, r3, #10 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r1, #224, 10 @ 0x38000000 │ │ │ │ - bicseq r1, r1, #228, 10 @ 0x39000000 │ │ │ │ - bicseq r1, r1, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d63c <__cxa_atexit@plt+0x202fc> │ │ │ │ - ldr r3, [pc, #20] @ 2d644 <__cxa_atexit@plt+0x20304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3fc6a0 <__cxa_atexit@plt+0x3ef360> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #60] @ 2d634 <__cxa_atexit@plt+0x202f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 2d688 <__cxa_atexit@plt+0x20348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d680 <__cxa_atexit@plt+0x20340> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #24] @ 2d68c <__cxa_atexit@plt+0x2034c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #12] @ 2d6b4 <__cxa_atexit@plt+0x20374> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffba54 │ │ │ │ + @ instruction: 0xffffbb84 │ │ │ │ + @ instruction: 0xffffbc7c │ │ │ │ + @ instruction: 0xffffc95c │ │ │ │ + @ instruction: 0xffffd098 │ │ │ │ + @ instruction: 0xffffd4a0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + bicseq r0, r1, #152, 14 @ 0x2600000 │ │ │ │ + @ instruction: 0x03a4ac84 │ │ │ │ + @ instruction: 0xffff84e0 │ │ │ │ + @ instruction: 0xffff85b4 │ │ │ │ + @ instruction: 0xffff8560 │ │ │ │ + @ instruction: 0xffff8510 │ │ │ │ + @ instruction: 0x03a4aeec │ │ │ │ + andeq r1, r0, pc, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2d708 <__cxa_atexit@plt+0x203c8> │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2d73c <__cxa_atexit@plt+0x203fc> │ │ │ │ - ldr r3, [pc, #96] @ 2d748 <__cxa_atexit@plt+0x20408> │ │ │ │ + bcc 2d6e0 <__cxa_atexit@plt+0x203a0> │ │ │ │ + ldr r3, [pc, #144] @ 2d700 <__cxa_atexit@plt+0x203c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 2d74c <__cxa_atexit@plt+0x2040c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #136] @ 2d704 <__cxa_atexit@plt+0x203c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr ip, [r3, #12] │ │ │ │ + ldr r0, [r3, #20] │ │ │ │ + ldr lr, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + sub r2, r3, #16 │ │ │ │ + ldr sl, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r9, #4] │ │ │ │ + ldr r1, [pc, #88] @ 2d708 <__cxa_atexit@plt+0x203c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2d73c <__cxa_atexit@plt+0x203fc> │ │ │ │ - ldr r7, [pc, #56] @ 2d750 <__cxa_atexit@plt+0x20410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 2d754 <__cxa_atexit@plt+0x20414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - str r3, [r9, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + sub r8, r6, #9 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2d6ec <__cxa_atexit@plt+0x203ac> │ │ │ │ + ldr r3, [pc, #64] @ 2d710 <__cxa_atexit@plt+0x203d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc5f0 <__cxa_atexit@plt+0x3ef2b0> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - bicseq r1, r1, #176, 8 @ 0xb0000000 │ │ │ │ - bicseq r1, r1, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2d7b8 <__cxa_atexit@plt+0x20478> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2d7f0 <__cxa_atexit@plt+0x204b0> │ │ │ │ - ldr lr, [pc, #136] @ 2d810 <__cxa_atexit@plt+0x204d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 2d814 <__cxa_atexit@plt+0x204d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 2d818 <__cxa_atexit@plt+0x204d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 2d7e4 <__cxa_atexit@plt+0x204a4> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2d7f8 <__cxa_atexit@plt+0x204b8> │ │ │ │ - ldr r7, [pc, #60] @ 2d808 <__cxa_atexit@plt+0x204c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 2d80c <__cxa_atexit@plt+0x204cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #24] @ 2d70c <__cxa_atexit@plt+0x203cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 2d7fc <__cxa_atexit@plt+0x204bc> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r1, r1, #252, 6 @ 0xf0000003 │ │ │ │ - bicseq r1, r1, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - bicseq r1, r1, #56, 8 @ 0x38000000 │ │ │ │ - bicseq r1, r1, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0xffffd3d8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffd99c │ │ │ │ + @ instruction: 0x03a4ab70 │ │ │ │ + @ instruction: 0xffff8010 │ │ │ │ + @ instruction: 0x03a4ae20 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d870 <__cxa_atexit@plt+0x20530> │ │ │ │ - ldr r2, [pc, #60] @ 2d880 <__cxa_atexit@plt+0x20540> │ │ │ │ + bcc 2d790 <__cxa_atexit@plt+0x20450> │ │ │ │ + ldr lr, [pc, #96] @ 2d79c <__cxa_atexit@plt+0x2045c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #92] @ 2d7a0 <__cxa_atexit@plt+0x20460> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 2d884 <__cxa_atexit@plt+0x20544> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff048 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x03a4ac14 │ │ │ │ + andeq r0, r0, r7, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2d7ec <__cxa_atexit@plt+0x204ac> │ │ │ │ + ldr r7, [pc, #44] @ 2d7f8 <__cxa_atexit@plt+0x204b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #40] @ 2d7fc <__cxa_atexit@plt+0x204bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc5e8 <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff250 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a4ab3c │ │ │ │ + andeq r0, r0, r7, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d8dc <__cxa_atexit@plt+0x2059c> │ │ │ │ - ldr r2, [pc, #60] @ 2d8ec <__cxa_atexit@plt+0x205ac> │ │ │ │ + bcc 2d848 <__cxa_atexit@plt+0x20508> │ │ │ │ + ldr r2, [pc, #44] @ 2d854 <__cxa_atexit@plt+0x20514> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 2d8f0 <__cxa_atexit@plt+0x205b0> │ │ │ │ + ldr r1, [pc, #40] @ 2d858 <__cxa_atexit@plt+0x20518> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ + str r2, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc628 <__cxa_atexit@plt+0x3ef2e8> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x03a44458 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff248 │ │ │ │ + @ instruction: 0x03a4aae0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [pc, #4] @ 2d87c <__cxa_atexit@plt+0x2053c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6a8 <__cxa_atexit@plt+0x3ef368> │ │ │ │ + bicseq r0, r1, #156, 8 @ 0x9c000000 │ │ │ │ + @ instruction: 0xffff8720 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2d944 <__cxa_atexit@plt+0x20604> │ │ │ │ - ldr r3, [pc, #60] @ 2d95c <__cxa_atexit@plt+0x2061c> │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2d8d0 <__cxa_atexit@plt+0x20590> │ │ │ │ + ldr r3, [pc, #60] @ 2d8e8 <__cxa_atexit@plt+0x205a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 2d960 <__cxa_atexit@plt+0x20620> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2d964 <__cxa_atexit@plt+0x20624> │ │ │ │ + ldr r7, [pc, #56] @ 2d8ec <__cxa_atexit@plt+0x205ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + ldr r7, [pc, #24] @ 2d8f0 <__cxa_atexit@plt+0x205b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x03a44420 │ │ │ │ - @ instruction: 0x03a44428 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2d9c8 <__cxa_atexit@plt+0x20688> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2d9c0 <__cxa_atexit@plt+0x20680> │ │ │ │ - ldr r3, [pc, #52] @ 2d9d0 <__cxa_atexit@plt+0x20690> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a4a7d8 │ │ │ │ + @ instruction: 0x03a4ad0c │ │ │ │ + @ instruction: 0x03a4acd8 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 2d934 <__cxa_atexit@plt+0x205f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 2d938 <__cxa_atexit@plt+0x205f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #36] @ 2d93c <__cxa_atexit@plt+0x205fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 2d9d4 <__cxa_atexit@plt+0x20694> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 2d9d8 <__cxa_atexit@plt+0x20698> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a443d0 │ │ │ │ - bicseq r1, r1, #232, 2 @ 0x3a │ │ │ │ - @ instruction: 0x03a443a4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc5e0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a4a68c │ │ │ │ + @ instruction: 0x03a4aa1c │ │ │ │ + @ instruction: 0x03a4ac78 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ bcc 2da54 <__cxa_atexit@plt+0x20714> │ │ │ │ - ldr r8, [pc, #92] @ 2da60 <__cxa_atexit@plt+0x20720> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 2da64 <__cxa_atexit@plt+0x20724> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 2da68 <__cxa_atexit@plt+0x20728> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 2da6c <__cxa_atexit@plt+0x2072c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 2da70 <__cxa_atexit@plt+0x20730> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a44368 │ │ │ │ - @ instruction: 0x03a44344 │ │ │ │ - bicseq r1, r1, #228, 2 @ 0x39 │ │ │ │ - bicseq r1, r1, #136, 2 @ 0x22 │ │ │ │ - bicseq r1, r1, #60, 4 @ 0xc0000003 │ │ │ │ - @ instruction: 0x03a4433c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 2da98 <__cxa_atexit@plt+0x20758> │ │ │ │ + ldr r7, [pc, #268] @ 2da74 <__cxa_atexit@plt+0x20734> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a44330 │ │ │ │ - @ instruction: 0x03a44344 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 2dafc <__cxa_atexit@plt+0x207bc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2daf4 <__cxa_atexit@plt+0x207b4> │ │ │ │ - ldr r7, [pc, #52] @ 2db04 <__cxa_atexit@plt+0x207c4> │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + sub r8, r6, #38 @ 0x26 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r7, [pc, #216] @ 2da78 <__cxa_atexit@plt+0x20738> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 2db08 <__cxa_atexit@plt+0x207c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 2db0c <__cxa_atexit@plt+0x207cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r1, r1, #188 @ 0xbc │ │ │ │ - bicseq r1, r1, #128, 2 │ │ │ │ - @ instruction: 0x03a442bc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2db9c <__cxa_atexit@plt+0x2085c> │ │ │ │ - ldr lr, [pc, #112] @ 2dba8 <__cxa_atexit@plt+0x20868> │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r2, #24] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + add lr, r2, #32 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #184] @ 2da7c <__cxa_atexit@plt+0x2073c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #48] @ 0x30 │ │ │ │ + str r8, [r2, #52] @ 0x34 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r3, [pc, #168] @ 2da80 <__cxa_atexit@plt+0x20740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + add lr, r2, #64 @ 0x40 │ │ │ │ + stm lr, {r0, r2, r7, ip} │ │ │ │ + str r9, [r2, #80] @ 0x50 │ │ │ │ + sub r7, r6, #29 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2da60 <__cxa_atexit@plt+0x20720> │ │ │ │ + ldr lr, [pc, #124] @ 2da84 <__cxa_atexit@plt+0x20744> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #108] @ 2dbac <__cxa_atexit@plt+0x2086c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - ldr r0, [pc, #100] @ 2dbb0 <__cxa_atexit@plt+0x20870> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #92] @ 2dbb4 <__cxa_atexit@plt+0x20874> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 2dbb8 <__cxa_atexit@plt+0x20878> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #76] @ 2dbbc <__cxa_atexit@plt+0x2087c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r1, lr, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + ldr sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r6, #-16] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r5, #28] │ │ │ │ + ldr r1, [r6, #-4] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + ldr r0, [r6, #-12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r2, r5, #12 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + b 16202ac <__cxa_atexit@plt+0x1612f6c> │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a44294 │ │ │ │ - bicseq r1, r1, #48, 2 │ │ │ │ - bicseq r1, r1, #40, 2 │ │ │ │ - bicseq r1, r1, #160 @ 0xa0 │ │ │ │ - bicseq r1, r1, #20, 2 │ │ │ │ - bicseq r1, r1, #12, 2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr r9, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff86ac │ │ │ │ + @ instruction: 0xffff94e4 │ │ │ │ + @ instruction: 0xfffff460 │ │ │ │ + @ instruction: 0xffff8960 │ │ │ │ + @ instruction: 0xfffff494 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2dc2c <__cxa_atexit@plt+0x208ec> │ │ │ │ - ldr r7, [pc, #92] @ 2dc40 <__cxa_atexit@plt+0x20900> │ │ │ │ + bhi 2daf4 <__cxa_atexit@plt+0x207b4> │ │ │ │ + ldr r7, [pc, #92] @ 2db08 <__cxa_atexit@plt+0x207c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2dc18 <__cxa_atexit@plt+0x208d8> │ │ │ │ - ldr r2, [pc, #68] @ 2dc44 <__cxa_atexit@plt+0x20904> │ │ │ │ + beq 2dae0 <__cxa_atexit@plt+0x207a0> │ │ │ │ + ldr r2, [pc, #68] @ 2db0c <__cxa_atexit@plt+0x207cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2dc24 <__cxa_atexit@plt+0x208e4> │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ + beq 2daec <__cxa_atexit@plt+0x207ac> │ │ │ │ + b 2db5c <__cxa_atexit@plt+0x2081c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2dc48 <__cxa_atexit@plt+0x20908> │ │ │ │ + ldr r7, [pc, #20] @ 2db10 <__cxa_atexit@plt+0x207d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x03a441ec │ │ │ │ - @ instruction: 0x03a441cc │ │ │ │ + @ instruction: 0x03a4aaf8 │ │ │ │ + @ instruction: 0x03a4aad8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 2dc84 <__cxa_atexit@plt+0x20944> │ │ │ │ + ldr r2, [pc, #32] @ 2db4c <__cxa_atexit@plt+0x2080c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2dc7c <__cxa_atexit@plt+0x2093c> │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ + beq 2db44 <__cxa_atexit@plt+0x20804> │ │ │ │ + b 2db5c <__cxa_atexit@plt+0x2081c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a44190 │ │ │ │ + @ instruction: 0x03a4aa9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2dd10 <__cxa_atexit@plt+0x209d0> │ │ │ │ - ldr r3, [pc, #196] @ 2dd6c <__cxa_atexit@plt+0x20a2c> │ │ │ │ + bne 2dbd8 <__cxa_atexit@plt+0x20898> │ │ │ │ + ldr r3, [pc, #196] @ 2dc34 <__cxa_atexit@plt+0x208f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2dd4c <__cxa_atexit@plt+0x20a0c> │ │ │ │ + beq 2dc14 <__cxa_atexit@plt+0x208d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2dd58 <__cxa_atexit@plt+0x20a18> │ │ │ │ - ldr r8, [pc, #160] @ 2dd74 <__cxa_atexit@plt+0x20a34> │ │ │ │ + bcc 2dc20 <__cxa_atexit@plt+0x208e0> │ │ │ │ + ldr r8, [pc, #160] @ 2dc3c <__cxa_atexit@plt+0x208fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r1, [pc, #152] @ 2dd78 <__cxa_atexit@plt+0x20a38> │ │ │ │ + ldr r1, [pc, #152] @ 2dc40 <__cxa_atexit@plt+0x20900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #88] @ 2dd70 <__cxa_atexit@plt+0x20a30> │ │ │ │ + ldr lr, [pc, #88] @ 2dc38 <__cxa_atexit@plt+0x208f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r1, r1, #128 @ 0x80 │ │ │ │ - bicseq r1, r1, #120 @ 0x78 │ │ │ │ + bicseq r0, r1, #240 @ 0xf0 │ │ │ │ + bicseq r0, r1, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ddd8 <__cxa_atexit@plt+0x20a98> │ │ │ │ - ldr r8, [pc, #68] @ 2dde4 <__cxa_atexit@plt+0x20aa4> │ │ │ │ + bcc 2dca0 <__cxa_atexit@plt+0x20960> │ │ │ │ + ldr r8, [pc, #68] @ 2dcac <__cxa_atexit@plt+0x2096c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 2dde8 <__cxa_atexit@plt+0x20aa8> │ │ │ │ + ldr r1, [pc, #60] @ 2dcb0 <__cxa_atexit@plt+0x20970> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r0, r1, #180, 30 @ 0x2d0 │ │ │ │ - bicseq r0, r1, #172, 30 @ 0x2b0 │ │ │ │ - @ instruction: 0x03a4402c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r1, #36 @ 0x24 │ │ │ │ + bicseq r0, r1, #28 │ │ │ │ + @ instruction: 0x03a4a938 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 2de74 <__cxa_atexit@plt+0x20b34> │ │ │ │ + beq 2dd3c <__cxa_atexit@plt+0x209fc> │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ cmp r7, #3 │ │ │ │ - bne 2deb0 <__cxa_atexit@plt+0x20b70> │ │ │ │ - ldr r3, [pc, #492] @ 2e00c <__cxa_atexit@plt+0x20ccc> │ │ │ │ + bne 2dd78 <__cxa_atexit@plt+0x20a38> │ │ │ │ + ldr r3, [pc, #492] @ 2ded4 <__cxa_atexit@plt+0x20b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2dfc4 <__cxa_atexit@plt+0x20c84> │ │ │ │ - ldr r2, [pc, #464] @ 2e010 <__cxa_atexit@plt+0x20cd0> │ │ │ │ + bhi 2de8c <__cxa_atexit@plt+0x20b4c> │ │ │ │ + ldr r2, [pc, #464] @ 2ded8 <__cxa_atexit@plt+0x20b98> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2df0c <__cxa_atexit@plt+0x20bcc> │ │ │ │ - ldr r2, [pc, #440] @ 2e014 <__cxa_atexit@plt+0x20cd4> │ │ │ │ + beq 2ddd4 <__cxa_atexit@plt+0x20a94> │ │ │ │ + ldr r2, [pc, #440] @ 2dedc <__cxa_atexit@plt+0x20b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2df54 <__cxa_atexit@plt+0x20c14> │ │ │ │ + beq 2de1c <__cxa_atexit@plt+0x20adc> │ │ │ │ mov r5, r3 │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ + b 2db5c <__cxa_atexit@plt+0x2081c> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp sl, r3 │ │ │ │ - bne 2df1c <__cxa_atexit@plt+0x20bdc> │ │ │ │ - ldr r3, [pc, #376] @ 2e004 <__cxa_atexit@plt+0x20cc4> │ │ │ │ + bne 2dde4 <__cxa_atexit@plt+0x20aa4> │ │ │ │ + ldr r3, [pc, #376] @ 2decc <__cxa_atexit@plt+0x20b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2df60 <__cxa_atexit@plt+0x20c20> │ │ │ │ + beq 2de28 <__cxa_atexit@plt+0x20ae8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r8, r7 │ │ │ │ - bne 2df6c <__cxa_atexit@plt+0x20c2c> │ │ │ │ + bne 2de34 <__cxa_atexit@plt+0x20af4> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #316] @ 2dff4 <__cxa_atexit@plt+0x20cb4> │ │ │ │ + ldr r3, [pc, #316] @ 2debc <__cxa_atexit@plt+0x20b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2dfc4 <__cxa_atexit@plt+0x20c84> │ │ │ │ - ldr r2, [pc, #288] @ 2dff8 <__cxa_atexit@plt+0x20cb8> │ │ │ │ + bhi 2de8c <__cxa_atexit@plt+0x20b4c> │ │ │ │ + ldr r2, [pc, #288] @ 2dec0 <__cxa_atexit@plt+0x20b80> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 2df0c <__cxa_atexit@plt+0x20bcc> │ │ │ │ - ldr r2, [pc, #264] @ 2dffc <__cxa_atexit@plt+0x20cbc> │ │ │ │ + beq 2ddd4 <__cxa_atexit@plt+0x20a94> │ │ │ │ + ldr r2, [pc, #264] @ 2dec4 <__cxa_atexit@plt+0x20b84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2df54 <__cxa_atexit@plt+0x20c14> │ │ │ │ + beq 2de1c <__cxa_atexit@plt+0x20adc> │ │ │ │ mov r5, r3 │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ + b 2db5c <__cxa_atexit@plt+0x2081c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #220] @ 2e000 <__cxa_atexit@plt+0x20cc0> │ │ │ │ + ldr r3, [pc, #220] @ 2dec8 <__cxa_atexit@plt+0x20b88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 2df60 <__cxa_atexit@plt+0x20c20> │ │ │ │ + beq 2de28 <__cxa_atexit@plt+0x20ae8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcs 2df88 <__cxa_atexit@plt+0x20c48> │ │ │ │ + bcs 2de50 <__cxa_atexit@plt+0x20b10> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2dfd4 <__cxa_atexit@plt+0x20c94> │ │ │ │ + bcc 2de9c <__cxa_atexit@plt+0x20b5c> │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #124] @ 2e01c <__cxa_atexit@plt+0x20cdc> │ │ │ │ + ldr r0, [pc, #124] @ 2dee4 <__cxa_atexit@plt+0x20ba4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #76] @ 2e018 <__cxa_atexit@plt+0x20cd8> │ │ │ │ + ldr r7, [pc, #76] @ 2dee0 <__cxa_atexit@plt+0x20ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2e008 <__cxa_atexit@plt+0x20cc8> │ │ │ │ + ldr r7, [pc, #44] @ 2ded0 <__cxa_atexit@plt+0x20b90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0x03a43e54 │ │ │ │ - bicseq r0, r1, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0x03a43dec │ │ │ │ + @ instruction: 0x03a4a760 │ │ │ │ + bicseq pc, r0, #36, 28 @ 0x240 │ │ │ │ + @ instruction: 0x03a4a32c │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 2e044 <__cxa_atexit@plt+0x20d04> │ │ │ │ + bne 2df0c <__cxa_atexit@plt+0x20bcc> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 401220 <__cxa_atexit@plt+0x3f3ee0> │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 2e074 <__cxa_atexit@plt+0x20d34> │ │ │ │ + bne 2df3c <__cxa_atexit@plt+0x20bfc> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 2e0d0 <__cxa_atexit@plt+0x20d90> │ │ │ │ + bcc 2df98 <__cxa_atexit@plt+0x20c58> │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ 2e0f4 <__cxa_atexit@plt+0x20db4> │ │ │ │ + ldr lr, [pc, #88] @ 2dfbc <__cxa_atexit@plt+0x20c7c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #24] @ 2e0f0 <__cxa_atexit@plt+0x20db0> │ │ │ │ + ldr r6, [pc, #24] @ 2dfb8 <__cxa_atexit@plt+0x20c78> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, r1, #184, 24 @ 0xb800 │ │ │ │ + bicseq pc, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 2e154 <__cxa_atexit@plt+0x20e14> │ │ │ │ + bcc 2e01c <__cxa_atexit@plt+0x20cdc> │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #76] @ 2e170 <__cxa_atexit@plt+0x20e30> │ │ │ │ + ldr lr, [pc, #76] @ 2e038 <__cxa_atexit@plt+0x20cf8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 2e174 <__cxa_atexit@plt+0x20e34> │ │ │ │ + ldr r3, [pc, #24] @ 2e03c <__cxa_atexit@plt+0x20cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - bicseq r0, r1, #48, 24 @ 0x3000 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq pc, r0, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e1c8 <__cxa_atexit@plt+0x20e88> │ │ │ │ + bcc 2e090 <__cxa_atexit@plt+0x20d50> │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 2e1d4 <__cxa_atexit@plt+0x20e94> │ │ │ │ + ldr r0, [pc, #36] @ 2e09c <__cxa_atexit@plt+0x20d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r0, r1, #164, 22 @ 0x29000 │ │ │ │ - @ instruction: 0x03a43c28 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq pc, r0, #20, 24 @ 0x1400 │ │ │ │ + @ instruction: 0x03a4a168 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 2e1fc <__cxa_atexit@plt+0x20ebc> │ │ │ │ + bne 2e0c4 <__cxa_atexit@plt+0x20d84> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 401228 <__cxa_atexit@plt+0x3f3ee8> │ │ │ │ - @ instruction: 0x03a43c00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a4a558 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e290 <__cxa_atexit@plt+0x20f50> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2e2a0 <__cxa_atexit@plt+0x20f60> │ │ │ │ - ldr r7, [pc, #116] @ 2e2bc <__cxa_atexit@plt+0x20f7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2e278 <__cxa_atexit@plt+0x20f38> │ │ │ │ - ldr r7, [pc, #96] @ 2e2c0 <__cxa_atexit@plt+0x20f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r3] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 2e284 <__cxa_atexit@plt+0x20f44> │ │ │ │ - mov r7, sl │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 2e2c8 <__cxa_atexit@plt+0x20f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2e2c4 <__cxa_atexit@plt+0x20f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - @ instruction: 0x03a43b78 │ │ │ │ - @ instruction: 0x03a43b98 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e350 <__cxa_atexit@plt+0x21010> │ │ │ │ - ldr r9, [pc, #128] @ 2e370 <__cxa_atexit@plt+0x21030> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #124] @ 2e374 <__cxa_atexit@plt+0x21034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov r3, r2 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, sl} │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - cmp lr, #10 │ │ │ │ - ble 2e344 <__cxa_atexit@plt+0x21004> │ │ │ │ - ldr r3, [pc, #72] @ 2e378 <__cxa_atexit@plt+0x21038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2e37c <__cxa_atexit@plt+0x2103c> │ │ │ │ + ldr r7, [pc, #12] @ 2e100 <__cxa_atexit@plt+0x20dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - muleq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8, asr #11 │ │ │ │ - @ instruction: 0x03a43af8 │ │ │ │ - @ instruction: 0x03a43abc │ │ │ │ + @ instruction: 0x03a4a54c │ │ │ │ + @ instruction: 0x03a4a58c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2e3cc <__cxa_atexit@plt+0x2108c> │ │ │ │ + bhi 2e14c <__cxa_atexit@plt+0x20e0c> │ │ │ │ + ldr r2, [pc, #48] @ 2e154 <__cxa_atexit@plt+0x20e14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #44] @ 2e158 <__cxa_atexit@plt+0x20e18> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #44] @ 2e3d4 <__cxa_atexit@plt+0x21094> │ │ │ │ + ldr r1, [pc, #36] @ 2e15c <__cxa_atexit@plt+0x20e1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #32] @ 2e3d8 <__cxa_atexit@plt+0x21098> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, #0 │ │ │ │ - b 401230 <__cxa_atexit@plt+0x3f3ef0> │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r1, #240, 14 @ 0x3c00000 │ │ │ │ - bicseq r0, r1, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a49dec │ │ │ │ + bicseq pc, r0, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0x03a4a524 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1659ab8 <__cxa_atexit@plt+0x164c778> │ │ │ │ + @ instruction: 0x03a49da8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e414 <__cxa_atexit@plt+0x210d4> │ │ │ │ - ldr r8, [pc, #36] @ 2e41c <__cxa_atexit@plt+0x210dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 2e420 <__cxa_atexit@plt+0x210e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmnpeq lr, #96, 4 @ p-variant is OBSOLETE │ │ │ │ - bicseq r0, r1, #148, 14 @ 0x2500000 │ │ │ │ - @ instruction: 0x03a43a0c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e46c <__cxa_atexit@plt+0x2112c> │ │ │ │ - ldr r3, [pc, #48] @ 2e47c <__cxa_atexit@plt+0x2113c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r3, [pc, #28] @ 2e480 <__cxa_atexit@plt+0x21140> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - bicseq r0, r1, #252, 16 @ 0xfc0000 │ │ │ │ - @ instruction: 0x03a439ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [pc, #4] @ 2e194 <__cxa_atexit@plt+0x20e54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + @ instruction: 0x03a49d98 │ │ │ │ + @ instruction: 0x03a49d88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e4e8 <__cxa_atexit@plt+0x211a8> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2e274 <__cxa_atexit@plt+0x20f34> │ │ │ │ + ldr r6, [pc, #212] @ 2e294 <__cxa_atexit@plt+0x20f54> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [r3, #-12]! │ │ │ │ + ldr r6, [pc, #196] @ 2e298 <__cxa_atexit@plt+0x20f58> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 2e23c <__cxa_atexit@plt+0x20efc> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 2e24c <__cxa_atexit@plt+0x20f0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e4f4 <__cxa_atexit@plt+0x211b4> │ │ │ │ - ldr r2, [pc, #76] @ 2e504 <__cxa_atexit@plt+0x211c4> │ │ │ │ + bcc 2e284 <__cxa_atexit@plt+0x20f44> │ │ │ │ + ldr r3, [pc, #152] @ 2e29c <__cxa_atexit@plt+0x20f5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #140] @ 2e2a0 <__cxa_atexit@plt+0x20f60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2e508 <__cxa_atexit@plt+0x211c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 2e50c <__cxa_atexit@plt+0x211cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2e264 <__cxa_atexit@plt+0x20f24> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #80] @ 2e2a4 <__cxa_atexit@plt+0x20f64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - bicseq r0, r1, #216, 12 @ 0xd800000 │ │ │ │ - cmnpeq lr, #-2147483615 @ p-variant is OBSOLETE @ 0x80000021 │ │ │ │ - @ instruction: 0x03a43920 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e560 <__cxa_atexit@plt+0x21220> │ │ │ │ - ldr r3, [pc, #56] @ 2e570 <__cxa_atexit@plt+0x21230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - ldr r3, [pc, #28] @ 2e574 <__cxa_atexit@plt+0x21234> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq r0, r1, #8, 16 @ 0x80000 │ │ │ │ - @ instruction: 0x03a438b8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2e5e4 <__cxa_atexit@plt+0x212a4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq pc, r0, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + bicseq pc, r0, #68, 18 @ 0x110000 │ │ │ │ + @ instruction: 0x03a49c78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e318 <__cxa_atexit@plt+0x20fd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e5f0 <__cxa_atexit@plt+0x212b0> │ │ │ │ - ldr r2, [pc, #84] @ 2e600 <__cxa_atexit@plt+0x212c0> │ │ │ │ + bcc 2e338 <__cxa_atexit@plt+0x20ff8> │ │ │ │ + ldr r2, [pc, #104] @ 2e344 <__cxa_atexit@plt+0x21004> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 2e604 <__cxa_atexit@plt+0x212c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 2e608 <__cxa_atexit@plt+0x212c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [pc, #88] @ 2e348 <__cxa_atexit@plt+0x21008> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e32c <__cxa_atexit@plt+0x20fec> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + ldr r7, [pc, #44] @ 2e34c <__cxa_atexit@plt+0x2100c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq r0, r1, #228, 10 @ 0x39000000 │ │ │ │ - cmnpeq lr, #156 @ p-variant is OBSOLETE @ 0x9c │ │ │ │ - @ instruction: 0x03a43824 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e664 <__cxa_atexit@plt+0x21324> │ │ │ │ - ldr r3, [pc, #64] @ 2e674 <__cxa_atexit@plt+0x21334> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - ldr r3, [pc, #28] @ 2e678 <__cxa_atexit@plt+0x21338> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - bicseq r0, r1, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0x03a437b4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq pc, r0, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2e6f0 <__cxa_atexit@plt+0x213b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e6fc <__cxa_atexit@plt+0x213bc> │ │ │ │ - ldr lr, [pc, #92] @ 2e70c <__cxa_atexit@plt+0x213cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 2e710 <__cxa_atexit@plt+0x213d0> │ │ │ │ + bhi 2e3a4 <__cxa_atexit@plt+0x21064> │ │ │ │ + ldr r2, [pc, #40] @ 2e3ac <__cxa_atexit@plt+0x2106c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 2e3b0 <__cxa_atexit@plt+0x21070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 2e714 <__cxa_atexit@plt+0x213d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq r0, r1, #224, 8 @ 0xe0000000 │ │ │ │ - cmneq lr, #164, 30 @ 0x290 │ │ │ │ - @ instruction: 0x03a43718 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e768 <__cxa_atexit@plt+0x21428> │ │ │ │ - ldr lr, [pc, #56] @ 2e778 <__cxa_atexit@plt+0x21438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x03a436b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e7e0 <__cxa_atexit@plt+0x214a0> │ │ │ │ - ldr sl, [pc, #72] @ 2e7f0 <__cxa_atexit@plt+0x214b0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 2e7f4 <__cxa_atexit@plt+0x214b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmneq lr, #196, 28 @ 0xc40 │ │ │ │ - @ instruction: 0x03a43638 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2e8a8 <__cxa_atexit@plt+0x21568> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e8b0 <__cxa_atexit@plt+0x21570> │ │ │ │ - ldr r1, [pc, #164] @ 2e8d8 <__cxa_atexit@plt+0x21598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #156] @ 2e8dc <__cxa_atexit@plt+0x2159c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #140] @ 2e8e0 <__cxa_atexit@plt+0x215a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e8c8 <__cxa_atexit@plt+0x21588> │ │ │ │ - ldr sl, [pc, #116] @ 2e8e4 <__cxa_atexit@plt+0x215a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #96] @ 2e8e8 <__cxa_atexit@plt+0x215a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2e8b8 <__cxa_atexit@plt+0x21578> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 3fc6c0 <__cxa_atexit@plt+0x3ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r0, r1, #100, 6 @ 0x90000001 │ │ │ │ - bicseq r0, r1, #36, 10 @ 0x9000000 │ │ │ │ - bicseq r0, r1, #72, 6 @ 0x20000001 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - cmneq lr, #252, 26 @ 0x3f00 │ │ │ │ - @ instruction: 0x03a43540 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq pc, r0, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e954 <__cxa_atexit@plt+0x21614> │ │ │ │ - ldr r2, [pc, #76] @ 2e964 <__cxa_atexit@plt+0x21624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 2e968 <__cxa_atexit@plt+0x21628> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2e96c <__cxa_atexit@plt+0x2162c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - bicseq r0, r1, #72, 8 @ 0x48000000 │ │ │ │ - bicseq r0, r1, #100, 4 @ 0x40000006 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2ea04 <__cxa_atexit@plt+0x216c4> │ │ │ │ - ldr r7, [pc, #128] @ 2ea24 <__cxa_atexit@plt+0x216e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 2ea28 <__cxa_atexit@plt+0x216e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 2e9f8 <__cxa_atexit@plt+0x216b8> │ │ │ │ - ldr r3, [pc, #72] @ 2ea2c <__cxa_atexit@plt+0x216ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ + bcc 2e3ec <__cxa_atexit@plt+0x210ac> │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ 2e3f8 <__cxa_atexit@plt+0x210b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2ea30 <__cxa_atexit@plt+0x216f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x03a43444 │ │ │ │ - @ instruction: 0x03a43410 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq pc, r0, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0x03a4a274 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e498 <__cxa_atexit@plt+0x21158> │ │ │ │ + ldr lr, [pc, #128] @ 2e4a0 <__cxa_atexit@plt+0x21160> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2eaa0 <__cxa_atexit@plt+0x21760> │ │ │ │ - ldr r7, [pc, #88] @ 2eab4 <__cxa_atexit@plt+0x21774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ea8c <__cxa_atexit@plt+0x2174c> │ │ │ │ - ldr r2, [pc, #72] @ 2eab8 <__cxa_atexit@plt+0x21778> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r8, r9, sl} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2e478 <__cxa_atexit@plt+0x21138> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2e484 <__cxa_atexit@plt+0x21144> │ │ │ │ + ldr r3, [pc, #72] @ 2e4a4 <__cxa_atexit@plt+0x21164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2ea98 <__cxa_atexit@plt+0x21758> │ │ │ │ - b 2eb08 <__cxa_atexit@plt+0x217c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq 2e490 <__cxa_atexit@plt+0x21150> │ │ │ │ + b 2e514 <__cxa_atexit@plt+0x211d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r8, [pc, #28] @ 2e4a8 <__cxa_atexit@plt+0x21168> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2eabc <__cxa_atexit@plt+0x2177c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a433b8 │ │ │ │ - @ instruction: 0x03a43388 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq pc, r0, #144, 16 @ 0x900000 │ │ │ │ + @ instruction: 0x03a4a1c8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2eaf8 <__cxa_atexit@plt+0x217b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e4e8 <__cxa_atexit@plt+0x211a8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 2e500 <__cxa_atexit@plt+0x211c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2eaf0 <__cxa_atexit@plt+0x217b0> │ │ │ │ - b 2eb08 <__cxa_atexit@plt+0x217c8> │ │ │ │ + beq 2e4f8 <__cxa_atexit@plt+0x211b8> │ │ │ │ + b 2e514 <__cxa_atexit@plt+0x211d4> │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r8, [pc, #16] @ 2e504 <__cxa_atexit@plt+0x211c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a4334c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2eb98 <__cxa_atexit@plt+0x21858> │ │ │ │ - ldr r9, [pc, #124] @ 2ebb8 <__cxa_atexit@plt+0x21878> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ 2ebbc <__cxa_atexit@plt+0x2187c> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r3, r1 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 2eb8c <__cxa_atexit@plt+0x2184c> │ │ │ │ - ldr r3, [pc, #72] @ 2ebc0 <__cxa_atexit@plt+0x21880> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r1, #36] @ 0x24 │ │ │ │ - str r7, [r1, #40] @ 0x28 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2ebc4 <__cxa_atexit@plt+0x21884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x03a432b0 │ │ │ │ - @ instruction: 0x03a4327c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ec7c <__cxa_atexit@plt+0x2193c> │ │ │ │ - ldr r7, [pc, #200] @ 2ecb4 <__cxa_atexit@plt+0x21974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-8]! │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ec6c <__cxa_atexit@plt+0x2192c> │ │ │ │ - ldr r3, [pc, #176] @ 2ecb8 <__cxa_atexit@plt+0x21978> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 2ec8c <__cxa_atexit@plt+0x2194c> │ │ │ │ - ldr r0, [pc, #136] @ 2ecc4 <__cxa_atexit@plt+0x21984> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #132] @ 2ecc8 <__cxa_atexit@plt+0x21988> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - add r6, r6, #28 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401240 <__cxa_atexit@plt+0x3f3f00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 2ecc0 <__cxa_atexit@plt+0x21980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2ecbc <__cxa_atexit@plt+0x2197c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r0, r1, #240 @ 0xf0 │ │ │ │ - @ instruction: 0x03a431bc │ │ │ │ - @ instruction: 0x03a431e4 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0x03a4317c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq pc, r0, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0x03a4a158 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #144] @ 2ed74 <__cxa_atexit@plt+0x21a34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str r2, [r5] │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2ed50 <__cxa_atexit@plt+0x21a10> │ │ │ │ - ldr r9, [pc, #100] @ 2ed78 <__cxa_atexit@plt+0x21a38> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #96] @ 2ed7c <__cxa_atexit@plt+0x21a3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r3, r3, #28 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #40] @ 2ed80 <__cxa_atexit@plt+0x21a40> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e530 <__cxa_atexit@plt+0x211f0> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r8, [pc, #204] @ 2e5f8 <__cxa_atexit@plt+0x212b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #12 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 2e5c0 <__cxa_atexit@plt+0x21280> │ │ │ │ + ldr r7, [pc, #164] @ 2e5ec <__cxa_atexit@plt+0x212ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - bx r0 │ │ │ │ - bicseq r0, r1, #20 │ │ │ │ - @ instruction: 0xfffff674 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - @ instruction: 0x03a430f8 │ │ │ │ - @ instruction: 0x03a430d8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 2edac <__cxa_atexit@plt+0x21a6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - @ instruction: 0x03a430c4 │ │ │ │ - @ instruction: 0x03a43094 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr lr, [pc, #160] @ 2e5f0 <__cxa_atexit@plt+0x212b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2ee74 <__cxa_atexit@plt+0x21b34> │ │ │ │ - ldr r3, [pc, #216] @ 2eeac <__cxa_atexit@plt+0x21b6c> │ │ │ │ + bhi 2e5d0 <__cxa_atexit@plt+0x21290> │ │ │ │ + ldr r3, [pc, #96] @ 2e5fc <__cxa_atexit@plt+0x212bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ee64 <__cxa_atexit@plt+0x21b24> │ │ │ │ - ldr r2, [pc, #196] @ 2eeb0 <__cxa_atexit@plt+0x21b70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [pc, #168] @ 2eeb4 <__cxa_atexit@plt+0x21b74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 2ee84 <__cxa_atexit@plt+0x21b44> │ │ │ │ - ldr r0, [pc, #140] @ 2eec0 <__cxa_atexit@plt+0x21b80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #136] @ 2eec4 <__cxa_atexit@plt+0x21b84> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - add r6, r6, #28 │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401240 <__cxa_atexit@plt+0x3f3f00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 2eebc <__cxa_atexit@plt+0x21b7c> │ │ │ │ + ldr r7, [pc, #92] @ 2e600 <__cxa_atexit@plt+0x212c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2eeb8 <__cxa_atexit@plt+0x21b78> │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r6, sl │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #28] @ 2e5f4 <__cxa_atexit@plt+0x212b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - mov r6, r2 │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - bicseq pc, r0, #12, 30 @ 0x30 │ │ │ │ - bicseq pc, r0, #156, 26 @ 0x2700 │ │ │ │ - @ instruction: 0x03a42fc4 │ │ │ │ - @ instruction: 0x03a43004 │ │ │ │ - @ instruction: 0xfffff554 │ │ │ │ - @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0x03a42f80 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0x03a4a00c │ │ │ │ + bicseq pc, r0, #244, 14 @ 0x3d00000 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0x03a49ae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 2ef78 <__cxa_atexit@plt+0x21c38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r8, [pc, #132] @ 2ef7c <__cxa_atexit@plt+0x21c3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r3, r8} │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2ef50 <__cxa_atexit@plt+0x21c10> │ │ │ │ - ldr r7, [pc, #104] @ 2ef80 <__cxa_atexit@plt+0x21c40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #100] @ 2ef84 <__cxa_atexit@plt+0x21c44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #-4]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - add r6, r6, #28 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #48] @ 2ef88 <__cxa_atexit@plt+0x21c48> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2e620 <__cxa_atexit@plt+0x212e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, r0, #204, 24 @ 0xcc00 │ │ │ │ - bicseq pc, r0, #0, 28 │ │ │ │ - @ instruction: 0xfffff470 │ │ │ │ - @ instruction: 0xfffff868 │ │ │ │ - @ instruction: 0x03a42ef8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a4a044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f008 <__cxa_atexit@plt+0x21cc8> │ │ │ │ - ldr r3, [pc, #60] @ 2f018 <__cxa_atexit@plt+0x21cd8> │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e658 <__cxa_atexit@plt+0x21318> │ │ │ │ + ldr r3, [pc, #36] @ 2e66c <__cxa_atexit@plt+0x2132c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2eff8 <__cxa_atexit@plt+0x21cb8> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2f01c <__cxa_atexit@plt+0x21cdc> │ │ │ │ + ldr r8, [pc, #32] @ 2e670 <__cxa_atexit@plt+0x21330> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16dc5b8 <__cxa_atexit@plt+0x16cf278> │ │ │ │ + ldr r7, [pc, #20] @ 2e674 <__cxa_atexit@plt+0x21334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42e94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a49894 │ │ │ │ + @ instruction: 0x03a4a070 │ │ │ │ + @ instruction: 0x03a4a040 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f088 <__cxa_atexit@plt+0x21d48> │ │ │ │ - ldr r3, [pc, #60] @ 2f098 <__cxa_atexit@plt+0x21d58> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 2e6c0 <__cxa_atexit@plt+0x21380> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2f078 <__cxa_atexit@plt+0x21d38> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2f09c <__cxa_atexit@plt+0x21d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42e18 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 2e6c4 <__cxa_atexit@plt+0x21384> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 2e6c8 <__cxa_atexit@plt+0x21388> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 2e6cc <__cxa_atexit@plt+0x2138c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 16e21dc <__cxa_atexit@plt+0x16d4e9c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq pc, r0, #136, 12 @ 0x8800000 │ │ │ │ + bicseq pc, r0, #124, 12 @ 0x7c00000 │ │ │ │ + bicseq pc, r0, #116, 12 @ 0x7400000 │ │ │ │ + @ instruction: 0x03a49fd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 2e6fc <__cxa_atexit@plt+0x213bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2e700 <__cxa_atexit@plt+0x213c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq pc, r0, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0x03a49f9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f108 <__cxa_atexit@plt+0x21dc8> │ │ │ │ - ldr r3, [pc, #60] @ 2f118 <__cxa_atexit@plt+0x21dd8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e76c <__cxa_atexit@plt+0x2142c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #100] @ 2e790 <__cxa_atexit@plt+0x21450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2e77c <__cxa_atexit@plt+0x2143c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2e76c <__cxa_atexit@plt+0x2142c> │ │ │ │ + ldr r3, [pc, #68] @ 2e794 <__cxa_atexit@plt+0x21454> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2f0f8 <__cxa_atexit@plt+0x21db8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2f11c <__cxa_atexit@plt+0x21ddc> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e788 <__cxa_atexit@plt+0x21448> │ │ │ │ + b 2e804 <__cxa_atexit@plt+0x214c4> │ │ │ │ + ldr r7, [pc, #36] @ 2e798 <__cxa_atexit@plt+0x21458> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42d9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f188 <__cxa_atexit@plt+0x21e48> │ │ │ │ - ldr r3, [pc, #60] @ 2f198 <__cxa_atexit@plt+0x21e58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2f178 <__cxa_atexit@plt+0x21e38> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2f19c <__cxa_atexit@plt+0x21e5c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a49814 │ │ │ │ + @ instruction: 0x03a49f04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e7d8 <__cxa_atexit@plt+0x21498> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 2e7f0 <__cxa_atexit@plt+0x214b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2e7e8 <__cxa_atexit@plt+0x214a8> │ │ │ │ + b 2e804 <__cxa_atexit@plt+0x214c4> │ │ │ │ + ldr r7, [pc, #20] @ 2e7f4 <__cxa_atexit@plt+0x214b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42d20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f1f0 <__cxa_atexit@plt+0x21eb0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2f1f8 <__cxa_atexit@plt+0x21eb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2f208 <__cxa_atexit@plt+0x21ec8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r0, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f2b0 <__cxa_atexit@plt+0x21f70> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 2f2a4 <__cxa_atexit@plt+0x21f64> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a497a8 │ │ │ │ + @ instruction: 0x03a49ea8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e8b0 <__cxa_atexit@plt+0x21570> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #192] @ 2e8e0 <__cxa_atexit@plt+0x215a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2e8c0 <__cxa_atexit@plt+0x21580> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e8b0 <__cxa_atexit@plt+0x21570> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2f2c0 <__cxa_atexit@plt+0x21f80> │ │ │ │ - ldr r2, [pc, #160] @ 2f2e4 <__cxa_atexit@plt+0x21fa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #18 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #136] @ 2f2e8 <__cxa_atexit@plt+0x21fa8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #132] @ 2f2ec <__cxa_atexit@plt+0x21fac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r9, [pc, #120] @ 2f2f0 <__cxa_atexit@plt+0x21fb0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r8, r9} │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2e8cc <__cxa_atexit@plt+0x2158c> │ │ │ │ + ldr lr, [pc, #148] @ 2e8e8 <__cxa_atexit@plt+0x215a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r8} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #120] @ 2e8ec <__cxa_atexit@plt+0x215ac> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #112] @ 2e8f0 <__cxa_atexit@plt+0x215b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r7, [r6, #24]! │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2f2e0 <__cxa_atexit@plt+0x21fa0> │ │ │ │ + ldr r7, [pc, #44] @ 2e8e4 <__cxa_atexit@plt+0x215a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 2f2dc <__cxa_atexit@plt+0x21f9c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a42bfc │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - bicseq pc, r0, #60, 18 @ 0xf0000 │ │ │ │ - bicseq pc, r0, #64, 18 @ 0x100000 │ │ │ │ - bicseq pc, r0, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a496d0 │ │ │ │ + @ instruction: 0xfffff8b8 │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0x03a49dac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2e980 <__cxa_atexit@plt+0x21640> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f378 <__cxa_atexit@plt+0x22038> │ │ │ │ - ldr r2, [pc, #116] @ 2f390 <__cxa_atexit@plt+0x22050> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 2e990 <__cxa_atexit@plt+0x21650> │ │ │ │ + ldr r9, [pc, #120] @ 2e9a0 <__cxa_atexit@plt+0x21660> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #116] @ 2e9a4 <__cxa_atexit@plt+0x21664> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 2e9a8 <__cxa_atexit@plt+0x21668> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ 2f394 <__cxa_atexit@plt+0x22054> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #84] @ 2f398 <__cxa_atexit@plt+0x22058> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r1, r6, #27 │ │ │ │ - ldr r9, [pc, #72] @ 2f39c <__cxa_atexit@plt+0x2205c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r8, r9} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r7, #4]! │ │ │ │ + str r2, [r7, #20] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r7, #8] │ │ │ │ + add r2, r7, #28 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #24]! │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 2f3a0 <__cxa_atexit@plt+0x22060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - bicseq pc, r0, #96, 16 @ 0x600000 │ │ │ │ - bicseq pc, r0, #100, 16 @ 0x640000 │ │ │ │ - bicseq pc, r0, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a42b20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f3f0 <__cxa_atexit@plt+0x220b0> │ │ │ │ - ldr r2, [pc, #52] @ 2f3f8 <__cxa_atexit@plt+0x220b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 2f3fc <__cxa_atexit@plt+0x220bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 2f400 <__cxa_atexit@plt+0x220c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 2e99c <__cxa_atexit@plt+0x2165c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42aec │ │ │ │ - bicseq pc, r0, #192, 14 @ 0x3000000 │ │ │ │ - @ instruction: 0x03a42ac0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a49600 │ │ │ │ + @ instruction: 0xfffff7e4 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0x03a49d50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2f47c <__cxa_atexit@plt+0x2213c> │ │ │ │ - @ instruction: 0x03a42a9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2f45c <__cxa_atexit@plt+0x2211c> │ │ │ │ - ldr r2, [pc, #40] @ 2f468 <__cxa_atexit@plt+0x22128> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ea0c <__cxa_atexit@plt+0x216cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ea04 <__cxa_atexit@plt+0x216c4> │ │ │ │ + ldr r3, [pc, #52] @ 2ea14 <__cxa_atexit@plt+0x216d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 2ea18 <__cxa_atexit@plt+0x216d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 2ea1c <__cxa_atexit@plt+0x216dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #32] @ 2f46c <__cxa_atexit@plt+0x2212c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, r0, #88, 14 @ 0x1600000 │ │ │ │ - bicseq pc, r0, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f520 <__cxa_atexit@plt+0x221e0> │ │ │ │ - ldr r7, [pc, #184] @ 2f548 <__cxa_atexit@plt+0x22208> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2f510 <__cxa_atexit@plt+0x221d0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2f530 <__cxa_atexit@plt+0x221f0> │ │ │ │ - ldr r7, [pc, #156] @ 2f550 <__cxa_atexit@plt+0x22210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 2f554 <__cxa_atexit@plt+0x22214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #18 │ │ │ │ - ldr r1, [pc, #136] @ 2f558 <__cxa_atexit@plt+0x22218> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #132] @ 2f55c <__cxa_atexit@plt+0x2221c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #193 @ 0xc1 │ │ │ │ - add r3, r3, #768 @ 0x300 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2f54c <__cxa_atexit@plt+0x2220c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a429a4 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - bicseq pc, r0, #204, 12 @ 0xcc00000 │ │ │ │ - bicseq pc, r0, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0x03a42964 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a49cf8 │ │ │ │ + bicseq pc, r0, #148, 2 @ 0x25 │ │ │ │ + @ instruction: 0x03a49ccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f5e0 <__cxa_atexit@plt+0x222a0> │ │ │ │ - ldr r2, [pc, #100] @ 2f5ec <__cxa_atexit@plt+0x222ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 2f5f0 <__cxa_atexit@plt+0x222b0> │ │ │ │ + bcc 2ea98 <__cxa_atexit@plt+0x21758> │ │ │ │ + ldr r8, [pc, #92] @ 2eaa4 <__cxa_atexit@plt+0x21764> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 2eaa8 <__cxa_atexit@plt+0x21768> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [pc, #80] @ 2f5f4 <__cxa_atexit@plt+0x222b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #76] @ 2f5f8 <__cxa_atexit@plt+0x222b8> │ │ │ │ + ldr r0, [pc, #84] @ 2eaac <__cxa_atexit@plt+0x2176c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #193 @ 0xc1 │ │ │ │ - add r0, r0, #768 @ 0x300 │ │ │ │ + add r1, r0, #2 │ │ │ │ + ldr r0, [pc, #76] @ 2eab0 <__cxa_atexit@plt+0x21770> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 2eab4 <__cxa_atexit@plt+0x21774> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - bicseq pc, r0, #248, 10 @ 0x3e000000 │ │ │ │ - bicseq pc, r0, #244, 10 @ 0x3d000000 │ │ │ │ - @ instruction: 0x03a428c8 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a49c88 │ │ │ │ + @ instruction: 0x03a49c00 │ │ │ │ + bicseq pc, r0, #100, 2 │ │ │ │ + bicseq pc, r0, #52, 2 │ │ │ │ + bicseq pc, r0, #156, 2 @ 0x27 │ │ │ │ + @ instruction: 0x03a49c98 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2f6e0 <__cxa_atexit@plt+0x223a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2f6d4 <__cxa_atexit@plt+0x22394> │ │ │ │ - ldr r7, [pc, #244] @ 2f728 <__cxa_atexit@plt+0x223e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - sub r3, r8, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f6ec <__cxa_atexit@plt+0x223ac> │ │ │ │ - ldr r7, [pc, #220] @ 2f72c <__cxa_atexit@plt+0x223ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2f708 <__cxa_atexit@plt+0x223c8> │ │ │ │ - ldr r7, [pc, #208] @ 2f73c <__cxa_atexit@plt+0x223fc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 2eadc <__cxa_atexit@plt+0x2179c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #204] @ 2f740 <__cxa_atexit@plt+0x22400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #200] @ 2f744 <__cxa_atexit@plt+0x22404> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #18 │ │ │ │ - ldr r8, [pc, #188] @ 2f748 <__cxa_atexit@plt+0x22408> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #184] @ 2f74c <__cxa_atexit@plt+0x2240c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a49c8c │ │ │ │ + @ instruction: 0x03a49b0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2eb78 <__cxa_atexit@plt+0x21838> │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #156] @ 2eba8 <__cxa_atexit@plt+0x21868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #193 @ 0xc1 │ │ │ │ - add r1, r1, #768 @ 0x300 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2eb84 <__cxa_atexit@plt+0x21844> │ │ │ │ + ldr r2, [pc, #132] @ 2ebac <__cxa_atexit@plt+0x2186c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #124] @ 2ebb0 <__cxa_atexit@plt+0x21870> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2eb64 <__cxa_atexit@plt+0x21824> │ │ │ │ + ldr r2, [pc, #100] @ 2ebb4 <__cxa_atexit@plt+0x21874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2eb70 <__cxa_atexit@plt+0x21830> │ │ │ │ + b 2db5c <__cxa_atexit@plt+0x2081c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 2f734 <__cxa_atexit@plt+0x223f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #60] @ 2f738 <__cxa_atexit@plt+0x223f8> │ │ │ │ + ldr r7, [pc, #44] @ 2ebb8 <__cxa_atexit@plt+0x21878> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r5, [pc, #40] @ 2ebbc <__cxa_atexit@plt+0x2187c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2f730 <__cxa_atexit@plt+0x223f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq pc, r0, #96, 10 @ 0x18000000 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x03a427a8 │ │ │ │ - @ instruction: 0x03a427c4 │ │ │ │ - @ instruction: 0x03a427d0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x03a42844 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - bicseq pc, r0, #16, 10 @ 0x4000000 │ │ │ │ - bicseq pc, r0, #12, 10 @ 0x3000000 │ │ │ │ - @ instruction: 0x03a42784 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2f7ac <__cxa_atexit@plt+0x2246c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2f7a4 <__cxa_atexit@plt+0x22464> │ │ │ │ - ldr r8, [pc, #48] @ 2f7b4 <__cxa_atexit@plt+0x22474> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ 2f7b8 <__cxa_atexit@plt+0x22478> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #40] @ 2f7bc <__cxa_atexit@plt+0x2247c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 2f208 <__cxa_atexit@plt+0x21ec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #192, 28 @ 0xc00 │ │ │ │ - @ instruction: 0x03a42750 │ │ │ │ - bicseq pc, r0, #0, 8 │ │ │ │ - @ instruction: 0x03a42748 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2f7f8 <__cxa_atexit@plt+0x224b8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2f800 <__cxa_atexit@plt+0x224c0> │ │ │ │ + bicseq pc, r0, #124 @ 0x7c │ │ │ │ + @ instruction: 0xffffeff4 │ │ │ │ + bicseq pc, r0, #136 @ 0x88 │ │ │ │ + @ instruction: 0xfffff008 │ │ │ │ + @ instruction: 0x03a49a68 │ │ │ │ + bicseq pc, r0, #40 @ 0x28 │ │ │ │ + @ instruction: 0x03a49a2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ec18 <__cxa_atexit@plt+0x218d8> │ │ │ │ + ldr lr, [pc, #64] @ 2ec24 <__cxa_atexit@plt+0x218e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 2ec28 <__cxa_atexit@plt+0x218e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2f814 <__cxa_atexit@plt+0x224d4> │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 2ec0c <__cxa_atexit@plt+0x218cc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 2ec38 <__cxa_atexit@plt+0x218f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r0, #176, 6 @ 0xc0000002 │ │ │ │ - @ instruction: 0x03a426ec │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2f8b8 <__cxa_atexit@plt+0x22578> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 2f8ac <__cxa_atexit@plt+0x2256c> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq lr, r0, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0x03a499c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2f8c8 <__cxa_atexit@plt+0x22588> │ │ │ │ - ldr r2, [pc, #156] @ 2f8ec <__cxa_atexit@plt+0x225ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #152] @ 2f8f0 <__cxa_atexit@plt+0x225b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #18 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #128] @ 2f8f4 <__cxa_atexit@plt+0x225b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r0, r3, #27 │ │ │ │ - ldr r9, [pc, #120] @ 2f8f8 <__cxa_atexit@plt+0x225b8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r8, r9} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2f8e8 <__cxa_atexit@plt+0x225a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ecd8 <__cxa_atexit@plt+0x21998> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + ldr ip, [r7, #19] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr lr, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + ldr r8, [pc, #100] @ 2ece4 <__cxa_atexit@plt+0x219a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #68] @ 2ece8 <__cxa_atexit@plt+0x219a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 2f8e4 <__cxa_atexit@plt+0x225a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a42650 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a426a4 │ │ │ │ - bicseq pc, r0, #40, 6 @ 0xa0000000 │ │ │ │ - bicseq pc, r0, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0x03a4260c │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + bicseq pc, r0, #68 @ 0x44 │ │ │ │ + @ instruction: 0x03a498fc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f984 <__cxa_atexit@plt+0x22644> │ │ │ │ - ldr r2, [pc, #116] @ 2f99c <__cxa_atexit@plt+0x2265c> │ │ │ │ + bcc 2ed54 <__cxa_atexit@plt+0x21a14> │ │ │ │ + ldr r2, [pc, #76] @ 2ed64 <__cxa_atexit@plt+0x21a24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 2f9a0 <__cxa_atexit@plt+0x22660> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 2ed68 <__cxa_atexit@plt+0x21a28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #84] @ 2f9a4 <__cxa_atexit@plt+0x22664> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r9, [pc, #76] @ 2f9a8 <__cxa_atexit@plt+0x22668> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r1, r9} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 2f9ac <__cxa_atexit@plt+0x2266c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x03a425cc │ │ │ │ - bicseq pc, r0, #76, 4 @ 0xc0000004 │ │ │ │ - bicseq pc, r0, #16, 8 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a42514 │ │ │ │ + ldr r2, [pc, #52] @ 2ed6c <__cxa_atexit@plt+0x21a2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + bicseq lr, r0, #152, 28 @ 0x980 │ │ │ │ + bicseq lr, r0, #220, 28 @ 0xdc0 │ │ │ │ + @ instruction: 0x03a49920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2f9fc <__cxa_atexit@plt+0x226bc> │ │ │ │ - ldr r2, [pc, #52] @ 2fa04 <__cxa_atexit@plt+0x226c4> │ │ │ │ + bhi 2edb8 <__cxa_atexit@plt+0x21a78> │ │ │ │ + ldr r2, [pc, #48] @ 2edc0 <__cxa_atexit@plt+0x21a80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 2fa08 <__cxa_atexit@plt+0x226c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #44] @ 2edc4 <__cxa_atexit@plt+0x21a84> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 2fa0c <__cxa_atexit@plt+0x226cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r1, [pc, #36] @ 2edc8 <__cxa_atexit@plt+0x21a88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a424e0 │ │ │ │ - bicseq pc, r0, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0x03a424b4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a49180 │ │ │ │ + bicseq lr, r0, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0x03a498b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2faa8 <__cxa_atexit@plt+0x22768> │ │ │ │ - ldr r7, [pc, #152] @ 2fad0 <__cxa_atexit@plt+0x22790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2fa98 <__cxa_atexit@plt+0x22758> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2fab8 <__cxa_atexit@plt+0x22778> │ │ │ │ - ldr r7, [pc, #124] @ 2fad8 <__cxa_atexit@plt+0x22798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #120] @ 2fadc <__cxa_atexit@plt+0x2279c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #116] @ 2fae0 <__cxa_atexit@plt+0x227a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2fad4 <__cxa_atexit@plt+0x22794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x03a42468 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq pc, r0, #48, 2 │ │ │ │ - @ instruction: 0x03a423d4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1659ab8 <__cxa_atexit@plt+0x164c778> │ │ │ │ + @ instruction: 0x03a4913c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2fb08 <__cxa_atexit@plt+0x227c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - bicseq pc, r0, #176 @ 0xb0 │ │ │ │ - @ instruction: 0x03a423ac │ │ │ │ + ldr r8, [pc, #4] @ 2ee00 <__cxa_atexit@plt+0x21ac0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + @ instruction: 0x03a4912c │ │ │ │ + @ instruction: 0x03a4911c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2fb68 <__cxa_atexit@plt+0x22828> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2eee0 <__cxa_atexit@plt+0x21ba0> │ │ │ │ + ldr r6, [pc, #212] @ 2ef00 <__cxa_atexit@plt+0x21bc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [r3, #-12]! │ │ │ │ + ldr r6, [pc, #196] @ 2ef04 <__cxa_atexit@plt+0x21bc4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 2eea8 <__cxa_atexit@plt+0x21b68> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 2eeb8 <__cxa_atexit@plt+0x21b78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2fb74 <__cxa_atexit@plt+0x22834> │ │ │ │ - ldr r2, [pc, #68] @ 2fb84 <__cxa_atexit@plt+0x22844> │ │ │ │ + bcc 2eef0 <__cxa_atexit@plt+0x21bb0> │ │ │ │ + ldr r3, [pc, #152] @ 2ef08 <__cxa_atexit@plt+0x21bc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #140] @ 2ef0c <__cxa_atexit@plt+0x21bcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 2fb88 <__cxa_atexit@plt+0x22848> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 2fb8c <__cxa_atexit@plt+0x2284c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2eed0 <__cxa_atexit@plt+0x21b90> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq lr, #1011712 @ 0xf7000 │ │ │ │ - bicseq pc, r0, #72 @ 0x48 │ │ │ │ - @ instruction: 0x03a42330 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2fc24 <__cxa_atexit@plt+0x228e4> │ │ │ │ - ldr r7, [pc, #152] @ 2fc4c <__cxa_atexit@plt+0x2290c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2fc14 <__cxa_atexit@plt+0x228d4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2fc34 <__cxa_atexit@plt+0x228f4> │ │ │ │ - ldr r7, [pc, #124] @ 2fc54 <__cxa_atexit@plt+0x22914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #120] @ 2fc58 <__cxa_atexit@plt+0x22918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #116] @ 2fc5c <__cxa_atexit@plt+0x2291c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r3, r6} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #80] @ 2ef10 <__cxa_atexit@plt+0x21bd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2fc50 <__cxa_atexit@plt+0x22910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a422ec │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq lr, r0, #180, 30 @ 0x2d0 │ │ │ │ - @ instruction: 0x03a42264 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq lr, r0, #72, 26 @ 0x1200 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + bicseq lr, r0, #216, 24 @ 0xd800 │ │ │ │ + @ instruction: 0x03a4900c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ef84 <__cxa_atexit@plt+0x21c44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2fcc4 <__cxa_atexit@plt+0x22984> │ │ │ │ - ldr r2, [pc, #72] @ 2fcd0 <__cxa_atexit@plt+0x22990> │ │ │ │ + bcc 2efa4 <__cxa_atexit@plt+0x21c64> │ │ │ │ + ldr r2, [pc, #104] @ 2efb0 <__cxa_atexit@plt+0x21c70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 2fcd4 <__cxa_atexit@plt+0x22994> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #64] @ 2fcd8 <__cxa_atexit@plt+0x22998> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - bicseq lr, r0, #4, 30 │ │ │ │ - @ instruction: 0x03a42234 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2fda0 <__cxa_atexit@plt+0x22a60> │ │ │ │ - mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2fd94 <__cxa_atexit@plt+0x22a54> │ │ │ │ - ldr r7, [pc, #212] @ 2fde8 <__cxa_atexit@plt+0x22aa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - sub r3, r8, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2fdac <__cxa_atexit@plt+0x22a6c> │ │ │ │ - ldr r7, [pc, #188] @ 2fdec <__cxa_atexit@plt+0x22aac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2fdc8 <__cxa_atexit@plt+0x22a88> │ │ │ │ - ldr r7, [pc, #176] @ 2fdfc <__cxa_atexit@plt+0x22abc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #172] @ 2fe00 <__cxa_atexit@plt+0x22ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #168] @ 2fe04 <__cxa_atexit@plt+0x22ac4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #160] @ 2fe08 <__cxa_atexit@plt+0x22ac8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [pc, #88] @ 2efb4 <__cxa_atexit@plt+0x21c74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ef98 <__cxa_atexit@plt+0x21c58> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + ldr r7, [pc, #44] @ 2efb8 <__cxa_atexit@plt+0x21c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 2fdf4 <__cxa_atexit@plt+0x22ab4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #60] @ 2fdf8 <__cxa_atexit@plt+0x22ab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2fdf0 <__cxa_atexit@plt+0x22ab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq lr, r0, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x03a420e8 │ │ │ │ - @ instruction: 0x03a42104 │ │ │ │ - @ instruction: 0x03a4215c │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0x03a42164 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - bicseq lr, r0, #52, 28 @ 0x340 │ │ │ │ - @ instruction: 0x03a4211c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2fe68 <__cxa_atexit@plt+0x22b28> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2fe60 <__cxa_atexit@plt+0x22b20> │ │ │ │ - ldr r8, [pc, #48] @ 2fe70 <__cxa_atexit@plt+0x22b30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ 2fe74 <__cxa_atexit@plt+0x22b34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #40] @ 2fe78 <__cxa_atexit@plt+0x22b38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 2f814 <__cxa_atexit@plt+0x224d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0x03a420d8 │ │ │ │ - bicseq lr, r0, #68, 26 @ 0x1100 │ │ │ │ - @ instruction: 0x03a42048 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq lr, r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2fec8 <__cxa_atexit@plt+0x22b88> │ │ │ │ - ldr r2, [pc, #52] @ 2fed0 <__cxa_atexit@plt+0x22b90> │ │ │ │ + bhi 2f010 <__cxa_atexit@plt+0x21cd0> │ │ │ │ + ldr r2, [pc, #40] @ 2f018 <__cxa_atexit@plt+0x21cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 2fed4 <__cxa_atexit@plt+0x22b94> │ │ │ │ - add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 2fed8 <__cxa_atexit@plt+0x22b98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + ldr r1, [pc, #32] @ 2f01c <__cxa_atexit@plt+0x21cdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ + b 3fc6c0 <__cxa_atexit@plt+0x3ef380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a42014 │ │ │ │ - bicseq lr, r0, #232, 24 @ 0xe800 │ │ │ │ - @ instruction: 0x03a41fe8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq lr, r0, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 2ff58 <__cxa_atexit@plt+0x22c18> │ │ │ │ - @ instruction: 0x03a41fc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2ff34 <__cxa_atexit@plt+0x22bf4> │ │ │ │ - ldr r2, [pc, #40] @ 2ff40 <__cxa_atexit@plt+0x22c00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #32] @ 2ff44 <__cxa_atexit@plt+0x22c04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f058 <__cxa_atexit@plt+0x21d18> │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ 2f064 <__cxa_atexit@plt+0x21d24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r0, #128, 24 @ 0x8000 │ │ │ │ - bicseq lr, r0, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0x03a41f78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq lr, r0, #208, 24 @ 0xd000 │ │ │ │ + @ instruction: 0x03a49608 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2fffc <__cxa_atexit@plt+0x22cbc> │ │ │ │ - ldr r7, [pc, #184] @ 30024 <__cxa_atexit@plt+0x22ce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ffec <__cxa_atexit@plt+0x22cac> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 3000c <__cxa_atexit@plt+0x22ccc> │ │ │ │ - ldr r7, [pc, #156] @ 3002c <__cxa_atexit@plt+0x22cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 30030 <__cxa_atexit@plt+0x22cf0> │ │ │ │ + bhi 2f10c <__cxa_atexit@plt+0x21dcc> │ │ │ │ + ldr lr, [pc, #136] @ 2f114 <__cxa_atexit@plt+0x21dd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #18 │ │ │ │ - ldr r1, [pc, #136] @ 30034 <__cxa_atexit@plt+0x22cf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #132] @ 30038 <__cxa_atexit@plt+0x22cf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #49 @ 0x31 │ │ │ │ - add r3, r3, #768 @ 0x300 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldmib r7, {r1, ip} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r3, {r1, ip} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r8, r9, sl} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2f0ec <__cxa_atexit@plt+0x21dac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2f0f8 <__cxa_atexit@plt+0x21db8> │ │ │ │ + ldr r3, [pc, #72] @ 2f118 <__cxa_atexit@plt+0x21dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f104 <__cxa_atexit@plt+0x21dc4> │ │ │ │ + b 2f188 <__cxa_atexit@plt+0x21e48> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 30028 <__cxa_atexit@plt+0x22ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #28] @ 2f11c <__cxa_atexit@plt+0x21ddc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a41f4c │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq lr, r0, #240, 22 @ 0x3c000 │ │ │ │ - bicseq lr, r0, #236, 22 @ 0x3b000 │ │ │ │ - @ instruction: 0x03a41e88 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq lr, r0, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0x03a49554 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 300bc <__cxa_atexit@plt+0x22d7c> │ │ │ │ - ldr r2, [pc, #100] @ 300c8 <__cxa_atexit@plt+0x22d88> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f15c <__cxa_atexit@plt+0x21e1c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 2f174 <__cxa_atexit@plt+0x21e34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 300cc <__cxa_atexit@plt+0x22d8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [pc, #80] @ 300d0 <__cxa_atexit@plt+0x22d90> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #76] @ 300d4 <__cxa_atexit@plt+0x22d94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #49 @ 0x31 │ │ │ │ - add r0, r0, #768 @ 0x300 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - bicseq lr, r0, #28, 22 @ 0x7000 │ │ │ │ - bicseq lr, r0, #24, 22 @ 0x6000 │ │ │ │ - @ instruction: 0x03a41e70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 301bc <__cxa_atexit@plt+0x22e7c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 301b0 <__cxa_atexit@plt+0x22e70> │ │ │ │ - ldr r7, [pc, #244] @ 30204 <__cxa_atexit@plt+0x22ec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - sub r3, r8, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 301c8 <__cxa_atexit@plt+0x22e88> │ │ │ │ - ldr r7, [pc, #220] @ 30208 <__cxa_atexit@plt+0x22ec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 301e4 <__cxa_atexit@plt+0x22ea4> │ │ │ │ - ldr r7, [pc, #208] @ 30218 <__cxa_atexit@plt+0x22ed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #204] @ 3021c <__cxa_atexit@plt+0x22edc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #200] @ 30220 <__cxa_atexit@plt+0x22ee0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #18 │ │ │ │ - ldr r8, [pc, #188] @ 30224 <__cxa_atexit@plt+0x22ee4> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f16c <__cxa_atexit@plt+0x21e2c> │ │ │ │ + b 2f188 <__cxa_atexit@plt+0x21e48> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r8, [pc, #16] @ 2f178 <__cxa_atexit@plt+0x21e38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #184] @ 30228 <__cxa_atexit@plt+0x22ee8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #49 @ 0x31 │ │ │ │ - add r1, r1, #768 @ 0x300 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 30210 <__cxa_atexit@plt+0x22ed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #60] @ 30214 <__cxa_atexit@plt+0x22ed4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq lr, r0, #180, 22 @ 0x2d000 │ │ │ │ + @ instruction: 0x03a494e4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f1a4 <__cxa_atexit@plt+0x21e64> │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r8, [pc, #172] @ 2f24c <__cxa_atexit@plt+0x21f0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc6c8 <__cxa_atexit@plt+0x3ef388> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2f210 <__cxa_atexit@plt+0x21ed0> │ │ │ │ + ldr lr, [pc, #132] @ 2f240 <__cxa_atexit@plt+0x21f00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #128] @ 2f244 <__cxa_atexit@plt+0x21f04> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r9, r5, #24 │ │ │ │ + ldm r9, {r7, r8, r9} │ │ │ │ + ldmib r5, {r0, r1, ip} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + stm r5, {r2, r7, r8, r9, lr} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2f220 <__cxa_atexit@plt+0x21ee0> │ │ │ │ + ldr r2, [pc, #92] @ 2f250 <__cxa_atexit@plt+0x21f10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #88] @ 2f254 <__cxa_atexit@plt+0x21f14> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + str r6, [r5, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 2f248 <__cxa_atexit@plt+0x21f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3020c <__cxa_atexit@plt+0x22ecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0x03a493bc │ │ │ │ + bicseq lr, r0, #128, 22 @ 0x20000 │ │ │ │ + @ instruction: 0xffffe708 │ │ │ │ + @ instruction: 0x03a48e90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #80] @ 2f2b8 <__cxa_atexit@plt+0x21f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f2b0 <__cxa_atexit@plt+0x21f70> │ │ │ │ + ldr r2, [pc, #56] @ 2f2bc <__cxa_atexit@plt+0x21f7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f2b0 <__cxa_atexit@plt+0x21f70> │ │ │ │ + ldr r2, [pc, #36] @ 2f2c0 <__cxa_atexit@plt+0x21f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq lr, r0, #132, 20 @ 0x84000 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x03a41ccc │ │ │ │ - @ instruction: 0x03a41ce8 │ │ │ │ - @ instruction: 0x03a41d78 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x03a41d68 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - bicseq lr, r0, #52, 20 @ 0x34000 │ │ │ │ - bicseq lr, r0, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x03a41d24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 30288 <__cxa_atexit@plt+0x22f48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 30280 <__cxa_atexit@plt+0x22f40> │ │ │ │ - ldr r8, [pc, #48] @ 30290 <__cxa_atexit@plt+0x22f50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ 30294 <__cxa_atexit@plt+0x22f54> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #40] @ 30298 <__cxa_atexit@plt+0x22f58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 2f208 <__cxa_atexit@plt+0x21ec8> │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, #216, 6 @ 0x60000003 │ │ │ │ - @ instruction: 0x03a41cf0 │ │ │ │ - bicseq lr, r0, #36, 18 @ 0x90000 │ │ │ │ - @ instruction: 0x03a41fcc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 302f4 <__cxa_atexit@plt+0x22fb4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 302ec <__cxa_atexit@plt+0x22fac> │ │ │ │ - ldr r3, [pc, #44] @ 302fc <__cxa_atexit@plt+0x22fbc> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 2f304 <__cxa_atexit@plt+0x21fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 30300 <__cxa_atexit@plt+0x22fc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401250 <__cxa_atexit@plt+0x3f3f10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a41f8c │ │ │ │ - bicseq lr, r0, #188, 16 @ 0xbc0000 │ │ │ │ - @ instruction: 0x03a41fd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3035c <__cxa_atexit@plt+0x2301c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 30354 <__cxa_atexit@plt+0x23014> │ │ │ │ - ldr r3, [pc, #44] @ 30364 <__cxa_atexit@plt+0x23024> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f2fc <__cxa_atexit@plt+0x21fbc> │ │ │ │ + ldr r3, [pc, #28] @ 2f308 <__cxa_atexit@plt+0x21fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 30368 <__cxa_atexit@plt+0x23028> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401258 <__cxa_atexit@plt+0x3f3f18> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a41f90 │ │ │ │ - bicseq lr, r0, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 303bc <__cxa_atexit@plt+0x2307c> │ │ │ │ - ldr r3, [pc, #64] @ 303cc <__cxa_atexit@plt+0x2308c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 303ac <__cxa_atexit@plt+0x2306c> │ │ │ │ - ldr r7, [pc, #48] @ 303d0 <__cxa_atexit@plt+0x23090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 303d4 <__cxa_atexit@plt+0x23094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a41f38 │ │ │ │ - @ instruction: 0x03a41f1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 303fc <__cxa_atexit@plt+0x230bc> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2f32c <__cxa_atexit@plt+0x21fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 30434 <__cxa_atexit@plt+0x230f4> │ │ │ │ - ldr r2, [pc, #40] @ 3044c <__cxa_atexit@plt+0x2310c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 30450 <__cxa_atexit@plt+0x23110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq lr, r0, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a41ea0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 30518 <__cxa_atexit@plt+0x231d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30524 <__cxa_atexit@plt+0x231e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 30534 <__cxa_atexit@plt+0x231f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - ldr sl, [pc, #144] @ 30538 <__cxa_atexit@plt+0x231f8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #140] @ 3053c <__cxa_atexit@plt+0x231fc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub lr, r6, #6 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r2, [pc, #116] @ 30540 <__cxa_atexit@plt+0x23200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #100] @ 30544 <__cxa_atexit@plt+0x23204> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30508 <__cxa_atexit@plt+0x231c8> │ │ │ │ - ldr r7, [pc, #76] @ 30548 <__cxa_atexit@plt+0x23208> │ │ │ │ + ldr r7, [pc, #104] @ 2f3a8 <__cxa_atexit@plt+0x22068> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2f388 <__cxa_atexit@plt+0x22048> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2f394 <__cxa_atexit@plt+0x22054> │ │ │ │ + ldr r7, [pc, #72] @ 2f3ac <__cxa_atexit@plt+0x2206c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [pc, #56] @ 2f3b0 <__cxa_atexit@plt+0x22070> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r0, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq lr, r0, #192, 16 @ 0xc00000 │ │ │ │ - @ instruction: 0x03a41e20 │ │ │ │ - bicseq lr, r0, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x03a41da8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 30570 <__cxa_atexit@plt+0x23230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq lr, r0, #52, 16 @ 0x340000 │ │ │ │ + bicseq lr, r0, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 305a8 <__cxa_atexit@plt+0x23268> │ │ │ │ - ldr r2, [pc, #40] @ 305c0 <__cxa_atexit@plt+0x23280> │ │ │ │ + bcc 2f3fc <__cxa_atexit@plt+0x220bc> │ │ │ │ + ldr r2, [pc, #48] @ 2f408 <__cxa_atexit@plt+0x220c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 2f40c <__cxa_atexit@plt+0x220cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 305c4 <__cxa_atexit@plt+0x23284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq lr, r0, #52, 14 @ 0xd00000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a41d2c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq lr, r0, #192, 14 @ 0x3000000 │ │ │ │ + bicseq lr, r0, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 30630 <__cxa_atexit@plt+0x232f0> │ │ │ │ - ldr r2, [pc, #80] @ 30638 <__cxa_atexit@plt+0x232f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 3063c <__cxa_atexit@plt+0x232fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30620 <__cxa_atexit@plt+0x232e0> │ │ │ │ - ldr r7, [pc, #44] @ 30640 <__cxa_atexit@plt+0x23300> │ │ │ │ + bhi 2f444 <__cxa_atexit@plt+0x22104> │ │ │ │ + ldr r3, [pc, #36] @ 2f458 <__cxa_atexit@plt+0x22118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #32] @ 2f45c <__cxa_atexit@plt+0x2211c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16dc5b8 <__cxa_atexit@plt+0x16cf278> │ │ │ │ + ldr r7, [pc, #20] @ 2f460 <__cxa_atexit@plt+0x22120> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq lr, r0, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a41cb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a48aa8 │ │ │ │ + @ instruction: 0x03a49354 │ │ │ │ + @ instruction: 0x03a49324 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 30668 <__cxa_atexit@plt+0x23328> │ │ │ │ + ldr r3, [pc, #52] @ 2f4ac <__cxa_atexit@plt+0x2216c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 2f4b0 <__cxa_atexit@plt+0x22170> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 2f4b4 <__cxa_atexit@plt+0x22174> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 2f4b8 <__cxa_atexit@plt+0x22178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 16e21dc <__cxa_atexit@plt+0x16d4e9c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq lr, r0, #156, 16 @ 0x9c0000 │ │ │ │ + bicseq lr, r0, #144, 16 @ 0x900000 │ │ │ │ + bicseq lr, r0, #136, 16 @ 0x880000 │ │ │ │ + @ instruction: 0x03a492b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 306a0 <__cxa_atexit@plt+0x23360> │ │ │ │ - ldr r2, [pc, #40] @ 306b8 <__cxa_atexit@plt+0x23378> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 306bc <__cxa_atexit@plt+0x2337c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 2f4e8 <__cxa_atexit@plt+0x221a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq lr, r0, #60, 12 @ 0x3c00000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a41c34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30728 <__cxa_atexit@plt+0x233e8> │ │ │ │ - ldr r2, [pc, #80] @ 30730 <__cxa_atexit@plt+0x233f0> │ │ │ │ + ldr r3, [pc, #16] @ 2f4ec <__cxa_atexit@plt+0x221ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq lr, r0, #84, 16 @ 0x540000 │ │ │ │ + @ instruction: 0x03a4927c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f558 <__cxa_atexit@plt+0x22218> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #100] @ 2f57c <__cxa_atexit@plt+0x2223c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 30734 <__cxa_atexit@plt+0x233f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30718 <__cxa_atexit@plt+0x233d8> │ │ │ │ - ldr r7, [pc, #44] @ 30738 <__cxa_atexit@plt+0x233f8> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2f568 <__cxa_atexit@plt+0x22228> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2f558 <__cxa_atexit@plt+0x22218> │ │ │ │ + ldr r3, [pc, #68] @ 2f580 <__cxa_atexit@plt+0x22240> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2f574 <__cxa_atexit@plt+0x22234> │ │ │ │ + b 2f5f0 <__cxa_atexit@plt+0x222b0> │ │ │ │ + ldr r7, [pc, #36] @ 2f584 <__cxa_atexit@plt+0x22244> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq lr, r0, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a41bb8 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a48a28 │ │ │ │ + @ instruction: 0x03a491e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 30760 <__cxa_atexit@plt+0x23420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2f5c4 <__cxa_atexit@plt+0x22284> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 2f5dc <__cxa_atexit@plt+0x2229c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 30798 <__cxa_atexit@plt+0x23458> │ │ │ │ - ldr r2, [pc, #40] @ 307b0 <__cxa_atexit@plt+0x23470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 307b4 <__cxa_atexit@plt+0x23474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq lr, r0, #68, 10 @ 0x11000000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a41b38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 30814 <__cxa_atexit@plt+0x234d4> │ │ │ │ - ldr r3, [pc, #64] @ 30824 <__cxa_atexit@plt+0x234e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30804 <__cxa_atexit@plt+0x234c4> │ │ │ │ - ldr r7, [pc, #44] @ 30828 <__cxa_atexit@plt+0x234e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3082c <__cxa_atexit@plt+0x234ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0x03a41ae0 │ │ │ │ - @ instruction: 0x03a41ac4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 30888 <__cxa_atexit@plt+0x23548> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30894 <__cxa_atexit@plt+0x23554> │ │ │ │ - ldr r1, [pc, #64] @ 308a4 <__cxa_atexit@plt+0x23564> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 308a8 <__cxa_atexit@plt+0x23568> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq lr, r0, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 308e4 <__cxa_atexit@plt+0x235a4> │ │ │ │ - ldr r2, [pc, #36] @ 308ec <__cxa_atexit@plt+0x235ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 308f0 <__cxa_atexit@plt+0x235b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r0, #208, 4 │ │ │ │ - bicseq lr, r0, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3092c <__cxa_atexit@plt+0x235ec> │ │ │ │ - ldr r2, [pc, #36] @ 30934 <__cxa_atexit@plt+0x235f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 30938 <__cxa_atexit@plt+0x235f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r0, #136, 4 @ 0x80000008 │ │ │ │ - bicseq lr, r0, #92, 8 @ 0x5c000000 │ │ │ │ - @ instruction: 0x03a419b4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 30998 <__cxa_atexit@plt+0x23658> │ │ │ │ - ldr r3, [pc, #64] @ 309a8 <__cxa_atexit@plt+0x23668> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 30988 <__cxa_atexit@plt+0x23648> │ │ │ │ - ldr r7, [pc, #44] @ 309ac <__cxa_atexit@plt+0x2366c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 309b0 <__cxa_atexit@plt+0x23670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - @ instruction: 0x03a4195c │ │ │ │ - @ instruction: 0x03a41940 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 30a0c <__cxa_atexit@plt+0x236cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30a18 <__cxa_atexit@plt+0x236d8> │ │ │ │ - ldr r1, [pc, #64] @ 30a28 <__cxa_atexit@plt+0x236e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 30a2c <__cxa_atexit@plt+0x236ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq lr, r0, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30a68 <__cxa_atexit@plt+0x23728> │ │ │ │ - ldr r2, [pc, #36] @ 30a70 <__cxa_atexit@plt+0x23730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 30a74 <__cxa_atexit@plt+0x23734> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r0, #76, 2 │ │ │ │ - bicseq lr, r0, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30ab0 <__cxa_atexit@plt+0x23770> │ │ │ │ - ldr r2, [pc, #36] @ 30ab8 <__cxa_atexit@plt+0x23778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 30abc <__cxa_atexit@plt+0x2377c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, r0, #4, 2 │ │ │ │ - bicseq lr, r0, #216, 4 @ 0x8000000d │ │ │ │ - @ instruction: 0x03a41830 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 30e08 <__cxa_atexit@plt+0x23ac8> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 30b80 <__cxa_atexit@plt+0x23840> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 30c3c <__cxa_atexit@plt+0x238fc> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 30ccc <__cxa_atexit@plt+0x2398c> │ │ │ │ - cmp r7, #4 │ │ │ │ - bne 30d58 <__cxa_atexit@plt+0x23a18> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - ldr r3, [pc, #864] @ 30e78 <__cxa_atexit@plt+0x23b38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 30dd8 <__cxa_atexit@plt+0x23a98> │ │ │ │ - str r8, [r7] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 30de8 <__cxa_atexit@plt+0x23aa8> │ │ │ │ - ldr r2, [pc, #828] @ 30e7c <__cxa_atexit@plt+0x23b3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 30dfc <__cxa_atexit@plt+0x23abc> │ │ │ │ - ldr r3, [pc, #796] @ 30e80 <__cxa_atexit@plt+0x23b40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #104 @ 0x68 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 30e18 <__cxa_atexit@plt+0x23ad8> │ │ │ │ - ldr r7, [pc, #764] @ 30e98 <__cxa_atexit@plt+0x23b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr lr, [pc, #752] @ 30e9c <__cxa_atexit@plt+0x23b5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #744] @ 30ea0 <__cxa_atexit@plt+0x23b60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r2, [pc, #720] @ 30ea4 <__cxa_atexit@plt+0x23b64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #68]! @ 0x44 │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #80]! @ 0x50 │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - str r1, [r6, #100] @ 0x64 │ │ │ │ - ldr r7, [pc, #676] @ 30ea8 <__cxa_atexit@plt+0x23b68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #32]! │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #44]! @ 0x2c │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - sub r8, r3, #42 @ 0x2a │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 30e28 <__cxa_atexit@plt+0x23ae8> │ │ │ │ - ldr r7, [pc, #560] @ 30e88 <__cxa_atexit@plt+0x23b48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #540] @ 30e8c <__cxa_atexit@plt+0x23b4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r1, [pc, #524] @ 30e90 <__cxa_atexit@plt+0x23b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - ldr lr, [pc, #512] @ 30e94 <__cxa_atexit@plt+0x23b54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - sub r8, r3, #31 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 30e38 <__cxa_atexit@plt+0x23af8> │ │ │ │ - ldr r7, [pc, #468] @ 30ebc <__cxa_atexit@plt+0x23b7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #464] @ 30ec0 <__cxa_atexit@plt+0x23b80> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #460] @ 30ec4 <__cxa_atexit@plt+0x23b84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #1] │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #440] @ 30ec8 <__cxa_atexit@plt+0x23b88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str sl, [r2, #40]! @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - sub r8, r3, #29 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 30e48 <__cxa_atexit@plt+0x23b08> │ │ │ │ - ldr sl, [pc, #312] @ 30eac <__cxa_atexit@plt+0x23b6c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #308] @ 30eb0 <__cxa_atexit@plt+0x23b70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #304] @ 30eb4 <__cxa_atexit@plt+0x23b74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #300] @ 30eb8 <__cxa_atexit@plt+0x23b78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r9, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r1, r6 │ │ │ │ - str sl, [r1, #36]! @ 0x24 │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - sub r8, r3, #21 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #220] @ 30ecc <__cxa_atexit@plt+0x23b8c> │ │ │ │ + beq 2f5d4 <__cxa_atexit@plt+0x22294> │ │ │ │ + b 2f5f0 <__cxa_atexit@plt+0x222b0> │ │ │ │ + ldr r7, [pc, #20] @ 2f5e0 <__cxa_atexit@plt+0x222a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #216] @ 30ed0 <__cxa_atexit@plt+0x23b90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 30e84 <__cxa_atexit@plt+0x23b44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 30e6c <__cxa_atexit@plt+0x23b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - b 30e54 <__cxa_atexit@plt+0x23b14> │ │ │ │ - ldr r7, [pc, #56] @ 30e68 <__cxa_atexit@plt+0x23b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - b 30e54 <__cxa_atexit@plt+0x23b14> │ │ │ │ - ldr r7, [pc, #52] @ 30e74 <__cxa_atexit@plt+0x23b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 30e54 <__cxa_atexit@plt+0x23b14> │ │ │ │ - ldr r7, [pc, #32] @ 30e70 <__cxa_atexit@plt+0x23b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x000005bc │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - andeq r0, r0, r4, asr #7 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, asr #8 │ │ │ │ - @ instruction: 0x03a41500 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - bicseq lr, r0, #12, 2 │ │ │ │ - bicseq lr, r0, #64 @ 0x40 │ │ │ │ - bicseq lr, r0, #52 @ 0x34 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - bicseq lr, r0, #200, 2 @ 0x32 │ │ │ │ - bicseq lr, r0, #240 @ 0xf0 │ │ │ │ - bicseq lr, r0, #196 @ 0xc4 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - bicseq sp, r0, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - bicseq lr, r0, #120 @ 0x78 │ │ │ │ - @ instruction: 0x03a41490 │ │ │ │ - @ instruction: 0x03a41488 │ │ │ │ - @ instruction: 0x03a413a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a489bc │ │ │ │ + @ instruction: 0x03a49188 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 30f3c <__cxa_atexit@plt+0x23bfc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #92] @ 30f60 <__cxa_atexit@plt+0x23c20> │ │ │ │ + bne 2f6b0 <__cxa_atexit@plt+0x22370> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #208] @ 2f6dc <__cxa_atexit@plt+0x2239c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30f54 <__cxa_atexit@plt+0x23c14> │ │ │ │ - ldr r3, [pc, #68] @ 30f64 <__cxa_atexit@plt+0x23c24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #36] @ 30f68 <__cxa_atexit@plt+0x23c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 30f6c <__cxa_atexit@plt+0x23c2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x03a4133c │ │ │ │ - @ instruction: 0x03a41330 │ │ │ │ - @ instruction: 0x03a41308 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [pc, #16] @ 30fa0 <__cxa_atexit@plt+0x23c60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a412d4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31000 <__cxa_atexit@plt+0x23cc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 310a4 <__cxa_atexit@plt+0x23d64> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #240] @ 310c8 <__cxa_atexit@plt+0x23d88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - sub r8, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #172] @ 310b4 <__cxa_atexit@plt+0x23d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #12]! │ │ │ │ - str r2, [r7] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 31070 <__cxa_atexit@plt+0x23d30> │ │ │ │ - str r3, [r7] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2f6c0 <__cxa_atexit@plt+0x22380> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 31080 <__cxa_atexit@plt+0x23d40> │ │ │ │ - ldr r2, [pc, #136] @ 310b8 <__cxa_atexit@plt+0x23d78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31098 <__cxa_atexit@plt+0x23d58> │ │ │ │ - ldr r3, [pc, #104] @ 310bc <__cxa_atexit@plt+0x23d7c> │ │ │ │ + bne 2f6b0 <__cxa_atexit@plt+0x22370> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2f6cc <__cxa_atexit@plt+0x2238c> │ │ │ │ + ldr r3, [pc, #160] @ 2f6e4 <__cxa_atexit@plt+0x223a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr lr, [pc, #156] @ 2f6e8 <__cxa_atexit@plt+0x223a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #144] @ 2f6ec <__cxa_atexit@plt+0x223ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r7, #24]! │ │ │ │ + ldm r5, {r2, r3} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr sl, [pc, #124] @ 2f6f0 <__cxa_atexit@plt+0x223b0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #-20] @ 0xffffffec │ │ │ │ + str r0, [r7, #-16] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + sub r2, r6, #55 @ 0x37 │ │ │ │ + mov r1, r7 │ │ │ │ + str r8, [r1, #-12]! │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #12]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 310c0 <__cxa_atexit@plt+0x23d80> │ │ │ │ + ldr r7, [pc, #40] @ 2f6e0 <__cxa_atexit@plt+0x223a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #48] @ 310c4 <__cxa_atexit@plt+0x23d84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x03a411f8 │ │ │ │ - @ instruction: 0x03a411ec │ │ │ │ - bicseq sp, r0, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0x03a411ac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r5, #60 @ 0x3c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a488d0 │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + @ instruction: 0x03a49078 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 31134 <__cxa_atexit@plt+0x23df4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #92] @ 31158 <__cxa_atexit@plt+0x23e18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3114c <__cxa_atexit@plt+0x23e0c> │ │ │ │ - ldr r3, [pc, #68] @ 3115c <__cxa_atexit@plt+0x23e1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #36] @ 31160 <__cxa_atexit@plt+0x23e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 31164 <__cxa_atexit@plt+0x23e24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x03a41144 │ │ │ │ - @ instruction: 0x03a41138 │ │ │ │ - @ instruction: 0x03a4118c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + bne 2f794 <__cxa_atexit@plt+0x22454> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31204 <__cxa_atexit@plt+0x23ec4> │ │ │ │ - ldr r2, [pc, #136] @ 3121c <__cxa_atexit@plt+0x23edc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #132] @ 31220 <__cxa_atexit@plt+0x23ee0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 31224 <__cxa_atexit@plt+0x23ee4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r9, [pc, #104] @ 31228 <__cxa_atexit@plt+0x23ee8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #40]! @ 0x28 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #29 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 3122c <__cxa_atexit@plt+0x23eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - bicseq sp, r0, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x03a410c4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 312c0 <__cxa_atexit@plt+0x23f80> │ │ │ │ - ldr r2, [pc, #124] @ 312d8 <__cxa_atexit@plt+0x23f98> │ │ │ │ + bcc 2f7a4 <__cxa_atexit@plt+0x22464> │ │ │ │ + ldr r2, [pc, #140] @ 2f7b4 <__cxa_atexit@plt+0x22474> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #120] @ 312dc <__cxa_atexit@plt+0x23f9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 312e0 <__cxa_atexit@plt+0x23fa0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [pc, #100] @ 312e4 <__cxa_atexit@plt+0x23fa4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #36]! @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - sub r8, r6, #21 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 312e8 <__cxa_atexit@plt+0x23fa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff5dc │ │ │ │ - @ instruction: 0xfffff694 │ │ │ │ - @ instruction: 0xfffff644 │ │ │ │ - bicseq sp, r0, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x03a41008 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 313b4 <__cxa_atexit@plt+0x24074> │ │ │ │ - ldr lr, [pc, #180] @ 313cc <__cxa_atexit@plt+0x2408c> │ │ │ │ + ldr lr, [pc, #136] @ 2f7b8 <__cxa_atexit@plt+0x22478> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #176] @ 313d0 <__cxa_atexit@plt+0x24090> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #124] @ 2f7bc <__cxa_atexit@plt+0x2247c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #172] @ 313d4 <__cxa_atexit@plt+0x24094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r1, #4]! │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ - str r0, [r1, #24] │ │ │ │ - str r3, [r1, #28] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r7, [r1, #12] │ │ │ │ - ldr r0, [pc, #132] @ 313d8 <__cxa_atexit@plt+0x24098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r3, #68]! @ 0x44 │ │ │ │ - mov r7, r1 │ │ │ │ - str r0, [r7, #80]! @ 0x50 │ │ │ │ - mov r0, r1 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - add lr, r1, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r3, [r1, #100] @ 0x64 │ │ │ │ - ldr r7, [pc, #92] @ 313dc <__cxa_atexit@plt+0x2409c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #32]! │ │ │ │ - str r3, [r1, #64] @ 0x40 │ │ │ │ - mov r2, r1 │ │ │ │ - str r7, [r2, #44]! @ 0x2c │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #76] @ 0x4c │ │ │ │ - str r1, [r1, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - sub r8, r6, #42 @ 0x2a │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 313e0 <__cxa_atexit@plt+0x240a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #104 @ 0x68 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - @ instruction: 0xfffff2b0 │ │ │ │ - bicseq sp, r0, #88, 20 @ 0x58000 │ │ │ │ - bicseq sp, r0, #112, 18 @ 0x1c0000 │ │ │ │ - bicseq sp, r0, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x03a40f10 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31484 <__cxa_atexit@plt+0x24144> │ │ │ │ - ldr r2, [pc, #140] @ 3149c <__cxa_atexit@plt+0x2415c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r8, [pc, #112] @ 314a0 <__cxa_atexit@plt+0x24160> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr lr, [pc, #104] @ 314a4 <__cxa_atexit@plt+0x24164> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #44]! @ 0x2c │ │ │ │ - ldr lr, [pc, #92] @ 314a8 <__cxa_atexit@plt+0x24168> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ mov r7, r3 │ │ │ │ - str lr, [r7, #20]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r8, r6, #31 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 314ac <__cxa_atexit@plt+0x2416c> │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr sl, [pc, #104] @ 2f7c0 <__cxa_atexit@plt+0x22480> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r7, #-20] @ 0xffffffec │ │ │ │ + str r0, [r7, #-16] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + sub r2, r6, #55 @ 0x37 │ │ │ │ + mov r1, r7 │ │ │ │ + str r8, [r1, #-12]! │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #12]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2f7b0 <__cxa_atexit@plt+0x22470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a487ec │ │ │ │ + @ instruction: 0xfffff6e4 │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0x03a49008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2f824 <__cxa_atexit@plt+0x224e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2f81c <__cxa_atexit@plt+0x224dc> │ │ │ │ + ldr r3, [pc, #52] @ 2f82c <__cxa_atexit@plt+0x224ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff04c │ │ │ │ - bicseq sp, r0, #76, 18 @ 0x130000 │ │ │ │ - bicseq sp, r0, #136, 16 @ 0x880000 │ │ │ │ - bicseq sp, r0, #124, 16 @ 0x7c0000 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03a40978 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 314e4 <__cxa_atexit@plt+0x241a4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 314ec <__cxa_atexit@plt+0x241ac> │ │ │ │ + ldr r8, [pc, #48] @ 2f830 <__cxa_atexit@plt+0x224f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 2f834 <__cxa_atexit@plt+0x224f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2e224 <__cxa_atexit@plt+0x20ee4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sp, r0, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0x03a40938 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 315b0 <__cxa_atexit@plt+0x24270> │ │ │ │ - ldr lr, [pc, #188] @ 315d0 <__cxa_atexit@plt+0x24290> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #176] @ 315d4 <__cxa_atexit@plt+0x24294> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 315a4 <__cxa_atexit@plt+0x24264> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 315bc <__cxa_atexit@plt+0x2427c> │ │ │ │ - ldr lr, [pc, #132] @ 315d8 <__cxa_atexit@plt+0x24298> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr lr, [pc, #100] @ 315dc <__cxa_atexit@plt+0x2429c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq sp, r0, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq sp, r0, #24, 16 @ 0x180000 │ │ │ │ - @ instruction: 0x03a40848 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a48fb0 │ │ │ │ + bicseq lr, r0, #124, 6 @ 0xf0000001 │ │ │ │ + @ instruction: 0x03a48f84 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 31654 <__cxa_atexit@plt+0x24314> │ │ │ │ - ldr lr, [pc, #88] @ 31660 <__cxa_atexit@plt+0x24320> │ │ │ │ + bcc 2f8b0 <__cxa_atexit@plt+0x22570> │ │ │ │ + ldr r8, [pc, #92] @ 2f8bc <__cxa_atexit@plt+0x2257c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 2f8c0 <__cxa_atexit@plt+0x22580> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr lr, [pc, #56] @ 31664 <__cxa_atexit@plt+0x24324> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #84] @ 2f8c4 <__cxa_atexit@plt+0x22584> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #2 │ │ │ │ + ldr r0, [pc, #76] @ 2f8c8 <__cxa_atexit@plt+0x22588> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 2f8cc <__cxa_atexit@plt+0x2258c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - bicseq sp, r0, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0x03a407bc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a48f40 │ │ │ │ + @ instruction: 0x03a48f04 │ │ │ │ + bicseq lr, r0, #76, 6 @ 0x30000001 │ │ │ │ + bicseq lr, r0, #28, 6 @ 0x70000000 │ │ │ │ + bicseq lr, r0, #132, 6 @ 0x10000002 │ │ │ │ + @ instruction: 0x03a48f50 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 316cc <__cxa_atexit@plt+0x2438c> │ │ │ │ - ldr r3, [pc, #80] @ 316e4 <__cxa_atexit@plt+0x243a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 316e8 <__cxa_atexit@plt+0x243a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #60] @ 316ec <__cxa_atexit@plt+0x243ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 316f0 <__cxa_atexit@plt+0x243b0> │ │ │ │ + ldr r7, [pc, #12] @ 2f8f4 <__cxa_atexit@plt+0x225b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - bicseq sp, r0, #44, 10 @ 0xb000000 │ │ │ │ - bicseq sp, r0, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0x03a40c44 │ │ │ │ - @ instruction: 0x03a40c18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x03a48f44 │ │ │ │ + @ instruction: 0x03a48f50 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 31758 <__cxa_atexit@plt+0x24418> │ │ │ │ - ldr r3, [pc, #80] @ 31770 <__cxa_atexit@plt+0x24430> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 31774 <__cxa_atexit@plt+0x24434> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #60] @ 31778 <__cxa_atexit@plt+0x24438> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3177c <__cxa_atexit@plt+0x2443c> │ │ │ │ + ldr r7, [pc, #12] @ 2f91c <__cxa_atexit@plt+0x225dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq sp, r0, #160, 8 @ 0xa0000000 │ │ │ │ - bicseq sp, r0, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0x03a40bb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x03a48f44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 317fc <__cxa_atexit@plt+0x244bc> │ │ │ │ - ldr r2, [pc, #124] @ 31818 <__cxa_atexit@plt+0x244d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 3181c <__cxa_atexit@plt+0x244dc> │ │ │ │ + bhi 2f960 <__cxa_atexit@plt+0x22620> │ │ │ │ + ldr lr, [pc, #44] @ 2f968 <__cxa_atexit@plt+0x22628> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ 2f96c <__cxa_atexit@plt+0x2262c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 317f0 <__cxa_atexit@plt+0x244b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 31804 <__cxa_atexit@plt+0x244c4> │ │ │ │ - ldr r3, [pc, #76] @ 31820 <__cxa_atexit@plt+0x244e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq sp, r0, #240, 6 @ 0xc0000003 │ │ │ │ - bicseq sp, r0, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31860 <__cxa_atexit@plt+0x24520> │ │ │ │ - ldr r2, [pc, #36] @ 3186c <__cxa_atexit@plt+0x2452c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq sp, r0, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq lr, r0, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 318bc <__cxa_atexit@plt+0x2457c> │ │ │ │ - ldr r2, [pc, #56] @ 318c4 <__cxa_atexit@plt+0x24584> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 318b0 <__cxa_atexit@plt+0x24570> │ │ │ │ - ldr r3, [pc, #36] @ 318c8 <__cxa_atexit@plt+0x24588> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq sp, r0, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 318ec <__cxa_atexit@plt+0x245ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq sp, r0, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3192c <__cxa_atexit@plt+0x245ec> │ │ │ │ - ldr r3, [pc, #40] @ 3193c <__cxa_atexit@plt+0x245fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 31940 <__cxa_atexit@plt+0x24600> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq lr, #1280 @ 0x500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 31998 <__cxa_atexit@plt+0x24658> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 319a4 <__cxa_atexit@plt+0x24664> │ │ │ │ - ldr r2, [pc, #64] @ 319b4 <__cxa_atexit@plt+0x24674> │ │ │ │ + bcc 2f9c8 <__cxa_atexit@plt+0x22688> │ │ │ │ + ldr r2, [pc, #44] @ 2f9d8 <__cxa_atexit@plt+0x22698> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 319b8 <__cxa_atexit@plt+0x24678> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - bicseq sp, r0, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 31a20 <__cxa_atexit@plt+0x246e0> │ │ │ │ - ldr r3, [pc, #84] @ 31a38 <__cxa_atexit@plt+0x246f8> │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fa10 <__cxa_atexit@plt+0x226d0> │ │ │ │ + ldr r3, [pc, #36] @ 2fa24 <__cxa_atexit@plt+0x226e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 31a3c <__cxa_atexit@plt+0x246fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 31a40 <__cxa_atexit@plt+0x24700> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - add lr, r7, #28 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 31a44 <__cxa_atexit@plt+0x24704> │ │ │ │ + ldr r8, [pc, #32] @ 2fa28 <__cxa_atexit@plt+0x226e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16dc5b8 <__cxa_atexit@plt+0x16cf278> │ │ │ │ + ldr r7, [pc, #20] @ 2fa2c <__cxa_atexit@plt+0x226ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - bicseq sp, r0, #216, 4 @ 0x8000000d │ │ │ │ - @ instruction: 0x03a40900 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a484dc │ │ │ │ + @ instruction: 0x03a48e74 │ │ │ │ + @ instruction: 0x03a48e44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 31aac <__cxa_atexit@plt+0x2476c> │ │ │ │ - ldr r3, [pc, #84] @ 31ac4 <__cxa_atexit@plt+0x24784> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 2fa78 <__cxa_atexit@plt+0x22738> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 31ac8 <__cxa_atexit@plt+0x24788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 31acc <__cxa_atexit@plt+0x2478c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - add lr, r7, #28 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 31ad0 <__cxa_atexit@plt+0x24790> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 2fa7c <__cxa_atexit@plt+0x2273c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 2fa80 <__cxa_atexit@plt+0x22740> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 2fa84 <__cxa_atexit@plt+0x22744> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 16e21dc <__cxa_atexit@plt+0x16d4e9c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq lr, r0, #208, 4 │ │ │ │ + bicseq lr, r0, #196, 4 @ 0x4000000c │ │ │ │ + bicseq lr, r0, #188, 4 @ 0xc000000b │ │ │ │ + @ instruction: 0x03a48ddc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 2fab4 <__cxa_atexit@plt+0x22774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2fab8 <__cxa_atexit@plt+0x22778> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq lr, r0, #136, 4 @ 0x80000008 │ │ │ │ + @ instruction: 0x03a48da8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2fb3c <__cxa_atexit@plt+0x227fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2fb4c <__cxa_atexit@plt+0x2280c> │ │ │ │ + ldr lr, [pc, #116] @ 2fb60 <__cxa_atexit@plt+0x22820> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ 2fb64 <__cxa_atexit@plt+0x22824> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + sub r0, r3, #18 │ │ │ │ + ldr r9, [pc, #96] @ 2fb68 <__cxa_atexit@plt+0x22828> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #92] @ 2fb6c <__cxa_atexit@plt+0x2282c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r9} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + ldr r7, [pc, #72] @ 2fb70 <__cxa_atexit@plt+0x22830> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #24] @ 2fb5c <__cxa_atexit@plt+0x2281c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - bicseq sp, r0, #76, 4 @ 0xc0000004 │ │ │ │ - @ instruction: 0x03a40874 │ │ │ │ - @ instruction: 0x03a408a0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a48d20 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x03a4870c │ │ │ │ + bicseq lr, r0, #44, 4 @ 0xc0000002 │ │ │ │ + bicseq lr, r0, #12, 2 │ │ │ │ + bicseq lr, r0, #16, 4 │ │ │ │ + @ instruction: 0x03a48d44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 31b2c <__cxa_atexit@plt+0x247ec> │ │ │ │ + bhi 2fbd4 <__cxa_atexit@plt+0x22894> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 31b24 <__cxa_atexit@plt+0x247e4> │ │ │ │ - ldr r3, [pc, #44] @ 31b34 <__cxa_atexit@plt+0x247f4> │ │ │ │ + beq 2fbcc <__cxa_atexit@plt+0x2288c> │ │ │ │ + ldr r3, [pc, #52] @ 2fbdc <__cxa_atexit@plt+0x2289c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 31b38 <__cxa_atexit@plt+0x247f8> │ │ │ │ + ldr r8, [pc, #48] @ 2fbe0 <__cxa_atexit@plt+0x228a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 2fbe4 <__cxa_atexit@plt+0x228a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401250 <__cxa_atexit@plt+0x3f3f10> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a40860 │ │ │ │ - bicseq sp, r0, #132 @ 0x84 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a48cec │ │ │ │ + bicseq sp, r0, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0x03a48cc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2fc60 <__cxa_atexit@plt+0x22920> │ │ │ │ + ldr r8, [pc, #92] @ 2fc6c <__cxa_atexit@plt+0x2292c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 2fc70 <__cxa_atexit@plt+0x22930> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 2fc74 <__cxa_atexit@plt+0x22934> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #2 │ │ │ │ + ldr r0, [pc, #76] @ 2fc78 <__cxa_atexit@plt+0x22938> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 2fc7c <__cxa_atexit@plt+0x2293c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a48c7c │ │ │ │ + @ instruction: 0x03a48c24 │ │ │ │ + bicseq sp, r0, #156, 30 @ 0x270 │ │ │ │ + bicseq sp, r0, #108, 30 @ 0x1b0 │ │ │ │ + bicseq sp, r0, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 31b80 <__cxa_atexit@plt+0x24840> │ │ │ │ - ldr r3, [pc, #52] @ 31b98 <__cxa_atexit@plt+0x24858> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #44] @ 31b9c <__cxa_atexit@plt+0x2485c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ + ldr r7, [pc, #12] @ 2fca0 <__cxa_atexit@plt+0x22960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 31ba0 <__cxa_atexit@plt+0x24860> │ │ │ │ + @ instruction: 0x03a482fc │ │ │ │ + @ instruction: 0x03a48c54 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 2fcc8 <__cxa_atexit@plt+0x22988> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r0, #68 @ 0x44 │ │ │ │ - bicseq sp, r0, #92, 2 │ │ │ │ - @ instruction: 0x03a40828 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 31bc8 <__cxa_atexit@plt+0x24888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #12] @ 31bcc <__cxa_atexit@plt+0x2488c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - @ instruction: 0x03a4083c │ │ │ │ - @ instruction: 0x03a40848 │ │ │ │ - @ instruction: 0x03a40844 │ │ │ │ + @ instruction: 0x03a48c48 │ │ │ │ + @ instruction: 0x03a48c70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 31c30 <__cxa_atexit@plt+0x248f0> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 2fd2c <__cxa_atexit@plt+0x229ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 31c28 <__cxa_atexit@plt+0x248e8> │ │ │ │ - ldr r3, [pc, #52] @ 31c38 <__cxa_atexit@plt+0x248f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 31c3c <__cxa_atexit@plt+0x248fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 31c40 <__cxa_atexit@plt+0x24900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 2fd24 <__cxa_atexit@plt+0x229e4> │ │ │ │ + ldr r7, [pc, #52] @ 2fd34 <__cxa_atexit@plt+0x229f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 2fd38 <__cxa_atexit@plt+0x229f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ + ldr r7, [pc, #32] @ 2fd3c <__cxa_atexit@plt+0x229fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a407f0 │ │ │ │ - @ instruction: 0x03a407fc │ │ │ │ - bicseq ip, r0, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 31d04 <__cxa_atexit@plt+0x249c4> │ │ │ │ - ldr lr, [pc, #192] @ 31d20 <__cxa_atexit@plt+0x249e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #180] @ 31d24 <__cxa_atexit@plt+0x249e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 31ce8 <__cxa_atexit@plt+0x249a8> │ │ │ │ - ldr r1, [pc, #160] @ 31d28 <__cxa_atexit@plt+0x249e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31cf8 <__cxa_atexit@plt+0x249b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 31d0c <__cxa_atexit@plt+0x249cc> │ │ │ │ - ldr lr, [pc, #124] @ 31d2c <__cxa_atexit@plt+0x249ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #112] @ 31d30 <__cxa_atexit@plt+0x249f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq sp, r0, #124, 28 @ 0x7c0 │ │ │ │ + bicseq sp, r0, #28, 30 @ 0x70 │ │ │ │ + @ instruction: 0x03a48bd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 2fd60 <__cxa_atexit@plt+0x22a20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0x03a48bcc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2fd9c <__cxa_atexit@plt+0x22a5c> │ │ │ │ + ldr r3, [pc, #40] @ 2fdb4 <__cxa_atexit@plt+0x22a74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 2fdb8 <__cxa_atexit@plt+0x22a78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq ip, r0, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - bicseq sp, r0, #232 @ 0xe8 │ │ │ │ - bicseq sp, r0, #220 @ 0xdc │ │ │ │ + bicseq sp, r0, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0x03a48bc0 │ │ │ │ + cmneq pc, #5952 @ 0x1740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 31dbc <__cxa_atexit@plt+0x24a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31da4 <__cxa_atexit@plt+0x24a64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 31dac <__cxa_atexit@plt+0x24a6c> │ │ │ │ - ldr lr, [pc, #84] @ 31dc0 <__cxa_atexit@plt+0x24a80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fecc <__cxa_atexit@plt+0x22b8c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2fe64 <__cxa_atexit@plt+0x22b24> │ │ │ │ + ldr r7, [pc, #240] @ 2fef4 <__cxa_atexit@plt+0x22bb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2febc <__cxa_atexit@plt+0x22b7c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 2fedc <__cxa_atexit@plt+0x22b9c> │ │ │ │ + ldr r7, [pc, #212] @ 2ff00 <__cxa_atexit@plt+0x22bc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #204] @ 2ff04 <__cxa_atexit@plt+0x22bc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #72] @ 31dc4 <__cxa_atexit@plt+0x24a84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #144] @ 2fefc <__cxa_atexit@plt+0x22bbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r3, [r1, #7] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r2, #19] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r1, [r5, #32] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + str r8, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq sp, r0, #44 @ 0x2c │ │ │ │ - bicseq sp, r0, #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #36] @ 2fef8 <__cxa_atexit@plt+0x22bb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x03a48aac │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + bicseq sp, r0, #96, 28 @ 0x600 │ │ │ │ + bicseq sp, r0, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 31e20 <__cxa_atexit@plt+0x24ae0> │ │ │ │ - ldr lr, [pc, #64] @ 31e2c <__cxa_atexit@plt+0x24aec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #52] @ 31e30 <__cxa_atexit@plt+0x24af0> │ │ │ │ + bcc 2ff64 <__cxa_atexit@plt+0x22c24> │ │ │ │ + ldr r8, [pc, #68] @ 2ff70 <__cxa_atexit@plt+0x22c30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 2ff74 <__cxa_atexit@plt+0x22c34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r0, #172, 30 @ 0x2b0 │ │ │ │ - bicseq ip, r0, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31e5c <__cxa_atexit@plt+0x24b1c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 31e70 <__cxa_atexit@plt+0x24b30> │ │ │ │ - ldr r7, [pc, #8] @ 31e6c <__cxa_atexit@plt+0x24b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a405dc │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #164] @ 31f24 <__cxa_atexit@plt+0x24be4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 31f28 <__cxa_atexit@plt+0x24be8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r1, r6, r9 │ │ │ │ - bne 31ee4 <__cxa_atexit@plt+0x24ba4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r1, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 31f08 <__cxa_atexit@plt+0x24bc8> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31efc <__cxa_atexit@plt+0x24bbc> │ │ │ │ - str r7, [r5] │ │ │ │ - add r9, r9, #16 │ │ │ │ - b 31e88 <__cxa_atexit@plt+0x24b48> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 31f2c <__cxa_atexit@plt+0x24bec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 31f9c <__cxa_atexit@plt+0x24c5c> │ │ │ │ - ldr lr, [pc, #92] @ 31fb4 <__cxa_atexit@plt+0x24c74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 31fb8 <__cxa_atexit@plt+0x24c78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 31f94 <__cxa_atexit@plt+0x24c54> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq sp, r0, #96, 26 @ 0x1800 │ │ │ │ + bicseq sp, r0, #88, 26 @ 0x1600 │ │ │ │ + @ instruction: 0x03a48a00 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ff9c <__cxa_atexit@plt+0x22c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 31e70 <__cxa_atexit@plt+0x24b30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a489d8 │ │ │ │ + andeq r0, r0, sp, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ffc4 <__cxa_atexit@plt+0x22c84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a489b0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2fff8 <__cxa_atexit@plt+0x22cb8> │ │ │ │ + ldr r3, [pc, #44] @ 30014 <__cxa_atexit@plt+0x22cd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #16] @ 30010 <__cxa_atexit@plt+0x22cd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a48960 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 30078 <__cxa_atexit@plt+0x22d38> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 30090 <__cxa_atexit@plt+0x22d50> │ │ │ │ + ldr r2, [pc, #276] @ 30164 <__cxa_atexit@plt+0x22e24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 300cc <__cxa_atexit@plt+0x22d8c> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 300e4 <__cxa_atexit@plt+0x22da4> │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 31fbc <__cxa_atexit@plt+0x24c7c> │ │ │ │ + ldr r3, [pc, #236] @ 3016c <__cxa_atexit@plt+0x22e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 31e70 <__cxa_atexit@plt+0x24b30> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 32094 <__cxa_atexit@plt+0x24d54> │ │ │ │ - ldr lr, [pc, #192] @ 320b0 <__cxa_atexit@plt+0x24d70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #180] @ 320b4 <__cxa_atexit@plt+0x24d74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 32078 <__cxa_atexit@plt+0x24d38> │ │ │ │ - ldr r1, [pc, #160] @ 320b8 <__cxa_atexit@plt+0x24d78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32088 <__cxa_atexit@plt+0x24d48> │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r3, [pc, #200] @ 30160 <__cxa_atexit@plt+0x22e20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 300d8 <__cxa_atexit@plt+0x22d98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 3209c <__cxa_atexit@plt+0x24d5c> │ │ │ │ - ldr lr, [pc, #124] @ 320bc <__cxa_atexit@plt+0x24d7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #112] @ 320c0 <__cxa_atexit@plt+0x24d80> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + bcs 30100 <__cxa_atexit@plt+0x22dc0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq ip, r0, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - bicseq ip, r0, #88, 26 @ 0x1600 │ │ │ │ - bicseq ip, r0, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 3214c <__cxa_atexit@plt+0x24e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32134 <__cxa_atexit@plt+0x24df4> │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3213c <__cxa_atexit@plt+0x24dfc> │ │ │ │ - ldr lr, [pc, #84] @ 32150 <__cxa_atexit@plt+0x24e10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #72] @ 32154 <__cxa_atexit@plt+0x24e14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ + bcc 30140 <__cxa_atexit@plt+0x22e00> │ │ │ │ + ldr ip, [r5, #52]! @ 0x34 │ │ │ │ + ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #84] @ 30170 <__cxa_atexit@plt+0x22e30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #32] @ 30168 <__cxa_atexit@plt+0x22e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + bicseq sp, r0, #112, 22 @ 0x1c000 │ │ │ │ + andeq r5, r0, sl, asr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 30194 <__cxa_atexit@plt+0x22e54> │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 301f0 <__cxa_atexit@plt+0x22eb0> │ │ │ │ + ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + ldr lr, [pc, #88] @ 30214 <__cxa_atexit@plt+0x22ed4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #24] @ 30210 <__cxa_atexit@plt+0x22ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq ip, r0, #156, 24 @ 0x9c00 │ │ │ │ - bicseq ip, r0, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq sp, r0, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r9, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 321b0 <__cxa_atexit@plt+0x24e70> │ │ │ │ - ldr lr, [pc, #64] @ 321bc <__cxa_atexit@plt+0x24e7c> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 30274 <__cxa_atexit@plt+0x22f34> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #76] @ 30290 <__cxa_atexit@plt+0x22f50> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #52] @ 321c0 <__cxa_atexit@plt+0x24e80> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #15 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 30294 <__cxa_atexit@plt+0x22f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + bicseq sp, r0, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r2, r0, r9, ror #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 302e8 <__cxa_atexit@plt+0x22fa8> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #36] @ 302f4 <__cxa_atexit@plt+0x22fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r0, #28, 24 @ 0x1c00 │ │ │ │ - bicseq ip, r0, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq sp, r0, #188, 18 @ 0x2f0000 │ │ │ │ + @ instruction: 0x03a48680 │ │ │ │ + andeq r2, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 3032c <__cxa_atexit@plt+0x22fec> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 30340 <__cxa_atexit@plt+0x23000> │ │ │ │ + ldr r3, [pc, #80] @ 30370 <__cxa_atexit@plt+0x23030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + b 30350 <__cxa_atexit@plt+0x23010> │ │ │ │ + ldr r3, [pc, #56] @ 3036c <__cxa_atexit@plt+0x2302c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r3, [pc, #32] @ 30368 <__cxa_atexit@plt+0x23028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 2fde0 <__cxa_atexit@plt+0x22aa0> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a48604 │ │ │ │ + andeq r6, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 30398 <__cxa_atexit@plt+0x23058> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a485dc │ │ │ │ + andeq r2, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 303c0 <__cxa_atexit@plt+0x23080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a485b4 │ │ │ │ + andeq r6, r0, ip, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 3040c <__cxa_atexit@plt+0x230cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r2, r7, #3 │ │ │ │ + mov r1, #24 │ │ │ │ + cmp r2, #3 │ │ │ │ + moveq r1, #28 │ │ │ │ + ldr r2, [pc, #32] @ 30410 <__cxa_atexit@plt+0x230d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + moveq r2, r3 │ │ │ │ + stm r5, {r0, r1, r2} │ │ │ │ + b 2fde0 <__cxa_atexit@plt+0x22aa0> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a48558 │ │ │ │ + andeq r7, r0, sl, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 30438 <__cxa_atexit@plt+0x230f8> │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #40]! @ 0x28 │ │ │ │ + ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a48510 │ │ │ │ + andeq r7, r0, sl, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 30474 <__cxa_atexit@plt+0x23134> │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5, #40]! @ 0x28 │ │ │ │ + ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 304c0 <__cxa_atexit@plt+0x23180> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 304c8 <__cxa_atexit@plt+0x23188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq sp, r0, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0x03a484a8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 321ec <__cxa_atexit@plt+0x24eac> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + bhi 3054c <__cxa_atexit@plt+0x2320c> │ │ │ │ + ldr r3, [pc, #108] @ 3055c <__cxa_atexit@plt+0x2321c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 30534 <__cxa_atexit@plt+0x231f4> │ │ │ │ + ldr r3, [pc, #84] @ 30560 <__cxa_atexit@plt+0x23220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 30544 <__cxa_atexit@plt+0x23204> │ │ │ │ + b 305bc <__cxa_atexit@plt+0x2327c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 32200 <__cxa_atexit@plt+0x24ec0> │ │ │ │ - ldr r7, [pc, #8] @ 321fc <__cxa_atexit@plt+0x24ebc> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 30564 <__cxa_atexit@plt+0x23224> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a40250 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #164] @ 322b4 <__cxa_atexit@plt+0x24f74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 322b8 <__cxa_atexit@plt+0x24f78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r1, r6, r9 │ │ │ │ - bne 32274 <__cxa_atexit@plt+0x24f34> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r1, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 32298 <__cxa_atexit@plt+0x24f58> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x03a48440 │ │ │ │ + @ instruction: 0x03a48410 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #44] @ 305ac <__cxa_atexit@plt+0x2326c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 3228c <__cxa_atexit@plt+0x24f4c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r9, r9, #16 │ │ │ │ - b 32218 <__cxa_atexit@plt+0x24ed8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 305a4 <__cxa_atexit@plt+0x23264> │ │ │ │ + b 305bc <__cxa_atexit@plt+0x2327c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a483c8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3061c <__cxa_atexit@plt+0x232dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 30658 <__cxa_atexit@plt+0x23318> │ │ │ │ + ldr r8, [pc, #140] @ 3066c <__cxa_atexit@plt+0x2332c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #132] @ 30670 <__cxa_atexit@plt+0x23330> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 322bc <__cxa_atexit@plt+0x24f7c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add lr, r7, #11 │ │ │ │ + ldm lr, {r1, sl, lr} │ │ │ │ + ldr r9, [pc, #52] @ 30668 <__cxa_atexit@plt+0x23328> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmda r5, {r0, r8, lr} │ │ │ │ + str r9, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq sp, r0, #172, 12 @ 0xac00000 │ │ │ │ + bicseq sp, r0, #164, 12 @ 0xa400000 │ │ │ │ + @ instruction: 0x03a48304 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 30698 <__cxa_atexit@plt+0x23358> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a482dc │ │ │ │ + andeq r1, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 306c0 <__cxa_atexit@plt+0x23380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a482b4 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 306f4 <__cxa_atexit@plt+0x233b4> │ │ │ │ + ldr r3, [pc, #44] @ 30710 <__cxa_atexit@plt+0x233d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #16] @ 3070c <__cxa_atexit@plt+0x233cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a48264 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 30798 <__cxa_atexit@plt+0x23458> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3232c <__cxa_atexit@plt+0x24fec> │ │ │ │ - ldr lr, [pc, #92] @ 32344 <__cxa_atexit@plt+0x25004> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 32348 <__cxa_atexit@plt+0x25008> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32324 <__cxa_atexit@plt+0x24fe4> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 307b0 <__cxa_atexit@plt+0x23470> │ │ │ │ + ldr r7, [pc, #128] @ 307c4 <__cxa_atexit@plt+0x23484> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #52]! @ 0x34 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 307c8 <__cxa_atexit@plt+0x23488> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r6, r8, r9} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 307c0 <__cxa_atexit@plt+0x23480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + bicseq sp, r0, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0x03a481ac │ │ │ │ + andeq r2, r0, ip, lsl #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 307fc <__cxa_atexit@plt+0x234bc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 30810 <__cxa_atexit@plt+0x234d0> │ │ │ │ + ldr r7, [pc, #72] @ 3083c <__cxa_atexit@plt+0x234fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + b 3081c <__cxa_atexit@plt+0x234dc> │ │ │ │ + ldr r3, [pc, #52] @ 30838 <__cxa_atexit@plt+0x234f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #28] @ 30834 <__cxa_atexit@plt+0x234f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 32200 <__cxa_atexit@plt+0x24ec0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3234c <__cxa_atexit@plt+0x2500c> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 304dc <__cxa_atexit@plt+0x2319c> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a48138 │ │ │ │ + andeq r2, r0, ip, lsl #28 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 30864 <__cxa_atexit@plt+0x23524> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a48110 │ │ │ │ + andeq r1, r0, ip, lsl #28 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3088c <__cxa_atexit@plt+0x2354c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a480e8 │ │ │ │ + andeq r3, r0, ip, lsl #28 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 308dc <__cxa_atexit@plt+0x2359c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r2, #12 │ │ │ │ + ldr r7, [pc, #36] @ 308e0 <__cxa_atexit@plt+0x235a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ + moveq r7, r3 │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 32200 <__cxa_atexit@plt+0x24ec0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 323b0 <__cxa_atexit@plt+0x25070> │ │ │ │ - ldr r2, [pc, #56] @ 323b8 <__cxa_atexit@plt+0x25078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 323a4 <__cxa_atexit@plt+0x25064> │ │ │ │ - ldr r3, [pc, #36] @ 323bc <__cxa_atexit@plt+0x2507c> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 304dc <__cxa_atexit@plt+0x2319c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a48088 │ │ │ │ + andeq pc, r1, ip, asr #28 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #48]! @ 0x30 │ │ │ │ + ldr r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a48058 │ │ │ │ + andeq pc, r1, ip, lsl #29 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #48]! @ 0x30 │ │ │ │ + ldr r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3097c <__cxa_atexit@plt+0x2363c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 30974 <__cxa_atexit@plt+0x23634> │ │ │ │ + ldr r3, [pc, #44] @ 30984 <__cxa_atexit@plt+0x23644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 30988 <__cxa_atexit@plt+0x23648> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fdf24 <__cxa_atexit@plt+0x15f0be4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq ip, r0, #16, 16 @ 0x100000 │ │ │ │ + bicseq sp, r0, #44, 4 @ 0xc0000002 │ │ │ │ + bicseq sp, r0, #244, 4 @ 0x4000000f │ │ │ │ + @ instruction: 0x03a48018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 323e0 <__cxa_atexit@plt+0x250a0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 309e4 <__cxa_atexit@plt+0x236a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 309dc <__cxa_atexit@plt+0x2369c> │ │ │ │ + ldr r3, [pc, #44] @ 309ec <__cxa_atexit@plt+0x236ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq ip, r0, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3243c <__cxa_atexit@plt+0x250fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32448 <__cxa_atexit@plt+0x25108> │ │ │ │ - ldr r2, [pc, #68] @ 32458 <__cxa_atexit@plt+0x25118> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 3245c <__cxa_atexit@plt+0x2511c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 32460 <__cxa_atexit@plt+0x25120> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 309f0 <__cxa_atexit@plt+0x236b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #1879048199 @ 0x70000007 │ │ │ │ - bicseq ip, r0, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 324e0 <__cxa_atexit@plt+0x251a0> │ │ │ │ - ldr r2, [pc, #124] @ 324fc <__cxa_atexit@plt+0x251bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 32500 <__cxa_atexit@plt+0x251c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 324d4 <__cxa_atexit@plt+0x25194> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 324e8 <__cxa_atexit@plt+0x251a8> │ │ │ │ - ldr r3, [pc, #76] @ 32504 <__cxa_atexit@plt+0x251c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + bicseq sp, r0, #196, 2 @ 0x31 │ │ │ │ + bicseq sp, r0, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 30a60 <__cxa_atexit@plt+0x23720> │ │ │ │ + ldr r3, [pc, #92] @ 30a70 <__cxa_atexit@plt+0x23730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 30a40 <__cxa_atexit@plt+0x23700> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #32 │ │ │ │ + bne 30a50 <__cxa_atexit@plt+0x23710> │ │ │ │ + ldr r7, [pc, #60] @ 30a74 <__cxa_atexit@plt+0x23734> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 30a7c <__cxa_atexit@plt+0x2373c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq ip, r0, #12, 14 @ 0x300000 │ │ │ │ - bicseq ip, r0, #220, 16 @ 0xdc0000 │ │ │ │ + ldr r7, [pc, #16] @ 30a78 <__cxa_atexit@plt+0x23738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq sp, r0, #132, 2 @ 0x21 │ │ │ │ + @ instruction: 0x03a47f8c │ │ │ │ + bicseq sp, r0, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32544 <__cxa_atexit@plt+0x25204> │ │ │ │ - ldr r2, [pc, #36] @ 32550 <__cxa_atexit@plt+0x25210> │ │ │ │ + ldr r3, [pc, #32] @ 30ab0 <__cxa_atexit@plt+0x23770> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 30ab4 <__cxa_atexit@plt+0x23774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + cmp r1, #32 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r0, #104, 16 @ 0x680000 │ │ │ │ + bicseq sp, r0, #44, 2 │ │ │ │ + bicseq sp, r0, #80, 2 │ │ │ │ + @ instruction: 0x03a47edc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 325a0 <__cxa_atexit@plt+0x25260> │ │ │ │ - ldr r2, [pc, #56] @ 325a8 <__cxa_atexit@plt+0x25268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32594 <__cxa_atexit@plt+0x25254> │ │ │ │ - ldr r3, [pc, #36] @ 325ac <__cxa_atexit@plt+0x2526c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 30af4 <__cxa_atexit@plt+0x237b4> │ │ │ │ + ldr r8, [pc, #36] @ 30afc <__cxa_atexit@plt+0x237bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 30b00 <__cxa_atexit@plt+0x237c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 15cb874 <__cxa_atexit@plt+0x15be534> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq ip, r0, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 325d0 <__cxa_atexit@plt+0x25290> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq ip, r0, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 32610 <__cxa_atexit@plt+0x252d0> │ │ │ │ - ldr r3, [pc, #40] @ 32620 <__cxa_atexit@plt+0x252e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 32624 <__cxa_atexit@plt+0x252e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0x03a47ec4 │ │ │ │ + bicseq sp, r0, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 30b38 <__cxa_atexit@plt+0x237f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 30b40 <__cxa_atexit@plt+0x23800> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq lr, #33, 30 @ 0x84 │ │ │ │ + bicseq sp, r0, #96 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3267c <__cxa_atexit@plt+0x2533c> │ │ │ │ + bhi 30b98 <__cxa_atexit@plt+0x23858> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32688 <__cxa_atexit@plt+0x25348> │ │ │ │ - ldr r2, [pc, #64] @ 32698 <__cxa_atexit@plt+0x25358> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 3269c <__cxa_atexit@plt+0x2535c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bcc 30ba4 <__cxa_atexit@plt+0x23864> │ │ │ │ + ldr r2, [pc, #64] @ 30bb4 <__cxa_atexit@plt+0x23874> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 30bb8 <__cxa_atexit@plt+0x23878> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - bicseq ip, r0, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq sp, r0, #20 │ │ │ │ + bicseq sp, r0, #232 @ 0xe8 │ │ │ │ + @ instruction: 0x03a47e84 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3271c <__cxa_atexit@plt+0x253dc> │ │ │ │ - ldr r2, [pc, #124] @ 32738 <__cxa_atexit@plt+0x253f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 3273c <__cxa_atexit@plt+0x253fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + bhi 30c00 <__cxa_atexit@plt+0x238c0> │ │ │ │ + ldr r3, [pc, #40] @ 30c08 <__cxa_atexit@plt+0x238c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a47e38 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 30c38 <__cxa_atexit@plt+0x238f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 32710 <__cxa_atexit@plt+0x253d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 32724 <__cxa_atexit@plt+0x253e4> │ │ │ │ - ldr r3, [pc, #76] @ 32740 <__cxa_atexit@plt+0x25400> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 30c30 <__cxa_atexit@plt+0x238f0> │ │ │ │ + b 30c48 <__cxa_atexit@plt+0x23908> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a47e08 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #168] @ 30d04 <__cxa_atexit@plt+0x239c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 30cd4 <__cxa_atexit@plt+0x23994> │ │ │ │ + ldr r2, [pc, #144] @ 30d08 <__cxa_atexit@plt+0x239c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ 30d0c <__cxa_atexit@plt+0x239cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r9, [r3, #20] │ │ │ │ + ldr r1, [r3, #24] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 30cf0 <__cxa_atexit@plt+0x239b0> │ │ │ │ + ldr r3, [pc, #88] @ 30d10 <__cxa_atexit@plt+0x239d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 30ce0 <__cxa_atexit@plt+0x239a0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 318d4 <__cxa_atexit@plt+0x24594> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 30d14 <__cxa_atexit@plt+0x239d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq ip, r0, #208, 8 @ 0xd0000000 │ │ │ │ - bicseq ip, r0, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + bicseq ip, r0, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r8, lsl ip │ │ │ │ + @ instruction: 0x03a47d54 │ │ │ │ + @ instruction: 0x03a47d2c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 30da8 <__cxa_atexit@plt+0x23a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r7, [pc, #96] @ 30dac <__cxa_atexit@plt+0x23a6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 30d94 <__cxa_atexit@plt+0x23a54> │ │ │ │ + ldr r3, [pc, #72] @ 30db0 <__cxa_atexit@plt+0x23a70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 30d84 <__cxa_atexit@plt+0x23a44> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 318d4 <__cxa_atexit@plt+0x24594> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 30db4 <__cxa_atexit@plt+0x23a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + bicseq ip, r0, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + @ instruction: 0x03a47cb0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32780 <__cxa_atexit@plt+0x25440> │ │ │ │ - ldr r2, [pc, #36] @ 3278c <__cxa_atexit@plt+0x2544c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 30e20 <__cxa_atexit@plt+0x23ae0> │ │ │ │ + ldr r2, [pc, #80] @ 30e2c <__cxa_atexit@plt+0x23aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr lr, [pc, #64] @ 30e30 <__cxa_atexit@plt+0x23af0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 30e34 <__cxa_atexit@plt+0x23af4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + bicseq ip, r0, #36, 28 @ 0x240 │ │ │ │ + bicseq ip, r0, #128, 28 @ 0x800 │ │ │ │ + @ instruction: 0x03a47c08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30e9c <__cxa_atexit@plt+0x23b5c> │ │ │ │ + ldr r2, [pc, #72] @ 30eac <__cxa_atexit@plt+0x23b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ 30eb0 <__cxa_atexit@plt+0x23b70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r0, #44, 12 @ 0x2c00000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 327dc <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r2, [pc, #56] @ 327e4 <__cxa_atexit@plt+0x254a4> │ │ │ │ + bhi 30efc <__cxa_atexit@plt+0x23bbc> │ │ │ │ + ldr r2, [pc, #52] @ 30f04 <__cxa_atexit@plt+0x23bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 327d0 <__cxa_atexit@plt+0x25490> │ │ │ │ - ldr r3, [pc, #36] @ 327e8 <__cxa_atexit@plt+0x254a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #48] @ 30f08 <__cxa_atexit@plt+0x23bc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 30f0c <__cxa_atexit@plt+0x23bcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq ip, r0, #228, 6 @ 0x90000003 │ │ │ │ + @ instruction: 0x03a47b1c │ │ │ │ + bicseq ip, r0, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3280c <__cxa_atexit@plt+0x254cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq ip, r0, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3284c <__cxa_atexit@plt+0x2550c> │ │ │ │ - ldr r3, [pc, #40] @ 3285c <__cxa_atexit@plt+0x2551c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 32860 <__cxa_atexit@plt+0x25520> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq lr, #58624 @ 0xe500 │ │ │ │ + @ instruction: 0x03a47a6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 328b8 <__cxa_atexit@plt+0x25578> │ │ │ │ + bhi 30f88 <__cxa_atexit@plt+0x23c48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 328c4 <__cxa_atexit@plt+0x25584> │ │ │ │ - ldr r2, [pc, #64] @ 328d4 <__cxa_atexit@plt+0x25594> │ │ │ │ + bcc 30f94 <__cxa_atexit@plt+0x23c54> │ │ │ │ + ldr r2, [pc, #72] @ 30fa4 <__cxa_atexit@plt+0x23c64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 328d8 <__cxa_atexit@plt+0x25598> │ │ │ │ + ldr r1, [pc, #68] @ 30fa8 <__cxa_atexit@plt+0x23c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [pc, #52] @ 30fac <__cxa_atexit@plt+0x23c6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 15ca30c <__cxa_atexit@plt+0x15bcfcc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - bicseq ip, r0, #252, 4 @ 0xc000000f │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + bicseq ip, r0, #36, 24 @ 0x2400 │ │ │ │ + @ instruction: 0x03a47a24 │ │ │ │ + @ instruction: 0x03a479e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32958 <__cxa_atexit@plt+0x25618> │ │ │ │ - ldr r2, [pc, #124] @ 32974 <__cxa_atexit@plt+0x25634> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 30fec <__cxa_atexit@plt+0x23cac> │ │ │ │ + ldr r8, [pc, #36] @ 30ff4 <__cxa_atexit@plt+0x23cb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 32978 <__cxa_atexit@plt+0x25638> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3294c <__cxa_atexit@plt+0x2560c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 32960 <__cxa_atexit@plt+0x25620> │ │ │ │ - ldr r3, [pc, #76] @ 3297c <__cxa_atexit@plt+0x2563c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 30ff8 <__cxa_atexit@plt+0x23cb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 15cbf20 <__cxa_atexit@plt+0x15bebe0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq ip, r0, #148, 4 @ 0x40000009 │ │ │ │ - bicseq ip, r0, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 329bc <__cxa_atexit@plt+0x2567c> │ │ │ │ - ldr r2, [pc, #36] @ 329c8 <__cxa_atexit@plt+0x25688> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq ip, r0, #240, 6 @ 0xc0000003 │ │ │ │ - @ instruction: 0x03a3fa74 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0x03a479cc │ │ │ │ + bicseq ip, r0, #172, 22 @ 0x2b000 │ │ │ │ + @ instruction: 0x03a47990 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 32b18 <__cxa_atexit@plt+0x257d8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #84 @ 0x54 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 32b20 <__cxa_atexit@plt+0x257e0> │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #316] @ 32b4c <__cxa_atexit@plt+0x2580c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r7, [r1, #40] @ 0x28 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr ip, [r1, #12] │ │ │ │ - ldr r9, [r1, #16] │ │ │ │ - ldr sl, [r1, #20] │ │ │ │ - add lr, r1, #24 │ │ │ │ - ldm lr, {r0, r3, lr} │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r1, #36] @ 0x24 │ │ │ │ - ldr r8, [pc, #268] @ 32b50 <__cxa_atexit@plt+0x25810> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - sub r8, r6, #27 │ │ │ │ - ldr r4, [pc, #256] @ 32b54 <__cxa_atexit@plt+0x25814> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r1, r2, #72 @ 0x48 │ │ │ │ - stm r1, {r4, r8, ip} │ │ │ │ - ldr r1, [pc, #244] @ 32b58 <__cxa_atexit@plt+0x25818> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31044 <__cxa_atexit@plt+0x23d04> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #36] @ 3104c <__cxa_atexit@plt+0x23d0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r4, r6, #45 @ 0x2d │ │ │ │ - sub ip, r6, #65 @ 0x41 │ │ │ │ - ldr r8, [pc, #232] @ 32b5c <__cxa_atexit@plt+0x2581c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ - add lr, r2, #52 @ 0x34 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ - str r3, [r2, #68] @ 0x44 │ │ │ │ - ldr r4, [pc, #200] @ 32b60 <__cxa_atexit@plt+0x25820> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r4, [r2, #12] │ │ │ │ - add lr, r2, #16 │ │ │ │ - stm lr, {r3, r8, fp} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str r4, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r4, [pc, #156] @ 32b64 <__cxa_atexit@plt+0x25824> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r6, #6 │ │ │ │ - sub r9, r6, #37 @ 0x25 │ │ │ │ - sub sl, r6, #57 @ 0x39 │ │ │ │ - sub r4, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r4 │ │ │ │ - bhi 32b34 <__cxa_atexit@plt+0x257f4> │ │ │ │ - ldr r4, [pc, #120] @ 32b68 <__cxa_atexit@plt+0x25828> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32b0c <__cxa_atexit@plt+0x257cc> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 32b28 <__cxa_atexit@plt+0x257e8> │ │ │ │ - mov r7, #84 @ 0x54 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #24] @ 31050 <__cxa_atexit@plt+0x23d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 304dc <__cxa_atexit@plt+0x2319c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 32b6c <__cxa_atexit@plt+0x2582c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r0, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - bicseq ip, r0, #72, 2 │ │ │ │ - bicseq ip, r0, #12, 6 @ 0x30000000 │ │ │ │ - bicseq ip, r0, #44, 6 @ 0xb0000000 │ │ │ │ - bicseq ip, r0, #244, 4 @ 0x4000000f │ │ │ │ - bicseq ip, r0, #48, 4 │ │ │ │ - andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x03a3f90c │ │ │ │ - @ instruction: 0x03a3f8cc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r1, r6 │ │ │ │ + bicseq ip, r0, #96, 22 @ 0x18000 │ │ │ │ + bicseq ip, r0, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0x03a47934 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #192 @ 0xc0 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32cdc <__cxa_atexit@plt+0x2599c> │ │ │ │ - ldr lr, [pc, #336] @ 32cec <__cxa_atexit@plt+0x259ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r7, r7, #11 │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r0, [r1, #184] @ 0xb8 │ │ │ │ - ldr r0, [pc, #304] @ 32cf0 <__cxa_atexit@plt+0x259b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #180] @ 0xb4 │ │ │ │ - sub r0, r6, #34 @ 0x22 │ │ │ │ - str r0, [r1, #172] @ 0xac │ │ │ │ - ldr r0, [pc, #288] @ 32cf4 <__cxa_atexit@plt+0x259b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #164] @ 0xa4 │ │ │ │ - sub r0, r6, #49 @ 0x31 │ │ │ │ - str r0, [r1, #160] @ 0xa0 │ │ │ │ - sub r0, r6, #41 @ 0x29 │ │ │ │ - str r0, [r1, #156] @ 0x9c │ │ │ │ - ldr r0, [pc, #264] @ 32cf8 <__cxa_atexit@plt+0x259b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #152] @ 0x98 │ │ │ │ - ldr r0, [pc, #256] @ 32cfc <__cxa_atexit@plt+0x259bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #144] @ 0x90 │ │ │ │ - str r0, [r1, #136] @ 0x88 │ │ │ │ - ldr r0, [pc, #244] @ 32d00 <__cxa_atexit@plt+0x259c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r1, #104] @ 0x68 │ │ │ │ - ldr ip, [pc, #236] @ 32d04 <__cxa_atexit@plt+0x259c4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r1, #100] @ 0x64 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ - str sl, [r1, #80] @ 0x50 │ │ │ │ - ldr sl, [pc, #220] @ 32d08 <__cxa_atexit@plt+0x259c8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1, #76] @ 0x4c │ │ │ │ - ldr lr, [pc, #212] @ 32d0c <__cxa_atexit@plt+0x259cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ - str r8, [r1, #20] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - ldr r2, [pc, #192] @ 32d10 <__cxa_atexit@plt+0x259d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #112]! @ 0x70 │ │ │ │ - str r3, [r1, #188] @ 0xbc │ │ │ │ - ldr r2, [pc, #176] @ 32d14 <__cxa_atexit@plt+0x259d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #124]! @ 0x7c │ │ │ │ - ldr r2, [pc, #164] @ 32d18 <__cxa_atexit@plt+0x259d8> │ │ │ │ + bcc 310a0 <__cxa_atexit@plt+0x23d60> │ │ │ │ + ldr r2, [pc, #48] @ 310b0 <__cxa_atexit@plt+0x23d70> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r1, #176] @ 0xb0 │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r3, #24]! │ │ │ │ - str r3, [r1, #148] @ 0x94 │ │ │ │ - mov r0, r1 │ │ │ │ - str ip, [r0, #52]! @ 0x34 │ │ │ │ - str r0, [r1, #140] @ 0x8c │ │ │ │ - mov r7, r1 │ │ │ │ - str sl, [r7, #68]! @ 0x44 │ │ │ │ - str r7, [r1, #132] @ 0x84 │ │ │ │ - str r7, [r1, #120] @ 0x78 │ │ │ │ - mov r7, r1 │ │ │ │ - str lr, [r7, #40]! @ 0x28 │ │ │ │ - str r7, [r1, #108] @ 0x6c │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ - str r3, [r1, #92] @ 0x5c │ │ │ │ - str r7, [r1, #60] @ 0x3c │ │ │ │ - mov r7, r1 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - str r7, [r1, #32] │ │ │ │ - str r1, [r1, #168] @ 0xa8 │ │ │ │ - str r1, [r1, #88] @ 0x58 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #192 @ 0xc0 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - bicseq ip, r0, #12, 2 │ │ │ │ - bicseq ip, r0, #208, 2 @ 0x34 │ │ │ │ - bicseq ip, r0, #144, 2 @ 0x24 │ │ │ │ - bicseq ip, r0, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - bicseq ip, r0, #120 @ 0x78 │ │ │ │ - bicseq ip, r0, #96 @ 0x60 │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - @ instruction: 0x03a3f5ec │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 32d84 <__cxa_atexit@plt+0x25a44> │ │ │ │ - ldr r2, [pc, #80] @ 32d8c <__cxa_atexit@plt+0x25a4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 32d90 <__cxa_atexit@plt+0x25a50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 32d74 <__cxa_atexit@plt+0x25a34> │ │ │ │ - ldr r7, [pc, #44] @ 32d94 <__cxa_atexit@plt+0x25a54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq fp, r0, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a3f570 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 32dbc <__cxa_atexit@plt+0x25a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32df4 <__cxa_atexit@plt+0x25ab4> │ │ │ │ - ldr r2, [pc, #40] @ 32e0c <__cxa_atexit@plt+0x25acc> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 310ec <__cxa_atexit@plt+0x23dac> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #28] @ 310fc <__cxa_atexit@plt+0x23dbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 32e10 <__cxa_atexit@plt+0x25ad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq fp, r0, #232, 28 @ 0xe80 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 32e60 <__cxa_atexit@plt+0x25b20> │ │ │ │ - ldr r2, [pc, #56] @ 32e68 <__cxa_atexit@plt+0x25b28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32e54 <__cxa_atexit@plt+0x25b14> │ │ │ │ - ldr r3, [pc, #36] @ 32e6c <__cxa_atexit@plt+0x25b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq fp, r0, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 32e90 <__cxa_atexit@plt+0x25b50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq fp, r0, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + bicseq ip, r0, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32eec <__cxa_atexit@plt+0x25bac> │ │ │ │ + bhi 3115c <__cxa_atexit@plt+0x23e1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32ef8 <__cxa_atexit@plt+0x25bb8> │ │ │ │ - ldr r2, [pc, #68] @ 32f08 <__cxa_atexit@plt+0x25bc8> │ │ │ │ + bcc 31168 <__cxa_atexit@plt+0x23e28> │ │ │ │ + ldr r2, [pc, #72] @ 31178 <__cxa_atexit@plt+0x23e38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 32f0c <__cxa_atexit@plt+0x25bcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 32f10 <__cxa_atexit@plt+0x25bd0> │ │ │ │ + ldr r1, [pc, #68] @ 3117c <__cxa_atexit@plt+0x23e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #52953088 @ 0x3280000 │ │ │ │ - bicseq fp, r0, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 32f90 <__cxa_atexit@plt+0x25c50> │ │ │ │ - ldr r2, [pc, #124] @ 32fac <__cxa_atexit@plt+0x25c6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 32fb0 <__cxa_atexit@plt+0x25c70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 32f84 <__cxa_atexit@plt+0x25c44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 32f98 <__cxa_atexit@plt+0x25c58> │ │ │ │ - ldr r3, [pc, #76] @ 32fb4 <__cxa_atexit@plt+0x25c74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r0, #92, 24 @ 0x5c00 │ │ │ │ - bicseq fp, r0, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32ff4 <__cxa_atexit@plt+0x25cb4> │ │ │ │ - ldr r2, [pc, #36] @ 33000 <__cxa_atexit@plt+0x25cc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq fp, r0, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33050 <__cxa_atexit@plt+0x25d10> │ │ │ │ - ldr r2, [pc, #56] @ 33058 <__cxa_atexit@plt+0x25d18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33044 <__cxa_atexit@plt+0x25d04> │ │ │ │ - ldr r3, [pc, #36] @ 3305c <__cxa_atexit@plt+0x25d1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq fp, r0, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 33080 <__cxa_atexit@plt+0x25d40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq fp, r0, #56, 22 @ 0xe000 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + bicseq ip, r0, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0x03a47870 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 311a0 <__cxa_atexit@plt+0x23e60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a47864 │ │ │ │ + @ instruction: 0x03a4784c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 330dc <__cxa_atexit@plt+0x25d9c> │ │ │ │ + bhi 311fc <__cxa_atexit@plt+0x23ebc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 330e8 <__cxa_atexit@plt+0x25da8> │ │ │ │ - ldr r2, [pc, #68] @ 330f8 <__cxa_atexit@plt+0x25db8> │ │ │ │ + bcc 31208 <__cxa_atexit@plt+0x23ec8> │ │ │ │ + ldr r2, [pc, #64] @ 31218 <__cxa_atexit@plt+0x23ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 330fc <__cxa_atexit@plt+0x25dbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 33100 <__cxa_atexit@plt+0x25dc0> │ │ │ │ + ldr r1, [pc, #60] @ 3121c <__cxa_atexit@plt+0x23edc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #36, 8 @ 0x24000000 │ │ │ │ - bicseq fp, r0, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + bicseq ip, r0, #168, 18 @ 0x2a0000 │ │ │ │ + @ instruction: 0x03a47810 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33180 <__cxa_atexit@plt+0x25e40> │ │ │ │ - ldr r2, [pc, #124] @ 3319c <__cxa_atexit@plt+0x25e5c> │ │ │ │ + bhi 31268 <__cxa_atexit@plt+0x23f28> │ │ │ │ + ldr r3, [pc, #44] @ 31270 <__cxa_atexit@plt+0x23f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a477c0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 312a4 <__cxa_atexit@plt+0x23f64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4778c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 312e0 <__cxa_atexit@plt+0x23fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 331a0 <__cxa_atexit@plt+0x25e60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 33174 <__cxa_atexit@plt+0x25e34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 33188 <__cxa_atexit@plt+0x25e48> │ │ │ │ - ldr r3, [pc, #76] @ 331a4 <__cxa_atexit@plt+0x25e64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + beq 312d8 <__cxa_atexit@plt+0x23f98> │ │ │ │ + b 312f0 <__cxa_atexit@plt+0x23fb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a47750 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #156] @ 313a0 <__cxa_atexit@plt+0x24060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31384 <__cxa_atexit@plt+0x24044> │ │ │ │ + ldr r3, [pc, #132] @ 313a4 <__cxa_atexit@plt+0x24064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-12]! │ │ │ │ + ldr r3, [r2, #20] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 31390 <__cxa_atexit@plt+0x24050> │ │ │ │ + ldr r2, [pc, #92] @ 313a8 <__cxa_atexit@plt+0x24068> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31384 <__cxa_atexit@plt+0x24044> │ │ │ │ + ldr r3, [pc, #60] @ 313ac <__cxa_atexit@plt+0x2406c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0x03a47684 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #128] @ 31444 <__cxa_atexit@plt+0x24104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 31428 <__cxa_atexit@plt+0x240e8> │ │ │ │ + ldr r2, [pc, #88] @ 31448 <__cxa_atexit@plt+0x24108> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31438 <__cxa_atexit@plt+0x240f8> │ │ │ │ + ldr r3, [pc, #56] @ 3144c <__cxa_atexit@plt+0x2410c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a475e4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #60] @ 314ac <__cxa_atexit@plt+0x2416c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 314a0 <__cxa_atexit@plt+0x24160> │ │ │ │ + ldr r3, [pc, #36] @ 314b0 <__cxa_atexit@plt+0x24170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a47580 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [pc, #12] @ 314dc <__cxa_atexit@plt+0x2419c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a47554 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31504 <__cxa_atexit@plt+0x241c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a4751c │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3152c <__cxa_atexit@plt+0x241ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a474f4 │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 31568 <__cxa_atexit@plt+0x24228> │ │ │ │ + ldr r2, [pc, #152] @ 315ec <__cxa_atexit@plt+0x242ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r0, #108, 20 @ 0x6c000 │ │ │ │ - bicseq fp, r0, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov ip, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 315cc <__cxa_atexit@plt+0x2428c> │ │ │ │ + ldr r9, [pc, #108] @ 315f0 <__cxa_atexit@plt+0x242b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #104] @ 315f4 <__cxa_atexit@plt+0x242b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ 315f8 <__cxa_atexit@plt+0x242b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + add r3, r5, #28 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + str r9, [ip, #4] │ │ │ │ + str r0, [ip, #8] │ │ │ │ + str r1, [ip, #12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r2, lr} │ │ │ │ + ldr r3, [pc, #60] @ 315fc <__cxa_atexit@plt+0x242bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + ldr r5, [pc, #20] @ 315e8 <__cxa_atexit@plt+0x242a8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + @ instruction: 0x03a47428 │ │ │ │ + bicseq ip, r0, #180, 12 @ 0xb400000 │ │ │ │ + @ instruction: 0x03a47424 │ │ │ │ + andeq r0, r0, r9, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31670 <__cxa_atexit@plt+0x24330> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 316cc <__cxa_atexit@plt+0x2438c> │ │ │ │ + ldr r7, [pc, #220] @ 3170c <__cxa_atexit@plt+0x243cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #208] @ 31710 <__cxa_atexit@plt+0x243d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #192] @ 31714 <__cxa_atexit@plt+0x243d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 316dc <__cxa_atexit@plt+0x2439c> │ │ │ │ + ldr r9, [pc, #116] @ 316fc <__cxa_atexit@plt+0x243bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 31700 <__cxa_atexit@plt+0x243c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #108] @ 31704 <__cxa_atexit@plt+0x243c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + add ip, r5, #24 │ │ │ │ + ldm ip, {r0, r1, r2, ip} │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmda r5, {r2, ip, lr} │ │ │ │ + ldr r6, [pc, #76] @ 31708 <__cxa_atexit@plt+0x243c8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r6, [pc, #20] @ 316f8 <__cxa_atexit@plt+0x243b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0x03a47324 │ │ │ │ + bicseq ip, r0, #184, 10 @ 0x2e000000 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + bicseq ip, r0, #120, 10 @ 0x1e000000 │ │ │ │ + bicseq ip, r0, #192, 10 @ 0x30000000 │ │ │ │ + @ instruction: 0x03a472f8 │ │ │ │ + andeq r0, r0, r9, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 31780 <__cxa_atexit@plt+0x24440> │ │ │ │ + ldr r9, [pc, #88] @ 31798 <__cxa_atexit@plt+0x24458> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 3179c <__cxa_atexit@plt+0x2445c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ 317a0 <__cxa_atexit@plt+0x24460> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + add ip, r5, #24 │ │ │ │ + ldm ip, {r0, r1, r2, ip} │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmda r5, {r2, ip, lr} │ │ │ │ + ldr r3, [pc, #48] @ 317a4 <__cxa_atexit@plt+0x24464> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + ldr r3, [pc, #32] @ 317a8 <__cxa_atexit@plt+0x24468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffff920 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a4726c │ │ │ │ + bicseq ip, r0, #0, 10 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x03a47254 │ │ │ │ + andeq r1, r0, r9, asr #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 317e8 <__cxa_atexit@plt+0x244a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 317ec <__cxa_atexit@plt+0x244ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 317f0 <__cxa_atexit@plt+0x244b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15be4f4 <__cxa_atexit@plt+0x15b11b4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a47204 │ │ │ │ + bicseq ip, r0, #32, 10 @ 0x8000000 │ │ │ │ + andeq r1, r0, r9, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 331e4 <__cxa_atexit@plt+0x25ea4> │ │ │ │ - ldr r2, [pc, #36] @ 331f0 <__cxa_atexit@plt+0x25eb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 31854 <__cxa_atexit@plt+0x24514> │ │ │ │ + ldr r2, [pc, #72] @ 31860 <__cxa_atexit@plt+0x24520> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 31864 <__cxa_atexit@plt+0x24524> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq fp, r0, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0x03a3f24c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 332c0 <__cxa_atexit@plt+0x25f80> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 332c8 <__cxa_atexit@plt+0x25f88> │ │ │ │ - ldr lr, [pc, #196] @ 332f0 <__cxa_atexit@plt+0x25fb0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff8ec │ │ │ │ + bicseq ip, r0, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 318ac <__cxa_atexit@plt+0x2456c> │ │ │ │ + ldr r7, [pc, #52] @ 318c0 <__cxa_atexit@plt+0x24580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 318a0 <__cxa_atexit@plt+0x24560> │ │ │ │ + mov r7, r8 │ │ │ │ + b 318d4 <__cxa_atexit@plt+0x24594> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 318c4 <__cxa_atexit@plt+0x24584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a47198 │ │ │ │ + @ instruction: 0x03a4717c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31980 <__cxa_atexit@plt+0x24640> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 319bc <__cxa_atexit@plt+0x2467c> │ │ │ │ + ldr r1, [pc, #224] @ 319dc <__cxa_atexit@plt+0x2469c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #220] @ 319e0 <__cxa_atexit@plt+0x246a0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 332f4 <__cxa_atexit@plt+0x25fb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ - ldr r0, [pc, #160] @ 332f8 <__cxa_atexit@plt+0x25fb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #144] @ 332fc <__cxa_atexit@plt+0x25fbc> │ │ │ │ + ldr r8, [pc, #216] @ 319e4 <__cxa_atexit@plt+0x246a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub sl, r3, #26 │ │ │ │ + ldr r0, [pc, #200] @ 319e8 <__cxa_atexit@plt+0x246a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 332dc <__cxa_atexit@plt+0x25f9c> │ │ │ │ - ldr r3, [pc, #96] @ 33300 <__cxa_atexit@plt+0x25fc0> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #192] @ 319ec <__cxa_atexit@plt+0x246ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + ldr r8, [pc, #168] @ 319f0 <__cxa_atexit@plt+0x246b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #28]! │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r3, #13 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 319c4 <__cxa_atexit@plt+0x24684> │ │ │ │ + ldr r7, [pc, #64] @ 319d4 <__cxa_atexit@plt+0x24694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #60] @ 319d8 <__cxa_atexit@plt+0x24698> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b 319c8 <__cxa_atexit@plt+0x24688> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff12c │ │ │ │ + @ instruction: 0xfffff4a8 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + bicseq ip, r0, #120, 4 @ 0x80000007 │ │ │ │ + bicseq ip, r0, #96, 4 │ │ │ │ + bicseq ip, r0, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 31a60 <__cxa_atexit@plt+0x24720> │ │ │ │ + ldr r3, [pc, #92] @ 31a70 <__cxa_atexit@plt+0x24730> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 332b8 <__cxa_atexit@plt+0x25f78> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 31a40 <__cxa_atexit@plt+0x24700> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ + bne 31a50 <__cxa_atexit@plt+0x24710> │ │ │ │ + ldr r7, [pc, #60] @ 31a74 <__cxa_atexit@plt+0x24734> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 332d0 <__cxa_atexit@plt+0x25f90> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 31a7c <__cxa_atexit@plt+0x2473c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 33304 <__cxa_atexit@plt+0x25fc4> │ │ │ │ + ldr r7, [pc, #16] @ 31a78 <__cxa_atexit@plt+0x24738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq fp, r0, #96, 18 @ 0x180000 │ │ │ │ - bicseq fp, r0, #160, 20 @ 0xa0000 │ │ │ │ - bicseq fp, r0, #48, 22 @ 0xc000 │ │ │ │ - andeq r3, r0, ip, ror #18 │ │ │ │ - @ instruction: 0x03a3f164 │ │ │ │ - @ instruction: 0x03a3f138 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33404 <__cxa_atexit@plt+0x260c4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #52 @ 0x34 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3340c <__cxa_atexit@plt+0x260cc> │ │ │ │ - str r3, [sp] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #236] @ 33434 <__cxa_atexit@plt+0x260f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - add ip, r1, #16 │ │ │ │ - ldm ip, {r0, r9, sl, ip} │ │ │ │ - ldr r1, [r1, #32] │ │ │ │ - ldr r3, [pc, #204] @ 33438 <__cxa_atexit@plt+0x260f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r3, [pc, #196] @ 3343c <__cxa_atexit@plt+0x260fc> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq ip, r0, #132, 2 @ 0x21 │ │ │ │ + @ instruction: 0x03a47014 │ │ │ │ + bicseq ip, r0, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 31ab0 <__cxa_atexit@plt+0x24770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #180] @ 33440 <__cxa_atexit@plt+0x26100> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str r3, [r2, #48] @ 0x30 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r0, [pc, #160] @ 33444 <__cxa_atexit@plt+0x26104> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #5 │ │ │ │ - sub sl, r6, #25 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33420 <__cxa_atexit@plt+0x260e0> │ │ │ │ - ldr r3, [pc, #104] @ 33448 <__cxa_atexit@plt+0x26108> │ │ │ │ + ldr r2, [pc, #28] @ 31ab4 <__cxa_atexit@plt+0x24774> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + bicseq ip, r0, #44, 2 │ │ │ │ + bicseq ip, r0, #80, 2 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 31ae0 <__cxa_atexit@plt+0x247a0> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 31af4 <__cxa_atexit@plt+0x247b4> │ │ │ │ + ldr r7, [pc, #8] @ 31af0 <__cxa_atexit@plt+0x247b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a46f98 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 31b5c <__cxa_atexit@plt+0x2481c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 31b38 <__cxa_atexit@plt+0x247f8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 31b4c <__cxa_atexit@plt+0x2480c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 333fc <__cxa_atexit@plt+0x260bc> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ + beq 31b54 <__cxa_atexit@plt+0x24814> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 31b00 <__cxa_atexit@plt+0x247c0> │ │ │ │ + ldr r7, [pc, #32] @ 31b60 <__cxa_atexit@plt+0x24820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 33414 <__cxa_atexit@plt+0x260d4> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq ip, r0, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 31af4 <__cxa_atexit@plt+0x247b4> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 31b9c <__cxa_atexit@plt+0x2485c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a46ef4 │ │ │ │ + @ instruction: 0x03a46eec │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31c20 <__cxa_atexit@plt+0x248e0> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31be0 <__cxa_atexit@plt+0x248a0> │ │ │ │ + ldr r7, [pc, #92] @ 31c30 <__cxa_atexit@plt+0x248f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3344c <__cxa_atexit@plt+0x2610c> │ │ │ │ + ldr lr, [pc, #80] @ 31c38 <__cxa_atexit@plt+0x248f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr r3, [sl, #15] │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #12] @ 31c34 <__cxa_atexit@plt+0x248f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldm sp, {r5, r8} │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r0, #80, 16 @ 0x500000 │ │ │ │ - bicseq fp, r0, #140, 18 @ 0x230000 │ │ │ │ - bicseq fp, r0, #80, 18 @ 0x140000 │ │ │ │ - bicseq fp, r0, #12, 20 @ 0xc000 │ │ │ │ - bicseq fp, r0, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r3, r0, ip, lsr #16 │ │ │ │ - @ instruction: 0x03a3f020 │ │ │ │ - @ instruction: 0x03a3efec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq ip, r0, #68 @ 0x44 │ │ │ │ + @ instruction: 0x03a46e7c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a46e54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31c60 <__cxa_atexit@plt+0x24920> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a46e2c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31c88 <__cxa_atexit@plt+0x24948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a46e04 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31cbc <__cxa_atexit@plt+0x2497c> │ │ │ │ + ldr r3, [pc, #44] @ 31cd8 <__cxa_atexit@plt+0x24998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #16] @ 31cd4 <__cxa_atexit@plt+0x24994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a46db4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 31d24 <__cxa_atexit@plt+0x249e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #192 @ 0xc0 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 335b4 <__cxa_atexit@plt+0x26274> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add fp, r7, #15 │ │ │ │ - ldm fp, {r0, r2, fp} │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r7, [pc, #308] @ 335c8 <__cxa_atexit@plt+0x26288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, ip, #23 │ │ │ │ - str r7, [r6, #184] @ 0xb8 │ │ │ │ - ldr r7, [pc, #292] @ 335cc <__cxa_atexit@plt+0x2628c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #180] @ 0xb4 │ │ │ │ - sub r7, ip, #39 @ 0x27 │ │ │ │ - str r7, [r6, #176] @ 0xb0 │ │ │ │ - str r2, [r6, #172] @ 0xac │ │ │ │ - sub r7, ip, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #268] @ 335d0 <__cxa_atexit@plt+0x26290> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 31d3c <__cxa_atexit@plt+0x249fc> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #60] @ 31d50 <__cxa_atexit@plt+0x24a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #164] @ 0xa4 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #252] @ 335d4 <__cxa_atexit@plt+0x26294> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - ldr r9, [pc, #244] @ 335d8 <__cxa_atexit@plt+0x26298> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr lr, [pc, #236] @ 335dc <__cxa_atexit@plt+0x2629c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r1, [pc, #216] @ 335e0 <__cxa_atexit@plt+0x262a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #100]! @ 0x64 │ │ │ │ - str r3, [r6, #188] @ 0xbc │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r1, [pc, #196] @ 335e4 <__cxa_atexit@plt+0x262a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #24]! │ │ │ │ - ldr r8, [pc, #188] @ 335e8 <__cxa_atexit@plt+0x262a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r3, #112]! @ 0x70 │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r1, #124]! @ 0x7c │ │ │ │ - mov r8, r6 │ │ │ │ - str r0, [r8, #36]! @ 0x24 │ │ │ │ - str r8, [r6, #132] @ 0x84 │ │ │ │ - ldr r0, [pc, #156] @ 335ec <__cxa_atexit@plt+0x262ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #136] @ 0x88 │ │ │ │ - str r1, [r6, #140] @ 0x8c │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - add r0, r6, #148 @ 0x94 │ │ │ │ - stm r0, {r2, sl, fp} │ │ │ │ - str r7, [r6, #160] @ 0xa0 │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #64]! @ 0x40 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ - str r8, [r6, #96] @ 0x60 │ │ │ │ - str sl, [r6, #92] @ 0x5c │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #168] @ 0xa8 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, ip, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #192 @ 0xc0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #32] @ 31d4c <__cxa_atexit@plt+0x24a0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq fp, r0, #8, 30 │ │ │ │ + @ instruction: 0x03a46d3c │ │ │ │ + andeq r0, r0, r7, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 31da4 <__cxa_atexit@plt+0x24a64> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r2, [r5, #8] │ │ │ │ + ldreq r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 31db8 <__cxa_atexit@plt+0x24a78> │ │ │ │ + ldr r7, [pc, #96] @ 31df8 <__cxa_atexit@plt+0x24ab8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa04 │ │ │ │ - bicseq fp, r0, #36, 16 @ 0x240000 │ │ │ │ - bicseq fp, r0, #224, 16 @ 0xe00000 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - bicseq fp, r0, #192, 14 @ 0x3000000 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - bicseq fp, r0, #152, 14 @ 0x2600000 │ │ │ │ - bicseq fp, r0, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3362c <__cxa_atexit@plt+0x262ec> │ │ │ │ + ldr r3, [pc, #80] @ 31dfc <__cxa_atexit@plt+0x24abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr lr, [pc, #64] @ 31e00 <__cxa_atexit@plt+0x24ac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r3, [r0, #3] │ │ │ │ + ldr r8, [r0, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + bicseq fp, r0, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x03a46c8c │ │ │ │ + andeq r0, r0, r7, lsl #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31e28 <__cxa_atexit@plt+0x24ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a46c64 │ │ │ │ + andeq r0, r0, r7, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 31e50 <__cxa_atexit@plt+0x24b10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a46c3c │ │ │ │ + andeq r0, r0, r7, lsl #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + ldrne r2, [r5, #4] │ │ │ │ + ldreq r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 31e9c <__cxa_atexit@plt+0x24b5c> │ │ │ │ + ldr r7, [pc, #76] @ 31edc <__cxa_atexit@plt+0x24b9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #60] @ 31ee0 <__cxa_atexit@plt+0x24ba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r3, [r0, #3] │ │ │ │ + ldr r8, [r0, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + bicseq fp, r0, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0x03a46c1c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 31f08 <__cxa_atexit@plt+0x24bc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 3363c <__cxa_atexit@plt+0x262fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x03a46c10 │ │ │ │ + @ instruction: 0x03a46c38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 31f6c <__cxa_atexit@plt+0x24c2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 31f64 <__cxa_atexit@plt+0x24c24> │ │ │ │ + ldr r3, [pc, #52] @ 31f74 <__cxa_atexit@plt+0x24c34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 31f78 <__cxa_atexit@plt+0x24c38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 31f7c <__cxa_atexit@plt+0x24c3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r0, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33680 <__cxa_atexit@plt+0x26340> │ │ │ │ - ldr r2, [pc, #44] @ 33688 <__cxa_atexit@plt+0x26348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 3368c <__cxa_atexit@plt+0x2634c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq fp, r0, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a46bdc │ │ │ │ + bicseq fp, r0, #52, 24 @ 0x3400 │ │ │ │ + @ instruction: 0x03a46bb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 336c4 <__cxa_atexit@plt+0x26384> │ │ │ │ - ldr r2, [pc, #28] @ 336d0 <__cxa_atexit@plt+0x26390> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 31ff4 <__cxa_atexit@plt+0x24cb4> │ │ │ │ + ldr r9, [pc, #88] @ 32000 <__cxa_atexit@plt+0x24cc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ 32004 <__cxa_atexit@plt+0x24cc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 32008 <__cxa_atexit@plt+0x24cc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 3200c <__cxa_atexit@plt+0x24ccc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr sl, [pc, #68] @ 32010 <__cxa_atexit@plt+0x24cd0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r2, r9, #2 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - bicseq fp, r0, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0x03a3ed6c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3374c <__cxa_atexit@plt+0x2640c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #100] @ 33764 <__cxa_atexit@plt+0x26424> │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a46aa4 │ │ │ │ + @ instruction: 0x03a46b10 │ │ │ │ + @ instruction: 0x03a46b64 │ │ │ │ + bicseq fp, r0, #40, 24 @ 0x2800 │ │ │ │ + bicseq fp, r0, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3207c <__cxa_atexit@plt+0x24d3c> │ │ │ │ + ldr r2, [pc, #84] @ 32088 <__cxa_atexit@plt+0x24d48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 3208c <__cxa_atexit@plt+0x24d4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33758 <__cxa_atexit@plt+0x26418> │ │ │ │ - ldr r2, [pc, #80] @ 33768 <__cxa_atexit@plt+0x26428> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32074 <__cxa_atexit@plt+0x24d34> │ │ │ │ + ldr r3, [pc, #52] @ 32090 <__cxa_atexit@plt+0x24d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 32094 <__cxa_atexit@plt+0x24d54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3373c <__cxa_atexit@plt+0x263fc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 34290 <__cxa_atexit@plt+0x26f50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - bicseq fp, r0, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r4, ror fp │ │ │ │ - @ instruction: 0x03a3eb9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 337d4 <__cxa_atexit@plt+0x26494> │ │ │ │ - ldr r2, [pc, #80] @ 337dc <__cxa_atexit@plt+0x2649c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 337e0 <__cxa_atexit@plt+0x264a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 337c4 <__cxa_atexit@plt+0x26484> │ │ │ │ - ldr r7, [pc, #44] @ 337e4 <__cxa_atexit@plt+0x264a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq fp, r0, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a3eb20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3380c <__cxa_atexit@plt+0x264cc> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq fp, r0, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a46a18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 320c0 <__cxa_atexit@plt+0x24d80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 320c4 <__cxa_atexit@plt+0x24d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a469cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33844 <__cxa_atexit@plt+0x26504> │ │ │ │ - ldr r2, [pc, #40] @ 3385c <__cxa_atexit@plt+0x2651c> │ │ │ │ + bcc 320fc <__cxa_atexit@plt+0x24dbc> │ │ │ │ + ldr r2, [pc, #40] @ 32114 <__cxa_atexit@plt+0x24dd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 33860 <__cxa_atexit@plt+0x26520> │ │ │ │ + ldr r3, [pc, #20] @ 32118 <__cxa_atexit@plt+0x24dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq fp, r0, #152, 8 @ 0x98000000 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq fp, r0, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 338b0 <__cxa_atexit@plt+0x26570> │ │ │ │ - ldr r2, [pc, #56] @ 338b8 <__cxa_atexit@plt+0x26578> │ │ │ │ + bhi 321a0 <__cxa_atexit@plt+0x24e60> │ │ │ │ + ldr r2, [pc, #132] @ 321bc <__cxa_atexit@plt+0x24e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 338a4 <__cxa_atexit@plt+0x26564> │ │ │ │ - ldr r3, [pc, #36] @ 338bc <__cxa_atexit@plt+0x2657c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + beq 32184 <__cxa_atexit@plt+0x24e44> │ │ │ │ + ldr r2, [pc, #112] @ 321c0 <__cxa_atexit@plt+0x24e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 32190 <__cxa_atexit@plt+0x24e50> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 321a8 <__cxa_atexit@plt+0x24e68> │ │ │ │ + str r9, [r3] │ │ │ │ + mov r5, #1 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 31af4 <__cxa_atexit@plt+0x247b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq fp, r0, #16, 6 @ 0x40000000 │ │ │ │ + ldr r7, [pc, #20] @ 321c4 <__cxa_atexit@plt+0x24e84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x03a468d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 338e0 <__cxa_atexit@plt+0x265a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #84] @ 3222c <__cxa_atexit@plt+0x24eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 32208 <__cxa_atexit@plt+0x24ec8> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 32214 <__cxa_atexit@plt+0x24ed4> │ │ │ │ + mov r3, #1 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 31af4 <__cxa_atexit@plt+0x247b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 32230 <__cxa_atexit@plt+0x24ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a46864 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 32260 <__cxa_atexit@plt+0x24f20> │ │ │ │ + mov r3, #1 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 31af4 <__cxa_atexit@plt+0x247b4> │ │ │ │ + ldr r7, [pc, #16] @ 32278 <__cxa_atexit@plt+0x24f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq fp, r0, #216, 4 @ 0x8000000d │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a46818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3393c <__cxa_atexit@plt+0x265fc> │ │ │ │ + bhi 322d4 <__cxa_atexit@plt+0x24f94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33948 <__cxa_atexit@plt+0x26608> │ │ │ │ - ldr r2, [pc, #68] @ 33958 <__cxa_atexit@plt+0x26618> │ │ │ │ + bcc 322e0 <__cxa_atexit@plt+0x24fa0> │ │ │ │ + ldr r2, [pc, #68] @ 322f0 <__cxa_atexit@plt+0x24fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 3395c <__cxa_atexit@plt+0x2661c> │ │ │ │ + ldr r8, [pc, #64] @ 322f4 <__cxa_atexit@plt+0x24fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 33960 <__cxa_atexit@plt+0x26620> │ │ │ │ + ldr r1, [pc, #60] @ 322f8 <__cxa_atexit@plt+0x24fb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #8064 @ 0x1f80 │ │ │ │ - bicseq fp, r0, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + cmneq lr, #228, 16 @ 0xe40000 │ │ │ │ + bicseq fp, r0, #204, 16 @ 0xcc0000 │ │ │ │ + @ instruction: 0x03a46698 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 339e0 <__cxa_atexit@plt+0x266a0> │ │ │ │ - ldr r2, [pc, #124] @ 339fc <__cxa_atexit@plt+0x266bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 33a00 <__cxa_atexit@plt+0x266c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 339d4 <__cxa_atexit@plt+0x26694> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 339e8 <__cxa_atexit@plt+0x266a8> │ │ │ │ - ldr r3, [pc, #76] @ 33a04 <__cxa_atexit@plt+0x266c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r0, #12, 4 @ 0xc0000000 │ │ │ │ - bicseq fp, r0, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33a44 <__cxa_atexit@plt+0x26704> │ │ │ │ - ldr r2, [pc, #36] @ 33a50 <__cxa_atexit@plt+0x26710> │ │ │ │ + bhi 32338 <__cxa_atexit@plt+0x24ff8> │ │ │ │ + ldr r8, [pc, #36] @ 32340 <__cxa_atexit@plt+0x25000> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #24] @ 32344 <__cxa_atexit@plt+0x25004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq fp, r0, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33aa0 <__cxa_atexit@plt+0x26760> │ │ │ │ - ldr r2, [pc, #56] @ 33aa8 <__cxa_atexit@plt+0x26768> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33a94 <__cxa_atexit@plt+0x26754> │ │ │ │ - ldr r3, [pc, #36] @ 33aac <__cxa_atexit@plt+0x2676c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 15ca30c <__cxa_atexit@plt+0x15bcfcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq fp, r0, #32, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 33ad0 <__cxa_atexit@plt+0x26790> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq fp, r0, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0x03a46680 │ │ │ │ + bicseq fp, r0, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33b2c <__cxa_atexit@plt+0x267ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33b38 <__cxa_atexit@plt+0x267f8> │ │ │ │ - ldr r2, [pc, #68] @ 33b48 <__cxa_atexit@plt+0x26808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 33b4c <__cxa_atexit@plt+0x2680c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 33b50 <__cxa_atexit@plt+0x26810> │ │ │ │ + bhi 3237c <__cxa_atexit@plt+0x2503c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 32384 <__cxa_atexit@plt+0x25044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #3588096 @ 0x36c000 │ │ │ │ - bicseq fp, r0, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq fp, r0, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0x03a465f0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33bd0 <__cxa_atexit@plt+0x26890> │ │ │ │ - ldr r2, [pc, #124] @ 33bec <__cxa_atexit@plt+0x268ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 323d4 <__cxa_atexit@plt+0x25094> │ │ │ │ + ldr lr, [pc, #52] @ 323dc <__cxa_atexit@plt+0x2509c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r2, r8} │ │ │ │ + ldr r9, [pc, #40] @ 323e0 <__cxa_atexit@plt+0x250a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 33bf0 <__cxa_atexit@plt+0x268b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33bc4 <__cxa_atexit@plt+0x26884> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 33bd8 <__cxa_atexit@plt+0x26898> │ │ │ │ - ldr r3, [pc, #76] @ 33bf4 <__cxa_atexit@plt+0x268b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r0, #28 │ │ │ │ - bicseq fp, r0, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq fp, r0, #208, 14 @ 0x3400000 │ │ │ │ + @ instruction: 0x03a46594 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 32414 <__cxa_atexit@plt+0x250d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 2fde0 <__cxa_atexit@plt+0x22aa0> │ │ │ │ + bicseq fp, r0, #160, 14 @ 0x2800000 │ │ │ │ + @ instruction: 0x03a46560 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32488 <__cxa_atexit@plt+0x25148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r8, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33c34 <__cxa_atexit@plt+0x268f4> │ │ │ │ - ldr r2, [pc, #36] @ 33c40 <__cxa_atexit@plt+0x26900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq fp, r0, #120, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33c90 <__cxa_atexit@plt+0x26950> │ │ │ │ - ldr r2, [pc, #56] @ 33c98 <__cxa_atexit@plt+0x26958> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33c84 <__cxa_atexit@plt+0x26944> │ │ │ │ - ldr r3, [pc, #36] @ 33c9c <__cxa_atexit@plt+0x2695c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc 32490 <__cxa_atexit@plt+0x25150> │ │ │ │ + ldr lr, [pc, #84] @ 324a4 <__cxa_atexit@plt+0x25164> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 324a8 <__cxa_atexit@plt+0x25168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r6, r8 │ │ │ │ + b 32498 <__cxa_atexit@plt+0x25158> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq sl, r0, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 33cc0 <__cxa_atexit@plt+0x26980> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq sl, r0, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + bicseq fp, r0, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33d1c <__cxa_atexit@plt+0x269dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33d28 <__cxa_atexit@plt+0x269e8> │ │ │ │ - ldr r2, [pc, #68] @ 33d38 <__cxa_atexit@plt+0x269f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 33d3c <__cxa_atexit@plt+0x269fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 33d40 <__cxa_atexit@plt+0x26a00> │ │ │ │ + bhi 324e0 <__cxa_atexit@plt+0x251a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 324e8 <__cxa_atexit@plt+0x251a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #232, 14 @ 0x3a00000 │ │ │ │ - bicseq sl, r0, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq fp, r0, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33dc0 <__cxa_atexit@plt+0x26a80> │ │ │ │ - ldr r2, [pc, #124] @ 33ddc <__cxa_atexit@plt+0x26a9c> │ │ │ │ + bhi 32524 <__cxa_atexit@plt+0x251e4> │ │ │ │ + ldr r2, [pc, #32] @ 3252c <__cxa_atexit@plt+0x251ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 33de0 <__cxa_atexit@plt+0x26aa0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33db4 <__cxa_atexit@plt+0x26a74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 33dc8 <__cxa_atexit@plt+0x26a88> │ │ │ │ - ldr r3, [pc, #76] @ 33de4 <__cxa_atexit@plt+0x26aa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq sl, r0, #44, 28 @ 0x2c0 │ │ │ │ - bicseq sl, r0, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33e24 <__cxa_atexit@plt+0x26ae4> │ │ │ │ - ldr r2, [pc, #36] @ 33e30 <__cxa_atexit@plt+0x26af0> │ │ │ │ + bcc 32580 <__cxa_atexit@plt+0x25240> │ │ │ │ + ldr r2, [pc, #56] @ 3258c <__cxa_atexit@plt+0x2524c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #44] @ 32590 <__cxa_atexit@plt+0x25250> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq sl, r0, #136, 30 @ 0x220 │ │ │ │ - @ instruction: 0x03a3e60c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 33f00 <__cxa_atexit@plt+0x26bc0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 33f08 <__cxa_atexit@plt+0x26bc8> │ │ │ │ - ldr lr, [pc, #196] @ 33f30 <__cxa_atexit@plt+0x26bf0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq fp, r0, #52, 14 @ 0xd00000 │ │ │ │ + bicseq fp, r0, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 325f0 <__cxa_atexit@plt+0x252b0> │ │ │ │ + ldr r2, [pc, #68] @ 32600 <__cxa_atexit@plt+0x252c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ 32604 <__cxa_atexit@plt+0x252c4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 33f34 <__cxa_atexit@plt+0x26bf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ - ldr r0, [pc, #160] @ 33f38 <__cxa_atexit@plt+0x26bf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #144] @ 33f3c <__cxa_atexit@plt+0x26bfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33f1c <__cxa_atexit@plt+0x26bdc> │ │ │ │ - ldr r3, [pc, #96] @ 33f40 <__cxa_atexit@plt+0x26c00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33ef8 <__cxa_atexit@plt+0x26bb8> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 33f10 <__cxa_atexit@plt+0x26bd0> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 33f44 <__cxa_atexit@plt+0x26c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq sl, r0, #32, 26 @ 0x800 │ │ │ │ - bicseq sl, r0, #96, 28 @ 0x600 │ │ │ │ - bicseq sl, r0, #240, 28 @ 0xf00 │ │ │ │ - andeq r2, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x03a3e524 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x03a46578 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33f9c <__cxa_atexit@plt+0x26c5c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33fa8 <__cxa_atexit@plt+0x26c68> │ │ │ │ - ldr r2, [pc, #64] @ 33fb8 <__cxa_atexit@plt+0x26c78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #48] @ 33fbc <__cxa_atexit@plt+0x26c7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ + bhi 3268c <__cxa_atexit@plt+0x2534c> │ │ │ │ + ldr r2, [pc, #104] @ 32694 <__cxa_atexit@plt+0x25354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + stmib r3, {r1, r8, r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32680 <__cxa_atexit@plt+0x25340> │ │ │ │ + ldr r2, [pc, #72] @ 32698 <__cxa_atexit@plt+0x25358> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32680 <__cxa_atexit@plt+0x25340> │ │ │ │ + ldr r3, [pc, #52] @ 3269c <__cxa_atexit@plt+0x2535c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r0, #32, 24 @ 0x2000 │ │ │ │ - bicseq sl, r0, #60, 26 @ 0xf00 │ │ │ │ - @ instruction: 0x03a3e47c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0x03a464e4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 326ec <__cxa_atexit@plt+0x253ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 326e4 <__cxa_atexit@plt+0x253a4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ 326f0 <__cxa_atexit@plt+0x253b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x03a46490 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #16] @ 32720 <__cxa_atexit@plt+0x253e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a46460 │ │ │ │ andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #280 @ 0x118 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 341d0 <__cxa_atexit@plt+0x26e90> │ │ │ │ - ldr lr, [pc, #508] @ 341e4 <__cxa_atexit@plt+0x26ea4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #292] @ 32860 <__cxa_atexit@plt+0x25520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 32840 <__cxa_atexit@plt+0x25500> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 327e4 <__cxa_atexit@plt+0x254a4> │ │ │ │ + ldr r2, [pc, #248] @ 32864 <__cxa_atexit@plt+0x25524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3282c <__cxa_atexit@plt+0x254ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 32850 <__cxa_atexit@plt+0x25510> │ │ │ │ + ldr lr, [pc, #224] @ 32874 <__cxa_atexit@plt+0x25534> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr ip, [r7, #23] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r7, r9, #18 │ │ │ │ - str r7, [r6, #272] @ 0x110 │ │ │ │ - sub r7, r9, #31 │ │ │ │ - str r7, [r6, #260] @ 0x104 │ │ │ │ - ldr r7, [pc, #460] @ 341e8 <__cxa_atexit@plt+0x26ea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #256] @ 0x100 │ │ │ │ - sub r7, r9, #59 @ 0x3b │ │ │ │ - str r7, [r6, #252] @ 0xfc │ │ │ │ - sub r7, r9, #43 @ 0x2b │ │ │ │ - str r7, [r6, #248] @ 0xf8 │ │ │ │ - str r2, [r6, #240] @ 0xf0 │ │ │ │ - ldr r7, [pc, #432] @ 341ec <__cxa_atexit@plt+0x26eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #268] @ 0x10c │ │ │ │ - str r7, [r6, #244] @ 0xf4 │ │ │ │ - str r7, [r6, #232] @ 0xe8 │ │ │ │ - sub r7, r9, #75 @ 0x4b │ │ │ │ - str r7, [r6, #228] @ 0xe4 │ │ │ │ - str r1, [r6, #224] @ 0xe0 │ │ │ │ - sub r1, r9, #86 @ 0x56 │ │ │ │ - str r1, [r6, #212] @ 0xd4 │ │ │ │ - ldr r1, [pc, #396] @ 341f0 <__cxa_atexit@plt+0x26eb0> │ │ │ │ + ldr r1, [pc, #220] @ 32878 <__cxa_atexit@plt+0x25538> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r6, #208] @ 0xd0 │ │ │ │ - ldr r0, [pc, #388] @ 341f4 <__cxa_atexit@plt+0x26eb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #216] @ 0xd8 │ │ │ │ - str r0, [r6, #200] @ 0xc8 │ │ │ │ - sub r0, r9, #109 @ 0x6d │ │ │ │ - str r0, [r6, #196] @ 0xc4 │ │ │ │ - ldr r0, [pc, #368] @ 341f8 <__cxa_atexit@plt+0x26eb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #188] @ 0xbc │ │ │ │ - sub r0, r9, #147 @ 0x93 │ │ │ │ - sub r2, r9, #121 @ 0x79 │ │ │ │ - ldr r7, [pc, #352] @ 341fc <__cxa_atexit@plt+0x26ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub lr, r9, #139 @ 0x8b │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r9, #131 @ 0x83 │ │ │ │ - str fp, [r6, #156] @ 0x9c │ │ │ │ - str lr, [r6, #160] @ 0xa0 │ │ │ │ - str r7, [r6, #164] @ 0xa4 │ │ │ │ - str r2, [r6, #168] @ 0xa8 │ │ │ │ - str r0, [r6, #172] @ 0xac │ │ │ │ - ldr r7, [pc, #316] @ 34200 <__cxa_atexit@plt+0x26ec0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #152] @ 0x98 │ │ │ │ - ldr r7, [pc, #308] @ 34204 <__cxa_atexit@plt+0x26ec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #144] @ 0x90 │ │ │ │ - str r7, [r6, #136] @ 0x88 │ │ │ │ - str r7, [r6, #128] @ 0x80 │ │ │ │ - ldr r7, [pc, #292] @ 34208 <__cxa_atexit@plt+0x26ec8> │ │ │ │ + ldr sl, [r2, #3] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #128] @ 3286c <__cxa_atexit@plt+0x2552c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r6, #100] @ 0x64 │ │ │ │ - ldr lr, [pc, #284] @ 3420c <__cxa_atexit@plt+0x26ecc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r0, [pc, #264] @ 34210 <__cxa_atexit@plt+0x26ed0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - ldr r3, [pc, #248] @ 34214 <__cxa_atexit@plt+0x26ed4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #116]! @ 0x74 │ │ │ │ - str r0, [r6, #264] @ 0x108 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #176]! @ 0xb0 │ │ │ │ - ldr r8, [pc, #224] @ 34218 <__cxa_atexit@plt+0x26ed8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #192] @ 0xc0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #212] @ 3421c <__cxa_atexit@plt+0x26edc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #88]! @ 0x58 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #60]! @ 0x3c │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #48]! @ 0x30 │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - ldr r3, [pc, #180] @ 34220 <__cxa_atexit@plt+0x26ee0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6, #220] @ 0xdc │ │ │ │ - str r1, [r6, #204] @ 0xcc │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r7, [r6, #140] @ 0x8c │ │ │ │ - str r1, [r6, #132] @ 0x84 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - str r8, [r2, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #236] @ 0xec │ │ │ │ - str r6, [r6, #148] @ 0x94 │ │ │ │ - sub r7, r9, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #280 @ 0x118 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - bicseq sl, r0, #128, 22 @ 0x20000 │ │ │ │ - bicseq sl, r0, #144, 24 @ 0x9000 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq sl, r0, #52, 26 @ 0xd00 │ │ │ │ - bicseq sl, r0, #32, 26 @ 0x800 │ │ │ │ - bicseq sl, r0, #16, 26 @ 0x400 │ │ │ │ - bicseq sl, r0, #212, 24 @ 0xd400 │ │ │ │ - bicseq sl, r0, #204, 24 @ 0xcc00 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - bicseq sl, r0, #192, 22 @ 0x30000 │ │ │ │ - bicseq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffff7fc │ │ │ │ - @ instruction: 0x03a3e218 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 34274 <__cxa_atexit@plt+0x26f34> │ │ │ │ - ldr r2, [pc, #52] @ 34280 <__cxa_atexit@plt+0x26f40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 34268 <__cxa_atexit@plt+0x26f28> │ │ │ │ - mov r7, r8 │ │ │ │ - b 34290 <__cxa_atexit@plt+0x26f50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r2, [sl, #7] │ │ │ │ + ldr r1, [sl, #11] │ │ │ │ + ldr r0, [sl, #15] │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #60] @ 32870 <__cxa_atexit@plt+0x25530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 32868 <__cxa_atexit@plt+0x25528> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3e1bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + bicseq fp, r0, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0x03a4625c │ │ │ │ + @ instruction: 0xfffff458 │ │ │ │ + @ instruction: 0x03a46260 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0x03a460fc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 34358 <__cxa_atexit@plt+0x27018> │ │ │ │ + bne 32900 <__cxa_atexit@plt+0x255c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #96 @ 0x60 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3436c <__cxa_atexit@plt+0x2702c> │ │ │ │ - ldr r9, [pc, #204] @ 34380 <__cxa_atexit@plt+0x27040> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #200] @ 34384 <__cxa_atexit@plt+0x27044> │ │ │ │ + bcc 32914 <__cxa_atexit@plt+0x255d4> │ │ │ │ + ldr r2, [pc, #124] @ 32928 <__cxa_atexit@plt+0x255e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #120] @ 3292c <__cxa_atexit@plt+0x255ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #196] @ 34388 <__cxa_atexit@plt+0x27048> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - sub r2, r3, #34 @ 0x22 │ │ │ │ - ldr r9, [pc, #156] @ 3438c <__cxa_atexit@plt+0x2704c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r0, [pc, #144] @ 34390 <__cxa_atexit@plt+0x27050> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #132] @ 34394 <__cxa_atexit@plt+0x27054> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #32]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldm sl, {r0, r7, sl} │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r2, sl, lr} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3437c <__cxa_atexit@plt+0x2703c> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 32924 <__cxa_atexit@plt+0x255e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a3e050 │ │ │ │ - @ instruction: 0xfffff428 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - bicseq sl, r0, #144, 20 @ 0x90000 │ │ │ │ - bicseq sl, r0, #200, 18 @ 0x320000 │ │ │ │ - bicseq sl, r0, #180, 18 @ 0x2d0000 │ │ │ │ - @ instruction: 0x03a3e0a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3442c <__cxa_atexit@plt+0x270ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 34438 <__cxa_atexit@plt+0x270f8> │ │ │ │ - ldr r0, [pc, #136] @ 34454 <__cxa_atexit@plt+0x27114> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #132] @ 34458 <__cxa_atexit@plt+0x27118> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 34448 <__cxa_atexit@plt+0x27108> │ │ │ │ - ldr r3, [pc, #96] @ 3445c <__cxa_atexit@plt+0x2711c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3441c <__cxa_atexit@plt+0x270dc> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 34290 <__cxa_atexit@plt+0x26f50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - bicseq sl, r0, #196, 14 @ 0x3100000 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a4618c │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 34494 <__cxa_atexit@plt+0x27154> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3449c <__cxa_atexit@plt+0x2715c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3297c <__cxa_atexit@plt+0x2563c> │ │ │ │ + ldr r2, [pc, #56] @ 32984 <__cxa_atexit@plt+0x25644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32970 <__cxa_atexit@plt+0x25630> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, r0, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 344f8 <__cxa_atexit@plt+0x271b8> │ │ │ │ - ldr lr, [pc, #68] @ 34504 <__cxa_atexit@plt+0x271c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 34508 <__cxa_atexit@plt+0x271c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 344ec <__cxa_atexit@plt+0x271ac> │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 32200 <__cxa_atexit@plt+0x24ec0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, r0, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 34530 <__cxa_atexit@plt+0x271f0> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 32200 <__cxa_atexit@plt+0x24ec0> │ │ │ │ - ldr r7, [pc, #12] @ 34544 <__cxa_atexit@plt+0x27204> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a3df0c │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3457c <__cxa_atexit@plt+0x2723c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 34584 <__cxa_atexit@plt+0x27244> │ │ │ │ + bhi 32a00 <__cxa_atexit@plt+0x256c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32a0c <__cxa_atexit@plt+0x256cc> │ │ │ │ + ldr r2, [pc, #76] @ 32a1c <__cxa_atexit@plt+0x256dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 32a20 <__cxa_atexit@plt+0x256e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 32a24 <__cxa_atexit@plt+0x256e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 34594 <__cxa_atexit@plt+0x27254> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r0, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34618 <__cxa_atexit@plt+0x272d8> │ │ │ │ - ldr r2, [pc, #120] @ 34620 <__cxa_atexit@plt+0x272e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 345f0 <__cxa_atexit@plt+0x272b0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 34600 <__cxa_atexit@plt+0x272c0> │ │ │ │ - ldr r2, [pc, #84] @ 34624 <__cxa_atexit@plt+0x272e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3460c <__cxa_atexit@plt+0x272cc> │ │ │ │ - mov r5, r3 │ │ │ │ - b 34684 <__cxa_atexit@plt+0x27344> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + bicseq fp, r0, #176, 2 @ 0x2c │ │ │ │ + cmneq lr, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32a60 <__cxa_atexit@plt+0x25720> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #28] @ 32a70 <__cxa_atexit@plt+0x25730> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + bicseq fp, r0, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 32b10 <__cxa_atexit@plt+0x257d0> │ │ │ │ + ldr lr, [pc, #152] @ 32b30 <__cxa_atexit@plt+0x257f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r6, [pc, #136] @ 32b34 <__cxa_atexit@plt+0x257f4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32b00 <__cxa_atexit@plt+0x257c0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32b20 <__cxa_atexit@plt+0x257e0> │ │ │ │ + ldr r3, [pc, #88] @ 32b38 <__cxa_atexit@plt+0x257f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq fp, r0, #220 @ 0xdc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 34664 <__cxa_atexit@plt+0x27324> │ │ │ │ - ldr r3, [pc, #52] @ 34678 <__cxa_atexit@plt+0x27338> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32b80 <__cxa_atexit@plt+0x25840> │ │ │ │ + ldr r3, [pc, #44] @ 32b8c <__cxa_atexit@plt+0x2584c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0x03a46000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32bdc <__cxa_atexit@plt+0x2589c> │ │ │ │ + ldr r3, [pc, #48] @ 32be4 <__cxa_atexit@plt+0x258a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34670 <__cxa_atexit@plt+0x27330> │ │ │ │ - b 34684 <__cxa_atexit@plt+0x27344> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #172] @ 34744 <__cxa_atexit@plt+0x27404> │ │ │ │ - add r1, pc, r1 │ │ │ │ + @ instruction: 0x03a45fac │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32c64 <__cxa_atexit@plt+0x25924> │ │ │ │ + ldr r2, [pc, #96] @ 32c70 <__cxa_atexit@plt+0x25930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 32c74 <__cxa_atexit@plt+0x25934> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #88] @ 32c78 <__cxa_atexit@plt+0x25938> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #84] @ 32c7c <__cxa_atexit@plt+0x2593c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34724 <__cxa_atexit@plt+0x273e4> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r3, [pc, #40] @ 32c80 <__cxa_atexit@plt+0x25940> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + sub r9, r6, #5 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0x03a45d9c │ │ │ │ + bicseq fp, r0, #80 @ 0x50 │ │ │ │ + bicseq fp, r0, #28 │ │ │ │ + @ instruction: 0x03a45ef0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 32ccc <__cxa_atexit@plt+0x2598c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 32cd0 <__cxa_atexit@plt+0x25990> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #16] @ 32cd4 <__cxa_atexit@plt+0x25994> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15cab1c <__cxa_atexit@plt+0x15bd7dc> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a45cfc │ │ │ │ + bicseq sl, r0, #176, 30 @ 0x2c0 │ │ │ │ + @ instruction: 0x03a45e90 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #148] @ 32d84 <__cxa_atexit@plt+0x25a44> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r6, [r5] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 32d58 <__cxa_atexit@plt+0x25a18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 34730 <__cxa_atexit@plt+0x273f0> │ │ │ │ - ldr lr, [pc, #132] @ 34748 <__cxa_atexit@plt+0x27408> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 32d74 <__cxa_atexit@plt+0x25a34> │ │ │ │ + ldr r8, [pc, #108] @ 32d88 <__cxa_atexit@plt+0x25a48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #104] @ 32d8c <__cxa_atexit@plt+0x25a4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 3474c <__cxa_atexit@plt+0x2740c> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r1, #3 │ │ │ │ + beq 32d68 <__cxa_atexit@plt+0x25a28> │ │ │ │ + mov r7, r1 │ │ │ │ + b 32e24 <__cxa_atexit@plt+0x25ae4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0x03a45dd8 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 32e00 <__cxa_atexit@plt+0x25ac0> │ │ │ │ + ldr r8, [pc, #84] @ 32e10 <__cxa_atexit@plt+0x25ad0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 32e14 <__cxa_atexit@plt+0x25ad4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 32df8 <__cxa_atexit@plt+0x25ab8> │ │ │ │ + b 32e24 <__cxa_atexit@plt+0x25ae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + @ instruction: 0x03a45d50 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 32e6c <__cxa_atexit@plt+0x25b2c> │ │ │ │ + ldr r3, [pc, #164] @ 32ee8 <__cxa_atexit@plt+0x25ba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #24] │ │ │ │ + ldr r3, [pc, #136] @ 32eec <__cxa_atexit@plt+0x25bac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15be4f4 <__cxa_atexit@plt+0x15b11b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 32ec8 <__cxa_atexit@plt+0x25b88> │ │ │ │ + ldr r7, [pc, #108] @ 32ef0 <__cxa_atexit@plt+0x25bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #96] @ 32ef4 <__cxa_atexit@plt+0x25bb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #76] @ 32ef8 <__cxa_atexit@plt+0x25bb8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #22 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #88] @ 34750 <__cxa_atexit@plt+0x27410> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #11 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ + ldr r6, [pc, #20] @ 32ee4 <__cxa_atexit@plt+0x25ba4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + bicseq sl, r0, #156, 28 @ 0x9c0 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + bicseq sl, r0, #36, 26 @ 0x900 │ │ │ │ + bicseq sl, r0, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0x03a45c6c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #200] @ 32fd8 <__cxa_atexit@plt+0x25c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 32f58 <__cxa_atexit@plt+0x25c18> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 32f60 <__cxa_atexit@plt+0x25c20> │ │ │ │ + ldr r3, [pc, #176] @ 32fe0 <__cxa_atexit@plt+0x25ca0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #24] │ │ │ │ + ldr r3, [pc, #148] @ 32fe4 <__cxa_atexit@plt+0x25ca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15be4f4 <__cxa_atexit@plt+0x15b11b4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 32fbc <__cxa_atexit@plt+0x25c7c> │ │ │ │ + ldr r7, [pc, #112] @ 32fe8 <__cxa_atexit@plt+0x25ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 32fec <__cxa_atexit@plt+0x25cac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #80] @ 32ff0 <__cxa_atexit@plt+0x25cb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - bicseq sl, r0, #192, 12 @ 0xc000000 │ │ │ │ - bicseq sl, r0, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #24] @ 32fdc <__cxa_atexit@plt+0x25c9c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xffffffd4 │ │ │ │ + bicseq sl, r0, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + bicseq sl, r0, #48, 24 @ 0x3000 │ │ │ │ + bicseq sl, r0, #116, 24 @ 0x7400 │ │ │ │ + @ instruction: 0x03a45b74 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 33040 <__cxa_atexit@plt+0x25d00> │ │ │ │ + ldr r3, [pc, #164] @ 330bc <__cxa_atexit@plt+0x25d7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #24] │ │ │ │ + ldr r3, [pc, #136] @ 330c0 <__cxa_atexit@plt+0x25d80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15be4f4 <__cxa_atexit@plt+0x15b11b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3309c <__cxa_atexit@plt+0x25d5c> │ │ │ │ + ldr r7, [pc, #108] @ 330c4 <__cxa_atexit@plt+0x25d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #96] @ 330c8 <__cxa_atexit@plt+0x25d88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #76] @ 330cc <__cxa_atexit@plt+0x25d8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #20] @ 330b8 <__cxa_atexit@plt+0x25d78> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + bicseq sl, r0, #200, 24 @ 0xc800 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + bicseq sl, r0, #80, 22 @ 0x14000 │ │ │ │ + bicseq sl, r0, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r6, asr #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 347c8 <__cxa_atexit@plt+0x27488> │ │ │ │ - ldr r2, [pc, #92] @ 347d4 <__cxa_atexit@plt+0x27494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 347d8 <__cxa_atexit@plt+0x27498> │ │ │ │ + bcc 33134 <__cxa_atexit@plt+0x25df4> │ │ │ │ + ldr r7, [pc, #88] @ 3314c <__cxa_atexit@plt+0x25e0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #76] @ 33150 <__cxa_atexit@plt+0x25e10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #56] @ 33154 <__cxa_atexit@plt+0x25e14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #22 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr r9, [pc, #52] @ 347dc <__cxa_atexit@plt+0x2749c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - bicseq sl, r0, #40, 12 @ 0x2800000 │ │ │ │ - bicseq sl, r0, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 348b4 <__cxa_atexit@plt+0x27574> │ │ │ │ - ldr lr, [pc, #212] @ 348d4 <__cxa_atexit@plt+0x27594> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r3, r7} │ │ │ │ - ldr r9, [pc, #200] @ 348d8 <__cxa_atexit@plt+0x27598> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 348a8 <__cxa_atexit@plt+0x27568> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 348c0 <__cxa_atexit@plt+0x27580> │ │ │ │ - ldr r3, [pc, #152] @ 348dc <__cxa_atexit@plt+0x2759c> │ │ │ │ + ldr r3, [pc, #28] @ 33158 <__cxa_atexit@plt+0x25e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #148] @ 348e0 <__cxa_atexit@plt+0x275a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r9, [pc, #124] @ 348e4 <__cxa_atexit@plt+0x275a4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r3, r2, #25 │ │ │ │ - ldr sl, [pc, #116] @ 348e8 <__cxa_atexit@plt+0x275a8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r2, #13 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r6, r7, sl} │ │ │ │ - add r0, r6, #32 │ │ │ │ - stm r0, {r3, ip, lr} │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 34594 <__cxa_atexit@plt+0x27254> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r0, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - bicseq sl, r0, #48, 10 @ 0xc000000 │ │ │ │ - bicseq sl, r0, #56, 10 @ 0xe000000 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + bicseq sl, r0, #180, 20 @ 0xb4000 │ │ │ │ + bicseq sl, r0, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x03a45a34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3496c <__cxa_atexit@plt+0x2762c> │ │ │ │ - ldr r2, [pc, #104] @ 34978 <__cxa_atexit@plt+0x27638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 3497c <__cxa_atexit@plt+0x2763c> │ │ │ │ + bcc 331c0 <__cxa_atexit@plt+0x25e80> │ │ │ │ + ldr r0, [pc, #72] @ 331d0 <__cxa_atexit@plt+0x25e90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr lr, [pc, #60] @ 331d4 <__cxa_atexit@plt+0x25e94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldmib r5, {r7, ip} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [pc, #80] @ 34980 <__cxa_atexit@plt+0x27640> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r6, #25 │ │ │ │ - ldr sl, [pc, #72] @ 34984 <__cxa_atexit@plt+0x27644> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r3, r7, sl} │ │ │ │ - add r0, r3, #32 │ │ │ │ - stm r0, {r2, ip, lr} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 34594 <__cxa_atexit@plt+0x27254> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - bicseq sl, r0, #104, 8 @ 0x68000000 │ │ │ │ - bicseq sl, r0, #112, 8 @ 0x70000000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff1c4 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + @ instruction: 0x03a459b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 34a18 <__cxa_atexit@plt+0x276d8> │ │ │ │ - ldr lr, [pc, #120] @ 34a28 <__cxa_atexit@plt+0x276e8> │ │ │ │ + bcc 33238 <__cxa_atexit@plt+0x25ef8> │ │ │ │ + ldr r2, [pc, #68] @ 33248 <__cxa_atexit@plt+0x25f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ 3324c <__cxa_atexit@plt+0x25f0c> │ │ │ │ add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r9, [pc, #104] @ 34a2c <__cxa_atexit@plt+0x276ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 34a30 <__cxa_atexit@plt+0x276f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r8, [pc, #80] @ 34a34 <__cxa_atexit@plt+0x276f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #16]! │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #28]! │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r1, r2, sl} │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r7, r8, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - bicseq sl, r0, #252, 4 @ 0xc000000f │ │ │ │ - bicseq sl, r0, #228, 4 @ 0x4000000e │ │ │ │ + @ instruction: 0xfffff100 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x03a45940 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34a74 <__cxa_atexit@plt+0x27734> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 332cc <__cxa_atexit@plt+0x25f8c> │ │ │ │ + ldr r3, [pc, #104] @ 332e4 <__cxa_atexit@plt+0x25fa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #100] @ 332e8 <__cxa_atexit@plt+0x25fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ 332ec <__cxa_atexit@plt+0x25fac> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 34a84 <__cxa_atexit@plt+0x27744> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #80] @ 332f0 <__cxa_atexit@plt+0x25fb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ 332f4 <__cxa_atexit@plt+0x25fb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r0, #100, 4 @ 0x40000006 │ │ │ │ - @ instruction: 0x03a3d880 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34af0 <__cxa_atexit@plt+0x277b0> │ │ │ │ - ldr r2, [pc, #80] @ 34af8 <__cxa_atexit@plt+0x277b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 34afc <__cxa_atexit@plt+0x277bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 34ae0 <__cxa_atexit@plt+0x277a0> │ │ │ │ - ldr r7, [pc, #44] @ 34b00 <__cxa_atexit@plt+0x277c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffed9c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffeff4 │ │ │ │ + bicseq sl, r0, #216, 18 @ 0x360000 │ │ │ │ + @ instruction: 0x03a458dc │ │ │ │ + @ instruction: 0x03a458dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 33358 <__cxa_atexit@plt+0x26018> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 33350 <__cxa_atexit@plt+0x26010> │ │ │ │ + ldr r3, [pc, #52] @ 33360 <__cxa_atexit@plt+0x26020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 33364 <__cxa_atexit@plt+0x26024> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 33368 <__cxa_atexit@plt+0x26028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq sl, r0, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a3d804 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 34b28 <__cxa_atexit@plt+0x277e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a45884 │ │ │ │ + bicseq sl, r0, #72, 16 @ 0x480000 │ │ │ │ + @ instruction: 0x03a45858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 34b60 <__cxa_atexit@plt+0x27820> │ │ │ │ - ldr r2, [pc, #40] @ 34b78 <__cxa_atexit@plt+0x27838> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 333e4 <__cxa_atexit@plt+0x260a4> │ │ │ │ + ldr r8, [pc, #92] @ 333f0 <__cxa_atexit@plt+0x260b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 333f4 <__cxa_atexit@plt+0x260b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 333f8 <__cxa_atexit@plt+0x260b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 333fc <__cxa_atexit@plt+0x260bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 33400 <__cxa_atexit@plt+0x260c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a4581c │ │ │ │ + @ instruction: 0x03a45780 │ │ │ │ + bicseq sl, r0, #68, 16 @ 0x440000 │ │ │ │ + bicseq sl, r0, #232, 14 @ 0x3a00000 │ │ │ │ + bicseq sl, r0, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 33424 <__cxa_atexit@plt+0x260e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 34b7c <__cxa_atexit@plt+0x2783c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq sl, r0, #124, 2 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34bcc <__cxa_atexit@plt+0x2788c> │ │ │ │ - ldr r2, [pc, #56] @ 34bd4 <__cxa_atexit@plt+0x27894> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34bc0 <__cxa_atexit@plt+0x27880> │ │ │ │ - ldr r3, [pc, #36] @ 34bd8 <__cxa_atexit@plt+0x27898> │ │ │ │ + bicseq sl, r0, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0x03a457dc │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 3344c <__cxa_atexit@plt+0x2610c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a457d0 │ │ │ │ + @ instruction: 0x03a457f8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 334b0 <__cxa_atexit@plt+0x26170> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 334a8 <__cxa_atexit@plt+0x26168> │ │ │ │ + ldr r7, [pc, #52] @ 334b8 <__cxa_atexit@plt+0x26178> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 334bc <__cxa_atexit@plt+0x2617c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 334c0 <__cxa_atexit@plt+0x26180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq sl, r0, #248, 12 @ 0xf800000 │ │ │ │ + bicseq sl, r0, #152, 14 @ 0x2600000 │ │ │ │ + @ instruction: 0x03a45760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 34bfc <__cxa_atexit@plt+0x278bc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 334e4 <__cxa_atexit@plt+0x261a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a45754 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3353c <__cxa_atexit@plt+0x261fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 33534 <__cxa_atexit@plt+0x261f4> │ │ │ │ + ldr r3, [pc, #44] @ 33544 <__cxa_atexit@plt+0x26204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34c58 <__cxa_atexit@plt+0x27918> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34c64 <__cxa_atexit@plt+0x27924> │ │ │ │ - ldr r2, [pc, #68] @ 34c74 <__cxa_atexit@plt+0x27934> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 34c78 <__cxa_atexit@plt+0x27938> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 34c7c <__cxa_atexit@plt+0x2793c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 33548 <__cxa_atexit@plt+0x26208> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fdf24 <__cxa_atexit@plt+0x15f0be4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #413696 @ 0x65000 │ │ │ │ - bicseq r9, r0, #88, 30 @ 0x160 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34cfc <__cxa_atexit@plt+0x279bc> │ │ │ │ - ldr r2, [pc, #124] @ 34d18 <__cxa_atexit@plt+0x279d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 34d1c <__cxa_atexit@plt+0x279dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34cf0 <__cxa_atexit@plt+0x279b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 34d04 <__cxa_atexit@plt+0x279c4> │ │ │ │ - ldr r3, [pc, #76] @ 34d20 <__cxa_atexit@plt+0x279e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + bicseq sl, r0, #108, 12 @ 0x6c00000 │ │ │ │ + bicseq sl, r0, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 33590 <__cxa_atexit@plt+0x26250> │ │ │ │ + ldr r3, [pc, #52] @ 335a0 <__cxa_atexit@plt+0x26260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 33580 <__cxa_atexit@plt+0x26240> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 335a4 <__cxa_atexit@plt+0x26264> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a456e8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 33608 <__cxa_atexit@plt+0x262c8> │ │ │ │ + ldr r3, [pc, #60] @ 33618 <__cxa_atexit@plt+0x262d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 335f8 <__cxa_atexit@plt+0x262b8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #240, 28 @ 0xf00 │ │ │ │ - bicseq sl, r0, #192 @ 0xc0 │ │ │ │ + ldr r7, [pc, #12] @ 3361c <__cxa_atexit@plt+0x262dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a45674 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34d60 <__cxa_atexit@plt+0x27a20> │ │ │ │ - ldr r2, [pc, #36] @ 34d6c <__cxa_atexit@plt+0x27a2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq sl, r0, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34dbc <__cxa_atexit@plt+0x27a7c> │ │ │ │ - ldr r2, [pc, #56] @ 34dc4 <__cxa_atexit@plt+0x27a84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34db0 <__cxa_atexit@plt+0x27a70> │ │ │ │ - ldr r3, [pc, #36] @ 34dc8 <__cxa_atexit@plt+0x27a88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 33688 <__cxa_atexit@plt+0x26348> │ │ │ │ + ldr r3, [pc, #60] @ 33698 <__cxa_atexit@plt+0x26358> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 33678 <__cxa_atexit@plt+0x26338> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #4, 28 @ 0x40 │ │ │ │ + ldr r7, [pc, #12] @ 3369c <__cxa_atexit@plt+0x2635c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a455f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 34dec <__cxa_atexit@plt+0x27aac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 34e48 <__cxa_atexit@plt+0x27b08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34e54 <__cxa_atexit@plt+0x27b14> │ │ │ │ - ldr r2, [pc, #68] @ 34e64 <__cxa_atexit@plt+0x27b24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 34e68 <__cxa_atexit@plt+0x27b28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 34e6c <__cxa_atexit@plt+0x27b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #200278016 @ 0xbf00000 │ │ │ │ - bicseq r9, r0, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x03a45798 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 34eec <__cxa_atexit@plt+0x27bac> │ │ │ │ - ldr r2, [pc, #124] @ 34f08 <__cxa_atexit@plt+0x27bc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 34f0c <__cxa_atexit@plt+0x27bcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34ee0 <__cxa_atexit@plt+0x27ba0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 34ef4 <__cxa_atexit@plt+0x27bb4> │ │ │ │ - ldr r3, [pc, #76] @ 34f10 <__cxa_atexit@plt+0x27bd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + bhi 3373c <__cxa_atexit@plt+0x263fc> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 336fc <__cxa_atexit@plt+0x263bc> │ │ │ │ + ldr r7, [pc, #92] @ 3374c <__cxa_atexit@plt+0x2640c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #80] @ 33754 <__cxa_atexit@plt+0x26414> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr r3, [sl, #15] │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #12] @ 33750 <__cxa_atexit@plt+0x26410> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bicseq sl, r0, #40, 10 @ 0xa000000 │ │ │ │ + @ instruction: 0x03a45728 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a45700 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3377c <__cxa_atexit@plt+0x2643c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a456d8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 337a4 <__cxa_atexit@plt+0x26464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a456b0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 337d8 <__cxa_atexit@plt+0x26498> │ │ │ │ + ldr r3, [pc, #44] @ 337f4 <__cxa_atexit@plt+0x264b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #16] @ 337f0 <__cxa_atexit@plt+0x264b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a45660 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 33840 <__cxa_atexit@plt+0x26500> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 33858 <__cxa_atexit@plt+0x26518> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #60] @ 3386c <__cxa_atexit@plt+0x2652c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 33868 <__cxa_atexit@plt+0x26528> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #0, 26 │ │ │ │ - bicseq r9, r0, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 34f50 <__cxa_atexit@plt+0x27c10> │ │ │ │ - ldr r2, [pc, #36] @ 34f5c <__cxa_atexit@plt+0x27c1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq sl, r0, #236, 6 @ 0xb0000003 │ │ │ │ + @ instruction: 0x03a455e8 │ │ │ │ + andeq r0, r0, r7, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 338c0 <__cxa_atexit@plt+0x26580> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r2, [r5, #8] │ │ │ │ + ldreq r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 338d4 <__cxa_atexit@plt+0x26594> │ │ │ │ + ldr r7, [pc, #96] @ 33914 <__cxa_atexit@plt+0x265d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r0, #92, 28 @ 0x5c0 │ │ │ │ + ldr r3, [pc, #80] @ 33918 <__cxa_atexit@plt+0x265d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr lr, [pc, #64] @ 3391c <__cxa_atexit@plt+0x265dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r3, [r0, #3] │ │ │ │ + ldr r8, [r0, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + bicseq sl, r0, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x03a45538 │ │ │ │ + andeq r0, r0, r7, lsl #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 33944 <__cxa_atexit@plt+0x26604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a45510 │ │ │ │ + andeq r0, r0, r7, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3396c <__cxa_atexit@plt+0x2662c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a454e8 │ │ │ │ + andeq r0, r0, r7, lsl #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + ldrne r2, [r5, #4] │ │ │ │ + ldreq r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 339b8 <__cxa_atexit@plt+0x26678> │ │ │ │ + ldr r7, [pc, #76] @ 339f8 <__cxa_atexit@plt+0x266b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #60] @ 339fc <__cxa_atexit@plt+0x266bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldr r2, [r2, #15] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr r3, [r0, #3] │ │ │ │ + ldr r8, [r0, #7] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + bicseq sl, r0, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 34fac <__cxa_atexit@plt+0x27c6c> │ │ │ │ - ldr r2, [pc, #56] @ 34fb4 <__cxa_atexit@plt+0x27c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 34fa0 <__cxa_atexit@plt+0x27c60> │ │ │ │ - ldr r3, [pc, #36] @ 34fb8 <__cxa_atexit@plt+0x27c78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 33a30 <__cxa_atexit@plt+0x266f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 33a38 <__cxa_atexit@plt+0x266f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 34fdc <__cxa_atexit@plt+0x27c9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #220, 22 @ 0x37000 │ │ │ │ + bicseq sl, r0, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35038 <__cxa_atexit@plt+0x27cf8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35044 <__cxa_atexit@plt+0x27d04> │ │ │ │ - ldr r2, [pc, #68] @ 35054 <__cxa_atexit@plt+0x27d14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 35058 <__cxa_atexit@plt+0x27d18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 3505c <__cxa_atexit@plt+0x27d1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bhi 33a6c <__cxa_atexit@plt+0x2672c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 33a74 <__cxa_atexit@plt+0x26734> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc6d0 <__cxa_atexit@plt+0x3ef390> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #204, 8 @ 0xcc000000 │ │ │ │ - bicseq r9, r0, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq sl, r0, #44, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 350dc <__cxa_atexit@plt+0x27d9c> │ │ │ │ - ldr r2, [pc, #124] @ 350f8 <__cxa_atexit@plt+0x27db8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 350fc <__cxa_atexit@plt+0x27dbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 350d0 <__cxa_atexit@plt+0x27d90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 350e4 <__cxa_atexit@plt+0x27da4> │ │ │ │ - ldr r3, [pc, #76] @ 35100 <__cxa_atexit@plt+0x27dc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + bhi 33b30 <__cxa_atexit@plt+0x267f0> │ │ │ │ + ldr r7, [pc, #192] @ 33b58 <__cxa_atexit@plt+0x26818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 33b0c <__cxa_atexit@plt+0x267cc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 33b1c <__cxa_atexit@plt+0x267dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 33b40 <__cxa_atexit@plt+0x26800> │ │ │ │ + ldr r9, [pc, #160] @ 33b64 <__cxa_atexit@plt+0x26824> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #156] @ 33b68 <__cxa_atexit@plt+0x26828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #152] @ 33b6c <__cxa_atexit@plt+0x2682c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ 33b60 <__cxa_atexit@plt+0x26820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 33b5c <__cxa_atexit@plt+0x2681c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #16, 22 @ 0x4000 │ │ │ │ - bicseq r9, r0, #224, 24 @ 0xe000 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a4533c │ │ │ │ + bicseq sl, r0, #116 @ 0x74 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + bicseq sl, r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 33be4 <__cxa_atexit@plt+0x268a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35140 <__cxa_atexit@plt+0x27e00> │ │ │ │ - ldr r2, [pc, #36] @ 3514c <__cxa_atexit@plt+0x27e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 33bf8 <__cxa_atexit@plt+0x268b8> │ │ │ │ + ldr r8, [pc, #112] @ 33c0c <__cxa_atexit@plt+0x268cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #108] @ 33c10 <__cxa_atexit@plt+0x268d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ 33c14 <__cxa_atexit@plt+0x268d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 33c08 <__cxa_atexit@plt+0x268c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r0, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0x03a3d2f0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 3521c <__cxa_atexit@plt+0x27edc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 35224 <__cxa_atexit@plt+0x27ee4> │ │ │ │ - ldr lr, [pc, #196] @ 3524c <__cxa_atexit@plt+0x27f0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 35250 <__cxa_atexit@plt+0x27f10> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r9, r0, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + bicseq r9, r0, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0x03a45268 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 33c84 <__cxa_atexit@plt+0x26944> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 33c7c <__cxa_atexit@plt+0x2693c> │ │ │ │ + ldr r7, [pc, #64] @ 33c8c <__cxa_atexit@plt+0x2694c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ - ldr r0, [pc, #160] @ 35254 <__cxa_atexit@plt+0x27f14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #144] @ 35258 <__cxa_atexit@plt+0x27f18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35238 <__cxa_atexit@plt+0x27ef8> │ │ │ │ - ldr r3, [pc, #96] @ 3525c <__cxa_atexit@plt+0x27f1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 35214 <__cxa_atexit@plt+0x27ed4> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #52] @ 33c90 <__cxa_atexit@plt+0x26950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #44] @ 33c94 <__cxa_atexit@plt+0x26954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #36] @ 33c98 <__cxa_atexit@plt+0x26958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 3522c <__cxa_atexit@plt+0x27eec> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 35260 <__cxa_atexit@plt+0x27f20> │ │ │ │ + bicseq r9, r0, #56, 30 @ 0xe0 │ │ │ │ + bicseq r9, r0, #112, 30 @ 0x1c0 │ │ │ │ + bicseq r9, r0, #104, 30 @ 0x1a0 │ │ │ │ + bicseq sl, r0, #208 @ 0xd0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33cfc <__cxa_atexit@plt+0x269bc> │ │ │ │ + ldr r7, [pc, #96] @ 33d14 <__cxa_atexit@plt+0x269d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r7, [r0, #7] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 33cf4 <__cxa_atexit@plt+0x269b4> │ │ │ │ + ldr r3, [pc, #60] @ 33d18 <__cxa_atexit@plt+0x269d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 33d1c <__cxa_atexit@plt+0x269dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 33d20 <__cxa_atexit@plt+0x269e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq r9, r0, #4, 20 @ 0x4000 │ │ │ │ - bicseq r9, r0, #68, 22 @ 0x11000 │ │ │ │ - bicseq r9, r0, #212, 22 @ 0x35000 │ │ │ │ - andeq r1, r0, r0, lsl sl │ │ │ │ - @ instruction: 0x03a3d208 │ │ │ │ - @ instruction: 0x03a3d1d8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0x000007b8 │ │ │ │ + andeq r0, r0, r4, asr #15 │ │ │ │ + bicseq sl, r0, #24 │ │ │ │ + @ instruction: 0x03a4520c │ │ │ │ + @ instruction: 0x03a451a0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33d74 <__cxa_atexit@plt+0x26a34> │ │ │ │ + ldr r3, [pc, #56] @ 33d7c <__cxa_atexit@plt+0x26a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #52] @ 33d80 <__cxa_atexit@plt+0x26a40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #32] @ 33d84 <__cxa_atexit@plt+0x26a44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r1, r2, r9} │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a45148 │ │ │ │ + bicseq r9, r0, #36, 28 @ 0x240 │ │ │ │ + @ instruction: 0x03a45130 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 33de8 <__cxa_atexit@plt+0x26aa8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #176] @ 33e60 <__cxa_atexit@plt+0x26b20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 33e38 <__cxa_atexit@plt+0x26af8> │ │ │ │ + ldr r2, [pc, #152] @ 33e64 <__cxa_atexit@plt+0x26b24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 33e48 <__cxa_atexit@plt+0x26b08> │ │ │ │ + b 33ebc <__cxa_atexit@plt+0x26b7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #280 @ 0x118 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 35480 <__cxa_atexit@plt+0x28140> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - add sl, r7, #15 │ │ │ │ - ldm sl, {r2, r3, sl} │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r7, #27] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r5, [r7, #31] │ │ │ │ - ldr r9, [pc, #480] @ 35494 <__cxa_atexit@plt+0x28154> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - sub r7, ip, #23 │ │ │ │ - str r7, [r6, #272] @ 0x110 │ │ │ │ - ldr r7, [pc, #464] @ 35498 <__cxa_atexit@plt+0x28158> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #268] @ 0x10c │ │ │ │ - sub r7, ip, #34 @ 0x22 │ │ │ │ - str r7, [r6, #264] @ 0x108 │ │ │ │ - str r1, [r6, #260] @ 0x104 │ │ │ │ - sub r1, ip, #141 @ 0x8d │ │ │ │ - str r1, [r6, #248] @ 0xf8 │ │ │ │ - sub r1, ip, #51 @ 0x33 │ │ │ │ - str r1, [r6, #244] @ 0xf4 │ │ │ │ - sub r1, ip, #67 @ 0x43 │ │ │ │ - str r1, [r6, #236] @ 0xec │ │ │ │ - str r0, [r6, #232] @ 0xe8 │ │ │ │ - sub r0, ip, #78 @ 0x4e │ │ │ │ - str r0, [r6, #220] @ 0xdc │ │ │ │ - str lr, [r6, #216] @ 0xd8 │ │ │ │ - ldr r7, [pc, #404] @ 3549c <__cxa_atexit@plt+0x2815c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #252] @ 0xfc │ │ │ │ - str r7, [r6, #224] @ 0xe0 │ │ │ │ - str r7, [r6, #208] @ 0xd0 │ │ │ │ - sub r7, ip, #101 @ 0x65 │ │ │ │ - str r7, [r6, #204] @ 0xcc │ │ │ │ - ldr r7, [pc, #380] @ 354a0 <__cxa_atexit@plt+0x28160> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 33e50 <__cxa_atexit@plt+0x26b10> │ │ │ │ + ldr r2, [pc, #104] @ 33e68 <__cxa_atexit@plt+0x26b28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 33e6c <__cxa_atexit@plt+0x26b2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #96] @ 33e70 <__cxa_atexit@plt+0x26b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #240] @ 0xf0 │ │ │ │ - str r7, [r6, #196] @ 0xc4 │ │ │ │ - sub r1, ip, #131 @ 0x83 │ │ │ │ - sub r7, ip, #113 @ 0x71 │ │ │ │ - sub r0, ip, #123 @ 0x7b │ │ │ │ - str r2, [r6, #140] @ 0x8c │ │ │ │ - sub r2, ip, #153 @ 0x99 │ │ │ │ - str r2, [r6, #136] @ 0x88 │ │ │ │ - ldr lr, [pc, #344] @ 354a4 <__cxa_atexit@plt+0x28164> │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + bicseq r9, r0, #132, 26 @ 0x2100 │ │ │ │ + bicseq r9, r0, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0x03a45044 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 33eac <__cxa_atexit@plt+0x26b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 33ea4 <__cxa_atexit@plt+0x26b64> │ │ │ │ + b 33ebc <__cxa_atexit@plt+0x26b7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a45008 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 33f18 <__cxa_atexit@plt+0x26bd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 33fac <__cxa_atexit@plt+0x26c6c> │ │ │ │ + ldr r2, [pc, #260] @ 33fe4 <__cxa_atexit@plt+0x26ca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #256] @ 33fe8 <__cxa_atexit@plt+0x26ca8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #132] @ 0x84 │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - sub r2, ip, #165 @ 0xa5 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ - sub r2, ip, #175 @ 0xaf │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ - ldr r9, [pc, #316] @ 354a8 <__cxa_atexit@plt+0x28168> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str sl, [r6, #112] @ 0x70 │ │ │ │ - ldr sl, [pc, #308] @ 354ac <__cxa_atexit@plt+0x2816c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #160] @ 0xa0 │ │ │ │ - str r2, [r6, #164] @ 0xa4 │ │ │ │ - str r0, [r6, #168] @ 0xa8 │ │ │ │ - str lr, [r6, #172] @ 0xac │ │ │ │ - str r7, [r6, #176] @ 0xb0 │ │ │ │ - str r1, [r6, #180] @ 0xb4 │ │ │ │ - str sl, [r6, #120] @ 0x78 │ │ │ │ - str sl, [r6, #108] @ 0x6c │ │ │ │ - ldr r7, [pc, #272] @ 354b0 <__cxa_atexit@plt+0x28170> │ │ │ │ + ldr r7, [pc, #252] @ 33fec <__cxa_atexit@plt+0x26cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #152] @ 0x98 │ │ │ │ - str r7, [r6, #144] @ 0x90 │ │ │ │ - str r7, [r6, #100] @ 0x64 │ │ │ │ - ldr r7, [pc, #256] @ 354b4 <__cxa_atexit@plt+0x28174> │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #176] @ 33fd0 <__cxa_atexit@plt+0x26c90> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #72] @ 0x48 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r5, [pc, #236] @ 354b8 <__cxa_atexit@plt+0x28178> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [r3, #88]! @ 0x58 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - ldr r5, [pc, #220] @ 354bc <__cxa_atexit@plt+0x2817c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [r3, #184]! @ 0xb8 │ │ │ │ - mov r5, r6 │ │ │ │ - ldr r4, [pc, #204] @ 354c0 <__cxa_atexit@plt+0x28180> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #48]! @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r4, [pc, #192] @ 354c4 <__cxa_atexit@plt+0x28184> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r2, #24]! │ │ │ │ - ldr r1, [pc, #184] @ 354c8 <__cxa_atexit@plt+0x28188> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #228] @ 0xe4 │ │ │ │ - str r5, [r6, #212] @ 0xd4 │ │ │ │ - str r3, [r6, #200] @ 0xc8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #60]! @ 0x3c │ │ │ │ - str r3, [r6, #192] @ 0xc0 │ │ │ │ - str r2, [r6, #156] @ 0x9c │ │ │ │ - str r5, [r6, #148] @ 0x94 │ │ │ │ - str r3, [r6, #96] @ 0x60 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r5, [r6, #80] @ 0x50 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #256] @ 0x100 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ - sub r7, ip, #7 │ │ │ │ - ldr r0, [fp] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 33f8c <__cxa_atexit@plt+0x26c4c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 33f98 <__cxa_atexit@plt+0x26c58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 33fbc <__cxa_atexit@plt+0x26c7c> │ │ │ │ + ldr r3, [pc, #128] @ 33fd8 <__cxa_atexit@plt+0x26c98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #124] @ 33fdc <__cxa_atexit@plt+0x26c9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #120] @ 33fe0 <__cxa_atexit@plt+0x26ca0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #280 @ 0x118 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #52] @ 33fd4 <__cxa_atexit@plt+0x26c94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - bicseq r9, r0, #4, 20 @ 0x4000 │ │ │ │ - bicseq r9, r0, #156, 20 @ 0x9c000 │ │ │ │ - bicseq r9, r0, #132, 20 @ 0x84000 │ │ │ │ - bicseq r9, r0, #96, 20 @ 0x60000 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - bicseq r9, r0, #32, 20 @ 0x20000 │ │ │ │ - bicseq r9, r0, #252, 18 @ 0x3f0000 │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - bicseq r9, r0, #252, 16 @ 0xfc0000 │ │ │ │ - bicseq r9, r0, #228, 16 @ 0xe40000 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - @ instruction: 0x03a3cf74 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + bicseq r9, r0, #44, 24 @ 0x2c00 │ │ │ │ + bicseq r9, r0, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + bicseq r9, r0, #164, 24 @ 0xa400 │ │ │ │ + bicseq r9, r0, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0x03a44ec8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34020 <__cxa_atexit@plt+0x26ce0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ 34024 <__cxa_atexit@plt+0x26ce4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + bicseq r9, r0, #68, 26 @ 0x1100 │ │ │ │ + bicseq r9, r0, #136, 22 @ 0x22000 │ │ │ │ + @ instruction: 0x03a44e90 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 34098 <__cxa_atexit@plt+0x26d58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 340ac <__cxa_atexit@plt+0x26d6c> │ │ │ │ + ldr r2, [pc, #96] @ 340c4 <__cxa_atexit@plt+0x26d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 340c8 <__cxa_atexit@plt+0x26d88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ 340cc <__cxa_atexit@plt+0x26d8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r3, [pc, #32] @ 340c0 <__cxa_atexit@plt+0x26d80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq r9, r0, #32, 22 @ 0x8000 │ │ │ │ + bicseq r9, r0, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0x03a44de8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34100 <__cxa_atexit@plt+0x26dc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ 34104 <__cxa_atexit@plt+0x26dc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + bicseq r9, r0, #100, 24 @ 0x6400 │ │ │ │ + bicseq r9, r0, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0x03a44db0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34138 <__cxa_atexit@plt+0x26df8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ 3413c <__cxa_atexit@plt+0x26dfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + bicseq r9, r0, #44, 24 @ 0x2c00 │ │ │ │ + bicseq r9, r0, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x03a44d78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34170 <__cxa_atexit@plt+0x26e30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ 34174 <__cxa_atexit@plt+0x26e34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + bicseq r9, r0, #244, 22 @ 0x3d000 │ │ │ │ + bicseq r9, r0, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0x03a44d30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 35544 <__cxa_atexit@plt+0x28204> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #100] @ 3555c <__cxa_atexit@plt+0x2821c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35550 <__cxa_atexit@plt+0x28210> │ │ │ │ - ldr r2, [pc, #80] @ 35560 <__cxa_atexit@plt+0x28220> │ │ │ │ + bhi 3425c <__cxa_atexit@plt+0x26f1c> │ │ │ │ + ldr r2, [pc, #232] @ 34280 <__cxa_atexit@plt+0x26f40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #212] @ 34284 <__cxa_atexit@plt+0x26f44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + ldr r7, [pc, #196] @ 34288 <__cxa_atexit@plt+0x26f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34240 <__cxa_atexit@plt+0x26f00> │ │ │ │ + ldr r3, [pc, #184] @ 3428c <__cxa_atexit@plt+0x26f4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r8, [pc, #168] @ 34290 <__cxa_atexit@plt+0x26f50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 35534 <__cxa_atexit@plt+0x281f4> │ │ │ │ + beq 3424c <__cxa_atexit@plt+0x26f0c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 34264 <__cxa_atexit@plt+0x26f24> │ │ │ │ + ldr lr, [pc, #144] @ 34298 <__cxa_atexit@plt+0x26f58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #140] @ 3429c <__cxa_atexit@plt+0x26f5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 36088 <__cxa_atexit@plt+0x28d48> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 34294 <__cxa_atexit@plt+0x26f54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + bicseq r9, r0, #216, 18 @ 0x360000 │ │ │ │ + bicseq r9, r0, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + bicseq r9, r0, #100, 22 @ 0x19000 │ │ │ │ + bicseq r9, r0, #216, 20 @ 0xd8000 │ │ │ │ + bicseq r9, r0, #212, 20 @ 0xd4000 │ │ │ │ + bicseq r9, r0, #136, 18 @ 0x220000 │ │ │ │ + @ instruction: 0x03a44bfc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ 34344 <__cxa_atexit@plt+0x27004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #128] @ 34348 <__cxa_atexit@plt+0x27008> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3431c <__cxa_atexit@plt+0x26fdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 34328 <__cxa_atexit@plt+0x26fe8> │ │ │ │ + ldr lr, [pc, #104] @ 34350 <__cxa_atexit@plt+0x27010> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #96] @ 34354 <__cxa_atexit@plt+0x27014> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r0, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, r4, ror fp │ │ │ │ - @ instruction: 0x03a3cda4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 3434c <__cxa_atexit@plt+0x2700c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r9, r0, #132, 20 @ 0x84000 │ │ │ │ + bicseq r9, r0, #20, 20 @ 0x14000 │ │ │ │ + bicseq r9, r0, #244, 18 @ 0x3d0000 │ │ │ │ + bicseq r9, r0, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 343b0 <__cxa_atexit@plt+0x27070> │ │ │ │ + ldr lr, [pc, #64] @ 343bc <__cxa_atexit@plt+0x2707c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r8, [pc, #56] @ 343c0 <__cxa_atexit@plt+0x27080> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + add r0, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r9, r0, #96, 18 @ 0x180000 │ │ │ │ + bicseq r9, r0, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + @ instruction: 0x03a44b28 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 355cc <__cxa_atexit@plt+0x2828c> │ │ │ │ - ldr r2, [pc, #80] @ 355d4 <__cxa_atexit@plt+0x28294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 355d8 <__cxa_atexit@plt+0x28298> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 355bc <__cxa_atexit@plt+0x2827c> │ │ │ │ - ldr r7, [pc, #44] @ 355dc <__cxa_atexit@plt+0x2829c> │ │ │ │ + bhi 3443c <__cxa_atexit@plt+0x270fc> │ │ │ │ + ldr r7, [pc, #100] @ 34454 <__cxa_atexit@plt+0x27114> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34434 <__cxa_atexit@plt+0x270f4> │ │ │ │ + ldr r3, [pc, #60] @ 34458 <__cxa_atexit@plt+0x27118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 3445c <__cxa_atexit@plt+0x2711c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 34460 <__cxa_atexit@plt+0x27120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r9, r0, #216, 16 @ 0xd80000 │ │ │ │ + @ instruction: 0x03a44acc │ │ │ │ + @ instruction: 0x03a44a94 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 34490 <__cxa_atexit@plt+0x27150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 34494 <__cxa_atexit@plt+0x27154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r9, r0, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0x03a44a60 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 344e0 <__cxa_atexit@plt+0x271a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 344d4 <__cxa_atexit@plt+0x27194> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r3, [pc, #32] @ 344e4 <__cxa_atexit@plt+0x271a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r9, r0, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a3cd28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x03a44a10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 35604 <__cxa_atexit@plt+0x282c4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ 34510 <__cxa_atexit@plt+0x271d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a449e4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #52] @ 34560 <__cxa_atexit@plt+0x27220> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34558 <__cxa_atexit@plt+0x27218> │ │ │ │ + ldr r3, [pc, #32] @ 34564 <__cxa_atexit@plt+0x27224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 30ad0 <__cxa_atexit@plt+0x23790> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3563c <__cxa_atexit@plt+0x282fc> │ │ │ │ - ldr r2, [pc, #40] @ 35654 <__cxa_atexit@plt+0x28314> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34558 <__cxa_atexit@plt+0x27218> │ │ │ │ + b 345a8 <__cxa_atexit@plt+0x27268> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 35658 <__cxa_atexit@plt+0x28318> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a44990 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34598 <__cxa_atexit@plt+0x27258> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r9, r0, #160, 12 @ 0xa000000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 356a8 <__cxa_atexit@plt+0x28368> │ │ │ │ - ldr r2, [pc, #56] @ 356b0 <__cxa_atexit@plt+0x28370> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3569c <__cxa_atexit@plt+0x2835c> │ │ │ │ - ldr r3, [pc, #36] @ 356b4 <__cxa_atexit@plt+0x28374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + beq 34590 <__cxa_atexit@plt+0x27250> │ │ │ │ + b 345a8 <__cxa_atexit@plt+0x27268> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a4495c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #148] @ 34648 <__cxa_atexit@plt+0x27308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 34634 <__cxa_atexit@plt+0x272f4> │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 345f4 <__cxa_atexit@plt+0x272b4> │ │ │ │ + ldr r7, [pc, #100] @ 3464c <__cxa_atexit@plt+0x2730c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 34664 <__cxa_atexit@plt+0x27324> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + ldr r2, [sl, #11] │ │ │ │ + ldr r1, [sl, #15] │ │ │ │ + ldr r0, [pc, #72] @ 34654 <__cxa_atexit@plt+0x27314> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, sl │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #20] @ 34650 <__cxa_atexit@plt+0x27310> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r9, r0, #48, 12 @ 0x3000000 │ │ │ │ + @ instruction: 0x03a44830 │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + @ instruction: 0x03a44890 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 34738 <__cxa_atexit@plt+0x273f8> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34758 <__cxa_atexit@plt+0x27418> │ │ │ │ + ldr r3, [pc, #236] @ 3477c <__cxa_atexit@plt+0x2743c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [pc, #224] @ 34780 <__cxa_atexit@plt+0x27440> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #204] @ 34784 <__cxa_atexit@plt+0x27444> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r8, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #196] @ 34788 <__cxa_atexit@plt+0x27448> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + sub r9, r6, #46 @ 0x2e │ │ │ │ + ldr r2, [pc, #180] @ 3478c <__cxa_atexit@plt+0x2744c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + str r1, [r8, #52] @ 0x34 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, lr} │ │ │ │ + str lr, [r8, #48] @ 0x30 │ │ │ │ + str r0, [r8, #64] @ 0x40 │ │ │ │ + str r1, [r8, #68] @ 0x44 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str ip, [r8, #16] │ │ │ │ + str fp, [r8, #20] │ │ │ │ + add lr, r8, #24 │ │ │ │ + stm lr, {r2, r8, fp} │ │ │ │ + str r9, [r8, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #104] @ 34790 <__cxa_atexit@plt+0x27450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #56]! @ 0x38 │ │ │ │ + mov r9, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r3, [pc, #52] @ 34774 <__cxa_atexit@plt+0x27434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #48] @ 34778 <__cxa_atexit@plt+0x27438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #24, 10 @ 0x6000000 │ │ │ │ + ldr r3, [pc, #16] @ 34770 <__cxa_atexit@plt+0x27430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #72 @ 0x48 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a44738 │ │ │ │ + bicseq r9, r0, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffff68c │ │ │ │ + bicseq r9, r0, #212, 8 @ 0xd4000000 │ │ │ │ + bicseq r9, r0, #212, 8 @ 0xd4000000 │ │ │ │ + bicseq r9, r0, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + @ instruction: 0x03a44740 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov sl, r4 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34870 <__cxa_atexit@plt+0x27530> │ │ │ │ + ldr r3, [pc, #200] @ 3488c <__cxa_atexit@plt+0x2754c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r4, [r5, #20]! │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r1, [pc, #188] @ 34890 <__cxa_atexit@plt+0x27550> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + ldr r4, [pc, #172] @ 34894 <__cxa_atexit@plt+0x27554> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r8, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #164] @ 34898 <__cxa_atexit@plt+0x27558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r8, #40] @ 0x28 │ │ │ │ + sub r4, r6, #46 @ 0x2e │ │ │ │ + ldr r2, [pc, #148] @ 3489c <__cxa_atexit@plt+0x2755c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + str r1, [r8, #52] @ 0x34 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, lr} │ │ │ │ + str lr, [r8, #48] @ 0x30 │ │ │ │ + str r0, [r8, #64] @ 0x40 │ │ │ │ + str r1, [r8, #68] @ 0x44 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str ip, [r8, #16] │ │ │ │ + ldr r3, [pc, #88] @ 348a0 <__cxa_atexit@plt+0x27560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r8, #20] │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r8, [r8, #28] │ │ │ │ + str r3, [r8, #32] │ │ │ │ + str r4, [r8, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #64] @ 348a4 <__cxa_atexit@plt+0x27564> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r8, #56]! @ 0x38 │ │ │ │ + mov r4, sl │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r4, [pc, #48] @ 348a8 <__cxa_atexit@plt+0x27568> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [sl, #828] @ 0x33c │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, sl │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + bicseq r9, r0, #164, 6 @ 0x90000002 │ │ │ │ + bicseq r9, r0, #164, 6 @ 0x90000002 │ │ │ │ + bicseq r9, r0, #72, 10 @ 0x12000000 │ │ │ │ + bicseq r9, r0, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 356d8 <__cxa_atexit@plt+0x28398> │ │ │ │ + ldr r3, [pc, #12] @ 348c8 <__cxa_atexit@plt+0x27588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35734 <__cxa_atexit@plt+0x283f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35740 <__cxa_atexit@plt+0x28400> │ │ │ │ - ldr r2, [pc, #68] @ 35750 <__cxa_atexit@plt+0x28410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 35754 <__cxa_atexit@plt+0x28414> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 35758 <__cxa_atexit@plt+0x28418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #140, 30 @ 0x230 │ │ │ │ - bicseq r9, r0, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 357d8 <__cxa_atexit@plt+0x28498> │ │ │ │ - ldr r2, [pc, #124] @ 357f4 <__cxa_atexit@plt+0x284b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 357f8 <__cxa_atexit@plt+0x284b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 357cc <__cxa_atexit@plt+0x2848c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 357e0 <__cxa_atexit@plt+0x284a0> │ │ │ │ - ldr r3, [pc, #76] @ 357fc <__cxa_atexit@plt+0x284bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + bicseq r9, r0, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 348ec <__cxa_atexit@plt+0x275ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + bicseq r9, r0, #116, 8 @ 0x74000000 │ │ │ │ + @ instruction: 0x03a446e8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 34948 <__cxa_atexit@plt+0x27608> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 34940 <__cxa_atexit@plt+0x27600> │ │ │ │ + ldr r3, [pc, #44] @ 34950 <__cxa_atexit@plt+0x27610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 34954 <__cxa_atexit@plt+0x27614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e0 <__cxa_atexit@plt+0x3ef3a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #20, 8 @ 0x14000000 │ │ │ │ - bicseq r9, r0, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0x03a446a8 │ │ │ │ + bicseq r9, r0, #88, 4 @ 0x80000005 │ │ │ │ + @ instruction: 0x03a446ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3583c <__cxa_atexit@plt+0x284fc> │ │ │ │ - ldr r2, [pc, #36] @ 35848 <__cxa_atexit@plt+0x28508> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 349b0 <__cxa_atexit@plt+0x27670> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 349a8 <__cxa_atexit@plt+0x27668> │ │ │ │ + ldr r3, [pc, #44] @ 349b8 <__cxa_atexit@plt+0x27678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 349bc <__cxa_atexit@plt+0x2767c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r0, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35898 <__cxa_atexit@plt+0x28558> │ │ │ │ - ldr r2, [pc, #56] @ 358a0 <__cxa_atexit@plt+0x28560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3588c <__cxa_atexit@plt+0x2854c> │ │ │ │ - ldr r3, [pc, #36] @ 358a4 <__cxa_atexit@plt+0x28564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e8 <__cxa_atexit@plt+0x3ef3a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #40, 6 @ 0xa0000000 │ │ │ │ + @ instruction: 0x03a446ac │ │ │ │ + bicseq r9, r0, #240, 2 @ 0x3c │ │ │ │ + @ instruction: 0x03a446a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 358c8 <__cxa_atexit@plt+0x28588> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #240, 4 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 34a24 <__cxa_atexit@plt+0x276e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 34a1c <__cxa_atexit@plt+0x276dc> │ │ │ │ + ldr r3, [pc, #56] @ 34a2c <__cxa_atexit@plt+0x276ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 34a30 <__cxa_atexit@plt+0x276f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 34a34 <__cxa_atexit@plt+0x276f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a44678 │ │ │ │ + bicseq r9, r0, #136, 2 @ 0x22 │ │ │ │ + bicseq r9, r0, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35924 <__cxa_atexit@plt+0x285e4> │ │ │ │ + bhi 34a94 <__cxa_atexit@plt+0x27754> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 35930 <__cxa_atexit@plt+0x285f0> │ │ │ │ - ldr r2, [pc, #68] @ 35940 <__cxa_atexit@plt+0x28600> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 35944 <__cxa_atexit@plt+0x28604> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 35948 <__cxa_atexit@plt+0x28608> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bcc 34aa0 <__cxa_atexit@plt+0x27760> │ │ │ │ + ldr r2, [pc, #72] @ 34ab0 <__cxa_atexit@plt+0x27770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #64] @ 34ab4 <__cxa_atexit@plt+0x27774> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r5, [pc, #48] @ 34ab8 <__cxa_atexit@plt+0x27778> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #232448 @ 0x38c00 │ │ │ │ - bicseq r9, r0, #140, 4 @ 0xc0000008 │ │ │ │ + bicseq r9, r0, #32, 2 │ │ │ │ + bicseq r9, r0, #252, 2 @ 0x3f │ │ │ │ + bicseq r9, r0, #16, 2 │ │ │ │ + @ instruction: 0x03a445d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 359c8 <__cxa_atexit@plt+0x28688> │ │ │ │ - ldr r2, [pc, #124] @ 359e4 <__cxa_atexit@plt+0x286a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 359e8 <__cxa_atexit@plt+0x286a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + bhi 34af8 <__cxa_atexit@plt+0x277b8> │ │ │ │ + ldr r2, [pc, #36] @ 34b00 <__cxa_atexit@plt+0x277c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 34b04 <__cxa_atexit@plt+0x277c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, r0, #172 @ 0xac │ │ │ │ + bicseq r9, r0, #56, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 34b90 <__cxa_atexit@plt+0x27850> │ │ │ │ + ldr r6, [pc, #132] @ 34bb0 <__cxa_atexit@plt+0x27870> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 34bb4 <__cxa_atexit@plt+0x27874> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 359bc <__cxa_atexit@plt+0x2867c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 359d0 <__cxa_atexit@plt+0x28690> │ │ │ │ - ldr r3, [pc, #76] @ 359ec <__cxa_atexit@plt+0x286ac> │ │ │ │ + beq 34b80 <__cxa_atexit@plt+0x27840> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34ba0 <__cxa_atexit@plt+0x27860> │ │ │ │ + ldr r3, [pc, #80] @ 34bb8 <__cxa_atexit@plt+0x27878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #36, 4 @ 0x40000002 │ │ │ │ - bicseq r9, r0, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r9, r0, #76 @ 0x4c │ │ │ │ + bicseq r9, r0, #8, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35a2c <__cxa_atexit@plt+0x286ec> │ │ │ │ - ldr r2, [pc, #36] @ 35a38 <__cxa_atexit@plt+0x286f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34bf8 <__cxa_atexit@plt+0x278b8> │ │ │ │ + ldr r3, [pc, #36] @ 34c04 <__cxa_atexit@plt+0x278c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r0, #128, 6 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r9, r0, #144 @ 0x90 │ │ │ │ + @ instruction: 0x03a44494 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35a88 <__cxa_atexit@plt+0x28748> │ │ │ │ - ldr r2, [pc, #56] @ 35a90 <__cxa_atexit@plt+0x28750> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 35a7c <__cxa_atexit@plt+0x2873c> │ │ │ │ - ldr r3, [pc, #36] @ 35a94 <__cxa_atexit@plt+0x28754> │ │ │ │ + bhi 34c74 <__cxa_atexit@plt+0x27934> │ │ │ │ + ldr r3, [pc, #80] @ 34c7c <__cxa_atexit@plt+0x2793c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r7, r8, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 34c68 <__cxa_atexit@plt+0x27928> │ │ │ │ + ldr r7, [pc, #56] @ 34c80 <__cxa_atexit@plt+0x27940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #48] @ 34c84 <__cxa_atexit@plt+0x27944> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + bicseq r8, r0, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0x03a44418 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 34cb4 <__cxa_atexit@plt+0x27974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 34cb8 <__cxa_atexit@plt+0x27978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r8, r0, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0x03a443e4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 34cec <__cxa_atexit@plt+0x279ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34ce4 <__cxa_atexit@plt+0x279a4> │ │ │ │ + b 34cfc <__cxa_atexit@plt+0x279bc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a443b0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 34d28 <__cxa_atexit@plt+0x279e8> │ │ │ │ + ldr r3, [pc, #92] @ 34d6c <__cxa_atexit@plt+0x27a2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34d5c <__cxa_atexit@plt+0x27a1c> │ │ │ │ + b 34d7c <__cxa_atexit@plt+0x27a3c> │ │ │ │ + ldr r7, [pc, #52] @ 34d64 <__cxa_atexit@plt+0x27a24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34d5c <__cxa_atexit@plt+0x27a1c> │ │ │ │ + ldr r3, [pc, #32] @ 34d68 <__cxa_atexit@plt+0x27a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34d5c <__cxa_atexit@plt+0x27a1c> │ │ │ │ + b 34f6c <__cxa_atexit@plt+0x27c2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r9, r0, #56, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 35ab8 <__cxa_atexit@plt+0x28778> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x03a44330 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #35 @ 0x23 │ │ │ │ + bne 34dc0 <__cxa_atexit@plt+0x27a80> │ │ │ │ + ldr r3, [pc, #116] @ 34e04 <__cxa_atexit@plt+0x27ac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r8, [pc, #96] @ 34e08 <__cxa_atexit@plt+0x27ac8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #84] @ 34e0c <__cxa_atexit@plt+0x27acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401260 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ - bicseq r9, r0, #0, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15ca30c <__cxa_atexit@plt+0x15bcfcc> │ │ │ │ + ldr r7, [pc, #52] @ 34dfc <__cxa_atexit@plt+0x27abc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34df4 <__cxa_atexit@plt+0x27ab4> │ │ │ │ + ldr r3, [pc, #32] @ 34e00 <__cxa_atexit@plt+0x27ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34df4 <__cxa_atexit@plt+0x27ab4> │ │ │ │ + b 34f6c <__cxa_atexit@plt+0x27c2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x03a43ec8 │ │ │ │ + bicseq r8, r0, #188, 28 @ 0xbc0 │ │ │ │ + @ instruction: 0x03a44284 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35b14 <__cxa_atexit@plt+0x287d4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34e88 <__cxa_atexit@plt+0x27b48> │ │ │ │ + ldr r2, [pc, #92] @ 34e94 <__cxa_atexit@plt+0x27b54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 34e98 <__cxa_atexit@plt+0x27b58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r7, [r9, #20] │ │ │ │ + ldr r8, [pc, #56] @ 34e9c <__cxa_atexit@plt+0x27b5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + stm r5, {r0, r1, r8, lr} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #40] @ 34ea0 <__cxa_atexit@plt+0x27b60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r9 │ │ │ │ + str r7, [r8, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc6f0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r8, r0, #72, 26 @ 0x1200 │ │ │ │ + bicseq r8, r0, #0, 28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 35b20 <__cxa_atexit@plt+0x287e0> │ │ │ │ - ldr r2, [pc, #68] @ 35b30 <__cxa_atexit@plt+0x287f0> │ │ │ │ + bcc 34f0c <__cxa_atexit@plt+0x27bcc> │ │ │ │ + ldr r2, [pc, #80] @ 34f18 <__cxa_atexit@plt+0x27bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 35b34 <__cxa_atexit@plt+0x287f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 35b38 <__cxa_atexit@plt+0x287f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #64] @ 34f1c <__cxa_atexit@plt+0x27bdc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 34f20 <__cxa_atexit@plt+0x27be0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + bicseq r8, r0, #56, 26 @ 0xe00 │ │ │ │ + bicseq r8, r0, #148, 26 @ 0x2500 │ │ │ │ + @ instruction: 0x03a44160 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ 34f5c <__cxa_atexit@plt+0x27c1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 34f54 <__cxa_atexit@plt+0x27c14> │ │ │ │ + b 34f6c <__cxa_atexit@plt+0x27c2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq lr, #240, 18 @ 0x3c0000 │ │ │ │ - bicseq r9, r0, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35bb8 <__cxa_atexit@plt+0x28878> │ │ │ │ - ldr r2, [pc, #124] @ 35bd4 <__cxa_atexit@plt+0x28894> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a44124 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 34fec <__cxa_atexit@plt+0x27cac> │ │ │ │ + ldr r2, [pc, #136] @ 3500c <__cxa_atexit@plt+0x27ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 35bd8 <__cxa_atexit@plt+0x28898> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 35bac <__cxa_atexit@plt+0x2886c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 35bc0 <__cxa_atexit@plt+0x28880> │ │ │ │ - ldr r3, [pc, #76] @ 35bdc <__cxa_atexit@plt+0x2889c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + beq 35000 <__cxa_atexit@plt+0x27cc0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + cmp r7, #35 @ 0x23 │ │ │ │ + bne 34fec <__cxa_atexit@plt+0x27cac> │ │ │ │ + ldr r7, [pc, #100] @ 35014 <__cxa_atexit@plt+0x27cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r1, [pc, #80] @ 35018 <__cxa_atexit@plt+0x27cd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc6f0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + ldr r7, [pc, #28] @ 35010 <__cxa_atexit@plt+0x27cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a44098 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + bicseq r8, r0, #228, 22 @ 0x39000 │ │ │ │ + @ instruction: 0x03a44068 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #35 @ 0x23 │ │ │ │ + bne 3506c <__cxa_atexit@plt+0x27d2c> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #68] @ 35084 <__cxa_atexit@plt+0x27d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #56] @ 35088 <__cxa_atexit@plt+0x27d48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 3fc6f0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + ldr r7, [pc, #12] @ 35080 <__cxa_atexit@plt+0x27d40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r0, #52 @ 0x34 │ │ │ │ - bicseq r9, r0, #4, 4 @ 0x40000000 │ │ │ │ + @ instruction: 0x03a44018 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq r8, r0, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 35c1c <__cxa_atexit@plt+0x288dc> │ │ │ │ - ldr r2, [pc, #36] @ 35c28 <__cxa_atexit@plt+0x288e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 350ec <__cxa_atexit@plt+0x27dac> │ │ │ │ + ldr r2, [pc, #72] @ 350f8 <__cxa_atexit@plt+0x27db8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #68] @ 350fc <__cxa_atexit@plt+0x27dbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r2, [pc, #52] @ 35100 <__cxa_atexit@plt+0x27dc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r9, r0, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0x03a3c814 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 35cf8 <__cxa_atexit@plt+0x289b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 35d00 <__cxa_atexit@plt+0x289c0> │ │ │ │ - ldr lr, [pc, #196] @ 35d28 <__cxa_atexit@plt+0x289e8> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + bicseq r8, r0, #92, 22 @ 0x17000 │ │ │ │ + bicseq r8, r0, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 351f0 <__cxa_atexit@plt+0x27eb0> │ │ │ │ + ldr r2, [pc, #208] @ 3520c <__cxa_atexit@plt+0x27ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 351d0 <__cxa_atexit@plt+0x27e90> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 351dc <__cxa_atexit@plt+0x27e9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 351f8 <__cxa_atexit@plt+0x27eb8> │ │ │ │ + ldr lr, [pc, #160] @ 35214 <__cxa_atexit@plt+0x27ed4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 35d2c <__cxa_atexit@plt+0x289ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ - ldr r0, [pc, #160] @ 35d30 <__cxa_atexit@plt+0x289f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #144] @ 35d34 <__cxa_atexit@plt+0x289f4> │ │ │ │ + ldr r3, [pc, #156] @ 35218 <__cxa_atexit@plt+0x27ed8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #148] @ 3521c <__cxa_atexit@plt+0x27edc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #144] @ 35220 <__cxa_atexit@plt+0x27ee0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35d14 <__cxa_atexit@plt+0x289d4> │ │ │ │ - ldr r3, [pc, #96] @ 35d38 <__cxa_atexit@plt+0x289f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 35cf0 <__cxa_atexit@plt+0x289b0> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #136] @ 35224 <__cxa_atexit@plt+0x27ee4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r3, r2, #15 │ │ │ │ + sub r1, r2, #26 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r8, sl} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 35d08 <__cxa_atexit@plt+0x289c8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 35d3c <__cxa_atexit@plt+0x289fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq r8, r0, #40, 30 @ 0xa0 │ │ │ │ - bicseq r9, r0, #104 @ 0x68 │ │ │ │ - bicseq r9, r0, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r4, lsr pc │ │ │ │ - @ instruction: 0x03a3c72c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35d94 <__cxa_atexit@plt+0x28a54> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35da0 <__cxa_atexit@plt+0x28a60> │ │ │ │ - ldr r2, [pc, #64] @ 35db0 <__cxa_atexit@plt+0x28a70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #48] @ 35db4 <__cxa_atexit@plt+0x28a74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r0, #40, 28 @ 0x280 │ │ │ │ - bicseq r8, r0, #68, 30 @ 0x110 │ │ │ │ - @ instruction: 0x03a3c684 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #280 @ 0x118 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 35fc8 <__cxa_atexit@plt+0x28c88> │ │ │ │ - ldr lr, [pc, #508] @ 35fdc <__cxa_atexit@plt+0x28c9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr ip, [r7, #23] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r7, r9, #18 │ │ │ │ - str r7, [r6, #272] @ 0x110 │ │ │ │ - sub r7, r9, #31 │ │ │ │ - str r7, [r6, #260] @ 0x104 │ │ │ │ - ldr r7, [pc, #460] @ 35fe0 <__cxa_atexit@plt+0x28ca0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #256] @ 0x100 │ │ │ │ - sub r7, r9, #59 @ 0x3b │ │ │ │ - str r7, [r6, #252] @ 0xfc │ │ │ │ - sub r7, r9, #43 @ 0x2b │ │ │ │ - str r7, [r6, #248] @ 0xf8 │ │ │ │ - str r2, [r6, #240] @ 0xf0 │ │ │ │ - ldr r7, [pc, #432] @ 35fe4 <__cxa_atexit@plt+0x28ca4> │ │ │ │ + ldr r7, [pc, #44] @ 35210 <__cxa_atexit@plt+0x27ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #268] @ 0x10c │ │ │ │ - str r7, [r6, #244] @ 0xf4 │ │ │ │ - str r7, [r6, #232] @ 0xe8 │ │ │ │ - sub r7, r9, #75 @ 0x4b │ │ │ │ - str r7, [r6, #228] @ 0xe4 │ │ │ │ - str r1, [r6, #224] @ 0xe0 │ │ │ │ - sub r1, r9, #86 @ 0x56 │ │ │ │ - str r1, [r6, #212] @ 0xd4 │ │ │ │ - ldr r1, [pc, #396] @ 35fe8 <__cxa_atexit@plt+0x28ca8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #208] @ 0xd0 │ │ │ │ - ldr r0, [pc, #388] @ 35fec <__cxa_atexit@plt+0x28cac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #216] @ 0xd8 │ │ │ │ - str r0, [r6, #200] @ 0xc8 │ │ │ │ - sub r0, r9, #109 @ 0x6d │ │ │ │ - str r0, [r6, #196] @ 0xc4 │ │ │ │ - ldr r0, [pc, #368] @ 35ff0 <__cxa_atexit@plt+0x28cb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #188] @ 0xbc │ │ │ │ - sub r0, r9, #147 @ 0x93 │ │ │ │ - sub r2, r9, #121 @ 0x79 │ │ │ │ - ldr r7, [pc, #352] @ 35ff4 <__cxa_atexit@plt+0x28cb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub lr, r9, #139 @ 0x8b │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r9, #131 @ 0x83 │ │ │ │ - str fp, [r6, #156] @ 0x9c │ │ │ │ - str lr, [r6, #160] @ 0xa0 │ │ │ │ - str r7, [r6, #164] @ 0xa4 │ │ │ │ - str r2, [r6, #168] @ 0xa8 │ │ │ │ - str r0, [r6, #172] @ 0xac │ │ │ │ - ldr r7, [pc, #316] @ 35ff8 <__cxa_atexit@plt+0x28cb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #152] @ 0x98 │ │ │ │ - ldr r7, [pc, #308] @ 35ffc <__cxa_atexit@plt+0x28cbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #144] @ 0x90 │ │ │ │ - str r7, [r6, #136] @ 0x88 │ │ │ │ - str r7, [r6, #128] @ 0x80 │ │ │ │ - ldr r7, [pc, #292] @ 36000 <__cxa_atexit@plt+0x28cc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r6, #100] @ 0x64 │ │ │ │ - ldr lr, [pc, #284] @ 36004 <__cxa_atexit@plt+0x28cc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str ip, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r0, [pc, #264] @ 36008 <__cxa_atexit@plt+0x28cc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #104]! @ 0x68 │ │ │ │ - str r3, [r6, #276] @ 0x114 │ │ │ │ - ldr r3, [pc, #248] @ 3600c <__cxa_atexit@plt+0x28ccc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #116]! @ 0x74 │ │ │ │ - str r0, [r6, #264] @ 0x108 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #176]! @ 0xb0 │ │ │ │ - ldr r8, [pc, #224] @ 36010 <__cxa_atexit@plt+0x28cd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #192] @ 0xc0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #212] @ 36014 <__cxa_atexit@plt+0x28cd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #88]! @ 0x58 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #60]! @ 0x3c │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #48]! @ 0x30 │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - ldr r3, [pc, #180] @ 36018 <__cxa_atexit@plt+0x28cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6, #220] @ 0xdc │ │ │ │ - str r1, [r6, #204] @ 0xcc │ │ │ │ - str r2, [r6, #184] @ 0xb8 │ │ │ │ - str r7, [r6, #140] @ 0x8c │ │ │ │ - str r1, [r6, #132] @ 0x84 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - str r8, [r2, #36]! @ 0x24 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #236] @ 0xec │ │ │ │ - str r6, [r6, #148] @ 0x94 │ │ │ │ - sub r7, r9, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #280 @ 0x118 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - bicseq r8, r0, #136, 26 @ 0x2200 │ │ │ │ - bicseq r8, r0, #152, 28 @ 0x980 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r8, r0, #60, 30 @ 0xf0 │ │ │ │ - bicseq r8, r0, #40, 30 @ 0xa0 │ │ │ │ - bicseq r8, r0, #24, 30 @ 0x60 │ │ │ │ - bicseq r8, r0, #220, 28 @ 0xdc0 │ │ │ │ - bicseq r8, r0, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - bicseq r8, r0, #200, 26 @ 0x3200 │ │ │ │ - bicseq r8, r0, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffff7fc │ │ │ │ - @ instruction: 0x03a3c420 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3606c <__cxa_atexit@plt+0x28d2c> │ │ │ │ - ldr r2, [pc, #52] @ 36078 <__cxa_atexit@plt+0x28d38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36060 <__cxa_atexit@plt+0x28d20> │ │ │ │ - mov r7, r8 │ │ │ │ - b 36088 <__cxa_atexit@plt+0x28d48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3c3c4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r8, r0, #112, 22 @ 0x1c000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + bicseq r8, r0, #60, 20 @ 0x3c000 │ │ │ │ + bicseq r8, r0, #140, 20 @ 0x8c000 │ │ │ │ + bicseq r8, r0, #8, 20 @ 0x8000 │ │ │ │ + bicseq r8, r0, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 36150 <__cxa_atexit@plt+0x28e10> │ │ │ │ + bne 352b0 <__cxa_atexit@plt+0x27f70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #96 @ 0x60 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 36164 <__cxa_atexit@plt+0x28e24> │ │ │ │ - ldr r9, [pc, #204] @ 36178 <__cxa_atexit@plt+0x28e38> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #200] @ 3617c <__cxa_atexit@plt+0x28e3c> │ │ │ │ + bcc 352c4 <__cxa_atexit@plt+0x27f84> │ │ │ │ + ldr lr, [pc, #132] @ 352d8 <__cxa_atexit@plt+0x27f98> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #196] @ 36180 <__cxa_atexit@plt+0x28e40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - sub r2, r3, #34 @ 0x22 │ │ │ │ - ldr r9, [pc, #156] @ 36184 <__cxa_atexit@plt+0x28e44> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r0, [pc, #144] @ 36188 <__cxa_atexit@plt+0x28e48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #132] @ 3618c <__cxa_atexit@plt+0x28e4c> │ │ │ │ + ldr r2, [pc, #128] @ 352dc <__cxa_atexit@plt+0x27f9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r8, [pc, #120] @ 352e0 <__cxa_atexit@plt+0x27fa0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #116] @ 352e4 <__cxa_atexit@plt+0x27fa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #32]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #108] @ 352e8 <__cxa_atexit@plt+0x27fa8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + sub r1, r3, #26 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r8, sl} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 36174 <__cxa_atexit@plt+0x28e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 352d4 <__cxa_atexit@plt+0x27f94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #96 @ 0x60 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a3c258 │ │ │ │ - @ instruction: 0xfffff428 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - bicseq r8, r0, #152, 24 @ 0x9800 │ │ │ │ - bicseq r8, r0, #208, 22 @ 0x34000 │ │ │ │ - bicseq r8, r0, #188, 22 @ 0x2f000 │ │ │ │ - @ instruction: 0x03a3c2b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r8, r0, #156, 20 @ 0x9c000 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + bicseq r8, r0, #92, 18 @ 0x170000 │ │ │ │ + bicseq r8, r0, #172, 18 @ 0x2b0000 │ │ │ │ + bicseq r8, r0, #40, 18 @ 0xa0000 │ │ │ │ + bicseq r8, r0, #16, 18 @ 0x40000 │ │ │ │ + @ instruction: 0x03a43dc8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36224 <__cxa_atexit@plt+0x28ee4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 36230 <__cxa_atexit@plt+0x28ef0> │ │ │ │ - ldr r0, [pc, #136] @ 3624c <__cxa_atexit@plt+0x28f0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #132] @ 36250 <__cxa_atexit@plt+0x28f10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 35338 <__cxa_atexit@plt+0x27ff8> │ │ │ │ + ldr lr, [pc, #52] @ 35340 <__cxa_atexit@plt+0x28000> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - stmib r2, {r0, r1} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 36240 <__cxa_atexit@plt+0x28f00> │ │ │ │ - ldr r3, [pc, #96] @ 36254 <__cxa_atexit@plt+0x28f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36214 <__cxa_atexit@plt+0x28ed4> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 36088 <__cxa_atexit@plt+0x28d48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - bicseq r8, r0, #204, 18 @ 0x330000 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3628c <__cxa_atexit@plt+0x28f4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 36294 <__cxa_atexit@plt+0x28f54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r9, [pc, #36] @ 35344 <__cxa_atexit@plt+0x28004> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r0, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 362f0 <__cxa_atexit@plt+0x28fb0> │ │ │ │ - ldr lr, [pc, #68] @ 362fc <__cxa_atexit@plt+0x28fbc> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r8, r0, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x03a43d58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 353c8 <__cxa_atexit@plt+0x28088> │ │ │ │ + ldr r2, [pc, #100] @ 353d4 <__cxa_atexit@plt+0x28094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 353d8 <__cxa_atexit@plt+0x28098> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 36300 <__cxa_atexit@plt+0x28fc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 362e4 <__cxa_atexit@plt+0x28fa4> │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 31e70 <__cxa_atexit@plt+0x24b30> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + ldr r8, [pc, #76] @ 353dc <__cxa_atexit@plt+0x2809c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #72] @ 353e0 <__cxa_atexit@plt+0x280a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + bicseq r8, r0, #124, 16 @ 0x7c0000 │ │ │ │ + bicseq r8, r0, #80, 16 @ 0x500000 │ │ │ │ + @ instruction: 0x03a43ccc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35484 <__cxa_atexit@plt+0x28144> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 35474 <__cxa_atexit@plt+0x28134> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 35494 <__cxa_atexit@plt+0x28154> │ │ │ │ + ldr sl, [pc, #140] @ 354bc <__cxa_atexit@plt+0x2817c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #136] @ 354c0 <__cxa_atexit@plt+0x28180> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, r0, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 36328 <__cxa_atexit@plt+0x28fe8> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 31e70 <__cxa_atexit@plt+0x24b30> │ │ │ │ - ldr r7, [pc, #12] @ 3633c <__cxa_atexit@plt+0x28ffc> │ │ │ │ + ldr r7, [pc, #44] @ 354b8 <__cxa_atexit@plt+0x28178> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3c110 │ │ │ │ + ldr r7, [pc, #24] @ 354b4 <__cxa_atexit@plt+0x28174> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a43c40 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + bicseq r8, r0, #84, 14 @ 0x1500000 │ │ │ │ + @ instruction: 0x03a43bf0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3552c <__cxa_atexit@plt+0x281ec> │ │ │ │ + ldr r2, [pc, #84] @ 35544 <__cxa_atexit@plt+0x28204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #64] @ 35548 <__cxa_atexit@plt+0x28208> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r2, r7, r8, lr} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 3554c <__cxa_atexit@plt+0x2820c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r8, r0, #132, 12 @ 0x8400000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x03a43958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 36374 <__cxa_atexit@plt+0x29034> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3637c <__cxa_atexit@plt+0x2903c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3638c <__cxa_atexit@plt+0x2904c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, r0, #52, 16 @ 0x340000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36410 <__cxa_atexit@plt+0x290d0> │ │ │ │ - ldr r2, [pc, #120] @ 36418 <__cxa_atexit@plt+0x290d8> │ │ │ │ + bhi 35634 <__cxa_atexit@plt+0x282f4> │ │ │ │ + ldr r2, [pc, #232] @ 35658 <__cxa_atexit@plt+0x28318> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 363e8 <__cxa_atexit@plt+0x290a8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 363f8 <__cxa_atexit@plt+0x290b8> │ │ │ │ - ldr r2, [pc, #84] @ 3641c <__cxa_atexit@plt+0x290dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #212] @ 3565c <__cxa_atexit@plt+0x2831c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + ldr r7, [pc, #196] @ 35660 <__cxa_atexit@plt+0x28320> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 36404 <__cxa_atexit@plt+0x290c4> │ │ │ │ + beq 35618 <__cxa_atexit@plt+0x282d8> │ │ │ │ + ldr r3, [pc, #184] @ 35664 <__cxa_atexit@plt+0x28324> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r8, [pc, #168] @ 35668 <__cxa_atexit@plt+0x28328> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 35624 <__cxa_atexit@plt+0x282e4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 3563c <__cxa_atexit@plt+0x282fc> │ │ │ │ + ldr lr, [pc, #144] @ 35670 <__cxa_atexit@plt+0x28330> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #140] @ 35674 <__cxa_atexit@plt+0x28334> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3647c <__cxa_atexit@plt+0x2913c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 3566c <__cxa_atexit@plt+0x2832c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + bicseq r8, r0, #0, 12 │ │ │ │ + bicseq r8, r0, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + bicseq r8, r0, #140, 14 @ 0x2300000 │ │ │ │ + bicseq r8, r0, #0, 14 │ │ │ │ + bicseq r8, r0, #252, 12 @ 0xfc00000 │ │ │ │ + bicseq r8, r0, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0x03a43824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3645c <__cxa_atexit@plt+0x2911c> │ │ │ │ - ldr r3, [pc, #52] @ 36470 <__cxa_atexit@plt+0x29130> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ 3571c <__cxa_atexit@plt+0x283dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36468 <__cxa_atexit@plt+0x29128> │ │ │ │ - b 3647c <__cxa_atexit@plt+0x2913c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #172] @ 3653c <__cxa_atexit@plt+0x291fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + ldr r7, [pc, #128] @ 35720 <__cxa_atexit@plt+0x283e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3651c <__cxa_atexit@plt+0x291dc> │ │ │ │ + beq 356f4 <__cxa_atexit@plt+0x283b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 36528 <__cxa_atexit@plt+0x291e8> │ │ │ │ - ldr lr, [pc, #132] @ 36540 <__cxa_atexit@plt+0x29200> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 36544 <__cxa_atexit@plt+0x29204> │ │ │ │ + bcc 35700 <__cxa_atexit@plt+0x283c0> │ │ │ │ + ldr lr, [pc, #104] @ 35728 <__cxa_atexit@plt+0x283e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #22 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #88] @ 36548 <__cxa_atexit@plt+0x29208> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldm r5, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #96] @ 3572c <__cxa_atexit@plt+0x283ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #11 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 35724 <__cxa_atexit@plt+0x283e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - bicseq r8, r0, #200, 16 @ 0xc80000 │ │ │ │ - bicseq r8, r0, #180, 16 @ 0xb40000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r8, r0, #172, 12 @ 0xac00000 │ │ │ │ + bicseq r8, r0, #60, 12 @ 0x3c00000 │ │ │ │ + bicseq r8, r0, #28, 12 @ 0x1c00000 │ │ │ │ + bicseq r8, r0, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 365c0 <__cxa_atexit@plt+0x29280> │ │ │ │ - ldr r2, [pc, #92] @ 365cc <__cxa_atexit@plt+0x2928c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 365d0 <__cxa_atexit@plt+0x29290> │ │ │ │ + bcc 35788 <__cxa_atexit@plt+0x28448> │ │ │ │ + ldr lr, [pc, #64] @ 35794 <__cxa_atexit@plt+0x28454> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #22 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r8, [pc, #56] @ 35798 <__cxa_atexit@plt+0x28458> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr r9, [pc, #52] @ 365d4 <__cxa_atexit@plt+0x29294> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + add r0, r8, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - bicseq r8, r0, #48, 16 @ 0x300000 │ │ │ │ - bicseq r8, r0, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 366ac <__cxa_atexit@plt+0x2936c> │ │ │ │ - ldr lr, [pc, #212] @ 366cc <__cxa_atexit@plt+0x2938c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r3, r7} │ │ │ │ - ldr r9, [pc, #200] @ 366d0 <__cxa_atexit@plt+0x29390> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 366a0 <__cxa_atexit@plt+0x29360> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 366b8 <__cxa_atexit@plt+0x29378> │ │ │ │ - ldr r3, [pc, #152] @ 366d4 <__cxa_atexit@plt+0x29394> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r8, r0, #136, 10 @ 0x22000000 │ │ │ │ + bicseq r8, r0, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0x03a43960 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35864 <__cxa_atexit@plt+0x28524> │ │ │ │ + ldr r3, [pc, #180] @ 35874 <__cxa_atexit@plt+0x28534> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #148] @ 366d8 <__cxa_atexit@plt+0x29398> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr ip, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r9, [pc, #124] @ 366dc <__cxa_atexit@plt+0x2939c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r3, r2, #25 │ │ │ │ - ldr sl, [pc, #116] @ 366e0 <__cxa_atexit@plt+0x293a0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r2, #13 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r6, r7, sl} │ │ │ │ - add r0, r6, #32 │ │ │ │ - stm r0, {r3, ip, lr} │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3638c <__cxa_atexit@plt+0x2904c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3583c <__cxa_atexit@plt+0x284fc> │ │ │ │ + ldr r7, [pc, #156] @ 35878 <__cxa_atexit@plt+0x28538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3584c <__cxa_atexit@plt+0x2850c> │ │ │ │ + ldr r2, [pc, #116] @ 3587c <__cxa_atexit@plt+0x2853c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 35858 <__cxa_atexit@plt+0x28518> │ │ │ │ + ldr r2, [pc, #92] @ 35880 <__cxa_atexit@plt+0x28540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #80] @ 35884 <__cxa_atexit@plt+0x28544> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r0, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - bicseq r8, r0, #56, 14 @ 0xe00000 │ │ │ │ - bicseq r8, r0, #64, 14 @ 0x1000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36764 <__cxa_atexit@plt+0x29424> │ │ │ │ - ldr r2, [pc, #104] @ 36770 <__cxa_atexit@plt+0x29430> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 36774 <__cxa_atexit@plt+0x29434> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldmib r5, {r7, ip} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [pc, #80] @ 36778 <__cxa_atexit@plt+0x29438> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r6, #25 │ │ │ │ - ldr sl, [pc, #72] @ 3677c <__cxa_atexit@plt+0x2943c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r3, r7, sl} │ │ │ │ - add r0, r3, #32 │ │ │ │ - stm r0, {r2, ip, lr} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 3638c <__cxa_atexit@plt+0x2904c> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - bicseq r8, r0, #112, 12 @ 0x7000000 │ │ │ │ - bicseq r8, r0, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36810 <__cxa_atexit@plt+0x294d0> │ │ │ │ - ldr lr, [pc, #120] @ 36820 <__cxa_atexit@plt+0x294e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r9, [pc, #104] @ 36824 <__cxa_atexit@plt+0x294e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 36828 <__cxa_atexit@plt+0x294e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r8, [pc, #80] @ 3682c <__cxa_atexit@plt+0x294ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - str r8, [r7, #16]! │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #28]! │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r1, r2, sl} │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 35888 <__cxa_atexit@plt+0x28548> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - bicseq r8, r0, #4, 10 @ 0x1000000 │ │ │ │ - bicseq r8, r0, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0x03a3bb54 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + bicseq r8, r0, #208, 8 @ 0xd0000000 │ │ │ │ + @ instruction: 0x03a438ac │ │ │ │ + @ instruction: 0x03a43874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 368f8 <__cxa_atexit@plt+0x295b8> │ │ │ │ - ldr r1, [pc, #176] @ 36900 <__cxa_atexit@plt+0x295c0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #112] @ 35918 <__cxa_atexit@plt+0x285d8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #156] @ 36904 <__cxa_atexit@plt+0x295c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 368c4 <__cxa_atexit@plt+0x29584> │ │ │ │ - str r3, [r2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 368d4 <__cxa_atexit@plt+0x29594> │ │ │ │ - ldr r2, [pc, #128] @ 36908 <__cxa_atexit@plt+0x295c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r3, #4] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 368ec <__cxa_atexit@plt+0x295ac> │ │ │ │ - ldr r3, [pc, #96] @ 3690c <__cxa_atexit@plt+0x295cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 36910 <__cxa_atexit@plt+0x295d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #44] @ 36914 <__cxa_atexit@plt+0x295d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq 35900 <__cxa_atexit@plt+0x285c0> │ │ │ │ + ldr r2, [pc, #80] @ 3591c <__cxa_atexit@plt+0x285dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 3590c <__cxa_atexit@plt+0x285cc> │ │ │ │ + ldr r2, [pc, #56] @ 35920 <__cxa_atexit@plt+0x285e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #44] @ 35924 <__cxa_atexit@plt+0x285e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r0, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x03a3bab0 │ │ │ │ - @ instruction: 0x03a3baa4 │ │ │ │ - @ instruction: 0x03a3ba6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r8, r0, #12, 8 @ 0xc000000 │ │ │ │ + @ instruction: 0x03a437d8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 35978 <__cxa_atexit@plt+0x28638> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3697c <__cxa_atexit@plt+0x2963c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #88] @ 369a0 <__cxa_atexit@plt+0x29660> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 36994 <__cxa_atexit@plt+0x29654> │ │ │ │ - ldr r3, [pc, #64] @ 369a4 <__cxa_atexit@plt+0x29664> │ │ │ │ + beq 35970 <__cxa_atexit@plt+0x28630> │ │ │ │ + ldr r3, [pc, #36] @ 3597c <__cxa_atexit@plt+0x2863c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #36] @ 369a8 <__cxa_atexit@plt+0x29668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 369ac <__cxa_atexit@plt+0x2966c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x03a3ba08 │ │ │ │ - @ instruction: 0x03a3b9fc │ │ │ │ - @ instruction: 0x03a3b9d4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 369dc <__cxa_atexit@plt+0x2969c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a3b9a4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 36a0c <__cxa_atexit@plt+0x296cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #24] @ 35980 <__cxa_atexit@plt+0x28640> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #152] @ 36aac <__cxa_atexit@plt+0x2976c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - str r2, [r7] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 36a78 <__cxa_atexit@plt+0x29738> │ │ │ │ - str r3, [r7] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 36a88 <__cxa_atexit@plt+0x29748> │ │ │ │ - ldr r2, [pc, #116] @ 36ab0 <__cxa_atexit@plt+0x29770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36aa0 <__cxa_atexit@plt+0x29760> │ │ │ │ - ldr r3, [pc, #84] @ 36ab4 <__cxa_atexit@plt+0x29774> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r8, r0, #156, 6 @ 0x70000002 │ │ │ │ + @ instruction: 0x03a4377c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 359b0 <__cxa_atexit@plt+0x28670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 36ab8 <__cxa_atexit@plt+0x29778> │ │ │ │ + ldr r3, [pc, #12] @ 359b4 <__cxa_atexit@plt+0x28674> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r8, r0, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0x03a43748 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 35a00 <__cxa_atexit@plt+0x286c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #32] @ 36abc <__cxa_atexit@plt+0x2977c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 359f4 <__cxa_atexit@plt+0x286b4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r3, [pc, #32] @ 35a04 <__cxa_atexit@plt+0x286c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x03a3b8fc │ │ │ │ - @ instruction: 0x03a3b8f0 │ │ │ │ - @ instruction: 0x03a3b8c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x03a436f8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ 35a30 <__cxa_atexit@plt+0x286f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36b24 <__cxa_atexit@plt+0x297e4> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a436cc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #88] @ 36b48 <__cxa_atexit@plt+0x29808> │ │ │ │ + ldr r2, [pc, #52] @ 35a80 <__cxa_atexit@plt+0x28740> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 36b3c <__cxa_atexit@plt+0x297fc> │ │ │ │ - ldr r3, [pc, #64] @ 36b4c <__cxa_atexit@plt+0x2980c> │ │ │ │ + beq 35a78 <__cxa_atexit@plt+0x28738> │ │ │ │ + ldr r3, [pc, #32] @ 35a84 <__cxa_atexit@plt+0x28744> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #36] @ 36b50 <__cxa_atexit@plt+0x29810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 36b54 <__cxa_atexit@plt+0x29814> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 35a78 <__cxa_atexit@plt+0x28738> │ │ │ │ + b 35ac8 <__cxa_atexit@plt+0x28788> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x03a3b860 │ │ │ │ - @ instruction: 0x03a3b854 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 36b94 <__cxa_atexit@plt+0x29854> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 36ba4 <__cxa_atexit@plt+0x29864> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r0, #68, 2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36bec <__cxa_atexit@plt+0x298ac> │ │ │ │ - ldr r3, [pc, #52] @ 36bfc <__cxa_atexit@plt+0x298bc> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a43678 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 35ab8 <__cxa_atexit@plt+0x28778> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 36be4 <__cxa_atexit@plt+0x298a4> │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ + beq 35ab0 <__cxa_atexit@plt+0x28770> │ │ │ │ + b 35ac8 <__cxa_atexit@plt+0x28788> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 36c00 <__cxa_atexit@plt+0x298c0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a43644 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #148] @ 35b68 <__cxa_atexit@plt+0x28828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #16] │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35b54 <__cxa_atexit@plt+0x28814> │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 35b14 <__cxa_atexit@plt+0x287d4> │ │ │ │ + ldr r7, [pc, #100] @ 35b6c <__cxa_atexit@plt+0x2882c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 35b84 <__cxa_atexit@plt+0x28844> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + ldr r2, [sl, #11] │ │ │ │ + ldr r1, [sl, #15] │ │ │ │ + ldr r0, [pc, #72] @ 35b74 <__cxa_atexit@plt+0x28834> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, sl │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #20] @ 35b70 <__cxa_atexit@plt+0x28830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a3b854 │ │ │ │ - @ instruction: 0x03a3b83c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r8, r0, #16, 2 │ │ │ │ + @ instruction: 0x03a43310 │ │ │ │ + @ instruction: 0xffffdc34 │ │ │ │ + @ instruction: 0x03a43578 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 36cd4 <__cxa_atexit@plt+0x29994> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 36d5c <__cxa_atexit@plt+0x29a1c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r2, [r0, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 36da4 <__cxa_atexit@plt+0x29a64> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 36dc8 <__cxa_atexit@plt+0x29a88> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 36dfc <__cxa_atexit@plt+0x29abc> │ │ │ │ - ldr r0, [pc, #452] @ 36e28 <__cxa_atexit@plt+0x29ae8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #448] @ 36e2c <__cxa_atexit@plt+0x29aec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - sub r0, r3, #13 │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r8, [pc, #408] @ 36e30 <__cxa_atexit@plt+0x29af0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #35 @ 0x23 │ │ │ │ - ldr r9, [pc, #400] @ 36e34 <__cxa_atexit@plt+0x29af4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #396] @ 36e38 <__cxa_atexit@plt+0x29af8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r6, r9} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 36dec <__cxa_atexit@plt+0x29aac> │ │ │ │ - ldr r0, [pc, #300] @ 36e18 <__cxa_atexit@plt+0x29ad8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #296] @ 36e1c <__cxa_atexit@plt+0x29adc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 35c2c <__cxa_atexit@plt+0x288ec> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 35c74 <__cxa_atexit@plt+0x28934> │ │ │ │ + ldr lr, [pc, #268] @ 35cbc <__cxa_atexit@plt+0x2897c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [pc, #264] @ 36e20 <__cxa_atexit@plt+0x29ae0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r2, #28]! │ │ │ │ - ldr sl, [pc, #252] @ 36e24 <__cxa_atexit@plt+0x29ae4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - add r8, r6, #44 @ 0x2c │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #27 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36df4 <__cxa_atexit@plt+0x29ab4> │ │ │ │ - ldr r8, [pc, #160] @ 36e14 <__cxa_atexit@plt+0x29ad4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #92] @ 36e10 <__cxa_atexit@plt+0x29ad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36de4 <__cxa_atexit@plt+0x29aa4> │ │ │ │ - b 36e48 <__cxa_atexit@plt+0x29b08> │ │ │ │ - ldr r3, [pc, #60] @ 36e0c <__cxa_atexit@plt+0x29acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36de4 <__cxa_atexit@plt+0x29aa4> │ │ │ │ - b 37214 <__cxa_atexit@plt+0x29ed4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - b 36e00 <__cxa_atexit@plt+0x29ac0> │ │ │ │ - mov r6, #24 │ │ │ │ - b 36e00 <__cxa_atexit@plt+0x29ac0> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #8 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffbe08 │ │ │ │ - @ instruction: 0xffffc038 │ │ │ │ - @ instruction: 0xffffc768 │ │ │ │ - bicseq r7, r0, #176, 30 @ 0x2c0 │ │ │ │ - bicseq r7, r0, #156, 30 @ 0x270 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - bicseq r8, r0, #20, 2 │ │ │ │ - bicseq r8, r0, #244 @ 0xf4 │ │ │ │ - bicseq r8, r0, #240 @ 0xf0 │ │ │ │ - @ instruction: 0x03a3b604 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36e7c <__cxa_atexit@plt+0x29b3c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r1, [pc, #132] @ 36ee8 <__cxa_atexit@plt+0x29ba8> │ │ │ │ + ldr r1, [pc, #260] @ 35cc0 <__cxa_atexit@plt+0x28980> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 36ecc <__cxa_atexit@plt+0x29b8c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 36f00 <__cxa_atexit@plt+0x29bc0> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r8, #40]! @ 0x28 │ │ │ │ + ldr r1, [pc, #232] @ 35cc4 <__cxa_atexit@plt+0x28984> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #224] @ 35cc8 <__cxa_atexit@plt+0x28988> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #220] @ 35ccc <__cxa_atexit@plt+0x2898c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r0, r6, #46 @ 0x2e │ │ │ │ + sub sl, r6, #34 @ 0x22 │ │ │ │ + str sl, [r8, #-4] │ │ │ │ + sub sl, r6, #22 │ │ │ │ + str ip, [r8, #8] │ │ │ │ + str sl, [r8, #12] │ │ │ │ + str lr, [r8, #-36] @ 0xffffffdc │ │ │ │ + sub sl, r8, #32 │ │ │ │ + stm sl, {r1, r3, lr} │ │ │ │ + sub r1, r8, #20 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str fp, [r8, #-8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36ed8 <__cxa_atexit@plt+0x29b98> │ │ │ │ - ldr lr, [pc, #88] @ 36eec <__cxa_atexit@plt+0x29bac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ 36ef0 <__cxa_atexit@plt+0x29bb0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35c8c <__cxa_atexit@plt+0x2894c> │ │ │ │ + ldr r7, [pc, #100] @ 35cb0 <__cxa_atexit@plt+0x28970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ 35cb4 <__cxa_atexit@plt+0x28974> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #88] @ 35cb8 <__cxa_atexit@plt+0x28978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r8, {r2, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffdbac │ │ │ │ - bicseq r7, r0, #16, 30 @ 0x40 │ │ │ │ - @ instruction: 0x03a3b54c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36f30 <__cxa_atexit@plt+0x29bf0> │ │ │ │ - ldr r3, [pc, #252] @ 37014 <__cxa_atexit@plt+0x29cd4> │ │ │ │ + ldr r3, [pc, #48] @ 35cac <__cxa_atexit@plt+0x2896c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [pc, #244] @ 37018 <__cxa_atexit@plt+0x29cd8> │ │ │ │ - add r9, pc, r9 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #104 @ 0x68 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 37004 <__cxa_atexit@plt+0x29cc4> │ │ │ │ - ldr r1, [pc, #212] @ 3701c <__cxa_atexit@plt+0x29cdc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #208] @ 37020 <__cxa_atexit@plt+0x29ce0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - str r1, [r6, #20]! │ │ │ │ - sub r1, r3, #99 @ 0x63 │ │ │ │ - ldr r9, [pc, #188] @ 37024 <__cxa_atexit@plt+0x29ce4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #184] @ 37028 <__cxa_atexit@plt+0x29ce8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #16 │ │ │ │ - stm r2, {r0, r8, r9} │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - sub r0, r3, #42 @ 0x2a │ │ │ │ - ldr r8, [pc, #164] @ 3702c <__cxa_atexit@plt+0x29cec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r9, [pc, #152] @ 37030 <__cxa_atexit@plt+0x29cf0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - ldr r9, [pc, #140] @ 37034 <__cxa_atexit@plt+0x29cf4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r3, #90 @ 0x5a │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - str ip, [r6, #80] @ 0x50 │ │ │ │ - str sl, [r6, #84] @ 0x54 │ │ │ │ - sub r7, r3, #31 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x03a3b478 │ │ │ │ - @ instruction: 0xffffdb48 │ │ │ │ - @ instruction: 0xffffe320 │ │ │ │ - bicseq r7, r0, #72, 28 @ 0x480 │ │ │ │ - bicseq r7, r0, #68, 28 @ 0x440 │ │ │ │ - bicseq r7, r0, #248, 26 @ 0x3e00 │ │ │ │ - bicseq r7, r0, #48, 26 @ 0xc00 │ │ │ │ - bicseq r7, r0, #28, 26 @ 0x700 │ │ │ │ - @ instruction: 0x03a3b408 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 37074 <__cxa_atexit@plt+0x29d34> │ │ │ │ - ldr r3, [pc, #204] @ 37124 <__cxa_atexit@plt+0x29de4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 37084 <__cxa_atexit@plt+0x29d44> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37090 <__cxa_atexit@plt+0x29d50> │ │ │ │ - ldr r7, [pc, #172] @ 37128 <__cxa_atexit@plt+0x29de8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 37110 <__cxa_atexit@plt+0x29dd0> │ │ │ │ - ldr r2, [pc, #132] @ 3712c <__cxa_atexit@plt+0x29dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - sub r2, r3, #47 @ 0x2f │ │ │ │ - sub sl, r3, #38 @ 0x26 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - ldr r9, [pc, #96] @ 37130 <__cxa_atexit@plt+0x29df0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 37134 <__cxa_atexit@plt+0x29df4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r6, {r0, r2} │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #68] @ 37138 <__cxa_atexit@plt+0x29df8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a3b3b4 │ │ │ │ - @ instruction: 0xfffff0f0 │ │ │ │ - bicseq r7, r0, #228, 24 @ 0xe400 │ │ │ │ - bicseq r7, r0, #208, 24 @ 0xd000 │ │ │ │ - @ instruction: 0xfffff694 │ │ │ │ - @ instruction: 0x03a3b304 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37164 <__cxa_atexit@plt+0x29e24> │ │ │ │ - ldr r7, [pc, #152] @ 371f4 <__cxa_atexit@plt+0x29eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 371e4 <__cxa_atexit@plt+0x29ea4> │ │ │ │ - ldr r2, [pc, #124] @ 371f8 <__cxa_atexit@plt+0x29eb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - sub r2, r3, #47 @ 0x2f │ │ │ │ - sub sl, r3, #38 @ 0x26 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - ldr r9, [pc, #88] @ 371fc <__cxa_atexit@plt+0x29ebc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r6, #-16] │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #76] @ 37200 <__cxa_atexit@plt+0x29ec0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r6, {r0, r2} │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #60] @ 37204 <__cxa_atexit@plt+0x29ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a3b2d4 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - bicseq r7, r0, #16, 24 @ 0x1000 │ │ │ │ - bicseq r7, r0, #252, 22 @ 0x3f000 │ │ │ │ - @ instruction: 0xfffff5c0 │ │ │ │ - @ instruction: 0x03a3b238 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r5, [pc, #20] @ 35ca8 <__cxa_atexit@plt+0x28968> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a4322c │ │ │ │ + bicseq r7, r0, #100, 30 @ 0x190 │ │ │ │ + bicseq r7, r0, #180, 30 @ 0x2d0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + bicseq r8, r0, #116, 2 │ │ │ │ + bicseq r7, r0, #164, 30 @ 0x290 │ │ │ │ + bicseq r7, r0, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0x03a43410 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 372b0 <__cxa_atexit@plt+0x29f70> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 372f0 <__cxa_atexit@plt+0x29fb0> │ │ │ │ - ldr lr, [pc, #208] @ 37310 <__cxa_atexit@plt+0x29fd0> │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 35d78 <__cxa_atexit@plt+0x28a38> │ │ │ │ + ldr lr, [pc, #148] @ 35d90 <__cxa_atexit@plt+0x28a50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #204] @ 37314 <__cxa_atexit@plt+0x29fd4> │ │ │ │ - add r9, pc, r9 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r8, r3, #45 @ 0x2d │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub lr, r3, #38 @ 0x26 │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #28]! │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #164] @ 37318 <__cxa_atexit@plt+0x29fd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, r6, #44 @ 0x2c │ │ │ │ - stm r9, {r0, r1, sl, lr} │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r7, [pc, #144] @ 3731c <__cxa_atexit@plt+0x29fdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #132] @ 37320 <__cxa_atexit@plt+0x29fe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 372f8 <__cxa_atexit@plt+0x29fb8> │ │ │ │ - ldr lr, [pc, #68] @ 37308 <__cxa_atexit@plt+0x29fc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #64] @ 3730c <__cxa_atexit@plt+0x29fcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r7, r3, #13 │ │ │ │ - stmib r6, {r8, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 372fc <__cxa_atexit@plt+0x29fbc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffc334 │ │ │ │ - bicseq r7, r0, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffc404 │ │ │ │ - @ instruction: 0xffffd158 │ │ │ │ - @ instruction: 0xffffd71c │ │ │ │ - bicseq r7, r0, #44, 22 @ 0xb000 │ │ │ │ - bicseq r7, r0, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r1, [pc, #140] @ 35d94 <__cxa_atexit@plt+0x28a54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r8, #40]! @ 0x28 │ │ │ │ + ldr r1, [pc, #112] @ 35d98 <__cxa_atexit@plt+0x28a58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 35d9c <__cxa_atexit@plt+0x28a5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #100] @ 35da0 <__cxa_atexit@plt+0x28a60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r0, r6, #46 @ 0x2e │ │ │ │ + sub sl, r6, #34 @ 0x22 │ │ │ │ + str sl, [r8, #-4] │ │ │ │ + sub sl, r6, #22 │ │ │ │ + str ip, [r8, #8] │ │ │ │ + str sl, [r8, #12] │ │ │ │ + str lr, [r8, #-36] @ 0xffffffdc │ │ │ │ + sub sl, r8, #32 │ │ │ │ + stm sl, {r1, r3, lr} │ │ │ │ + sub r1, r8, #20 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str fp, [r8, #-8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 160fd10 <__cxa_atexit@plt+0x16029d0> │ │ │ │ + ldr r3, [pc, #36] @ 35da4 <__cxa_atexit@plt+0x28a64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + bicseq r8, r0, #40 @ 0x28 │ │ │ │ + bicseq r7, r0, #88, 28 @ 0x580 │ │ │ │ + bicseq r7, r0, #92, 28 @ 0x5c0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3735c <__cxa_atexit@plt+0x2a01c> │ │ │ │ - ldr r3, [pc, #40] @ 37374 <__cxa_atexit@plt+0x2a034> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35dec <__cxa_atexit@plt+0x28aac> │ │ │ │ + ldr r2, [pc, #44] @ 35df8 <__cxa_atexit@plt+0x28ab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #36] @ 35dfc <__cxa_atexit@plt+0x28abc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 37378 <__cxa_atexit@plt+0x2a038> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r7, r0, #128, 18 @ 0x200000 │ │ │ │ - @ instruction: 0x03a3b0fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r0, #204, 26 @ 0x3300 │ │ │ │ + bicseq r7, r0, #60, 28 @ 0x3c0 │ │ │ │ + @ instruction: 0x03a43070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 373b4 <__cxa_atexit@plt+0x2a074> │ │ │ │ - ldr r3, [pc, #40] @ 373cc <__cxa_atexit@plt+0x2a08c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 373d0 <__cxa_atexit@plt+0x2a090> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35e54 <__cxa_atexit@plt+0x28b14> │ │ │ │ + ldr r7, [pc, #64] @ 35e6c <__cxa_atexit@plt+0x28b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #60] @ 35e70 <__cxa_atexit@plt+0x28b30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #52] @ 35e74 <__cxa_atexit@plt+0x28b34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r0, #40, 18 @ 0xa0000 │ │ │ │ - @ instruction: 0x03a3b0a4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #28] @ 35e78 <__cxa_atexit@plt+0x28b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a4304c │ │ │ │ + bicseq r7, r0, #132, 26 @ 0x2100 │ │ │ │ + bicseq r7, r0, #212, 26 @ 0x3500 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 35e94 <__cxa_atexit@plt+0x28b54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + cmneq lr, #55, 30 @ 0xdc │ │ │ │ + @ instruction: 0x03a43338 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37440 <__cxa_atexit@plt+0x2a100> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37410 <__cxa_atexit@plt+0x2a0d0> │ │ │ │ - ldr r7, [pc, #76] @ 37450 <__cxa_atexit@plt+0x2a110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35ee0 <__cxa_atexit@plt+0x28ba0> │ │ │ │ + ldr r7, [pc, #52] @ 35ef0 <__cxa_atexit@plt+0x28bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 35ed4 <__cxa_atexit@plt+0x28b94> │ │ │ │ + mov r7, r9 │ │ │ │ + b 35f04 <__cxa_atexit@plt+0x28bc4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #64] @ 37458 <__cxa_atexit@plt+0x2a118> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 37454 <__cxa_atexit@plt+0x2a114> │ │ │ │ + ldr r7, [pc, #12] @ 35ef4 <__cxa_atexit@plt+0x28bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r0, #116, 16 @ 0x740000 │ │ │ │ - @ instruction: 0x03a3b020 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 374ac <__cxa_atexit@plt+0x2a16c> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r1, #3 │ │ │ │ - movne r2, #4 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [r5, r2] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 374dc <__cxa_atexit@plt+0x2a19c> │ │ │ │ - ldr r7, [pc, #124] @ 3751c <__cxa_atexit@plt+0x2a1dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a43304 │ │ │ │ + @ instruction: 0x03a432dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 35f50 <__cxa_atexit@plt+0x28c10> │ │ │ │ + ldr r2, [pc, #216] @ 35ff0 <__cxa_atexit@plt+0x28cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 35fc8 <__cxa_atexit@plt+0x28c88> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + cmp r7, #35 @ 0x23 │ │ │ │ + ldrne r7, [pc, #184] @ 35ff8 <__cxa_atexit@plt+0x28cb8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + ldreq r7, [pc, #172] @ 35ff4 <__cxa_atexit@plt+0x28cb4> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3750c <__cxa_atexit@plt+0x2a1cc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #88] @ 37524 <__cxa_atexit@plt+0x2a1e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 37520 <__cxa_atexit@plt+0x2a1e0> │ │ │ │ + ldr r2, [pc, #132] @ 35fdc <__cxa_atexit@plt+0x28c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r7, r0, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - bicseq r7, r0, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 375c8 <__cxa_atexit@plt+0x2a288> │ │ │ │ - ldr r1, [pc, #140] @ 375d0 <__cxa_atexit@plt+0x2a290> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #120] @ 375d4 <__cxa_atexit@plt+0x2a294> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 375a4 <__cxa_atexit@plt+0x2a264> │ │ │ │ - ldr r1, [pc, #104] @ 375d8 <__cxa_atexit@plt+0x2a298> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 375b4 <__cxa_atexit@plt+0x2a274> │ │ │ │ - ldr r1, [pc, #76] @ 375dc <__cxa_atexit@plt+0x2a29c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 375c0 <__cxa_atexit@plt+0x2a280> │ │ │ │ - b 37688 <__cxa_atexit@plt+0x2a348> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r7, r0, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r3, [pc, #76] @ 37644 <__cxa_atexit@plt+0x2a304> │ │ │ │ + beq 35fc8 <__cxa_atexit@plt+0x28c88> │ │ │ │ + ldr r3, [pc, #108] @ 35fe0 <__cxa_atexit@plt+0x28ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq 37630 <__cxa_atexit@plt+0x2a2f0> │ │ │ │ - ldr r1, [pc, #48] @ 37648 <__cxa_atexit@plt+0x2a308> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r2] │ │ │ │ - stmda r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 37638 <__cxa_atexit@plt+0x2a2f8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 37688 <__cxa_atexit@plt+0x2a348> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 3767c <__cxa_atexit@plt+0x2a33c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + beq 35fd4 <__cxa_atexit@plt+0x28c94> │ │ │ │ + ldr r3, [pc, #76] @ 35fe4 <__cxa_atexit@plt+0x28ca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 37674 <__cxa_atexit@plt+0x2a334> │ │ │ │ - b 37688 <__cxa_atexit@plt+0x2a348> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #164] @ 37738 <__cxa_atexit@plt+0x2a3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37720 <__cxa_atexit@plt+0x2a3e0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 376ec <__cxa_atexit@plt+0x2a3ac> │ │ │ │ - ldr r7, [pc, #116] @ 3773c <__cxa_atexit@plt+0x2a3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #8] │ │ │ │ - ldreq r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 35fd4 <__cxa_atexit@plt+0x28c94> │ │ │ │ + ldr r3, [pc, #56] @ 35fe8 <__cxa_atexit@plt+0x28ca8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ 35fec <__cxa_atexit@plt+0x28cac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #80] @ 37744 <__cxa_atexit@plt+0x2a404> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 37740 <__cxa_atexit@plt+0x2a400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - bicseq r7, r0, #176, 10 @ 0x2c000000 │ │ │ │ - @ instruction: 0x03a3ad40 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 377c4 <__cxa_atexit@plt+0x2a484> │ │ │ │ - ldr r3, [pc, #64] @ 377dc <__cxa_atexit@plt+0x2a49c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 377e0 <__cxa_atexit@plt+0x2a4a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 377e4 <__cxa_atexit@plt+0x2a4a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - bicseq r7, r0, #32, 10 @ 0x8000000 │ │ │ │ - @ instruction: 0x03a3aca0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + bicseq r7, r0, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a43264 │ │ │ │ + @ instruction: 0x03a4324c │ │ │ │ + @ instruction: 0x03a431b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 37838 <__cxa_atexit@plt+0x2a4f8> │ │ │ │ - ldr r3, [pc, #64] @ 37850 <__cxa_atexit@plt+0x2a510> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 36030 <__cxa_atexit@plt+0x28cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 37854 <__cxa_atexit@plt+0x2a514> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 37858 <__cxa_atexit@plt+0x2a518> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #28] @ 36034 <__cxa_atexit@plt+0x28cf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #35 @ 0x23 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - bicseq r7, r0, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0x03a3ac2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 378fc <__cxa_atexit@plt+0x2a5bc> │ │ │ │ - ldr r1, [pc, #140] @ 37904 <__cxa_atexit@plt+0x2a5c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #120] @ 37908 <__cxa_atexit@plt+0x2a5c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 378d8 <__cxa_atexit@plt+0x2a598> │ │ │ │ - ldr r1, [pc, #104] @ 3790c <__cxa_atexit@plt+0x2a5cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 378e8 <__cxa_atexit@plt+0x2a5a8> │ │ │ │ - ldr r1, [pc, #76] @ 37910 <__cxa_atexit@plt+0x2a5d0> │ │ │ │ + @ instruction: 0x03a4319c │ │ │ │ + @ instruction: 0x03a43174 │ │ │ │ + @ instruction: 0x03a4318c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #84] @ 360a8 <__cxa_atexit@plt+0x28d68> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 378f4 <__cxa_atexit@plt+0x2a5b4> │ │ │ │ - b 379bc <__cxa_atexit@plt+0x2a67c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r7, r0, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r3, [pc, #76] @ 37978 <__cxa_atexit@plt+0x2a638> │ │ │ │ + beq 360a0 <__cxa_atexit@plt+0x28d60> │ │ │ │ + ldr r3, [pc, #60] @ 360ac <__cxa_atexit@plt+0x28d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 37964 <__cxa_atexit@plt+0x2a624> │ │ │ │ - ldr r1, [pc, #48] @ 3797c <__cxa_atexit@plt+0x2a63c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r2] │ │ │ │ - stmda r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3796c <__cxa_atexit@plt+0x2a62c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 379bc <__cxa_atexit@plt+0x2a67c> │ │ │ │ + beq 360a0 <__cxa_atexit@plt+0x28d60> │ │ │ │ + ldr r3, [pc, #40] @ 360b0 <__cxa_atexit@plt+0x28d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 360b4 <__cxa_atexit@plt+0x28d74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r7, r0, #108, 24 @ 0x6c00 │ │ │ │ + @ instruction: 0x03a4310c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 379b0 <__cxa_atexit@plt+0x2a670> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 36104 <__cxa_atexit@plt+0x28dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 379a8 <__cxa_atexit@plt+0x2a668> │ │ │ │ - b 379bc <__cxa_atexit@plt+0x2a67c> │ │ │ │ + beq 360fc <__cxa_atexit@plt+0x28dbc> │ │ │ │ + ldr r3, [pc, #36] @ 36108 <__cxa_atexit@plt+0x28dc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 3610c <__cxa_atexit@plt+0x28dcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r7, r0, #16, 24 @ 0x1000 │ │ │ │ + @ instruction: 0x03a430b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #164] @ 37a6c <__cxa_atexit@plt+0x2a72c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37a54 <__cxa_atexit@plt+0x2a714> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37a20 <__cxa_atexit@plt+0x2a6e0> │ │ │ │ - ldr r7, [pc, #116] @ 37a70 <__cxa_atexit@plt+0x2a730> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #8] │ │ │ │ - ldreq r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #80] @ 37a78 <__cxa_atexit@plt+0x2a738> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 37a74 <__cxa_atexit@plt+0x2a734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - bicseq r7, r0, #124, 4 @ 0xc0000007 │ │ │ │ - @ instruction: 0x03a3aa0c │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3613c <__cxa_atexit@plt+0x28dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 36140 <__cxa_atexit@plt+0x28e00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r7, r0, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0x03a43080 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37b48 <__cxa_atexit@plt+0x2a808> │ │ │ │ - ldr r1, [pc, #140] @ 37b50 <__cxa_atexit@plt+0x2a810> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #120] @ 37b54 <__cxa_atexit@plt+0x2a814> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 37b24 <__cxa_atexit@plt+0x2a7e4> │ │ │ │ - ldr r1, [pc, #104] @ 37b58 <__cxa_atexit@plt+0x2a818> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 37b34 <__cxa_atexit@plt+0x2a7f4> │ │ │ │ - ldr r1, [pc, #76] @ 37b5c <__cxa_atexit@plt+0x2a81c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37b40 <__cxa_atexit@plt+0x2a800> │ │ │ │ - b 37c08 <__cxa_atexit@plt+0x2a8c8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r7, r0, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r3, [pc, #76] @ 37bc4 <__cxa_atexit@plt+0x2a884> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 3618c <__cxa_atexit@plt+0x28e4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 36180 <__cxa_atexit@plt+0x28e40> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r3, [pc, #32] @ 36190 <__cxa_atexit@plt+0x28e50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37bb0 <__cxa_atexit@plt+0x2a870> │ │ │ │ - ldr r1, [pc, #48] @ 37bc8 <__cxa_atexit@plt+0x2a888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r2] │ │ │ │ - stmda r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 37bb8 <__cxa_atexit@plt+0x2a878> │ │ │ │ - mov r7, r3 │ │ │ │ - b 37c08 <__cxa_atexit@plt+0x2a8c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a43030 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ 361bc <__cxa_atexit@plt+0x28e7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 33a84 <__cxa_atexit@plt+0x26744> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a43004 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 37bfc <__cxa_atexit@plt+0x2a8bc> │ │ │ │ + ldr r2, [pc, #52] @ 3620c <__cxa_atexit@plt+0x28ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 37bf4 <__cxa_atexit@plt+0x2a8b4> │ │ │ │ - b 37c08 <__cxa_atexit@plt+0x2a8c8> │ │ │ │ + beq 36204 <__cxa_atexit@plt+0x28ec4> │ │ │ │ + ldr r3, [pc, #32] @ 36210 <__cxa_atexit@plt+0x28ed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 36204 <__cxa_atexit@plt+0x28ec4> │ │ │ │ + b 36254 <__cxa_atexit@plt+0x28f14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #164] @ 37cb8 <__cxa_atexit@plt+0x2a978> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a42fb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 36244 <__cxa_atexit@plt+0x28f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3623c <__cxa_atexit@plt+0x28efc> │ │ │ │ + b 36254 <__cxa_atexit@plt+0x28f14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a42f7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #148] @ 362f4 <__cxa_atexit@plt+0x28fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 37ca0 <__cxa_atexit@plt+0x2a960> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37c6c <__cxa_atexit@plt+0x2a92c> │ │ │ │ - ldr r7, [pc, #116] @ 37cbc <__cxa_atexit@plt+0x2a97c> │ │ │ │ + bhi 362e0 <__cxa_atexit@plt+0x28fa0> │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 362a0 <__cxa_atexit@plt+0x28f60> │ │ │ │ + ldr r7, [pc, #100] @ 362f8 <__cxa_atexit@plt+0x28fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #8] │ │ │ │ - ldreq r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #80] @ 37cc4 <__cxa_atexit@plt+0x2a984> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 36310 <__cxa_atexit@plt+0x28fd0> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + ldr r2, [sl, #11] │ │ │ │ + ldr r1, [sl, #15] │ │ │ │ + ldr r0, [pc, #72] @ 36300 <__cxa_atexit@plt+0x28fc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 37cc0 <__cxa_atexit@plt+0x2a980> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, sl │ │ │ │ + b 1611b9c <__cxa_atexit@plt+0x160485c> │ │ │ │ + ldr r7, [pc, #20] @ 362fc <__cxa_atexit@plt+0x28fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - bicseq r7, r0, #48 @ 0x30 │ │ │ │ - @ instruction: 0x03a3a7c0 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r7, r0, #132, 18 @ 0x210000 │ │ │ │ + @ instruction: 0x03a42b84 │ │ │ │ + @ instruction: 0xffffd4a8 │ │ │ │ + @ instruction: 0x03a42b6c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + add r6, r6, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37d58 <__cxa_atexit@plt+0x2aa18> │ │ │ │ - ldr r2, [pc, #80] @ 37d60 <__cxa_atexit@plt+0x2aa20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 37d64 <__cxa_atexit@plt+0x2aa24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37d48 <__cxa_atexit@plt+0x2aa08> │ │ │ │ - ldr r7, [pc, #44] @ 37d68 <__cxa_atexit@plt+0x2aa28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r6, r0, #120, 28 @ 0x780 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 37d8c <__cxa_atexit@plt+0x2aa4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bne 3636c <__cxa_atexit@plt+0x2902c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #8]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 363a8 <__cxa_atexit@plt+0x29068> │ │ │ │ + ldr r1, [pc, #172] @ 363f4 <__cxa_atexit@plt+0x290b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #168] @ 363f8 <__cxa_atexit@plt+0x290b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r5, [r3, #2] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 37dc4 <__cxa_atexit@plt+0x2aa84> │ │ │ │ - ldr r2, [pc, #40] @ 37ddc <__cxa_atexit@plt+0x2aa9c> │ │ │ │ + bcc 363c4 <__cxa_atexit@plt+0x29084> │ │ │ │ + ldr r7, [pc, #104] @ 363e8 <__cxa_atexit@plt+0x290a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #100] @ 363ec <__cxa_atexit@plt+0x290ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #92] @ 363f0 <__cxa_atexit@plt+0x290b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r9, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 37de0 <__cxa_atexit@plt+0x2aaa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 363e4 <__cxa_atexit@plt+0x290a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r6, r0, #24, 30 @ 0x60 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37e70 <__cxa_atexit@plt+0x2ab30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 37e7c <__cxa_atexit@plt+0x2ab3c> │ │ │ │ - ldr r1, [pc, #120] @ 37e8c <__cxa_atexit@plt+0x2ab4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 37e90 <__cxa_atexit@plt+0x2ab50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 37e94 <__cxa_atexit@plt+0x2ab54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37e60 <__cxa_atexit@plt+0x2ab20> │ │ │ │ - ldr r7, [pc, #68] @ 37e98 <__cxa_atexit@plt+0x2ab58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r5, [pc, #20] @ 363e0 <__cxa_atexit@plt+0x290a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r6, r0, #120, 26 @ 0x1e00 │ │ │ │ - bicseq r6, r0, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 37ebc <__cxa_atexit@plt+0x2ab7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a42af8 │ │ │ │ + bicseq r7, r0, #48, 16 @ 0x300000 │ │ │ │ + bicseq r7, r0, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 37ef4 <__cxa_atexit@plt+0x2abb4> │ │ │ │ - ldr r2, [pc, #40] @ 37f0c <__cxa_atexit@plt+0x2abcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 37f10 <__cxa_atexit@plt+0x2abd0> │ │ │ │ + bcc 3644c <__cxa_atexit@plt+0x2910c> │ │ │ │ + ldr r2, [pc, #60] @ 36464 <__cxa_atexit@plt+0x29124> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 36468 <__cxa_atexit@plt+0x29128> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r5, [r7, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r3, [pc, #24] @ 3646c <__cxa_atexit@plt+0x2912c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r6, r0, #232, 26 @ 0x3a00 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37f78 <__cxa_atexit@plt+0x2ac38> │ │ │ │ - ldr r2, [pc, #80] @ 37f80 <__cxa_atexit@plt+0x2ac40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 37f84 <__cxa_atexit@plt+0x2ac44> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 364e8 <__cxa_atexit@plt+0x291a8> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 36528 <__cxa_atexit@plt+0x291e8> │ │ │ │ + ldr r2, [pc, #176] @ 3654c <__cxa_atexit@plt+0x2920c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #168] @ 36550 <__cxa_atexit@plt+0x29210> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #164] @ 36554 <__cxa_atexit@plt+0x29214> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37f68 <__cxa_atexit@plt+0x2ac28> │ │ │ │ - ldr r7, [pc, #44] @ 37f88 <__cxa_atexit@plt+0x2ac48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #156] @ 36558 <__cxa_atexit@plt+0x29218> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 36530 <__cxa_atexit@plt+0x291f0> │ │ │ │ + ldr r7, [pc, #68] @ 36540 <__cxa_atexit@plt+0x29200> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #60] @ 36544 <__cxa_atexit@plt+0x29204> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #52] @ 36548 <__cxa_atexit@plt+0x29208> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r6, r0, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 37fac <__cxa_atexit@plt+0x2ac6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 36534 <__cxa_atexit@plt+0x291f4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r7, r0, #156, 12 @ 0x9c00000 │ │ │ │ + bicseq r7, r0, #176, 12 @ 0xb000000 │ │ │ │ + bicseq r7, r0, #0, 14 │ │ │ │ + bicseq r7, r0, #28, 14 @ 0x700000 │ │ │ │ + bicseq r7, r0, #108, 14 @ 0x1b00000 │ │ │ │ + bicseq r7, r0, #232, 12 @ 0xe800000 │ │ │ │ + bicseq r7, r0, #208, 12 @ 0xd000000 │ │ │ │ + @ instruction: 0x03a42914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 37fe4 <__cxa_atexit@plt+0x2aca4> │ │ │ │ - ldr r2, [pc, #40] @ 37ffc <__cxa_atexit@plt+0x2acbc> │ │ │ │ + bcc 365b0 <__cxa_atexit@plt+0x29270> │ │ │ │ + ldr r7, [pc, #64] @ 365c8 <__cxa_atexit@plt+0x29288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 365cc <__cxa_atexit@plt+0x2928c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #52] @ 365d0 <__cxa_atexit@plt+0x29290> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 38000 <__cxa_atexit@plt+0x2acc0> │ │ │ │ + ldr r3, [pc, #28] @ 365d4 <__cxa_atexit@plt+0x29294> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r6, r0, #248, 24 @ 0xf800 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a428f0 │ │ │ │ + bicseq r7, r0, #40, 12 @ 0x2800000 │ │ │ │ + bicseq r7, r0, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38214 <__cxa_atexit@plt+0x2aed4> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 380c4 <__cxa_atexit@plt+0x2ad84> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 380d4 <__cxa_atexit@plt+0x2ad94> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 38120 <__cxa_atexit@plt+0x2ade0> │ │ │ │ - cmp r7, #4 │ │ │ │ - bne 381c0 <__cxa_atexit@plt+0x2ae80> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38244 <__cxa_atexit@plt+0x2af04> │ │ │ │ - ldr r2, [pc, #576] @ 382b0 <__cxa_atexit@plt+0x2af70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #556] @ 382b4 <__cxa_atexit@plt+0x2af74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r1, [pc, #544] @ 382b8 <__cxa_atexit@plt+0x2af78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r7, [pc, #512] @ 382bc <__cxa_atexit@plt+0x2af7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - b 381b0 <__cxa_atexit@plt+0x2ae70> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 38224 <__cxa_atexit@plt+0x2aee4> │ │ │ │ - ldr r7, [pc, #396] @ 38280 <__cxa_atexit@plt+0x2af40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #392] @ 38284 <__cxa_atexit@plt+0x2af44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 38208 <__cxa_atexit@plt+0x2aec8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38254 <__cxa_atexit@plt+0x2af14> │ │ │ │ - ldr r8, [pc, #348] @ 38298 <__cxa_atexit@plt+0x2af58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #344] @ 3829c <__cxa_atexit@plt+0x2af5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #340] @ 382a0 <__cxa_atexit@plt+0x2af60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r1, [pc, #308] @ 382a4 <__cxa_atexit@plt+0x2af64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #44]! @ 0x2c │ │ │ │ mov r7, r6 │ │ │ │ - str r1, [r7, #56]! @ 0x38 │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r1, #16]! │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #28] │ │ │ │ - ldr r7, [pc, #252] @ 382a8 <__cxa_atexit@plt+0x2af68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #32]! │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38264 <__cxa_atexit@plt+0x2af24> │ │ │ │ - ldr lr, [pc, #176] @ 3828c <__cxa_atexit@plt+0x2af4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 36610 <__cxa_atexit@plt+0x292d0> │ │ │ │ + ldr r3, [pc, #40] @ 36628 <__cxa_atexit@plt+0x292e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #156] @ 38290 <__cxa_atexit@plt+0x2af50> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r7, r9, lr} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #168] @ 382c4 <__cxa_atexit@plt+0x2af84> │ │ │ │ + ldr r7, [pc, #20] @ 3662c <__cxa_atexit@plt+0x292ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 38288 <__cxa_atexit@plt+0x2af48> │ │ │ │ + bicseq r7, r0, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0x03a42c38 │ │ │ │ + @ instruction: 0x03a428d4 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 36678 <__cxa_atexit@plt+0x29338> │ │ │ │ + ldr r7, [pc, #52] @ 36688 <__cxa_atexit@plt+0x29348> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3666c <__cxa_atexit@plt+0x2932c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 3669c <__cxa_atexit@plt+0x2935c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #116] @ 382c0 <__cxa_atexit@plt+0x2af80> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - b 38270 <__cxa_atexit@plt+0x2af30> │ │ │ │ - ldr r6, [pc, #80] @ 382ac <__cxa_atexit@plt+0x2af6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - b 38270 <__cxa_atexit@plt+0x2af30> │ │ │ │ - ldr r6, [pc, #40] @ 38294 <__cxa_atexit@plt+0x2af54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff76c │ │ │ │ - bicseq r6, r0, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - bicseq r6, r0, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - bicseq r6, r0, #76, 24 @ 0x4c00 │ │ │ │ - bicseq r6, r0, #84, 22 @ 0x15000 │ │ │ │ - bicseq r6, r0, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - bicseq r6, r0, #24, 26 @ 0x600 │ │ │ │ - bicseq r6, r0, #44, 24 @ 0x2c00 │ │ │ │ - bicseq r6, r0, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x03a3a258 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3834c <__cxa_atexit@plt+0x2b00c> │ │ │ │ - ldr r3, [pc, #116] @ 38364 <__cxa_atexit@plt+0x2b024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr lr, [pc, #92] @ 38368 <__cxa_atexit@plt+0x2b028> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #88] @ 3836c <__cxa_atexit@plt+0x2b02c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r1, r8 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #40] @ 0x28 │ │ │ │ - str r1, [r8, #44] @ 0x2c │ │ │ │ - str r7, [r8, #48] @ 0x30 │ │ │ │ - str r8, [r8, #24] │ │ │ │ - ldr r7, [pc, #48] @ 38370 <__cxa_atexit@plt+0x2b030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 38374 <__cxa_atexit@plt+0x2b034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - bicseq r6, r0, #148, 20 @ 0x94000 │ │ │ │ - bicseq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ - bicseq r6, r0, #136, 18 @ 0x220000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 38420 <__cxa_atexit@plt+0x2b0e0> │ │ │ │ - ldr r3, [pc, #152] @ 38438 <__cxa_atexit@plt+0x2b0f8> │ │ │ │ + ldr r7, [pc, #12] @ 3668c <__cxa_atexit@plt+0x2934c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a42bd4 │ │ │ │ + @ instruction: 0x03a42878 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #224] @ 3678c <__cxa_atexit@plt+0x2944c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3674c <__cxa_atexit@plt+0x2940c> │ │ │ │ + ldr lr, [pc, #192] @ 36790 <__cxa_atexit@plt+0x29450> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + add r0, r5, #8 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36764 <__cxa_atexit@plt+0x29424> │ │ │ │ + ldr r3, [pc, #148] @ 36794 <__cxa_atexit@plt+0x29454> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ 3843c <__cxa_atexit@plt+0x2b0fc> │ │ │ │ + ldr r2, [pc, #144] @ 36798 <__cxa_atexit@plt+0x29458> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #128] @ 38440 <__cxa_atexit@plt+0x2b100> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 36758 <__cxa_atexit@plt+0x29418> │ │ │ │ + ldr r2, [pc, #104] @ 3679c <__cxa_atexit@plt+0x2945c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 367a0 <__cxa_atexit@plt+0x29460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r7, [r8, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ldr r7, [pc, #112] @ 38444 <__cxa_atexit@plt+0x2b104> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r1, r8 │ │ │ │ - str r7, [r1, #44]! @ 0x2c │ │ │ │ - mov r0, r8 │ │ │ │ - str r7, [r0, #56]! @ 0x38 │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - str r8, [r8, #64] @ 0x40 │ │ │ │ - str r3, [r8, #68] @ 0x44 │ │ │ │ - str r0, [r8, #72] @ 0x48 │ │ │ │ - str r1, [r8, #76] @ 0x4c │ │ │ │ - str r8, [r8, #28] │ │ │ │ - ldr r7, [pc, #56] @ 38448 <__cxa_atexit@plt+0x2b108> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #32]! │ │ │ │ - sub r7, r6, #5 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 3844c <__cxa_atexit@plt+0x2b10c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff958 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - bicseq r6, r0, #216, 18 @ 0x360000 │ │ │ │ - bicseq r6, r0, #240, 16 @ 0xf00000 │ │ │ │ - bicseq r6, r0, #184, 16 @ 0xb80000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 384ac <__cxa_atexit@plt+0x2b16c> │ │ │ │ - ldr lr, [pc, #76] @ 384c4 <__cxa_atexit@plt+0x2b184> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr lr, [pc, #52] @ 384c8 <__cxa_atexit@plt+0x2b188> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r7, r8, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #9 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 384cc <__cxa_atexit@plt+0x2b18c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff634 │ │ │ │ - bicseq r6, r0, #40, 18 @ 0xa0000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 38528 <__cxa_atexit@plt+0x2b1e8> │ │ │ │ - ldr r2, [pc, #72] @ 38540 <__cxa_atexit@plt+0x2b200> │ │ │ │ + ldr r2, [pc, #56] @ 367a4 <__cxa_atexit@plt+0x29464> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r2, [pc, #52] @ 38544 <__cxa_atexit@plt+0x2b204> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #52] @ 367a8 <__cxa_atexit@plt+0x29468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 38548 <__cxa_atexit@plt+0x2b208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - bicseq r6, r0, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3859c <__cxa_atexit@plt+0x2b25c> │ │ │ │ - ldr r3, [pc, #64] @ 385ac <__cxa_atexit@plt+0x2b26c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3858c <__cxa_atexit@plt+0x2b24c> │ │ │ │ - ldr r7, [pc, #48] @ 385b0 <__cxa_atexit@plt+0x2b270> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffdd6c │ │ │ │ + @ instruction: 0x03a42b48 │ │ │ │ + @ instruction: 0xffffdd6c │ │ │ │ + bicseq r7, r0, #192, 10 @ 0x30000000 │ │ │ │ + @ instruction: 0x03a42ae4 │ │ │ │ + @ instruction: 0x03a4279c │ │ │ │ + @ instruction: 0x03a4275c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ 36880 <__cxa_atexit@plt+0x29540> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36858 <__cxa_atexit@plt+0x29518> │ │ │ │ + ldr r7, [pc, #144] @ 36884 <__cxa_atexit@plt+0x29544> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [pc, #136] @ 36888 <__cxa_atexit@plt+0x29548> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3684c <__cxa_atexit@plt+0x2950c> │ │ │ │ + ldr r5, [pc, #92] @ 3688c <__cxa_atexit@plt+0x2954c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #80] @ 36890 <__cxa_atexit@plt+0x29550> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 385b4 <__cxa_atexit@plt+0x2b274> │ │ │ │ + ldr r2, [pc, #52] @ 36894 <__cxa_atexit@plt+0x29554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #48] @ 36898 <__cxa_atexit@plt+0x29558> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a39ed4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 385d8 <__cxa_atexit@plt+0x2b298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffdc78 │ │ │ │ + @ instruction: 0x03a42a50 │ │ │ │ + @ instruction: 0xffffdc70 │ │ │ │ + bicseq r7, r0, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0x03a429f0 │ │ │ │ + @ instruction: 0x03a426a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 38610 <__cxa_atexit@plt+0x2b2d0> │ │ │ │ - ldr r2, [pc, #40] @ 38628 <__cxa_atexit@plt+0x2b2e8> │ │ │ │ + bcc 368d0 <__cxa_atexit@plt+0x29590> │ │ │ │ + ldr r2, [pc, #40] @ 368e8 <__cxa_atexit@plt+0x295a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3862c <__cxa_atexit@plt+0x2b2ec> │ │ │ │ + ldr r3, [pc, #20] @ 368ec <__cxa_atexit@plt+0x295ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r6, r0, #204, 12 @ 0xcc00000 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r7, r0, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a426f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 38680 <__cxa_atexit@plt+0x2b340> │ │ │ │ - ldr r3, [pc, #64] @ 38690 <__cxa_atexit@plt+0x2b350> │ │ │ │ + bhi 36960 <__cxa_atexit@plt+0x29620> │ │ │ │ + ldr r3, [pc, #92] @ 36970 <__cxa_atexit@plt+0x29630> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 38670 <__cxa_atexit@plt+0x2b330> │ │ │ │ - ldr r7, [pc, #44] @ 38694 <__cxa_atexit@plt+0x2b354> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 3693c <__cxa_atexit@plt+0x295fc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3694c <__cxa_atexit@plt+0x2960c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 38698 <__cxa_atexit@plt+0x2b358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03a39df0 │ │ │ │ - @ instruction: 0x03a39e14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 386f4 <__cxa_atexit@plt+0x2b3b4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 386ec <__cxa_atexit@plt+0x2b3ac> │ │ │ │ - ldr r3, [pc, #44] @ 386fc <__cxa_atexit@plt+0x2b3bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 38700 <__cxa_atexit@plt+0x2b3c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ + ldr r7, [r9, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 36974 <__cxa_atexit@plt+0x29634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 36978 <__cxa_atexit@plt+0x29638> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a39dd4 │ │ │ │ - bicseq r6, r0, #188, 8 @ 0xbc000000 │ │ │ │ - @ instruction: 0x03a39db8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38730 <__cxa_atexit@plt+0x2b3f0> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - ldr r7, [pc, #8] @ 38740 <__cxa_atexit@plt+0x2b400> │ │ │ │ + ldr r7, [pc, #20] @ 3697c <__cxa_atexit@plt+0x2963c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a39da0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a4269c │ │ │ │ + @ instruction: 0x03a42694 │ │ │ │ + @ instruction: 0x03a4292c │ │ │ │ + @ instruction: 0x03a42668 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 387c4 <__cxa_atexit@plt+0x2b484> │ │ │ │ - ldr r3, [pc, #220] @ 3883c <__cxa_atexit@plt+0x2b4fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + bne 369ac <__cxa_atexit@plt+0x2966c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 387dc <__cxa_atexit@plt+0x2b49c> │ │ │ │ - ldr r7, [pc, #184] @ 38840 <__cxa_atexit@plt+0x2b500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38828 <__cxa_atexit@plt+0x2b4e8> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 387ec <__cxa_atexit@plt+0x2b4ac> │ │ │ │ - ldr r7, [pc, #140] @ 38844 <__cxa_atexit@plt+0x2b504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 38908 <__cxa_atexit@plt+0x2b5c8> │ │ │ │ - ldr r7, [pc, #128] @ 3884c <__cxa_atexit@plt+0x2b50c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 369c4 <__cxa_atexit@plt+0x29684> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #120] @ 38850 <__cxa_atexit@plt+0x2b510> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 369c8 <__cxa_atexit@plt+0x29688> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a4263c │ │ │ │ + @ instruction: 0x03a42630 │ │ │ │ + @ instruction: 0x03a428c4 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 36a14 <__cxa_atexit@plt+0x296d4> │ │ │ │ + ldr r7, [pc, #52] @ 36a24 <__cxa_atexit@plt+0x296e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 36a08 <__cxa_atexit@plt+0x296c8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 36a38 <__cxa_atexit@plt+0x296f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #96] @ 38854 <__cxa_atexit@plt+0x2b514> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 38848 <__cxa_atexit@plt+0x2b508> │ │ │ │ + ldr r7, [pc, #12] @ 36a28 <__cxa_atexit@plt+0x296e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - bicseq r6, r0, #192, 8 @ 0xc0000000 │ │ │ │ - @ instruction: 0x03a39c38 │ │ │ │ - @ instruction: 0x03a39cfc │ │ │ │ - @ instruction: 0x03a39cf0 │ │ │ │ - @ instruction: 0xffffec6c │ │ │ │ - @ instruction: 0x03a39c68 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a42890 │ │ │ │ + @ instruction: 0x03a42868 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 388ec <__cxa_atexit@plt+0x2b5ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 388dc <__cxa_atexit@plt+0x2b59c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 388a4 <__cxa_atexit@plt+0x2b564> │ │ │ │ - ldr r7, [pc, #84] @ 388f0 <__cxa_atexit@plt+0x2b5b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 38908 <__cxa_atexit@plt+0x2b5c8> │ │ │ │ - ldr lr, [pc, #76] @ 388f8 <__cxa_atexit@plt+0x2b5b8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #224] @ 36b28 <__cxa_atexit@plt+0x297e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 36ae8 <__cxa_atexit@plt+0x297a8> │ │ │ │ + ldr lr, [pc, #192] @ 36b2c <__cxa_atexit@plt+0x297ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #16] @ 388f4 <__cxa_atexit@plt+0x2b5b4> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + add r0, r5, #8 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36b00 <__cxa_atexit@plt+0x297c0> │ │ │ │ + ldr r3, [pc, #148] @ 36b30 <__cxa_atexit@plt+0x297f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ 36b34 <__cxa_atexit@plt+0x297f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 36af4 <__cxa_atexit@plt+0x297b4> │ │ │ │ + ldr r2, [pc, #104] @ 36b38 <__cxa_atexit@plt+0x297f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 36b3c <__cxa_atexit@plt+0x297fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 36b40 <__cxa_atexit@plt+0x29800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #52] @ 36b44 <__cxa_atexit@plt+0x29804> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - bicseq r6, r0, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0x03a39b84 │ │ │ │ - @ instruction: 0xffffebb4 │ │ │ │ - @ instruction: 0x03a39bc4 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffd9d0 │ │ │ │ + @ instruction: 0x03a427f0 │ │ │ │ + @ instruction: 0xffffd9d0 │ │ │ │ + bicseq r7, r0, #36, 4 @ 0x40000002 │ │ │ │ + @ instruction: 0x03a4278c │ │ │ │ + @ instruction: 0x03a42400 │ │ │ │ + @ instruction: 0x03a4274c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38940 <__cxa_atexit@plt+0x2b600> │ │ │ │ - ldr r2, [pc, #164] @ 389c0 <__cxa_atexit@plt+0x2b680> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #192] @ 36c1c <__cxa_atexit@plt+0x298dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36bf4 <__cxa_atexit@plt+0x298b4> │ │ │ │ + ldr r7, [pc, #144] @ 36c20 <__cxa_atexit@plt+0x298e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [pc, #136] @ 36c24 <__cxa_atexit@plt+0x298e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 38994 <__cxa_atexit@plt+0x2b654> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 389a0 <__cxa_atexit@plt+0x2b660> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #100] @ 389c4 <__cxa_atexit@plt+0x2b684> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r8, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 36be8 <__cxa_atexit@plt+0x298a8> │ │ │ │ + ldr r5, [pc, #92] @ 36c28 <__cxa_atexit@plt+0x298e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #80] @ 36c2c <__cxa_atexit@plt+0x298ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 389bc <__cxa_atexit@plt+0x2b67c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - bicseq r6, r0, #48, 8 @ 0x30000000 │ │ │ │ - @ instruction: 0x03a39af8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r2, [pc, #52] @ 36c30 <__cxa_atexit@plt+0x298f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #48] @ 36c34 <__cxa_atexit@plt+0x298f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffd8dc │ │ │ │ + @ instruction: 0x03a426f8 │ │ │ │ + @ instruction: 0xffffd8d4 │ │ │ │ + bicseq r7, r0, #40, 2 │ │ │ │ + @ instruction: 0x03a42698 │ │ │ │ + @ instruction: 0x03a4230c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 38a40 <__cxa_atexit@plt+0x2b700> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #72] @ 38a58 <__cxa_atexit@plt+0x2b718> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 38a5c <__cxa_atexit@plt+0x2b71c> │ │ │ │ + bcc 36c6c <__cxa_atexit@plt+0x2992c> │ │ │ │ + ldr r2, [pc, #40] @ 36c84 <__cxa_atexit@plt+0x29944> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 36c88 <__cxa_atexit@plt+0x29948> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r6, r0, #128, 6 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x03a39a6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r6, r0, #184, 30 @ 0x2e0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36cd8 <__cxa_atexit@plt+0x29998> │ │ │ │ + ldr r2, [pc, #60] @ 36cf0 <__cxa_atexit@plt+0x299b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #52] @ 36cf4 <__cxa_atexit@plt+0x299b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #24] @ 36cf8 <__cxa_atexit@plt+0x299b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r0, #228, 28 @ 0xe40 │ │ │ │ + bicseq r6, r0, #204, 28 @ 0xcc0 │ │ │ │ + @ instruction: 0x03a4260c │ │ │ │ + @ instruction: 0x03a42208 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 38aa4 <__cxa_atexit@plt+0x2b764> │ │ │ │ - ldr r7, [pc, #48] @ 38ab4 <__cxa_atexit@plt+0x2b774> │ │ │ │ + bhi 36d44 <__cxa_atexit@plt+0x29a04> │ │ │ │ + ldr r7, [pc, #52] @ 36d54 <__cxa_atexit@plt+0x29a14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 38a98 <__cxa_atexit@plt+0x2b758> │ │ │ │ + beq 36d38 <__cxa_atexit@plt+0x299f8> │ │ │ │ mov r7, r8 │ │ │ │ - b 38ac8 <__cxa_atexit@plt+0x2b788> │ │ │ │ + b 36d68 <__cxa_atexit@plt+0x29a28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 38ab8 <__cxa_atexit@plt+0x2b778> │ │ │ │ + ldr r7, [pc, #12] @ 36d58 <__cxa_atexit@plt+0x29a18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a39a34 │ │ │ │ - @ instruction: 0x03a39a14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a425a4 │ │ │ │ + @ instruction: 0x03a421ac │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r1, [pc, #148] @ 38b74 <__cxa_atexit@plt+0x2b834> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #224] @ 36e58 <__cxa_atexit@plt+0x29b18> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 38b40 <__cxa_atexit@plt+0x2b800> │ │ │ │ - ldr r3, [pc, #120] @ 38b78 <__cxa_atexit@plt+0x2b838> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 38b50 <__cxa_atexit@plt+0x2b810> │ │ │ │ - ldr r7, [pc, #96] @ 38b7c <__cxa_atexit@plt+0x2b83c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-24 @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 36e18 <__cxa_atexit@plt+0x29ad8> │ │ │ │ + ldr lr, [pc, #192] @ 36e5c <__cxa_atexit@plt+0x29b1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + add r0, r5, #8 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38b60 <__cxa_atexit@plt+0x2b820> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 36e30 <__cxa_atexit@plt+0x29af0> │ │ │ │ + ldr r3, [pc, #148] @ 36e60 <__cxa_atexit@plt+0x29b20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ 36e64 <__cxa_atexit@plt+0x29b24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 36e24 <__cxa_atexit@plt+0x29ae4> │ │ │ │ + ldr r2, [pc, #104] @ 36e68 <__cxa_atexit@plt+0x29b28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 36e6c <__cxa_atexit@plt+0x29b2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 38b80 <__cxa_atexit@plt+0x2b840> │ │ │ │ + ldr r2, [pc, #56] @ 36e70 <__cxa_atexit@plt+0x29b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #52] @ 36e74 <__cxa_atexit@plt+0x29b34> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x03a39970 │ │ │ │ - @ instruction: 0x03a3994c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffd6a0 │ │ │ │ + @ instruction: 0x03a42518 │ │ │ │ + @ instruction: 0xffffd6a0 │ │ │ │ + bicseq r6, r0, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0x03a424b4 │ │ │ │ + @ instruction: 0x03a420d0 │ │ │ │ + @ instruction: 0x03a42090 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #92] @ 38bf8 <__cxa_atexit@plt+0x2b8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 38bd8 <__cxa_atexit@plt+0x2b898> │ │ │ │ - ldr r7, [pc, #72] @ 38bfc <__cxa_atexit@plt+0x2b8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38be4 <__cxa_atexit@plt+0x2b8a4> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 38c00 <__cxa_atexit@plt+0x2b8c0> │ │ │ │ + ldr lr, [pc, #192] @ 36f4c <__cxa_atexit@plt+0x29c0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36f24 <__cxa_atexit@plt+0x29be4> │ │ │ │ + ldr r7, [pc, #144] @ 36f50 <__cxa_atexit@plt+0x29c10> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [pc, #136] @ 36f54 <__cxa_atexit@plt+0x29c14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 36f18 <__cxa_atexit@plt+0x29bd8> │ │ │ │ + ldr r5, [pc, #92] @ 36f58 <__cxa_atexit@plt+0x29c18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #80] @ 36f5c <__cxa_atexit@plt+0x29c1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a398ec │ │ │ │ - @ instruction: 0x03a398cc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #60] @ 38c58 <__cxa_atexit@plt+0x2b918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38c44 <__cxa_atexit@plt+0x2b904> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 38744 <__cxa_atexit@plt+0x2b404> │ │ │ │ - ldr r7, [pc, #16] @ 38c5c <__cxa_atexit@plt+0x2b91c> │ │ │ │ + ldr r2, [pc, #52] @ 36f60 <__cxa_atexit@plt+0x29c20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #48] @ 36f64 <__cxa_atexit@plt+0x29c24> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a3988c │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffd5ac │ │ │ │ + @ instruction: 0x03a42420 │ │ │ │ + @ instruction: 0xffffd5a4 │ │ │ │ + bicseq r6, r0, #248, 26 @ 0x3e00 │ │ │ │ + @ instruction: 0x03a423c0 │ │ │ │ + @ instruction: 0x03a41fdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 38c94 <__cxa_atexit@plt+0x2b954> │ │ │ │ - ldr r2, [pc, #40] @ 38cac <__cxa_atexit@plt+0x2b96c> │ │ │ │ + bcc 36f9c <__cxa_atexit@plt+0x29c5c> │ │ │ │ + ldr r2, [pc, #40] @ 36fb4 <__cxa_atexit@plt+0x29c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 38cb0 <__cxa_atexit@plt+0x2b970> │ │ │ │ + ldr r3, [pc, #20] @ 36fb8 <__cxa_atexit@plt+0x29c78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r6, r0, #72 @ 0x48 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r6, r0, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a39820 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a42094 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 38cf8 <__cxa_atexit@plt+0x2b9b8> │ │ │ │ - ldr r7, [pc, #48] @ 38d08 <__cxa_atexit@plt+0x2b9c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 38cec <__cxa_atexit@plt+0x2b9ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 38ac8 <__cxa_atexit@plt+0x2b788> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 38d0c <__cxa_atexit@plt+0x2b9cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x03a397e0 │ │ │ │ - @ instruction: 0x03a39810 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 38d68 <__cxa_atexit@plt+0x2ba28> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 38d60 <__cxa_atexit@plt+0x2ba20> │ │ │ │ - ldr r3, [pc, #44] @ 38d70 <__cxa_atexit@plt+0x2ba30> │ │ │ │ + bhi 37030 <__cxa_atexit@plt+0x29cf0> │ │ │ │ + ldr r3, [pc, #96] @ 37040 <__cxa_atexit@plt+0x29d00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 38d74 <__cxa_atexit@plt+0x2ba34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 37008 <__cxa_atexit@plt+0x29cc8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 3701c <__cxa_atexit@plt+0x29cdc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #32] @ 37044 <__cxa_atexit@plt+0x29d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 37048 <__cxa_atexit@plt+0x29d08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a397d0 │ │ │ │ - bicseq r5, r0, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0x03a397b4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38da4 <__cxa_atexit@plt+0x2ba64> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ - ldr r7, [pc, #8] @ 38db4 <__cxa_atexit@plt+0x2ba74> │ │ │ │ + ldr r7, [pc, #20] @ 3704c <__cxa_atexit@plt+0x29d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3979c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x03a42038 │ │ │ │ + @ instruction: 0x03a42030 │ │ │ │ + @ instruction: 0x03a4231c │ │ │ │ + @ instruction: 0x03a42004 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 38e38 <__cxa_atexit@plt+0x2baf8> │ │ │ │ - ldr r3, [pc, #220] @ 38eb0 <__cxa_atexit@plt+0x2bb70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ + bne 37078 <__cxa_atexit@plt+0x29d38> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 38e50 <__cxa_atexit@plt+0x2bb10> │ │ │ │ - ldr r7, [pc, #184] @ 38eb4 <__cxa_atexit@plt+0x2bb74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38e9c <__cxa_atexit@plt+0x2bb5c> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 38e60 <__cxa_atexit@plt+0x2bb20> │ │ │ │ - ldr r7, [pc, #140] @ 38eb8 <__cxa_atexit@plt+0x2bb78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 38f7c <__cxa_atexit@plt+0x2bc3c> │ │ │ │ - ldr r7, [pc, #128] @ 38ec0 <__cxa_atexit@plt+0x2bb80> │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #16] @ 37090 <__cxa_atexit@plt+0x29d50> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #120] @ 38ec4 <__cxa_atexit@plt+0x2bb84> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 37094 <__cxa_atexit@plt+0x29d54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a41fdc │ │ │ │ + @ instruction: 0x03a41fd0 │ │ │ │ + @ instruction: 0x03a422b8 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 370e0 <__cxa_atexit@plt+0x29da0> │ │ │ │ + ldr r7, [pc, #52] @ 370f0 <__cxa_atexit@plt+0x29db0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 370d4 <__cxa_atexit@plt+0x29d94> │ │ │ │ + mov r7, r8 │ │ │ │ + b 37104 <__cxa_atexit@plt+0x29dc4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #96] @ 38ec8 <__cxa_atexit@plt+0x2bb88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 38ebc <__cxa_atexit@plt+0x2bb7c> │ │ │ │ + ldr r7, [pc, #12] @ 370f4 <__cxa_atexit@plt+0x29db4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - bicseq r5, r0, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0x03a395c4 │ │ │ │ - @ instruction: 0x03a396f8 │ │ │ │ - @ instruction: 0x03a396ec │ │ │ │ - @ instruction: 0xffffe5f8 │ │ │ │ - @ instruction: 0x03a39664 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a42284 │ │ │ │ + @ instruction: 0x03a4225c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 38f60 <__cxa_atexit@plt+0x2bc20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38f50 <__cxa_atexit@plt+0x2bc10> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38f18 <__cxa_atexit@plt+0x2bbd8> │ │ │ │ - ldr r7, [pc, #84] @ 38f64 <__cxa_atexit@plt+0x2bc24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 38f7c <__cxa_atexit@plt+0x2bc3c> │ │ │ │ - ldr lr, [pc, #76] @ 38f6c <__cxa_atexit@plt+0x2bc2c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #224] @ 371f4 <__cxa_atexit@plt+0x29eb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 371b4 <__cxa_atexit@plt+0x29e74> │ │ │ │ + ldr lr, [pc, #192] @ 371f8 <__cxa_atexit@plt+0x29eb8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #16] @ 38f68 <__cxa_atexit@plt+0x2bc28> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + add r0, r5, #8 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 371cc <__cxa_atexit@plt+0x29e8c> │ │ │ │ + ldr r3, [pc, #148] @ 371fc <__cxa_atexit@plt+0x29ebc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ 37200 <__cxa_atexit@plt+0x29ec0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 371c0 <__cxa_atexit@plt+0x29e80> │ │ │ │ + ldr r2, [pc, #104] @ 37204 <__cxa_atexit@plt+0x29ec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 37208 <__cxa_atexit@plt+0x29ec8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 3720c <__cxa_atexit@plt+0x29ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #52] @ 37210 <__cxa_atexit@plt+0x29ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - bicseq r5, r0, #104, 26 @ 0x1a00 │ │ │ │ - @ instruction: 0x03a39510 │ │ │ │ - @ instruction: 0xffffe540 │ │ │ │ - @ instruction: 0x03a395c0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffd304 │ │ │ │ + @ instruction: 0x03a421e4 │ │ │ │ + @ instruction: 0xffffd304 │ │ │ │ + bicseq r6, r0, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0x03a42180 │ │ │ │ + @ instruction: 0x03a41d34 │ │ │ │ + @ instruction: 0x03a42140 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38fb4 <__cxa_atexit@plt+0x2bc74> │ │ │ │ - ldr r2, [pc, #152] @ 39028 <__cxa_atexit@plt+0x2bce8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #192] @ 372e8 <__cxa_atexit@plt+0x29fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 372c0 <__cxa_atexit@plt+0x29f80> │ │ │ │ + ldr r7, [pc, #144] @ 372ec <__cxa_atexit@plt+0x29fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [pc, #136] @ 372f0 <__cxa_atexit@plt+0x29fb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 38ffc <__cxa_atexit@plt+0x2bcbc> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 39008 <__cxa_atexit@plt+0x2bcc8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #88] @ 3902c <__cxa_atexit@plt+0x2bcec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 372b4 <__cxa_atexit@plt+0x29f74> │ │ │ │ + ldr r5, [pc, #92] @ 372f4 <__cxa_atexit@plt+0x29fb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #80] @ 372f8 <__cxa_atexit@plt+0x29fb8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 39024 <__cxa_atexit@plt+0x2bce4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r5, r0, #188, 26 @ 0x2f00 │ │ │ │ - @ instruction: 0x03a39500 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r2, [pc, #52] @ 372fc <__cxa_atexit@plt+0x29fbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #48] @ 37300 <__cxa_atexit@plt+0x29fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffd210 │ │ │ │ + @ instruction: 0x03a420ec │ │ │ │ + @ instruction: 0xffffd208 │ │ │ │ + bicseq r6, r0, #92, 20 @ 0x5c000 │ │ │ │ + @ instruction: 0x03a4208c │ │ │ │ + @ instruction: 0x03a41c40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3909c <__cxa_atexit@plt+0x2bd5c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #60] @ 390b4 <__cxa_atexit@plt+0x2bd74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 390b8 <__cxa_atexit@plt+0x2bd78> │ │ │ │ + bcc 37338 <__cxa_atexit@plt+0x29ff8> │ │ │ │ + ldr r2, [pc, #40] @ 37350 <__cxa_atexit@plt+0x2a010> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 37354 <__cxa_atexit@plt+0x2a014> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r5, r0, #24, 26 @ 0x600 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x03a39480 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r6, r0, #236, 16 @ 0xec0000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 37378 <__cxa_atexit@plt+0x2a038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, r0, #44, 16 @ 0x2c0000 │ │ │ │ + @ instruction: 0x03a41b88 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 39100 <__cxa_atexit@plt+0x2bdc0> │ │ │ │ - ldr r7, [pc, #48] @ 39110 <__cxa_atexit@plt+0x2bdd0> │ │ │ │ + bhi 373c4 <__cxa_atexit@plt+0x2a084> │ │ │ │ + ldr r7, [pc, #52] @ 373d4 <__cxa_atexit@plt+0x2a094> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 390f4 <__cxa_atexit@plt+0x2bdb4> │ │ │ │ + beq 373b8 <__cxa_atexit@plt+0x2a078> │ │ │ │ mov r7, r8 │ │ │ │ - b 39124 <__cxa_atexit@plt+0x2bde4> │ │ │ │ + b 373e8 <__cxa_atexit@plt+0x2a0a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 39114 <__cxa_atexit@plt+0x2bdd4> │ │ │ │ + ldr r7, [pc, #12] @ 373d8 <__cxa_atexit@plt+0x2a098> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a39448 │ │ │ │ - @ instruction: 0x03a39428 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a41fe4 │ │ │ │ + @ instruction: 0x03a41b2c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r1, [pc, #156] @ 391d8 <__cxa_atexit@plt+0x2be98> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #224] @ 374d8 <__cxa_atexit@plt+0x2a198> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 391a8 <__cxa_atexit@plt+0x2be68> │ │ │ │ - ldr r1, [pc, #128] @ 391dc <__cxa_atexit@plt+0x2be9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #-4]! │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - str r8, [r2] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 391b8 <__cxa_atexit@plt+0x2be78> │ │ │ │ - ldr r3, [pc, #100] @ 391e0 <__cxa_atexit@plt+0x2bea0> │ │ │ │ + beq 37498 <__cxa_atexit@plt+0x2a158> │ │ │ │ + ldr lr, [pc, #192] @ 374dc <__cxa_atexit@plt+0x2a19c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + add r0, r5, #8 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 374b0 <__cxa_atexit@plt+0x2a170> │ │ │ │ + ldr r3, [pc, #148] @ 374e0 <__cxa_atexit@plt+0x2a1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 391c4 <__cxa_atexit@plt+0x2be84> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #144] @ 374e4 <__cxa_atexit@plt+0x2a1a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 374a4 <__cxa_atexit@plt+0x2a164> │ │ │ │ + ldr r2, [pc, #104] @ 374e8 <__cxa_atexit@plt+0x2a1a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 374ec <__cxa_atexit@plt+0x2a1ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 391e4 <__cxa_atexit@plt+0x2bea4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 374f0 <__cxa_atexit@plt+0x2a1b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #52] @ 374f4 <__cxa_atexit@plt+0x2a1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0x03a3937c │ │ │ │ - @ instruction: 0x03a39358 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffd020 │ │ │ │ + @ instruction: 0x03a41f58 │ │ │ │ + @ instruction: 0xffffd020 │ │ │ │ + bicseq r6, r0, #116, 16 @ 0x740000 │ │ │ │ + @ instruction: 0x03a41ef4 │ │ │ │ + @ instruction: 0x03a41a50 │ │ │ │ + @ instruction: 0x03a41a10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [pc, #104] @ 39268 <__cxa_atexit@plt+0x2bf28> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #192] @ 375cc <__cxa_atexit@plt+0x2a28c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 375a4 <__cxa_atexit@plt+0x2a264> │ │ │ │ + ldr r7, [pc, #144] @ 375d0 <__cxa_atexit@plt+0x2a290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [pc, #136] @ 375d4 <__cxa_atexit@plt+0x2a294> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3924c <__cxa_atexit@plt+0x2bf0c> │ │ │ │ - ldr r2, [pc, #76] @ 3926c <__cxa_atexit@plt+0x2bf2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 39254 <__cxa_atexit@plt+0x2bf14> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ + beq 37598 <__cxa_atexit@plt+0x2a258> │ │ │ │ + ldr r5, [pc, #92] @ 375d8 <__cxa_atexit@plt+0x2a298> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #80] @ 375dc <__cxa_atexit@plt+0x2a29c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc608 <__cxa_atexit@plt+0x3ef2c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 39270 <__cxa_atexit@plt+0x2bf30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a392ec │ │ │ │ - @ instruction: 0x03a392cc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr r2, [pc, #64] @ 392d0 <__cxa_atexit@plt+0x2bf90> │ │ │ │ + ldr r2, [pc, #52] @ 375e0 <__cxa_atexit@plt+0x2a2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 392bc <__cxa_atexit@plt+0x2bf7c> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 38db8 <__cxa_atexit@plt+0x2ba78> │ │ │ │ - ldr r7, [pc, #16] @ 392d4 <__cxa_atexit@plt+0x2bf94> │ │ │ │ + ldr r7, [pc, #48] @ 375e4 <__cxa_atexit@plt+0x2a2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a39284 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xffffcf2c │ │ │ │ + @ instruction: 0x03a41e60 │ │ │ │ + @ instruction: 0xffffcf24 │ │ │ │ + bicseq r6, r0, #120, 14 @ 0x1e00000 │ │ │ │ + @ instruction: 0x03a41e00 │ │ │ │ + @ instruction: 0x03a4195c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3930c <__cxa_atexit@plt+0x2bfcc> │ │ │ │ - ldr r2, [pc, #40] @ 39324 <__cxa_atexit@plt+0x2bfe4> │ │ │ │ + bcc 3761c <__cxa_atexit@plt+0x2a2dc> │ │ │ │ + ldr r2, [pc, #40] @ 37634 <__cxa_atexit@plt+0x2a2f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 39328 <__cxa_atexit@plt+0x2bfe8> │ │ │ │ + ldr r3, [pc, #20] @ 37638 <__cxa_atexit@plt+0x2a2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r5, r0, #208, 18 @ 0x340000 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + bicseq r6, r0, #8, 12 @ 0x800000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a39218 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a41d74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 39370 <__cxa_atexit@plt+0x2c030> │ │ │ │ - ldr r7, [pc, #48] @ 39380 <__cxa_atexit@plt+0x2c040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 39364 <__cxa_atexit@plt+0x2c024> │ │ │ │ - mov r7, r8 │ │ │ │ - b 39124 <__cxa_atexit@plt+0x2bde4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 37718 <__cxa_atexit@plt+0x2a3d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 37710 <__cxa_atexit@plt+0x2a3d0> │ │ │ │ + ldr r7, [pc, #260] @ 37774 <__cxa_atexit@plt+0x2a434> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #256] @ 37778 <__cxa_atexit@plt+0x2a438> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r1, r3, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub sl, r5, #28 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 37720 <__cxa_atexit@plt+0x2a3e0> │ │ │ │ + ldr r8, [pc, #224] @ 3777c <__cxa_atexit@plt+0x2a43c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #220] @ 37780 <__cxa_atexit@plt+0x2a440> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #216] @ 37784 <__cxa_atexit@plt+0x2a444> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 37754 <__cxa_atexit@plt+0x2a414> │ │ │ │ + ldr r9, [pc, #200] @ 3779c <__cxa_atexit@plt+0x2a45c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #180] @ 377a0 <__cxa_atexit@plt+0x2a460> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 39384 <__cxa_atexit@plt+0x2c044> │ │ │ │ + ldr r5, [pc, #100] @ 3778c <__cxa_atexit@plt+0x2a44c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37790 <__cxa_atexit@plt+0x2a450> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37794 <__cxa_atexit@plt+0x2a454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37798 <__cxa_atexit@plt+0x2a458> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0x03a391d8 │ │ │ │ - @ instruction: 0x03a39208 │ │ │ │ + ldr r6, [pc, #44] @ 37788 <__cxa_atexit@plt+0x2a448> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r6, r0, #20, 10 @ 0x5000000 │ │ │ │ + bicseq r6, r0, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0x03a41d14 │ │ │ │ + @ instruction: 0x03a41cf4 │ │ │ │ + @ instruction: 0x03a41cdc │ │ │ │ + @ instruction: 0xffffdd70 │ │ │ │ + @ instruction: 0x03a41c60 │ │ │ │ + @ instruction: 0x03a4199c │ │ │ │ + @ instruction: 0x03a41c60 │ │ │ │ + @ instruction: 0x03a41c70 │ │ │ │ + @ instruction: 0xffffdc20 │ │ │ │ + bicseq r6, r0, #160, 8 @ 0xa0000000 │ │ │ │ + @ instruction: 0x03a41c34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 393e0 <__cxa_atexit@plt+0x2c0a0> │ │ │ │ + bhi 3787c <__cxa_atexit@plt+0x2a53c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 393d8 <__cxa_atexit@plt+0x2c098> │ │ │ │ - ldr r3, [pc, #44] @ 393e8 <__cxa_atexit@plt+0x2c0a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 393ec <__cxa_atexit@plt+0x2c0ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 37874 <__cxa_atexit@plt+0x2a534> │ │ │ │ + ldr lr, [pc, #256] @ 378d8 <__cxa_atexit@plt+0x2a598> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ 378dc <__cxa_atexit@plt+0x2a59c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37884 <__cxa_atexit@plt+0x2a544> │ │ │ │ + ldr r8, [pc, #224] @ 378e0 <__cxa_atexit@plt+0x2a5a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 378e4 <__cxa_atexit@plt+0x2a5a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 378e8 <__cxa_atexit@plt+0x2a5a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 378b8 <__cxa_atexit@plt+0x2a578> │ │ │ │ + ldr r1, [pc, #200] @ 37900 <__cxa_atexit@plt+0x2a5c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37904 <__cxa_atexit@plt+0x2a5c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a391c8 │ │ │ │ - bicseq r5, r0, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0x03a391ac │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3941c <__cxa_atexit@plt+0x2c0dc> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ - ldr r7, [pc, #8] @ 3942c <__cxa_atexit@plt+0x2c0ec> │ │ │ │ + ldr r5, [pc, #100] @ 378f0 <__cxa_atexit@plt+0x2a5b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 378f4 <__cxa_atexit@plt+0x2a5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 378f8 <__cxa_atexit@plt+0x2a5b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 378fc <__cxa_atexit@plt+0x2a5bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a39194 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 394b0 <__cxa_atexit@plt+0x2c170> │ │ │ │ - ldr r3, [pc, #220] @ 39528 <__cxa_atexit@plt+0x2c1e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 394c8 <__cxa_atexit@plt+0x2c188> │ │ │ │ - ldr r7, [pc, #184] @ 3952c <__cxa_atexit@plt+0x2c1ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + ldr r6, [pc, #44] @ 378ec <__cxa_atexit@plt+0x2a5ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a41bf8 │ │ │ │ + bicseq r6, r0, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0x03a41b6c │ │ │ │ + @ instruction: 0x03a41b38 │ │ │ │ + @ instruction: 0x03a41b20 │ │ │ │ + @ instruction: 0xffffdc0c │ │ │ │ + @ instruction: 0x03a41aa4 │ │ │ │ + @ instruction: 0x03a41838 │ │ │ │ + @ instruction: 0x03a41aa4 │ │ │ │ + @ instruction: 0x03a41ac8 │ │ │ │ + @ instruction: 0xffffdabc │ │ │ │ + bicseq r6, r0, #60, 6 @ 0xf0000000 │ │ │ │ + @ instruction: 0x03a41afc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 379e0 <__cxa_atexit@plt+0x2a6a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 379d8 <__cxa_atexit@plt+0x2a698> │ │ │ │ + ldr lr, [pc, #256] @ 37a3c <__cxa_atexit@plt+0x2a6fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ 37a40 <__cxa_atexit@plt+0x2a700> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 39514 <__cxa_atexit@plt+0x2c1d4> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 394d8 <__cxa_atexit@plt+0x2c198> │ │ │ │ - ldr r7, [pc, #140] @ 39530 <__cxa_atexit@plt+0x2c1f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 395f4 <__cxa_atexit@plt+0x2c2b4> │ │ │ │ - ldr r7, [pc, #128] @ 39538 <__cxa_atexit@plt+0x2c1f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #120] @ 3953c <__cxa_atexit@plt+0x2c1fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bhi 379e8 <__cxa_atexit@plt+0x2a6a8> │ │ │ │ + ldr r8, [pc, #224] @ 37a44 <__cxa_atexit@plt+0x2a704> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 37a48 <__cxa_atexit@plt+0x2a708> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 37a4c <__cxa_atexit@plt+0x2a70c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 37a1c <__cxa_atexit@plt+0x2a6dc> │ │ │ │ + ldr r1, [pc, #200] @ 37a64 <__cxa_atexit@plt+0x2a724> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37a68 <__cxa_atexit@plt+0x2a728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #96] @ 39540 <__cxa_atexit@plt+0x2c200> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #24] @ 39534 <__cxa_atexit@plt+0x2c1f4> │ │ │ │ + ldr r5, [pc, #100] @ 37a54 <__cxa_atexit@plt+0x2a714> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37a58 <__cxa_atexit@plt+0x2a718> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37a5c <__cxa_atexit@plt+0x2a71c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37a60 <__cxa_atexit@plt+0x2a720> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - bicseq r5, r0, #212, 14 @ 0x3500000 │ │ │ │ - @ instruction: 0x03a38f4c │ │ │ │ - @ instruction: 0x03a390f0 │ │ │ │ - @ instruction: 0x03a390e4 │ │ │ │ - @ instruction: 0xffffdf80 │ │ │ │ - @ instruction: 0x03a3905c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 395d8 <__cxa_atexit@plt+0x2c298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 395c8 <__cxa_atexit@plt+0x2c288> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 39590 <__cxa_atexit@plt+0x2c250> │ │ │ │ - ldr r7, [pc, #84] @ 395dc <__cxa_atexit@plt+0x2c29c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 395f4 <__cxa_atexit@plt+0x2c2b4> │ │ │ │ - ldr lr, [pc, #76] @ 395e4 <__cxa_atexit@plt+0x2c2a4> │ │ │ │ + ldr r6, [pc, #44] @ 37a50 <__cxa_atexit@plt+0x2a710> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a41ac0 │ │ │ │ + bicseq r6, r0, #64, 4 │ │ │ │ + @ instruction: 0x03a4198c │ │ │ │ + @ instruction: 0x03a4196c │ │ │ │ + @ instruction: 0x03a41954 │ │ │ │ + @ instruction: 0xffffdaa8 │ │ │ │ + @ instruction: 0x03a418d8 │ │ │ │ + @ instruction: 0x03a416d4 │ │ │ │ + @ instruction: 0x03a418d8 │ │ │ │ + @ instruction: 0x03a418e8 │ │ │ │ + @ instruction: 0xffffd958 │ │ │ │ + bicseq r6, r0, #216, 2 @ 0x36 │ │ │ │ + @ instruction: 0x03a419c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 37b44 <__cxa_atexit@plt+0x2a804> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 37b3c <__cxa_atexit@plt+0x2a7fc> │ │ │ │ + ldr lr, [pc, #256] @ 37ba0 <__cxa_atexit@plt+0x2a860> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #252] @ 37ba4 <__cxa_atexit@plt+0x2a864> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37b4c <__cxa_atexit@plt+0x2a80c> │ │ │ │ + ldr r8, [pc, #224] @ 37ba8 <__cxa_atexit@plt+0x2a868> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 37bac <__cxa_atexit@plt+0x2a86c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 37bb0 <__cxa_atexit@plt+0x2a870> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 37b80 <__cxa_atexit@plt+0x2a840> │ │ │ │ + ldr r1, [pc, #200] @ 37bc8 <__cxa_atexit@plt+0x2a888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37bcc <__cxa_atexit@plt+0x2a88c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #100] @ 37bb8 <__cxa_atexit@plt+0x2a878> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37bbc <__cxa_atexit@plt+0x2a87c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37bc0 <__cxa_atexit@plt+0x2a880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37bc4 <__cxa_atexit@plt+0x2a884> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #16] @ 395e0 <__cxa_atexit@plt+0x2c2a0> │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #44] @ 37bb4 <__cxa_atexit@plt+0x2a874> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a41988 │ │ │ │ + bicseq r6, r0, #220 @ 0xdc │ │ │ │ + @ instruction: 0x03a417e4 │ │ │ │ + @ instruction: 0x03a417b0 │ │ │ │ + @ instruction: 0x03a41798 │ │ │ │ + @ instruction: 0xffffd944 │ │ │ │ + @ instruction: 0x03a4171c │ │ │ │ + @ instruction: 0x03a41570 │ │ │ │ + @ instruction: 0x03a4171c │ │ │ │ + @ instruction: 0x03a41740 │ │ │ │ + @ instruction: 0xffffd7f4 │ │ │ │ + bicseq r6, r0, #116 @ 0x74 │ │ │ │ + @ instruction: 0x03a4188c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 37ca8 <__cxa_atexit@plt+0x2a968> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 37ca0 <__cxa_atexit@plt+0x2a960> │ │ │ │ + ldr lr, [pc, #256] @ 37d04 <__cxa_atexit@plt+0x2a9c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ 37d08 <__cxa_atexit@plt+0x2a9c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37cb0 <__cxa_atexit@plt+0x2a970> │ │ │ │ + ldr r8, [pc, #224] @ 37d0c <__cxa_atexit@plt+0x2a9cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 37d10 <__cxa_atexit@plt+0x2a9d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 37d14 <__cxa_atexit@plt+0x2a9d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 37ce4 <__cxa_atexit@plt+0x2a9a4> │ │ │ │ + ldr r1, [pc, #200] @ 37d2c <__cxa_atexit@plt+0x2a9ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37d30 <__cxa_atexit@plt+0x2a9f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #100] @ 37d1c <__cxa_atexit@plt+0x2a9dc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37d20 <__cxa_atexit@plt+0x2a9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37d24 <__cxa_atexit@plt+0x2a9e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37d28 <__cxa_atexit@plt+0x2a9e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - bicseq r5, r0, #240, 12 @ 0xf000000 │ │ │ │ - @ instruction: 0x03a38e98 │ │ │ │ - @ instruction: 0xffffdec8 │ │ │ │ - @ instruction: 0x03a38fb8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3962c <__cxa_atexit@plt+0x2c2ec> │ │ │ │ - ldr r2, [pc, #160] @ 396a8 <__cxa_atexit@plt+0x2c368> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3967c <__cxa_atexit@plt+0x2c33c> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 39688 <__cxa_atexit@plt+0x2c348> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #96] @ 396ac <__cxa_atexit@plt+0x2c36c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ + ldr r6, [pc, #44] @ 37d18 <__cxa_atexit@plt+0x2a9d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a41850 │ │ │ │ + bicseq r5, r0, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0x03a41628 │ │ │ │ + @ instruction: 0x03a41608 │ │ │ │ + @ instruction: 0x03a415f0 │ │ │ │ + @ instruction: 0xffffd7e0 │ │ │ │ + @ instruction: 0x03a41574 │ │ │ │ + @ instruction: 0x03a4140c │ │ │ │ + @ instruction: 0x03a41574 │ │ │ │ + @ instruction: 0x03a41584 │ │ │ │ + @ instruction: 0xffffd690 │ │ │ │ + bicseq r5, r0, #16, 30 @ 0x40 │ │ │ │ + @ instruction: 0x03a41754 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 37e0c <__cxa_atexit@plt+0x2aacc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 37e04 <__cxa_atexit@plt+0x2aac4> │ │ │ │ + ldr lr, [pc, #256] @ 37e68 <__cxa_atexit@plt+0x2ab28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ 37e6c <__cxa_atexit@plt+0x2ab2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37e14 <__cxa_atexit@plt+0x2aad4> │ │ │ │ + ldr r8, [pc, #224] @ 37e70 <__cxa_atexit@plt+0x2ab30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 37e74 <__cxa_atexit@plt+0x2ab34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 37e78 <__cxa_atexit@plt+0x2ab38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 37e48 <__cxa_atexit@plt+0x2ab08> │ │ │ │ + ldr r1, [pc, #200] @ 37e90 <__cxa_atexit@plt+0x2ab50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37e94 <__cxa_atexit@plt+0x2ab54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r8, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #100] @ 37e80 <__cxa_atexit@plt+0x2ab40> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37e84 <__cxa_atexit@plt+0x2ab44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37e88 <__cxa_atexit@plt+0x2ab48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37e8c <__cxa_atexit@plt+0x2ab4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #44] @ 37e7c <__cxa_atexit@plt+0x2ab3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a41718 │ │ │ │ + bicseq r5, r0, #20, 28 @ 0x140 │ │ │ │ + @ instruction: 0x03a4145c │ │ │ │ + @ instruction: 0x03a413d0 │ │ │ │ + @ instruction: 0x03a413b8 │ │ │ │ + @ instruction: 0xffffd67c │ │ │ │ + @ instruction: 0x03a4133c │ │ │ │ + @ instruction: 0x03a412a8 │ │ │ │ + @ instruction: 0x03a4133c │ │ │ │ + @ instruction: 0x03a413b8 │ │ │ │ + @ instruction: 0xffffd52c │ │ │ │ + bicseq r5, r0, #172, 26 @ 0x2b00 │ │ │ │ + @ instruction: 0x03a4161c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 37f70 <__cxa_atexit@plt+0x2ac30> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 37f68 <__cxa_atexit@plt+0x2ac28> │ │ │ │ + ldr lr, [pc, #256] @ 37fcc <__cxa_atexit@plt+0x2ac8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #252] @ 37fd0 <__cxa_atexit@plt+0x2ac90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37f78 <__cxa_atexit@plt+0x2ac38> │ │ │ │ + ldr r8, [pc, #224] @ 37fd4 <__cxa_atexit@plt+0x2ac94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #220] @ 37fd8 <__cxa_atexit@plt+0x2ac98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #216] @ 37fdc <__cxa_atexit@plt+0x2ac9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r0, #2 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 37fac <__cxa_atexit@plt+0x2ac6c> │ │ │ │ + ldr r1, [pc, #200] @ 37ff4 <__cxa_atexit@plt+0x2acb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 37ff8 <__cxa_atexit@plt+0x2acb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, lr} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #100] @ 37fe4 <__cxa_atexit@plt+0x2aca4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #96] @ 37fe8 <__cxa_atexit@plt+0x2aca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 37fec <__cxa_atexit@plt+0x2acac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #88] @ 37ff0 <__cxa_atexit@plt+0x2acb0> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 396a4 <__cxa_atexit@plt+0x2c364> │ │ │ │ + ldr r6, [pc, #44] @ 37fe0 <__cxa_atexit@plt+0x2aca0> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r0, #68, 14 @ 0x1100000 │ │ │ │ - @ instruction: 0x03a38ef0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a415e0 │ │ │ │ + bicseq r5, r0, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0x03a41224 │ │ │ │ + @ instruction: 0x03a41234 │ │ │ │ + @ instruction: 0x03a4121c │ │ │ │ + @ instruction: 0xffffd518 │ │ │ │ + @ instruction: 0x03a411a0 │ │ │ │ + @ instruction: 0x03a41144 │ │ │ │ + @ instruction: 0x03a411a0 │ │ │ │ + @ instruction: 0x03a41180 │ │ │ │ + @ instruction: 0xffffd3c8 │ │ │ │ + bicseq r5, r0, #72, 24 @ 0x4800 │ │ │ │ + @ instruction: 0x03a414d0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #8] @ 3801c <__cxa_atexit@plt+0x2acdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a414c4 │ │ │ │ + @ instruction: 0x03a414dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 38080 <__cxa_atexit@plt+0x2ad40> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 38078 <__cxa_atexit@plt+0x2ad38> │ │ │ │ + ldr r7, [pc, #52] @ 38088 <__cxa_atexit@plt+0x2ad48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 3808c <__cxa_atexit@plt+0x2ad4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 38090 <__cxa_atexit@plt+0x2ad50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r5, r0, #40, 22 @ 0xa000 │ │ │ │ + bicseq r5, r0, #200, 22 @ 0x32000 │ │ │ │ + @ instruction: 0x03a41454 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 39724 <__cxa_atexit@plt+0x2c3e4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 3973c <__cxa_atexit@plt+0x2c3fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + bcc 38120 <__cxa_atexit@plt+0x2ade0> │ │ │ │ + ldr lr, [pc, #112] @ 3812c <__cxa_atexit@plt+0x2adec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 38130 <__cxa_atexit@plt+0x2adf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r0, [pc, #100] @ 38134 <__cxa_atexit@plt+0x2adf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 38138 <__cxa_atexit@plt+0x2adf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ 3813c <__cxa_atexit@plt+0x2adfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #76] @ 38140 <__cxa_atexit@plt+0x2ae00> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r1, lr, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ str r1, [r3, #20] │ │ │ │ - sub r8, r6, #15 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 39740 <__cxa_atexit@plt+0x2c400> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a4142c │ │ │ │ + bicseq r5, r0, #120, 22 @ 0x1e000 │ │ │ │ + bicseq r5, r0, #112, 22 @ 0x1c000 │ │ │ │ + bicseq r5, r0, #12, 22 @ 0x3000 │ │ │ │ + bicseq r5, r0, #48, 22 @ 0xc000 │ │ │ │ + bicseq r5, r0, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3817c <__cxa_atexit@plt+0x2ae3c> │ │ │ │ + ldr r3, [pc, #40] @ 38194 <__cxa_atexit@plt+0x2ae54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 38198 <__cxa_atexit@plt+0x2ae58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r0, #236, 22 @ 0x3b000 │ │ │ │ + @ instruction: 0x03a413a0 │ │ │ │ + cmneq lr, #11072 @ 0x2b40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a413c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 38218 <__cxa_atexit@plt+0x2aed8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 38210 <__cxa_atexit@plt+0x2aed0> │ │ │ │ + ldr r3, [pc, #56] @ 38220 <__cxa_atexit@plt+0x2aee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r5, r0, #152, 12 @ 0x9800000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x03a38e68 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r2, [pc, #52] @ 38224 <__cxa_atexit@plt+0x2aee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 38228 <__cxa_atexit@plt+0x2aee8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a4136c │ │ │ │ + bicseq r5, r0, #148, 18 @ 0x250000 │ │ │ │ + bicseq r5, r0, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 39788 <__cxa_atexit@plt+0x2c448> │ │ │ │ - ldr r7, [pc, #48] @ 39798 <__cxa_atexit@plt+0x2c458> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38284 <__cxa_atexit@plt+0x2af44> │ │ │ │ + ldr r7, [pc, #72] @ 38298 <__cxa_atexit@plt+0x2af58> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3977c <__cxa_atexit@plt+0x2c43c> │ │ │ │ + beq 38278 <__cxa_atexit@plt+0x2af38> │ │ │ │ + ldr r7, [pc, #56] @ 3829c <__cxa_atexit@plt+0x2af5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 397ac <__cxa_atexit@plt+0x2c46c> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3979c <__cxa_atexit@plt+0x2c45c> │ │ │ │ + ldr r7, [pc, #20] @ 382a0 <__cxa_atexit@plt+0x2af60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a4130c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 382c0 <__cxa_atexit@plt+0x2af80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 38300 <__cxa_atexit@plt+0x2afc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 382f8 <__cxa_atexit@plt+0x2afb8> │ │ │ │ + ldr r3, [pc, #24] @ 38304 <__cxa_atexit@plt+0x2afc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a38e30 │ │ │ │ - @ instruction: 0x03a38e10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38324 <__cxa_atexit@plt+0x2afe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r1, [pc, #148] @ 39858 <__cxa_atexit@plt+0x2c518> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 38344 <__cxa_atexit@plt+0x2b004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r0, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 383a0 <__cxa_atexit@plt+0x2b060> │ │ │ │ + ldr r7, [pc, #72] @ 383b4 <__cxa_atexit@plt+0x2b074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 39824 <__cxa_atexit@plt+0x2c4e4> │ │ │ │ - ldr r3, [pc, #120] @ 3985c <__cxa_atexit@plt+0x2c51c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 39834 <__cxa_atexit@plt+0x2c4f4> │ │ │ │ - ldr r7, [pc, #96] @ 39860 <__cxa_atexit@plt+0x2c520> │ │ │ │ + beq 38394 <__cxa_atexit@plt+0x2b054> │ │ │ │ + ldr r7, [pc, #56] @ 383b8 <__cxa_atexit@plt+0x2b078> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 39844 <__cxa_atexit@plt+0x2c504> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 39864 <__cxa_atexit@plt+0x2c524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x03a38d6c │ │ │ │ - @ instruction: 0x03a38d48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #96] @ 398e0 <__cxa_atexit@plt+0x2c5a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 398c0 <__cxa_atexit@plt+0x2c580> │ │ │ │ - ldr r7, [pc, #72] @ 398e4 <__cxa_atexit@plt+0x2c5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 398cc <__cxa_atexit@plt+0x2c58c> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 398e8 <__cxa_atexit@plt+0x2c5a8> │ │ │ │ + ldr r7, [pc, #20] @ 383bc <__cxa_atexit@plt+0x2b07c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a38ce4 │ │ │ │ - @ instruction: 0x03a38cc4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #60] @ 39940 <__cxa_atexit@plt+0x2c600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3992c <__cxa_atexit@plt+0x2c5ec> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 39430 <__cxa_atexit@plt+0x2c0f0> │ │ │ │ - ldr r7, [pc, #16] @ 39944 <__cxa_atexit@plt+0x2c604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a411f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 383dc <__cxa_atexit@plt+0x2b09c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 3841c <__cxa_atexit@plt+0x2b0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38414 <__cxa_atexit@plt+0x2b0d4> │ │ │ │ + ldr r3, [pc, #24] @ 38420 <__cxa_atexit@plt+0x2b0e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a38c84 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38440 <__cxa_atexit@plt+0x2b100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3997c <__cxa_atexit@plt+0x2c63c> │ │ │ │ - ldr r2, [pc, #40] @ 39994 <__cxa_atexit@plt+0x2c654> │ │ │ │ + bcc 38484 <__cxa_atexit@plt+0x2b144> │ │ │ │ + ldr r7, [pc, #40] @ 38490 <__cxa_atexit@plt+0x2b150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 38494 <__cxa_atexit@plt+0x2b154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 39998 <__cxa_atexit@plt+0x2c658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r5, r0, #96, 6 @ 0x80000001 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a38c18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r0, #248, 16 @ 0xf80000 │ │ │ │ + bicseq r5, r0, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 399e0 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ - ldr r7, [pc, #48] @ 399f0 <__cxa_atexit@plt+0x2c6b0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 384f0 <__cxa_atexit@plt+0x2b1b0> │ │ │ │ + ldr r7, [pc, #72] @ 38504 <__cxa_atexit@plt+0x2b1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 399d4 <__cxa_atexit@plt+0x2c694> │ │ │ │ + beq 384e4 <__cxa_atexit@plt+0x2b1a4> │ │ │ │ + ldr r7, [pc, #56] @ 38508 <__cxa_atexit@plt+0x2b1c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 397ac <__cxa_atexit@plt+0x2c46c> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 399f4 <__cxa_atexit@plt+0x2c6b4> │ │ │ │ + ldr r7, [pc, #20] @ 3850c <__cxa_atexit@plt+0x2b1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x03a38bd8 │ │ │ │ - @ instruction: 0x03a38bf4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39aa8 <__cxa_atexit@plt+0x2c768> │ │ │ │ - ldr r2, [pc, #152] @ 39ab0 <__cxa_atexit@plt+0x2c770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ 39ab4 <__cxa_atexit@plt+0x2c774> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39a7c <__cxa_atexit@plt+0x2c73c> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 39a94 <__cxa_atexit@plt+0x2c754> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 39a88 <__cxa_atexit@plt+0x2c748> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 39a88 <__cxa_atexit@plt+0x2c748> │ │ │ │ - ldr r5, [pc, #92] @ 39ac0 <__cxa_atexit@plt+0x2c780> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [pc, #88] @ 39ac4 <__cxa_atexit@plt+0x2c784> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x03a410a4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 39ab8 <__cxa_atexit@plt+0x2c778> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 39a9c <__cxa_atexit@plt+0x2c75c> │ │ │ │ - ldr r7, [pc, #32] @ 39abc <__cxa_atexit@plt+0x2c77c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 38560 <__cxa_atexit@plt+0x2b220> │ │ │ │ + ldr r3, [pc, #40] @ 38578 <__cxa_atexit@plt+0x2b238> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3857c <__cxa_atexit@plt+0x2b23c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r0, #20, 16 @ 0x140000 │ │ │ │ + @ instruction: 0x03a410d8 │ │ │ │ + cmneq lr, #585728 @ 0x8f000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a41140 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 385fc <__cxa_atexit@plt+0x2b2bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 385f4 <__cxa_atexit@plt+0x2b2b4> │ │ │ │ + ldr r3, [pc, #56] @ 38604 <__cxa_atexit@plt+0x2b2c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 38608 <__cxa_atexit@plt+0x2b2c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 3860c <__cxa_atexit@plt+0x2b2cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - bicseq r5, r0, #116, 2 │ │ │ │ - @ instruction: 0x03a38b30 │ │ │ │ - @ instruction: 0x03a38ab4 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x03a38b64 │ │ │ │ - @ instruction: 0x03a38b24 │ │ │ │ + @ instruction: 0x03a410ec │ │ │ │ + bicseq r5, r0, #176, 10 @ 0x2c000000 │ │ │ │ + bicseq r5, r0, #180, 10 @ 0x2d000000 │ │ │ │ + @ instruction: 0x03a410c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 39b24 <__cxa_atexit@plt+0x2c7e4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 39b18 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 39b18 <__cxa_atexit@plt+0x2c7d8> │ │ │ │ - ldr r3, [pc, #60] @ 39b40 <__cxa_atexit@plt+0x2c800> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 38674 <__cxa_atexit@plt+0x2b334> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3866c <__cxa_atexit@plt+0x2b32c> │ │ │ │ + ldr r3, [pc, #56] @ 3867c <__cxa_atexit@plt+0x2b33c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #56] @ 39b44 <__cxa_atexit@plt+0x2c804> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #24] @ 39b38 <__cxa_atexit@plt+0x2c7f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 39b2c <__cxa_atexit@plt+0x2c7ec> │ │ │ │ - ldr r7, [pc, #16] @ 39b3c <__cxa_atexit@plt+0x2c7fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 38680 <__cxa_atexit@plt+0x2b340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 38684 <__cxa_atexit@plt+0x2b344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a38aa0 │ │ │ │ - @ instruction: 0x03a38a24 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a38ac4 │ │ │ │ - @ instruction: 0x03a38a94 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a410b8 │ │ │ │ + bicseq r5, r0, #56, 10 @ 0xe000000 │ │ │ │ + bicseq r5, r0, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0x03a41050 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 39b80 <__cxa_atexit@plt+0x2c840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 39b84 <__cxa_atexit@plt+0x2c844> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 386ec <__cxa_atexit@plt+0x2b3ac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 386e4 <__cxa_atexit@plt+0x2b3a4> │ │ │ │ + ldr r3, [pc, #56] @ 386f4 <__cxa_atexit@plt+0x2b3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #52] @ 386f8 <__cxa_atexit@plt+0x2b3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 386fc <__cxa_atexit@plt+0x2b3bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a38984 │ │ │ │ - @ instruction: 0x03a38a5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39bbc <__cxa_atexit@plt+0x2c87c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 39bc4 <__cxa_atexit@plt+0x2c884> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #236, 30 @ 0x3b0 │ │ │ │ - @ instruction: 0x03a38260 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39bfc <__cxa_atexit@plt+0x2c8bc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 39c04 <__cxa_atexit@plt+0x2c8c4> │ │ │ │ + @ instruction: 0x03a41078 │ │ │ │ + bicseq r5, r0, #192, 8 @ 0xc0000000 │ │ │ │ + bicseq r5, r0, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0x03a40fd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 38764 <__cxa_atexit@plt+0x2b424> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3875c <__cxa_atexit@plt+0x2b41c> │ │ │ │ + ldr r3, [pc, #56] @ 3876c <__cxa_atexit@plt+0x2b42c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 38770 <__cxa_atexit@plt+0x2b430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2e224 <__cxa_atexit@plt+0x20ee4> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 38774 <__cxa_atexit@plt+0x2b434> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #168, 30 @ 0x2a0 │ │ │ │ - @ instruction: 0x03a38220 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 39c68 <__cxa_atexit@plt+0x2c928> │ │ │ │ - ldr lr, [pc, #72] @ 39c74 <__cxa_atexit@plt+0x2c934> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #60] @ 39c78 <__cxa_atexit@plt+0x2c938> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - sub lr, r2, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 39c5c <__cxa_atexit@plt+0x2c91c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 39c88 <__cxa_atexit@plt+0x2c948> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0x03a41038 │ │ │ │ + bicseq r5, r0, #72, 8 @ 0x48000000 │ │ │ │ + bicseq r5, r0, #76, 8 @ 0x4c000000 │ │ │ │ + @ instruction: 0x03a40f60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 387dc <__cxa_atexit@plt+0x2b49c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 387d4 <__cxa_atexit@plt+0x2b494> │ │ │ │ + ldr r3, [pc, #56] @ 387e4 <__cxa_atexit@plt+0x2b4a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 387e8 <__cxa_atexit@plt+0x2b4a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 387ec <__cxa_atexit@plt+0x2b4ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq r4, r0, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0x03a381ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 39d20 <__cxa_atexit@plt+0x2c9e0> │ │ │ │ + @ instruction: 0x03a40ff8 │ │ │ │ + bicseq r5, r0, #208, 6 @ 0x40000003 │ │ │ │ + bicseq r5, r0, #212, 6 @ 0x50000003 │ │ │ │ + @ instruction: 0x03a40ee8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 38854 <__cxa_atexit@plt+0x2b514> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3884c <__cxa_atexit@plt+0x2b50c> │ │ │ │ + ldr r3, [pc, #56] @ 3885c <__cxa_atexit@plt+0x2b51c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39d08 <__cxa_atexit@plt+0x2c9c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 39d10 <__cxa_atexit@plt+0x2c9d0> │ │ │ │ - ldr lr, [pc, #108] @ 39d24 <__cxa_atexit@plt+0x2c9e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr lr, [pc, #76] @ 39d28 <__cxa_atexit@plt+0x2c9e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + ldr r2, [pc, #52] @ 38860 <__cxa_atexit@plt+0x2b520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 38864 <__cxa_atexit@plt+0x2b524> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - bicseq r5, r0, #180 @ 0xb4 │ │ │ │ - @ instruction: 0x03a380fc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39da0 <__cxa_atexit@plt+0x2ca60> │ │ │ │ - ldr lr, [pc, #88] @ 39dac <__cxa_atexit@plt+0x2ca6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr lr, [pc, #56] @ 39db0 <__cxa_atexit@plt+0x2ca70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - bicseq r5, r0, #24 │ │ │ │ - @ instruction: 0x03a3884c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 39e50 <__cxa_atexit@plt+0x2cb10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 39e5c <__cxa_atexit@plt+0x2cb1c> │ │ │ │ - ldr lr, [pc, #152] @ 39e80 <__cxa_atexit@plt+0x2cb40> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #144] @ 39e84 <__cxa_atexit@plt+0x2cb44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r3, r8} │ │ │ │ - ldr r7, [pc, #128] @ 39e88 <__cxa_atexit@plt+0x2cb48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 39e6c <__cxa_atexit@plt+0x2cb2c> │ │ │ │ - ldr r7, [pc, #92] @ 39e8c <__cxa_atexit@plt+0x2cb4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 39e44 <__cxa_atexit@plt+0x2cb04> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a40fb8 │ │ │ │ + bicseq r5, r0, #88, 6 @ 0x60000001 │ │ │ │ + bicseq r5, r0, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0x03a40e70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 388cc <__cxa_atexit@plt+0x2b58c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 388c4 <__cxa_atexit@plt+0x2b584> │ │ │ │ + ldr r3, [pc, #56] @ 388d4 <__cxa_atexit@plt+0x2b594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 388d8 <__cxa_atexit@plt+0x2b598> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 388dc <__cxa_atexit@plt+0x2b59c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 39e90 <__cxa_atexit@plt+0x2cb50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - bicseq r4, r0, #164, 26 @ 0x2900 │ │ │ │ - bicseq r4, r0, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x03a38794 │ │ │ │ - @ instruction: 0x03a38768 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 39f78 <__cxa_atexit@plt+0x2cc38> │ │ │ │ - ldr lr, [pc, #200] @ 39f8c <__cxa_atexit@plt+0x2cc4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r5, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r8, [pc, #160] @ 39f90 <__cxa_atexit@plt+0x2cc50> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #52]! @ 0x34 │ │ │ │ - ldr r8, [pc, #148] @ 39f94 <__cxa_atexit@plt+0x2cc54> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #64]! @ 0x40 │ │ │ │ - mov lr, r3 │ │ │ │ - str r8, [lr, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ - ldr ip, [pc, #124] @ 39f98 <__cxa_atexit@plt+0x2cc58> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r8, #28]! │ │ │ │ - str r8, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #112] @ 39f9c <__cxa_atexit@plt+0x2cc5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - str r5, [r3, #84] @ 0x54 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #92] @ 39fa0 <__cxa_atexit@plt+0x2cc60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r3, #92 @ 0x5c │ │ │ │ - stm r1, {r0, r2, r7} │ │ │ │ - str r8, [r3, #60] @ 0x3c │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [sl] │ │ │ │ + @ instruction: 0x03a40f78 │ │ │ │ + bicseq r5, r0, #224, 4 │ │ │ │ + bicseq r5, r0, #228, 4 @ 0x4000000e │ │ │ │ + @ instruction: 0x03a40df8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 38944 <__cxa_atexit@plt+0x2b604> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3893c <__cxa_atexit@plt+0x2b5fc> │ │ │ │ + ldr r3, [pc, #56] @ 3894c <__cxa_atexit@plt+0x2b60c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 38950 <__cxa_atexit@plt+0x2b610> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 38954 <__cxa_atexit@plt+0x2b614> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a40f38 │ │ │ │ + bicseq r5, r0, #104, 4 @ 0x80000006 │ │ │ │ + bicseq r5, r0, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0x03a40d80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 389bc <__cxa_atexit@plt+0x2b67c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 389b4 <__cxa_atexit@plt+0x2b674> │ │ │ │ + ldr r3, [pc, #56] @ 389c4 <__cxa_atexit@plt+0x2b684> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 389c8 <__cxa_atexit@plt+0x2b688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 389cc <__cxa_atexit@plt+0x2b68c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ + b 3fc700 <__cxa_atexit@plt+0x3ef3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - bicseq r4, r0, #216, 26 @ 0x3600 │ │ │ │ - bicseq r4, r0, #196, 26 @ 0x3100 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - bicseq r4, r0, #120, 28 @ 0x780 │ │ │ │ - bicseq r4, r0, #136, 26 @ 0x2200 │ │ │ │ - @ instruction: 0x03a3865c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a40ef8 │ │ │ │ + bicseq r5, r0, #240, 2 @ 0x3c │ │ │ │ + bicseq r5, r0, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a00c <__cxa_atexit@plt+0x2cccc> │ │ │ │ - ldr r2, [pc, #96] @ 3a028 <__cxa_atexit@plt+0x2cce8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3a018 <__cxa_atexit@plt+0x2ccd8> │ │ │ │ - ldr r5, [pc, #72] @ 3a02c <__cxa_atexit@plt+0x2ccec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi 38a28 <__cxa_atexit@plt+0x2b6e8> │ │ │ │ + ldr r7, [pc, #72] @ 38a3c <__cxa_atexit@plt+0x2b6fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 39ffc <__cxa_atexit@plt+0x2ccbc> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 38a1c <__cxa_atexit@plt+0x2b6dc> │ │ │ │ + ldr r7, [pc, #56] @ 38a40 <__cxa_atexit@plt+0x2b700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3a030 <__cxa_atexit@plt+0x2ccf0> │ │ │ │ + ldr r7, [pc, #20] @ 38a44 <__cxa_atexit@plt+0x2b704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r0, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r0, ror #16 │ │ │ │ - @ instruction: 0x03a385e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a068 <__cxa_atexit@plt+0x2cd28> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3a070 <__cxa_atexit@plt+0x2cd30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #64, 22 @ 0x10000 │ │ │ │ - @ instruction: 0x03a3858c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a10c <__cxa_atexit@plt+0x2cdcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3a118 <__cxa_atexit@plt+0x2cdd8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ 3a13c <__cxa_atexit@plt+0x2cdfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #128] @ 3a140 <__cxa_atexit@plt+0x2ce00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #120] @ 3a144 <__cxa_atexit@plt+0x2ce04> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40e8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38a64 <__cxa_atexit@plt+0x2b724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 38aa4 <__cxa_atexit@plt+0x2b764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38a9c <__cxa_atexit@plt+0x2b75c> │ │ │ │ + ldr r3, [pc, #24] @ 38aa8 <__cxa_atexit@plt+0x2b768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38ac8 <__cxa_atexit@plt+0x2b788> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 38ae8 <__cxa_atexit@plt+0x2b7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r5, r5, #20 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r0, #128, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a128 <__cxa_atexit@plt+0x2cde8> │ │ │ │ - ldr r7, [pc, #92] @ 3a148 <__cxa_atexit@plt+0x2ce08> │ │ │ │ + bhi 38b44 <__cxa_atexit@plt+0x2b804> │ │ │ │ + ldr r7, [pc, #72] @ 38b58 <__cxa_atexit@plt+0x2b818> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a100 <__cxa_atexit@plt+0x2cdc0> │ │ │ │ + beq 38b38 <__cxa_atexit@plt+0x2b7f8> │ │ │ │ + ldr r7, [pc, #56] @ 38b5c <__cxa_atexit@plt+0x2b81c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3a14c <__cxa_atexit@plt+0x2ce0c> │ │ │ │ + ldr r7, [pc, #20] @ 38b60 <__cxa_atexit@plt+0x2b820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #236, 20 @ 0xec000 │ │ │ │ - bicseq r4, r0, #56, 24 @ 0x3800 │ │ │ │ - bicseq r4, r0, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x03a384d8 │ │ │ │ - @ instruction: 0x03a384ac │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40d74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38b80 <__cxa_atexit@plt+0x2b840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 38bc0 <__cxa_atexit@plt+0x2b880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38bb8 <__cxa_atexit@plt+0x2b878> │ │ │ │ + ldr r3, [pc, #24] @ 38bc4 <__cxa_atexit@plt+0x2b884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38be4 <__cxa_atexit@plt+0x2b8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a214 <__cxa_atexit@plt+0x2ced4> │ │ │ │ - ldr r2, [pc, #168] @ 3a224 <__cxa_atexit@plt+0x2cee4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #156] @ 3a228 <__cxa_atexit@plt+0x2cee8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub ip, r6, #18 │ │ │ │ - ldr lr, [pc, #144] @ 3a22c <__cxa_atexit@plt+0x2ceec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #140] @ 3a230 <__cxa_atexit@plt+0x2cef0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #124] @ 3a234 <__cxa_atexit@plt+0x2cef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r7, #32]! │ │ │ │ - ldr r1, [pc, #112] @ 3a238 <__cxa_atexit@plt+0x2cef8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #56]! @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #84] @ 0x54 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 38c28 <__cxa_atexit@plt+0x2b8e8> │ │ │ │ + ldr r7, [pc, #40] @ 38c34 <__cxa_atexit@plt+0x2b8f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 38c38 <__cxa_atexit@plt+0x2b8f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - bicseq r4, r0, #48, 22 @ 0xc000 │ │ │ │ - bicseq r4, r0, #4, 24 @ 0x400 │ │ │ │ - bicseq r4, r0, #16, 22 @ 0x4000 │ │ │ │ - bicseq r4, r0, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a2a0 <__cxa_atexit@plt+0x2cf60> │ │ │ │ - ldr r2, [pc, #80] @ 3a2a8 <__cxa_atexit@plt+0x2cf68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 3a2ac <__cxa_atexit@plt+0x2cf6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r5, r0, #84, 2 │ │ │ │ + bicseq r5, r0, #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38c94 <__cxa_atexit@plt+0x2b954> │ │ │ │ + ldr r7, [pc, #72] @ 38ca8 <__cxa_atexit@plt+0x2b968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a290 <__cxa_atexit@plt+0x2cf50> │ │ │ │ - ldr r7, [pc, #44] @ 3a2b0 <__cxa_atexit@plt+0x2cf70> │ │ │ │ + beq 38c88 <__cxa_atexit@plt+0x2b948> │ │ │ │ + ldr r7, [pc, #56] @ 38cac <__cxa_atexit@plt+0x2b96c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 38cb0 <__cxa_atexit@plt+0x2b970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r4, r0, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40c38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3a2d4 <__cxa_atexit@plt+0x2cf94> │ │ │ │ + ldr r3, [pc, #12] @ 38cd0 <__cxa_atexit@plt+0x2b990> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a30c <__cxa_atexit@plt+0x2cfcc> │ │ │ │ - ldr r2, [pc, #40] @ 3a324 <__cxa_atexit@plt+0x2cfe4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r3, [pc, #44] @ 38d10 <__cxa_atexit@plt+0x2b9d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38d08 <__cxa_atexit@plt+0x2b9c8> │ │ │ │ + ldr r3, [pc, #24] @ 38d14 <__cxa_atexit@plt+0x2b9d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3a328 <__cxa_atexit@plt+0x2cfe8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38d34 <__cxa_atexit@plt+0x2b9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r4, r0, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a3b8 <__cxa_atexit@plt+0x2d078> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3a3c4 <__cxa_atexit@plt+0x2d084> │ │ │ │ - ldr r1, [pc, #120] @ 3a3d4 <__cxa_atexit@plt+0x2d094> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 3a3d8 <__cxa_atexit@plt+0x2d098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 3a3dc <__cxa_atexit@plt+0x2d09c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r2, #8] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 38d54 <__cxa_atexit@plt+0x2ba14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, r0, #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38db0 <__cxa_atexit@plt+0x2ba70> │ │ │ │ + ldr r7, [pc, #72] @ 38dc4 <__cxa_atexit@plt+0x2ba84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a3a8 <__cxa_atexit@plt+0x2d068> │ │ │ │ - ldr r7, [pc, #68] @ 3a3e0 <__cxa_atexit@plt+0x2d0a0> │ │ │ │ + beq 38da4 <__cxa_atexit@plt+0x2ba64> │ │ │ │ + ldr r7, [pc, #56] @ 38dc8 <__cxa_atexit@plt+0x2ba88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12]! │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 38dcc <__cxa_atexit@plt+0x2ba8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r4, r0, #48, 16 @ 0x300000 │ │ │ │ - bicseq r4, r0, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40b20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3a404 <__cxa_atexit@plt+0x2d0c4> │ │ │ │ + ldr r3, [pc, #12] @ 38dec <__cxa_atexit@plt+0x2baac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 38010 <__cxa_atexit@plt+0x2acd0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 38e2c <__cxa_atexit@plt+0x2baec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38e24 <__cxa_atexit@plt+0x2bae4> │ │ │ │ + ldr r3, [pc, #24] @ 38e30 <__cxa_atexit@plt+0x2baf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38e50 <__cxa_atexit@plt+0x2bb10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a43c <__cxa_atexit@plt+0x2d0fc> │ │ │ │ - ldr r2, [pc, #40] @ 3a454 <__cxa_atexit@plt+0x2d114> │ │ │ │ + bcc 38e94 <__cxa_atexit@plt+0x2bb54> │ │ │ │ + ldr r7, [pc, #40] @ 38ea0 <__cxa_atexit@plt+0x2bb60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 38ea4 <__cxa_atexit@plt+0x2bb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3a458 <__cxa_atexit@plt+0x2d118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r4, r0, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a51c <__cxa_atexit@plt+0x2d1dc> │ │ │ │ - ldr r2, [pc, #168] @ 3a52c <__cxa_atexit@plt+0x2d1ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #156] @ 3a530 <__cxa_atexit@plt+0x2d1f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub ip, r6, #17 │ │ │ │ - ldr lr, [pc, #144] @ 3a534 <__cxa_atexit@plt+0x2d1f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #140] @ 3a538 <__cxa_atexit@plt+0x2d1f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r1, [pc, #124] @ 3a53c <__cxa_atexit@plt+0x2d1fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r7, #32]! │ │ │ │ - ldr r1, [pc, #112] @ 3a540 <__cxa_atexit@plt+0x2d200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #56]! @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #84] @ 0x54 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - bicseq r4, r0, #40, 16 @ 0x280000 │ │ │ │ - bicseq r4, r0, #0, 18 │ │ │ │ - bicseq r4, r0, #8, 16 @ 0x80000 │ │ │ │ - bicseq r4, r0, #244, 14 @ 0x3d00000 │ │ │ │ - @ instruction: 0x03a380bc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #232, 28 @ 0xe80 │ │ │ │ + bicseq r4, r0, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a5ac <__cxa_atexit@plt+0x2d26c> │ │ │ │ - ldr r2, [pc, #96] @ 3a5c8 <__cxa_atexit@plt+0x2d288> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3a5b8 <__cxa_atexit@plt+0x2d278> │ │ │ │ - ldr r5, [pc, #72] @ 3a5cc <__cxa_atexit@plt+0x2d28c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi 38f00 <__cxa_atexit@plt+0x2bbc0> │ │ │ │ + ldr r7, [pc, #72] @ 38f14 <__cxa_atexit@plt+0x2bbd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a59c <__cxa_atexit@plt+0x2d25c> │ │ │ │ - mov r5, r7 │ │ │ │ + beq 38ef4 <__cxa_atexit@plt+0x2bbb4> │ │ │ │ + ldr r7, [pc, #56] @ 38f18 <__cxa_atexit@plt+0x2bbd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3a5d0 <__cxa_atexit@plt+0x2d290> │ │ │ │ + ldr r7, [pc, #20] @ 38f1c <__cxa_atexit@plt+0x2bbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, r0, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - @ instruction: 0x03a38048 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a608 <__cxa_atexit@plt+0x2d2c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3a610 <__cxa_atexit@plt+0x2d2d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #160, 10 @ 0x28000000 │ │ │ │ - @ instruction: 0x03a37fec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3a6ac <__cxa_atexit@plt+0x2d36c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3a6b8 <__cxa_atexit@plt+0x2d378> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ 3a6dc <__cxa_atexit@plt+0x2d39c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #128] @ 3a6e0 <__cxa_atexit@plt+0x2d3a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #120] @ 3a6e4 <__cxa_atexit@plt+0x2d3a4> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a409e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38f3c <__cxa_atexit@plt+0x2bbfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 38f7c <__cxa_atexit@plt+0x2bc3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 38f74 <__cxa_atexit@plt+0x2bc34> │ │ │ │ + ldr r3, [pc, #24] @ 38f80 <__cxa_atexit@plt+0x2bc40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 38fa0 <__cxa_atexit@plt+0x2bc60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 38fc0 <__cxa_atexit@plt+0x2bc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r5, r5, #20 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, r0, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a6c8 <__cxa_atexit@plt+0x2d388> │ │ │ │ - ldr r7, [pc, #92] @ 3a6e8 <__cxa_atexit@plt+0x2d3a8> │ │ │ │ + bhi 3901c <__cxa_atexit@plt+0x2bcdc> │ │ │ │ + ldr r7, [pc, #72] @ 39030 <__cxa_atexit@plt+0x2bcf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a6a0 <__cxa_atexit@plt+0x2d360> │ │ │ │ + beq 39010 <__cxa_atexit@plt+0x2bcd0> │ │ │ │ + ldr r7, [pc, #56] @ 39034 <__cxa_atexit@plt+0x2bcf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3a6ec <__cxa_atexit@plt+0x2d3ac> │ │ │ │ + ldr r7, [pc, #20] @ 39038 <__cxa_atexit@plt+0x2bcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #76, 10 @ 0x13000000 │ │ │ │ - bicseq r4, r0, #152, 12 @ 0x9800000 │ │ │ │ - bicseq r4, r0, #92, 12 @ 0x5c00000 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0x03a37f38 │ │ │ │ - @ instruction: 0x03a37f0c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a408cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39058 <__cxa_atexit@plt+0x2bd18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39098 <__cxa_atexit@plt+0x2bd58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 39090 <__cxa_atexit@plt+0x2bd50> │ │ │ │ + ldr r3, [pc, #24] @ 3909c <__cxa_atexit@plt+0x2bd5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 390bc <__cxa_atexit@plt+0x2bd7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a7b4 <__cxa_atexit@plt+0x2d474> │ │ │ │ - ldr r2, [pc, #168] @ 3a7c4 <__cxa_atexit@plt+0x2d484> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #156] @ 3a7c8 <__cxa_atexit@plt+0x2d488> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub ip, r6, #17 │ │ │ │ - ldr lr, [pc, #144] @ 3a7cc <__cxa_atexit@plt+0x2d48c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #140] @ 3a7d0 <__cxa_atexit@plt+0x2d490> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #124] @ 3a7d4 <__cxa_atexit@plt+0x2d494> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r7, #32]! │ │ │ │ - ldr r1, [pc, #112] @ 3a7d8 <__cxa_atexit@plt+0x2d498> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #56]! @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #16]! │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - str lr, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #84] @ 0x54 │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 39100 <__cxa_atexit@plt+0x2bdc0> │ │ │ │ + ldr r7, [pc, #40] @ 3910c <__cxa_atexit@plt+0x2bdcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 39110 <__cxa_atexit@plt+0x2bdd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - bicseq r4, r0, #144, 10 @ 0x24000000 │ │ │ │ - bicseq r4, r0, #124, 12 @ 0x7c00000 │ │ │ │ - bicseq r4, r0, #112, 10 @ 0x1c000000 │ │ │ │ - bicseq r4, r0, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #124, 24 @ 0x7c00 │ │ │ │ + bicseq r4, r0, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a820 <__cxa_atexit@plt+0x2d4e0> │ │ │ │ - ldr r7, [pc, #52] @ 3a834 <__cxa_atexit@plt+0x2d4f4> │ │ │ │ + bhi 3916c <__cxa_atexit@plt+0x2be2c> │ │ │ │ + ldr r7, [pc, #72] @ 39180 <__cxa_atexit@plt+0x2be40> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3a814 <__cxa_atexit@plt+0x2d4d4> │ │ │ │ + beq 39160 <__cxa_atexit@plt+0x2be20> │ │ │ │ + ldr r7, [pc, #56] @ 39184 <__cxa_atexit@plt+0x2be44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3a838 <__cxa_atexit@plt+0x2d4f8> │ │ │ │ + ldr r7, [pc, #20] @ 39188 <__cxa_atexit@plt+0x2be48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a37de0 │ │ │ │ - @ instruction: 0x03a37dc4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 3a89c <__cxa_atexit@plt+0x2d55c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3a8e0 <__cxa_atexit@plt+0x2d5a0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3a934 <__cxa_atexit@plt+0x2d5f4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a968 <__cxa_atexit@plt+0x2d628> │ │ │ │ - ldr r2, [pc, #268] @ 3a994 <__cxa_atexit@plt+0x2d654> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #264] @ 3a998 <__cxa_atexit@plt+0x2d658> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - b 3a8c4 <__cxa_atexit@plt+0x2d584> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a968 <__cxa_atexit@plt+0x2d628> │ │ │ │ - ldr r2, [pc, #212] @ 3a988 <__cxa_atexit@plt+0x2d648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #208] @ 3a98c <__cxa_atexit@plt+0x2d64c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 3a95c <__cxa_atexit@plt+0x2d61c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a970 <__cxa_atexit@plt+0x2d630> │ │ │ │ - ldr r8, [pc, #164] @ 3a99c <__cxa_atexit@plt+0x2d65c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #160] @ 3a9a0 <__cxa_atexit@plt+0x2d660> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a978 <__cxa_atexit@plt+0x2d638> │ │ │ │ - ldr r2, [pc, #72] @ 3a990 <__cxa_atexit@plt+0x2d650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 3a97c <__cxa_atexit@plt+0x2d63c> │ │ │ │ - mov r6, #32 │ │ │ │ - b 3a97c <__cxa_atexit@plt+0x2d63c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffff8a0 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffff108 │ │ │ │ - @ instruction: 0xfffff5a0 │ │ │ │ - @ instruction: 0x03a37474 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3aa3c <__cxa_atexit@plt+0x2d6fc> │ │ │ │ - ldr r0, [pc, #156] @ 3aa64 <__cxa_atexit@plt+0x2d724> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [pc, #152] @ 3aa68 <__cxa_atexit@plt+0x2d728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - sub r1, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3aa48 <__cxa_atexit@plt+0x2d708> │ │ │ │ - ldr r1, [pc, #120] @ 3aa6c <__cxa_atexit@plt+0x2d72c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3aa28 <__cxa_atexit@plt+0x2d6e8> │ │ │ │ - ldr r1, [pc, #96] @ 3aa70 <__cxa_atexit@plt+0x2d730> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 3aa34 <__cxa_atexit@plt+0x2d6f4> │ │ │ │ - mov r7, r2 │ │ │ │ - b 2dc94 <__cxa_atexit@plt+0x20954> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7, #2]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 391a8 <__cxa_atexit@plt+0x2be68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 391e8 <__cxa_atexit@plt+0x2bea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 391e0 <__cxa_atexit@plt+0x2bea0> │ │ │ │ + ldr r3, [pc, #24] @ 391ec <__cxa_atexit@plt+0x2beac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3aa74 <__cxa_atexit@plt+0x2d734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 3920c <__cxa_atexit@plt+0x2becc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 3922c <__cxa_atexit@plt+0x2beec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, #208, 2 @ 0x34 │ │ │ │ - bicseq r4, r0, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0xffff3260 │ │ │ │ - @ instruction: 0xffff3280 │ │ │ │ - @ instruction: 0x03a373d0 │ │ │ │ + bicseq r4, r0, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3ab24 <__cxa_atexit@plt+0x2d7e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3ab2c <__cxa_atexit@plt+0x2d7ec> │ │ │ │ - ldr r7, [pc, #188] @ 3ab68 <__cxa_atexit@plt+0x2d828> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #184] @ 3ab6c <__cxa_atexit@plt+0x2d82c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - ldr r3, [pc, #176] @ 3ab70 <__cxa_atexit@plt+0x2d830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #137 @ 0x89 │ │ │ │ - ldr r1, [pc, #168] @ 3ab74 <__cxa_atexit@plt+0x2d834> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r3, r7, r8} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3ab44 <__cxa_atexit@plt+0x2d804> │ │ │ │ - ldr r7, [pc, #140] @ 3ab78 <__cxa_atexit@plt+0x2d838> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39288 <__cxa_atexit@plt+0x2bf48> │ │ │ │ + ldr r7, [pc, #72] @ 3929c <__cxa_atexit@plt+0x2bf5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #132] @ 3ab7c <__cxa_atexit@plt+0x2d83c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3ab18 <__cxa_atexit@plt+0x2d7d8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 36c10 <__cxa_atexit@plt+0x298d0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3ab34 <__cxa_atexit@plt+0x2d7f4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ 3ab88 <__cxa_atexit@plt+0x2d848> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3927c <__cxa_atexit@plt+0x2bf3c> │ │ │ │ + ldr r7, [pc, #56] @ 392a0 <__cxa_atexit@plt+0x2bf60> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 3ab80 <__cxa_atexit@plt+0x2d840> │ │ │ │ + ldr r7, [pc, #20] @ 392a4 <__cxa_atexit@plt+0x2bf64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 3ab84 <__cxa_atexit@plt+0x2d844> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r4, r0, #232, 4 @ 0x8000000e │ │ │ │ - bicseq r4, r0, #64, 4 │ │ │ │ - bicseq r4, r0, #44, 4 @ 0xc0000002 │ │ │ │ - @ instruction: 0xffffc120 │ │ │ │ - bicseq r4, r0, #176 @ 0xb0 │ │ │ │ - @ instruction: 0x03a378fc │ │ │ │ - bicseq r4, r0, #84 @ 0x54 │ │ │ │ - @ instruction: 0x03a37b14 │ │ │ │ - @ instruction: 0x03a37a9c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 392c4 <__cxa_atexit@plt+0x2bf84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39304 <__cxa_atexit@plt+0x2bfc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 392fc <__cxa_atexit@plt+0x2bfbc> │ │ │ │ + ldr r3, [pc, #24] @ 39308 <__cxa_atexit@plt+0x2bfc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39328 <__cxa_atexit@plt+0x2bfe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ac14 <__cxa_atexit@plt+0x2d8d4> │ │ │ │ - ldr r2, [pc, #108] @ 3ac20 <__cxa_atexit@plt+0x2d8e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #104] @ 3ac24 <__cxa_atexit@plt+0x2d8e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #100] @ 3ac28 <__cxa_atexit@plt+0x2d8e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #72] @ 3ac2c <__cxa_atexit@plt+0x2d8ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #68] @ 3ac30 <__cxa_atexit@plt+0x2d8f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 3ac34 <__cxa_atexit@plt+0x2d8f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r2, r8, lr} │ │ │ │ - ldr r3, [pc, #44] @ 3ac38 <__cxa_atexit@plt+0x2d8f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401270 <__cxa_atexit@plt+0x3f3f30> │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 3936c <__cxa_atexit@plt+0x2c02c> │ │ │ │ + ldr r7, [pc, #40] @ 39378 <__cxa_atexit@plt+0x2c038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 3937c <__cxa_atexit@plt+0x2c03c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0x03a373a4 │ │ │ │ - @ instruction: 0x03a3735c │ │ │ │ - @ instruction: 0x03a37300 │ │ │ │ - bicseq r4, r0, #156, 2 @ 0x27 │ │ │ │ - bicseq r4, r0, #184, 2 @ 0x2e │ │ │ │ - @ instruction: 0x03a379dc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3ac5c <__cxa_atexit@plt+0x2d91c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 511e0 <__cxa_atexit@plt+0x43ea0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a379a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #16, 20 @ 0x10000 │ │ │ │ + bicseq r4, r0, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #92] @ 3acd8 <__cxa_atexit@plt+0x2d998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [r5, #4] │ │ │ │ - stm r3, {r5, r7} │ │ │ │ - ldr r7, [pc, #80] @ 3acdc <__cxa_atexit@plt+0x2d99c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r5, r3, #8 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3acc4 <__cxa_atexit@plt+0x2d984> │ │ │ │ - ldr r7, [pc, #60] @ 3ace0 <__cxa_atexit@plt+0x2d9a0> │ │ │ │ + bhi 393d8 <__cxa_atexit@plt+0x2c098> │ │ │ │ + ldr r7, [pc, #72] @ 393ec <__cxa_atexit@plt+0x2c0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3acb8 <__cxa_atexit@plt+0x2d978> │ │ │ │ + beq 393cc <__cxa_atexit@plt+0x2c08c> │ │ │ │ + ldr r7, [pc, #56] @ 393f0 <__cxa_atexit@plt+0x2c0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3a848 <__cxa_atexit@plt+0x2d508> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ace4 <__cxa_atexit@plt+0x2d9a4> │ │ │ │ + ldr r7, [pc, #20] @ 393f4 <__cxa_atexit@plt+0x2c0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r4, r0, #108 @ 0x6c │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - @ instruction: 0x03a3793c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a4053c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #12] @ 39414 <__cxa_atexit@plt+0x2c0d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39454 <__cxa_atexit@plt+0x2c114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3944c <__cxa_atexit@plt+0x2c10c> │ │ │ │ + ldr r3, [pc, #24] @ 39458 <__cxa_atexit@plt+0x2c118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39478 <__cxa_atexit@plt+0x2c138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 39498 <__cxa_atexit@plt+0x2c158> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, r0, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ad48 <__cxa_atexit@plt+0x2da08> │ │ │ │ - ldr r7, [pc, #52] @ 3ad5c <__cxa_atexit@plt+0x2da1c> │ │ │ │ + bhi 394f4 <__cxa_atexit@plt+0x2c1b4> │ │ │ │ + ldr r7, [pc, #72] @ 39508 <__cxa_atexit@plt+0x2c1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3ad3c <__cxa_atexit@plt+0x2d9fc> │ │ │ │ + beq 394e8 <__cxa_atexit@plt+0x2c1a8> │ │ │ │ + ldr r7, [pc, #56] @ 3950c <__cxa_atexit@plt+0x2c1cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3ad6c <__cxa_atexit@plt+0x2da2c> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3ad60 <__cxa_atexit@plt+0x2da20> │ │ │ │ + ldr r7, [pc, #20] @ 39510 <__cxa_atexit@plt+0x2c1d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a37918 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ada0 <__cxa_atexit@plt+0x2da60> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3adb0 <__cxa_atexit@plt+0x2da70> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 3adbc <__cxa_atexit@plt+0x2da7c> │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r9, #3 │ │ │ │ + ldr r3, [pc, #12] @ 39530 <__cxa_atexit@plt+0x2c1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39570 <__cxa_atexit@plt+0x2c230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 39568 <__cxa_atexit@plt+0x2c228> │ │ │ │ + ldr r3, [pc, #24] @ 39574 <__cxa_atexit@plt+0x2c234> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39594 <__cxa_atexit@plt+0x2c254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 3ae04 <__cxa_atexit@plt+0x2dac4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - sub r3, r2, #15 │ │ │ │ - ldr lr, [pc, #68] @ 3ae28 <__cxa_atexit@plt+0x2dae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 3ae2c <__cxa_atexit@plt+0x2daec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ae24 <__cxa_atexit@plt+0x2dae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, r0, #184, 26 @ 0x2e00 │ │ │ │ - bicseq r3, r0, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ae8c <__cxa_atexit@plt+0x2db4c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #64] @ 3aea4 <__cxa_atexit@plt+0x2db64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ 3aea8 <__cxa_atexit@plt+0x2db68> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 395d8 <__cxa_atexit@plt+0x2c298> │ │ │ │ + ldr r7, [pc, #40] @ 395e4 <__cxa_atexit@plt+0x2c2a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 395e8 <__cxa_atexit@plt+0x2c2a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3aeac <__cxa_atexit@plt+0x2db6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r3, r0, #56, 26 @ 0xe00 │ │ │ │ - bicseq r3, r0, #0, 30 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #164, 14 @ 0x2900000 │ │ │ │ + bicseq r4, r0, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3aed8 <__cxa_atexit@plt+0x2db98> │ │ │ │ - ldr r7, [pc, #24] @ 3aee8 <__cxa_atexit@plt+0x2dba8> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39644 <__cxa_atexit@plt+0x2c304> │ │ │ │ + ldr r7, [pc, #72] @ 39658 <__cxa_atexit@plt+0x2c318> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 3aa84 <__cxa_atexit@plt+0x2d744> │ │ │ │ - ldr r7, [pc, #12] @ 3aeec <__cxa_atexit@plt+0x2dbac> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39638 <__cxa_atexit@plt+0x2c2f8> │ │ │ │ + ldr r7, [pc, #56] @ 3965c <__cxa_atexit@plt+0x2c31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39660 <__cxa_atexit@plt+0x2c320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a377a8 │ │ │ │ - @ instruction: 0x03a37780 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 3af28 <__cxa_atexit@plt+0x2dbe8> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a402e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39680 <__cxa_atexit@plt+0x2c340> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 3af2c <__cxa_atexit@plt+0x2dbec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ 3af30 <__cxa_atexit@plt+0x2dbf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4e184 <__cxa_atexit@plt+0x40e44> │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 396c0 <__cxa_atexit@plt+0x2c380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 396b8 <__cxa_atexit@plt+0x2c378> │ │ │ │ + ldr r3, [pc, #24] @ 396c4 <__cxa_atexit@plt+0x2c384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r3, r0, #184, 28 @ 0xb80 │ │ │ │ - bicseq r3, r0, #220, 24 @ 0xdc00 │ │ │ │ - @ instruction: 0x03a37730 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 3af8c <__cxa_atexit@plt+0x2dc4c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 396e4 <__cxa_atexit@plt+0x2c3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 3af90 <__cxa_atexit@plt+0x2dc50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 3af94 <__cxa_atexit@plt+0x2dc54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - ldr r1, [pc, #48] @ 3af98 <__cxa_atexit@plt+0x2dc58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #241 @ 0xf1 │ │ │ │ - add r9, r1, #512 @ 0x200 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #28] @ 3af9c <__cxa_atexit@plt+0x2dc5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add sl, r2, #1 │ │ │ │ - b 401278 <__cxa_atexit@plt+0x3f3f38> │ │ │ │ - @ instruction: 0x03a37720 │ │ │ │ - @ instruction: 0x03a37710 │ │ │ │ - bicseq r3, r0, #80, 24 @ 0x5000 │ │ │ │ - bicseq r3, r0, #152, 26 @ 0x2600 │ │ │ │ - bicseq r3, r0, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0x03a376e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3afe8 <__cxa_atexit@plt+0x2dca8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #60] @ 3b004 <__cxa_atexit@plt+0x2dcc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3aff0 <__cxa_atexit@plt+0x2dcb0> │ │ │ │ - ldr r7, [pc, #44] @ 3b00c <__cxa_atexit@plt+0x2dccc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 39704 <__cxa_atexit@plt+0x2c3c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, r0, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39760 <__cxa_atexit@plt+0x2c420> │ │ │ │ + ldr r7, [pc, #72] @ 39774 <__cxa_atexit@plt+0x2c434> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - b 3aa84 <__cxa_atexit@plt+0x2d744> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39754 <__cxa_atexit@plt+0x2c414> │ │ │ │ + ldr r7, [pc, #56] @ 39778 <__cxa_atexit@plt+0x2c438> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3b008 <__cxa_atexit@plt+0x2dcc8> │ │ │ │ + ldr r7, [pc, #20] @ 3977c <__cxa_atexit@plt+0x2c43c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, #208, 22 @ 0x34000 │ │ │ │ - @ instruction: 0x03a37690 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x03a376c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b054 <__cxa_atexit@plt+0x2dd14> │ │ │ │ - ldr r2, [pc, #44] @ 3b05c <__cxa_atexit@plt+0x2dd1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 3b060 <__cxa_atexit@plt+0x2dd20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 5c4c4 <__cxa_atexit@plt+0x4f184> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r3, r0, #88, 22 @ 0x16000 │ │ │ │ - @ instruction: 0x03a3761c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a401d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b094 <__cxa_atexit@plt+0x2dd54> │ │ │ │ - ldr r7, [pc, #28] @ 3b0a8 <__cxa_atexit@plt+0x2dd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - b 3aa84 <__cxa_atexit@plt+0x2d744> │ │ │ │ - ldr r7, [pc, #16] @ 3b0ac <__cxa_atexit@plt+0x2dd6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x03a375ec │ │ │ │ - @ instruction: 0x03a37614 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 3979c <__cxa_atexit@plt+0x2c45c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b0ec <__cxa_atexit@plt+0x2ddac> │ │ │ │ - ldr r2, [pc, #36] @ 3b0f4 <__cxa_atexit@plt+0x2ddb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 3b0f8 <__cxa_atexit@plt+0x2ddb8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 397dc <__cxa_atexit@plt+0x2c49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 397d4 <__cxa_atexit@plt+0x2c494> │ │ │ │ + ldr r3, [pc, #24] @ 397e0 <__cxa_atexit@plt+0x2c4a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, #200, 20 @ 0xc8000 │ │ │ │ - bicseq r3, r0, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0x03a375c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39800 <__cxa_atexit@plt+0x2c4c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3b178 <__cxa_atexit@plt+0x2de38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3b184 <__cxa_atexit@plt+0x2de44> │ │ │ │ - ldr r1, [pc, #100] @ 3b194 <__cxa_atexit@plt+0x2de54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ 3b198 <__cxa_atexit@plt+0x2de58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 3b19c <__cxa_atexit@plt+0x2de5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 3b1a0 <__cxa_atexit@plt+0x2de60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #68] @ 3b1a4 <__cxa_atexit@plt+0x2de64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39844 <__cxa_atexit@plt+0x2c504> │ │ │ │ + ldr r7, [pc, #40] @ 39850 <__cxa_atexit@plt+0x2c510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 39854 <__cxa_atexit@plt+0x2c514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #56, 10 @ 0xe000000 │ │ │ │ + bicseq r4, r0, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 398b0 <__cxa_atexit@plt+0x2c570> │ │ │ │ + ldr r7, [pc, #72] @ 398c4 <__cxa_atexit@plt+0x2c584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 398a4 <__cxa_atexit@plt+0x2c564> │ │ │ │ + ldr r7, [pc, #56] @ 398c8 <__cxa_atexit@plt+0x2c588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, #-1275068416 @ 0xb4000000 │ │ │ │ - bicseq r3, r0, #88, 20 @ 0x58000 │ │ │ │ - bicseq r3, r0, #128, 24 @ 0x8000 │ │ │ │ - bicseq r3, r0, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0x03a37554 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b1e0 <__cxa_atexit@plt+0x2dea0> │ │ │ │ - ldr r3, [pc, #28] @ 3b1e8 <__cxa_atexit@plt+0x2dea8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2, r8} │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + ldr r7, [pc, #20] @ 398cc <__cxa_atexit@plt+0x2c58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a37504 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3b20c <__cxa_atexit@plt+0x2decc> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a40094 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 398ec <__cxa_atexit@plt+0x2c5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a374d0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b244 <__cxa_atexit@plt+0x2df04> │ │ │ │ - ldr r3, [pc, #68] @ 3b274 <__cxa_atexit@plt+0x2df34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3b270 <__cxa_atexit@plt+0x2df30> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 3992c <__cxa_atexit@plt+0x2c5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 3b268 <__cxa_atexit@plt+0x2df28> │ │ │ │ - b 3b284 <__cxa_atexit@plt+0x2df44> │ │ │ │ + beq 39924 <__cxa_atexit@plt+0x2c5e4> │ │ │ │ + ldr r3, [pc, #24] @ 39930 <__cxa_atexit@plt+0x2c5f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r3, r0, #200, 20 @ 0xc8000 │ │ │ │ - @ instruction: 0x03a37468 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b2d0 <__cxa_atexit@plt+0x2df90> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3b30c <__cxa_atexit@plt+0x2dfcc> │ │ │ │ - ldr r2, [pc, #128] @ 3b32c <__cxa_atexit@plt+0x2dfec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #124] @ 3b330 <__cxa_atexit@plt+0x2dff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #12]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3b314 <__cxa_atexit@plt+0x2dfd4> │ │ │ │ - ldr r2, [pc, #64] @ 3b324 <__cxa_atexit@plt+0x2dfe4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r0, [pc, #56] @ 3b328 <__cxa_atexit@plt+0x2dfe8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - mov r6, #12 │ │ │ │ - b 3b318 <__cxa_atexit@plt+0x2dfd8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - bicseq r3, r0, #8, 20 @ 0x8000 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - bicseq r3, r0, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b368 <__cxa_atexit@plt+0x2e028> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3b370 <__cxa_atexit@plt+0x2e030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r3, r0, #64, 16 @ 0x400000 │ │ │ │ - @ instruction: 0x03a37344 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b3a8 <__cxa_atexit@plt+0x2e068> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3b3b0 <__cxa_atexit@plt+0x2e070> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 5c4c4 <__cxa_atexit@plt+0x4f184> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r3, r0, #0, 16 │ │ │ │ - @ instruction: 0x03a37388 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3b3e4 <__cxa_atexit@plt+0x2e0a4> │ │ │ │ - ldr r3, [pc, #28] @ 3b3f4 <__cxa_atexit@plt+0x2e0b4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39950 <__cxa_atexit@plt+0x2c610> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b 401288 <__cxa_atexit@plt+0x3f3f48> │ │ │ │ - ldr r7, [pc, #12] @ 3b3f8 <__cxa_atexit@plt+0x2e0b8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 39970 <__cxa_atexit@plt+0x2c630> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, r0, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 399cc <__cxa_atexit@plt+0x2c68c> │ │ │ │ + ldr r7, [pc, #72] @ 399e0 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 399c0 <__cxa_atexit@plt+0x2c680> │ │ │ │ + ldr r7, [pc, #56] @ 399e4 <__cxa_atexit@plt+0x2c6a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 399e8 <__cxa_atexit@plt+0x2c6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a37370 │ │ │ │ - @ instruction: 0x03a37344 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3b420 <__cxa_atexit@plt+0x2e0e0> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a3ff7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39a08 <__cxa_atexit@plt+0x2c6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a3731c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b494 <__cxa_atexit@plt+0x2e154> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #112] @ 3b4c0 <__cxa_atexit@plt+0x2e180> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3b4b4 <__cxa_atexit@plt+0x2e174> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 3b494 <__cxa_atexit@plt+0x2e154> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #84] @ 3b4cc <__cxa_atexit@plt+0x2e18c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #68] @ 3b4d0 <__cxa_atexit@plt+0x2e190> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x33a00> │ │ │ │ - ldr r3, [pc, #40] @ 3b4c4 <__cxa_atexit@plt+0x2e184> │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39a48 <__cxa_atexit@plt+0x2c708> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 3b4c8 <__cxa_atexit@plt+0x2e188> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 39a40 <__cxa_atexit@plt+0x2c700> │ │ │ │ + ldr r3, [pc, #24] @ 39a4c <__cxa_atexit@plt+0x2c70c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x03a37210 │ │ │ │ - bicseq r3, r0, #84, 16 @ 0x540000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq r3, r0, #76, 18 @ 0x130000 │ │ │ │ - @ instruction: 0x03a3726c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3b514 <__cxa_atexit@plt+0x2e1d4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #68] @ 3b53c <__cxa_atexit@plt+0x2e1fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #52] @ 3b540 <__cxa_atexit@plt+0x2e200> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x33a00> │ │ │ │ - ldr r3, [pc, #24] @ 3b534 <__cxa_atexit@plt+0x2e1f4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39a6c <__cxa_atexit@plt+0x2c72c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 3b538 <__cxa_atexit@plt+0x2e1f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - @ instruction: 0x03a37190 │ │ │ │ - bicseq r3, r0, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - bicseq r3, r0, #204, 16 @ 0xcc0000 │ │ │ │ - @ instruction: 0x03a371ec │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b5b0 <__cxa_atexit@plt+0x2e270> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3b5cc <__cxa_atexit@plt+0x2e28c> │ │ │ │ - ldr r7, [pc, #96] @ 3b5d8 <__cxa_atexit@plt+0x2e298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 3b5dc <__cxa_atexit@plt+0x2e29c> │ │ │ │ + bcc 39ab0 <__cxa_atexit@plt+0x2c770> │ │ │ │ + ldr r7, [pc, #40] @ 39abc <__cxa_atexit@plt+0x2c77c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 39ac0 <__cxa_atexit@plt+0x2c780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r3, r6, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b5c4 <__cxa_atexit@plt+0x2e284> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 3b738 <__cxa_atexit@plt+0x2e3f8> │ │ │ │ - ldr r3, [pc, #40] @ 3b5e0 <__cxa_atexit@plt+0x2e2a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r3, r0, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a3713c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 3b738 <__cxa_atexit@plt+0x2e3f8> │ │ │ │ - @ instruction: 0x03a37134 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b668 <__cxa_atexit@plt+0x2e328> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3b6d4 <__cxa_atexit@plt+0x2e394> │ │ │ │ - ldr r0, [pc, #204] @ 3b700 <__cxa_atexit@plt+0x2e3c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #200] @ 3b704 <__cxa_atexit@plt+0x2e3c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - sub r6, r3, #2 │ │ │ │ - stmib r2, {r0, r6} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b6c8 <__cxa_atexit@plt+0x2e388> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #204, 4 @ 0xc000000c │ │ │ │ + bicseq r4, r0, #124, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39b1c <__cxa_atexit@plt+0x2c7dc> │ │ │ │ + ldr r7, [pc, #72] @ 39b30 <__cxa_atexit@plt+0x2c7f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39b10 <__cxa_atexit@plt+0x2c7d0> │ │ │ │ + ldr r7, [pc, #56] @ 39b34 <__cxa_atexit@plt+0x2c7f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 3b738 <__cxa_atexit@plt+0x2e3f8> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3b6dc <__cxa_atexit@plt+0x2e39c> │ │ │ │ - ldr r8, [pc, #116] @ 3b6f0 <__cxa_atexit@plt+0x2e3b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 3b6f4 <__cxa_atexit@plt+0x2e3b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r0, r3, #3 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #80] @ 3b6f8 <__cxa_atexit@plt+0x2e3b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 3b6fc <__cxa_atexit@plt+0x2e3bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r0, r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 3b658 <__cxa_atexit@plt+0x2e318> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b 3b6e0 <__cxa_atexit@plt+0x2e3a0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - bicseq r3, r0, #248, 10 @ 0x3e000000 │ │ │ │ - bicseq r3, r0, #28, 12 @ 0x1c00000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r3, r0, #112, 12 @ 0x7000000 │ │ │ │ - @ instruction: 0x03a37018 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 3b738 <__cxa_atexit@plt+0x2e3f8> │ │ │ │ - @ instruction: 0x03a37000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 3b738 <__cxa_atexit@plt+0x2e3f8> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3b7c4 <__cxa_atexit@plt+0x2e484> │ │ │ │ - ldr r2, [r5] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 3b7f0 <__cxa_atexit@plt+0x2e4b0> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3b87c <__cxa_atexit@plt+0x2e53c> │ │ │ │ - ldr r2, [pc, #352] @ 3b8dc <__cxa_atexit@plt+0x2e59c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #348] @ 3b8e0 <__cxa_atexit@plt+0x2e5a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r0, [pc, #340] @ 3b8e4 <__cxa_atexit@plt+0x2e5a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - sub r2, r3, #23 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - ldr r2, [pc, #244] @ 3b8c0 <__cxa_atexit@plt+0x2e580> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b810 <__cxa_atexit@plt+0x2e4d0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3b81c <__cxa_atexit@plt+0x2e4dc> │ │ │ │ - ldr r3, [pc, #212] @ 3b8cc <__cxa_atexit@plt+0x2e58c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #208] @ 3b8d0 <__cxa_atexit@plt+0x2e590> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 39b38 <__cxa_atexit@plt+0x2c7f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r9, [r1, #4] │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [r0, #-8]! │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r8, lr │ │ │ │ - bcc 3b89c <__cxa_atexit@plt+0x2e55c> │ │ │ │ - ldr r0, [pc, #132] @ 3b8d4 <__cxa_atexit@plt+0x2e594> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #128] @ 3b8d8 <__cxa_atexit@plt+0x2e598> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [pc, #68] @ 3b8c8 <__cxa_atexit@plt+0x2e588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r1, [pc, #32] @ 3b8c4 <__cxa_atexit@plt+0x2e584> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r0] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a36ea0 │ │ │ │ - bicseq r3, r0, #248, 8 @ 0xf8000000 │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - bicseq r3, r0, #160, 8 @ 0xa0000000 │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - bicseq r3, r0, #108, 10 @ 0x1b000000 │ │ │ │ - @ instruction: 0x03a36e18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3b95c <__cxa_atexit@plt+0x2e61c> │ │ │ │ - ldr r2, [pc, #96] @ 3b974 <__cxa_atexit@plt+0x2e634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 3b978 <__cxa_atexit@plt+0x2e638> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r0, [pc, #84] @ 3b97c <__cxa_atexit@plt+0x2e63c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - sub r2, r6, #23 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 4011b0 <__cxa_atexit@plt+0x3f3e70> │ │ │ │ - ldr r3, [pc, #28] @ 3b980 <__cxa_atexit@plt+0x2e640> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a3fe40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39b58 <__cxa_atexit@plt+0x2c818> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - bicseq r3, r0, #212, 6 @ 0x50000003 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x03a36d8c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b9c0 <__cxa_atexit@plt+0x2e680> │ │ │ │ - ldr r3, [pc, #160] @ 3ba48 <__cxa_atexit@plt+0x2e708> │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39b98 <__cxa_atexit@plt+0x2c858> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #156] @ 3ba4c <__cxa_atexit@plt+0x2e70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r1, #8]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - cmp r3, r0 │ │ │ │ - bcc 3ba20 <__cxa_atexit@plt+0x2e6e0> │ │ │ │ - ldr r3, [pc, #96] @ 3ba50 <__cxa_atexit@plt+0x2e710> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 39b90 <__cxa_atexit@plt+0x2c850> │ │ │ │ + ldr r3, [pc, #24] @ 39b9c <__cxa_atexit@plt+0x2c85c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #16]! │ │ │ │ - ldr r1, [pc, #88] @ 3ba54 <__cxa_atexit@plt+0x2e714> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r7, [pc, #28] @ 3ba44 <__cxa_atexit@plt+0x2e704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a36cf0 │ │ │ │ - bicseq r3, r0, #72, 6 @ 0x20000001 │ │ │ │ - @ instruction: 0xfffff5b8 │ │ │ │ - bicseq r3, r0, #252, 4 @ 0xc000000f │ │ │ │ - @ instruction: 0x03a36c28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3bab0 <__cxa_atexit@plt+0x2e770> │ │ │ │ - ldr r2, [pc, #68] @ 3bac8 <__cxa_atexit@plt+0x2e788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r0, [pc, #60] @ 3bacc <__cxa_atexit@plt+0x2e78c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 4011b8 <__cxa_atexit@plt+0x3f3e78> │ │ │ │ - ldr r3, [pc, #24] @ 3bad0 <__cxa_atexit@plt+0x2e790> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39bbc <__cxa_atexit@plt+0x2c87c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff524 │ │ │ │ - bicseq r3, r0, #104, 4 @ 0x80000006 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3bb14 <__cxa_atexit@plt+0x2e7d4> │ │ │ │ - ldr r3, [pc, #48] @ 3bb2c <__cxa_atexit@plt+0x2e7ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 39bdc <__cxa_atexit@plt+0x2c89c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3bb30 <__cxa_atexit@plt+0x2e7f0> │ │ │ │ + bicseq r4, r0, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39c38 <__cxa_atexit@plt+0x2c8f8> │ │ │ │ + ldr r7, [pc, #72] @ 39c4c <__cxa_atexit@plt+0x2c90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39c2c <__cxa_atexit@plt+0x2c8ec> │ │ │ │ + ldr r7, [pc, #56] @ 39c50 <__cxa_atexit@plt+0x2c910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39c54 <__cxa_atexit@plt+0x2c914> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, #148, 4 @ 0x40000009 │ │ │ │ - @ instruction: 0x03a36c48 │ │ │ │ - cmneq lr, #105472 @ 0x19c00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a3fd28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a36c14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3bba0 <__cxa_atexit@plt+0x2e860> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3bb98 <__cxa_atexit@plt+0x2e858> │ │ │ │ - ldr r8, [pc, #40] @ 3bba8 <__cxa_atexit@plt+0x2e868> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3bbac <__cxa_atexit@plt+0x2e86c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39c74 <__cxa_atexit@plt+0x2c934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39cb4 <__cxa_atexit@plt+0x2c974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 39cac <__cxa_atexit@plt+0x2c96c> │ │ │ │ + ldr r3, [pc, #24] @ 39cb8 <__cxa_atexit@plt+0x2c978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39cd8 <__cxa_atexit@plt+0x2c998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39d1c <__cxa_atexit@plt+0x2c9dc> │ │ │ │ + ldr r7, [pc, #40] @ 39d28 <__cxa_atexit@plt+0x2c9e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #32] @ 39d2c <__cxa_atexit@plt+0x2c9ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #115 @ 0x73 │ │ │ │ - bicseq r3, r0, #12 │ │ │ │ - @ instruction: 0x03a36bb8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r4, r0, #96 @ 0x60 │ │ │ │ + bicseq r3, r0, #16, 30 @ 0x40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3bbf8 <__cxa_atexit@plt+0x2e8b8> │ │ │ │ - ldr r7, [pc, #52] @ 3bc08 <__cxa_atexit@plt+0x2e8c8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39d88 <__cxa_atexit@plt+0x2ca48> │ │ │ │ + ldr r7, [pc, #72] @ 39d9c <__cxa_atexit@plt+0x2ca5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3bbec <__cxa_atexit@plt+0x2e8ac> │ │ │ │ + beq 39d7c <__cxa_atexit@plt+0x2ca3c> │ │ │ │ + ldr r7, [pc, #56] @ 39da0 <__cxa_atexit@plt+0x2ca60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3bc1c <__cxa_atexit@plt+0x2e8dc> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3bc0c <__cxa_atexit@plt+0x2e8cc> │ │ │ │ + ldr r7, [pc, #20] @ 39da4 <__cxa_atexit@plt+0x2ca64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a36b84 │ │ │ │ - @ instruction: 0x03a36b5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 3bc98 <__cxa_atexit@plt+0x2e958> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 3bcd0 <__cxa_atexit@plt+0x2e990> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a3fbec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39dc4 <__cxa_atexit@plt+0x2ca84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3bc84 <__cxa_atexit@plt+0x2e944> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 3bca8 <__cxa_atexit@plt+0x2e968> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 3bcbc <__cxa_atexit@plt+0x2e97c> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 3bcd4 <__cxa_atexit@plt+0x2e994> │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39e04 <__cxa_atexit@plt+0x2cac4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3bc90 <__cxa_atexit@plt+0x2e950> │ │ │ │ - b 3bd70 <__cxa_atexit@plt+0x2ea30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 39dfc <__cxa_atexit@plt+0x2cabc> │ │ │ │ + ldr r3, [pc, #24] @ 39e08 <__cxa_atexit@plt+0x2cac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 3bc34 <__cxa_atexit@plt+0x2e8f4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 3bc68 <__cxa_atexit@plt+0x2e928> │ │ │ │ - ldr r7, [pc, #20] @ 3bcd8 <__cxa_atexit@plt+0x2e998> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39e28 <__cxa_atexit@plt+0x2cae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 39e48 <__cxa_atexit@plt+0x2cb08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - bicseq r2, r0, #52, 30 @ 0xd0 │ │ │ │ - @ instruction: 0x03a36a90 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + bicseq r3, r0, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 3bd30 <__cxa_atexit@plt+0x2e9f0> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 3bd44 <__cxa_atexit@plt+0x2ea04> │ │ │ │ - ldr r3, [pc, #68] @ 3bd5c <__cxa_atexit@plt+0x2ea1c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39ea4 <__cxa_atexit@plt+0x2cb64> │ │ │ │ + ldr r7, [pc, #72] @ 39eb8 <__cxa_atexit@plt+0x2cb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39e98 <__cxa_atexit@plt+0x2cb58> │ │ │ │ + ldr r7, [pc, #56] @ 39ebc <__cxa_atexit@plt+0x2cb7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 39ec0 <__cxa_atexit@plt+0x2cb80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a3fad4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39ee0 <__cxa_atexit@plt+0x2cba0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 39f20 <__cxa_atexit@plt+0x2cbe0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 3bd28 <__cxa_atexit@plt+0x2e9e8> │ │ │ │ - b 3bd70 <__cxa_atexit@plt+0x2ea30> │ │ │ │ + beq 39f18 <__cxa_atexit@plt+0x2cbd8> │ │ │ │ + ldr r3, [pc, #24] @ 39f24 <__cxa_atexit@plt+0x2cbe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 3bd10 <__cxa_atexit@plt+0x2e9d0> │ │ │ │ - ldr r7, [pc, #20] @ 3bd60 <__cxa_atexit@plt+0x2ea20> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 39f44 <__cxa_atexit@plt+0x2cc04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39f88 <__cxa_atexit@plt+0x2cc48> │ │ │ │ + ldr r7, [pc, #40] @ 39f94 <__cxa_atexit@plt+0x2cc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #32] @ 39f98 <__cxa_atexit@plt+0x2cc58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - bicseq r2, r0, #172, 28 @ 0xac0 │ │ │ │ - @ instruction: 0x03a36a08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3bde0 <__cxa_atexit@plt+0x2eaa0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 3be08 <__cxa_atexit@plt+0x2eac8> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3be8c <__cxa_atexit@plt+0x2eb4c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 3be5c <__cxa_atexit@plt+0x2eb1c> │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 3becc <__cxa_atexit@plt+0x2eb8c> │ │ │ │ - ldr r2, [pc, #324] @ 3befc <__cxa_atexit@plt+0x2ebbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bec4 <__cxa_atexit@plt+0x2eb84> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 3be2c <__cxa_atexit@plt+0x2eaec> │ │ │ │ - b 3beb8 <__cxa_atexit@plt+0x2eb78> │ │ │ │ - ldr r2, [pc, #260] @ 3beec <__cxa_atexit@plt+0x2ebac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 3be44 <__cxa_atexit@plt+0x2eb04> │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 3bec4 <__cxa_atexit@plt+0x2eb84> │ │ │ │ - b 3be2c <__cxa_atexit@plt+0x2eaec> │ │ │ │ - ldr r2, [pc, #208] @ 3bee0 <__cxa_atexit@plt+0x2eba0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 3be50 <__cxa_atexit@plt+0x2eb10> │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 3bec4 <__cxa_atexit@plt+0x2eb84> │ │ │ │ - ldr r7, [pc, #176] @ 3bee4 <__cxa_atexit@plt+0x2eba4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r3, r0, #244, 26 @ 0x3d00 │ │ │ │ + bicseq r3, r0, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 39ff4 <__cxa_atexit@plt+0x2ccb4> │ │ │ │ + ldr r7, [pc, #72] @ 3a008 <__cxa_atexit@plt+0x2ccc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #168] @ 3bee8 <__cxa_atexit@plt+0x2eba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 39fe8 <__cxa_atexit@plt+0x2cca8> │ │ │ │ + ldr r7, [pc, #56] @ 3a00c <__cxa_atexit@plt+0x2cccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [pc, #148] @ 3bef8 <__cxa_atexit@plt+0x2ebb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bec4 <__cxa_atexit@plt+0x2eb84> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3be2c <__cxa_atexit@plt+0x2eaec> │ │ │ │ - b 3beb8 <__cxa_atexit@plt+0x2eb78> │ │ │ │ - ldr r2, [pc, #96] @ 3bef4 <__cxa_atexit@plt+0x2ebb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bec4 <__cxa_atexit@plt+0x2eb84> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3be2c <__cxa_atexit@plt+0x2eaec> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 3a010 <__cxa_atexit@plt+0x2ccd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3bef0 <__cxa_atexit@plt+0x2ebb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x03a3f984 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a06c <__cxa_atexit@plt+0x2cd2c> │ │ │ │ + ldr r7, [pc, #72] @ 3a080 <__cxa_atexit@plt+0x2cd40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a060 <__cxa_atexit@plt+0x2cd20> │ │ │ │ + ldr r7, [pc, #56] @ 3a084 <__cxa_atexit@plt+0x2cd44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x03a36940 │ │ │ │ - @ instruction: 0x03a36934 │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - bicseq r2, r0, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x03a3686c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 3bf30 <__cxa_atexit@plt+0x2ebf0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 3bf48 <__cxa_atexit@plt+0x2ec08> │ │ │ │ + ldr r7, [pc, #20] @ 3a088 <__cxa_atexit@plt+0x2cd48> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 3bf4c <__cxa_atexit@plt+0x2ec0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3683c │ │ │ │ - @ instruction: 0x03a36830 │ │ │ │ - @ instruction: 0x03a3681c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3bf80 <__cxa_atexit@plt+0x2ec40> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 3bf98 <__cxa_atexit@plt+0x2ec58> │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0x03a3f8f4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a0e4 <__cxa_atexit@plt+0x2cda4> │ │ │ │ + ldr r7, [pc, #72] @ 3a0f8 <__cxa_atexit@plt+0x2cdb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 3bf9c <__cxa_atexit@plt+0x2ec5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a0d8 <__cxa_atexit@plt+0x2cd98> │ │ │ │ + ldr r7, [pc, #56] @ 3a0fc <__cxa_atexit@plt+0x2cdbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a367ec │ │ │ │ - @ instruction: 0x03a367e0 │ │ │ │ - @ instruction: 0x03a367cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3bfd0 <__cxa_atexit@plt+0x2ec90> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 3bfe8 <__cxa_atexit@plt+0x2eca8> │ │ │ │ + ldr r7, [pc, #20] @ 3a100 <__cxa_atexit@plt+0x2cdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 3bfec <__cxa_atexit@plt+0x2ecac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3679c │ │ │ │ - @ instruction: 0x03a36790 │ │ │ │ - @ instruction: 0x03a3677c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c018 <__cxa_atexit@plt+0x2ecd8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 3c030 <__cxa_atexit@plt+0x2ecf0> │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0x03a3f864 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a15c <__cxa_atexit@plt+0x2ce1c> │ │ │ │ + ldr r7, [pc, #72] @ 3a170 <__cxa_atexit@plt+0x2ce30> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 3c034 <__cxa_atexit@plt+0x2ecf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a150 <__cxa_atexit@plt+0x2ce10> │ │ │ │ + ldr r7, [pc, #56] @ 3a174 <__cxa_atexit@plt+0x2ce34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a36754 │ │ │ │ - @ instruction: 0x03a36748 │ │ │ │ - @ instruction: 0x03a36734 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3c060 <__cxa_atexit@plt+0x2ed20> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 3c078 <__cxa_atexit@plt+0x2ed38> │ │ │ │ + ldr r7, [pc, #20] @ 3a178 <__cxa_atexit@plt+0x2ce38> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 3c07c <__cxa_atexit@plt+0x2ed3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3670c │ │ │ │ - @ instruction: 0x03a36700 │ │ │ │ - @ instruction: 0x03a366f8 │ │ │ │ + @ instruction: 0xfffff65c │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0x03a3f7d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c0e0 <__cxa_atexit@plt+0x2eda0> │ │ │ │ - ldr r7, [pc, #96] @ 3c104 <__cxa_atexit@plt+0x2edc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c0f0 <__cxa_atexit@plt+0x2edb0> │ │ │ │ - ldr r7, [pc, #76] @ 3c108 <__cxa_atexit@plt+0x2edc8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a1d4 <__cxa_atexit@plt+0x2ce94> │ │ │ │ + ldr r7, [pc, #72] @ 3a1e8 <__cxa_atexit@plt+0x2cea8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 3c0d4 <__cxa_atexit@plt+0x2ed94> │ │ │ │ + beq 3a1c8 <__cxa_atexit@plt+0x2ce88> │ │ │ │ + ldr r7, [pc, #56] @ 3a1ec <__cxa_atexit@plt+0x2ceac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3bc1c <__cxa_atexit@plt+0x2e8dc> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3c110 <__cxa_atexit@plt+0x2edd0> │ │ │ │ + ldr r7, [pc, #20] @ 3a1f0 <__cxa_atexit@plt+0x2ceb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff378 │ │ │ │ + @ instruction: 0xfffff384 │ │ │ │ + @ instruction: 0x03a3f744 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a24c <__cxa_atexit@plt+0x2cf0c> │ │ │ │ + ldr r7, [pc, #72] @ 3a260 <__cxa_atexit@plt+0x2cf20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a240 <__cxa_atexit@plt+0x2cf00> │ │ │ │ + ldr r7, [pc, #56] @ 3a264 <__cxa_atexit@plt+0x2cf24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3c10c <__cxa_atexit@plt+0x2edcc> │ │ │ │ + ldr r7, [pc, #20] @ 3a268 <__cxa_atexit@plt+0x2cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0x03a3668c │ │ │ │ - @ instruction: 0x03a366a4 │ │ │ │ + @ instruction: 0xfffff094 │ │ │ │ + @ instruction: 0xfffff0a0 │ │ │ │ + @ instruction: 0x03a3f6b4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 3c148 <__cxa_atexit@plt+0x2ee08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 3c14c <__cxa_atexit@plt+0x2ee0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a2c4 <__cxa_atexit@plt+0x2cf84> │ │ │ │ + ldr r7, [pc, #72] @ 3a2d8 <__cxa_atexit@plt+0x2cf98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a2b8 <__cxa_atexit@plt+0x2cf78> │ │ │ │ + ldr r7, [pc, #56] @ 3a2dc <__cxa_atexit@plt+0x2cf9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #212, 20 @ 0xd4000 │ │ │ │ - bicseq r2, r0, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c184 <__cxa_atexit@plt+0x2ee44> │ │ │ │ - ldr r2, [pc, #28] @ 3c18c <__cxa_atexit@plt+0x2ee4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r7, [pc, #20] @ 3a2e0 <__cxa_atexit@plt+0x2cfa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c1bc <__cxa_atexit@plt+0x2ee7c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #100] @ 3c214 <__cxa_atexit@plt+0x2eed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 3c210 <__cxa_atexit@plt+0x2eed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + @ instruction: 0xffffedb0 │ │ │ │ + @ instruction: 0xffffedbc │ │ │ │ + @ instruction: 0x03a3f624 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3c204 <__cxa_atexit@plt+0x2eec4> │ │ │ │ - ldr r3, [pc, #40] @ 3c218 <__cxa_atexit@plt+0x2eed8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a33c <__cxa_atexit@plt+0x2cffc> │ │ │ │ + ldr r7, [pc, #72] @ 3a350 <__cxa_atexit@plt+0x2d010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a330 <__cxa_atexit@plt+0x2cff0> │ │ │ │ + ldr r7, [pc, #56] @ 3a354 <__cxa_atexit@plt+0x2d014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a358 <__cxa_atexit@plt+0x2d018> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r2, r0, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c25c <__cxa_atexit@plt+0x2ef1c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 3c268 <__cxa_atexit@plt+0x2ef28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r2, r0, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0xffffeacc │ │ │ │ + @ instruction: 0xffffead8 │ │ │ │ + @ instruction: 0x03a3f594 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3c2e0 <__cxa_atexit@plt+0x2efa0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3c2e8 <__cxa_atexit@plt+0x2efa8> │ │ │ │ - ldr r7, [pc, #112] @ 3c310 <__cxa_atexit@plt+0x2efd0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a3b4 <__cxa_atexit@plt+0x2d074> │ │ │ │ + ldr r7, [pc, #72] @ 3a3c8 <__cxa_atexit@plt+0x2d088> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ 3c314 <__cxa_atexit@plt+0x2efd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c300 <__cxa_atexit@plt+0x2efc0> │ │ │ │ - ldr r2, [pc, #84] @ 3c31c <__cxa_atexit@plt+0x2efdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3a3a8 <__cxa_atexit@plt+0x2d068> │ │ │ │ + ldr r7, [pc, #56] @ 3a3cc <__cxa_atexit@plt+0x2d08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3c2f0 <__cxa_atexit@plt+0x2efb0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 3c318 <__cxa_atexit@plt+0x2efd8> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc708 <__cxa_atexit@plt+0x3ef3c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a3d0 <__cxa_atexit@plt+0x2d090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ + @ instruction: 0xffffe7e8 │ │ │ │ + @ instruction: 0xffffe7f4 │ │ │ │ + @ instruction: 0x03a3f504 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x03a364ac │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3c354 <__cxa_atexit@plt+0x2f014> │ │ │ │ - ldr r2, [pc, #28] @ 3c360 <__cxa_atexit@plt+0x2f020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a454 <__cxa_atexit@plt+0x2d114> │ │ │ │ + ldr r3, [pc, #40] @ 3a46c <__cxa_atexit@plt+0x2d12c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a470 <__cxa_atexit@plt+0x2d130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - bicseq r2, r0, #152, 20 @ 0x98000 │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, r0, #36, 18 @ 0x90000 │ │ │ │ + @ instruction: 0x03a3fad8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c398 <__cxa_atexit@plt+0x2f058> │ │ │ │ - ldr r2, [pc, #28] @ 3c3a0 <__cxa_atexit@plt+0x2f060> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a4ac <__cxa_atexit@plt+0x2d16c> │ │ │ │ + ldr r3, [pc, #40] @ 3a4c4 <__cxa_atexit@plt+0x2d184> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a4c8 <__cxa_atexit@plt+0x2d188> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c3c0 <__cxa_atexit@plt+0x2f080> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bicseq r3, r0, #208, 16 @ 0xd00000 │ │ │ │ + @ instruction: 0x03a3fa84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a504 <__cxa_atexit@plt+0x2d1c4> │ │ │ │ + ldr r3, [pc, #40] @ 3a51c <__cxa_atexit@plt+0x2d1dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [pc, #72] @ 3c418 <__cxa_atexit@plt+0x2f0d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3c40c <__cxa_atexit@plt+0x2f0cc> │ │ │ │ - ldr r2, [pc, #36] @ 3c41c <__cxa_atexit@plt+0x2f0dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r7, [pc, #20] @ 3a520 <__cxa_atexit@plt+0x2d1e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 3c494 <__cxa_atexit@plt+0x2f154> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3c4dc <__cxa_atexit@plt+0x2f19c> │ │ │ │ - ldr lr, [pc, #148] @ 3c4e8 <__cxa_atexit@plt+0x2f1a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #144] @ 3c4ec <__cxa_atexit@plt+0x2f1ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #136] @ 3c4f0 <__cxa_atexit@plt+0x2f1b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3c4dc <__cxa_atexit@plt+0x2f19c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr lr, [pc, #64] @ 3c4f4 <__cxa_atexit@plt+0x2f1b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #60] @ 3c4f8 <__cxa_atexit@plt+0x2f1b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + bicseq r3, r0, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0x03a3fa30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a55c <__cxa_atexit@plt+0x2d21c> │ │ │ │ + ldr r3, [pc, #40] @ 3a574 <__cxa_atexit@plt+0x2d234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a578 <__cxa_atexit@plt+0x2d238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r2, r0, #136, 18 @ 0x220000 │ │ │ │ - bicseq r2, r0, #76, 14 @ 0x1300000 │ │ │ │ - bicseq r2, r0, #52, 14 @ 0xd00000 │ │ │ │ - bicseq r2, r0, #40, 18 @ 0xa0000 │ │ │ │ - bicseq r2, r0, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, r0, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0x03a3f9dc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3c554 <__cxa_atexit@plt+0x2f214> │ │ │ │ - ldr r3, [pc, #84] @ 3c578 <__cxa_atexit@plt+0x2f238> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 3a5b4 <__cxa_atexit@plt+0x2d274> │ │ │ │ + ldr r3, [pc, #40] @ 3a5cc <__cxa_atexit@plt+0x2d28c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3c56c <__cxa_atexit@plt+0x2f22c> │ │ │ │ - ldr r3, [pc, #64] @ 3c580 <__cxa_atexit@plt+0x2f240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #32] @ 3c57c <__cxa_atexit@plt+0x2f23c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a5d0 <__cxa_atexit@plt+0x2d290> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + bicseq r3, r0, #212, 14 @ 0x3500000 │ │ │ │ + @ instruction: 0x03a3f988 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a60c <__cxa_atexit@plt+0x2d2cc> │ │ │ │ + ldr r3, [pc, #40] @ 3a624 <__cxa_atexit@plt+0x2d2e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a628 <__cxa_atexit@plt+0x2d2e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x03a3624c │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bicseq r3, r0, #128, 14 @ 0x2000000 │ │ │ │ + @ instruction: 0x03a3f934 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c5b8 <__cxa_atexit@plt+0x2f278> │ │ │ │ - ldr r3, [pc, #36] @ 3c5c8 <__cxa_atexit@plt+0x2f288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3c5cc <__cxa_atexit@plt+0x2f28c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a664 <__cxa_atexit@plt+0x2d324> │ │ │ │ + ldr r3, [pc, #40] @ 3a67c <__cxa_atexit@plt+0x2d33c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a680 <__cxa_atexit@plt+0x2d340> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a361ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c5ec <__cxa_atexit@plt+0x2f2ac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bicseq r3, r0, #44, 14 @ 0xb00000 │ │ │ │ + @ instruction: 0x03a3f8e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a6bc <__cxa_atexit@plt+0x2d37c> │ │ │ │ + ldr r3, [pc, #40] @ 3a6d4 <__cxa_atexit@plt+0x2d394> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a6d8 <__cxa_atexit@plt+0x2d398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, r0, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0x03a3f88c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c634 <__cxa_atexit@plt+0x2f2f4> │ │ │ │ - ldr r3, [pc, #36] @ 3c644 <__cxa_atexit@plt+0x2f304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3c648 <__cxa_atexit@plt+0x2f308> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a714 <__cxa_atexit@plt+0x2d3d4> │ │ │ │ + ldr r3, [pc, #40] @ 3a72c <__cxa_atexit@plt+0x2d3ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 3a730 <__cxa_atexit@plt+0x2d3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a36174 │ │ │ │ + bicseq r3, r0, #132, 12 @ 0x8400000 │ │ │ │ + @ instruction: 0x03a3f838 │ │ │ │ + cmneq lr, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c668 <__cxa_atexit@plt+0x2f328> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + cmneq lr, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #133120 @ 0x20800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #200, 22 @ 0x32000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #20224 @ 0x4f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #148, 24 @ 0x9400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #55808 @ 0xda00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, #2240 @ 0x8c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3a860 <__cxa_atexit@plt+0x2d520> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3a858 <__cxa_atexit@plt+0x2d518> │ │ │ │ + ldr r3, [pc, #44] @ 3a868 <__cxa_atexit@plt+0x2d528> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 3a86c <__cxa_atexit@plt+0x2d52c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fdf24 <__cxa_atexit@plt+0x15f0be4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, r0, #72, 6 @ 0x20000001 │ │ │ │ + bicseq r3, r0, #16, 8 @ 0x10000000 │ │ │ │ + @ instruction: 0x03a3f778 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3c6b0 <__cxa_atexit@plt+0x2f370> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3c6b8 <__cxa_atexit@plt+0x2f378> │ │ │ │ + bhi 3a8ac <__cxa_atexit@plt+0x2d56c> │ │ │ │ + ldr r5, [pc, #44] @ 3a8c0 <__cxa_atexit@plt+0x2d580> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #36] @ 3a8c4 <__cxa_atexit@plt+0x2d584> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 3a8c8 <__cxa_atexit@plt+0x2d588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + bicseq r3, r0, #128, 6 │ │ │ │ + @ instruction: 0x03a3f73c │ │ │ │ + @ instruction: 0x03a3f71c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3a918 <__cxa_atexit@plt+0x2d5d8> │ │ │ │ + ldr r2, [pc, #52] @ 3a920 <__cxa_atexit@plt+0x2d5e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 3a924 <__cxa_atexit@plt+0x2d5e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 3a928 <__cxa_atexit@plt+0x2d5e8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r3, r0, #144, 4 │ │ │ │ + bicseq r3, r0, #20, 6 @ 0x50000000 │ │ │ │ + @ instruction: 0x03a3f6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a968 <__cxa_atexit@plt+0x2d628> │ │ │ │ + ldr r3, [pc, #32] @ 3a974 <__cxa_atexit@plt+0x2d634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c6f0 <__cxa_atexit@plt+0x2f3b0> │ │ │ │ - ldr r3, [pc, #36] @ 3c700 <__cxa_atexit@plt+0x2f3c0> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3a9b4 <__cxa_atexit@plt+0x2d674> │ │ │ │ + ldr r3, [pc, #44] @ 3a9cc <__cxa_atexit@plt+0x2d68c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3c704 <__cxa_atexit@plt+0x2f3c4> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 3a9d0 <__cxa_atexit@plt+0x2d690> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #24] @ 3a9d4 <__cxa_atexit@plt+0x2d694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a360bc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c724 <__cxa_atexit@plt+0x2f3e4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3c744 <__cxa_atexit@plt+0x2f404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r3, r0, #116, 4 @ 0x40000007 │ │ │ │ + @ instruction: 0x03a3f634 │ │ │ │ + @ instruction: 0x03a3f610 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3c764 <__cxa_atexit@plt+0x2f424> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + bne 3aa44 <__cxa_atexit@plt+0x2d704> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3c7b4 <__cxa_atexit@plt+0x2f474> │ │ │ │ - ldr r2, [pc, #72] @ 3c7c4 <__cxa_atexit@plt+0x2f484> │ │ │ │ + bcc 3aa58 <__cxa_atexit@plt+0x2d718> │ │ │ │ + ldr r2, [pc, #100] @ 3aa6c <__cxa_atexit@plt+0x2d72c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #96] @ 3aa70 <__cxa_atexit@plt+0x2d730> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 3c7c8 <__cxa_atexit@plt+0x2f488> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ + ldr r2, [pc, #76] @ 3aa74 <__cxa_atexit@plt+0x2d734> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + ldr r7, [pc, #28] @ 3aa68 <__cxa_atexit@plt+0x2d728> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - bicseq r2, r0, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r3, r0, #76, 2 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + bicseq r3, r0, #128, 2 │ │ │ │ + bicseq r3, r0, #100, 2 │ │ │ │ + @ instruction: 0x03a3f56c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c800 <__cxa_atexit@plt+0x2f4c0> │ │ │ │ - ldr r3, [pc, #36] @ 3c810 <__cxa_atexit@plt+0x2f4d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3c814 <__cxa_atexit@plt+0x2f4d4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3aad4 <__cxa_atexit@plt+0x2d794> │ │ │ │ + ldr r2, [pc, #92] @ 3ab00 <__cxa_atexit@plt+0x2d7c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r3, r3, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3aaec <__cxa_atexit@plt+0x2d7ac> │ │ │ │ + ldr r5, [pc, #80] @ 3ab0c <__cxa_atexit@plt+0x2d7cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #72] @ 3ab10 <__cxa_atexit@plt+0x2d7d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #44] @ 3ab08 <__cxa_atexit@plt+0x2d7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a35fb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #16] @ 3ab04 <__cxa_atexit@plt+0x2d7c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3f4fc │ │ │ │ + @ instruction: 0x03a3f520 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r3, r0, #88, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3c834 <__cxa_atexit@plt+0x2f4f4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 3ab3c <__cxa_atexit@plt+0x2d7fc> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3c870 <__cxa_atexit@plt+0x2f530> │ │ │ │ - ldr r2, [pc, #52] @ 3c880 <__cxa_atexit@plt+0x2f540> │ │ │ │ + ldr r7, [pc, #12] @ 3ab50 <__cxa_atexit@plt+0x2d810> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, r0, #84 @ 0x54 │ │ │ │ + @ instruction: 0x03a3f4bc │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 3ab78 <__cxa_atexit@plt+0x2d838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3f4b0 │ │ │ │ + @ instruction: 0x03a3f4f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3abb0 <__cxa_atexit@plt+0x2d870> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3abb8 <__cxa_atexit@plt+0x2d878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16ae600 <__cxa_atexit@plt+0x16a12c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r2, r0, #144, 10 @ 0x24000000 │ │ │ │ + bicseq r2, r0, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0x03a3f4c4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ac18 <__cxa_atexit@plt+0x2d8d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ac24 <__cxa_atexit@plt+0x2d8e4> │ │ │ │ + ldr r2, [pc, #68] @ 3ac34 <__cxa_atexit@plt+0x2d8f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 3ac38 <__cxa_atexit@plt+0x2d8f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r7, [pc, #44] @ 3ac3c <__cxa_atexit@plt+0x2d8fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + bicseq r2, r0, #144, 30 @ 0x240 │ │ │ │ + bicseq r3, r0, #124, 2 │ │ │ │ + @ instruction: 0x03a3f3ec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 3ac5c <__cxa_atexit@plt+0x2d91c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a3f3dc │ │ │ │ + @ instruction: 0x03a3f3cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3aca0 <__cxa_atexit@plt+0x2d960> │ │ │ │ + ldr r3, [pc, #40] @ 3acb0 <__cxa_atexit@plt+0x2d970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 3acb4 <__cxa_atexit@plt+0x2d974> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + cmneq lr, #16121856 @ 0xf60000 │ │ │ │ + @ instruction: 0x03a3f398 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ad0c <__cxa_atexit@plt+0x2d9cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ad18 <__cxa_atexit@plt+0x2d9d8> │ │ │ │ + ldr r2, [pc, #60] @ 3ad28 <__cxa_atexit@plt+0x2d9e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3ad2c <__cxa_atexit@plt+0x2d9ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 48364 <__cxa_atexit@plt+0x3b024> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + bicseq r2, r0, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3c8b8 <__cxa_atexit@plt+0x2f578> │ │ │ │ + bhi 3ad64 <__cxa_atexit@plt+0x2da24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3c8c0 <__cxa_atexit@plt+0x2f580> │ │ │ │ + ldr r1, [pc, #24] @ 3ad6c <__cxa_atexit@plt+0x2da2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #240, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c8f8 <__cxa_atexit@plt+0x2f5b8> │ │ │ │ - ldr r3, [pc, #36] @ 3c908 <__cxa_atexit@plt+0x2f5c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3c90c <__cxa_atexit@plt+0x2f5cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bicseq r2, r0, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 3fc710 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3add4 <__cxa_atexit@plt+0x2da94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ade0 <__cxa_atexit@plt+0x2daa0> │ │ │ │ + ldr r2, [pc, #64] @ 3adf0 <__cxa_atexit@plt+0x2dab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 3adf4 <__cxa_atexit@plt+0x2dab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a35ebc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + bicseq r2, r0, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3aea4 <__cxa_atexit@plt+0x2db64> │ │ │ │ + ldr r2, [pc, #172] @ 3aec0 <__cxa_atexit@plt+0x2db80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 3ae84 <__cxa_atexit@plt+0x2db44> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3ae90 <__cxa_atexit@plt+0x2db50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 3aeac <__cxa_atexit@plt+0x2db6c> │ │ │ │ + ldr lr, [pc, #132] @ 3aec8 <__cxa_atexit@plt+0x2db88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ 3aecc <__cxa_atexit@plt+0x2db8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #104] @ 3aed0 <__cxa_atexit@plt+0x2db90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 3aec4 <__cxa_atexit@plt+0x2db84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r2, r0, #0, 26 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + bicseq r2, r0, #76, 26 @ 0x1300 │ │ │ │ + bicseq r2, r0, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3c92c <__cxa_atexit@plt+0x2f5ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + bne 3af40 <__cxa_atexit@plt+0x2dc00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3c97c <__cxa_atexit@plt+0x2f63c> │ │ │ │ - ldr r2, [pc, #72] @ 3c98c <__cxa_atexit@plt+0x2f64c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 3c990 <__cxa_atexit@plt+0x2f650> │ │ │ │ + bcc 3af54 <__cxa_atexit@plt+0x2dc14> │ │ │ │ + ldr lr, [pc, #104] @ 3af68 <__cxa_atexit@plt+0x2dc28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #100] @ 3af6c <__cxa_atexit@plt+0x2dc2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 3af70 <__cxa_atexit@plt+0x2dc30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 3af64 <__cxa_atexit@plt+0x2dc24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - bicseq r2, r0, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r2, r0, #80, 24 @ 0x5000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + bicseq r2, r0, #144, 24 @ 0x9000 │ │ │ │ + bicseq r2, r0, #104, 24 @ 0x6800 │ │ │ │ + @ instruction: 0x03a3f080 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3c9cc <__cxa_atexit@plt+0x2f68c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 3c9d4 <__cxa_atexit@plt+0x2f694> │ │ │ │ + bhi 3afb4 <__cxa_atexit@plt+0x2dc74> │ │ │ │ + ldr r2, [pc, #40] @ 3afbc <__cxa_atexit@plt+0x2dc7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 3afc0 <__cxa_atexit@plt+0x2dc80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r2, r0, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0x03a3f030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3ca14 <__cxa_atexit@plt+0x2f6d4> │ │ │ │ - ldr r3, [pc, #44] @ 3ca24 <__cxa_atexit@plt+0x2f6e4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3aff0 <__cxa_atexit@plt+0x2dcb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3ca28 <__cxa_atexit@plt+0x2f6e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a35da4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r2, [pc, #20] @ 3aff4 <__cxa_atexit@plt+0x2dcb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3f01c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ca48 <__cxa_atexit@plt+0x2f708> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3ca68 <__cxa_atexit@plt+0x2f728> │ │ │ │ + ldr r3, [pc, #16] @ 3b018 <__cxa_atexit@plt+0x2dcd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ca88 <__cxa_atexit@plt+0x2f748> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3cae4 <__cxa_atexit@plt+0x2f7a4> │ │ │ │ - ldr r2, [pc, #84] @ 3caf4 <__cxa_atexit@plt+0x2f7b4> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3b05c <__cxa_atexit@plt+0x2dd1c> │ │ │ │ + ldr r3, [pc, #40] @ 3b068 <__cxa_atexit@plt+0x2dd28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 3b06c <__cxa_atexit@plt+0x2dd2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 3caf8 <__cxa_atexit@plt+0x2f7b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - bicseq r2, r0, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3cb30 <__cxa_atexit@plt+0x2f7f0> │ │ │ │ - ldr r3, [pc, #36] @ 3cb40 <__cxa_atexit@plt+0x2f800> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + @ instruction: 0x03a3ef6c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b0b8 <__cxa_atexit@plt+0x2dd78> │ │ │ │ + ldr r3, [pc, #24] @ 3b0c4 <__cxa_atexit@plt+0x2dd84> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3cb44 <__cxa_atexit@plt+0x2f804> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a35c8c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3ef2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b104 <__cxa_atexit@plt+0x2ddc4> │ │ │ │ + ldr r2, [pc, #32] @ 3b110 <__cxa_atexit@plt+0x2ddd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0x03a3eedc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3cb64 <__cxa_atexit@plt+0x2f824> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b16c <__cxa_atexit@plt+0x2de2c> │ │ │ │ + ldr r2, [pc, #60] @ 3b17c <__cxa_atexit@plt+0x2de3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3b180 <__cxa_atexit@plt+0x2de40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3cb84 <__cxa_atexit@plt+0x2f844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0x03a3eebc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b218 <__cxa_atexit@plt+0x2ded8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3b224 <__cxa_atexit@plt+0x2dee4> │ │ │ │ + ldr lr, [pc, #124] @ 3b234 <__cxa_atexit@plt+0x2def4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 3b238 <__cxa_atexit@plt+0x2def8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #108] @ 3b23c <__cxa_atexit@plt+0x2defc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #209 @ 0xd1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, #88] @ 3b240 <__cxa_atexit@plt+0x2df00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #60] @ 3b244 <__cxa_atexit@plt+0x2df04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #56] @ 3b248 <__cxa_atexit@plt+0x2df08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + bicseq r2, r0, #196, 18 @ 0x310000 │ │ │ │ + bicseq r2, r0, #192, 18 @ 0x300000 │ │ │ │ + bicseq r2, r0, #164, 18 @ 0x290000 │ │ │ │ + bicseq r2, r0, #136, 22 @ 0x22000 │ │ │ │ + bicseq r2, r0, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3ee14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b2ec <__cxa_atexit@plt+0x2dfac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b2f8 <__cxa_atexit@plt+0x2dfb8> │ │ │ │ + ldr r2, [pc, #88] @ 3b308 <__cxa_atexit@plt+0x2dfc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 3b30c <__cxa_atexit@plt+0x2dfcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 3b310 <__cxa_atexit@plt+0x2dfd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 3b314 <__cxa_atexit@plt+0x2dfd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + bicseq r2, r0, #196, 16 @ 0xc40000 │ │ │ │ + bicseq r2, r0, #180, 20 @ 0xb4000 │ │ │ │ + @ instruction: 0x03a3ed48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 3cba4 <__cxa_atexit@plt+0x2f864> │ │ │ │ + bne 3b378 <__cxa_atexit@plt+0x2e038> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3b3b4 <__cxa_atexit@plt+0x2e074> │ │ │ │ + ldr r2, [pc, #140] @ 3b3d4 <__cxa_atexit@plt+0x2e094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #136] @ 3b3d8 <__cxa_atexit@plt+0x2e098> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3cbe0 <__cxa_atexit@plt+0x2f8a0> │ │ │ │ - ldr r2, [pc, #52] @ 3cbf0 <__cxa_atexit@plt+0x2f8b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 3b3bc <__cxa_atexit@plt+0x2e07c> │ │ │ │ + ldr r7, [pc, #64] @ 3b3cc <__cxa_atexit@plt+0x2e08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #56] @ 3b3d0 <__cxa_atexit@plt+0x2e090> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ + b 3b3c0 <__cxa_atexit@plt+0x2e080> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - bicseq r2, r0, #32, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3cc28 <__cxa_atexit@plt+0x2f8e8> │ │ │ │ - ldr r3, [pc, #36] @ 3cc38 <__cxa_atexit@plt+0x2f8f8> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 3b428 <__cxa_atexit@plt+0x2e0e8> │ │ │ │ + ldr r7, [pc, #60] @ 3b440 <__cxa_atexit@plt+0x2e100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ 3b444 <__cxa_atexit@plt+0x2e104> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3cc3c <__cxa_atexit@plt+0x2f8fc> │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r7, [pc, #44] @ 3b448 <__cxa_atexit@plt+0x2e108> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #28] @ 3b44c <__cxa_atexit@plt+0x2e10c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a35ba8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3cc5c <__cxa_atexit@plt+0x2f91c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x03a3eb4c │ │ │ │ + bicseq r2, r0, #128, 18 @ 0x200000 │ │ │ │ + @ instruction: 0x03a3ec7c │ │ │ │ + @ instruction: 0x03a3ec8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3cca4 <__cxa_atexit@plt+0x2f964> │ │ │ │ - ldr r3, [pc, #36] @ 3ccb4 <__cxa_atexit@plt+0x2f974> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3b4b0 <__cxa_atexit@plt+0x2e170> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b4a8 <__cxa_atexit@plt+0x2e168> │ │ │ │ + ldr r3, [pc, #52] @ 3b4b8 <__cxa_atexit@plt+0x2e178> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #12] @ 3ccb8 <__cxa_atexit@plt+0x2f978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #48] @ 3b4bc <__cxa_atexit@plt+0x2e17c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 3b4c0 <__cxa_atexit@plt+0x2e180> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a35b30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ccdc <__cxa_atexit@plt+0x2f99c> │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a35b04 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a3ec34 │ │ │ │ + bicseq r2, r0, #240, 12 @ 0xf000000 │ │ │ │ + @ instruction: 0x03a3ec08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b53c <__cxa_atexit@plt+0x2e1fc> │ │ │ │ + ldr r8, [pc, #92] @ 3b548 <__cxa_atexit@plt+0x2e208> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 3b54c <__cxa_atexit@plt+0x2e20c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 3b550 <__cxa_atexit@plt+0x2e210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 3b554 <__cxa_atexit@plt+0x2e214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 3b558 <__cxa_atexit@plt+0x2e218> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a3ebc0 │ │ │ │ + @ instruction: 0x03a3eb38 │ │ │ │ + bicseq r2, r0, #236, 12 @ 0xec00000 │ │ │ │ + bicseq r2, r0, #144, 12 @ 0x9000000 │ │ │ │ + bicseq r2, r0, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0x03a3eba0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 3cd08 <__cxa_atexit@plt+0x2f9c8> │ │ │ │ + ldr r7, [pc, #12] @ 3b580 <__cxa_atexit@plt+0x2e240> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a35af8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a3eb94 │ │ │ │ + @ instruction: 0x03a3eba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3cd44 <__cxa_atexit@plt+0x2fa04> │ │ │ │ - ldr r3, [pc, #40] @ 3cd5c <__cxa_atexit@plt+0x2fa1c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 3b5e4 <__cxa_atexit@plt+0x2e2a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b5dc <__cxa_atexit@plt+0x2e29c> │ │ │ │ + ldr r7, [pc, #52] @ 3b5ec <__cxa_atexit@plt+0x2e2ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 3b5f0 <__cxa_atexit@plt+0x2e2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 3b5f4 <__cxa_atexit@plt+0x2e2b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3cd60 <__cxa_atexit@plt+0x2fa20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r2, r0, #196, 10 @ 0x31000000 │ │ │ │ + bicseq r2, r0, #100, 12 @ 0x6400000 │ │ │ │ + @ instruction: 0x03a3eb20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b684 <__cxa_atexit@plt+0x2e344> │ │ │ │ + ldr lr, [pc, #112] @ 3b690 <__cxa_atexit@plt+0x2e350> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 3b694 <__cxa_atexit@plt+0x2e354> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r0, [pc, #100] @ 3b698 <__cxa_atexit@plt+0x2e358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 3b69c <__cxa_atexit@plt+0x2e35c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ 3b6a0 <__cxa_atexit@plt+0x2e360> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #76] @ 3b6a4 <__cxa_atexit@plt+0x2e364> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r1, lr, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a3eaf8 │ │ │ │ + bicseq r2, r0, #20, 12 @ 0x1400000 │ │ │ │ + bicseq r2, r0, #12, 12 @ 0xc00000 │ │ │ │ + bicseq r2, r0, #168, 10 @ 0x2a000000 │ │ │ │ + bicseq r2, r0, #204, 10 @ 0x33000000 │ │ │ │ + bicseq r2, r0, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0x03a3eaa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3b700 <__cxa_atexit@plt+0x2e3c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b6f8 <__cxa_atexit@plt+0x2e3b8> │ │ │ │ + ldr r3, [pc, #44] @ 3b708 <__cxa_atexit@plt+0x2e3c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 3b70c <__cxa_atexit@plt+0x2e3cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #168 @ 0xa8 │ │ │ │ - @ instruction: 0x03a35abc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r0, #168, 8 @ 0xa8000000 │ │ │ │ + bicseq r2, r0, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0x03a3ea5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3cd9c <__cxa_atexit@plt+0x2fa5c> │ │ │ │ - ldr r3, [pc, #40] @ 3cdb4 <__cxa_atexit@plt+0x2fa74> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3b768 <__cxa_atexit@plt+0x2e428> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b760 <__cxa_atexit@plt+0x2e420> │ │ │ │ + ldr r3, [pc, #44] @ 3b770 <__cxa_atexit@plt+0x2e430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 3b774 <__cxa_atexit@plt+0x2e434> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1600724 <__cxa_atexit@plt+0x15f33e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, r0, #64, 8 @ 0x40000000 │ │ │ │ + bicseq r2, r0, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0x03a3ea14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3b7cc <__cxa_atexit@plt+0x2e48c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b7c4 <__cxa_atexit@plt+0x2e484> │ │ │ │ + ldr r8, [pc, #40] @ 3b7d4 <__cxa_atexit@plt+0x2e494> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 3b7d8 <__cxa_atexit@plt+0x2e498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15c919c <__cxa_atexit@plt+0x15bbe5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3cdb8 <__cxa_atexit@plt+0x2fa78> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3e9d8 │ │ │ │ + bicseq r2, r0, #208, 6 @ 0x40000003 │ │ │ │ + @ instruction: 0x03a3ea24 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 3b800 <__cxa_atexit@plt+0x2e4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, #84 @ 0x54 │ │ │ │ - @ instruction: 0x03a35abc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a3ea18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ce00 <__cxa_atexit@plt+0x2fac0> │ │ │ │ - ldr r7, [pc, #52] @ 3ce10 <__cxa_atexit@plt+0x2fad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi 3b870 <__cxa_atexit@plt+0x2e530> │ │ │ │ + ldr r3, [pc, #92] @ 3b880 <__cxa_atexit@plt+0x2e540> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 3cdf4 <__cxa_atexit@plt+0x2fab4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ + beq 3b850 <__cxa_atexit@plt+0x2e510> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #10 │ │ │ │ + bne 3b860 <__cxa_atexit@plt+0x2e520> │ │ │ │ + ldr r7, [pc, #60] @ 3b884 <__cxa_atexit@plt+0x2e544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3ce14 <__cxa_atexit@plt+0x2fad4> │ │ │ │ + ldr r7, [pc, #36] @ 3b88c <__cxa_atexit@plt+0x2e54c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 3b888 <__cxa_atexit@plt+0x2e548> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a35a5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq r2, r0, #116, 6 @ 0xd0000001 │ │ │ │ + @ instruction: 0x03a3ea6c │ │ │ │ + bicseq r2, r0, #128, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3ce98 <__cxa_atexit@plt+0x2fb58> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 3cecc <__cxa_atexit@plt+0x2fb8c> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3cf2c <__cxa_atexit@plt+0x2fbec> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 3cf0c <__cxa_atexit@plt+0x2fbcc> │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 3cf4c <__cxa_atexit@plt+0x2fc0c> │ │ │ │ - ldr r2, [pc, #384] @ 3cfe8 <__cxa_atexit@plt+0x2fca8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 3cef8 <__cxa_atexit@plt+0x2fbb8> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r2, [pc, #308] @ 3cfd4 <__cxa_atexit@plt+0x2fc94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 3cef8 <__cxa_atexit@plt+0x2fbb8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3cf78 <__cxa_atexit@plt+0x2fc38> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r2, [pc, #252] @ 3cfd0 <__cxa_atexit@plt+0x2fc90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3cf78 <__cxa_atexit@plt+0x2fc38> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #244] @ 3cff4 <__cxa_atexit@plt+0x2fcb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ 3b8c0 <__cxa_atexit@plt+0x2e580> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 3b8c4 <__cxa_atexit@plt+0x2e584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #10 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #204] @ 3cfe4 <__cxa_atexit@plt+0x2fca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - b 3d044 <__cxa_atexit@plt+0x2fd04> │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - ldr r2, [pc, #168] @ 3cfe0 <__cxa_atexit@plt+0x2fca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - b 3d134 <__cxa_atexit@plt+0x2fdf4> │ │ │ │ - ldr r3, [pc, #132] @ 3cfd8 <__cxa_atexit@plt+0x2fc98> │ │ │ │ + bicseq r2, r0, #28, 6 @ 0x70000000 │ │ │ │ + bicseq r2, r0, #64, 6 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3b8f0 <__cxa_atexit@plt+0x2e5b0> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 3b904 <__cxa_atexit@plt+0x2e5c4> │ │ │ │ + ldr r7, [pc, #8] @ 3b900 <__cxa_atexit@plt+0x2e5c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3e9f0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 3b96c <__cxa_atexit@plt+0x2e62c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3b948 <__cxa_atexit@plt+0x2e608> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 3b95c <__cxa_atexit@plt+0x2e61c> │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3cf8c <__cxa_atexit@plt+0x2fc4c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 3cf94 <__cxa_atexit@plt+0x2fc54> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ble 3cfa8 <__cxa_atexit@plt+0x2fc68> │ │ │ │ - ldr r7, [pc, #108] @ 3cfec <__cxa_atexit@plt+0x2fcac> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3b964 <__cxa_atexit@plt+0x2e624> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 3b910 <__cxa_atexit@plt+0x2e5d0> │ │ │ │ + ldr r7, [pc, #32] @ 3b970 <__cxa_atexit@plt+0x2e630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt 3cf78 <__cxa_atexit@plt+0x2fc38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 3cfc0 <__cxa_atexit@plt+0x2fc80> │ │ │ │ - ldr r7, [pc, #36] @ 3cfdc <__cxa_atexit@plt+0x2fc9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3cff0 <__cxa_atexit@plt+0x2fcb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #8 │ │ │ │ - andeq r0, r0, r0, lsl #8 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - bicseq r1, r0, #44, 28 @ 0x2c0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - bicseq r1, r0, #104, 28 @ 0x680 │ │ │ │ - bicseq r1, r0, #36, 28 @ 0x240 │ │ │ │ - bicseq r1, r0, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 3d024 <__cxa_atexit@plt+0x2fce4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 3d038 <__cxa_atexit@plt+0x2fcf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r0, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 3d070 <__cxa_atexit@plt+0x2fd30> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 3d084 <__cxa_atexit@plt+0x2fd44> │ │ │ │ - ldr r7, [pc, #124] @ 3d0e0 <__cxa_atexit@plt+0x2fda0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bgt 3d05c <__cxa_atexit@plt+0x2fd1c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #76] @ 3d0dc <__cxa_atexit@plt+0x2fd9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d0c0 <__cxa_atexit@plt+0x2fd80> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3d0c8 <__cxa_atexit@plt+0x2fd88> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3d0e4 <__cxa_atexit@plt+0x2fda4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r1, r0, #132, 26 @ 0x2100 │ │ │ │ - bicseq r1, r0, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r2, r0, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3d114 <__cxa_atexit@plt+0x2fdd4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 3d128 <__cxa_atexit@plt+0x2fde8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 3b904 <__cxa_atexit@plt+0x2e5c4> │ │ │ │ + @ instruction: 0x03a3e96c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3b9fc <__cxa_atexit@plt+0x2e6bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3b9f4 <__cxa_atexit@plt+0x2e6b4> │ │ │ │ + ldr r3, [pc, #68] @ 3ba04 <__cxa_atexit@plt+0x2e6c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 3ba08 <__cxa_atexit@plt+0x2e6c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 3ba0c <__cxa_atexit@plt+0x2e6cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 3ba10 <__cxa_atexit@plt+0x2e6d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 3d160 <__cxa_atexit@plt+0x2fe20> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r7, #2 │ │ │ │ - ble 3d174 <__cxa_atexit@plt+0x2fe34> │ │ │ │ - ldr r7, [pc, #124] @ 3d1d0 <__cxa_atexit@plt+0x2fe90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bgt 3d14c <__cxa_atexit@plt+0x2fe0c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #76] @ 3d1cc <__cxa_atexit@plt+0x2fe8c> │ │ │ │ + @ instruction: 0x03a3e92c │ │ │ │ + bicseq r2, r0, #188, 2 @ 0x2f │ │ │ │ + bicseq r2, r0, #200, 6 @ 0x20000003 │ │ │ │ + bicseq r2, r0, #192, 6 │ │ │ │ + @ instruction: 0x03a3e918 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3ba84 <__cxa_atexit@plt+0x2e744> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3ba7c <__cxa_atexit@plt+0x2e73c> │ │ │ │ + ldr r3, [pc, #68] @ 3ba8c <__cxa_atexit@plt+0x2e74c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d1b0 <__cxa_atexit@plt+0x2fe70> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d1b8 <__cxa_atexit@plt+0x2fe78> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + ldr r2, [pc, #64] @ 3ba90 <__cxa_atexit@plt+0x2e750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 3ba94 <__cxa_atexit@plt+0x2e754> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 3ba98 <__cxa_atexit@plt+0x2e758> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3d1d4 <__cxa_atexit@plt+0x2fe94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r1, r0, #148, 24 @ 0x9400 │ │ │ │ - bicseq r1, r0, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d204 <__cxa_atexit@plt+0x2fec4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 3d218 <__cxa_atexit@plt+0x2fed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 3d254 <__cxa_atexit@plt+0x2ff14> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 3d268 <__cxa_atexit@plt+0x2ff28> │ │ │ │ - ldr r7, [pc, #76] @ 3d294 <__cxa_atexit@plt+0x2ff54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0x03a3e8d8 │ │ │ │ + bicseq r2, r0, #52, 2 │ │ │ │ + bicseq r2, r0, #64, 6 │ │ │ │ + bicseq r2, r0, #56, 6 @ 0xe0000000 │ │ │ │ + @ instruction: 0x03a3e8c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3bb0c <__cxa_atexit@plt+0x2e7cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3bb04 <__cxa_atexit@plt+0x2e7c4> │ │ │ │ + ldr r3, [pc, #68] @ 3bb14 <__cxa_atexit@plt+0x2e7d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 3bb18 <__cxa_atexit@plt+0x2e7d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 3bb1c <__cxa_atexit@plt+0x2e7dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 3bb20 <__cxa_atexit@plt+0x2e7e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 3d240 <__cxa_atexit@plt+0x2ff00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 3d280 <__cxa_atexit@plt+0x2ff40> │ │ │ │ - ldr r7, [pc, #24] @ 3d290 <__cxa_atexit@plt+0x2ff50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3d298 <__cxa_atexit@plt+0x2ff58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0x03a3e884 │ │ │ │ + bicseq r2, r0, #172 @ 0xac │ │ │ │ + bicseq r2, r0, #184, 4 @ 0x8000000b │ │ │ │ + bicseq r2, r0, #176, 4 │ │ │ │ + @ instruction: 0x03a3e870 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 3bb94 <__cxa_atexit@plt+0x2e854> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3bb8c <__cxa_atexit@plt+0x2e84c> │ │ │ │ + ldr r3, [pc, #68] @ 3bb9c <__cxa_atexit@plt+0x2e85c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 3bba0 <__cxa_atexit@plt+0x2e860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 3bba4 <__cxa_atexit@plt+0x2e864> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 3bba8 <__cxa_atexit@plt+0x2e868> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #108, 22 @ 0x1b000 │ │ │ │ - bicseq r1, r0, #160, 22 @ 0x28000 │ │ │ │ - bicseq r1, r0, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 3d2c8 <__cxa_atexit@plt+0x2ff88> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d2dc <__cxa_atexit@plt+0x2ff9c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #36] @ 3d2f4 <__cxa_atexit@plt+0x2ffb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3d2f0 <__cxa_atexit@plt+0x2ffb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0x03a3e830 │ │ │ │ + bicseq r2, r0, #36 @ 0x24 │ │ │ │ + bicseq r2, r0, #48, 4 │ │ │ │ + bicseq r2, r0, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3bc00 <__cxa_atexit@plt+0x2e8c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3bbf8 <__cxa_atexit@plt+0x2e8b8> │ │ │ │ + ldr r3, [pc, #44] @ 3bc08 <__cxa_atexit@plt+0x2e8c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 3bc0c <__cxa_atexit@plt+0x2e8cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #4, 22 @ 0x1000 │ │ │ │ - bicseq r1, r0, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3d31c <__cxa_atexit@plt+0x2ffdc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 3d330 <__cxa_atexit@plt+0x2fff0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #196, 20 @ 0xc4000 │ │ │ │ - @ instruction: 0x03a35888 │ │ │ │ + bicseq r1, r0, #168, 30 @ 0x2a0 │ │ │ │ + bicseq r1, r0, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0x03a3e7cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3d39c <__cxa_atexit@plt+0x3005c> │ │ │ │ + bhi 3bc8c <__cxa_atexit@plt+0x2e94c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3d3a8 <__cxa_atexit@plt+0x30068> │ │ │ │ - ldr r1, [pc, #80] @ 3d3b8 <__cxa_atexit@plt+0x30078> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3d3bc <__cxa_atexit@plt+0x3007c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3d3c0 <__cxa_atexit@plt+0x30080> │ │ │ │ + bcc 3bc98 <__cxa_atexit@plt+0x2e958> │ │ │ │ + ldr r1, [pc, #100] @ 3bca8 <__cxa_atexit@plt+0x2e968> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #96] @ 3bcac <__cxa_atexit@plt+0x2e96c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 3bcb0 <__cxa_atexit@plt+0x2e970> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r9, [pc, #68] @ 3bcb4 <__cxa_atexit@plt+0x2e974> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #48, 16 @ 0x300000 │ │ │ │ - bicseq r1, r0, #96, 20 @ 0x60000 │ │ │ │ - bicseq r1, r0, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0x03a357f8 │ │ │ │ + @ instruction: 0x03a3e7a0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq r1, r0, #48, 30 @ 0xc0 │ │ │ │ + bicseq r1, r0, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d448 <__cxa_atexit@plt+0x30108> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d450 <__cxa_atexit@plt+0x30110> │ │ │ │ - ldr r1, [pc, #104] @ 3d464 <__cxa_atexit@plt+0x30124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3d468 <__cxa_atexit@plt+0x30128> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3d46c <__cxa_atexit@plt+0x3012c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3d470 <__cxa_atexit@plt+0x30130> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d458 <__cxa_atexit@plt+0x30118> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3bcfc <__cxa_atexit@plt+0x2e9bc> │ │ │ │ + ldr r3, [pc, #28] @ 3bd04 <__cxa_atexit@plt+0x2e9c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc670 <__cxa_atexit@plt+0x3ef330> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #156, 14 @ 0x2700000 │ │ │ │ - bicseq r1, r0, #192, 18 @ 0x300000 │ │ │ │ - bicseq r1, r0, #124, 14 @ 0x1f00000 │ │ │ │ - bicseq r1, r0, #60, 18 @ 0xf0000 │ │ │ │ - @ instruction: 0x03a35748 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3bd48 <__cxa_atexit@plt+0x2ea08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3bd4c <__cxa_atexit@plt+0x2ea0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ 3bd50 <__cxa_atexit@plt+0x2ea10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bicseq r1, r0, #224, 30 @ 0x380 │ │ │ │ + bicseq r1, r0, #112, 28 @ 0x700 │ │ │ │ + bicseq r1, r0, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d4fc <__cxa_atexit@plt+0x301bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d504 <__cxa_atexit@plt+0x301c4> │ │ │ │ - ldr r1, [pc, #108] @ 3d518 <__cxa_atexit@plt+0x301d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3d51c <__cxa_atexit@plt+0x301dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3bd98 <__cxa_atexit@plt+0x2ea58> │ │ │ │ + ldr r3, [pc, #48] @ 3bda8 <__cxa_atexit@plt+0x2ea68> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3d520 <__cxa_atexit@plt+0x301e0> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 3bdac <__cxa_atexit@plt+0x2ea6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3d524 <__cxa_atexit@plt+0x301e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3d528 <__cxa_atexit@plt+0x301e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d50c <__cxa_atexit@plt+0x301cc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r1, r0, #228, 12 @ 0xe400000 │ │ │ │ - cmneq lr, #6029312 @ 0x5c0000 │ │ │ │ - bicseq r1, r0, #0, 18 │ │ │ │ - bicseq r1, r0, #188, 12 @ 0xbc00000 │ │ │ │ - @ instruction: 0x03a35690 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + cmneq lr, #46080 @ 0xb400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 3bdc8 <__cxa_atexit@plt+0x2ea88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + cmneq lr, #15360 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3be04 <__cxa_atexit@plt+0x2eac4> │ │ │ │ + ldr r3, [pc, #36] @ 3be14 <__cxa_atexit@plt+0x2ead4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x03a3e5b0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3d594 <__cxa_atexit@plt+0x30254> │ │ │ │ + bhi 3be84 <__cxa_atexit@plt+0x2eb44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3d5a0 <__cxa_atexit@plt+0x30260> │ │ │ │ - ldr r1, [pc, #80] @ 3d5b0 <__cxa_atexit@plt+0x30270> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3d5b4 <__cxa_atexit@plt+0x30274> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bcc 3be90 <__cxa_atexit@plt+0x2eb50> │ │ │ │ + ldr lr, [pc, #84] @ 3bea0 <__cxa_atexit@plt+0x2eb60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 3bea4 <__cxa_atexit@plt+0x2eb64> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3d5b8 <__cxa_atexit@plt+0x30278> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #64] @ 3bea8 <__cxa_atexit@plt+0x2eb68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #56, 12 @ 0x3800000 │ │ │ │ - bicseq r1, r0, #104, 16 @ 0x680000 │ │ │ │ - bicseq r1, r0, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0x03a35600 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d640 <__cxa_atexit@plt+0x30300> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d648 <__cxa_atexit@plt+0x30308> │ │ │ │ - ldr r1, [pc, #104] @ 3d65c <__cxa_atexit@plt+0x3031c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3d660 <__cxa_atexit@plt+0x30320> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3d664 <__cxa_atexit@plt+0x30324> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3d668 <__cxa_atexit@plt+0x30328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d650 <__cxa_atexit@plt+0x30310> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, r0, #164, 10 @ 0x29000000 │ │ │ │ - bicseq r1, r0, #200, 14 @ 0x3200000 │ │ │ │ - bicseq r1, r0, #132, 10 @ 0x21000000 │ │ │ │ - bicseq r1, r0, #68, 14 @ 0x1100000 │ │ │ │ - @ instruction: 0x03a35550 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0x03a3e568 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d6f4 <__cxa_atexit@plt+0x303b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d6fc <__cxa_atexit@plt+0x303bc> │ │ │ │ - ldr r1, [pc, #108] @ 3d710 <__cxa_atexit@plt+0x303d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3d714 <__cxa_atexit@plt+0x303d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 3bf08 <__cxa_atexit@plt+0x2ebc8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3bf44 <__cxa_atexit@plt+0x2ec04> │ │ │ │ + ldr r3, [pc, #132] @ 3bf6c <__cxa_atexit@plt+0x2ec2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3d718 <__cxa_atexit@plt+0x303d8> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #120] @ 3bf70 <__cxa_atexit@plt+0x2ec30> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3d71c <__cxa_atexit@plt+0x303dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3d720 <__cxa_atexit@plt+0x303e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d704 <__cxa_atexit@plt+0x303c4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bf54 <__cxa_atexit@plt+0x2ec14> │ │ │ │ + ldr r2, [pc, #68] @ 3bf64 <__cxa_atexit@plt+0x2ec24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 3bf68 <__cxa_atexit@plt+0x2ec28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r1, r0, #236, 8 @ 0xec000000 │ │ │ │ - cmneq lr, #96468992 @ 0x5c00000 │ │ │ │ - bicseq r1, r0, #8, 14 @ 0x200000 │ │ │ │ - bicseq r1, r0, #196, 8 @ 0xc4000000 │ │ │ │ - @ instruction: 0x03a35498 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d78c <__cxa_atexit@plt+0x3044c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d798 <__cxa_atexit@plt+0x30458> │ │ │ │ - ldr r1, [pc, #80] @ 3d7a8 <__cxa_atexit@plt+0x30468> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmneq lr, #2850816 @ 0x2b8000 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + cmneq lr, #3096576 @ 0x2f4000 │ │ │ │ + @ instruction: 0x03a3e454 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3bfe0 <__cxa_atexit@plt+0x2eca0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bfec <__cxa_atexit@plt+0x2ecac> │ │ │ │ + ldr r2, [pc, #84] @ 3bffc <__cxa_atexit@plt+0x2ecbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 3c000 <__cxa_atexit@plt+0x2ecc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3d7ac <__cxa_atexit@plt+0x3046c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3d7b0 <__cxa_atexit@plt+0x30470> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 3c004 <__cxa_atexit@plt+0x2ecc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #64, 8 @ 0x40000000 │ │ │ │ - bicseq r1, r0, #112, 12 @ 0x7000000 │ │ │ │ - bicseq r1, r0, #36, 8 @ 0x24000000 │ │ │ │ - @ instruction: 0x03a35408 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d838 <__cxa_atexit@plt+0x304f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d840 <__cxa_atexit@plt+0x30500> │ │ │ │ - ldr r1, [pc, #104] @ 3d854 <__cxa_atexit@plt+0x30514> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3d858 <__cxa_atexit@plt+0x30518> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3d85c <__cxa_atexit@plt+0x3051c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3d860 <__cxa_atexit@plt+0x30520> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d848 <__cxa_atexit@plt+0x30508> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + bicseq r1, r0, #216, 22 @ 0x36000 │ │ │ │ + cmneq lr, #16121856 @ 0xf60000 │ │ │ │ + @ instruction: 0x03a3e4c8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3c0a8 <__cxa_atexit@plt+0x2ed68> │ │ │ │ + ldr r3, [pc, #132] @ 3c0b0 <__cxa_atexit@plt+0x2ed70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3c098 <__cxa_atexit@plt+0x2ed58> │ │ │ │ + ldr lr, [pc, #88] @ 3c0b4 <__cxa_atexit@plt+0x2ed74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #84] @ 3c0b8 <__cxa_atexit@plt+0x2ed78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 3c0bc <__cxa_atexit@plt+0x2ed7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #172, 6 @ 0xb0000002 │ │ │ │ - bicseq r1, r0, #208, 10 @ 0x34000000 │ │ │ │ - bicseq r1, r0, #140, 6 @ 0x30000002 │ │ │ │ - bicseq r1, r0, #76, 10 @ 0x13000000 │ │ │ │ - @ instruction: 0x03a35358 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3d8ec <__cxa_atexit@plt+0x305ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d8f4 <__cxa_atexit@plt+0x305b4> │ │ │ │ - ldr r1, [pc, #108] @ 3d908 <__cxa_atexit@plt+0x305c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3d90c <__cxa_atexit@plt+0x305cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3d910 <__cxa_atexit@plt+0x305d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x03a3e128 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq r1, r0, #8, 24 @ 0x800 │ │ │ │ + @ instruction: 0x03a3e414 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #44] @ 3c100 <__cxa_atexit@plt+0x2edc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #40] @ 3c104 <__cxa_atexit@plt+0x2edc4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3d914 <__cxa_atexit@plt+0x305d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + stmda r5, {r0, r3, lr} │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #16] @ 3c108 <__cxa_atexit@plt+0x2edc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a3e0a8 │ │ │ │ + bicseq r1, r0, #124, 22 @ 0x1f000 │ │ │ │ + @ instruction: 0x03a3e3b8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 3c12c <__cxa_atexit@plt+0x2edec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a3e384 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c1c0 <__cxa_atexit@plt+0x2ee80> │ │ │ │ + ldr lr, [pc, #116] @ 3c1cc <__cxa_atexit@plt+0x2ee8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r1, [pc, #104] @ 3c1d0 <__cxa_atexit@plt+0x2ee90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3c1b4 <__cxa_atexit@plt+0x2ee74> │ │ │ │ + ldr r2, [pc, #64] @ 3c1d4 <__cxa_atexit@plt+0x2ee94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r5, [pc, #52] @ 3c1d8 <__cxa_atexit@plt+0x2ee98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r1, r0, #8, 22 @ 0x2000 │ │ │ │ + @ instruction: 0x03a3e2cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 3c20c <__cxa_atexit@plt+0x2eecc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 3c210 <__cxa_atexit@plt+0x2eed0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r1, r0, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3c274 <__cxa_atexit@plt+0x2ef34> │ │ │ │ + ldr r8, [pc, #84] @ 3c28c <__cxa_atexit@plt+0x2ef4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #80] @ 3c290 <__cxa_atexit@plt+0x2ef50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 3c294 <__cxa_atexit@plt+0x2ef54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3d918 <__cxa_atexit@plt+0x305d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3d8fc <__cxa_atexit@plt+0x305bc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r1, r0, #244, 4 @ 0x4000000f │ │ │ │ - cmneq lr, #1476395008 @ 0x58000000 │ │ │ │ - bicseq r1, r0, #16, 10 @ 0x4000000 │ │ │ │ - bicseq r1, r0, #204, 4 @ 0xc000000c │ │ │ │ - @ instruction: 0x03a352a0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d984 <__cxa_atexit@plt+0x30644> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d990 <__cxa_atexit@plt+0x30650> │ │ │ │ - ldr r1, [pc, #80] @ 3d9a0 <__cxa_atexit@plt+0x30660> │ │ │ │ + ldr r3, [pc, #28] @ 3c298 <__cxa_atexit@plt+0x2ef58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + bicseq r1, r0, #84, 18 @ 0x150000 │ │ │ │ + bicseq r1, r0, #112, 20 @ 0x70000 │ │ │ │ + bicseq r1, r0, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0x03a3e150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3c2dc <__cxa_atexit@plt+0x2ef9c> │ │ │ │ + ldr r2, [pc, #40] @ 3c2e4 <__cxa_atexit@plt+0x2efa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 3c2e8 <__cxa_atexit@plt+0x2efa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3d9a4 <__cxa_atexit@plt+0x30664> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3d9a8 <__cxa_atexit@plt+0x30668> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r1, r0, #192, 16 @ 0xc00000 │ │ │ │ + @ instruction: 0x03a3e100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 3c33c <__cxa_atexit@plt+0x2effc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3c328 <__cxa_atexit@plt+0x2efe8> │ │ │ │ + mov r3, #2 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 3b904 <__cxa_atexit@plt+0x2e5c4> │ │ │ │ + ldr r7, [pc, #16] @ 3c340 <__cxa_atexit@plt+0x2f000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #72, 4 @ 0x80000004 │ │ │ │ - bicseq r1, r0, #120, 8 @ 0x78000000 │ │ │ │ - bicseq r1, r0, #44, 4 @ 0xc0000002 │ │ │ │ - @ instruction: 0x03a35210 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3da30 <__cxa_atexit@plt+0x306f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3da38 <__cxa_atexit@plt+0x306f8> │ │ │ │ - ldr r1, [pc, #104] @ 3da4c <__cxa_atexit@plt+0x3070c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3da50 <__cxa_atexit@plt+0x30710> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a3dfb8 │ │ │ │ + @ instruction: 0x03a3e0a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c374 <__cxa_atexit@plt+0x2f034> │ │ │ │ + ldr r3, [pc, #48] @ 3c394 <__cxa_atexit@plt+0x2f054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #16] @ 3c38c <__cxa_atexit@plt+0x2f04c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 3c390 <__cxa_atexit@plt+0x2f050> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3da54 <__cxa_atexit@plt+0x30714> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3da58 <__cxa_atexit@plt+0x30718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3da40 <__cxa_atexit@plt+0x30700> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #180, 2 @ 0x2d │ │ │ │ - bicseq r1, r0, #216, 6 @ 0x60000003 │ │ │ │ - bicseq r1, r0, #148, 2 @ 0x25 │ │ │ │ - bicseq r1, r0, #84, 6 @ 0x50000001 │ │ │ │ - @ instruction: 0x03a35160 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0x03a3e078 │ │ │ │ + @ instruction: 0x03a3e06c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + @ instruction: 0x03a3e0b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3dae4 <__cxa_atexit@plt+0x307a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3daec <__cxa_atexit@plt+0x307ac> │ │ │ │ - ldr r1, [pc, #108] @ 3db00 <__cxa_atexit@plt+0x307c0> │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3c420 <__cxa_atexit@plt+0x2f0e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3c42c <__cxa_atexit@plt+0x2f0ec> │ │ │ │ + ldr r1, [pc, #92] @ 3c43c <__cxa_atexit@plt+0x2f0fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3db04 <__cxa_atexit@plt+0x307c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [pc, #88] @ 3c440 <__cxa_atexit@plt+0x2f100> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #84] @ 3c444 <__cxa_atexit@plt+0x2f104> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #80] @ 3c448 <__cxa_atexit@plt+0x2f108> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3db08 <__cxa_atexit@plt+0x307c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3db0c <__cxa_atexit@plt+0x307cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3db10 <__cxa_atexit@plt+0x307d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3daf4 <__cxa_atexit@plt+0x307b4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r1, r0, #252 @ 0xfc │ │ │ │ - cmneq lr, #1073741829 @ 0x40000005 │ │ │ │ - bicseq r1, r0, #24, 6 @ 0x60000000 │ │ │ │ - bicseq r1, r0, #212 @ 0xd4 │ │ │ │ - @ instruction: 0x03a350a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3db7c <__cxa_atexit@plt+0x3083c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3db88 <__cxa_atexit@plt+0x30848> │ │ │ │ - ldr r1, [pc, #80] @ 3db98 <__cxa_atexit@plt+0x30858> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3db9c <__cxa_atexit@plt+0x3085c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3dba0 <__cxa_atexit@plt+0x30860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #52] @ 3c44c <__cxa_atexit@plt+0x2f10c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, #80 @ 0x50 │ │ │ │ - bicseq r1, r0, #128, 4 │ │ │ │ - bicseq r1, r0, #52 @ 0x34 │ │ │ │ - @ instruction: 0x03a35018 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3dc28 <__cxa_atexit@plt+0x308e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3dc30 <__cxa_atexit@plt+0x308f0> │ │ │ │ - ldr r1, [pc, #104] @ 3dc44 <__cxa_atexit@plt+0x30904> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3dc48 <__cxa_atexit@plt+0x30908> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3dc4c <__cxa_atexit@plt+0x3090c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3dc50 <__cxa_atexit@plt+0x30910> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3dc38 <__cxa_atexit@plt+0x308f8> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - bicseq r0, r0, #188, 30 @ 0x2f0 │ │ │ │ - bicseq r1, r0, #224, 2 @ 0x38 │ │ │ │ - bicseq r0, r0, #156, 30 @ 0x270 │ │ │ │ - bicseq r1, r0, #92, 2 │ │ │ │ - @ instruction: 0x03a34f68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3dcdc <__cxa_atexit@plt+0x3099c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3dce4 <__cxa_atexit@plt+0x309a4> │ │ │ │ - ldr r1, [pc, #108] @ 3dcf8 <__cxa_atexit@plt+0x309b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3dcfc <__cxa_atexit@plt+0x309bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3dd00 <__cxa_atexit@plt+0x309c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3dd04 <__cxa_atexit@plt+0x309c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3dd08 <__cxa_atexit@plt+0x309c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3dcec <__cxa_atexit@plt+0x309ac> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq r0, r0, #4, 30 │ │ │ │ - cmnpeq sp, #156, 26 @ p-variant is OBSOLETE @ 0x2700 │ │ │ │ - bicseq r1, r0, #32, 2 │ │ │ │ - bicseq r0, r0, #220, 28 @ 0xdc0 │ │ │ │ - @ instruction: 0x03a34eac │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3dd54 <__cxa_atexit@plt+0x30a14> │ │ │ │ - ldr r7, [pc, #52] @ 3dd68 <__cxa_atexit@plt+0x30a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3dd48 <__cxa_atexit@plt+0x30a08> │ │ │ │ - mov r7, r9 │ │ │ │ - b 3dd7c <__cxa_atexit@plt+0x30a3c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3dd6c <__cxa_atexit@plt+0x30a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a34e74 │ │ │ │ - @ instruction: 0x03a34e4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a3df20 │ │ │ │ + bicseq r1, r0, #144, 14 @ 0x2400000 │ │ │ │ + @ instruction: 0x03a3def8 │ │ │ │ + @ instruction: 0x03a3e004 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 3de90 <__cxa_atexit@plt+0x30b50> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 3dee4 <__cxa_atexit@plt+0x30ba4> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ - bhi 3e214 <__cxa_atexit@plt+0x30ed4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - andeq r0, r0, r8, lsr r3 │ │ │ │ - andeq r0, r0, r8, asr r3 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #6 │ │ │ │ - andeq r0, r0, r8, lsr #8 │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - andeq r0, r0, r8, lsl r4 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - andeq r0, r0, r4, lsr #9 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #9 │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - andeq r0, r0, r4, lsl #10 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #9 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - andeq r0, r0, r8, asr #8 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r4, r4 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - @ instruction: 0x000004b4 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - ldr r2, [pc, #1184] @ 3e318 <__cxa_atexit@plt+0x30fd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e234 <__cxa_atexit@plt+0x30ef4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e4b8 <__cxa_atexit@plt+0x31178> │ │ │ │ - ldr r2, [pc, #1132] @ 3e304 <__cxa_atexit@plt+0x30fc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e234 <__cxa_atexit@plt+0x30ef4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #28 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 3e2d0 <__cxa_atexit@plt+0x30f90> │ │ │ │ - add r2, r5, #12 │ │ │ │ - sub r9, r7, #6 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r5, [r3, #3] │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r5, #10 │ │ │ │ - ble 3df74 <__cxa_atexit@plt+0x30c34> │ │ │ │ - ldr r8, [pc, #1072] @ 3e310 <__cxa_atexit@plt+0x30fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3df34 <__cxa_atexit@plt+0x30bf4> │ │ │ │ - ldr r2, [pc, #1016] @ 3e2e4 <__cxa_atexit@plt+0x30fa4> │ │ │ │ + bne 3c4a8 <__cxa_atexit@plt+0x2f168> │ │ │ │ + ldr r2, [pc, #88] @ 3c4d0 <__cxa_atexit@plt+0x2f190> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + ldr r1, [pc, #76] @ 3c4d4 <__cxa_atexit@plt+0x2f194> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e234 <__cxa_atexit@plt+0x30ef4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #28 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 3e2d0 <__cxa_atexit@plt+0x30f90> │ │ │ │ - add r2, r5, #12 │ │ │ │ - sub r9, r7, #6 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r5, [r3, #3] │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r5, #10 │ │ │ │ - ble 3df88 <__cxa_atexit@plt+0x30c48> │ │ │ │ - ldr r8, [pc, #964] @ 3e2f8 <__cxa_atexit@plt+0x30fb8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [pc, #960] @ 3e2fc <__cxa_atexit@plt+0x30fbc> │ │ │ │ + ldr r5, [pc, #60] @ 3c4d8 <__cxa_atexit@plt+0x2f198> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r3, [pc, #952] @ 3e300 <__cxa_atexit@plt+0x30fc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #908] @ 3e308 <__cxa_atexit@plt+0x30fc8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #904] @ 3e30c <__cxa_atexit@plt+0x30fcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3df98 <__cxa_atexit@plt+0x30c58> │ │ │ │ - ldr sl, [pc, #856] @ 3e2e8 <__cxa_atexit@plt+0x30fa8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #852] @ 3e2ec <__cxa_atexit@plt+0x30fac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [pc, #848] @ 3e2f0 <__cxa_atexit@plt+0x30fb0> │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 18effd0 <__cxa_atexit@plt+0x18e2c90> │ │ │ │ + ldr r5, [pc, #24] @ 3c4c8 <__cxa_atexit@plt+0x2f188> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #16] @ 3c4cc <__cxa_atexit@plt+0x2f18c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr ip, [pc, #840] @ 3e2f4 <__cxa_atexit@plt+0x30fb4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #1000] @ 3e3c4 <__cxa_atexit@plt+0x31084> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #960] @ 3e3ac <__cxa_atexit@plt+0x3106c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #936] @ 3e3a4 <__cxa_atexit@plt+0x31064> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #924] @ 3e3a8 <__cxa_atexit@plt+0x31068> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #872] @ 3e384 <__cxa_atexit@plt+0x31044> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #884] @ 3e3a0 <__cxa_atexit@plt+0x31060> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #796] @ 3e358 <__cxa_atexit@plt+0x31018> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r2, [pc, #892] @ 3e3c8 <__cxa_atexit@plt+0x31088> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e234 <__cxa_atexit@plt+0x30ef4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e3d8 <__cxa_atexit@plt+0x31098> │ │ │ │ - ldr r8, [pc, #740] @ 3e350 <__cxa_atexit@plt+0x31010> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #800] @ 3e39c <__cxa_atexit@plt+0x3105c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #696] @ 3e344 <__cxa_atexit@plt+0x31004> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #652] @ 3e328 <__cxa_atexit@plt+0x30fe8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #780] @ 3e3b8 <__cxa_atexit@plt+0x31078> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #652] @ 3e348 <__cxa_atexit@plt+0x31008> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #624] @ 3e33c <__cxa_atexit@plt+0x30ffc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #672] @ 3e37c <__cxa_atexit@plt+0x3103c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #652] @ 3e378 <__cxa_atexit@plt+0x31038> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #548] @ 3e320 <__cxa_atexit@plt+0x30fe0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #584] @ 3e354 <__cxa_atexit@plt+0x31014> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #520] @ 3e324 <__cxa_atexit@plt+0x30fe4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #520] @ 3e334 <__cxa_atexit@plt+0x30ff4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #480] @ 3e31c <__cxa_atexit@plt+0x30fdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #584] @ 3e394 <__cxa_atexit@plt+0x31054> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #512] @ 3e35c <__cxa_atexit@plt+0x3101c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #592] @ 3e3bc <__cxa_atexit@plt+0x3107c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #492] @ 3e368 <__cxa_atexit@plt+0x31028> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #416] @ 3e32c <__cxa_atexit@plt+0x30fec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #464] @ 3e36c <__cxa_atexit@plt+0x3102c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #416] @ 3e34c <__cxa_atexit@plt+0x3100c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #372] @ 3e330 <__cxa_atexit@plt+0x30ff0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #404] @ 3e360 <__cxa_atexit@plt+0x31020> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #356] @ 3e340 <__cxa_atexit@plt+0x31000> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #332] @ 3e338 <__cxa_atexit@plt+0x30ff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #404] @ 3e390 <__cxa_atexit@plt+0x31050> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #396] @ 3e398 <__cxa_atexit@plt+0x31058> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r2, [pc, #248] @ 3e314 <__cxa_atexit@plt+0x30fd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e234 <__cxa_atexit@plt+0x30ef4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e598 <__cxa_atexit@plt+0x31258> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + bicseq r1, r0, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r1, r0, #32, 18 @ 0x80000 │ │ │ │ + bicseq r1, r0, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3c524 <__cxa_atexit@plt+0x2f1e4> │ │ │ │ + ldr r3, [pc, #80] @ 3c54c <__cxa_atexit@plt+0x2f20c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3c544 <__cxa_atexit@plt+0x2f204> │ │ │ │ + ldr r3, [pc, #60] @ 3c550 <__cxa_atexit@plt+0x2f210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r3, [pc, #40] @ 3c554 <__cxa_atexit@plt+0x2f214> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 3c558 <__cxa_atexit@plt+0x2f218> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #296] @ 3e370 <__cxa_atexit@plt+0x31030> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #348] @ 3e3b4 <__cxa_atexit@plt+0x31074> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #252] @ 3e364 <__cxa_atexit@plt+0x31024> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #328] @ 3e3c0 <__cxa_atexit@plt+0x31080> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #236] @ 3e374 <__cxa_atexit@plt+0x31034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #240] @ 3e388 <__cxa_atexit@plt+0x31048> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #228] @ 3e38c <__cxa_atexit@plt+0x3104c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #248] @ 3e3b0 <__cxa_atexit@plt+0x31070> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r8, [pc, #184] @ 3e380 <__cxa_atexit@plt+0x31040> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, ror #16 │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - cmnpeq sp, #18176 @ p-variant is OBSOLETE @ 0x4700 │ │ │ │ - bicseq r0, r0, #52, 28 @ 0x340 │ │ │ │ - bicseq r0, r0, #240, 22 @ 0x3c000 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - bicseq r0, r0, #44, 28 @ 0x2c0 │ │ │ │ - bicseq r0, r0, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff5b8 │ │ │ │ - cmnpeq sp, #21248 @ p-variant is OBSOLETE @ 0x5300 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - andeq r0, r0, ip, lsr r6 │ │ │ │ - cmnpeq sp, #520192 @ p-variant is OBSOLETE @ 0x7f000 │ │ │ │ - cmnpeq sp, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ - cmnpeq sp, #581632 @ p-variant is OBSOLETE @ 0x8e000 │ │ │ │ - cmnpeq sp, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ - cmnpeq sp, #8, 20 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ - cmnpeq sp, #3325952 @ p-variant is OBSOLETE @ 0x32c000 │ │ │ │ - cmnpeq sp, #331776 @ p-variant is OBSOLETE @ 0x51000 │ │ │ │ - cmnpeq sp, #2211840 @ p-variant is OBSOLETE @ 0x21c000 │ │ │ │ - cmnpeq sp, #156, 20 @ p-variant is OBSOLETE @ 0x9c000 │ │ │ │ - cmnpeq sp, #2146304 @ p-variant is OBSOLETE @ 0x20c000 │ │ │ │ - cmnpeq sp, #831488 @ p-variant is OBSOLETE @ 0xcb000 │ │ │ │ - cmnpeq sp, #581632 @ p-variant is OBSOLETE @ 0x8e000 │ │ │ │ - cmnpeq sp, #2441216 @ p-variant is OBSOLETE @ 0x254000 │ │ │ │ - cmnpeq sp, #823296 @ p-variant is OBSOLETE @ 0xc9000 │ │ │ │ - cmnpeq sp, #139264 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ - cmnpeq sp, #942080 @ p-variant is OBSOLETE @ 0xe6000 │ │ │ │ - cmnpeq sp, #3112960 @ p-variant is OBSOLETE @ 0x2f8000 │ │ │ │ - cmnpeq sp, #1196032 @ p-variant is OBSOLETE @ 0x124000 │ │ │ │ - cmnpeq sp, #10813440 @ p-variant is OBSOLETE @ 0xa50000 │ │ │ │ - cmnpeq sp, #2211840 @ p-variant is OBSOLETE @ 0x21c000 │ │ │ │ - cmnpeq sp, #96, 18 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ - cmnpeq sp, #172, 16 @ p-variant is OBSOLETE @ 0xac0000 │ │ │ │ - cmnpeq sp, #6619136 @ p-variant is OBSOLETE @ 0x650000 │ │ │ │ - cmnpeq sp, #4046848 @ p-variant is OBSOLETE @ 0x3dc000 │ │ │ │ - cmnpeq sp, #252, 18 @ p-variant is OBSOLETE @ 0x3f0000 │ │ │ │ - cmnpeq sp, #720896 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ - cmnpeq sp, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ - cmnpeq sp, #2818048 @ p-variant is OBSOLETE @ 0x2b0000 │ │ │ │ - cmnpeq sp, #1441792 @ p-variant is OBSOLETE @ 0x160000 │ │ │ │ - cmnpeq sp, #12124160 @ p-variant is OBSOLETE @ 0xb90000 │ │ │ │ - cmnpeq sp, #100, 18 @ p-variant is OBSOLETE @ 0x190000 │ │ │ │ - cmnpeq sp, #156, 16 @ p-variant is OBSOLETE @ 0x9c0000 │ │ │ │ - cmnpeq sp, #143360 @ p-variant is OBSOLETE @ 0x23000 │ │ │ │ - cmnpeq sp, #434176 @ p-variant is OBSOLETE @ 0x6a000 │ │ │ │ - cmnpeq sp, #585728 @ p-variant is OBSOLETE @ 0x8f000 │ │ │ │ - cmnpeq sp, #495616 @ p-variant is OBSOLETE @ 0x79000 │ │ │ │ - cmnpeq sp, #144, 20 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ - cmnpeq sp, #48758784 @ p-variant is OBSOLETE @ 0x2e80000 │ │ │ │ - cmnpeq sp, #1376256 @ p-variant is OBSOLETE @ 0x150000 │ │ │ │ - cmnpeq sp, #3047424 @ p-variant is OBSOLETE @ 0x2e8000 │ │ │ │ - cmnpeq sp, #15925248 @ p-variant is OBSOLETE @ 0xf30000 │ │ │ │ - cmnpeq sp, #58458112 @ p-variant is OBSOLETE @ 0x37c0000 │ │ │ │ - cmnpeq sp, #466944 @ p-variant is OBSOLETE @ 0x72000 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - @ instruction: 0x03a347f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3e480 <__cxa_atexit@plt+0x31140> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3e440 <__cxa_atexit@plt+0x31100> │ │ │ │ - ldr r8, [pc, #124] @ 3e490 <__cxa_atexit@plt+0x31150> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 3e494 <__cxa_atexit@plt+0x31154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 3e498 <__cxa_atexit@plt+0x31158> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ 3e49c <__cxa_atexit@plt+0x3115c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 3e4a0 <__cxa_atexit@plt+0x31160> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ 3e4a4 <__cxa_atexit@plt+0x31164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ 3e4a8 <__cxa_atexit@plt+0x31168> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - bicseq r0, r0, #76, 18 @ 0x130000 │ │ │ │ - bicseq r0, r0, #116, 14 @ 0x1d00000 │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - cmnpeq sp, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ - bicseq r0, r0, #124, 18 @ 0x1f0000 │ │ │ │ - bicseq r0, r0, #56, 14 @ 0xe00000 │ │ │ │ - @ instruction: 0x03a34710 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3e560 <__cxa_atexit@plt+0x31220> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3e520 <__cxa_atexit@plt+0x311e0> │ │ │ │ - ldr r8, [pc, #124] @ 3e570 <__cxa_atexit@plt+0x31230> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 3e574 <__cxa_atexit@plt+0x31234> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 3e578 <__cxa_atexit@plt+0x31238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ 3e57c <__cxa_atexit@plt+0x3123c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 3e580 <__cxa_atexit@plt+0x31240> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ 3e584 <__cxa_atexit@plt+0x31244> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ 3e588 <__cxa_atexit@plt+0x31248> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - bicseq r0, r0, #108, 16 @ 0x6c0000 │ │ │ │ - bicseq r0, r0, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xfffff3fc │ │ │ │ - cmnpeq sp, #156237824 @ p-variant is OBSOLETE @ 0x9500000 │ │ │ │ - bicseq r0, r0, #156, 16 @ 0x9c0000 │ │ │ │ - bicseq r0, r0, #88, 12 @ 0x5800000 │ │ │ │ - @ instruction: 0x03a34630 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3e640 <__cxa_atexit@plt+0x31300> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3e600 <__cxa_atexit@plt+0x312c0> │ │ │ │ - ldr r8, [pc, #124] @ 3e650 <__cxa_atexit@plt+0x31310> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 3e654 <__cxa_atexit@plt+0x31314> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 3e658 <__cxa_atexit@plt+0x31318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ 3e65c <__cxa_atexit@plt+0x3131c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 3e660 <__cxa_atexit@plt+0x31320> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ 3e664 <__cxa_atexit@plt+0x31324> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ 3e668 <__cxa_atexit@plt+0x31328> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff298 │ │ │ │ - bicseq r0, r0, #140, 14 @ 0x2300000 │ │ │ │ - bicseq r0, r0, #180, 10 @ 0x2d000000 │ │ │ │ - @ instruction: 0xfffff124 │ │ │ │ - cmnpeq sp, #796917760 @ p-variant is OBSOLETE @ 0x2f800000 │ │ │ │ - bicseq r0, r0, #188, 14 @ 0x2f00000 │ │ │ │ - bicseq r0, r0, #120, 10 @ 0x1e000000 │ │ │ │ - @ instruction: 0x03a34550 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3e720 <__cxa_atexit@plt+0x313e0> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3e6e0 <__cxa_atexit@plt+0x313a0> │ │ │ │ - ldr r8, [pc, #124] @ 3e730 <__cxa_atexit@plt+0x313f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 3e734 <__cxa_atexit@plt+0x313f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 3e738 <__cxa_atexit@plt+0x313f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ 3e73c <__cxa_atexit@plt+0x313fc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 3e740 <__cxa_atexit@plt+0x31400> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ 3e744 <__cxa_atexit@plt+0x31404> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ 3e748 <__cxa_atexit@plt+0x31408> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffefc0 │ │ │ │ - bicseq r0, r0, #172, 12 @ 0xac00000 │ │ │ │ - bicseq r0, r0, #212, 8 @ 0xd4000000 │ │ │ │ - @ instruction: 0xffffee4c │ │ │ │ - cmnpeq sp, #-419430400 @ p-variant is OBSOLETE @ 0xe7000000 │ │ │ │ - bicseq r0, r0, #220, 12 @ 0xdc00000 │ │ │ │ - bicseq r0, r0, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0x03a34470 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3e800 <__cxa_atexit@plt+0x314c0> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3e7c0 <__cxa_atexit@plt+0x31480> │ │ │ │ - ldr r8, [pc, #124] @ 3e810 <__cxa_atexit@plt+0x314d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ 3e814 <__cxa_atexit@plt+0x314d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ 3e818 <__cxa_atexit@plt+0x314d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ 3e81c <__cxa_atexit@plt+0x314dc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ 3e820 <__cxa_atexit@plt+0x314e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ 3e824 <__cxa_atexit@plt+0x314e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ 3e828 <__cxa_atexit@plt+0x314e8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffece8 │ │ │ │ - bicseq r0, r0, #204, 10 @ 0x33000000 │ │ │ │ - bicseq r0, r0, #244, 6 @ 0xd0000003 │ │ │ │ - @ instruction: 0xffffeb74 │ │ │ │ - cmnpeq sp, #251658240 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ - bicseq r0, r0, #252, 10 @ 0x3f000000 │ │ │ │ - bicseq r0, r0, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq r1, r0, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3c57c <__cxa_atexit@plt+0x2f23c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3e8f0 <__cxa_atexit@plt+0x315b0> │ │ │ │ - ldr r3, [pc, #164] @ 3e918 <__cxa_atexit@plt+0x315d8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3c5a8 <__cxa_atexit@plt+0x2f268> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 3e8cc <__cxa_atexit@plt+0x3158c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e8dc <__cxa_atexit@plt+0x3159c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3e900 <__cxa_atexit@plt+0x315c0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #120] @ 3e924 <__cxa_atexit@plt+0x315e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #116] @ 3e928 <__cxa_atexit@plt+0x315e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 3e920 <__cxa_atexit@plt+0x315e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3e91c <__cxa_atexit@plt+0x315dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a342f8 │ │ │ │ - @ instruction: 0x03a342fc │ │ │ │ - bicseq r0, r0, #48, 10 @ 0xc000000 │ │ │ │ - bicseq r0, r0, #112, 6 @ 0xc0000001 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 3c5ac <__cxa_atexit@plt+0x2f26c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r1, r0, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e984 <__cxa_atexit@plt+0x31644> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3e998 <__cxa_atexit@plt+0x31658> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #72] @ 3e9ac <__cxa_atexit@plt+0x3166c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ 3e9b0 <__cxa_atexit@plt+0x31670> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3e9a8 <__cxa_atexit@plt+0x31668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a34254 │ │ │ │ - bicseq r0, r0, #120, 8 @ 0x78000000 │ │ │ │ - bicseq r0, r0, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #24] @ 3c5d8 <__cxa_atexit@plt+0x2f298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 3c5dc <__cxa_atexit@plt+0x2f29c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3dd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 3e860 <__cxa_atexit@plt+0x31520> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3c600 <__cxa_atexit@plt+0x2f2c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + bicseq r1, r0, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3ea64 <__cxa_atexit@plt+0x31724> │ │ │ │ - ldr r3, [pc, #168] @ 3ea8c <__cxa_atexit@plt+0x3174c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3c62c <__cxa_atexit@plt+0x2f2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 3ea40 <__cxa_atexit@plt+0x31700> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ea50 <__cxa_atexit@plt+0x31710> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3ea74 <__cxa_atexit@plt+0x31734> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #120] @ 3ea98 <__cxa_atexit@plt+0x31758> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #116] @ 3ea9c <__cxa_atexit@plt+0x3175c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 3ea94 <__cxa_atexit@plt+0x31754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3ea90 <__cxa_atexit@plt+0x31750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x03a3418c │ │ │ │ - @ instruction: 0x03a34188 │ │ │ │ - bicseq r0, r0, #188, 6 @ 0xf0000002 │ │ │ │ - bicseq r0, r0, #252, 2 @ 0x3f │ │ │ │ + ldr r2, [pc, #20] @ 3c630 <__cxa_atexit@plt+0x2f2f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3dcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3eafc <__cxa_atexit@plt+0x317bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3eb10 <__cxa_atexit@plt+0x317d0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #72] @ 3eb24 <__cxa_atexit@plt+0x317e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ 3eb28 <__cxa_atexit@plt+0x317e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3eb20 <__cxa_atexit@plt+0x317e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a340dc │ │ │ │ - bicseq r0, r0, #0, 6 │ │ │ │ - bicseq r0, r0, #64, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #16] @ 3c654 <__cxa_atexit@plt+0x2f314> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + bicseq r1, r0, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 3e9d0 <__cxa_atexit@plt+0x31690> │ │ │ │ - @ instruction: 0x03a34088 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3c680 <__cxa_atexit@plt+0x2f340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 3c684 <__cxa_atexit@plt+0x2f344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3dc74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3eb9c <__cxa_atexit@plt+0x3185c> │ │ │ │ - ldr r7, [pc, #80] @ 3ebbc <__cxa_atexit@plt+0x3187c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 3ebc0 <__cxa_atexit@plt+0x31880> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3c6a8 <__cxa_atexit@plt+0x2f368> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + bicseq r1, r0, #0, 10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3c6dc <__cxa_atexit@plt+0x2f39c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c6e4 <__cxa_atexit@plt+0x2f3a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3eb90 <__cxa_atexit@plt+0x31850> │ │ │ │ - mov r7, r9 │ │ │ │ - b 3dd7c <__cxa_atexit@plt+0x30a3c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3ebc4 <__cxa_atexit@plt+0x31884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ 3ebc8 <__cxa_atexit@plt+0x31888> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff20c │ │ │ │ - bicseq r0, r0, #140, 2 @ 0x23 │ │ │ │ - @ instruction: 0x03a3402c │ │ │ │ - bicseq r0, r0, #84, 2 │ │ │ │ - @ instruction: 0x03a34d20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 3ebf4 <__cxa_atexit@plt+0x318b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - @ instruction: 0x03a34d0c │ │ │ │ - @ instruction: 0x03a33fc4 │ │ │ │ + bicseq r1, r0, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ec34 <__cxa_atexit@plt+0x318f4> │ │ │ │ - ldr r2, [pc, #36] @ 3ec3c <__cxa_atexit@plt+0x318fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 3ec40 <__cxa_atexit@plt+0x31900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3c718 <__cxa_atexit@plt+0x2f3d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c720 <__cxa_atexit@plt+0x2f3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34cf0 │ │ │ │ - biceq pc, pc, #120, 30 @ 0x1e0 │ │ │ │ - @ instruction: 0x03a33f78 │ │ │ │ + bicseq r1, r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ec80 <__cxa_atexit@plt+0x31940> │ │ │ │ - ldr r2, [pc, #36] @ 3ec88 <__cxa_atexit@plt+0x31948> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 3ec8c <__cxa_atexit@plt+0x3194c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3c754 <__cxa_atexit@plt+0x2f414> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c75c <__cxa_atexit@plt+0x2f41c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34ca4 │ │ │ │ - biceq pc, pc, #44, 30 @ 0xb0 │ │ │ │ - @ instruction: 0x03a33f2c │ │ │ │ + bicseq r1, r0, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3eccc <__cxa_atexit@plt+0x3198c> │ │ │ │ - ldr r2, [pc, #36] @ 3ecd4 <__cxa_atexit@plt+0x31994> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 3ecd8 <__cxa_atexit@plt+0x31998> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3c790 <__cxa_atexit@plt+0x2f450> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c798 <__cxa_atexit@plt+0x2f458> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34c58 │ │ │ │ - biceq pc, pc, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0x03a33ee0 │ │ │ │ + bicseq r1, r0, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ed18 <__cxa_atexit@plt+0x319d8> │ │ │ │ - ldr r2, [pc, #36] @ 3ed20 <__cxa_atexit@plt+0x319e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 3ed24 <__cxa_atexit@plt+0x319e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3c7cc <__cxa_atexit@plt+0x2f48c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c7d4 <__cxa_atexit@plt+0x2f494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34c0c │ │ │ │ - biceq pc, pc, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0x03a33e94 │ │ │ │ + bicseq r1, r0, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ed64 <__cxa_atexit@plt+0x31a24> │ │ │ │ - ldr r2, [pc, #36] @ 3ed6c <__cxa_atexit@plt+0x31a2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 3ed70 <__cxa_atexit@plt+0x31a30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3c808 <__cxa_atexit@plt+0x2f4c8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3c810 <__cxa_atexit@plt+0x2f4d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34bc0 │ │ │ │ - biceq pc, pc, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0x03a34b98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3edbc <__cxa_atexit@plt+0x31a7c> │ │ │ │ - ldr r7, [pc, #52] @ 3edd0 <__cxa_atexit@plt+0x31a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3edb0 <__cxa_atexit@plt+0x31a70> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ede4 <__cxa_atexit@plt+0x31aa4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3edd4 <__cxa_atexit@plt+0x31a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bicseq r1, r0, #144, 6 @ 0x40000002 │ │ │ │ + @ instruction: 0x03a3dc74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 3c860 <__cxa_atexit@plt+0x2f520> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 3c864 <__cxa_atexit@plt+0x2f524> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 3c868 <__cxa_atexit@plt+0x2f528> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 3c86c <__cxa_atexit@plt+0x2f52c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a34c24 │ │ │ │ - @ instruction: 0x03a34b38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x03a3db70 │ │ │ │ + bicseq r1, r0, #60, 6 @ 0xf0000000 │ │ │ │ + @ instruction: 0x03a3db54 │ │ │ │ + @ instruction: 0x03a3dc08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 3eef4 <__cxa_atexit@plt+0x31bb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 3ef1c <__cxa_atexit@plt+0x31bdc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bhi 3f2cc <__cxa_atexit@plt+0x31f8c> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - andeq r0, r0, r0, ror r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #8 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r0, asr r4 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsl #10 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r0, asr r5 │ │ │ │ - andeq r0, r0, r8, ror #10 │ │ │ │ - andeq r0, r0, r0, lsl #9 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - muleq r0, r8, r4 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - andeq r0, r0, r0, lsr #10 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3f3cc <__cxa_atexit@plt+0x3208c> │ │ │ │ - ldr r2, [pc, #1300] @ 3f3fc <__cxa_atexit@plt+0x320bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1296] @ 3f400 <__cxa_atexit@plt+0x320c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3f2ec <__cxa_atexit@plt+0x31fac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3f3cc <__cxa_atexit@plt+0x3208c> │ │ │ │ - ldr r2, [pc, #1240] @ 3f3e4 <__cxa_atexit@plt+0x320a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1236] @ 3f3e8 <__cxa_atexit@plt+0x320a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - b 3ef40 <__cxa_atexit@plt+0x31c00> │ │ │ │ + bne 3c8ec <__cxa_atexit@plt+0x2f5ac> │ │ │ │ + ldr r3, [pc, #140] @ 3c91c <__cxa_atexit@plt+0x2f5dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3c8f8 <__cxa_atexit@plt+0x2f5b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3f3cc <__cxa_atexit@plt+0x3208c> │ │ │ │ - ldr r2, [pc, #1192] @ 3f3dc <__cxa_atexit@plt+0x3209c> │ │ │ │ + bcc 3c90c <__cxa_atexit@plt+0x2f5cc> │ │ │ │ + ldr r2, [pc, #104] @ 3c920 <__cxa_atexit@plt+0x2f5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1188] @ 3f3e0 <__cxa_atexit@plt+0x320a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr lr, [pc, #100] @ 3c924 <__cxa_atexit@plt+0x2f5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #1192] @ 3f3f4 <__cxa_atexit@plt+0x320b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #1184] @ 3f3f8 <__cxa_atexit@plt+0x320b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r9, r3, #6 │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3c900 <__cxa_atexit@plt+0x2f5c0> │ │ │ │ mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #1492] @ 3f554 <__cxa_atexit@plt+0x32214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1484] @ 3f558 <__cxa_atexit@plt+0x32218> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1420] @ 3f524 <__cxa_atexit@plt+0x321e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1412] @ 3f528 <__cxa_atexit@plt+0x321e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1380] @ 3f514 <__cxa_atexit@plt+0x321d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1372] @ 3f518 <__cxa_atexit@plt+0x321d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1364] @ 3f51c <__cxa_atexit@plt+0x321dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1356] @ 3f520 <__cxa_atexit@plt+0x321e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1268] @ 3f4d4 <__cxa_atexit@plt+0x32194> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1260] @ 3f4d8 <__cxa_atexit@plt+0x32198> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1300] @ 3f50c <__cxa_atexit@plt+0x321cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1292] @ 3f510 <__cxa_atexit@plt+0x321d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 3c9a8 <__cxa_atexit@plt+0x2f668> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #1132] @ 3f47c <__cxa_atexit@plt+0x3213c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1124] @ 3f480 <__cxa_atexit@plt+0x32140> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x03a3db50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3f3cc <__cxa_atexit@plt+0x3208c> │ │ │ │ - ldr r2, [pc, #1316] @ 3f55c <__cxa_atexit@plt+0x3221c> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3c988 <__cxa_atexit@plt+0x2f648> │ │ │ │ + ldr r2, [pc, #68] @ 3c994 <__cxa_atexit@plt+0x2f654> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1312] @ 3f560 <__cxa_atexit@plt+0x32220> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3f2ec <__cxa_atexit@plt+0x31fac> │ │ │ │ - ldr r7, [pc, #1056] @ 3f46c <__cxa_atexit@plt+0x3212c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1048] @ 3f470 <__cxa_atexit@plt+0x32130> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1184] @ 3f504 <__cxa_atexit@plt+0x321c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1176] @ 3f508 <__cxa_atexit@plt+0x321c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #984] @ 3f454 <__cxa_atexit@plt+0x32114> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #976] @ 3f458 <__cxa_atexit@plt+0x32118> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #64] @ 3c998 <__cxa_atexit@plt+0x2f658> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3c980 <__cxa_atexit@plt+0x2f640> │ │ │ │ + b 3c9a8 <__cxa_atexit@plt+0x2f668> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #904] @ 3f41c <__cxa_atexit@plt+0x320dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #896] @ 3f420 <__cxa_atexit@plt+0x320e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3daa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3ca08 <__cxa_atexit@plt+0x2f6c8> │ │ │ │ + ldr r2, [pc, #148] @ 3ca60 <__cxa_atexit@plt+0x2f720> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3ca4c <__cxa_atexit@plt+0x2f70c> │ │ │ │ + ldr r2, [pc, #132] @ 3ca64 <__cxa_atexit@plt+0x2f724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ca4c <__cxa_atexit@plt+0x2f70c> │ │ │ │ + ldr r2, [pc, #112] @ 3ca68 <__cxa_atexit@plt+0x2f728> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3ca54 <__cxa_atexit@plt+0x2f714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3ca4c <__cxa_atexit@plt+0x2f70c> │ │ │ │ + ldr r2, [pc, #52] @ 3ca58 <__cxa_atexit@plt+0x2f718> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ca4c <__cxa_atexit@plt+0x2f70c> │ │ │ │ + ldr r2, [pc, #32] @ 3ca5c <__cxa_atexit@plt+0x2f71c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #1168] @ 3f53c <__cxa_atexit@plt+0x321fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1160] @ 3f540 <__cxa_atexit@plt+0x32200> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a3d9d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3cab0 <__cxa_atexit@plt+0x2f770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3caa8 <__cxa_atexit@plt+0x2f768> │ │ │ │ + ldr r3, [pc, #28] @ 3cab4 <__cxa_atexit@plt+0x2f774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #920] @ 3f45c <__cxa_atexit@plt+0x3211c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3d98c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3cadc <__cxa_atexit@plt+0x2f79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3d964 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3cb40 <__cxa_atexit@plt+0x2f800> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3cb60 <__cxa_atexit@plt+0x2f820> │ │ │ │ + ldr r7, [pc, #120] @ 3cb8c <__cxa_atexit@plt+0x2f84c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #912] @ 3f460 <__cxa_atexit@plt+0x32120> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3cb90 <__cxa_atexit@plt+0x2f850> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #872] @ 3f444 <__cxa_atexit@plt+0x32104> │ │ │ │ + ldr r3, [pc, #56] @ 3cb80 <__cxa_atexit@plt+0x2f840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3cb84 <__cxa_atexit@plt+0x2f844> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #864] @ 3f448 <__cxa_atexit@plt+0x32108> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3cb88 <__cxa_atexit@plt+0x2f848> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #976] @ 3f4c4 <__cxa_atexit@plt+0x32184> │ │ │ │ + ldr r6, [pc, #20] @ 3cb7c <__cxa_atexit@plt+0x2f83c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x03a3d828 │ │ │ │ + @ instruction: 0x03a3d81c │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + bicseq r1, r0, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3cbe4 <__cxa_atexit@plt+0x2f8a4> │ │ │ │ + ldr r7, [pc, #64] @ 3cbfc <__cxa_atexit@plt+0x2f8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #968] @ 3f4c8 <__cxa_atexit@plt+0x32188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3cc00 <__cxa_atexit@plt+0x2f8c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #944] @ 3f4bc <__cxa_atexit@plt+0x3217c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #936] @ 3f4c0 <__cxa_atexit@plt+0x32180> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3cc04 <__cxa_atexit@plt+0x2f8c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + bicseq r1, r0, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3d83c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3cc4c <__cxa_atexit@plt+0x2f90c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3cc44 <__cxa_atexit@plt+0x2f904> │ │ │ │ + ldr r3, [pc, #28] @ 3cc50 <__cxa_atexit@plt+0x2f910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #744] @ 3f40c <__cxa_atexit@plt+0x320cc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3d7f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3cc78 <__cxa_atexit@plt+0x2f938> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3d7c8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3ccdc <__cxa_atexit@plt+0x2f99c> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3ccfc <__cxa_atexit@plt+0x2f9bc> │ │ │ │ + ldr r7, [pc, #120] @ 3cd28 <__cxa_atexit@plt+0x2f9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #736] @ 3f410 <__cxa_atexit@plt+0x320d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3cd2c <__cxa_atexit@plt+0x2f9ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #824] @ 3f474 <__cxa_atexit@plt+0x32134> │ │ │ │ + ldr r3, [pc, #56] @ 3cd1c <__cxa_atexit@plt+0x2f9dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3cd20 <__cxa_atexit@plt+0x2f9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #816] @ 3f478 <__cxa_atexit@plt+0x32138> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3cd24 <__cxa_atexit@plt+0x2f9e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #704] @ 3f414 <__cxa_atexit@plt+0x320d4> │ │ │ │ + ldr r6, [pc, #20] @ 3cd18 <__cxa_atexit@plt+0x2f9d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x03a3d68c │ │ │ │ + @ instruction: 0x03a3d680 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + bicseq r0, r0, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3cd80 <__cxa_atexit@plt+0x2fa40> │ │ │ │ + ldr r7, [pc, #64] @ 3cd98 <__cxa_atexit@plt+0x2fa58> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #696] @ 3f418 <__cxa_atexit@plt+0x320d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3cd9c <__cxa_atexit@plt+0x2fa5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #712] @ 3f434 <__cxa_atexit@plt+0x320f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #704] @ 3f438 <__cxa_atexit@plt+0x320f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3cda0 <__cxa_atexit@plt+0x2fa60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + bicseq r0, r0, #68, 30 @ 0x110 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3d690 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3cdf8 <__cxa_atexit@plt+0x2fab8> │ │ │ │ + ldr r3, [pc, #72] @ 3ce0c <__cxa_atexit@plt+0x2facc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ce04 <__cxa_atexit@plt+0x2fac4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 3ce10 <__cxa_atexit@plt+0x2fad0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ce04 <__cxa_atexit@plt+0x2fac4> │ │ │ │ + b 3ce5c <__cxa_atexit@plt+0x2fb1c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #640] @ 3f404 <__cxa_atexit@plt+0x320c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #632] @ 3f408 <__cxa_atexit@plt+0x320c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3d620 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 3ce4c <__cxa_atexit@plt+0x2fb0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ce44 <__cxa_atexit@plt+0x2fb04> │ │ │ │ + b 3ce5c <__cxa_atexit@plt+0x2fb1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #856] @ 3f4f4 <__cxa_atexit@plt+0x321b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #848] @ 3f4f8 <__cxa_atexit@plt+0x321b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a3d5e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3cebc <__cxa_atexit@plt+0x2fb7c> │ │ │ │ + ldr r2, [pc, #148] @ 3cf14 <__cxa_atexit@plt+0x2fbd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3cf00 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ + ldr r2, [pc, #132] @ 3cf18 <__cxa_atexit@plt+0x2fbd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3cf00 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ + ldr r2, [pc, #112] @ 3cf1c <__cxa_atexit@plt+0x2fbdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3cf08 <__cxa_atexit@plt+0x2fbc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3cf00 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ + ldr r2, [pc, #52] @ 3cf0c <__cxa_atexit@plt+0x2fbcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3cf00 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ + ldr r2, [pc, #32] @ 3cf10 <__cxa_atexit@plt+0x2fbd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #720] @ 3f484 <__cxa_atexit@plt+0x32144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #712] @ 3f488 <__cxa_atexit@plt+0x32148> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a3d514 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3cf64 <__cxa_atexit@plt+0x2fc24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3cf5c <__cxa_atexit@plt+0x2fc1c> │ │ │ │ + ldr r3, [pc, #28] @ 3cf68 <__cxa_atexit@plt+0x2fc28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #888] @ 3f544 <__cxa_atexit@plt+0x32204> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3d4c8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3cf90 <__cxa_atexit@plt+0x2fc50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3d4a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3cff4 <__cxa_atexit@plt+0x2fcb4> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3d014 <__cxa_atexit@plt+0x2fcd4> │ │ │ │ + ldr r7, [pc, #120] @ 3d040 <__cxa_atexit@plt+0x2fd00> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #880] @ 3f548 <__cxa_atexit@plt+0x32208> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3d044 <__cxa_atexit@plt+0x2fd04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #696] @ 3f49c <__cxa_atexit@plt+0x3215c> │ │ │ │ + ldr r3, [pc, #56] @ 3d034 <__cxa_atexit@plt+0x2fcf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3d038 <__cxa_atexit@plt+0x2fcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #688] @ 3f4a0 <__cxa_atexit@plt+0x32160> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3d03c <__cxa_atexit@plt+0x2fcfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #552] @ 3f424 <__cxa_atexit@plt+0x320e4> │ │ │ │ + ldr r6, [pc, #20] @ 3d030 <__cxa_atexit@plt+0x2fcf0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x03a3d340 │ │ │ │ + @ instruction: 0x03a3d334 │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + bicseq r0, r0, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d098 <__cxa_atexit@plt+0x2fd58> │ │ │ │ + ldr r7, [pc, #64] @ 3d0b0 <__cxa_atexit@plt+0x2fd70> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #544] @ 3f428 <__cxa_atexit@plt+0x320e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3d0b4 <__cxa_atexit@plt+0x2fd74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #656] @ 3f4a4 <__cxa_atexit@plt+0x32164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #648] @ 3f4a8 <__cxa_atexit@plt+0x32168> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3d0b8 <__cxa_atexit@plt+0x2fd78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + bicseq r0, r0, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3d378 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3d100 <__cxa_atexit@plt+0x2fdc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d0f8 <__cxa_atexit@plt+0x2fdb8> │ │ │ │ + ldr r3, [pc, #28] @ 3d104 <__cxa_atexit@plt+0x2fdc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #568] @ 3f464 <__cxa_atexit@plt+0x32124> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3d32c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3d12c <__cxa_atexit@plt+0x2fdec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3d304 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3d190 <__cxa_atexit@plt+0x2fe50> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3d1b0 <__cxa_atexit@plt+0x2fe70> │ │ │ │ + ldr r7, [pc, #120] @ 3d1dc <__cxa_atexit@plt+0x2fe9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #560] @ 3f468 <__cxa_atexit@plt+0x32128> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3d1e0 <__cxa_atexit@plt+0x2fea0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #488] @ 3f42c <__cxa_atexit@plt+0x320ec> │ │ │ │ + ldr r3, [pc, #56] @ 3d1d0 <__cxa_atexit@plt+0x2fe90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3d1d4 <__cxa_atexit@plt+0x2fe94> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #480] @ 3f430 <__cxa_atexit@plt+0x320f0> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3d1d8 <__cxa_atexit@plt+0x2fe98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #560] @ 3f48c <__cxa_atexit@plt+0x3214c> │ │ │ │ + ldr r6, [pc, #20] @ 3d1cc <__cxa_atexit@plt+0x2fe8c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x03a3d1a4 │ │ │ │ + @ instruction: 0x03a3d198 │ │ │ │ + @ instruction: 0xfffff5c4 │ │ │ │ + bicseq r0, r0, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d234 <__cxa_atexit@plt+0x2fef4> │ │ │ │ + ldr r7, [pc, #64] @ 3d24c <__cxa_atexit@plt+0x2ff0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #552] @ 3f490 <__cxa_atexit@plt+0x32150> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3d250 <__cxa_atexit@plt+0x2ff10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #472] @ 3f44c <__cxa_atexit@plt+0x3210c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #464] @ 3f450 <__cxa_atexit@plt+0x32110> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3d254 <__cxa_atexit@plt+0x2ff14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + bicseq r0, r0, #144, 20 @ 0x90000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3d1cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3d2ac <__cxa_atexit@plt+0x2ff6c> │ │ │ │ + ldr r3, [pc, #72] @ 3d2c0 <__cxa_atexit@plt+0x2ff80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d2b8 <__cxa_atexit@plt+0x2ff78> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 3d2c4 <__cxa_atexit@plt+0x2ff84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d2b8 <__cxa_atexit@plt+0x2ff78> │ │ │ │ + b 3d310 <__cxa_atexit@plt+0x2ffd0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #432] @ 3f43c <__cxa_atexit@plt+0x320fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #424] @ 3f440 <__cxa_atexit@plt+0x32100> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3d14c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 3d300 <__cxa_atexit@plt+0x2ffc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d2f8 <__cxa_atexit@plt+0x2ffb8> │ │ │ │ + b 3d310 <__cxa_atexit@plt+0x2ffd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #584] @ 3f4ec <__cxa_atexit@plt+0x321ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #576] @ 3f4f0 <__cxa_atexit@plt+0x321b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a3d110 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3d370 <__cxa_atexit@plt+0x30030> │ │ │ │ + ldr r2, [pc, #148] @ 3d3c8 <__cxa_atexit@plt+0x30088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3d3b4 <__cxa_atexit@plt+0x30074> │ │ │ │ + ldr r2, [pc, #132] @ 3d3cc <__cxa_atexit@plt+0x3008c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d3b4 <__cxa_atexit@plt+0x30074> │ │ │ │ + ldr r2, [pc, #112] @ 3d3d0 <__cxa_atexit@plt+0x30090> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3d3bc <__cxa_atexit@plt+0x3007c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3d3b4 <__cxa_atexit@plt+0x30074> │ │ │ │ + ldr r2, [pc, #52] @ 3d3c0 <__cxa_atexit@plt+0x30080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d3b4 <__cxa_atexit@plt+0x30074> │ │ │ │ + ldr r2, [pc, #32] @ 3d3c4 <__cxa_atexit@plt+0x30084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #576] @ 3f4fc <__cxa_atexit@plt+0x321bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #568] @ 3f500 <__cxa_atexit@plt+0x321c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a3d028 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3d418 <__cxa_atexit@plt+0x300d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d410 <__cxa_atexit@plt+0x300d0> │ │ │ │ + ldr r3, [pc, #28] @ 3d41c <__cxa_atexit@plt+0x300dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3cfdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3d444 <__cxa_atexit@plt+0x30104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3d4a4 <__cxa_atexit@plt+0x30164> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3f3cc <__cxa_atexit@plt+0x3208c> │ │ │ │ - ldr r2, [pc, #264] @ 3f3ec <__cxa_atexit@plt+0x320ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #260] @ 3f3f0 <__cxa_atexit@plt+0x320b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - b 3ef40 <__cxa_atexit@plt+0x31c00> │ │ │ │ - ldr r7, [pc, #432] @ 3f4ac <__cxa_atexit@plt+0x3216c> │ │ │ │ + bcc 3d4d4 <__cxa_atexit@plt+0x30194> │ │ │ │ + ldr r7, [pc, #148] @ 3d50c <__cxa_atexit@plt+0x301cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #424] @ 3f4b0 <__cxa_atexit@plt+0x32170> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #132] @ 3d510 <__cxa_atexit@plt+0x301d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #544] @ 3f534 <__cxa_atexit@plt+0x321f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #536] @ 3f538 <__cxa_atexit@plt+0x321f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3d4e4 <__cxa_atexit@plt+0x301a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 3d508 <__cxa_atexit@plt+0x301c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #360] @ 3f494 <__cxa_atexit@plt+0x32154> │ │ │ │ + ldr r6, [pc, #40] @ 3d504 <__cxa_atexit@plt+0x301c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + b 3d4f0 <__cxa_atexit@plt+0x301b0> │ │ │ │ + ldr r6, [pc, #20] @ 3d500 <__cxa_atexit@plt+0x301c0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r0, r0, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + bicseq r0, r0, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d564 <__cxa_atexit@plt+0x30224> │ │ │ │ + ldr r7, [pc, #64] @ 3d57c <__cxa_atexit@plt+0x3023c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #352] @ 3f498 <__cxa_atexit@plt+0x32158> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3d580 <__cxa_atexit@plt+0x30240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #520] @ 3f54c <__cxa_atexit@plt+0x3220c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #512] @ 3f550 <__cxa_atexit@plt+0x32210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3d584 <__cxa_atexit@plt+0x30244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff1b0 │ │ │ │ + bicseq r0, r0, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d5c4 <__cxa_atexit@plt+0x30284> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 3d5dc <__cxa_atexit@plt+0x3029c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #344] @ 3f4b4 <__cxa_atexit@plt+0x32174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #336] @ 3f4b8 <__cxa_atexit@plt+0x32178> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #20] @ 3d5e0 <__cxa_atexit@plt+0x302a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r0, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x03a3ce24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3d628 <__cxa_atexit@plt+0x302e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d620 <__cxa_atexit@plt+0x302e0> │ │ │ │ + ldr r3, [pc, #28] @ 3d62c <__cxa_atexit@plt+0x302ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #360] @ 3f4dc <__cxa_atexit@plt+0x3219c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3cdd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3d654 <__cxa_atexit@plt+0x30314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3d6b4 <__cxa_atexit@plt+0x30374> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3d6e4 <__cxa_atexit@plt+0x303a4> │ │ │ │ + ldr r7, [pc, #148] @ 3d71c <__cxa_atexit@plt+0x303dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #352] @ 3f4e0 <__cxa_atexit@plt+0x321a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #132] @ 3d720 <__cxa_atexit@plt+0x303e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #344] @ 3f4e4 <__cxa_atexit@plt+0x321a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #336] @ 3f4e8 <__cxa_atexit@plt+0x321a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3d6f4 <__cxa_atexit@plt+0x303b4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 3d718 <__cxa_atexit@plt+0x303d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #392] @ 3f52c <__cxa_atexit@plt+0x321ec> │ │ │ │ + ldr r6, [pc, #40] @ 3d714 <__cxa_atexit@plt+0x303d4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + b 3d700 <__cxa_atexit@plt+0x303c0> │ │ │ │ + ldr r6, [pc, #20] @ 3d710 <__cxa_atexit@plt+0x303d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r0, r0, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffff028 │ │ │ │ + bicseq r0, r0, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d774 <__cxa_atexit@plt+0x30434> │ │ │ │ + ldr r7, [pc, #64] @ 3d78c <__cxa_atexit@plt+0x3044c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #384] @ 3f530 <__cxa_atexit@plt+0x321f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3d790 <__cxa_atexit@plt+0x30450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #272] @ 3f4cc <__cxa_atexit@plt+0x3218c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #264] @ 3f4d0 <__cxa_atexit@plt+0x32190> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3d794 <__cxa_atexit@plt+0x30454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffef64 │ │ │ │ + bicseq r0, r0, #80, 10 @ 0x14000000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d7d4 <__cxa_atexit@plt+0x30494> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 3d7ec <__cxa_atexit@plt+0x304ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - cmneq sp, #41728 @ 0xa300 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - cmneq sp, #49920 @ 0xc300 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - cmneq sp, #14811136 @ 0xe20000 │ │ │ │ - biceq pc, pc, #136, 28 @ 0x880 │ │ │ │ - biceq pc, pc, #68, 24 @ 0x4400 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - cmneq sp, #54528 @ 0xd500 │ │ │ │ - @ instruction: 0x03a336e4 │ │ │ │ - @ instruction: 0x03a336d8 │ │ │ │ - @ instruction: 0x03a33758 │ │ │ │ - @ instruction: 0x03a3374c │ │ │ │ - @ instruction: 0x03a3373c │ │ │ │ - @ instruction: 0x03a33730 │ │ │ │ - @ instruction: 0x03a33810 │ │ │ │ - @ instruction: 0x03a33804 │ │ │ │ - @ instruction: 0x03a336bc │ │ │ │ - @ instruction: 0x03a336b0 │ │ │ │ - @ instruction: 0x03a33688 │ │ │ │ - @ instruction: 0x03a3367c │ │ │ │ - @ instruction: 0x03a33774 │ │ │ │ - @ instruction: 0x03a33768 │ │ │ │ - @ instruction: 0x03a33668 │ │ │ │ - @ instruction: 0x03a3365c │ │ │ │ - @ instruction: 0x03a3382c │ │ │ │ - @ instruction: 0x03a33820 │ │ │ │ - @ instruction: 0x03a336a8 │ │ │ │ - @ instruction: 0x03a3369c │ │ │ │ - @ instruction: 0x03a338b4 │ │ │ │ - @ instruction: 0x03a338a8 │ │ │ │ - @ instruction: 0x03a33880 │ │ │ │ - @ instruction: 0x03a33874 │ │ │ │ - @ instruction: 0x03a3372c │ │ │ │ - @ instruction: 0x03a33720 │ │ │ │ - @ instruction: 0x03a33920 │ │ │ │ - @ instruction: 0x03a33914 │ │ │ │ - @ instruction: 0x03a33844 │ │ │ │ - @ instruction: 0x03a33838 │ │ │ │ - @ instruction: 0x03a33984 │ │ │ │ - @ instruction: 0x03a33978 │ │ │ │ - @ instruction: 0x03a337f4 │ │ │ │ - @ instruction: 0x03a337e8 │ │ │ │ - @ instruction: 0x03a33760 │ │ │ │ - @ instruction: 0x03a33754 │ │ │ │ - @ instruction: 0x03a336a4 │ │ │ │ - @ instruction: 0x03a33698 │ │ │ │ - @ instruction: 0x03a33800 │ │ │ │ - @ instruction: 0x03a337f4 │ │ │ │ - @ instruction: 0x03a337e4 │ │ │ │ - @ instruction: 0x03a337d8 │ │ │ │ - @ instruction: 0x03a33710 │ │ │ │ - @ instruction: 0x03a33704 │ │ │ │ - @ instruction: 0x03a336c4 │ │ │ │ - @ instruction: 0x03a336b8 │ │ │ │ - @ instruction: 0x03a33928 │ │ │ │ - @ instruction: 0x03a3391c │ │ │ │ - @ instruction: 0x03a33954 │ │ │ │ - @ instruction: 0x03a33948 │ │ │ │ - @ instruction: 0x03a336a0 │ │ │ │ - @ instruction: 0x03a33694 │ │ │ │ - @ instruction: 0x03a33a90 │ │ │ │ - @ instruction: 0x03a33a84 │ │ │ │ - @ instruction: 0x03a33710 │ │ │ │ - @ instruction: 0x03a33704 │ │ │ │ - @ instruction: 0x03a3370c │ │ │ │ - @ instruction: 0x03a33700 │ │ │ │ - @ instruction: 0x03a33808 │ │ │ │ - @ instruction: 0x03a337fc │ │ │ │ - @ instruction: 0x03a33924 │ │ │ │ - @ instruction: 0x03a33918 │ │ │ │ - @ instruction: 0x03a33818 │ │ │ │ - @ instruction: 0x03a3380c │ │ │ │ - @ instruction: 0x03a33a84 │ │ │ │ - @ instruction: 0x03a33a78 │ │ │ │ - @ instruction: 0x03a33b04 │ │ │ │ - @ instruction: 0x03a33af8 │ │ │ │ - @ instruction: 0x03a33b60 │ │ │ │ - @ instruction: 0x03a33b54 │ │ │ │ - @ instruction: 0x03a33b5c │ │ │ │ - @ instruction: 0x03a33b50 │ │ │ │ - @ instruction: 0x03a33ba0 │ │ │ │ - @ instruction: 0x03a33b94 │ │ │ │ - @ instruction: 0x03a337a8 │ │ │ │ - @ instruction: 0x03a3379c │ │ │ │ - @ instruction: 0x03a3384c │ │ │ │ - @ instruction: 0x03a33840 │ │ │ │ - @ instruction: 0x03a33ac8 │ │ │ │ - @ instruction: 0x03a33abc │ │ │ │ - @ instruction: 0x03a339bc │ │ │ │ - @ instruction: 0x03a339b0 │ │ │ │ - @ instruction: 0x03a33858 │ │ │ │ - @ instruction: 0x03a3384c │ │ │ │ - @ instruction: 0x03a33c30 │ │ │ │ - @ instruction: 0x03a33c24 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - cmneq sp, #4, 20 @ 0x4000 │ │ │ │ + ldr r3, [pc, #20] @ 3d7f0 <__cxa_atexit@plt+0x304b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + bicseq r0, r0, #236, 8 @ 0xec000000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x03a3cca0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3f5b4 <__cxa_atexit@plt+0x32274> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 3f5bc <__cxa_atexit@plt+0x3227c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 3f5c0 <__cxa_atexit@plt+0x32280> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3d8d0 <__cxa_atexit@plt+0x30590> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #76 @ 0x4c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3d8d8 <__cxa_atexit@plt+0x30598> │ │ │ │ + ldr r1, [pc, #188] @ 3d8ec <__cxa_atexit@plt+0x305ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #172] @ 3d8f0 <__cxa_atexit@plt+0x305b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #152] @ 3d8f4 <__cxa_atexit@plt+0x305b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 3f5c4 <__cxa_atexit@plt+0x32284> │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + sub ip, r6, #70 @ 0x46 │ │ │ │ + ldr sl, [pc, #108] @ 3d8f8 <__cxa_atexit@plt+0x305b8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [pc, #104] @ 3d8fc <__cxa_atexit@plt+0x305bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401110 <__cxa_atexit@plt+0x3f3dd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 3d900 <__cxa_atexit@plt+0x305c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, sl, ip} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + ldr r3, [pc, #64] @ 3d904 <__cxa_atexit@plt+0x305c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f82428 <__cxa_atexit@plt+0x1f750e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3d8e0 <__cxa_atexit@plt+0x305a0> │ │ │ │ + mov r5, #76 @ 0x4c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq pc, pc, #16, 12 @ 0x1000000 │ │ │ │ - biceq pc, pc, #112, 14 @ 0x1c00000 │ │ │ │ - biceq pc, pc, #96, 14 @ 0x1800000 │ │ │ │ - @ instruction: 0x03a34330 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bicseq r0, r0, #184, 6 @ 0xe0000002 │ │ │ │ + bicseq r0, r0, #212, 6 @ 0x50000003 │ │ │ │ + bicseq r0, r0, #84, 10 @ 0x15000000 │ │ │ │ + bicseq r0, r0, #40, 10 @ 0xa000000 │ │ │ │ + bicseq r0, r0, #4, 6 @ 0x10000000 │ │ │ │ + bicseq r0, r0, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3cb80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d944 <__cxa_atexit@plt+0x30604> │ │ │ │ + ldr r2, [pc, #32] @ 3d950 <__cxa_atexit@plt+0x30610> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffeeec │ │ │ │ + @ instruction: 0x03a3cba0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f608 <__cxa_atexit@plt+0x322c8> │ │ │ │ - ldr r2, [pc, #40] @ 3f610 <__cxa_atexit@plt+0x322d0> │ │ │ │ + bhi 3d9a0 <__cxa_atexit@plt+0x30660> │ │ │ │ + ldr r2, [pc, #48] @ 3d9a8 <__cxa_atexit@plt+0x30668> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 3f614 <__cxa_atexit@plt+0x322d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r5, [pc, #24] @ 3d9ac <__cxa_atexit@plt+0x3066c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34310 │ │ │ │ - biceq pc, pc, #160, 10 @ 0x28000000 │ │ │ │ - @ instruction: 0x03a342e0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r0, r0, #40, 8 @ 0x28000000 │ │ │ │ + @ instruction: 0x03a3cb38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f680 <__cxa_atexit@plt+0x32340> │ │ │ │ - ldr r1, [pc, #80] @ 3f690 <__cxa_atexit@plt+0x32350> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #60] @ 3f694 <__cxa_atexit@plt+0x32354> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 3f698 <__cxa_atexit@plt+0x32358> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + bcc 3da1c <__cxa_atexit@plt+0x306dc> │ │ │ │ + ldr r8, [pc, #80] @ 3da28 <__cxa_atexit@plt+0x306e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #76] @ 3da2c <__cxa_atexit@plt+0x306ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #72] @ 3da30 <__cxa_atexit@plt+0x306f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r8, r6, #22 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ mov r3, #28 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffe63c │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - biceq pc, pc, #152, 14 @ 0x2600000 │ │ │ │ - biceq pc, pc, #56, 10 @ 0xe000000 │ │ │ │ - @ instruction: 0x03a34258 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3f6f0 <__cxa_atexit@plt+0x323b0> │ │ │ │ - ldr r2, [pc, #56] @ 3f700 <__cxa_atexit@plt+0x323c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 3f704 <__cxa_atexit@plt+0x323c4> │ │ │ │ + bcc 3da94 <__cxa_atexit@plt+0x30754> │ │ │ │ + ldr r3, [pc, #64] @ 3daac <__cxa_atexit@plt+0x3076c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r2, [pc, #60] @ 3dab0 <__cxa_atexit@plt+0x30770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3dab4 <__cxa_atexit@plt+0x30774> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffe1ac │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0x03a3ca78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3dae8 <__cxa_atexit@plt+0x307a8> │ │ │ │ + ldr r3, [pc, #28] @ 3daf0 <__cxa_atexit@plt+0x307b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc670 <__cxa_atexit@plt+0x3ef330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3db34 <__cxa_atexit@plt+0x307f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3db38 <__cxa_atexit@plt+0x307f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ 3db3c <__cxa_atexit@plt+0x307fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bicseq r0, r0, #244, 2 @ 0x3d │ │ │ │ + bicseq r0, r0, #132 @ 0x84 │ │ │ │ + bicseq r0, r0, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3db84 <__cxa_atexit@plt+0x30844> │ │ │ │ + ldr r3, [pc, #48] @ 3db94 <__cxa_atexit@plt+0x30854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 3db98 <__cxa_atexit@plt+0x30858> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq sp, #237 @ 0xed │ │ │ │ - @ instruction: 0x03a341e8 │ │ │ │ + cmneq lr, #4160 @ 0x1040 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 3dbb4 <__cxa_atexit@plt+0x30874> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + cmneq lr, #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3dbf0 <__cxa_atexit@plt+0x308b0> │ │ │ │ + ldr r3, [pc, #36] @ 3dc00 <__cxa_atexit@plt+0x308c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x03a3c7c4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3f77c <__cxa_atexit@plt+0x3243c> │ │ │ │ + bhi 3dc70 <__cxa_atexit@plt+0x30930> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3f788 <__cxa_atexit@plt+0x32448> │ │ │ │ - ldr lr, [pc, #92] @ 3f798 <__cxa_atexit@plt+0x32458> │ │ │ │ + bcc 3dc7c <__cxa_atexit@plt+0x3093c> │ │ │ │ + ldr lr, [pc, #84] @ 3dc8c <__cxa_atexit@plt+0x3094c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #88] @ 3f79c <__cxa_atexit@plt+0x3245c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #80] @ 3f7a0 <__cxa_atexit@plt+0x32460> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [pc, #64] @ 3f7a4 <__cxa_atexit@plt+0x32464> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ + ldr sl, [pc, #80] @ 3dc90 <__cxa_atexit@plt+0x30950> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #64] @ 3dc94 <__cxa_atexit@plt+0x30954> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, lr, #2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a341bc │ │ │ │ - biceq pc, pc, #84, 8 @ 0x54000000 │ │ │ │ - biceq pc, pc, #20, 12 @ 0x1400000 │ │ │ │ - biceq pc, pc, #56, 8 @ 0x38000000 │ │ │ │ - @ instruction: 0x03a34148 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0x03a3c77c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 3dcf4 <__cxa_atexit@plt+0x309b4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3dd30 <__cxa_atexit@plt+0x309f0> │ │ │ │ + ldr r3, [pc, #132] @ 3dd58 <__cxa_atexit@plt+0x30a18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #120] @ 3dd5c <__cxa_atexit@plt+0x30a1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f810 <__cxa_atexit@plt+0x324d0> │ │ │ │ - ldr r2, [pc, #80] @ 3f820 <__cxa_atexit@plt+0x324e0> │ │ │ │ + bcc 3dd40 <__cxa_atexit@plt+0x30a00> │ │ │ │ + ldr r2, [pc, #68] @ 3dd50 <__cxa_atexit@plt+0x30a10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 3f824 <__cxa_atexit@plt+0x324e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ 3f828 <__cxa_atexit@plt+0x324e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r8, [pc, #64] @ 3dd54 <__cxa_atexit@plt+0x30a14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - biceq pc, pc, #8, 12 @ 0x800000 │ │ │ │ - biceq pc, pc, #168, 6 @ 0xa0000002 │ │ │ │ - @ instruction: 0x03a340c4 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmneq lr, #198656 @ 0x30800 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + cmneq lr, #214016 @ 0x34400 │ │ │ │ + @ instruction: 0x03a3c668 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f898 <__cxa_atexit@plt+0x32558> │ │ │ │ + bhi 3ddcc <__cxa_atexit@plt+0x30a8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f8a4 <__cxa_atexit@plt+0x32564> │ │ │ │ - ldr r2, [pc, #84] @ 3f8b4 <__cxa_atexit@plt+0x32574> │ │ │ │ + bcc 3ddd8 <__cxa_atexit@plt+0x30a98> │ │ │ │ + ldr r2, [pc, #84] @ 3dde8 <__cxa_atexit@plt+0x30aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 3f8b8 <__cxa_atexit@plt+0x32578> │ │ │ │ + ldr r1, [pc, #80] @ 3ddec <__cxa_atexit@plt+0x30aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 3f8bc <__cxa_atexit@plt+0x3257c> │ │ │ │ + ldr r8, [pc, #60] @ 3ddf0 <__cxa_atexit@plt+0x30ab0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - biceq pc, pc, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq sp, #276 @ 0x114 │ │ │ │ - @ instruction: 0x03a3402c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3f930 <__cxa_atexit@plt+0x325f0> │ │ │ │ - ldr lr, [pc, #84] @ 3f940 <__cxa_atexit@plt+0x32600> │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + biceq pc, pc, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #10240 @ 0x2800 │ │ │ │ + @ instruction: 0x03a3c758 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3dea8 <__cxa_atexit@plt+0x30b68> │ │ │ │ + ldr lr, [pc, #152] @ 3deb0 <__cxa_atexit@plt+0x30b70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 3f944 <__cxa_atexit@plt+0x32604> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 3f948 <__cxa_atexit@plt+0x32608> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 3de98 <__cxa_atexit@plt+0x30b58> │ │ │ │ + ldr lr, [pc, #100] @ 3deb4 <__cxa_atexit@plt+0x30b74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #96] @ 3deb8 <__cxa_atexit@plt+0x30b78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r9, [pc, #68] @ 3debc <__cxa_atexit@plt+0x30b7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str lr, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - biceq pc, pc, #116, 8 @ 0x74000000 │ │ │ │ - biceq pc, pc, #140, 4 @ 0xc0000008 │ │ │ │ - @ instruction: 0x03a33270 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3f9b4 <__cxa_atexit@plt+0x32674> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3f9c0 <__cxa_atexit@plt+0x32680> │ │ │ │ - ldr r1, [pc, #80] @ 3f9d0 <__cxa_atexit@plt+0x32690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3f9d4 <__cxa_atexit@plt+0x32694> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 3f9d8 <__cxa_atexit@plt+0x32698> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq pc, pc, #104, 30 @ 0x1a0 │ │ │ │ + @ instruction: 0x03a3c32c │ │ │ │ + @ instruction: 0x03a3c690 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #64] @ 3df14 <__cxa_atexit@plt+0x30bd4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r8, [pc, #40] @ 3df18 <__cxa_atexit@plt+0x30bd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r3, [pc, #16] @ 3df1c <__cxa_atexit@plt+0x30bdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15f777c <__cxa_atexit@plt+0x15ea43c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a3c2b4 │ │ │ │ + biceq pc, pc, #180, 28 @ 0xb40 │ │ │ │ + @ instruction: 0x03a3c5a4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3df64 <__cxa_atexit@plt+0x30c24> │ │ │ │ + ldr r3, [pc, #40] @ 3df70 <__cxa_atexit@plt+0x30c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [pc, #32] @ 3df74 <__cxa_atexit@plt+0x30c34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1e42348 <__cxa_atexit@plt+0x1e35008> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq pc, pc, #36, 26 @ 0x900 │ │ │ │ + @ instruction: 0x03a3c53c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3dffc <__cxa_atexit@plt+0x30cbc> │ │ │ │ + ldr r3, [pc, #104] @ 3e008 <__cxa_atexit@plt+0x30cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #100] @ 3e00c <__cxa_atexit@plt+0x30ccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3dff4 <__cxa_atexit@plt+0x30cb4> │ │ │ │ + ldr r3, [pc, #52] @ 3e010 <__cxa_atexit@plt+0x30cd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ 3e014 <__cxa_atexit@plt+0x30cd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq pc, pc, #24, 4 @ 0x80000001 │ │ │ │ - biceq pc, pc, #72, 8 @ 0x48000000 │ │ │ │ - biceq pc, pc, #252, 2 @ 0x3f │ │ │ │ - @ instruction: 0x03a331dc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq pc, pc, #196, 24 @ 0xc400 │ │ │ │ + @ instruction: 0x03a3c490 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 3e048 <__cxa_atexit@plt+0x30d08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 3e04c <__cxa_atexit@plt+0x30d0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1e430a8 <__cxa_atexit@plt+0x1e35d68> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq pc, pc, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fa4c <__cxa_atexit@plt+0x3270c> │ │ │ │ - ldr r1, [pc, #84] @ 3fa5c <__cxa_atexit@plt+0x3271c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 3fa60 <__cxa_atexit@plt+0x32720> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 3fa64 <__cxa_atexit@plt+0x32724> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #60] @ 3fa68 <__cxa_atexit@plt+0x32728> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmneq sp, #12480 @ 0x30c0 │ │ │ │ - biceq pc, pc, #180, 6 @ 0xd0000002 │ │ │ │ - biceq pc, pc, #112, 2 │ │ │ │ - @ instruction: 0x03a33150 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3faf0 <__cxa_atexit@plt+0x327b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3faf8 <__cxa_atexit@plt+0x327b8> │ │ │ │ - ldr r1, [pc, #104] @ 3fb0c <__cxa_atexit@plt+0x327cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 3fb10 <__cxa_atexit@plt+0x327d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 3fb14 <__cxa_atexit@plt+0x327d4> │ │ │ │ + bcc 3e0d4 <__cxa_atexit@plt+0x30d94> │ │ │ │ + ldr r7, [pc, #120] @ 3e0ec <__cxa_atexit@plt+0x30dac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [pc, #108] @ 3e0f0 <__cxa_atexit@plt+0x30db0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 3fb18 <__cxa_atexit@plt+0x327d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3fb00 <__cxa_atexit@plt+0x327c0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq pc, pc, #244 @ 0xf4 │ │ │ │ - biceq pc, pc, #24, 6 @ 0x60000000 │ │ │ │ - biceq pc, pc, #212 @ 0xd4 │ │ │ │ - biceq pc, pc, #148, 4 @ 0x40000009 │ │ │ │ - @ instruction: 0x03a330a0 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub sl, r6, #15 │ │ │ │ + ldr r8, [pc, #92] @ 3e0f4 <__cxa_atexit@plt+0x30db4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #26 │ │ │ │ + ldr r9, [pc, #84] @ 3e0f8 <__cxa_atexit@plt+0x30db8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [pc, #80] @ 3e0fc <__cxa_atexit@plt+0x30dbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 3e100 <__cxa_atexit@plt+0x30dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq pc, pc, #20, 24 @ 0x1400 │ │ │ │ + biceq pc, pc, #8, 22 @ 0x2000 │ │ │ │ + biceq pc, pc, #124, 22 @ 0x1f000 │ │ │ │ + biceq pc, pc, #12, 24 @ 0xc00 │ │ │ │ + biceq pc, pc, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a3c2d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fba4 <__cxa_atexit@plt+0x32864> │ │ │ │ + bhi 3e170 <__cxa_atexit@plt+0x30e30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fbac <__cxa_atexit@plt+0x3286c> │ │ │ │ - ldr r1, [pc, #108] @ 3fbc0 <__cxa_atexit@plt+0x32880> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 3fbc4 <__cxa_atexit@plt+0x32884> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc 3e178 <__cxa_atexit@plt+0x30e38> │ │ │ │ + ldr r2, [pc, #80] @ 3e18c <__cxa_atexit@plt+0x30e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #76] @ 3e190 <__cxa_atexit@plt+0x30e50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 3fbc8 <__cxa_atexit@plt+0x32888> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 3fbcc <__cxa_atexit@plt+0x3288c> │ │ │ │ + ldr r1, [pc, #64] @ 3e194 <__cxa_atexit@plt+0x30e54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 3fbd0 <__cxa_atexit@plt+0x32890> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + add r2, lr, #2 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r3 │ │ │ │ - b 3fbb4 <__cxa_atexit@plt+0x32874> │ │ │ │ - mov r5, #28 │ │ │ │ + b 3e180 <__cxa_atexit@plt+0x30e40> │ │ │ │ + mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - biceq pc, pc, #60 @ 0x3c │ │ │ │ - cmneq sp, #25344 @ 0x6300 │ │ │ │ - biceq pc, pc, #88, 4 @ 0x80000005 │ │ │ │ - biceq pc, pc, #20 │ │ │ │ - @ instruction: 0x03a32fe4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a3c2a0 │ │ │ │ + biceq pc, pc, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + @ instruction: 0x03a3c240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3fc3c <__cxa_atexit@plt+0x328fc> │ │ │ │ - ldr r2, [pc, #76] @ 3fc4c <__cxa_atexit@plt+0x3290c> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e1ec <__cxa_atexit@plt+0x30eac> │ │ │ │ + ldr r2, [pc, #40] @ 3e1f4 <__cxa_atexit@plt+0x30eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 3fc50 <__cxa_atexit@plt+0x32910> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 3e1f8 <__cxa_atexit@plt+0x30eb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 3fc54 <__cxa_atexit@plt+0x32914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - biceq pc, pc, #96, 2 │ │ │ │ - biceq lr, pc, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3fd48 <__cxa_atexit@plt+0x32a08> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3fcac <__cxa_atexit@plt+0x3296c> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 3fd58 <__cxa_atexit@plt+0x32a18> │ │ │ │ - ldr r2, [sl, #2] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 3fd10 <__cxa_atexit@plt+0x329d0> │ │ │ │ - ldr r1, [pc, #248] @ 3fda0 <__cxa_atexit@plt+0x32a60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 3fd18 <__cxa_atexit@plt+0x329d8> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 3fd70 <__cxa_atexit@plt+0x32a30> │ │ │ │ - ldr r7, [pc, #200] @ 3fd90 <__cxa_atexit@plt+0x32a50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3fd2c <__cxa_atexit@plt+0x329ec> │ │ │ │ - ldr r0, [pc, #156] @ 3fd94 <__cxa_atexit@plt+0x32a54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [pc, #132] @ 3fd9c <__cxa_atexit@plt+0x32a5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #120] @ 3fdac <__cxa_atexit@plt+0x32a6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r6, r6, #20 │ │ │ │ - stm r6, {r0, r1, lr} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #88] @ 3fda8 <__cxa_atexit@plt+0x32a68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 3fda4 <__cxa_atexit@plt+0x32a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - b 3fd84 <__cxa_atexit@plt+0x32a44> │ │ │ │ - ldr r7, [pc, #32] @ 3fd98 <__cxa_atexit@plt+0x32a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff8a0 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x03a33ccc │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - @ instruction: 0x03a32e0c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 3fe14 <__cxa_atexit@plt+0x32ad4> │ │ │ │ - add r5, r2, #12 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3fdfc <__cxa_atexit@plt+0x32abc> │ │ │ │ - ldr r2, [pc, #60] @ 3fe34 <__cxa_atexit@plt+0x32af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 3fe04 <__cxa_atexit@plt+0x32ac4> │ │ │ │ - ldr r2, [pc, #44] @ 3fe30 <__cxa_atexit@plt+0x32af0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 3fe38 <__cxa_atexit@plt+0x32af8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x03a33bc8 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq pc, pc, #176, 18 @ 0x2c0000 │ │ │ │ + @ instruction: 0x03a3c1f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3fecc <__cxa_atexit@plt+0x32b8c> │ │ │ │ - ldr lr, [pc, #124] @ 3fee4 <__cxa_atexit@plt+0x32ba4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 3feb4 <__cxa_atexit@plt+0x32b74> │ │ │ │ - ldr r2, [pc, #72] @ 3fee8 <__cxa_atexit@plt+0x32ba8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str r8, [r1, #24] │ │ │ │ - str r3, [r1, #28] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 3fef0 <__cxa_atexit@plt+0x32bb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r1, #20 │ │ │ │ - stm lr, {r2, r3, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3feec <__cxa_atexit@plt+0x32bac> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 3e24c <__cxa_atexit@plt+0x30f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff700 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - @ instruction: 0x03a33b1c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff6c <__cxa_atexit@plt+0x32c2c> │ │ │ │ - ldr r3, [pc, #100] @ 3ff7c <__cxa_atexit@plt+0x32c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3ff4c <__cxa_atexit@plt+0x32c0c> │ │ │ │ - ldr r3, [pc, #84] @ 3ff80 <__cxa_atexit@plt+0x32c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 3ff5c <__cxa_atexit@plt+0x32c1c> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi 3e238 <__cxa_atexit@plt+0x30ef8> │ │ │ │ + mov r3, #2 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3ff84 <__cxa_atexit@plt+0x32c44> │ │ │ │ + mov r7, fp │ │ │ │ + b 3b904 <__cxa_atexit@plt+0x2e5c4> │ │ │ │ + ldr r7, [pc, #16] @ 3e250 <__cxa_atexit@plt+0x30f10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a33ab8 │ │ │ │ - @ instruction: 0x03a33a8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a3c0a8 │ │ │ │ + @ instruction: 0x03a3c198 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 3ffcc <__cxa_atexit@plt+0x32c8c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3e284 <__cxa_atexit@plt+0x30f44> │ │ │ │ + ldr r3, [pc, #48] @ 3e2a4 <__cxa_atexit@plt+0x30f64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 3ffc0 <__cxa_atexit@plt+0x32c80> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #16] @ 3e29c <__cxa_atexit@plt+0x30f5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 3e2a0 <__cxa_atexit@plt+0x30f60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a33a44 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - @ instruction: 0x03a33a24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a3c168 │ │ │ │ + @ instruction: 0x03a3c15c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + @ instruction: 0x03a3c1a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40040 <__cxa_atexit@plt+0x32d00> │ │ │ │ - ldr r2, [pc, #56] @ 4004c <__cxa_atexit@plt+0x32d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 3e330 <__cxa_atexit@plt+0x30ff0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e33c <__cxa_atexit@plt+0x30ffc> │ │ │ │ + ldr r1, [pc, #92] @ 3e34c <__cxa_atexit@plt+0x3100c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 3e350 <__cxa_atexit@plt+0x31010> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #84] @ 3e354 <__cxa_atexit@plt+0x31014> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #80] @ 3e358 <__cxa_atexit@plt+0x31018> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 40030 <__cxa_atexit@plt+0x32cf0> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #52] @ 3e35c <__cxa_atexit@plt+0x3101c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a339c4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a3c010 │ │ │ │ + biceq pc, pc, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0x03a3bfe8 │ │ │ │ + @ instruction: 0x03a3c0f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - @ instruction: 0x03a339a0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 400a8 <__cxa_atexit@plt+0x32d68> │ │ │ │ - ldr r2, [pc, #36] @ 400c0 <__cxa_atexit@plt+0x32d80> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3e3b8 <__cxa_atexit@plt+0x31078> │ │ │ │ + ldr r2, [pc, #88] @ 3e3e0 <__cxa_atexit@plt+0x310a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - ldr r7, [pc, #20] @ 400c4 <__cxa_atexit@plt+0x32d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x03a33984 │ │ │ │ - @ instruction: 0x03a33948 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 40134 <__cxa_atexit@plt+0x32df4> │ │ │ │ - ldr r7, [pc, #88] @ 4014c <__cxa_atexit@plt+0x32e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 40128 <__cxa_atexit@plt+0x32de8> │ │ │ │ - ldr r7, [pc, #72] @ 40150 <__cxa_atexit@plt+0x32e10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 40154 <__cxa_atexit@plt+0x32e14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40158 <__cxa_atexit@plt+0x32e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + ldr r1, [pc, #76] @ 3e3e4 <__cxa_atexit@plt+0x310a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r5, [pc, #60] @ 3e3e8 <__cxa_atexit@plt+0x310a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ + b 18effd0 <__cxa_atexit@plt+0x18e2c90> │ │ │ │ + ldr r5, [pc, #24] @ 3e3d8 <__cxa_atexit@plt+0x31098> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #16] @ 3e3dc <__cxa_atexit@plt+0x3109c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + biceq pc, pc, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq pc, pc, #16, 20 @ 0x10000 │ │ │ │ + biceq pc, pc, #0, 20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3e434 <__cxa_atexit@plt+0x310f4> │ │ │ │ + ldr r3, [pc, #80] @ 3e45c <__cxa_atexit@plt+0x3111c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e454 <__cxa_atexit@plt+0x31114> │ │ │ │ + ldr r3, [pc, #60] @ 3e460 <__cxa_atexit@plt+0x31120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r3, [pc, #40] @ 3e464 <__cxa_atexit@plt+0x31124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 3e468 <__cxa_atexit@plt+0x31128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - biceq lr, pc, #240, 22 @ 0x3c000 │ │ │ │ - biceq lr, pc, #148, 20 @ 0x94000 │ │ │ │ - @ instruction: 0x03a33900 │ │ │ │ - @ instruction: 0x03a338b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 40194 <__cxa_atexit@plt+0x32e54> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq pc, pc, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e48c <__cxa_atexit@plt+0x3114c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3e4b8 <__cxa_atexit@plt+0x31178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 3e4bc <__cxa_atexit@plt+0x3117c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq pc, pc, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3e4e8 <__cxa_atexit@plt+0x311a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 3e4ec <__cxa_atexit@plt+0x311ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 40198 <__cxa_atexit@plt+0x32e58> │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3be0c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e510 <__cxa_atexit@plt+0x311d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - biceq lr, pc, #136, 22 @ 0x22000 │ │ │ │ - biceq lr, pc, #44, 20 @ 0x2c000 │ │ │ │ - @ instruction: 0x03a3388c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 401e0 <__cxa_atexit@plt+0x32ea0> │ │ │ │ - ldr r2, [pc, #36] @ 401f8 <__cxa_atexit@plt+0x32eb8> │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + biceq pc, pc, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3e53c <__cxa_atexit@plt+0x311fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 3e540 <__cxa_atexit@plt+0x31200> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - ldr r7, [pc, #20] @ 401fc <__cxa_atexit@plt+0x32ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x03a3384c │ │ │ │ - @ instruction: 0x03a33830 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4026c <__cxa_atexit@plt+0x32f2c> │ │ │ │ - ldr r3, [pc, #84] @ 40280 <__cxa_atexit@plt+0x32f40> │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3bdb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e564 <__cxa_atexit@plt+0x31224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + biceq pc, pc, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3e590 <__cxa_atexit@plt+0x31250> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4025c <__cxa_atexit@plt+0x32f1c> │ │ │ │ - ldr r3, [pc, #68] @ 40284 <__cxa_atexit@plt+0x32f44> │ │ │ │ + ldr r2, [pc, #20] @ 3e594 <__cxa_atexit@plt+0x31254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3bd64 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e5b8 <__cxa_atexit@plt+0x31278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 40288 <__cxa_atexit@plt+0x32f48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3fc64 <__cxa_atexit@plt+0x32924> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4028c <__cxa_atexit@plt+0x32f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq lr, pc, #104, 18 @ 0x1a0000 │ │ │ │ - biceq lr, pc, #172, 20 @ 0xac000 │ │ │ │ - @ instruction: 0x03a337c8 │ │ │ │ - @ instruction: 0x03a33790 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + biceq pc, pc, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 3ff04 <__cxa_atexit@plt+0x32bc4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 40328 <__cxa_atexit@plt+0x32fe8> │ │ │ │ - ldr sl, [pc, #104] @ 40340 <__cxa_atexit@plt+0x33000> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 40344 <__cxa_atexit@plt+0x33004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 40348 <__cxa_atexit@plt+0x33008> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 4034c <__cxa_atexit@plt+0x3300c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40350 <__cxa_atexit@plt+0x33010> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e5ec <__cxa_atexit@plt+0x312ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e5f4 <__cxa_atexit@plt+0x312b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - biceq lr, pc, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0x03a33714 │ │ │ │ - @ instruction: 0x03a32868 │ │ │ │ + biceq pc, pc, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40390 <__cxa_atexit@plt+0x33050> │ │ │ │ - ldr r2, [pc, #36] @ 40398 <__cxa_atexit@plt+0x33058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 4039c <__cxa_atexit@plt+0x3305c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3e628 <__cxa_atexit@plt+0x312e8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e630 <__cxa_atexit@plt+0x312f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a33594 │ │ │ │ - biceq lr, pc, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0x03a3281c │ │ │ │ + biceq pc, pc, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403dc <__cxa_atexit@plt+0x3309c> │ │ │ │ - ldr r2, [pc, #36] @ 403e4 <__cxa_atexit@plt+0x330a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 403e8 <__cxa_atexit@plt+0x330a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3e664 <__cxa_atexit@plt+0x31324> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e66c <__cxa_atexit@plt+0x3132c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a33548 │ │ │ │ - biceq lr, pc, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0x03a327d0 │ │ │ │ + biceq pc, pc, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40428 <__cxa_atexit@plt+0x330e8> │ │ │ │ - ldr r2, [pc, #36] @ 40430 <__cxa_atexit@plt+0x330f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 40434 <__cxa_atexit@plt+0x330f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3e6a0 <__cxa_atexit@plt+0x31360> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e6a8 <__cxa_atexit@plt+0x31368> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a334fc │ │ │ │ - biceq lr, pc, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0x03a32784 │ │ │ │ + biceq pc, pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40474 <__cxa_atexit@plt+0x33134> │ │ │ │ - ldr r2, [pc, #36] @ 4047c <__cxa_atexit@plt+0x3313c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 40480 <__cxa_atexit@plt+0x33140> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3e6dc <__cxa_atexit@plt+0x3139c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e6e4 <__cxa_atexit@plt+0x313a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a334b0 │ │ │ │ - biceq lr, pc, #56, 14 @ 0xe00000 │ │ │ │ - @ instruction: 0x03a32738 │ │ │ │ + biceq pc, pc, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404c0 <__cxa_atexit@plt+0x33180> │ │ │ │ - ldr r2, [pc, #36] @ 404c8 <__cxa_atexit@plt+0x33188> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 404cc <__cxa_atexit@plt+0x3318c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 3e718 <__cxa_atexit@plt+0x313d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 3e720 <__cxa_atexit@plt+0x313e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a33464 │ │ │ │ - biceq lr, pc, #236, 12 @ 0xec00000 │ │ │ │ - @ instruction: 0x03a33440 │ │ │ │ + biceq pc, pc, #128, 8 @ 0x80000000 │ │ │ │ + @ instruction: 0x03a3bdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 40510 <__cxa_atexit@plt+0x331d0> │ │ │ │ - ldr r3, [pc, #40] @ 4051c <__cxa_atexit@plt+0x331dc> │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 3e770 <__cxa_atexit@plt+0x31430> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 3e774 <__cxa_atexit@plt+0x31434> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 3e778 <__cxa_atexit@plt+0x31438> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 3e77c <__cxa_atexit@plt+0x3143c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a3bc60 │ │ │ │ + biceq pc, pc, #44, 8 @ 0x2c000000 │ │ │ │ + @ instruction: 0x03a3bc44 │ │ │ │ + @ instruction: 0x03a3bcc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3e7d4 <__cxa_atexit@plt+0x31494> │ │ │ │ + ldr r3, [pc, #72] @ 3e7e8 <__cxa_atexit@plt+0x314a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e7e0 <__cxa_atexit@plt+0x314a0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 3e7ec <__cxa_atexit@plt+0x314ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 40508 <__cxa_atexit@plt+0x331c8> │ │ │ │ - b 4052c <__cxa_atexit@plt+0x331ec> │ │ │ │ + beq 3e7e0 <__cxa_atexit@plt+0x314a0> │ │ │ │ + b 3e838 <__cxa_atexit@plt+0x314f8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3bc54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 3e828 <__cxa_atexit@plt+0x314e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e820 <__cxa_atexit@plt+0x314e0> │ │ │ │ + b 3e838 <__cxa_atexit@plt+0x314f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a333f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a3bc18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4063c <__cxa_atexit@plt+0x332fc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 40664 <__cxa_atexit@plt+0x33324> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ - bhi 40a14 <__cxa_atexit@plt+0x336d4> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - andeq r0, r0, r0, ror r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #8 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - andeq r0, r0, r0, asr r4 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsl #10 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, r8, ror #5 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r0, asr r5 │ │ │ │ - andeq r0, r0, r8, ror #10 │ │ │ │ - andeq r0, r0, r0, lsl #9 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - muleq r0, r8, r4 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsr #7 │ │ │ │ - andeq r0, r0, r0, lsr #10 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 40b14 <__cxa_atexit@plt+0x337d4> │ │ │ │ - ldr r2, [pc, #1300] @ 40b44 <__cxa_atexit@plt+0x33804> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3e898 <__cxa_atexit@plt+0x31558> │ │ │ │ + ldr r2, [pc, #148] @ 3e8f0 <__cxa_atexit@plt+0x315b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1296] @ 40b48 <__cxa_atexit@plt+0x33808> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 40a34 <__cxa_atexit@plt+0x336f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 40b14 <__cxa_atexit@plt+0x337d4> │ │ │ │ - ldr r2, [pc, #1240] @ 40b2c <__cxa_atexit@plt+0x337ec> │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3e8dc <__cxa_atexit@plt+0x3159c> │ │ │ │ + ldr r2, [pc, #132] @ 3e8f4 <__cxa_atexit@plt+0x315b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1236] @ 40b30 <__cxa_atexit@plt+0x337f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - b 40688 <__cxa_atexit@plt+0x33348> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 40b14 <__cxa_atexit@plt+0x337d4> │ │ │ │ - ldr r2, [pc, #1192] @ 40b24 <__cxa_atexit@plt+0x337e4> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e8dc <__cxa_atexit@plt+0x3159c> │ │ │ │ + ldr r2, [pc, #112] @ 3e8f8 <__cxa_atexit@plt+0x315b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1188] @ 40b28 <__cxa_atexit@plt+0x337e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #1192] @ 40b3c <__cxa_atexit@plt+0x337fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #1184] @ 40b40 <__cxa_atexit@plt+0x33800> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #1492] @ 40c9c <__cxa_atexit@plt+0x3395c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1484] @ 40ca0 <__cxa_atexit@plt+0x33960> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1420] @ 40c6c <__cxa_atexit@plt+0x3392c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1412] @ 40c70 <__cxa_atexit@plt+0x33930> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1380] @ 40c5c <__cxa_atexit@plt+0x3391c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1372] @ 40c60 <__cxa_atexit@plt+0x33920> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1364] @ 40c64 <__cxa_atexit@plt+0x33924> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1356] @ 40c68 <__cxa_atexit@plt+0x33928> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1268] @ 40c1c <__cxa_atexit@plt+0x338dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1260] @ 40c20 <__cxa_atexit@plt+0x338e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1300] @ 40c54 <__cxa_atexit@plt+0x33914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1292] @ 40c58 <__cxa_atexit@plt+0x33918> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3e8e4 <__cxa_atexit@plt+0x315a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3e8dc <__cxa_atexit@plt+0x3159c> │ │ │ │ + ldr r2, [pc, #52] @ 3e8e8 <__cxa_atexit@plt+0x315a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e8dc <__cxa_atexit@plt+0x3159c> │ │ │ │ + ldr r2, [pc, #32] @ 3e8ec <__cxa_atexit@plt+0x315ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #1132] @ 40bc4 <__cxa_atexit@plt+0x33884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1124] @ 40bc8 <__cxa_atexit@plt+0x33888> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a3bb48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3e940 <__cxa_atexit@plt+0x31600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e938 <__cxa_atexit@plt+0x315f8> │ │ │ │ + ldr r3, [pc, #28] @ 3e944 <__cxa_atexit@plt+0x31604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3bafc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e96c <__cxa_atexit@plt+0x3162c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3bad4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3e9d0 <__cxa_atexit@plt+0x31690> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40b14 <__cxa_atexit@plt+0x337d4> │ │ │ │ - ldr r2, [pc, #1316] @ 40ca4 <__cxa_atexit@plt+0x33964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #1312] @ 40ca8 <__cxa_atexit@plt+0x33968> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 40a34 <__cxa_atexit@plt+0x336f4> │ │ │ │ - ldr r7, [pc, #1056] @ 40bb4 <__cxa_atexit@plt+0x33874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1048] @ 40bb8 <__cxa_atexit@plt+0x33878> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1184] @ 40c4c <__cxa_atexit@plt+0x3390c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1176] @ 40c50 <__cxa_atexit@plt+0x33910> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #984] @ 40b9c <__cxa_atexit@plt+0x3385c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #976] @ 40ba0 <__cxa_atexit@plt+0x33860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #904] @ 40b64 <__cxa_atexit@plt+0x33824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #896] @ 40b68 <__cxa_atexit@plt+0x33828> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #1168] @ 40c84 <__cxa_atexit@plt+0x33944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #1160] @ 40c88 <__cxa_atexit@plt+0x33948> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #920] @ 40ba4 <__cxa_atexit@plt+0x33864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #912] @ 40ba8 <__cxa_atexit@plt+0x33868> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #872] @ 40b8c <__cxa_atexit@plt+0x3384c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #864] @ 40b90 <__cxa_atexit@plt+0x33850> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #976] @ 40c0c <__cxa_atexit@plt+0x338cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #968] @ 40c10 <__cxa_atexit@plt+0x338d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #944] @ 40c04 <__cxa_atexit@plt+0x338c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #936] @ 40c08 <__cxa_atexit@plt+0x338c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #744] @ 40b54 <__cxa_atexit@plt+0x33814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #736] @ 40b58 <__cxa_atexit@plt+0x33818> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #824] @ 40bbc <__cxa_atexit@plt+0x3387c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #816] @ 40bc0 <__cxa_atexit@plt+0x33880> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #704] @ 40b5c <__cxa_atexit@plt+0x3381c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #696] @ 40b60 <__cxa_atexit@plt+0x33820> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #712] @ 40b7c <__cxa_atexit@plt+0x3383c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #704] @ 40b80 <__cxa_atexit@plt+0x33840> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #640] @ 40b4c <__cxa_atexit@plt+0x3380c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #632] @ 40b50 <__cxa_atexit@plt+0x33810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #856] @ 40c3c <__cxa_atexit@plt+0x338fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #848] @ 40c40 <__cxa_atexit@plt+0x33900> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #720] @ 40bcc <__cxa_atexit@plt+0x3388c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #712] @ 40bd0 <__cxa_atexit@plt+0x33890> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #888] @ 40c8c <__cxa_atexit@plt+0x3394c> │ │ │ │ + bcc 3e9f0 <__cxa_atexit@plt+0x316b0> │ │ │ │ + ldr r7, [pc, #120] @ 3ea1c <__cxa_atexit@plt+0x316dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #880] @ 40c90 <__cxa_atexit@plt+0x33950> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3ea20 <__cxa_atexit@plt+0x316e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #696] @ 40be4 <__cxa_atexit@plt+0x338a4> │ │ │ │ + ldr r3, [pc, #56] @ 3ea10 <__cxa_atexit@plt+0x316d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3ea14 <__cxa_atexit@plt+0x316d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #688] @ 40be8 <__cxa_atexit@plt+0x338a8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3ea18 <__cxa_atexit@plt+0x316d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #552] @ 40b6c <__cxa_atexit@plt+0x3382c> │ │ │ │ + ldr r6, [pc, #20] @ 3ea0c <__cxa_atexit@plt+0x316cc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x03a3b998 │ │ │ │ + @ instruction: 0x03a3b98c │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + biceq pc, pc, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ea74 <__cxa_atexit@plt+0x31734> │ │ │ │ + ldr r7, [pc, #64] @ 3ea8c <__cxa_atexit@plt+0x3174c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #544] @ 40b70 <__cxa_atexit@plt+0x33830> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3ea90 <__cxa_atexit@plt+0x31750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #656] @ 40bec <__cxa_atexit@plt+0x338ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #648] @ 40bf0 <__cxa_atexit@plt+0x338b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3ea94 <__cxa_atexit@plt+0x31754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + biceq pc, pc, #80, 4 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3b9ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3eadc <__cxa_atexit@plt+0x3179c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ead4 <__cxa_atexit@plt+0x31794> │ │ │ │ + ldr r3, [pc, #28] @ 3eae0 <__cxa_atexit@plt+0x317a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #568] @ 40bac <__cxa_atexit@plt+0x3386c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3b960 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3eb08 <__cxa_atexit@plt+0x317c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3b938 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3eb6c <__cxa_atexit@plt+0x3182c> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3eb8c <__cxa_atexit@plt+0x3184c> │ │ │ │ + ldr r7, [pc, #120] @ 3ebb8 <__cxa_atexit@plt+0x31878> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #560] @ 40bb0 <__cxa_atexit@plt+0x33870> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3ebbc <__cxa_atexit@plt+0x3187c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #488] @ 40b74 <__cxa_atexit@plt+0x33834> │ │ │ │ + ldr r3, [pc, #56] @ 3ebac <__cxa_atexit@plt+0x3186c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3ebb0 <__cxa_atexit@plt+0x31870> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #480] @ 40b78 <__cxa_atexit@plt+0x33838> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3ebb4 <__cxa_atexit@plt+0x31874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #560] @ 40bd4 <__cxa_atexit@plt+0x33894> │ │ │ │ + ldr r6, [pc, #20] @ 3eba8 <__cxa_atexit@plt+0x31868> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x03a3b7fc │ │ │ │ + @ instruction: 0x03a3b7f0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + biceq pc, pc, #92, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ec10 <__cxa_atexit@plt+0x318d0> │ │ │ │ + ldr r7, [pc, #64] @ 3ec28 <__cxa_atexit@plt+0x318e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #552] @ 40bd8 <__cxa_atexit@plt+0x33898> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3ec2c <__cxa_atexit@plt+0x318ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #472] @ 40b94 <__cxa_atexit@plt+0x33854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #464] @ 40b98 <__cxa_atexit@plt+0x33858> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3ec30 <__cxa_atexit@plt+0x318f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + biceq pc, pc, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3b800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3ec88 <__cxa_atexit@plt+0x31948> │ │ │ │ + ldr r3, [pc, #72] @ 3ec9c <__cxa_atexit@plt+0x3195c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ec94 <__cxa_atexit@plt+0x31954> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 3eca0 <__cxa_atexit@plt+0x31960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ec94 <__cxa_atexit@plt+0x31954> │ │ │ │ + b 3ecec <__cxa_atexit@plt+0x319ac> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #432] @ 40b84 <__cxa_atexit@plt+0x33844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #424] @ 40b88 <__cxa_atexit@plt+0x33848> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3b790 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 3ecdc <__cxa_atexit@plt+0x3199c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ecd4 <__cxa_atexit@plt+0x31994> │ │ │ │ + b 3ecec <__cxa_atexit@plt+0x319ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #584] @ 40c34 <__cxa_atexit@plt+0x338f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #576] @ 40c38 <__cxa_atexit@plt+0x338f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a3b754 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3ed4c <__cxa_atexit@plt+0x31a0c> │ │ │ │ + ldr r2, [pc, #148] @ 3eda4 <__cxa_atexit@plt+0x31a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3ed90 <__cxa_atexit@plt+0x31a50> │ │ │ │ + ldr r2, [pc, #132] @ 3eda8 <__cxa_atexit@plt+0x31a68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ed90 <__cxa_atexit@plt+0x31a50> │ │ │ │ + ldr r2, [pc, #112] @ 3edac <__cxa_atexit@plt+0x31a6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3ed98 <__cxa_atexit@plt+0x31a58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3ed90 <__cxa_atexit@plt+0x31a50> │ │ │ │ + ldr r2, [pc, #52] @ 3ed9c <__cxa_atexit@plt+0x31a5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ed90 <__cxa_atexit@plt+0x31a50> │ │ │ │ + ldr r2, [pc, #32] @ 3eda0 <__cxa_atexit@plt+0x31a60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #576] @ 40c44 <__cxa_atexit@plt+0x33904> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #568] @ 40c48 <__cxa_atexit@plt+0x33908> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a3b684 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3edf4 <__cxa_atexit@plt+0x31ab4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3edec <__cxa_atexit@plt+0x31aac> │ │ │ │ + ldr r3, [pc, #28] @ 3edf8 <__cxa_atexit@plt+0x31ab8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3b638 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3ee20 <__cxa_atexit@plt+0x31ae0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3b610 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3ee84 <__cxa_atexit@plt+0x31b44> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40b14 <__cxa_atexit@plt+0x337d4> │ │ │ │ - ldr r2, [pc, #264] @ 40b34 <__cxa_atexit@plt+0x337f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #260] @ 40b38 <__cxa_atexit@plt+0x337f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - b 40688 <__cxa_atexit@plt+0x33348> │ │ │ │ - ldr r7, [pc, #432] @ 40bf4 <__cxa_atexit@plt+0x338b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #424] @ 40bf8 <__cxa_atexit@plt+0x338b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #544] @ 40c7c <__cxa_atexit@plt+0x3393c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #536] @ 40c80 <__cxa_atexit@plt+0x33940> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #360] @ 40bdc <__cxa_atexit@plt+0x3389c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #352] @ 40be0 <__cxa_atexit@plt+0x338a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #520] @ 40c94 <__cxa_atexit@plt+0x33954> │ │ │ │ + bcc 3eea4 <__cxa_atexit@plt+0x31b64> │ │ │ │ + ldr r7, [pc, #120] @ 3eed0 <__cxa_atexit@plt+0x31b90> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #512] @ 40c98 <__cxa_atexit@plt+0x33958> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3eed4 <__cxa_atexit@plt+0x31b94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #344] @ 40bfc <__cxa_atexit@plt+0x338bc> │ │ │ │ + ldr r3, [pc, #56] @ 3eec4 <__cxa_atexit@plt+0x31b84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3eec8 <__cxa_atexit@plt+0x31b88> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #336] @ 40c00 <__cxa_atexit@plt+0x338c0> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3eecc <__cxa_atexit@plt+0x31b8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #360] @ 40c24 <__cxa_atexit@plt+0x338e4> │ │ │ │ + ldr r6, [pc, #20] @ 3eec0 <__cxa_atexit@plt+0x31b80> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x03a3b4b0 │ │ │ │ + @ instruction: 0x03a3b4a4 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + biceq lr, pc, #68, 28 @ 0x440 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ef28 <__cxa_atexit@plt+0x31be8> │ │ │ │ + ldr r7, [pc, #64] @ 3ef40 <__cxa_atexit@plt+0x31c00> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #352] @ 40c28 <__cxa_atexit@plt+0x338e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3ef44 <__cxa_atexit@plt+0x31c04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #344] @ 40c2c <__cxa_atexit@plt+0x338ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #336] @ 40c30 <__cxa_atexit@plt+0x338f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #24] @ 3ef48 <__cxa_atexit@plt+0x31c08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff774 │ │ │ │ + biceq lr, pc, #156, 26 @ 0x2700 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3b4e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3ef90 <__cxa_atexit@plt+0x31c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ef88 <__cxa_atexit@plt+0x31c48> │ │ │ │ + ldr r3, [pc, #28] @ 3ef94 <__cxa_atexit@plt+0x31c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #392] @ 40c74 <__cxa_atexit@plt+0x33934> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a3b49c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3efbc <__cxa_atexit@plt+0x31c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a3b474 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3f020 <__cxa_atexit@plt+0x31ce0> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3f040 <__cxa_atexit@plt+0x31d00> │ │ │ │ + ldr r7, [pc, #120] @ 3f06c <__cxa_atexit@plt+0x31d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #384] @ 40c78 <__cxa_atexit@plt+0x33938> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 3f070 <__cxa_atexit@plt+0x31d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #272] @ 40c14 <__cxa_atexit@plt+0x338d4> │ │ │ │ + ldr r3, [pc, #56] @ 3f060 <__cxa_atexit@plt+0x31d20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ 3f064 <__cxa_atexit@plt+0x31d24> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #264] @ 40c18 <__cxa_atexit@plt+0x338d8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 3f068 <__cxa_atexit@plt+0x31d28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #20] @ 3f05c <__cxa_atexit@plt+0x31d1c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - cmneq sp, #381681664 @ 0x16c00000 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - cmneq sp, #515899392 @ 0x1ec00000 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - cmneq sp, #-2147483610 @ 0x80000026 │ │ │ │ - biceq lr, pc, #64, 14 @ 0x1000000 │ │ │ │ - biceq lr, pc, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - cmneq sp, #591396864 @ 0x23400000 │ │ │ │ - @ instruction: 0x03a31f9c │ │ │ │ - @ instruction: 0x03a31f90 │ │ │ │ - @ instruction: 0x03a32010 │ │ │ │ - @ instruction: 0x03a32004 │ │ │ │ - @ instruction: 0x03a31ff4 │ │ │ │ - @ instruction: 0x03a31fe8 │ │ │ │ - @ instruction: 0x03a320c8 │ │ │ │ - @ instruction: 0x03a320bc │ │ │ │ - @ instruction: 0x03a31f74 │ │ │ │ - @ instruction: 0x03a31f68 │ │ │ │ - @ instruction: 0x03a31f40 │ │ │ │ - @ instruction: 0x03a31f34 │ │ │ │ - @ instruction: 0x03a3202c │ │ │ │ - @ instruction: 0x03a32020 │ │ │ │ - @ instruction: 0x03a31f20 │ │ │ │ - @ instruction: 0x03a31f14 │ │ │ │ - @ instruction: 0x03a320e4 │ │ │ │ - @ instruction: 0x03a320d8 │ │ │ │ - @ instruction: 0x03a31f60 │ │ │ │ - @ instruction: 0x03a31f54 │ │ │ │ - @ instruction: 0x03a3216c │ │ │ │ - @ instruction: 0x03a32160 │ │ │ │ - @ instruction: 0x03a32138 │ │ │ │ - @ instruction: 0x03a3212c │ │ │ │ - @ instruction: 0x03a31fe4 │ │ │ │ - @ instruction: 0x03a31fd8 │ │ │ │ - @ instruction: 0x03a321d8 │ │ │ │ - @ instruction: 0x03a321cc │ │ │ │ - @ instruction: 0x03a320fc │ │ │ │ - @ instruction: 0x03a320f0 │ │ │ │ - @ instruction: 0x03a3223c │ │ │ │ - @ instruction: 0x03a32230 │ │ │ │ - @ instruction: 0x03a320ac │ │ │ │ - @ instruction: 0x03a320a0 │ │ │ │ - @ instruction: 0x03a32018 │ │ │ │ - @ instruction: 0x03a3200c │ │ │ │ - @ instruction: 0x03a31f5c │ │ │ │ - @ instruction: 0x03a31f50 │ │ │ │ - @ instruction: 0x03a320b8 │ │ │ │ - @ instruction: 0x03a320ac │ │ │ │ - @ instruction: 0x03a3209c │ │ │ │ - @ instruction: 0x03a32090 │ │ │ │ - @ instruction: 0x03a31fc8 │ │ │ │ - @ instruction: 0x03a31fbc │ │ │ │ - @ instruction: 0x03a31f7c │ │ │ │ - @ instruction: 0x03a31f70 │ │ │ │ - @ instruction: 0x03a321e0 │ │ │ │ - @ instruction: 0x03a321d4 │ │ │ │ - @ instruction: 0x03a3220c │ │ │ │ - @ instruction: 0x03a32200 │ │ │ │ - @ instruction: 0x03a31f58 │ │ │ │ - @ instruction: 0x03a31f4c │ │ │ │ - @ instruction: 0x03a32348 │ │ │ │ - @ instruction: 0x03a3233c │ │ │ │ - @ instruction: 0x03a31fc8 │ │ │ │ - @ instruction: 0x03a31fbc │ │ │ │ - @ instruction: 0x03a31fc4 │ │ │ │ - @ instruction: 0x03a31fb8 │ │ │ │ - @ instruction: 0x03a320c0 │ │ │ │ - @ instruction: 0x03a320b4 │ │ │ │ - @ instruction: 0x03a321dc │ │ │ │ - @ instruction: 0x03a321d0 │ │ │ │ - @ instruction: 0x03a320d0 │ │ │ │ - @ instruction: 0x03a320c4 │ │ │ │ - @ instruction: 0x03a3233c │ │ │ │ - @ instruction: 0x03a32330 │ │ │ │ - @ instruction: 0x03a323bc │ │ │ │ - @ instruction: 0x03a323b0 │ │ │ │ - @ instruction: 0x03a32418 │ │ │ │ - @ instruction: 0x03a3240c │ │ │ │ - @ instruction: 0x03a32414 │ │ │ │ - @ instruction: 0x03a32408 │ │ │ │ - @ instruction: 0x03a32458 │ │ │ │ - @ instruction: 0x03a3244c │ │ │ │ - @ instruction: 0x03a32060 │ │ │ │ - @ instruction: 0x03a32054 │ │ │ │ - @ instruction: 0x03a32104 │ │ │ │ - @ instruction: 0x03a320f8 │ │ │ │ - @ instruction: 0x03a32380 │ │ │ │ - @ instruction: 0x03a32374 │ │ │ │ - @ instruction: 0x03a32274 │ │ │ │ - @ instruction: 0x03a32268 │ │ │ │ - @ instruction: 0x03a32110 │ │ │ │ - @ instruction: 0x03a32104 │ │ │ │ - @ instruction: 0x03a324e8 │ │ │ │ - @ instruction: 0x03a324dc │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - cmneq sp, #188, 4 @ 0xc000000b │ │ │ │ - @ instruction: 0x03a32c64 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x03a3b314 │ │ │ │ + @ instruction: 0x03a3b308 │ │ │ │ + @ instruction: 0xfffff644 │ │ │ │ + biceq lr, pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40d08 <__cxa_atexit@plt+0x339c8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d14 <__cxa_atexit@plt+0x339d4> │ │ │ │ - ldr r2, [pc, #68] @ 40d24 <__cxa_atexit@plt+0x339e4> │ │ │ │ + bcc 3f0c4 <__cxa_atexit@plt+0x31d84> │ │ │ │ + ldr r7, [pc, #64] @ 3f0dc <__cxa_atexit@plt+0x31d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3f0e0 <__cxa_atexit@plt+0x31da0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 3f0e4 <__cxa_atexit@plt+0x31da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff59c │ │ │ │ + biceq lr, pc, #0, 24 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a3b33c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3f13c <__cxa_atexit@plt+0x31dfc> │ │ │ │ + ldr r3, [pc, #72] @ 3f150 <__cxa_atexit@plt+0x31e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f148 <__cxa_atexit@plt+0x31e08> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 3f154 <__cxa_atexit@plt+0x31e14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 40d28 <__cxa_atexit@plt+0x339e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 40d2c <__cxa_atexit@plt+0x339ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f148 <__cxa_atexit@plt+0x31e08> │ │ │ │ + b 3f1a0 <__cxa_atexit@plt+0x31e60> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a3b2bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 3f190 <__cxa_atexit@plt+0x31e50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f188 <__cxa_atexit@plt+0x31e48> │ │ │ │ + b 3f1a0 <__cxa_atexit@plt+0x31e60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7f8 │ │ │ │ - cmneq sp, #864256 @ 0xd3000 │ │ │ │ - biceq sp, pc, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0x03a32d44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 40d78 <__cxa_atexit@plt+0x33a38> │ │ │ │ - ldr r7, [pc, #52] @ 40d88 <__cxa_atexit@plt+0x33a48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 40d6c <__cxa_atexit@plt+0x33a2c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 40d9c <__cxa_atexit@plt+0x33a5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a3b280 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3f200 <__cxa_atexit@plt+0x31ec0> │ │ │ │ + ldr r2, [pc, #148] @ 3f258 <__cxa_atexit@plt+0x31f18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3f244 <__cxa_atexit@plt+0x31f04> │ │ │ │ + ldr r2, [pc, #132] @ 3f25c <__cxa_atexit@plt+0x31f1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f244 <__cxa_atexit@plt+0x31f04> │ │ │ │ + ldr r2, [pc, #112] @ 3f260 <__cxa_atexit@plt+0x31f20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 3f24c <__cxa_atexit@plt+0x31f0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 3f244 <__cxa_atexit@plt+0x31f04> │ │ │ │ + ldr r2, [pc, #52] @ 3f250 <__cxa_atexit@plt+0x31f10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f244 <__cxa_atexit@plt+0x31f04> │ │ │ │ + ldr r2, [pc, #32] @ 3f254 <__cxa_atexit@plt+0x31f14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 40d8c <__cxa_atexit@plt+0x33a4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a3b198 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3f2a8 <__cxa_atexit@plt+0x31f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f2a0 <__cxa_atexit@plt+0x31f60> │ │ │ │ + ldr r3, [pc, #28] @ 3f2ac <__cxa_atexit@plt+0x31f6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a32d10 │ │ │ │ - @ instruction: 0x03a32ce8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3b14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3f2d4 <__cxa_atexit@plt+0x31f94> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40ddc <__cxa_atexit@plt+0x33a9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 40e90 <__cxa_atexit@plt+0x33b50> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [pc, #284] @ 40ee8 <__cxa_atexit@plt+0x33ba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - sub r1, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 40df4 <__cxa_atexit@plt+0x33ab4> │ │ │ │ - ldr r3, [pc, #236] @ 40ed0 <__cxa_atexit@plt+0x33b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr r3, [pc, #228] @ 40ed4 <__cxa_atexit@plt+0x33b94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40e44 <__cxa_atexit@plt+0x33b04> │ │ │ │ - ldr r7, [pc, #212] @ 40edc <__cxa_atexit@plt+0x33b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 40ea0 <__cxa_atexit@plt+0x33b60> │ │ │ │ - ldr r7, [pc, #180] @ 40ee0 <__cxa_atexit@plt+0x33ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 40e84 <__cxa_atexit@plt+0x33b44> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3bc1c <__cxa_atexit@plt+0x2e8dc> │ │ │ │ + bne 3f334 <__cxa_atexit@plt+0x31ff4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40eb4 <__cxa_atexit@plt+0x33b74> │ │ │ │ - ldr r7, [pc, #144] @ 40eec <__cxa_atexit@plt+0x33bac> │ │ │ │ + bcc 3f364 <__cxa_atexit@plt+0x32024> │ │ │ │ + ldr r7, [pc, #148] @ 3f39c <__cxa_atexit@plt+0x3205c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #140] @ 40ef0 <__cxa_atexit@plt+0x33bb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #132] @ 3f3a0 <__cxa_atexit@plt+0x32060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3f374 <__cxa_atexit@plt+0x32034> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 3f398 <__cxa_atexit@plt+0x32058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #60] @ 40ee4 <__cxa_atexit@plt+0x33ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 40ed8 <__cxa_atexit@plt+0x33b98> │ │ │ │ + ldr r6, [pc, #40] @ 3f394 <__cxa_atexit@plt+0x32054> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ + b 3f380 <__cxa_atexit@plt+0x32040> │ │ │ │ + ldr r6, [pc, #20] @ 3f390 <__cxa_atexit@plt+0x32050> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq sp, pc, #196, 26 @ 0x3100 │ │ │ │ - biceq sp, pc, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffadec │ │ │ │ - @ instruction: 0x03a318dc │ │ │ │ - biceq sp, pc, #88, 28 @ 0x580 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - biceq sp, pc, #124, 30 @ 0x1f0 │ │ │ │ - @ instruction: 0x03a32a1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq lr, pc, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0xfffff2f4 │ │ │ │ + biceq lr, pc, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f3f4 <__cxa_atexit@plt+0x320b4> │ │ │ │ + ldr r7, [pc, #64] @ 3f40c <__cxa_atexit@plt+0x320cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 3f410 <__cxa_atexit@plt+0x320d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 3f414 <__cxa_atexit@plt+0x320d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff230 │ │ │ │ + biceq lr, pc, #208, 16 @ 0xd00000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f454 <__cxa_atexit@plt+0x32114> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 3f46c <__cxa_atexit@plt+0x3212c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 3f470 <__cxa_atexit@plt+0x32130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, pc, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x03a3af94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 3f4b8 <__cxa_atexit@plt+0x32178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f4b0 <__cxa_atexit@plt+0x32170> │ │ │ │ + ldr r3, [pc, #28] @ 3f4bc <__cxa_atexit@plt+0x3217c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a3af48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3f4e4 <__cxa_atexit@plt+0x321a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40f4c <__cxa_atexit@plt+0x33c0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 40f90 <__cxa_atexit@plt+0x33c50> │ │ │ │ - ldr r7, [pc, #164] @ 40fc8 <__cxa_atexit@plt+0x33c88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #148] @ 40fcc <__cxa_atexit@plt+0x33c8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 3f544 <__cxa_atexit@plt+0x32204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40fa0 <__cxa_atexit@plt+0x33c60> │ │ │ │ - ldr r7, [pc, #92] @ 40fc0 <__cxa_atexit@plt+0x33c80> │ │ │ │ + bcc 3f574 <__cxa_atexit@plt+0x32234> │ │ │ │ + ldr r7, [pc, #148] @ 3f5ac <__cxa_atexit@plt+0x3226c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #76] @ 40fc4 <__cxa_atexit@plt+0x33c84> │ │ │ │ + ldr r2, [pc, #132] @ 3f5b0 <__cxa_atexit@plt+0x32270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3f584 <__cxa_atexit@plt+0x32244> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 3f5a8 <__cxa_atexit@plt+0x32268> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #20] @ 40fbc <__cxa_atexit@plt+0x33c7c> │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 3f5a4 <__cxa_atexit@plt+0x32264> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ + b 3f590 <__cxa_atexit@plt+0x32250> │ │ │ │ + ldr r6, [pc, #20] @ 3f5a0 <__cxa_atexit@plt+0x32260> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - biceq sp, pc, #104, 28 @ 0x680 │ │ │ │ - biceq sp, pc, #164, 24 @ 0xa400 │ │ │ │ - biceq sp, pc, #164, 28 @ 0xa40 │ │ │ │ - @ instruction: 0x03a32940 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq lr, pc, #80, 14 @ 0x1400000 │ │ │ │ + @ instruction: 0xfffff0a8 │ │ │ │ + biceq lr, pc, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41020 <__cxa_atexit@plt+0x33ce0> │ │ │ │ - ldr r7, [pc, #64] @ 41038 <__cxa_atexit@plt+0x33cf8> │ │ │ │ + bcc 3f604 <__cxa_atexit@plt+0x322c4> │ │ │ │ + ldr r7, [pc, #64] @ 3f61c <__cxa_atexit@plt+0x322dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 4103c <__cxa_atexit@plt+0x33cfc> │ │ │ │ + ldr r2, [pc, #48] @ 3f620 <__cxa_atexit@plt+0x322e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 41040 <__cxa_atexit@plt+0x33d00> │ │ │ │ + ldr r3, [pc, #24] @ 3f624 <__cxa_atexit@plt+0x322e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - biceq sp, pc, #212, 26 @ 0x3500 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x03a32a40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4108c <__cxa_atexit@plt+0x33d4c> │ │ │ │ - ldr r7, [pc, #52] @ 4109c <__cxa_atexit@plt+0x33d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 41080 <__cxa_atexit@plt+0x33d40> │ │ │ │ - mov r7, r9 │ │ │ │ - b 40d9c <__cxa_atexit@plt+0x33a5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffefe4 │ │ │ │ + biceq lr, pc, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f664 <__cxa_atexit@plt+0x32324> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 3f67c <__cxa_atexit@plt+0x3233c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 410a0 <__cxa_atexit@plt+0x33d60> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ 3f680 <__cxa_atexit@plt+0x32340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, pc, #92, 12 @ 0x5c00000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0x03a3aeb4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3f77c <__cxa_atexit@plt+0x3243c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f784 <__cxa_atexit@plt+0x32444> │ │ │ │ + ldr r0, [pc, #216] @ 3f798 <__cxa_atexit@plt+0x32458> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + ldr r0, [pc, #196] @ 3f79c <__cxa_atexit@plt+0x3245c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + ldr r0, [pc, #188] @ 3f7a0 <__cxa_atexit@plt+0x32460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r3, [r9, #72] @ 0x48 │ │ │ │ + str r3, [r9, #76] @ 0x4c │ │ │ │ + str r0, [r9, #80] @ 0x50 │ │ │ │ + str r0, [r9, #84] @ 0x54 │ │ │ │ + str r3, [r9, #88] @ 0x58 │ │ │ │ + ldr r1, [pc, #160] @ 3f7a4 <__cxa_atexit@plt+0x32464> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r0, [r9, #40] @ 0x28 │ │ │ │ + str r1, [r9, #44] @ 0x2c │ │ │ │ + str r1, [r9, #48] @ 0x30 │ │ │ │ + str r1, [r9, #52] @ 0x34 │ │ │ │ + str r3, [r9, #56] @ 0x38 │ │ │ │ + str r3, [r9, #60] @ 0x3c │ │ │ │ + str r3, [r9, #64] @ 0x40 │ │ │ │ + str r3, [r9, #68] @ 0x44 │ │ │ │ + sub r1, r6, #70 @ 0x46 │ │ │ │ + ldr r3, [pc, #116] @ 3f7a8 <__cxa_atexit@plt+0x32468> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr ip, [pc, #108] @ 3f7ac <__cxa_atexit@plt+0x3246c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #104] @ 3f7b0 <__cxa_atexit@plt+0x32470> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str lr, [r9, #16] │ │ │ │ + str sl, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + ldr r3, [pc, #80] @ 3f7b4 <__cxa_atexit@plt+0x32474> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r9, #28] │ │ │ │ + str r1, [r9, #32] │ │ │ │ + str r0, [r9, #36] @ 0x24 │ │ │ │ + str ip, [r5] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f82428 <__cxa_atexit@plt+0x1f750e8> │ │ │ │ + mov r6, r9 │ │ │ │ + b 3f78c <__cxa_atexit@plt+0x3244c> │ │ │ │ + mov r5, #92 @ 0x5c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x03a329fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffea4c │ │ │ │ + biceq lr, pc, #16, 10 @ 0x4000000 │ │ │ │ + biceq lr, pc, #52, 10 @ 0xd000000 │ │ │ │ + biceq lr, pc, #172, 12 @ 0xac00000 │ │ │ │ + biceq lr, pc, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + biceq lr, pc, #112, 12 @ 0x7000000 │ │ │ │ + biceq lr, pc, #80, 12 @ 0x5000000 │ │ │ │ + @ instruction: 0x03a3ad74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f828 <__cxa_atexit@plt+0x324e8> │ │ │ │ + ldr lr, [pc, #84] @ 3f834 <__cxa_atexit@plt+0x324f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3f838 <__cxa_atexit@plt+0x324f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 3f83c <__cxa_atexit@plt+0x324fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 3f840 <__cxa_atexit@plt+0x32500> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffef4c │ │ │ │ + @ instruction: 0xffffeadc │ │ │ │ + biceq lr, pc, #168, 6 @ 0xa0000002 │ │ │ │ + biceq lr, pc, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41100 <__cxa_atexit@plt+0x33dc0> │ │ │ │ - ldr r7, [pc, #96] @ 41124 <__cxa_atexit@plt+0x33de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41110 <__cxa_atexit@plt+0x33dd0> │ │ │ │ - ldr r7, [pc, #76] @ 41128 <__cxa_atexit@plt+0x33de8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 410f4 <__cxa_atexit@plt+0x33db4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 41130 <__cxa_atexit@plt+0x33df0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4112c <__cxa_atexit@plt+0x33dec> │ │ │ │ + bhi 3f884 <__cxa_atexit@plt+0x32544> │ │ │ │ + ldr r1, [pc, #48] @ 3f894 <__cxa_atexit@plt+0x32554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #36] @ 3f898 <__cxa_atexit@plt+0x32558> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r7, [pc, #16] @ 3f89c <__cxa_atexit@plt+0x3255c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffbd40 │ │ │ │ - @ instruction: 0x03a3174c │ │ │ │ - @ instruction: 0x03a32998 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq lr, pc, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0x03a3acf0 │ │ │ │ + @ instruction: 0x03a3acc4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f91c <__cxa_atexit@plt+0x325dc> │ │ │ │ + ldr r8, [pc, #96] @ 3f928 <__cxa_atexit@plt+0x325e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 3f92c <__cxa_atexit@plt+0x325ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #88] @ 3f930 <__cxa_atexit@plt+0x325f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffe538 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 41168 <__cxa_atexit@plt+0x33e28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 4116c <__cxa_atexit@plt+0x33e2c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3f97c <__cxa_atexit@plt+0x3263c> │ │ │ │ + ldr r3, [pc, #48] @ 3f988 <__cxa_atexit@plt+0x32648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r8, #20] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r3, [pc, #28] @ 3f98c <__cxa_atexit@plt+0x3264c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #180, 20 @ 0xb4000 │ │ │ │ - biceq sp, pc, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, pc, #48, 6 @ 0xc0000000 │ │ │ │ + biceq lr, pc, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 411cc <__cxa_atexit@plt+0x33e8c> │ │ │ │ - ldr r7, [pc, #96] @ 411f0 <__cxa_atexit@plt+0x33eb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 411dc <__cxa_atexit@plt+0x33e9c> │ │ │ │ - ldr r7, [pc, #76] @ 411f4 <__cxa_atexit@plt+0x33eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 411c0 <__cxa_atexit@plt+0x33e80> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 411fc <__cxa_atexit@plt+0x33ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 411f8 <__cxa_atexit@plt+0x33eb8> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3f9d8 <__cxa_atexit@plt+0x32698> │ │ │ │ + ldr r3, [pc, #56] @ 3f9f0 <__cxa_atexit@plt+0x326b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 3f9f4 <__cxa_atexit@plt+0x326b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #40] @ 3f9f8 <__cxa_atexit@plt+0x326b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r7, [pc, #28] @ 3f9fc <__cxa_atexit@plt+0x326bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffbc74 │ │ │ │ - @ instruction: 0x03a31680 │ │ │ │ - @ instruction: 0x03a328d0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq lr, pc, #0, 8 │ │ │ │ + biceq lr, pc, #200, 2 @ 0x32 │ │ │ │ + @ instruction: 0x03a3abc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 41234 <__cxa_atexit@plt+0x33ef4> │ │ │ │ + ldr r2, [pc, #36] @ 3fa34 <__cxa_atexit@plt+0x326f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 41238 <__cxa_atexit@plt+0x33ef8> │ │ │ │ + ldr r3, [pc, #32] @ 3fa38 <__cxa_atexit@plt+0x326f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #188, 18 @ 0x2f0000 │ │ │ │ - biceq sp, pc, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq lr, pc, #216, 2 @ 0x36 │ │ │ │ + biceq lr, pc, #164, 2 @ 0x29 │ │ │ │ + @ instruction: 0x03a3ab64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41298 <__cxa_atexit@plt+0x33f58> │ │ │ │ - ldr r7, [pc, #108] @ 412c8 <__cxa_atexit@plt+0x33f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 412a8 <__cxa_atexit@plt+0x33f68> │ │ │ │ - ldr r7, [pc, #88] @ 412cc <__cxa_atexit@plt+0x33f8c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3fad8 <__cxa_atexit@plt+0x32798> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3facc <__cxa_atexit@plt+0x3278c> │ │ │ │ + ldr r7, [pc, #160] @ 3fb14 <__cxa_atexit@plt+0x327d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3fae4 <__cxa_atexit@plt+0x327a4> │ │ │ │ + ldr r7, [pc, #144] @ 3fb24 <__cxa_atexit@plt+0x327e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4128c <__cxa_atexit@plt+0x33f4c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #140] @ 3fb28 <__cxa_atexit@plt+0x327e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 3fb2c <__cxa_atexit@plt+0x327ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #128] @ 3fb30 <__cxa_atexit@plt+0x327f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 412d4 <__cxa_atexit@plt+0x33f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 412b8 <__cxa_atexit@plt+0x33f78> │ │ │ │ - ldr r7, [pc, #32] @ 412d0 <__cxa_atexit@plt+0x33f90> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 3fb18 <__cxa_atexit@plt+0x327d8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #40] @ 3fb1c <__cxa_atexit@plt+0x327dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ 3fb20 <__cxa_atexit@plt+0x327e0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xffffbba8 │ │ │ │ - @ instruction: 0x03a315b4 │ │ │ │ - @ instruction: 0x03a32800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq lr, pc, #16, 2 │ │ │ │ + @ instruction: 0x03a3aa28 │ │ │ │ + @ instruction: 0x03a3aa9c │ │ │ │ + biceq lr, pc, #148 @ 0x94 │ │ │ │ + @ instruction: 0xffffc184 │ │ │ │ + @ instruction: 0xffffdec4 │ │ │ │ + @ instruction: 0x03a3aaec │ │ │ │ + biceq lr, pc, #232 @ 0xe8 │ │ │ │ + @ instruction: 0x03a3aa8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41334 <__cxa_atexit@plt+0x33ff4> │ │ │ │ - ldr r7, [pc, #96] @ 41358 <__cxa_atexit@plt+0x34018> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41344 <__cxa_atexit@plt+0x34004> │ │ │ │ - ldr r7, [pc, #76] @ 4135c <__cxa_atexit@plt+0x3401c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 41328 <__cxa_atexit@plt+0x33fe8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3fb8c <__cxa_atexit@plt+0x3284c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3fb84 <__cxa_atexit@plt+0x32844> │ │ │ │ + ldr r3, [pc, #44] @ 3fb94 <__cxa_atexit@plt+0x32854> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 3fb98 <__cxa_atexit@plt+0x32858> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617c2c <__cxa_atexit@plt+0x160a8ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 41364 <__cxa_atexit@plt+0x34024> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41360 <__cxa_atexit@plt+0x34020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq lr, pc, #28 │ │ │ │ + biceq lr, pc, #212 @ 0xd4 │ │ │ │ + @ instruction: 0x03a3aa14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3fbdc <__cxa_atexit@plt+0x3289c> │ │ │ │ + ldr r2, [pc, #40] @ 3fbe4 <__cxa_atexit@plt+0x328a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 3fbe8 <__cxa_atexit@plt+0x328a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffbb0c │ │ │ │ - @ instruction: 0x03a31518 │ │ │ │ - @ instruction: 0x03a32770 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0x03a3a9fc │ │ │ │ + biceq sp, pc, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 413f0 <__cxa_atexit@plt+0x340b0> │ │ │ │ - ldr r7, [pc, #108] @ 41420 <__cxa_atexit@plt+0x340e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 3fc68 <__cxa_atexit@plt+0x32928> │ │ │ │ + ldr r2, [pc, #104] @ 3fc70 <__cxa_atexit@plt+0x32930> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41400 <__cxa_atexit@plt+0x340c0> │ │ │ │ - ldr r7, [pc, #88] @ 41424 <__cxa_atexit@plt+0x340e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 413e4 <__cxa_atexit@plt+0x340a4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #96] @ 3fc74 <__cxa_atexit@plt+0x32934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 3fc48 <__cxa_atexit@plt+0x32908> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 3fc54 <__cxa_atexit@plt+0x32914> │ │ │ │ + ldr r5, [pc, #64] @ 3fc78 <__cxa_atexit@plt+0x32938> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4142c <__cxa_atexit@plt+0x340ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ 3fc7c <__cxa_atexit@plt+0x3293c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 41428 <__cxa_atexit@plt+0x340e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffba50 │ │ │ │ - @ instruction: 0x03a3145c │ │ │ │ - @ instruction: 0x03a326b8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq sp, pc, #116, 30 @ 0x1d0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq sp, pc, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 41464 <__cxa_atexit@plt+0x34124> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 41468 <__cxa_atexit@plt+0x34128> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3fca8 <__cxa_atexit@plt+0x32968> │ │ │ │ + ldr r3, [pc, #36] @ 3fcc0 <__cxa_atexit@plt+0x32980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r7, [pc, #12] @ 3fcbc <__cxa_atexit@plt+0x3297c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #140, 14 @ 0x2300000 │ │ │ │ - biceq sp, pc, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq sp, pc, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 3fcec <__cxa_atexit@plt+0x329ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 3fcf0 <__cxa_atexit@plt+0x329b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq lr, pc, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3fd14 <__cxa_atexit@plt+0x329d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + @ instruction: 0x03a3a8a0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 414c8 <__cxa_atexit@plt+0x34188> │ │ │ │ - ldr r7, [pc, #96] @ 414ec <__cxa_atexit@plt+0x341ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 414d8 <__cxa_atexit@plt+0x34198> │ │ │ │ - ldr r7, [pc, #76] @ 414f0 <__cxa_atexit@plt+0x341b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 414bc <__cxa_atexit@plt+0x3417c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3ce20 <__cxa_atexit@plt+0x2fae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 414f8 <__cxa_atexit@plt+0x341b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 414f4 <__cxa_atexit@plt+0x341b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 3fd54 <__cxa_atexit@plt+0x32a14> │ │ │ │ + ldr r2, [pc, #36] @ 3fd5c <__cxa_atexit@plt+0x32a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffb978 │ │ │ │ - @ instruction: 0x03a31384 │ │ │ │ - @ instruction: 0x03a325e4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3fde8 <__cxa_atexit@plt+0x32aa8> │ │ │ │ + ldr r1, [pc, #112] @ 3fdf4 <__cxa_atexit@plt+0x32ab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r0, [pc, #104] @ 3fdf8 <__cxa_atexit@plt+0x32ab8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, #80] @ 3fdfc <__cxa_atexit@plt+0x32abc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #76] @ 3fe00 <__cxa_atexit@plt+0x32ac0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #68] @ 3fe04 <__cxa_atexit@plt+0x32ac4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc5e0 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + biceq sp, pc, #112, 28 @ 0x700 │ │ │ │ + biceq sp, pc, #228, 26 @ 0x3900 │ │ │ │ + biceq sp, pc, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a325dc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4155c <__cxa_atexit@plt+0x3421c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - ldr r7, [pc, #8] @ 4156c <__cxa_atexit@plt+0x3422c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a325ac │ │ │ │ - @ instruction: 0x03a32584 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x03a3a778 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4159c <__cxa_atexit@plt+0x3425c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - ldr r7, [pc, #8] @ 415ac <__cxa_atexit@plt+0x3426c> │ │ │ │ + bhi 3fe68 <__cxa_atexit@plt+0x32b28> │ │ │ │ + ldr r3, [pc, #32] @ 3fe78 <__cxa_atexit@plt+0x32b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r7, [pc, #12] @ 3fe7c <__cxa_atexit@plt+0x32b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3256c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #108] @ 4162c <__cxa_atexit@plt+0x342ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 41600 <__cxa_atexit@plt+0x342c0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 41608 <__cxa_atexit@plt+0x342c8> │ │ │ │ - ldr r1, [pc, #80] @ 41630 <__cxa_atexit@plt+0x342f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 41620 <__cxa_atexit@plt+0x342e0> │ │ │ │ - mov r7, r2 │ │ │ │ - b 416a8 <__cxa_atexit@plt+0x34368> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41634 <__cxa_atexit@plt+0x342f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x03a324f0 │ │ │ │ - @ instruction: 0x03a324d0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a3a778 │ │ │ │ + @ instruction: 0x03a3a730 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 41678 <__cxa_atexit@plt+0x34338> │ │ │ │ - ldr r3, [pc, #60] @ 41694 <__cxa_atexit@plt+0x34354> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ + bne 3fec8 <__cxa_atexit@plt+0x32b88> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3ff10 <__cxa_atexit@plt+0x32bd0> │ │ │ │ + ldr r2, [pc, #128] @ 3ff30 <__cxa_atexit@plt+0x32bf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4168c <__cxa_atexit@plt+0x3434c> │ │ │ │ - b 416a8 <__cxa_atexit@plt+0x34368> │ │ │ │ - ldr r7, [pc, #24] @ 41698 <__cxa_atexit@plt+0x34358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a32480 │ │ │ │ - @ instruction: 0x03a3246c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - beq 41748 <__cxa_atexit@plt+0x34408> │ │ │ │ - cmp r3, #123 @ 0x7b │ │ │ │ - bne 417bc <__cxa_atexit@plt+0x3447c> │ │ │ │ - ldr r3, [pc, #344] @ 41820 <__cxa_atexit@plt+0x344e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 417a4 <__cxa_atexit@plt+0x34464> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 417ac <__cxa_atexit@plt+0x3446c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #312] @ 41824 <__cxa_atexit@plt+0x344e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 417c8 <__cxa_atexit@plt+0x34488> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r1, r7 │ │ │ │ - bcc 417fc <__cxa_atexit@plt+0x344bc> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 417e8 <__cxa_atexit@plt+0x344a8> │ │ │ │ - ldr lr, [pc, #256] @ 41828 <__cxa_atexit@plt+0x344e8> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 3ff18 <__cxa_atexit@plt+0x32bd8> │ │ │ │ + ldr lr, [pc, #76] @ 3ff28 <__cxa_atexit@plt+0x32be8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r7, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 417ec <__cxa_atexit@plt+0x344ac> │ │ │ │ - ldr r3, [pc, #196] @ 41814 <__cxa_atexit@plt+0x344d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 417a4 <__cxa_atexit@plt+0x34464> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 417ac <__cxa_atexit@plt+0x3446c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #168] @ 4181c <__cxa_atexit@plt+0x344dc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #68] @ 3ff2c <__cxa_atexit@plt+0x32bec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 417d8 <__cxa_atexit@plt+0x34498> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - cmp r7, #125 @ 0x7d │ │ │ │ - bne 417bc <__cxa_atexit@plt+0x3447c> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 41818 <__cxa_atexit@plt+0x344d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - biceq sp, pc, #244, 6 @ 0xd0000003 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x03a322dc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 418b8 <__cxa_atexit@plt+0x34578> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #176] @ 41908 <__cxa_atexit@plt+0x345c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 418d4 <__cxa_atexit@plt+0x34594> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 418f4 <__cxa_atexit@plt+0x345b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r7, r5, #4 │ │ │ │ - cmp r2, #45 @ 0x2d │ │ │ │ - bne 418e0 <__cxa_atexit@plt+0x345a0> │ │ │ │ - ldr lr, [pc, #116] @ 4190c <__cxa_atexit@plt+0x345cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r3, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 418e4 <__cxa_atexit@plt+0x345a4> │ │ │ │ - ldr r7, [pc, #80] @ 41910 <__cxa_atexit@plt+0x345d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r5, r7 │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ + b 3ff1c <__cxa_atexit@plt+0x32bdc> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - biceq sp, pc, #232, 4 @ 0x8000000e │ │ │ │ - @ instruction: 0x03a321f4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4197c <__cxa_atexit@plt+0x3463c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r7, #45 @ 0x2d │ │ │ │ - bne 4196c <__cxa_atexit@plt+0x3462c> │ │ │ │ - ldr lr, [pc, #60] @ 41988 <__cxa_atexit@plt+0x34648> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - b 41970 <__cxa_atexit@plt+0x34630> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0x03a3217c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 419ec <__cxa_atexit@plt+0x346ac> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 41a18 <__cxa_atexit@plt+0x346d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 41a08 <__cxa_atexit@plt+0x346c8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #125 @ 0x7d │ │ │ │ - bne 419fc <__cxa_atexit@plt+0x346bc> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #32] @ 41a14 <__cxa_atexit@plt+0x346d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq sp, pc, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a320ec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #125 @ 0x7d │ │ │ │ - bne 41a44 <__cxa_atexit@plt+0x34704> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x03a3a6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41a88 <__cxa_atexit@plt+0x34748> │ │ │ │ - ldr r3, [pc, #40] @ 41aa0 <__cxa_atexit@plt+0x34760> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41aa4 <__cxa_atexit@plt+0x34764> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 3ff94 <__cxa_atexit@plt+0x32c54> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3ff8c <__cxa_atexit@plt+0x32c4c> │ │ │ │ + ldr r3, [pc, #52] @ 3ff9c <__cxa_atexit@plt+0x32c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #48] @ 3ffa0 <__cxa_atexit@plt+0x32c60> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq sp, pc, #100, 6 @ 0x90000001 │ │ │ │ - @ instruction: 0x03a322d4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41ae0 <__cxa_atexit@plt+0x347a0> │ │ │ │ - ldr r3, [pc, #40] @ 41af8 <__cxa_atexit@plt+0x347b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r2, [pc, #44] @ 3ffa4 <__cxa_atexit@plt+0x32c64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #3 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41afc <__cxa_atexit@plt+0x347bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0x03a32280 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a3a680 │ │ │ │ + @ instruction: 0x03a3a668 │ │ │ │ + biceq sp, pc, #12, 24 @ 0xc00 │ │ │ │ + @ instruction: 0x03a3a6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41b38 <__cxa_atexit@plt+0x347f8> │ │ │ │ - ldr r3, [pc, #40] @ 41b50 <__cxa_atexit@plt+0x34810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 40000 <__cxa_atexit@plt+0x32cc0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 3fff8 <__cxa_atexit@plt+0x32cb8> │ │ │ │ + ldr r3, [pc, #44] @ 40008 <__cxa_atexit@plt+0x32cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 4000c <__cxa_atexit@plt+0x32ccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e0 <__cxa_atexit@plt+0x3ef3a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41b54 <__cxa_atexit@plt+0x34814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #208, 4 │ │ │ │ - @ instruction: 0x03a3222c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a3a6b8 │ │ │ │ + biceq sp, pc, #160, 22 @ 0x28000 │ │ │ │ + @ instruction: 0x03a3a6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41b90 <__cxa_atexit@plt+0x34850> │ │ │ │ - ldr r3, [pc, #40] @ 41ba8 <__cxa_atexit@plt+0x34868> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 40080 <__cxa_atexit@plt+0x32d40> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 40078 <__cxa_atexit@plt+0x32d38> │ │ │ │ + ldr r3, [pc, #68] @ 40088 <__cxa_atexit@plt+0x32d48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 4008c <__cxa_atexit@plt+0x32d4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 40090 <__cxa_atexit@plt+0x32d50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 40094 <__cxa_atexit@plt+0x32d54> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41bac <__cxa_atexit@plt+0x3486c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, #124, 4 @ 0xc0000007 │ │ │ │ - @ instruction: 0x03a321d8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x03a3a698 │ │ │ │ + biceq sp, pc, #56, 22 @ 0xe000 │ │ │ │ + biceq sp, pc, #68, 26 @ 0x1100 │ │ │ │ + biceq sp, pc, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41be8 <__cxa_atexit@plt+0x348a8> │ │ │ │ - ldr r3, [pc, #40] @ 41c00 <__cxa_atexit@plt+0x348c0> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #12] @ 400bc <__cxa_atexit@plt+0x32d7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41c04 <__cxa_atexit@plt+0x348c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq sp, pc, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0x03a32184 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, sl │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + biceq sp, pc, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0x03a3a8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41c40 <__cxa_atexit@plt+0x34900> │ │ │ │ - ldr r3, [pc, #40] @ 41c58 <__cxa_atexit@plt+0x34918> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 41c5c <__cxa_atexit@plt+0x3491c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq sp, pc, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0x03a32130 │ │ │ │ - @ instruction: 0x03a321c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41c94 <__cxa_atexit@plt+0x34954> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41c9c <__cxa_atexit@plt+0x3495c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 40130 <__cxa_atexit@plt+0x32df0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 40128 <__cxa_atexit@plt+0x32de8> │ │ │ │ + ldr r3, [pc, #68] @ 40138 <__cxa_atexit@plt+0x32df8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 4013c <__cxa_atexit@plt+0x32dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 40140 <__cxa_atexit@plt+0x32e00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 40144 <__cxa_atexit@plt+0x32e04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 30 @ 0x50 │ │ │ │ - @ instruction: 0x03a32188 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41cd4 <__cxa_atexit@plt+0x34994> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41cdc <__cxa_atexit@plt+0x3499c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0x03a32148 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41d14 <__cxa_atexit@plt+0x349d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41d1c <__cxa_atexit@plt+0x349dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a3a8b0 │ │ │ │ + biceq sp, pc, #136, 20 @ 0x88000 │ │ │ │ + biceq sp, pc, #148, 24 @ 0x9400 │ │ │ │ + biceq sp, pc, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0x03a3a888 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 401b8 <__cxa_atexit@plt+0x32e78> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 401b0 <__cxa_atexit@plt+0x32e70> │ │ │ │ + ldr r2, [pc, #68] @ 401c0 <__cxa_atexit@plt+0x32e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #64] @ 401c4 <__cxa_atexit@plt+0x32e84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #60] @ 401c8 <__cxa_atexit@plt+0x32e88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 401cc <__cxa_atexit@plt+0x32e8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0x03a32108 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41d54 <__cxa_atexit@plt+0x34a14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41d5c <__cxa_atexit@plt+0x34a1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 28 @ 0x540 │ │ │ │ - @ instruction: 0x03a320c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41d94 <__cxa_atexit@plt+0x34a54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41d9c <__cxa_atexit@plt+0x34a5c> │ │ │ │ + @ instruction: 0x03a3a4d0 │ │ │ │ + @ instruction: 0x03a3a4a0 │ │ │ │ + biceq sp, pc, #248, 18 @ 0x3e0000 │ │ │ │ + biceq sp, pc, #252, 18 @ 0x3f0000 │ │ │ │ + @ instruction: 0x03a3a820 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 4023c <__cxa_atexit@plt+0x32efc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 40234 <__cxa_atexit@plt+0x32ef4> │ │ │ │ + ldr r8, [pc, #64] @ 40244 <__cxa_atexit@plt+0x32f04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #60] @ 40248 <__cxa_atexit@plt+0x32f08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 4024c <__cxa_atexit@plt+0x32f0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #44] @ 40250 <__cxa_atexit@plt+0x32f10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 28 @ 0x140 │ │ │ │ - @ instruction: 0x03a32088 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41dd4 <__cxa_atexit@plt+0x34a94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41ddc <__cxa_atexit@plt+0x34a9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 26 @ 0x3500 │ │ │ │ - @ instruction: 0x03a32048 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41e14 <__cxa_atexit@plt+0x34ad4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41e1c <__cxa_atexit@plt+0x34adc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a3a40c │ │ │ │ + @ instruction: 0x03a3a7dc │ │ │ │ + biceq sp, pc, #112, 18 @ 0x1c0000 │ │ │ │ + biceq sp, pc, #116, 18 @ 0x1d0000 │ │ │ │ + @ instruction: 0x03a3a7b8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 40278 <__cxa_atexit@plt+0x32f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0x03a32008 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a3a7ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41e54 <__cxa_atexit@plt+0x34b14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41e5c <__cxa_atexit@plt+0x34b1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 402b0 <__cxa_atexit@plt+0x32f70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 402b8 <__cxa_atexit@plt+0x32f78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 402c8 <__cxa_atexit@plt+0x32f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0x03a31fc8 │ │ │ │ + biceq sp, pc, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41e94 <__cxa_atexit@plt+0x34b54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41e9c <__cxa_atexit@plt+0x34b5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40368 <__cxa_atexit@plt+0x33028> │ │ │ │ + ldr r3, [pc, #172] @ 40388 <__cxa_atexit@plt+0x33048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 40348 <__cxa_atexit@plt+0x33008> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 40358 <__cxa_atexit@plt+0x33018> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 40370 <__cxa_atexit@plt+0x33030> │ │ │ │ + ldr lr, [pc, #124] @ 4038c <__cxa_atexit@plt+0x3304c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 40390 <__cxa_atexit@plt+0x33050> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 26 @ 0x500 │ │ │ │ - @ instruction: 0x03a31f88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41ed4 <__cxa_atexit@plt+0x34b94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41edc <__cxa_atexit@plt+0x34b9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 24 @ 0xd400 │ │ │ │ - @ instruction: 0x03a31f48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41f14 <__cxa_atexit@plt+0x34bd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41f1c <__cxa_atexit@plt+0x34bdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 24 @ 0x9400 │ │ │ │ - @ instruction: 0x03a31f08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41f54 <__cxa_atexit@plt+0x34c14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41f5c <__cxa_atexit@plt+0x34c1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 24 @ 0x5400 │ │ │ │ - @ instruction: 0x03a31ec8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41f94 <__cxa_atexit@plt+0x34c54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41f9c <__cxa_atexit@plt+0x34c5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq sp, pc, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 403fc <__cxa_atexit@plt+0x330bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 40410 <__cxa_atexit@plt+0x330d0> │ │ │ │ + ldr r2, [pc, #96] @ 40420 <__cxa_atexit@plt+0x330e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 40424 <__cxa_atexit@plt+0x330e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 24 @ 0x1400 │ │ │ │ - @ instruction: 0x03a31e88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41fd4 <__cxa_atexit@plt+0x34c94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 41fdc <__cxa_atexit@plt+0x34c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 22 @ 0x35000 │ │ │ │ - @ instruction: 0x03a31e48 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq sp, pc, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42014 <__cxa_atexit@plt+0x34cd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4201c <__cxa_atexit@plt+0x34cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 40484 <__cxa_atexit@plt+0x33144> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 40490 <__cxa_atexit@plt+0x33150> │ │ │ │ + ldr r1, [pc, #72] @ 404a0 <__cxa_atexit@plt+0x33160> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 404a4 <__cxa_atexit@plt+0x33164> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + ldr r7, [pc, #52] @ 404a8 <__cxa_atexit@plt+0x33168> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 402c8 <__cxa_atexit@plt+0x32f88> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 22 @ 0x25000 │ │ │ │ - @ instruction: 0x03a31e08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42054 <__cxa_atexit@plt+0x34d14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4205c <__cxa_atexit@plt+0x34d1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0x03a31dc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + biceq sp, pc, #40, 14 @ 0xa00000 │ │ │ │ + biceq sp, pc, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42094 <__cxa_atexit@plt+0x34d54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4209c <__cxa_atexit@plt+0x34d5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 404e0 <__cxa_atexit@plt+0x331a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 404e8 <__cxa_atexit@plt+0x331a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 404f8 <__cxa_atexit@plt+0x331b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0x03a31d88 │ │ │ │ + biceq sp, pc, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 420d4 <__cxa_atexit@plt+0x34d94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 420dc <__cxa_atexit@plt+0x34d9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40598 <__cxa_atexit@plt+0x33258> │ │ │ │ + ldr r3, [pc, #172] @ 405b8 <__cxa_atexit@plt+0x33278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 40578 <__cxa_atexit@plt+0x33238> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 40588 <__cxa_atexit@plt+0x33248> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 405a0 <__cxa_atexit@plt+0x33260> │ │ │ │ + ldr lr, [pc, #124] @ 405bc <__cxa_atexit@plt+0x3327c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 405c0 <__cxa_atexit@plt+0x33280> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 20 @ 0xd4000 │ │ │ │ - @ instruction: 0x03a31d48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42114 <__cxa_atexit@plt+0x34dd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4211c <__cxa_atexit@plt+0x34ddc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 20 @ 0x94000 │ │ │ │ - @ instruction: 0x03a31d08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42154 <__cxa_atexit@plt+0x34e14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4215c <__cxa_atexit@plt+0x34e1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 20 @ 0x54000 │ │ │ │ - @ instruction: 0x03a31cc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42194 <__cxa_atexit@plt+0x34e54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4219c <__cxa_atexit@plt+0x34e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #20, 20 @ 0x14000 │ │ │ │ - @ instruction: 0x03a31c88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 421d4 <__cxa_atexit@plt+0x34e94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 421dc <__cxa_atexit@plt+0x34e9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq sp, pc, #48, 12 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4062c <__cxa_atexit@plt+0x332ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 40640 <__cxa_atexit@plt+0x33300> │ │ │ │ + ldr r2, [pc, #96] @ 40650 <__cxa_atexit@plt+0x33310> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 40654 <__cxa_atexit@plt+0x33314> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #212, 18 @ 0x350000 │ │ │ │ - @ instruction: 0x03a31c48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42214 <__cxa_atexit@plt+0x34ed4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4221c <__cxa_atexit@plt+0x34edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #148, 18 @ 0x250000 │ │ │ │ - @ instruction: 0x03a31c08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 42254 <__cxa_atexit@plt+0x34f14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4225c <__cxa_atexit@plt+0x34f1c> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq sp, pc, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 406d0 <__cxa_atexit@plt+0x33390> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 406d8 <__cxa_atexit@plt+0x33398> │ │ │ │ + ldr lr, [pc, #96] @ 406ec <__cxa_atexit@plt+0x333ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 406f0 <__cxa_atexit@plt+0x333b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [pc, #84] @ 406f4 <__cxa_atexit@plt+0x333b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 406f8 <__cxa_atexit@plt+0x333b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 404f8 <__cxa_atexit@plt+0x331b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 406e0 <__cxa_atexit@plt+0x333a0> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, #84, 18 @ 0x150000 │ │ │ │ - @ instruction: 0x03a31bc4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sp, pc, #244, 8 @ 0xf4000000 │ │ │ │ + biceq sp, pc, #248, 8 @ 0xf8000000 │ │ │ │ + biceq sp, pc, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 422ec <__cxa_atexit@plt+0x34fac> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 422c4 <__cxa_atexit@plt+0x34f84> │ │ │ │ - ldr r3, [pc, #96] @ 422fc <__cxa_atexit@plt+0x34fbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r3, #65 @ 0x41 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + bhi 40774 <__cxa_atexit@plt+0x33434> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 40748 <__cxa_atexit@plt+0x33408> │ │ │ │ + ldr r2, [pc, #92] @ 40784 <__cxa_atexit@plt+0x33444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 422e4 <__cxa_atexit@plt+0x34fa4> │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r5, [pc, #56] @ 42304 <__cxa_atexit@plt+0x34fc4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #48] @ 42308 <__cxa_atexit@plt+0x34fc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + beq 40768 <__cxa_atexit@plt+0x33428> │ │ │ │ mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ + ldr r7, [pc, #60] @ 4078c <__cxa_atexit@plt+0x3344c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #52] @ 40790 <__cxa_atexit@plt+0x33450> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 42300 <__cxa_atexit@plt+0x34fc0> │ │ │ │ + ldr r7, [pc, #12] @ 40788 <__cxa_atexit@plt+0x33448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x03a31b34 │ │ │ │ - andeq r0, r0, r4, asr #29 │ │ │ │ - biceq ip, pc, #208, 16 @ 0xd00000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r1, [pc, #332] @ 42464 <__cxa_atexit@plt+0x35124> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ - bgt 42350 <__cxa_atexit@plt+0x35010> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42374 <__cxa_atexit@plt+0x35034> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r2 │ │ │ │ - beq 42380 <__cxa_atexit@plt+0x35040> │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 42318 <__cxa_atexit@plt+0x34fd8> │ │ │ │ - ldr r3, [pc, #284] @ 42474 <__cxa_atexit@plt+0x35134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #97 @ 0x61 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4240c <__cxa_atexit@plt+0x350cc> │ │ │ │ - b 42bf0 <__cxa_atexit@plt+0x358b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 42448 <__cxa_atexit@plt+0x35108> │ │ │ │ - ldr lr, [pc, #204] @ 42468 <__cxa_atexit@plt+0x35128> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a3a2b4 │ │ │ │ + biceq sp, pc, #104, 8 @ 0x68000000 │ │ │ │ + biceq sp, pc, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr sl, [pc, #472] @ 40980 <__cxa_atexit@plt+0x33640> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #468] @ 40984 <__cxa_atexit@plt+0x33644> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #200] @ 4246c <__cxa_atexit@plt+0x3512c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #464] @ 40988 <__cxa_atexit@plt+0x33648> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #460] @ 4098c <__cxa_atexit@plt+0x3364c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #456] @ 40990 <__cxa_atexit@plt+0x33650> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 407d8 <__cxa_atexit@plt+0x33498> │ │ │ │ + tst r7, #3 │ │ │ │ + mov r5, r6 │ │ │ │ + beq 4085c <__cxa_atexit@plt+0x3351c> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ - str lr, [r2] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r9, [sl, #4] │ │ │ │ - str r7, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42414 <__cxa_atexit@plt+0x350d4> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 42424 <__cxa_atexit@plt+0x350e4> │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne 40828 <__cxa_atexit@plt+0x334e8> │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 40878 <__cxa_atexit@plt+0x33538> │ │ │ │ + mov r6, r5 │ │ │ │ + str lr, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 40914 <__cxa_atexit@plt+0x335d4> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 40888 <__cxa_atexit@plt+0x33548> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4240c <__cxa_atexit@plt+0x350cc> │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + b 407cc <__cxa_atexit@plt+0x3348c> │ │ │ │ + str ip, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 4086c <__cxa_atexit@plt+0x3352c> │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r6, r5, #4 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 40900 <__cxa_atexit@plt+0x335c0> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 408c0 <__cxa_atexit@plt+0x33580> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + b 407cc <__cxa_atexit@plt+0x3348c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ + b 4087c <__cxa_atexit@plt+0x3353c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 42478 <__cxa_atexit@plt+0x35138> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 4092c <__cxa_atexit@plt+0x335ec> │ │ │ │ + ldr r3, [pc, #268] @ 409ac <__cxa_atexit@plt+0x3366c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [pc, #256] @ 409b0 <__cxa_atexit@plt+0x33670> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + b 408f0 <__cxa_atexit@plt+0x335b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 40954 <__cxa_atexit@plt+0x33614> │ │ │ │ + ldr r7, [pc, #188] @ 40994 <__cxa_atexit@plt+0x33654> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [pc, #68] @ 4247c <__cxa_atexit@plt+0x3513c> │ │ │ │ + ldr r3, [pc, #184] @ 40998 <__cxa_atexit@plt+0x33658> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #164] @ 4099c <__cxa_atexit@plt+0x3365c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r5, [pc, #32] @ 42470 <__cxa_atexit@plt+0x35130> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - muleq r0, r0, fp │ │ │ │ - andeq r0, r0, ip, ror #26 │ │ │ │ - biceq ip, pc, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0x00000bb0 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - andeq r0, r0, r4, ror #26 │ │ │ │ - biceq ip, pc, #112, 14 @ 0x1c00000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [pc, #320] @ 425cc <__cxa_atexit@plt+0x3528c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ - bgt 424c4 <__cxa_atexit@plt+0x35184> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 424d4 <__cxa_atexit@plt+0x35194> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 424e0 <__cxa_atexit@plt+0x351a0> │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 4248c <__cxa_atexit@plt+0x3514c> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b 425e8 <__cxa_atexit@plt+0x352a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 425b0 <__cxa_atexit@plt+0x35270> │ │ │ │ - ldr r9, [pc, #212] @ 425d0 <__cxa_atexit@plt+0x35290> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #208] @ 425d4 <__cxa_atexit@plt+0x35294> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ - str r9, [r2] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42574 <__cxa_atexit@plt+0x35234> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 42584 <__cxa_atexit@plt+0x35244> │ │ │ │ - ldr r2, [pc, #140] @ 425d8 <__cxa_atexit@plt+0x35298> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 425a8 <__cxa_atexit@plt+0x35268> │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 425e0 <__cxa_atexit@plt+0x352a0> │ │ │ │ + ldr r7, [pc, #160] @ 409a8 <__cxa_atexit@plt+0x33668> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [pc, #76] @ 425e4 <__cxa_atexit@plt+0x352a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 425dc <__cxa_atexit@plt+0x3529c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, ror #14 │ │ │ │ - andeq r0, r0, r4, lsr #18 │ │ │ │ - biceq ip, pc, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, ip, asr r9 │ │ │ │ - andeq r0, r0, r0, ror #14 │ │ │ │ - andeq r0, r0, r4, lsl #24 │ │ │ │ - biceq ip, pc, #16, 12 @ 0x1000000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [pc, #328] @ 4273c <__cxa_atexit@plt+0x353fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, #57 @ 0x39 │ │ │ │ - bgt 4262c <__cxa_atexit@plt+0x352ec> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42644 <__cxa_atexit@plt+0x35304> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 42650 <__cxa_atexit@plt+0x35310> │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 425f4 <__cxa_atexit@plt+0x352b4> │ │ │ │ - ldr r3, [pc, #284] @ 42750 <__cxa_atexit@plt+0x35410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 426e4 <__cxa_atexit@plt+0x353a4> │ │ │ │ - b 42768 <__cxa_atexit@plt+0x35428> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 40920 <__cxa_atexit@plt+0x335e0> │ │ │ │ + ldr r7, [pc, #160] @ 409bc <__cxa_atexit@plt+0x3367c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 42720 <__cxa_atexit@plt+0x353e0> │ │ │ │ - ldr r9, [pc, #212] @ 42740 <__cxa_atexit@plt+0x35400> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #208] @ 42744 <__cxa_atexit@plt+0x35404> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - sub r8, r6, #6 │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r7, [pc, #116] @ 409b4 <__cxa_atexit@plt+0x33674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #108] @ 409b8 <__cxa_atexit@plt+0x33678> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r9, [r2] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 426ec <__cxa_atexit@plt+0x353ac> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 426fc <__cxa_atexit@plt+0x353bc> │ │ │ │ - ldr r2, [pc, #140] @ 42748 <__cxa_atexit@plt+0x35408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 426e4 <__cxa_atexit@plt+0x353a4> │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 42754 <__cxa_atexit@plt+0x35414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [pc, #72] @ 42758 <__cxa_atexit@plt+0x35418> │ │ │ │ + ldr r7, [pc, #56] @ 409a0 <__cxa_atexit@plt+0x33660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #48] @ 409a4 <__cxa_atexit@plt+0x33664> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r5, [pc, #36] @ 4274c <__cxa_atexit@plt+0x3540c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, lsr r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq ip, pc, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r0, ip, ror #15 │ │ │ │ - andeq r0, r0, r4, lsr r3 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, ip, lsl #21 │ │ │ │ - biceq ip, pc, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0x03a316cc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 428d8 <__cxa_atexit@plt+0x35598> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r0, #39 @ 0x27 │ │ │ │ - beq 4280c <__cxa_atexit@plt+0x354cc> │ │ │ │ - cmp r0, #95 @ 0x5f │ │ │ │ - bne 42878 <__cxa_atexit@plt+0x35538> │ │ │ │ - ldr lr, [pc, #340] @ 428fc <__cxa_atexit@plt+0x355bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #336] @ 42900 <__cxa_atexit@plt+0x355c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r1, {r0, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 428a0 <__cxa_atexit@plt+0x35560> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 428ac <__cxa_atexit@plt+0x3556c> │ │ │ │ - ldr r2, [pc, #288] @ 42904 <__cxa_atexit@plt+0x355c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 428cc <__cxa_atexit@plt+0x3558c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr lr, [pc, #220] @ 428f0 <__cxa_atexit@plt+0x355b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #216] @ 428f4 <__cxa_atexit@plt+0x355b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r1, {r0, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 428a0 <__cxa_atexit@plt+0x35560> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r0, lsl #7 │ │ │ │ + andeq r0, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + biceq sp, pc, #184, 4 @ 0x8000000b │ │ │ │ + biceq sp, pc, #192, 4 │ │ │ │ + biceq sp, pc, #80, 4 │ │ │ │ + biceq sp, pc, #36, 4 @ 0x40000002 │ │ │ │ + @ instruction: 0x03a3a128 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + biceq sp, pc, #232, 4 @ 0x8000000e │ │ │ │ + biceq sp, pc, #120, 4 @ 0x80000007 │ │ │ │ + biceq sp, pc, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x03a3a114 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #232] @ 40abc <__cxa_atexit@plt+0x3377c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 40a78 <__cxa_atexit@plt+0x33738> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 428ac <__cxa_atexit@plt+0x3556c> │ │ │ │ - ldr r2, [pc, #168] @ 428f8 <__cxa_atexit@plt+0x355b8> │ │ │ │ + bne 40a1c <__cxa_atexit@plt+0x336dc> │ │ │ │ + ldr r2, [pc, #208] @ 40ac8 <__cxa_atexit@plt+0x33788> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 428cc <__cxa_atexit@plt+0x3558c> │ │ │ │ + beq 40a64 <__cxa_atexit@plt+0x33724> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r7, [pc, #104] @ 428e8 <__cxa_atexit@plt+0x355a8> │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 40a94 <__cxa_atexit@plt+0x33754> │ │ │ │ + ldr r7, [pc, #156] @ 40ad0 <__cxa_atexit@plt+0x33790> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #96] @ 428ec <__cxa_atexit@plt+0x355ac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r7, [pc, #144] @ 40ad4 <__cxa_atexit@plt+0x33794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + ldr r7, [pc, #124] @ 40ad8 <__cxa_atexit@plt+0x33798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #84] @ 42908 <__cxa_atexit@plt+0x355c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #76] @ 4290c <__cxa_atexit@plt+0x355cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsl r9 │ │ │ │ - biceq ip, pc, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - biceq ip, pc, #128, 6 │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - biceq ip, pc, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r4, asr #13 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq ip, pc, #232, 4 @ 0x8000000e │ │ │ │ - @ instruction: 0x03a31518 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 42964 <__cxa_atexit@plt+0x35624> │ │ │ │ - ldr r2, [pc, #80] @ 4298c <__cxa_atexit@plt+0x3564c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42980 <__cxa_atexit@plt+0x35640> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r3, [pc, #36] @ 42990 <__cxa_atexit@plt+0x35650> │ │ │ │ + ldr r3, [pc, #76] @ 40acc <__cxa_atexit@plt+0x3378c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 42994 <__cxa_atexit@plt+0x35654> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #10 │ │ │ │ - andeq r0, r0, r4, lsr #16 │ │ │ │ - biceq ip, pc, #48, 4 │ │ │ │ - @ instruction: 0x03a31490 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 429ec <__cxa_atexit@plt+0x356ac> │ │ │ │ - ldr r2, [pc, #80] @ 42a14 <__cxa_atexit@plt+0x356d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42a08 <__cxa_atexit@plt+0x356c8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r3, [pc, #36] @ 42a18 <__cxa_atexit@plt+0x356d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 42a1c <__cxa_atexit@plt+0x356dc> │ │ │ │ + ldr r7, [pc, #24] @ 40ac0 <__cxa_atexit@plt+0x33780> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 40ac4 <__cxa_atexit@plt+0x33784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #9 │ │ │ │ - muleq r0, ip, r7 │ │ │ │ - biceq ip, pc, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0x03a31408 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 42a40 <__cxa_atexit@plt+0x35700> │ │ │ │ - b 42a60 <__cxa_atexit@plt+0x35720> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 425e8 <__cxa_atexit@plt+0x352a8> │ │ │ │ - @ instruction: 0x03a313d4 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 42b2c <__cxa_atexit@plt+0x357ec> │ │ │ │ - ldr r8, [pc, #200] @ 42b44 <__cxa_atexit@plt+0x35804> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 42b48 <__cxa_atexit@plt+0x35808> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 42af4 <__cxa_atexit@plt+0x357b4> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 42b00 <__cxa_atexit@plt+0x357c0> │ │ │ │ - ldr r2, [pc, #124] @ 42b4c <__cxa_atexit@plt+0x3580c> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + biceq sp, pc, #16, 2 │ │ │ │ + biceq sp, pc, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0x03a39fb0 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + biceq sp, pc, #84, 2 │ │ │ │ + biceq sp, pc, #92, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40b1c <__cxa_atexit@plt+0x337dc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 40b34 <__cxa_atexit@plt+0x337f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42b20 <__cxa_atexit@plt+0x357e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 42b54 <__cxa_atexit@plt+0x35814> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 42b58 <__cxa_atexit@plt+0x35818> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 42b50 <__cxa_atexit@plt+0x35810> │ │ │ │ + ldr r3, [pc, #20] @ 40b38 <__cxa_atexit@plt+0x337f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq ip, pc, #24, 2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, r8, lsl #13 │ │ │ │ - biceq ip, pc, #148 @ 0x94 │ │ │ │ - @ instruction: 0x03a312cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 42bb0 <__cxa_atexit@plt+0x35870> │ │ │ │ - ldr r2, [pc, #80] @ 42bd8 <__cxa_atexit@plt+0x35898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42bcc <__cxa_atexit@plt+0x3588c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r3, [pc, #36] @ 42bdc <__cxa_atexit@plt+0x3589c> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #224] @ 40c30 <__cxa_atexit@plt+0x338f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 42be0 <__cxa_atexit@plt+0x358a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq fp, pc, #228, 30 @ 0x390 │ │ │ │ - @ instruction: 0x03a31244 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 42c94 <__cxa_atexit@plt+0x35954> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 42ce0 <__cxa_atexit@plt+0x359a0> │ │ │ │ - ldr r9, [pc, #220] @ 42cf8 <__cxa_atexit@plt+0x359b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #216] @ 42cfc <__cxa_atexit@plt+0x359bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str r9, [r3] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42ca8 <__cxa_atexit@plt+0x35968> │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 40bec <__cxa_atexit@plt+0x338ac> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 42cb4 <__cxa_atexit@plt+0x35974> │ │ │ │ - ldr r2, [pc, #144] @ 42d00 <__cxa_atexit@plt+0x359c0> │ │ │ │ + bne 40b98 <__cxa_atexit@plt+0x33858> │ │ │ │ + ldr r2, [pc, #200] @ 40c3c <__cxa_atexit@plt+0x338fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 42cd4 <__cxa_atexit@plt+0x35994> │ │ │ │ + beq 40bd8 <__cxa_atexit@plt+0x33898> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 42480 <__cxa_atexit@plt+0x35140> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 40c08 <__cxa_atexit@plt+0x338c8> │ │ │ │ + ldr r7, [pc, #148] @ 40c44 <__cxa_atexit@plt+0x33904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #144] @ 40c48 <__cxa_atexit@plt+0x33908> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #124] @ 40c4c <__cxa_atexit@plt+0x3390c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 42d08 <__cxa_atexit@plt+0x359c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 42d0c <__cxa_atexit@plt+0x359cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 42d04 <__cxa_atexit@plt+0x359c4> │ │ │ │ + ldr r3, [pc, #76] @ 40c40 <__cxa_atexit@plt+0x33900> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - biceq fp, pc, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq fp, pc, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0x03a31118 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [pc, #24] @ 40c34 <__cxa_atexit@plt+0x338f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 40c38 <__cxa_atexit@plt+0x338f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + biceq ip, pc, #156, 30 @ 0x270 │ │ │ │ + biceq ip, pc, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0x03a39e3c │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + biceq ip, pc, #224, 30 @ 0x380 │ │ │ │ + biceq ip, pc, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 42de8 <__cxa_atexit@plt+0x35aa8> │ │ │ │ - ldr r8, [pc, #200] @ 42e00 <__cxa_atexit@plt+0x35ac0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 42e04 <__cxa_atexit@plt+0x35ac4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 42db0 <__cxa_atexit@plt+0x35a70> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 42dbc <__cxa_atexit@plt+0x35a7c> │ │ │ │ - ldr r2, [pc, #124] @ 42e08 <__cxa_atexit@plt+0x35ac8> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40c88 <__cxa_atexit@plt+0x33948> │ │ │ │ + ldr r2, [pc, #44] @ 40ca0 <__cxa_atexit@plt+0x33960> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42ddc <__cxa_atexit@plt+0x35a9c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 42e10 <__cxa_atexit@plt+0x35ad0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 42e14 <__cxa_atexit@plt+0x35ad4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 42e0c <__cxa_atexit@plt+0x35acc> │ │ │ │ + ldr r3, [pc, #20] @ 40ca4 <__cxa_atexit@plt+0x33964> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq fp, pc, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - biceq fp, pc, #216, 26 @ 0x3600 │ │ │ │ - @ instruction: 0x03a31010 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x03a39dc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #36] @ 40cec <__cxa_atexit@plt+0x339ac> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #32] @ 40cf0 <__cxa_atexit@plt+0x339b0> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r7, [r7, #8] │ │ │ │ + strls r2, [r5, #-8]! │ │ │ │ + strls r7, [r5, #4] │ │ │ │ + ldrls r0, [pc, #16] @ 40cf4 <__cxa_atexit@plt+0x339b4> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a39a30 │ │ │ │ + @ instruction: 0x03a39a1c │ │ │ │ + @ instruction: 0x03a3975c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 42e6c <__cxa_atexit@plt+0x35b2c> │ │ │ │ - ldr r2, [pc, #80] @ 42e94 <__cxa_atexit@plt+0x35b54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 42e88 <__cxa_atexit@plt+0x35b48> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r3, [pc, #36] @ 42e98 <__cxa_atexit@plt+0x35b58> │ │ │ │ + bne 40d44 <__cxa_atexit@plt+0x33a04> │ │ │ │ + ldr r3, [pc, #64] @ 40d58 <__cxa_atexit@plt+0x33a18> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 42e9c <__cxa_atexit@plt+0x35b5c> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ 40d5c <__cxa_atexit@plt+0x33a1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ 40d60 <__cxa_atexit@plt+0x33a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 18effd0 <__cxa_atexit@plt+0x18e2c90> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - biceq fp, pc, #40, 26 @ 0xa00 │ │ │ │ - @ instruction: 0x03a30f88 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr lr, [pc, #292] @ 42fe0 <__cxa_atexit@plt+0x35ca0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #288] @ 42fe4 <__cxa_atexit@plt+0x35ca4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov ip, #65 @ 0x41 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - cmp r1, r2 │ │ │ │ - add r1, r6, r0 │ │ │ │ - bne 42f64 <__cxa_atexit@plt+0x35c24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r1, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 42fc0 <__cxa_atexit@plt+0x35c80> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #16]! │ │ │ │ - ldr fp, [r7, #-12] │ │ │ │ - ldr r2, [r7, #-8] │ │ │ │ - add r8, r1, #6 │ │ │ │ - str lr, [r7] │ │ │ │ - str r8, [r7, #4] │ │ │ │ - stmib r1, {r9, fp} │ │ │ │ - str sl, [r1, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 42f7c <__cxa_atexit@plt+0x35c3c> │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 42f94 <__cxa_atexit@plt+0x35c54> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - ldr r2, [pc, #172] @ 42fe8 <__cxa_atexit@plt+0x35ca8> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq sp, pc, #120 @ 0x78 │ │ │ │ + biceq sp, pc, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 40d9c <__cxa_atexit@plt+0x33a5c> │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [pc, #56] @ 40dbc <__cxa_atexit@plt+0x33a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - add r0, r0, #12 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - bne 42ec8 <__cxa_atexit@plt+0x35b88> │ │ │ │ - add r6, r6, r0 │ │ │ │ + beq 40db0 <__cxa_atexit@plt+0x33a70> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 40da0 <__cxa_atexit@plt+0x33a60> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4230c <__cxa_atexit@plt+0x34fcc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 42ff0 <__cxa_atexit@plt+0x35cb0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ldr r6, [pc, #76] @ 42ff4 <__cxa_atexit@plt+0x35cb4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0x03a39c90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40e38 <__cxa_atexit@plt+0x33af8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40e44 <__cxa_atexit@plt+0x33b04> │ │ │ │ + ldr r2, [pc, #68] @ 40e54 <__cxa_atexit@plt+0x33b14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 40e58 <__cxa_atexit@plt+0x33b18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 40e5c <__cxa_atexit@plt+0x33b1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + cmneq lr, #9043968 @ 0x8a0000 │ │ │ │ + biceq ip, pc, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0x03a39798 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40ea0 <__cxa_atexit@plt+0x33b60> │ │ │ │ + ldr r2, [pc, #40] @ 40ea8 <__cxa_atexit@plt+0x33b68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 40eac <__cxa_atexit@plt+0x33b6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r6, [pc, #36] @ 42fec <__cxa_atexit@plt+0x35cac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - biceq fp, pc, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq fp, pc, #0, 24 │ │ │ │ - @ instruction: 0x03a30e30 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a39780 │ │ │ │ + biceq ip, pc, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40ee0 <__cxa_atexit@plt+0x33ba0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 40ee8 <__cxa_atexit@plt+0x33ba8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq ip, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40f1c <__cxa_atexit@plt+0x33bdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 40f24 <__cxa_atexit@plt+0x33be4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq ip, pc, #120, 24 @ 0x7800 │ │ │ │ + @ instruction: 0x03a39b04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40f64 <__cxa_atexit@plt+0x33c24> │ │ │ │ + ldr r2, [pc, #36] @ 40f6c <__cxa_atexit@plt+0x33c2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 40f70 <__cxa_atexit@plt+0x33c30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a39aec │ │ │ │ + biceq ip, pc, #56, 24 @ 0x3800 │ │ │ │ + @ instruction: 0x03a39ad4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40fb8 <__cxa_atexit@plt+0x33c78> │ │ │ │ + ldr lr, [pc, #40] @ 40fc0 <__cxa_atexit@plt+0x33c80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a39a88 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 430d0 <__cxa_atexit@plt+0x35d90> │ │ │ │ - ldr r8, [pc, #200] @ 430e8 <__cxa_atexit@plt+0x35da8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #196] @ 430ec <__cxa_atexit@plt+0x35dac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 43098 <__cxa_atexit@plt+0x35d58> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 430a4 <__cxa_atexit@plt+0x35d64> │ │ │ │ - ldr r2, [pc, #124] @ 430f0 <__cxa_atexit@plt+0x35db0> │ │ │ │ + bcc 41050 <__cxa_atexit@plt+0x33d10> │ │ │ │ + ldr r2, [pc, #132] @ 41070 <__cxa_atexit@plt+0x33d30> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #65 @ 0x41 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r3, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 430c4 <__cxa_atexit@plt+0x35d84> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 430f8 <__cxa_atexit@plt+0x35db8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 430fc <__cxa_atexit@plt+0x35dbc> │ │ │ │ + ldr r1, [pc, #128] @ 41074 <__cxa_atexit@plt+0x33d34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r3] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + sub r2, r3, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4105c <__cxa_atexit@plt+0x33d1c> │ │ │ │ + ldr r1, [pc, #80] @ 4107c <__cxa_atexit@plt+0x33d3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #64] @ 41080 <__cxa_atexit@plt+0x33d40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 41078 <__cxa_atexit@plt+0x33d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 430f4 <__cxa_atexit@plt+0x35db4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq fp, pc, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq fp, pc, #240, 20 @ 0xf0000 │ │ │ │ - @ instruction: 0x03a30d28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq ip, pc, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0x03a39518 │ │ │ │ + @ instruction: 0xffffe87c │ │ │ │ + biceq ip, pc, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0x03a399b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #80] @ 410e8 <__cxa_atexit@plt+0x33da8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 410e0 <__cxa_atexit@plt+0x33da0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 43154 <__cxa_atexit@plt+0x35e14> │ │ │ │ - ldr r2, [pc, #80] @ 4317c <__cxa_atexit@plt+0x35e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 43170 <__cxa_atexit@plt+0x35e30> │ │ │ │ - mov r7, r3 │ │ │ │ - b 42eac <__cxa_atexit@plt+0x35b6c> │ │ │ │ - ldr r3, [pc, #36] @ 43180 <__cxa_atexit@plt+0x35e40> │ │ │ │ + bne 410c4 <__cxa_atexit@plt+0x33d84> │ │ │ │ + ldr r3, [pc, #56] @ 410f0 <__cxa_atexit@plt+0x33db0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 43184 <__cxa_atexit@plt+0x35e44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r3, [pc, #32] @ 410ec <__cxa_atexit@plt+0x33dac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 410e0 <__cxa_atexit@plt+0x33da0> │ │ │ │ + b 41408 <__cxa_atexit@plt+0x340c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq fp, pc, #64, 20 @ 0x40000 │ │ │ │ - @ instruction: 0x03a30ca0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0x03a39948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 431c8 <__cxa_atexit@plt+0x35e88> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ 431f4 <__cxa_atexit@plt+0x35eb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 431e8 <__cxa_atexit@plt+0x35ea8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 4320c <__cxa_atexit@plt+0x35ecc> │ │ │ │ - ldr r3, [pc, #40] @ 431f8 <__cxa_atexit@plt+0x35eb8> │ │ │ │ + bne 41120 <__cxa_atexit@plt+0x33de0> │ │ │ │ + ldr r3, [pc, #52] @ 41148 <__cxa_atexit@plt+0x33e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ 431fc <__cxa_atexit@plt+0x35ebc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a30954 │ │ │ │ - @ instruction: 0x03a30c28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #95 @ 0x5f │ │ │ │ - bne 4325c <__cxa_atexit@plt+0x35f1c> │ │ │ │ - ldr r2, [pc, #204] @ 432ec <__cxa_atexit@plt+0x35fac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 43278 <__cxa_atexit@plt+0x35f38> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 43284 <__cxa_atexit@plt+0x35f44> │ │ │ │ - ldr r2, [pc, #172] @ 432f0 <__cxa_atexit@plt+0x35fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #168] @ 432f4 <__cxa_atexit@plt+0x35fb4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r3, [pc, #148] @ 432f8 <__cxa_atexit@plt+0x35fb8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r3, [pc, #28] @ 41144 <__cxa_atexit@plt+0x33e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [pc, #136] @ 432fc <__cxa_atexit@plt+0x35fbc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4113c <__cxa_atexit@plt+0x33dfc> │ │ │ │ + b 41408 <__cxa_atexit@plt+0x340c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 432d8 <__cxa_atexit@plt+0x35f98> │ │ │ │ - ldr r7, [pc, #100] @ 43300 <__cxa_atexit@plt+0x35fc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 43304 <__cxa_atexit@plt+0x35fc4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a398f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 41174 <__cxa_atexit@plt+0x33e34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r3, #3 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 43308 <__cxa_atexit@plt+0x35fc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x03a308e0 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x03a308b8 │ │ │ │ - @ instruction: 0xffffef8c │ │ │ │ - @ instruction: 0x03a30b80 │ │ │ │ - biceq fp, pc, #224, 16 @ 0xe00000 │ │ │ │ - @ instruction: 0x03a30b1c │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x03a398c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43340 <__cxa_atexit@plt+0x36000> │ │ │ │ - ldr r3, [pc, #120] @ 433a4 <__cxa_atexit@plt+0x36064> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 433a8 <__cxa_atexit@plt+0x36068> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43394 <__cxa_atexit@plt+0x36054> │ │ │ │ - ldr r7, [pc, #84] @ 433ac <__cxa_atexit@plt+0x3606c> │ │ │ │ + bcc 41238 <__cxa_atexit@plt+0x33ef8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bge 411e0 <__cxa_atexit@plt+0x33ea0> │ │ │ │ + ldr r7, [pc, #168] @ 4124c <__cxa_atexit@plt+0x33f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 433b0 <__cxa_atexit@plt+0x36070> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + ldr r7, [pc, #156] @ 41250 <__cxa_atexit@plt+0x33f10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 433b4 <__cxa_atexit@plt+0x36074> │ │ │ │ + ldr r1, [pc, #144] @ 41254 <__cxa_atexit@plt+0x33f14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 41214 <__cxa_atexit@plt+0x33ed4> │ │ │ │ + ldr r5, [pc, #76] @ 41248 <__cxa_atexit@plt+0x33f08> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r5, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4122c <__cxa_atexit@plt+0x33eec> │ │ │ │ + mov r5, r3 │ │ │ │ + b 41268 <__cxa_atexit@plt+0x33f28> │ │ │ │ + ldr r7, [pc, #60] @ 41258 <__cxa_atexit@plt+0x33f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #52] @ 4125c <__cxa_atexit@plt+0x33f1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a307f8 │ │ │ │ - @ instruction: 0xffffeed0 │ │ │ │ - @ instruction: 0x03a30ac4 │ │ │ │ - biceq fp, pc, #36, 16 @ 0x240000 │ │ │ │ - @ instruction: 0x03a30a70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43424 <__cxa_atexit@plt+0x360e4> │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + biceq ip, pc, #4, 20 @ 0x4000 │ │ │ │ + biceq ip, pc, #80, 20 @ 0x50000 │ │ │ │ + @ instruction: 0x03a3949c │ │ │ │ + @ instruction: 0x03a39490 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #240] @ 41364 <__cxa_atexit@plt+0x34024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41328 <__cxa_atexit@plt+0x33fe8> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 412b8 <__cxa_atexit@plt+0x33f78> │ │ │ │ + ldr r2, [pc, #216] @ 41370 <__cxa_atexit@plt+0x34030> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4131c <__cxa_atexit@plt+0x33fdc> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43440 <__cxa_atexit@plt+0x36100> │ │ │ │ - ldr r7, [pc, #112] @ 43458 <__cxa_atexit@plt+0x36118> │ │ │ │ + bcc 41338 <__cxa_atexit@plt+0x33ff8> │ │ │ │ + ldr r7, [pc, #168] @ 41378 <__cxa_atexit@plt+0x34038> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 4345c <__cxa_atexit@plt+0x3611c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + ldr r7, [pc, #156] @ 4137c <__cxa_atexit@plt+0x3403c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43460 <__cxa_atexit@plt+0x36120> │ │ │ │ + ldr lr, [pc, #144] @ 41380 <__cxa_atexit@plt+0x34040> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #140] @ 41384 <__cxa_atexit@plt+0x34044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43450 <__cxa_atexit@plt+0x36110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43454 <__cxa_atexit@plt+0x36114> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 41374 <__cxa_atexit@plt+0x34034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 41368 <__cxa_atexit@plt+0x34028> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [pc, #20] @ 4136c <__cxa_atexit@plt+0x3402c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3070c │ │ │ │ - @ instruction: 0xffffee00 │ │ │ │ - @ instruction: 0x03a309dc │ │ │ │ - biceq fp, pc, #148, 14 @ 0x2500000 │ │ │ │ - @ instruction: 0x03a309c4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 434d0 <__cxa_atexit@plt+0x36190> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + biceq ip, pc, #108, 16 @ 0x6c0000 │ │ │ │ + biceq ip, pc, #64, 16 @ 0x400000 │ │ │ │ + @ instruction: 0xfffff500 │ │ │ │ + @ instruction: 0x03a39700 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + biceq ip, pc, #216, 16 @ 0xd80000 │ │ │ │ + biceq ip, pc, #36, 18 @ 0x90000 │ │ │ │ + biceq ip, pc, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 434ec <__cxa_atexit@plt+0x361ac> │ │ │ │ - ldr r7, [pc, #112] @ 43504 <__cxa_atexit@plt+0x361c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43508 <__cxa_atexit@plt+0x361c8> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 413dc <__cxa_atexit@plt+0x3409c> │ │ │ │ + ldr r2, [pc, #72] @ 413f4 <__cxa_atexit@plt+0x340b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 4350c <__cxa_atexit@plt+0x361cc> │ │ │ │ + ldr r1, [pc, #56] @ 413f8 <__cxa_atexit@plt+0x340b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 434fc <__cxa_atexit@plt+0x361bc> │ │ │ │ + ldr r3, [pc, #24] @ 413fc <__cxa_atexit@plt+0x340bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43500 <__cxa_atexit@plt+0x361c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a30674 │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - @ instruction: 0x03a30934 │ │ │ │ - biceq fp, pc, #232, 12 @ 0xe800000 │ │ │ │ - @ instruction: 0x03a30918 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4357c <__cxa_atexit@plt+0x3623c> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + biceq ip, pc, #84, 16 @ 0x540000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #240] @ 41504 <__cxa_atexit@plt+0x341c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 414c8 <__cxa_atexit@plt+0x34188> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 41458 <__cxa_atexit@plt+0x34118> │ │ │ │ + ldr r2, [pc, #216] @ 41510 <__cxa_atexit@plt+0x341d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 414bc <__cxa_atexit@plt+0x3417c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43598 <__cxa_atexit@plt+0x36258> │ │ │ │ - ldr r7, [pc, #112] @ 435b0 <__cxa_atexit@plt+0x36270> │ │ │ │ + bcc 414d8 <__cxa_atexit@plt+0x34198> │ │ │ │ + ldr r7, [pc, #168] @ 41518 <__cxa_atexit@plt+0x341d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 435b4 <__cxa_atexit@plt+0x36274> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + ldr r7, [pc, #156] @ 4151c <__cxa_atexit@plt+0x341dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 435b8 <__cxa_atexit@plt+0x36278> │ │ │ │ + ldr lr, [pc, #144] @ 41520 <__cxa_atexit@plt+0x341e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #140] @ 41524 <__cxa_atexit@plt+0x341e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 435a8 <__cxa_atexit@plt+0x36268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 435ac <__cxa_atexit@plt+0x3626c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 41514 <__cxa_atexit@plt+0x341d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 41508 <__cxa_atexit@plt+0x341c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [pc, #20] @ 4150c <__cxa_atexit@plt+0x341cc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a305dc │ │ │ │ - @ instruction: 0xffffec28 │ │ │ │ - @ instruction: 0x03a3088c │ │ │ │ - biceq fp, pc, #60, 12 @ 0x3c00000 │ │ │ │ - @ instruction: 0x03a3086c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43628 <__cxa_atexit@plt+0x362e8> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + biceq ip, pc, #204, 12 @ 0xcc00000 │ │ │ │ + biceq ip, pc, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0x03a39560 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + biceq ip, pc, #56, 14 @ 0xe00000 │ │ │ │ + biceq ip, pc, #132, 14 @ 0x2100000 │ │ │ │ + biceq ip, pc, #0, 14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43644 <__cxa_atexit@plt+0x36304> │ │ │ │ - ldr r7, [pc, #112] @ 4365c <__cxa_atexit@plt+0x3631c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43660 <__cxa_atexit@plt+0x36320> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4157c <__cxa_atexit@plt+0x3423c> │ │ │ │ + ldr r2, [pc, #72] @ 41594 <__cxa_atexit@plt+0x34254> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43664 <__cxa_atexit@plt+0x36324> │ │ │ │ + ldr r1, [pc, #56] @ 41598 <__cxa_atexit@plt+0x34258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43654 <__cxa_atexit@plt+0x36314> │ │ │ │ + ldr r3, [pc, #24] @ 4159c <__cxa_atexit@plt+0x3425c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43658 <__cxa_atexit@plt+0x36318> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a30544 │ │ │ │ - @ instruction: 0xffffeb3c │ │ │ │ - @ instruction: 0x03a307e4 │ │ │ │ - biceq fp, pc, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0x03a307c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 436d4 <__cxa_atexit@plt+0x36394> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff968 │ │ │ │ + biceq ip, pc, #180, 12 @ 0xb400000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0x03a394b8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 436f0 <__cxa_atexit@plt+0x363b0> │ │ │ │ - ldr r7, [pc, #112] @ 43708 <__cxa_atexit@plt+0x363c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 4370c <__cxa_atexit@plt+0x363cc> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 415f8 <__cxa_atexit@plt+0x342b8> │ │ │ │ + ldr r2, [pc, #60] @ 41608 <__cxa_atexit@plt+0x342c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43710 <__cxa_atexit@plt+0x363d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #56] @ 4160c <__cxa_atexit@plt+0x342cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43700 <__cxa_atexit@plt+0x363c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43704 <__cxa_atexit@plt+0x363c4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a304ac │ │ │ │ - @ instruction: 0xffffea50 │ │ │ │ - @ instruction: 0x03a3073c │ │ │ │ - biceq fp, pc, #228, 8 @ 0xe4000000 │ │ │ │ - @ instruction: 0x03a30714 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + @ instruction: 0xfffff9ac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43780 <__cxa_atexit@plt+0x36440> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4379c <__cxa_atexit@plt+0x3645c> │ │ │ │ - ldr r7, [pc, #112] @ 437b4 <__cxa_atexit@plt+0x36474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 437b8 <__cxa_atexit@plt+0x36478> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4164c <__cxa_atexit@plt+0x3430c> │ │ │ │ + ldr r2, [pc, #44] @ 41660 <__cxa_atexit@plt+0x34320> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 437bc <__cxa_atexit@plt+0x3647c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + ldr r5, [pc, #36] @ 41664 <__cxa_atexit@plt+0x34324> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 41668 <__cxa_atexit@plt+0x34328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 437ac <__cxa_atexit@plt+0x3646c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq ip, pc, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0x03a39454 │ │ │ │ + @ instruction: 0x03a39424 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 41690 <__cxa_atexit@plt+0x34350> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 437b0 <__cxa_atexit@plt+0x36470> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a30414 │ │ │ │ - @ instruction: 0xffffe964 │ │ │ │ - @ instruction: 0x03a30694 │ │ │ │ - biceq fp, pc, #56, 8 @ 0x38000000 │ │ │ │ - @ instruction: 0x03a30668 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc728 <__cxa_atexit@plt+0x3ef3e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a393fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4382c <__cxa_atexit@plt+0x364ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43848 <__cxa_atexit@plt+0x36508> │ │ │ │ - ldr r7, [pc, #112] @ 43860 <__cxa_atexit@plt+0x36520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43864 <__cxa_atexit@plt+0x36524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43868 <__cxa_atexit@plt+0x36528> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43858 <__cxa_atexit@plt+0x36518> │ │ │ │ + ldr r3, [pc, #20] @ 416bc <__cxa_atexit@plt+0x3437c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 4385c <__cxa_atexit@plt+0x3651c> │ │ │ │ + ldr r9, [pc, #16] @ 416c0 <__cxa_atexit@plt+0x34380> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3037c │ │ │ │ - @ instruction: 0xffffe878 │ │ │ │ - @ instruction: 0x03a305ec │ │ │ │ - biceq fp, pc, #140, 6 @ 0x30000002 │ │ │ │ - @ instruction: 0x03a305bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a38b38 │ │ │ │ + @ instruction: 0x03a393b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 438d8 <__cxa_atexit@plt+0x36598> │ │ │ │ + bne 416ec <__cxa_atexit@plt+0x343ac> │ │ │ │ + ldr r7, [pc, #88] @ 4173c <__cxa_atexit@plt+0x343fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 438f4 <__cxa_atexit@plt+0x365b4> │ │ │ │ - ldr r7, [pc, #112] @ 4390c <__cxa_atexit@plt+0x365cc> │ │ │ │ + bcc 4172c <__cxa_atexit@plt+0x343ec> │ │ │ │ + ldr r7, [pc, #60] @ 41740 <__cxa_atexit@plt+0x34400> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43910 <__cxa_atexit@plt+0x365d0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #52] @ 41744 <__cxa_atexit@plt+0x34404> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43914 <__cxa_atexit@plt+0x365d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43904 <__cxa_atexit@plt+0x365c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43908 <__cxa_atexit@plt+0x365c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a302e4 │ │ │ │ - @ instruction: 0xffffe78c │ │ │ │ - @ instruction: 0x03a30544 │ │ │ │ - biceq fp, pc, #224, 4 │ │ │ │ - @ instruction: 0x03a30510 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a38b38 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0x03a39378 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 417a8 <__cxa_atexit@plt+0x34468> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 417a0 <__cxa_atexit@plt+0x34460> │ │ │ │ + ldr r3, [pc, #52] @ 417b0 <__cxa_atexit@plt+0x34470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 417b4 <__cxa_atexit@plt+0x34474> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 417b8 <__cxa_atexit@plt+0x34478> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a38c4c │ │ │ │ + biceq ip, pc, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0x03a392f4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43984 <__cxa_atexit@plt+0x36644> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 439a0 <__cxa_atexit@plt+0x36660> │ │ │ │ - ldr r7, [pc, #112] @ 439b8 <__cxa_atexit@plt+0x36678> │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41834 <__cxa_atexit@plt+0x344f4> │ │ │ │ + ldr r8, [pc, #92] @ 41840 <__cxa_atexit@plt+0x34500> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 41844 <__cxa_atexit@plt+0x34504> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 41848 <__cxa_atexit@plt+0x34508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 4184c <__cxa_atexit@plt+0x3450c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 41850 <__cxa_atexit@plt+0x34510> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a392c4 │ │ │ │ + @ instruction: 0x03a3923c │ │ │ │ + biceq ip, pc, #244, 6 @ 0xd0000003 │ │ │ │ + biceq ip, pc, #152, 6 @ 0x60000002 │ │ │ │ + biceq ip, pc, #0, 8 │ │ │ │ + @ instruction: 0x03a39298 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 41878 <__cxa_atexit@plt+0x34538> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 439bc <__cxa_atexit@plt+0x3667c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3928c │ │ │ │ + @ instruction: 0x03a3928c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 418d4 <__cxa_atexit@plt+0x34594> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 418cc <__cxa_atexit@plt+0x3458c> │ │ │ │ + ldr r3, [pc, #44] @ 418dc <__cxa_atexit@plt+0x3459c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 418e0 <__cxa_atexit@plt+0x345a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a38a20 │ │ │ │ + biceq ip, pc, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0x03a39268 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41930 <__cxa_atexit@plt+0x345f0> │ │ │ │ + ldr r2, [pc, #52] @ 41938 <__cxa_atexit@plt+0x345f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 439c0 <__cxa_atexit@plt+0x36680> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 4193c <__cxa_atexit@plt+0x345fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 41940 <__cxa_atexit@plt+0x34600> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 439b0 <__cxa_atexit@plt+0x36670> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq ip, pc, #120, 4 @ 0x80000007 │ │ │ │ + biceq ip, pc, #252, 4 @ 0xc000000f │ │ │ │ + @ instruction: 0x03a39208 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 41970 <__cxa_atexit@plt+0x34630> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 439b4 <__cxa_atexit@plt+0x36674> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3024c │ │ │ │ - @ instruction: 0xffffe6a0 │ │ │ │ - @ instruction: 0x03a3049c │ │ │ │ - biceq fp, pc, #52, 4 @ 0x40000003 │ │ │ │ - @ instruction: 0x03a30464 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #16] @ 41974 <__cxa_atexit@plt+0x34634> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq ip, pc, #52, 4 @ 0x40000003 │ │ │ │ + @ instruction: 0x03a391d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43a30 <__cxa_atexit@plt+0x366f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43a4c <__cxa_atexit@plt+0x3670c> │ │ │ │ - ldr r7, [pc, #112] @ 43a64 <__cxa_atexit@plt+0x36724> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43a68 <__cxa_atexit@plt+0x36728> │ │ │ │ + ldr r3, [pc, #24] @ 419a4 <__cxa_atexit@plt+0x34664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 419a8 <__cxa_atexit@plt+0x34668> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, pc, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 419cc <__cxa_atexit@plt+0x3468c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + biceq ip, pc, #220, 2 @ 0x37 │ │ │ │ + @ instruction: 0x03a38c28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41a10 <__cxa_atexit@plt+0x346d0> │ │ │ │ + ldr r2, [pc, #40] @ 41a18 <__cxa_atexit@plt+0x346d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43a6c <__cxa_atexit@plt+0x3672c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 41a1c <__cxa_atexit@plt+0x346dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43a5c <__cxa_atexit@plt+0x3671c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43a60 <__cxa_atexit@plt+0x36720> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a301b4 │ │ │ │ - @ instruction: 0xffffe5b4 │ │ │ │ - @ instruction: 0x03a303f4 │ │ │ │ - biceq fp, pc, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0x03a303b8 │ │ │ │ + @ instruction: 0x03a38c10 │ │ │ │ + biceq ip, pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43adc <__cxa_atexit@plt+0x3679c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43af8 <__cxa_atexit@plt+0x367b8> │ │ │ │ - ldr r7, [pc, #112] @ 43b10 <__cxa_atexit@plt+0x367d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43b14 <__cxa_atexit@plt+0x367d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43b18 <__cxa_atexit@plt+0x367d8> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 41a80 <__cxa_atexit@plt+0x34740> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41a8c <__cxa_atexit@plt+0x3474c> │ │ │ │ + ldr r1, [pc, #76] @ 41a9c <__cxa_atexit@plt+0x3475c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 41aa0 <__cxa_atexit@plt+0x34760> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 41aa4 <__cxa_atexit@plt+0x34764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43b08 <__cxa_atexit@plt+0x367c8> │ │ │ │ + biceq ip, pc, #56, 2 │ │ │ │ + biceq ip, pc, #60, 2 │ │ │ │ + biceq ip, pc, #28, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41ae8 <__cxa_atexit@plt+0x347a8> │ │ │ │ + ldr r3, [pc, #40] @ 41af8 <__cxa_atexit@plt+0x347b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43b0c <__cxa_atexit@plt+0x367cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a3011c │ │ │ │ - @ instruction: 0xffffe4c8 │ │ │ │ - @ instruction: 0x03a3034c │ │ │ │ - biceq fp, pc, #220 @ 0xdc │ │ │ │ - @ instruction: 0x03a3030c │ │ │ │ + ldr r3, [pc, #28] @ 41afc <__cxa_atexit@plt+0x347bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq ip, pc, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 41b34 <__cxa_atexit@plt+0x347f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 41b38 <__cxa_atexit@plt+0x347f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, pc, #216 @ 0xd8 │ │ │ │ + biceq ip, pc, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43b88 <__cxa_atexit@plt+0x36848> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43ba4 <__cxa_atexit@plt+0x36864> │ │ │ │ - ldr r7, [pc, #112] @ 43bbc <__cxa_atexit@plt+0x3687c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43bc0 <__cxa_atexit@plt+0x36880> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41b7c <__cxa_atexit@plt+0x3483c> │ │ │ │ + ldr r2, [pc, #44] @ 41b84 <__cxa_atexit@plt+0x34844> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43bc4 <__cxa_atexit@plt+0x36884> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 41b88 <__cxa_atexit@plt+0x34848> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43bb4 <__cxa_atexit@plt+0x36874> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq ip, pc, #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 41bb4 <__cxa_atexit@plt+0x34874> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43bb8 <__cxa_atexit@plt+0x36878> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a30084 │ │ │ │ - @ instruction: 0xffffe3dc │ │ │ │ - @ instruction: 0x03a302a4 │ │ │ │ - biceq fp, pc, #48 @ 0x30 │ │ │ │ - @ instruction: 0x03a30260 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43c34 <__cxa_atexit@plt+0x368f4> │ │ │ │ + ldr r3, [pc, #16] @ 41bb8 <__cxa_atexit@plt+0x34878> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, pc, #32, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43c50 <__cxa_atexit@plt+0x36910> │ │ │ │ - ldr r7, [pc, #112] @ 43c68 <__cxa_atexit@plt+0x36928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43c6c <__cxa_atexit@plt+0x3692c> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41bfc <__cxa_atexit@plt+0x348bc> │ │ │ │ + ldr r2, [pc, #40] @ 41c08 <__cxa_atexit@plt+0x348c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43c70 <__cxa_atexit@plt+0x36930> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41c78 <__cxa_atexit@plt+0x34938> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41c84 <__cxa_atexit@plt+0x34944> │ │ │ │ + ldr r2, [pc, #64] @ 41c94 <__cxa_atexit@plt+0x34954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 41c98 <__cxa_atexit@plt+0x34958> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43c60 <__cxa_atexit@plt+0x36920> │ │ │ │ + biceq fp, pc, #52, 30 @ 0xd0 │ │ │ │ + biceq ip, pc, #8 │ │ │ │ + @ instruction: 0x03a38e98 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41ce8 <__cxa_atexit@plt+0x349a8> │ │ │ │ + ldr r3, [pc, #48] @ 41cf0 <__cxa_atexit@plt+0x349b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43c64 <__cxa_atexit@plt+0x36924> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2ffec │ │ │ │ - @ instruction: 0xffffe2f0 │ │ │ │ - @ instruction: 0x03a301fc │ │ │ │ - biceq sl, pc, #132, 30 @ 0x210 │ │ │ │ - @ instruction: 0x03a301b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a38e44 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43ce0 <__cxa_atexit@plt+0x369a0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #216] @ 41de4 <__cxa_atexit@plt+0x34aa4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41db0 <__cxa_atexit@plt+0x34a70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43cfc <__cxa_atexit@plt+0x369bc> │ │ │ │ - ldr r7, [pc, #112] @ 43d14 <__cxa_atexit@plt+0x369d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43d18 <__cxa_atexit@plt+0x369d8> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41dbc <__cxa_atexit@plt+0x34a7c> │ │ │ │ + ldr lr, [pc, #184] @ 41de8 <__cxa_atexit@plt+0x34aa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr ip, [pc, #172] @ 41dec <__cxa_atexit@plt+0x34aac> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + stmda r5, {r9, lr} │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-8]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41dc8 <__cxa_atexit@plt+0x34a88> │ │ │ │ + ldr r2, [pc, #116] @ 41df8 <__cxa_atexit@plt+0x34ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43d1c <__cxa_atexit@plt+0x369dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #112] @ 41dfc <__cxa_atexit@plt+0x34abc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + ldr r5, [pc, #92] @ 41e00 <__cxa_atexit@plt+0x34ac0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43d0c <__cxa_atexit@plt+0x369cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43d10 <__cxa_atexit@plt+0x369d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 41df0 <__cxa_atexit@plt+0x34ab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #28] @ 41df4 <__cxa_atexit@plt+0x34ab4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2ff54 │ │ │ │ - @ instruction: 0xffffe204 │ │ │ │ - @ instruction: 0x03a30154 │ │ │ │ - biceq sl, pc, #216, 28 @ 0xd80 │ │ │ │ - @ instruction: 0x03a30108 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + biceq fp, pc, #76, 28 @ 0x4c0 │ │ │ │ + @ instruction: 0x03a387ac │ │ │ │ + @ instruction: 0x03a387b8 │ │ │ │ + @ instruction: 0x03a3880c │ │ │ │ + @ instruction: 0xffffdb1c │ │ │ │ + biceq ip, pc, #24 │ │ │ │ + @ instruction: 0x03a38d34 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43d8c <__cxa_atexit@plt+0x36a4c> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43da8 <__cxa_atexit@plt+0x36a68> │ │ │ │ - ldr r7, [pc, #112] @ 43dc0 <__cxa_atexit@plt+0x36a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43dc4 <__cxa_atexit@plt+0x36a84> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41eb0 <__cxa_atexit@plt+0x34b70> │ │ │ │ + ldr lr, [pc, #172] @ 41ed8 <__cxa_atexit@plt+0x34b98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r9, [pc, #160] @ 41edc <__cxa_atexit@plt+0x34b9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + stmda r5, {r0, lr} │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-8]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 41ebc <__cxa_atexit@plt+0x34b7c> │ │ │ │ + ldr r2, [pc, #104] @ 41ee8 <__cxa_atexit@plt+0x34ba8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43dc8 <__cxa_atexit@plt+0x36a88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #100] @ 41eec <__cxa_atexit@plt+0x34bac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + ldr r5, [pc, #76] @ 41ef0 <__cxa_atexit@plt+0x34bb0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #28] @ 41ee0 <__cxa_atexit@plt+0x34ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #24] @ 41ee4 <__cxa_atexit@plt+0x34ba4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43db8 <__cxa_atexit@plt+0x36a78> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq fp, pc, #80, 26 @ 0x1400 │ │ │ │ + @ instruction: 0x03a386b8 │ │ │ │ + @ instruction: 0x03a386c4 │ │ │ │ + @ instruction: 0xffffda28 │ │ │ │ + @ instruction: 0x03a38708 │ │ │ │ + biceq fp, pc, #24, 30 @ 0x60 │ │ │ │ + @ instruction: 0x03a38c34 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 41f24 <__cxa_atexit@plt+0x34be4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43dbc <__cxa_atexit@plt+0x36a7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2febc │ │ │ │ - @ instruction: 0xffffe118 │ │ │ │ - @ instruction: 0x03a300ac │ │ │ │ - biceq sl, pc, #44, 28 @ 0x2c0 │ │ │ │ - @ instruction: 0x03a3005c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41f1c <__cxa_atexit@plt+0x34bdc> │ │ │ │ + b 41f34 <__cxa_atexit@plt+0x34bf4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a38c00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 43e38 <__cxa_atexit@plt+0x36af8> │ │ │ │ + bne 41fe4 <__cxa_atexit@plt+0x34ca4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 43e54 <__cxa_atexit@plt+0x36b14> │ │ │ │ - ldr r7, [pc, #112] @ 43e6c <__cxa_atexit@plt+0x36b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43e70 <__cxa_atexit@plt+0x36b30> │ │ │ │ + bcc 42040 <__cxa_atexit@plt+0x34d00> │ │ │ │ + ldr r2, [pc, #264] @ 42060 <__cxa_atexit@plt+0x34d20> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43e74 <__cxa_atexit@plt+0x36b34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #260] @ 42064 <__cxa_atexit@plt+0x34d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #10 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r8, r3, #23 │ │ │ │ + ldr r9, [pc, #232] @ 42068 <__cxa_atexit@plt+0x34d28> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #228] @ 4206c <__cxa_atexit@plt+0x34d2c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + add r0, r6, #12 │ │ │ │ + stm r0, {r2, ip, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r2, [pc, #176] @ 42070 <__cxa_atexit@plt+0x34d30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #168] @ 42074 <__cxa_atexit@plt+0x34d34> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43e64 <__cxa_atexit@plt+0x36b24> │ │ │ │ + ldr r8, [pc, #152] @ 42078 <__cxa_atexit@plt+0x34d38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + ldr r3, [pc, #100] @ 42050 <__cxa_atexit@plt+0x34d10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43e68 <__cxa_atexit@plt+0x36b28> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fe24 │ │ │ │ - @ instruction: 0xffffe02c │ │ │ │ - @ instruction: 0x03a30004 │ │ │ │ - biceq sl, pc, #128, 26 @ 0x2000 │ │ │ │ - @ instruction: 0x03a2ffb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 42020 <__cxa_atexit@plt+0x34ce0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 43ee4 <__cxa_atexit@plt+0x36ba4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43f00 <__cxa_atexit@plt+0x36bc0> │ │ │ │ - ldr r7, [pc, #112] @ 43f18 <__cxa_atexit@plt+0x36bd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43f1c <__cxa_atexit@plt+0x36bdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43f20 <__cxa_atexit@plt+0x36be0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43f10 <__cxa_atexit@plt+0x36bd0> │ │ │ │ + bne 42028 <__cxa_atexit@plt+0x34ce8> │ │ │ │ + ldr r3, [pc, #72] @ 42054 <__cxa_atexit@plt+0x34d14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43f14 <__cxa_atexit@plt+0x36bd4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42020 <__cxa_atexit@plt+0x34ce0> │ │ │ │ + b 42164 <__cxa_atexit@plt+0x34e24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 42058 <__cxa_atexit@plt+0x34d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #32] @ 4205c <__cxa_atexit@plt+0x34d1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fd8c │ │ │ │ - @ instruction: 0xffffdf40 │ │ │ │ - @ instruction: 0x03a2ff5c │ │ │ │ - biceq sl, pc, #212, 24 @ 0xd400 │ │ │ │ - @ instruction: 0x03a2ff04 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43f90 <__cxa_atexit@plt+0x36c50> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0x03a38af0 │ │ │ │ + @ instruction: 0x03a38ae4 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + biceq fp, pc, #156, 24 @ 0x9c00 │ │ │ │ + biceq fp, pc, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + biceq fp, pc, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0x03a38184 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43fac <__cxa_atexit@plt+0x36c6c> │ │ │ │ - ldr r7, [pc, #112] @ 43fc4 <__cxa_atexit@plt+0x36c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 43fc8 <__cxa_atexit@plt+0x36c88> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 420e4 <__cxa_atexit@plt+0x34da4> │ │ │ │ + ldr r2, [pc, #80] @ 420f0 <__cxa_atexit@plt+0x34db0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 43fcc <__cxa_atexit@plt+0x36c8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr lr, [pc, #64] @ 420f4 <__cxa_atexit@plt+0x34db4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 420f8 <__cxa_atexit@plt+0x34db8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 43fbc <__cxa_atexit@plt+0x36c7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 43fc0 <__cxa_atexit@plt+0x36c80> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fcf4 │ │ │ │ - @ instruction: 0xffffde54 │ │ │ │ - @ instruction: 0x03a2feb4 │ │ │ │ - biceq sl, pc, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0x03a2fe58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + biceq fp, pc, #96, 22 @ 0x18000 │ │ │ │ + biceq fp, pc, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0x03a38a1c │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4403c <__cxa_atexit@plt+0x36cfc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44058 <__cxa_atexit@plt+0x36d18> │ │ │ │ - ldr r7, [pc, #112] @ 44070 <__cxa_atexit@plt+0x36d30> │ │ │ │ + bne 42130 <__cxa_atexit@plt+0x34df0> │ │ │ │ + ldr r3, [pc, #52] @ 42150 <__cxa_atexit@plt+0x34e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42148 <__cxa_atexit@plt+0x34e08> │ │ │ │ + b 42164 <__cxa_atexit@plt+0x34e24> │ │ │ │ + ldr r7, [pc, #28] @ 42154 <__cxa_atexit@plt+0x34e14> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 44074 <__cxa_atexit@plt+0x36d34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 44078 <__cxa_atexit@plt+0x36d38> │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [pc, #20] @ 42158 <__cxa_atexit@plt+0x34e18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a389e8 │ │ │ │ + @ instruction: 0x03a389dc │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 421bc <__cxa_atexit@plt+0x34e7c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 421f4 <__cxa_atexit@plt+0x34eb4> │ │ │ │ + ldr lr, [pc, #136] @ 42214 <__cxa_atexit@plt+0x34ed4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 42218 <__cxa_atexit@plt+0x34ed8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 4221c <__cxa_atexit@plt+0x34edc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 421e8 <__cxa_atexit@plt+0x34ea8> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 421fc <__cxa_atexit@plt+0x34ebc> │ │ │ │ + ldr r7, [pc, #60] @ 4220c <__cxa_atexit@plt+0x34ecc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 42210 <__cxa_atexit@plt+0x34ed0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 44068 <__cxa_atexit@plt+0x36d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 4406c <__cxa_atexit@plt+0x36d2c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #28 │ │ │ │ + b 42200 <__cxa_atexit@plt+0x34ec0> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fc5c │ │ │ │ - @ instruction: 0xffffdd68 │ │ │ │ - @ instruction: 0x03a2fe0c │ │ │ │ - biceq sl, pc, #124, 22 @ 0x1f000 │ │ │ │ - @ instruction: 0x03a2fdac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 440e8 <__cxa_atexit@plt+0x36da8> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, pc, #232, 18 @ 0x3a0000 │ │ │ │ + biceq fp, pc, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + biceq fp, pc, #36, 20 @ 0x24000 │ │ │ │ + biceq fp, pc, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0x03a38934 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44104 <__cxa_atexit@plt+0x36dc4> │ │ │ │ - ldr r7, [pc, #112] @ 4411c <__cxa_atexit@plt+0x36ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 44120 <__cxa_atexit@plt+0x36de0> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42294 <__cxa_atexit@plt+0x34f54> │ │ │ │ + ldr r2, [pc, #88] @ 422a4 <__cxa_atexit@plt+0x34f64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 44124 <__cxa_atexit@plt+0x36de4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr lr, [pc, #84] @ 422a8 <__cxa_atexit@plt+0x34f68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 422ac <__cxa_atexit@plt+0x34f6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff6a0 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + @ instruction: 0xfffff77c │ │ │ │ + @ instruction: 0x03a388c8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 422f0 <__cxa_atexit@plt+0x34fb0> │ │ │ │ + ldr r2, [pc, #44] @ 42304 <__cxa_atexit@plt+0x34fc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + ldr r5, [pc, #36] @ 42308 <__cxa_atexit@plt+0x34fc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 4230c <__cxa_atexit@plt+0x34fcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 44114 <__cxa_atexit@plt+0x36dd4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq fp, pc, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0x03a3889c │ │ │ │ + @ instruction: 0x03a3886c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 42334 <__cxa_atexit@plt+0x34ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc728 <__cxa_atexit@plt+0x3ef3e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a38844 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 42360 <__cxa_atexit@plt+0x35020> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 44118 <__cxa_atexit@plt+0x36dd8> │ │ │ │ + ldr r9, [pc, #16] @ 42364 <__cxa_atexit@plt+0x35024> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fbc4 │ │ │ │ - @ instruction: 0xffffdc7c │ │ │ │ - @ instruction: 0x03a2fd64 │ │ │ │ - biceq sl, pc, #208, 20 @ 0xd0000 │ │ │ │ - @ instruction: 0x03a2fd00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a37e94 │ │ │ │ + @ instruction: 0x03a38804 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44194 <__cxa_atexit@plt+0x36e54> │ │ │ │ + bne 42390 <__cxa_atexit@plt+0x35050> │ │ │ │ + ldr r7, [pc, #76] @ 423d4 <__cxa_atexit@plt+0x35094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 441b0 <__cxa_atexit@plt+0x36e70> │ │ │ │ - ldr r7, [pc, #112] @ 441c8 <__cxa_atexit@plt+0x36e88> │ │ │ │ + bcc 423c4 <__cxa_atexit@plt+0x35084> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #44] @ 423d8 <__cxa_atexit@plt+0x35098> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 441cc <__cxa_atexit@plt+0x36e8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 441d0 <__cxa_atexit@plt+0x36e90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 441c0 <__cxa_atexit@plt+0x36e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 441c4 <__cxa_atexit@plt+0x36e84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2fb2c │ │ │ │ - @ instruction: 0xffffdb90 │ │ │ │ - @ instruction: 0x03a2fcbc │ │ │ │ - biceq sl, pc, #36, 20 @ 0x24000 │ │ │ │ - @ instruction: 0x03a2fc54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a37e94 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x03a387dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4243c <__cxa_atexit@plt+0x350fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 42434 <__cxa_atexit@plt+0x350f4> │ │ │ │ + ldr r3, [pc, #52] @ 42444 <__cxa_atexit@plt+0x35104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 42448 <__cxa_atexit@plt+0x35108> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 4244c <__cxa_atexit@plt+0x3510c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a38784 │ │ │ │ + biceq fp, pc, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0x03a38758 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44238 <__cxa_atexit@plt+0x36ef8> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 44290 <__cxa_atexit@plt+0x36f50> │ │ │ │ - ldr r7, [pc, #172] @ 442b4 <__cxa_atexit@plt+0x36f74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #168] @ 442b8 <__cxa_atexit@plt+0x36f78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #152] @ 442bc <__cxa_atexit@plt+0x36f7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 44284 <__cxa_atexit@plt+0x36f44> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 44298 <__cxa_atexit@plt+0x36f58> │ │ │ │ - ldr r7, [pc, #92] @ 442a8 <__cxa_atexit@plt+0x36f68> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 424c8 <__cxa_atexit@plt+0x35188> │ │ │ │ + ldr r8, [pc, #92] @ 424d4 <__cxa_atexit@plt+0x35194> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 424d8 <__cxa_atexit@plt+0x35198> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 424dc <__cxa_atexit@plt+0x3519c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 424e0 <__cxa_atexit@plt+0x351a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 424e4 <__cxa_atexit@plt+0x351a4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a3871c │ │ │ │ + @ instruction: 0x03a38688 │ │ │ │ + biceq fp, pc, #96, 14 @ 0x1800000 │ │ │ │ + biceq fp, pc, #4, 14 @ 0x100000 │ │ │ │ + biceq fp, pc, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0x03a38700 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4250c <__cxa_atexit@plt+0x351cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 442ac <__cxa_atexit@plt+0x36f6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r8, [pc, #68] @ 442b0 <__cxa_atexit@plt+0x36f70> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 4429c <__cxa_atexit@plt+0x36f5c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffda1c │ │ │ │ - biceq sl, pc, #156, 22 @ 0x27000 │ │ │ │ - biceq sl, pc, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffdaa0 │ │ │ │ - @ instruction: 0x03a2fc10 │ │ │ │ - biceq sl, pc, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0x03a2fb68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 442f4 <__cxa_atexit@plt+0x36fb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 442fc <__cxa_atexit@plt+0x36fbc> │ │ │ │ + @ instruction: 0x03a386f4 │ │ │ │ + @ instruction: 0x03a38708 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 42568 <__cxa_atexit@plt+0x35228> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 42560 <__cxa_atexit@plt+0x35220> │ │ │ │ + ldr r3, [pc, #44] @ 42570 <__cxa_atexit@plt+0x35230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 42574 <__cxa_atexit@plt+0x35234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, #180, 16 @ 0xb40000 │ │ │ │ - @ instruction: 0x03a2fb28 │ │ │ │ + @ instruction: 0x03a37d54 │ │ │ │ + biceq fp, pc, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0x03a386e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 44334 <__cxa_atexit@plt+0x36ff4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4433c <__cxa_atexit@plt+0x36ffc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 425b4 <__cxa_atexit@plt+0x35274> │ │ │ │ + ldr r3, [pc, #36] @ 425c0 <__cxa_atexit@plt+0x35280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 425c4 <__cxa_atexit@plt+0x35284> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, #116, 16 @ 0x740000 │ │ │ │ - @ instruction: 0x03a2fae8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq fp, pc, #116, 12 @ 0x7400000 │ │ │ │ + @ instruction: 0x03a38690 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 425f4 <__cxa_atexit@plt+0x352b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 425f8 <__cxa_atexit@plt+0x352b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq fp, pc, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0x03a3865c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 42628 <__cxa_atexit@plt+0x352e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4262c <__cxa_atexit@plt+0x352ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq fp, pc, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0x03a385d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 4265c <__cxa_atexit@plt+0x3531c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 42660 <__cxa_atexit@plt+0x35320> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq fp, pc, #72, 10 @ 0x12000000 │ │ │ │ + @ instruction: 0x03a385a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 42684 <__cxa_atexit@plt+0x35344> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a38594 │ │ │ │ + @ instruction: 0x03a385d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44374 <__cxa_atexit@plt+0x37034> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4437c <__cxa_atexit@plt+0x3703c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 426e4 <__cxa_atexit@plt+0x353a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 426f0 <__cxa_atexit@plt+0x353b0> │ │ │ │ + ldr r2, [pc, #68] @ 42700 <__cxa_atexit@plt+0x353c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 42704 <__cxa_atexit@plt+0x353c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 42708 <__cxa_atexit@plt+0x353c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, #52, 16 @ 0x340000 │ │ │ │ - @ instruction: 0x03a2faa8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + cmnpeq sp, #208 @ p-variant is OBSOLETE @ 0xd0 │ │ │ │ + biceq fp, pc, #188, 8 @ 0xbc000000 │ │ │ │ + @ instruction: 0x03a37eec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 443b4 <__cxa_atexit@plt+0x37074> │ │ │ │ + bhi 4274c <__cxa_atexit@plt+0x3540c> │ │ │ │ + ldr r2, [pc, #40] @ 42754 <__cxa_atexit@plt+0x35414> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 443bc <__cxa_atexit@plt+0x3707c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ 42758 <__cxa_atexit@plt+0x35418> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, #244, 14 @ 0x3d00000 │ │ │ │ - @ instruction: 0x03a2fa68 │ │ │ │ + @ instruction: 0x03a37ed4 │ │ │ │ + biceq fp, pc, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 427bc <__cxa_atexit@plt+0x3547c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 427c8 <__cxa_atexit@plt+0x35488> │ │ │ │ + ldr r1, [pc, #76] @ 427d8 <__cxa_atexit@plt+0x35498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 427dc <__cxa_atexit@plt+0x3549c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 427e0 <__cxa_atexit@plt+0x354a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, pc, #252, 6 @ 0xf0000003 │ │ │ │ + biceq fp, pc, #0, 8 │ │ │ │ + biceq fp, pc, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 443f4 <__cxa_atexit@plt+0x370b4> │ │ │ │ + bhi 42820 <__cxa_atexit@plt+0x354e0> │ │ │ │ + ldr r2, [pc, #40] @ 42828 <__cxa_atexit@plt+0x354e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 443fc <__cxa_atexit@plt+0x370bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ 4282c <__cxa_atexit@plt+0x354ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq fp, pc, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 42850 <__cxa_atexit@plt+0x35510> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + biceq fp, pc, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 44488 <__cxa_atexit@plt+0x37148> │ │ │ │ - ldr r3, [pc, #120] @ 44498 <__cxa_atexit@plt+0x37158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 4445c <__cxa_atexit@plt+0x3711c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4446c <__cxa_atexit@plt+0x3712c> │ │ │ │ - ldr r3, [pc, #92] @ 4449c <__cxa_atexit@plt+0x3715c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 42894 <__cxa_atexit@plt+0x35554> │ │ │ │ + ldr r3, [pc, #40] @ 428a4 <__cxa_atexit@plt+0x35564> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44480 <__cxa_atexit@plt+0x37140> │ │ │ │ - b 44518 <__cxa_atexit@plt+0x371d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 444a4 <__cxa_atexit@plt+0x37164> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 444a0 <__cxa_atexit@plt+0x37160> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 428a8 <__cxa_atexit@plt+0x35568> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a2f9a0 │ │ │ │ - biceq sl, pc, #52, 14 @ 0xd00000 │ │ │ │ - @ instruction: 0x03a2f980 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq fp, pc, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 444e8 <__cxa_atexit@plt+0x371a8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 44504 <__cxa_atexit@plt+0x371c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 444fc <__cxa_atexit@plt+0x371bc> │ │ │ │ - b 44518 <__cxa_atexit@plt+0x371d8> │ │ │ │ - ldr r7, [pc, #24] @ 44508 <__cxa_atexit@plt+0x371c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 428e0 <__cxa_atexit@plt+0x355a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 428e4 <__cxa_atexit@plt+0x355a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq fp, pc, #44, 6 @ 0xb0000000 │ │ │ │ + biceq fp, pc, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4293c <__cxa_atexit@plt+0x355fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42948 <__cxa_atexit@plt+0x35608> │ │ │ │ + ldr r1, [pc, #64] @ 42958 <__cxa_atexit@plt+0x35618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 4295c <__cxa_atexit@plt+0x3561c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq sl, pc, #184, 12 @ 0xb800000 │ │ │ │ - @ instruction: 0x03a2f91c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + biceq fp, pc, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r8, [pc, #832] @ 44864 <__cxa_atexit@plt+0x37524> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #828] @ 44868 <__cxa_atexit@plt+0x37528> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 429fc <__cxa_atexit@plt+0x356bc> │ │ │ │ + ldr lr, [pc, #156] @ 42a1c <__cxa_atexit@plt+0x356dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #24 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 44850 <__cxa_atexit@plt+0x37510> │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #4]! │ │ │ │ - sub r3, r0, #9 │ │ │ │ - cmp r3, #5 │ │ │ │ - bcs 44584 <__cxa_atexit@plt+0x37244> │ │ │ │ - str r8, [r1] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 446a8 <__cxa_atexit@plt+0x37368> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 446b4 <__cxa_atexit@plt+0x37374> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - bne 4452c <__cxa_atexit@plt+0x371ec> │ │ │ │ - b 446c8 <__cxa_atexit@plt+0x37388> │ │ │ │ - sub r3, r0, #32 │ │ │ │ - cmp r3, #61 @ 0x3d │ │ │ │ - bhi 446d4 <__cxa_atexit@plt+0x37394> │ │ │ │ - add sl, pc, #4 │ │ │ │ - ldr r3, [sl, r3, lsl #2] │ │ │ │ - add pc, sl, r3 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - ldr r3, [pc, #464] @ 4486c <__cxa_atexit@plt+0x3752c> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #144] @ 42a20 <__cxa_atexit@plt+0x356e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 429f0 <__cxa_atexit@plt+0x356b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 42a08 <__cxa_atexit@plt+0x356c8> │ │ │ │ + ldr r3, [pc, #108] @ 42a24 <__cxa_atexit@plt+0x356e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #460] @ 44870 <__cxa_atexit@plt+0x37530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 4475c <__cxa_atexit@plt+0x3741c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 42a28 <__cxa_atexit@plt+0x356e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #500] @ 448b0 <__cxa_atexit@plt+0x37570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq fp, pc, #248, 2 @ 0x3e │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, pc, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42a84 <__cxa_atexit@plt+0x35744> │ │ │ │ + ldr r2, [pc, #64] @ 42a90 <__cxa_atexit@plt+0x35750> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 42a94 <__cxa_atexit@plt+0x35754> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq fp, pc, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42ad8 <__cxa_atexit@plt+0x35798> │ │ │ │ + ldr lr, [pc, #44] @ 42ae0 <__cxa_atexit@plt+0x357a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ 42ae4 <__cxa_atexit@plt+0x357a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r0, #123 @ 0x7b │ │ │ │ - bne 446fc <__cxa_atexit@plt+0x373bc> │ │ │ │ - ldr r3, [pc, #456] @ 448ac <__cxa_atexit@plt+0x3756c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, #123 @ 0x7b │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44824 <__cxa_atexit@plt+0x374e4> │ │ │ │ - b 448c0 <__cxa_atexit@plt+0x37580> │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ - ldr r3, [pc, #352] @ 44878 <__cxa_atexit@plt+0x37538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #348] @ 4487c <__cxa_atexit@plt+0x3753c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 4475c <__cxa_atexit@plt+0x3741c> │ │ │ │ - ldr r3, [pc, #368] @ 4489c <__cxa_atexit@plt+0x3755c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #364] @ 448a0 <__cxa_atexit@plt+0x37560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 4475c <__cxa_atexit@plt+0x3741c> │ │ │ │ - ldr r3, [pc, #356] @ 448a4 <__cxa_atexit@plt+0x37564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 448a8 <__cxa_atexit@plt+0x37568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 4475c <__cxa_atexit@plt+0x3741c> │ │ │ │ - ldr r3, [pc, #300] @ 44880 <__cxa_atexit@plt+0x37540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #296] @ 44884 <__cxa_atexit@plt+0x37544> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq fp, pc, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 42b48 <__cxa_atexit@plt+0x35808> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 42b5c <__cxa_atexit@plt+0x3581c> │ │ │ │ + ldr r2, [pc, #92] @ 42b70 <__cxa_atexit@plt+0x35830> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r2, #3 │ │ │ │ - ldr r2, [pc, #260] @ 44874 <__cxa_atexit@plt+0x37534> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 42b74 <__cxa_atexit@plt+0x35834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r9, #6 │ │ │ │ - mov r6, r9 │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #252] @ 44890 <__cxa_atexit@plt+0x37550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r8, r9, #18 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #240] @ 44894 <__cxa_atexit@plt+0x37554> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #12]! │ │ │ │ - ldr r3, [pc, #228] @ 44898 <__cxa_atexit@plt+0x37558> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44824 <__cxa_atexit@plt+0x374e4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 471ac <__cxa_atexit@plt+0x39e6c> │ │ │ │ - ldr r1, [pc, #176] @ 44888 <__cxa_atexit@plt+0x37548> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, #45 @ 0x2d │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4482c <__cxa_atexit@plt+0x374ec> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 44838 <__cxa_atexit@plt+0x374f8> │ │ │ │ - ldr r2, [pc, #136] @ 4488c <__cxa_atexit@plt+0x3754c> │ │ │ │ + ldr r7, [pc, #28] @ 42b6c <__cxa_atexit@plt+0x3582c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, pc, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + biceq fp, pc, #244 @ 0xf4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42bbc <__cxa_atexit@plt+0x3587c> │ │ │ │ + ldr r2, [pc, #44] @ 42bcc <__cxa_atexit@plt+0x3588c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 44844 <__cxa_atexit@plt+0x37504> │ │ │ │ - mov r7, r3 │ │ │ │ - b 44ab4 <__cxa_atexit@plt+0x37774> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42c24 <__cxa_atexit@plt+0x358e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42c30 <__cxa_atexit@plt+0x358f0> │ │ │ │ + ldr r2, [pc, #64] @ 42c40 <__cxa_atexit@plt+0x35900> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 42c44 <__cxa_atexit@plt+0x35904> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x03a2f6d8 │ │ │ │ - biceq sl, pc, #44, 8 @ 0x2c000000 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0x03a2f660 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0x03a2f628 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr #5 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - biceq sl, pc, #4, 8 @ 0x4000000 │ │ │ │ - biceq sl, pc, #232, 6 @ 0xa0000003 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x03a2f658 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0x03a2f648 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq sl, pc, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0x03a2f574 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + biceq sl, pc, #136, 30 @ 0x220 │ │ │ │ + biceq fp, pc, #92 @ 0x5c │ │ │ │ + @ instruction: 0x03a37ffc │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42c94 <__cxa_atexit@plt+0x35954> │ │ │ │ + ldr r3, [pc, #48] @ 42c9c <__cxa_atexit@plt+0x3595c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a37fa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44928 <__cxa_atexit@plt+0x375e8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #128] @ 44960 <__cxa_atexit@plt+0x37620> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #136] @ 42d3c <__cxa_atexit@plt+0x359fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44934 <__cxa_atexit@plt+0x375f4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - bne 44928 <__cxa_atexit@plt+0x375e8> │ │ │ │ - ldr r9, [r5] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 44940 <__cxa_atexit@plt+0x37600> │ │ │ │ - ldr r7, [pc, #88] @ 4496c <__cxa_atexit@plt+0x3762c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ + beq 42d20 <__cxa_atexit@plt+0x359e0> │ │ │ │ + ldr r2, [pc, #120] @ 42d40 <__cxa_atexit@plt+0x35a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-8]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 42d28 <__cxa_atexit@plt+0x359e8> │ │ │ │ + ldr r1, [pc, #72] @ 42d48 <__cxa_atexit@plt+0x35a08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #60] @ 42d4c <__cxa_atexit@plt+0x35a0c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44964 <__cxa_atexit@plt+0x37624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 44968 <__cxa_atexit@plt+0x37628> │ │ │ │ + ldr r7, [pc, #20] @ 42d44 <__cxa_atexit@plt+0x35a04> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x03a2f4e8 │ │ │ │ - @ instruction: 0x03a2f1c0 │ │ │ │ - @ instruction: 0x03a2f51c │ │ │ │ - @ instruction: 0x03a2f4b8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x03a3784c │ │ │ │ + @ instruction: 0xffffcba8 │ │ │ │ + biceq fp, pc, #172 @ 0xac │ │ │ │ + @ instruction: 0x03a37ef8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - bne 449b4 <__cxa_atexit@plt+0x37674> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 449c0 <__cxa_atexit@plt+0x37680> │ │ │ │ - ldr r7, [pc, #72] @ 449e8 <__cxa_atexit@plt+0x376a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 415b0 <__cxa_atexit@plt+0x34270> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ - ldr r3, [pc, #24] @ 449e0 <__cxa_atexit@plt+0x376a0> │ │ │ │ + ldr r3, [pc, #108] @ 42dd0 <__cxa_atexit@plt+0x35a90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #20] @ 449e4 <__cxa_atexit@plt+0x376a4> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42dbc <__cxa_atexit@plt+0x35a7c> │ │ │ │ + ldr r1, [pc, #60] @ 42dd4 <__cxa_atexit@plt+0x35a94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #44] @ 42dd8 <__cxa_atexit@plt+0x35a98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r7, [pc, #24] @ 42ddc <__cxa_atexit@plt+0x35a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2f468 │ │ │ │ - @ instruction: 0x03a2f140 │ │ │ │ - @ instruction: 0x03a2f490 │ │ │ │ - @ instruction: 0x03a2f43c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xffffcb10 │ │ │ │ + biceq fp, pc, #16 │ │ │ │ + @ instruction: 0x03a377b8 │ │ │ │ + @ instruction: 0x03a37e58 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 471ac <__cxa_atexit@plt+0x39e6c> │ │ │ │ - @ instruction: 0x03a2f420 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r3, [pc, #28] @ 42e10 <__cxa_atexit@plt+0x35ad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42e08 <__cxa_atexit@plt+0x35ac8> │ │ │ │ + b 42e20 <__cxa_atexit@plt+0x35ae0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a37e24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44a78 <__cxa_atexit@plt+0x37738> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #108] @ 44aa0 <__cxa_atexit@plt+0x37760> │ │ │ │ + bne 42e98 <__cxa_atexit@plt+0x35b58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 42f00 <__cxa_atexit@plt+0x35bc0> │ │ │ │ + ldr lr, [pc, #220] @ 42f20 <__cxa_atexit@plt+0x35be0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #216] @ 42f24 <__cxa_atexit@plt+0x35be4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r9, [pc, #192] @ 42f28 <__cxa_atexit@plt+0x35be8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #188] @ 42f2c <__cxa_atexit@plt+0x35bec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm r5, {r0, r2, lr} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r6, [pc, #168] @ 42f30 <__cxa_atexit@plt+0x35bf0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + sub r9, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + ldr r2, [pc, #112] @ 42f10 <__cxa_atexit@plt+0x35bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 42edc <__cxa_atexit@plt+0x35b9c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 42ee8 <__cxa_atexit@plt+0x35ba8> │ │ │ │ + ldr r5, [pc, #80] @ 42f14 <__cxa_atexit@plt+0x35bd4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r5, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44a84 <__cxa_atexit@plt+0x37744> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - bne 44a78 <__cxa_atexit@plt+0x37738> │ │ │ │ - ldr r3, [pc, #72] @ 44aa4 <__cxa_atexit@plt+0x37764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 44a90 <__cxa_atexit@plt+0x37750> │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 46cfc <__cxa_atexit@plt+0x399bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ + beq 42edc <__cxa_atexit@plt+0x35b9c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4301c <__cxa_atexit@plt+0x35cdc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2f380 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - bne 44ae4 <__cxa_atexit@plt+0x377a4> │ │ │ │ - ldr r3, [pc, #56] @ 44b00 <__cxa_atexit@plt+0x377c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - ldr r8, [r7, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 44af0 <__cxa_atexit@plt+0x377b0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 46cfc <__cxa_atexit@plt+0x399bc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a2f324 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 46cfc <__cxa_atexit@plt+0x399bc> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub r2, r3, #65 @ 0x41 │ │ │ │ - cmp r2, #26 │ │ │ │ - bcs 44b34 <__cxa_atexit@plt+0x377f4> │ │ │ │ - b 44eac <__cxa_atexit@plt+0x37b6c> │ │ │ │ - sub r3, r3, #97 @ 0x61 │ │ │ │ - cmp r3, #26 │ │ │ │ - bcs 44ba8 <__cxa_atexit@plt+0x37868> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44bc0 <__cxa_atexit@plt+0x37880> │ │ │ │ - ldr r7, [pc, #132] @ 44bdc <__cxa_atexit@plt+0x3789c> │ │ │ │ + ldr r7, [pc, #40] @ 42f18 <__cxa_atexit@plt+0x35bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #128] @ 44be0 <__cxa_atexit@plt+0x378a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #124] @ 44be4 <__cxa_atexit@plt+0x378a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r0, r2, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44bb0 <__cxa_atexit@plt+0x37870> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 42270 <__cxa_atexit@plt+0x34f30> │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 44bf8 <__cxa_atexit@plt+0x378b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #32] @ 42f1c <__cxa_atexit@plt+0x35bdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 44be8 <__cxa_atexit@plt+0x378a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, lsr r3 │ │ │ │ - biceq sl, pc, #60 @ 0x3c │ │ │ │ - biceq sl, pc, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x03a2f23c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0x03a37d40 │ │ │ │ + @ instruction: 0x03a37d34 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0x03a372f4 │ │ │ │ + biceq sl, pc, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44cac <__cxa_atexit@plt+0x3796c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #8]! │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r0, [r2, #-4]! │ │ │ │ - cmp r0, #95 @ 0x5f │ │ │ │ - bne 44c70 <__cxa_atexit@plt+0x37930> │ │ │ │ - ldr r2, [pc, #152] @ 44cc4 <__cxa_atexit@plt+0x37984> │ │ │ │ + bcc 42f9c <__cxa_atexit@plt+0x35c5c> │ │ │ │ + ldr r2, [pc, #80] @ 42fa8 <__cxa_atexit@plt+0x35c68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #148] @ 44cc8 <__cxa_atexit@plt+0x37988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #140] @ 44ccc <__cxa_atexit@plt+0x3798c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44ca0 <__cxa_atexit@plt+0x37960> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r9, r7 │ │ │ │ - b 42270 <__cxa_atexit@plt+0x34f30> │ │ │ │ - ldr r6, [pc, #92] @ 44cd4 <__cxa_atexit@plt+0x37994> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r5, [pc, #88] @ 44cd8 <__cxa_atexit@plt+0x37998> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r6, [r2] │ │ │ │ - ldr r6, [pc, #80] @ 44cdc <__cxa_atexit@plt+0x3799c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - add sl, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr lr, [pc, #64] @ 42fac <__cxa_atexit@plt+0x35c6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 42fb0 <__cxa_atexit@plt+0x35c70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44cd0 <__cxa_atexit@plt+0x37990> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - biceq r9, pc, #116, 30 @ 0x1d0 │ │ │ │ - biceq r9, pc, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x03a2e138 │ │ │ │ - biceq sl, pc, #192 @ 0xc0 │ │ │ │ - @ instruction: 0x03a2f148 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 42270 <__cxa_atexit@plt+0x34f30> │ │ │ │ - @ instruction: 0x03a2f12c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + biceq sl, pc, #168, 24 @ 0xa800 │ │ │ │ + biceq sl, pc, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0x03a37c74 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 44d80 <__cxa_atexit@plt+0x37a40> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 44da0 <__cxa_atexit@plt+0x37a60> │ │ │ │ - ldr r7, [pc, #124] @ 44dac <__cxa_atexit@plt+0x37a6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #120] @ 44db0 <__cxa_atexit@plt+0x37a70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #116] @ 44db4 <__cxa_atexit@plt+0x37a74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r0, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bne 42fe8 <__cxa_atexit@plt+0x35ca8> │ │ │ │ + ldr r3, [pc, #52] @ 43008 <__cxa_atexit@plt+0x35cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d94 <__cxa_atexit@plt+0x37a54> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4524c <__cxa_atexit@plt+0x37f0c> │ │ │ │ - ldr r7, [pc, #48] @ 44db8 <__cxa_atexit@plt+0x37a78> │ │ │ │ + beq 43000 <__cxa_atexit@plt+0x35cc0> │ │ │ │ + b 4301c <__cxa_atexit@plt+0x35cdc> │ │ │ │ + ldr r7, [pc, #28] @ 4300c <__cxa_atexit@plt+0x35ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ 43010 <__cxa_atexit@plt+0x35cd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq r9, pc, #100, 28 @ 0x640 │ │ │ │ - biceq r9, pc, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0x03a2efcc │ │ │ │ - @ instruction: 0x03a2f06c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4524c <__cxa_atexit@plt+0x37f0c> │ │ │ │ - @ instruction: 0x03a2f050 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 44e5c <__cxa_atexit@plt+0x37b1c> │ │ │ │ - ldr r7, [pc, #116] @ 44e74 <__cxa_atexit@plt+0x37b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #112] @ 44e78 <__cxa_atexit@plt+0x37b38> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a37c40 │ │ │ │ + @ instruction: 0x03a37c34 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 43074 <__cxa_atexit@plt+0x35d34> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 430ac <__cxa_atexit@plt+0x35d6c> │ │ │ │ + ldr lr, [pc, #136] @ 430cc <__cxa_atexit@plt+0x35d8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 430d0 <__cxa_atexit@plt+0x35d90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 430d4 <__cxa_atexit@plt+0x35d94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #108] @ 44e7c <__cxa_atexit@plt+0x37b3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r0, r2, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44e50 <__cxa_atexit@plt+0x37b10> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 42270 <__cxa_atexit@plt+0x34f30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 430a0 <__cxa_atexit@plt+0x35d60> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 430b4 <__cxa_atexit@plt+0x35d74> │ │ │ │ + ldr r7, [pc, #60] @ 430c4 <__cxa_atexit@plt+0x35d84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 430c8 <__cxa_atexit@plt+0x35d88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44e80 <__cxa_atexit@plt+0x37b40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r9, pc, #148, 26 @ 0x2500 │ │ │ │ - biceq r9, pc, #152, 26 @ 0x2600 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03a2efa4 │ │ │ │ + mov r6, #28 │ │ │ │ + b 430b8 <__cxa_atexit@plt+0x35d78> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, pc, #48, 22 @ 0xc000 │ │ │ │ + biceq sl, pc, #128, 22 @ 0x20000 │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + biceq sl, pc, #108, 22 @ 0x1b000 │ │ │ │ + biceq sl, pc, #180, 22 @ 0x2d000 │ │ │ │ + @ instruction: 0x03a37b8c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 42270 <__cxa_atexit@plt+0x34f30> │ │ │ │ - @ instruction: 0x03a2ef88 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44f38 <__cxa_atexit@plt+0x37bf8> │ │ │ │ - ldr r2, [pc, #156] @ 44f64 <__cxa_atexit@plt+0x37c24> │ │ │ │ + bcc 4314c <__cxa_atexit@plt+0x35e0c> │ │ │ │ + ldr r2, [pc, #88] @ 4315c <__cxa_atexit@plt+0x35e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #152] @ 44f68 <__cxa_atexit@plt+0x37c28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #148] @ 44f6c <__cxa_atexit@plt+0x37c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r1, [r7, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 44f28 <__cxa_atexit@plt+0x37be8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 44f50 <__cxa_atexit@plt+0x37c10> │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 44f74 <__cxa_atexit@plt+0x37c34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - ldr r7, [pc, #24] @ 44f70 <__cxa_atexit@plt+0x37c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #84] @ 43160 <__cxa_atexit@plt+0x35e20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 43164 <__cxa_atexit@plt+0x35e24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - biceq r9, pc, #204, 24 @ 0xcc00 │ │ │ │ - biceq r9, pc, #208, 24 @ 0xd000 │ │ │ │ - @ instruction: 0x03a2ef74 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x03a2eeb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 44fa4 <__cxa_atexit@plt+0x37c64> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r7, [pc, #12] @ 44fb8 <__cxa_atexit@plt+0x37c78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2ef20 │ │ │ │ - @ instruction: 0x03a2ee6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 44ff0 <__cxa_atexit@plt+0x37cb0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 44ff8 <__cxa_atexit@plt+0x37cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #184, 22 @ 0x2e000 │ │ │ │ - @ instruction: 0x03a2ee2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45030 <__cxa_atexit@plt+0x37cf0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 45038 <__cxa_atexit@plt+0x37cf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0x03a2edec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45070 <__cxa_atexit@plt+0x37d30> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 45078 <__cxa_atexit@plt+0x37d38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #56, 22 @ 0xe000 │ │ │ │ - @ instruction: 0x03a2edac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 450b0 <__cxa_atexit@plt+0x37d70> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 450b8 <__cxa_atexit@plt+0x37d78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #248, 20 @ 0xf8000 │ │ │ │ - @ instruction: 0x03a2ed6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 450f0 <__cxa_atexit@plt+0x37db0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 450f8 <__cxa_atexit@plt+0x37db8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #184, 20 @ 0xb8000 │ │ │ │ - @ instruction: 0x03a2ed2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45130 <__cxa_atexit@plt+0x37df0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 45138 <__cxa_atexit@plt+0x37df8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #120, 20 @ 0x78000 │ │ │ │ - @ instruction: 0x03a2ecec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45170 <__cxa_atexit@plt+0x37e30> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 45178 <__cxa_atexit@plt+0x37e38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #56, 20 @ 0x38000 │ │ │ │ - @ instruction: 0x03a2ecac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 451b0 <__cxa_atexit@plt+0x37e70> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 451b8 <__cxa_atexit@plt+0x37e78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0x03a2ec6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 451f0 <__cxa_atexit@plt+0x37eb0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 451f8 <__cxa_atexit@plt+0x37eb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0x03a2ec2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45230 <__cxa_atexit@plt+0x37ef0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 45238 <__cxa_atexit@plt+0x37ef8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, pc, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0x03a2ebe8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + @ instruction: 0x03a37b20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 452bc <__cxa_atexit@plt+0x37f7c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 45294 <__cxa_atexit@plt+0x37f54> │ │ │ │ - ldr r3, [pc, #84] @ 452cc <__cxa_atexit@plt+0x37f8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 452b4 <__cxa_atexit@plt+0x37f74> │ │ │ │ - b 452e8 <__cxa_atexit@plt+0x37fa8> │ │ │ │ - ldr r5, [pc, #56] @ 452d4 <__cxa_atexit@plt+0x37f94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #48] @ 452d8 <__cxa_atexit@plt+0x37f98> │ │ │ │ + bhi 431a8 <__cxa_atexit@plt+0x35e68> │ │ │ │ + ldr r2, [pc, #44] @ 431bc <__cxa_atexit@plt+0x35e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + ldr r5, [pc, #36] @ 431c0 <__cxa_atexit@plt+0x35e80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 452d0 <__cxa_atexit@plt+0x37f90> │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 431c4 <__cxa_atexit@plt+0x35e84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a2ec00 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r9, pc, #0, 18 │ │ │ │ - @ instruction: 0x03a2eb4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [pc, #296] @ 45420 <__cxa_atexit@plt+0x380e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #292] @ 45424 <__cxa_atexit@plt+0x380e4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr fp, [pc, #288] @ 45428 <__cxa_atexit@plt+0x380e8> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, r3 │ │ │ │ - add lr, r1, #12 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc 4540c <__cxa_atexit@plt+0x380cc> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bne 45390 <__cxa_atexit@plt+0x38050> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r8, [r0, #8]! │ │ │ │ - add ip, r1, #6 │ │ │ │ - ldr r2, [r0, #-4] │ │ │ │ - stm r0, {r9, ip} │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 453c8 <__cxa_atexit@plt+0x38088> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 453e0 <__cxa_atexit@plt+0x380a0> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r3, r3, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 45308 <__cxa_atexit@plt+0x37fc8> │ │ │ │ - add r6, r6, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #148] @ 4542c <__cxa_atexit@plt+0x380ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #144] @ 45430 <__cxa_atexit@plt+0x380f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - ldr r6, [pc, #132] @ 45434 <__cxa_atexit@plt+0x380f4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [pc, #80] @ 45438 <__cxa_atexit@plt+0x380f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0] │ │ │ │ - ldr r1, [pc, #72] @ 4543c <__cxa_atexit@plt+0x380fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - biceq r9, pc, #156, 16 @ 0x9c0000 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x03a2da18 │ │ │ │ - biceq r9, pc, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - biceq r9, pc, #180, 14 @ 0x2d00000 │ │ │ │ - @ instruction: 0x03a2e9e8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4548c <__cxa_atexit@plt+0x3814c> │ │ │ │ - ldr r2, [pc, #72] @ 454b4 <__cxa_atexit@plt+0x38174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 454a8 <__cxa_atexit@plt+0x38168> │ │ │ │ - mov r7, r3 │ │ │ │ - b 452e8 <__cxa_atexit@plt+0x37fa8> │ │ │ │ - ldr r3, [pc, #36] @ 454b8 <__cxa_atexit@plt+0x38178> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 454bc <__cxa_atexit@plt+0x3817c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r9, pc, #8, 14 @ 0x200000 │ │ │ │ - @ instruction: 0x03a2e968 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45564 <__cxa_atexit@plt+0x38224> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 455bc <__cxa_atexit@plt+0x3827c> │ │ │ │ - ldr r8, [pc, #212] @ 455c8 <__cxa_atexit@plt+0x38288> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #208] @ 455cc <__cxa_atexit@plt+0x3828c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldmdb r3, {r1, r7} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45584 <__cxa_atexit@plt+0x38244> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 45590 <__cxa_atexit@plt+0x38250> │ │ │ │ - ldr r2, [pc, #140] @ 455d0 <__cxa_atexit@plt+0x38290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 455b0 <__cxa_atexit@plt+0x38270> │ │ │ │ - mov r7, r3 │ │ │ │ - b 452e8 <__cxa_atexit@plt+0x37fa8> │ │ │ │ - ldr r3, [pc, #104] @ 455d4 <__cxa_atexit@plt+0x38294> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #92] @ 455d8 <__cxa_atexit@plt+0x38298> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #68] @ 455dc <__cxa_atexit@plt+0x3829c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #60] @ 455e0 <__cxa_atexit@plt+0x382a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq r9, pc, #44, 12 @ 0x2c00000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq r9, pc, #4, 12 @ 0x400000 │ │ │ │ - @ instruction: 0x03a2e844 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sl, pc, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0x03a37af4 │ │ │ │ + @ instruction: 0x03a37ac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45630 <__cxa_atexit@plt+0x382f0> │ │ │ │ - ldr r2, [pc, #72] @ 45658 <__cxa_atexit@plt+0x38318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4564c <__cxa_atexit@plt+0x3830c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 452e8 <__cxa_atexit@plt+0x37fa8> │ │ │ │ - ldr r3, [pc, #36] @ 4565c <__cxa_atexit@plt+0x3831c> │ │ │ │ + ldr r3, [pc, #16] @ 431ec <__cxa_atexit@plt+0x35eac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 45660 <__cxa_atexit@plt+0x38320> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r9, pc, #100, 10 @ 0x19000000 │ │ │ │ - @ instruction: 0x03a2e7c4 │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc728 <__cxa_atexit@plt+0x3ef3e8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a37a9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 45690 <__cxa_atexit@plt+0x38350> │ │ │ │ + ldr r3, [pc, #20] @ 43218 <__cxa_atexit@plt+0x35ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #20] @ 45694 <__cxa_atexit@plt+0x38354> │ │ │ │ + ldr r9, [pc, #16] @ 4321c <__cxa_atexit@plt+0x35edc> │ │ │ │ add r9, pc, r9 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a2e664 │ │ │ │ - @ instruction: 0x03a2e790 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a36fdc │ │ │ │ + @ instruction: 0x03a37a5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45704 <__cxa_atexit@plt+0x383c4> │ │ │ │ + bne 43248 <__cxa_atexit@plt+0x35f08> │ │ │ │ + ldr r7, [pc, #76] @ 4328c <__cxa_atexit@plt+0x35f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45758 <__cxa_atexit@plt+0x38418> │ │ │ │ - ldr r7, [pc, #172] @ 45774 <__cxa_atexit@plt+0x38434> │ │ │ │ + bcc 4327c <__cxa_atexit@plt+0x35f3c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #44] @ 43290 <__cxa_atexit@plt+0x35f50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #168] @ 45778 <__cxa_atexit@plt+0x38438> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 4577c <__cxa_atexit@plt+0x3843c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45738 <__cxa_atexit@plt+0x383f8> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r2, [pc, #68] @ 45768 <__cxa_atexit@plt+0x38428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 45750 <__cxa_atexit@plt+0x38410> │ │ │ │ - b 4578c <__cxa_atexit@plt+0x3844c> │ │ │ │ - ldr r3, [pc, #44] @ 4576c <__cxa_atexit@plt+0x3842c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #40] @ 45770 <__cxa_atexit@plt+0x38430> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - @ instruction: 0x03a2e5b0 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - @ instruction: 0x03a2e6d0 │ │ │ │ - biceq r9, pc, #180, 8 @ 0xb4000000 │ │ │ │ - @ instruction: 0x03a2e6a8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - cmp r1, #61 @ 0x3d │ │ │ │ - beq 45834 <__cxa_atexit@plt+0x384f4> │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ - beq 457f4 <__cxa_atexit@plt+0x384b4> │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ - bne 4587c <__cxa_atexit@plt+0x3853c> │ │ │ │ - ldr r2, [pc, #364] @ 45928 <__cxa_atexit@plt+0x385e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45870 <__cxa_atexit@plt+0x38530> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 45850 <__cxa_atexit@plt+0x38510> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 458f0 <__cxa_atexit@plt+0x385b0> │ │ │ │ - ldr r7, [pc, #324] @ 4592c <__cxa_atexit@plt+0x385ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #320] @ 45930 <__cxa_atexit@plt+0x385f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 458bc <__cxa_atexit@plt+0x3857c> │ │ │ │ - ldr r2, [pc, #288] @ 4591c <__cxa_atexit@plt+0x385dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45870 <__cxa_atexit@plt+0x38530> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 45850 <__cxa_atexit@plt+0x38510> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 458f0 <__cxa_atexit@plt+0x385b0> │ │ │ │ - ldr r7, [pc, #248] @ 45920 <__cxa_atexit@plt+0x385e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #244] @ 45924 <__cxa_atexit@plt+0x385e4> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a36fdc │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x03a37a34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 432f4 <__cxa_atexit@plt+0x35fb4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 432ec <__cxa_atexit@plt+0x35fac> │ │ │ │ + ldr r3, [pc, #52] @ 432fc <__cxa_atexit@plt+0x35fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 458bc <__cxa_atexit@plt+0x3857c> │ │ │ │ - ldr r2, [pc, #208] @ 4590c <__cxa_atexit@plt+0x385cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45870 <__cxa_atexit@plt+0x38530> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4589c <__cxa_atexit@plt+0x3855c> │ │ │ │ - ldr r2, [pc, #220] @ 45934 <__cxa_atexit@plt+0x385f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #216] @ 45938 <__cxa_atexit@plt+0x385f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + ldr r8, [pc, #48] @ 43300 <__cxa_atexit@plt+0x35fc0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 43304 <__cxa_atexit@plt+0x35fc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 45904 <__cxa_atexit@plt+0x385c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [pc, #116] @ 45908 <__cxa_atexit@plt+0x385c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 458f0 <__cxa_atexit@plt+0x385b0> │ │ │ │ - ldr r7, [pc, #92] @ 45910 <__cxa_atexit@plt+0x385d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #88] @ 45914 <__cxa_atexit@plt+0x385d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r3, #3 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 45918 <__cxa_atexit@plt+0x385d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - @ instruction: 0x03a2e464 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0x03a2e4f0 │ │ │ │ - biceq r9, pc, #200, 4 @ 0x8000000c │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - @ instruction: 0x03a2e580 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - @ instruction: 0x03a2e5c4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2e498 │ │ │ │ - @ instruction: 0x03a2e4ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a379dc │ │ │ │ + biceq sl, pc, #172, 16 @ 0xac0000 │ │ │ │ + @ instruction: 0x03a379b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45970 <__cxa_atexit@plt+0x38630> │ │ │ │ - ldr r3, [pc, #120] @ 459d4 <__cxa_atexit@plt+0x38694> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 459d8 <__cxa_atexit@plt+0x38698> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 459c4 <__cxa_atexit@plt+0x38684> │ │ │ │ - ldr r7, [pc, #84] @ 459dc <__cxa_atexit@plt+0x3869c> │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43380 <__cxa_atexit@plt+0x36040> │ │ │ │ + ldr r8, [pc, #92] @ 4338c <__cxa_atexit@plt+0x3604c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 43390 <__cxa_atexit@plt+0x36050> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 43394 <__cxa_atexit@plt+0x36054> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 43398 <__cxa_atexit@plt+0x36058> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 4339c <__cxa_atexit@plt+0x3605c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a37974 │ │ │ │ + @ instruction: 0x03a378cc │ │ │ │ + biceq sl, pc, #168, 16 @ 0xa80000 │ │ │ │ + biceq sl, pc, #76, 16 @ 0x4c0000 │ │ │ │ + biceq sl, pc, #180, 16 @ 0xb40000 │ │ │ │ + @ instruction: 0x03a37958 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 433c4 <__cxa_atexit@plt+0x36084> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 459e0 <__cxa_atexit@plt+0x386a0> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3794c │ │ │ │ + @ instruction: 0x03a37230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43408 <__cxa_atexit@plt+0x360c8> │ │ │ │ + ldr r2, [pc, #40] @ 43410 <__cxa_atexit@plt+0x360d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 459e4 <__cxa_atexit@plt+0x386a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 43414 <__cxa_atexit@plt+0x360d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - @ instruction: 0x03a2e394 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0x03a2e424 │ │ │ │ - biceq r9, pc, #244, 2 @ 0x3d │ │ │ │ - @ instruction: 0x03a2e440 │ │ │ │ + @ instruction: 0x03a37218 │ │ │ │ + biceq sl, pc, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45a1c <__cxa_atexit@plt+0x386dc> │ │ │ │ - ldr r3, [pc, #120] @ 45a80 <__cxa_atexit@plt+0x38740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 45a84 <__cxa_atexit@plt+0x38744> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 45a70 <__cxa_atexit@plt+0x38730> │ │ │ │ - ldr r7, [pc, #84] @ 45a88 <__cxa_atexit@plt+0x38748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 45a8c <__cxa_atexit@plt+0x3874c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 45a90 <__cxa_atexit@plt+0x38750> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4344c <__cxa_atexit@plt+0x3610c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 43454 <__cxa_atexit@plt+0x36114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 43464 <__cxa_atexit@plt+0x36124> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x03a2e2e8 │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - @ instruction: 0x03a2e374 │ │ │ │ - biceq r9, pc, #72, 2 │ │ │ │ - @ instruction: 0x03a2e394 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45ac8 <__cxa_atexit@plt+0x38788> │ │ │ │ - ldr r3, [pc, #120] @ 45b2c <__cxa_atexit@plt+0x387ec> │ │ │ │ + biceq sl, pc, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43504 <__cxa_atexit@plt+0x361c4> │ │ │ │ + ldr r3, [pc, #172] @ 43524 <__cxa_atexit@plt+0x361e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 45b30 <__cxa_atexit@plt+0x387f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 45b1c <__cxa_atexit@plt+0x387dc> │ │ │ │ - ldr r7, [pc, #84] @ 45b34 <__cxa_atexit@plt+0x387f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 45b38 <__cxa_atexit@plt+0x387f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 45b3c <__cxa_atexit@plt+0x387fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 434e4 <__cxa_atexit@plt+0x361a4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 434f4 <__cxa_atexit@plt+0x361b4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4350c <__cxa_atexit@plt+0x361cc> │ │ │ │ + ldr lr, [pc, #124] @ 43528 <__cxa_atexit@plt+0x361e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 4352c <__cxa_atexit@plt+0x361ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a2e23c │ │ │ │ - @ instruction: 0xfffff664 │ │ │ │ - @ instruction: 0x03a2e2c4 │ │ │ │ - biceq r9, pc, #156 @ 0x9c │ │ │ │ - @ instruction: 0x03a2e2e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45bac <__cxa_atexit@plt+0x3886c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 45bc8 <__cxa_atexit@plt+0x38888> │ │ │ │ - ldr r7, [pc, #112] @ 45be0 <__cxa_atexit@plt+0x388a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 45be4 <__cxa_atexit@plt+0x388a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 45be8 <__cxa_atexit@plt+0x388a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 45bd8 <__cxa_atexit@plt+0x38898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #32] @ 45bdc <__cxa_atexit@plt+0x3889c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2e150 │ │ │ │ - @ instruction: 0xfffff594 │ │ │ │ - @ instruction: 0x03a2e244 │ │ │ │ - biceq r9, pc, #12 │ │ │ │ - @ instruction: 0x03a2e23c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq sl, pc, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45c58 <__cxa_atexit@plt+0x38918> │ │ │ │ + bne 43598 <__cxa_atexit@plt+0x36258> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45cac <__cxa_atexit@plt+0x3896c> │ │ │ │ - ldr r7, [pc, #172] @ 45cc8 <__cxa_atexit@plt+0x38988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #168] @ 45ccc <__cxa_atexit@plt+0x3898c> │ │ │ │ + bcc 435ac <__cxa_atexit@plt+0x3626c> │ │ │ │ + ldr r2, [pc, #96] @ 435bc <__cxa_atexit@plt+0x3627c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 45cd0 <__cxa_atexit@plt+0x38990> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + ldr lr, [pc, #72] @ 435c0 <__cxa_atexit@plt+0x36280> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45c8c <__cxa_atexit@plt+0x3894c> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r2, [pc, #68] @ 45cbc <__cxa_atexit@plt+0x3897c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 45ca4 <__cxa_atexit@plt+0x38964> │ │ │ │ - b 45ce0 <__cxa_atexit@plt+0x389a0> │ │ │ │ - ldr r3, [pc, #44] @ 45cc0 <__cxa_atexit@plt+0x38980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #40] @ 45cc4 <__cxa_atexit@plt+0x38984> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x03a2e084 │ │ │ │ - @ instruction: 0xfffff4a8 │ │ │ │ - @ instruction: 0x03a2e194 │ │ │ │ - biceq r8, pc, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0x03a2e154 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ - beq 45d40 <__cxa_atexit@plt+0x38a00> │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ - bne 45d7c <__cxa_atexit@plt+0x38a3c> │ │ │ │ - ldr r2, [pc, #288] @ 45e28 <__cxa_atexit@plt+0x38ae8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45d9c <__cxa_atexit@plt+0x38a5c> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 45d5c <__cxa_atexit@plt+0x38a1c> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq sl, pc, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43620 <__cxa_atexit@plt+0x362e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 45dfc <__cxa_atexit@plt+0x38abc> │ │ │ │ - ldr r7, [pc, #248] @ 45e2c <__cxa_atexit@plt+0x38aec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #244] @ 45e30 <__cxa_atexit@plt+0x38af0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 45dc8 <__cxa_atexit@plt+0x38a88> │ │ │ │ - ldr r2, [pc, #208] @ 45e18 <__cxa_atexit@plt+0x38ad8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 45d9c <__cxa_atexit@plt+0x38a5c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 45da8 <__cxa_atexit@plt+0x38a68> │ │ │ │ - ldr r2, [pc, #208] @ 45e34 <__cxa_atexit@plt+0x38af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #204] @ 45e38 <__cxa_atexit@plt+0x38af8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #140] @ 45e10 <__cxa_atexit@plt+0x38ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [pc, #128] @ 45e14 <__cxa_atexit@plt+0x38ad4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4362c <__cxa_atexit@plt+0x362ec> │ │ │ │ + ldr r1, [pc, #72] @ 4363c <__cxa_atexit@plt+0x362fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 43640 <__cxa_atexit@plt+0x36300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + ldr r7, [pc, #52] @ 43644 <__cxa_atexit@plt+0x36304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 45dfc <__cxa_atexit@plt+0x38abc> │ │ │ │ - ldr r7, [pc, #92] @ 45e1c <__cxa_atexit@plt+0x38adc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #88] @ 45e20 <__cxa_atexit@plt+0x38ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r3, #3 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 45e24 <__cxa_atexit@plt+0x38ae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + b 43464 <__cxa_atexit@plt+0x36124> │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x03a2df8c │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0xfffff284 │ │ │ │ - @ instruction: 0x03a2dff8 │ │ │ │ - biceq r8, pc, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0x03a2e088 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0x03a2dfb4 │ │ │ │ - @ instruction: 0x03a2dfec │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + biceq sl, pc, #140, 10 @ 0x23000000 │ │ │ │ + biceq sl, pc, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45e70 <__cxa_atexit@plt+0x38b30> │ │ │ │ - ldr r3, [pc, #120] @ 45ed4 <__cxa_atexit@plt+0x38b94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 45ed8 <__cxa_atexit@plt+0x38b98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 45ec4 <__cxa_atexit@plt+0x38b84> │ │ │ │ - ldr r7, [pc, #84] @ 45edc <__cxa_atexit@plt+0x38b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 45ee0 <__cxa_atexit@plt+0x38ba0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 45ee4 <__cxa_atexit@plt+0x38ba4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4367c <__cxa_atexit@plt+0x3633c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 43684 <__cxa_atexit@plt+0x36344> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 43694 <__cxa_atexit@plt+0x36354> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, pc, #28, 10 @ 0x7000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43734 <__cxa_atexit@plt+0x363f4> │ │ │ │ + ldr r3, [pc, #172] @ 43754 <__cxa_atexit@plt+0x36414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 43714 <__cxa_atexit@plt+0x363d4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43724 <__cxa_atexit@plt+0x363e4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4373c <__cxa_atexit@plt+0x363fc> │ │ │ │ + ldr lr, [pc, #124] @ 43758 <__cxa_atexit@plt+0x36418> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 4375c <__cxa_atexit@plt+0x3641c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x03a2debc │ │ │ │ - @ instruction: 0xfffff1fc │ │ │ │ - @ instruction: 0x03a2df34 │ │ │ │ - biceq r8, pc, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0x03a2df40 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq sl, pc, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 45f1c <__cxa_atexit@plt+0x38bdc> │ │ │ │ - ldr r3, [pc, #120] @ 45f80 <__cxa_atexit@plt+0x38c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 45f84 <__cxa_atexit@plt+0x38c44> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + bne 437c8 <__cxa_atexit@plt+0x36488> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 45f70 <__cxa_atexit@plt+0x38c30> │ │ │ │ - ldr r7, [pc, #84] @ 45f88 <__cxa_atexit@plt+0x38c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 45f8c <__cxa_atexit@plt+0x38c4c> │ │ │ │ + bcc 437dc <__cxa_atexit@plt+0x3649c> │ │ │ │ + ldr r2, [pc, #96] @ 437ec <__cxa_atexit@plt+0x364ac> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 45f90 <__cxa_atexit@plt+0x38c50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + ldr lr, [pc, #72] @ 437f0 <__cxa_atexit@plt+0x364b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a2de10 │ │ │ │ - @ instruction: 0xfffff110 │ │ │ │ - @ instruction: 0x03a2de84 │ │ │ │ - biceq r8, pc, #72, 24 @ 0x4800 │ │ │ │ - @ instruction: 0x03a2de94 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq sl, pc, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4386c <__cxa_atexit@plt+0x3652c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45ff8 <__cxa_atexit@plt+0x38cb8> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 46050 <__cxa_atexit@plt+0x38d10> │ │ │ │ - ldr r7, [pc, #172] @ 46074 <__cxa_atexit@plt+0x38d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #168] @ 46078 <__cxa_atexit@plt+0x38d38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #152] @ 4607c <__cxa_atexit@plt+0x38d3c> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43874 <__cxa_atexit@plt+0x36534> │ │ │ │ + ldr lr, [pc, #96] @ 43888 <__cxa_atexit@plt+0x36548> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 4388c <__cxa_atexit@plt+0x3654c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [pc, #84] @ 43890 <__cxa_atexit@plt+0x36550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 43894 <__cxa_atexit@plt+0x36554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 46044 <__cxa_atexit@plt+0x38d04> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 46058 <__cxa_atexit@plt+0x38d18> │ │ │ │ - ldr r7, [pc, #92] @ 46068 <__cxa_atexit@plt+0x38d28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 4606c <__cxa_atexit@plt+0x38d2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r7, r3, #13 │ │ │ │ - ldr r8, [pc, #68] @ 46070 <__cxa_atexit@plt+0x38d30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 4605c <__cxa_atexit@plt+0x38d1c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 43694 <__cxa_atexit@plt+0x36354> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffefb8 │ │ │ │ - biceq r8, pc, #228, 26 @ 0x3900 │ │ │ │ - biceq r8, pc, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0xfffff03c │ │ │ │ - @ instruction: 0x03a2ddf8 │ │ │ │ - biceq r8, pc, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 460b0 <__cxa_atexit@plt+0x38d70> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 460b8 <__cxa_atexit@plt+0x38d78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401290 <__cxa_atexit@plt+0x3f3f50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r8, pc, #248, 20 @ 0xf8000 │ │ │ │ - @ instruction: 0x03a2dd6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 460f0 <__cxa_atexit@plt+0x38db0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 460f8 <__cxa_atexit@plt+0x38db8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 4387c <__cxa_atexit@plt+0x3653c> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r8, pc, #184, 20 @ 0xb8000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sl, pc, #88, 6 @ 0x60000001 │ │ │ │ + biceq sl, pc, #92, 6 @ 0x70000001 │ │ │ │ + biceq sl, pc, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4612c <__cxa_atexit@plt+0x38dec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 46134 <__cxa_atexit@plt+0x38df4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 43990 <__cxa_atexit@plt+0x36650> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 438ec <__cxa_atexit@plt+0x365ac> │ │ │ │ + ldr r1, [pc, #240] @ 439b4 <__cxa_atexit@plt+0x36674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 43944 <__cxa_atexit@plt+0x36604> │ │ │ │ mov r5, r3 │ │ │ │ - b 401290 <__cxa_atexit@plt+0x3f3f50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r8, pc, #124, 20 @ 0x7c000 │ │ │ │ - @ instruction: 0x03a2dcec │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46164 <__cxa_atexit@plt+0x38e24> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r7, [pc, #8] @ 46174 <__cxa_atexit@plt+0x38e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a2dd60 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 461bc <__cxa_atexit@plt+0x38e7c> │ │ │ │ - ldr r2, [pc, #188] @ 46250 <__cxa_atexit@plt+0x38f10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r2, #65 @ 0x41 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 46224 <__cxa_atexit@plt+0x38ee4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 46a60 <__cxa_atexit@plt+0x39720> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 46230 <__cxa_atexit@plt+0x38ef0> │ │ │ │ - ldr r7, [pc, #128] @ 46254 <__cxa_atexit@plt+0x38f14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #124] @ 46258 <__cxa_atexit@plt+0x38f18> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #14 │ │ │ │ - ldr r8, [pc, #100] @ 4625c <__cxa_atexit@plt+0x38f1c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #96] @ 46260 <__cxa_atexit@plt+0x38f20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - add r5, r6, #12 │ │ │ │ - stm r5, {r1, r6, r8} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 4624c <__cxa_atexit@plt+0x38f0c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x000009b4 │ │ │ │ - andeq r0, r0, r8, asr #17 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x03a2dcf8 │ │ │ │ - biceq r8, pc, #164, 18 @ 0x290000 │ │ │ │ - biceq r8, pc, #252, 22 @ 0x3f000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #272] @ 46380 <__cxa_atexit@plt+0x39040> │ │ │ │ + mov r7, r2 │ │ │ │ + b 439c8 <__cxa_atexit@plt+0x36688> │ │ │ │ + ldr r3, [pc, #180] @ 439a8 <__cxa_atexit@plt+0x36668> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ - bgt 462ac <__cxa_atexit@plt+0x38f6c> │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 43954 <__cxa_atexit@plt+0x36614> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43998 <__cxa_atexit@plt+0x36658> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43964 <__cxa_atexit@plt+0x36624> │ │ │ │ + ldr r5, [pc, #136] @ 439ac <__cxa_atexit@plt+0x3666c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 462d0 <__cxa_atexit@plt+0x38f90> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 462dc <__cxa_atexit@plt+0x38f9c> │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 46270 <__cxa_atexit@plt+0x38f30> │ │ │ │ - ldr r3, [pc, #220] @ 46390 <__cxa_atexit@plt+0x39050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #97 @ 0x61 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46348 <__cxa_atexit@plt+0x39008> │ │ │ │ - b 468d0 <__cxa_atexit@plt+0x39590> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + beq 43984 <__cxa_atexit@plt+0x36644> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 46360 <__cxa_atexit@plt+0x39020> │ │ │ │ - ldr r8, [pc, #144] @ 46384 <__cxa_atexit@plt+0x39044> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 46388 <__cxa_atexit@plt+0x39048> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r1, r3, #6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r8, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46350 <__cxa_atexit@plt+0x39010> │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #76] @ 439b8 <__cxa_atexit@plt+0x36678> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #68] @ 439bc <__cxa_atexit@plt+0x3667c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 4638c <__cxa_atexit@plt+0x3904c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, ip, ror #15 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq r8, pc, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r0, asr #15 │ │ │ │ - andeq r0, r0, r8, lsl r6 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #244] @ 46494 <__cxa_atexit@plt+0x39154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ - bgt 463dc <__cxa_atexit@plt+0x3909c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 463ec <__cxa_atexit@plt+0x390ac> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 463f8 <__cxa_atexit@plt+0x390b8> │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 463a0 <__cxa_atexit@plt+0x39060> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b 464a4 <__cxa_atexit@plt+0x39164> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 46474 <__cxa_atexit@plt+0x39134> │ │ │ │ - ldr r8, [pc, #136] @ 46498 <__cxa_atexit@plt+0x39158> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 4649c <__cxa_atexit@plt+0x3915c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r1, r3, #6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r8, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46464 <__cxa_atexit@plt+0x39124> │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 464a0 <__cxa_atexit@plt+0x39160> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, ip, lsr #10 │ │ │ │ - andeq r0, r0, r0, lsr r6 │ │ │ │ - biceq r8, pc, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, ip, lsl r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #260] @ 465b4 <__cxa_atexit@plt+0x39274> │ │ │ │ + ldr r7, [pc, #16] @ 439b0 <__cxa_atexit@plt+0x36670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0xffffce74 │ │ │ │ + @ instruction: 0x03a37090 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + biceq sl, pc, #76, 4 @ 0xc0000004 │ │ │ │ + biceq sl, pc, #32, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 43a08 <__cxa_atexit@plt+0x366c8> │ │ │ │ + ldr r3, [pc, #100] @ 43a48 <__cxa_atexit@plt+0x36708> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, #57 @ 0x39 │ │ │ │ - bgt 464ec <__cxa_atexit@plt+0x391ac> │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46504 <__cxa_atexit@plt+0x391c4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 46510 <__cxa_atexit@plt+0x391d0> │ │ │ │ - add r7, r1, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 464b0 <__cxa_atexit@plt+0x39170> │ │ │ │ - ldr r3, [pc, #208] @ 465c4 <__cxa_atexit@plt+0x39284> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 43a34 <__cxa_atexit@plt+0x366f4> │ │ │ │ + ldr r3, [pc, #80] @ 43a4c <__cxa_atexit@plt+0x3670c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4657c <__cxa_atexit@plt+0x3923c> │ │ │ │ - b 465d4 <__cxa_atexit@plt+0x39294> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 46594 <__cxa_atexit@plt+0x39254> │ │ │ │ - ldr r8, [pc, #144] @ 465b8 <__cxa_atexit@plt+0x39278> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ 465bc <__cxa_atexit@plt+0x3927c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r5] │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + ldr r7, [pc, #48] @ 43a40 <__cxa_atexit@plt+0x36700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 43a34 <__cxa_atexit@plt+0x366f4> │ │ │ │ + ldr r2, [pc, #32] @ 43a44 <__cxa_atexit@plt+0x36704> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub r1, r3, #6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r8, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46584 <__cxa_atexit@plt+0x39244> │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 465c0 <__cxa_atexit@plt+0x39280> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - biceq r8, pc, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a2d860 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 466d4 <__cxa_atexit@plt+0x39394> │ │ │ │ - add lr, r2, #12 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - beq 4661c <__cxa_atexit@plt+0x392dc> │ │ │ │ - cmp r1, #95 @ 0x5f │ │ │ │ - bne 46668 <__cxa_atexit@plt+0x39328> │ │ │ │ - ldr r9, [pc, #228] @ 466fc <__cxa_atexit@plt+0x393bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 46624 <__cxa_atexit@plt+0x392e4> │ │ │ │ - ldr r9, [pc, #208] @ 466f4 <__cxa_atexit@plt+0x393b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #204] @ 466f8 <__cxa_atexit@plt+0x393b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - sub r0, r6, #38 @ 0x26 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 466c4 <__cxa_atexit@plt+0x39384> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - add r7, r2, #4 │ │ │ │ - ldr r3, [pc, #112] @ 466e4 <__cxa_atexit@plt+0x393a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #108] @ 466e8 <__cxa_atexit@plt+0x393a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr lr, [pc, #84] @ 466ec <__cxa_atexit@plt+0x393ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #80] @ 466f0 <__cxa_atexit@plt+0x393b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r7, [r2, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r0 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - biceq r8, pc, #4, 10 @ 0x1000000 │ │ │ │ - biceq r8, pc, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq r8, pc, #112, 10 @ 0x1c000000 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2d728 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - @ instruction: 0x03a2d70c │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 43a70 <__cxa_atexit@plt+0x36730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - @ instruction: 0x03a2d6f0 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 467bc <__cxa_atexit@plt+0x3947c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 467dc <__cxa_atexit@plt+0x3949c> │ │ │ │ - ldr r8, [pc, #132] @ 467f4 <__cxa_atexit@plt+0x394b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 467f8 <__cxa_atexit@plt+0x394b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 467d0 <__cxa_atexit@plt+0x39490> │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 464a4 <__cxa_atexit@plt+0x39164> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43ab4 <__cxa_atexit@plt+0x36774> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 43acc <__cxa_atexit@plt+0x3678c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 467fc <__cxa_atexit@plt+0x394bc> │ │ │ │ + ldr r3, [pc, #20] @ 43ad0 <__cxa_atexit@plt+0x36790> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - biceq r8, pc, #36, 8 @ 0x24000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a2d628 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ 43af4 <__cxa_atexit@plt+0x367b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46884 <__cxa_atexit@plt+0x39544> │ │ │ │ - ldr r8, [pc, #116] @ 4689c <__cxa_atexit@plt+0x3955c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 468a0 <__cxa_atexit@plt+0x39560> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r7, [r2, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r2] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46878 <__cxa_atexit@plt+0x39538> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 43b30 <__cxa_atexit@plt+0x367f0> │ │ │ │ + ldr r2, [pc, #44] @ 43b48 <__cxa_atexit@plt+0x36808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 468a4 <__cxa_atexit@plt+0x39564> │ │ │ │ + ldr r3, [pc, #20] @ 43b4c <__cxa_atexit@plt+0x3680c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r8, pc, #108, 6 @ 0xb0000001 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03a2d580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - @ instruction: 0x03a2d564 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 4694c <__cxa_atexit@plt+0x3960c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4696c <__cxa_atexit@plt+0x3962c> │ │ │ │ - ldr r8, [pc, #136] @ 46984 <__cxa_atexit@plt+0x39644> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 46988 <__cxa_atexit@plt+0x39648> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 43bcc <__cxa_atexit@plt+0x3688c> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 43ba0 <__cxa_atexit@plt+0x36860> │ │ │ │ + ldr r2, [pc, #92] @ 43be0 <__cxa_atexit@plt+0x368a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46960 <__cxa_atexit@plt+0x39620> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 46394 <__cxa_atexit@plt+0x39054> │ │ │ │ + beq 43bc4 <__cxa_atexit@plt+0x36884> │ │ │ │ + b 4079c <__cxa_atexit@plt+0x3345c> │ │ │ │ + ldr r7, [pc, #64] @ 43be8 <__cxa_atexit@plt+0x368a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #56] @ 43bec <__cxa_atexit@plt+0x368ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4698c <__cxa_atexit@plt+0x3964c> │ │ │ │ + ldr r7, [pc, #16] @ 43be4 <__cxa_atexit@plt+0x368a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffcc14 │ │ │ │ + @ instruction: 0x03a36e5c │ │ │ │ + biceq sl, pc, #16 │ │ │ │ + biceq r9, pc, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43c1c <__cxa_atexit@plt+0x368dc> │ │ │ │ + ldr r3, [pc, #20] @ 43c24 <__cxa_atexit@plt+0x368e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - biceq r8, pc, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a2d498 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r6, [pc, #140] @ 43cc8 <__cxa_atexit@plt+0x36988> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43ca0 <__cxa_atexit@plt+0x36960> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a14 <__cxa_atexit@plt+0x396d4> │ │ │ │ - ldr r8, [pc, #116] @ 46a2c <__cxa_atexit@plt+0x396ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 46a30 <__cxa_atexit@plt+0x396f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r7, [r2, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r2] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 43cbc <__cxa_atexit@plt+0x3697c> │ │ │ │ + ldr r2, [pc, #108] @ 43ccc <__cxa_atexit@plt+0x3698c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [pc, #96] @ 43cd0 <__cxa_atexit@plt+0x36990> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46a08 <__cxa_atexit@plt+0x396c8> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 46a34 <__cxa_atexit@plt+0x396f4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 43cac <__cxa_atexit@plt+0x3696c> │ │ │ │ + ldr r3, [pc, #60] @ 43cd4 <__cxa_atexit@plt+0x36994> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r8, pc, #220, 2 @ 0x37 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03a2d3f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - @ instruction: 0x03a2d3d4 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 46adc <__cxa_atexit@plt+0x3979c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 46afc <__cxa_atexit@plt+0x397bc> │ │ │ │ - ldr r8, [pc, #136] @ 46b14 <__cxa_atexit@plt+0x397d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #132] @ 46b18 <__cxa_atexit@plt+0x397d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46af0 <__cxa_atexit@plt+0x397b0> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 46264 <__cxa_atexit@plt+0x38f24> │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43d4c <__cxa_atexit@plt+0x36a0c> │ │ │ │ + ldr r2, [pc, #92] @ 43d58 <__cxa_atexit@plt+0x36a18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ 43d5c <__cxa_atexit@plt+0x36a1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 43d3c <__cxa_atexit@plt+0x369fc> │ │ │ │ + ldr r3, [pc, #48] @ 43d60 <__cxa_atexit@plt+0x36a20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 46b1c <__cxa_atexit@plt+0x397dc> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 43d84 <__cxa_atexit@plt+0x36a44> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - biceq r8, pc, #8, 2 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a2d308 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 438a4 <__cxa_atexit@plt+0x36564> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46ba4 <__cxa_atexit@plt+0x39864> │ │ │ │ - ldr r8, [pc, #116] @ 46bbc <__cxa_atexit@plt+0x3987c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #112] @ 46bc0 <__cxa_atexit@plt+0x39880> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - ldr r1, [r2, #-12] │ │ │ │ - ldr r7, [r2, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r8, [r2] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46b98 <__cxa_atexit@plt+0x39858> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 43dbc <__cxa_atexit@plt+0x36a7c> │ │ │ │ + ldr r2, [pc, #40] @ 43dd4 <__cxa_atexit@plt+0x36a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 46bc4 <__cxa_atexit@plt+0x39884> │ │ │ │ + ldr r3, [pc, #20] @ 43dd8 <__cxa_atexit@plt+0x36a98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r8, pc, #76 @ 0x4c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03a2d260 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 46178 <__cxa_atexit@plt+0x38e38> │ │ │ │ - @ instruction: 0x03a2d2e8 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 46c54 <__cxa_atexit@plt+0x39914> │ │ │ │ - ldr r7, [pc, #96] @ 46c70 <__cxa_atexit@plt+0x39930> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r9, pc, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a36818 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 43e2c <__cxa_atexit@plt+0x36aec> │ │ │ │ + ldr r3, [pc, #60] @ 43e44 <__cxa_atexit@plt+0x36b04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 43e48 <__cxa_atexit@plt+0x36b08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 43e4c <__cxa_atexit@plt+0x36b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #92] @ 46c74 <__cxa_atexit@plt+0x39934> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r8, [pc, #72] @ 46c78 <__cxa_atexit@plt+0x39938> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #68] @ 46c7c <__cxa_atexit@plt+0x3993c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r2, r3, r8} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 46c80 <__cxa_atexit@plt+0x39940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff474 │ │ │ │ - @ instruction: 0x03a2d2bc │ │ │ │ - biceq r7, pc, #108, 30 @ 0x1b0 │ │ │ │ - biceq r8, pc, #196, 2 @ 0x31 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a2d1a4 │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0x03a36ee8 │ │ │ │ + @ instruction: 0x03a36ef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 46cdc <__cxa_atexit@plt+0x3999c> │ │ │ │ + bhi 43eb0 <__cxa_atexit@plt+0x36b70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 46cd4 <__cxa_atexit@plt+0x39994> │ │ │ │ - ldr r7, [pc, #44] @ 46ce4 <__cxa_atexit@plt+0x399a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + beq 43ea8 <__cxa_atexit@plt+0x36b68> │ │ │ │ + ldr r3, [pc, #52] @ 43eb8 <__cxa_atexit@plt+0x36b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 43ebc <__cxa_atexit@plt+0x36b7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 43ec0 <__cxa_atexit@plt+0x36b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 46ce8 <__cxa_atexit@plt+0x399a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, #220, 28 @ 0xdc0 │ │ │ │ - biceq r7, pc, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0x03a2d138 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a36e98 │ │ │ │ + biceq r9, pc, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0x03a36e6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43f3c <__cxa_atexit@plt+0x36bfc> │ │ │ │ + ldr r8, [pc, #92] @ 43f48 <__cxa_atexit@plt+0x36c08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 43f4c <__cxa_atexit@plt+0x36c0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 43f50 <__cxa_atexit@plt+0x36c10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 43f54 <__cxa_atexit@plt+0x36c14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 43f58 <__cxa_atexit@plt+0x36c18> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a36e30 │ │ │ │ + @ instruction: 0x03a36e20 │ │ │ │ + biceq r9, pc, #236, 24 @ 0xec00 │ │ │ │ + biceq r9, pc, #144, 24 @ 0x9000 │ │ │ │ + biceq r9, pc, #248, 24 @ 0xf800 │ │ │ │ + @ instruction: 0x03a36e14 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46d58 <__cxa_atexit@plt+0x39a18> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 46d3c <__cxa_atexit@plt+0x399fc> │ │ │ │ - ldr r3, [pc, #72] @ 46d68 <__cxa_atexit@plt+0x39a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 46d50 <__cxa_atexit@plt+0x39a10> │ │ │ │ - b 46d80 <__cxa_atexit@plt+0x39a40> │ │ │ │ - ldr r7, [pc, #44] @ 46d70 <__cxa_atexit@plt+0x39a30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #12] @ 43f80 <__cxa_atexit@plt+0x36c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a36e08 │ │ │ │ + @ instruction: 0x03a36e08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 43fdc <__cxa_atexit@plt+0x36c9c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 43fd4 <__cxa_atexit@plt+0x36c94> │ │ │ │ + ldr r3, [pc, #44] @ 43fe4 <__cxa_atexit@plt+0x36ca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 43fe8 <__cxa_atexit@plt+0x36ca8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46d6c <__cxa_atexit@plt+0x39a2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a368fc │ │ │ │ + biceq r9, pc, #196, 22 @ 0x31000 │ │ │ │ + @ instruction: 0x03a36dc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44088 <__cxa_atexit@plt+0x36d48> │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #140] @ 440a4 <__cxa_atexit@plt+0x36d64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 44094 <__cxa_atexit@plt+0x36d54> │ │ │ │ + ldr r2, [pc, #120] @ 440a8 <__cxa_atexit@plt+0x36d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 4406c <__cxa_atexit@plt+0x36d2c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 44078 <__cxa_atexit@plt+0x36d38> │ │ │ │ + ldr r7, [pc, #84] @ 440ac <__cxa_atexit@plt+0x36d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #76] @ 440b0 <__cxa_atexit@plt+0x36d70> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a2d184 │ │ │ │ - biceq r7, pc, #100, 28 @ 0x640 │ │ │ │ - @ instruction: 0x03a2d0b4 │ │ │ │ + biceq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + biceq r9, pc, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0x03a36cf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #324] @ 46ecc <__cxa_atexit@plt+0x39b8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #320] @ 46ed0 <__cxa_atexit@plt+0x39b90> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4413c <__cxa_atexit@plt+0x36dfc> │ │ │ │ + ldr r2, [pc, #108] @ 44148 <__cxa_atexit@plt+0x36e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - cmpne r1, #12 │ │ │ │ - beq 46de4 <__cxa_atexit@plt+0x39aa4> │ │ │ │ - cmp r1, #13 │ │ │ │ - beq 46e48 <__cxa_atexit@plt+0x39b08> │ │ │ │ - str r3, [r7] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 46e88 <__cxa_atexit@plt+0x39b48> │ │ │ │ - str r8, [r7] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 46e34 <__cxa_atexit@plt+0x39af4> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 46d90 <__cxa_atexit@plt+0x39a50> │ │ │ │ - b 46e98 <__cxa_atexit@plt+0x39b58> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46eb8 <__cxa_atexit@plt+0x39b78> │ │ │ │ - ldr r3, [pc, #220] @ 46ed4 <__cxa_atexit@plt+0x39b94> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 44120 <__cxa_atexit@plt+0x36de0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 44130 <__cxa_atexit@plt+0x36df0> │ │ │ │ + ldr r7, [pc, #68] @ 4414c <__cxa_atexit@plt+0x36e0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [pc, #60] @ 44150 <__cxa_atexit@plt+0x36e10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r9, pc, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0x03a36c58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 44188 <__cxa_atexit@plt+0x36e48> │ │ │ │ + ldr r3, [pc, #40] @ 4419c <__cxa_atexit@plt+0x36e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 46e88 <__cxa_atexit@plt+0x39b48> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #32] @ 441a0 <__cxa_atexit@plt+0x36e60> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r9, pc, #76, 24 @ 0x4c00 │ │ │ │ + @ instruction: 0x03a36c08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46e34 <__cxa_atexit@plt+0x39af4> │ │ │ │ - ldr r3, [pc, #192] @ 46ed8 <__cxa_atexit@plt+0x39b98> │ │ │ │ + bne 441d8 <__cxa_atexit@plt+0x36e98> │ │ │ │ + ldr r3, [pc, #48] @ 441f4 <__cxa_atexit@plt+0x36eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e98 <__cxa_atexit@plt+0x39b58> │ │ │ │ - b 44518 <__cxa_atexit@plt+0x371d8> │ │ │ │ - ldr r7, [pc, #172] @ 46ee8 <__cxa_atexit@plt+0x39ba8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq 441ec <__cxa_atexit@plt+0x36eac> │ │ │ │ + b 44204 <__cxa_atexit@plt+0x36ec4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #144] @ 46ee0 <__cxa_atexit@plt+0x39ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 46e88 <__cxa_atexit@plt+0x39b48> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 46ea0 <__cxa_atexit@plt+0x39b60> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r2, [pc, #112] @ 46ee4 <__cxa_atexit@plt+0x39ba4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a36bb4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #112] @ 44280 <__cxa_atexit@plt+0x36f40> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 44260 <__cxa_atexit@plt+0x36f20> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 44268 <__cxa_atexit@plt+0x36f28> │ │ │ │ + ldr r3, [pc, #76] @ 44284 <__cxa_atexit@plt+0x36f44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46e98 <__cxa_atexit@plt+0x39b58> │ │ │ │ - b 46f6c <__cxa_atexit@plt+0x39c2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 44260 <__cxa_atexit@plt+0x36f20> │ │ │ │ + ldr r3, [pc, #52] @ 44288 <__cxa_atexit@plt+0x36f48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc738 <__cxa_atexit@plt+0x3ef3f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 46eec <__cxa_atexit@plt+0x39bac> │ │ │ │ + ldr r7, [pc, #28] @ 4428c <__cxa_atexit@plt+0x36f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #60] @ 46ef0 <__cxa_atexit@plt+0x39bb0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ 44290 <__cxa_atexit@plt+0x36f50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 46edc <__cxa_atexit@plt+0x39b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffffec │ │ │ │ - @ instruction: 0xffffd6b8 │ │ │ │ - @ instruction: 0xffffd6fc │ │ │ │ - @ instruction: 0x03a2cf70 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r7, pc, #108, 26 @ 0x1b00 │ │ │ │ - @ instruction: 0x03a2d02c │ │ │ │ - @ instruction: 0x03a2d020 │ │ │ │ - @ instruction: 0x03a2cf34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x03a36b34 │ │ │ │ + @ instruction: 0x03a36b28 │ │ │ │ + @ instruction: 0x03a36b18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 46f34 <__cxa_atexit@plt+0x39bf4> │ │ │ │ - mov r3, r7 │ │ │ │ + bne 442dc <__cxa_atexit@plt+0x36f9c> │ │ │ │ + ldr r3, [pc, #72] @ 442fc <__cxa_atexit@plt+0x36fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #52] @ 46f54 <__cxa_atexit@plt+0x39c14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 46f4c <__cxa_atexit@plt+0x39c0c> │ │ │ │ - b 46f6c <__cxa_atexit@plt+0x39c2c> │ │ │ │ - ldr r7, [pc, #28] @ 46f58 <__cxa_atexit@plt+0x39c18> │ │ │ │ + beq 442f4 <__cxa_atexit@plt+0x36fb4> │ │ │ │ + ldr r3, [pc, #48] @ 44300 <__cxa_atexit@plt+0x36fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc738 <__cxa_atexit@plt+0x3ef3f8> │ │ │ │ + ldr r7, [pc, #32] @ 44304 <__cxa_atexit@plt+0x36fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ 46f5c <__cxa_atexit@plt+0x39c1c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #24] @ 44308 <__cxa_atexit@plt+0x36fc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a2cf98 │ │ │ │ - @ instruction: 0x03a2cf8c │ │ │ │ - @ instruction: 0x03a2cec8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x03a36ac0 │ │ │ │ + @ instruction: 0x03a36ab4 │ │ │ │ + @ instruction: 0x03a36aa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp r3, #10 │ │ │ │ - bne 46fcc <__cxa_atexit@plt+0x39c8c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47048 <__cxa_atexit@plt+0x39d08> │ │ │ │ - ldr r3, [pc, #212] @ 47064 <__cxa_atexit@plt+0x39d24> │ │ │ │ + ldr r3, [pc, #12] @ 4432c <__cxa_atexit@plt+0x36fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #8]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 4701c <__cxa_atexit@plt+0x39cdc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc738 <__cxa_atexit@plt+0x3ef3f8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a36a7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4702c <__cxa_atexit@plt+0x39cec> │ │ │ │ - ldr r3, [pc, #184] @ 47068 <__cxa_atexit@plt+0x39d28> │ │ │ │ + bne 4439c <__cxa_atexit@plt+0x3705c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 44404 <__cxa_atexit@plt+0x370c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #188] @ 44420 <__cxa_atexit@plt+0x370e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr lr, [pc, #168] @ 44424 <__cxa_atexit@plt+0x370e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ 44414 <__cxa_atexit@plt+0x370d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldmib r3, {r2, r7} │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 443e8 <__cxa_atexit@plt+0x370a8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 443f4 <__cxa_atexit@plt+0x370b4> │ │ │ │ + ldr r5, [pc, #72] @ 44418 <__cxa_atexit@plt+0x370d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r8, [pc, #64] @ 4441c <__cxa_atexit@plt+0x370dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + biceq r9, pc, #240, 18 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + biceq r9, pc, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0x03a36980 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 444d0 <__cxa_atexit@plt+0x37190> │ │ │ │ + ldr r3, [pc, #156] @ 444f0 <__cxa_atexit@plt+0x371b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47040 <__cxa_atexit@plt+0x39d00> │ │ │ │ - b 44518 <__cxa_atexit@plt+0x371d8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 444e8 <__cxa_atexit@plt+0x371a8> │ │ │ │ + ldr r2, [pc, #132] @ 444f4 <__cxa_atexit@plt+0x371b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 444b4 <__cxa_atexit@plt+0x37174> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 444c4 <__cxa_atexit@plt+0x37184> │ │ │ │ + ldr r7, [pc, #100] @ 444f8 <__cxa_atexit@plt+0x371b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r2, [pc, #92] @ 444fc <__cxa_atexit@plt+0x371bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 44500 <__cxa_atexit@plt+0x371c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + biceq r9, pc, #44, 18 @ 0xb0000 │ │ │ │ + @ instruction: 0x03a368f0 │ │ │ │ + @ instruction: 0x03a368c4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44538 <__cxa_atexit@plt+0x371f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 44540 <__cxa_atexit@plt+0x37200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 44554 <__cxa_atexit@plt+0x37214> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r9, pc, #96, 12 @ 0x6000000 │ │ │ │ + @ instruction: 0x03a36878 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 47048 <__cxa_atexit@plt+0x39d08> │ │ │ │ - ldr r3, [pc, #124] @ 4705c <__cxa_atexit@plt+0x39d1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #8]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 4701c <__cxa_atexit@plt+0x39cdc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4702c <__cxa_atexit@plt+0x39cec> │ │ │ │ - ldr r3, [pc, #96] @ 47060 <__cxa_atexit@plt+0x39d20> │ │ │ │ + bhi 445dc <__cxa_atexit@plt+0x3729c> │ │ │ │ + ldr r6, [pc, #152] @ 44604 <__cxa_atexit@plt+0x372c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 445b0 <__cxa_atexit@plt+0x37270> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 445c4 <__cxa_atexit@plt+0x37284> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 445f0 <__cxa_atexit@plt+0x372b0> │ │ │ │ + ldr r3, [pc, #120] @ 44610 <__cxa_atexit@plt+0x372d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47040 <__cxa_atexit@plt+0x39d00> │ │ │ │ - b 44518 <__cxa_atexit@plt+0x371d8> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 44438 <__cxa_atexit@plt+0x370f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 47070 <__cxa_atexit@plt+0x39d30> │ │ │ │ + ldr r7, [pc, #64] @ 4460c <__cxa_atexit@plt+0x372cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4706c <__cxa_atexit@plt+0x39d2c> │ │ │ │ + ldr r7, [pc, #36] @ 44608 <__cxa_atexit@plt+0x372c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd4d0 │ │ │ │ - @ instruction: 0xffffd514 │ │ │ │ - @ instruction: 0xffffd520 │ │ │ │ - @ instruction: 0xffffd564 │ │ │ │ - @ instruction: 0x03a2cde0 │ │ │ │ - biceq r7, pc, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0x03a2cdb4 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a367ec │ │ │ │ + biceq r9, pc, #204, 10 @ 0x33000000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x03a367b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 470b8 <__cxa_atexit@plt+0x39d78> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 470d4 <__cxa_atexit@plt+0x39d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 470cc <__cxa_atexit@plt+0x39d8c> │ │ │ │ - b 46d80 <__cxa_atexit@plt+0x39a40> │ │ │ │ - ldr r7, [pc, #24] @ 470d8 <__cxa_atexit@plt+0x39d98> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 44660 <__cxa_atexit@plt+0x37320> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 44678 <__cxa_atexit@plt+0x37338> │ │ │ │ + ldr r3, [pc, #64] @ 44688 <__cxa_atexit@plt+0x37348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 44438 <__cxa_atexit@plt+0x370f8> │ │ │ │ + ldr r7, [pc, #28] @ 44684 <__cxa_atexit@plt+0x37344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, pc, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 446a8 <__cxa_atexit@plt+0x37368> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 44734 <__cxa_atexit@plt+0x373f4> │ │ │ │ + ldr r6, [pc, #156] @ 4475c <__cxa_atexit@plt+0x3741c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq 44708 <__cxa_atexit@plt+0x373c8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 4471c <__cxa_atexit@plt+0x373dc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 44748 <__cxa_atexit@plt+0x37408> │ │ │ │ + ldr r7, [pc, #124] @ 44768 <__cxa_atexit@plt+0x37428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - biceq r7, pc, #232, 20 @ 0xe8000 │ │ │ │ - @ instruction: 0x03a2cd4c │ │ │ │ + ldr r7, [pc, #64] @ 44764 <__cxa_atexit@plt+0x37424> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 44760 <__cxa_atexit@plt+0x37420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a366ac │ │ │ │ + biceq r9, pc, #116, 8 @ 0x74000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 447b4 <__cxa_atexit@plt+0x37474> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 447cc <__cxa_atexit@plt+0x3748c> │ │ │ │ + ldr r3, [pc, #64] @ 447dc <__cxa_atexit@plt+0x3749c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #28] @ 447d8 <__cxa_atexit@plt+0x37498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, pc, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0x03a35e18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47110 <__cxa_atexit@plt+0x39dd0> │ │ │ │ + bhi 44820 <__cxa_atexit@plt+0x374e0> │ │ │ │ + ldr r2, [pc, #40] @ 44828 <__cxa_atexit@plt+0x374e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 47118 <__cxa_atexit@plt+0x39dd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ 4482c <__cxa_atexit@plt+0x374ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, #152, 20 @ 0x98000 │ │ │ │ - @ instruction: 0x03a2cd0c │ │ │ │ + @ instruction: 0x03a35e00 │ │ │ │ + biceq r9, pc, #124, 6 @ 0xf0000001 │ │ │ │ + @ instruction: 0x03a36598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47150 <__cxa_atexit@plt+0x39e10> │ │ │ │ + bhi 44864 <__cxa_atexit@plt+0x37524> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 47158 <__cxa_atexit@plt+0x39e18> │ │ │ │ + ldr r2, [pc, #24] @ 4486c <__cxa_atexit@plt+0x3752c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + b 44554 <__cxa_atexit@plt+0x37214> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, #88, 20 @ 0x58000 │ │ │ │ - @ instruction: 0x03a2cccc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + biceq r9, pc, #52, 6 @ 0xd0000000 │ │ │ │ + @ instruction: 0x03a36550 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47190 <__cxa_atexit@plt+0x39e50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 47198 <__cxa_atexit@plt+0x39e58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 448a8 <__cxa_atexit@plt+0x37568> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 448b0 <__cxa_atexit@plt+0x37570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 448c4 <__cxa_atexit@plt+0x37584> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0x03a2cc88 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + biceq r9, pc, #240, 4 │ │ │ │ + @ instruction: 0x03a36508 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4721c <__cxa_atexit@plt+0x39edc> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 471f4 <__cxa_atexit@plt+0x39eb4> │ │ │ │ - ldr r3, [pc, #84] @ 4722c <__cxa_atexit@plt+0x39eec> │ │ │ │ + bhi 44958 <__cxa_atexit@plt+0x37618> │ │ │ │ + ldr r6, [pc, #156] @ 44978 <__cxa_atexit@plt+0x37638> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 44930 <__cxa_atexit@plt+0x375f0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 44944 <__cxa_atexit@plt+0x37604> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 44964 <__cxa_atexit@plt+0x37624> │ │ │ │ + ldr r3, [pc, #108] @ 4497c <__cxa_atexit@plt+0x3763c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47214 <__cxa_atexit@plt+0x39ed4> │ │ │ │ - b 47248 <__cxa_atexit@plt+0x39f08> │ │ │ │ - ldr r5, [pc, #56] @ 47234 <__cxa_atexit@plt+0x39ef4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #48] @ 47238 <__cxa_atexit@plt+0x39ef8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 44438 <__cxa_atexit@plt+0x370f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 47230 <__cxa_atexit@plt+0x39ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a2ccc8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r7, pc, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0x03a2cbec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [pc, #296] @ 47380 <__cxa_atexit@plt+0x3a040> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #292] @ 47384 <__cxa_atexit@plt+0x3a044> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr fp, [pc, #288] @ 47388 <__cxa_atexit@plt+0x3a048> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, r3 │ │ │ │ - add lr, r1, #12 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc 4736c <__cxa_atexit@plt+0x3a02c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - bne 472f0 <__cxa_atexit@plt+0x39fb0> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r8, [r0, #8]! │ │ │ │ - add ip, r1, #6 │ │ │ │ - ldr r2, [r0, #-4] │ │ │ │ - stm r0, {r9, ip} │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 47328 <__cxa_atexit@plt+0x39fe8> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 47340 <__cxa_atexit@plt+0x3a000> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r3, r3, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 47268 <__cxa_atexit@plt+0x39f28> │ │ │ │ - add r6, r6, r3 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #148] @ 4738c <__cxa_atexit@plt+0x3a04c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #144] @ 47390 <__cxa_atexit@plt+0x3a050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - ldr r6, [pc, #132] @ 47394 <__cxa_atexit@plt+0x3a054> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [pc, #80] @ 47398 <__cxa_atexit@plt+0x3a058> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0] │ │ │ │ - ldr r1, [pc, #72] @ 4739c <__cxa_atexit@plt+0x3a05c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - biceq r7, pc, #60, 18 @ 0xf0000 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x03a2bab8 │ │ │ │ - biceq r7, pc, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - biceq r7, pc, #84, 16 @ 0x540000 │ │ │ │ - @ instruction: 0x03a2ca88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 473ec <__cxa_atexit@plt+0x3a0ac> │ │ │ │ - ldr r2, [pc, #72] @ 47414 <__cxa_atexit@plt+0x3a0d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 47408 <__cxa_atexit@plt+0x3a0c8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 47248 <__cxa_atexit@plt+0x39f08> │ │ │ │ - ldr r3, [pc, #36] @ 47418 <__cxa_atexit@plt+0x3a0d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 4741c <__cxa_atexit@plt+0x3a0dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r7, pc, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0x03a2ca08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x03a36440 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 474c4 <__cxa_atexit@plt+0x3a184> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 449d4 <__cxa_atexit@plt+0x37694> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4751c <__cxa_atexit@plt+0x3a1dc> │ │ │ │ - ldr r8, [pc, #212] @ 47528 <__cxa_atexit@plt+0x3a1e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #208] @ 4752c <__cxa_atexit@plt+0x3a1ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldmdb r3, {r1, r7} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 474e4 <__cxa_atexit@plt+0x3a1a4> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 474f0 <__cxa_atexit@plt+0x3a1b0> │ │ │ │ - ldr r2, [pc, #140] @ 47530 <__cxa_atexit@plt+0x3a1f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 47510 <__cxa_atexit@plt+0x3a1d0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 47248 <__cxa_atexit@plt+0x39f08> │ │ │ │ - ldr r3, [pc, #104] @ 47534 <__cxa_atexit@plt+0x3a1f4> │ │ │ │ + bcc 449ec <__cxa_atexit@plt+0x376ac> │ │ │ │ + ldr r3, [pc, #68] @ 449f8 <__cxa_atexit@plt+0x376b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #92] @ 47538 <__cxa_atexit@plt+0x3a1f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 44438 <__cxa_atexit@plt+0x370f8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #68] @ 4753c <__cxa_atexit@plt+0x3a1fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #60] @ 47540 <__cxa_atexit@plt+0x3a200> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0x03a35ec4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44a38 <__cxa_atexit@plt+0x376f8> │ │ │ │ + ldr r8, [pc, #36] @ 44a40 <__cxa_atexit@plt+0x37700> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 44a44 <__cxa_atexit@plt+0x37704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq r7, pc, #64, 14 @ 0x1000000 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq r7, pc, #204, 12 @ 0xcc00000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq r7, pc, #164, 12 @ 0xa400000 │ │ │ │ - @ instruction: 0x03a2c8e4 │ │ │ │ + @ instruction: 0x03a35eac │ │ │ │ + biceq r9, pc, #96, 2 │ │ │ │ + @ instruction: 0x03a36398 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 47590 <__cxa_atexit@plt+0x3a250> │ │ │ │ - ldr r2, [pc, #72] @ 475b8 <__cxa_atexit@plt+0x3a278> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 475ac <__cxa_atexit@plt+0x3a26c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 47248 <__cxa_atexit@plt+0x39f08> │ │ │ │ - ldr r3, [pc, #36] @ 475bc <__cxa_atexit@plt+0x3a27c> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44a7c <__cxa_atexit@plt+0x3773c> │ │ │ │ + ldr r3, [pc, #24] @ 44a88 <__cxa_atexit@plt+0x37748> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 475c0 <__cxa_atexit@plt+0x3a280> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r7, pc, #4, 12 @ 0x400000 │ │ │ │ - @ instruction: 0x03a2c864 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a36358 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 47604 <__cxa_atexit@plt+0x3a2c4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ 47630 <__cxa_atexit@plt+0x3a2f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 47624 <__cxa_atexit@plt+0x3a2e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 47648 <__cxa_atexit@plt+0x3a308> │ │ │ │ - ldr r3, [pc, #40] @ 47634 <__cxa_atexit@plt+0x3a2f4> │ │ │ │ + ldr r3, [pc, #116] @ 44b14 <__cxa_atexit@plt+0x377d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ 47638 <__cxa_atexit@plt+0x3a2f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2c504 │ │ │ │ - @ instruction: 0x03a2c7ec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - bne 47698 <__cxa_atexit@plt+0x3a358> │ │ │ │ - ldr r2, [pc, #204] @ 47728 <__cxa_atexit@plt+0x3a3e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 476b4 <__cxa_atexit@plt+0x3a374> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 476c0 <__cxa_atexit@plt+0x3a380> │ │ │ │ - ldr r2, [pc, #172] @ 4772c <__cxa_atexit@plt+0x3a3ec> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44afc <__cxa_atexit@plt+0x377bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 44b04 <__cxa_atexit@plt+0x377c4> │ │ │ │ + ldr r2, [pc, #84] @ 44b18 <__cxa_atexit@plt+0x377d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #168] @ 47730 <__cxa_atexit@plt+0x3a3f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r3, [pc, #148] @ 47734 <__cxa_atexit@plt+0x3a3f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [pc, #136] @ 47738 <__cxa_atexit@plt+0x3a3f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + ldr r1, [pc, #80] @ 44b1c <__cxa_atexit@plt+0x377dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ 44b20 <__cxa_atexit@plt+0x377e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 448c4 <__cxa_atexit@plt+0x37584> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 47714 <__cxa_atexit@plt+0x3a3d4> │ │ │ │ - ldr r7, [pc, #100] @ 4773c <__cxa_atexit@plt+0x3a3fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 47740 <__cxa_atexit@plt+0x3a400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r3, #3 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 47744 <__cxa_atexit@plt+0x3a404> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x03a2c490 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x03a2c468 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0x03a2c6c4 │ │ │ │ - biceq r7, pc, #164, 8 @ 0xa4000000 │ │ │ │ - @ instruction: 0x03a2c6e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x03a362c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44b80 <__cxa_atexit@plt+0x37840> │ │ │ │ + ldr r2, [pc, #64] @ 44b8c <__cxa_atexit@plt+0x3784c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 44b90 <__cxa_atexit@plt+0x37850> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #56] @ 44b94 <__cxa_atexit@plt+0x37854> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 448c4 <__cxa_atexit@plt+0x37584> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x03a35d28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4777c <__cxa_atexit@plt+0x3a43c> │ │ │ │ - ldr r3, [pc, #120] @ 477e0 <__cxa_atexit@plt+0x3a4a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #116] @ 477e4 <__cxa_atexit@plt+0x3a4a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + bne 44c04 <__cxa_atexit@plt+0x378c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 477d0 <__cxa_atexit@plt+0x3a490> │ │ │ │ - ldr r7, [pc, #84] @ 477e8 <__cxa_atexit@plt+0x3a4a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 477ec <__cxa_atexit@plt+0x3a4ac> │ │ │ │ + bcc 44c18 <__cxa_atexit@plt+0x378d8> │ │ │ │ + ldr r2, [pc, #100] @ 44c2c <__cxa_atexit@plt+0x378ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 477f0 <__cxa_atexit@plt+0x3a4b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ + ldr r1, [pc, #96] @ 44c30 <__cxa_atexit@plt+0x378f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 44c34 <__cxa_atexit@plt+0x378f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 446a8 <__cxa_atexit@plt+0x37368> │ │ │ │ + ldr r7, [pc, #28] @ 44c28 <__cxa_atexit@plt+0x378e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a2c3a8 │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - @ instruction: 0x03a2c608 │ │ │ │ - biceq r7, pc, #232, 6 @ 0xa0000003 │ │ │ │ - @ instruction: 0x03a2c634 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a361cc │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + biceq r8, pc, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 47858 <__cxa_atexit@plt+0x3a518> │ │ │ │ + bne 44cb0 <__cxa_atexit@plt+0x37970> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 478b0 <__cxa_atexit@plt+0x3a570> │ │ │ │ - ldr r7, [pc, #172] @ 478d4 <__cxa_atexit@plt+0x3a594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #168] @ 478d8 <__cxa_atexit@plt+0x3a598> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r1, #3 │ │ │ │ - ldr r1, [pc, #152] @ 478dc <__cxa_atexit@plt+0x3a59c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 478a4 <__cxa_atexit@plt+0x3a564> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 478b8 <__cxa_atexit@plt+0x3a578> │ │ │ │ - ldr r7, [pc, #92] @ 478c8 <__cxa_atexit@plt+0x3a588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 478cc <__cxa_atexit@plt+0x3a58c> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 44cc4 <__cxa_atexit@plt+0x37984> │ │ │ │ + ldr r2, [pc, #116] @ 44cd8 <__cxa_atexit@plt+0x37998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #108] @ 44cdc <__cxa_atexit@plt+0x3799c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r7, r3, #13 │ │ │ │ - ldr r8, [pc, #68] @ 478d0 <__cxa_atexit@plt+0x3a590> │ │ │ │ + ldr r0, [pc, #104] @ 44ce0 <__cxa_atexit@plt+0x379a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #96] @ 44ce4 <__cxa_atexit@plt+0x379a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 44cd4 <__cxa_atexit@plt+0x37994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ - b 478bc <__cxa_atexit@plt+0x3a57c> │ │ │ │ - mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff878 │ │ │ │ - biceq r7, pc, #136, 10 @ 0x22000000 │ │ │ │ - biceq r7, pc, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0x03a2c578 │ │ │ │ - biceq r7, pc, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a36120 │ │ │ │ + biceq r8, pc, #84, 30 @ 0x150 │ │ │ │ + biceq r8, pc, #164, 30 @ 0x290 │ │ │ │ + biceq r8, pc, #32, 30 @ 0x80 │ │ │ │ + biceq r8, pc, #8, 30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47918 <__cxa_atexit@plt+0x3a5d8> │ │ │ │ - ldr r3, [pc, #40] @ 47930 <__cxa_atexit@plt+0x3a5f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 44d34 <__cxa_atexit@plt+0x379f4> │ │ │ │ + ldr r3, [pc, #60] @ 44d4c <__cxa_atexit@plt+0x37a0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 44d50 <__cxa_atexit@plt+0x37a10> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47934 <__cxa_atexit@plt+0x3a5f4> │ │ │ │ + ldr r7, [pc, #24] @ 44d54 <__cxa_atexit@plt+0x37a14> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, #0, 10 │ │ │ │ - @ instruction: 0x03a2c5d4 │ │ │ │ - cmneq sp, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x03a360c4 │ │ │ │ + @ instruction: 0x03a360d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 44db8 <__cxa_atexit@plt+0x37a78> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 44db0 <__cxa_atexit@plt+0x37a70> │ │ │ │ + ldr r3, [pc, #52] @ 44dc0 <__cxa_atexit@plt+0x37a80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 44dc4 <__cxa_atexit@plt+0x37a84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 44dc8 <__cxa_atexit@plt+0x37a88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #-201326592 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a3607c │ │ │ │ + biceq r8, pc, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0x03a36050 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44e44 <__cxa_atexit@plt+0x37b04> │ │ │ │ + ldr r8, [pc, #92] @ 44e50 <__cxa_atexit@plt+0x37b10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 44e54 <__cxa_atexit@plt+0x37b14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 44e58 <__cxa_atexit@plt+0x37b18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 44e5c <__cxa_atexit@plt+0x37b1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 44e60 <__cxa_atexit@plt+0x37b20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a3600c │ │ │ │ + @ instruction: 0x03a35f90 │ │ │ │ + biceq r8, pc, #228, 26 @ 0x3900 │ │ │ │ + biceq r8, pc, #136, 26 @ 0x2200 │ │ │ │ + biceq r8, pc, #240, 26 @ 0x3c00 │ │ │ │ + @ instruction: 0x03a35ff8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 44e88 <__cxa_atexit@plt+0x37b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #1543503875 @ 0x5c000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #570425344 @ 0x22000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #1845493760 @ 0x6e000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #-1174405120 @ 0xba000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #364904448 @ 0x15c00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #675282944 @ 0x28400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #1002438656 @ 0x3bc00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #66060288 @ 0x3f00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #232783872 @ 0xde00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #32243712 @ 0x1ec0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #20, 16 @ 0x140000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #6619136 @ 0x650000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #11665408 @ 0xb20000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #32768 @ 0x8000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #1261568 @ 0x134000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #2572288 @ 0x274000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #3817472 @ 0x3a4000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #204800 @ 0x32000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #516096 @ 0x7e000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #23552 @ 0x5c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #101376 @ 0x18c00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #178176 @ 0x2b800 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #19200 @ 0x4b00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #57088 @ 0xdf00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andseq r0, pc, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r0, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #7488 @ 0x1d40 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r1, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #12416 @ 0x3080 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #11, 28 @ 0xb0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #1392 @ 0x570 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r4, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r5, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #3856 @ 0xf10 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r6, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r7, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, #552 @ 0x228 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r8, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0x03a35fec │ │ │ │ + @ instruction: 0x03a352cc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r3, [pc, #16] @ 44eb8 <__cxa_atexit@plt+0x37b78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #12] @ 44ebc <__cxa_atexit@plt+0x37b7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ + @ instruction: 0x03a35a8c │ │ │ │ + @ instruction: 0x03a352b4 │ │ │ │ + @ instruction: 0x03a35fe4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 44f20 <__cxa_atexit@plt+0x37be0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 44f18 <__cxa_atexit@plt+0x37bd8> │ │ │ │ + ldr r3, [pc, #52] @ 44f28 <__cxa_atexit@plt+0x37be8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 44f2c <__cxa_atexit@plt+0x37bec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 44f30 <__cxa_atexit@plt+0x37bf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #860 @ 0x35c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, r9, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #37 @ 0x25 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, sl, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a35f8c │ │ │ │ + biceq r8, pc, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0x03a35f60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44fac <__cxa_atexit@plt+0x37c6c> │ │ │ │ + ldr r8, [pc, #92] @ 44fb8 <__cxa_atexit@plt+0x37c78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 44fbc <__cxa_atexit@plt+0x37c7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 44fc0 <__cxa_atexit@plt+0x37c80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 44fc4 <__cxa_atexit@plt+0x37c84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 44fc8 <__cxa_atexit@plt+0x37c88> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a35f24 │ │ │ │ + @ instruction: 0x03a35f14 │ │ │ │ + biceq r8, pc, #124, 24 @ 0x7c00 │ │ │ │ + biceq r8, pc, #32, 24 @ 0x2000 │ │ │ │ + biceq r8, pc, #136, 24 @ 0x8800 │ │ │ │ + @ instruction: 0x03a35f08 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 44ff0 <__cxa_atexit@plt+0x37cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #110 @ 0x6e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, fp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0x03a35efc │ │ │ │ + @ instruction: 0x03a35f0c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 45048 <__cxa_atexit@plt+0x37d08> │ │ │ │ + ldr r3, [pc, #64] @ 45058 <__cxa_atexit@plt+0x37d18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 45038 <__cxa_atexit@plt+0x37cf8> │ │ │ │ + ldr r7, [pc, #48] @ 4505c <__cxa_atexit@plt+0x37d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #185 @ 0xb9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, ip, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #4, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, sp, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #16] @ 45060 <__cxa_atexit@plt+0x37d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #80, 2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - eoreq r0, lr, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a35ee0 │ │ │ │ + @ instruction: 0x03a35ecc │ │ │ │ + @ instruction: 0x03a35ea0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 45084 <__cxa_atexit@plt+0x37d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #1073741863 @ 0x40000027 │ │ │ │ + @ instruction: 0x03a35e94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - eoreq r0, pc, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47e1c <__cxa_atexit@plt+0x3aadc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47e24 <__cxa_atexit@plt+0x3aae4> │ │ │ │ + bhi 450c4 <__cxa_atexit@plt+0x37d84> │ │ │ │ + ldr r2, [pc, #40] @ 450cc <__cxa_atexit@plt+0x37d8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 450d0 <__cxa_atexit@plt+0x37d90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r8, pc, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 450f4 <__cxa_atexit@plt+0x37db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc728 <__cxa_atexit@plt+0x3ef3e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + @ instruction: 0x03a35e20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47e5c <__cxa_atexit@plt+0x3ab1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47e64 <__cxa_atexit@plt+0x3ab24> │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r1, [pc, #56] @ 45164 <__cxa_atexit@plt+0x37e24> │ │ │ │ + addls r1, pc, r1 │ │ │ │ + ldrls r2, [pc, #52] @ 45168 <__cxa_atexit@plt+0x37e28> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + strls r7, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #44] @ 4516c <__cxa_atexit@plt+0x37e2c> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + ldrls r7, [r7, #8] │ │ │ │ + strls r0, [r5, #-8] │ │ │ │ + strls r1, [r5, #-16] │ │ │ │ + strls r7, [r5, #-12] │ │ │ │ + ldrls r0, [pc, #24] @ 45170 <__cxa_atexit@plt+0x37e30> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + movls r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a35894 │ │ │ │ + biceq r8, pc, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0x03a35870 │ │ │ │ + @ instruction: 0x03a35da8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 451d4 <__cxa_atexit@plt+0x37e94> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 451f0 <__cxa_atexit@plt+0x37eb0> │ │ │ │ + ldr r3, [pc, #92] @ 45204 <__cxa_atexit@plt+0x37ec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 45208 <__cxa_atexit@plt+0x37ec8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r1, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + ldr r3, [pc, #64] @ 4520c <__cxa_atexit@plt+0x37ecc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1722f38 <__cxa_atexit@plt+0x1715bf8> │ │ │ │ + ldr r7, [pc, #32] @ 451fc <__cxa_atexit@plt+0x37ebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ 45200 <__cxa_atexit@plt+0x37ec0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a357b4 │ │ │ │ + @ instruction: 0x03a357a8 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + biceq r8, pc, #224, 22 @ 0x38000 │ │ │ │ + @ instruction: 0x03a35778 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4523c <__cxa_atexit@plt+0x37efc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 45254 <__cxa_atexit@plt+0x37f14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 45258 <__cxa_atexit@plt+0x37f18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3574c │ │ │ │ + @ instruction: 0x03a35740 │ │ │ │ + @ instruction: 0x03a35cdc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4533c <__cxa_atexit@plt+0x37ffc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #76 @ 0x4c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 45344 <__cxa_atexit@plt+0x38004> │ │ │ │ + ldr r9, [pc, #192] @ 45358 <__cxa_atexit@plt+0x38018> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #188] @ 4535c <__cxa_atexit@plt+0x3801c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #176] @ 45360 <__cxa_atexit@plt+0x38020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #156] @ 45364 <__cxa_atexit@plt+0x38024> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + sub ip, r6, #70 @ 0x46 │ │ │ │ + ldr sl, [pc, #112] @ 45368 <__cxa_atexit@plt+0x38028> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [pc, #108] @ 4536c <__cxa_atexit@plt+0x3802c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #100] @ 45370 <__cxa_atexit@plt+0x38030> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, sl, ip} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + ldr r9, [pc, #60] @ 45374 <__cxa_atexit@plt+0x38034> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 1f82428 <__cxa_atexit@plt+0x1f750e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4534c <__cxa_atexit@plt+0x3800c> │ │ │ │ + mov r5, #76 @ 0x4c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47e9c <__cxa_atexit@plt+0x3ab5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47ea4 <__cxa_atexit@plt+0x3ab64> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq r8, pc, #72, 18 @ 0x120000 │ │ │ │ + biceq r8, pc, #104, 18 @ 0x1a0000 │ │ │ │ + biceq r8, pc, #232, 20 @ 0xe8000 │ │ │ │ + biceq r8, pc, #188, 20 @ 0xbc000 │ │ │ │ + biceq r8, pc, #152, 16 @ 0x980000 │ │ │ │ + biceq r8, pc, #172, 20 @ 0xac000 │ │ │ │ + @ instruction: 0x03a35084 │ │ │ │ + @ instruction: 0x03a35bb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 453d4 <__cxa_atexit@plt+0x38094> │ │ │ │ + ldr r2, [pc, #64] @ 453e0 <__cxa_atexit@plt+0x380a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 453e4 <__cxa_atexit@plt+0x380a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #44] @ 453e8 <__cxa_atexit@plt+0x380a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #12, 26 @ 0x300 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + biceq r8, pc, #240, 14 @ 0x3c00000 │ │ │ │ + biceq r8, pc, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47edc <__cxa_atexit@plt+0x3ab9c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47ee4 <__cxa_atexit@plt+0x3aba4> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4544c <__cxa_atexit@plt+0x3810c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 45458 <__cxa_atexit@plt+0x38118> │ │ │ │ + ldr r1, [pc, #76] @ 45468 <__cxa_atexit@plt+0x38128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r5, [pc, #68] @ 4546c <__cxa_atexit@plt+0x3812c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 45470 <__cxa_atexit@plt+0x38130> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47f1c <__cxa_atexit@plt+0x3abdc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 47f24 <__cxa_atexit@plt+0x3abe4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + biceq r8, pc, #108, 14 @ 0x1b00000 │ │ │ │ + biceq r8, pc, #112, 14 @ 0x1c00000 │ │ │ │ + biceq r8, pc, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 47f6c <__cxa_atexit@plt+0x3ac2c> │ │ │ │ - ldr r7, [pc, #52] @ 47f80 <__cxa_atexit@plt+0x3ac40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 47f60 <__cxa_atexit@plt+0x3ac20> │ │ │ │ - mov r7, r9 │ │ │ │ - b 47f90 <__cxa_atexit@plt+0x3ac50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47f84 <__cxa_atexit@plt+0x3ac44> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 454ac <__cxa_atexit@plt+0x3816c> │ │ │ │ + ldr r3, [pc, #40] @ 454bc <__cxa_atexit@plt+0x3817c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 454c0 <__cxa_atexit@plt+0x38180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r7, [pc, #16] @ 454c4 <__cxa_atexit@plt+0x38184> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2bf94 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r8, pc, #24, 18 @ 0x60000 │ │ │ │ + @ instruction: 0x03a35ab4 │ │ │ │ + @ instruction: 0x03a35a88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45514 <__cxa_atexit@plt+0x381d4> │ │ │ │ + ldr r2, [pc, #48] @ 45520 <__cxa_atexit@plt+0x381e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 45524 <__cxa_atexit@plt+0x381e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #40] @ 45528 <__cxa_atexit@plt+0x381e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r8, r0, #2 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a35a1c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ 45544 <__cxa_atexit@plt+0x38204> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 45580 <__cxa_atexit@plt+0x38240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 45578 <__cxa_atexit@plt+0x38238> │ │ │ │ + b 4558c <__cxa_atexit@plt+0x3824c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 48020 <__cxa_atexit@plt+0x3ace0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 48084 <__cxa_atexit@plt+0x3ad44> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 480dc <__cxa_atexit@plt+0x3ad9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 480e4 <__cxa_atexit@plt+0x3ada4> │ │ │ │ - ldr lr, [pc, #296] @ 480fc <__cxa_atexit@plt+0x3adbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #292] @ 48100 <__cxa_atexit@plt+0x3adc0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #288] @ 48104 <__cxa_atexit@plt+0x3adc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + bne 455e4 <__cxa_atexit@plt+0x382a4> │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 480e4 <__cxa_atexit@plt+0x3ada4> │ │ │ │ - ldr lr, [pc, #216] @ 48110 <__cxa_atexit@plt+0x3add0> │ │ │ │ + bcc 4561c <__cxa_atexit@plt+0x382dc> │ │ │ │ + ldr lr, [pc, #136] @ 4563c <__cxa_atexit@plt+0x382fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #212] @ 48114 <__cxa_atexit@plt+0x3add4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #208] @ 48118 <__cxa_atexit@plt+0x3add8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #132] @ 45640 <__cxa_atexit@plt+0x38300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 480ec <__cxa_atexit@plt+0x3adac> │ │ │ │ - ldr lr, [pc, #108] @ 48108 <__cxa_atexit@plt+0x3adc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 4810c <__cxa_atexit@plt+0x3adcc> │ │ │ │ + ldr lr, [pc, #116] @ 45644 <__cxa_atexit@plt+0x38304> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 45610 <__cxa_atexit@plt+0x382d0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 45624 <__cxa_atexit@plt+0x382e4> │ │ │ │ + ldr r7, [pc, #60] @ 45634 <__cxa_atexit@plt+0x382f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 45638 <__cxa_atexit@plt+0x382f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 480f0 <__cxa_atexit@plt+0x3adb0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - biceq r6, pc, #220, 26 @ 0x3700 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - biceq r6, pc, #236, 24 @ 0xec00 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - biceq r6, pc, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48144 <__cxa_atexit@plt+0x3ae04> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r7, [pc, #8] @ 48154 <__cxa_atexit@plt+0x3ae14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a2bdc0 │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr lr, [pc, #172] @ 48214 <__cxa_atexit@plt+0x3aed4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #168] @ 48218 <__cxa_atexit@plt+0x3aed8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - add r3, r6, sl │ │ │ │ - bne 481d0 <__cxa_atexit@plt+0x3ae90> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 481f4 <__cxa_atexit@plt+0x3aeb4> │ │ │ │ - ldr ip, [r8, #1] │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r0, r3, #7 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - stmib r3, {r9, ip} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 481e8 <__cxa_atexit@plt+0x3aea8> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - add sl, sl, #12 │ │ │ │ - b 48170 <__cxa_atexit@plt+0x3ae30> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r0, [r6, #8]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r6 │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4821c <__cxa_atexit@plt+0x3aedc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + b 45628 <__cxa_atexit@plt+0x382e8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - biceq r6, pc, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4829c <__cxa_atexit@plt+0x3af5c> │ │ │ │ - add r9, r5, #4 │ │ │ │ - ldr r8, [pc, #104] @ 482b4 <__cxa_atexit@plt+0x3af74> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #100] @ 482b8 <__cxa_atexit@plt+0x3af78> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48290 <__cxa_atexit@plt+0x3af50> │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 482bc <__cxa_atexit@plt+0x3af7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r6, pc, #184, 22 @ 0x2e000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - @ instruction: 0x03a2bc64 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, pc, #192, 10 @ 0x30000000 │ │ │ │ + biceq r8, pc, #16, 12 @ 0x1000000 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + biceq r8, pc, #252, 10 @ 0x3f000000 │ │ │ │ + biceq r8, pc, #68, 12 @ 0x4400000 │ │ │ │ + @ instruction: 0x03a35950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4832c <__cxa_atexit@plt+0x3afec> │ │ │ │ + bhi 456a8 <__cxa_atexit@plt+0x38368> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 48324 <__cxa_atexit@plt+0x3afe4> │ │ │ │ - ldr r8, [pc, #40] @ 48334 <__cxa_atexit@plt+0x3aff4> │ │ │ │ + beq 456a0 <__cxa_atexit@plt+0x38360> │ │ │ │ + ldr r3, [pc, #52] @ 456b0 <__cxa_atexit@plt+0x38370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 456b4 <__cxa_atexit@plt+0x38374> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 48338 <__cxa_atexit@plt+0x3aff8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 456b8 <__cxa_atexit@plt+0x38378> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #28, 28 @ 0x1c0 │ │ │ │ - biceq r6, pc, #128, 16 @ 0x800000 │ │ │ │ - @ instruction: 0x03a2bc1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48398 <__cxa_atexit@plt+0x3b058> │ │ │ │ - ldr r2, [pc, #88] @ 483b4 <__cxa_atexit@plt+0x3b074> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 483a0 <__cxa_atexit@plt+0x3b060> │ │ │ │ - ldr r7, [pc, #64] @ 483b8 <__cxa_atexit@plt+0x3b078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4838c <__cxa_atexit@plt+0x3b04c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 48424 <__cxa_atexit@plt+0x3b0e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 483bc <__cxa_atexit@plt+0x3b07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r6, pc, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x03a2bbb8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48400 <__cxa_atexit@plt+0x3b0c0> │ │ │ │ - ldr r7, [pc, #48] @ 48410 <__cxa_atexit@plt+0x3b0d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 483f4 <__cxa_atexit@plt+0x3b0b4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 48424 <__cxa_atexit@plt+0x3b0e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48414 <__cxa_atexit@plt+0x3b0d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2bb58 │ │ │ │ - @ instruction: 0x03a2bb40 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a358f8 │ │ │ │ + biceq r8, pc, #248, 8 @ 0xf8000000 │ │ │ │ + @ instruction: 0x03a358cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 484a4 <__cxa_atexit@plt+0x3b164> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4848c <__cxa_atexit@plt+0x3b14c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4848c <__cxa_atexit@plt+0x3b14c> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r1, [pc, #228] @ 48540 <__cxa_atexit@plt+0x3b200> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 484b8 <__cxa_atexit@plt+0x3b178> │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 484c4 <__cxa_atexit@plt+0x3b184> │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 48534 <__cxa_atexit@plt+0x3b1f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #152] @ 48538 <__cxa_atexit@plt+0x3b1f8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4572c <__cxa_atexit@plt+0x383ec> │ │ │ │ + ldr r8, [pc, #84] @ 45738 <__cxa_atexit@plt+0x383f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 4573c <__cxa_atexit@plt+0x383fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 45740 <__cxa_atexit@plt+0x38400> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #144] @ 4853c <__cxa_atexit@plt+0x3b1fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #68] @ 45744 <__cxa_atexit@plt+0x38404> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 45748 <__cxa_atexit@plt+0x38408> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 48520 <__cxa_atexit@plt+0x3b1e0> │ │ │ │ - ldr r2, [pc, #104] @ 48544 <__cxa_atexit@plt+0x3b204> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a3580c │ │ │ │ + @ instruction: 0x03a3587c │ │ │ │ + biceq r8, pc, #244, 8 @ 0xf4000000 │ │ │ │ + biceq r8, pc, #152, 8 @ 0x98000000 │ │ │ │ + biceq r8, pc, #0, 10 │ │ │ │ + @ instruction: 0x03a34dc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 457e4 <__cxa_atexit@plt+0x384a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 457d8 <__cxa_atexit@plt+0x38498> │ │ │ │ + ldr r7, [pc, #152] @ 4581c <__cxa_atexit@plt+0x384dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 457f0 <__cxa_atexit@plt+0x384b0> │ │ │ │ + ldr r7, [pc, #132] @ 45828 <__cxa_atexit@plt+0x384e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 4582c <__cxa_atexit@plt+0x384ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 48548 <__cxa_atexit@plt+0x3b208> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #17 │ │ │ │ - ldr r8, [pc, #84] @ 4854c <__cxa_atexit@plt+0x3b20c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, lr, #3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #120] @ 45830 <__cxa_atexit@plt+0x384f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a2babc │ │ │ │ - @ instruction: 0x03a2bab0 │ │ │ │ - @ instruction: 0x03a2ba8c │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0x03a2ba40 │ │ │ │ - biceq r6, pc, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0x03a2ba08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4857c <__cxa_atexit@plt+0x3b23c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 485d8 <__cxa_atexit@plt+0x3b298> │ │ │ │ - ldr r1, [pc, #84] @ 485e8 <__cxa_atexit@plt+0x3b2a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 485ec <__cxa_atexit@plt+0x3b2ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #17 │ │ │ │ - ldr r8, [pc, #64] @ 485f0 <__cxa_atexit@plt+0x3b2b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, lr, #3 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 45820 <__cxa_atexit@plt+0x384e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ 45824 <__cxa_atexit@plt+0x384e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0x03a2b988 │ │ │ │ - biceq r6, pc, #232, 14 @ 0x3a00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + biceq r8, pc, #0, 8 │ │ │ │ + @ instruction: 0x03a34d1c │ │ │ │ + biceq r8, pc, #144, 6 @ 0x40000002 │ │ │ │ + @ instruction: 0xffff6474 │ │ │ │ + @ instruction: 0xffff81b4 │ │ │ │ + biceq r8, pc, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4861c <__cxa_atexit@plt+0x3b2dc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r7, [pc, #8] @ 4862c <__cxa_atexit@plt+0x3b2ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a2b94c │ │ │ │ - str r7, [sp] │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [pc, #220] @ 4871c <__cxa_atexit@plt+0x3b3dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #216] @ 48720 <__cxa_atexit@plt+0x3b3e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #212] @ 48724 <__cxa_atexit@plt+0x3b3e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r7, [pc, #12] @ 45854 <__cxa_atexit@plt+0x38514> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 486c8 <__cxa_atexit@plt+0x3b388> │ │ │ │ - ldr r7, [r0, #2] │ │ │ │ - ldr r0, [r0, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 486dc <__cxa_atexit@plt+0x3b39c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, sl │ │ │ │ - add r3, r0, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 48704 <__cxa_atexit@plt+0x3b3c4> │ │ │ │ - ldm r5, {r2, ip} │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add fp, r0, #5 │ │ │ │ - str lr, [r5] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r8, [r0, #4] │ │ │ │ - add r0, r0, #8 │ │ │ │ - stm r0, {r1, r7, ip} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 486f0 <__cxa_atexit@plt+0x3b3b0> │ │ │ │ - str r2, [r5] │ │ │ │ - add sl, sl, #16 │ │ │ │ - b 48650 <__cxa_atexit@plt+0x3b310> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r6, r6, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - add r6, r6, sl │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - biceq r6, pc, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4879c <__cxa_atexit@plt+0x3b45c> │ │ │ │ - ldr r2, [pc, #92] @ 487a8 <__cxa_atexit@plt+0x3b468> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 487ac <__cxa_atexit@plt+0x3b46c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48794 <__cxa_atexit@plt+0x3b454> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r8, pc, #208, 6 @ 0x40000003 │ │ │ │ + @ instruction: 0x03a357c0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4587c <__cxa_atexit@plt+0x3853c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r6, pc, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - @ instruction: 0x03a2b794 │ │ │ │ + @ instruction: 0x03a357b4 │ │ │ │ + @ instruction: 0x03a357ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 48820 <__cxa_atexit@plt+0x3b4e0> │ │ │ │ - ldr r2, [pc, #88] @ 4883c <__cxa_atexit@plt+0x3b4fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 458c0 <__cxa_atexit@plt+0x38580> │ │ │ │ + ldr r2, [pc, #40] @ 458c8 <__cxa_atexit@plt+0x38588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 458cc <__cxa_atexit@plt+0x3858c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48828 <__cxa_atexit@plt+0x3b4e8> │ │ │ │ - ldr r7, [pc, #64] @ 48840 <__cxa_atexit@plt+0x3b500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48814 <__cxa_atexit@plt+0x3b4d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 48424 <__cxa_atexit@plt+0x3b0e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48844 <__cxa_atexit@plt+0x3b504> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x03a35794 │ │ │ │ + biceq r8, pc, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45900 <__cxa_atexit@plt+0x385c0> │ │ │ │ + ldr r3, [pc, #24] @ 4590c <__cxa_atexit@plt+0x385cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #180, 6 @ 0xd0000002 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0x03a2b730 │ │ │ │ - @ instruction: 0x03a2b710 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 488a4 <__cxa_atexit@plt+0x3b564> │ │ │ │ - ldr r2, [pc, #88] @ 488c0 <__cxa_atexit@plt+0x3b580> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 488ac <__cxa_atexit@plt+0x3b56c> │ │ │ │ - ldr r7, [pc, #64] @ 488c4 <__cxa_atexit@plt+0x3b584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48898 <__cxa_atexit@plt+0x3b558> │ │ │ │ - mov r7, r8 │ │ │ │ - b 48424 <__cxa_atexit@plt+0x3b0e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 4592c <__cxa_atexit@plt+0x385ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r8, pc, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0x03a356f8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 45980 <__cxa_atexit@plt+0x38640> │ │ │ │ + ldr r3, [pc, #60] @ 45998 <__cxa_atexit@plt+0x38658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 4599c <__cxa_atexit@plt+0x3865c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 488c8 <__cxa_atexit@plt+0x3b588> │ │ │ │ + ldr r7, [pc, #24] @ 459a0 <__cxa_atexit@plt+0x38660> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #48, 6 @ 0xc0000000 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0x03a2b6ac │ │ │ │ - @ instruction: 0x03a2b688 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x03a356c8 │ │ │ │ + @ instruction: 0x03a356c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 488f8 <__cxa_atexit@plt+0x3b5b8> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 4890c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ - ldr r7, [pc, #8] @ 48908 <__cxa_atexit@plt+0x3b5c8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 45a88 <__cxa_atexit@plt+0x38748> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45a80 <__cxa_atexit@plt+0x38740> │ │ │ │ + ldr r7, [pc, #216] @ 45ab0 <__cxa_atexit@plt+0x38770> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #212] @ 45ab4 <__cxa_atexit@plt+0x38774> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 45a90 <__cxa_atexit@plt+0x38750> │ │ │ │ + ldr r8, [pc, #180] @ 45abc <__cxa_atexit@plt+0x3877c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #176] @ 45ac0 <__cxa_atexit@plt+0x38780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #172] @ 45ac4 <__cxa_atexit@plt+0x38784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #3 │ │ │ │ + ldr r0, [pc, #164] @ 45ac8 <__cxa_atexit@plt+0x38788> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #156] @ 45acc <__cxa_atexit@plt+0x3878c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #148] @ 45ad0 <__cxa_atexit@plt+0x38790> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #140] @ 45ad4 <__cxa_atexit@plt+0x38794> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + add r8, r8, #3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r7, lr, #27 │ │ │ │ + mov r6, lr │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2b674 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 489a8 <__cxa_atexit@plt+0x3b668> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 48994 <__cxa_atexit@plt+0x3b654> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 48994 <__cxa_atexit@plt+0x3b654> │ │ │ │ - ldr r2, [pc, #160] @ 489e4 <__cxa_atexit@plt+0x3b6a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #32] @ 45ab8 <__cxa_atexit@plt+0x38778> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #32 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, lr │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a35678 │ │ │ │ + biceq r8, pc, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a35640 │ │ │ │ + @ instruction: 0x03a35634 │ │ │ │ + biceq r8, pc, #36, 4 @ 0x40000002 │ │ │ │ + biceq r8, pc, #28, 4 @ 0xc0000001 │ │ │ │ + biceq r8, pc, #184, 2 @ 0x2e │ │ │ │ + biceq r8, pc, #220, 2 @ 0x37 │ │ │ │ + biceq r8, pc, #252, 2 @ 0x3f │ │ │ │ + @ instruction: 0x03a35578 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 489b0 <__cxa_atexit@plt+0x3b670> │ │ │ │ - ldr r7, [pc, #128] @ 489e8 <__cxa_atexit@plt+0x3b6a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45b78 <__cxa_atexit@plt+0x38838> │ │ │ │ + ldr lr, [pc, #140] @ 45b90 <__cxa_atexit@plt+0x38850> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #136] @ 45b94 <__cxa_atexit@plt+0x38854> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #132] @ 45b98 <__cxa_atexit@plt+0x38858> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #3 │ │ │ │ + ldr r0, [pc, #124] @ 45b9c <__cxa_atexit@plt+0x3885c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #116] @ 45ba0 <__cxa_atexit@plt+0x38860> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #108] @ 45ba4 <__cxa_atexit@plt+0x38864> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #100] @ 45ba8 <__cxa_atexit@plt+0x38868> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r8, r8, #3 │ │ │ │ + add lr, lr, #2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #44] @ 45bac <__cxa_atexit@plt+0x3886c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a35540 │ │ │ │ + @ instruction: 0x03a3553c │ │ │ │ + biceq r8, pc, #40, 2 │ │ │ │ + biceq r8, pc, #32, 2 │ │ │ │ + biceq r8, pc, #188 @ 0xbc │ │ │ │ + biceq r8, pc, #224 @ 0xe0 │ │ │ │ + biceq r8, pc, #0, 2 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0x03a354d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 45c10 <__cxa_atexit@plt+0x388d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45c08 <__cxa_atexit@plt+0x388c8> │ │ │ │ + ldr r7, [pc, #52] @ 45c18 <__cxa_atexit@plt+0x388d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 489c0 <__cxa_atexit@plt+0x3b680> │ │ │ │ - ldr r7, [pc, #116] @ 489f4 <__cxa_atexit@plt+0x3b6b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r7, [pc, #68] @ 489e0 <__cxa_atexit@plt+0x3b6a0> │ │ │ │ + ldr r3, [pc, #48] @ 45c1c <__cxa_atexit@plt+0x388dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 45c20 <__cxa_atexit@plt+0x388e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 490d8 <__cxa_atexit@plt+0x3bd98> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 489ec <__cxa_atexit@plt+0x3b6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 489f0 <__cxa_atexit@plt+0x3b6b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, pc, #220, 4 @ 0xc000000d │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x03a2b544 │ │ │ │ - biceq r6, pc, #64, 8 @ 0x40000000 │ │ │ │ - biceq r6, pc, #144, 8 @ 0x90000000 │ │ │ │ - @ instruction: 0x03a2b560 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r7, pc, #152, 30 @ 0x260 │ │ │ │ + biceq r8, pc, #56 @ 0x38 │ │ │ │ + @ instruction: 0x03a35450 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #72] @ 48a58 <__cxa_atexit@plt+0x3b718> │ │ │ │ + ldr r7, [pc, #16] @ 45c48 <__cxa_atexit@plt+0x38908> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48a3c <__cxa_atexit@plt+0x3b6fc> │ │ │ │ - ldr r7, [pc, #52] @ 48a5c <__cxa_atexit@plt+0x3b71c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 45c4c <__cxa_atexit@plt+0x3890c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a35444 │ │ │ │ + @ instruction: 0x03a35438 │ │ │ │ + @ instruction: 0x03a35454 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 45cb0 <__cxa_atexit@plt+0x38970> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45ca8 <__cxa_atexit@plt+0x38968> │ │ │ │ + ldr r7, [pc, #52] @ 45cb8 <__cxa_atexit@plt+0x38978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r7, [pc, #28] @ 48a60 <__cxa_atexit@plt+0x3b720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 48a64 <__cxa_atexit@plt+0x3b724> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 45cbc <__cxa_atexit@plt+0x3897c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 45cc0 <__cxa_atexit@plt+0x38980> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r6, pc, #232, 6 @ 0xa0000003 │ │ │ │ - @ instruction: 0x03a2b4c8 │ │ │ │ - biceq r6, pc, #196, 6 @ 0x10000003 │ │ │ │ - @ instruction: 0x03a2b4f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 48ad8 <__cxa_atexit@plt+0x3b798> │ │ │ │ - ldr r2, [pc, #148] @ 48b1c <__cxa_atexit@plt+0x3b7dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 48aec <__cxa_atexit@plt+0x3b7ac> │ │ │ │ - ldr r7, [pc, #116] @ 48b20 <__cxa_atexit@plt+0x3b7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48afc <__cxa_atexit@plt+0x3b7bc> │ │ │ │ - ldr r7, [pc, #108] @ 48b30 <__cxa_atexit@plt+0x3b7f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, pc, #0, 30 │ │ │ │ + biceq r8, pc, #60, 2 │ │ │ │ + biceq r8, pc, #52, 2 │ │ │ │ + @ instruction: 0x03a353fc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 45d24 <__cxa_atexit@plt+0x389e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45d1c <__cxa_atexit@plt+0x389dc> │ │ │ │ + ldr r7, [pc, #52] @ 45d2c <__cxa_atexit@plt+0x389ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r7, [pc, #76] @ 48b2c <__cxa_atexit@plt+0x3b7ec> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 45d30 <__cxa_atexit@plt+0x389f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 45d34 <__cxa_atexit@plt+0x389f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 48b24 <__cxa_atexit@plt+0x3b7e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ 48b28 <__cxa_atexit@plt+0x3b7e8> │ │ │ │ + biceq r7, pc, #140, 28 @ 0x8c0 │ │ │ │ + biceq r8, pc, #208 @ 0xd0 │ │ │ │ + biceq r8, pc, #200 @ 0xc8 │ │ │ │ + @ instruction: 0x03a353a4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 45d98 <__cxa_atexit@plt+0x38a58> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45d90 <__cxa_atexit@plt+0x38a50> │ │ │ │ + ldr r7, [pc, #52] @ 45da0 <__cxa_atexit@plt+0x38a60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 45da4 <__cxa_atexit@plt+0x38a64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 45da8 <__cxa_atexit@plt+0x38a68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, pc, #24, 28 @ 0x180 │ │ │ │ + biceq r8, pc, #84 @ 0x54 │ │ │ │ + biceq r8, pc, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 45e00 <__cxa_atexit@plt+0x38ac0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45df8 <__cxa_atexit@plt+0x38ab8> │ │ │ │ + ldr r3, [pc, #44] @ 45e08 <__cxa_atexit@plt+0x38ac8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 45e0c <__cxa_atexit@plt+0x38acc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fdf24 <__cxa_atexit@plt+0x15f0be4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x03a2b408 │ │ │ │ - biceq r6, pc, #4, 6 @ 0x10000000 │ │ │ │ - biceq r6, pc, #152, 2 @ 0x26 │ │ │ │ - biceq r6, pc, #76, 6 @ 0x30000001 │ │ │ │ - @ instruction: 0x03a2b424 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #72] @ 48b94 <__cxa_atexit@plt+0x3b854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48b78 <__cxa_atexit@plt+0x3b838> │ │ │ │ - ldr r7, [pc, #52] @ 48b98 <__cxa_atexit@plt+0x3b858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48158 <__cxa_atexit@plt+0x3ae18> │ │ │ │ - ldr r7, [pc, #28] @ 48b9c <__cxa_atexit@plt+0x3b85c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 48ba0 <__cxa_atexit@plt+0x3b860> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r6, pc, #172, 4 @ 0xc000000a │ │ │ │ - @ instruction: 0x03a2b38c │ │ │ │ - biceq r6, pc, #136, 4 @ 0x80000008 │ │ │ │ - @ instruction: 0x03a2b3b4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 48bdc <__cxa_atexit@plt+0x3b89c> │ │ │ │ - ldr r3, [pc, #48] @ 48bf4 <__cxa_atexit@plt+0x3b8b4> │ │ │ │ + biceq r7, pc, #168, 26 @ 0x2a00 │ │ │ │ + biceq r7, pc, #112, 28 @ 0x700 │ │ │ │ + @ instruction: 0x03a35300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 45e78 <__cxa_atexit@plt+0x38b38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45e70 <__cxa_atexit@plt+0x38b30> │ │ │ │ + ldr r3, [pc, #60] @ 45e80 <__cxa_atexit@plt+0x38b40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #12] @ 48bf0 <__cxa_atexit@plt+0x3b8b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - biceq r6, pc, #148 @ 0x94 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a2b360 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 48c74 <__cxa_atexit@plt+0x3b934> │ │ │ │ - ldr r7, [pc, #136] @ 48ca0 <__cxa_atexit@plt+0x3b960> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 48c88 <__cxa_atexit@plt+0x3b948> │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 48c74 <__cxa_atexit@plt+0x3b934> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 48ca4 <__cxa_atexit@plt+0x3b964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48c94 <__cxa_atexit@plt+0x3b954> │ │ │ │ - ldr r2, [pc, #72] @ 48ca8 <__cxa_atexit@plt+0x3b968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #48] @ 48cac <__cxa_atexit@plt+0x3b96c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [pc, #56] @ 45e84 <__cxa_atexit@plt+0x38b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #44] @ 45e88 <__cxa_atexit@plt+0x38b48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 3fc740 <__cxa_atexit@plt+0x3ef400> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a352cc │ │ │ │ + biceq r7, pc, #56, 26 @ 0xe00 │ │ │ │ + biceq r7, pc, #60, 26 @ 0xf00 │ │ │ │ + @ instruction: 0x03a35290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 45ee8 <__cxa_atexit@plt+0x38ba8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 45ee0 <__cxa_atexit@plt+0x38ba0> │ │ │ │ + ldr r8, [pc, #48] @ 45ef0 <__cxa_atexit@plt+0x38bb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 45ef4 <__cxa_atexit@plt+0x38bb4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ 45ef8 <__cxa_atexit@plt+0x38bb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - biceq r5, pc, #252, 30 @ 0x3f0 │ │ │ │ - @ instruction: 0x03a2b2a8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, #12672 @ 0x3180 │ │ │ │ + @ instruction: 0x03a3525c │ │ │ │ + biceq r7, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45f18 <__cxa_atexit@plt+0x38bd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + @ instruction: 0x03a35244 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45f38 <__cxa_atexit@plt+0x38bf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f1580 <__cxa_atexit@plt+0x15e4240> │ │ │ │ + @ instruction: 0x03a35224 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45f58 <__cxa_atexit@plt+0x38c18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + @ instruction: 0x03a351e0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45f78 <__cxa_atexit@plt+0x38c38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + @ instruction: 0x03a351d0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45f98 <__cxa_atexit@plt+0x38c58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + @ instruction: 0x03a351c4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 45fb8 <__cxa_atexit@plt+0x38c78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + @ instruction: 0x03a351b8 │ │ │ │ + @ instruction: 0x03a35280 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 45ff8 <__cxa_atexit@plt+0x38cb8> │ │ │ │ + ldr r3, [pc, #40] @ 4600c <__cxa_atexit@plt+0x38ccc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 46010 <__cxa_atexit@plt+0x38cd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + ldr r7, [pc, #20] @ 46014 <__cxa_atexit@plt+0x38cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a35180 │ │ │ │ + @ instruction: 0x03a35258 │ │ │ │ + @ instruction: 0x03a35228 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48d10 <__cxa_atexit@plt+0x3b9d0> │ │ │ │ - mov r3, r7 │ │ │ │ + bne 4603c <__cxa_atexit@plt+0x38cfc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #80] @ 48d30 <__cxa_atexit@plt+0x3b9f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48d24 <__cxa_atexit@plt+0x3b9e4> │ │ │ │ - ldr r2, [pc, #56] @ 48d34 <__cxa_atexit@plt+0x3b9f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #32] @ 48d38 <__cxa_atexit@plt+0x3b9f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r5, pc, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0x03a2b21c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 48d60 <__cxa_atexit@plt+0x3ba20> │ │ │ │ + ldr r3, [pc, #20] @ 46058 <__cxa_atexit@plt+0x38d18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r8, [pc, #16] @ 4605c <__cxa_atexit@plt+0x38d1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a2b1f4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3510c │ │ │ │ + @ instruction: 0x03a351e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r2, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48d9c <__cxa_atexit@plt+0x3ba5c> │ │ │ │ - ldr r3, [pc, #164] @ 48e2c <__cxa_atexit@plt+0x3baec> │ │ │ │ + bne 4609c <__cxa_atexit@plt+0x38d5c> │ │ │ │ + ldr r3, [pc, #64] @ 460c0 <__cxa_atexit@plt+0x38d80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b1644 <__cxa_atexit@plt+0x1a4304> │ │ │ │ - ldr r7, [pc, #124] @ 48e20 <__cxa_atexit@plt+0x3bae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r2] │ │ │ │ - str r7, [r2] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 48df4 <__cxa_atexit@plt+0x3bab4> │ │ │ │ - str r3, [r2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 48e04 <__cxa_atexit@plt+0x3bac4> │ │ │ │ - ldr r2, [pc, #92] @ 48e24 <__cxa_atexit@plt+0x3bae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48e18 <__cxa_atexit@plt+0x3bad8> │ │ │ │ - ldr r3, [pc, #68] @ 48e28 <__cxa_atexit@plt+0x3bae8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [pc, #56] @ 460c4 <__cxa_atexit@plt+0x38d84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #20] @ 460b8 <__cxa_atexit@plt+0x38d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r8, [pc, #16] @ 460bc <__cxa_atexit@plt+0x38d7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 48e30 <__cxa_atexit@plt+0x3baf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq r5, pc, #108, 28 @ 0x6c0 │ │ │ │ - @ instruction: 0x03a2b124 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + b 15f1580 <__cxa_atexit@plt+0x15e4240> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a350ac │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0x03a350e0 │ │ │ │ + @ instruction: 0x03a35178 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 48e60 <__cxa_atexit@plt+0x3bb20> │ │ │ │ - ldr r7, [pc, #40] @ 48e7c <__cxa_atexit@plt+0x3bb3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 48e78 <__cxa_atexit@plt+0x3bb38> │ │ │ │ + ldr r3, [pc, #24] @ 460f4 <__cxa_atexit@plt+0x38db4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #20] @ 460f8 <__cxa_atexit@plt+0x38db8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b1644 <__cxa_atexit@plt+0x1a4304> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r5, pc, #36, 28 @ 0x240 │ │ │ │ - @ instruction: 0x03a2b0d8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a35050 │ │ │ │ + @ instruction: 0x03a35130 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 48eac <__cxa_atexit@plt+0x3bb6c> │ │ │ │ - ldr r7, [pc, #252] @ 48f9c <__cxa_atexit@plt+0x3bc5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 48f64 <__cxa_atexit@plt+0x3bc24> │ │ │ │ - ldr r2, [pc, #188] @ 48f84 <__cxa_atexit@plt+0x3bc44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #184] @ 48f88 <__cxa_atexit@plt+0x3bc48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #12]! │ │ │ │ - ldr lr, [pc, #172] @ 48f8c <__cxa_atexit@plt+0x3bc4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r7] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r9, [pc, #160] @ 48f90 <__cxa_atexit@plt+0x3bc50> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r6, #5 │ │ │ │ - ldr r1, [r7, #-8] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48f54 <__cxa_atexit@plt+0x3bc14> │ │ │ │ - ldr r7, [pc, #104] @ 48f94 <__cxa_atexit@plt+0x3bc54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48f70 <__cxa_atexit@plt+0x3bc30> │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #32] @ 48f98 <__cxa_atexit@plt+0x3bc58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - biceq r5, pc, #188, 28 @ 0xbc0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2aff8 │ │ │ │ - biceq r5, pc, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ 48ff0 <__cxa_atexit@plt+0x3bcb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48fdc <__cxa_atexit@plt+0x3bc9c> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r7, [pc, #16] @ 48ff4 <__cxa_atexit@plt+0x3bcb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a2af8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4902c <__cxa_atexit@plt+0x3bcec> │ │ │ │ - ldr r2, [pc, #40] @ 49044 <__cxa_atexit@plt+0x3bd04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 49048 <__cxa_atexit@plt+0x3bd08> │ │ │ │ + bne 46138 <__cxa_atexit@plt+0x38df8> │ │ │ │ + ldr r3, [pc, #64] @ 4615c <__cxa_atexit@plt+0x38e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [pc, #56] @ 46160 <__cxa_atexit@plt+0x38e20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #20] @ 46154 <__cxa_atexit@plt+0x38e14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 46158 <__cxa_atexit@plt+0x38e18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, pc, #8, 24 @ 0x800 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a2af0c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a34ffc │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a35030 │ │ │ │ + @ instruction: 0x03a350b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 490ac <__cxa_atexit@plt+0x3bd6c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #80] @ 490cc <__cxa_atexit@plt+0x3bd8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 461a4 <__cxa_atexit@plt+0x38e64> │ │ │ │ + ldr r3, [pc, #64] @ 461c8 <__cxa_atexit@plt+0x38e88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [pc, #56] @ 461cc <__cxa_atexit@plt+0x38e8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #20] @ 461c0 <__cxa_atexit@plt+0x38e80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 461c4 <__cxa_atexit@plt+0x38e84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 490c0 <__cxa_atexit@plt+0x3bd80> │ │ │ │ - ldr r2, [pc, #56] @ 490d0 <__cxa_atexit@plt+0x3bd90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #32] @ 490d4 <__cxa_atexit@plt+0x3bd94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - biceq r5, pc, #196, 22 @ 0x31000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4915c <__cxa_atexit@plt+0x3be1c> │ │ │ │ - ldr lr, [pc, #120] @ 49174 <__cxa_atexit@plt+0x3be34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r8, [pc, #100] @ 49178 <__cxa_atexit@plt+0x3be38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #96] @ 4917c <__cxa_atexit@plt+0x3be3c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - stmib r3, {r9, ip} │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49154 <__cxa_atexit@plt+0x3be14> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4890c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 49180 <__cxa_atexit@plt+0x3be40> │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a34fb8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a34fc4 │ │ │ │ + @ instruction: 0x03a3503c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 46200 <__cxa_atexit@plt+0x38ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r5, pc, #136, 20 @ 0x88000 │ │ │ │ - biceq r5, pc, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a2add4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 46204 <__cxa_atexit@plt+0x38ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r7, pc, #236, 22 @ 0x3b000 │ │ │ │ + @ instruction: 0x03a35004 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 490d8 <__cxa_atexit@plt+0x3bd98> │ │ │ │ - @ instruction: 0x03a2adbc │ │ │ │ + ldr r3, [pc, #28] @ 46238 <__cxa_atexit@plt+0x38ef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 4623c <__cxa_atexit@plt+0x38efc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r7, pc, #180, 22 @ 0x2d000 │ │ │ │ + @ instruction: 0x03a34fcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 46264 <__cxa_atexit@plt+0x38f24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc750 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a34fa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 46290 <__cxa_atexit@plt+0x38f50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 46294 <__cxa_atexit@plt+0x38f54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a34ee8 │ │ │ │ + @ instruction: 0x03a34f60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 462c8 <__cxa_atexit@plt+0x38f88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 462cc <__cxa_atexit@plt+0x38f8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r7, pc, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0x03a34f28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 46300 <__cxa_atexit@plt+0x38fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 46304 <__cxa_atexit@plt+0x38fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r7, pc, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0x03a34ee0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4632c <__cxa_atexit@plt+0x38fec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc750 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a34ea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4890c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ - @ instruction: 0x03a2adc0 │ │ │ │ + ldr r8, [pc, #12] @ 46350 <__cxa_atexit@plt+0x39010> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 15f1580 <__cxa_atexit@plt+0x15e4240> │ │ │ │ + @ instruction: 0x03a34e28 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 46370 <__cxa_atexit@plt+0x39030> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + @ instruction: 0x03a34e00 │ │ │ │ + @ instruction: 0x03a34e60 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 46394 <__cxa_atexit@plt+0x39054> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 15f1580 <__cxa_atexit@plt+0x15e4240> │ │ │ │ + @ instruction: 0x03a34ddc │ │ │ │ + @ instruction: 0x03a34ed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49210 <__cxa_atexit@plt+0x3bed0> │ │ │ │ - ldr r2, [pc, #88] @ 4922c <__cxa_atexit@plt+0x3beec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 463e8 <__cxa_atexit@plt+0x390a8> │ │ │ │ + ldr r2, [pc, #56] @ 463f0 <__cxa_atexit@plt+0x390b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 463f4 <__cxa_atexit@plt+0x390b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 463f8 <__cxa_atexit@plt+0x390b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49218 <__cxa_atexit@plt+0x3bed8> │ │ │ │ - ldr r7, [pc, #64] @ 49230 <__cxa_atexit@plt+0x3bef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49204 <__cxa_atexit@plt+0x3bec4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 49234 <__cxa_atexit@plt+0x3bef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #196, 18 @ 0x310000 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - @ instruction: 0x03a2ad5c │ │ │ │ - @ instruction: 0x03a2ad3c │ │ │ │ + @ instruction: 0x03a34eb8 │ │ │ │ + biceq r7, pc, #196, 14 @ 0x3100000 │ │ │ │ + biceq r7, pc, #24, 20 @ 0x18000 │ │ │ │ + @ instruction: 0x03a34dcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49294 <__cxa_atexit@plt+0x3bf54> │ │ │ │ - ldr r2, [pc, #88] @ 492b0 <__cxa_atexit@plt+0x3bf70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 4644c <__cxa_atexit@plt+0x3910c> │ │ │ │ + ldr r2, [pc, #56] @ 46454 <__cxa_atexit@plt+0x39114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 46458 <__cxa_atexit@plt+0x39118> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 4645c <__cxa_atexit@plt+0x3911c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4929c <__cxa_atexit@plt+0x3bf5c> │ │ │ │ - ldr r7, [pc, #64] @ 492b4 <__cxa_atexit@plt+0x3bf74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49288 <__cxa_atexit@plt+0x3bf48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 492b8 <__cxa_atexit@plt+0x3bf78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x03a34db4 │ │ │ │ + biceq r7, pc, #96, 14 @ 0x1800000 │ │ │ │ + biceq r7, pc, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0x03a34e0c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3fc758 <__cxa_atexit@plt+0x3ef418> │ │ │ │ + @ instruction: 0x03a34df0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 464e4 <__cxa_atexit@plt+0x391a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 464f0 <__cxa_atexit@plt+0x391b0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 46500 <__cxa_atexit@plt+0x391c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ 46504 <__cxa_atexit@plt+0x391c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc760 <__cxa_atexit@plt+0x3ef420> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + biceq r7, pc, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x03a34d64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4657c <__cxa_atexit@plt+0x3923c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46588 <__cxa_atexit@plt+0x39248> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r9, [pc, #76] @ 46598 <__cxa_atexit@plt+0x39258> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr ip, [pc, #68] @ 4659c <__cxa_atexit@plt+0x3925c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0x03a2acd8 │ │ │ │ - @ instruction: 0x03a2acb8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + biceq r7, pc, #148, 16 @ 0x940000 │ │ │ │ + @ instruction: 0x03a34bf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49318 <__cxa_atexit@plt+0x3bfd8> │ │ │ │ - ldr r2, [pc, #88] @ 49334 <__cxa_atexit@plt+0x3bff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 465f0 <__cxa_atexit@plt+0x392b0> │ │ │ │ + ldr r2, [pc, #56] @ 465f8 <__cxa_atexit@plt+0x392b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 465fc <__cxa_atexit@plt+0x392bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 46600 <__cxa_atexit@plt+0x392c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49320 <__cxa_atexit@plt+0x3bfe0> │ │ │ │ - ldr r7, [pc, #64] @ 49338 <__cxa_atexit@plt+0x3bff8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4930c <__cxa_atexit@plt+0x3bfcc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4933c <__cxa_atexit@plt+0x3bffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #188, 16 @ 0xbc0000 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0x03a2ac54 │ │ │ │ - @ instruction: 0x03a2ac34 │ │ │ │ + @ instruction: 0x03a34be0 │ │ │ │ + biceq r7, pc, #188, 10 @ 0x2f000000 │ │ │ │ + biceq r7, pc, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0x03a34ba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4939c <__cxa_atexit@plt+0x3c05c> │ │ │ │ - ldr r2, [pc, #88] @ 493b8 <__cxa_atexit@plt+0x3c078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 46654 <__cxa_atexit@plt+0x39314> │ │ │ │ + ldr r2, [pc, #56] @ 4665c <__cxa_atexit@plt+0x3931c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 46660 <__cxa_atexit@plt+0x39320> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 46664 <__cxa_atexit@plt+0x39324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 493a4 <__cxa_atexit@plt+0x3c064> │ │ │ │ - ldr r7, [pc, #64] @ 493bc <__cxa_atexit@plt+0x3c07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49390 <__cxa_atexit@plt+0x3c050> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 493c0 <__cxa_atexit@plt+0x3c080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x03a34b8c │ │ │ │ + biceq r7, pc, #88, 10 @ 0x16000000 │ │ │ │ + biceq r7, pc, #172, 14 @ 0x2b00000 │ │ │ │ + @ instruction: 0x03a34b50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 466b8 <__cxa_atexit@plt+0x39378> │ │ │ │ + ldr r2, [pc, #56] @ 466c0 <__cxa_atexit@plt+0x39380> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 466c4 <__cxa_atexit@plt+0x39384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 466c8 <__cxa_atexit@plt+0x39388> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x03a2abd0 │ │ │ │ - @ instruction: 0x03a2abb0 │ │ │ │ + @ instruction: 0x03a34b38 │ │ │ │ + biceq r7, pc, #244, 8 @ 0xf4000000 │ │ │ │ + biceq r7, pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49420 <__cxa_atexit@plt+0x3c0e0> │ │ │ │ - ldr r2, [pc, #88] @ 4943c <__cxa_atexit@plt+0x3c0fc> │ │ │ │ + bhi 46718 <__cxa_atexit@plt+0x393d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 46720 <__cxa_atexit@plt+0x393e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 46724 <__cxa_atexit@plt+0x393e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 46728 <__cxa_atexit@plt+0x393e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49428 <__cxa_atexit@plt+0x3c0e8> │ │ │ │ - ldr r7, [pc, #64] @ 49440 <__cxa_atexit@plt+0x3c100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49414 <__cxa_atexit@plt+0x3c0d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 49444 <__cxa_atexit@plt+0x3c104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r7, pc, #156, 8 @ 0x9c000000 │ │ │ │ + biceq r7, pc, #192, 8 @ 0xc0000000 │ │ │ │ + biceq r7, pc, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4676c <__cxa_atexit@plt+0x3942c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 46774 <__cxa_atexit@plt+0x39434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 46778 <__cxa_atexit@plt+0x39438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a2ab4c │ │ │ │ - @ instruction: 0x03a2ab20 │ │ │ │ + biceq r7, pc, #56, 8 @ 0x38000000 │ │ │ │ + biceq r7, pc, #144, 12 @ 0x9000000 │ │ │ │ + @ instruction: 0x03a34af0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3fc758 <__cxa_atexit@plt+0x3ef418> │ │ │ │ + @ instruction: 0x03a34ad4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4948c <__cxa_atexit@plt+0x3c14c> │ │ │ │ - ldr r7, [pc, #48] @ 4949c <__cxa_atexit@plt+0x3c15c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49480 <__cxa_atexit@plt+0x3c140> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 494a0 <__cxa_atexit@plt+0x3c160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2aae8 │ │ │ │ - @ instruction: 0x03a2aad0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 4953c <__cxa_atexit@plt+0x3c1fc> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4959c <__cxa_atexit@plt+0x3c25c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 495e8 <__cxa_atexit@plt+0x3c2a8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 495f4 <__cxa_atexit@plt+0x3c2b4> │ │ │ │ - ldr r9, [pc, #320] @ 49634 <__cxa_atexit@plt+0x3c2f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #316] @ 49638 <__cxa_atexit@plt+0x3c2f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #312] @ 4963c <__cxa_atexit@plt+0x3c2fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46800 <__cxa_atexit@plt+0x394c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4680c <__cxa_atexit@plt+0x394cc> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 4681c <__cxa_atexit@plt+0x394dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #60] @ 46820 <__cxa_atexit@plt+0x394e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc760 <__cxa_atexit@plt+0x3ef420> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 495f4 <__cxa_atexit@plt+0x3c2b4> │ │ │ │ - ldr r9, [pc, #240] @ 49644 <__cxa_atexit@plt+0x3c304> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #236] @ 49648 <__cxa_atexit@plt+0x3c308> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #232] @ 4964c <__cxa_atexit@plt+0x3c30c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r1, [pc, #120] @ 49628 <__cxa_atexit@plt+0x3c2e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49608 <__cxa_atexit@plt+0x3c2c8> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #104] @ 49640 <__cxa_atexit@plt+0x3c300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 4890c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + biceq r7, pc, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0x03a34a4c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r8, r5, #28 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 468e8 <__cxa_atexit@plt+0x395a8> │ │ │ │ + ldr lr, [pc, #192] @ 46904 <__cxa_atexit@plt+0x395c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r3, r7, #12 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #172] @ 46908 <__cxa_atexit@plt+0x395c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 468d0 <__cxa_atexit@plt+0x39590> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 468dc <__cxa_atexit@plt+0x3959c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 468f0 <__cxa_atexit@plt+0x395b0> │ │ │ │ + ldr lr, [pc, #112] @ 4690c <__cxa_atexit@plt+0x395cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [pc, #100] @ 46910 <__cxa_atexit@plt+0x395d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r2, #7 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #28] @ 4962c <__cxa_atexit@plt+0x3c2ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 49630 <__cxa_atexit@plt+0x3c2f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x03a2a964 │ │ │ │ - biceq r5, pc, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - biceq r5, pc, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r5, pc, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - biceq r5, pc, #68, 16 @ 0x440000 │ │ │ │ - @ instruction: 0x03a2a924 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r7, pc, #44, 6 @ 0xb0000000 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + biceq r7, pc, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0x03a3495c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4967c <__cxa_atexit@plt+0x3c33c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ + bne 46978 <__cxa_atexit@plt+0x39638> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 496d0 <__cxa_atexit@plt+0x3c390> │ │ │ │ - ldr r7, [pc, #76] @ 496e0 <__cxa_atexit@plt+0x3c3a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 496e4 <__cxa_atexit@plt+0x3c3a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + bcc 46984 <__cxa_atexit@plt+0x39644> │ │ │ │ + ldr lr, [pc, #80] @ 46994 <__cxa_atexit@plt+0x39654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r0, [pc, #68] @ 46998 <__cxa_atexit@plt+0x39658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r3, #7 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - biceq r5, pc, #244, 12 @ 0xf400000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + biceq r7, pc, #152, 8 @ 0x98000000 │ │ │ │ + @ instruction: 0x03a348d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49728 <__cxa_atexit@plt+0x3c3e8> │ │ │ │ - ldr r7, [pc, #48] @ 49738 <__cxa_atexit@plt+0x3c3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4971c <__cxa_atexit@plt+0x3c3dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49748 <__cxa_atexit@plt+0x3c408> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4973c <__cxa_atexit@plt+0x3c3fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 46a04 <__cxa_atexit@plt+0x396c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46a10 <__cxa_atexit@plt+0x396d0> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r1, r2, r9, sl} │ │ │ │ + ldr ip, [pc, #68] @ 46a20 <__cxa_atexit@plt+0x396e0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r0, r1, r2, r9} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + ldr r0, [pc, #48] @ 46a24 <__cxa_atexit@plt+0x396e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r3, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 3fc778 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a2a854 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 497a8 <__cxa_atexit@plt+0x3c468> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #128] @ 497ec <__cxa_atexit@plt+0x3c4ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 497bc <__cxa_atexit@plt+0x3c47c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 497cc <__cxa_atexit@plt+0x3c48c> │ │ │ │ - ldr r5, [pc, #96] @ 497f0 <__cxa_atexit@plt+0x3c4b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - str r5, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 497e0 <__cxa_atexit@plt+0x3c4a0> │ │ │ │ - mov r5, r2 │ │ │ │ - b 49844 <__cxa_atexit@plt+0x3c504> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + biceq r7, pc, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46aa8 <__cxa_atexit@plt+0x39768> │ │ │ │ + ldr lr, [pc, #108] @ 46ab4 <__cxa_atexit@plt+0x39774> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 46ab8 <__cxa_atexit@plt+0x39778> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 46a88 <__cxa_atexit@plt+0x39748> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 46a9c <__cxa_atexit@plt+0x3975c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #40] @ 46abc <__cxa_atexit@plt+0x3977c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq r7, pc, #48, 2 │ │ │ │ + biceq r7, pc, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49824 <__cxa_atexit@plt+0x3c4e4> │ │ │ │ - ldr r3, [pc, #40] @ 49838 <__cxa_atexit@plt+0x3c4f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49830 <__cxa_atexit@plt+0x3c4f0> │ │ │ │ - b 49844 <__cxa_atexit@plt+0x3c504> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne 46ae8 <__cxa_atexit@plt+0x397a8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 46af4 <__cxa_atexit@plt+0x397b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + biceq r7, pc, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46b64 <__cxa_atexit@plt+0x39824> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46b70 <__cxa_atexit@plt+0x39830> │ │ │ │ + ldr lr, [pc, #84] @ 46b80 <__cxa_atexit@plt+0x39840> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ 46b84 <__cxa_atexit@plt+0x39844> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 49874 <__cxa_atexit@plt+0x3c534> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 498c0 <__cxa_atexit@plt+0x3c580> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + biceq r7, pc, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0x03a346e4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 46c5c <__cxa_atexit@plt+0x3991c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 46c68 <__cxa_atexit@plt+0x39928> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr ip, [r7, #23] │ │ │ │ + sub lr, r6, #11 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + ldr r2, [pc, #136] @ 46c78 <__cxa_atexit@plt+0x39938> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #128] @ 46c7c <__cxa_atexit@plt+0x3993c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [pc, #116] @ 46c80 <__cxa_atexit@plt+0x39940> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #100] @ 46c84 <__cxa_atexit@plt+0x39944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 498e0 <__cxa_atexit@plt+0x3c5a0> │ │ │ │ + biceq r7, pc, #252, 2 @ 0x3f │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0x03a34500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46cd8 <__cxa_atexit@plt+0x39998> │ │ │ │ + ldr r2, [pc, #56] @ 46ce0 <__cxa_atexit@plt+0x399a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 498b4 <__cxa_atexit@plt+0x3c574> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 498c0 <__cxa_atexit@plt+0x3c580> │ │ │ │ - ldr r2, [pc, #76] @ 498e4 <__cxa_atexit@plt+0x3c5a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 46ce4 <__cxa_atexit@plt+0x399a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 46ce8 <__cxa_atexit@plt+0x399a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a344e8 │ │ │ │ + biceq r6, pc, #212, 28 @ 0xd40 │ │ │ │ + biceq r7, pc, #40, 2 │ │ │ │ + @ instruction: 0x03a34590 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 46dd8 <__cxa_atexit@plt+0x39a98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #88 @ 0x58 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 46de0 <__cxa_atexit@plt+0x39aa0> │ │ │ │ + ldr lr, [pc, #216] @ 46df4 <__cxa_atexit@plt+0x39ab4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #208] @ 46df8 <__cxa_atexit@plt+0x39ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + sub r1, sl, #35 @ 0x23 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #180] @ 46dfc <__cxa_atexit@plt+0x39abc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r3, [pc, #168] @ 46e00 <__cxa_atexit@plt+0x39ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr ip, [pc, #152] @ 46e04 <__cxa_atexit@plt+0x39ac4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #12]! │ │ │ │ + ldr r3, [pc, #136] @ 46e08 <__cxa_atexit@plt+0x39ac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, r6 │ │ │ │ + str ip, [r1, #36]! @ 0x24 │ │ │ │ + ldr ip, [pc, #124] @ 46e0c <__cxa_atexit@plt+0x39acc> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov lr, r6 │ │ │ │ + str r3, [lr, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + str ip, [r3, #76]! @ 0x4c │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #96] @ 46e10 <__cxa_atexit@plt+0x39ad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str lr, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov sl, r6 │ │ │ │ + b 46de8 <__cxa_atexit@plt+0x39aa8> │ │ │ │ + mov r6, #88 @ 0x58 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + biceq r6, pc, #96, 28 @ 0x600 │ │ │ │ + biceq r7, pc, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + @ instruction: 0xfffff8f0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46e8c <__cxa_atexit@plt+0x39b4c> │ │ │ │ + ldr r2, [pc, #96] @ 46e94 <__cxa_atexit@plt+0x39b54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 498cc <__cxa_atexit@plt+0x3c58c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 498c0 <__cxa_atexit@plt+0x3c580> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 46e74 <__cxa_atexit@plt+0x39b34> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 46e84 <__cxa_atexit@plt+0x39b44> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #52] @ 46e98 <__cxa_atexit@plt+0x39b58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 498e8 <__cxa_atexit@plt+0x3c5a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x03a2a664 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq r6, pc, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4992c <__cxa_atexit@plt+0x3c5ec> │ │ │ │ - ldr r3, [pc, #68] @ 4994c <__cxa_atexit@plt+0x3c60c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 49938 <__cxa_atexit@plt+0x3c5f8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 4992c <__cxa_atexit@plt+0x3c5ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne 46ec8 <__cxa_atexit@plt+0x39b88> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 46ed4 <__cxa_atexit@plt+0x39b94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + biceq r6, pc, #40, 30 @ 0xa0 │ │ │ │ + @ instruction: 0x03a342a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46f28 <__cxa_atexit@plt+0x39be8> │ │ │ │ + ldr r2, [pc, #56] @ 46f30 <__cxa_atexit@plt+0x39bf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 46f34 <__cxa_atexit@plt+0x39bf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 46f38 <__cxa_atexit@plt+0x39bf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 49950 <__cxa_atexit@plt+0x3c610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0x03a34288 │ │ │ │ + biceq r6, pc, #132, 24 @ 0x8400 │ │ │ │ + biceq r6, pc, #216, 28 @ 0xd80 │ │ │ │ + @ instruction: 0x03a3435c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 46fe4 <__cxa_atexit@plt+0x39ca4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46ff0 <__cxa_atexit@plt+0x39cb0> │ │ │ │ + ldr lr, [pc, #144] @ 47000 <__cxa_atexit@plt+0x39cc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #136] @ 47004 <__cxa_atexit@plt+0x39cc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #108] @ 47008 <__cxa_atexit@plt+0x39cc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 4700c <__cxa_atexit@plt+0x39ccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #92] @ 47010 <__cxa_atexit@plt+0x39cd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str sl, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ + str lr, [r1, #20] │ │ │ │ + str r8, [r1, #24] │ │ │ │ + str r1, [r1, #28] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a2a5f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ 4997c <__cxa_atexit@plt+0x3c63c> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - addeq r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2a5c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 499d8 <__cxa_atexit@plt+0x3c698> │ │ │ │ - ldr r2, [pc, #88] @ 499f4 <__cxa_atexit@plt+0x3c6b4> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + biceq r6, pc, #12, 24 @ 0xc00 │ │ │ │ + biceq r6, pc, #80, 28 @ 0x500 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x03a34294 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 470c0 <__cxa_atexit@plt+0x39d80> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 470cc <__cxa_atexit@plt+0x39d8c> │ │ │ │ + ldr lr, [pc, #148] @ 470dc <__cxa_atexit@plt+0x39d9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 470e0 <__cxa_atexit@plt+0x39da0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #112] @ 470e4 <__cxa_atexit@plt+0x39da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 499e0 <__cxa_atexit@plt+0x3c6a0> │ │ │ │ - ldr r7, [pc, #64] @ 499f8 <__cxa_atexit@plt+0x3c6b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 499cc <__cxa_atexit@plt+0x3c68c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 470e8 <__cxa_atexit@plt+0x39da8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r1, #36] @ 0x24 │ │ │ │ + str r8, [r1, #40] @ 0x28 │ │ │ │ + str r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #84] @ 470ec <__cxa_atexit@plt+0x39dac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str lr, [r1, #12] │ │ │ │ + str sl, [r1, #16] │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r1, [r1, #24] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 499fc <__cxa_atexit@plt+0x3c6bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffff3bc │ │ │ │ + biceq r6, pc, #52, 22 @ 0xd000 │ │ │ │ + biceq r6, pc, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0x03a341c8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 4717c <__cxa_atexit@plt+0x39e3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 47188 <__cxa_atexit@plt+0x39e48> │ │ │ │ + ldr r9, [pc, #116] @ 47198 <__cxa_atexit@plt+0x39e58> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 4719c <__cxa_atexit@plt+0x39e5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ 471a0 <__cxa_atexit@plt+0x39e60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #84] @ 471a4 <__cxa_atexit@plt+0x39e64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc778 <__cxa_atexit@plt+0x3ef438> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #252, 2 @ 0x3f │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x03a2a5a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r6, pc, #80, 20 @ 0x50000 │ │ │ │ + biceq r6, pc, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49a58 <__cxa_atexit@plt+0x3c718> │ │ │ │ - ldr r2, [pc, #88] @ 49a74 <__cxa_atexit@plt+0x3c734> │ │ │ │ + bhi 47220 <__cxa_atexit@plt+0x39ee0> │ │ │ │ + ldr r2, [pc, #96] @ 47228 <__cxa_atexit@plt+0x39ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 47208 <__cxa_atexit@plt+0x39ec8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 47218 <__cxa_atexit@plt+0x39ed8> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #52] @ 4722c <__cxa_atexit@plt+0x39eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49a60 <__cxa_atexit@plt+0x3c720> │ │ │ │ - ldr r7, [pc, #64] @ 49a78 <__cxa_atexit@plt+0x3c738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49a4c <__cxa_atexit@plt+0x3c70c> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 49a7c <__cxa_atexit@plt+0x3c73c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #124, 2 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x03a2a520 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq r6, pc, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4725c <__cxa_atexit@plt+0x39f1c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 47268 <__cxa_atexit@plt+0x39f28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + biceq r6, pc, #148, 22 @ 0x25000 │ │ │ │ + @ instruction: 0x03a33fec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49ad8 <__cxa_atexit@plt+0x3c798> │ │ │ │ - ldr r2, [pc, #88] @ 49af4 <__cxa_atexit@plt+0x3c7b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 472bc <__cxa_atexit@plt+0x39f7c> │ │ │ │ + ldr r2, [pc, #56] @ 472c4 <__cxa_atexit@plt+0x39f84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 472c8 <__cxa_atexit@plt+0x39f88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 472cc <__cxa_atexit@plt+0x39f8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49ae0 <__cxa_atexit@plt+0x3c7a0> │ │ │ │ - ldr r7, [pc, #64] @ 49af8 <__cxa_atexit@plt+0x3c7b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49acc <__cxa_atexit@plt+0x3c78c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1601b14 <__cxa_atexit@plt+0x15f47d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 49afc <__cxa_atexit@plt+0x3c7bc> │ │ │ │ + @ instruction: 0x03a33fd4 │ │ │ │ + biceq r6, pc, #240, 16 @ 0xf00000 │ │ │ │ + biceq r6, pc, #68, 22 @ 0x11000 │ │ │ │ + @ instruction: 0x03a33ff4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47300 <__cxa_atexit@plt+0x39fc0> │ │ │ │ + ldr r3, [pc, #28] @ 47310 <__cxa_atexit@plt+0x39fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 1601814 <__cxa_atexit@plt+0x15f44d4> │ │ │ │ + ldr r7, [pc, #12] @ 47314 <__cxa_atexit@plt+0x39fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x03a2a4a0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a33fd8 │ │ │ │ + @ instruction: 0x03a33fb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4733c <__cxa_atexit@plt+0x39ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc780 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a33f88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 473c8 <__cxa_atexit@plt+0x3a088> │ │ │ │ + ldr lr, [pc, #108] @ 473d4 <__cxa_atexit@plt+0x3a094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 473d8 <__cxa_atexit@plt+0x3a098> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #100] @ 473dc <__cxa_atexit@plt+0x3a09c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #96] @ 473e0 <__cxa_atexit@plt+0x3a0a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + str r9, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + biceq r6, pc, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 49b40 <__cxa_atexit@plt+0x3c800> │ │ │ │ - ldr r7, [pc, #48] @ 49b50 <__cxa_atexit@plt+0x3c810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bhi 47450 <__cxa_atexit@plt+0x3a110> │ │ │ │ + ldr r3, [pc, #92] @ 47460 <__cxa_atexit@plt+0x3a120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 49b34 <__cxa_atexit@plt+0x3c7f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ + beq 47430 <__cxa_atexit@plt+0x3a0f0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #10 │ │ │ │ + bne 47440 <__cxa_atexit@plt+0x3a100> │ │ │ │ + ldr r7, [pc, #60] @ 47464 <__cxa_atexit@plt+0x3a124> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49b54 <__cxa_atexit@plt+0x3c814> │ │ │ │ + ldr r7, [pc, #36] @ 4746c <__cxa_atexit@plt+0x3a12c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 47468 <__cxa_atexit@plt+0x3a128> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a2a440 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r6, pc, #148, 14 @ 0x2500000 │ │ │ │ + @ instruction: 0x03a33eb0 │ │ │ │ + biceq r6, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r2, [pc, #212] @ 49c44 <__cxa_atexit@plt+0x3c904> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #208] @ 49c48 <__cxa_atexit@plt+0x3c908> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 49bc8 <__cxa_atexit@plt+0x3c888> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49c1c <__cxa_atexit@plt+0x3c8dc> │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - sub r3, r3, #8 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - tst r8, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - bne 49b78 <__cxa_atexit@plt+0x3c838> │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 49c14 <__cxa_atexit@plt+0x3c8d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 49c30 <__cxa_atexit@plt+0x3c8f0> │ │ │ │ - ldr r2, [pc, #104] @ 49c50 <__cxa_atexit@plt+0x3c910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 49c54 <__cxa_atexit@plt+0x3c914> │ │ │ │ + ldr r3, [pc, #32] @ 474a0 <__cxa_atexit@plt+0x3a160> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 474a4 <__cxa_atexit@plt+0x3a164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #10 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 49c4c <__cxa_atexit@plt+0x3c90c> │ │ │ │ + biceq r6, pc, #60, 14 @ 0xf00000 │ │ │ │ + biceq r6, pc, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0x03a33e58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 474e8 <__cxa_atexit@plt+0x3a1a8> │ │ │ │ + ldr r3, [pc, #44] @ 47500 <__cxa_atexit@plt+0x3a1c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 47504 <__cxa_atexit@plt+0x3a1c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #24] @ 47508 <__cxa_atexit@plt+0x3a1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0x03a2a364 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - biceq r5, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a33e2c │ │ │ │ + @ instruction: 0x03a33e28 │ │ │ │ + @ instruction: 0x03a33df8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 47538 <__cxa_atexit@plt+0x3a1f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4753c <__cxa_atexit@plt+0x3a1fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, pc, #108, 12 @ 0x6c00000 │ │ │ │ + @ instruction: 0x03a33dc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 4756c <__cxa_atexit@plt+0x3a22c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 47570 <__cxa_atexit@plt+0x3a230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a33dac │ │ │ │ + @ instruction: 0x03a33d90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 475a0 <__cxa_atexit@plt+0x3a260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 475a4 <__cxa_atexit@plt+0x3a264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, pc, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0x03a33d5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 475cc <__cxa_atexit@plt+0x3a28c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #193 @ 0xc1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 161d86c <__cxa_atexit@plt+0x161052c> │ │ │ │ + biceq r6, pc, #84, 14 @ 0x1500000 │ │ │ │ + @ instruction: 0x03a33e9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 49c8c <__cxa_atexit@plt+0x3c94c> │ │ │ │ - ldr r3, [pc, #120] @ 49cec <__cxa_atexit@plt+0x3c9ac> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4760c <__cxa_atexit@plt+0x3a2cc> │ │ │ │ + ldr r3, [pc, #36] @ 47618 <__cxa_atexit@plt+0x3a2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 49cd4 <__cxa_atexit@plt+0x3c994> │ │ │ │ - b 49d00 <__cxa_atexit@plt+0x3c9c0> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 4761c <__cxa_atexit@plt+0x3a2dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r6, pc, #236, 14 @ 0x3b00000 │ │ │ │ + @ instruction: 0x03a33e40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16ada20 <__cxa_atexit@plt+0x16a06e0> │ │ │ │ + @ instruction: 0x03a33e34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47694 <__cxa_atexit@plt+0x3a354> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 49cdc <__cxa_atexit@plt+0x3c99c> │ │ │ │ - ldr r2, [pc, #76] @ 49cf0 <__cxa_atexit@plt+0x3c9b0> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 476a0 <__cxa_atexit@plt+0x3a360> │ │ │ │ + ldr r2, [pc, #68] @ 476b0 <__cxa_atexit@plt+0x3a370> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 49cf4 <__cxa_atexit@plt+0x3c9b4> │ │ │ │ + ldr r8, [pc, #64] @ 476b4 <__cxa_atexit@plt+0x3a374> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 476b8 <__cxa_atexit@plt+0x3a378> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - biceq r5, pc, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq sp, #390070272 @ 0x17400000 │ │ │ │ + biceq r6, pc, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 49d3c <__cxa_atexit@plt+0x3c9fc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 49d70 <__cxa_atexit@plt+0x3ca30> │ │ │ │ - ldr r7, [pc, #220] @ 49e00 <__cxa_atexit@plt+0x3cac0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49db8 <__cxa_atexit@plt+0x3ca78> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 476f0 <__cxa_atexit@plt+0x3a3b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 476f8 <__cxa_atexit@plt+0x3a3b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ - ldr r7, [pc, #176] @ 49df4 <__cxa_atexit@plt+0x3cab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 47750 <__cxa_atexit@plt+0x3a410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, pc, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49dd4 <__cxa_atexit@plt+0x3ca94> │ │ │ │ - ldr r7, [pc, #156] @ 49df8 <__cxa_atexit@plt+0x3cab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49dc8 <__cxa_atexit@plt+0x3ca88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 49b60 <__cxa_atexit@plt+0x3c820> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 49de4 <__cxa_atexit@plt+0x3caa4> │ │ │ │ - ldr r7, [pc, #124] @ 49e04 <__cxa_atexit@plt+0x3cac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #112] @ 49e08 <__cxa_atexit@plt+0x3cac8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #8] │ │ │ │ + bhi 47734 <__cxa_atexit@plt+0x3a3f4> │ │ │ │ + ldr r8, [pc, #36] @ 4773c <__cxa_atexit@plt+0x3a3fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 47740 <__cxa_atexit@plt+0x3a400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, #-1241513984 @ 0xb6000000 │ │ │ │ + biceq r6, pc, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 47804 <__cxa_atexit@plt+0x3a4c4> │ │ │ │ + ldr r3, [pc, #192] @ 47824 <__cxa_atexit@plt+0x3a4e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 477e8 <__cxa_atexit@plt+0x3a4a8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 477f8 <__cxa_atexit@plt+0x3a4b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4780c <__cxa_atexit@plt+0x3a4cc> │ │ │ │ + ldr r9, [pc, #144] @ 47828 <__cxa_atexit@plt+0x3a4e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #140] @ 4782c <__cxa_atexit@plt+0x3a4ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r8, [pc, #116] @ 47830 <__cxa_atexit@plt+0x3a4f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 49dfc <__cxa_atexit@plt+0x3cabc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0x03a2a1ac │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - biceq r5, pc, #0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 49e58 <__cxa_atexit@plt+0x3cb18> │ │ │ │ - ldr r2, [pc, #208] @ 49ef8 <__cxa_atexit@plt+0x3cbb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 49e90 <__cxa_atexit@plt+0x3cb50> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 49e9c <__cxa_atexit@plt+0x3cb5c> │ │ │ │ - ldr r7, [pc, #176] @ 49efc <__cxa_atexit@plt+0x3cbbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 49ed4 <__cxa_atexit@plt+0x3cb94> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #140] @ 49f00 <__cxa_atexit@plt+0x3cbc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 49ee4 <__cxa_atexit@plt+0x3cba4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r3, [pc, #76] @ 49f04 <__cxa_atexit@plt+0x3cbc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x03a2a0ec │ │ │ │ - biceq r4, pc, #36, 30 @ 0x90 │ │ │ │ - biceq r4, pc, #224, 28 @ 0xe00 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r6, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 49f30 <__cxa_atexit@plt+0x3cbf0> │ │ │ │ - ldr r7, [pc, #84] @ 49f78 <__cxa_atexit@plt+0x3cc38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + bne 478b0 <__cxa_atexit@plt+0x3a570> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 49f68 <__cxa_atexit@plt+0x3cc28> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bcc 478bc <__cxa_atexit@plt+0x3a57c> │ │ │ │ + ldr r2, [pc, #108] @ 478cc <__cxa_atexit@plt+0x3a58c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 478d0 <__cxa_atexit@plt+0x3a590> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 49f7c <__cxa_atexit@plt+0x3cc3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ + ldr r8, [pc, #80] @ 478d4 <__cxa_atexit@plt+0x3a594> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a2a014 │ │ │ │ - biceq r4, pc, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49fe8 <__cxa_atexit@plt+0x3cca8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a004 <__cxa_atexit@plt+0x3ccc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49ff0 <__cxa_atexit@plt+0x3ccb0> │ │ │ │ - ldr r3, [pc, #76] @ 4a008 <__cxa_atexit@plt+0x3ccc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 49fd8 <__cxa_atexit@plt+0x3cc98> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a00c <__cxa_atexit@plt+0x3cccc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x03a29f94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a078 <__cxa_atexit@plt+0x3cd38> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a094 <__cxa_atexit@plt+0x3cd54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a080 <__cxa_atexit@plt+0x3cd40> │ │ │ │ - ldr r3, [pc, #76] @ 4a098 <__cxa_atexit@plt+0x3cd58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a068 <__cxa_atexit@plt+0x3cd28> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a09c <__cxa_atexit@plt+0x3cd5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - @ instruction: 0x03a29f04 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + biceq r6, pc, #8, 6 @ 0x20000000 │ │ │ │ + @ instruction: 0x03a33b1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a108 <__cxa_atexit@plt+0x3cdc8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a124 <__cxa_atexit@plt+0x3cde4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a110 <__cxa_atexit@plt+0x3cdd0> │ │ │ │ - ldr r3, [pc, #76] @ 4a128 <__cxa_atexit@plt+0x3cde8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a0f8 <__cxa_atexit@plt+0x3cdb8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47980 <__cxa_atexit@plt+0x3a640> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 47988 <__cxa_atexit@plt+0x3a648> │ │ │ │ + ldr r9, [pc, #140] @ 4799c <__cxa_atexit@plt+0x3a65c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #136] @ 479a0 <__cxa_atexit@plt+0x3a660> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 479a4 <__cxa_atexit@plt+0x3a664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr sl, [pc, #108] @ 479a8 <__cxa_atexit@plt+0x3a668> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #26 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #88] @ 479ac <__cxa_atexit@plt+0x3a66c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r7, r6, #38 @ 0x26 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 47750 <__cxa_atexit@plt+0x3a410> │ │ │ │ + mov r6, r3 │ │ │ │ + b 47990 <__cxa_atexit@plt+0x3a650> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a12c <__cxa_atexit@plt+0x3cdec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - @ instruction: 0x03a29e74 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0x03a33a1c │ │ │ │ + biceq r6, pc, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0x03a33a0c │ │ │ │ + biceq r6, pc, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4a160 <__cxa_atexit@plt+0x3ce20> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 4a168 <__cxa_atexit@plt+0x3ce28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 479e4 <__cxa_atexit@plt+0x3a6a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 479ec <__cxa_atexit@plt+0x3a6ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1b1268 <__cxa_atexit@plt+0x1a3f28> │ │ │ │ + mov r7, r2 │ │ │ │ + b 47a44 <__cxa_atexit@plt+0x3a704> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, pc, #68, 20 @ 0x44000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + biceq r6, pc, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4a19c <__cxa_atexit@plt+0x3ce5c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 4a1a4 <__cxa_atexit@plt+0x3ce64> │ │ │ │ + bhi 47a28 <__cxa_atexit@plt+0x3a6e8> │ │ │ │ + ldr r8, [pc, #36] @ 47a30 <__cxa_atexit@plt+0x3a6f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 47a34 <__cxa_atexit@plt+0x3a6f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1b1268 <__cxa_atexit@plt+0x1a3f28> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a210 <__cxa_atexit@plt+0x3ced0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a22c <__cxa_atexit@plt+0x3ceec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a218 <__cxa_atexit@plt+0x3ced8> │ │ │ │ - ldr r3, [pc, #76] @ 4a230 <__cxa_atexit@plt+0x3cef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a200 <__cxa_atexit@plt+0x3cec0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a234 <__cxa_atexit@plt+0x3cef4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x03a29d6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a2a0 <__cxa_atexit@plt+0x3cf60> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a2bc <__cxa_atexit@plt+0x3cf7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a2a8 <__cxa_atexit@plt+0x3cf68> │ │ │ │ - ldr r3, [pc, #76] @ 4a2c0 <__cxa_atexit@plt+0x3cf80> │ │ │ │ + cmneq sp, #-1073741777 @ 0xc000002f │ │ │ │ + biceq r6, pc, #112, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 47afc <__cxa_atexit@plt+0x3a7bc> │ │ │ │ + ldr r3, [pc, #196] @ 47b1c <__cxa_atexit@plt+0x3a7dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a290 <__cxa_atexit@plt+0x3cf50> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 47adc <__cxa_atexit@plt+0x3a79c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 47aec <__cxa_atexit@plt+0x3a7ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 47b04 <__cxa_atexit@plt+0x3a7c4> │ │ │ │ + ldr r9, [pc, #148] @ 47b20 <__cxa_atexit@plt+0x3a7e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #144] @ 47b24 <__cxa_atexit@plt+0x3a7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r8, [pc, #120] @ 47b28 <__cxa_atexit@plt+0x3a7e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a2c4 <__cxa_atexit@plt+0x3cf84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq r4, pc, #60, 18 @ 0xf0000 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a29cdc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4a30c <__cxa_atexit@plt+0x3cfcc> │ │ │ │ - ldr r7, [pc, #52] @ 4a320 <__cxa_atexit@plt+0x3cfe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a300 <__cxa_atexit@plt+0x3cfc0> │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4a324 <__cxa_atexit@plt+0x3cfe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a29c78 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r6, pc, #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4a388 <__cxa_atexit@plt+0x3d048> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4a3f4 <__cxa_atexit@plt+0x3d0b4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 4a448 <__cxa_atexit@plt+0x3d108> │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 4a4b0 <__cxa_atexit@plt+0x3d170> │ │ │ │ - ldr lr, [pc, #352] @ 4a4d4 <__cxa_atexit@plt+0x3d194> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #348] @ 4a4d8 <__cxa_atexit@plt+0x3d198> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #344] @ 4a4dc <__cxa_atexit@plt+0x3d19c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 4a468 <__cxa_atexit@plt+0x3d128> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4a4b0 <__cxa_atexit@plt+0x3d170> │ │ │ │ - ldr lr, [pc, #328] @ 4a4e8 <__cxa_atexit@plt+0x3d1a8> │ │ │ │ + bne 47ba8 <__cxa_atexit@plt+0x3a868> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 47bbc <__cxa_atexit@plt+0x3a87c> │ │ │ │ + ldr r2, [pc, #116] @ 47bcc <__cxa_atexit@plt+0x3a88c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 47bd0 <__cxa_atexit@plt+0x3a890> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #324] @ 4a4ec <__cxa_atexit@plt+0x3d1ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #320] @ 4a4f0 <__cxa_atexit@plt+0x3d1b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #20]! │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #88] @ 47bd4 <__cxa_atexit@plt+0x3a894> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4a4b8 <__cxa_atexit@plt+0x3d178> │ │ │ │ - ldr lr, [pc, #212] @ 4a4e0 <__cxa_atexit@plt+0x3d1a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #188] @ 4a4e4 <__cxa_atexit@plt+0x3d1a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r2, r7, lr} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 4a4b0 <__cxa_atexit@plt+0x3d170> │ │ │ │ - ldr lr, [pc, #112] @ 4a4c8 <__cxa_atexit@plt+0x3d188> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + biceq r6, pc, #16 │ │ │ │ + @ instruction: 0x03a3381c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47c4c <__cxa_atexit@plt+0x3a90c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 47c54 <__cxa_atexit@plt+0x3a914> │ │ │ │ + ldr lr, [pc, #88] @ 47c68 <__cxa_atexit@plt+0x3a928> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 4a4cc <__cxa_atexit@plt+0x3d18c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #104] @ 4a4d0 <__cxa_atexit@plt+0x3d190> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #20]! │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - b 4a4bc <__cxa_atexit@plt+0x3d17c> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #84] @ 47c6c <__cxa_atexit@plt+0x3a92c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #64] @ 47c70 <__cxa_atexit@plt+0x3a930> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 47a44 <__cxa_atexit@plt+0x3a704> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - biceq r4, pc, #68, 18 @ 0x110000 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - biceq r4, pc, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - biceq r4, pc, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - biceq r4, pc, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a55c <__cxa_atexit@plt+0x3d21c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a578 <__cxa_atexit@plt+0x3d238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a564 <__cxa_atexit@plt+0x3d224> │ │ │ │ - ldr r3, [pc, #76] @ 4a57c <__cxa_atexit@plt+0x3d23c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a54c <__cxa_atexit@plt+0x3d20c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b 47c5c <__cxa_atexit@plt+0x3a91c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + biceq r5, pc, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0x03a33770 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47ce0 <__cxa_atexit@plt+0x3a9a0> │ │ │ │ + ldr r2, [pc, #104] @ 47d00 <__cxa_atexit@plt+0x3a9c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #92] @ 47d04 <__cxa_atexit@plt+0x3a9c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r3, r3, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47cec <__cxa_atexit@plt+0x3a9ac> │ │ │ │ + ldr r5, [pc, #68] @ 47d0c <__cxa_atexit@plt+0x3a9cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #64] @ 47d10 <__cxa_atexit@plt+0x3a9d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a580 <__cxa_atexit@plt+0x3d240> │ │ │ │ + ldr r7, [pc, #20] @ 47d08 <__cxa_atexit@plt+0x3a9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r4, pc, #128, 12 @ 0x8000000 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x03a29a20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4a5ec <__cxa_atexit@plt+0x3d2ac> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 4a608 <__cxa_atexit@plt+0x3d2c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a5f4 <__cxa_atexit@plt+0x3d2b4> │ │ │ │ - ldr r3, [pc, #76] @ 4a60c <__cxa_atexit@plt+0x3d2cc> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + biceq r5, pc, #224, 28 @ 0xe00 │ │ │ │ + @ instruction: 0x03a33624 │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0x03a33638 │ │ │ │ + @ instruction: 0x03a336d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 47d34 <__cxa_atexit@plt+0x3a9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a5dc <__cxa_atexit@plt+0x3d29c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 4a330 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a336ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 47d64 <__cxa_atexit@plt+0x3aa24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 47d68 <__cxa_atexit@plt+0x3aa28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, pc, #156 @ 0x9c │ │ │ │ + @ instruction: 0x03a33678 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 47d8c <__cxa_atexit@plt+0x3aa4c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4a610 <__cxa_atexit@plt+0x3d2d0> │ │ │ │ + ldr r2, [pc, #72] @ 47ddc <__cxa_atexit@plt+0x3aa9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47dc4 <__cxa_atexit@plt+0x3aa84> │ │ │ │ + ldr r3, [pc, #52] @ 47de4 <__cxa_atexit@plt+0x3aaa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 47de8 <__cxa_atexit@plt+0x3aaa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 47de0 <__cxa_atexit@plt+0x3aaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r4, pc, #240, 10 @ 0x3c000000 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0x03a29990 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a3354c │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + @ instruction: 0x03a33550 │ │ │ │ + @ instruction: 0x03a335e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a63c <__cxa_atexit@plt+0x3d2fc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a650 <__cxa_atexit@plt+0x3d310> │ │ │ │ - ldr r7, [pc, #8] @ 4a64c <__cxa_atexit@plt+0x3d30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 47e0c <__cxa_atexit@plt+0x3aacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a335c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 47e3c <__cxa_atexit@plt+0x3aafc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 47e40 <__cxa_atexit@plt+0x3ab00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, pc, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0x03a3354c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #32] @ 47e78 <__cxa_atexit@plt+0x3ab38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, r1 │ │ │ │ + moveq r3, r5 │ │ │ │ + movne r7, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2994c │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - beq 4a6e4 <__cxa_atexit@plt+0x3d3a4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4a6d0 <__cxa_atexit@plt+0x3d390> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #140] @ 4a708 <__cxa_atexit@plt+0x3d3c8> │ │ │ │ + @ instruction: 0x03a33540 │ │ │ │ + @ instruction: 0x03a335d0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 47ed8 <__cxa_atexit@plt+0x3ab98> │ │ │ │ + ldr r2, [pc, #88] @ 47ef8 <__cxa_atexit@plt+0x3abb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a6ec <__cxa_atexit@plt+0x3d3ac> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4a6d0 <__cxa_atexit@plt+0x3d390> │ │ │ │ - ldr r2, [pc, #96] @ 4a70c <__cxa_atexit@plt+0x3d3cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4a6f8 <__cxa_atexit@plt+0x3d3b8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 4a780 <__cxa_atexit@plt+0x3d440> │ │ │ │ - ldr r7, [pc, #44] @ 4a704 <__cxa_atexit@plt+0x3d3c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r2, r3, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 47ee0 <__cxa_atexit@plt+0x3aba0> │ │ │ │ + ldr r3, [pc, #60] @ 47f00 <__cxa_atexit@plt+0x3abc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #56] @ 47f04 <__cxa_atexit@plt+0x3abc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 4aed0 <__cxa_atexit@plt+0x3db90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 47efc <__cxa_atexit@plt+0x3abbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, pc, #160, 10 @ 0x28000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a33370 │ │ │ │ + @ instruction: 0xffffe15c │ │ │ │ + @ instruction: 0x03a332a0 │ │ │ │ + @ instruction: 0x03a33538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4a754 <__cxa_atexit@plt+0x3d414> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 47f38 <__cxa_atexit@plt+0x3abf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 47f3c <__cxa_atexit@plt+0x3abfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r5, pc, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0x03a334f0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 47f70 <__cxa_atexit@plt+0x3ac30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 47f74 <__cxa_atexit@plt+0x3ac34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r5, pc, #120, 24 @ 0x7800 │ │ │ │ + @ instruction: 0x03a334a4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 47fa8 <__cxa_atexit@plt+0x3ac68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #12] @ 47fac <__cxa_atexit@plt+0x3ac6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r5, pc, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0x03a33454 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #112 @ 0x70 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 480b8 <__cxa_atexit@plt+0x3ad78> │ │ │ │ + ldr r8, [pc, #236] @ 480c4 <__cxa_atexit@plt+0x3ad84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #232] @ 480c8 <__cxa_atexit@plt+0x3ad88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #228] @ 480cc <__cxa_atexit@plt+0x3ad8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r5, #16]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r1, [pc, #208] @ 480d0 <__cxa_atexit@plt+0x3ad90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + ldr r1, [pc, #200] @ 480d4 <__cxa_atexit@plt+0x3ad94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r1, #1 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r1, [pc, #188] @ 480d8 <__cxa_atexit@plt+0x3ad98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #180] @ 480dc <__cxa_atexit@plt+0x3ad9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldmdb r5, {r8, sl, ip} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ + sub r2, r6, #70 @ 0x46 │ │ │ │ + ldr r9, [pc, #124] @ 480e0 <__cxa_atexit@plt+0x3ada0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub lr, r6, #82 @ 0x52 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r3, [r3, #32] │ │ │ │ + ldr r3, [pc, #68] @ 480e4 <__cxa_atexit@plt+0x3ada4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 480e8 <__cxa_atexit@plt+0x3ada8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f839a4 <__cxa_atexit@plt+0x1f76664> │ │ │ │ + mov r3, #112 @ 0x70 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a33348 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + biceq r5, pc, #208, 26 @ 0x3400 │ │ │ │ + biceq r5, pc, #140, 22 @ 0x23000 │ │ │ │ + biceq r5, pc, #220, 22 @ 0x37000 │ │ │ │ + biceq r5, pc, #148, 26 @ 0x2500 │ │ │ │ + biceq r5, pc, #240, 22 @ 0x3c000 │ │ │ │ + biceq r5, pc, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq r5, pc, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0x03a332f8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 4813c <__cxa_atexit@plt+0x3adfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48134 <__cxa_atexit@plt+0x3adf4> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r2, [pc, #48] @ 4a770 <__cxa_atexit@plt+0x3d430> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r2, [pc, #32] @ 48140 <__cxa_atexit@plt+0x3ae00> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4a768 <__cxa_atexit@plt+0x3d428> │ │ │ │ - b 4a780 <__cxa_atexit@plt+0x3d440> │ │ │ │ - ldr r7, [pc, #24] @ 4a774 <__cxa_atexit@plt+0x3d434> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 48134 <__cxa_atexit@plt+0x3adf4> │ │ │ │ + b 48190 <__cxa_atexit@plt+0x3ae50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r4, pc, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4a7b8 <__cxa_atexit@plt+0x3d478> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #72] @ 4a7e0 <__cxa_atexit@plt+0x3d4a0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a332a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r2, [pc, #28] @ 48180 <__cxa_atexit@plt+0x3ae40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a7d4 <__cxa_atexit@plt+0x3d494> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a7f8 <__cxa_atexit@plt+0x3d4b8> │ │ │ │ - ldr r3, [pc, #28] @ 4a7dc <__cxa_atexit@plt+0x3d49c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4a7d4 <__cxa_atexit@plt+0x3d494> │ │ │ │ - b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + beq 48178 <__cxa_atexit@plt+0x3ae38> │ │ │ │ + b 48190 <__cxa_atexit@plt+0x3ae50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a7f8 <__cxa_atexit@plt+0x3d4b8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4a84c <__cxa_atexit@plt+0x3d50c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ 4a880 <__cxa_atexit@plt+0x3d540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a868 <__cxa_atexit@plt+0x3d528> │ │ │ │ - ldr r2, [pc, #76] @ 4a884 <__cxa_atexit@plt+0x3d544> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r3, [pc, #40] @ 4a87c <__cxa_atexit@plt+0x3d53c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a33260 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 481cc <__cxa_atexit@plt+0x3ae8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4823c <__cxa_atexit@plt+0x3aefc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #168] @ 48260 <__cxa_atexit@plt+0x3af20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + b 48214 <__cxa_atexit@plt+0x3aed4> │ │ │ │ + ldr r3, [pc, #132] @ 48258 <__cxa_atexit@plt+0x3af18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a874 <__cxa_atexit@plt+0x3d534> │ │ │ │ - b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 48224 <__cxa_atexit@plt+0x3aee4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4822c <__cxa_atexit@plt+0x3aeec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4823c <__cxa_atexit@plt+0x3aefc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #84] @ 4825c <__cxa_atexit@plt+0x3af1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4a8a8 <__cxa_atexit@plt+0x3d568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #52] @ 48268 <__cxa_atexit@plt+0x3af28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 48264 <__cxa_atexit@plt+0x3af24> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a33164 │ │ │ │ + @ instruction: 0x03a33178 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4a8c8 <__cxa_atexit@plt+0x3d588> │ │ │ │ - b 4a900 <__cxa_atexit@plt+0x3d5c0> │ │ │ │ - ldr r3, [pc, #36] @ 4a8f4 <__cxa_atexit@plt+0x3d5b4> │ │ │ │ + bne 482bc <__cxa_atexit@plt+0x3af7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 482cc <__cxa_atexit@plt+0x3af8c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #72] @ 482ec <__cxa_atexit@plt+0x3afac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 482e8 <__cxa_atexit@plt+0x3afa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ 482e4 <__cxa_atexit@plt+0x3afa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4a8ec <__cxa_atexit@plt+0x3d5ac> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a7f8 <__cxa_atexit@plt+0x3d4b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4a998 <__cxa_atexit@plt+0x3d658> │ │ │ │ - ldr lr, [pc, #168] @ 4a9c4 <__cxa_atexit@plt+0x3d684> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #16]! │ │ │ │ - ldr r9, [pc, #156] @ 4a9c8 <__cxa_atexit@plt+0x3d688> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r0, [r3, #-8] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r9, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4a988 <__cxa_atexit@plt+0x3d648> │ │ │ │ - ldr r7, [pc, #108] @ 4a9cc <__cxa_atexit@plt+0x3d68c> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a330d4 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0x03a330f4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 48338 <__cxa_atexit@plt+0x3aff8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #52] @ 48350 <__cxa_atexit@plt+0x3b010> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #20]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4a9b0 <__cxa_atexit@plt+0x3d670> │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 4a9d4 <__cxa_atexit@plt+0x3d694> │ │ │ │ + ldr r3, [pc, #20] @ 48354 <__cxa_atexit@plt+0x3b014> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - ldr r7, [pc, #24] @ 4a9d0 <__cxa_atexit@plt+0x3d690> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 483c8 <__cxa_atexit@plt+0x3b088> │ │ │ │ + ldr r3, [pc, #96] @ 483e0 <__cxa_atexit@plt+0x3b0a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #92] @ 483e4 <__cxa_atexit@plt+0x3b0a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 483e8 <__cxa_atexit@plt+0x3b0a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #14 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, #68] @ 483ec <__cxa_atexit@plt+0x3b0ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 483f0 <__cxa_atexit@plt+0x3b0b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a295b8 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + @ instruction: 0x03a3303c │ │ │ │ + biceq r5, pc, #228, 14 @ 0x3900000 │ │ │ │ + @ instruction: 0x03a330b4 │ │ │ │ + @ instruction: 0x03a33078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ 4aa28 <__cxa_atexit@plt+0x3d6e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4aa14 <__cxa_atexit@plt+0x3d6d4> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r7, [pc, #16] @ 4aa2c <__cxa_atexit@plt+0x3d6ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48430 <__cxa_atexit@plt+0x3b0f0> │ │ │ │ + ldr r3, [pc, #36] @ 4843c <__cxa_atexit@plt+0x3b0fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 48440 <__cxa_atexit@plt+0x3b100> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a29554 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r5, pc, #200, 18 @ 0x320000 │ │ │ │ + @ instruction: 0x03a3301c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16ada20 <__cxa_atexit@plt+0x16a06e0> │ │ │ │ + @ instruction: 0x03a33010 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 484b8 <__cxa_atexit@plt+0x3b178> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4aa64 <__cxa_atexit@plt+0x3d724> │ │ │ │ - ldr r2, [pc, #40] @ 4aa7c <__cxa_atexit@plt+0x3d73c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4aa80 <__cxa_atexit@plt+0x3d740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, pc, #208, 2 @ 0x34 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a7f8 <__cxa_atexit@plt+0x3d4b8> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4ab1c <__cxa_atexit@plt+0x3d7dc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #148] @ 4ab4c <__cxa_atexit@plt+0x3d80c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 4ab30 <__cxa_atexit@plt+0x3d7f0> │ │ │ │ - str r3, [r7] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4ab1c <__cxa_atexit@plt+0x3d7dc> │ │ │ │ - ldr r2, [pc, #108] @ 4ab50 <__cxa_atexit@plt+0x3d810> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ab40 <__cxa_atexit@plt+0x3d800> │ │ │ │ - ldr r2, [pc, #76] @ 4ab54 <__cxa_atexit@plt+0x3d814> │ │ │ │ + bcc 484c4 <__cxa_atexit@plt+0x3b184> │ │ │ │ + ldr r2, [pc, #68] @ 484d4 <__cxa_atexit@plt+0x3b194> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r8, [pc, #64] @ 484d8 <__cxa_atexit@plt+0x3b198> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 484dc <__cxa_atexit@plt+0x3b19c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #52] @ 4ab58 <__cxa_atexit@plt+0x3d818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq sp, #14942208 @ 0xe40000 │ │ │ │ + biceq r5, pc, #232, 12 @ 0xe800000 │ │ │ │ + @ instruction: 0x03a32eb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4852c <__cxa_atexit@plt+0x3b1ec> │ │ │ │ + ldr r2, [pc, #52] @ 48534 <__cxa_atexit@plt+0x3b1f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 48538 <__cxa_atexit@plt+0x3b1f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 4853c <__cxa_atexit@plt+0x3b1fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - biceq r4, pc, #84, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4abb8 <__cxa_atexit@plt+0x3d878> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #80] @ 4abd8 <__cxa_atexit@plt+0x3d898> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0x03a32e98 │ │ │ │ + biceq r5, pc, #124, 12 @ 0x7c00000 │ │ │ │ + biceq r5, pc, #208, 16 @ 0xd00000 │ │ │ │ + @ instruction: 0x03a32ea4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4abcc <__cxa_atexit@plt+0x3d88c> │ │ │ │ - ldr r2, [pc, #56] @ 4abdc <__cxa_atexit@plt+0x3d89c> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 485ac <__cxa_atexit@plt+0x3b26c> │ │ │ │ + ldr r2, [pc, #104] @ 485cc <__cxa_atexit@plt+0x3b28c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #92] @ 485d0 <__cxa_atexit@plt+0x3b290> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r3, r3, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 485b8 <__cxa_atexit@plt+0x3b278> │ │ │ │ + ldr r5, [pc, #68] @ 485d8 <__cxa_atexit@plt+0x3b298> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #64] @ 485dc <__cxa_atexit@plt+0x3b29c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #32] @ 4abe0 <__cxa_atexit@plt+0x3d8a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r4, pc, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4ac04 <__cxa_atexit@plt+0x3d8c4> │ │ │ │ + ldr r7, [pc, #20] @ 485d4 <__cxa_atexit@plt+0x3b294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + biceq r5, pc, #20, 12 @ 0x1400000 │ │ │ │ + @ instruction: 0x03a32d58 │ │ │ │ + @ instruction: 0xffffef80 │ │ │ │ + @ instruction: 0x03a32d6c │ │ │ │ + @ instruction: 0x03a32e04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 48600 <__cxa_atexit@plt+0x3b2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + mov r8, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r2, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4ac28 <__cxa_atexit@plt+0x3d8e8> │ │ │ │ - mov r5, r2 │ │ │ │ - b 4acc4 <__cxa_atexit@plt+0x3d984> │ │ │ │ - ldr r7, [pc, #124] @ 4acac <__cxa_atexit@plt+0x3d96c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r2] │ │ │ │ - str r7, [r2] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 4ac80 <__cxa_atexit@plt+0x3d940> │ │ │ │ - str r3, [r2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4ac90 <__cxa_atexit@plt+0x3d950> │ │ │ │ - ldr r2, [pc, #92] @ 4acb0 <__cxa_atexit@plt+0x3d970> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4aca4 <__cxa_atexit@plt+0x3d964> │ │ │ │ - ldr r3, [pc, #68] @ 4acb4 <__cxa_atexit@plt+0x3d974> │ │ │ │ + @ instruction: 0x03a32de0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4acb8 <__cxa_atexit@plt+0x3d978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #16] @ 48634 <__cxa_atexit@plt+0x3b2f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, pc, #208, 14 @ 0x3400000 │ │ │ │ + @ instruction: 0x03a32dac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 48658 <__cxa_atexit@plt+0x3b318> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - biceq r3, pc, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4ad5c <__cxa_atexit@plt+0x3da1c> │ │ │ │ - ldr lr, [pc, #168] @ 4ad88 <__cxa_atexit@plt+0x3da48> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - ldr r9, [pc, #156] @ 4ad8c <__cxa_atexit@plt+0x3da4c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r9, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4ad4c <__cxa_atexit@plt+0x3da0c> │ │ │ │ - ldr r7, [pc, #108] @ 4ad90 <__cxa_atexit@plt+0x3da50> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #72] @ 486a8 <__cxa_atexit@plt+0x3b368> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ad74 <__cxa_atexit@plt+0x3da34> │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 4ad98 <__cxa_atexit@plt+0x3da58> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48690 <__cxa_atexit@plt+0x3b350> │ │ │ │ + ldr r3, [pc, #52] @ 486b0 <__cxa_atexit@plt+0x3b370> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #48] @ 486b4 <__cxa_atexit@plt+0x3b374> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - ldr r7, [pc, #24] @ 4ad94 <__cxa_atexit@plt+0x3da54> │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #20] @ 486ac <__cxa_atexit@plt+0x3b36c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff808 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a291f4 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a32c80 │ │ │ │ + @ instruction: 0xffffee98 │ │ │ │ + @ instruction: 0x03a32c84 │ │ │ │ + @ instruction: 0x03a32d1c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 486d8 <__cxa_atexit@plt+0x3b398> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ 4adec <__cxa_atexit@plt+0x3daac> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a32cf8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 48708 <__cxa_atexit@plt+0x3b3c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4870c <__cxa_atexit@plt+0x3b3cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, pc, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0x03a32c80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #32] @ 48744 <__cxa_atexit@plt+0x3b404> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r3, r1 │ │ │ │ + moveq r3, r5 │ │ │ │ + movne r7, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a32c74 │ │ │ │ + @ instruction: 0x03a32c98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48854 <__cxa_atexit@plt+0x3b514> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 487c0 <__cxa_atexit@plt+0x3b480> │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4885c <__cxa_atexit@plt+0x3b51c> │ │ │ │ + ldr r2, [pc, #288] @ 488b0 <__cxa_atexit@plt+0x3b570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8]! │ │ │ │ + ldr r0, [pc, #280] @ 488b4 <__cxa_atexit@plt+0x3b574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r1, [pc, #212] @ 4889c <__cxa_atexit@plt+0x3b55c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 4883c <__cxa_atexit@plt+0x3b4fc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4884c <__cxa_atexit@plt+0x3b50c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4add8 <__cxa_atexit@plt+0x3da98> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 48630 <__cxa_atexit@plt+0x3b2f0> │ │ │ │ - ldr r7, [pc, #16] @ 4adf0 <__cxa_atexit@plt+0x3dab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r3, #-16]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 48878 <__cxa_atexit@plt+0x3b538> │ │ │ │ + ldr r3, [pc, #156] @ 488a8 <__cxa_atexit@plt+0x3b568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-8]! │ │ │ │ + ldr r1, [pc, #148] @ 488ac <__cxa_atexit@plt+0x3b56c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a29190 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4ae28 <__cxa_atexit@plt+0x3dae8> │ │ │ │ - ldr r2, [pc, #40] @ 4ae40 <__cxa_atexit@plt+0x3db00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4ae44 <__cxa_atexit@plt+0x3db04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + ldr r6, [pc, #64] @ 488a4 <__cxa_atexit@plt+0x3b564> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, pc, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + ldr r6, [pc, #32] @ 488a0 <__cxa_atexit@plt+0x3b560> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + biceq r5, pc, #208, 10 @ 0x34000000 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + biceq r5, pc, #76, 12 @ 0x4c00000 │ │ │ │ + @ instruction: 0x03a32b2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4aea4 <__cxa_atexit@plt+0x3db64> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #80] @ 4aec4 <__cxa_atexit@plt+0x3db84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4aeb8 <__cxa_atexit@plt+0x3db78> │ │ │ │ - ldr r2, [pc, #56] @ 4aec8 <__cxa_atexit@plt+0x3db88> │ │ │ │ + bne 48924 <__cxa_atexit@plt+0x3b5e4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 48930 <__cxa_atexit@plt+0x3b5f0> │ │ │ │ + ldr r2, [pc, #96] @ 48954 <__cxa_atexit@plt+0x3b614> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #32] @ 4aecc <__cxa_atexit@plt+0x3db8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - biceq r3, pc, #204, 26 @ 0x3300 │ │ │ │ - mov fp, r7 │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r0, [pc, #88] @ 48958 <__cxa_atexit@plt+0x3b618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r6, [pc, #24] @ 48950 <__cxa_atexit@plt+0x3b610> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + biceq r5, pc, #232, 8 @ 0xe8000000 │ │ │ │ + @ instruction: 0x03a32a88 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4af54 <__cxa_atexit@plt+0x3dc14> │ │ │ │ - ldr lr, [pc, #120] @ 4af6c <__cxa_atexit@plt+0x3dc2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r8, [pc, #100] @ 4af70 <__cxa_atexit@plt+0x3dc30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #96] @ 4af74 <__cxa_atexit@plt+0x3dc34> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - stmib r3, {r9, ip} │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4af4c <__cxa_atexit@plt+0x3dc0c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a650 <__cxa_atexit@plt+0x3d310> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4af78 <__cxa_atexit@plt+0x3dc38> │ │ │ │ + bcc 489b0 <__cxa_atexit@plt+0x3b670> │ │ │ │ + ldr r2, [pc, #68] @ 489c8 <__cxa_atexit@plt+0x3b688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #60] @ 489cc <__cxa_atexit@plt+0x3b68c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r3, [pc, #24] @ 489d0 <__cxa_atexit@plt+0x3b690> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - biceq r3, pc, #144, 24 @ 0x9000 │ │ │ │ - biceq r3, pc, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4aed0 <__cxa_atexit@plt+0x3db90> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a650 <__cxa_atexit@plt+0x3d310> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + biceq r5, pc, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a32a0c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4affc <__cxa_atexit@plt+0x3dcbc> │ │ │ │ - ldr r2, [pc, #88] @ 4b018 <__cxa_atexit@plt+0x3dcd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b004 <__cxa_atexit@plt+0x3dcc4> │ │ │ │ - ldr r7, [pc, #64] @ 4b01c <__cxa_atexit@plt+0x3dcdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + bhi 48a60 <__cxa_atexit@plt+0x3b720> │ │ │ │ + ldr r3, [pc, #112] @ 48a68 <__cxa_atexit@plt+0x3b728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 4aff0 <__cxa_atexit@plt+0x3dcb0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ + beq 48a40 <__cxa_atexit@plt+0x3b700> │ │ │ │ + ldr r2, [pc, #84] @ 48a6c <__cxa_atexit@plt+0x3b72c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r9, [r8, #11] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 48a50 <__cxa_atexit@plt+0x3b710> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 48758 <__cxa_atexit@plt+0x3b418> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b020 <__cxa_atexit@plt+0x3dce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, pc, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0x03a28f88 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a32974 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4b07c <__cxa_atexit@plt+0x3dd3c> │ │ │ │ - ldr r2, [pc, #88] @ 4b098 <__cxa_atexit@plt+0x3dd58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b084 <__cxa_atexit@plt+0x3dd44> │ │ │ │ - ldr r7, [pc, #64] @ 4b09c <__cxa_atexit@plt+0x3dd5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r3, [pc, #52] @ 48ac0 <__cxa_atexit@plt+0x3b780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 4b070 <__cxa_atexit@plt+0x3dd30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ + beq 48ab0 <__cxa_atexit@plt+0x3b770> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 48758 <__cxa_atexit@plt+0x3b418> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b0a0 <__cxa_atexit@plt+0x3dd60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r3, pc, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - @ instruction: 0x03a28f08 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a32920 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 48758 <__cxa_atexit@plt+0x3b418> │ │ │ │ + @ instruction: 0x03a329e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b0fc <__cxa_atexit@plt+0x3ddbc> │ │ │ │ - ldr r2, [pc, #88] @ 4b118 <__cxa_atexit@plt+0x3ddd8> │ │ │ │ + bhi 48b34 <__cxa_atexit@plt+0x3b7f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 48b3c <__cxa_atexit@plt+0x3b7fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 48b40 <__cxa_atexit@plt+0x3b800> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 48b44 <__cxa_atexit@plt+0x3b804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b104 <__cxa_atexit@plt+0x3ddc4> │ │ │ │ - ldr r7, [pc, #64] @ 4b11c <__cxa_atexit@plt+0x3dddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b0f0 <__cxa_atexit@plt+0x3ddb0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15eb860 <__cxa_atexit@plt+0x15de520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b120 <__cxa_atexit@plt+0x3dde0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r5, pc, #128 @ 0x80 │ │ │ │ + biceq r5, pc, #228, 4 @ 0x4000000e │ │ │ │ + biceq r5, pc, #196, 4 @ 0x4000000c │ │ │ │ + @ instruction: 0x03a32978 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48b98 <__cxa_atexit@plt+0x3b858> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 48ba0 <__cxa_atexit@plt+0x3b860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 48ba4 <__cxa_atexit@plt+0x3b864> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 48ba8 <__cxa_atexit@plt+0x3b868> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + b 15eb860 <__cxa_atexit@plt+0x15de520> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, pc, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x03a28e88 │ │ │ │ + biceq r5, pc, #28 │ │ │ │ + biceq r5, pc, #104 @ 0x68 │ │ │ │ + biceq r5, pc, #96, 4 │ │ │ │ + @ instruction: 0x03a32908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b17c <__cxa_atexit@plt+0x3de3c> │ │ │ │ - ldr r2, [pc, #88] @ 4b198 <__cxa_atexit@plt+0x3de58> │ │ │ │ + bhi 48bfc <__cxa_atexit@plt+0x3b8bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 48c04 <__cxa_atexit@plt+0x3b8c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 48c08 <__cxa_atexit@plt+0x3b8c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 48c0c <__cxa_atexit@plt+0x3b8cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b184 <__cxa_atexit@plt+0x3de44> │ │ │ │ - ldr r7, [pc, #64] @ 4b19c <__cxa_atexit@plt+0x3de5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b170 <__cxa_atexit@plt+0x3de30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15eb860 <__cxa_atexit@plt+0x15de520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b1a0 <__cxa_atexit@plt+0x3de60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r4, pc, #184, 30 @ 0x2e0 │ │ │ │ + biceq r5, pc, #8 │ │ │ │ + biceq r5, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48c44 <__cxa_atexit@plt+0x3b904> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 48c4c <__cxa_atexit@plt+0x3b90c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 48ca4 <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, pc, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x03a28e08 │ │ │ │ + biceq r4, pc, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b1fc <__cxa_atexit@plt+0x3debc> │ │ │ │ - ldr r2, [pc, #88] @ 4b218 <__cxa_atexit@plt+0x3ded8> │ │ │ │ + bhi 48c88 <__cxa_atexit@plt+0x3b948> │ │ │ │ + ldr r8, [pc, #36] @ 48c90 <__cxa_atexit@plt+0x3b950> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 48c94 <__cxa_atexit@plt+0x3b954> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b204 <__cxa_atexit@plt+0x3dec4> │ │ │ │ - ldr r7, [pc, #64] @ 4b21c <__cxa_atexit@plt+0x3dedc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b1f0 <__cxa_atexit@plt+0x3deb0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b220 <__cxa_atexit@plt+0x3dee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, pc, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x03a28d88 │ │ │ │ + cmneq sp, #392 @ 0x188 │ │ │ │ + biceq r4, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b264 <__cxa_atexit@plt+0x3df24> │ │ │ │ - ldr r7, [pc, #48] @ 4b274 <__cxa_atexit@plt+0x3df34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b258 <__cxa_atexit@plt+0x3df18> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4b278 <__cxa_atexit@plt+0x3df38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a28d28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 48d58 <__cxa_atexit@plt+0x3ba18> │ │ │ │ + ldr r3, [pc, #192] @ 48d78 <__cxa_atexit@plt+0x3ba38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 48d3c <__cxa_atexit@plt+0x3b9fc> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 4b310 <__cxa_atexit@plt+0x3dfd0> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4b370 <__cxa_atexit@plt+0x3e030> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4b3bc <__cxa_atexit@plt+0x3e07c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 4b3c8 <__cxa_atexit@plt+0x3e088> │ │ │ │ - ldr r9, [pc, #320] @ 4b408 <__cxa_atexit@plt+0x3e0c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #316] @ 4b40c <__cxa_atexit@plt+0x3e0cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #312] @ 4b410 <__cxa_atexit@plt+0x3e0d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 48d4c <__cxa_atexit@plt+0x3ba0c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 4b3c8 <__cxa_atexit@plt+0x3e088> │ │ │ │ - ldr r9, [pc, #240] @ 4b418 <__cxa_atexit@plt+0x3e0d8> │ │ │ │ + bcc 48d60 <__cxa_atexit@plt+0x3ba20> │ │ │ │ + ldr r9, [pc, #144] @ 48d7c <__cxa_atexit@plt+0x3ba3c> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #236] @ 4b41c <__cxa_atexit@plt+0x3e0dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #232] @ 4b420 <__cxa_atexit@plt+0x3e0e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr lr, [pc, #140] @ 48d80 <__cxa_atexit@plt+0x3ba40> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r8, [pc, #116] @ 48d84 <__cxa_atexit@plt+0x3ba44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ mov r2, r6 │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r1, [pc, #120] @ 4b3fc <__cxa_atexit@plt+0x3e0bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b3dc <__cxa_atexit@plt+0x3e09c> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #104] @ 4b414 <__cxa_atexit@plt+0x3e0d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 4a650 <__cxa_atexit@plt+0x3d310> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #28] @ 4b400 <__cxa_atexit@plt+0x3e0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 4b404 <__cxa_atexit@plt+0x3e0c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x03a28bac │ │ │ │ - biceq r3, pc, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - biceq r3, pc, #232, 20 @ 0xe8000 │ │ │ │ - biceq r3, pc, #252, 14 @ 0x3f00000 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - biceq r3, pc, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r4, pc, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4b44c <__cxa_atexit@plt+0x3e10c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ + bne 48e04 <__cxa_atexit@plt+0x3bac4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4b4a0 <__cxa_atexit@plt+0x3e160> │ │ │ │ - ldr r7, [pc, #76] @ 4b4b0 <__cxa_atexit@plt+0x3e170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 4b4b4 <__cxa_atexit@plt+0x3e174> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + bcc 48e10 <__cxa_atexit@plt+0x3bad0> │ │ │ │ + ldr r2, [pc, #108] @ 48e20 <__cxa_atexit@plt+0x3bae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ 48e24 <__cxa_atexit@plt+0x3bae4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #80] @ 48e28 <__cxa_atexit@plt+0x3bae8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - biceq r3, pc, #36, 18 @ 0x90000 │ │ │ │ - @ instruction: 0x03a28cc0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + biceq r4, pc, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4b51c <__cxa_atexit@plt+0x3e1dc> │ │ │ │ - ldr lr, [pc, #76] @ 4b528 <__cxa_atexit@plt+0x3e1e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 4b52c <__cxa_atexit@plt+0x3e1ec> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48e60 <__cxa_atexit@plt+0x3bb20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 48e68 <__cxa_atexit@plt+0x3bb28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4b510 <__cxa_atexit@plt+0x3e1d0> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 48ca4 <__cxa_atexit@plt+0x3b964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r4, pc, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48ea0 <__cxa_atexit@plt+0x3bb60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 48ea8 <__cxa_atexit@plt+0x3bb68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 48f00 <__cxa_atexit@plt+0x3bbc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r3, pc, #172, 12 @ 0xac00000 │ │ │ │ - @ instruction: 0x03a28c48 │ │ │ │ + biceq r4, pc, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a28c28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b608 <__cxa_atexit@plt+0x3e2c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4b614 <__cxa_atexit@plt+0x3e2d4> │ │ │ │ - ldr r8, [pc, #160] @ 4b624 <__cxa_atexit@plt+0x3e2e4> │ │ │ │ + bhi 48ee4 <__cxa_atexit@plt+0x3bba4> │ │ │ │ + ldr r8, [pc, #36] @ 48eec <__cxa_atexit@plt+0x3bbac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #156] @ 4b628 <__cxa_atexit@plt+0x3e2e8> │ │ │ │ - add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #148] @ 4b62c <__cxa_atexit@plt+0x3e2ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + ldr r2, [pc, #28] @ 48ef0 <__cxa_atexit@plt+0x3bbb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r1, [pc, #112] @ 4b630 <__cxa_atexit@plt+0x3e2f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #104] @ 4b634 <__cxa_atexit@plt+0x3e2f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4b5f8 <__cxa_atexit@plt+0x3e2b8> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r3, pc, #0, 12 │ │ │ │ - biceq r3, pc, #48, 16 @ 0x300000 │ │ │ │ - biceq r3, pc, #208, 10 @ 0x34000000 │ │ │ │ - @ instruction: 0x03a28b34 │ │ │ │ + cmneq sp, #3, 26 @ 0xc0 │ │ │ │ + biceq r4, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a28b20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4b6f0 <__cxa_atexit@plt+0x3e3b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4b6f8 <__cxa_atexit@plt+0x3e3b8> │ │ │ │ - ldr lr, [pc, #124] @ 4b70c <__cxa_atexit@plt+0x3e3cc> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 48fb8 <__cxa_atexit@plt+0x3bc78> │ │ │ │ + ldr r3, [pc, #196] @ 48fd8 <__cxa_atexit@plt+0x3bc98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 48f98 <__cxa_atexit@plt+0x3bc58> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 48fa8 <__cxa_atexit@plt+0x3bc68> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 48fc0 <__cxa_atexit@plt+0x3bc80> │ │ │ │ + ldr r9, [pc, #148] @ 48fdc <__cxa_atexit@plt+0x3bc9c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #144] @ 48fe0 <__cxa_atexit@plt+0x3bca0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 4b710 <__cxa_atexit@plt+0x3e3d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #88] @ 4b714 <__cxa_atexit@plt+0x3e3d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #80] @ 4b718 <__cxa_atexit@plt+0x3e3d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4b71c <__cxa_atexit@plt+0x3e3dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl, lr} │ │ │ │ - add r2, r3, #24 │ │ │ │ - stm r2, {r1, r3, lr} │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r8, [pc, #120] @ 48fe4 <__cxa_atexit@plt+0x3bca4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4b700 <__cxa_atexit@plt+0x3e3c0> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r3, pc, #0, 10 │ │ │ │ - biceq r3, pc, #24, 14 @ 0x600000 │ │ │ │ - biceq r3, pc, #40, 14 @ 0xa00000 │ │ │ │ - biceq r3, pc, #200, 8 @ 0xc8000000 │ │ │ │ - @ instruction: 0x03a28a54 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r4, pc, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49064 <__cxa_atexit@plt+0x3bd24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4b798 <__cxa_atexit@plt+0x3e458> │ │ │ │ - ldr lr, [pc, #92] @ 4b7a8 <__cxa_atexit@plt+0x3e468> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 49078 <__cxa_atexit@plt+0x3bd38> │ │ │ │ + ldr r2, [pc, #116] @ 49088 <__cxa_atexit@plt+0x3bd48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 4908c <__cxa_atexit@plt+0x3bd4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4b7ac <__cxa_atexit@plt+0x3e46c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 4b7b0 <__cxa_atexit@plt+0x3e470> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #88] @ 49090 <__cxa_atexit@plt+0x3bd50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - biceq r3, pc, #128, 12 @ 0x8000000 │ │ │ │ - biceq r3, pc, #40, 8 @ 0x28000000 │ │ │ │ - @ instruction: 0x03a289c4 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + biceq r4, pc, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 490c8 <__cxa_atexit@plt+0x3bd88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 490d0 <__cxa_atexit@plt+0x3bd90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 48f00 <__cxa_atexit@plt+0x3bbc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, pc, #208, 20 @ 0xd0000 │ │ │ │ + @ instruction: 0x03a323b8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b830 <__cxa_atexit@plt+0x3e4f0> │ │ │ │ - ldr lr, [pc, #92] @ 4b840 <__cxa_atexit@plt+0x3e500> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4b844 <__cxa_atexit@plt+0x3e504> │ │ │ │ + bcc 491d0 <__cxa_atexit@plt+0x3be90> │ │ │ │ + ldr r2, [pc, #224] @ 491e0 <__cxa_atexit@plt+0x3bea0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #204] @ 491e4 <__cxa_atexit@plt+0x3bea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #196] @ 491e8 <__cxa_atexit@plt+0x3bea8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #188] @ 491ec <__cxa_atexit@plt+0x3beac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 4b848 <__cxa_atexit@plt+0x3e508> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ + str r1, [r3, #92] @ 0x5c │ │ │ │ + str r1, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ + sub ip, r6, #70 @ 0x46 │ │ │ │ + ldr sl, [pc, #144] @ 491f0 <__cxa_atexit@plt+0x3beb0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + sub r0, r6, #82 @ 0x52 │ │ │ │ + ldr r1, [pc, #104] @ 491f4 <__cxa_atexit@plt+0x3beb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #100] @ 491f8 <__cxa_atexit@plt+0x3beb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r2, [pc, #84] @ 491fc <__cxa_atexit@plt+0x3bebc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #60] @ 49200 <__cxa_atexit@plt+0x3bec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f839a4 <__cxa_atexit@plt+0x1f76664> │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - biceq r3, pc, #232, 10 @ 0x3a000000 │ │ │ │ - biceq r3, pc, #144, 6 @ 0x40000002 │ │ │ │ - @ instruction: 0x03a2892c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + biceq r4, pc, #208, 20 @ 0xd0000 │ │ │ │ + biceq r4, pc, #140, 24 @ 0x8c00 │ │ │ │ + biceq r4, pc, #232, 20 @ 0xe8000 │ │ │ │ + biceq r4, pc, #84, 24 @ 0x5400 │ │ │ │ + biceq r4, pc, #44, 24 @ 0x2c00 │ │ │ │ + biceq r4, pc, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0x03a32178 │ │ │ │ + biceq r4, pc, #212, 18 @ 0x350000 │ │ │ │ + @ instruction: 0x03a3228c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 49280 <__cxa_atexit@plt+0x3bf40> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4b8f4 <__cxa_atexit@plt+0x3e5b4> │ │ │ │ - ldr r0, [pc, #172] @ 4b920 <__cxa_atexit@plt+0x3e5e0> │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4928c <__cxa_atexit@plt+0x3bf4c> │ │ │ │ + ldr lr, [pc, #100] @ 4929c <__cxa_atexit@plt+0x3bf5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 492a0 <__cxa_atexit@plt+0x3bf60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #156] @ 4b924 <__cxa_atexit@plt+0x3e5e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4b90c <__cxa_atexit@plt+0x3e5cc> │ │ │ │ - ldr r9, [pc, #124] @ 4b928 <__cxa_atexit@plt+0x3e5e8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #120] @ 4b92c <__cxa_atexit@plt+0x3e5ec> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 492a4 <__cxa_atexit@plt+0x3bf64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r9, [r6, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc760 <__cxa_atexit@plt+0x3ef420> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r3, pc, #240, 8 @ 0xf0000000 │ │ │ │ - biceq r3, pc, #20, 6 @ 0x50000000 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - biceq r3, pc, #32, 10 @ 0x8000000 │ │ │ │ - @ instruction: 0x03a28848 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4b994 <__cxa_atexit@plt+0x3e654> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4b9a0 <__cxa_atexit@plt+0x3e660> │ │ │ │ - ldr r2, [pc, #76] @ 4b9b0 <__cxa_atexit@plt+0x3e670> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4b9b4 <__cxa_atexit@plt+0x3e674> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4b9b8 <__cxa_atexit@plt+0x3e678> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - biceq r3, pc, #44, 4 @ 0xc0000002 │ │ │ │ - cmneq sp, #262144 @ 0x40000 │ │ │ │ - @ instruction: 0x03a287bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + biceq r4, pc, #68, 18 @ 0x110000 │ │ │ │ + biceq r4, pc, #132, 22 @ 0x21000 │ │ │ │ + @ instruction: 0x03a321e4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4ba20 <__cxa_atexit@plt+0x3e6e0> │ │ │ │ - ldr lr, [pc, #76] @ 4ba2c <__cxa_atexit@plt+0x3e6ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 4ba30 <__cxa_atexit@plt+0x3e6f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ba14 <__cxa_atexit@plt+0x3e6d4> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 49318 <__cxa_atexit@plt+0x3bfd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 49324 <__cxa_atexit@plt+0x3bfe4> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r0, r1, r9, lr} │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + ldr ip, [pc, #72] @ 49334 <__cxa_atexit@plt+0x3bff4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + ldr r0, [pc, #48] @ 49338 <__cxa_atexit@plt+0x3bff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r3, pc, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0x03a28744 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a28724 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4baf8 <__cxa_atexit@plt+0x3e7b8> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq r4, pc, #228, 20 @ 0xe4000 │ │ │ │ + @ instruction: 0x03a32150 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 493f4 <__cxa_atexit@plt+0x3c0b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4bb04 <__cxa_atexit@plt+0x3e7c4> │ │ │ │ - ldr r8, [pc, #140] @ 4bb14 <__cxa_atexit@plt+0x3e7d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 4bb18 <__cxa_atexit@plt+0x3e7d8> │ │ │ │ + bcc 49400 <__cxa_atexit@plt+0x3c0c0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add ip, r7, #15 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + ldr r2, [pc, #124] @ 49410 <__cxa_atexit@plt+0x3c0d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #116] @ 49414 <__cxa_atexit@plt+0x3c0d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr lr, [pc, #96] @ 49418 <__cxa_atexit@plt+0x3c0d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 4bb1c <__cxa_atexit@plt+0x3e7dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 4bb20 <__cxa_atexit@plt+0x3e7e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4bae8 <__cxa_atexit@plt+0x3e7a8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [pc, #92] @ 4941c <__cxa_atexit@plt+0x3c0dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + add r5, r3, #16 │ │ │ │ + stm r5, {r0, r3, lr} │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str fp, [r3, #36] @ 0x24 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r3, pc, #60, 6 @ 0xf0000000 │ │ │ │ - biceq r3, pc, #220 @ 0xdc │ │ │ │ - @ instruction: 0x03a28654 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a28634 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + biceq r4, pc, #88, 20 @ 0x58000 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + @ instruction: 0x03a3206c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4bbe8 <__cxa_atexit@plt+0x3e8a8> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 4949c <__cxa_atexit@plt+0x3c15c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4bbf4 <__cxa_atexit@plt+0x3e8b4> │ │ │ │ - ldr lr, [pc, #140] @ 4bc04 <__cxa_atexit@plt+0x3e8c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 4bc08 <__cxa_atexit@plt+0x3e8c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #124] @ 4bc0c <__cxa_atexit@plt+0x3e8cc> │ │ │ │ + bcc 494a8 <__cxa_atexit@plt+0x3c168> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r1, r3, r9, sl} │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r4, [r7, #23] │ │ │ │ + sub lr, r6, #23 │ │ │ │ + ldr fp, [pc, #76] @ 494b8 <__cxa_atexit@plt+0x3c178> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + add r2, r2, #12 │ │ │ │ + stm r2, {r0, r1, r3, r9, sl} │ │ │ │ + ldr r0, [pc, #56] @ 494bc <__cxa_atexit@plt+0x3c17c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #108] @ 4bc10 <__cxa_atexit@plt+0x3e8d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4bbd8 <__cxa_atexit@plt+0x3e898> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r0, r4, lr} │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r3, pc, #20 │ │ │ │ - biceq r3, pc, #212, 2 @ 0x35 │ │ │ │ - biceq r2, pc, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0x03a28564 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a28544 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r4, pc, #104, 18 @ 0x1a0000 │ │ │ │ + @ instruction: 0x03a31fdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 4bcd0 <__cxa_atexit@plt+0x3e990> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 495e8 <__cxa_atexit@plt+0x3c2a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ + add r6, r2, #72 @ 0x48 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4bcdc <__cxa_atexit@plt+0x3e99c> │ │ │ │ - ldr r8, [pc, #132] @ 4bcec <__cxa_atexit@plt+0x3e9ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 4bcf0 <__cxa_atexit@plt+0x3e9b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #100] @ 4bcf4 <__cxa_atexit@plt+0x3e9b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #92] @ 4bcf8 <__cxa_atexit@plt+0x3e9b8> │ │ │ │ + bcc 495f4 <__cxa_atexit@plt+0x3c2b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + str r1, [sp] │ │ │ │ + mov ip, r8 │ │ │ │ + sub r8, r6, #31 │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + str fp, [sp, #24] │ │ │ │ + sub fp, r6, #54 @ 0x36 │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + mov r8, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr lr, [pc, #184] @ 49604 <__cxa_atexit@plt+0x3c2c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4bcc4 <__cxa_atexit@plt+0x3e984> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ + str fp, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #172] @ 49608 <__cxa_atexit@plt+0x3c2c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r9, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #160] @ 4960c <__cxa_atexit@plt+0x3c2cc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + str sl, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str ip, [r2, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + ldr r0, [pc, #104] @ 49610 <__cxa_atexit@plt+0x3c2d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r2, #20 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + ldr r4, [pc, #92] @ 49614 <__cxa_atexit@plt+0x3c2d4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #32] │ │ │ │ + sub r4, r6, #23 │ │ │ │ + ldr r2, [pc, #80] @ 49618 <__cxa_atexit@plt+0x3c2d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + stmdb r5, {r3, r4} │ │ │ │ + mov r4, r8 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + mov r8, sl │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - biceq r3, pc, #96, 2 │ │ │ │ - biceq r2, pc, #0, 30 │ │ │ │ - @ instruction: 0x03a2847c │ │ │ │ + biceq r4, pc, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0x03a31da0 │ │ │ │ + @ instruction: 0x03a31d7c │ │ │ │ + biceq r4, pc, #36, 16 @ 0x240000 │ │ │ │ + @ instruction: 0x03a31cbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a2845c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4bd88 <__cxa_atexit@plt+0x3ea48> │ │ │ │ + bhi 49664 <__cxa_atexit@plt+0x3c324> │ │ │ │ + ldr r2, [pc, #68] @ 49680 <__cxa_atexit@plt+0x3c340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4966c <__cxa_atexit@plt+0x3c32c> │ │ │ │ + ldr r3, [pc, #48] @ 49688 <__cxa_atexit@plt+0x3c348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 1601814 <__cxa_atexit@plt+0x15f44d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 49684 <__cxa_atexit@plt+0x3c344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r4, pc, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0x03a31c6c │ │ │ │ + @ instruction: 0xffffdcc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 49700 <__cxa_atexit@plt+0x3c3c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4bd94 <__cxa_atexit@plt+0x3ea54> │ │ │ │ - ldr r2, [pc, #84] @ 4bda4 <__cxa_atexit@plt+0x3ea64> │ │ │ │ + bcc 49708 <__cxa_atexit@plt+0x3c3c8> │ │ │ │ + ldr r2, [pc, #100] @ 49724 <__cxa_atexit@plt+0x3c3e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4bda8 <__cxa_atexit@plt+0x3ea68> │ │ │ │ + ldr r1, [pc, #96] @ 49728 <__cxa_atexit@plt+0x3c3e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 4972c <__cxa_atexit@plt+0x3c3ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r1, #2 │ │ │ │ + ldr r1, [pc, #80] @ 49730 <__cxa_atexit@plt+0x3c3f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4bdac <__cxa_atexit@plt+0x3ea6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + sub r0, r6, #6 │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 1601814 <__cxa_atexit@plt+0x15f44d4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 49710 <__cxa_atexit@plt+0x3c3d0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 49720 <__cxa_atexit@plt+0x3c3e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq r2, pc, #64, 28 @ 0x400 │ │ │ │ - cmneq sp, #1811939328 @ 0x6c000000 │ │ │ │ - @ instruction: 0x03a283b0 │ │ │ │ + @ instruction: 0x03a31df4 │ │ │ │ + @ instruction: 0xffffeda4 │ │ │ │ + @ instruction: 0x03a31d04 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq r4, pc, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0x03a31dc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4be14 <__cxa_atexit@plt+0x3ead4> │ │ │ │ - ldr lr, [pc, #76] @ 4be20 <__cxa_atexit@plt+0x3eae0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 49758 <__cxa_atexit@plt+0x3c418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc780 <__cxa_atexit@plt+0x3ef440> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a31d98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 497d4 <__cxa_atexit@plt+0x3c494> │ │ │ │ + ldr r2, [pc, #92] @ 497e0 <__cxa_atexit@plt+0x3c4a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #88] @ 497e4 <__cxa_atexit@plt+0x3c4a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #84] @ 497e8 <__cxa_atexit@plt+0x3c4a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #80] @ 497ec <__cxa_atexit@plt+0x3c4ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 4be24 <__cxa_atexit@plt+0x3eae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4be08 <__cxa_atexit@plt+0x3eac8> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + b 1601914 <__cxa_atexit@plt+0x15f45d4> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffed64 │ │ │ │ + @ instruction: 0xfffff254 │ │ │ │ + @ instruction: 0xffffefc0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r2, pc, #180, 26 @ 0x2d00 │ │ │ │ - @ instruction: 0x03a28338 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a31ce8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - @ instruction: 0x03a28318 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4beec <__cxa_atexit@plt+0x3ebac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4bef8 <__cxa_atexit@plt+0x3ebb8> │ │ │ │ - ldr r8, [pc, #140] @ 4bf08 <__cxa_atexit@plt+0x3ebc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #80 @ 0x50 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 498b0 <__cxa_atexit@plt+0x3c570> │ │ │ │ + ldr r2, [pc, #172] @ 498c0 <__cxa_atexit@plt+0x3c580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #168] @ 498c4 <__cxa_atexit@plt+0x3c584> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #164] @ 498c8 <__cxa_atexit@plt+0x3c588> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 4bf0c <__cxa_atexit@plt+0x3ebcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 4bf10 <__cxa_atexit@plt+0x3ebd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 4bf14 <__cxa_atexit@plt+0x3ebd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4bedc <__cxa_atexit@plt+0x3eb9c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [pc, #160] @ 498cc <__cxa_atexit@plt+0x3c58c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r0, [pc, #152] @ 498d0 <__cxa_atexit@plt+0x3c590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #24]! │ │ │ │ + ldmdb r5, {r8, sl} │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #68]! @ 0x44 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + ldr r1, [pc, #88] @ 498d4 <__cxa_atexit@plt+0x3c594> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r1, lr, #39 @ 0x27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + mov r6, lr │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + mov r0, #80 @ 0x50 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff2d8 │ │ │ │ + @ instruction: 0xfffff334 │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + biceq r4, pc, #180, 10 @ 0x2d000000 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 49944 <__cxa_atexit@plt+0x3c604> │ │ │ │ + ldr r3, [pc, #92] @ 49954 <__cxa_atexit@plt+0x3c614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 49924 <__cxa_atexit@plt+0x3c5e4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #32 │ │ │ │ + bne 49934 <__cxa_atexit@plt+0x3c5f4> │ │ │ │ + ldr r7, [pc, #60] @ 49958 <__cxa_atexit@plt+0x3c618> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 49960 <__cxa_atexit@plt+0x3c620> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r2, pc, #72, 30 @ 0x120 │ │ │ │ - biceq r2, pc, #232, 24 @ 0xe800 │ │ │ │ - @ instruction: 0x03a28248 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - @ instruction: 0x03a28228 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4bfdc <__cxa_atexit@plt+0x3ec9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4bfe8 <__cxa_atexit@plt+0x3eca8> │ │ │ │ - ldr lr, [pc, #140] @ 4bff8 <__cxa_atexit@plt+0x3ecb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 4bffc <__cxa_atexit@plt+0x3ecbc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #124] @ 4c000 <__cxa_atexit@plt+0x3ecc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #108] @ 4c004 <__cxa_atexit@plt+0x3ecc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4bfcc <__cxa_atexit@plt+0x3ec8c> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #16] @ 4995c <__cxa_atexit@plt+0x3c61c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r4, pc, #160, 4 │ │ │ │ + @ instruction: 0x03a31bd4 │ │ │ │ + biceq r4, pc, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 49994 <__cxa_atexit@plt+0x3c654> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 49998 <__cxa_atexit@plt+0x3c658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #32 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r4, pc, #72, 4 @ 0x80000004 │ │ │ │ + biceq r4, pc, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0x03a31b7c │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #8] @ 499bc <__cxa_atexit@plt+0x3c67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r2, pc, #32, 24 @ 0x2000 │ │ │ │ - biceq r2, pc, #224, 26 @ 0x3800 │ │ │ │ - biceq r2, pc, #4, 24 @ 0x400 │ │ │ │ - @ instruction: 0x03a28158 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - @ instruction: 0x03a28138 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0x03a31b70 │ │ │ │ + @ instruction: 0x03a31b78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4c0c4 <__cxa_atexit@plt+0x3ed84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4c0d0 <__cxa_atexit@plt+0x3ed90> │ │ │ │ - ldr r8, [pc, #132] @ 4c0e0 <__cxa_atexit@plt+0x3eda0> │ │ │ │ + bhi 49a14 <__cxa_atexit@plt+0x3c6d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 49a0c <__cxa_atexit@plt+0x3c6cc> │ │ │ │ + ldr r8, [pc, #40] @ 49a1c <__cxa_atexit@plt+0x3c6dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 4c0e4 <__cxa_atexit@plt+0x3eda4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #100] @ 4c0e8 <__cxa_atexit@plt+0x3eda8> │ │ │ │ + ldr r3, [pc, #36] @ 49a20 <__cxa_atexit@plt+0x3c6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #92] @ 4c0ec <__cxa_atexit@plt+0x3edac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c0b8 <__cxa_atexit@plt+0x3ed78> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, #-2147483617 @ 0x8000001f │ │ │ │ + biceq r4, pc, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0x03a31b30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 49a84 <__cxa_atexit@plt+0x3c744> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 49a7c <__cxa_atexit@plt+0x3c73c> │ │ │ │ + ldr r7, [pc, #52] @ 49a8c <__cxa_atexit@plt+0x3c74c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 49a90 <__cxa_atexit@plt+0x3c750> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 49a94 <__cxa_atexit@plt+0x3c754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq r4, pc, #44, 2 │ │ │ │ + biceq r4, pc, #112, 6 @ 0xc0000001 │ │ │ │ + biceq r4, pc, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0x03a31ac8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 49aec <__cxa_atexit@plt+0x3c7ac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 49ae4 <__cxa_atexit@plt+0x3c7a4> │ │ │ │ + ldr r8, [pc, #40] @ 49af4 <__cxa_atexit@plt+0x3c7b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 49af8 <__cxa_atexit@plt+0x3c7b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc790 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - biceq r2, pc, #108, 26 @ 0x1b00 │ │ │ │ - biceq r2, pc, #12, 22 @ 0x3000 │ │ │ │ - @ instruction: 0x03a28070 │ │ │ │ + @ instruction: 0x03a31a9c │ │ │ │ + biceq r4, pc, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1ac19c <__cxa_atexit@plt+0x19ee5c> │ │ │ │ - @ instruction: 0x03a28050 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c17c <__cxa_atexit@plt+0x3ee3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4c188 <__cxa_atexit@plt+0x3ee48> │ │ │ │ - ldr r2, [pc, #84] @ 4c198 <__cxa_atexit@plt+0x3ee58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4c19c <__cxa_atexit@plt+0x3ee5c> │ │ │ │ + bhi 49b88 <__cxa_atexit@plt+0x3c848> │ │ │ │ + ldr r1, [pc, #120] @ 49b90 <__cxa_atexit@plt+0x3c850> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 49b94 <__cxa_atexit@plt+0x3c854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4c1a0 <__cxa_atexit@plt+0x3ee60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 49b6c <__cxa_atexit@plt+0x3c82c> │ │ │ │ + ldr r1, [pc, #88] @ 49b98 <__cxa_atexit@plt+0x3c858> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49b7c <__cxa_atexit@plt+0x3c83c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq r2, pc, #76, 20 @ 0x4c000 │ │ │ │ - cmneq sp, #20, 30 @ 0x50 │ │ │ │ - @ instruction: 0x03a27fd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r4, pc, #92 @ 0x5c │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4c208 <__cxa_atexit@plt+0x3eec8> │ │ │ │ - ldr lr, [pc, #76] @ 4c214 <__cxa_atexit@plt+0x3eed4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 4c218 <__cxa_atexit@plt+0x3eed8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #48] @ 49be8 <__cxa_atexit@plt+0x3c8a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4c1fc <__cxa_atexit@plt+0x3eebc> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ + beq 49bdc <__cxa_atexit@plt+0x3c89c> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r2, pc, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x03a27f5c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a27f3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c2e0 <__cxa_atexit@plt+0x3efa0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4c2ec <__cxa_atexit@plt+0x3efac> │ │ │ │ - ldr r8, [pc, #140] @ 4c2fc <__cxa_atexit@plt+0x3efbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 4c300 <__cxa_atexit@plt+0x3efc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 4c304 <__cxa_atexit@plt+0x3efc4> │ │ │ │ + bhi 49c94 <__cxa_atexit@plt+0x3c954> │ │ │ │ + ldr r1, [pc, #120] @ 49c9c <__cxa_atexit@plt+0x3c95c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 49ca0 <__cxa_atexit@plt+0x3c960> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 4c308 <__cxa_atexit@plt+0x3efc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c2d0 <__cxa_atexit@plt+0x3ef90> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 49c78 <__cxa_atexit@plt+0x3c938> │ │ │ │ + ldr r1, [pc, #88] @ 49ca4 <__cxa_atexit@plt+0x3c964> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49c88 <__cxa_atexit@plt+0x3c948> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, pc, #80, 30 @ 0x140 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #48] @ 49cf4 <__cxa_atexit@plt+0x3c9b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49ce8 <__cxa_atexit@plt+0x3c9a8> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r2, pc, #84, 22 @ 0x15000 │ │ │ │ - biceq r2, pc, #244, 16 @ 0xf40000 │ │ │ │ - @ instruction: 0x03a27e6c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a27e4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4c3d0 <__cxa_atexit@plt+0x3f090> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a31398 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 49d88 <__cxa_atexit@plt+0x3ca48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4c3dc <__cxa_atexit@plt+0x3f09c> │ │ │ │ - ldr lr, [pc, #140] @ 4c3ec <__cxa_atexit@plt+0x3f0ac> │ │ │ │ + bcc 49d90 <__cxa_atexit@plt+0x3ca50> │ │ │ │ + ldr sl, [pc, #96] @ 49dac <__cxa_atexit@plt+0x3ca6c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ 49db0 <__cxa_atexit@plt+0x3ca70> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 4c3f0 <__cxa_atexit@plt+0x3f0b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #124] @ 4c3f4 <__cxa_atexit@plt+0x3f0b4> │ │ │ │ + ldr r1, [pc, #88] @ 49db4 <__cxa_atexit@plt+0x3ca74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ 49db8 <__cxa_atexit@plt+0x3ca78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #108] @ 4c3f8 <__cxa_atexit@plt+0x3f0b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4c3c0 <__cxa_atexit@plt+0x3f080> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc798 <__cxa_atexit@plt+0x3ef458> │ │ │ │ + mov r6, r3 │ │ │ │ + b 49d98 <__cxa_atexit@plt+0x3ca58> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 49da8 <__cxa_atexit@plt+0x3ca68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x03a317e8 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0x03a31364 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + biceq r4, pc, #136 @ 0x88 │ │ │ │ + @ instruction: 0x03a31310 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 49e10 <__cxa_atexit@plt+0x3cad0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 49e08 <__cxa_atexit@plt+0x3cac8> │ │ │ │ + ldr r8, [pc, #40] @ 49e18 <__cxa_atexit@plt+0x3cad8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 49e1c <__cxa_atexit@plt+0x3cadc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc790 <__cxa_atexit@plt+0x3ef450> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r2, pc, #44, 16 @ 0x2c0000 │ │ │ │ - biceq r2, pc, #236, 18 @ 0x3b0000 │ │ │ │ - biceq r2, pc, #16, 16 @ 0x100000 │ │ │ │ - @ instruction: 0x03a27d7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a27d5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0x03a312e4 │ │ │ │ + biceq r3, pc, #140, 26 @ 0x2300 │ │ │ │ + @ instruction: 0x03a312c8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 4c4b8 <__cxa_atexit@plt+0x3f178> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4c4c4 <__cxa_atexit@plt+0x3f184> │ │ │ │ - ldr r8, [pc, #132] @ 4c4d4 <__cxa_atexit@plt+0x3f194> │ │ │ │ + bhi 49e74 <__cxa_atexit@plt+0x3cb34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 49e6c <__cxa_atexit@plt+0x3cb2c> │ │ │ │ + ldr r8, [pc, #40] @ 49e7c <__cxa_atexit@plt+0x3cb3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 4c4d8 <__cxa_atexit@plt+0x3f198> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #100] @ 4c4dc <__cxa_atexit@plt+0x3f19c> │ │ │ │ + ldr r3, [pc, #36] @ 49e80 <__cxa_atexit@plt+0x3cb40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #92] @ 4c4e0 <__cxa_atexit@plt+0x3f1a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4c4ac <__cxa_atexit@plt+0x3f16c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ + b 3fc798 <__cxa_atexit@plt+0x3ef458> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - biceq r2, pc, #120, 18 @ 0x1e0000 │ │ │ │ - biceq r2, pc, #24, 14 @ 0x600000 │ │ │ │ - @ instruction: 0x03a27c94 │ │ │ │ + @ instruction: 0x03a3129c │ │ │ │ + biceq r3, pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a27c74 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c570 <__cxa_atexit@plt+0x3f230> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4c57c <__cxa_atexit@plt+0x3f23c> │ │ │ │ - ldr r2, [pc, #84] @ 4c58c <__cxa_atexit@plt+0x3f24c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4c590 <__cxa_atexit@plt+0x3f250> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4c594 <__cxa_atexit@plt+0x3f254> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ + bhi 49ec0 <__cxa_atexit@plt+0x3cb80> │ │ │ │ + ldr r2, [pc, #60] @ 49edc <__cxa_atexit@plt+0x3cb9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 49ec8 <__cxa_atexit@plt+0x3cb88> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 49ee0 <__cxa_atexit@plt+0x3cba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq r2, pc, #88, 12 @ 0x5800000 │ │ │ │ - cmneq sp, #63488 @ 0xf800 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq r3, pc, #232, 24 @ 0xe800 │ │ │ │ + @ instruction: 0x03a316e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4c764 <__cxa_atexit@plt+0x3f424> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4c61c <__cxa_atexit@plt+0x3f2dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4c678 <__cxa_atexit@plt+0x3f338> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4c68c <__cxa_atexit@plt+0x3f34c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4c794 <__cxa_atexit@plt+0x3f454> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r0, [r2, #5] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4c720 <__cxa_atexit@plt+0x3f3e0> │ │ │ │ - ldr lr, [pc, #480] @ 4c7f8 <__cxa_atexit@plt+0x3f4b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 4c6bc <__cxa_atexit@plt+0x3f37c> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4c774 <__cxa_atexit@plt+0x3f434> │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4c6fc <__cxa_atexit@plt+0x3f3bc> │ │ │ │ - ldr lr, [pc, #368] @ 4c7c8 <__cxa_atexit@plt+0x3f488> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #364] @ 4c7cc <__cxa_atexit@plt+0x3f48c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #356] @ 4c7d0 <__cxa_atexit@plt+0x3f490> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, r2} │ │ │ │ - b 4c6dc <__cxa_atexit@plt+0x3f39c> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - b 4caa4 <__cxa_atexit@plt+0x3f764> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4c7a0 <__cxa_atexit@plt+0x3f460> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r0, [r2, #5] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4c738 <__cxa_atexit@plt+0x3f3f8> │ │ │ │ - ldr lr, [pc, #292] @ 4c7e0 <__cxa_atexit@plt+0x3f4a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #288] @ 4c7e4 <__cxa_atexit@plt+0x3f4a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #280] @ 4c7e8 <__cxa_atexit@plt+0x3f4a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr lr, [pc, #184] @ 4c7c0 <__cxa_atexit@plt+0x3f480> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #180] @ 4c7c4 <__cxa_atexit@plt+0x3f484> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - b 4c758 <__cxa_atexit@plt+0x3f418> │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr lr, [pc, #196] @ 4c7f0 <__cxa_atexit@plt+0x3f4b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #192] @ 4c7f4 <__cxa_atexit@plt+0x3f4b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4c74c <__cxa_atexit@plt+0x3f40c> │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr lr, [pc, #148] @ 4c7d8 <__cxa_atexit@plt+0x3f498> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #144] @ 4c7dc <__cxa_atexit@plt+0x3f49c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #148] @ 4c800 <__cxa_atexit@plt+0x3f4c0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 49f08 <__cxa_atexit@plt+0x3cbc8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + ldr r7, [pc, #8] @ 49f18 <__cxa_atexit@plt+0x3cbd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 4c7d4 <__cxa_atexit@plt+0x3f494> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #96] @ 4c7fc <__cxa_atexit@plt+0x3f4bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 4c7a8 <__cxa_atexit@plt+0x3f468> │ │ │ │ - ldr r7, [pc, #68] @ 4c7ec <__cxa_atexit@plt+0x3f4ac> │ │ │ │ + @ instruction: 0x03a316a0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #100] @ 49f8c <__cxa_atexit@plt+0x3cc4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - cmneq sp, #2015232 @ 0x1ec000 │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - biceq r2, pc, #8, 14 @ 0x200000 │ │ │ │ - biceq r2, pc, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - cmneq sp, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - biceq r2, pc, #164, 12 @ 0xa400000 │ │ │ │ - biceq r2, pc, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - cmneq sp, #1605632 @ 0x188000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a27a14 │ │ │ │ - @ instruction: 0x03a27974 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4c8b0 <__cxa_atexit@plt+0x3f570> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 4c880 <__cxa_atexit@plt+0x3f540> │ │ │ │ - ldr r8, [pc, #132] @ 4c8cc <__cxa_atexit@plt+0x3f58c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 4c8d0 <__cxa_atexit@plt+0x3f590> │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 49f64 <__cxa_atexit@plt+0x3cc24> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 49f70 <__cxa_atexit@plt+0x3cc30> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #64] @ 49f90 <__cxa_atexit@plt+0x3cc50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49f84 <__cxa_atexit@plt+0x3cc44> │ │ │ │ + b 4a000 <__cxa_atexit@plt+0x3ccc0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 49f94 <__cxa_atexit@plt+0x3cc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 4c8d4 <__cxa_atexit@plt+0x3f594> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #80] @ 4c8dc <__cxa_atexit@plt+0x3f59c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r3, pc, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 49fd4 <__cxa_atexit@plt+0x3cc94> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 49ff0 <__cxa_atexit@plt+0x3ccb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #76] @ 4c8e0 <__cxa_atexit@plt+0x3f5a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r6, [pc, #32] @ 4c8d8 <__cxa_atexit@plt+0x3f598> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - biceq r2, pc, #24, 10 @ 0x6000000 │ │ │ │ - biceq r2, pc, #64, 6 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - cmneq sp, #131072 @ 0x20000 │ │ │ │ - @ instruction: 0x03a2787c │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4c990 <__cxa_atexit@plt+0x3f650> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 4c960 <__cxa_atexit@plt+0x3f620> │ │ │ │ - ldr r8, [pc, #132] @ 4c9ac <__cxa_atexit@plt+0x3f66c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 4c9b0 <__cxa_atexit@plt+0x3f670> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49fe8 <__cxa_atexit@plt+0x3cca8> │ │ │ │ + b 4a000 <__cxa_atexit@plt+0x3ccc0> │ │ │ │ + ldr r7, [pc, #24] @ 49ff4 <__cxa_atexit@plt+0x3ccb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 4c9b4 <__cxa_atexit@plt+0x3f674> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #80] @ 4c9bc <__cxa_atexit@plt+0x3f67c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #76] @ 4c9c0 <__cxa_atexit@plt+0x3f680> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r3, pc, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4a018 <__cxa_atexit@plt+0x3ccd8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #124] @ 4a0a8 <__cxa_atexit@plt+0x3cd68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a088 <__cxa_atexit@plt+0x3cd48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4a094 <__cxa_atexit@plt+0x3cd54> │ │ │ │ + ldr r7, [pc, #84] @ 4a0ac <__cxa_atexit@plt+0x3cd6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #80] @ 4a0b0 <__cxa_atexit@plt+0x3cd70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r6, [pc, #32] @ 4c9b8 <__cxa_atexit@plt+0x3f678> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - biceq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ - biceq r2, pc, #96, 4 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffff4e4 │ │ │ │ - cmneq sp, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0x03a277b4 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4ca70 <__cxa_atexit@plt+0x3f730> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 4ca40 <__cxa_atexit@plt+0x3f700> │ │ │ │ - ldr r8, [pc, #132] @ 4ca8c <__cxa_atexit@plt+0x3f74c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 4ca90 <__cxa_atexit@plt+0x3f750> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 4ca94 <__cxa_atexit@plt+0x3f754> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #80] @ 4ca9c <__cxa_atexit@plt+0x3f75c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #76] @ 4caa0 <__cxa_atexit@plt+0x3f760> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r6, [pc, #32] @ 4ca98 <__cxa_atexit@plt+0x3f758> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - biceq r2, pc, #88, 6 @ 0x60000001 │ │ │ │ - biceq r2, pc, #128, 2 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffff010 │ │ │ │ - cmneq sp, #57671680 @ 0x3700000 │ │ │ │ - mov fp, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + biceq r3, pc, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4cb58 <__cxa_atexit@plt+0x3f818> │ │ │ │ - ldr lr, [pc, #172] @ 4cb74 <__cxa_atexit@plt+0x3f834> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldm r5, {r8, sl} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r9, r3, #20 │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4cb30 <__cxa_atexit@plt+0x3f7f0> │ │ │ │ - ldr r7, [pc, #124] @ 4cb78 <__cxa_atexit@plt+0x3f838> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a108 <__cxa_atexit@plt+0x3cdc8> │ │ │ │ + ldr r7, [pc, #60] @ 4a114 <__cxa_atexit@plt+0x3cdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #120] @ 4cb7c <__cxa_atexit@plt+0x3f83c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #112] @ 4cb80 <__cxa_atexit@plt+0x3f840> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - add lr, r3, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 4a118 <__cxa_atexit@plt+0x3cdd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #32 │ │ │ │ - ldr r2, [pc, #76] @ 4cb88 <__cxa_atexit@plt+0x3f848> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #72] @ 4cb8c <__cxa_atexit@plt+0x3f84c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #36] @ 4cb84 <__cxa_atexit@plt+0x3f844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffec64 │ │ │ │ - @ instruction: 0xffffee3c │ │ │ │ - biceq r2, pc, #100, 4 @ 0x40000006 │ │ │ │ - biceq r2, pc, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xffffec80 │ │ │ │ - cmneq sp, #255852544 @ 0xf400000 │ │ │ │ - @ instruction: 0x03a275e8 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4caa4 <__cxa_atexit@plt+0x3f764> │ │ │ │ - @ instruction: 0x03a275c8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + biceq r3, pc, #156, 20 @ 0x9c000 │ │ │ │ + @ instruction: 0x03a3149c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4cc28 <__cxa_atexit@plt+0x3f8e8> │ │ │ │ - ldr r3, [pc, #104] @ 4cc38 <__cxa_atexit@plt+0x3f8f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4cc08 <__cxa_atexit@plt+0x3f8c8> │ │ │ │ - ldr r3, [pc, #88] @ 4cc3c <__cxa_atexit@plt+0x3f8fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + bhi 4a164 <__cxa_atexit@plt+0x3ce24> │ │ │ │ + ldr r7, [pc, #52] @ 4a174 <__cxa_atexit@plt+0x3ce34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4cc18 <__cxa_atexit@plt+0x3f8d8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ + beq 4a158 <__cxa_atexit@plt+0x3ce18> │ │ │ │ mov r7, r9 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 4a188 <__cxa_atexit@plt+0x3ce48> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4cc40 <__cxa_atexit@plt+0x3f900> │ │ │ │ + ldr r7, [pc, #12] @ 4a178 <__cxa_atexit@plt+0x3ce38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a27564 │ │ │ │ - @ instruction: 0x03a27534 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a31468 │ │ │ │ + @ instruction: 0x03a31440 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 4cc84 <__cxa_atexit@plt+0x3f944> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #18 │ │ │ │ + bne 4a1f0 <__cxa_atexit@plt+0x3ceb0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r2, [pc, #152] @ 4a248 <__cxa_atexit@plt+0x3cf08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a21c <__cxa_atexit@plt+0x3cedc> │ │ │ │ + ldr r7, [pc, #128] @ 4a24c <__cxa_atexit@plt+0x3cf0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2], #-12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4a230 <__cxa_atexit@plt+0x3cef0> │ │ │ │ + str r8, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + ldr r3, [pc, #72] @ 4a240 <__cxa_atexit@plt+0x3cf00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #68] @ 4a244 <__cxa_atexit@plt+0x3cf04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4cc7c <__cxa_atexit@plt+0x3f93c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ + beq 4a228 <__cxa_atexit@plt+0x3cee8> │ │ │ │ + b 4a34c <__cxa_atexit@plt+0x3d00c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a274f0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4a250 <__cxa_atexit@plt+0x3cf10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + biceq r3, pc, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x03a31378 │ │ │ │ + @ instruction: 0x03a31368 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a274d0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r7, [pc, #56] @ 4a2a0 <__cxa_atexit@plt+0x3cf60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4ccf8 <__cxa_atexit@plt+0x3f9b8> │ │ │ │ - ldr r3, [pc, #64] @ 4cd08 <__cxa_atexit@plt+0x3f9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4cce8 <__cxa_atexit@plt+0x3f9a8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4cd0c <__cxa_atexit@plt+0x3f9cc> │ │ │ │ + bhi 4a28c <__cxa_atexit@plt+0x3cf4c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + ldr r7, [pc, #16] @ 4a2a4 <__cxa_atexit@plt+0x3cf64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a2749c │ │ │ │ - @ instruction: 0x03a27468 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a3131c │ │ │ │ + @ instruction: 0x03a31314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ + ldr r3, [pc, #20] @ 4a2d0 <__cxa_atexit@plt+0x3cf90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 4a2d4 <__cxa_atexit@plt+0x3cf94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - @ instruction: 0x03a27460 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4cd58 <__cxa_atexit@plt+0x3fa18> │ │ │ │ + b 3fc7a0 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a312dc │ │ │ │ + @ instruction: 0x03a312e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 4a300 <__cxa_atexit@plt+0x3cfc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - @ instruction: 0x03a2744c │ │ │ │ - @ instruction: 0x03a27418 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4cdb8 <__cxa_atexit@plt+0x3fa78> │ │ │ │ - ldr r3, [pc, #72] @ 4cdcc <__cxa_atexit@plt+0x3fa8c> │ │ │ │ + ldr r8, [pc, #16] @ 4a304 <__cxa_atexit@plt+0x3cfc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a3129c │ │ │ │ + @ instruction: 0x03a312b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 4a33c <__cxa_atexit@plt+0x3cffc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4cda8 <__cxa_atexit@plt+0x3fa68> │ │ │ │ - ldr r7, [pc, #56] @ 4cdd0 <__cxa_atexit@plt+0x3fa90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a334 <__cxa_atexit@plt+0x3cff4> │ │ │ │ + b 4a34c <__cxa_atexit@plt+0x3d00c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a3127c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #18 │ │ │ │ + bne 4a3a4 <__cxa_atexit@plt+0x3d064> │ │ │ │ + ldr r2, [pc, #120] @ 4a3e0 <__cxa_atexit@plt+0x3d0a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 4a3c4 <__cxa_atexit@plt+0x3d084> │ │ │ │ + ldr r7, [pc, #92] @ 4a3e4 <__cxa_atexit@plt+0x3d0a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a3d0 <__cxa_atexit@plt+0x3d090> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + ldr r8, [pc, #64] @ 4a3ec <__cxa_atexit@plt+0x3d0ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #60] @ 4a3f0 <__cxa_atexit@plt+0x3d0b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc7a8 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4cdd4 <__cxa_atexit@plt+0x3fa94> │ │ │ │ + ldr r7, [pc, #16] @ 4a3e8 <__cxa_atexit@plt+0x3d0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r1, pc, #16, 28 @ 0x100 │ │ │ │ - @ instruction: 0x03a273ec │ │ │ │ - @ instruction: 0x03a273a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a311d8 │ │ │ │ + @ instruction: 0x03a30d44 │ │ │ │ + biceq r3, pc, #228, 14 @ 0x3900000 │ │ │ │ + @ instruction: 0x03a311c8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4ce00 <__cxa_atexit@plt+0x3fac0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4c5a4 <__cxa_atexit@plt+0x3f264> │ │ │ │ - biceq r1, pc, #188, 26 @ 0x2f00 │ │ │ │ - @ instruction: 0x03a273e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4ce6c <__cxa_atexit@plt+0x3fb2c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4ce64 <__cxa_atexit@plt+0x3fb24> │ │ │ │ - ldr r3, [pc, #60] @ 4ce74 <__cxa_atexit@plt+0x3fb34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 4ce78 <__cxa_atexit@plt+0x3fb38> │ │ │ │ + ldr r7, [pc, #48] @ 4a438 <__cxa_atexit@plt+0x3d0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 4ce7c <__cxa_atexit@plt+0x3fb3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 4ce80 <__cxa_atexit@plt+0x3fb40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4a428 <__cxa_atexit@plt+0x3d0e8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 49f1c <__cxa_atexit@plt+0x3cbdc> │ │ │ │ + ldr r7, [pc, #12] @ 4a43c <__cxa_atexit@plt+0x3d0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a27390 │ │ │ │ - biceq r1, pc, #76, 26 @ 0x1300 │ │ │ │ - @ instruction: 0x03a27374 │ │ │ │ - @ instruction: 0x03a27358 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a31180 │ │ │ │ + @ instruction: 0x03a3117c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4cea8 <__cxa_atexit@plt+0x3fb68> │ │ │ │ + ldr r3, [pc, #20] @ 4a468 <__cxa_atexit@plt+0x3d128> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 4a46c <__cxa_atexit@plt+0x3d12c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a27330 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc7a0 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a31144 │ │ │ │ + @ instruction: 0x03a3113c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4cf18 <__cxa_atexit@plt+0x3fbd8> │ │ │ │ - ldr r8, [pc, #92] @ 4cf30 <__cxa_atexit@plt+0x3fbf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 4cf34 <__cxa_atexit@plt+0x3fbf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ 4cf38 <__cxa_atexit@plt+0x3fbf8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 4cf3c <__cxa_atexit@plt+0x3fbfc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 4cf40 <__cxa_atexit@plt+0x3fc00> │ │ │ │ + ldr r3, [pc, #20] @ 4a498 <__cxa_atexit@plt+0x3d158> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #16] @ 4a49c <__cxa_atexit@plt+0x3d15c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0x03a27310 │ │ │ │ - biceq r1, pc, #56, 30 @ 0xe0 │ │ │ │ - biceq r1, pc, #48, 30 @ 0xc0 │ │ │ │ - biceq r1, pc, #44, 30 @ 0xb0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x03a26fc4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4cfac <__cxa_atexit@plt+0x3fc6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4cfa4 <__cxa_atexit@plt+0x3fc64> │ │ │ │ - ldr r3, [pc, #60] @ 4cfb4 <__cxa_atexit@plt+0x3fc74> │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a31104 │ │ │ │ + @ instruction: 0x03a30c48 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #16] @ 4a4c4 <__cxa_atexit@plt+0x3d184> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc7a8 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + @ instruction: 0x03a30c3c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a508 <__cxa_atexit@plt+0x3d1c8> │ │ │ │ + ldr r3, [pc, #48] @ 4a51c <__cxa_atexit@plt+0x3d1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 4cfb8 <__cxa_atexit@plt+0x3fc78> │ │ │ │ + ldr r8, [pc, #44] @ 4a520 <__cxa_atexit@plt+0x3d1e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 4a524 <__cxa_atexit@plt+0x3d1e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + ldr r7, [pc, #24] @ 4a528 <__cxa_atexit@plt+0x3d1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 4cfbc <__cxa_atexit@plt+0x3fc7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 4cfc0 <__cxa_atexit@plt+0x3fc80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a26f90 │ │ │ │ - biceq r1, pc, #12, 24 @ 0xc00 │ │ │ │ - @ instruction: 0x03a26f74 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a310fc │ │ │ │ + biceq r3, pc, #228, 16 @ 0xe40000 │ │ │ │ + @ instruction: 0x03a31100 │ │ │ │ + @ instruction: 0x03a310d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4cfe4 <__cxa_atexit@plt+0x3fca4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4a54c <__cxa_atexit@plt+0x3d20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + b 3fc7b0 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4d01c <__cxa_atexit@plt+0x3fcdc> │ │ │ │ - ldr r2, [pc, #40] @ 4d034 <__cxa_atexit@plt+0x3fcf4> │ │ │ │ + bcc 4a584 <__cxa_atexit@plt+0x3d244> │ │ │ │ + ldr r2, [pc, #28] @ 4a590 <__cxa_atexit@plt+0x3d250> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, pc, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4a5cc <__cxa_atexit@plt+0x3d28c> │ │ │ │ + ldr r3, [pc, #40] @ 4a5e4 <__cxa_atexit@plt+0x3d2a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4d038 <__cxa_atexit@plt+0x3fcf8> │ │ │ │ + ldr r7, [pc, #20] @ 4a5e8 <__cxa_atexit@plt+0x3d2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r3, pc, #244, 12 @ 0xf400000 │ │ │ │ + @ instruction: 0x03a31054 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a62c <__cxa_atexit@plt+0x3d2ec> │ │ │ │ + ldr r3, [pc, #48] @ 4a640 <__cxa_atexit@plt+0x3d300> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #44] @ 4a644 <__cxa_atexit@plt+0x3d304> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq r1, pc, #136, 26 @ 0x2200 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a271e8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4d0a4 <__cxa_atexit@plt+0x3fd64> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4d09c <__cxa_atexit@plt+0x3fd5c> │ │ │ │ - ldr r3, [pc, #60] @ 4d0ac <__cxa_atexit@plt+0x3fd6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 4d0b0 <__cxa_atexit@plt+0x3fd70> │ │ │ │ + ldr r3, [pc, #36] @ 4a648 <__cxa_atexit@plt+0x3d308> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + ldr r7, [pc, #24] @ 4a64c <__cxa_atexit@plt+0x3d30c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 4d0b4 <__cxa_atexit@plt+0x3fd74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 4d0b8 <__cxa_atexit@plt+0x3fd78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a271b4 │ │ │ │ - biceq r1, pc, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0x03a27198 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a31014 │ │ │ │ + biceq r3, pc, #192, 14 @ 0x3000000 │ │ │ │ + @ instruction: 0x03a3100c │ │ │ │ + @ instruction: 0x03a30fac │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4d0dc <__cxa_atexit@plt+0x3fd9c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4a670 <__cxa_atexit@plt+0x3d330> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + b 3fc7b0 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4d114 <__cxa_atexit@plt+0x3fdd4> │ │ │ │ - ldr r2, [pc, #40] @ 4d12c <__cxa_atexit@plt+0x3fdec> │ │ │ │ + bcc 4a6a8 <__cxa_atexit@plt+0x3d368> │ │ │ │ + ldr r2, [pc, #28] @ 4a6b4 <__cxa_atexit@plt+0x3d374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4d130 <__cxa_atexit@plt+0x3fdf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq r1, pc, #144, 24 @ 0x9000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a27120 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, pc, #28, 12 @ 0x1c00000 │ │ │ │ + @ instruction: 0x03a31038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4d19c <__cxa_atexit@plt+0x3fe5c> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4a714 <__cxa_atexit@plt+0x3d3d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d194 <__cxa_atexit@plt+0x3fe54> │ │ │ │ - ldr r3, [pc, #60] @ 4d1a4 <__cxa_atexit@plt+0x3fe64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 4d1a8 <__cxa_atexit@plt+0x3fe68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 4d1ac <__cxa_atexit@plt+0x3fe6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 4a70c <__cxa_atexit@plt+0x3d3cc> │ │ │ │ + ldr r8, [pc, #48] @ 4a71c <__cxa_atexit@plt+0x3d3dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 4a720 <__cxa_atexit@plt+0x3d3e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 4d1b0 <__cxa_atexit@plt+0x3fe70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 4a724 <__cxa_atexit@plt+0x3d3e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a270ec │ │ │ │ - biceq r1, pc, #28, 20 @ 0x1c000 │ │ │ │ - @ instruction: 0x03a270d0 │ │ │ │ + @ instruction: 0x03a30ff8 │ │ │ │ + biceq r3, pc, #144, 8 @ 0x90000000 │ │ │ │ + biceq r3, pc, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0x03a31010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4d1d4 <__cxa_atexit@plt+0x3fe94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4a784 <__cxa_atexit@plt+0x3d444> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4a77c <__cxa_atexit@plt+0x3d43c> │ │ │ │ + ldr r8, [pc, #48] @ 4a78c <__cxa_atexit@plt+0x3d44c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 4a790 <__cxa_atexit@plt+0x3d450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 4a794 <__cxa_atexit@plt+0x3d454> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a30fd0 │ │ │ │ + biceq r3, pc, #32, 8 @ 0x20000000 │ │ │ │ + biceq r3, pc, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0x03a31048 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4d20c <__cxa_atexit@plt+0x3fecc> │ │ │ │ - ldr r2, [pc, #40] @ 4d224 <__cxa_atexit@plt+0x3fee4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4a7bc <__cxa_atexit@plt+0x3d47c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a3103c │ │ │ │ + @ instruction: 0x03a30cbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a848 <__cxa_atexit@plt+0x3d508> │ │ │ │ + ldr r2, [pc, #140] @ 4a870 <__cxa_atexit@plt+0x3d530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4a854 <__cxa_atexit@plt+0x3d514> │ │ │ │ + ldr r7, [pc, #116] @ 4a878 <__cxa_atexit@plt+0x3d538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ 4a87c <__cxa_atexit@plt+0x3d53c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 4a880 <__cxa_atexit@plt+0x3d540> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, #92] @ 4a884 <__cxa_atexit@plt+0x3d544> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 4a874 <__cxa_atexit@plt+0x3d534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4d228 <__cxa_atexit@plt+0x3fee8> │ │ │ │ + biceq r3, pc, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0x03a30c28 │ │ │ │ + @ instruction: 0xffffce3c │ │ │ │ + @ instruction: 0xffffd67c │ │ │ │ + @ instruction: 0x03a30bb8 │ │ │ │ + biceq r3, pc, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4a8d4 <__cxa_atexit@plt+0x3d594> │ │ │ │ + ldr r7, [pc, #60] @ 4a8ec <__cxa_atexit@plt+0x3d5ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ 4a8f0 <__cxa_atexit@plt+0x3d5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq r1, pc, #152, 22 @ 0x26000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a27088 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r7, [pc, #44] @ 4a8f4 <__cxa_atexit@plt+0x3d5b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #28] @ 4a8f8 <__cxa_atexit@plt+0x3d5b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x03a30848 │ │ │ │ + biceq r3, pc, #212, 8 @ 0xd4000000 │ │ │ │ + @ instruction: 0x03a30f28 │ │ │ │ + @ instruction: 0x03a30f38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 4d294 <__cxa_atexit@plt+0x3ff54> │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4a95c <__cxa_atexit@plt+0x3d61c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4d28c <__cxa_atexit@plt+0x3ff4c> │ │ │ │ - ldr r3, [pc, #60] @ 4d29c <__cxa_atexit@plt+0x3ff5c> │ │ │ │ + beq 4a954 <__cxa_atexit@plt+0x3d614> │ │ │ │ + ldr r3, [pc, #52] @ 4a964 <__cxa_atexit@plt+0x3d624> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 4d2a0 <__cxa_atexit@plt+0x3ff60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 4d2a4 <__cxa_atexit@plt+0x3ff64> │ │ │ │ + ldr r8, [pc, #48] @ 4a968 <__cxa_atexit@plt+0x3d628> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 4a96c <__cxa_atexit@plt+0x3d62c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 4d2a8 <__cxa_atexit@plt+0x3ff68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a27024 │ │ │ │ - biceq r1, pc, #36, 18 @ 0x90000 │ │ │ │ - @ instruction: 0x03a27008 │ │ │ │ - @ instruction: 0x03a26ff8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4d2d0 <__cxa_atexit@plt+0x3ff90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a26fd0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a30ee0 │ │ │ │ + biceq r3, pc, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0x03a30eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4d348 <__cxa_atexit@plt+0x40008> │ │ │ │ - ldr r8, [pc, #100] @ 4d360 <__cxa_atexit@plt+0x40020> │ │ │ │ + bcc 4a9e8 <__cxa_atexit@plt+0x3d6a8> │ │ │ │ + ldr r8, [pc, #92] @ 4a9f4 <__cxa_atexit@plt+0x3d6b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #96] @ 4d364 <__cxa_atexit@plt+0x40024> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #92] @ 4d368 <__cxa_atexit@plt+0x40028> │ │ │ │ + ldr lr, [pc, #88] @ 4a9f8 <__cxa_atexit@plt+0x3d6b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 4a9fc <__cxa_atexit@plt+0x3d6bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #84] @ 4d36c <__cxa_atexit@plt+0x4002c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #80] @ 4d370 <__cxa_atexit@plt+0x40030> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, r8, #2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 4aa00 <__cxa_atexit@plt+0x3d6c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 4aa04 <__cxa_atexit@plt+0x3d6c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 401298 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - ldr r3, [pc, #36] @ 4d374 <__cxa_atexit@plt+0x40034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0x03a26fa4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r1, pc, #8, 22 @ 0x2000 │ │ │ │ - biceq r1, pc, #0, 22 │ │ │ │ - biceq r1, pc, #252, 20 @ 0xfc000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a30e6c │ │ │ │ + @ instruction: 0x03a30e5c │ │ │ │ + biceq r3, pc, #64, 4 │ │ │ │ + biceq r3, pc, #228, 2 @ 0x39 │ │ │ │ + biceq r3, pc, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x03a30eac │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mvn r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4012a0 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4aa2c <__cxa_atexit@plt+0x3d6ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a30ea0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4d3c0 <__cxa_atexit@plt+0x40080> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4d3c8 <__cxa_atexit@plt+0x40088> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4aa54 <__cxa_atexit@plt+0x3d714> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + ldr r7, [pc, #8] @ 4aa64 <__cxa_atexit@plt+0x3d724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a30e7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4aa8c <__cxa_atexit@plt+0x3d74c> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + ldr r7, [pc, #8] @ 4aa9c <__cxa_atexit@plt+0x3d75c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a30e44 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #100] @ 4ab10 <__cxa_atexit@plt+0x3d7d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 4aae8 <__cxa_atexit@plt+0x3d7a8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 4aaf4 <__cxa_atexit@plt+0x3d7b4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #64] @ 4ab14 <__cxa_atexit@plt+0x3d7d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ab08 <__cxa_atexit@plt+0x3d7c8> │ │ │ │ + b 4ab84 <__cxa_atexit@plt+0x3d844> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4ab18 <__cxa_atexit@plt+0x3d7d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r3, pc, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4ab58 <__cxa_atexit@plt+0x3d818> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 4ab74 <__cxa_atexit@plt+0x3d834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ab6c <__cxa_atexit@plt+0x3d82c> │ │ │ │ + b 4ab84 <__cxa_atexit@plt+0x3d844> │ │ │ │ + ldr r7, [pc, #24] @ 4ab78 <__cxa_atexit@plt+0x3d838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r3, pc, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 4abec <__cxa_atexit@plt+0x3d8ac> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r6, [r6, #7] │ │ │ │ + ldr r2, [pc, #116] @ 4ac1c <__cxa_atexit@plt+0x3d8dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4abfc <__cxa_atexit@plt+0x3d8bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ac0c <__cxa_atexit@plt+0x3d8cc> │ │ │ │ + ldr r3, [pc, #76] @ 4ac20 <__cxa_atexit@plt+0x3d8e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4d414 <__cxa_atexit@plt+0x400d4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r1, pc, #232, 14 @ 0x3a00000 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4ac60 <__cxa_atexit@plt+0x3d920> │ │ │ │ + ldr r3, [pc, #36] @ 4ac6c <__cxa_atexit@plt+0x3d92c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x03a30c9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d3fc <__cxa_atexit@plt+0x400bc> │ │ │ │ + bhi 4aca4 <__cxa_atexit@plt+0x3d964> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 4d404 <__cxa_atexit@plt+0x400c4> │ │ │ │ + ldr r2, [pc, #24] @ 4acac <__cxa_atexit@plt+0x3d96c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4012a8 <__cxa_atexit@plt+0x3f3f68> │ │ │ │ + b 4acbc <__cxa_atexit@plt+0x3d97c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, pc, #172, 14 @ 0x2b00000 │ │ │ │ + biceq r2, pc, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d4c0 <__cxa_atexit@plt+0x40180> │ │ │ │ - ldr r7, [pc, #192] @ 4d4e8 <__cxa_atexit@plt+0x401a8> │ │ │ │ + bhi 4ad68 <__cxa_atexit@plt+0x3da28> │ │ │ │ + ldr r7, [pc, #192] @ 4ad90 <__cxa_atexit@plt+0x3da50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 4d49c <__cxa_atexit@plt+0x4015c> │ │ │ │ + beq 4ad44 <__cxa_atexit@plt+0x3da04> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4d4ac <__cxa_atexit@plt+0x4016c> │ │ │ │ + bne 4ad54 <__cxa_atexit@plt+0x3da14> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 4d4d0 <__cxa_atexit@plt+0x40190> │ │ │ │ - ldr r9, [pc, #160] @ 4d4f4 <__cxa_atexit@plt+0x401b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #156] @ 4d4f8 <__cxa_atexit@plt+0x401b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #152] @ 4d4fc <__cxa_atexit@plt+0x401bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 4ad78 <__cxa_atexit@plt+0x3da38> │ │ │ │ + ldr r7, [pc, #160] @ 4ad9c <__cxa_atexit@plt+0x3da5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ 4ada0 <__cxa_atexit@plt+0x3da60> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + ldr r0, [pc, #132] @ 4ada4 <__cxa_atexit@plt+0x3da64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r3, r6, #12 │ │ │ │ + stm r3, {r0, r1, r6} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4d4f0 <__cxa_atexit@plt+0x401b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #60] @ 4ad98 <__cxa_atexit@plt+0x3da58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4d4ec <__cxa_atexit@plt+0x401ac> │ │ │ │ + ldr r7, [pc, #36] @ 4ad94 <__cxa_atexit@plt+0x3da54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a26e14 │ │ │ │ - biceq r1, pc, #244, 12 @ 0xf400000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0x03a30ba4 │ │ │ │ + @ instruction: 0x03a30ba8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq r1, pc, #56, 14 @ 0xe00000 │ │ │ │ + @ instruction: 0x03a309b8 │ │ │ │ + biceq r2, pc, #108, 28 @ 0x6c0 │ │ │ │ + @ instruction: 0x03a30b64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4d574 <__cxa_atexit@plt+0x40234> │ │ │ │ + bne 4ae20 <__cxa_atexit@plt+0x3dae0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4d588 <__cxa_atexit@plt+0x40248> │ │ │ │ - ldr r8, [pc, #112] @ 4d59c <__cxa_atexit@plt+0x4025c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #108] @ 4d5a0 <__cxa_atexit@plt+0x40260> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 4d5a4 <__cxa_atexit@plt+0x40264> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + bcc 4ae34 <__cxa_atexit@plt+0x3daf4> │ │ │ │ + ldr r2, [pc, #112] @ 4ae48 <__cxa_atexit@plt+0x3db08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 4ae4c <__cxa_atexit@plt+0x3db0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r0, [pc, #84] @ 4ae50 <__cxa_atexit@plt+0x3db10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r1, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r1, r6} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4d598 <__cxa_atexit@plt+0x40258> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 4ae44 <__cxa_atexit@plt+0x3db04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, pc, #44, 12 @ 0x2c00000 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - biceq r1, pc, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d600 <__cxa_atexit@plt+0x402c0> │ │ │ │ - ldr r7, [pc, #80] @ 4d61c <__cxa_atexit@plt+0x402dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #72] @ 4d620 <__cxa_atexit@plt+0x402e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4d5f4 <__cxa_atexit@plt+0x402b4> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4d624 <__cxa_atexit@plt+0x402e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 4d628 <__cxa_atexit@plt+0x402e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl ip │ │ │ │ - biceq r1, pc, #32, 12 @ 0x2000000 │ │ │ │ - @ instruction: 0x03a26d28 │ │ │ │ - biceq r1, pc, #232, 10 @ 0x3a000000 │ │ │ │ - @ instruction: 0x03a26cc8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a30adc │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x03a308dc │ │ │ │ + biceq r2, pc, #144, 26 @ 0x2400 │ │ │ │ + @ instruction: 0x03a30618 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls lr, [pc, #52] @ 4d680 <__cxa_atexit@plt+0x40340> │ │ │ │ - addls lr, pc, lr │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - ldrls r0, [r7, #12] │ │ │ │ - ldrls r2, [r7, #16] │ │ │ │ - ldrls r7, [pc, #36] @ 4d684 <__cxa_atexit@plt+0x40344> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls lr, [r5, #-16] │ │ │ │ - strls r1, [r5, #-12] │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r0, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ 4d688 <__cxa_atexit@plt+0x40348> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a26c6c │ │ │ │ - @ instruction: 0x03a26c54 │ │ │ │ - @ instruction: 0x03a26c68 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4d6f4 <__cxa_atexit@plt+0x403b4> │ │ │ │ - ldr r7, [pc, #272] @ 4d7bc <__cxa_atexit@plt+0x4047c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d758 <__cxa_atexit@plt+0x40418> │ │ │ │ - ldr r7, [pc, #240] @ 4d7c0 <__cxa_atexit@plt+0x40480> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #236] @ 4d7c4 <__cxa_atexit@plt+0x40484> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #169 @ 0xa9 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4d74c <__cxa_atexit@plt+0x4040c> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r3, [pc, #164] @ 4d7a0 <__cxa_atexit@plt+0x40460> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d778 <__cxa_atexit@plt+0x40438> │ │ │ │ - ldr r7, [pc, #136] @ 4d7a4 <__cxa_atexit@plt+0x40464> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #128] @ 4d7a8 <__cxa_atexit@plt+0x40468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #120] @ 4d7ac <__cxa_atexit@plt+0x4046c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #177 @ 0xb1 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4d74c <__cxa_atexit@plt+0x4040c> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 4d7c8 <__cxa_atexit@plt+0x40488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #100] @ 4d7cc <__cxa_atexit@plt+0x4048c> │ │ │ │ + bhi 4aea0 <__cxa_atexit@plt+0x3db60> │ │ │ │ + ldr r2, [pc, #52] @ 4aea8 <__cxa_atexit@plt+0x3db68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ 4aeac <__cxa_atexit@plt+0x3db6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ 4aeb0 <__cxa_atexit@plt+0x3db70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #169 @ 0xa9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4d7b0 <__cxa_atexit@plt+0x40470> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 4d7b4 <__cxa_atexit@plt+0x40474> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #177 @ 0xb1 │ │ │ │ - ldr r3, [pc, #36] @ 4d7b8 <__cxa_atexit@plt+0x40478> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, r0, asr #21 │ │ │ │ - biceq r1, pc, #164, 8 @ 0xa4000000 │ │ │ │ - biceq r1, pc, #204, 10 @ 0x33000000 │ │ │ │ - @ instruction: 0x03a26bb0 │ │ │ │ - biceq r1, pc, #120, 10 @ 0x1e000000 │ │ │ │ - biceq r1, pc, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #22 │ │ │ │ - biceq r1, pc, #40, 12 @ 0x2800000 │ │ │ │ - @ instruction: 0x03a26bd0 │ │ │ │ - biceq r1, pc, #152, 10 @ 0x26000000 │ │ │ │ - @ instruction: 0x03a26b24 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r2, pc, #8, 26 @ 0x200 │ │ │ │ + biceq r2, pc, #92, 30 @ 0x170 │ │ │ │ + @ instruction: 0x03a305ac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4d834 <__cxa_atexit@plt+0x404f4> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d890 <__cxa_atexit@plt+0x40550> │ │ │ │ - ldr r7, [pc, #256] @ 4d904 <__cxa_atexit@plt+0x405c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #252] @ 4d908 <__cxa_atexit@plt+0x405c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #244] @ 4d90c <__cxa_atexit@plt+0x405cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #177 @ 0xb1 │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4d884 <__cxa_atexit@plt+0x40544> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r2, [pc, #172] @ 4d8e8 <__cxa_atexit@plt+0x405a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d8bc <__cxa_atexit@plt+0x4057c> │ │ │ │ - ldr r7, [pc, #152] @ 4d8ec <__cxa_atexit@plt+0x405ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #148] @ 4d8f0 <__cxa_atexit@plt+0x405b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r2, [pc, #140] @ 4d8f4 <__cxa_atexit@plt+0x405b4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16ada20 <__cxa_atexit@plt+0x16a06e0> │ │ │ │ + @ instruction: 0x03a30c24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4af04 <__cxa_atexit@plt+0x3dbc4> │ │ │ │ + ldr r2, [pc, #32] @ 4af0c <__cxa_atexit@plt+0x3dbcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #177 @ 0xb1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4d884 <__cxa_atexit@plt+0x40544> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 4d910 <__cxa_atexit@plt+0x405d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ 4d914 <__cxa_atexit@plt+0x405d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #177 @ 0xb1 │ │ │ │ - ldr r3, [pc, #108] @ 4d918 <__cxa_atexit@plt+0x405d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4d8f8 <__cxa_atexit@plt+0x405b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 4d8fc <__cxa_atexit@plt+0x405bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #177 @ 0xb1 │ │ │ │ - ldr r5, [pc, #40] @ 4d900 <__cxa_atexit@plt+0x405c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #20] @ 4af10 <__cxa_atexit@plt+0x3dbd0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r8, lsl #19 │ │ │ │ - biceq r1, pc, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r1, pc, #152, 8 @ 0x98000000 │ │ │ │ - @ instruction: 0x03a26a6c │ │ │ │ - biceq r1, pc, #52, 8 @ 0x34000000 │ │ │ │ - biceq r1, pc, #244, 4 @ 0x4000000f │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r1, pc, #192, 6 │ │ │ │ - biceq r1, pc, #232, 8 @ 0xe8000000 │ │ │ │ - @ instruction: 0x03a26a98 │ │ │ │ - biceq r1, pc, #96, 8 @ 0x60000000 │ │ │ │ - biceq r1, pc, #32, 6 @ 0x80000000 │ │ │ │ + biceq r2, pc, #156, 24 @ 0x9c00 │ │ │ │ + biceq r2, pc, #8, 30 │ │ │ │ + @ instruction: 0x03a30be8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4d940 <__cxa_atexit@plt+0x40600> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4afd4 <__cxa_atexit@plt+0x3dc94> │ │ │ │ + ldr r2, [pc, #196] @ 4aff8 <__cxa_atexit@plt+0x3dcb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #188] @ 4affc <__cxa_atexit@plt+0x3dcbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [pc, #168] @ 4b000 <__cxa_atexit@plt+0x3dcc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4afc8 <__cxa_atexit@plt+0x3dc88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 4d980 <__cxa_atexit@plt+0x40640> │ │ │ │ - ldr r1, [pc, #56] @ 4d990 <__cxa_atexit@plt+0x40650> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #48] @ 4d994 <__cxa_atexit@plt+0x40654> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ + bcc 4afdc <__cxa_atexit@plt+0x3dc9c> │ │ │ │ + ldr lr, [pc, #144] @ 4b008 <__cxa_atexit@plt+0x3dcc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + add r9, r7, #15 │ │ │ │ + ldm r9, {r0, r8, r9} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #104] @ 4b00c <__cxa_atexit@plt+0x3dccc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + sub r7, r2, #27 │ │ │ │ mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 4b004 <__cxa_atexit@plt+0x3dcc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, pc, #160, 4 │ │ │ │ - biceq r1, pc, #188, 8 @ 0xbc000000 │ │ │ │ - @ instruction: 0x03a2695c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + biceq r2, pc, #72, 24 @ 0x4800 │ │ │ │ + biceq r2, pc, #176, 28 @ 0xb00 │ │ │ │ + biceq r2, pc, #28, 28 @ 0x1c0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + biceq r2, pc, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0x03a30ae0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4da00 <__cxa_atexit@plt+0x406c0> │ │ │ │ - ldr r7, [pc, #188] @ 4da80 <__cxa_atexit@plt+0x40740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4da54 <__cxa_atexit@plt+0x40714> │ │ │ │ - ldr r7, [pc, #168] @ 4da84 <__cxa_atexit@plt+0x40744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #164] @ 4da88 <__cxa_atexit@plt+0x40748> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #169 @ 0xa9 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4da48 <__cxa_atexit@plt+0x40708> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r2, [pc, #108] @ 4da74 <__cxa_atexit@plt+0x40734> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b084 <__cxa_atexit@plt+0x3dd44> │ │ │ │ + ldr lr, [pc, #88] @ 4b090 <__cxa_atexit@plt+0x3dd50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + add r9, r7, #15 │ │ │ │ + ldm r9, {r0, r8, r9} │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 4b094 <__cxa_atexit@plt+0x3dd54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq r2, pc, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0x03a30a74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b0f8 <__cxa_atexit@plt+0x3ddb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b104 <__cxa_atexit@plt+0x3ddc4> │ │ │ │ + ldr r2, [pc, #72] @ 4b114 <__cxa_atexit@plt+0x3ddd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4da54 <__cxa_atexit@plt+0x40714> │ │ │ │ - ldr r7, [pc, #84] @ 4da78 <__cxa_atexit@plt+0x40738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #80] @ 4da7c <__cxa_atexit@plt+0x4073c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #169 @ 0xa9 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4da48 <__cxa_atexit@plt+0x40708> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4da8c <__cxa_atexit@plt+0x4074c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #44] @ 4da90 <__cxa_atexit@plt+0x40750> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #169 @ 0xa9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #68] @ 4b118 <__cxa_atexit@plt+0x3ddd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + ldr r7, [pc, #44] @ 4b11c <__cxa_atexit@plt+0x3dddc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x000007b8 │ │ │ │ - biceq r1, pc, #212, 4 @ 0x4000000d │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #16 │ │ │ │ - biceq r1, pc, #28, 6 @ 0x70000000 │ │ │ │ - @ instruction: 0x03a268d4 │ │ │ │ - biceq r1, pc, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4dab8 <__cxa_atexit@plt+0x40778> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4daf8 <__cxa_atexit@plt+0x407b8> │ │ │ │ - ldr r1, [pc, #56] @ 4db08 <__cxa_atexit@plt+0x407c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #48] @ 4db0c <__cxa_atexit@plt+0x407cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, pc, #40, 2 │ │ │ │ - biceq r1, pc, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + biceq r2, pc, #180, 20 @ 0xb4000 │ │ │ │ + biceq r2, pc, #32, 26 @ 0x800 │ │ │ │ + @ instruction: 0x03a304ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4db68 <__cxa_atexit@plt+0x40828> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4dbb8 <__cxa_atexit@plt+0x40878> │ │ │ │ - ldr r7, [pc, #148] @ 4dbd8 <__cxa_atexit@plt+0x40898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #140] @ 4dbdc <__cxa_atexit@plt+0x4089c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4dbc0 <__cxa_atexit@plt+0x40880> │ │ │ │ - ldr r0, [pc, #84] @ 4dbd0 <__cxa_atexit@plt+0x40890> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 4dbd4 <__cxa_atexit@plt+0x40894> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r8, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #16 │ │ │ │ - b 4dbc4 <__cxa_atexit@plt+0x40884> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, pc, #124 @ 0x7c │ │ │ │ - biceq r1, pc, #152, 4 @ 0x80000009 │ │ │ │ - biceq r1, pc, #180 @ 0xb4 │ │ │ │ - biceq r1, pc, #208, 4 │ │ │ │ - @ instruction: 0x03a26708 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4dc20 <__cxa_atexit@plt+0x408e0> │ │ │ │ - ldr r2, [pc, #40] @ 4dc28 <__cxa_atexit@plt+0x408e8> │ │ │ │ + bhi 4b160 <__cxa_atexit@plt+0x3de20> │ │ │ │ + ldr r2, [pc, #40] @ 4b168 <__cxa_atexit@plt+0x3de28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 4dc2c <__cxa_atexit@plt+0x408ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 4b16c <__cxa_atexit@plt+0x3de2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401298 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r0, pc, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r2, pc, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0x03a3045c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4b194 <__cxa_atexit@plt+0x3de54> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #2 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4012a0 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ - @ instruction: 0x03a266ac │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 3fc7a0 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + @ instruction: 0x03a30450 │ │ │ │ + @ instruction: 0x03a3089c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls lr, [pc, #52] @ 4dc9c <__cxa_atexit@plt+0x4095c> │ │ │ │ - addls lr, pc, lr │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - ldrls r0, [r7, #12] │ │ │ │ - ldrls r2, [r7, #16] │ │ │ │ - ldrls r7, [pc, #36] @ 4dca0 <__cxa_atexit@plt+0x40960> │ │ │ │ - addls r7, pc, r7 │ │ │ │ - strls lr, [r5, #-16] │ │ │ │ - strls r1, [r5, #-12] │ │ │ │ - strls r2, [r5, #-8] │ │ │ │ - strls r0, [r5, #-4] │ │ │ │ - ldrls r0, [pc, #16] @ 4dca4 <__cxa_atexit@plt+0x40964> │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - movls r5, r3 │ │ │ │ + bhi 4b1d8 <__cxa_atexit@plt+0x3de98> │ │ │ │ + ldr r2, [pc, #40] @ 4b1e0 <__cxa_atexit@plt+0x3dea0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 4b1e4 <__cxa_atexit@plt+0x3dea4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a265d0 │ │ │ │ - @ instruction: 0x03a265b8 │ │ │ │ - @ instruction: 0x03a2664c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r2, pc, #192, 18 @ 0x300000 │ │ │ │ + @ instruction: 0x03a3084c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 4dd2c <__cxa_atexit@plt+0x409ec> │ │ │ │ + ldr r3, [pc, #24] @ 4b214 <__cxa_atexit@plt+0x3ded4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4dd10 <__cxa_atexit@plt+0x409d0> │ │ │ │ - ldr r7, [pc, #80] @ 4dd30 <__cxa_atexit@plt+0x409f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #72] @ 4dd34 <__cxa_atexit@plt+0x409f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #161 @ 0xa1 │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4dd04 <__cxa_atexit@plt+0x409c4> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4dd38 <__cxa_atexit@plt+0x409f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 4dd3c <__cxa_atexit@plt+0x409fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #161 @ 0xa1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - biceq r1, pc, #20 │ │ │ │ - @ instruction: 0x03a26618 │ │ │ │ - biceq r0, pc, #224, 30 @ 0x380 │ │ │ │ - @ instruction: 0x03a265b4 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4dda8 <__cxa_atexit@plt+0x40a68> │ │ │ │ - ldr r7, [pc, #188] @ 4de28 <__cxa_atexit@plt+0x40ae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ddfc <__cxa_atexit@plt+0x40abc> │ │ │ │ - ldr r7, [pc, #168] @ 4de2c <__cxa_atexit@plt+0x40aec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #164] @ 4de30 <__cxa_atexit@plt+0x40af0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #153 @ 0x99 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ddf0 <__cxa_atexit@plt+0x40ab0> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r2, [pc, #108] @ 4de1c <__cxa_atexit@plt+0x40adc> │ │ │ │ + ldr r2, [pc, #20] @ 4b218 <__cxa_atexit@plt+0x3ded8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ddfc <__cxa_atexit@plt+0x40abc> │ │ │ │ - ldr r7, [pc, #84] @ 4de20 <__cxa_atexit@plt+0x40ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #80] @ 4de24 <__cxa_atexit@plt+0x40ae4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #153 @ 0x99 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ddf0 <__cxa_atexit@plt+0x40ab0> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4de34 <__cxa_atexit@plt+0x40af4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #44] @ 4de38 <__cxa_atexit@plt+0x40af8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #153 @ 0x99 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl r4 │ │ │ │ - biceq r0, pc, #44, 30 @ 0xb0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr r4 │ │ │ │ - biceq r0, pc, #116, 30 @ 0x1d0 │ │ │ │ - @ instruction: 0x03a2652c │ │ │ │ - biceq r0, pc, #244, 28 @ 0xf40 │ │ │ │ - @ instruction: 0x03a263fc │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc7a0 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a30384 │ │ │ │ + @ instruction: 0x03a30354 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 4b23c <__cxa_atexit@plt+0x3defc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + @ instruction: 0x03a30348 │ │ │ │ + @ instruction: 0x03a30804 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b300 <__cxa_atexit@plt+0x3dfc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4debc <__cxa_atexit@plt+0x40b7c> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4df44 <__cxa_atexit@plt+0x40c04> │ │ │ │ - ldr r9, [pc, #260] @ 4df74 <__cxa_atexit@plt+0x40c34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #256] @ 4df78 <__cxa_atexit@plt+0x40c38> │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4b308 <__cxa_atexit@plt+0x3dfc8> │ │ │ │ + ldr lr, [pc, #164] @ 4b31c <__cxa_atexit@plt+0x3dfdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #160] @ 4b320 <__cxa_atexit@plt+0x3dfe0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r8, [pc, #248] @ 4df7c <__cxa_atexit@plt+0x40c3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #244] @ 4df80 <__cxa_atexit@plt+0x40c40> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #18 │ │ │ │ - add r7, r9, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4df4c <__cxa_atexit@plt+0x40c0c> │ │ │ │ - ldr r8, [pc, #140] @ 4df5c <__cxa_atexit@plt+0x40c1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #136] @ 4df60 <__cxa_atexit@plt+0x40c20> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #124] @ 4b324 <__cxa_atexit@plt+0x3dfe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #120] @ 4b328 <__cxa_atexit@plt+0x3dfe8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #120] @ 4df64 <__cxa_atexit@plt+0x40c24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ldr r9, [pc, #112] @ 4df68 <__cxa_atexit@plt+0x40c28> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #108] @ 4df6c <__cxa_atexit@plt+0x40c2c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r3, #21 │ │ │ │ - sub r0, r3, #34 @ 0x22 │ │ │ │ - add r2, r8, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - ldr r7, [pc, #64] @ 4df70 <__cxa_atexit@plt+0x40c30> │ │ │ │ + ldr ip, [pc, #112] @ 4b32c <__cxa_atexit@plt+0x3dfec> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, sl, ip} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + ldr r7, [pc, #60] @ 4b330 <__cxa_atexit@plt+0x3dff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #24 │ │ │ │ - b 4df50 <__cxa_atexit@plt+0x40c10> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [pc, #56] @ 4b334 <__cxa_atexit@plt+0x3dff4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a26370 │ │ │ │ - biceq r0, pc, #32, 26 @ 0x800 │ │ │ │ - biceq r0, pc, #40, 30 @ 0xa0 │ │ │ │ - biceq r0, pc, #32, 30 @ 0x80 │ │ │ │ - biceq r0, pc, #28, 30 @ 0x70 │ │ │ │ - biceq r0, pc, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0x03a263d0 │ │ │ │ - biceq r0, pc, #156, 30 @ 0x270 │ │ │ │ - biceq r0, pc, #148, 30 @ 0x250 │ │ │ │ - biceq r0, pc, #144, 30 @ 0x240 │ │ │ │ - @ instruction: 0x03a262b4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4e028 <__cxa_atexit@plt+0x40ce8> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4e0c4 <__cxa_atexit@plt+0x40d84> │ │ │ │ - ldr r1, [pc, #316] @ 4e0f4 <__cxa_atexit@plt+0x40db4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #312] @ 4e0f8 <__cxa_atexit@plt+0x40db8> │ │ │ │ + b 4b310 <__cxa_atexit@plt+0x3dfd0> │ │ │ │ + mov r5, #56 @ 0x38 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + biceq r2, pc, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + biceq r2, pc, #8, 18 @ 0x20000 │ │ │ │ + biceq r2, pc, #88, 22 @ 0x16000 │ │ │ │ + biceq r2, pc, #156, 20 @ 0x9c000 │ │ │ │ + biceq r2, pc, #28, 22 @ 0x7000 │ │ │ │ + @ instruction: 0x03a306ec │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #12] @ 4b35c <__cxa_atexit@plt+0x3e01c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 3fc3e0 <__cxa_atexit@plt+0x3ef0a0> │ │ │ │ + biceq r2, pc, #152, 16 @ 0x980000 │ │ │ │ + @ instruction: 0x03a305ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b394 <__cxa_atexit@plt+0x3e054> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 4b39c <__cxa_atexit@plt+0x3e05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #300] @ 4e0fc <__cxa_atexit@plt+0x40dbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #296] @ 4e100 <__cxa_atexit@plt+0x40dc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #288] @ 4e104 <__cxa_atexit@plt+0x40dc4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #284] @ 4e108 <__cxa_atexit@plt+0x40dc8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #21 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #34 @ 0x22 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - add ip, r6, #8 │ │ │ │ - stm ip, {r1, r8, r9} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4acbc <__cxa_atexit@plt+0x3d97c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4e0cc <__cxa_atexit@plt+0x40d8c> │ │ │ │ - ldr r0, [pc, #160] @ 4e0dc <__cxa_atexit@plt+0x40d9c> │ │ │ │ + biceq r2, pc, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0x03a3062c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4b434 <__cxa_atexit@plt+0x3e0f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4b440 <__cxa_atexit@plt+0x3e100> │ │ │ │ + ldr lr, [pc, #124] @ 4b450 <__cxa_atexit@plt+0x3e110> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 4b454 <__cxa_atexit@plt+0x3e114> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #152] @ 4e0e0 <__cxa_atexit@plt+0x40da0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #148] @ 4e0e4 <__cxa_atexit@plt+0x40da4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub lr, r3, #25 │ │ │ │ - sub r9, r3, #37 @ 0x25 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - mov r9, r1 │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - sub r7, r3, #50 @ 0x32 │ │ │ │ - ldr r0, [pc, #96] @ 4e0e8 <__cxa_atexit@plt+0x40da8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #88] @ 4e0ec <__cxa_atexit@plt+0x40dac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r0, [pc, #72] @ 4e0f0 <__cxa_atexit@plt+0x40db0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #108] @ 4b458 <__cxa_atexit@plt+0x3e118> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - b 4e0d0 <__cxa_atexit@plt+0x40d90> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #209 @ 0xd1 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, #88] @ 4b45c <__cxa_atexit@plt+0x3e11c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #60] @ 4b460 <__cxa_atexit@plt+0x3e120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #56] @ 4b464 <__cxa_atexit@plt+0x3e124> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, pc, #188, 22 @ 0x2f000 │ │ │ │ - biceq r0, pc, #216, 26 @ 0x3600 │ │ │ │ - biceq r0, pc, #196, 26 @ 0x3100 │ │ │ │ - @ instruction: 0x03a261b8 │ │ │ │ - biceq r0, pc, #136, 26 @ 0x2200 │ │ │ │ - biceq r0, pc, #112, 26 @ 0x1c00 │ │ │ │ - @ instruction: 0x03a26288 │ │ │ │ - biceq r0, pc, #56, 24 @ 0x3800 │ │ │ │ - biceq r0, pc, #80, 28 @ 0x500 │ │ │ │ - biceq r0, pc, #60, 28 @ 0x3c0 │ │ │ │ - biceq r0, pc, #52, 28 @ 0x340 │ │ │ │ - biceq r0, pc, #48, 28 @ 0x300 │ │ │ │ - @ instruction: 0x03a261dc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq r2, pc, #168, 14 @ 0x2a00000 │ │ │ │ + biceq r2, pc, #164, 14 @ 0x2900000 │ │ │ │ + biceq r2, pc, #136, 14 @ 0x2200000 │ │ │ │ + biceq r2, pc, #108, 18 @ 0x1b0000 │ │ │ │ + biceq r2, pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e14c <__cxa_atexit@plt+0x40e0c> │ │ │ │ - ldr r2, [pc, #40] @ 4e154 <__cxa_atexit@plt+0x40e14> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 4b4b8 <__cxa_atexit@plt+0x3e178> │ │ │ │ + ldr r8, [pc, #36] @ 4b4c0 <__cxa_atexit@plt+0x3e180> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 4e158 <__cxa_atexit@plt+0x40e18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #28] @ 4b4c4 <__cxa_atexit@plt+0x3e184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401298 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq sp, #68, 10 @ 0x11000000 │ │ │ │ + biceq r2, pc, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0x03a30664 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b508 <__cxa_atexit@plt+0x3e1c8> │ │ │ │ + ldr r3, [pc, #36] @ 4b510 <__cxa_atexit@plt+0x3e1d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + ldr r3, [pc, #20] @ 4b514 <__cxa_atexit@plt+0x3e1d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r0, pc, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4012a0 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ - @ instruction: 0x03a2617c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4e1bc <__cxa_atexit@plt+0x40e7c> │ │ │ │ - ldr r7, [pc, #52] @ 4e1cc <__cxa_atexit@plt+0x40e8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4e1b0 <__cxa_atexit@plt+0x40e70> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + biceq r2, pc, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0x03a30604 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4b568 <__cxa_atexit@plt+0x3e228> │ │ │ │ + ldr r3, [pc, #52] @ 4b574 <__cxa_atexit@plt+0x3e234> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #44] @ 4b578 <__cxa_atexit@plt+0x3e238> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + ldr r7, [pc, #24] @ 4b57c <__cxa_atexit@plt+0x3e23c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + biceq r2, pc, #184, 16 @ 0xb80000 │ │ │ │ + @ instruction: 0x03a30560 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b5cc <__cxa_atexit@plt+0x3e28c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4b610 <__cxa_atexit@plt+0x3e2d0> │ │ │ │ + ldr r2, [pc, #152] @ 4b648 <__cxa_atexit@plt+0x3e308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4e1d0 <__cxa_atexit@plt+0x40e90> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #96] @ 4b638 <__cxa_atexit@plt+0x3e2f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4b620 <__cxa_atexit@plt+0x3e2e0> │ │ │ │ + ldr r3, [pc, #68] @ 4b640 <__cxa_atexit@plt+0x3e300> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #64] @ 4b644 <__cxa_atexit@plt+0x3e304> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 4b63c <__cxa_atexit@plt+0x3e2fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a2616c │ │ │ │ - @ instruction: 0x03a26120 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x03a2fc30 │ │ │ │ + @ instruction: 0xffffaa24 │ │ │ │ + @ instruction: 0x03a2fb68 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x03a30484 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #16] @ 4b674 <__cxa_atexit@plt+0x3e334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #8] @ 4b678 <__cxa_atexit@plt+0x3e338> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r2, pc, #176, 14 @ 0x2c00000 │ │ │ │ + @ instruction: 0x03a30444 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #16] @ 4b6a4 <__cxa_atexit@plt+0x3e364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #8] @ 4b6a8 <__cxa_atexit@plt+0x3e368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r2, pc, #132, 14 @ 0x2100000 │ │ │ │ + @ instruction: 0x03a30404 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b700 <__cxa_atexit@plt+0x3e3c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4b724 <__cxa_atexit@plt+0x3e3e4> │ │ │ │ + ldr r2, [pc, #92] @ 4b738 <__cxa_atexit@plt+0x3e3f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #44] @ 4b734 <__cxa_atexit@plt+0x3e3f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b71c <__cxa_atexit@plt+0x3e3dc> │ │ │ │ + b 4b748 <__cxa_atexit@plt+0x3e408> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0x03a30364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b7b0 <__cxa_atexit@plt+0x3e470> │ │ │ │ mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r0, [r3, #15] │ │ │ │ + ldr r3, [r3, #19] │ │ │ │ + ldr lr, [pc, #96] @ 4b7d4 <__cxa_atexit@plt+0x3e494> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b7c8 <__cxa_atexit@plt+0x3e488> │ │ │ │ + ldr r2, [pc, #64] @ 4b7d8 <__cxa_atexit@plt+0x3e498> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4e238 <__cxa_atexit@plt+0x40ef8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4e260 <__cxa_atexit@plt+0x40f20> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4e294 <__cxa_atexit@plt+0x40f54> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #168] @ 4e2c8 <__cxa_atexit@plt+0x40f88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e28c <__cxa_atexit@plt+0x40f4c> │ │ │ │ - b 4e2e4 <__cxa_atexit@plt+0x40fa4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 4e2c4 <__cxa_atexit@plt+0x40f84> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 4b7c8 <__cxa_atexit@plt+0x3e488> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4b824 <__cxa_atexit@plt+0x3e4e4> │ │ │ │ + ldr r7, [pc, #36] @ 4b7dc <__cxa_atexit@plt+0x3e49c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #28] @ 4b7e0 <__cxa_atexit@plt+0x3e4a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x03a2fd94 │ │ │ │ + @ instruction: 0x03a2fd88 │ │ │ │ + @ instruction: 0x03a302bc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 4b814 <__cxa_atexit@plt+0x3e4d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e28c <__cxa_atexit@plt+0x40f4c> │ │ │ │ - b 4e7c4 <__cxa_atexit@plt+0x41484> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #80] @ 4e2c0 <__cxa_atexit@plt+0x40f80> │ │ │ │ + beq 4b80c <__cxa_atexit@plt+0x3e4cc> │ │ │ │ + b 4b824 <__cxa_atexit@plt+0x3e4e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a30288 │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 4b888 <__cxa_atexit@plt+0x3e548> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #15] │ │ │ │ + ldr r3, [r3, #19] │ │ │ │ + ldr r1, [pc, #120] @ 4b8c0 <__cxa_atexit@plt+0x3e580> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e28c <__cxa_atexit@plt+0x40f4c> │ │ │ │ - b 4e930 <__cxa_atexit@plt+0x415f0> │ │ │ │ + beq 4b8a0 <__cxa_atexit@plt+0x3e560> │ │ │ │ + ldr r7, [pc, #92] @ 4b8c4 <__cxa_atexit@plt+0x3e584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4b8ac <__cxa_atexit@plt+0x3e56c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + ldr r7, [pc, #60] @ 4b8cc <__cxa_atexit@plt+0x3e58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r0, [pc, #52] @ 4b8d0 <__cxa_atexit@plt+0x3e590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 4e2cc <__cxa_atexit@plt+0x40f8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r7, [pc, #36] @ 4e2d0 <__cxa_atexit@plt+0x40f90> │ │ │ │ + ldr r7, [pc, #20] @ 4b8c8 <__cxa_atexit@plt+0x3e588> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #24] @ 4e2d4 <__cxa_atexit@plt+0x40f94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000006bc │ │ │ │ - andeq r0, r0, r8, ror r5 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - @ instruction: 0x03a25fd0 │ │ │ │ - @ instruction: 0x03a25fc0 │ │ │ │ - @ instruction: 0x03a2601c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x03a30024 │ │ │ │ + @ instruction: 0x03a2fcbc │ │ │ │ + @ instruction: 0x03a2fcb0 │ │ │ │ + @ instruction: 0x03a301bc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4e3c8 <__cxa_atexit@plt+0x41088> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - ldr r9, [pc, #216] @ 4e3e8 <__cxa_atexit@plt+0x410a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - stmdb r3, {r8, lr} │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #-16]! │ │ │ │ - cmp sl, #3 │ │ │ │ - ble 4e384 <__cxa_atexit@plt+0x41044> │ │ │ │ - ldr r5, [pc, #180] @ 4e3ec <__cxa_atexit@plt+0x410ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #176] @ 4e3f0 <__cxa_atexit@plt+0x410b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [r2] │ │ │ │ - str r3, [r1, #24]! │ │ │ │ - ldr r5, [pc, #164] @ 4e3f4 <__cxa_atexit@plt+0x410b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r3, [pc, #156] @ 4e3f8 <__cxa_atexit@plt+0x410b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r1, [r1, #16] │ │ │ │ - str r5, [r1, #20] │ │ │ │ - ldr r5, [pc, #136] @ 4e3fc <__cxa_atexit@plt+0x410bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 4012b0 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4e3d4 <__cxa_atexit@plt+0x41094> │ │ │ │ - ldr r6, [pc, #108] @ 4e400 <__cxa_atexit@plt+0x410c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - ldr r1, [r0, #12] │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ - ldr r7, [pc, #92] @ 4e404 <__cxa_atexit@plt+0x410c4> │ │ │ │ + ldr r7, [pc, #48] @ 4b918 <__cxa_atexit@plt+0x3e5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #72] @ 4e408 <__cxa_atexit@plt+0x410c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r1, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - biceq r0, pc, #212, 20 @ 0xd4000 │ │ │ │ - biceq r0, pc, #64, 16 @ 0x400000 │ │ │ │ - biceq r0, pc, #180, 20 @ 0xb4000 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0x03a25ea4 │ │ │ │ - @ instruction: 0x03a25e8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4e428 <__cxa_atexit@plt+0x410e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4012b8 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4b908 <__cxa_atexit@plt+0x3e5c8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 4aaa0 <__cxa_atexit@plt+0x3d760> │ │ │ │ + ldr r7, [pc, #12] @ 4b91c <__cxa_atexit@plt+0x3e5dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a25e94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a2ffc8 │ │ │ │ + @ instruction: 0x03a30170 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 4e478 <__cxa_atexit@plt+0x41138> │ │ │ │ + ldr r3, [pc, #32] @ 4b954 <__cxa_atexit@plt+0x3e614> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 4e47c <__cxa_atexit@plt+0x4113c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - b 1ae684 <__cxa_atexit@plt+0x1a1344> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, pc, #144, 16 @ 0x900000 │ │ │ │ - @ instruction: 0x03a25e58 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r8, [pc, #28] @ 4b958 <__cxa_atexit@plt+0x3e618> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #24] @ 4b95c <__cxa_atexit@plt+0x3e61c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a2f798 │ │ │ │ + @ instruction: 0x03a2fe0c │ │ │ │ + @ instruction: 0x03a30118 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 4e4ac <__cxa_atexit@plt+0x4116c> │ │ │ │ - ldr r2, [pc, #48] @ 4e4d8 <__cxa_atexit@plt+0x41198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 4e4c0 <__cxa_atexit@plt+0x41180> │ │ │ │ - ldr r3, [pc, #44] @ 4e4e0 <__cxa_atexit@plt+0x411a0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b99c <__cxa_atexit@plt+0x3e65c> │ │ │ │ + ldr r3, [pc, #48] @ 4b9b0 <__cxa_atexit@plt+0x3e670> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 4b9b4 <__cxa_atexit@plt+0x3e674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r9, [pc, #36] @ 4b9b8 <__cxa_atexit@plt+0x3e678> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r5, [pc, #16] @ 4e4dc <__cxa_atexit@plt+0x4119c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ae684 <__cxa_atexit@plt+0x1a1344> │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r7, [pc, #8] @ 4b9ac <__cxa_atexit@plt+0x3e66c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a2fd74 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r0, pc, #52, 16 @ 0x340000 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x03a25d84 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + @ instruction: 0x03a2f74c │ │ │ │ + @ instruction: 0x03a2fd74 │ │ │ │ + @ instruction: 0x03a300a0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4e564 <__cxa_atexit@plt+0x41224> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4e5ec <__cxa_atexit@plt+0x412ac> │ │ │ │ - ldr r9, [pc, #260] @ 4e61c <__cxa_atexit@plt+0x412dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #256] @ 4e620 <__cxa_atexit@plt+0x412e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r8, [pc, #248] @ 4e624 <__cxa_atexit@plt+0x412e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #244] @ 4e628 <__cxa_atexit@plt+0x412e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r1, r3, #18 │ │ │ │ - add r7, r9, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4b9e4 <__cxa_atexit@plt+0x3e6a4> │ │ │ │ + ldr r7, [pc, #148] @ 4ba70 <__cxa_atexit@plt+0x3e730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4e5f4 <__cxa_atexit@plt+0x412b4> │ │ │ │ - ldr r8, [pc, #140] @ 4e604 <__cxa_atexit@plt+0x412c4> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4ba60 <__cxa_atexit@plt+0x3e720> │ │ │ │ + ldr r2, [pc, #120] @ 4ba74 <__cxa_atexit@plt+0x3e734> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ 4ba78 <__cxa_atexit@plt+0x3e738> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ 4ba7c <__cxa_atexit@plt+0x3e73c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #24]! │ │ │ │ + ldr r8, [pc, #104] @ 4ba80 <__cxa_atexit@plt+0x3e740> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #136] @ 4e608 <__cxa_atexit@plt+0x412c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #120] @ 4e60c <__cxa_atexit@plt+0x412cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ldr r9, [pc, #112] @ 4e610 <__cxa_atexit@plt+0x412d0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #108] @ 4e614 <__cxa_atexit@plt+0x412d4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #21 │ │ │ │ - sub r0, r3, #34 @ 0x22 │ │ │ │ - add r2, r8, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - ldr r7, [pc, #64] @ 4e618 <__cxa_atexit@plt+0x412d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r2} │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, sl, lr} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #52] @ 4ba84 <__cxa_atexit@plt+0x3e744> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #2 │ │ │ │ + sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #24 │ │ │ │ - b 4e5f8 <__cxa_atexit@plt+0x412b8> │ │ │ │ + b 3fc7b8 <__cxa_atexit@plt+0x3ef478> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a25cf8 │ │ │ │ - biceq r0, pc, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r0, pc, #128, 16 @ 0x800000 │ │ │ │ - biceq r0, pc, #120, 16 @ 0x780000 │ │ │ │ - biceq r0, pc, #116, 16 @ 0x740000 │ │ │ │ - biceq r0, pc, #84, 16 @ 0x540000 │ │ │ │ - @ instruction: 0x03a25d58 │ │ │ │ - biceq r0, pc, #244, 16 @ 0xf40000 │ │ │ │ - biceq r0, pc, #236, 16 @ 0xec0000 │ │ │ │ - biceq r0, pc, #232, 16 @ 0xe80000 │ │ │ │ - @ instruction: 0x03a25c3c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2fcf4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffff844 │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + @ instruction: 0x03a2fbc4 │ │ │ │ + biceq r2, pc, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0x03a2ff90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4e6d4 <__cxa_atexit@plt+0x41394> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4e770 <__cxa_atexit@plt+0x41430> │ │ │ │ - ldr r1, [pc, #316] @ 4e7a0 <__cxa_atexit@plt+0x41460> │ │ │ │ + ldr r3, [pc, #24] @ 4bab4 <__cxa_atexit@plt+0x3e774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 4bab8 <__cxa_atexit@plt+0x3e778> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r2, pc, #56, 2 │ │ │ │ + @ instruction: 0x03a2ff48 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 4baec <__cxa_atexit@plt+0x3e7ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 4baf0 <__cxa_atexit@plt+0x3e7b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r2, pc, #72, 6 @ 0x20000001 │ │ │ │ + @ instruction: 0x03a2fee8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4bc70 <__cxa_atexit@plt+0x3e930> │ │ │ │ + ldr r1, [pc, #352] @ 4bc84 <__cxa_atexit@plt+0x3e944> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #312] @ 4e7a4 <__cxa_atexit@plt+0x41464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #300] @ 4e7a8 <__cxa_atexit@plt+0x41468> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #296] @ 4e7ac <__cxa_atexit@plt+0x4146c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #288] @ 4e7b0 <__cxa_atexit@plt+0x41470> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #284] @ 4e7b4 <__cxa_atexit@plt+0x41474> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #21 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #34 @ 0x22 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - add ip, r6, #8 │ │ │ │ - stm ip, {r1, r8, r9} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4e778 <__cxa_atexit@plt+0x41438> │ │ │ │ - ldr r0, [pc, #160] @ 4e788 <__cxa_atexit@plt+0x41448> │ │ │ │ + ldr r0, [pc, #348] @ 4bc88 <__cxa_atexit@plt+0x3e948> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #152] @ 4e78c <__cxa_atexit@plt+0x4144c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #148] @ 4e790 <__cxa_atexit@plt+0x41450> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #340] @ 4bc8c <__cxa_atexit@plt+0x3e94c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub lr, r3, #25 │ │ │ │ - sub r9, r3, #37 @ 0x25 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - mov r9, r1 │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - sub r7, r3, #50 @ 0x32 │ │ │ │ - ldr r0, [pc, #96] @ 4e794 <__cxa_atexit@plt+0x41454> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #88] @ 4e798 <__cxa_atexit@plt+0x41458> │ │ │ │ + ldr r4, [r5, #4]! │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #320] @ 4bc90 <__cxa_atexit@plt+0x3e950> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r0, [pc, #72] @ 4e79c <__cxa_atexit@plt+0x4145c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - b 4e77c <__cxa_atexit@plt+0x4143c> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, pc, #228, 8 @ 0xe4000000 │ │ │ │ - biceq r0, pc, #56, 14 @ 0xe00000 │ │ │ │ - biceq r0, pc, #24, 14 @ 0x600000 │ │ │ │ - @ instruction: 0x03a25b3c │ │ │ │ - biceq r0, pc, #220, 12 @ 0xdc00000 │ │ │ │ - biceq r0, pc, #196, 12 @ 0xc400000 │ │ │ │ - @ instruction: 0x03a25c0c │ │ │ │ - biceq r0, pc, #96, 10 @ 0x18000000 │ │ │ │ - biceq r0, pc, #176, 14 @ 0x2c00000 │ │ │ │ - biceq r0, pc, #144, 14 @ 0x2400000 │ │ │ │ - biceq r0, pc, #136, 14 @ 0x2200000 │ │ │ │ - biceq r0, pc, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0x03a25b3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r3, #136] @ 0x88 │ │ │ │ + str r2, [r3, #140] @ 0x8c │ │ │ │ + str r1, [r3, #144] @ 0x90 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ + str r1, [r3, #112] @ 0x70 │ │ │ │ + str r1, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r1, [r3, #124] @ 0x7c │ │ │ │ + str r1, [r3, #128] @ 0x80 │ │ │ │ + str r1, [r3, #132] @ 0x84 │ │ │ │ + sub r4, r6, #70 @ 0x46 │ │ │ │ + mov sl, r7 │ │ │ │ + sub lr, r6, #82 @ 0x52 │ │ │ │ + str r8, [sp] │ │ │ │ + ldr r7, [pc, #252] @ 4bc94 <__cxa_atexit@plt+0x3e954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r9, r6, #94 @ 0x5e │ │ │ │ + sub ip, r6, #106 @ 0x6a │ │ │ │ + sub r1, r6, #118 @ 0x76 │ │ │ │ + sub r8, r6, #130 @ 0x82 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + str sl, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #220] @ 4bc98 <__cxa_atexit@plt+0x3e958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [pc, #196] @ 4bc9c <__cxa_atexit@plt+0x3e95c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r2, [pc, #192] @ 4bca0 <__cxa_atexit@plt+0x3e960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #176] @ 4bca4 <__cxa_atexit@plt+0x3e964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str ip, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [pc, #160] @ 4bca8 <__cxa_atexit@plt+0x3e968> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + str r9, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ + ldr r7, [pc, #136] @ 4bcac <__cxa_atexit@plt+0x3e96c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + ldr r7, [pc, #120] @ 4bcb0 <__cxa_atexit@plt+0x3e970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #104] @ 4bcb4 <__cxa_atexit@plt+0x3e974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #96] @ 4bcb8 <__cxa_atexit@plt+0x3e978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + mov r4, fp │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1f839a4 <__cxa_atexit@plt+0x1f76664> │ │ │ │ + mov r4, #148 @ 0x94 │ │ │ │ + str r4, [fp, #828] @ 0x33c │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff844 │ │ │ │ + biceq r2, pc, #132, 4 @ 0x40000008 │ │ │ │ + biceq r2, pc, #224 @ 0xe0 │ │ │ │ + biceq r2, pc, #152 @ 0x98 │ │ │ │ + biceq r2, pc, #32, 4 │ │ │ │ + biceq r2, pc, #248, 2 @ 0x3e │ │ │ │ + biceq r1, pc, #180, 30 @ 0x2d0 │ │ │ │ + @ instruction: 0x03a2faa0 │ │ │ │ + @ instruction: 0x03a2fa78 │ │ │ │ + @ instruction: 0x03a2fa50 │ │ │ │ + @ instruction: 0x03a2fa84 │ │ │ │ + @ instruction: 0x03a2fa5c │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r1, pc, #64, 30 @ 0x100 │ │ │ │ + @ instruction: 0x03a2fd00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4e8a8 <__cxa_atexit@plt+0x41568> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #12]! │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - ldr r9, [pc, #216] @ 4e8c8 <__cxa_atexit@plt+0x41588> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - stmdb r3, {r8, lr} │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #-16]! │ │ │ │ - cmp sl, #5 │ │ │ │ - ble 4e864 <__cxa_atexit@plt+0x41524> │ │ │ │ - ldr r5, [pc, #180] @ 4e8cc <__cxa_atexit@plt+0x4158c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #176] @ 4e8d0 <__cxa_atexit@plt+0x41590> │ │ │ │ + ldr r3, [pc, #80] @ 4bd20 <__cxa_atexit@plt+0x3e9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r5, [r2] │ │ │ │ - str r3, [r1, #24]! │ │ │ │ - ldr r5, [pc, #164] @ 4e8d4 <__cxa_atexit@plt+0x41594> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r3, [pc, #156] @ 4e8d8 <__cxa_atexit@plt+0x41598> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r1, [r1, #16] │ │ │ │ - str r5, [r1, #20] │ │ │ │ - ldr r5, [pc, #136] @ 4e8dc <__cxa_atexit@plt+0x4159c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 4012b0 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4bd18 <__cxa_atexit@plt+0x3e9d8> │ │ │ │ + ldr r3, [pc, #64] @ 4bd24 <__cxa_atexit@plt+0x3e9e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #60] @ 4bd28 <__cxa_atexit@plt+0x3e9e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #44] @ 4bd2c <__cxa_atexit@plt+0x3e9ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r7, lr, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x03a2f954 │ │ │ │ + @ instruction: 0x03a2f928 │ │ │ │ + @ instruction: 0x03a2fc8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 4bd78 <__cxa_atexit@plt+0x3ea38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #48] @ 4bd7c <__cxa_atexit@plt+0x3ea3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [pc, #32] @ 4bd80 <__cxa_atexit@plt+0x3ea40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r7, lr, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2f8f4 │ │ │ │ + @ instruction: 0x03a2f8c8 │ │ │ │ + @ instruction: 0x03a2fc28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ 4bdb8 <__cxa_atexit@plt+0x3ea78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 4bdbc <__cxa_atexit@plt+0x3ea7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 4bdc0 <__cxa_atexit@plt+0x3ea80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 3fc3a8 <__cxa_atexit@plt+0x3ef068> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a2f870 │ │ │ │ + @ instruction: 0x03a2f880 │ │ │ │ + @ instruction: 0x03a2fbd4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 4be20 <__cxa_atexit@plt+0x3eae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4e8b4 <__cxa_atexit@plt+0x41574> │ │ │ │ - ldr r6, [pc, #108] @ 4e8e0 <__cxa_atexit@plt+0x415a0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - ldr r1, [r0, #12] │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ - ldr r7, [pc, #92] @ 4e8e4 <__cxa_atexit@plt+0x415a4> │ │ │ │ + bhi 4be08 <__cxa_atexit@plt+0x3eac8> │ │ │ │ + ldr r3, [pc, #48] @ 4be24 <__cxa_atexit@plt+0x3eae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 4be28 <__cxa_atexit@plt+0x3eae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #28] @ 4be2c <__cxa_atexit@plt+0x3eaec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #72] @ 4e8e8 <__cxa_atexit@plt+0x415a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r1, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xffffee44 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff3c8 │ │ │ │ - biceq r0, pc, #244, 10 @ 0x3d000000 │ │ │ │ - biceq r0, pc, #96, 6 @ 0x80000001 │ │ │ │ - biceq r0, pc, #212, 10 @ 0x35000000 │ │ │ │ - @ instruction: 0xffffee20 │ │ │ │ - @ instruction: 0x03a25a44 │ │ │ │ - @ instruction: 0x03a25a2c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4e908 <__cxa_atexit@plt+0x415c8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffb720 │ │ │ │ + @ instruction: 0x03a2f50c │ │ │ │ + @ instruction: 0x03a2f508 │ │ │ │ + @ instruction: 0x03a2fb68 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4be50 <__cxa_atexit@plt+0x3eb10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4012b8 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a259d0 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a2fb44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4e9b8 <__cxa_atexit@plt+0x41678> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 4ea14 <__cxa_atexit@plt+0x416d4> │ │ │ │ - ldr r7, [pc, #280] @ 4ea70 <__cxa_atexit@plt+0x41730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #276] @ 4ea74 <__cxa_atexit@plt+0x41734> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #272] @ 4ea78 <__cxa_atexit@plt+0x41738> │ │ │ │ + ldr r3, [pc, #24] @ 4be80 <__cxa_atexit@plt+0x3eb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4be84 <__cxa_atexit@plt+0x3eb44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r0, r3, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r1, pc, #128, 30 @ 0x200 │ │ │ │ + @ instruction: 0x03a2fb10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - sub r1, r2, #6 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4e9f4 <__cxa_atexit@plt+0x416b4> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4ea44 <__cxa_atexit@plt+0x41704> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4bee4 <__cxa_atexit@plt+0x3eba4> │ │ │ │ + ldr r3, [pc, #152] @ 4bf48 <__cxa_atexit@plt+0x3ec08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bf14 <__cxa_atexit@plt+0x3ebd4> │ │ │ │ + ldr r5, [pc, #140] @ 4bf58 <__cxa_atexit@plt+0x3ec18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #136] @ 4bf5c <__cxa_atexit@plt+0x3ec1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r2, [pc, #84] @ 4bf40 <__cxa_atexit@plt+0x3ec00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4ea24 <__cxa_atexit@plt+0x416e4> │ │ │ │ - ldr r7, [pc, #148] @ 4ea60 <__cxa_atexit@plt+0x41720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [pc, #140] @ 4ea64 <__cxa_atexit@plt+0x41724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ea08 <__cxa_atexit@plt+0x416c8> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #60] @ 4ea68 <__cxa_atexit@plt+0x41728> │ │ │ │ + bhi 4bf28 <__cxa_atexit@plt+0x3ebe8> │ │ │ │ + ldr r3, [pc, #80] @ 4bf50 <__cxa_atexit@plt+0x3ec10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 4bf54 <__cxa_atexit@plt+0x3ec14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r7, [pc, #48] @ 4bf4c <__cxa_atexit@plt+0x3ec0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ 4ea6c <__cxa_atexit@plt+0x4172c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4ea7c <__cxa_atexit@plt+0x4173c> │ │ │ │ + ldr r7, [pc, #20] @ 4bf44 <__cxa_atexit@plt+0x3ec04> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - biceq r0, pc, #32, 4 │ │ │ │ - @ instruction: 0x03a25904 │ │ │ │ - biceq r0, pc, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - biceq r0, pc, #60, 4 @ 0xc0000003 │ │ │ │ - biceq r0, pc, #64, 4 │ │ │ │ - @ instruction: 0x03a258ec │ │ │ │ - @ instruction: 0x03a25874 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a2f3e8 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a2f3fc │ │ │ │ + @ instruction: 0xffffb614 │ │ │ │ + @ instruction: 0x03a2f400 │ │ │ │ + @ instruction: 0xffffb648 │ │ │ │ + @ instruction: 0x03a2f434 │ │ │ │ + @ instruction: 0x03a2fa2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4bf80 <__cxa_atexit@plt+0x3ec40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a2fa08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 4bfb0 <__cxa_atexit@plt+0x3ec70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4bfb4 <__cxa_atexit@plt+0x3ec74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4eaac <__cxa_atexit@plt+0x4176c> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r7, [pc, #12] @ 4eac0 <__cxa_atexit@plt+0x41780> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a25884 │ │ │ │ - @ instruction: 0x03a2582c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4eaf0 <__cxa_atexit@plt+0x417b0> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r7, [pc, #8] @ 4eb00 <__cxa_atexit@plt+0x417c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq r1, pc, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a25840 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #172] @ 4ebc0 <__cxa_atexit@plt+0x41880> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #168] @ 4ebc4 <__cxa_atexit@plt+0x41884> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - add r3, r6, r9 │ │ │ │ - bne 4eb74 <__cxa_atexit@plt+0x41834> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 4eba4 <__cxa_atexit@plt+0x41864> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r0, r3, #6 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4eb98 <__cxa_atexit@plt+0x41858> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - add r9, r9, #12 │ │ │ │ - b 4eb1c <__cxa_atexit@plt+0x417dc> │ │ │ │ - ldr r6, [pc, #80] @ 4ebcc <__cxa_atexit@plt+0x4188c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #76] @ 4ebd0 <__cxa_atexit@plt+0x41890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #68] @ 4ebd4 <__cxa_atexit@plt+0x41894> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0x03a2f9a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4bff4 <__cxa_atexit@plt+0x3ecb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16af33c <__cxa_atexit@plt+0x16a1ffc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a2f984 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 4c024 <__cxa_atexit@plt+0x3ece4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 4c028 <__cxa_atexit@plt+0x3ece8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r1, pc, #220, 26 @ 0x3700 │ │ │ │ + @ instruction: 0x03a2f938 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c04c <__cxa_atexit@plt+0x3ed0c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #108] @ 4c0c0 <__cxa_atexit@plt+0x3ed80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 4c080 <__cxa_atexit@plt+0x3ed40> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 4c0a4 <__cxa_atexit@plt+0x3ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 4ebc8 <__cxa_atexit@plt+0x41888> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - biceq r0, pc, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x03a25698 │ │ │ │ - @ instruction: 0x03a2568c │ │ │ │ - @ instruction: 0x03a2571c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4ec58 <__cxa_atexit@plt+0x41918> │ │ │ │ - add r9, r5, #4 │ │ │ │ - ldr r8, [pc, #104] @ 4ec70 <__cxa_atexit@plt+0x41930> │ │ │ │ + ldr r3, [pc, #68] @ 4c0cc <__cxa_atexit@plt+0x3ed8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #64] @ 4c0d0 <__cxa_atexit@plt+0x3ed90> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #100] @ 4ec74 <__cxa_atexit@plt+0x41934> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4ec4c <__cxa_atexit@plt+0x4190c> │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4ec78 <__cxa_atexit@plt+0x41938> │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #56] @ 4c0d4 <__cxa_atexit@plt+0x3ed94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + ldr r3, [pc, #24] @ 4c0c4 <__cxa_atexit@plt+0x3ed84> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r8, [pc, #16] @ 4c0c8 <__cxa_atexit@plt+0x3ed88> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq pc, lr, #140, 30 @ 0x230 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x03a25678 │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x03a2f0b4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x03a2f54c │ │ │ │ + biceq r1, pc, #72, 26 @ 0x1200 │ │ │ │ + @ instruction: 0x03a2f88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - @ instruction: 0x03a2565c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 4eccc <__cxa_atexit@plt+0x4198c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c118 <__cxa_atexit@plt+0x3edd8> │ │ │ │ + ldr r3, [pc, #64] @ 4c13c <__cxa_atexit@plt+0x3edfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r8, [pc, #60] @ 4c140 <__cxa_atexit@plt+0x3ee00> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 4ecd0 <__cxa_atexit@plt+0x41990> │ │ │ │ + ldr r3, [pc, #52] @ 4c144 <__cxa_atexit@plt+0x3ee04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq pc, lr, #228, 28 @ 0xe40 │ │ │ │ - @ instruction: 0x03a25620 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + ldr r3, [pc, #20] @ 4c134 <__cxa_atexit@plt+0x3edf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 4c138 <__cxa_atexit@plt+0x3edf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a2f044 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a2f4d8 │ │ │ │ + biceq r1, pc, #212, 24 @ 0xd400 │ │ │ │ + @ instruction: 0x03a2f80c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4ecf4 <__cxa_atexit@plt+0x419b4> │ │ │ │ + ldr r3, [pc, #12] @ 4c168 <__cxa_atexit@plt+0x3ee28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4d414 <__cxa_atexit@plt+0x400d4> │ │ │ │ + b 3fc7b0 <__cxa_atexit@plt+0x3ef470> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a255fc │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + @ instruction: 0x03a2f77c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #8] @ 4c188 <__cxa_atexit@plt+0x3ee48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a2f770 │ │ │ │ + @ instruction: 0x03a2f7b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 4c1c0 <__cxa_atexit@plt+0x3ee80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #28] @ 4c1c4 <__cxa_atexit@plt+0x3ee84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ 4c1c8 <__cxa_atexit@plt+0x3ee88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a2f434 │ │ │ │ + biceq r1, pc, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0x03a2f778 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4ed18 <__cxa_atexit@plt+0x419d8> │ │ │ │ + ldr r3, [pc, #28] @ 4c1fc <__cxa_atexit@plt+0x3eebc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4012c0 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a255d8 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 4c200 <__cxa_atexit@plt+0x3eec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, pc, #240, 22 @ 0x3c000 │ │ │ │ + @ instruction: 0x03a2f740 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4ed3c <__cxa_atexit@plt+0x419fc> │ │ │ │ + ldr r3, [pc, #16] @ 4c228 <__cxa_atexit@plt+0x3eee8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4012c8 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a255b4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc750 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a2f700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 4edb8 <__cxa_atexit@plt+0x41a78> │ │ │ │ + ldr r3, [pc, #28] @ 4c25c <__cxa_atexit@plt+0x3ef1c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #24] @ 4c260 <__cxa_atexit@plt+0x3ef20> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 4ed88 <__cxa_atexit@plt+0x41a48> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4ed90 <__cxa_atexit@plt+0x41a50> │ │ │ │ - ldr r3, [pc, #76] @ 4edbc <__cxa_atexit@plt+0x41a7c> │ │ │ │ + ldr r3, [pc, #16] @ 4c264 <__cxa_atexit@plt+0x3ef24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a2f394 │ │ │ │ + biceq r1, pc, #144, 22 @ 0x24000 │ │ │ │ + @ instruction: 0x03a2f6b4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 4c288 <__cxa_atexit@plt+0x3ef48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #72] @ 4edc0 <__cxa_atexit@plt+0x41a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #64] @ 4edc4 <__cxa_atexit@plt+0x41a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc7b0 <__cxa_atexit@plt+0x3ef470> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a2f648 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #8] @ 4c2a8 <__cxa_atexit@plt+0x3ef68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 4edc8 <__cxa_atexit@plt+0x41a88> │ │ │ │ + @ instruction: 0x03a2f63c │ │ │ │ + @ instruction: 0x03a2f894 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4c354 <__cxa_atexit@plt+0x3f014> │ │ │ │ + ldr r2, [pc, #164] @ 4c370 <__cxa_atexit@plt+0x3f030> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 4edcc <__cxa_atexit@plt+0x41a8c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #156] @ 4c374 <__cxa_atexit@plt+0x3f034> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 4c334 <__cxa_atexit@plt+0x3eff4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4c340 <__cxa_atexit@plt+0x3f000> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 4c35c <__cxa_atexit@plt+0x3f01c> │ │ │ │ + ldr r3, [pc, #112] @ 4c37c <__cxa_atexit@plt+0x3f03c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #32] @ 4edd0 <__cxa_atexit@plt+0x41a90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #108] @ 4c380 <__cxa_atexit@plt+0x3f040> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a25488 │ │ │ │ - @ instruction: 0x03a2547c │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a25460 │ │ │ │ - @ instruction: 0x03a25450 │ │ │ │ - @ instruction: 0x03a25520 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4edfc <__cxa_atexit@plt+0x41abc> │ │ │ │ - ldr r7, [pc, #56] @ 4ee2c <__cxa_atexit@plt+0x41aec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - b 4ee0c <__cxa_atexit@plt+0x41acc> │ │ │ │ - ldr r2, [pc, #44] @ 4ee30 <__cxa_atexit@plt+0x41af0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r2, [pc, #32] @ 4ee34 <__cxa_atexit@plt+0x41af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r0, [pc, #24] @ 4ee38 <__cxa_atexit@plt+0x41af8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x03a253ec │ │ │ │ - @ instruction: 0x03a253e0 │ │ │ │ - @ instruction: 0x03a254b8 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r7, [pc, #48] @ 4c378 <__cxa_atexit@plt+0x3f038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + biceq r1, pc, #176, 16 @ 0xb00000 │ │ │ │ + @ instruction: 0x03a2f1f0 │ │ │ │ + @ instruction: 0xffffeb50 │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ + @ instruction: 0x03a2f7bc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4eea8 <__cxa_atexit@plt+0x41b68> │ │ │ │ - ldr r7, [pc, #224] @ 4ef40 <__cxa_atexit@plt+0x41c00> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c3dc <__cxa_atexit@plt+0x3f09c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4c3f0 <__cxa_atexit@plt+0x3f0b0> │ │ │ │ + ldr r2, [pc, #80] @ 4c404 <__cxa_atexit@plt+0x3f0c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 4c408 <__cxa_atexit@plt+0x3f0c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 4c400 <__cxa_atexit@plt+0x3f0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4ef08 <__cxa_atexit@plt+0x41bc8> │ │ │ │ - ldr r7, [pc, #204] @ 4ef44 <__cxa_atexit@plt+0x41c04> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2f154 │ │ │ │ + @ instruction: 0xffffeaa8 │ │ │ │ + @ instruction: 0xfffff118 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4c458 <__cxa_atexit@plt+0x3f118> │ │ │ │ + ldr r7, [pc, #60] @ 4c470 <__cxa_atexit@plt+0x3f130> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #196] @ 4ef48 <__cxa_atexit@plt+0x41c08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #188] @ 4ef4c <__cxa_atexit@plt+0x41c0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4eefc <__cxa_atexit@plt+0x41bbc> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r3, [pc, #128] @ 4ef30 <__cxa_atexit@plt+0x41bf0> │ │ │ │ + ldr r3, [pc, #56] @ 4c474 <__cxa_atexit@plt+0x3f134> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ef08 <__cxa_atexit@plt+0x41bc8> │ │ │ │ - ldr r7, [pc, #104] @ 4ef34 <__cxa_atexit@plt+0x41bf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #96] @ 4ef38 <__cxa_atexit@plt+0x41bf8> │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + ldr r7, [pc, #44] @ 4c478 <__cxa_atexit@plt+0x3f138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #88] @ 4ef3c <__cxa_atexit@plt+0x41bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4eefc <__cxa_atexit@plt+0x41bbc> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4ef50 <__cxa_atexit@plt+0x41c10> │ │ │ │ + add r7, r7, #3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + ldr r7, [pc, #28] @ 4c47c <__cxa_atexit@plt+0x3f13c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 4ef54 <__cxa_atexit@plt+0x41c14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #52] @ 4ef58 <__cxa_atexit@plt+0x41c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0xfffff310 │ │ │ │ - biceq pc, lr, #244, 24 @ 0xf400 │ │ │ │ - biceq pc, lr, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffff364 │ │ │ │ - biceq pc, lr, #72, 26 @ 0x1200 │ │ │ │ - biceq pc, lr, #112, 28 @ 0x700 │ │ │ │ - @ instruction: 0x03a25420 │ │ │ │ - biceq pc, lr, #232, 26 @ 0x3a00 │ │ │ │ - biceq pc, lr, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0x03a252ac │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4f028 <__cxa_atexit@plt+0x41ce8> │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4f0fc <__cxa_atexit@plt+0x41dbc> │ │ │ │ - ldr r2, [pc, #424] @ 4f138 <__cxa_atexit@plt+0x41df8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #412] @ 4f13c <__cxa_atexit@plt+0x41dfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr lr, [pc, #400] @ 4f140 <__cxa_atexit@plt+0x41e00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #388] @ 4f144 <__cxa_atexit@plt+0x41e04> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x03a2ecc4 │ │ │ │ + biceq r1, pc, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0x03a2f6fc │ │ │ │ + @ instruction: 0x03a2f710 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4c4e0 <__cxa_atexit@plt+0x3f1a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4c4d8 <__cxa_atexit@plt+0x3f198> │ │ │ │ + ldr r3, [pc, #52] @ 4c4e8 <__cxa_atexit@plt+0x3f1a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 4c4ec <__cxa_atexit@plt+0x3f1ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 4c4f0 <__cxa_atexit@plt+0x3f1b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r0, [pc, #380] @ 4f148 <__cxa_atexit@plt+0x41e08> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2f6b4 │ │ │ │ + biceq r1, pc, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0x03a2f688 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c568 <__cxa_atexit@plt+0x3f228> │ │ │ │ + ldr r9, [pc, #88] @ 4c574 <__cxa_atexit@plt+0x3f234> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ 4c578 <__cxa_atexit@plt+0x3f238> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 4c57c <__cxa_atexit@plt+0x3f23c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 4c580 <__cxa_atexit@plt+0x3f240> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ldr r9, [pc, #372] @ 4f14c <__cxa_atexit@plt+0x41e0c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #368] @ 4f150 <__cxa_atexit@plt+0x41e10> │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr sl, [pc, #68] @ 4c584 <__cxa_atexit@plt+0x3f244> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r1, r3, #25 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - sub r1, r3, #37 @ 0x25 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - sub r1, r3, #50 @ 0x32 │ │ │ │ - ldr r0, [pc, #340] @ 4f154 <__cxa_atexit@plt+0x41e14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r8, r9} │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 4f104 <__cxa_atexit@plt+0x41dc4> │ │ │ │ - ldr r0, [pc, #216] @ 4f114 <__cxa_atexit@plt+0x41dd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, #208] @ 4f118 <__cxa_atexit@plt+0x41dd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r0, [pc, #188] @ 4f11c <__cxa_atexit@plt+0x41ddc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #3 │ │ │ │ - ldr r2, [pc, #180] @ 4f120 <__cxa_atexit@plt+0x41de0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, #172] @ 4f124 <__cxa_atexit@plt+0x41de4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add fp, r0, #1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub lr, r3, #25 │ │ │ │ - sub r9, r3, #41 @ 0x29 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #144] @ 4f128 <__cxa_atexit@plt+0x41de8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - mov r9, r0 │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #53 @ 0x35 │ │ │ │ - sub r2, r3, #66 @ 0x42 │ │ │ │ - ldr r1, [pc, #104] @ 4f12c <__cxa_atexit@plt+0x41dec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #96] @ 4f130 <__cxa_atexit@plt+0x41df0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r8} │ │ │ │ - ldr r1, [pc, #88] @ 4f134 <__cxa_atexit@plt+0x41df4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r2, fp} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - b 4f108 <__cxa_atexit@plt+0x41dc8> │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, lr, #244, 26 @ 0x3d00 │ │ │ │ - biceq pc, lr, #176, 22 @ 0x2c000 │ │ │ │ - biceq pc, lr, #200, 26 @ 0x3200 │ │ │ │ - biceq pc, lr, #96, 22 @ 0x18000 │ │ │ │ - biceq pc, lr, #156, 26 @ 0x2700 │ │ │ │ - biceq pc, lr, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0x03a2514c │ │ │ │ - biceq pc, lr, #76, 26 @ 0x1300 │ │ │ │ - biceq pc, lr, #60, 26 @ 0xf00 │ │ │ │ - biceq pc, lr, #160, 28 @ 0xa00 │ │ │ │ - biceq pc, lr, #88, 24 @ 0x5800 │ │ │ │ - biceq pc, lr, #124, 28 @ 0x7c0 │ │ │ │ - biceq pc, lr, #104, 28 @ 0x680 │ │ │ │ - biceq pc, lr, #72, 28 @ 0x480 │ │ │ │ - biceq pc, lr, #64, 28 @ 0x400 │ │ │ │ - biceq pc, lr, #60, 28 @ 0x3c0 │ │ │ │ - @ instruction: 0x03a25210 │ │ │ │ - @ instruction: 0x03a250b0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4f254 <__cxa_atexit@plt+0x41f14> │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4f324 <__cxa_atexit@plt+0x41fe4> │ │ │ │ - ldr r2, [pc, #460] @ 4f360 <__cxa_atexit@plt+0x42020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #452] @ 4f364 <__cxa_atexit@plt+0x42024> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #436] @ 4f368 <__cxa_atexit@plt+0x42028> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #432] @ 4f36c <__cxa_atexit@plt+0x4202c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr r0, [pc, #424] @ 4f370 <__cxa_atexit@plt+0x42030> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - mov r0, r9 │ │ │ │ - sub lr, r3, #25 │ │ │ │ - mov sl, fp │ │ │ │ - sub fp, r3, #41 @ 0x29 │ │ │ │ - sub r9, r3, #53 @ 0x35 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - mov r9, r2 │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #66 @ 0x42 │ │ │ │ - ldr r1, [pc, #352] @ 4f374 <__cxa_atexit@plt+0x42034> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #344] @ 4f378 <__cxa_atexit@plt+0x42038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r1, [pc, #328] @ 4f37c <__cxa_atexit@plt+0x4203c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r8, r9} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4f32c <__cxa_atexit@plt+0x41fec> │ │ │ │ - ldr r0, [pc, #212] @ 4f33c <__cxa_atexit@plt+0x41ffc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #200] @ 4f340 <__cxa_atexit@plt+0x42000> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - ldr sl, [pc, #188] @ 4f344 <__cxa_atexit@plt+0x42004> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #176] @ 4f348 <__cxa_atexit@plt+0x42008> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, r1, #3 │ │ │ │ - ldr r0, [pc, #168] @ 4f34c <__cxa_atexit@plt+0x4200c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #160] @ 4f350 <__cxa_atexit@plt+0x42010> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - sub lr, r3, #25 │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - sub r1, r3, #41 @ 0x29 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub lr, r3, #57 @ 0x39 │ │ │ │ - sub r1, r3, #69 @ 0x45 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - stm r2, {r1, sl, lr} │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r7, sl, ip} │ │ │ │ - sub r7, r3, #82 @ 0x52 │ │ │ │ - ldr r2, [pc, #104] @ 4f354 <__cxa_atexit@plt+0x42014> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #96] @ 4f358 <__cxa_atexit@plt+0x42018> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r9} │ │ │ │ - ldr r2, [pc, #88] @ 4f35c <__cxa_atexit@plt+0x4201c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r2, r7, r8, sl} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - b 4f330 <__cxa_atexit@plt+0x41ff0> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, lr, #200, 22 @ 0x32000 │ │ │ │ - biceq pc, lr, #128, 18 @ 0x200000 │ │ │ │ - biceq pc, lr, #164, 22 @ 0x29000 │ │ │ │ - biceq pc, lr, #144, 22 @ 0x24000 │ │ │ │ - biceq pc, lr, #40, 18 @ 0xa0000 │ │ │ │ - biceq pc, lr, #100, 22 @ 0x19000 │ │ │ │ - @ instruction: 0x03a24f24 │ │ │ │ - biceq pc, lr, #36, 22 @ 0x9000 │ │ │ │ - biceq pc, lr, #20, 22 @ 0x5000 │ │ │ │ - biceq pc, lr, #156, 24 @ 0x9c00 │ │ │ │ - biceq pc, lr, #88, 20 @ 0x58000 │ │ │ │ - biceq pc, lr, #120, 24 @ 0x7800 │ │ │ │ - biceq pc, lr, #108, 24 @ 0x6c00 │ │ │ │ - biceq pc, lr, #76, 24 @ 0x4c00 │ │ │ │ - @ instruction: 0x03a24ffc │ │ │ │ - biceq pc, lr, #252, 22 @ 0x3f000 │ │ │ │ - biceq pc, lr, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0x03a24f74 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4f3ec <__cxa_atexit@plt+0x420ac> │ │ │ │ - ldr r7, [pc, #224] @ 4f484 <__cxa_atexit@plt+0x42144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4f44c <__cxa_atexit@plt+0x4210c> │ │ │ │ - ldr r7, [pc, #204] @ 4f488 <__cxa_atexit@plt+0x42148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #196] @ 4f48c <__cxa_atexit@plt+0x4214c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #188] @ 4f490 <__cxa_atexit@plt+0x42150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4f440 <__cxa_atexit@plt+0x42100> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r3, [pc, #128] @ 4f474 <__cxa_atexit@plt+0x42134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4f44c <__cxa_atexit@plt+0x4210c> │ │ │ │ - ldr r7, [pc, #104] @ 4f478 <__cxa_atexit@plt+0x42138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #96] @ 4f47c <__cxa_atexit@plt+0x4213c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #88] @ 4f480 <__cxa_atexit@plt+0x42140> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4f440 <__cxa_atexit@plt+0x42100> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4f494 <__cxa_atexit@plt+0x42154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ 4f498 <__cxa_atexit@plt+0x42158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #52] @ 4f49c <__cxa_atexit@plt+0x4215c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffedcc │ │ │ │ - biceq pc, lr, #176, 14 @ 0x2c00000 │ │ │ │ - biceq pc, lr, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffee20 │ │ │ │ - biceq pc, lr, #4, 16 @ 0x40000 │ │ │ │ - biceq pc, lr, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0x03a24edc │ │ │ │ - biceq pc, lr, #164, 16 @ 0xa40000 │ │ │ │ - biceq pc, lr, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0x03a24d68 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 4f59c <__cxa_atexit@plt+0x4225c> │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4f66c <__cxa_atexit@plt+0x4232c> │ │ │ │ - ldr r2, [pc, #460] @ 4f6a8 <__cxa_atexit@plt+0x42368> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #452] @ 4f6ac <__cxa_atexit@plt+0x4236c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #436] @ 4f6b0 <__cxa_atexit@plt+0x42370> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #432] @ 4f6b4 <__cxa_atexit@plt+0x42374> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr r0, [pc, #424] @ 4f6b8 <__cxa_atexit@plt+0x42378> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - mov r0, r9 │ │ │ │ - sub lr, r3, #25 │ │ │ │ - mov sl, fp │ │ │ │ - sub fp, r3, #41 @ 0x29 │ │ │ │ - sub r9, r3, #53 @ 0x35 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - mov r9, r2 │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #66 @ 0x42 │ │ │ │ - ldr r1, [pc, #352] @ 4f6bc <__cxa_atexit@plt+0x4237c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #344] @ 4f6c0 <__cxa_atexit@plt+0x42380> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r1, [pc, #328] @ 4f6c4 <__cxa_atexit@plt+0x42384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r8, r9} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, sl │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r2, r9, #1 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4f674 <__cxa_atexit@plt+0x42334> │ │ │ │ - ldr r0, [pc, #212] @ 4f684 <__cxa_atexit@plt+0x42344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #200] @ 4f688 <__cxa_atexit@plt+0x42348> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ - ldr sl, [pc, #188] @ 4f68c <__cxa_atexit@plt+0x4234c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #176] @ 4f690 <__cxa_atexit@plt+0x42350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add ip, r1, #3 │ │ │ │ - ldr r0, [pc, #168] @ 4f694 <__cxa_atexit@plt+0x42354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #160] @ 4f698 <__cxa_atexit@plt+0x42358> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - sub lr, r3, #25 │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - sub r1, r3, #41 @ 0x29 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub lr, r3, #57 @ 0x39 │ │ │ │ - sub r1, r3, #69 @ 0x45 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - stm r2, {r1, sl, lr} │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r7, sl, ip} │ │ │ │ - sub r7, r3, #82 @ 0x52 │ │ │ │ - ldr r2, [pc, #104] @ 4f69c <__cxa_atexit@plt+0x4235c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #96] @ 4f6a0 <__cxa_atexit@plt+0x42360> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r9} │ │ │ │ - ldr r2, [pc, #88] @ 4f6a4 <__cxa_atexit@plt+0x42364> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r2, r7, r8, sl} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - b 4f678 <__cxa_atexit@plt+0x42338> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, lr, #128, 16 @ 0x800000 │ │ │ │ - biceq pc, lr, #56, 12 @ 0x3800000 │ │ │ │ - biceq pc, lr, #92, 16 @ 0x5c0000 │ │ │ │ - biceq pc, lr, #72, 16 @ 0x480000 │ │ │ │ - biceq pc, lr, #224, 10 @ 0x38000000 │ │ │ │ - biceq pc, lr, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0x03a24bdc │ │ │ │ - biceq pc, lr, #220, 14 @ 0x3700000 │ │ │ │ - biceq pc, lr, #204, 14 @ 0x3300000 │ │ │ │ - biceq pc, lr, #84, 18 @ 0x150000 │ │ │ │ - biceq pc, lr, #16, 14 @ 0x400000 │ │ │ │ - biceq pc, lr, #48, 18 @ 0xc0000 │ │ │ │ - biceq pc, lr, #36, 18 @ 0x90000 │ │ │ │ - biceq pc, lr, #4, 18 @ 0x10000 │ │ │ │ - @ instruction: 0x03a24cb4 │ │ │ │ - biceq pc, lr, #180, 16 @ 0xb40000 │ │ │ │ - biceq pc, lr, #156, 16 @ 0x9c0000 │ │ │ │ - @ instruction: 0x03a24b40 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - bne 4f7c0 <__cxa_atexit@plt+0x42480> │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4f8c0 <__cxa_atexit@plt+0x42580> │ │ │ │ - ldr r2, [pc, #500] @ 4f8fc <__cxa_atexit@plt+0x425bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - ldr r2, [pc, #488] @ 4f900 <__cxa_atexit@plt+0x425c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r1, r2, #1 │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ - ldr r8, [pc, #476] @ 4f904 <__cxa_atexit@plt+0x425c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #464] @ 4f908 <__cxa_atexit@plt+0x425c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r7, [pc, #456] @ 4f90c <__cxa_atexit@plt+0x425cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r2, [pc, #448] @ 4f910 <__cxa_atexit@plt+0x425d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add fp, r2, #1 │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ - sub r2, r3, #41 @ 0x29 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - sub r2, r3, #69 @ 0x45 │ │ │ │ - sub lr, r3, #57 @ 0x39 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r3, #82 @ 0x52 │ │ │ │ - ldr r2, [pc, #384] @ 4f914 <__cxa_atexit@plt+0x425d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #376] @ 4f918 <__cxa_atexit@plt+0x425d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r9} │ │ │ │ - ldr r2, [pc, #368] @ 4f91c <__cxa_atexit@plt+0x425dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r2, r7, fp} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - b 4f8ac <__cxa_atexit@plt+0x4256c> │ │ │ │ - add r3, r6, #104 @ 0x68 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4f8c8 <__cxa_atexit@plt+0x42588> │ │ │ │ - ldr r1, [pc, #260] @ 4f8d8 <__cxa_atexit@plt+0x42598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r1, #3 │ │ │ │ - ldr r1, [pc, #252] @ 4f8dc <__cxa_atexit@plt+0x4259c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #100] @ 0x64 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ - str ip, [sp] │ │ │ │ - ldr lr, [pc, #232] @ 4f8e0 <__cxa_atexit@plt+0x425a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov ip, r9 │ │ │ │ - ldr r0, [pc, #224] @ 4f8e4 <__cxa_atexit@plt+0x425a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - ldr r2, [pc, #216] @ 4f8e8 <__cxa_atexit@plt+0x425a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, #208] @ 4f8ec <__cxa_atexit@plt+0x425ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub fp, r3, #25 │ │ │ │ - sub r9, r3, #41 @ 0x29 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - str r8, [r6, #80] @ 0x50 │ │ │ │ - add r7, r6, #84 @ 0x54 │ │ │ │ - stm r7, {r1, r9, lr} │ │ │ │ - str fp, [r6, #96] @ 0x60 │ │ │ │ - sub r8, r3, #57 @ 0x39 │ │ │ │ - sub r9, r3, #85 @ 0x55 │ │ │ │ - sub r7, r3, #73 @ 0x49 │ │ │ │ - add fp, r6, #36 @ 0x24 │ │ │ │ - stm fp, {r2, sl, lr} │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - sub r1, r3, #98 @ 0x62 │ │ │ │ - ldr r2, [pc, #124] @ 4f8f0 <__cxa_atexit@plt+0x425b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r7, [pc, #116] @ 4f8f4 <__cxa_atexit@plt+0x425b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - ldr r2, [pc, #100] @ 4f8f8 <__cxa_atexit@plt+0x425b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - b 4f8cc <__cxa_atexit@plt+0x4258c> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, lr, #92, 12 @ 0x5c00000 │ │ │ │ - biceq pc, lr, #24, 8 @ 0x18000000 │ │ │ │ - biceq pc, lr, #52, 12 @ 0x3400000 │ │ │ │ - biceq pc, lr, #36, 12 @ 0x2400000 │ │ │ │ - biceq pc, lr, #188, 6 @ 0xf0000002 │ │ │ │ - biceq pc, lr, #248, 10 @ 0x3e000000 │ │ │ │ - @ instruction: 0x03a2499c │ │ │ │ - biceq pc, lr, #156, 10 @ 0x27000000 │ │ │ │ - biceq pc, lr, #132, 10 @ 0x21000000 │ │ │ │ - biceq pc, lr, #40, 14 @ 0xa00000 │ │ │ │ - biceq pc, lr, #224, 8 @ 0xe0000000 │ │ │ │ - biceq pc, lr, #4, 14 @ 0x100000 │ │ │ │ - biceq pc, lr, #240, 12 @ 0xf000000 │ │ │ │ - biceq pc, lr, #136, 8 @ 0x88000000 │ │ │ │ - biceq pc, lr, #196, 12 @ 0xc400000 │ │ │ │ - @ instruction: 0x03a24a7c │ │ │ │ - biceq pc, lr, #124, 12 @ 0x7c00000 │ │ │ │ - biceq pc, lr, #108, 12 @ 0x6c00000 │ │ │ │ - @ instruction: 0x03a24a0c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4f980 <__cxa_atexit@plt+0x42640> │ │ │ │ - ldr r3, [pc, #96] @ 4f9a4 <__cxa_atexit@plt+0x42664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4f970 <__cxa_atexit@plt+0x42630> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4f990 <__cxa_atexit@plt+0x42650> │ │ │ │ - stmdb r5, {r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4f9ac <__cxa_atexit@plt+0x4266c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4f9a8 <__cxa_atexit@plt+0x42668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a249a0 │ │ │ │ - @ instruction: 0x03a249b8 │ │ │ │ - @ instruction: 0x03a24980 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4f9dc <__cxa_atexit@plt+0x4269c> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 4eb04 <__cxa_atexit@plt+0x417c4> │ │ │ │ - ldr r7, [pc, #12] @ 4f9f0 <__cxa_atexit@plt+0x426b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a24954 │ │ │ │ - @ instruction: 0x03a24930 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a2f640 │ │ │ │ + @ instruction: 0x03a2f350 │ │ │ │ + @ instruction: 0x03a2f3a4 │ │ │ │ + biceq r1, pc, #180, 12 @ 0xb400000 │ │ │ │ + biceq r1, pc, #204, 12 @ 0xcc00000 │ │ │ │ + @ instruction: 0x03a2f664 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4fa58 <__cxa_atexit@plt+0x42718> │ │ │ │ - ldr r7, [pc, #100] @ 4fa80 <__cxa_atexit@plt+0x42740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #92] @ 4fa84 <__cxa_atexit@plt+0x42744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #84] @ 4fa88 <__cxa_atexit@plt+0x42748> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4fa4c <__cxa_atexit@plt+0x4270c> │ │ │ │ - mov r7, sl │ │ │ │ - b 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4fa8c <__cxa_atexit@plt+0x4274c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ 4fa90 <__cxa_atexit@plt+0x42750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #32] @ 4fa94 <__cxa_atexit@plt+0x42754> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe7c0 │ │ │ │ - biceq pc, lr, #208, 2 @ 0x34 │ │ │ │ - biceq pc, lr, #204, 4 @ 0xc000000c │ │ │ │ - @ instruction: 0x03a248d0 │ │ │ │ - biceq pc, lr, #152, 4 @ 0x80000009 │ │ │ │ - biceq pc, lr, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4fadc <__cxa_atexit@plt+0x4279c> │ │ │ │ - ldr r7, [pc, #52] @ 4faec <__cxa_atexit@plt+0x427ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4fad0 <__cxa_atexit@plt+0x42790> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4faf0 <__cxa_atexit@plt+0x427b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a2487c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #212] @ 4fbd8 <__cxa_atexit@plt+0x42898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #208] @ 4fbdc <__cxa_atexit@plt+0x4289c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #204] @ 4fbe0 <__cxa_atexit@plt+0x428a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 4fb50 <__cxa_atexit@plt+0x42810> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 4fb90 <__cxa_atexit@plt+0x42850> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 4fbac <__cxa_atexit@plt+0x4286c> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r5] │ │ │ │ - b 4fb5c <__cxa_atexit@plt+0x4281c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4fbc8 <__cxa_atexit@plt+0x42888> │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - bne 4fb14 <__cxa_atexit@plt+0x427d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 4fbe4 <__cxa_atexit@plt+0x428a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r3, [pc, #56] @ 4fbec <__cxa_atexit@plt+0x428ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1b14ac <__cxa_atexit@plt+0x1a416c> │ │ │ │ - ldr r7, [pc, #24] @ 4fbe8 <__cxa_atexit@plt+0x428a8> │ │ │ │ + ldr r7, [pc, #12] @ 4c5ac <__cxa_atexit@plt+0x3f26c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0xffffffec │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x03a24790 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4fc18 <__cxa_atexit@plt+0x428d8> │ │ │ │ - ldr r7, [pc, #52] @ 4fc40 <__cxa_atexit@plt+0x42900> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4fc3c <__cxa_atexit@plt+0x428fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fc34 <__cxa_atexit@plt+0x428f4> │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - biceq lr, lr, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4fc6c <__cxa_atexit@plt+0x4292c> │ │ │ │ - ldr r7, [pc, #24] @ 4fc78 <__cxa_atexit@plt+0x42938> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1b14ac <__cxa_atexit@plt+0x1a416c> │ │ │ │ - biceq lr, lr, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4fca4 <__cxa_atexit@plt+0x42964> │ │ │ │ - ldr r7, [pc, #52] @ 4fccc <__cxa_atexit@plt+0x4298c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4fcc8 <__cxa_atexit@plt+0x42988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fcc0 <__cxa_atexit@plt+0x42980> │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - biceq lr, lr, #52, 30 @ 0xd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 4fcf8 <__cxa_atexit@plt+0x429b8> │ │ │ │ - ldr r7, [pc, #52] @ 4fd20 <__cxa_atexit@plt+0x429e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4fd1c <__cxa_atexit@plt+0x429dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4fd14 <__cxa_atexit@plt+0x429d4> │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - biceq lr, lr, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4fd8c <__cxa_atexit@plt+0x42a4c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 4fda8 <__cxa_atexit@plt+0x42a68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4fd94 <__cxa_atexit@plt+0x42a54> │ │ │ │ - ldr r3, [pc, #76] @ 4fdac <__cxa_atexit@plt+0x42a6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4fd7c <__cxa_atexit@plt+0x42a3c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4fdb0 <__cxa_atexit@plt+0x42a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, lr, #80, 28 @ 0x500 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a245c8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4fdf8 <__cxa_atexit@plt+0x42ab8> │ │ │ │ - ldr r7, [pc, #52] @ 4fe0c <__cxa_atexit@plt+0x42acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4fdec <__cxa_atexit@plt+0x42aac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4fe10 <__cxa_atexit@plt+0x42ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a24564 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr lr, [pc, #180] @ 4fedc <__cxa_atexit@plt+0x42b9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #176] @ 4fee0 <__cxa_atexit@plt+0x42ba0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - add r1, r6, r2 │ │ │ │ - bne 4fe98 <__cxa_atexit@plt+0x42b58> │ │ │ │ - add r3, r1, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4fec0 <__cxa_atexit@plt+0x42b80> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r8, [r1, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - add r2, r2, #16 │ │ │ │ - tst r3, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - bne 4fe30 <__cxa_atexit@plt+0x42af0> │ │ │ │ - add r6, r6, r2 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 4fed0 <__cxa_atexit@plt+0x42b90> │ │ │ │ - str r9, [r6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [pc, #48] @ 4fee4 <__cxa_atexit@plt+0x42ba4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r1, {r3, r7} │ │ │ │ - add r7, r1, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffff0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - biceq lr, lr, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4ff20 <__cxa_atexit@plt+0x42be0> │ │ │ │ - ldr r3, [pc, #40] @ 4ff38 <__cxa_atexit@plt+0x42bf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4ff3c <__cxa_atexit@plt+0x42bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq lr, lr, #176, 28 @ 0xb00 │ │ │ │ - @ instruction: 0x03a24440 │ │ │ │ + @ instruction: 0x03a2f658 │ │ │ │ + @ instruction: 0x03a2f1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4ffb0 <__cxa_atexit@plt+0x42c70> │ │ │ │ - ldr r3, [pc, #124] @ 4ffd8 <__cxa_atexit@plt+0x42c98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ffb8 <__cxa_atexit@plt+0x42c78> │ │ │ │ - ldr r7, [pc, #100] @ 4ffdc <__cxa_atexit@plt+0x42c9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 4ffe0 <__cxa_atexit@plt+0x42ca0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ + bhi 4c614 <__cxa_atexit@plt+0x3f2d4> │ │ │ │ + ldr r2, [pc, #76] @ 4c61c <__cxa_atexit@plt+0x3f2dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 4c620 <__cxa_atexit@plt+0x3f2e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4ffa0 <__cxa_atexit@plt+0x42c60> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4c608 <__cxa_atexit@plt+0x3f2c8> │ │ │ │ + ldr r3, [pc, #44] @ 4c624 <__cxa_atexit@plt+0x3f2e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4ffe4 <__cxa_atexit@plt+0x42ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 4ffe8 <__cxa_atexit@plt+0x42ca8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, lr, #60, 24 @ 0x3c00 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - biceq lr, lr, #40, 24 @ 0x2800 │ │ │ │ - @ instruction: 0x03a243a4 │ │ │ │ - biceq lr, lr, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0x03a24374 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50030 <__cxa_atexit@plt+0x42cf0> │ │ │ │ - ldr r7, [pc, #48] @ 50040 <__cxa_atexit@plt+0x42d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50024 <__cxa_atexit@plt+0x42ce4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50054 <__cxa_atexit@plt+0x42d14> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 50044 <__cxa_atexit@plt+0x42d04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a24340 │ │ │ │ - @ instruction: 0x03a2431c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - beq 500f8 <__cxa_atexit@plt+0x42db8> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 500e0 <__cxa_atexit@plt+0x42da0> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 500e0 <__cxa_atexit@plt+0x42da0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5018c <__cxa_atexit@plt+0x42e4c> │ │ │ │ - ldr r3, [pc, #284] @ 501b4 <__cxa_atexit@plt+0x42e74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #272] @ 501b8 <__cxa_atexit@plt+0x42e78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50198 <__cxa_atexit@plt+0x42e58> │ │ │ │ - ldr r3, [pc, #244] @ 501bc <__cxa_atexit@plt+0x42e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50160 <__cxa_atexit@plt+0x42e20> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #160] @ 501a8 <__cxa_atexit@plt+0x42e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r6, r5 │ │ │ │ - str r2, [r6, #-8]! │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50170 <__cxa_atexit@plt+0x42e30> │ │ │ │ - ldr r6, [pc, #132] @ 501ac <__cxa_atexit@plt+0x42e6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5014c <__cxa_atexit@plt+0x42e0c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 501b0 <__cxa_atexit@plt+0x42e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #32] @ 501c0 <__cxa_atexit@plt+0x42e80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffff9d0 │ │ │ │ - @ instruction: 0x03a241e8 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0x03a241c4 │ │ │ │ - @ instruction: 0x03a241a0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r1, pc, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0x03a2f1a8 │ │ │ │ + @ instruction: 0x03a2f170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 501e8 <__cxa_atexit@plt+0x42ea8> │ │ │ │ + ldr r3, [pc, #16] @ 4c64c <__cxa_atexit@plt+0x3f30c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4012d8 <__cxa_atexit@plt+0x3f3f98> │ │ │ │ - @ instruction: 0x03a24190 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5020c <__cxa_atexit@plt+0x42ecc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a24158 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + @ instruction: 0x03a2f164 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5027c <__cxa_atexit@plt+0x42f3c> │ │ │ │ - ldr r2, [pc, #88] @ 50298 <__cxa_atexit@plt+0x42f58> │ │ │ │ + bhi 4c688 <__cxa_atexit@plt+0x3f348> │ │ │ │ + ldr r2, [pc, #36] @ 4c690 <__cxa_atexit@plt+0x3f350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 4c694 <__cxa_atexit@plt+0x3f354> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50284 <__cxa_atexit@plt+0x42f44> │ │ │ │ - ldr r7, [pc, #64] @ 5029c <__cxa_atexit@plt+0x42f5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50270 <__cxa_atexit@plt+0x42f30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 504ac <__cxa_atexit@plt+0x4316c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 502a0 <__cxa_atexit@plt+0x42f60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, lr, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - @ instruction: 0x03a240f4 │ │ │ │ - @ instruction: 0x03a240d4 │ │ │ │ + biceq r1, pc, #28, 10 @ 0x7000000 │ │ │ │ + biceq r1, pc, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 50300 <__cxa_atexit@plt+0x42fc0> │ │ │ │ - ldr r2, [pc, #88] @ 5031c <__cxa_atexit@plt+0x42fdc> │ │ │ │ + bhi 4c6d0 <__cxa_atexit@plt+0x3f390> │ │ │ │ + ldr r2, [pc, #36] @ 4c6d8 <__cxa_atexit@plt+0x3f398> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 4c6dc <__cxa_atexit@plt+0x3f39c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50308 <__cxa_atexit@plt+0x42fc8> │ │ │ │ - ldr r7, [pc, #64] @ 50320 <__cxa_atexit@plt+0x42fe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 502f4 <__cxa_atexit@plt+0x42fb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 504ac <__cxa_atexit@plt+0x4316c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 50324 <__cxa_atexit@plt+0x42fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, lr, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x03a24070 │ │ │ │ - @ instruction: 0x03a24050 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 50394 <__cxa_atexit@plt+0x43054> │ │ │ │ - ldr r2, [pc, #104] @ 503b0 <__cxa_atexit@plt+0x43070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 503b4 <__cxa_atexit@plt+0x43074> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5039c <__cxa_atexit@plt+0x4305c> │ │ │ │ - ldr r7, [pc, #68] @ 503b8 <__cxa_atexit@plt+0x43078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50388 <__cxa_atexit@plt+0x43048> │ │ │ │ - mov r7, r8 │ │ │ │ - b 504ac <__cxa_atexit@plt+0x4316c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 503bc <__cxa_atexit@plt+0x4307c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq lr, lr, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x03a23fdc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 50414 <__cxa_atexit@plt+0x430d4> │ │ │ │ - ldr r7, [pc, #80] @ 50434 <__cxa_atexit@plt+0x430f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 50438 <__cxa_atexit@plt+0x430f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50408 <__cxa_atexit@plt+0x430c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5043c <__cxa_atexit@plt+0x430fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ 50440 <__cxa_atexit@plt+0x43100> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - biceq lr, lr, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0x03a23f48 │ │ │ │ - biceq lr, lr, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0x03a23f1c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq r1, pc, #212, 8 @ 0xd4000000 │ │ │ │ + biceq r1, pc, #216, 8 @ 0xd8000000 │ │ │ │ + @ instruction: 0x03a2f5c0 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 50488 <__cxa_atexit@plt+0x43148> │ │ │ │ - ldr r7, [pc, #48] @ 50498 <__cxa_atexit@plt+0x43158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5047c <__cxa_atexit@plt+0x4313c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 504ac <__cxa_atexit@plt+0x4316c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5049c <__cxa_atexit@plt+0x4315c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a23ef0 │ │ │ │ - @ instruction: 0x03a23ed8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr lr, [pc, #468] @ 5068c <__cxa_atexit@plt+0x4334c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #464] @ 50690 <__cxa_atexit@plt+0x43350> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #460] @ 50694 <__cxa_atexit@plt+0x43354> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #456] @ 50698 <__cxa_atexit@plt+0x43358> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r2, r5, #24 │ │ │ │ - mov r1, #0 │ │ │ │ + bhi 4c76c <__cxa_atexit@plt+0x3f42c> │ │ │ │ + ldr r3, [pc, #120] @ 4c77c <__cxa_atexit@plt+0x3f43c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 505a4 <__cxa_atexit@plt+0x43264> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 50528 <__cxa_atexit@plt+0x431e8> │ │ │ │ - add r8, r8, #3 │ │ │ │ - ldm r8, {r3, r7, r8} │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [r0, r1]! │ │ │ │ - str sl, [r0, #-8] │ │ │ │ - str r7, [r0, #-4] │ │ │ │ - add r0, r2, r1 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 50628 <__cxa_atexit@plt+0x432e8> │ │ │ │ - add r0, r5, r1 │ │ │ │ - str ip, [r0, #-12] │ │ │ │ - sub r1, r1, #12 │ │ │ │ - tst r8, #3 │ │ │ │ - bne 504d8 <__cxa_atexit@plt+0x43198> │ │ │ │ - b 50608 <__cxa_atexit@plt+0x432c8> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 50618 <__cxa_atexit@plt+0x432d8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 50654 <__cxa_atexit@plt+0x43314> │ │ │ │ - ldr r3, [r8, #1] │ │ │ │ - ldr r0, [r8, #5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - str r6, [r0, r1]! │ │ │ │ - str r9, [r0, #-4] │ │ │ │ - sub r0, r0, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 5066c <__cxa_atexit@plt+0x4332c> │ │ │ │ - add r1, r5, r1 │ │ │ │ - mov r5, r1 │ │ │ │ - str ip, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bne 504d0 <__cxa_atexit@plt+0x43190> │ │ │ │ - sub r5, r1, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, r1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 50640 <__cxa_atexit@plt+0x43300> │ │ │ │ - ldr r7, [pc, #228] @ 506a4 <__cxa_atexit@plt+0x43364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr lr, [pc, #216] @ 506a8 <__cxa_atexit@plt+0x43368> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #208] @ 506ac <__cxa_atexit@plt+0x4336c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, r1 │ │ │ │ + beq 4c730 <__cxa_atexit@plt+0x3f3f0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 4c744 <__cxa_atexit@plt+0x3f404> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, r1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 5069c <__cxa_atexit@plt+0x4335c> │ │ │ │ + ldr r7, [pc, #80] @ 4c788 <__cxa_atexit@plt+0x3f448> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, r1 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #52] @ 4c780 <__cxa_atexit@plt+0x3f440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #48] @ 4c784 <__cxa_atexit@plt+0x3f444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #44] @ 506a0 <__cxa_atexit@plt+0x43360> │ │ │ │ + mov r8, r3 │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + ldr r7, [pc, #24] @ 4c78c <__cxa_atexit@plt+0x3f44c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r6, r5, r1 │ │ │ │ - sub r5, r6, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x03a23d50 │ │ │ │ - @ instruction: 0x03a23d0c │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - biceq lr, lr, #204, 14 @ 0x3300000 │ │ │ │ - @ instruction: 0x03a23cb4 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x03a2ea04 │ │ │ │ + @ instruction: 0x03a2f4e8 │ │ │ │ + @ instruction: 0x03a2f548 │ │ │ │ + @ instruction: 0x03a2f514 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #84] @ 50720 <__cxa_atexit@plt+0x433e0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5070c <__cxa_atexit@plt+0x433cc> │ │ │ │ - ldr r3, [pc, #56] @ 50724 <__cxa_atexit@plt+0x433e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50700 <__cxa_atexit@plt+0x433c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 50728 <__cxa_atexit@plt+0x433e8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c7bc <__cxa_atexit@plt+0x3f47c> │ │ │ │ + ldr r7, [pc, #48] @ 4c7e0 <__cxa_atexit@plt+0x3f4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0x03a23c50 │ │ │ │ - @ instruction: 0x03a23c38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ 4c7d8 <__cxa_atexit@plt+0x3f498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 4c7dc <__cxa_atexit@plt+0x3f49c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a2e98c │ │ │ │ + @ instruction: 0x03a2f470 │ │ │ │ + @ instruction: 0x03a2f4b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c85c <__cxa_atexit@plt+0x3f51c> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4c878 <__cxa_atexit@plt+0x3f538> │ │ │ │ + ldr r8, [pc, #136] @ 4c8a0 <__cxa_atexit@plt+0x3f560> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 4c8a4 <__cxa_atexit@plt+0x3f564> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ 4c8a8 <__cxa_atexit@plt+0x3f568> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr sl, [pc, #116] @ 4c8ac <__cxa_atexit@plt+0x3f56c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r3, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #52] @ 4c898 <__cxa_atexit@plt+0x3f558> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 4c89c <__cxa_atexit@plt+0x3f55c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15f1580 <__cxa_atexit@plt+0x15e4240> │ │ │ │ + ldr r6, [pc, #20] @ 4c894 <__cxa_atexit@plt+0x3f554> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a2e8ec │ │ │ │ + @ instruction: 0x03a2e954 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + biceq r1, pc, #112, 6 @ 0xc0000001 │ │ │ │ + biceq r1, pc, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0x03a2f39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c91c <__cxa_atexit@plt+0x3f5dc> │ │ │ │ + ldr r8, [pc, #88] @ 4c934 <__cxa_atexit@plt+0x3f5f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ 4c938 <__cxa_atexit@plt+0x3f5f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4c93c <__cxa_atexit@plt+0x3f5fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr sl, [pc, #68] @ 4c940 <__cxa_atexit@plt+0x3f600> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #32] @ 4c944 <__cxa_atexit@plt+0x3f604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2e890 │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + biceq r1, pc, #172, 4 @ 0xc000000a │ │ │ │ + biceq r1, pc, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x03a2f33c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 50750 <__cxa_atexit@plt+0x43410> │ │ │ │ + ldr r3, [pc, #24] @ 4c974 <__cxa_atexit@plt+0x3f634> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4012d8 <__cxa_atexit@plt+0x3f3f98> │ │ │ │ - @ instruction: 0x03a23c28 │ │ │ │ + ldr r8, [pc, #20] @ 4c978 <__cxa_atexit@plt+0x3f638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a2e7d0 │ │ │ │ + @ instruction: 0x03a2f2f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #92] @ 507c8 <__cxa_atexit@plt+0x43488> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r9, [r7] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - str r5, [r3, #-4]! │ │ │ │ - sub r5, r7, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 507b4 <__cxa_atexit@plt+0x43474> │ │ │ │ - ldr r3, [pc, #60] @ 507cc <__cxa_atexit@plt+0x4348c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4c9c8 <__cxa_atexit@plt+0x3f688> │ │ │ │ + ldr r8, [pc, #80] @ 4c9ec <__cxa_atexit@plt+0x3f6ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #76] @ 4c9f0 <__cxa_atexit@plt+0x3f6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r7, #16 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 507a8 <__cxa_atexit@plt+0x43468> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4fafc <__cxa_atexit@plt+0x427bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 507d0 <__cxa_atexit@plt+0x43490> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0x03a23ba4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ + ldr r2, [pc, #72] @ 4c9f4 <__cxa_atexit@plt+0x3f6b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #20] @ 4c9e4 <__cxa_atexit@plt+0x3f6a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 4c9e8 <__cxa_atexit@plt+0x3f6a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15f11bc <__cxa_atexit@plt+0x15e3e7c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a2e76c │ │ │ │ + @ instruction: 0x03a2e7bc │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + biceq r1, pc, #236, 2 @ 0x3b │ │ │ │ + @ instruction: 0x03a2f268 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #176] @ 4cabc <__cxa_atexit@plt+0x3f77c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5082c <__cxa_atexit@plt+0x434ec> │ │ │ │ + bne 4ca44 <__cxa_atexit@plt+0x3f704> │ │ │ │ + ldr r3, [pc, #156] @ 4cac4 <__cxa_atexit@plt+0x3f784> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [pc, #148] @ 4cac8 <__cxa_atexit@plt+0x3f788> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 50834 <__cxa_atexit@plt+0x434f4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #60] @ 50848 <__cxa_atexit@plt+0x43508> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r6, #4] │ │ │ │ + bcc 4caa0 <__cxa_atexit@plt+0x3f760> │ │ │ │ + ldr sl, [pc, #112] @ 4cacc <__cxa_atexit@plt+0x3f78c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #108] @ 4cad0 <__cxa_atexit@plt+0x3f790> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 4cad4 <__cxa_atexit@plt+0x3f794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 4cad8 <__cxa_atexit@plt+0x3f798> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r6, [pc, #24] @ 4cac0 <__cxa_atexit@plt+0x3f780> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, lr, #152, 10 @ 0x26000000 │ │ │ │ - @ instruction: 0x03a236f0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r1, pc, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a2e724 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0x03a2e700 │ │ │ │ + biceq r1, pc, #140, 2 @ 0x23 │ │ │ │ + @ instruction: 0x03a2f170 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 4cb0c <__cxa_atexit@plt+0x3f7cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 4cb10 <__cxa_atexit@plt+0x3f7d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, pc, #224, 4 │ │ │ │ + @ instruction: 0x03a2f138 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 4cb44 <__cxa_atexit@plt+0x3f804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 4cb48 <__cxa_atexit@plt+0x3f808> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, pc, #168, 4 @ 0x8000000a │ │ │ │ + @ instruction: 0x03a2f100 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4cb70 <__cxa_atexit@plt+0x3f830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc750 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a2f0d8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4cbe0 <__cxa_atexit@plt+0x3f8a0> │ │ │ │ + ldr r2, [pc, #80] @ 4cbec <__cxa_atexit@plt+0x3f8ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 4cbf0 <__cxa_atexit@plt+0x3f8b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ 4cbf4 <__cxa_atexit@plt+0x3f8b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + ldr lr, [pc, #60] @ 4cbf8 <__cxa_atexit@plt+0x3f8b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x03a2e5c0 │ │ │ │ + biceq r1, pc, #88 @ 0x58 │ │ │ │ + @ instruction: 0x03a2f050 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4cc6c <__cxa_atexit@plt+0x3f92c> │ │ │ │ + ldr r2, [pc, #96] @ 4cc88 <__cxa_atexit@plt+0x3f948> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 4cc8c <__cxa_atexit@plt+0x3f94c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #88] @ 4cc90 <__cxa_atexit@plt+0x3f950> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #8]! │ │ │ │ + ldr lr, [pc, #76] @ 4cc94 <__cxa_atexit@plt+0x3f954> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r0, r9} │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 15f0cd0 <__cxa_atexit@plt+0x15e3990> │ │ │ │ + ldr r3, [pc, #36] @ 4cc98 <__cxa_atexit@plt+0x3f958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x03a2e534 │ │ │ │ + biceq r0, pc, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x03a2ef9c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4ccf0 <__cxa_atexit@plt+0x3f9b0> │ │ │ │ + ldr r3, [pc, #56] @ 4ccfc <__cxa_atexit@plt+0x3f9bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 4cd00 <__cxa_atexit@plt+0x3f9c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + ldr r3, [pc, #28] @ 4cd04 <__cxa_atexit@plt+0x3f9c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r0, pc, #160, 30 @ 0x280 │ │ │ │ + biceq r1, pc, #252 @ 0xfc │ │ │ │ + @ instruction: 0x03a2ef30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 4cd38 <__cxa_atexit@plt+0x3f9f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 4cd3c <__cxa_atexit@plt+0x3f9fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc748 <__cxa_atexit@plt+0x3ef408> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, pc, #180 @ 0xb4 │ │ │ │ + @ instruction: 0x03a2eee8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4cd64 <__cxa_atexit@plt+0x3fa24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc750 <__cxa_atexit@plt+0x3ef410> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a2ea30 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4cdc8 <__cxa_atexit@plt+0x3fa88> │ │ │ │ + ldr r7, [pc, #68] @ 4cdd4 <__cxa_atexit@plt+0x3fa94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #56] @ 4cdd8 <__cxa_atexit@plt+0x3fa98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #44] @ 4cddc <__cxa_atexit@plt+0x3fa9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + biceq r0, pc, #24, 28 @ 0x180 │ │ │ │ + biceq r0, pc, #100, 28 @ 0x640 │ │ │ │ + @ instruction: 0x03a2ef00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 508a0 <__cxa_atexit@plt+0x43560> │ │ │ │ + bhi 4ce40 <__cxa_atexit@plt+0x3fb00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 50898 <__cxa_atexit@plt+0x43558> │ │ │ │ - ldr r8, [pc, #40] @ 508a8 <__cxa_atexit@plt+0x43568> │ │ │ │ + beq 4ce38 <__cxa_atexit@plt+0x3faf8> │ │ │ │ + ldr r3, [pc, #52] @ 4ce48 <__cxa_atexit@plt+0x3fb08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 4ce4c <__cxa_atexit@plt+0x3fb0c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 508ac <__cxa_atexit@plt+0x4356c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 4ce50 <__cxa_atexit@plt+0x3fb10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #45613056 @ 0x2b80000 │ │ │ │ - biceq lr, lr, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2eea8 │ │ │ │ + biceq r0, pc, #96, 26 @ 0x1800 │ │ │ │ + @ instruction: 0x03a2ee7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4cec4 <__cxa_atexit@plt+0x3fb84> │ │ │ │ + ldr r8, [pc, #84] @ 4ced0 <__cxa_atexit@plt+0x3fb90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 4ced4 <__cxa_atexit@plt+0x3fb94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 4ced8 <__cxa_atexit@plt+0x3fb98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #68] @ 4cedc <__cxa_atexit@plt+0x3fb9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 4cee0 <__cxa_atexit@plt+0x3fba0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a2ed8c │ │ │ │ + @ instruction: 0x03a2ee38 │ │ │ │ + biceq r0, pc, #92, 26 @ 0x1700 │ │ │ │ + biceq r0, pc, #0, 26 │ │ │ │ + biceq r0, pc, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 508f4 <__cxa_atexit@plt+0x435b4> │ │ │ │ - ldr r7, [pc, #52] @ 50904 <__cxa_atexit@plt+0x435c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 508e8 <__cxa_atexit@plt+0x435a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 50908 <__cxa_atexit@plt+0x435c8> │ │ │ │ + bhi 4cf0c <__cxa_atexit@plt+0x3fbcc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4cf20 <__cxa_atexit@plt+0x3fbe0> │ │ │ │ + ldr r7, [pc, #8] @ 4cf1c <__cxa_atexit@plt+0x3fbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a23ab8 │ │ │ │ - @ instruction: 0x03a23aa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 50994 <__cxa_atexit@plt+0x43654> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 509cc <__cxa_atexit@plt+0x4368c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 50980 <__cxa_atexit@plt+0x43640> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 509a4 <__cxa_atexit@plt+0x43664> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 509b8 <__cxa_atexit@plt+0x43678> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 509d0 <__cxa_atexit@plt+0x43690> │ │ │ │ + @ instruction: 0x03a2ee28 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 4cf88 <__cxa_atexit@plt+0x3fc48> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4cf64 <__cxa_atexit@plt+0x3fc24> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 4cf78 <__cxa_atexit@plt+0x3fc38> │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5098c <__cxa_atexit@plt+0x4364c> │ │ │ │ - b 50a6c <__cxa_atexit@plt+0x4372c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 50930 <__cxa_atexit@plt+0x435f0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 50964 <__cxa_atexit@plt+0x43624> │ │ │ │ - ldr r7, [pc, #20] @ 509d4 <__cxa_atexit@plt+0x43694> │ │ │ │ + beq 4cf80 <__cxa_atexit@plt+0x3fc40> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 4cf2c <__cxa_atexit@plt+0x3fbec> │ │ │ │ + ldr r7, [pc, #32] @ 4cf8c <__cxa_atexit@plt+0x3fc4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq lr, lr, #56, 4 @ 0x80000003 │ │ │ │ - @ instruction: 0x03a239d4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 50a2c <__cxa_atexit@plt+0x436ec> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 50a40 <__cxa_atexit@plt+0x43700> │ │ │ │ - ldr r3, [pc, #68] @ 50a58 <__cxa_atexit@plt+0x43718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50a24 <__cxa_atexit@plt+0x436e4> │ │ │ │ - b 50a6c <__cxa_atexit@plt+0x4372c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 50a0c <__cxa_atexit@plt+0x436cc> │ │ │ │ - ldr r7, [pc, #20] @ 50a5c <__cxa_atexit@plt+0x4371c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r0, pc, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 4cf20 <__cxa_atexit@plt+0x3fbe0> │ │ │ │ + @ instruction: 0x03a2ed78 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4cfcc <__cxa_atexit@plt+0x3fc8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq lr, lr, #176, 2 @ 0x2c │ │ │ │ - @ instruction: 0x03a2394c │ │ │ │ + @ instruction: 0x03a2ed6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 50b20 <__cxa_atexit@plt+0x437e0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 50b94 <__cxa_atexit@plt+0x43854> │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 50bfc <__cxa_atexit@plt+0x438bc> │ │ │ │ - ldr r0, [pc, #544] @ 50ccc <__cxa_atexit@plt+0x4398c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - stm r8, {r0, r2, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 50c6c <__cxa_atexit@plt+0x4392c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 50c54 <__cxa_atexit@plt+0x43914> │ │ │ │ - ldr r0, [pc, #496] @ 50cd0 <__cxa_atexit@plt+0x43990> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 50c98 <__cxa_atexit@plt+0x43958> │ │ │ │ - ldr r7, [pc, #460] @ 50cd4 <__cxa_atexit@plt+0x43994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50c78 <__cxa_atexit@plt+0x43938> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #388] @ 50cb4 <__cxa_atexit@plt+0x43974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 50bf0 <__cxa_atexit@plt+0x438b0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 50c54 <__cxa_atexit@plt+0x43914> │ │ │ │ - ldr r2, [pc, #356] @ 50cb8 <__cxa_atexit@plt+0x43978> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d03c <__cxa_atexit@plt+0x3fcfc> │ │ │ │ + ldr r2, [pc, #108] @ 4d05c <__cxa_atexit@plt+0x3fd1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50c84 <__cxa_atexit@plt+0x43944> │ │ │ │ - ldr r7, [pc, #320] @ 50cbc <__cxa_atexit@plt+0x4397c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50c78 <__cxa_atexit@plt+0x43938> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #260] @ 50cac <__cxa_atexit@plt+0x4396c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 50bf0 <__cxa_atexit@plt+0x438b0> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 50c54 <__cxa_atexit@plt+0x43914> │ │ │ │ - ldr r3, [pc, #224] @ 50cb0 <__cxa_atexit@plt+0x43970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #192] @ 50cc4 <__cxa_atexit@plt+0x43984> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - stm r8, {r0, r2, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 50c6c <__cxa_atexit@plt+0x4392c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 50c54 <__cxa_atexit@plt+0x43914> │ │ │ │ - ldr r0, [pc, #144] @ 50cc8 <__cxa_atexit@plt+0x43988> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, lr │ │ │ │ - b 1afebc <__cxa_atexit@plt+0x1a2b7c> │ │ │ │ - ldr r7, [pc, #128] @ 50cdc <__cxa_atexit@plt+0x4399c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4d030 <__cxa_atexit@plt+0x3fcf0> │ │ │ │ + ldr r7, [pc, #88] @ 4d060 <__cxa_atexit@plt+0x3fd20> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #120] @ 50ce0 <__cxa_atexit@plt+0x439a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4d048 <__cxa_atexit@plt+0x3fd08> │ │ │ │ + mov r5, #2 │ │ │ │ + str r5, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4cf20 <__cxa_atexit@plt+0x3fbe0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 50cc0 <__cxa_atexit@plt+0x43980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 50cd8 <__cxa_atexit@plt+0x43998> │ │ │ │ + ldr r7, [pc, #20] @ 4d064 <__cxa_atexit@plt+0x3fd24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ + mov r8, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #7 │ │ │ │ - andeq r0, r0, r8, lsr #8 │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0x03a23728 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x03a23714 │ │ │ │ - @ instruction: 0x03a2372c │ │ │ │ - @ instruction: 0x03a23720 │ │ │ │ - @ instruction: 0x03a236c8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 50d4c <__cxa_atexit@plt+0x43a0c> │ │ │ │ - ldr r3, [pc, #116] @ 50d80 <__cxa_atexit@plt+0x43a40> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a2ecec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 4d0b4 <__cxa_atexit@plt+0x3fd74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 50d70 <__cxa_atexit@plt+0x43a30> │ │ │ │ - ldr r7, [pc, #80] @ 50d84 <__cxa_atexit@plt+0x43a44> │ │ │ │ + bhi 4d0a0 <__cxa_atexit@plt+0x3fd60> │ │ │ │ + mov r3, #2 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4cf20 <__cxa_atexit@plt+0x3fbe0> │ │ │ │ + ldr r7, [pc, #16] @ 4d0b8 <__cxa_atexit@plt+0x3fd78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50d64 <__cxa_atexit@plt+0x43a24> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #56] @ 50d8c <__cxa_atexit@plt+0x43a4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a2ec94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4d0dc <__cxa_atexit@plt+0x3fd9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + @ instruction: 0x03a2e454 │ │ │ │ + @ instruction: 0x03a2e39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d188 <__cxa_atexit@plt+0x3fe48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 4d190 <__cxa_atexit@plt+0x3fe50> │ │ │ │ + ldr r2, [pc, #176] @ 4d1c4 <__cxa_atexit@plt+0x3fe84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #172] @ 4d1c8 <__cxa_atexit@plt+0x3fe88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r8, r6 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + add r3, r8, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4d1a8 <__cxa_atexit@plt+0x3fe68> │ │ │ │ + ldr r7, [pc, #140] @ 4d1d0 <__cxa_atexit@plt+0x3fe90> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 50d90 <__cxa_atexit@plt+0x43a50> │ │ │ │ + ldr r2, [pc, #136] @ 4d1d4 <__cxa_atexit@plt+0x3fe94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ 4d1d8 <__cxa_atexit@plt+0x3fe98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, #116] @ 4d1dc <__cxa_atexit@plt+0x3fe9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + mov r2, r6 │ │ │ │ + b 4d198 <__cxa_atexit@plt+0x3fe58> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 50d88 <__cxa_atexit@plt+0x43a48> │ │ │ │ + ldr r7, [pc, #28] @ 4d1cc <__cxa_atexit@plt+0x3fe8c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - @ instruction: 0x03a2363c │ │ │ │ - @ instruction: 0x03a23634 │ │ │ │ - @ instruction: 0x03a23628 │ │ │ │ - @ instruction: 0x03a23618 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq r0, pc, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0x03a2e2d4 │ │ │ │ + @ instruction: 0xffffa4fc │ │ │ │ + @ instruction: 0xffffad3c │ │ │ │ + @ instruction: 0x03a2e278 │ │ │ │ + biceq r0, pc, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 50dc8 <__cxa_atexit@plt+0x43a88> │ │ │ │ - ldr r3, [pc, #48] @ 50de4 <__cxa_atexit@plt+0x43aa4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d21c <__cxa_atexit@plt+0x3fedc> │ │ │ │ + ldr r3, [pc, #44] @ 4d22c <__cxa_atexit@plt+0x3feec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50ddc <__cxa_atexit@plt+0x43a9c> │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #24] @ 50de8 <__cxa_atexit@plt+0x43aa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #28] @ 4d230 <__cxa_atexit@plt+0x3fef0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r7, [pc, #16] @ 4d234 <__cxa_atexit@plt+0x3fef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - biceq sp, lr, #40, 28 @ 0x280 │ │ │ │ - @ instruction: 0x03a235b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, pc, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0x03a2eb34 │ │ │ │ + @ instruction: 0x03a2eb08 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 50e2c <__cxa_atexit@plt+0x43aec> │ │ │ │ - ldr r3, [pc, #56] @ 50e4c <__cxa_atexit@plt+0x43b0c> │ │ │ │ + ldr r3, [pc, #24] @ 4d264 <__cxa_atexit@plt+0x3ff24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1afebc <__cxa_atexit@plt+0x1a2b7c> │ │ │ │ - ldr r7, [pc, #16] @ 50e44 <__cxa_atexit@plt+0x43b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #8] @ 50e48 <__cxa_atexit@plt+0x43b08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a23554 │ │ │ │ - @ instruction: 0x03a23548 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a23540 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #16] @ 4d268 <__cxa_atexit@plt+0x3ff28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r0, pc, #220, 22 @ 0x37000 │ │ │ │ + @ instruction: 0x03a2e590 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 50e74 <__cxa_atexit@plt+0x43b34> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1afebc <__cxa_atexit@plt+0x1a2b7c> │ │ │ │ - ldr r7, [pc, #12] @ 50e88 <__cxa_atexit@plt+0x43b48> │ │ │ │ + bne 4d2b4 <__cxa_atexit@plt+0x3ff74> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #128] @ 4d318 <__cxa_atexit@plt+0x3ffd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #112] @ 4d31c <__cxa_atexit@plt+0x3ffdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc668 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4d2f8 <__cxa_atexit@plt+0x3ffb8> │ │ │ │ + ldr r7, [pc, #84] @ 4d320 <__cxa_atexit@plt+0x3ffe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #76] @ 4d324 <__cxa_atexit@plt+0x3ffe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 4d328 <__cxa_atexit@plt+0x3ffe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0x03a23520 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r6, [pc, #20] @ 4d314 <__cxa_atexit@plt+0x3ffd4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + biceq r0, pc, #236, 18 @ 0x3b0000 │ │ │ │ + biceq r0, pc, #204, 16 @ 0xcc0000 │ │ │ │ + biceq r0, pc, #224, 16 @ 0xe00000 │ │ │ │ + biceq r0, pc, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a2e4d0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 50eec <__cxa_atexit@plt+0x43bac> │ │ │ │ - ldr r3, [pc, #116] @ 50f20 <__cxa_atexit@plt+0x43be0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 4d3a0 <__cxa_atexit@plt+0x40060> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d448 <__cxa_atexit@plt+0x40108> │ │ │ │ + ldr r9, [pc, #312] @ 4d498 <__cxa_atexit@plt+0x40158> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #308] @ 4d49c <__cxa_atexit@plt+0x4015c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #304] @ 4d4a0 <__cxa_atexit@plt+0x40160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #296] @ 4d4a4 <__cxa_atexit@plt+0x40164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmib r5, {r1, r2, lr} │ │ │ │ + mov r9, r3 │ │ │ │ + b 161537c <__cxa_atexit@plt+0x160803c> │ │ │ │ + ldr r2, [pc, #208] @ 4d478 <__cxa_atexit@plt+0x40138> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r7, [r6, #4]! │ │ │ │ + str r2, [r6] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 4d3f8 <__cxa_atexit@plt+0x400b8> │ │ │ │ + str r7, [r6] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4d408 <__cxa_atexit@plt+0x400c8> │ │ │ │ + ldr r6, [pc, #176] @ 4d480 <__cxa_atexit@plt+0x40140> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50f10 <__cxa_atexit@plt+0x43bd0> │ │ │ │ - ldr r7, [pc, #80] @ 50f24 <__cxa_atexit@plt+0x43be4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50f04 <__cxa_atexit@plt+0x43bc4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #56] @ 50f2c <__cxa_atexit@plt+0x43bec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 50f30 <__cxa_atexit@plt+0x43bf0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 50f28 <__cxa_atexit@plt+0x43be8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r6, [pc, #152] @ 4d484 <__cxa_atexit@plt+0x40144> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc668 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - @ instruction: 0x03a2349c │ │ │ │ - @ instruction: 0x03a23494 │ │ │ │ - @ instruction: 0x03a23488 │ │ │ │ - @ instruction: 0x03a23478 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 50f68 <__cxa_atexit@plt+0x43c28> │ │ │ │ - ldr r3, [pc, #48] @ 50f84 <__cxa_atexit@plt+0x43c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50f7c <__cxa_atexit@plt+0x43c3c> │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #24] @ 50f88 <__cxa_atexit@plt+0x43c48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d460 <__cxa_atexit@plt+0x40120> │ │ │ │ + ldr r7, [pc, #108] @ 4d48c <__cxa_atexit@plt+0x4014c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #100] @ 4d490 <__cxa_atexit@plt+0x40150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #92] @ 4d494 <__cxa_atexit@plt+0x40154> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - biceq sp, lr, #136, 24 @ 0x8800 │ │ │ │ - @ instruction: 0x03a23420 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #56] @ 4d488 <__cxa_atexit@plt+0x40148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + ldr r3, [pc, #20] @ 4d47c <__cxa_atexit@plt+0x4013c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + biceq r0, pc, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r0, pc, #120, 14 @ 0x1e00000 │ │ │ │ + biceq r0, pc, #140, 14 @ 0x2300000 │ │ │ │ + biceq r0, pc, #220, 14 @ 0x3700000 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a2dd90 │ │ │ │ + biceq r0, pc, #248, 16 @ 0xf80000 │ │ │ │ + @ instruction: 0x03a2e354 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 50fcc <__cxa_atexit@plt+0x43c8c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [pc, #52] @ 50fec <__cxa_atexit@plt+0x43cac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 50fe4 <__cxa_atexit@plt+0x43ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #8] @ 50fe8 <__cxa_atexit@plt+0x43ca8> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4d50c <__cxa_atexit@plt+0x401cc> │ │ │ │ + ldr r3, [pc, #84] @ 4d524 <__cxa_atexit@plt+0x401e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #80] @ 4d528 <__cxa_atexit@plt+0x401e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 4d52c <__cxa_atexit@plt+0x401ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #68] @ 4d530 <__cxa_atexit@plt+0x401f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + stmib r5, {r0, r2, lr} │ │ │ │ + b 161537c <__cxa_atexit@plt+0x160803c> │ │ │ │ + ldr r3, [pc, #32] @ 4d534 <__cxa_atexit@plt+0x401f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a2dc20 │ │ │ │ + biceq r0, pc, #136, 14 @ 0x2200000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d598 <__cxa_atexit@plt+0x40258> │ │ │ │ + ldr r2, [pc, #72] @ 4d5a4 <__cxa_atexit@plt+0x40264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #64] @ 4d5a8 <__cxa_atexit@plt+0x40268> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #52] @ 4d5ac <__cxa_atexit@plt+0x4026c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a233b4 │ │ │ │ - @ instruction: 0x03a233a8 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a233bc │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r0, pc, #44, 14 @ 0xb00000 │ │ │ │ + biceq r0, pc, #172, 12 @ 0xac00000 │ │ │ │ + biceq r0, pc, #0, 14 │ │ │ │ + @ instruction: 0x03a2e24c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 51020 <__cxa_atexit@plt+0x43ce0> │ │ │ │ - ldr r3, [pc, #40] @ 51038 <__cxa_atexit@plt+0x43cf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ + bne 4d5f8 <__cxa_atexit@plt+0x402b8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #128] @ 4d65c <__cxa_atexit@plt+0x4031c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 5197c <__cxa_atexit@plt+0x4463c> │ │ │ │ - ldr r7, [pc, #12] @ 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #112] @ 4d660 <__cxa_atexit@plt+0x40320> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc668 <__cxa_atexit@plt+0x3ef328> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4d63c <__cxa_atexit@plt+0x402fc> │ │ │ │ + ldr r7, [pc, #84] @ 4d664 <__cxa_atexit@plt+0x40324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #76] @ 4d668 <__cxa_atexit@plt+0x40328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 4d66c <__cxa_atexit@plt+0x4032c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a23370 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 51078 <__cxa_atexit@plt+0x43d38> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r3, [pc, #52] @ 51094 <__cxa_atexit@plt+0x43d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5108c <__cxa_atexit@plt+0x43d4c> │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #24] @ 51098 <__cxa_atexit@plt+0x43d58> │ │ │ │ + ldr r6, [pc, #20] @ 4d658 <__cxa_atexit@plt+0x40318> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + biceq r0, pc, #168, 12 @ 0xa800000 │ │ │ │ + biceq r0, pc, #136, 10 @ 0x22000000 │ │ │ │ + biceq r0, pc, #156, 10 @ 0x27000000 │ │ │ │ + biceq r0, pc, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d6bc <__cxa_atexit@plt+0x4037c> │ │ │ │ + ldr r7, [pc, #64] @ 4d6d4 <__cxa_atexit@plt+0x40394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #56] @ 4d6d8 <__cxa_atexit@plt+0x40398> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #48] @ 4d6dc <__cxa_atexit@plt+0x4039c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - biceq sp, lr, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0x03a2330c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #28] @ 4d6e0 <__cxa_atexit@plt+0x403a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq r0, pc, #4, 10 @ 0x1000000 │ │ │ │ + biceq r0, pc, #24, 10 @ 0x6000000 │ │ │ │ + biceq r0, pc, #104, 10 @ 0x1a000000 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0x03a2e69c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 510fc <__cxa_atexit@plt+0x43dbc> │ │ │ │ - ldr r7, [pc, #96] @ 51120 <__cxa_atexit@plt+0x43de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5110c <__cxa_atexit@plt+0x43dcc> │ │ │ │ - ldr r7, [pc, #76] @ 51124 <__cxa_atexit@plt+0x43de4> │ │ │ │ + bhi 4d740 <__cxa_atexit@plt+0x40400> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4d738 <__cxa_atexit@plt+0x403f8> │ │ │ │ + ldr r7, [pc, #48] @ 4d748 <__cxa_atexit@plt+0x40408> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 510f0 <__cxa_atexit@plt+0x43db0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #40] @ 4d74c <__cxa_atexit@plt+0x4040c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r7, [pc, #28] @ 4d750 <__cxa_atexit@plt+0x40410> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 5112c <__cxa_atexit@plt+0x43dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51128 <__cxa_atexit@plt+0x43de8> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r0, pc, #96, 8 @ 0x60000000 │ │ │ │ + biceq r0, pc, #4, 10 @ 0x1000000 │ │ │ │ + @ instruction: 0x03a2e61c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r8, [pc, #172] @ 4d818 <__cxa_atexit@plt+0x404d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4d7f4 <__cxa_atexit@plt+0x404b4> │ │ │ │ + ldr lr, [pc, #140] @ 4d81c <__cxa_atexit@plt+0x404dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #136] @ 4d820 <__cxa_atexit@plt+0x404e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [pc, #128] @ 4d824 <__cxa_atexit@plt+0x404e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #124] @ 4d828 <__cxa_atexit@plt+0x404e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #116] @ 4d82c <__cxa_atexit@plt+0x404ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr ip, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + add r7, lr, #3 │ │ │ │ + stmib r2, {r9, sl} │ │ │ │ + str r5, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + str r8, [r2, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + mov r5, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r5, [pc, #52] @ 4d830 <__cxa_atexit@plt+0x404f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #48] @ 4d834 <__cxa_atexit@plt+0x404f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0x03a232a0 │ │ │ │ - @ instruction: 0x03a232c0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2e5ec │ │ │ │ + @ instruction: 0x03a2e5b0 │ │ │ │ + biceq r0, pc, #128, 8 @ 0x80000000 │ │ │ │ + biceq r0, pc, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r0, pc, #148, 8 @ 0x94000000 │ │ │ │ + biceq r0, pc, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a2e554 │ │ │ │ + @ instruction: 0x03a2e528 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4d8c0 <__cxa_atexit@plt+0x40580> │ │ │ │ + ldr lr, [pc, #116] @ 4d8d8 <__cxa_atexit@plt+0x40598> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #112] @ 4d8dc <__cxa_atexit@plt+0x4059c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr r8, [pc, #104] @ 4d8e0 <__cxa_atexit@plt+0x405a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #100] @ 4d8e4 <__cxa_atexit@plt+0x405a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 4d8e8 <__cxa_atexit@plt+0x405a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r0, lr, #3 │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 4d8ec <__cxa_atexit@plt+0x405ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2e4dc │ │ │ │ + biceq r0, pc, #172, 6 @ 0xb0000002 │ │ │ │ + biceq r0, pc, #204, 6 @ 0x30000003 │ │ │ │ + biceq r0, pc, #192, 6 │ │ │ │ + biceq r0, pc, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a2e4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 51164 <__cxa_atexit@plt+0x43e24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 51168 <__cxa_atexit@plt+0x43e28> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4d948 <__cxa_atexit@plt+0x40608> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4d940 <__cxa_atexit@plt+0x40600> │ │ │ │ + ldr r3, [pc, #44] @ 4d950 <__cxa_atexit@plt+0x40610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 4d954 <__cxa_atexit@plt+0x40614> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15fea00 <__cxa_atexit@plt+0x15f16c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #184, 20 @ 0xb8000 │ │ │ │ - biceq sp, lr, #132, 20 @ 0x84000 │ │ │ │ - @ instruction: 0x03a22dd0 │ │ │ │ + biceq r0, pc, #96, 4 │ │ │ │ + biceq r0, pc, #4, 10 @ 0x1000000 │ │ │ │ + @ instruction: 0x03a2e454 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 511c0 <__cxa_atexit@plt+0x43e80> │ │ │ │ + bhi 4d9ac <__cxa_atexit@plt+0x4066c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 511b8 <__cxa_atexit@plt+0x43e78> │ │ │ │ - ldr r8, [pc, #40] @ 511c8 <__cxa_atexit@plt+0x43e88> │ │ │ │ + beq 4d9a4 <__cxa_atexit@plt+0x40664> │ │ │ │ + ldr r8, [pc, #40] @ 4d9b4 <__cxa_atexit@plt+0x40674> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 511cc <__cxa_atexit@plt+0x43e8c> │ │ │ │ + ldr r3, [pc, #36] @ 4d9b8 <__cxa_atexit@plt+0x40678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + b 15c7c9c <__cxa_atexit@plt+0x15ba95c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #928 @ 0x3a0 │ │ │ │ - biceq sp, lr, #236, 18 @ 0x3b0000 │ │ │ │ - @ instruction: 0x03a23210 │ │ │ │ + @ instruction: 0x03a2e428 │ │ │ │ + biceq r0, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 4d9d8 <__cxa_atexit@plt+0x40698> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1acb3c <__cxa_atexit@plt+0x19f7fc> │ │ │ │ + @ instruction: 0x03a2e420 │ │ │ │ + @ instruction: 0x03a2e46c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5123c <__cxa_atexit@plt+0x43efc> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 51220 <__cxa_atexit@plt+0x43ee0> │ │ │ │ - ldr r3, [pc, #72] @ 5124c <__cxa_atexit@plt+0x43f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51234 <__cxa_atexit@plt+0x43ef4> │ │ │ │ - b 51268 <__cxa_atexit@plt+0x43f28> │ │ │ │ - ldr r7, [pc, #44] @ 51254 <__cxa_atexit@plt+0x43f14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #40] @ 51258 <__cxa_atexit@plt+0x43f18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 51250 <__cxa_atexit@plt+0x43f10> │ │ │ │ + ldr r7, [pc, #12] @ 4da00 <__cxa_atexit@plt+0x406c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a231b8 │ │ │ │ - @ instruction: 0x03a231b4 │ │ │ │ - @ instruction: 0x03a231ac │ │ │ │ - @ instruction: 0x03a23188 │ │ │ │ + @ instruction: 0x03a2e460 │ │ │ │ + @ instruction: 0x03a2e460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 512c0 <__cxa_atexit@plt+0x43f80> │ │ │ │ - ldr r2, [pc, #124] @ 512f8 <__cxa_atexit@plt+0x43fb8> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4da48 <__cxa_atexit@plt+0x40708> │ │ │ │ + ldr r2, [pc, #44] @ 4da50 <__cxa_atexit@plt+0x40710> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 512e4 <__cxa_atexit@plt+0x43fa4> │ │ │ │ - ldr r7, [pc, #84] @ 512fc <__cxa_atexit@plt+0x43fbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 512d8 <__cxa_atexit@plt+0x43f98> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50918 <__cxa_atexit@plt+0x435d8> │ │ │ │ - ldr r7, [pc, #60] @ 51304 <__cxa_atexit@plt+0x43fc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #52] @ 51308 <__cxa_atexit@plt+0x43fc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51300 <__cxa_atexit@plt+0x43fc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #40] @ 4da54 <__cxa_atexit@plt+0x40714> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #36] @ 4da58 <__cxa_atexit@plt+0x40718> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 5b928 <__cxa_atexit@plt+0x4e5e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - @ instruction: 0x03a230c8 │ │ │ │ - @ instruction: 0x03a23114 │ │ │ │ - @ instruction: 0x03a23108 │ │ │ │ - @ instruction: 0x03a230d8 │ │ │ │ + @ instruction: 0x03a2e3e4 │ │ │ │ + @ instruction: 0x03a2e398 │ │ │ │ + biceq r0, pc, #84, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 51338 <__cxa_atexit@plt+0x43ff8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5136c <__cxa_atexit@plt+0x4402c> │ │ │ │ - ldr r3, [pc, #60] @ 5138c <__cxa_atexit@plt+0x4404c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51384 <__cxa_atexit@plt+0x44044> │ │ │ │ - b 51268 <__cxa_atexit@plt+0x43f28> │ │ │ │ - ldr r7, [pc, #28] @ 51390 <__cxa_atexit@plt+0x44050> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ 51394 <__cxa_atexit@plt+0x44054> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4da90 <__cxa_atexit@plt+0x40750> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4da98 <__cxa_atexit@plt+0x40758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x03a23068 │ │ │ │ - @ instruction: 0x03a2305c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq r0, pc, #8, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 513d4 <__cxa_atexit@plt+0x44094> │ │ │ │ - ldr r3, [pc, #44] @ 513ec <__cxa_atexit@plt+0x440ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 513f0 <__cxa_atexit@plt+0x440b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 401270 <__cxa_atexit@plt+0x3f3f30> │ │ │ │ - ldr r7, [pc, #24] @ 513f4 <__cxa_atexit@plt+0x440b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4dad0 <__cxa_atexit@plt+0x40790> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4dad8 <__cxa_atexit@plt+0x40798> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a22fb8 │ │ │ │ - @ instruction: 0x03a23028 │ │ │ │ - @ instruction: 0x03a22ffc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 511e0 <__cxa_atexit@plt+0x43ea0> │ │ │ │ - @ instruction: 0x03a2300c │ │ │ │ + biceq r0, pc, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5145c <__cxa_atexit@plt+0x4411c> │ │ │ │ - ldr r2, [pc, #52] @ 51464 <__cxa_atexit@plt+0x44124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 51468 <__cxa_atexit@plt+0x44128> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 5146c <__cxa_atexit@plt+0x4412c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 3fc710 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4db4c <__cxa_atexit@plt+0x4080c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4db58 <__cxa_atexit@plt+0x40818> │ │ │ │ + ldr r1, [pc, #76] @ 4db68 <__cxa_atexit@plt+0x40828> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 4db6c <__cxa_atexit@plt+0x4082c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 4db70 <__cxa_atexit@plt+0x40830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401270 <__cxa_atexit@plt+0x3f3f30> │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a22fcc │ │ │ │ - biceq sp, lr, #84, 14 @ 0x1500000 │ │ │ │ - @ instruction: 0x03a22f9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 51490 <__cxa_atexit@plt+0x44150> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 511e0 <__cxa_atexit@plt+0x43ea0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a22ae0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 514d8 <__cxa_atexit@plt+0x44198> │ │ │ │ - ldr r7, [pc, #52] @ 514ec <__cxa_atexit@plt+0x441ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 514cc <__cxa_atexit@plt+0x4418c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 494b0 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 514f0 <__cxa_atexit@plt+0x441b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + biceq r0, pc, #108 @ 0x6c │ │ │ │ + biceq r0, pc, #112 @ 0x70 │ │ │ │ + biceq r0, pc, #80 @ 0x50 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4dba0 <__cxa_atexit@plt+0x40860> │ │ │ │ + ldr r3, [pc, #20] @ 4dba8 <__cxa_atexit@plt+0x40868> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff7ff4 │ │ │ │ - @ instruction: 0x03a22a9c │ │ │ │ - @ instruction: 0x03a22f24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51554 <__cxa_atexit@plt+0x44214> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5155c <__cxa_atexit@plt+0x4421c> │ │ │ │ - ldr r5, [pc, #76] @ 51578 <__cxa_atexit@plt+0x44238> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #72] @ 5157c <__cxa_atexit@plt+0x4423c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 4dbec <__cxa_atexit@plt+0x408ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4dbe4 <__cxa_atexit@plt+0x408a4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #24] @ 4dbf0 <__cxa_atexit@plt+0x408b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 51580 <__cxa_atexit@plt+0x44240> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401270 <__cxa_atexit@plt+0x3f3f30> │ │ │ │ - mov r6, r9 │ │ │ │ - b 51564 <__cxa_atexit@plt+0x44224> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 51574 <__cxa_atexit@plt+0x44234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a22ec8 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x03a22ec8 │ │ │ │ - @ instruction: 0x03a22e70 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 515a4 <__cxa_atexit@plt+0x44264> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #12] @ 4dc18 <__cxa_atexit@plt+0x408d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 511e0 <__cxa_atexit@plt+0x43ea0> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 515e8 <__cxa_atexit@plt+0x442a8> │ │ │ │ - ldr r7, [pc, #52] @ 515fc <__cxa_atexit@plt+0x442bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 515dc <__cxa_atexit@plt+0x4429c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4b284 <__cxa_atexit@plt+0x3df44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 51600 <__cxa_atexit@plt+0x442c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff9cb8 │ │ │ │ - @ instruction: 0x03a229a4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 51640 <__cxa_atexit@plt+0x44300> │ │ │ │ - ldr r3, [pc, #44] @ 51658 <__cxa_atexit@plt+0x44318> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 4dc6c <__cxa_atexit@plt+0x4092c> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4dca0 <__cxa_atexit@plt+0x40960> │ │ │ │ + ldr r3, [pc, #96] @ 4dcac <__cxa_atexit@plt+0x4096c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 5165c <__cxa_atexit@plt+0x4431c> │ │ │ │ + ldr r2, [pc, #92] @ 4dcb0 <__cxa_atexit@plt+0x40970> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 401270 <__cxa_atexit@plt+0x3f3f30> │ │ │ │ - ldr r7, [pc, #24] @ 51660 <__cxa_atexit@plt+0x44320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a22e00 │ │ │ │ - @ instruction: 0x03a22df4 │ │ │ │ - @ instruction: 0x03a22d90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 511e0 <__cxa_atexit@plt+0x43ea0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 516b4 <__cxa_atexit@plt+0x44374> │ │ │ │ - ldr r3, [pc, #40] @ 516cc <__cxa_atexit@plt+0x4438c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 4dca0 <__cxa_atexit@plt+0x40960> │ │ │ │ + ldr r7, [pc, #56] @ 4dcb4 <__cxa_atexit@plt+0x40974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #40] @ 4dcb8 <__cxa_atexit@plt+0x40978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r9, {r2, r7} │ │ │ │ + str r3, [r9, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 516d0 <__cxa_atexit@plt+0x44390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + biceq pc, lr, #60, 30 @ 0xf0 │ │ │ │ + biceq pc, lr, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4dd1c <__cxa_atexit@plt+0x409dc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4dd54 <__cxa_atexit@plt+0x40a14> │ │ │ │ + ldr lr, [pc, #136] @ 4dd74 <__cxa_atexit@plt+0x40a34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 4dd78 <__cxa_atexit@plt+0x40a38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 4dd7c <__cxa_atexit@plt+0x40a3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 4dd48 <__cxa_atexit@plt+0x40a08> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4dd5c <__cxa_atexit@plt+0x40a1c> │ │ │ │ + ldr r7, [pc, #60] @ 4dd6c <__cxa_atexit@plt+0x40a2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 4dd70 <__cxa_atexit@plt+0x40a30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #0, 14 │ │ │ │ - @ instruction: 0x03a22d90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5170c <__cxa_atexit@plt+0x443cc> │ │ │ │ - ldr r3, [pc, #40] @ 51724 <__cxa_atexit@plt+0x443e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + mov r6, #28 │ │ │ │ + b 4dd60 <__cxa_atexit@plt+0x40a20> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, lr, #136, 28 @ 0x880 │ │ │ │ + biceq pc, lr, #216, 28 @ 0xd80 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + biceq pc, lr, #196, 28 @ 0xc40 │ │ │ │ + biceq pc, lr, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ddd4 <__cxa_atexit@plt+0x40a94> │ │ │ │ + ldr r2, [pc, #60] @ 4dde4 <__cxa_atexit@plt+0x40aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4dde8 <__cxa_atexit@plt+0x40aa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51728 <__cxa_atexit@plt+0x443e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #172, 12 @ 0xac00000 │ │ │ │ - @ instruction: 0x03a22d3c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 51764 <__cxa_atexit@plt+0x44424> │ │ │ │ - ldr r3, [pc, #40] @ 5177c <__cxa_atexit@plt+0x4443c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4de40 <__cxa_atexit@plt+0x40b00> │ │ │ │ + ldr r2, [pc, #60] @ 4de50 <__cxa_atexit@plt+0x40b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4de54 <__cxa_atexit@plt+0x40b14> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51780 <__cxa_atexit@plt+0x44440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #88, 12 @ 0x5800000 │ │ │ │ - @ instruction: 0x03a22ce8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x03a2e008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 517bc <__cxa_atexit@plt+0x4447c> │ │ │ │ - ldr r3, [pc, #40] @ 517d4 <__cxa_atexit@plt+0x44494> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + bcc 4dea8 <__cxa_atexit@plt+0x40b68> │ │ │ │ + ldr r3, [pc, #60] @ 4dec0 <__cxa_atexit@plt+0x40b80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 4dec4 <__cxa_atexit@plt+0x40b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 517d8 <__cxa_atexit@plt+0x44498> │ │ │ │ + ldr r7, [pc, #24] @ 4dec8 <__cxa_atexit@plt+0x40b88> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #20, 12 @ 0x1400000 │ │ │ │ - @ instruction: 0x03a22c94 │ │ │ │ - cmneq ip, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #3784704 @ 0x39c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #225280 @ 0x37000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #544768 @ 0x85000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a22c18 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x03a2dfd0 │ │ │ │ + @ instruction: 0x03a2dfd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 51890 <__cxa_atexit@plt+0x44550> │ │ │ │ + bhi 4df2c <__cxa_atexit@plt+0x40bec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 51888 <__cxa_atexit@plt+0x44548> │ │ │ │ - ldr r8, [pc, #40] @ 51898 <__cxa_atexit@plt+0x44558> │ │ │ │ + beq 4df24 <__cxa_atexit@plt+0x40be4> │ │ │ │ + ldr r3, [pc, #52] @ 4df34 <__cxa_atexit@plt+0x40bf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 4df38 <__cxa_atexit@plt+0x40bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 5189c <__cxa_atexit@plt+0x4455c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 4df3c <__cxa_atexit@plt+0x40bfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #148, 24 @ 0x9400 │ │ │ │ - biceq sp, lr, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 518fc <__cxa_atexit@plt+0x445bc> │ │ │ │ - ldr r7, [pc, #96] @ 51920 <__cxa_atexit@plt+0x445e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5190c <__cxa_atexit@plt+0x445cc> │ │ │ │ - ldr r7, [pc, #76] @ 51924 <__cxa_atexit@plt+0x445e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 518f0 <__cxa_atexit@plt+0x445b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 5192c <__cxa_atexit@plt+0x445ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51928 <__cxa_atexit@plt+0x445e8> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2df80 │ │ │ │ + biceq pc, lr, #116, 24 @ 0x7400 │ │ │ │ + @ instruction: 0x03a2df54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4dfb8 <__cxa_atexit@plt+0x40c78> │ │ │ │ + ldr r8, [pc, #92] @ 4dfc4 <__cxa_atexit@plt+0x40c84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 4dfc8 <__cxa_atexit@plt+0x40c88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 4dfcc <__cxa_atexit@plt+0x40c8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 4dfd0 <__cxa_atexit@plt+0x40c90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 4dfd4 <__cxa_atexit@plt+0x40c94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + @ instruction: 0x03a2df18 │ │ │ │ + @ instruction: 0x03a2def4 │ │ │ │ + biceq pc, lr, #112, 24 @ 0x7000 │ │ │ │ + biceq pc, lr, #20, 24 @ 0x1400 │ │ │ │ + biceq pc, lr, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0x03a2deec │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 4dffc <__cxa_atexit@plt+0x40cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a22b88 │ │ │ │ - @ instruction: 0x03a22b84 │ │ │ │ + @ instruction: 0x03a2dee0 │ │ │ │ + @ instruction: 0x03a2def4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 51964 <__cxa_atexit@plt+0x44624> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 51968 <__cxa_atexit@plt+0x44628> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 4e060 <__cxa_atexit@plt+0x40d20> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4e058 <__cxa_atexit@plt+0x40d18> │ │ │ │ + ldr r7, [pc, #52] @ 4e068 <__cxa_atexit@plt+0x40d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 4e06c <__cxa_atexit@plt+0x40d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 4e070 <__cxa_atexit@plt+0x40d30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, #184, 4 @ 0x8000000b │ │ │ │ - biceq sp, lr, #132, 4 @ 0x40000008 │ │ │ │ - @ instruction: 0x03a22b10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, lr, #72, 22 @ 0x12000 │ │ │ │ + biceq pc, lr, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0x03a2de6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e100 <__cxa_atexit@plt+0x40dc0> │ │ │ │ + ldr lr, [pc, #112] @ 4e10c <__cxa_atexit@plt+0x40dcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 4e110 <__cxa_atexit@plt+0x40dd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r0, [pc, #100] @ 4e114 <__cxa_atexit@plt+0x40dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 4e118 <__cxa_atexit@plt+0x40dd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ 4e11c <__cxa_atexit@plt+0x40ddc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #76] @ 4e120 <__cxa_atexit@plt+0x40de0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r1, lr, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a2de44 │ │ │ │ + biceq pc, lr, #152, 22 @ 0x26000 │ │ │ │ + biceq pc, lr, #144, 22 @ 0x24000 │ │ │ │ + biceq pc, lr, #44, 22 @ 0xb000 │ │ │ │ + biceq pc, lr, #80, 22 @ 0x14000 │ │ │ │ + biceq pc, lr, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 519b4 <__cxa_atexit@plt+0x44674> │ │ │ │ - ldr r7, [pc, #52] @ 519c4 <__cxa_atexit@plt+0x44684> │ │ │ │ + bhi 4e190 <__cxa_atexit@plt+0x40e50> │ │ │ │ + ldr r7, [pc, #92] @ 4e1a4 <__cxa_atexit@plt+0x40e64> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 519a8 <__cxa_atexit@plt+0x44668> │ │ │ │ - mov r7, r8 │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4e17c <__cxa_atexit@plt+0x40e3c> │ │ │ │ + ldr r2, [pc, #68] @ 4e1a8 <__cxa_atexit@plt+0x40e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e188 <__cxa_atexit@plt+0x40e48> │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 519c8 <__cxa_atexit@plt+0x44688> │ │ │ │ + ldr r7, [pc, #20] @ 4e1ac <__cxa_atexit@plt+0x40e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a22ae0 │ │ │ │ - @ instruction: 0x03a22ab4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x03a2dd9c │ │ │ │ + @ instruction: 0x03a2dd7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 51a54 <__cxa_atexit@plt+0x44714> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 51a8c <__cxa_atexit@plt+0x4474c> │ │ │ │ + ldr r2, [pc, #32] @ 4e1e8 <__cxa_atexit@plt+0x40ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 51a40 <__cxa_atexit@plt+0x44700> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 51a64 <__cxa_atexit@plt+0x44724> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 51a78 <__cxa_atexit@plt+0x44738> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 51a90 <__cxa_atexit@plt+0x44750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 51a4c <__cxa_atexit@plt+0x4470c> │ │ │ │ - b 51b2c <__cxa_atexit@plt+0x447ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 4e1e0 <__cxa_atexit@plt+0x40ea0> │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 519f0 <__cxa_atexit@plt+0x446b0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 51a24 <__cxa_atexit@plt+0x446e4> │ │ │ │ - ldr r7, [pc, #20] @ 51a94 <__cxa_atexit@plt+0x44754> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq sp, lr, #120, 2 │ │ │ │ - @ instruction: 0x03a229e8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a2dd40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 51aec <__cxa_atexit@plt+0x447ac> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 51b00 <__cxa_atexit@plt+0x447c0> │ │ │ │ - ldr r3, [pc, #68] @ 51b18 <__cxa_atexit@plt+0x447d8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 4e274 <__cxa_atexit@plt+0x40f34> │ │ │ │ + ldr r3, [pc, #196] @ 4e2d0 <__cxa_atexit@plt+0x40f90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 51ae4 <__cxa_atexit@plt+0x447a4> │ │ │ │ - b 51b2c <__cxa_atexit@plt+0x447ec> │ │ │ │ + beq 4e2b0 <__cxa_atexit@plt+0x40f70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4e2bc <__cxa_atexit@plt+0x40f7c> │ │ │ │ + ldr r8, [pc, #160] @ 4e2d8 <__cxa_atexit@plt+0x40f98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #152] @ 4e2dc <__cxa_atexit@plt+0x40f9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #88] @ 4e2d4 <__cxa_atexit@plt+0x40f94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 51acc <__cxa_atexit@plt+0x4478c> │ │ │ │ - ldr r7, [pc, #20] @ 51b1c <__cxa_atexit@plt+0x447dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq pc, lr, #84, 20 @ 0x54000 │ │ │ │ + biceq pc, lr, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e33c <__cxa_atexit@plt+0x40ffc> │ │ │ │ + ldr r8, [pc, #68] @ 4e348 <__cxa_atexit@plt+0x41008> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r1, [pc, #60] @ 4e34c <__cxa_atexit@plt+0x4100c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq sp, lr, #240 @ 0xf0 │ │ │ │ - @ instruction: 0x03a22960 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, lr, #136, 18 @ 0x220000 │ │ │ │ + biceq pc, lr, #128, 18 @ 0x200000 │ │ │ │ + @ instruction: 0x03a2dbdc │ │ │ │ + andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 51b9c <__cxa_atexit@plt+0x4485c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 51c14 <__cxa_atexit@plt+0x448d4> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 51c58 <__cxa_atexit@plt+0x44918> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 51cc4 <__cxa_atexit@plt+0x44984> │ │ │ │ - ldr r2, [pc, #516] @ 51d70 <__cxa_atexit@plt+0x44a30> │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 4e3d8 <__cxa_atexit@plt+0x41098> │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 4e414 <__cxa_atexit@plt+0x410d4> │ │ │ │ + ldr r3, [pc, #492] @ 4e570 <__cxa_atexit@plt+0x41230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e528 <__cxa_atexit@plt+0x411e8> │ │ │ │ + ldr r2, [pc, #464] @ 4e574 <__cxa_atexit@plt+0x41234> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51d20 <__cxa_atexit@plt+0x449e0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 51d08 <__cxa_atexit@plt+0x449c8> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #420] @ 51d50 <__cxa_atexit@plt+0x44a10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 51cb8 <__cxa_atexit@plt+0x44978> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 51d08 <__cxa_atexit@plt+0x449c8> │ │ │ │ - ldr r2, [pc, #384] @ 51d54 <__cxa_atexit@plt+0x44a14> │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4e470 <__cxa_atexit@plt+0x41130> │ │ │ │ + ldr r2, [pc, #440] @ 4e578 <__cxa_atexit@plt+0x41238> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 51d34 <__cxa_atexit@plt+0x449f4> │ │ │ │ - ldr r7, [pc, #348] @ 51d58 <__cxa_atexit@plt+0x44a18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 51d28 <__cxa_atexit@plt+0x449e8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #292] @ 51d48 <__cxa_atexit@plt+0x44a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e4b8 <__cxa_atexit@plt+0x41178> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp sl, r3 │ │ │ │ + bne 4e480 <__cxa_atexit@plt+0x41140> │ │ │ │ + ldr r3, [pc, #376] @ 4e568 <__cxa_atexit@plt+0x41228> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 51cb8 <__cxa_atexit@plt+0x44978> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 51d08 <__cxa_atexit@plt+0x449c8> │ │ │ │ - ldr r2, [pc, #256] @ 51d4c <__cxa_atexit@plt+0x44a0c> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 4e4c4 <__cxa_atexit@plt+0x41184> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r8, r7 │ │ │ │ + bne 4e4d0 <__cxa_atexit@plt+0x41190> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #316] @ 4e558 <__cxa_atexit@plt+0x41218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e528 <__cxa_atexit@plt+0x411e8> │ │ │ │ + ldr r2, [pc, #288] @ 4e55c <__cxa_atexit@plt+0x4121c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - b 51ca4 <__cxa_atexit@plt+0x44964> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #256] @ 51d68 <__cxa_atexit@plt+0x44a28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51cb8 <__cxa_atexit@plt+0x44978> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 51d08 <__cxa_atexit@plt+0x449c8> │ │ │ │ - ldr r2, [pc, #208] @ 51d6c <__cxa_atexit@plt+0x44a2c> │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4e470 <__cxa_atexit@plt+0x41130> │ │ │ │ + ldr r2, [pc, #264] @ 4e560 <__cxa_atexit@plt+0x41220> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e4b8 <__cxa_atexit@plt+0x41178> │ │ │ │ mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #148] @ 51d60 <__cxa_atexit@plt+0x44a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #1] │ │ │ │ - stm r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51d20 <__cxa_atexit@plt+0x449e0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 51d08 <__cxa_atexit@plt+0x449c8> │ │ │ │ - ldr r3, [pc, #108] @ 51d64 <__cxa_atexit@plt+0x44a24> │ │ │ │ + ldr r3, [pc, #220] @ 4e564 <__cxa_atexit@plt+0x41224> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4012e0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ - ldr r7, [pc, #100] @ 51d74 <__cxa_atexit@plt+0x44a34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #92] @ 51d78 <__cxa_atexit@plt+0x44a38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 4e4c4 <__cxa_atexit@plt+0x41184> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcs 4e4ec <__cxa_atexit@plt+0x411ac> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 51d5c <__cxa_atexit@plt+0x44a1c> │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4e538 <__cxa_atexit@plt+0x411f8> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #124] @ 4e580 <__cxa_atexit@plt+0x41240> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #76] @ 4e57c <__cxa_atexit@plt+0x4123c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #7 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr r3 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x03a22760 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0x03a22780 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - @ instruction: 0x03a22758 │ │ │ │ - @ instruction: 0x03a2274c │ │ │ │ - @ instruction: 0x03a226e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 51dac <__cxa_atexit@plt+0x44a6c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 51dc4 <__cxa_atexit@plt+0x44a84> │ │ │ │ + ldr r7, [pc, #44] @ 4e56c <__cxa_atexit@plt+0x4122c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 51dc8 <__cxa_atexit@plt+0x44a88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a226b4 │ │ │ │ - @ instruction: 0x03a226a8 │ │ │ │ - @ instruction: 0x03a226b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0x03a2da04 │ │ │ │ + biceq pc, lr, #136, 14 @ 0x2200000 │ │ │ │ + @ instruction: 0x03a2d99c │ │ │ │ + andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 51e0c <__cxa_atexit@plt+0x44acc> │ │ │ │ - ldr r3, [pc, #56] @ 51e2c <__cxa_atexit@plt+0x44aec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 51e24 <__cxa_atexit@plt+0x44ae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #8] @ 51e28 <__cxa_atexit@plt+0x44ae8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 4e5a8 <__cxa_atexit@plt+0x41268> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a22654 │ │ │ │ - @ instruction: 0x03a22648 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a22650 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 51e60 <__cxa_atexit@plt+0x44b20> │ │ │ │ - ldr r3, [pc, #40] @ 51e78 <__cxa_atexit@plt+0x44b38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4012e0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ - ldr r7, [pc, #12] @ 51e74 <__cxa_atexit@plt+0x44b34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + str r7, [r5, #32]! │ │ │ │ + sub sl, r5, #28 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b 3fc550 <__cxa_atexit@plt+0x3ef210> │ │ │ │ + andeq r2, r0, r9, lsr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 4e5d8 <__cxa_atexit@plt+0x41298> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - biceq ip, lr, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0x03a22628 │ │ │ │ - @ instruction: 0x03a22604 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 51eb8 <__cxa_atexit@plt+0x44b78> │ │ │ │ - ldr r3, [pc, #52] @ 51ed8 <__cxa_atexit@plt+0x44b98> │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4e634 <__cxa_atexit@plt+0x412f4> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #88] @ 4e658 <__cxa_atexit@plt+0x41318> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #24] @ 4e654 <__cxa_atexit@plt+0x41314> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq pc, lr, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r9, ror #25 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4e6b8 <__cxa_atexit@plt+0x41378> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [pc, #76] @ 4e6d4 <__cxa_atexit@plt+0x41394> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 4e6d8 <__cxa_atexit@plt+0x41398> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4012e0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ - ldr r7, [pc, #16] @ 51ed0 <__cxa_atexit@plt+0x44b90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 51ed4 <__cxa_atexit@plt+0x44b94> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq pc, lr, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r2, r0, r9, ror #25 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e72c <__cxa_atexit@plt+0x413ec> │ │ │ │ + ldr ip, [r5, #40]! @ 0x28 │ │ │ │ + ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [pc, #36] @ 4e738 <__cxa_atexit@plt+0x413f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a225a8 │ │ │ │ - @ instruction: 0x03a2259c │ │ │ │ - @ instruction: 0x03a225d4 │ │ │ │ - @ instruction: 0x03a225a4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, lr, #120, 10 @ 0x1e000000 │ │ │ │ + @ instruction: 0x03a2d7d8 │ │ │ │ + andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 51f3c <__cxa_atexit@plt+0x44bfc> │ │ │ │ - ldr r3, [pc, #116] @ 51f70 <__cxa_atexit@plt+0x44c30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 4e760 <__cxa_atexit@plt+0x41420> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #32]! │ │ │ │ + ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3fc558 <__cxa_atexit@plt+0x3ef218> │ │ │ │ + @ instruction: 0x03a2d7b0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e7f4 <__cxa_atexit@plt+0x414b4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 51f60 <__cxa_atexit@plt+0x44c20> │ │ │ │ - ldr r7, [pc, #80] @ 51f74 <__cxa_atexit@plt+0x44c34> │ │ │ │ + bhi 4e804 <__cxa_atexit@plt+0x414c4> │ │ │ │ + ldr r7, [pc, #116] @ 4e820 <__cxa_atexit@plt+0x414e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 51f54 <__cxa_atexit@plt+0x44c14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r7, [pc, #56] @ 51f7c <__cxa_atexit@plt+0x44c3c> │ │ │ │ + beq 4e7dc <__cxa_atexit@plt+0x4149c> │ │ │ │ + ldr r7, [pc, #96] @ 4e824 <__cxa_atexit@plt+0x414e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 51f80 <__cxa_atexit@plt+0x44c40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 4e7e8 <__cxa_atexit@plt+0x414a8> │ │ │ │ + mov r7, sl │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 51f78 <__cxa_atexit@plt+0x44c38> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 4e82c <__cxa_atexit@plt+0x414ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - @ instruction: 0x03a22534 │ │ │ │ - @ instruction: 0x03a22524 │ │ │ │ - @ instruction: 0x03a22518 │ │ │ │ - @ instruction: 0x03a224fc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 51fb8 <__cxa_atexit@plt+0x44c78> │ │ │ │ - ldr r3, [pc, #48] @ 51fd4 <__cxa_atexit@plt+0x44c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51fcc <__cxa_atexit@plt+0x44c8c> │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r7, [pc, #24] @ 51fd8 <__cxa_atexit@plt+0x44c98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - biceq ip, lr, #56, 24 @ 0x3800 │ │ │ │ - @ instruction: 0x03a224a4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 52014 <__cxa_atexit@plt+0x44cd4> │ │ │ │ - ldr r3, [pc, #56] @ 52034 <__cxa_atexit@plt+0x44cf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 5202c <__cxa_atexit@plt+0x44cec> │ │ │ │ + ldr r7, [pc, #28] @ 4e828 <__cxa_atexit@plt+0x414e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #8] @ 52030 <__cxa_atexit@plt+0x44cf0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2244c │ │ │ │ - @ instruction: 0x03a22440 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a22448 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5206c <__cxa_atexit@plt+0x44d2c> │ │ │ │ - ldr r3, [pc, #48] @ 52088 <__cxa_atexit@plt+0x44d48> │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0x03a2d728 │ │ │ │ + @ instruction: 0x03a2d748 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4e8b4 <__cxa_atexit@plt+0x41574> │ │ │ │ + ldr r9, [pc, #128] @ 4e8d4 <__cxa_atexit@plt+0x41594> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #124] @ 4e8d8 <__cxa_atexit@plt+0x41598> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r0, r3, #16 │ │ │ │ + stm r0, {r1, r7, sl} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 4e8a8 <__cxa_atexit@plt+0x41568> │ │ │ │ + ldr r3, [pc, #72] @ 4e8dc <__cxa_atexit@plt+0x4159c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52080 <__cxa_atexit@plt+0x44d40> │ │ │ │ - b 519d8 <__cxa_atexit@plt+0x44698> │ │ │ │ - ldr r7, [pc, #24] @ 5208c <__cxa_atexit@plt+0x44d4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - biceq ip, lr, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 520e0 <__cxa_atexit@plt+0x44da0> │ │ │ │ - ldr r3, [pc, #64] @ 520f0 <__cxa_atexit@plt+0x44db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 520d0 <__cxa_atexit@plt+0x44d90> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r6, r3, #28 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 520f4 <__cxa_atexit@plt+0x44db4> │ │ │ │ + ldr r7, [pc, #36] @ 4e8e0 <__cxa_atexit@plt+0x415a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, sl} │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a223c8 │ │ │ │ - @ instruction: 0x03a223b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a22390 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5217c <__cxa_atexit@plt+0x44e3c> │ │ │ │ - ldr lr, [pc, #76] @ 52188 <__cxa_atexit@plt+0x44e48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 5218c <__cxa_atexit@plt+0x44e4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52170 <__cxa_atexit@plt+0x44e30> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq ip, lr, #76, 20 @ 0x4c000 │ │ │ │ - @ instruction: 0x03a22318 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + muleq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x03a2d6a8 │ │ │ │ + @ instruction: 0x03a2d66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a222f8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52248 <__cxa_atexit@plt+0x44f08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52250 <__cxa_atexit@plt+0x44f10> │ │ │ │ - ldr r1, [pc, #124] @ 52264 <__cxa_atexit@plt+0x44f24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 52268 <__cxa_atexit@plt+0x44f28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 5226c <__cxa_atexit@plt+0x44f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 52270 <__cxa_atexit@plt+0x44f30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 52274 <__cxa_atexit@plt+0x44f34> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52258 <__cxa_atexit@plt+0x44f18> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq ip, lr, #168, 18 @ 0x2a0000 │ │ │ │ - biceq ip, lr, #196, 22 @ 0x31000 │ │ │ │ - biceq ip, lr, #212, 22 @ 0x35000 │ │ │ │ - biceq ip, lr, #116, 18 @ 0x1d0000 │ │ │ │ - @ instruction: 0x03a22230 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5231c <__cxa_atexit@plt+0x44fdc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52328 <__cxa_atexit@plt+0x44fe8> │ │ │ │ - ldr lr, [pc, #140] @ 52338 <__cxa_atexit@plt+0x44ff8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 4e930 <__cxa_atexit@plt+0x415f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 5233c <__cxa_atexit@plt+0x44ffc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #124] @ 52340 <__cxa_atexit@plt+0x45000> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #108] @ 52344 <__cxa_atexit@plt+0x45004> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5230c <__cxa_atexit@plt+0x44fcc> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq ip, lr, #224, 16 @ 0xe00000 │ │ │ │ - biceq ip, lr, #160, 20 @ 0xa0000 │ │ │ │ - biceq ip, lr, #196, 16 @ 0xc40000 │ │ │ │ - @ instruction: 0x03a22160 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a22140 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52400 <__cxa_atexit@plt+0x450c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52408 <__cxa_atexit@plt+0x450c8> │ │ │ │ - ldr r1, [pc, #124] @ 5241c <__cxa_atexit@plt+0x450dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 52420 <__cxa_atexit@plt+0x450e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 52424 <__cxa_atexit@plt+0x450e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 52428 <__cxa_atexit@plt+0x450e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 5242c <__cxa_atexit@plt+0x450ec> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52410 <__cxa_atexit@plt+0x450d0> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - biceq ip, lr, #240, 14 @ 0x3c00000 │ │ │ │ - biceq ip, lr, #12, 20 @ 0xc000 │ │ │ │ - biceq ip, lr, #28, 20 @ 0x1c000 │ │ │ │ - biceq ip, lr, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0x03a22078 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 524c0 <__cxa_atexit@plt+0x45180> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 524c8 <__cxa_atexit@plt+0x45188> │ │ │ │ - ldr lr, [pc, #116] @ 524dc <__cxa_atexit@plt+0x4519c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 524e0 <__cxa_atexit@plt+0x451a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #92] @ 524e4 <__cxa_atexit@plt+0x451a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 524e8 <__cxa_atexit@plt+0x451a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 524ec <__cxa_atexit@plt+0x451ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 524d0 <__cxa_atexit@plt+0x45190> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - biceq ip, lr, #40, 14 @ 0xa00000 │ │ │ │ - cmneq ip, #83 @ 0x53 │ │ │ │ - biceq ip, lr, #64, 18 @ 0x100000 │ │ │ │ - biceq ip, lr, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0x03a21fb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 52554 <__cxa_atexit@plt+0x45214> │ │ │ │ - ldr lr, [pc, #76] @ 52560 <__cxa_atexit@plt+0x45220> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 52564 <__cxa_atexit@plt+0x45224> │ │ │ │ + ldr r1, [pc, #44] @ 4e938 <__cxa_atexit@plt+0x415f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52548 <__cxa_atexit@plt+0x45208> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ 4e93c <__cxa_atexit@plt+0x415fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov sl, #0 │ │ │ │ + b 3fc7c0 <__cxa_atexit@plt+0x3ef480> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq ip, lr, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0x03a21f40 │ │ │ │ + biceq pc, lr, #124, 4 @ 0xc0000007 │ │ │ │ + biceq pc, lr, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a21f20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5262c <__cxa_atexit@plt+0x452ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52638 <__cxa_atexit@plt+0x452f8> │ │ │ │ - ldr r8, [pc, #140] @ 52648 <__cxa_atexit@plt+0x45308> │ │ │ │ + bhi 4e978 <__cxa_atexit@plt+0x41638> │ │ │ │ + ldr r8, [pc, #36] @ 4e980 <__cxa_atexit@plt+0x41640> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 5264c <__cxa_atexit@plt+0x4530c> │ │ │ │ - add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 4e984 <__cxa_atexit@plt+0x41644> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 52650 <__cxa_atexit@plt+0x45310> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 52654 <__cxa_atexit@plt+0x45314> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5261c <__cxa_atexit@plt+0x452dc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmneq sp, #176, 10 @ 0x2c000000 │ │ │ │ + biceq pc, lr, #32, 4 │ │ │ │ + @ instruction: 0x03a2d5bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4e9d0 <__cxa_atexit@plt+0x41690> │ │ │ │ + ldr r3, [pc, #48] @ 4e9e0 <__cxa_atexit@plt+0x416a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + ldr r3, [pc, #28] @ 4e9e4 <__cxa_atexit@plt+0x416a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq ip, lr, #8, 16 @ 0x80000 │ │ │ │ - biceq ip, lr, #168, 10 @ 0x2a000000 │ │ │ │ - @ instruction: 0x03a21e50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a21e30 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + biceq pc, lr, #128, 6 │ │ │ │ + @ instruction: 0x03a2d55c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5271c <__cxa_atexit@plt+0x453dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52728 <__cxa_atexit@plt+0x453e8> │ │ │ │ - ldr lr, [pc, #140] @ 52738 <__cxa_atexit@plt+0x453f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 5273c <__cxa_atexit@plt+0x453fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #124] @ 52740 <__cxa_atexit@plt+0x45400> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #108] @ 52744 <__cxa_atexit@plt+0x45404> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5270c <__cxa_atexit@plt+0x453cc> │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #11 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 4ea4c <__cxa_atexit@plt+0x4170c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ea58 <__cxa_atexit@plt+0x41718> │ │ │ │ + ldr r2, [pc, #76] @ 4ea68 <__cxa_atexit@plt+0x41728> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 4ea6c <__cxa_atexit@plt+0x4172c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 4ea70 <__cxa_atexit@plt+0x41730> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq ip, lr, #224, 8 @ 0xe0000000 │ │ │ │ - biceq ip, lr, #160, 12 @ 0xa000000 │ │ │ │ - biceq ip, lr, #196, 8 @ 0xc4000000 │ │ │ │ - @ instruction: 0x03a21d60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a21d40 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + biceq pc, lr, #100, 2 │ │ │ │ + cmneq sp, #-704643072 @ 0xd6000000 │ │ │ │ + @ instruction: 0x03a2d4d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 52804 <__cxa_atexit@plt+0x454c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52810 <__cxa_atexit@plt+0x454d0> │ │ │ │ - ldr r8, [pc, #132] @ 52820 <__cxa_atexit@plt+0x454e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ 52824 <__cxa_atexit@plt+0x454e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #100] @ 52828 <__cxa_atexit@plt+0x454e8> │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4eac4 <__cxa_atexit@plt+0x41784> │ │ │ │ + ldr r3, [pc, #56] @ 4ead4 <__cxa_atexit@plt+0x41794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + ldr r3, [pc, #28] @ 4ead8 <__cxa_atexit@plt+0x41798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #92] @ 5282c <__cxa_atexit@plt+0x454ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 527f8 <__cxa_atexit@plt+0x454b8> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - biceq ip, lr, #44, 12 @ 0x2c00000 │ │ │ │ - biceq ip, lr, #204, 6 @ 0x30000003 │ │ │ │ - @ instruction: 0x03a21c78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a21c58 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + biceq pc, lr, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0x03a2d468 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 528bc <__cxa_atexit@plt+0x4557c> │ │ │ │ + bhi 4eb48 <__cxa_atexit@plt+0x41808> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 528c8 <__cxa_atexit@plt+0x45588> │ │ │ │ - ldr r2, [pc, #84] @ 528d8 <__cxa_atexit@plt+0x45598> │ │ │ │ + bcc 4eb54 <__cxa_atexit@plt+0x41814> │ │ │ │ + ldr r2, [pc, #84] @ 4eb64 <__cxa_atexit@plt+0x41824> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 528dc <__cxa_atexit@plt+0x4559c> │ │ │ │ + ldr r1, [pc, #80] @ 4eb68 <__cxa_atexit@plt+0x41828> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 528e0 <__cxa_atexit@plt+0x455a0> │ │ │ │ + ldr r8, [pc, #60] @ 4eb6c <__cxa_atexit@plt+0x4182c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq ip, lr, #12, 6 @ 0x30000000 │ │ │ │ - cmneq ip, #18688 @ 0x4900 │ │ │ │ - @ instruction: 0x03a21bc4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 52908 <__cxa_atexit@plt+0x455c8> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + biceq pc, lr, #112 @ 0x70 │ │ │ │ + cmneq sp, #236, 6 @ 0xb0000003 │ │ │ │ + @ instruction: 0x03a2d3d4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4ebc8 <__cxa_atexit@plt+0x41888> │ │ │ │ + ldr r3, [pc, #64] @ 4ebd8 <__cxa_atexit@plt+0x41898> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + ldr r3, [pc, #28] @ 4ebdc <__cxa_atexit@plt+0x4189c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - @ instruction: 0x03a21bb8 │ │ │ │ - @ instruction: 0x03a21b9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 52968 <__cxa_atexit@plt+0x45628> │ │ │ │ - ldr lr, [pc, #68] @ 52978 <__cxa_atexit@plt+0x45638> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ 5297c <__cxa_atexit@plt+0x4563c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #48] @ 52980 <__cxa_atexit@plt+0x45640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, lr, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - mov r3, #12 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a21b7c │ │ │ │ - biceq ip, lr, #40, 8 @ 0x28000000 │ │ │ │ - biceq ip, lr, #76, 4 @ 0xc0000004 │ │ │ │ - @ instruction: 0x03a21b24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + biceq pc, lr, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0x03a2d364 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 529e8 <__cxa_atexit@plt+0x456a8> │ │ │ │ + bhi 4ec54 <__cxa_atexit@plt+0x41914> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 529f4 <__cxa_atexit@plt+0x456b4> │ │ │ │ - ldr r2, [pc, #76] @ 52a04 <__cxa_atexit@plt+0x456c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 52a08 <__cxa_atexit@plt+0x456c8> │ │ │ │ + bcc 4ec60 <__cxa_atexit@plt+0x41920> │ │ │ │ + ldr lr, [pc, #92] @ 4ec70 <__cxa_atexit@plt+0x41930> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 4ec74 <__cxa_atexit@plt+0x41934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 52a0c <__cxa_atexit@plt+0x456cc> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 4ec78 <__cxa_atexit@plt+0x41938> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - biceq ip, lr, #216, 2 @ 0x36 │ │ │ │ - cmneq ip, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0x03a21a98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 52a50 <__cxa_atexit@plt+0x45710> │ │ │ │ - ldr r2, [pc, #40] @ 52a58 <__cxa_atexit@plt+0x45718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 52a5c <__cxa_atexit@plt+0x4571c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + biceq lr, lr, #108, 30 @ 0x1b0 │ │ │ │ + cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + @ instruction: 0x03a2d2c8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4eccc <__cxa_atexit@plt+0x4198c> │ │ │ │ + ldr lr, [pc, #56] @ 4ecdc <__cxa_atexit@plt+0x4199c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r3, [r8, #20] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a21a80 │ │ │ │ - biceq ip, lr, #88, 2 │ │ │ │ - @ instruction: 0x03a21a48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x03a2d260 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4ed44 <__cxa_atexit@plt+0x41a04> │ │ │ │ + ldr sl, [pc, #72] @ 4ed54 <__cxa_atexit@plt+0x41a14> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 4ed58 <__cxa_atexit@plt+0x41a18> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq sp, #20, 4 @ 0x40000001 │ │ │ │ + @ instruction: 0x03a2d1e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 52af8 <__cxa_atexit@plt+0x457b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52b00 <__cxa_atexit@plt+0x457c0> │ │ │ │ - ldr r1, [pc, #124] @ 52b14 <__cxa_atexit@plt+0x457d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 52b18 <__cxa_atexit@plt+0x457d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 52b1c <__cxa_atexit@plt+0x457dc> │ │ │ │ + bhi 4ee0c <__cxa_atexit@plt+0x41acc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ee14 <__cxa_atexit@plt+0x41ad4> │ │ │ │ + ldr r1, [pc, #164] @ 4ee3c <__cxa_atexit@plt+0x41afc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ 4ee40 <__cxa_atexit@plt+0x41b00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 52b20 <__cxa_atexit@plt+0x457e0> │ │ │ │ + ldr r0, [pc, #140] @ 4ee44 <__cxa_atexit@plt+0x41b04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 52b24 <__cxa_atexit@plt+0x457e4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52b08 <__cxa_atexit@plt+0x457c8> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - biceq ip, lr, #248 @ 0xf8 │ │ │ │ - biceq ip, lr, #20, 6 @ 0x50000000 │ │ │ │ - biceq ip, lr, #36, 6 @ 0x90000000 │ │ │ │ - biceq ip, lr, #196 @ 0xc4 │ │ │ │ - @ instruction: 0x03a21980 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 52b9c <__cxa_atexit@plt+0x4585c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52ba8 <__cxa_atexit@plt+0x45868> │ │ │ │ - ldr lr, [pc, #92] @ 52bb8 <__cxa_atexit@plt+0x45878> │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ee2c <__cxa_atexit@plt+0x41aec> │ │ │ │ + ldr sl, [pc, #116] @ 4ee48 <__cxa_atexit@plt+0x41b08> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #96] @ 4ee4c <__cxa_atexit@plt+0x41b0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #88] @ 52bbc <__cxa_atexit@plt+0x4587c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #80] @ 52bc0 <__cxa_atexit@plt+0x45880> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [pc, #64] @ 52bc4 <__cxa_atexit@plt+0x45884> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - mov r6, r3 │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + b 4ee1c <__cxa_atexit@plt+0x41adc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a21954 │ │ │ │ - biceq ip, lr, #52 @ 0x34 │ │ │ │ - biceq ip, lr, #244, 2 @ 0x3d │ │ │ │ - biceq ip, lr, #24 │ │ │ │ - @ instruction: 0x03a218e0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + biceq lr, lr, #240, 26 @ 0x3c00 │ │ │ │ + biceq pc, lr, #156 @ 0x9c │ │ │ │ + biceq lr, lr, #212, 26 @ 0x3500 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmneq sp, #76, 2 │ │ │ │ + @ instruction: 0x03a2d0f0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52c60 <__cxa_atexit@plt+0x45920> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52c68 <__cxa_atexit@plt+0x45928> │ │ │ │ - ldr r1, [pc, #124] @ 52c7c <__cxa_atexit@plt+0x4593c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ 52c80 <__cxa_atexit@plt+0x45940> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ 52c84 <__cxa_atexit@plt+0x45944> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4eeb8 <__cxa_atexit@plt+0x41b78> │ │ │ │ + ldr r2, [pc, #76] @ 4eec8 <__cxa_atexit@plt+0x41b88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 4eecc <__cxa_atexit@plt+0x41b8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 52c88 <__cxa_atexit@plt+0x45948> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ 52c8c <__cxa_atexit@plt+0x4594c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52c70 <__cxa_atexit@plt+0x45930> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 4eed0 <__cxa_atexit@plt+0x41b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - biceq fp, lr, #144, 30 @ 0x240 │ │ │ │ - biceq ip, lr, #172, 2 @ 0x2b │ │ │ │ - biceq ip, lr, #188, 2 @ 0x2f │ │ │ │ - biceq fp, lr, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0x03a21818 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52d20 <__cxa_atexit@plt+0x459e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52d28 <__cxa_atexit@plt+0x459e8> │ │ │ │ - ldr lr, [pc, #116] @ 52d3c <__cxa_atexit@plt+0x459fc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + biceq lr, lr, #192, 30 @ 0x300 │ │ │ │ + biceq lr, lr, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4ef68 <__cxa_atexit@plt+0x41c28> │ │ │ │ + ldr r7, [pc, #128] @ 4ef88 <__cxa_atexit@plt+0x41c48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 4ef8c <__cxa_atexit@plt+0x41c4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 52d40 <__cxa_atexit@plt+0x45a00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #92] @ 52d44 <__cxa_atexit@plt+0x45a04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ 52d48 <__cxa_atexit@plt+0x45a08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 52d4c <__cxa_atexit@plt+0x45a0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52d30 <__cxa_atexit@plt+0x459f0> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4ef5c <__cxa_atexit@plt+0x41c1c> │ │ │ │ + ldr r3, [pc, #72] @ 4ef90 <__cxa_atexit@plt+0x41c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - biceq fp, lr, #200, 28 @ 0xc80 │ │ │ │ - cmneq ip, #66322432 @ 0x3f40000 │ │ │ │ - biceq ip, lr, #224 @ 0xe0 │ │ │ │ - biceq fp, lr, #156, 28 @ 0x9c0 │ │ │ │ - @ instruction: 0x03a2174c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 52db8 <__cxa_atexit@plt+0x45a78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52dc4 <__cxa_atexit@plt+0x45a84> │ │ │ │ - ldr r1, [pc, #80] @ 52dd4 <__cxa_atexit@plt+0x45a94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 52dd8 <__cxa_atexit@plt+0x45a98> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 52ddc <__cxa_atexit@plt+0x45a9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r6, r3, #28 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #36] @ 4ef94 <__cxa_atexit@plt+0x41c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - biceq fp, lr, #20, 28 @ 0x140 │ │ │ │ - biceq ip, lr, #68 @ 0x44 │ │ │ │ - biceq fp, lr, #248, 26 @ 0x3e00 │ │ │ │ - @ instruction: 0x03a216bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x03a2cff4 │ │ │ │ + @ instruction: 0x03a2cfc0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 52e64 <__cxa_atexit@plt+0x45b24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52e6c <__cxa_atexit@plt+0x45b2c> │ │ │ │ - ldr r1, [pc, #104] @ 52e80 <__cxa_atexit@plt+0x45b40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 52e84 <__cxa_atexit@plt+0x45b44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 52e88 <__cxa_atexit@plt+0x45b48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 52e8c <__cxa_atexit@plt+0x45b4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52e74 <__cxa_atexit@plt+0x45b34> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 4f004 <__cxa_atexit@plt+0x41cc4> │ │ │ │ + ldr r7, [pc, #88] @ 4f018 <__cxa_atexit@plt+0x41cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4eff0 <__cxa_atexit@plt+0x41cb0> │ │ │ │ + ldr r2, [pc, #72] @ 4f01c <__cxa_atexit@plt+0x41cdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4effc <__cxa_atexit@plt+0x41cbc> │ │ │ │ + b 4f06c <__cxa_atexit@plt+0x41d2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq fp, lr, #128, 26 @ 0x2000 │ │ │ │ - biceq fp, lr, #164, 30 @ 0x290 │ │ │ │ - biceq fp, lr, #96, 26 @ 0x1800 │ │ │ │ - biceq fp, lr, #32, 30 @ 0x80 │ │ │ │ - @ instruction: 0x03a2160c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 52f18 <__cxa_atexit@plt+0x45bd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52f20 <__cxa_atexit@plt+0x45be0> │ │ │ │ - ldr r1, [pc, #108] @ 52f34 <__cxa_atexit@plt+0x45bf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 52f38 <__cxa_atexit@plt+0x45bf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 52f3c <__cxa_atexit@plt+0x45bfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 52f40 <__cxa_atexit@plt+0x45c00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 52f44 <__cxa_atexit@plt+0x45c04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 52f28 <__cxa_atexit@plt+0x45be8> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - biceq fp, lr, #200, 24 @ 0xc800 │ │ │ │ - cmneq ip, #26214400 @ 0x1900000 │ │ │ │ - biceq fp, lr, #228, 28 @ 0xe40 │ │ │ │ - biceq fp, lr, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0x03a2155c │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 532cc <__cxa_atexit@plt+0x45f8c> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 53004 <__cxa_atexit@plt+0x45cc4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 53068 <__cxa_atexit@plt+0x45d28> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 5313c <__cxa_atexit@plt+0x45dfc> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 531b0 <__cxa_atexit@plt+0x45e70> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 53308 <__cxa_atexit@plt+0x45fc8> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add sl, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 53218 <__cxa_atexit@plt+0x45ed8> │ │ │ │ - ldr lr, [pc, #968] @ 5339c <__cxa_atexit@plt+0x4605c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #964] @ 533a0 <__cxa_atexit@plt+0x46060> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r7, [pc, #956] @ 533a4 <__cxa_atexit@plt+0x46064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r0, r1, r7} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - b 531a4 <__cxa_atexit@plt+0x45e64> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 532dc <__cxa_atexit@plt+0x45f9c> │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 530d0 <__cxa_atexit@plt+0x45d90> │ │ │ │ - ldr lr, [pc, #796] @ 5335c <__cxa_atexit@plt+0x4601c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #792] @ 53360 <__cxa_atexit@plt+0x46020> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #784] @ 53364 <__cxa_atexit@plt+0x46024> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, r2, r8} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - b 53204 <__cxa_atexit@plt+0x45ec4> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 532e8 <__cxa_atexit@plt+0x45fa8> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 530f4 <__cxa_atexit@plt+0x45db4> │ │ │ │ - ldr r8, [pc, #668] @ 53344 <__cxa_atexit@plt+0x46004> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #664] @ 53348 <__cxa_atexit@plt+0x46008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #656] @ 5334c <__cxa_atexit@plt+0x4600c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - b 53194 <__cxa_atexit@plt+0x45e54> │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr lr, [pc, #632] @ 53354 <__cxa_atexit@plt+0x46014> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #628] @ 53358 <__cxa_atexit@plt+0x46018> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - b 53250 <__cxa_atexit@plt+0x45f10> │ │ │ │ - ldr sl, [pc, #692] @ 533b0 <__cxa_atexit@plt+0x46070> │ │ │ │ + ldr r7, [pc, #20] @ 4f020 <__cxa_atexit@plt+0x41ce0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a2cf68 │ │ │ │ + @ instruction: 0x03a2cf38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 4f05c <__cxa_atexit@plt+0x41d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4f054 <__cxa_atexit@plt+0x41d14> │ │ │ │ + b 4f06c <__cxa_atexit@plt+0x41d2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a2cefc │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4f0fc <__cxa_atexit@plt+0x41dbc> │ │ │ │ + ldr r9, [pc, #124] @ 4f11c <__cxa_atexit@plt+0x41ddc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 4f120 <__cxa_atexit@plt+0x41de0> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r0, [pc, #688] @ 533b4 <__cxa_atexit@plt+0x46074> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #680] @ 533b8 <__cxa_atexit@plt+0x46078> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r8, [pc, #644] @ 533bc <__cxa_atexit@plt+0x4607c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 53314 <__cxa_atexit@plt+0x45fd4> │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - add lr, r6, #4 │ │ │ │ + mov r3, r1 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #23 │ │ │ │ cmp r8, #10 │ │ │ │ - ble 5325c <__cxa_atexit@plt+0x45f1c> │ │ │ │ - ldr r8, [pc, #520] @ 5337c <__cxa_atexit@plt+0x4603c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #516] @ 53380 <__cxa_atexit@plt+0x46040> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #508] @ 53384 <__cxa_atexit@plt+0x46044> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r2, ip} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ble 4f0f0 <__cxa_atexit@plt+0x41db0> │ │ │ │ + ldr r3, [pc, #72] @ 4f124 <__cxa_atexit@plt+0x41de4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r1, #36] @ 0x24 │ │ │ │ + str r7, [r1, #40] @ 0x28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 53324 <__cxa_atexit@plt+0x45fe4> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 532a4 <__cxa_atexit@plt+0x45f64> │ │ │ │ - ldr lr, [pc, #396] @ 5336c <__cxa_atexit@plt+0x4602c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #392] @ 53370 <__cxa_atexit@plt+0x46030> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #384] @ 53374 <__cxa_atexit@plt+0x46034> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r3, #28 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #364] @ 5338c <__cxa_atexit@plt+0x4604c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #360] @ 53390 <__cxa_atexit@plt+0x46050> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #356] @ 53394 <__cxa_atexit@plt+0x46054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #348] @ 53398 <__cxa_atexit@plt+0x46058> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr sl, [pc, #356] @ 533c8 <__cxa_atexit@plt+0x46088> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #352] @ 533cc <__cxa_atexit@plt+0x4608c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #344] @ 533d0 <__cxa_atexit@plt+0x46090> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r8, [pc, #308] @ 533d4 <__cxa_atexit@plt+0x46094> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r0, [pc, #272] @ 533c0 <__cxa_atexit@plt+0x46080> │ │ │ │ + ldr r7, [pc, #36] @ 4f128 <__cxa_atexit@plt+0x41de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0x03a2ce60 │ │ │ │ + @ instruction: 0x03a2ce2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f1e0 <__cxa_atexit@plt+0x41ea0> │ │ │ │ + ldr r7, [pc, #200] @ 4f218 <__cxa_atexit@plt+0x41ed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f1d0 <__cxa_atexit@plt+0x41e90> │ │ │ │ + ldr r3, [pc, #176] @ 4f21c <__cxa_atexit@plt+0x41edc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4f1f0 <__cxa_atexit@plt+0x41eb0> │ │ │ │ + ldr r0, [pc, #136] @ 4f228 <__cxa_atexit@plt+0x41ee8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #268] @ 533c4 <__cxa_atexit@plt+0x46084> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #216] @ 533ac <__cxa_atexit@plt+0x4606c> │ │ │ │ + ldr r5, [pc, #132] @ 4f22c <__cxa_atexit@plt+0x41eec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + add r0, r6, #16 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + add r6, r6, #28 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7c8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 4f224 <__cxa_atexit@plt+0x41ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 53368 <__cxa_atexit@plt+0x46028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 532f0 <__cxa_atexit@plt+0x45fb0> │ │ │ │ - ldr r7, [pc, #96] @ 53350 <__cxa_atexit@plt+0x46010> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #152] @ 533a8 <__cxa_atexit@plt+0x46068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 5332c <__cxa_atexit@plt+0x45fec> │ │ │ │ - ldr r7, [pc, #108] @ 53388 <__cxa_atexit@plt+0x46048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - b 53330 <__cxa_atexit@plt+0x45ff0> │ │ │ │ - ldr r7, [pc, #76] @ 53378 <__cxa_atexit@plt+0x46038> │ │ │ │ + ldr r7, [pc, #40] @ 4f220 <__cxa_atexit@plt+0x41ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - biceq fp, lr, #184, 24 @ 0xb800 │ │ │ │ - biceq fp, lr, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0xfffff4b4 │ │ │ │ - cmneq ip, #150994944 @ 0x9000000 │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - biceq fp, lr, #32, 26 @ 0x800 │ │ │ │ - biceq fp, lr, #72, 22 @ 0x12000 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - biceq fp, lr, #128, 22 @ 0x20000 │ │ │ │ - biceq fp, lr, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - biceq fp, lr, #236, 22 @ 0x3b000 │ │ │ │ - biceq fp, lr, #20, 20 @ 0x14000 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - cmneq ip, #1342177293 @ 0x5000000d │ │ │ │ - biceq fp, lr, #164, 22 @ 0x29000 │ │ │ │ - biceq fp, lr, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - biceq fp, lr, #140, 26 @ 0x2300 │ │ │ │ - biceq fp, lr, #180, 22 @ 0x2d000 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a211f0 │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - biceq fp, lr, #208, 24 @ 0xd000 │ │ │ │ - biceq fp, lr, #140, 20 @ 0x8c000 │ │ │ │ - cmneq ip, #-1946157054 @ 0x8c000002 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - cmneq ip, #60, 4 @ 0xc0000003 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - biceq fp, lr, #104, 22 @ 0x1a000 │ │ │ │ - biceq fp, lr, #36, 18 @ 0x90000 │ │ │ │ - cmneq ip, #1342177284 @ 0x50000004 │ │ │ │ - @ instruction: 0x03a210c4 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53490 <__cxa_atexit@plt+0x46150> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 53450 <__cxa_atexit@plt+0x46110> │ │ │ │ - ldr r8, [pc, #132] @ 534a8 <__cxa_atexit@plt+0x46168> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 534ac <__cxa_atexit@plt+0x4616c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 534b0 <__cxa_atexit@plt+0x46170> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #96] @ 534b8 <__cxa_atexit@plt+0x46178> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #92] @ 534bc <__cxa_atexit@plt+0x4617c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #88] @ 534c0 <__cxa_atexit@plt+0x46180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #80] @ 534c4 <__cxa_atexit@plt+0x46184> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r3, [pc, #28] @ 534b4 <__cxa_atexit@plt+0x46174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - biceq fp, lr, #60, 18 @ 0xf0000 │ │ │ │ - biceq fp, lr, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - cmneq ip, #157 @ 0x9d │ │ │ │ - biceq fp, lr, #108, 18 @ 0x1b0000 │ │ │ │ - biceq fp, lr, #40, 14 @ 0xa00000 │ │ │ │ - @ instruction: 0x03a20fe0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53590 <__cxa_atexit@plt+0x46250> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 5354c <__cxa_atexit@plt+0x4620c> │ │ │ │ - ldr r8, [pc, #148] @ 535a8 <__cxa_atexit@plt+0x46268> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #144] @ 535ac <__cxa_atexit@plt+0x4626c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #136] @ 535b0 <__cxa_atexit@plt+0x46270> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr ip, [pc, #100] @ 535b8 <__cxa_atexit@plt+0x46278> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #96] @ 535bc <__cxa_atexit@plt+0x4627c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #88] @ 535c0 <__cxa_atexit@plt+0x46280> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - ldr r8, [pc, #56] @ 535c4 <__cxa_atexit@plt+0x46284> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r3, [pc, #28] @ 535b4 <__cxa_atexit@plt+0x46274> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - biceq fp, lr, #76, 16 @ 0x4c0000 │ │ │ │ - biceq fp, lr, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffff514 │ │ │ │ - biceq fp, lr, #120, 16 @ 0x780000 │ │ │ │ - biceq fp, lr, #52, 12 @ 0x3400000 │ │ │ │ - cmneq ip, #356 @ 0x164 │ │ │ │ - @ instruction: 0x03a20ee0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq lr, lr, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0x03a2cd6c │ │ │ │ + @ instruction: 0x03a2cd94 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0x03a2cd2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53664 <__cxa_atexit@plt+0x46324> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 5363c <__cxa_atexit@plt+0x462fc> │ │ │ │ - ldr lr, [pc, #116] @ 5367c <__cxa_atexit@plt+0x4633c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 53680 <__cxa_atexit@plt+0x46340> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 53684 <__cxa_atexit@plt+0x46344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 5368c <__cxa_atexit@plt+0x4634c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 53690 <__cxa_atexit@plt+0x46350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r3, [pc, #28] @ 53688 <__cxa_atexit@plt+0x46348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff384 │ │ │ │ - biceq fp, lr, #88, 14 @ 0x1600000 │ │ │ │ - biceq fp, lr, #128, 10 @ 0x20000000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff2a4 │ │ │ │ - cmneq ip, #164, 28 @ 0xa40 │ │ │ │ - @ instruction: 0x03a20e14 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 53740 <__cxa_atexit@plt+0x46400> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 53710 <__cxa_atexit@plt+0x463d0> │ │ │ │ - ldr r8, [pc, #132] @ 5375c <__cxa_atexit@plt+0x4641c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 53760 <__cxa_atexit@plt+0x46420> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 53764 <__cxa_atexit@plt+0x46424> │ │ │ │ + ldr r2, [pc, #144] @ 4f2d8 <__cxa_atexit@plt+0x41f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #80] @ 5376c <__cxa_atexit@plt+0x4642c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #76] @ 53770 <__cxa_atexit@plt+0x46430> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str r2, [r5] │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 4f2b4 <__cxa_atexit@plt+0x41f74> │ │ │ │ + ldr r9, [pc, #100] @ 4f2dc <__cxa_atexit@plt+0x41f9c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #96] @ 4f2e0 <__cxa_atexit@plt+0x41fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r6, [pc, #32] @ 53768 <__cxa_atexit@plt+0x46428> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r3, r3, #28 │ │ │ │ + sub r7, r6, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff180 │ │ │ │ - biceq fp, lr, #136, 12 @ 0x8800000 │ │ │ │ - biceq fp, lr, #176, 8 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xffffee74 │ │ │ │ - cmneq ip, #12864 @ 0x3240 │ │ │ │ - @ instruction: 0x03a20d34 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5383c <__cxa_atexit@plt+0x464fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 537f8 <__cxa_atexit@plt+0x464b8> │ │ │ │ - ldr r8, [pc, #148] @ 53854 <__cxa_atexit@plt+0x46514> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #144] @ 53858 <__cxa_atexit@plt+0x46518> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #136] @ 5385c <__cxa_atexit@plt+0x4651c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #40] @ 4f2e4 <__cxa_atexit@plt+0x41fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - ldr ip, [pc, #100] @ 53864 <__cxa_atexit@plt+0x46524> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #96] @ 53868 <__cxa_atexit@plt+0x46528> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #88] @ 5386c <__cxa_atexit@plt+0x4652c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - ldr r8, [pc, #56] @ 53870 <__cxa_atexit@plt+0x46530> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r3, [pc, #28] @ 53860 <__cxa_atexit@plt+0x46520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffec78 │ │ │ │ - biceq fp, lr, #160, 10 @ 0x28000000 │ │ │ │ - biceq fp, lr, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xffffe9b8 │ │ │ │ - biceq fp, lr, #204, 10 @ 0x33000000 │ │ │ │ - biceq fp, lr, #136, 6 @ 0x20000002 │ │ │ │ - cmneq ip, #41728 @ 0xa300 │ │ │ │ - @ instruction: 0x03a20c30 │ │ │ │ + biceq lr, lr, #160, 22 @ 0x28000 │ │ │ │ + @ instruction: 0xfffff674 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + @ instruction: 0x03a2cca8 │ │ │ │ + @ instruction: 0x03a2cc88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 5389c <__cxa_atexit@plt+0x4655c> │ │ │ │ + ldr r3, [pc, #8] @ 4f310 <__cxa_atexit@plt+0x41fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - @ instruction: 0x03a20c1c │ │ │ │ - @ instruction: 0x03a20c18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + @ instruction: 0x03a2cc74 │ │ │ │ + @ instruction: 0x03a2cc44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5391c <__cxa_atexit@plt+0x465dc> │ │ │ │ - ldr r3, [pc, #104] @ 5392c <__cxa_atexit@plt+0x465ec> │ │ │ │ + bhi 4f3d8 <__cxa_atexit@plt+0x42098> │ │ │ │ + ldr r3, [pc, #216] @ 4f410 <__cxa_atexit@plt+0x420d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 538fc <__cxa_atexit@plt+0x465bc> │ │ │ │ - ldr r3, [pc, #88] @ 53930 <__cxa_atexit@plt+0x465f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5390c <__cxa_atexit@plt+0x465cc> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ + beq 4f3c8 <__cxa_atexit@plt+0x42088> │ │ │ │ + ldr r2, [pc, #196] @ 4f414 <__cxa_atexit@plt+0x420d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r1, [r8, #15] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r2, [pc, #168] @ 4f418 <__cxa_atexit@plt+0x420d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 4f3e8 <__cxa_atexit@plt+0x420a8> │ │ │ │ + ldr r0, [pc, #140] @ 4f424 <__cxa_atexit@plt+0x420e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r5, [pc, #136] @ 4f428 <__cxa_atexit@plt+0x420e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + add r0, r6, #16 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + add r6, r6, #28 │ │ │ │ + sub r7, r2, #23 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7c8 <__cxa_atexit@plt+0x3ef488> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 53934 <__cxa_atexit@plt+0x465f4> │ │ │ │ + ldr r7, [pc, #64] @ 4f420 <__cxa_atexit@plt+0x420e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a20bb0 │ │ │ │ - @ instruction: 0x03a20b84 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 53978 <__cxa_atexit@plt+0x46638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53970 <__cxa_atexit@plt+0x46630> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a20b40 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - @ instruction: 0x03a20b20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 539f4 <__cxa_atexit@plt+0x466b4> │ │ │ │ - ldr r3, [pc, #72] @ 53a08 <__cxa_atexit@plt+0x466c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 539e4 <__cxa_atexit@plt+0x466a4> │ │ │ │ - ldr r7, [pc, #56] @ 53a0c <__cxa_atexit@plt+0x466cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 53a10 <__cxa_atexit@plt+0x466d0> │ │ │ │ + ldr r7, [pc, #44] @ 4f41c <__cxa_atexit@plt+0x420dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq fp, lr, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0x03a20ae0 │ │ │ │ - @ instruction: 0x03a20aa8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + biceq lr, lr, #152, 20 @ 0x98000 │ │ │ │ + biceq lr, lr, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0x03a2cb74 │ │ │ │ + @ instruction: 0x03a2cbb4 │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0x03a2cb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 53a3c <__cxa_atexit@plt+0x466fc> │ │ │ │ + ldr r3, [pc, #156] @ 4f4dc <__cxa_atexit@plt+0x4219c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52f58 <__cxa_atexit@plt+0x45c18> │ │ │ │ - biceq fp, lr, #128, 2 │ │ │ │ - @ instruction: 0x03a20d84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 53aa8 <__cxa_atexit@plt+0x46768> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 53aa0 <__cxa_atexit@plt+0x46760> │ │ │ │ - ldr r3, [pc, #60] @ 53ab0 <__cxa_atexit@plt+0x46770> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 53ab4 <__cxa_atexit@plt+0x46774> │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r8, [pc, #132] @ 4f4e0 <__cxa_atexit@plt+0x421a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r3, r8} │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 4f4b4 <__cxa_atexit@plt+0x42174> │ │ │ │ + ldr r7, [pc, #104] @ 4f4e4 <__cxa_atexit@plt+0x421a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 53ab8 <__cxa_atexit@plt+0x46778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 53abc <__cxa_atexit@plt+0x4677c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a20d30 │ │ │ │ - biceq fp, lr, #16, 2 │ │ │ │ - @ instruction: 0x03a20d14 │ │ │ │ - @ instruction: 0x03a20cf8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 53ae4 <__cxa_atexit@plt+0x467a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a20cd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53b54 <__cxa_atexit@plt+0x46814> │ │ │ │ - ldr r8, [pc, #92] @ 53b6c <__cxa_atexit@plt+0x4682c> │ │ │ │ + ldr r8, [pc, #100] @ 4f4e8 <__cxa_atexit@plt+0x421a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 53b70 <__cxa_atexit@plt+0x46830> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ 53b74 <__cxa_atexit@plt+0x46834> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 53b78 <__cxa_atexit@plt+0x46838> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 53b7c <__cxa_atexit@plt+0x4683c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0x03a20cb0 │ │ │ │ - biceq fp, lr, #252, 4 @ 0xc000000f │ │ │ │ - biceq fp, lr, #244, 4 @ 0x4000000f │ │ │ │ - biceq fp, lr, #240, 4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x03a20c64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 53be8 <__cxa_atexit@plt+0x468a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 53be0 <__cxa_atexit@plt+0x468a0> │ │ │ │ - ldr r3, [pc, #60] @ 53bf0 <__cxa_atexit@plt+0x468b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 53bf4 <__cxa_atexit@plt+0x468b4> │ │ │ │ + ldr r2, [r5, #-4]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + add r6, r6, #28 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #48] @ 4f4ec <__cxa_atexit@plt+0x421ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 53bf8 <__cxa_atexit@plt+0x468b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 53bfc <__cxa_atexit@plt+0x468bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + biceq lr, lr, #88, 14 @ 0x1600000 │ │ │ │ + biceq lr, lr, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0xfffff470 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + @ instruction: 0x03a2caa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a20c30 │ │ │ │ - biceq sl, lr, #208, 30 @ 0x340 │ │ │ │ - @ instruction: 0x03a20c14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 53c20 <__cxa_atexit@plt+0x468e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53c58 <__cxa_atexit@plt+0x46918> │ │ │ │ - ldr r2, [pc, #40] @ 53c70 <__cxa_atexit@plt+0x46930> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 53c74 <__cxa_atexit@plt+0x46934> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq fp, lr, #76, 2 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a20bbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 53ce0 <__cxa_atexit@plt+0x469a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 53cd8 <__cxa_atexit@plt+0x46998> │ │ │ │ - ldr r3, [pc, #60] @ 53ce8 <__cxa_atexit@plt+0x469a8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f56c <__cxa_atexit@plt+0x4222c> │ │ │ │ + ldr r3, [pc, #60] @ 4f57c <__cxa_atexit@plt+0x4223c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 53cec <__cxa_atexit@plt+0x469ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 53cf0 <__cxa_atexit@plt+0x469b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 53cf4 <__cxa_atexit@plt+0x469b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f55c <__cxa_atexit@plt+0x4221c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a20b68 │ │ │ │ - biceq sl, lr, #216, 28 @ 0xd80 │ │ │ │ - @ instruction: 0x03a20b4c │ │ │ │ - @ instruction: 0x03a20b30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 53d1c <__cxa_atexit@plt+0x469dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a20b08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53d8c <__cxa_atexit@plt+0x46a4c> │ │ │ │ - ldr r8, [pc, #92] @ 53da4 <__cxa_atexit@plt+0x46a64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 53da8 <__cxa_atexit@plt+0x46a68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ 53dac <__cxa_atexit@plt+0x46a6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ 53db0 <__cxa_atexit@plt+0x46a70> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 53db4 <__cxa_atexit@plt+0x46a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0x03a20ae8 │ │ │ │ - biceq fp, lr, #196 @ 0xc4 │ │ │ │ - biceq fp, lr, #188 @ 0xbc │ │ │ │ - biceq fp, lr, #184 @ 0xb8 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x03a20a9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 53e20 <__cxa_atexit@plt+0x46ae0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 53e18 <__cxa_atexit@plt+0x46ad8> │ │ │ │ - ldr r3, [pc, #60] @ 53e28 <__cxa_atexit@plt+0x46ae8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 53e2c <__cxa_atexit@plt+0x46aec> │ │ │ │ + ldr r7, [pc, #12] @ 4f580 <__cxa_atexit@plt+0x42240> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 53e30 <__cxa_atexit@plt+0x46af0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 53e34 <__cxa_atexit@plt+0x46af4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a20a68 │ │ │ │ - biceq sl, lr, #152, 26 @ 0x2600 │ │ │ │ - @ instruction: 0x03a20a4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 53e58 <__cxa_atexit@plt+0x46b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2ca44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53e90 <__cxa_atexit@plt+0x46b50> │ │ │ │ - ldr r2, [pc, #40] @ 53ea8 <__cxa_atexit@plt+0x46b68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 53eac <__cxa_atexit@plt+0x46b6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq sl, lr, #20, 30 @ 0x50 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 53ef4 <__cxa_atexit@plt+0x46bb4> │ │ │ │ - ldr r7, [pc, #52] @ 53f04 <__cxa_atexit@plt+0x46bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 53ee8 <__cxa_atexit@plt+0x46ba8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 53f08 <__cxa_atexit@plt+0x46bc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a209a4 │ │ │ │ - @ instruction: 0x03a2098c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 53f5c <__cxa_atexit@plt+0x46c1c> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 53fac <__cxa_atexit@plt+0x46c6c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 5400c <__cxa_atexit@plt+0x46ccc> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 54030 <__cxa_atexit@plt+0x46cf0> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4012a8 <__cxa_atexit@plt+0x3f3f68> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #324] @ 540b0 <__cxa_atexit@plt+0x46d70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 53ffc <__cxa_atexit@plt+0x46cbc> │ │ │ │ - ldr r2, [pc, #296] @ 540b4 <__cxa_atexit@plt+0x46d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #292] @ 540b8 <__cxa_atexit@plt+0x46d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #276] @ 540bc <__cxa_atexit@plt+0x46d7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #228] @ 540a0 <__cxa_atexit@plt+0x46d60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 53ffc <__cxa_atexit@plt+0x46cbc> │ │ │ │ - ldr r2, [pc, #200] @ 540a4 <__cxa_atexit@plt+0x46d64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #196] @ 540a8 <__cxa_atexit@plt+0x46d68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ 540ac <__cxa_atexit@plt+0x46d6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #188] @ 540d0 <__cxa_atexit@plt+0x46d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r9, [pc, #176] @ 540d4 <__cxa_atexit@plt+0x46d94> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r3, [pc, #136] @ 540c0 <__cxa_atexit@plt+0x46d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 54080 <__cxa_atexit@plt+0x46d40> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5408c <__cxa_atexit@plt+0x46d4c> │ │ │ │ - ldr r3, [pc, #108] @ 540c4 <__cxa_atexit@plt+0x46d84> │ │ │ │ + bhi 4f5ec <__cxa_atexit@plt+0x422ac> │ │ │ │ + ldr r3, [pc, #60] @ 4f5fc <__cxa_atexit@plt+0x422bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r9, [pc, #96] @ 540c8 <__cxa_atexit@plt+0x46d88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #84] @ 540cc <__cxa_atexit@plt+0x46d8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f5dc <__cxa_atexit@plt+0x4229c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 540d8 <__cxa_atexit@plt+0x46d98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r1, r0, r8, asr r0 │ │ │ │ - andeq r1, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x03a20898 │ │ │ │ - @ instruction: 0x03a20884 │ │ │ │ - andeq r0, r0, r4, asr #22 │ │ │ │ - andeq r0, r0, r4, ror #22 │ │ │ │ - @ instruction: 0x03a20878 │ │ │ │ - @ instruction: 0x03a20864 │ │ │ │ - andeq r0, r0, ip, lsl r7 │ │ │ │ - andeq r0, r0, r8, ror #14 │ │ │ │ - @ instruction: 0x03a20774 │ │ │ │ - biceq sl, lr, #136, 24 @ 0x8800 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a2076c │ │ │ │ - biceq sl, lr, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0x03a207bc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 54110 <__cxa_atexit@plt+0x46dd0> │ │ │ │ - ldr r3, [pc, #120] @ 54174 <__cxa_atexit@plt+0x46e34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5415c <__cxa_atexit@plt+0x46e1c> │ │ │ │ - b 54184 <__cxa_atexit@plt+0x46e44> │ │ │ │ - ldr r3, [pc, #76] @ 54164 <__cxa_atexit@plt+0x46e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5415c <__cxa_atexit@plt+0x46e1c> │ │ │ │ - ldr r3, [pc, #56] @ 54168 <__cxa_atexit@plt+0x46e28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #36] @ 5416c <__cxa_atexit@plt+0x46e2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #225 @ 0xe1 │ │ │ │ - ldr r7, [pc, #28] @ 54170 <__cxa_atexit@plt+0x46e30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 4f600 <__cxa_atexit@plt+0x422c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - biceq sl, lr, #184, 22 @ 0x2e000 │ │ │ │ - biceq sl, lr, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x03a20720 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 541b4 <__cxa_atexit@plt+0x46e74> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #120] @ 54218 <__cxa_atexit@plt+0x46ed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54200 <__cxa_atexit@plt+0x46ec0> │ │ │ │ - b 54228 <__cxa_atexit@plt+0x46ee8> │ │ │ │ - ldr r3, [pc, #76] @ 54208 <__cxa_atexit@plt+0x46ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54200 <__cxa_atexit@plt+0x46ec0> │ │ │ │ - ldr r3, [pc, #56] @ 5420c <__cxa_atexit@plt+0x46ecc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #36] @ 54210 <__cxa_atexit@plt+0x46ed0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #225 @ 0xe1 │ │ │ │ - ldr r7, [pc, #28] @ 54214 <__cxa_atexit@plt+0x46ed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2c9c8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - biceq sl, lr, #20, 22 @ 0x5000 │ │ │ │ - biceq sl, lr, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x03a2067c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 54284 <__cxa_atexit@plt+0x46f44> │ │ │ │ - ldr r7, [pc, #224] @ 5431c <__cxa_atexit@plt+0x46fdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 542d0 <__cxa_atexit@plt+0x46f90> │ │ │ │ - ldr r3, [pc, #200] @ 54320 <__cxa_atexit@plt+0x46fe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #180] @ 54324 <__cxa_atexit@plt+0x46fe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #225 @ 0xe1 │ │ │ │ - ldr r7, [pc, #172] @ 54328 <__cxa_atexit@plt+0x46fe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ - ldr r7, [pc, #124] @ 54308 <__cxa_atexit@plt+0x46fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r9, [r3, #-12] │ │ │ │ - sub r7, r3, #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 542e8 <__cxa_atexit@plt+0x46fa8> │ │ │ │ - ldr r7, [pc, #96] @ 5430c <__cxa_atexit@plt+0x46fcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [pc, #88] @ 54310 <__cxa_atexit@plt+0x46fd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 542dc <__cxa_atexit@plt+0x46f9c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ + bhi 4f66c <__cxa_atexit@plt+0x4232c> │ │ │ │ + ldr r3, [pc, #60] @ 4f67c <__cxa_atexit@plt+0x4233c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f65c <__cxa_atexit@plt+0x4231c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 54314 <__cxa_atexit@plt+0x46fd4> │ │ │ │ + ldr r7, [pc, #12] @ 4f680 <__cxa_atexit@plt+0x42340> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 54318 <__cxa_atexit@plt+0x46fd8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - biceq sl, lr, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0x03a205b0 │ │ │ │ - biceq sl, lr, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq sl, lr, #144, 20 @ 0x90000 │ │ │ │ - biceq sl, lr, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2c94c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 54354 <__cxa_atexit@plt+0x47014> │ │ │ │ - ldr r7, [pc, #132] @ 543cc <__cxa_atexit@plt+0x4708c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 543bc <__cxa_atexit@plt+0x4707c> │ │ │ │ - ldr r2, [pc, #100] @ 543d0 <__cxa_atexit@plt+0x47090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #92] @ 543d4 <__cxa_atexit@plt+0x47094> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #84] @ 543d8 <__cxa_atexit@plt+0x47098> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 543dc <__cxa_atexit@plt+0x4709c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a20544 │ │ │ │ - biceq sl, lr, #204, 20 @ 0xcc000 │ │ │ │ - biceq sl, lr, #128, 16 @ 0x800000 │ │ │ │ - biceq sl, lr, #168, 20 @ 0xa8000 │ │ │ │ - biceq sl, lr, #176, 20 @ 0xb0000 │ │ │ │ - @ instruction: 0x03a204b8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 54420 <__cxa_atexit@plt+0x470e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #24] @ 54424 <__cxa_atexit@plt+0x470e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #225 @ 0xe1 │ │ │ │ - ldr r7, [pc, #16] @ 54428 <__cxa_atexit@plt+0x470e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sl, lr, #244, 16 @ 0xf40000 │ │ │ │ - biceq sl, lr, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 54468 <__cxa_atexit@plt+0x47128> │ │ │ │ - ldr r3, [pc, #88] @ 544a8 <__cxa_atexit@plt+0x47168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54498 <__cxa_atexit@plt+0x47158> │ │ │ │ - ldr r3, [pc, #72] @ 544ac <__cxa_atexit@plt+0x4716c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 54488 <__cxa_atexit@plt+0x47148> │ │ │ │ - ldr r2, [pc, #48] @ 544a0 <__cxa_atexit@plt+0x47160> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54498 <__cxa_atexit@plt+0x47158> │ │ │ │ - ldr r3, [pc, #28] @ 544a4 <__cxa_atexit@plt+0x47164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 544d0 <__cxa_atexit@plt+0x47190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 545a4 <__cxa_atexit@plt+0x47264> │ │ │ │ - ldr r3, [pc, #196] @ 545bc <__cxa_atexit@plt+0x4727c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #1 │ │ │ │ - ldmib r5, {ip, lr} │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #32]! │ │ │ │ - sub r9, r6, #50 @ 0x32 │ │ │ │ - ldr r8, [pc, #172] @ 545c0 <__cxa_atexit@plt+0x47280> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r6, #58 @ 0x3a │ │ │ │ - ldr sl, [pc, #164] @ 545c4 <__cxa_atexit@plt+0x47284> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #160] @ 545c8 <__cxa_atexit@plt+0x47288> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7, r8, r9} │ │ │ │ - cmp lr, #11 │ │ │ │ - ble 54594 <__cxa_atexit@plt+0x47254> │ │ │ │ - ldr r7, [pc, #132] @ 545cc <__cxa_atexit@plt+0x4728c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - ldr r3, [pc, #124] @ 545d0 <__cxa_atexit@plt+0x47290> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #116] @ 545d4 <__cxa_atexit@plt+0x47294> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 545d8 <__cxa_atexit@plt+0x47298> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #3 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r0, r6, #25 │ │ │ │ - sub r7, r6, #37 @ 0x25 │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - add r9, r2, #40 @ 0x28 │ │ │ │ - stm r9, {r1, r3, r7, lr} │ │ │ │ - add lr, r2, #56 @ 0x38 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - sub r7, r6, #37 @ 0x25 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 545dc <__cxa_atexit@plt+0x4729c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq sl, lr, #28, 18 @ 0x70000 │ │ │ │ - biceq sl, lr, #4, 18 @ 0x10000 │ │ │ │ - biceq sl, lr, #252, 16 @ 0xfc0000 │ │ │ │ - biceq sl, lr, #24, 18 @ 0x60000 │ │ │ │ - biceq sl, lr, #232, 16 @ 0xe80000 │ │ │ │ - biceq sl, lr, #164, 12 @ 0xa400000 │ │ │ │ - biceq sl, lr, #204, 16 @ 0xcc0000 │ │ │ │ - biceq sl, lr, #192, 16 @ 0xc00000 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 54600 <__cxa_atexit@plt+0x472c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5470c <__cxa_atexit@plt+0x473cc> │ │ │ │ - str fp, [sp] │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #48]! @ 0x30 │ │ │ │ - ldr r1, [pc, #232] @ 54724 <__cxa_atexit@plt+0x473e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - sub r0, r6, #53 @ 0x35 │ │ │ │ - ldr r1, [pc, #220] @ 54728 <__cxa_atexit@plt+0x473e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, sl} │ │ │ │ - ldr r0, [pc, #208] @ 5472c <__cxa_atexit@plt+0x473ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r1, r6, #66 @ 0x42 │ │ │ │ - sub lr, r6, #74 @ 0x4a │ │ │ │ - ldr fp, [pc, #192] @ 54730 <__cxa_atexit@plt+0x473f0> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr ip, [pc, #188] @ 54734 <__cxa_atexit@plt+0x473f4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ - sub ip, r3, #40 @ 0x28 │ │ │ │ - stm ip, {r9, fp, lr} │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #168] @ 54738 <__cxa_atexit@plt+0x473f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - cmp r8, #11 │ │ │ │ - ble 546f8 <__cxa_atexit@plt+0x473b8> │ │ │ │ - ldr r7, [pc, #144] @ 5473c <__cxa_atexit@plt+0x473fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldr r3, [pc, #136] @ 54740 <__cxa_atexit@plt+0x47400> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r1, r3, #3 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r0, r6, #25 │ │ │ │ - sub r3, r6, #41 @ 0x29 │ │ │ │ - ldr r7, [pc, #116] @ 54744 <__cxa_atexit@plt+0x47404> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - str sl, [r2, #60] @ 0x3c │ │ │ │ - str r3, [r2, #64] @ 0x40 │ │ │ │ - str r7, [r2, #68] @ 0x44 │ │ │ │ - add r1, r2, #72 @ 0x48 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - sub r7, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 54748 <__cxa_atexit@plt+0x47408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq sl, lr, #188, 10 @ 0x2f000000 │ │ │ │ - biceq sl, lr, #224, 14 @ 0x3800000 │ │ │ │ - biceq sl, lr, #184, 14 @ 0x2e00000 │ │ │ │ - biceq sl, lr, #172, 14 @ 0x2b00000 │ │ │ │ - biceq sl, lr, #200, 14 @ 0x3200000 │ │ │ │ - biceq sl, lr, #136, 14 @ 0x2200000 │ │ │ │ - biceq sl, lr, #132, 14 @ 0x2100000 │ │ │ │ - biceq sl, lr, #112, 14 @ 0x1c00000 │ │ │ │ - biceq sl, lr, #92, 14 @ 0x1700000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0x03a2014c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 54794 <__cxa_atexit@plt+0x47454> │ │ │ │ - ldr r3, [pc, #64] @ 547ac <__cxa_atexit@plt+0x4746c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r9, [pc, #52] @ 547b0 <__cxa_atexit@plt+0x47470> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 547b4 <__cxa_atexit@plt+0x47474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #129 @ 0x81 │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ - ldr r7, [pc, #12] @ 547a8 <__cxa_atexit@plt+0x47468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - biceq sl, lr, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a20060 │ │ │ │ - biceq sl, lr, #116, 10 @ 0x1d000000 │ │ │ │ - @ instruction: 0x03a200e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 5481c <__cxa_atexit@plt+0x474dc> │ │ │ │ - ldr r7, [pc, #220] @ 548bc <__cxa_atexit@plt+0x4757c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5486c <__cxa_atexit@plt+0x4752c> │ │ │ │ - ldr r7, [pc, #200] @ 548c0 <__cxa_atexit@plt+0x47580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #196] @ 548c4 <__cxa_atexit@plt+0x47584> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 54860 <__cxa_atexit@plt+0x47520> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r3, [pc, #132] @ 548a8 <__cxa_atexit@plt+0x47568> │ │ │ │ + bhi 4f6ec <__cxa_atexit@plt+0x423ac> │ │ │ │ + ldr r3, [pc, #60] @ 4f6fc <__cxa_atexit@plt+0x423bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5488c <__cxa_atexit@plt+0x4754c> │ │ │ │ - ldr r7, [pc, #112] @ 548ac <__cxa_atexit@plt+0x4756c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #104] @ 548b0 <__cxa_atexit@plt+0x47570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 54860 <__cxa_atexit@plt+0x47520> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4f6dc <__cxa_atexit@plt+0x4239c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 548c8 <__cxa_atexit@plt+0x47588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #80] @ 548cc <__cxa_atexit@plt+0x4758c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 548b4 <__cxa_atexit@plt+0x47574> │ │ │ │ + ldr r7, [pc, #12] @ 4f700 <__cxa_atexit@plt+0x423c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 548b8 <__cxa_atexit@plt+0x47578> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0xfffff6d8 │ │ │ │ - biceq sl, lr, #184, 8 @ 0xb8000000 │ │ │ │ - @ instruction: 0x03a2000c │ │ │ │ - biceq sl, lr, #100, 8 @ 0x64000000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - biceq sl, lr, #0, 10 │ │ │ │ - @ instruction: 0x03a2002c │ │ │ │ - biceq sl, lr, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2c8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 548f8 <__cxa_atexit@plt+0x475b8> │ │ │ │ - ldr r7, [pc, #132] @ 54970 <__cxa_atexit@plt+0x47630> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f754 <__cxa_atexit@plt+0x42414> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4f75c <__cxa_atexit@plt+0x4241c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4f76c <__cxa_atexit@plt+0x4242c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq lr, lr, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4f814 <__cxa_atexit@plt+0x424d4> │ │ │ │ + ldrb r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 4f808 <__cxa_atexit@plt+0x424c8> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 54960 <__cxa_atexit@plt+0x47620> │ │ │ │ - ldr r2, [pc, #100] @ 54974 <__cxa_atexit@plt+0x47634> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #92] @ 54978 <__cxa_atexit@plt+0x47638> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #84] @ 5497c <__cxa_atexit@plt+0x4763c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 54980 <__cxa_atexit@plt+0x47640> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, lr, #72, 10 @ 0x12000000 │ │ │ │ - biceq sl, lr, #32, 10 @ 0x8000000 │ │ │ │ - biceq sl, lr, #220, 4 @ 0xc000000d │ │ │ │ - biceq sl, lr, #4, 10 @ 0x1000000 │ │ │ │ - biceq sl, lr, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 549f8 <__cxa_atexit@plt+0x476b8> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 54a70 <__cxa_atexit@plt+0x47730> │ │ │ │ - ldr r7, [pc, #228] @ 54a98 <__cxa_atexit@plt+0x47758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r2, [pc, #220] @ 54a9c <__cxa_atexit@plt+0x4775c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #212] @ 54aa0 <__cxa_atexit@plt+0x47760> │ │ │ │ + bcc 4f824 <__cxa_atexit@plt+0x424e4> │ │ │ │ + ldr r2, [pc, #160] @ 4f848 <__cxa_atexit@plt+0x42508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr lr, [pc, #136] @ 4f84c <__cxa_atexit@plt+0x4250c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #208] @ 54aa4 <__cxa_atexit@plt+0x47764> │ │ │ │ + ldr r0, [pc, #132] @ 4f850 <__cxa_atexit@plt+0x42510> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #3 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r2, r8, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - b 54a64 <__cxa_atexit@plt+0x47724> │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 54a78 <__cxa_atexit@plt+0x47738> │ │ │ │ - ldr r1, [pc, #124] @ 54a88 <__cxa_atexit@plt+0x47748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #112] @ 54a8c <__cxa_atexit@plt+0x4774c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #100] @ 54a90 <__cxa_atexit@plt+0x47750> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r3, #27 │ │ │ │ + ldr r9, [pc, #120] @ 4f854 <__cxa_atexit@plt+0x42514> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r8, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #92] @ 54a94 <__cxa_atexit@plt+0x47754> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - sub r2, r3, #41 @ 0x29 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r1, r8, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - b 54a7c <__cxa_atexit@plt+0x4773c> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, lr, #36, 8 @ 0x24000000 │ │ │ │ - biceq sl, lr, #220, 2 @ 0x37 │ │ │ │ - biceq sl, lr, #0, 8 │ │ │ │ - biceq sl, lr, #240, 6 @ 0xc0000003 │ │ │ │ - biceq sl, lr, #124, 8 @ 0x7c000000 │ │ │ │ - biceq sl, lr, #56, 4 @ 0x80000003 │ │ │ │ - biceq sl, lr, #96, 8 @ 0x60000000 │ │ │ │ - biceq sl, lr, #84, 8 @ 0x54000000 │ │ │ │ - @ instruction: 0x03a1fdf0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 54adc <__cxa_atexit@plt+0x4779c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 54ae0 <__cxa_atexit@plt+0x477a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 54ae4 <__cxa_atexit@plt+0x477a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1fd44 │ │ │ │ - @ instruction: 0x03a1fd34 │ │ │ │ - @ instruction: 0x03a1fdb0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 54b6c <__cxa_atexit@plt+0x4782c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54b50 <__cxa_atexit@plt+0x47810> │ │ │ │ - ldr r7, [pc, #80] @ 54b70 <__cxa_atexit@plt+0x47830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #72] @ 54b74 <__cxa_atexit@plt+0x47834> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #217 @ 0xd9 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 54b44 <__cxa_atexit@plt+0x47804> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 54b78 <__cxa_atexit@plt+0x47838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ 54b7c <__cxa_atexit@plt+0x4783c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffff3f4 │ │ │ │ - biceq sl, lr, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0x03a1fd48 │ │ │ │ - biceq sl, lr, #160, 2 @ 0x28 │ │ │ │ - @ instruction: 0x03a1fd18 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne 54c00 <__cxa_atexit@plt+0x478c0> │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 54cec <__cxa_atexit@plt+0x479ac> │ │ │ │ - ldr r0, [pc, #372] @ 54d30 <__cxa_atexit@plt+0x479f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #368] @ 54d34 <__cxa_atexit@plt+0x479f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #360] @ 54d38 <__cxa_atexit@plt+0x479f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #356] @ 54d3c <__cxa_atexit@plt+0x479fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - b 54c7c <__cxa_atexit@plt+0x4793c> │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 54cf8 <__cxa_atexit@plt+0x479b8> │ │ │ │ - ldr r8, [pc, #240] @ 54d04 <__cxa_atexit@plt+0x479c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #236] @ 54d08 <__cxa_atexit@plt+0x479c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #224] @ 54d0c <__cxa_atexit@plt+0x479cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #216] @ 54d10 <__cxa_atexit@plt+0x479d0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #212] @ 54d14 <__cxa_atexit@plt+0x479d4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r1, r6, #21 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - add r2, r8, #2 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r2, [pc, #168] @ 54d18 <__cxa_atexit@plt+0x479d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - ldr r3, [pc, #152] @ 54d1c <__cxa_atexit@plt+0x479dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54cd0 <__cxa_atexit@plt+0x47990> │ │ │ │ - ldr r7, [pc, #128] @ 54d20 <__cxa_atexit@plt+0x479e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #120] @ 54d24 <__cxa_atexit@plt+0x479e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #209 @ 0xd1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 54cc4 <__cxa_atexit@plt+0x47984> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 54d28 <__cxa_atexit@plt+0x479e8> │ │ │ │ + ldr r7, [pc, #40] @ 4f844 <__cxa_atexit@plt+0x42504> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ 54d2c <__cxa_atexit@plt+0x479ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #209 @ 0xd1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a1fbec │ │ │ │ - biceq r9, lr, #176, 30 @ 0x2c0 │ │ │ │ - biceq sl, lr, #232, 2 @ 0x3a │ │ │ │ - biceq sl, lr, #224, 2 @ 0x38 │ │ │ │ - biceq sl, lr, #220, 2 @ 0x37 │ │ │ │ - biceq sl, lr, #188, 2 @ 0x2f │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - biceq sl, lr, #84 @ 0x54 │ │ │ │ - @ instruction: 0x03a1fbc8 │ │ │ │ - biceq sl, lr, #32 │ │ │ │ - @ instruction: 0x03a1fc44 │ │ │ │ - biceq sl, lr, #80, 4 │ │ │ │ - biceq sl, lr, #72, 4 @ 0x80000004 │ │ │ │ - biceq sl, lr, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 54d6c <__cxa_atexit@plt+0x47a2c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r3, #10 │ │ │ │ - ble 54df8 <__cxa_atexit@plt+0x47ab8> │ │ │ │ - b 4012e8 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 54e04 <__cxa_atexit@plt+0x47ac4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 54e18 <__cxa_atexit@plt+0x47ad8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 54e10 <__cxa_atexit@plt+0x47ad0> │ │ │ │ - ldr r2, [pc, #144] @ 54e38 <__cxa_atexit@plt+0x47af8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #136] @ 54e3c <__cxa_atexit@plt+0x47afc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #128] @ 54e40 <__cxa_atexit@plt+0x47b00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 54e44 <__cxa_atexit@plt+0x47b04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 54f0c <__cxa_atexit@plt+0x47bcc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 54e48 <__cxa_atexit@plt+0x47b08> │ │ │ │ + ldr r6, [pc, #20] @ 4f840 <__cxa_atexit@plt+0x42500> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, lr, #136 @ 0x88 │ │ │ │ - biceq r9, lr, #68, 28 @ 0x440 │ │ │ │ - biceq sl, lr, #108 @ 0x6c │ │ │ │ - biceq sl, lr, #96 @ 0x60 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + @ instruction: 0x03a2c7ac │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + biceq lr, lr, #200, 6 @ 0x20000003 │ │ │ │ + biceq lr, lr, #204, 6 @ 0x30000003 │ │ │ │ + biceq lr, lr, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 54edc <__cxa_atexit@plt+0x47b9c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 54ed0 <__cxa_atexit@plt+0x47b90> │ │ │ │ - ldr r2, [pc, #116] @ 54ef8 <__cxa_atexit@plt+0x47bb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #108] @ 54efc <__cxa_atexit@plt+0x47bbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #100] @ 54f00 <__cxa_atexit@plt+0x47bc0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 54f04 <__cxa_atexit@plt+0x47bc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r2, r6, #25 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 54f08 <__cxa_atexit@plt+0x47bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #172, 30 @ 0x2b0 │ │ │ │ - biceq r9, lr, #104, 26 @ 0x1a00 │ │ │ │ - biceq r9, lr, #144, 30 @ 0x240 │ │ │ │ - biceq r9, lr, #132, 30 @ 0x210 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 54fc4 <__cxa_atexit@plt+0x47c84> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r1, [pc, #156] @ 54fdc <__cxa_atexit@plt+0x47c9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr lr, [pc, #148] @ 54fe0 <__cxa_atexit@plt+0x47ca0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f8dc <__cxa_atexit@plt+0x4259c> │ │ │ │ + ldr r2, [pc, #116] @ 4f8f4 <__cxa_atexit@plt+0x425b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [pc, #88] @ 4f8f8 <__cxa_atexit@plt+0x425b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 54fb4 <__cxa_atexit@plt+0x47c74> │ │ │ │ - ldr r0, [pc, #124] @ 54fe4 <__cxa_atexit@plt+0x47ca4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - ldr r0, [pc, #116] @ 54fe8 <__cxa_atexit@plt+0x47ca8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r0, [pc, #108] @ 54fec <__cxa_atexit@plt+0x47cac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r0, r6, #25 │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - sub r7, r6, #9 │ │ │ │ + ldr r2, [pc, #84] @ 4f8fc <__cxa_atexit@plt+0x425bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r9, [pc, #72] @ 4f900 <__cxa_atexit@plt+0x425c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r8, r9} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - sub r7, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 54ff0 <__cxa_atexit@plt+0x47cb0> │ │ │ │ + ldr r3, [pc, #32] @ 4f904 <__cxa_atexit@plt+0x425c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #140, 24 @ 0x8c00 │ │ │ │ - biceq r9, lr, #224, 28 @ 0xe00 │ │ │ │ - biceq r9, lr, #200, 28 @ 0xc80 │ │ │ │ - biceq r9, lr, #132, 24 @ 0x8400 │ │ │ │ - biceq r9, lr, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 54f0c <__cxa_atexit@plt+0x47bcc> │ │ │ │ - @ instruction: 0x03a1f88c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 55040 <__cxa_atexit@plt+0x47d00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #24] @ 55044 <__cxa_atexit@plt+0x47d04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #12] @ 55048 <__cxa_atexit@plt+0x47d08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1f850 │ │ │ │ - @ instruction: 0x03a1f840 │ │ │ │ - @ instruction: 0x03a1f84c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #52] @ 55098 <__cxa_atexit@plt+0x47d58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55090 <__cxa_atexit@plt+0x47d50> │ │ │ │ - ldr r3, [pc, #28] @ 5509c <__cxa_atexit@plt+0x47d5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a1f7f8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 550c4 <__cxa_atexit@plt+0x47d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a1f7d0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 550fc <__cxa_atexit@plt+0x47dbc> │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + biceq lr, lr, #236, 4 @ 0xc000000e │ │ │ │ + biceq lr, lr, #240, 4 │ │ │ │ + biceq lr, lr, #144, 6 @ 0x40000002 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a2c6d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f954 <__cxa_atexit@plt+0x42614> │ │ │ │ + ldr r2, [pc, #52] @ 4f95c <__cxa_atexit@plt+0x4261c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 55100 <__cxa_atexit@plt+0x47dc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 55104 <__cxa_atexit@plt+0x47dc4> │ │ │ │ + ldr r1, [pc, #48] @ 4f960 <__cxa_atexit@plt+0x42620> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 4f964 <__cxa_atexit@plt+0x42624> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc500 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1f768 │ │ │ │ - @ instruction: 0x03a1f758 │ │ │ │ - @ instruction: 0x03a1f790 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2c69c │ │ │ │ + biceq lr, lr, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0x03a2c670 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #8]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - ldr sl, [r2, #12] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne 55210 <__cxa_atexit@plt+0x47ed0> │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5536c <__cxa_atexit@plt+0x4802c> │ │ │ │ - ldr r1, [pc, #624] @ 553c0 <__cxa_atexit@plt+0x48080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #612] @ 553c4 <__cxa_atexit@plt+0x48084> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr ip, [pc, #604] @ 553c8 <__cxa_atexit@plt+0x48088> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r0, r6, #53 @ 0x35 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - sub r1, r6, #21 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r4, r8 │ │ │ │ - mov r8, lr │ │ │ │ - sub lr, r6, #34 @ 0x22 │ │ │ │ - str r9, [sp] │ │ │ │ - mov r9, sl │ │ │ │ - sub sl, r6, #42 @ 0x2a │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #548] @ 553cc <__cxa_atexit@plt+0x4808c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - ldr r4, [pc, #532] @ 553d0 <__cxa_atexit@plt+0x48090> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - sub lr, r6, #66 @ 0x42 │ │ │ │ - ldr r1, [pc, #516] @ 553d4 <__cxa_atexit@plt+0x48094> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r4, r1, #2 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r4, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r1, [pc, #496] @ 553d8 <__cxa_atexit@plt+0x48098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #476] @ 553dc <__cxa_atexit@plt+0x4809c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 552f4 <__cxa_atexit@plt+0x47fb4> │ │ │ │ - add r6, r3, #88 @ 0x58 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 55378 <__cxa_atexit@plt+0x48038> │ │ │ │ - ldr r0, [pc, #352] @ 55384 <__cxa_atexit@plt+0x48044> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #340] @ 55388 <__cxa_atexit@plt+0x48048> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #332] @ 5538c <__cxa_atexit@plt+0x4804c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #320] @ 55390 <__cxa_atexit@plt+0x48050> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [pc, #308] @ 55394 <__cxa_atexit@plt+0x48054> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub ip, r6, #69 @ 0x45 │ │ │ │ - str ip, [r3, #88] @ 0x58 │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str r1, [r3, #80] @ 0x50 │ │ │ │ - sub r1, r6, #37 @ 0x25 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - sub ip, r6, #50 @ 0x32 │ │ │ │ - sub r1, r6, #58 @ 0x3a │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #260] @ 55398 <__cxa_atexit@plt+0x48058> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #244] @ 5539c <__cxa_atexit@plt+0x4805c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - sub r1, r6, #82 @ 0x52 │ │ │ │ - ldr r7, [pc, #228] @ 553a0 <__cxa_atexit@plt+0x48060> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #204] @ 553a4 <__cxa_atexit@plt+0x48064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r7, [pc, #188] @ 553a8 <__cxa_atexit@plt+0x48068> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - ldr r7, [pc, #176] @ 553ac <__cxa_atexit@plt+0x4806c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5534c <__cxa_atexit@plt+0x4800c> │ │ │ │ - ldr r7, [pc, #148] @ 553b0 <__cxa_atexit@plt+0x48070> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ 553b4 <__cxa_atexit@plt+0x48074> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4f9e0 <__cxa_atexit@plt+0x426a0> │ │ │ │ + @ instruction: 0x03a2c64c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4f9c0 <__cxa_atexit@plt+0x42680> │ │ │ │ + ldr r2, [pc, #40] @ 4f9cc <__cxa_atexit@plt+0x4268c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #32] @ 4f9d0 <__cxa_atexit@plt+0x42690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 55340 <__cxa_atexit@plt+0x48000> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3fc740 <__cxa_atexit@plt+0x3ef400> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 553b8 <__cxa_atexit@plt+0x48078> │ │ │ │ + biceq lr, lr, #228, 2 @ 0x39 │ │ │ │ + biceq lr, lr, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4fa84 <__cxa_atexit@plt+0x42744> │ │ │ │ + ldr r7, [pc, #184] @ 4faac <__cxa_atexit@plt+0x4276c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #96] @ 553bc <__cxa_atexit@plt+0x4807c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #212, 18 @ 0x350000 │ │ │ │ - biceq r9, lr, #248, 22 @ 0x3e000 │ │ │ │ - biceq r9, lr, #140, 18 @ 0x230000 │ │ │ │ - biceq r9, lr, #196, 22 @ 0x31000 │ │ │ │ - biceq r9, lr, #188, 22 @ 0x2f000 │ │ │ │ - biceq r9, lr, #132, 22 @ 0x21000 │ │ │ │ - biceq r9, lr, #132, 22 @ 0x21000 │ │ │ │ - @ instruction: 0x03a1f5b4 │ │ │ │ - biceq r9, lr, #64, 22 @ 0x10000 │ │ │ │ - biceq r9, lr, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffebf8 │ │ │ │ - biceq r9, lr, #220, 18 @ 0x370000 │ │ │ │ - @ instruction: 0x03a1f54c │ │ │ │ - biceq r9, lr, #164, 18 @ 0x290000 │ │ │ │ - biceq r9, lr, #168, 20 @ 0xa8000 │ │ │ │ - biceq r9, lr, #180, 24 @ 0xb400 │ │ │ │ - biceq r9, lr, #176, 24 @ 0xb000 │ │ │ │ - biceq r9, lr, #112, 24 @ 0x7000 │ │ │ │ - biceq r9, lr, #112, 24 @ 0x7000 │ │ │ │ - @ instruction: 0x03a1f6a0 │ │ │ │ - biceq r9, lr, #48, 24 @ 0x3000 │ │ │ │ - biceq r9, lr, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 5540c <__cxa_atexit@plt+0x480cc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 554a4 <__cxa_atexit@plt+0x48164> │ │ │ │ - b 4012e8 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 55498 <__cxa_atexit@plt+0x48158> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4fa74 <__cxa_atexit@plt+0x42734> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 554b8 <__cxa_atexit@plt+0x48178> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 554b0 <__cxa_atexit@plt+0x48170> │ │ │ │ - ldr r2, [pc, #144] @ 554d8 <__cxa_atexit@plt+0x48198> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #136] @ 554dc <__cxa_atexit@plt+0x4819c> │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 4fa94 <__cxa_atexit@plt+0x42754> │ │ │ │ + ldr r7, [pc, #156] @ 4fab4 <__cxa_atexit@plt+0x42774> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ 4fab8 <__cxa_atexit@plt+0x42778> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + ldr r1, [pc, #136] @ 4fabc <__cxa_atexit@plt+0x4277c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #128] @ 554e0 <__cxa_atexit@plt+0x481a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 554e4 <__cxa_atexit@plt+0x481a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [pc, #132] @ 4fac0 <__cxa_atexit@plt+0x42780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #193 @ 0xc1 │ │ │ │ + add r3, r3, #768 @ 0x300 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx ip │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 555ac <__cxa_atexit@plt+0x4826c> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #36] @ 4fab0 <__cxa_atexit@plt+0x42770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 554e8 <__cxa_atexit@plt+0x481a8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #32 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #232, 18 @ 0x3a0000 │ │ │ │ - biceq r9, lr, #164, 14 @ 0x2900000 │ │ │ │ - biceq r9, lr, #204, 18 @ 0x330000 │ │ │ │ - biceq r9, lr, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a2c554 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + biceq lr, lr, #88, 2 │ │ │ │ + biceq lr, lr, #84, 2 │ │ │ │ + @ instruction: 0x03a2c514 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5557c <__cxa_atexit@plt+0x4823c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 55570 <__cxa_atexit@plt+0x48230> │ │ │ │ - ldr r2, [pc, #116] @ 55598 <__cxa_atexit@plt+0x48258> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #3 │ │ │ │ - ldr r1, [pc, #108] @ 5559c <__cxa_atexit@plt+0x4825c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #100] @ 555a0 <__cxa_atexit@plt+0x48260> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #96] @ 555a4 <__cxa_atexit@plt+0x48264> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r2, r6, #25 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r1, r7, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 555a8 <__cxa_atexit@plt+0x48268> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #12, 18 @ 0x30000 │ │ │ │ - biceq r9, lr, #200, 12 @ 0xc800000 │ │ │ │ - biceq r9, lr, #240, 16 @ 0xf00000 │ │ │ │ - biceq r9, lr, #228, 16 @ 0xe40000 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - mov fp, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55664 <__cxa_atexit@plt+0x48324> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - ldr r1, [pc, #156] @ 5567c <__cxa_atexit@plt+0x4833c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr lr, [pc, #148] @ 55680 <__cxa_atexit@plt+0x48340> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble 55654 <__cxa_atexit@plt+0x48314> │ │ │ │ - ldr r0, [pc, #124] @ 55684 <__cxa_atexit@plt+0x48344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - ldr r0, [pc, #116] @ 55688 <__cxa_atexit@plt+0x48348> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r0, #1 │ │ │ │ - ldr r0, [pc, #108] @ 5568c <__cxa_atexit@plt+0x4834c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4fb44 <__cxa_atexit@plt+0x42804> │ │ │ │ + ldr r2, [pc, #100] @ 4fb50 <__cxa_atexit@plt+0x42810> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 4fb54 <__cxa_atexit@plt+0x42814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r8, [pc, #80] @ 4fb58 <__cxa_atexit@plt+0x42818> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #76] @ 4fb5c <__cxa_atexit@plt+0x4281c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r0, r6, #25 │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - add lr, r2, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - sub r7, r6, #9 │ │ │ │ + add r0, r0, #193 @ 0xc1 │ │ │ │ + add r0, r0, #768 @ 0x300 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - sub r7, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 55690 <__cxa_atexit@plt+0x48350> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #236, 10 @ 0x3b000000 │ │ │ │ - biceq r9, lr, #64, 16 @ 0x400000 │ │ │ │ - biceq r9, lr, #40, 16 @ 0x280000 │ │ │ │ - biceq r9, lr, #228, 10 @ 0x39000000 │ │ │ │ - biceq r9, lr, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 555ac <__cxa_atexit@plt+0x4826c> │ │ │ │ - @ instruction: 0x03a1f1e8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + biceq lr, lr, #132 @ 0x84 │ │ │ │ + biceq lr, lr, #128 @ 0x80 │ │ │ │ + @ instruction: 0x03a2c478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - ldr r3, [pc, #124] @ 55744 <__cxa_atexit@plt+0x48404> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 55748 <__cxa_atexit@plt+0x48408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55710 <__cxa_atexit@plt+0x483d0> │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - ands r1, sl, #3 │ │ │ │ - beq 55720 <__cxa_atexit@plt+0x483e0> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 55730 <__cxa_atexit@plt+0x483f0> │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r7, r7, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 556d8 <__cxa_atexit@plt+0x48398> │ │ │ │ - ldr r7, [pc, #52] @ 5574c <__cxa_atexit@plt+0x4840c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 55750 <__cxa_atexit@plt+0x48410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x03a1f1b0 │ │ │ │ - biceq r9, lr, #220, 12 @ 0xdc00000 │ │ │ │ - @ instruction: 0x03a1f144 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5578c <__cxa_atexit@plt+0x4844c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r7, [pc, #40] @ 557a4 <__cxa_atexit@plt+0x48464> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 556bc <__cxa_atexit@plt+0x4837c> │ │ │ │ - ldr r7, [pc, #12] @ 557a0 <__cxa_atexit@plt+0x48460> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4fc44 <__cxa_atexit@plt+0x42904> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4fc38 <__cxa_atexit@plt+0x428f8> │ │ │ │ + ldr r7, [pc, #244] @ 4fc8c <__cxa_atexit@plt+0x4294c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - biceq r9, lr, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1f0f0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 55804 <__cxa_atexit@plt+0x484c4> │ │ │ │ - ldr r7, [pc, #164] @ 5587c <__cxa_atexit@plt+0x4853c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55848 <__cxa_atexit@plt+0x48508> │ │ │ │ - ldr r7, [pc, #144] @ 55880 <__cxa_atexit@plt+0x48540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5583c <__cxa_atexit@plt+0x484fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r3, [pc, #100] @ 55870 <__cxa_atexit@plt+0x48530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5585c <__cxa_atexit@plt+0x4851c> │ │ │ │ - ldr r7, [pc, #80] @ 55874 <__cxa_atexit@plt+0x48534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5583c <__cxa_atexit@plt+0x484fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 55884 <__cxa_atexit@plt+0x48544> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 55878 <__cxa_atexit@plt+0x48538> │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4fc50 <__cxa_atexit@plt+0x42910> │ │ │ │ + ldr r7, [pc, #220] @ 4fc90 <__cxa_atexit@plt+0x42950> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - @ instruction: 0xffffe6f0 │ │ │ │ - @ instruction: 0x03a1f03c │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffe724 │ │ │ │ - @ instruction: 0x03a1f050 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 558b0 <__cxa_atexit@plt+0x48570> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 558d8 <__cxa_atexit@plt+0x48598> │ │ │ │ - ldr r2, [pc, #120] @ 55930 <__cxa_atexit@plt+0x485f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 558d8 <__cxa_atexit@plt+0x48598> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 558e0 <__cxa_atexit@plt+0x485a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ + str r7, [r3] │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 55920 <__cxa_atexit@plt+0x485e0> │ │ │ │ - ldr r1, [pc, #60] @ 55934 <__cxa_atexit@plt+0x485f4> │ │ │ │ + bcc 4fc6c <__cxa_atexit@plt+0x4292c> │ │ │ │ + ldr r7, [pc, #208] @ 4fca0 <__cxa_atexit@plt+0x42960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #204] @ 4fca4 <__cxa_atexit@plt+0x42964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #200] @ 4fca8 <__cxa_atexit@plt+0x42968> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + ldr r8, [pc, #188] @ 4fcac <__cxa_atexit@plt+0x4296c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #184] @ 4fcb0 <__cxa_atexit@plt+0x42970> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #52] @ 55938 <__cxa_atexit@plt+0x485f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ + add r1, r1, #193 @ 0xc1 │ │ │ │ + add r1, r1, #768 @ 0x300 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r9, lr, #212, 4 @ 0x4000000d │ │ │ │ - biceq r9, lr, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 55960 <__cxa_atexit@plt+0x48620> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 559a0 <__cxa_atexit@plt+0x48660> │ │ │ │ - ldr r1, [pc, #56] @ 559b0 <__cxa_atexit@plt+0x48670> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #48] @ 559b4 <__cxa_atexit@plt+0x48674> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [pc, #64] @ 4fc98 <__cxa_atexit@plt+0x42958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #60] @ 4fc9c <__cxa_atexit@plt+0x4295c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #32] @ 4fc94 <__cxa_atexit@plt+0x42954> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #84, 4 @ 0x40000005 │ │ │ │ - biceq r9, lr, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 55a00 <__cxa_atexit@plt+0x486c0> │ │ │ │ - ldr r3, [pc, #156] @ 55a78 <__cxa_atexit@plt+0x48738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 55a1c <__cxa_atexit@plt+0x486dc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 55a24 <__cxa_atexit@plt+0x486e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #108] @ 55a74 <__cxa_atexit@plt+0x48734> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55a1c <__cxa_atexit@plt+0x486dc> │ │ │ │ - b 55b08 <__cxa_atexit@plt+0x487c8> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sp, lr, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x03a2c358 │ │ │ │ + @ instruction: 0x03a2c374 │ │ │ │ + @ instruction: 0x03a2c380 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0x03a2c3f4 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + biceq sp, lr, #156, 30 @ 0x270 │ │ │ │ + biceq sp, lr, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0x03a2c334 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 4fd10 <__cxa_atexit@plt+0x429d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 4fd08 <__cxa_atexit@plt+0x429c8> │ │ │ │ + ldr r8, [pc, #48] @ 4fd18 <__cxa_atexit@plt+0x429d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 4fd1c <__cxa_atexit@plt+0x429dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #40] @ 4fd20 <__cxa_atexit@plt+0x429e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 4f76c <__cxa_atexit@plt+0x4242c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 55a64 <__cxa_atexit@plt+0x48724> │ │ │ │ - ldr r1, [pc, #64] @ 55a7c <__cxa_atexit@plt+0x4873c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #56] @ 55a80 <__cxa_atexit@plt+0x48740> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r9, lr, #188, 2 @ 0x2f │ │ │ │ - biceq r9, lr, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 55aa8 <__cxa_atexit@plt+0x48768> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 55ae8 <__cxa_atexit@plt+0x487a8> │ │ │ │ - ldr r1, [pc, #56] @ 55af8 <__cxa_atexit@plt+0x487b8> │ │ │ │ + cmneq sp, #16, 4 │ │ │ │ + @ instruction: 0x03a2c300 │ │ │ │ + biceq sp, lr, #140, 28 @ 0x8c0 │ │ │ │ + @ instruction: 0x03a2c2f8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4fd5c <__cxa_atexit@plt+0x42a1c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4fd64 <__cxa_atexit@plt+0x42a24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #48] @ 55afc <__cxa_atexit@plt+0x487bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #56, 2 │ │ │ │ - biceq r9, lr, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 55b5c <__cxa_atexit@plt+0x4881c> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 55bb4 <__cxa_atexit@plt+0x48874> │ │ │ │ - ldr r7, [pc, #164] @ 55bd8 <__cxa_atexit@plt+0x48898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #156] @ 55bdc <__cxa_atexit@plt+0x4889c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4fd78 <__cxa_atexit@plt+0x42a38> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 55bbc <__cxa_atexit@plt+0x4887c> │ │ │ │ - ldr r0, [pc, #92] @ 55bcc <__cxa_atexit@plt+0x4888c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr lr, [pc, #84] @ 55bd0 <__cxa_atexit@plt+0x48890> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 55bd4 <__cxa_atexit@plt+0x48894> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #16 │ │ │ │ - b 55bc0 <__cxa_atexit@plt+0x48880> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, lr, #136 @ 0x88 │ │ │ │ - biceq r9, lr, #176, 4 │ │ │ │ - biceq r9, lr, #72 @ 0x48 │ │ │ │ - biceq r9, lr, #196 @ 0xc4 │ │ │ │ - biceq r9, lr, #236, 4 @ 0xc000000e │ │ │ │ - @ instruction: 0x03a1ecb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq sp, lr, #60, 28 @ 0x3c0 │ │ │ │ + @ instruction: 0x03a2c29c │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 55c38 <__cxa_atexit@plt+0x488f8> │ │ │ │ - ldr r7, [pc, #76] @ 55c54 <__cxa_atexit@plt+0x48914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #68] @ 55c58 <__cxa_atexit@plt+0x48918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 55c2c <__cxa_atexit@plt+0x488ec> │ │ │ │ - mov r7, r9 │ │ │ │ - b 53f18 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 55c5c <__cxa_atexit@plt+0x4891c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 55c60 <__cxa_atexit@plt+0x48920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe30c │ │ │ │ - biceq r9, lr, #236 @ 0xec │ │ │ │ - @ instruction: 0x03a1ec60 │ │ │ │ - biceq r9, lr, #184 @ 0xb8 │ │ │ │ - @ instruction: 0x03a1ecb4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 55d00 <__cxa_atexit@plt+0x489c0> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #156] @ 55d28 <__cxa_atexit@plt+0x489e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + bhi 4fe1c <__cxa_atexit@plt+0x42adc> │ │ │ │ + ldrb r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 4fe10 <__cxa_atexit@plt+0x42ad0> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - sub r8, r7, #1 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 55d0c <__cxa_atexit@plt+0x489cc> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 55cc0 <__cxa_atexit@plt+0x48980> │ │ │ │ - ldr r7, [pc, #116] @ 55d2c <__cxa_atexit@plt+0x489ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r7, [pc, #108] @ 55d34 <__cxa_atexit@plt+0x489f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 55d38 <__cxa_atexit@plt+0x489f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #97 @ 0x61 │ │ │ │ - add r7, r7, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #88] @ 55d3c <__cxa_atexit@plt+0x489fc> │ │ │ │ + bcc 4fe2c <__cxa_atexit@plt+0x42aec> │ │ │ │ + ldr r2, [pc, #156] @ 4fe50 <__cxa_atexit@plt+0x42b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #152] @ 4fe54 <__cxa_atexit@plt+0x42b14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #128] @ 4fe58 <__cxa_atexit@plt+0x42b18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + sub r0, r3, #27 │ │ │ │ + ldr r9, [pc, #120] @ 4fe5c <__cxa_atexit@plt+0x42b1c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r8, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + bx ip │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 55d30 <__cxa_atexit@plt+0x489f0> │ │ │ │ + ldr r7, [pc, #40] @ 4fe4c <__cxa_atexit@plt+0x42b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r8, lr, #12, 30 @ 0x30 │ │ │ │ - @ instruction: 0x03a1ec58 │ │ │ │ - @ instruction: 0x03a1ec0c │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - biceq r8, lr, #204, 28 @ 0xcc0 │ │ │ │ - biceq r8, lr, #184, 28 @ 0xb80 │ │ │ │ - @ instruction: 0x03a1ebc4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 55dc4 <__cxa_atexit@plt+0x48a84> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 55d84 <__cxa_atexit@plt+0x48a44> │ │ │ │ - ldr r7, [pc, #104] @ 55ddc <__cxa_atexit@plt+0x48a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r6, [pc, #20] @ 4fe48 <__cxa_atexit@plt+0x42b08> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 55de4 <__cxa_atexit@plt+0x48aa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 55de8 <__cxa_atexit@plt+0x48aa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #97 @ 0x61 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #64] @ 55dec <__cxa_atexit@plt+0x48aac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a2c200 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a2c254 │ │ │ │ + biceq sp, lr, #180, 26 @ 0x2d00 │ │ │ │ + biceq sp, lr, #100, 28 @ 0x640 │ │ │ │ + @ instruction: 0x03a2c1bc │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4fee8 <__cxa_atexit@plt+0x42ba8> │ │ │ │ + ldr r2, [pc, #116] @ 4ff00 <__cxa_atexit@plt+0x42bc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 4ff04 <__cxa_atexit@plt+0x42bc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r8, [pc, #84] @ 4ff08 <__cxa_atexit@plt+0x42bc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr r9, [pc, #76] @ 4ff0c <__cxa_atexit@plt+0x42bcc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, r9} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 55de0 <__cxa_atexit@plt+0x48aa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a1eb9c │ │ │ │ - @ instruction: 0x03a1eb54 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - biceq r8, lr, #12, 28 @ 0xc0 │ │ │ │ - biceq r8, lr, #240, 26 @ 0x3c00 │ │ │ │ - @ instruction: 0x03a1eb3c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 4ff10 <__cxa_atexit@plt+0x42bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x03a2c17c │ │ │ │ + biceq sp, lr, #216, 24 @ 0xd800 │ │ │ │ + biceq sp, lr, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a2c0c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 55ebc <__cxa_atexit@plt+0x48b7c> │ │ │ │ - ldr r2, [pc, #208] @ 55ee0 <__cxa_atexit@plt+0x48ba0> │ │ │ │ + bhi 4ff60 <__cxa_atexit@plt+0x42c20> │ │ │ │ + ldr r2, [pc, #52] @ 4ff68 <__cxa_atexit@plt+0x42c28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 55e58 <__cxa_atexit@plt+0x48b18> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp r8, #0 │ │ │ │ - ble 55e64 <__cxa_atexit@plt+0x48b24> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 55ec4 <__cxa_atexit@plt+0x48b84> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 55e78 <__cxa_atexit@plt+0x48b38> │ │ │ │ - ldr r7, [pc, #152] @ 55ee4 <__cxa_atexit@plt+0x48ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 55eec <__cxa_atexit@plt+0x48bac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #124] @ 55ef0 <__cxa_atexit@plt+0x48bb0> │ │ │ │ + ldr r1, [pc, #48] @ 4ff6c <__cxa_atexit@plt+0x42c2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 4ff70 <__cxa_atexit@plt+0x42c30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 55ef4 <__cxa_atexit@plt+0x48bb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 55ef8 <__cxa_atexit@plt+0x48bb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #97 @ 0x61 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #92] @ 55efc <__cxa_atexit@plt+0x48bbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc500 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 55ee8 <__cxa_atexit@plt+0x48ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a1eac4 │ │ │ │ - @ instruction: 0x03a1ea54 │ │ │ │ - @ instruction: 0x03a1ea90 │ │ │ │ - @ instruction: 0x03a1ea88 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - biceq r8, lr, #24, 26 @ 0x600 │ │ │ │ - biceq r8, lr, #252, 24 @ 0xfc00 │ │ │ │ - @ instruction: 0x03a1ea2c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2c090 │ │ │ │ + biceq sp, lr, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0x03a2c064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r8, #0 │ │ │ │ - ble 55f48 <__cxa_atexit@plt+0x48c08> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 55fa0 <__cxa_atexit@plt+0x48c60> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 55f5c <__cxa_atexit@plt+0x48c1c> │ │ │ │ - ldr r7, [pc, #128] @ 55fbc <__cxa_atexit@plt+0x48c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 55fc4 <__cxa_atexit@plt+0x48c84> │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5000c <__cxa_atexit@plt+0x42ccc> │ │ │ │ + ldr r7, [pc, #152] @ 50034 <__cxa_atexit@plt+0x42cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #112] @ 55fc8 <__cxa_atexit@plt+0x48c88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 55fcc <__cxa_atexit@plt+0x48c8c> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 4fffc <__cxa_atexit@plt+0x42cbc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 5001c <__cxa_atexit@plt+0x42cdc> │ │ │ │ + ldr r7, [pc, #124] @ 5003c <__cxa_atexit@plt+0x42cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 55fd0 <__cxa_atexit@plt+0x48c90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #97 @ 0x61 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r3, [pc, #120] @ 50040 <__cxa_atexit@plt+0x42d00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 50044 <__cxa_atexit@plt+0x42d04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #80] @ 55fd4 <__cxa_atexit@plt+0x48c94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 55fc0 <__cxa_atexit@plt+0x48c80> │ │ │ │ + ldr r7, [pc, #36] @ 50038 <__cxa_atexit@plt+0x42cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a1e9d4 │ │ │ │ - @ instruction: 0x03a1e978 │ │ │ │ - @ instruction: 0x03a1e9ac │ │ │ │ - @ instruction: 0x03a1e9a4 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - biceq r8, lr, #52, 24 @ 0x3400 │ │ │ │ - biceq r8, lr, #24, 24 @ 0x1800 │ │ │ │ - @ instruction: 0x03a1e954 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + @ instruction: 0x03a2c018 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + biceq sp, lr, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0x03a2bf84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5006c <__cxa_atexit@plt+0x42d2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3fc740 <__cxa_atexit@plt+0x3ef400> │ │ │ │ + biceq sp, lr, #60, 22 @ 0xf000 │ │ │ │ + @ instruction: 0x03a2bf5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56034 <__cxa_atexit@plt+0x48cf4> │ │ │ │ + bhi 500cc <__cxa_atexit@plt+0x42d8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56040 <__cxa_atexit@plt+0x48d00> │ │ │ │ - ldr r2, [pc, #68] @ 56050 <__cxa_atexit@plt+0x48d10> │ │ │ │ + bcc 500d8 <__cxa_atexit@plt+0x42d98> │ │ │ │ + ldr r2, [pc, #68] @ 500e8 <__cxa_atexit@plt+0x42da8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 56054 <__cxa_atexit@plt+0x48d14> │ │ │ │ + ldr r8, [pc, #64] @ 500ec <__cxa_atexit@plt+0x42dac> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 56058 <__cxa_atexit@plt+0x48d18> │ │ │ │ + ldr r1, [pc, #60] @ 500f0 <__cxa_atexit@plt+0x42db0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - cmneq ip, #-469762045 @ 0xe4000003 │ │ │ │ - biceq r8, lr, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + cmneq sp, #1136 @ 0x470 │ │ │ │ + biceq sp, lr, #212, 20 @ 0xd4000 │ │ │ │ + @ instruction: 0x03a2bee0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 560c8 <__cxa_atexit@plt+0x48d88> │ │ │ │ - ldr r2, [pc, #108] @ 560e4 <__cxa_atexit@plt+0x48da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 560bc <__cxa_atexit@plt+0x48d7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 560d0 <__cxa_atexit@plt+0x48d90> │ │ │ │ - ldr r3, [pc, #72] @ 560e8 <__cxa_atexit@plt+0x48da8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bhi 50188 <__cxa_atexit@plt+0x42e48> │ │ │ │ + ldr r7, [pc, #152] @ 501b0 <__cxa_atexit@plt+0x42e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 50178 <__cxa_atexit@plt+0x42e38> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 50198 <__cxa_atexit@plt+0x42e58> │ │ │ │ + ldr r7, [pc, #124] @ 501b8 <__cxa_atexit@plt+0x42e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #120] @ 501bc <__cxa_atexit@plt+0x42e7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #116] @ 501c0 <__cxa_atexit@plt+0x42e80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r3, r6} │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 501b4 <__cxa_atexit@plt+0x42e74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r8, lr, #244, 24 @ 0xf400 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a2be9c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + biceq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + @ instruction: 0x03a2be14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56128 <__cxa_atexit@plt+0x48de8> │ │ │ │ - ldr r2, [pc, #36] @ 56134 <__cxa_atexit@plt+0x48df4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 50228 <__cxa_atexit@plt+0x42ee8> │ │ │ │ + ldr r2, [pc, #72] @ 50234 <__cxa_atexit@plt+0x42ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 50238 <__cxa_atexit@plt+0x42ef8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ 5023c <__cxa_atexit@plt+0x42efc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r8, lr, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0x03a1e800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + biceq sp, lr, #144, 18 @ 0x240000 │ │ │ │ + @ instruction: 0x03a2bde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56180 <__cxa_atexit@plt+0x48e40> │ │ │ │ - ldr r7, [pc, #52] @ 56190 <__cxa_atexit@plt+0x48e50> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 50304 <__cxa_atexit@plt+0x42fc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 502f8 <__cxa_atexit@plt+0x42fb8> │ │ │ │ + ldr r7, [pc, #212] @ 5034c <__cxa_atexit@plt+0x4300c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50310 <__cxa_atexit@plt+0x42fd0> │ │ │ │ + ldr r7, [pc, #188] @ 50350 <__cxa_atexit@plt+0x43010> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56174 <__cxa_atexit@plt+0x48e34> │ │ │ │ - mov r7, r9 │ │ │ │ - b 561a4 <__cxa_atexit@plt+0x48e64> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r3] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5032c <__cxa_atexit@plt+0x42fec> │ │ │ │ + ldr r7, [pc, #176] @ 50360 <__cxa_atexit@plt+0x43020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #172] @ 50364 <__cxa_atexit@plt+0x43024> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #168] @ 50368 <__cxa_atexit@plt+0x43028> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 5036c <__cxa_atexit@plt+0x4302c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 56194 <__cxa_atexit@plt+0x48e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #64] @ 50358 <__cxa_atexit@plt+0x43018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #60] @ 5035c <__cxa_atexit@plt+0x4301c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a1e7cc │ │ │ │ - @ instruction: 0x03a1e7a4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 561e4 <__cxa_atexit@plt+0x48ea4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56244 <__cxa_atexit@plt+0x48f04> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [pc, #144] @ 56260 <__cxa_atexit@plt+0x48f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 561fc <__cxa_atexit@plt+0x48ebc> │ │ │ │ - ldr r7, [pc, #104] @ 56254 <__cxa_atexit@plt+0x48f14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [pc, #96] @ 56258 <__cxa_atexit@plt+0x48f18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #32] @ 50354 <__cxa_atexit@plt+0x43014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, r7, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56228 <__cxa_atexit@plt+0x48ee8> │ │ │ │ - ldr r3, [pc, #76] @ 5625c <__cxa_atexit@plt+0x48f1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5623c <__cxa_atexit@plt+0x48efc> │ │ │ │ - b 56274 <__cxa_atexit@plt+0x48f34> │ │ │ │ - ldr r7, [pc, #52] @ 56264 <__cxa_atexit@plt+0x48f24> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sp, lr, #12, 18 @ 0x30000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0x03a2bc98 │ │ │ │ + @ instruction: 0x03a2bcb4 │ │ │ │ + @ instruction: 0x03a2bd0c │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0x03a2bd14 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + biceq sp, lr, #192, 16 @ 0xc00000 │ │ │ │ + @ instruction: 0x03a2bccc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 503cc <__cxa_atexit@plt+0x4308c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 503c4 <__cxa_atexit@plt+0x43084> │ │ │ │ + ldr r8, [pc, #48] @ 503d4 <__cxa_atexit@plt+0x43094> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 503d8 <__cxa_atexit@plt+0x43098> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #40] @ 503dc <__cxa_atexit@plt+0x4309c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 4fd78 <__cxa_atexit@plt+0x42a38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0x03a2bc88 │ │ │ │ + biceq sp, lr, #208, 14 @ 0x3400000 │ │ │ │ + @ instruction: 0x03a2bbf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5042c <__cxa_atexit@plt+0x430ec> │ │ │ │ + ldr r2, [pc, #52] @ 50434 <__cxa_atexit@plt+0x430f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 50438 <__cxa_atexit@plt+0x430f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 5043c <__cxa_atexit@plt+0x430fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc500 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a2bbc4 │ │ │ │ + biceq sp, lr, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0x03a2bb98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 504bc <__cxa_atexit@plt+0x4317c> │ │ │ │ + @ instruction: 0x03a2bb74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 50498 <__cxa_atexit@plt+0x43158> │ │ │ │ + ldr r2, [pc, #40] @ 504a4 <__cxa_atexit@plt+0x43164> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #32] @ 504a8 <__cxa_atexit@plt+0x43168> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 3fc740 <__cxa_atexit@plt+0x3ef400> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq sp, lr, #12, 14 @ 0x300000 │ │ │ │ + biceq sp, lr, #16, 14 @ 0x400000 │ │ │ │ + @ instruction: 0x03a2bb28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50560 <__cxa_atexit@plt+0x43220> │ │ │ │ + ldr r7, [pc, #184] @ 50588 <__cxa_atexit@plt+0x43248> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 50550 <__cxa_atexit@plt+0x43210> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 50570 <__cxa_atexit@plt+0x43230> │ │ │ │ + ldr r7, [pc, #156] @ 50590 <__cxa_atexit@plt+0x43250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ 50594 <__cxa_atexit@plt+0x43254> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + ldr r1, [pc, #136] @ 50598 <__cxa_atexit@plt+0x43258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [pc, #132] @ 5059c <__cxa_atexit@plt+0x4325c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #49 @ 0x31 │ │ │ │ + add r3, r3, #768 @ 0x300 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 5058c <__cxa_atexit@plt+0x4324c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r8, lr, #188, 18 @ 0x2f0000 │ │ │ │ - biceq r8, lr, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r8, lr, #84, 20 @ 0x54000 │ │ │ │ - @ instruction: 0x03a1e6f8 │ │ │ │ - @ instruction: 0x03a1e6d4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a2bafc │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + biceq sp, lr, #124, 12 @ 0x7c00000 │ │ │ │ + biceq sp, lr, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0x03a2ba38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r3, #5 │ │ │ │ - beq 562d4 <__cxa_atexit@plt+0x48f94> │ │ │ │ - cmp r3, #6 │ │ │ │ - bne 56340 <__cxa_atexit@plt+0x49000> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 56360 <__cxa_atexit@plt+0x49020> │ │ │ │ - ldr r1, [pc, #208] @ 5637c <__cxa_atexit@plt+0x4903c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #204] @ 56380 <__cxa_atexit@plt+0x49040> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - stm r5, {r1, r6} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56354 <__cxa_atexit@plt+0x49014> │ │ │ │ - mov r6, r3 │ │ │ │ - b 561a4 <__cxa_atexit@plt+0x48e64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 56368 <__cxa_atexit@plt+0x49028> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [pc, #148] @ 56384 <__cxa_atexit@plt+0x49044> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #17 │ │ │ │ - ldr lr, [pc, #132] @ 56388 <__cxa_atexit@plt+0x49048> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 5638c <__cxa_atexit@plt+0x4904c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50620 <__cxa_atexit@plt+0x432e0> │ │ │ │ + ldr r2, [pc, #100] @ 5062c <__cxa_atexit@plt+0x432ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ 50630 <__cxa_atexit@plt+0x432f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r8, [pc, #80] @ 50634 <__cxa_atexit@plt+0x432f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #76] @ 50638 <__cxa_atexit@plt+0x432f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ 56390 <__cxa_atexit@plt+0x49050> │ │ │ │ + add r0, r0, #49 @ 0x31 │ │ │ │ + add r0, r0, #768 @ 0x300 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + biceq sp, lr, #168, 10 @ 0x2a000000 │ │ │ │ + biceq sp, lr, #164, 10 @ 0x29000000 │ │ │ │ + @ instruction: 0x03a2ba20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 50720 <__cxa_atexit@plt+0x433e0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 50714 <__cxa_atexit@plt+0x433d4> │ │ │ │ + ldr r7, [pc, #244] @ 50768 <__cxa_atexit@plt+0x43428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + sub r3, r8, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5072c <__cxa_atexit@plt+0x433ec> │ │ │ │ + ldr r7, [pc, #220] @ 5076c <__cxa_atexit@plt+0x4342c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r3] │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 50748 <__cxa_atexit@plt+0x43408> │ │ │ │ + ldr r7, [pc, #208] @ 5077c <__cxa_atexit@plt+0x4343c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #204] @ 50780 <__cxa_atexit@plt+0x43440> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #200] @ 50784 <__cxa_atexit@plt+0x43444> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + ldr r8, [pc, #188] @ 50788 <__cxa_atexit@plt+0x43448> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ + ldr r1, [pc, #184] @ 5078c <__cxa_atexit@plt+0x4344c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #49 @ 0x31 │ │ │ │ + add r1, r1, #768 @ 0x300 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #48] @ 56378 <__cxa_atexit@plt+0x49038> │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #64] @ 50774 <__cxa_atexit@plt+0x43434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #60] @ 50778 <__cxa_atexit@plt+0x43438> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 50770 <__cxa_atexit@plt+0x43430> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sp, lr, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x03a2b87c │ │ │ │ + @ instruction: 0x03a2b898 │ │ │ │ + @ instruction: 0x03a2b928 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x03a2b918 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + biceq sp, lr, #192, 8 @ 0xc0000000 │ │ │ │ + biceq sp, lr, #188, 8 @ 0xbc000000 │ │ │ │ + @ instruction: 0x03a2b8d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 507ec <__cxa_atexit@plt+0x434ac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 507e4 <__cxa_atexit@plt+0x434a4> │ │ │ │ + ldr r8, [pc, #48] @ 507f4 <__cxa_atexit@plt+0x434b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ 507f8 <__cxa_atexit@plt+0x434b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #40] @ 507fc <__cxa_atexit@plt+0x434bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 4f76c <__cxa_atexit@plt+0x4242c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - b 5636c <__cxa_atexit@plt+0x4902c> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a1e5e0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - biceq r8, lr, #216, 20 @ 0xd8000 │ │ │ │ - biceq r8, lr, #156, 16 @ 0x9c0000 │ │ │ │ - biceq r8, lr, #112, 20 @ 0x70000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0x03a2b8a0 │ │ │ │ + biceq sp, lr, #176, 6 @ 0xc0000002 │ │ │ │ + @ instruction: 0x03a2bb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 563ec <__cxa_atexit@plt+0x490ac> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 50858 <__cxa_atexit@plt+0x43518> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 563e4 <__cxa_atexit@plt+0x490a4> │ │ │ │ - ldr r3, [pc, #48] @ 563f4 <__cxa_atexit@plt+0x490b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 50850 <__cxa_atexit@plt+0x43510> │ │ │ │ + ldr r3, [pc, #44] @ 50860 <__cxa_atexit@plt+0x43520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 50864 <__cxa_atexit@plt+0x43524> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ 563f8 <__cxa_atexit@plt+0x490b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc7d0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, lr, #208, 14 @ 0x3400000 │ │ │ │ - biceq r8, lr, #212, 14 @ 0x3500000 │ │ │ │ - @ instruction: 0x03a1e058 │ │ │ │ + @ instruction: 0x03a2bb3c │ │ │ │ + biceq sp, lr, #72, 6 @ 0x20000001 │ │ │ │ + @ instruction: 0x03a2bb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 56450 <__cxa_atexit@plt+0x49110> │ │ │ │ + bhi 508c0 <__cxa_atexit@plt+0x43580> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 56448 <__cxa_atexit@plt+0x49108> │ │ │ │ - ldr r8, [pc, #40] @ 56458 <__cxa_atexit@plt+0x49118> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 5645c <__cxa_atexit@plt+0x4911c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 508b8 <__cxa_atexit@plt+0x43578> │ │ │ │ + ldr r3, [pc, #44] @ 508c8 <__cxa_atexit@plt+0x43588> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 508cc <__cxa_atexit@plt+0x4358c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + b 3fc7d8 <__cxa_atexit@plt+0x3ef498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #504 @ 0x1f8 │ │ │ │ - biceq r8, lr, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x03a2bb40 │ │ │ │ + biceq sp, lr, #224, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 564bc <__cxa_atexit@plt+0x4917c> │ │ │ │ - ldr r7, [pc, #96] @ 564e0 <__cxa_atexit@plt+0x491a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 564cc <__cxa_atexit@plt+0x4918c> │ │ │ │ - ldr r7, [pc, #76] @ 564e4 <__cxa_atexit@plt+0x491a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 564b0 <__cxa_atexit@plt+0x49170> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 564ec <__cxa_atexit@plt+0x491ac> │ │ │ │ + bhi 50920 <__cxa_atexit@plt+0x435e0> │ │ │ │ + ldr r3, [pc, #64] @ 50930 <__cxa_atexit@plt+0x435f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50910 <__cxa_atexit@plt+0x435d0> │ │ │ │ + ldr r7, [pc, #48] @ 50934 <__cxa_atexit@plt+0x435f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 564e8 <__cxa_atexit@plt+0x491a8> │ │ │ │ + ldr r7, [pc, #16] @ 50938 <__cxa_atexit@plt+0x435f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - @ instruction: 0x03a1e560 │ │ │ │ - @ instruction: 0x03a1e518 │ │ │ │ - @ instruction: 0x03a1e4e4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a2bae8 │ │ │ │ + @ instruction: 0x03a2bacc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56520 <__cxa_atexit@plt+0x491e0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #184] @ 565cc <__cxa_atexit@plt+0x4928c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 50960 <__cxa_atexit@plt+0x43620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50998 <__cxa_atexit@plt+0x43658> │ │ │ │ + ldr r2, [pc, #40] @ 509b0 <__cxa_atexit@plt+0x43670> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #144] @ 565b8 <__cxa_atexit@plt+0x49278> │ │ │ │ + ldr r3, [pc, #20] @ 509b4 <__cxa_atexit@plt+0x43674> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 56588 <__cxa_atexit@plt+0x49248> │ │ │ │ - ldr r7, [pc, #116] @ 565bc <__cxa_atexit@plt+0x4927c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56594 <__cxa_atexit@plt+0x49254> │ │ │ │ - ldr r7, [pc, #96] @ 565c0 <__cxa_atexit@plt+0x49280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 565a4 <__cxa_atexit@plt+0x49264> │ │ │ │ - ldr r7, [pc, #88] @ 565d0 <__cxa_atexit@plt+0x49290> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, lr, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a2ba50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 50a7c <__cxa_atexit@plt+0x4373c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 50a88 <__cxa_atexit@plt+0x43748> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 50a98 <__cxa_atexit@plt+0x43758> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr sl, [pc, #144] @ 50a9c <__cxa_atexit@plt+0x4375c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #140] @ 50aa0 <__cxa_atexit@plt+0x43760> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #6 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r2, [pc, #116] @ 50aa4 <__cxa_atexit@plt+0x43764> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #100] @ 50aa8 <__cxa_atexit@plt+0x43768> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50a6c <__cxa_atexit@plt+0x4372c> │ │ │ │ + ldr r7, [pc, #76] @ 50aac <__cxa_atexit@plt+0x4376c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 565c8 <__cxa_atexit@plt+0x49288> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 565c4 <__cxa_atexit@plt+0x49284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x03a1e488 │ │ │ │ - @ instruction: 0x03a1e440 │ │ │ │ - biceq r8, lr, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - @ instruction: 0x03a1e400 │ │ │ │ + biceq sp, lr, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq sp, lr, #52, 8 @ 0x34000000 │ │ │ │ + @ instruction: 0x03a2b9d0 │ │ │ │ + biceq sp, lr, #72, 2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x03a2b958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 56664 <__cxa_atexit@plt+0x49324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ + ldr r3, [pc, #16] @ 50ad4 <__cxa_atexit@plt+0x43794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50b0c <__cxa_atexit@plt+0x437cc> │ │ │ │ + ldr r2, [pc, #40] @ 50b24 <__cxa_atexit@plt+0x437e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 50b28 <__cxa_atexit@plt+0x437e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, lr, #24, 2 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a2b8dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56640 <__cxa_atexit@plt+0x49300> │ │ │ │ - ldr r7, [pc, #100] @ 56668 <__cxa_atexit@plt+0x49328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56650 <__cxa_atexit@plt+0x49310> │ │ │ │ - ldr r7, [pc, #80] @ 5666c <__cxa_atexit@plt+0x4932c> │ │ │ │ + bhi 50b94 <__cxa_atexit@plt+0x43854> │ │ │ │ + ldr r2, [pc, #80] @ 50b9c <__cxa_atexit@plt+0x4385c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 50ba0 <__cxa_atexit@plt+0x43860> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50b84 <__cxa_atexit@plt+0x43844> │ │ │ │ + ldr r7, [pc, #44] @ 50ba4 <__cxa_atexit@plt+0x43864> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 56634 <__cxa_atexit@plt+0x492f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 56674 <__cxa_atexit@plt+0x49334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq sp, lr, #44 @ 0x2c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a2b860 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 50bcc <__cxa_atexit@plt+0x4388c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50c04 <__cxa_atexit@plt+0x438c4> │ │ │ │ + ldr r2, [pc, #40] @ 50c1c <__cxa_atexit@plt+0x438dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 56670 <__cxa_atexit@plt+0x49330> │ │ │ │ + ldr r3, [pc, #20] @ 50c20 <__cxa_atexit@plt+0x438e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, lr, #32 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a2b7e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50c8c <__cxa_atexit@plt+0x4394c> │ │ │ │ + ldr r2, [pc, #80] @ 50c94 <__cxa_atexit@plt+0x43954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 50c98 <__cxa_atexit@plt+0x43958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50c7c <__cxa_atexit@plt+0x4393c> │ │ │ │ + ldr r7, [pc, #44] @ 50c9c <__cxa_atexit@plt+0x4395c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a1e3dc │ │ │ │ - @ instruction: 0x03a1e394 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq ip, lr, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a2b768 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 50cc4 <__cxa_atexit@plt+0x43984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 566b8 <__cxa_atexit@plt+0x49378> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 566d0 <__cxa_atexit@plt+0x49390> │ │ │ │ + bcc 50cfc <__cxa_atexit@plt+0x439bc> │ │ │ │ + ldr r2, [pc, #40] @ 50d14 <__cxa_atexit@plt+0x439d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 566d4 <__cxa_atexit@plt+0x49394> │ │ │ │ + ldr r3, [pc, #20] @ 50d18 <__cxa_atexit@plt+0x439d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r8, lr, #252, 8 @ 0xfc000000 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq ip, lr, #40, 30 @ 0xa0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a2b6e8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 50d78 <__cxa_atexit@plt+0x43a38> │ │ │ │ + ldr r3, [pc, #64] @ 50d88 <__cxa_atexit@plt+0x43a48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50d68 <__cxa_atexit@plt+0x43a28> │ │ │ │ + ldr r7, [pc, #44] @ 50d8c <__cxa_atexit@plt+0x43a4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 50d90 <__cxa_atexit@plt+0x43a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + @ instruction: 0x03a2b690 │ │ │ │ + @ instruction: 0x03a2b674 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50dec <__cxa_atexit@plt+0x43aac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 50df8 <__cxa_atexit@plt+0x43ab8> │ │ │ │ + ldr r1, [pc, #64] @ 50e08 <__cxa_atexit@plt+0x43ac8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 50e0c <__cxa_atexit@plt+0x43acc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq ip, lr, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56710 <__cxa_atexit@plt+0x493d0> │ │ │ │ - ldr r2, [pc, #36] @ 56718 <__cxa_atexit@plt+0x493d8> │ │ │ │ + bhi 50e48 <__cxa_atexit@plt+0x43b08> │ │ │ │ + ldr r2, [pc, #36] @ 50e50 <__cxa_atexit@plt+0x43b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 5671c <__cxa_atexit@plt+0x493dc> │ │ │ │ + ldr r5, [pc, #28] @ 50e54 <__cxa_atexit@plt+0x43b14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq ip, lr, #92, 26 @ 0x1700 │ │ │ │ + biceq sp, lr, #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50e90 <__cxa_atexit@plt+0x43b50> │ │ │ │ + ldr r2, [pc, #36] @ 50e98 <__cxa_atexit@plt+0x43b58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 50e9c <__cxa_atexit@plt+0x43b5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq ip, lr, #20, 26 @ 0x500 │ │ │ │ + biceq ip, lr, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0x03a2b564 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 50efc <__cxa_atexit@plt+0x43bbc> │ │ │ │ + ldr r3, [pc, #64] @ 50f0c <__cxa_atexit@plt+0x43bcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50eec <__cxa_atexit@plt+0x43bac> │ │ │ │ + ldr r7, [pc, #44] @ 50f10 <__cxa_atexit@plt+0x43bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 50f14 <__cxa_atexit@plt+0x43bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + @ instruction: 0x03a2b50c │ │ │ │ + @ instruction: 0x03a2b4f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50f70 <__cxa_atexit@plt+0x43c30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 50f7c <__cxa_atexit@plt+0x43c3c> │ │ │ │ + ldr r1, [pc, #64] @ 50f8c <__cxa_atexit@plt+0x43c4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 50f90 <__cxa_atexit@plt+0x43c50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, lr, #164, 8 @ 0xa4000000 │ │ │ │ - biceq r8, lr, #168, 8 @ 0xa8000000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq ip, lr, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56758 <__cxa_atexit@plt+0x49418> │ │ │ │ - ldr r2, [pc, #36] @ 56760 <__cxa_atexit@plt+0x49420> │ │ │ │ + bhi 50fcc <__cxa_atexit@plt+0x43c8c> │ │ │ │ + ldr r2, [pc, #36] @ 50fd4 <__cxa_atexit@plt+0x43c94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 56764 <__cxa_atexit@plt+0x49424> │ │ │ │ + ldr r5, [pc, #28] @ 50fd8 <__cxa_atexit@plt+0x43c98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, lr, #92, 8 @ 0x5c000000 │ │ │ │ - biceq r8, lr, #96, 8 @ 0x60000000 │ │ │ │ + biceq ip, lr, #216, 22 @ 0x36000 │ │ │ │ + biceq ip, lr, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 567a0 <__cxa_atexit@plt+0x49460> │ │ │ │ - ldr r2, [pc, #36] @ 567a8 <__cxa_atexit@plt+0x49468> │ │ │ │ + bhi 51014 <__cxa_atexit@plt+0x43cd4> │ │ │ │ + ldr r2, [pc, #36] @ 5101c <__cxa_atexit@plt+0x43cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 567ac <__cxa_atexit@plt+0x4946c> │ │ │ │ + ldr r5, [pc, #28] @ 51020 <__cxa_atexit@plt+0x43ce0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, lr, #20, 8 @ 0x14000000 │ │ │ │ - biceq r8, lr, #24, 8 @ 0x18000000 │ │ │ │ - @ instruction: 0x03a1e220 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq ip, lr, #144, 22 @ 0x24000 │ │ │ │ + biceq ip, lr, #76, 28 @ 0x4c0 │ │ │ │ + @ instruction: 0x03a2b3e0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 567f8 <__cxa_atexit@plt+0x494b8> │ │ │ │ - ldr r7, [pc, #52] @ 56808 <__cxa_atexit@plt+0x494c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 567ec <__cxa_atexit@plt+0x494ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5680c <__cxa_atexit@plt+0x494cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a1e234 │ │ │ │ - @ instruction: 0x03a1e1c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 56868 <__cxa_atexit@plt+0x49528> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 56984 <__cxa_atexit@plt+0x49644> │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr lr, [r2, #6] │ │ │ │ - ldr r2, [pc, #392] @ 569dc <__cxa_atexit@plt+0x4969c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, r1, #2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 56880 <__cxa_atexit@plt+0x49540> │ │ │ │ - ldr r2, [pc, #332] @ 569bc <__cxa_atexit@plt+0x4967c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [pc, #324] @ 569c0 <__cxa_atexit@plt+0x49680> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 568b4 <__cxa_atexit@plt+0x49574> │ │ │ │ - ldr r7, [pc, #324] @ 569d8 <__cxa_atexit@plt+0x49698> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 5136c <__cxa_atexit@plt+0x4402c> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 510e4 <__cxa_atexit@plt+0x43da4> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 511a0 <__cxa_atexit@plt+0x43e60> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 51230 <__cxa_atexit@plt+0x43ef0> │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 512bc <__cxa_atexit@plt+0x43f7c> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + ldr r3, [pc, #864] @ 513dc <__cxa_atexit@plt+0x4409c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 5133c <__cxa_atexit@plt+0x43ffc> │ │ │ │ + str r8, [r7] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5134c <__cxa_atexit@plt+0x4400c> │ │ │ │ + ldr r2, [pc, #828] @ 513e0 <__cxa_atexit@plt+0x440a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r0, #2] │ │ │ │ - str lr, [r5] │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 56934 <__cxa_atexit@plt+0x495f4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 569f4 <__cxa_atexit@plt+0x496b4> │ │ │ │ - ldr r2, [pc, #264] @ 569c4 <__cxa_atexit@plt+0x49684> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 56934 <__cxa_atexit@plt+0x495f4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 56940 <__cxa_atexit@plt+0x49600> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 56998 <__cxa_atexit@plt+0x49658> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #216] @ 569c8 <__cxa_atexit@plt+0x49688> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r6, r5, #8 │ │ │ │ - sub r8, r2, #2 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 569ac <__cxa_atexit@plt+0x4966c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 56958 <__cxa_atexit@plt+0x49618> │ │ │ │ - ldr r7, [pc, #180] @ 569d0 <__cxa_atexit@plt+0x49690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 56974 <__cxa_atexit@plt+0x49634> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #152] @ 569e0 <__cxa_atexit@plt+0x496a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #144] @ 569e4 <__cxa_atexit@plt+0x496a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 569cc <__cxa_atexit@plt+0x4968c> │ │ │ │ + beq 51360 <__cxa_atexit@plt+0x44020> │ │ │ │ + ldr r3, [pc, #796] @ 513e4 <__cxa_atexit@plt+0x440a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #104 @ 0x68 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5137c <__cxa_atexit@plt+0x4403c> │ │ │ │ + ldr r7, [pc, #764] @ 513fc <__cxa_atexit@plt+0x440bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r6] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr lr, [pc, #752] @ 51400 <__cxa_atexit@plt+0x440c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #744] @ 51404 <__cxa_atexit@plt+0x440c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r2, [pc, #720] @ 51408 <__cxa_atexit@plt+0x440c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #68]! @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #80]! @ 0x50 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #676] @ 5140c <__cxa_atexit@plt+0x440cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #32]! │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #44]! @ 0x2c │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #42 @ 0x2a │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #32] @ 569d4 <__cxa_atexit@plt+0x49694> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5138c <__cxa_atexit@plt+0x4404c> │ │ │ │ + ldr r7, [pc, #560] @ 513ec <__cxa_atexit@plt+0x440ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 56968 <__cxa_atexit@plt+0x49628> │ │ │ │ - biceq r8, lr, #56, 6 @ 0xe0000000 │ │ │ │ - biceq r8, lr, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r1, r0, ip, asr #10 │ │ │ │ - biceq r8, lr, #52, 6 @ 0xd0000000 │ │ │ │ - @ instruction: 0x03a1e058 │ │ │ │ - andeq r1, r0, r4, ror #19 │ │ │ │ - @ instruction: 0x03a1e090 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - biceq r8, lr, #208, 6 @ 0x40000003 │ │ │ │ - @ instruction: 0x03a1e14c │ │ │ │ - @ instruction: 0x03a1e140 │ │ │ │ - @ instruction: 0x03a1dfec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #-4]! │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 56ae0 <__cxa_atexit@plt+0x497a0> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 56a58 <__cxa_atexit@plt+0x49718> │ │ │ │ - bic r0, r1, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #8 │ │ │ │ - beq 56b78 <__cxa_atexit@plt+0x49838> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 56a58 <__cxa_atexit@plt+0x49718> │ │ │ │ - ldr r7, [pc, #520] @ 56c48 <__cxa_atexit@plt+0x49908> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #540] @ 513f0 <__cxa_atexit@plt+0x440b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r1, [pc, #524] @ 513f4 <__cxa_atexit@plt+0x440b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #44]! @ 0x2c │ │ │ │ + ldr lr, [pc, #512] @ 513f8 <__cxa_atexit@plt+0x440b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r8, r3, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 5139c <__cxa_atexit@plt+0x4405c> │ │ │ │ + ldr r7, [pc, #468] @ 51420 <__cxa_atexit@plt+0x440e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56b44 <__cxa_atexit@plt+0x49804> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 56f94 <__cxa_atexit@plt+0x49c54> │ │ │ │ - ldr r2, [pc, #448] @ 56c20 <__cxa_atexit@plt+0x498e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 56b54 <__cxa_atexit@plt+0x49814> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 56b60 <__cxa_atexit@plt+0x49820> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 56bfc <__cxa_atexit@plt+0x498bc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #400] @ 56c24 <__cxa_atexit@plt+0x498e4> │ │ │ │ + ldr sl, [pc, #464] @ 51424 <__cxa_atexit@plt+0x440e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #460] @ 51428 <__cxa_atexit@plt+0x440e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #1] │ │ │ │ + ldr r2, [r9, #5] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #440] @ 5142c <__cxa_atexit@plt+0x440ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r6, r5, #12 │ │ │ │ - sub r8, r2, #2 │ │ │ │ - add r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56c10 <__cxa_atexit@plt+0x498d0> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 56b9c <__cxa_atexit@plt+0x4985c> │ │ │ │ - ldr r6, [pc, #360] @ 56c2c <__cxa_atexit@plt+0x498ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmib r5, {r6, r9} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 56bb8 <__cxa_atexit@plt+0x49878> │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str sl, [r2, #40]! @ 0x28 │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + sub r8, r3, #29 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 513ac <__cxa_atexit@plt+0x4406c> │ │ │ │ + ldr sl, [pc, #312] @ 51410 <__cxa_atexit@plt+0x440d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #308] @ 51414 <__cxa_atexit@plt+0x440d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #304] @ 51418 <__cxa_atexit@plt+0x440d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #300] @ 5141c <__cxa_atexit@plt+0x440dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r9, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #36]! @ 0x24 │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + sub r8, r3, #21 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #332] @ 56c34 <__cxa_atexit@plt+0x498f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56b44 <__cxa_atexit@plt+0x49804> │ │ │ │ - ldr r7, [pc, #308] @ 56c38 <__cxa_atexit@plt+0x498f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56bcc <__cxa_atexit@plt+0x4988c> │ │ │ │ - ldr r7, [pc, #288] @ 56c3c <__cxa_atexit@plt+0x498fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56be4 <__cxa_atexit@plt+0x498a4> │ │ │ │ - ldr r7, [pc, #296] @ 56c5c <__cxa_atexit@plt+0x4991c> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #220] @ 51430 <__cxa_atexit@plt+0x440f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #216] @ 51434 <__cxa_atexit@plt+0x440f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #236] @ 56c54 <__cxa_atexit@plt+0x49914> │ │ │ │ + ldr r7, [pc, #116] @ 513e8 <__cxa_atexit@plt+0x440a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #228] @ 56c58 <__cxa_atexit@plt+0x49918> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #204] @ 56c4c <__cxa_atexit@plt+0x4990c> │ │ │ │ + ldr r7, [pc, #76] @ 513d0 <__cxa_atexit@plt+0x44090> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ldr r7, [pc, #196] @ 56c50 <__cxa_atexit@plt+0x49910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x33a00> │ │ │ │ - ldr r7, [pc, #132] @ 56c28 <__cxa_atexit@plt+0x498e8> │ │ │ │ + mov r6, #104 @ 0x68 │ │ │ │ + b 513b8 <__cxa_atexit@plt+0x44078> │ │ │ │ + ldr r7, [pc, #56] @ 513cc <__cxa_atexit@plt+0x4408c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r6] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 56c44 <__cxa_atexit@plt+0x49904> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + b 513b8 <__cxa_atexit@plt+0x44078> │ │ │ │ + ldr r7, [pc, #52] @ 513d8 <__cxa_atexit@plt+0x44098> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 56c40 <__cxa_atexit@plt+0x49900> │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 513b8 <__cxa_atexit@plt+0x44078> │ │ │ │ + ldr r7, [pc, #32] @ 513d4 <__cxa_atexit@plt+0x44094> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 56c30 <__cxa_atexit@plt+0x498f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 56bac <__cxa_atexit@plt+0x4986c> │ │ │ │ - @ instruction: 0x000012b4 │ │ │ │ - biceq r8, lr, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0x03a1de14 │ │ │ │ - andeq r1, r0, ip, lsr r8 │ │ │ │ - @ instruction: 0x03a1de2c │ │ │ │ - andeq r1, r0, r0, lsl r1 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - @ instruction: 0x03a1de48 │ │ │ │ - @ instruction: 0x03a1de08 │ │ │ │ - andeq r0, r0, r0, asr r5 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r8, lr, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x03a1df2c │ │ │ │ - @ instruction: 0x03a1df20 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x03a1dd74 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x000005bc │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #7 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r4, asr #7 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r8, asr #8 │ │ │ │ + @ instruction: 0x03a2b0b0 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + biceq ip, lr, #128, 24 @ 0x8000 │ │ │ │ + biceq ip, lr, #144, 20 @ 0x90000 │ │ │ │ + biceq ip, lr, #144, 20 @ 0x90000 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + biceq ip, lr, #60, 26 @ 0xf00 │ │ │ │ + biceq ip, lr, #64, 22 @ 0x10000 │ │ │ │ + biceq ip, lr, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + biceq ip, lr, #108, 22 @ 0x1b000 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + biceq ip, lr, #236, 22 @ 0x3b000 │ │ │ │ + @ instruction: 0x03a2b040 │ │ │ │ + @ instruction: 0x03a2b038 │ │ │ │ + @ instruction: 0x03a2af54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 56c9c <__cxa_atexit@plt+0x4995c> │ │ │ │ - ldr r3, [pc, #196] @ 56d4c <__cxa_atexit@plt+0x49a0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ + bne 514a0 <__cxa_atexit@plt+0x44160> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #92] @ 514c4 <__cxa_atexit@plt+0x44184> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 56d00 <__cxa_atexit@plt+0x499c0> │ │ │ │ - b 56d60 <__cxa_atexit@plt+0x49a20> │ │ │ │ - ldr r3, [pc, #148] @ 56d38 <__cxa_atexit@plt+0x499f8> │ │ │ │ + beq 514b8 <__cxa_atexit@plt+0x44178> │ │ │ │ + ldr r3, [pc, #68] @ 514c8 <__cxa_atexit@plt+0x44188> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 56d08 <__cxa_atexit@plt+0x499c8> │ │ │ │ - ldr r7, [pc, #128] @ 56d3c <__cxa_atexit@plt+0x499fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r3, r2, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56d14 <__cxa_atexit@plt+0x499d4> │ │ │ │ - ldr r7, [pc, #108] @ 56d40 <__cxa_atexit@plt+0x49a00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r2, {r7, r8} │ │ │ │ - sub r7, r2, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56d24 <__cxa_atexit@plt+0x499e4> │ │ │ │ - ldr r7, [pc, #100] @ 56d50 <__cxa_atexit@plt+0x49a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str r8, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 56d48 <__cxa_atexit@plt+0x49a08> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #36] @ 514cc <__cxa_atexit@plt+0x4418c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 514d0 <__cxa_atexit@plt+0x44190> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 56d44 <__cxa_atexit@plt+0x49a04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffff824 │ │ │ │ - @ instruction: 0x03a1dd08 │ │ │ │ - @ instruction: 0x03a1dcc0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0x03a1dc80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a2aeec │ │ │ │ + @ instruction: 0x03a2aee0 │ │ │ │ + @ instruction: 0x03a2aeb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [pc, #16] @ 51504 <__cxa_atexit@plt+0x441c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a2ae84 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 56dd4 <__cxa_atexit@plt+0x49a94> │ │ │ │ + bne 51564 <__cxa_atexit@plt+0x44224> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56e10 <__cxa_atexit@plt+0x49ad0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 56e30 <__cxa_atexit@plt+0x49af0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56e1c <__cxa_atexit@plt+0x49adc> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 56dec <__cxa_atexit@plt+0x49aac> │ │ │ │ - ldr r2, [pc, #116] @ 56e34 <__cxa_atexit@plt+0x49af4> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 51608 <__cxa_atexit@plt+0x442c8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [pc, #240] @ 5162c <__cxa_atexit@plt+0x442ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + sub r8, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #172] @ 51618 <__cxa_atexit@plt+0x442d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #12]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 515d4 <__cxa_atexit@plt+0x44294> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 515e4 <__cxa_atexit@plt+0x442a4> │ │ │ │ + ldr r2, [pc, #136] @ 5161c <__cxa_atexit@plt+0x442dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 56e04 <__cxa_atexit@plt+0x49ac4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 56e3c <__cxa_atexit@plt+0x49afc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 56e40 <__cxa_atexit@plt+0x49b00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq 515fc <__cxa_atexit@plt+0x442bc> │ │ │ │ + ldr r3, [pc, #104] @ 51620 <__cxa_atexit@plt+0x442e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 56e44 <__cxa_atexit@plt+0x49b04> │ │ │ │ + ldr r7, [pc, #56] @ 51624 <__cxa_atexit@plt+0x442e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #48] @ 51628 <__cxa_atexit@plt+0x442e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 56e38 <__cxa_atexit@plt+0x49af8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r7, lr, #144, 28 @ 0x900 │ │ │ │ - andeq r1, r0, r0, asr #10 │ │ │ │ - @ instruction: 0x03a1dc20 │ │ │ │ - @ instruction: 0x03a1dcb8 │ │ │ │ - @ instruction: 0x03a1dcac │ │ │ │ - @ instruction: 0x03a1dbc4 │ │ │ │ - @ instruction: 0x03a1db8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0x03a2ada8 │ │ │ │ + @ instruction: 0x03a2ad9c │ │ │ │ + biceq ip, lr, #40, 18 @ 0xa0000 │ │ │ │ + @ instruction: 0x03a2ad5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 56ed8 <__cxa_atexit@plt+0x49b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 51698 <__cxa_atexit@plt+0x44358> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #92] @ 516bc <__cxa_atexit@plt+0x4437c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56eb4 <__cxa_atexit@plt+0x49b74> │ │ │ │ - ldr r7, [pc, #100] @ 56edc <__cxa_atexit@plt+0x49b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56ec4 <__cxa_atexit@plt+0x49b84> │ │ │ │ - ldr r7, [pc, #80] @ 56ee0 <__cxa_atexit@plt+0x49ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 56ea8 <__cxa_atexit@plt+0x49b68> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 56ee8 <__cxa_atexit@plt+0x49ba8> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 516b0 <__cxa_atexit@plt+0x44370> │ │ │ │ + ldr r3, [pc, #68] @ 516c0 <__cxa_atexit@plt+0x44380> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #36] @ 516c4 <__cxa_atexit@plt+0x44384> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 516c8 <__cxa_atexit@plt+0x44388> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 56ee4 <__cxa_atexit@plt+0x49ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffff680 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - @ instruction: 0x03a1db68 │ │ │ │ - @ instruction: 0x03a1db20 │ │ │ │ - @ instruction: 0x03a1d89c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0x03a2acf4 │ │ │ │ + @ instruction: 0x03a2ace8 │ │ │ │ + @ instruction: 0x03a2ad3c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56f5c <__cxa_atexit@plt+0x49c1c> │ │ │ │ - ldr r2, [pc, #96] @ 56f74 <__cxa_atexit@plt+0x49c34> │ │ │ │ + bcc 51768 <__cxa_atexit@plt+0x44428> │ │ │ │ + ldr r2, [pc, #136] @ 51780 <__cxa_atexit@plt+0x44440> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 56f78 <__cxa_atexit@plt+0x49c38> │ │ │ │ + ldr r8, [pc, #132] @ 51784 <__cxa_atexit@plt+0x44444> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 51788 <__cxa_atexit@plt+0x44448> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r9, [pc, #76] @ 56f7c <__cxa_atexit@plt+0x49c3c> │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r9, [pc, #104] @ 5178c <__cxa_atexit@plt+0x4444c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #72] @ 56f80 <__cxa_atexit@plt+0x49c40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 56f84 <__cxa_atexit@plt+0x49c44> │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #40]! @ 0x28 │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub r8, r6, #29 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 51790 <__cxa_atexit@plt+0x44450> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - @ instruction: 0x03a1d874 │ │ │ │ - biceq r7, lr, #172, 28 @ 0xac0 │ │ │ │ - biceq r7, lr, #80, 28 @ 0x500 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a1da4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + @ instruction: 0xfffff8e0 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + biceq ip, lr, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0x03a2ac74 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 56fe0 <__cxa_atexit@plt+0x49ca0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #8 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 570fc <__cxa_atexit@plt+0x49dbc> │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr lr, [r2, #6] │ │ │ │ - ldr r2, [pc, #392] @ 57154 <__cxa_atexit@plt+0x49e14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r0, r1, #2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 56ff8 <__cxa_atexit@plt+0x49cb8> │ │ │ │ - ldr r2, [pc, #332] @ 57134 <__cxa_atexit@plt+0x49df4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [pc, #324] @ 57138 <__cxa_atexit@plt+0x49df8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5702c <__cxa_atexit@plt+0x49cec> │ │ │ │ - ldr r7, [pc, #324] @ 57150 <__cxa_atexit@plt+0x49e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r0, #2] │ │ │ │ - str lr, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 570ac <__cxa_atexit@plt+0x49d6c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5716c <__cxa_atexit@plt+0x49e2c> │ │ │ │ - ldr r2, [pc, #264] @ 5713c <__cxa_atexit@plt+0x49dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 570ac <__cxa_atexit@plt+0x49d6c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 570b8 <__cxa_atexit@plt+0x49d78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 57110 <__cxa_atexit@plt+0x49dd0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #216] @ 57140 <__cxa_atexit@plt+0x49e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r6, r5, #8 │ │ │ │ - sub r8, r2, #2 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57124 <__cxa_atexit@plt+0x49de4> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 570d0 <__cxa_atexit@plt+0x49d90> │ │ │ │ - ldr r7, [pc, #180] @ 57148 <__cxa_atexit@plt+0x49e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 570ec <__cxa_atexit@plt+0x49dac> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #152] @ 57158 <__cxa_atexit@plt+0x49e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #144] @ 5715c <__cxa_atexit@plt+0x49e1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 57144 <__cxa_atexit@plt+0x49e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r6] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #32] @ 5714c <__cxa_atexit@plt+0x49e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 570e0 <__cxa_atexit@plt+0x49da0> │ │ │ │ - biceq r7, lr, #192, 22 @ 0x30000 │ │ │ │ - biceq r7, lr, #132, 24 @ 0x8400 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r7, lr, #188, 22 @ 0x2f000 │ │ │ │ - @ instruction: 0x03a1d8e0 │ │ │ │ - andeq r1, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x03a1d918 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - biceq r7, lr, #88, 24 @ 0x5800 │ │ │ │ - @ instruction: 0x03a1d9d4 │ │ │ │ - @ instruction: 0x03a1d9c8 │ │ │ │ - @ instruction: 0x03a1d874 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp r2, #5 │ │ │ │ - beq 57200 <__cxa_atexit@plt+0x49ec0> │ │ │ │ - cmp r2, #6 │ │ │ │ - beq 571b8 <__cxa_atexit@plt+0x49e78> │ │ │ │ - cmp r2, #20 │ │ │ │ - bne 5725c <__cxa_atexit@plt+0x49f1c> │ │ │ │ - ldr r5, [pc, #616] @ 57408 <__cxa_atexit@plt+0x4a0c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #608] @ 5740c <__cxa_atexit@plt+0x4a0cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x33a00> │ │ │ │ - ldr r7, [pc, #564] @ 573f4 <__cxa_atexit@plt+0x4a0b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57358 <__cxa_atexit@plt+0x4a018> │ │ │ │ - ldr r3, [pc, #544] @ 573f8 <__cxa_atexit@plt+0x4a0b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #540] @ 573fc <__cxa_atexit@plt+0x4a0bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #137 @ 0x89 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 57304 <__cxa_atexit@plt+0x49fc4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 561a4 <__cxa_atexit@plt+0x48e64> │ │ │ │ - ldr r7, [pc, #472] @ 573e0 <__cxa_atexit@plt+0x4a0a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 572e4 <__cxa_atexit@plt+0x49fa4> │ │ │ │ - ldr r7, [pc, #452] @ 573e4 <__cxa_atexit@plt+0x4a0a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57378 <__cxa_atexit@plt+0x4a038> │ │ │ │ - ldr r7, [pc, #436] @ 573e8 <__cxa_atexit@plt+0x4a0a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57390 <__cxa_atexit@plt+0x4a050> │ │ │ │ - ldr r7, [pc, #460] @ 57418 <__cxa_atexit@plt+0x4a0d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r3, [pc, #360] @ 573cc <__cxa_atexit@plt+0x4a08c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [r7, #8]! │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r2, #3 │ │ │ │ - beq 572f4 <__cxa_atexit@plt+0x49fb4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57314 <__cxa_atexit@plt+0x49fd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 573a4 <__cxa_atexit@plt+0x4a064> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #304] @ 573d0 <__cxa_atexit@plt+0x4a090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - add r2, r5, #12 │ │ │ │ - sub r8, r3, #2 │ │ │ │ - add r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 573bc <__cxa_atexit@plt+0x4a07c> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5732c <__cxa_atexit@plt+0x49fec> │ │ │ │ - ldr r2, [pc, #268] @ 573d8 <__cxa_atexit@plt+0x4a098> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51824 <__cxa_atexit@plt+0x444e4> │ │ │ │ + ldr r2, [pc, #124] @ 5183c <__cxa_atexit@plt+0x444fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57348 <__cxa_atexit@plt+0x4a008> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #244] @ 57410 <__cxa_atexit@plt+0x4a0d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #236] @ 57414 <__cxa_atexit@plt+0x4a0d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 573d4 <__cxa_atexit@plt+0x4a094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 57400 <__cxa_atexit@plt+0x4a0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #156] @ 57404 <__cxa_atexit@plt+0x4a0c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 573f0 <__cxa_atexit@plt+0x4a0b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 573ec <__cxa_atexit@plt+0x4a0ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 573dc <__cxa_atexit@plt+0x4a09c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 5733c <__cxa_atexit@plt+0x49ffc> │ │ │ │ - andeq r0, r0, ip, lsr #15 │ │ │ │ - biceq r7, lr, #132, 18 @ 0x210000 │ │ │ │ - @ instruction: 0x03a1d684 │ │ │ │ - andeq r1, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1d680 │ │ │ │ - andeq r0, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, r4, asr r7 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0x03a1d69c │ │ │ │ - @ instruction: 0x03a1d65c │ │ │ │ - andeq r0, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0xffffefc8 │ │ │ │ - biceq r7, lr, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0x03a1d5f4 │ │ │ │ - biceq r7, lr, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - biceq r7, lr, #156, 24 @ 0x9c00 │ │ │ │ - @ instruction: 0x03a1d778 │ │ │ │ - @ instruction: 0x03a1d76c │ │ │ │ - @ instruction: 0xfffff5cc │ │ │ │ - @ instruction: 0x03a1d5b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57458 <__cxa_atexit@plt+0x4a118> │ │ │ │ - ldr r3, [pc, #196] @ 57508 <__cxa_atexit@plt+0x4a1c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 574bc <__cxa_atexit@plt+0x4a17c> │ │ │ │ - b 5751c <__cxa_atexit@plt+0x4a1dc> │ │ │ │ - ldr r3, [pc, #148] @ 574f4 <__cxa_atexit@plt+0x4a1b4> │ │ │ │ + ldr r8, [pc, #120] @ 51840 <__cxa_atexit@plt+0x44500> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #116] @ 51844 <__cxa_atexit@plt+0x44504> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r9, [pc, #100] @ 51848 <__cxa_atexit@plt+0x44508> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #36]! @ 0x24 │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + sub r8, r6, #21 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 5184c <__cxa_atexit@plt+0x4450c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + mov r2, #56 @ 0x38 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 574c4 <__cxa_atexit@plt+0x4a184> │ │ │ │ - ldr r7, [pc, #128] @ 574f8 <__cxa_atexit@plt+0x4a1b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r3, r2, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 574d0 <__cxa_atexit@plt+0x4a190> │ │ │ │ - ldr r7, [pc, #108] @ 574fc <__cxa_atexit@plt+0x4a1bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r2, {r7, r8} │ │ │ │ - sub r7, r2, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 574e0 <__cxa_atexit@plt+0x4a1a0> │ │ │ │ - ldr r7, [pc, #100] @ 5750c <__cxa_atexit@plt+0x4a1cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - str r8, [r2, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 57504 <__cxa_atexit@plt+0x4a1c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 57500 <__cxa_atexit@plt+0x4a1c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffff068 │ │ │ │ - @ instruction: 0x03a1d54c │ │ │ │ - @ instruction: 0x03a1d504 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff370 │ │ │ │ - @ instruction: 0x03a1d4c4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff5dc │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + @ instruction: 0xfffff644 │ │ │ │ + biceq ip, lr, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x03a2abb8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57590 <__cxa_atexit@plt+0x4a250> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 575cc <__cxa_atexit@plt+0x4a28c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 575ec <__cxa_atexit@plt+0x4a2ac> │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51918 <__cxa_atexit@plt+0x445d8> │ │ │ │ + ldr lr, [pc, #180] @ 51930 <__cxa_atexit@plt+0x445f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ 51934 <__cxa_atexit@plt+0x445f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #172] @ 51938 <__cxa_atexit@plt+0x445f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 575d8 <__cxa_atexit@plt+0x4a298> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 575a8 <__cxa_atexit@plt+0x4a268> │ │ │ │ - ldr r2, [pc, #116] @ 575f0 <__cxa_atexit@plt+0x4a2b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 575c0 <__cxa_atexit@plt+0x4a280> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 575f8 <__cxa_atexit@plt+0x4a2b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 575fc <__cxa_atexit@plt+0x4a2bc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + ldr r0, [pc, #132] @ 5193c <__cxa_atexit@plt+0x445fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #68]! @ 0x44 │ │ │ │ + mov r7, r1 │ │ │ │ + str r0, [r7, #80]! @ 0x50 │ │ │ │ + mov r0, r1 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + add lr, r1, #88 @ 0x58 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r3, [r1, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #92] @ 51940 <__cxa_atexit@plt+0x44600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r3, r1 │ │ │ │ + str r7, [r3, #32]! │ │ │ │ + str r3, [r1, #64] @ 0x40 │ │ │ │ + mov r2, r1 │ │ │ │ + str r7, [r2, #44]! @ 0x2c │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ + str r1, [r1, #76] @ 0x4c │ │ │ │ + str r1, [r1, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #42 @ 0x2a │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 57600 <__cxa_atexit@plt+0x4a2c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 575f4 <__cxa_atexit@plt+0x4a2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r7, lr, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r4, lsl #27 │ │ │ │ - @ instruction: 0x03a1d464 │ │ │ │ - @ instruction: 0x03a1d4fc │ │ │ │ - @ instruction: 0x03a1d4f0 │ │ │ │ - @ instruction: 0x03a1d408 │ │ │ │ - @ instruction: 0x03a1d3d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 57694 <__cxa_atexit@plt+0x4a354> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57670 <__cxa_atexit@plt+0x4a330> │ │ │ │ - ldr r7, [pc, #100] @ 57698 <__cxa_atexit@plt+0x4a358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57680 <__cxa_atexit@plt+0x4a340> │ │ │ │ - ldr r7, [pc, #80] @ 5769c <__cxa_atexit@plt+0x4a35c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 57664 <__cxa_atexit@plt+0x4a324> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 576a4 <__cxa_atexit@plt+0x4a364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 576a0 <__cxa_atexit@plt+0x4a360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffeec4 │ │ │ │ - @ instruction: 0xfffff1cc │ │ │ │ - @ instruction: 0x03a1d3ac │ │ │ │ - @ instruction: 0x03a1d364 │ │ │ │ - @ instruction: 0x03a1d13c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #36] @ 51944 <__cxa_atexit@plt+0x44604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #104 @ 0x68 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff3b0 │ │ │ │ + @ instruction: 0xfffff2b0 │ │ │ │ + biceq ip, lr, #204, 10 @ 0x33000000 │ │ │ │ + biceq ip, lr, #192, 6 │ │ │ │ + biceq ip, lr, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0x03a2aac0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57718 <__cxa_atexit@plt+0x4a3d8> │ │ │ │ - ldr r2, [pc, #96] @ 57730 <__cxa_atexit@plt+0x4a3f0> │ │ │ │ + bcc 519e8 <__cxa_atexit@plt+0x446a8> │ │ │ │ + ldr r2, [pc, #140] @ 51a00 <__cxa_atexit@plt+0x446c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 57734 <__cxa_atexit@plt+0x4a3f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r9, [pc, #76] @ 57738 <__cxa_atexit@plt+0x4a3f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #72] @ 5773c <__cxa_atexit@plt+0x4a3fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ + ldr r8, [pc, #112] @ 51a04 <__cxa_atexit@plt+0x446c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr lr, [pc, #104] @ 51a08 <__cxa_atexit@plt+0x446c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #44]! @ 0x2c │ │ │ │ + ldr lr, [pc, #92] @ 51a0c <__cxa_atexit@plt+0x446cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 57740 <__cxa_atexit@plt+0x4a400> │ │ │ │ + sub r8, r6, #31 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 51a10 <__cxa_atexit@plt+0x446d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ + mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffff054 │ │ │ │ - @ instruction: 0x03a1d114 │ │ │ │ - biceq r7, lr, #240, 12 @ 0xf000000 │ │ │ │ - biceq r7, lr, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a1d290 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57778 <__cxa_atexit@plt+0x4a438> │ │ │ │ - ldr r3, [pc, #80] @ 577b4 <__cxa_atexit@plt+0x4a474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5779c <__cxa_atexit@plt+0x4a45c> │ │ │ │ - b 577c4 <__cxa_atexit@plt+0x4a484> │ │ │ │ - ldr r3, [pc, #48] @ 577b0 <__cxa_atexit@plt+0x4a470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 577a4 <__cxa_atexit@plt+0x4a464> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 57f40 <__cxa_atexit@plt+0x4ac00> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a1d21c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57838 <__cxa_atexit@plt+0x4a4f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57874 <__cxa_atexit@plt+0x4a534> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 57894 <__cxa_atexit@plt+0x4a554> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff04c │ │ │ │ + biceq ip, lr, #192, 8 @ 0xc0000000 │ │ │ │ + biceq ip, lr, #216, 4 @ 0x8000000d │ │ │ │ + biceq ip, lr, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0x03a2a528 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57880 <__cxa_atexit@plt+0x4a540> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57850 <__cxa_atexit@plt+0x4a510> │ │ │ │ - ldr r2, [pc, #116] @ 57898 <__cxa_atexit@plt+0x4a558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57868 <__cxa_atexit@plt+0x4a528> │ │ │ │ + bhi 51a48 <__cxa_atexit@plt+0x44708> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 51a50 <__cxa_atexit@plt+0x44710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 578a0 <__cxa_atexit@plt+0x4a560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 578a4 <__cxa_atexit@plt+0x4a564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 578a8 <__cxa_atexit@plt+0x4a568> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + b 4e788 <__cxa_atexit@plt+0x41448> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq ip, lr, #76, 2 │ │ │ │ + @ instruction: 0x03a2a4e8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 51b14 <__cxa_atexit@plt+0x447d4> │ │ │ │ + ldr lr, [pc, #188] @ 51b34 <__cxa_atexit@plt+0x447f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #176] @ 51b38 <__cxa_atexit@plt+0x447f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 51b08 <__cxa_atexit@plt+0x447c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 51b20 <__cxa_atexit@plt+0x447e0> │ │ │ │ + ldr lr, [pc, #132] @ 51b3c <__cxa_atexit@plt+0x447fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr lr, [pc, #100] @ 51b40 <__cxa_atexit@plt+0x44800> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 5789c <__cxa_atexit@plt+0x4a55c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, lr, #44, 8 @ 0x2c000000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a1d1bc │ │ │ │ - @ instruction: 0x03a1d254 │ │ │ │ - @ instruction: 0x03a1d248 │ │ │ │ - @ instruction: 0x03a1d160 │ │ │ │ - @ instruction: 0x03a1d128 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 57f40 <__cxa_atexit@plt+0x4ac00> │ │ │ │ - @ instruction: 0x03a1d10c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 57958 <__cxa_atexit@plt+0x4a618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57934 <__cxa_atexit@plt+0x4a5f4> │ │ │ │ - ldr r7, [pc, #100] @ 5795c <__cxa_atexit@plt+0x4a61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57944 <__cxa_atexit@plt+0x4a604> │ │ │ │ - ldr r7, [pc, #80] @ 57960 <__cxa_atexit@plt+0x4a620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 57928 <__cxa_atexit@plt+0x4a5e8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 57968 <__cxa_atexit@plt+0x4a628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 57964 <__cxa_atexit@plt+0x4a624> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - @ instruction: 0xffffef08 │ │ │ │ - @ instruction: 0x03a1d0e8 │ │ │ │ - @ instruction: 0x03a1d0a0 │ │ │ │ - @ instruction: 0x03a1d030 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq ip, lr, #0, 2 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + biceq ip, lr, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0x03a2a3f8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 579dc <__cxa_atexit@plt+0x4a69c> │ │ │ │ - ldr r2, [pc, #96] @ 579f4 <__cxa_atexit@plt+0x4a6b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 579f8 <__cxa_atexit@plt+0x4a6b8> │ │ │ │ + bcc 51bb8 <__cxa_atexit@plt+0x44878> │ │ │ │ + ldr lr, [pc, #88] @ 51bc4 <__cxa_atexit@plt+0x44884> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r9, [pc, #76] @ 579fc <__cxa_atexit@plt+0x4a6bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #72] @ 57a00 <__cxa_atexit@plt+0x4a6c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr lr, [pc, #56] @ 51bc8 <__cxa_atexit@plt+0x44888> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 57a04 <__cxa_atexit@plt+0x4a6c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xffffed48 │ │ │ │ - @ instruction: 0x03a1d008 │ │ │ │ - biceq r7, lr, #44, 8 @ 0x2c000000 │ │ │ │ - biceq r7, lr, #208, 6 @ 0x40000003 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a1cfcc │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + biceq ip, lr, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0x03a2a36c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57a88 <__cxa_atexit@plt+0x4a748> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57ac4 <__cxa_atexit@plt+0x4a784> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 57ae4 <__cxa_atexit@plt+0x4a7a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51c30 <__cxa_atexit@plt+0x448f0> │ │ │ │ + ldr r3, [pc, #80] @ 51c48 <__cxa_atexit@plt+0x44908> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 51c4c <__cxa_atexit@plt+0x4490c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57ad0 <__cxa_atexit@plt+0x4a790> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57aa0 <__cxa_atexit@plt+0x4a760> │ │ │ │ - ldr r2, [pc, #116] @ 57ae8 <__cxa_atexit@plt+0x4a7a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57ab8 <__cxa_atexit@plt+0x4a778> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 57af0 <__cxa_atexit@plt+0x4a7b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 57af4 <__cxa_atexit@plt+0x4a7b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #60] @ 51c50 <__cxa_atexit@plt+0x44910> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 57af8 <__cxa_atexit@plt+0x4a7b8> │ │ │ │ + ldr r7, [pc, #28] @ 51c54 <__cxa_atexit@plt+0x44914> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + biceq fp, lr, #184, 30 @ 0x2e0 │ │ │ │ + biceq ip, lr, #0 │ │ │ │ + @ instruction: 0x03a2a7f4 │ │ │ │ + @ instruction: 0x03a2a7c8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51cbc <__cxa_atexit@plt+0x4497c> │ │ │ │ + ldr r3, [pc, #80] @ 51cd4 <__cxa_atexit@plt+0x44994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ 51cd8 <__cxa_atexit@plt+0x44998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #60] @ 51cdc <__cxa_atexit@plt+0x4499c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 57aec <__cxa_atexit@plt+0x4a7ac> │ │ │ │ + ldr r7, [pc, #28] @ 51ce0 <__cxa_atexit@plt+0x449a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r7, lr, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r0, ip, lsl #17 │ │ │ │ - @ instruction: 0x03a1cf6c │ │ │ │ - @ instruction: 0x03a1d004 │ │ │ │ - @ instruction: 0x03a1cff8 │ │ │ │ - @ instruction: 0x03a1cf10 │ │ │ │ - @ instruction: 0x03a1ced8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57b7c <__cxa_atexit@plt+0x4a83c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57bb8 <__cxa_atexit@plt+0x4a878> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 57bd8 <__cxa_atexit@plt+0x4a898> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + biceq fp, lr, #44, 30 @ 0xb0 │ │ │ │ + biceq fp, lr, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0x03a2a768 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57bc4 <__cxa_atexit@plt+0x4a884> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57b94 <__cxa_atexit@plt+0x4a854> │ │ │ │ - ldr r2, [pc, #116] @ 57bdc <__cxa_atexit@plt+0x4a89c> │ │ │ │ + bhi 51d60 <__cxa_atexit@plt+0x44a20> │ │ │ │ + ldr r2, [pc, #124] @ 51d7c <__cxa_atexit@plt+0x44a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 51d80 <__cxa_atexit@plt+0x44a40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 57bac <__cxa_atexit@plt+0x4a86c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 57be4 <__cxa_atexit@plt+0x4a8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 57be8 <__cxa_atexit@plt+0x4a8a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 57bec <__cxa_atexit@plt+0x4a8ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + beq 51d54 <__cxa_atexit@plt+0x44a14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 51d68 <__cxa_atexit@plt+0x44a28> │ │ │ │ + ldr r3, [pc, #76] @ 51d84 <__cxa_atexit@plt+0x44a44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 57be0 <__cxa_atexit@plt+0x4a8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r7, lr, #232 @ 0xe8 │ │ │ │ - muleq r0, r8, r7 │ │ │ │ - @ instruction: 0x03a1ce78 │ │ │ │ - @ instruction: 0x03a1cf10 │ │ │ │ - @ instruction: 0x03a1cf04 │ │ │ │ - @ instruction: 0x03a1ce1c │ │ │ │ - @ instruction: 0x03a1cde4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 57c80 <__cxa_atexit@plt+0x4a940> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57c5c <__cxa_atexit@plt+0x4a91c> │ │ │ │ - ldr r7, [pc, #100] @ 57c84 <__cxa_atexit@plt+0x4a944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 57c6c <__cxa_atexit@plt+0x4a92c> │ │ │ │ - ldr r7, [pc, #80] @ 57c88 <__cxa_atexit@plt+0x4a948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 57c50 <__cxa_atexit@plt+0x4a910> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 57c90 <__cxa_atexit@plt+0x4a950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 57c8c <__cxa_atexit@plt+0x4a94c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffe8d8 │ │ │ │ - @ instruction: 0xffffebe0 │ │ │ │ - @ instruction: 0x03a1cdc0 │ │ │ │ - @ instruction: 0x03a1cd78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq fp, lr, #124, 28 @ 0x7c0 │ │ │ │ + biceq fp, lr, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57ce8 <__cxa_atexit@plt+0x4a9a8> │ │ │ │ - ldr r9, [pc, #72] @ 57d00 <__cxa_atexit@plt+0x4a9c0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #68] @ 57d04 <__cxa_atexit@plt+0x4a9c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r2, r6, #17 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 57d08 <__cxa_atexit@plt+0x4a9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r7, lr, #208 @ 0xd0 │ │ │ │ - biceq r7, lr, #28, 2 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x03a1ccc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57d8c <__cxa_atexit@plt+0x4aa4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57dc8 <__cxa_atexit@plt+0x4aa88> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 57de8 <__cxa_atexit@plt+0x4aaa8> │ │ │ │ + bcc 51dc4 <__cxa_atexit@plt+0x44a84> │ │ │ │ + ldr r2, [pc, #36] @ 51dd0 <__cxa_atexit@plt+0x44a90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57dd4 <__cxa_atexit@plt+0x4aa94> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57da4 <__cxa_atexit@plt+0x4aa64> │ │ │ │ - ldr r2, [pc, #116] @ 57dec <__cxa_atexit@plt+0x4aaac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57dbc <__cxa_atexit@plt+0x4aa7c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 57df4 <__cxa_atexit@plt+0x4aab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 57df8 <__cxa_atexit@plt+0x4aab8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 57dfc <__cxa_atexit@plt+0x4aabc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 57df0 <__cxa_atexit@plt+0x4aab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r6, lr, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x03a1cc68 │ │ │ │ - @ instruction: 0x03a1cd00 │ │ │ │ - @ instruction: 0x03a1ccf4 │ │ │ │ - @ instruction: 0x03a1cc0c │ │ │ │ - @ instruction: 0x03a1cbd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57e80 <__cxa_atexit@plt+0x4ab40> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57ebc <__cxa_atexit@plt+0x4ab7c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #156] @ 57edc <__cxa_atexit@plt+0x4ab9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, lr, #252, 28 @ 0xfc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57ec8 <__cxa_atexit@plt+0x4ab88> │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57e98 <__cxa_atexit@plt+0x4ab58> │ │ │ │ - ldr r2, [pc, #116] @ 57ee0 <__cxa_atexit@plt+0x4aba0> │ │ │ │ + bhi 51e20 <__cxa_atexit@plt+0x44ae0> │ │ │ │ + ldr r2, [pc, #56] @ 51e28 <__cxa_atexit@plt+0x44ae8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 57eb0 <__cxa_atexit@plt+0x4ab70> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #96] @ 57ee8 <__cxa_atexit@plt+0x4aba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #88] @ 57eec <__cxa_atexit@plt+0x4abac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 57ef0 <__cxa_atexit@plt+0x4abb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 51e14 <__cxa_atexit@plt+0x44ad4> │ │ │ │ + ldr r3, [pc, #36] @ 51e2c <__cxa_atexit@plt+0x44aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 57ee4 <__cxa_atexit@plt+0x4aba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r6, lr, #228, 26 @ 0x3900 │ │ │ │ - muleq r0, r4, r4 │ │ │ │ - @ instruction: 0x03a1cb74 │ │ │ │ - @ instruction: 0x03a1cc0c │ │ │ │ - @ instruction: 0x03a1cc00 │ │ │ │ - @ instruction: 0x03a1cb18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57f24 <__cxa_atexit@plt+0x4abe4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 57f2c <__cxa_atexit@plt+0x4abec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, lr, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0x03a1caa0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq fp, lr, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 58014 <__cxa_atexit@plt+0x4acd4> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 57fd0 <__cxa_atexit@plt+0x4ac90> │ │ │ │ - ldr r7, [pc, #272] @ 58078 <__cxa_atexit@plt+0x4ad38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #1] │ │ │ │ - ldr r1, [r8, #5] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58004 <__cxa_atexit@plt+0x4acc4> │ │ │ │ - ldr r7, [pc, #240] @ 5807c <__cxa_atexit@plt+0x4ad3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58044 <__cxa_atexit@plt+0x4ad04> │ │ │ │ - ldr r7, [pc, #220] @ 58080 <__cxa_atexit@plt+0x4ad40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5805c <__cxa_atexit@plt+0x4ad1c> │ │ │ │ - ldr r7, [pc, #212] @ 58094 <__cxa_atexit@plt+0x4ad54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 58024 <__cxa_atexit@plt+0x4ace4> │ │ │ │ - ldr r7, [pc, #160] @ 58090 <__cxa_atexit@plt+0x4ad50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 5808c <__cxa_atexit@plt+0x4ad4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 58074 <__cxa_atexit@plt+0x4ad34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #60] @ 58088 <__cxa_atexit@plt+0x4ad48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 58084 <__cxa_atexit@plt+0x4ad44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0xffffe554 │ │ │ │ - @ instruction: 0x03a1c9d0 │ │ │ │ - @ instruction: 0x03a1c990 │ │ │ │ - @ instruction: 0x03a1ca20 │ │ │ │ - biceq r6, lr, #236, 26 @ 0x3b00 │ │ │ │ - @ instruction: 0xffffe858 │ │ │ │ - @ instruction: 0x03a1c93c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 58128 <__cxa_atexit@plt+0x4ade8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58104 <__cxa_atexit@plt+0x4adc4> │ │ │ │ - ldr r7, [pc, #100] @ 5812c <__cxa_atexit@plt+0x4adec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58114 <__cxa_atexit@plt+0x4add4> │ │ │ │ - ldr r7, [pc, #80] @ 58130 <__cxa_atexit@plt+0x4adf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 580f8 <__cxa_atexit@plt+0x4adb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 58138 <__cxa_atexit@plt+0x4adf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 58134 <__cxa_atexit@plt+0x4adf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffe430 │ │ │ │ - @ instruction: 0xffffe738 │ │ │ │ - @ instruction: 0x03a1c918 │ │ │ │ - @ instruction: 0x03a1c8d0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 581a0 <__cxa_atexit@plt+0x4ae60> │ │ │ │ - ldr r2, [pc, #88] @ 581b8 <__cxa_atexit@plt+0x4ae78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 581bc <__cxa_atexit@plt+0x4ae7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #17 │ │ │ │ - ldr r9, [pc, #64] @ 581c0 <__cxa_atexit@plt+0x4ae80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r2, r7, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 581c4 <__cxa_atexit@plt+0x4ae84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - biceq r6, lr, #24, 24 @ 0x1800 │ │ │ │ - biceq r6, lr, #92, 24 @ 0x5c00 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [pc, #16] @ 51e50 <__cxa_atexit@plt+0x44b10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq fp, lr, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58208 <__cxa_atexit@plt+0x4aec8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 58220 <__cxa_atexit@plt+0x4aee0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 58224 <__cxa_atexit@plt+0x4aee4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51e90 <__cxa_atexit@plt+0x44b50> │ │ │ │ + ldr r3, [pc, #40] @ 51ea0 <__cxa_atexit@plt+0x44b60> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, lr, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ + ldr r8, [pc, #36] @ 51ea4 <__cxa_atexit@plt+0x44b64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmnpeq ip, #340 @ p-variant is OBSOLETE @ 0x154 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58264 <__cxa_atexit@plt+0x4af24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 5826c <__cxa_atexit@plt+0x4af2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 58270 <__cxa_atexit@plt+0x4af30> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + bhi 51efc <__cxa_atexit@plt+0x44bbc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51f08 <__cxa_atexit@plt+0x44bc8> │ │ │ │ + ldr r2, [pc, #64] @ 51f18 <__cxa_atexit@plt+0x44bd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 51f1c <__cxa_atexit@plt+0x44bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, lr, #76, 18 @ 0x130000 │ │ │ │ - biceq r6, lr, #80, 18 @ 0x140000 │ │ │ │ - @ instruction: 0x03a1c75c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + biceq fp, lr, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 582dc <__cxa_atexit@plt+0x4af9c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 582bc <__cxa_atexit@plt+0x4af7c> │ │ │ │ - ldr r2, [pc, #72] @ 582ec <__cxa_atexit@plt+0x4afac> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51f84 <__cxa_atexit@plt+0x44c44> │ │ │ │ + ldr r3, [pc, #84] @ 51f9c <__cxa_atexit@plt+0x44c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 51fa0 <__cxa_atexit@plt+0x44c60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 582d0 <__cxa_atexit@plt+0x4af90> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [pc, #48] @ 582f4 <__cxa_atexit@plt+0x4afb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [pc, #76] @ 51fa4 <__cxa_atexit@plt+0x44c64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 582f0 <__cxa_atexit@plt+0x4afb0> │ │ │ │ + ldr r7, [pc, #28] @ 51fa8 <__cxa_atexit@plt+0x44c68> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a1c760 │ │ │ │ - @ instruction: 0x03a1c6f4 │ │ │ │ - @ instruction: 0x03a1c6dc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 5835c <__cxa_atexit@plt+0x4b01c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 58348 <__cxa_atexit@plt+0x4b008> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #8 │ │ │ │ - beq 583a0 <__cxa_atexit@plt+0x4b060> │ │ │ │ - cmp r7, #4 │ │ │ │ - bne 58348 <__cxa_atexit@plt+0x4b008> │ │ │ │ - ldr r7, [pc, #132] @ 583c8 <__cxa_atexit@plt+0x4b088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 583a8 <__cxa_atexit@plt+0x4b068> │ │ │ │ - ldr r7, [pc, #116] @ 583c4 <__cxa_atexit@plt+0x4b084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 583b4 <__cxa_atexit@plt+0x4b074> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r2, r3, #13 │ │ │ │ - ldr lr, [pc, #80] @ 583d0 <__cxa_atexit@plt+0x4b090> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 583d4 <__cxa_atexit@plt+0x4b094> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 583cc <__cxa_atexit@plt+0x4b08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a1c668 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r6, lr, #92, 20 @ 0x5c000 │ │ │ │ - biceq r6, lr, #4, 20 @ 0x4000 │ │ │ │ - @ instruction: 0x03a1c5fc │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + biceq fp, lr, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0x03a2a4b0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 583f8 <__cxa_atexit@plt+0x4b0b8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [pc, #24] @ 58420 <__cxa_atexit@plt+0x4b0e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 58424 <__cxa_atexit@plt+0x4b0e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x33a00> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r6, lr, #44, 20 @ 0x2c000 │ │ │ │ - @ instruction: 0x03a1c5ac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58448 <__cxa_atexit@plt+0x4b108> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #136] @ 584d8 <__cxa_atexit@plt+0x4b198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 584a8 <__cxa_atexit@plt+0x4b168> │ │ │ │ - ldr r7, [pc, #116] @ 584dc <__cxa_atexit@plt+0x4b19c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 584b4 <__cxa_atexit@plt+0x4b174> │ │ │ │ - ldr r7, [pc, #96] @ 584e0 <__cxa_atexit@plt+0x4b1a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 584c4 <__cxa_atexit@plt+0x4b184> │ │ │ │ - ldr r7, [pc, #84] @ 584ec <__cxa_atexit@plt+0x4b1ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 584e8 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 584e4 <__cxa_atexit@plt+0x4b1a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xffffe078 │ │ │ │ - @ instruction: 0x03a1c568 │ │ │ │ - @ instruction: 0x03a1c520 │ │ │ │ - @ instruction: 0xffffe380 │ │ │ │ - @ instruction: 0x03a1c4e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #120] @ 58580 <__cxa_atexit@plt+0x4b240> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5855c <__cxa_atexit@plt+0x4b21c> │ │ │ │ - ldr r7, [pc, #100] @ 58584 <__cxa_atexit@plt+0x4b244> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5856c <__cxa_atexit@plt+0x4b22c> │ │ │ │ - ldr r7, [pc, #80] @ 58588 <__cxa_atexit@plt+0x4b248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58550 <__cxa_atexit@plt+0x4b210> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 58590 <__cxa_atexit@plt+0x4b250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5858c <__cxa_atexit@plt+0x4b24c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffdfd8 │ │ │ │ - @ instruction: 0xffffe2e0 │ │ │ │ - @ instruction: 0x03a1c4c0 │ │ │ │ - @ instruction: 0x03a1c478 │ │ │ │ - @ instruction: 0x03a1c1f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58604 <__cxa_atexit@plt+0x4b2c4> │ │ │ │ - ldr r2, [pc, #96] @ 5861c <__cxa_atexit@plt+0x4b2dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 58620 <__cxa_atexit@plt+0x4b2e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r1, r6, #17 │ │ │ │ - ldr r9, [pc, #72] @ 58624 <__cxa_atexit@plt+0x4b2e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #68] @ 58628 <__cxa_atexit@plt+0x4b2e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r7, sl, lr} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 5862c <__cxa_atexit@plt+0x4b2ec> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 52010 <__cxa_atexit@plt+0x44cd0> │ │ │ │ + ldr r3, [pc, #84] @ 52028 <__cxa_atexit@plt+0x44ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0x03a1c1cc │ │ │ │ - biceq r6, lr, #0, 16 │ │ │ │ - biceq r6, lr, #164, 14 @ 0x2900000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a1c3a4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58650 <__cxa_atexit@plt+0x4b310> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 586d4 <__cxa_atexit@plt+0x4b394> │ │ │ │ - ldr r2, [pc, #132] @ 586f0 <__cxa_atexit@plt+0x4b3b0> │ │ │ │ + ldr r2, [pc, #80] @ 5202c <__cxa_atexit@plt+0x44cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 586f4 <__cxa_atexit@plt+0x4b3b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r7, r1, #1 │ │ │ │ - ldr r1, [pc, #112] @ 586f8 <__cxa_atexit@plt+0x4b3b8> │ │ │ │ + ldr r1, [pc, #76] @ 52030 <__cxa_atexit@plt+0x44cf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7], #-16 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 586e0 <__cxa_atexit@plt+0x4b3a0> │ │ │ │ - ldr r7, [pc, #76] @ 586fc <__cxa_atexit@plt+0x4b3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 586c8 <__cxa_atexit@plt+0x4b388> │ │ │ │ - mov r7, r9 │ │ │ │ - b 594d8 <__cxa_atexit@plt+0x4c198> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 58700 <__cxa_atexit@plt+0x4b3c0> │ │ │ │ + ldr r7, [pc, #28] @ 52034 <__cxa_atexit@plt+0x44cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - biceq r6, lr, #52, 10 @ 0xd000000 │ │ │ │ - biceq r6, lr, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r0, r4, lsr #28 │ │ │ │ - @ instruction: 0x03a1c3a4 │ │ │ │ - @ instruction: 0x03a1c2d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58724 <__cxa_atexit@plt+0x4b3e4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 58760 <__cxa_atexit@plt+0x4b420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58750 <__cxa_atexit@plt+0x4b410> │ │ │ │ - ldr r9, [r5], #4 │ │ │ │ - b 57f40 <__cxa_atexit@plt+0x4ac00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a1c270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 57f40 <__cxa_atexit@plt+0x4ac00> │ │ │ │ - @ instruction: 0x03a1c250 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + biceq fp, lr, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0x03a2a424 │ │ │ │ + @ instruction: 0x03a2a450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5880c <__cxa_atexit@plt+0x4b4cc> │ │ │ │ - ldr r3, [pc, #120] @ 5881c <__cxa_atexit@plt+0x4b4dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 587e0 <__cxa_atexit@plt+0x4b4a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 587f0 <__cxa_atexit@plt+0x4b4b0> │ │ │ │ - ldr r3, [pc, #92] @ 58820 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 52090 <__cxa_atexit@plt+0x44d50> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 52088 <__cxa_atexit@plt+0x44d48> │ │ │ │ + ldr r3, [pc, #44] @ 52098 <__cxa_atexit@plt+0x44d58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58804 <__cxa_atexit@plt+0x4b4c4> │ │ │ │ - b 588a8 <__cxa_atexit@plt+0x4b568> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 58828 <__cxa_atexit@plt+0x4b4e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 5882c <__cxa_atexit@plt+0x4b4ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #40] @ 5209c <__cxa_atexit@plt+0x44d5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc7d0 <__cxa_atexit@plt+0x3ef490> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 58824 <__cxa_atexit@plt+0x4b4e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x03a1c238 │ │ │ │ - @ instruction: 0x03a1c25c │ │ │ │ - @ instruction: 0x03a1c254 │ │ │ │ - @ instruction: 0x03a1c1a4 │ │ │ │ + @ instruction: 0x03a2a410 │ │ │ │ + biceq fp, lr, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58870 <__cxa_atexit@plt+0x4b530> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #52] @ 58890 <__cxa_atexit@plt+0x4b550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58888 <__cxa_atexit@plt+0x4b548> │ │ │ │ - b 588a8 <__cxa_atexit@plt+0x4b568> │ │ │ │ - ldr r7, [pc, #28] @ 58894 <__cxa_atexit@plt+0x4b554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ 58898 <__cxa_atexit@plt+0x4b558> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a1c1dc │ │ │ │ - @ instruction: 0x03a1c1d0 │ │ │ │ - @ instruction: 0x03a1c138 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #31 │ │ │ │ - bne 58948 <__cxa_atexit@plt+0x4b608> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 589ec <__cxa_atexit@plt+0x4b6ac> │ │ │ │ - ldr r3, [pc, #388] @ 58a58 <__cxa_atexit@plt+0x4b718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 58990 <__cxa_atexit@plt+0x4b650> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 589ac <__cxa_atexit@plt+0x4b66c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 58a20 <__cxa_atexit@plt+0x4b6e0> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r9, [r8, #6] │ │ │ │ - ldr r2, [pc, #340] @ 58a5c <__cxa_atexit@plt+0x4b71c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 520e4 <__cxa_atexit@plt+0x44da4> │ │ │ │ + ldr r3, [pc, #52] @ 520fc <__cxa_atexit@plt+0x44dbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #44] @ 52100 <__cxa_atexit@plt+0x44dc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - add r6, r5, #12 │ │ │ │ - sub r8, r3, #2 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58a38 <__cxa_atexit@plt+0x4b6f8> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 589c4 <__cxa_atexit@plt+0x4b684> │ │ │ │ - ldr r6, [pc, #308] @ 58a64 <__cxa_atexit@plt+0x4b724> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 589e0 <__cxa_atexit@plt+0x4b6a0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 589f8 <__cxa_atexit@plt+0x4b6b8> │ │ │ │ - ldr r7, [pc, #232] @ 58a48 <__cxa_atexit@plt+0x4b708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58a0c <__cxa_atexit@plt+0x4b6cc> │ │ │ │ - ldr r7, [pc, #208] @ 58a4c <__cxa_atexit@plt+0x4b70c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 589a0 <__cxa_atexit@plt+0x4b660> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 58a70 <__cxa_atexit@plt+0x4b730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #180] @ 58a74 <__cxa_atexit@plt+0x4b734> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #148] @ 58a60 <__cxa_atexit@plt+0x4b720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r6] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 58a6c <__cxa_atexit@plt+0x4b72c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 58a00 <__cxa_atexit@plt+0x4b6c0> │ │ │ │ - ldr r7, [pc, #84] @ 58a54 <__cxa_atexit@plt+0x4b714> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 58a50 <__cxa_atexit@plt+0x4b710> │ │ │ │ + ldr r7, [pc, #24] @ 52104 <__cxa_atexit@plt+0x44dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #40] @ 58a68 <__cxa_atexit@plt+0x4b728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 589d4 <__cxa_atexit@plt+0x4b694> │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0xffffde9c │ │ │ │ - @ instruction: 0x03a1c020 │ │ │ │ - @ instruction: 0x03a1c064 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq r6, lr, #28, 6 @ 0x70000000 │ │ │ │ - @ instruction: 0x03a1c004 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - @ instruction: 0x03a1c044 │ │ │ │ - @ instruction: 0x03a1c078 │ │ │ │ - @ instruction: 0x03a1c0c0 │ │ │ │ - @ instruction: 0x03a1c0b4 │ │ │ │ - @ instruction: 0x03a1bfe4 │ │ │ │ + biceq fp, lr, #208, 20 @ 0xd0000 │ │ │ │ + biceq fp, lr, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0x03a2a3d8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ 5212c <__cxa_atexit@plt+0x44dec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #12] @ 52130 <__cxa_atexit@plt+0x44df0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + @ instruction: 0x03a2a3ec │ │ │ │ + @ instruction: 0x03a2a3f8 │ │ │ │ + @ instruction: 0x03a2a3f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 58b08 <__cxa_atexit@plt+0x4b7c8> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 52194 <__cxa_atexit@plt+0x44e54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 58af8 <__cxa_atexit@plt+0x4b7b8> │ │ │ │ - ldr r7, [pc, #132] @ 58b30 <__cxa_atexit@plt+0x4b7f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + beq 5218c <__cxa_atexit@plt+0x44e4c> │ │ │ │ + ldr r3, [pc, #52] @ 5219c <__cxa_atexit@plt+0x44e5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 521a0 <__cxa_atexit@plt+0x44e60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 521a4 <__cxa_atexit@plt+0x44e64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58b10 <__cxa_atexit@plt+0x4b7d0> │ │ │ │ - ldr r7, [pc, #108] @ 58b34 <__cxa_atexit@plt+0x4b7f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 58b38 <__cxa_atexit@plt+0x4b7f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #96] @ 58b3c <__cxa_atexit@plt+0x4b7fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 58b00 <__cxa_atexit@plt+0x4b7c0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 58b40 <__cxa_atexit@plt+0x4b800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #36] @ 58b44 <__cxa_atexit@plt+0x4b804> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - biceq r6, lr, #232 @ 0xe8 │ │ │ │ - @ instruction: 0xffffdd50 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq r6, lr, #204 @ 0xcc │ │ │ │ - @ instruction: 0x03a1bf4c │ │ │ │ - biceq r6, lr, #136 @ 0x88 │ │ │ │ - @ instruction: 0x03a1be88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58bac <__cxa_atexit@plt+0x4b86c> │ │ │ │ - ldr r7, [pc, #100] @ 58bd0 <__cxa_atexit@plt+0x4b890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58bbc <__cxa_atexit@plt+0x4b87c> │ │ │ │ - ldr r7, [pc, #76] @ 58bd4 <__cxa_atexit@plt+0x4b894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 58ba0 <__cxa_atexit@plt+0x4b860> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5681c <__cxa_atexit@plt+0x494dc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 58bdc <__cxa_atexit@plt+0x4b89c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 58bd8 <__cxa_atexit@plt+0x4b898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffdc90 │ │ │ │ - @ instruction: 0x03a1be70 │ │ │ │ - @ instruction: 0x03a1beb0 │ │ │ │ - @ instruction: 0x03a1bdf4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58c0c <__cxa_atexit@plt+0x4b8cc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 58c40 <__cxa_atexit@plt+0x4b900> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + @ instruction: 0x03a2a3a0 │ │ │ │ + @ instruction: 0x03a2a3ac │ │ │ │ + biceq fp, lr, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 52268 <__cxa_atexit@plt+0x44f28> │ │ │ │ + ldr lr, [pc, #192] @ 52284 <__cxa_atexit@plt+0x44f44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #180] @ 52288 <__cxa_atexit@plt+0x44f48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 58c34 <__cxa_atexit@plt+0x4b8f4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 58c50 <__cxa_atexit@plt+0x4b910> │ │ │ │ + beq 5224c <__cxa_atexit@plt+0x44f0c> │ │ │ │ + ldr r1, [pc, #160] @ 5228c <__cxa_atexit@plt+0x44f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r1, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5225c <__cxa_atexit@plt+0x44f1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 52270 <__cxa_atexit@plt+0x44f30> │ │ │ │ + ldr lr, [pc, #124] @ 52290 <__cxa_atexit@plt+0x44f50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #112] @ 52294 <__cxa_atexit@plt+0x44f54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a1bd90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58cac <__cxa_atexit@plt+0x4b96c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 58cc4 <__cxa_atexit@plt+0x4b984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58cb8 <__cxa_atexit@plt+0x4b978> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #20 │ │ │ │ - bne 58cac <__cxa_atexit@plt+0x4b96c> │ │ │ │ - ldr r7, [pc, #40] @ 58cc8 <__cxa_atexit@plt+0x4b988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a1bd08 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #20 │ │ │ │ - bne 58d00 <__cxa_atexit@plt+0x4b9c0> │ │ │ │ - ldr r7, [pc, #24] @ 58d0c <__cxa_atexit@plt+0x4b9cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq fp, lr, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + biceq fp, lr, #88, 24 @ 0x5800 │ │ │ │ + biceq fp, lr, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58d2c <__cxa_atexit@plt+0x4b9ec> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #120] @ 52320 <__cxa_atexit@plt+0x44fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52308 <__cxa_atexit@plt+0x44fc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 58d80 <__cxa_atexit@plt+0x4ba40> │ │ │ │ - ldr lr, [pc, #76] @ 58d90 <__cxa_atexit@plt+0x4ba50> │ │ │ │ + bcc 52310 <__cxa_atexit@plt+0x44fd0> │ │ │ │ + ldr lr, [pc, #84] @ 52324 <__cxa_atexit@plt+0x44fe4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r2, r3, #18 │ │ │ │ - ldr r8, [pc, #56] @ 58d94 <__cxa_atexit@plt+0x4ba54> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #72] @ 52328 <__cxa_atexit@plt+0x44fe8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, lr, #60 @ 0x3c │ │ │ │ - biceq r6, lr, #128 @ 0x80 │ │ │ │ - @ instruction: 0x03a1bc38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58e70 <__cxa_atexit@plt+0x4bb30> │ │ │ │ - ldr r3, [pc, #232] @ 58ea4 <__cxa_atexit@plt+0x4bb64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 58e30 <__cxa_atexit@plt+0x4baf0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58e40 <__cxa_atexit@plt+0x4bb00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq fp, lr, #156, 22 @ 0x27000 │ │ │ │ + biceq fp, lr, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58e80 <__cxa_atexit@plt+0x4bb40> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r9, [r8, #6] │ │ │ │ - ldr r2, [pc, #180] @ 58ea8 <__cxa_atexit@plt+0x4bb68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58e94 <__cxa_atexit@plt+0x4bb54> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58e54 <__cxa_atexit@plt+0x4bb14> │ │ │ │ - ldr r3, [pc, #144] @ 58eac <__cxa_atexit@plt+0x4bb6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 58e68 <__cxa_atexit@plt+0x4bb28> │ │ │ │ - b 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 58eb8 <__cxa_atexit@plt+0x4bb78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #108] @ 58ebc <__cxa_atexit@plt+0x4bb7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 58ec0 <__cxa_atexit@plt+0x4bb80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 58eb4 <__cxa_atexit@plt+0x4bb74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 52384 <__cxa_atexit@plt+0x45044> │ │ │ │ + ldr lr, [pc, #64] @ 52390 <__cxa_atexit@plt+0x45050> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #52] @ 52394 <__cxa_atexit@plt+0x45054> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, lr, #28, 22 @ 0x7000 │ │ │ │ + biceq fp, lr, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 523c0 <__cxa_atexit@plt+0x45080> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 58eb0 <__cxa_atexit@plt+0x4bb70> │ │ │ │ + mov r7, fp │ │ │ │ + b 523d4 <__cxa_atexit@plt+0x45094> │ │ │ │ + ldr r7, [pc, #8] @ 523d0 <__cxa_atexit@plt+0x45090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - biceq r5, lr, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x03a1bbe8 │ │ │ │ - @ instruction: 0x03a1bbf4 │ │ │ │ - @ instruction: 0x03a1bc2c │ │ │ │ - @ instruction: 0x03a1bc24 │ │ │ │ - @ instruction: 0x03a1bb74 │ │ │ │ - @ instruction: 0x03a1bb10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58f44 <__cxa_atexit@plt+0x4bc04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58f7c <__cxa_atexit@plt+0x4bc3c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - ldr r2, [pc, #152] @ 58f9c <__cxa_atexit@plt+0x4bc5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r3, r5, #4 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 58f88 <__cxa_atexit@plt+0x4bc48> │ │ │ │ - and r2, r8, #3 │ │ │ │ + @ instruction: 0x03a2a18c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #164] @ 52488 <__cxa_atexit@plt+0x45148> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #160] @ 5248c <__cxa_atexit@plt+0x4514c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 58f5c <__cxa_atexit@plt+0x4bc1c> │ │ │ │ - ldr r3, [pc, #112] @ 58fa0 <__cxa_atexit@plt+0x4bc60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + add r1, r6, r9 │ │ │ │ + bne 52448 <__cxa_atexit@plt+0x45108> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r1, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 5246c <__cxa_atexit@plt+0x4512c> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r1, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 58f74 <__cxa_atexit@plt+0x4bc34> │ │ │ │ - b 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - ldr r7, [pc, #92] @ 58fa8 <__cxa_atexit@plt+0x4bc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #84] @ 58fac <__cxa_atexit@plt+0x4bc6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 58fb0 <__cxa_atexit@plt+0x4bc70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 52460 <__cxa_atexit@plt+0x45120> │ │ │ │ + str r7, [r5] │ │ │ │ + add r9, r9, #16 │ │ │ │ + b 523ec <__cxa_atexit@plt+0x450ac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r6, [pc, #28] @ 52490 <__cxa_atexit@plt+0x45150> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 58fa4 <__cxa_atexit@plt+0x4bc64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r5, lr, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x03a1baf4 │ │ │ │ - @ instruction: 0x03a1bb28 │ │ │ │ - @ instruction: 0x03a1bb1c │ │ │ │ - @ instruction: 0x03a1ba6c │ │ │ │ - @ instruction: 0x03a1bac8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5905c <__cxa_atexit@plt+0x4bd1c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 59040 <__cxa_atexit@plt+0x4bd00> │ │ │ │ - ldr r7, [pc, #168] @ 59090 <__cxa_atexit@plt+0x4bd50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59064 <__cxa_atexit@plt+0x4bd24> │ │ │ │ - ldr r7, [pc, #144] @ 59094 <__cxa_atexit@plt+0x4bd54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59048 <__cxa_atexit@plt+0x4bd08> │ │ │ │ - ldr r3, [pc, #124] @ 59098 <__cxa_atexit@plt+0x4bd58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #112] @ 5909c <__cxa_atexit@plt+0x4bd5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52500 <__cxa_atexit@plt+0x451c0> │ │ │ │ + ldr lr, [pc, #92] @ 52518 <__cxa_atexit@plt+0x451d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 5251c <__cxa_atexit@plt+0x451dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59040 <__cxa_atexit@plt+0x4bd00> │ │ │ │ - b 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 590ac <__cxa_atexit@plt+0x4bd6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 590a0 <__cxa_atexit@plt+0x4bd60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 590a4 <__cxa_atexit@plt+0x4bd64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 590a8 <__cxa_atexit@plt+0x4bd68> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - bx r0 │ │ │ │ - biceq r5, lr, #172, 22 @ 0x2b000 │ │ │ │ - biceq r5, lr, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq r5, lr, #124, 22 @ 0x1f000 │ │ │ │ - @ instruction: 0x03a1ba18 │ │ │ │ - biceq r5, lr, #4, 24 @ 0x400 │ │ │ │ - biceq r5, lr, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0x03a1b980 │ │ │ │ - @ instruction: 0x03a1b920 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59114 <__cxa_atexit@plt+0x4bdd4> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 590f8 <__cxa_atexit@plt+0x4bdb8> │ │ │ │ - ldr r3, [pc, #68] @ 59124 <__cxa_atexit@plt+0x4bde4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5910c <__cxa_atexit@plt+0x4bdcc> │ │ │ │ - b 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - ldr r7, [pc, #44] @ 5912c <__cxa_atexit@plt+0x4bdec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 524f8 <__cxa_atexit@plt+0x451b8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 523d4 <__cxa_atexit@plt+0x45094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 59128 <__cxa_atexit@plt+0x4bde8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x03a1b968 │ │ │ │ - @ instruction: 0x03a1b8d0 │ │ │ │ - @ instruction: 0x03a1b8a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 591f4 <__cxa_atexit@plt+0x4beb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 591e0 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 591e0 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - ldr r3, [pc, #196] @ 59230 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r3, [pc, #24] @ 52520 <__cxa_atexit@plt+0x451e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 591d8 <__cxa_atexit@plt+0x4be98> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 591e0 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #160] @ 59234 <__cxa_atexit@plt+0x4bef4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 523d4 <__cxa_atexit@plt+0x45094> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 525f8 <__cxa_atexit@plt+0x452b8> │ │ │ │ + ldr lr, [pc, #192] @ 52614 <__cxa_atexit@plt+0x452d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #180] @ 52618 <__cxa_atexit@plt+0x452d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 5920c <__cxa_atexit@plt+0x4becc> │ │ │ │ + beq 525dc <__cxa_atexit@plt+0x4529c> │ │ │ │ + ldr r1, [pc, #160] @ 5261c <__cxa_atexit@plt+0x452dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 591e0 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - ldr r3, [pc, #124] @ 59238 <__cxa_atexit@plt+0x4bef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 591e0 <__cxa_atexit@plt+0x4bea0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 5921c <__cxa_atexit@plt+0x4bedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 59228 <__cxa_atexit@plt+0x4bee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 5922c <__cxa_atexit@plt+0x4beec> │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r1, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 525ec <__cxa_atexit@plt+0x452ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 52600 <__cxa_atexit@plt+0x452c0> │ │ │ │ + ldr lr, [pc, #124] @ 52620 <__cxa_atexit@plt+0x452e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 58da8 <__cxa_atexit@plt+0x4ba68> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #112] @ 52624 <__cxa_atexit@plt+0x452e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - @ instruction: 0x03a1b7e8 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x03a1b798 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 592b4 <__cxa_atexit@plt+0x4bf74> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #120] @ 592e0 <__cxa_atexit@plt+0x4bfa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 592c8 <__cxa_atexit@plt+0x4bf88> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 592b4 <__cxa_atexit@plt+0x4bf74> │ │ │ │ - ldr r3, [pc, #84] @ 592e4 <__cxa_atexit@plt+0x4bfa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 592b4 <__cxa_atexit@plt+0x4bf74> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 592d4 <__cxa_atexit@plt+0x4bf94> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 592e8 <__cxa_atexit@plt+0x4bfa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x03a1b714 │ │ │ │ - @ instruction: 0x03a1b6e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ - bne 59338 <__cxa_atexit@plt+0x4bff8> │ │ │ │ - ldr r2, [pc, #76] @ 59358 <__cxa_atexit@plt+0x4c018> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 59338 <__cxa_atexit@plt+0x4bff8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5934c <__cxa_atexit@plt+0x4c00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5935c <__cxa_atexit@plt+0x4c01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a1b690 │ │ │ │ - @ instruction: 0x03a1b674 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5938c <__cxa_atexit@plt+0x4c04c> │ │ │ │ - ldr r7, [pc, #24] @ 59398 <__cxa_atexit@plt+0x4c058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - @ instruction: 0x03a1b650 │ │ │ │ + biceq fp, lr, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + biceq fp, lr, #200, 16 @ 0xc80000 │ │ │ │ + biceq fp, lr, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 593b8 <__cxa_atexit@plt+0x4c078> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #120] @ 526b0 <__cxa_atexit@plt+0x45370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52698 <__cxa_atexit@plt+0x45358> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5940c <__cxa_atexit@plt+0x4c0cc> │ │ │ │ - ldr lr, [pc, #76] @ 5941c <__cxa_atexit@plt+0x4c0dc> │ │ │ │ + bcc 526a0 <__cxa_atexit@plt+0x45360> │ │ │ │ + ldr lr, [pc, #84] @ 526b4 <__cxa_atexit@plt+0x45374> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r3, #19 │ │ │ │ - ldr r8, [pc, #56] @ 59420 <__cxa_atexit@plt+0x4c0e0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #72] @ 526b8 <__cxa_atexit@plt+0x45378> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, lr, #172, 18 @ 0x2b0000 │ │ │ │ - biceq r5, lr, #244, 18 @ 0x3d0000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq fp, lr, #12, 16 @ 0xc0000 │ │ │ │ + biceq fp, lr, #0, 16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5945c <__cxa_atexit@plt+0x4c11c> │ │ │ │ - ldr r2, [pc, #36] @ 59464 <__cxa_atexit@plt+0x4c124> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 59468 <__cxa_atexit@plt+0x4c128> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52714 <__cxa_atexit@plt+0x453d4> │ │ │ │ + ldr lr, [pc, #64] @ 52720 <__cxa_atexit@plt+0x453e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [pc, #52] @ 52724 <__cxa_atexit@plt+0x453e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - biceq r5, lr, #88, 14 @ 0x1600000 │ │ │ │ - biceq r5, lr, #92, 14 @ 0x1700000 │ │ │ │ - @ instruction: 0x03a1b564 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, lr, #140, 14 @ 0x2300000 │ │ │ │ + biceq fp, lr, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 594b4 <__cxa_atexit@plt+0x4c174> │ │ │ │ - ldr r7, [pc, #52] @ 594c4 <__cxa_atexit@plt+0x4c184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 594a8 <__cxa_atexit@plt+0x4c168> │ │ │ │ - mov r7, r9 │ │ │ │ - b 594d8 <__cxa_atexit@plt+0x4c198> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 594c8 <__cxa_atexit@plt+0x4c188> │ │ │ │ + bhi 52750 <__cxa_atexit@plt+0x45410> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 52764 <__cxa_atexit@plt+0x45424> │ │ │ │ + ldr r7, [pc, #8] @ 52760 <__cxa_atexit@plt+0x45420> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a1b5d0 │ │ │ │ - @ instruction: 0x03a1b508 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59518 <__cxa_atexit@plt+0x4c1d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59574 <__cxa_atexit@plt+0x4c234> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [pc, #140] @ 59590 <__cxa_atexit@plt+0x4c250> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 59530 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ - ldr r7, [pc, #100] @ 59584 <__cxa_atexit@plt+0x4c244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [pc, #92] @ 59588 <__cxa_atexit@plt+0x4c248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5955c <__cxa_atexit@plt+0x4c21c> │ │ │ │ - ldr r3, [pc, #72] @ 5958c <__cxa_atexit@plt+0x4c24c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0x03a29e00 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #164] @ 52818 <__cxa_atexit@plt+0x454d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #160] @ 5281c <__cxa_atexit@plt+0x454dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r1, r6, r9 │ │ │ │ + bne 527d8 <__cxa_atexit@plt+0x45498> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r1, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 527fc <__cxa_atexit@plt+0x454bc> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r1, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5956c <__cxa_atexit@plt+0x4c22c> │ │ │ │ - b 595a4 <__cxa_atexit@plt+0x4c264> │ │ │ │ - ldr r7, [pc, #48] @ 59594 <__cxa_atexit@plt+0x4c254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, lr, #136, 12 @ 0x8800000 │ │ │ │ - biceq r5, lr, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r5, lr, #32, 14 @ 0x800000 │ │ │ │ - @ instruction: 0x03a1b408 │ │ │ │ - @ instruction: 0x03a1b43c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #5 │ │ │ │ - beq 595d4 <__cxa_atexit@plt+0x4c294> │ │ │ │ - cmp r7, #6 │ │ │ │ - bne 595f0 <__cxa_atexit@plt+0x4c2b0> │ │ │ │ - ldr r7, [pc, #72] @ 59610 <__cxa_atexit@plt+0x4c2d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + beq 527f0 <__cxa_atexit@plt+0x454b0> │ │ │ │ str r7, [r5] │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r3, [pc, #48] @ 5960c <__cxa_atexit@plt+0x4c2cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59600 <__cxa_atexit@plt+0x4c2c0> │ │ │ │ - b 596b0 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r7, [pc, #16] @ 59608 <__cxa_atexit@plt+0x4c2c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + add r9, r9, #16 │ │ │ │ + b 5277c <__cxa_atexit@plt+0x4543c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a1b374 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a1b3c0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59634 <__cxa_atexit@plt+0x4c2f4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r6, [pc, #28] @ 52820 <__cxa_atexit@plt+0x454e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59690 <__cxa_atexit@plt+0x4c350> │ │ │ │ - ldr lr, [pc, #76] @ 5969c <__cxa_atexit@plt+0x4c35c> │ │ │ │ + bcc 52890 <__cxa_atexit@plt+0x45550> │ │ │ │ + ldr lr, [pc, #92] @ 528a8 <__cxa_atexit@plt+0x45568> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #72] @ 596a0 <__cxa_atexit@plt+0x4c360> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #88] @ 528ac <__cxa_atexit@plt+0x4556c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str lr, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59688 <__cxa_atexit@plt+0x4c348> │ │ │ │ - b 594d8 <__cxa_atexit@plt+0x4c198> │ │ │ │ + beq 52888 <__cxa_atexit@plt+0x45548> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 52764 <__cxa_atexit@plt+0x45424> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r5, lr, #68, 10 @ 0x11000000 │ │ │ │ - @ instruction: 0x03a1b318 │ │ │ │ + ldr r3, [pc, #24] @ 528b0 <__cxa_atexit@plt+0x45570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 596e4 <__cxa_atexit@plt+0x4c3a4> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r1, [pc, #116] @ 59740 <__cxa_atexit@plt+0x4c400> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 59724 <__cxa_atexit@plt+0x4c3e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 59754 <__cxa_atexit@plt+0x4c414> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59730 <__cxa_atexit@plt+0x4c3f0> │ │ │ │ - ldr r7, [pc, #72] @ 59744 <__cxa_atexit@plt+0x4c404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 59748 <__cxa_atexit@plt+0x4c408> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x03a1b2c8 │ │ │ │ - biceq r5, lr, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 597b8 <__cxa_atexit@plt+0x4c478> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 597ec <__cxa_atexit@plt+0x4c4ac> │ │ │ │ - ldr r7, [pc, #140] @ 59808 <__cxa_atexit@plt+0x4c4c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr lr, [pc, #120] @ 5980c <__cxa_atexit@plt+0x4c4cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #116] @ 59810 <__cxa_atexit@plt+0x4c4d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - b 597e0 <__cxa_atexit@plt+0x4c4a0> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 597f4 <__cxa_atexit@plt+0x4c4b4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #52] @ 59804 <__cxa_atexit@plt+0x4c4c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - b 597f8 <__cxa_atexit@plt+0x4c4b8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, lr, #12, 12 @ 0xc00000 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - biceq r5, lr, #72, 12 @ 0x4800000 │ │ │ │ - biceq r5, lr, #232, 10 @ 0x3a000000 │ │ │ │ - @ instruction: 0x03a1b228 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 598cc <__cxa_atexit@plt+0x4c58c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 598a4 <__cxa_atexit@plt+0x4c564> │ │ │ │ - ldr r7, [pc, #184] @ 59900 <__cxa_atexit@plt+0x4c5c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 52764 <__cxa_atexit@plt+0x45424> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 598d4 <__cxa_atexit@plt+0x4c594> │ │ │ │ - ldr r7, [pc, #160] @ 59904 <__cxa_atexit@plt+0x4c5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 598ac <__cxa_atexit@plt+0x4c56c> │ │ │ │ - ldr r2, [pc, #140] @ 59908 <__cxa_atexit@plt+0x4c5c8> │ │ │ │ + bhi 52914 <__cxa_atexit@plt+0x455d4> │ │ │ │ + ldr r2, [pc, #56] @ 5291c <__cxa_atexit@plt+0x455dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #132] @ 5990c <__cxa_atexit@plt+0x4c5cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 598c0 <__cxa_atexit@plt+0x4c580> │ │ │ │ - mov r5, r3 │ │ │ │ - b 58304 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 5991c <__cxa_atexit@plt+0x4c5dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + beq 52908 <__cxa_atexit@plt+0x455c8> │ │ │ │ + ldr r3, [pc, #36] @ 52920 <__cxa_atexit@plt+0x455e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 59910 <__cxa_atexit@plt+0x4c5d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 59914 <__cxa_atexit@plt+0x4c5d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 59918 <__cxa_atexit@plt+0x4c5d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - bx r0 │ │ │ │ - biceq r5, lr, #76, 6 @ 0x30000001 │ │ │ │ - biceq r5, lr, #20, 8 @ 0x14000000 │ │ │ │ - @ instruction: 0xffffea84 │ │ │ │ - biceq r5, lr, #32, 6 @ 0x80000000 │ │ │ │ - @ instruction: 0x03a1b168 │ │ │ │ - biceq r5, lr, #148, 6 @ 0x50000002 │ │ │ │ - biceq r5, lr, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x03a1b104 │ │ │ │ - @ instruction: 0x03a1b120 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 59958 <__cxa_atexit@plt+0x4c618> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #12] @ 5995c <__cxa_atexit@plt+0x4c61c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - @ instruction: 0x03a1b188 │ │ │ │ - @ instruction: 0x03a1b194 │ │ │ │ - @ instruction: 0x03a1b190 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq fp, lr, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 599c0 <__cxa_atexit@plt+0x4c680> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 599b8 <__cxa_atexit@plt+0x4c678> │ │ │ │ - ldr r3, [pc, #52] @ 599c8 <__cxa_atexit@plt+0x4c688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 599cc <__cxa_atexit@plt+0x4c68c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 599d0 <__cxa_atexit@plt+0x4c690> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 52944 <__cxa_atexit@plt+0x45604> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq fp, lr, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 529a0 <__cxa_atexit@plt+0x45660> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 529ac <__cxa_atexit@plt+0x4566c> │ │ │ │ + ldr r2, [pc, #68] @ 529bc <__cxa_atexit@plt+0x4567c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 529c0 <__cxa_atexit@plt+0x45680> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 529c4 <__cxa_atexit@plt+0x45684> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a1b13c │ │ │ │ - @ instruction: 0x03a1b148 │ │ │ │ - biceq r5, lr, #240, 2 @ 0x3c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmnpeq ip, #834666496 @ p-variant is OBSOLETE @ 0x31c00000 │ │ │ │ + biceq fp, lr, #0, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59a50 <__cxa_atexit@plt+0x4c710> │ │ │ │ - ldr r2, [pc, #124] @ 59a6c <__cxa_atexit@plt+0x4c72c> │ │ │ │ + bhi 52a44 <__cxa_atexit@plt+0x45704> │ │ │ │ + ldr r2, [pc, #124] @ 52a60 <__cxa_atexit@plt+0x45720> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 59a70 <__cxa_atexit@plt+0x4c730> │ │ │ │ + ldr r1, [pc, #116] @ 52a64 <__cxa_atexit@plt+0x45724> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59a44 <__cxa_atexit@plt+0x4c704> │ │ │ │ + beq 52a38 <__cxa_atexit@plt+0x456f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 59a58 <__cxa_atexit@plt+0x4c718> │ │ │ │ - ldr r3, [pc, #76] @ 59a74 <__cxa_atexit@plt+0x4c734> │ │ │ │ + bcc 52a4c <__cxa_atexit@plt+0x4570c> │ │ │ │ + ldr r3, [pc, #76] @ 52a68 <__cxa_atexit@plt+0x45728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -78278,46568 +71107,50587 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r5, lr, #156, 2 @ 0x27 │ │ │ │ - biceq r5, lr, #108, 6 @ 0xb0000001 │ │ │ │ + biceq fp, lr, #152, 2 @ 0x26 │ │ │ │ + biceq fp, lr, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59ab4 <__cxa_atexit@plt+0x4c774> │ │ │ │ - ldr r2, [pc, #36] @ 59ac0 <__cxa_atexit@plt+0x4c780> │ │ │ │ + bcc 52aa8 <__cxa_atexit@plt+0x45768> │ │ │ │ + ldr r2, [pc, #36] @ 52ab4 <__cxa_atexit@plt+0x45774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, lr, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59b2c <__cxa_atexit@plt+0x4c7ec> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 59b10 <__cxa_atexit@plt+0x4c7d0> │ │ │ │ - ldr r3, [pc, #72] @ 59b3c <__cxa_atexit@plt+0x4c7fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, lr, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52b04 <__cxa_atexit@plt+0x457c4> │ │ │ │ + ldr r2, [pc, #56] @ 52b0c <__cxa_atexit@plt+0x457cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59b24 <__cxa_atexit@plt+0x4c7e4> │ │ │ │ - b 59b50 <__cxa_atexit@plt+0x4c810> │ │ │ │ - ldr r7, [pc, #44] @ 59b44 <__cxa_atexit@plt+0x4c804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 52af8 <__cxa_atexit@plt+0x457b8> │ │ │ │ + ldr r3, [pc, #36] @ 52b10 <__cxa_atexit@plt+0x457d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 59b40 <__cxa_atexit@plt+0x4c800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x03a1afe8 │ │ │ │ - biceq r5, lr, #96, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq fp, lr, #172 @ 0xac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr lr, [pc, #332] @ 59cb0 <__cxa_atexit@plt+0x4c970> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #328] @ 59cb4 <__cxa_atexit@plt+0x4c974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #324] @ 59cb8 <__cxa_atexit@plt+0x4c978> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #16] @ 52b34 <__cxa_atexit@plt+0x457f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq fp, lr, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, r0 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 59c8c <__cxa_atexit@plt+0x4c94c> │ │ │ │ - ldr r1, [r1, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ - bne 59bf4 <__cxa_atexit@plt+0x4c8b4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str lr, [r1] │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 59c2c <__cxa_atexit@plt+0x4c8ec> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59c3c <__cxa_atexit@plt+0x4c8fc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r0, r0, #12 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 59b74 <__cxa_atexit@plt+0x4c834> │ │ │ │ - add r6, sl, r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 52b74 <__cxa_atexit@plt+0x45834> │ │ │ │ + ldr r3, [pc, #40] @ 52b84 <__cxa_atexit@plt+0x45844> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 52b88 <__cxa_atexit@plt+0x45848> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmp r1, #41 @ 0x29 │ │ │ │ - bne 59c18 <__cxa_atexit@plt+0x4c8d8> │ │ │ │ - ldr r2, [pc, #184] @ 59cbc <__cxa_atexit@plt+0x4c97c> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmnpeq ip, #268435463 @ p-variant is OBSOLETE @ 0x10000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52be0 <__cxa_atexit@plt+0x458a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52bec <__cxa_atexit@plt+0x458ac> │ │ │ │ + ldr r2, [pc, #64] @ 52bfc <__cxa_atexit@plt+0x458bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 59c54 <__cxa_atexit@plt+0x4c914> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 59c5c <__cxa_atexit@plt+0x4c91c> │ │ │ │ - ldr r7, [pc, #160] @ 59cc0 <__cxa_atexit@plt+0x4c980> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [pc, #60] @ 52c00 <__cxa_atexit@plt+0x458c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 59cc8 <__cxa_atexit@plt+0x4c988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + biceq sl, lr, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52c80 <__cxa_atexit@plt+0x45940> │ │ │ │ + ldr r2, [pc, #124] @ 52c9c <__cxa_atexit@plt+0x4595c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 52ca0 <__cxa_atexit@plt+0x45960> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52c74 <__cxa_atexit@plt+0x45934> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 52c88 <__cxa_atexit@plt+0x45948> │ │ │ │ + ldr r3, [pc, #76] @ 52ca4 <__cxa_atexit@plt+0x45964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 59ca0 <__cxa_atexit@plt+0x4c960> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [pc, #76] @ 59cc4 <__cxa_atexit@plt+0x4c984> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - biceq r5, lr, #88 @ 0x58 │ │ │ │ - biceq r4, lr, #172, 30 @ 0x2b0 │ │ │ │ - biceq r5, lr, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59d10 <__cxa_atexit@plt+0x4c9d0> │ │ │ │ - ldr r3, [pc, #60] @ 59d2c <__cxa_atexit@plt+0x4c9ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 59d24 <__cxa_atexit@plt+0x4c9e4> │ │ │ │ - b 59b50 <__cxa_atexit@plt+0x4c810> │ │ │ │ - ldr r7, [pc, #24] @ 59d30 <__cxa_atexit@plt+0x4c9f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - biceq r4, lr, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq sl, lr, #92, 30 @ 0x170 │ │ │ │ + biceq fp, lr, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59d5c <__cxa_atexit@plt+0x4ca1c> │ │ │ │ - ldr r7, [pc, #76] @ 59d9c <__cxa_atexit@plt+0x4ca5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59d8c <__cxa_atexit@plt+0x4ca4c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 59da0 <__cxa_atexit@plt+0x4ca60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, lr, #40, 30 @ 0xa0 │ │ │ │ - biceq r4, lr, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0x03a1adc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 59e04 <__cxa_atexit@plt+0x4cac4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 59dfc <__cxa_atexit@plt+0x4cabc> │ │ │ │ - ldr r3, [pc, #52] @ 59e0c <__cxa_atexit@plt+0x4cacc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 59e10 <__cxa_atexit@plt+0x4cad0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 59e14 <__cxa_atexit@plt+0x4cad4> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52ce4 <__cxa_atexit@plt+0x459a4> │ │ │ │ + ldr r2, [pc, #36] @ 52cf0 <__cxa_atexit@plt+0x459b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a1ad6c │ │ │ │ - @ instruction: 0x03a1ad78 │ │ │ │ - biceq r4, lr, #172, 26 @ 0x2b00 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59e58 <__cxa_atexit@plt+0x4cb18> │ │ │ │ - ldr r7, [pc, #48] @ 59e68 <__cxa_atexit@plt+0x4cb28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59e4c <__cxa_atexit@plt+0x4cb0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 59ed0 <__cxa_atexit@plt+0x4cb90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 59e6c <__cxa_atexit@plt+0x4cb2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a1ad30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59eb0 <__cxa_atexit@plt+0x4cb70> │ │ │ │ - ldr r7, [pc, #48] @ 59ec0 <__cxa_atexit@plt+0x4cb80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59ea4 <__cxa_atexit@plt+0x4cb64> │ │ │ │ - mov r7, r8 │ │ │ │ - b 59ed0 <__cxa_atexit@plt+0x4cb90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 59ec4 <__cxa_atexit@plt+0x4cb84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a1acd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 59f34 <__cxa_atexit@plt+0x4cbf4> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #120] @ 59f6c <__cxa_atexit@plt+0x4cc2c> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52d40 <__cxa_atexit@plt+0x45a00> │ │ │ │ + ldr r2, [pc, #56] @ 52d48 <__cxa_atexit@plt+0x45a08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 59f4c <__cxa_atexit@plt+0x4cc0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59f5c <__cxa_atexit@plt+0x4cc1c> │ │ │ │ - ldr r3, [pc, #84] @ 59f74 <__cxa_atexit@plt+0x4cc34> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 52d34 <__cxa_atexit@plt+0x459f4> │ │ │ │ + ldr r3, [pc, #36] @ 52d4c <__cxa_atexit@plt+0x45a0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #52] @ 59f70 <__cxa_atexit@plt+0x4cc30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, lr, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sl, lr, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 52d70 <__cxa_atexit@plt+0x45a30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq sl, lr, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 59fb4 <__cxa_atexit@plt+0x4cc74> │ │ │ │ - ldr r3, [pc, #36] @ 59fc0 <__cxa_atexit@plt+0x4cc80> │ │ │ │ + bcc 52db0 <__cxa_atexit@plt+0x45a70> │ │ │ │ + ldr r3, [pc, #40] @ 52dc0 <__cxa_atexit@plt+0x45a80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r8, [pc, #36] @ 52dc4 <__cxa_atexit@plt+0x45a84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a004 <__cxa_atexit@plt+0x4ccc4> │ │ │ │ - ldr r7, [pc, #48] @ 5a014 <__cxa_atexit@plt+0x4ccd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59ff8 <__cxa_atexit@plt+0x4ccb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a07c <__cxa_atexit@plt+0x4cd3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a018 <__cxa_atexit@plt+0x4ccd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a1ab88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a05c <__cxa_atexit@plt+0x4cd1c> │ │ │ │ - ldr r7, [pc, #48] @ 5a06c <__cxa_atexit@plt+0x4cd2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a050 <__cxa_atexit@plt+0x4cd10> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a07c <__cxa_atexit@plt+0x4cd3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a070 <__cxa_atexit@plt+0x4cd30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a1ab30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmnpeq ip, #53 @ p-variant is OBSOLETE @ 0x35 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5a0e0 <__cxa_atexit@plt+0x4cda0> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #120] @ 5a118 <__cxa_atexit@plt+0x4cdd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a0f8 <__cxa_atexit@plt+0x4cdb8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52e1c <__cxa_atexit@plt+0x45adc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a108 <__cxa_atexit@plt+0x4cdc8> │ │ │ │ - ldr r3, [pc, #84] @ 5a120 <__cxa_atexit@plt+0x4cde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #52] @ 5a11c <__cxa_atexit@plt+0x4cddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 52e28 <__cxa_atexit@plt+0x45ae8> │ │ │ │ + ldr r2, [pc, #64] @ 52e38 <__cxa_atexit@plt+0x45af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 52e3c <__cxa_atexit@plt+0x45afc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, lr, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a160 <__cxa_atexit@plt+0x4ce20> │ │ │ │ - ldr r3, [pc, #36] @ 5a16c <__cxa_atexit@plt+0x4ce2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5a230 <__cxa_atexit@plt+0x4cef0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5a208 <__cxa_atexit@plt+0x4cec8> │ │ │ │ - ldr r7, [pc, #196] @ 5a264 <__cxa_atexit@plt+0x4cf24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + biceq sl, lr, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a238 <__cxa_atexit@plt+0x4cef8> │ │ │ │ - ldr r2, [pc, #172] @ 5a268 <__cxa_atexit@plt+0x4cf28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r1, [pc, #164] @ 5a26c <__cxa_atexit@plt+0x4cf2c> │ │ │ │ + bhi 52ebc <__cxa_atexit@plt+0x45b7c> │ │ │ │ + ldr r2, [pc, #124] @ 52ed8 <__cxa_atexit@plt+0x45b98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 52edc <__cxa_atexit@plt+0x45b9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #137 @ 0x89 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5a210 <__cxa_atexit@plt+0x4ced0> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - ldr r1, [pc, #128] @ 5a270 <__cxa_atexit@plt+0x4cf30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a224 <__cxa_atexit@plt+0x4cee4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 59b50 <__cxa_atexit@plt+0x4c810> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 5a280 <__cxa_atexit@plt+0x4cf40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq 52eb0 <__cxa_atexit@plt+0x45b70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 52ec4 <__cxa_atexit@plt+0x45b84> │ │ │ │ + ldr r3, [pc, #76] @ 52ee0 <__cxa_atexit@plt+0x45ba0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401040 <__cxa_atexit@plt+0x3f3d00> │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 5a274 <__cxa_atexit@plt+0x4cf34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 5a278 <__cxa_atexit@plt+0x4cf38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #137 @ 0x89 │ │ │ │ - ldr r5, [pc, #40] @ 5a27c <__cxa_atexit@plt+0x4cf3c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq sl, lr, #32, 26 @ 0x800 │ │ │ │ + biceq sl, lr, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52f20 <__cxa_atexit@plt+0x45be0> │ │ │ │ + ldr r2, [pc, #36] @ 52f2c <__cxa_atexit@plt+0x45bec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, #244, 18 @ 0x3d0000 │ │ │ │ - biceq r4, lr, #236, 18 @ 0x3b0000 │ │ │ │ - biceq r4, lr, #56, 22 @ 0xe000 │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - @ instruction: 0x03a1a8dc │ │ │ │ - biceq r4, lr, #184, 20 @ 0xb8000 │ │ │ │ - biceq r4, lr, #84, 18 @ 0x150000 │ │ │ │ - biceq r4, lr, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, lr, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0x03a29624 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5a2c4 <__cxa_atexit@plt+0x4cf84> │ │ │ │ - ldr r7, [pc, #48] @ 5a2d4 <__cxa_atexit@plt+0x4cf94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a2b8 <__cxa_atexit@plt+0x4cf78> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a33c <__cxa_atexit@plt+0x4cffc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 5307c <__cxa_atexit@plt+0x45d3c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #84 @ 0x54 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 53084 <__cxa_atexit@plt+0x45d44> │ │ │ │ + str r7, [sp] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #316] @ 530b0 <__cxa_atexit@plt+0x45d70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r7, [r1, #40] @ 0x28 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr ip, [r1, #12] │ │ │ │ + ldr r9, [r1, #16] │ │ │ │ + ldr sl, [r1, #20] │ │ │ │ + add lr, r1, #24 │ │ │ │ + ldm lr, {r0, r3, lr} │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r1, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #268] @ 530b4 <__cxa_atexit@plt+0x45d74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + sub r8, r6, #27 │ │ │ │ + ldr r4, [pc, #256] @ 530b8 <__cxa_atexit@plt+0x45d78> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r1, r2, #72 @ 0x48 │ │ │ │ + stm r1, {r4, r8, ip} │ │ │ │ + ldr r1, [pc, #244] @ 530bc <__cxa_atexit@plt+0x45d7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r4, r6, #45 @ 0x2d │ │ │ │ + sub ip, r6, #65 @ 0x41 │ │ │ │ + ldr r8, [pc, #232] @ 530c0 <__cxa_atexit@plt+0x45d80> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ + add lr, r2, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ + str r3, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [pc, #200] @ 530c4 <__cxa_atexit@plt+0x45d84> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r4, [r2, #12] │ │ │ │ + add lr, r2, #16 │ │ │ │ + stm lr, {r3, r8, fp} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str ip, [r2, #28] │ │ │ │ + str r4, [r2, #32] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r4, [pc, #156] @ 530c8 <__cxa_atexit@plt+0x45d88> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r6, #6 │ │ │ │ + sub r9, r6, #37 @ 0x25 │ │ │ │ + sub sl, r6, #57 @ 0x39 │ │ │ │ + sub r4, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r4 │ │ │ │ + bhi 53098 <__cxa_atexit@plt+0x45d58> │ │ │ │ + ldr r4, [pc, #120] @ 530cc <__cxa_atexit@plt+0x45d8c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53070 <__cxa_atexit@plt+0x45d30> │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 5308c <__cxa_atexit@plt+0x45d4c> │ │ │ │ + mov r7, #84 @ 0x54 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a2d8 <__cxa_atexit@plt+0x4cf98> │ │ │ │ + ldr r7, [pc, #48] @ 530d0 <__cxa_atexit@plt+0x45d90> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a1a8dc │ │ │ │ + biceq sl, lr, #20, 24 @ 0x1400 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq sl, lr, #212, 22 @ 0x35000 │ │ │ │ + biceq sl, lr, #128, 28 @ 0x800 │ │ │ │ + biceq sl, lr, #156, 28 @ 0x9c0 │ │ │ │ + biceq sl, lr, #104, 28 @ 0x680 │ │ │ │ + biceq sl, lr, #188, 26 @ 0x2f00 │ │ │ │ + andeq r4, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0x03a294bc │ │ │ │ + @ instruction: 0x03a2947c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a31c <__cxa_atexit@plt+0x4cfdc> │ │ │ │ - ldr r7, [pc, #48] @ 5a32c <__cxa_atexit@plt+0x4cfec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a310 <__cxa_atexit@plt+0x4cfd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a33c <__cxa_atexit@plt+0x4cffc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #192 @ 0xc0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53240 <__cxa_atexit@plt+0x45f00> │ │ │ │ + ldr lr, [pc, #336] @ 53250 <__cxa_atexit@plt+0x45f10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r7, r7, #11 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str r0, [r1, #184] @ 0xb8 │ │ │ │ + ldr r0, [pc, #304] @ 53254 <__cxa_atexit@plt+0x45f14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #180] @ 0xb4 │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + str r0, [r1, #172] @ 0xac │ │ │ │ + ldr r0, [pc, #288] @ 53258 <__cxa_atexit@plt+0x45f18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #164] @ 0xa4 │ │ │ │ + sub r0, r6, #49 @ 0x31 │ │ │ │ + str r0, [r1, #160] @ 0xa0 │ │ │ │ + sub r0, r6, #41 @ 0x29 │ │ │ │ + str r0, [r1, #156] @ 0x9c │ │ │ │ + ldr r0, [pc, #264] @ 5325c <__cxa_atexit@plt+0x45f1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #152] @ 0x98 │ │ │ │ + ldr r0, [pc, #256] @ 53260 <__cxa_atexit@plt+0x45f20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #144] @ 0x90 │ │ │ │ + str r0, [r1, #136] @ 0x88 │ │ │ │ + ldr r0, [pc, #244] @ 53264 <__cxa_atexit@plt+0x45f24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r1, #104] @ 0x68 │ │ │ │ + ldr ip, [pc, #236] @ 53268 <__cxa_atexit@plt+0x45f28> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ + str sl, [r1, #80] @ 0x50 │ │ │ │ + ldr sl, [pc, #220] @ 5326c <__cxa_atexit@plt+0x45f2c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1, #76] @ 0x4c │ │ │ │ + ldr lr, [pc, #212] @ 53270 <__cxa_atexit@plt+0x45f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + ldr r2, [pc, #192] @ 53274 <__cxa_atexit@plt+0x45f34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [r3, #112]! @ 0x70 │ │ │ │ + str r3, [r1, #188] @ 0xbc │ │ │ │ + ldr r2, [pc, #176] @ 53278 <__cxa_atexit@plt+0x45f38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [r3, #124]! @ 0x7c │ │ │ │ + ldr r2, [pc, #164] @ 5327c <__cxa_atexit@plt+0x45f3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r1, #176] @ 0xb0 │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #24]! │ │ │ │ + str r3, [r1, #148] @ 0x94 │ │ │ │ + mov r0, r1 │ │ │ │ + str ip, [r0, #52]! @ 0x34 │ │ │ │ + str r0, [r1, #140] @ 0x8c │ │ │ │ + mov r7, r1 │ │ │ │ + str sl, [r7, #68]! @ 0x44 │ │ │ │ + str r7, [r1, #132] @ 0x84 │ │ │ │ + str r7, [r1, #120] @ 0x78 │ │ │ │ + mov r7, r1 │ │ │ │ + str lr, [r7, #40]! @ 0x28 │ │ │ │ + str r7, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ + str r3, [r1, #92] @ 0x5c │ │ │ │ + str r7, [r1, #60] @ 0x3c │ │ │ │ + mov r7, r1 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + str r7, [r1, #48] @ 0x30 │ │ │ │ + str r7, [r1, #32] │ │ │ │ + str r1, [r1, #168] @ 0xa8 │ │ │ │ + str r1, [r1, #88] @ 0x58 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a330 <__cxa_atexit@plt+0x4cff0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #192 @ 0xc0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a1a884 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5a3a0 <__cxa_atexit@plt+0x4d060> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #120] @ 5a3d8 <__cxa_atexit@plt+0x4d098> │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + biceq sl, lr, #240, 20 @ 0xf0000 │ │ │ │ + biceq sl, lr, #64, 26 @ 0x1000 │ │ │ │ + biceq sl, lr, #4, 26 @ 0x100 │ │ │ │ + biceq sl, lr, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + biceq sl, lr, #212, 20 @ 0xd4000 │ │ │ │ + biceq sl, lr, #176, 20 @ 0xb0000 │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + @ instruction: 0x03a2919c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 532e8 <__cxa_atexit@plt+0x45fa8> │ │ │ │ + ldr r2, [pc, #80] @ 532f0 <__cxa_atexit@plt+0x45fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a3b8 <__cxa_atexit@plt+0x4d078> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a3c8 <__cxa_atexit@plt+0x4d088> │ │ │ │ - ldr r3, [pc, #84] @ 5a3e0 <__cxa_atexit@plt+0x4d0a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #52] @ 5a3dc <__cxa_atexit@plt+0x4d09c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 532f4 <__cxa_atexit@plt+0x45fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 532d8 <__cxa_atexit@plt+0x45f98> │ │ │ │ + ldr r7, [pc, #44] @ 532f8 <__cxa_atexit@plt+0x45fb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, lr, #0, 16 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq sl, lr, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a29120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 53320 <__cxa_atexit@plt+0x45fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a420 <__cxa_atexit@plt+0x4d0e0> │ │ │ │ - ldr r3, [pc, #36] @ 5a42c <__cxa_atexit@plt+0x4d0ec> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53358 <__cxa_atexit@plt+0x46018> │ │ │ │ + ldr r2, [pc, #40] @ 53370 <__cxa_atexit@plt+0x46030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 53374 <__cxa_atexit@plt+0x46034> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sl, lr, #204, 16 @ 0xcc0000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a470 <__cxa_atexit@plt+0x4d130> │ │ │ │ - ldr r7, [pc, #48] @ 5a480 <__cxa_atexit@plt+0x4d140> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a464 <__cxa_atexit@plt+0x4d124> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a484 <__cxa_atexit@plt+0x4d144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a1a734 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a4c8 <__cxa_atexit@plt+0x4d188> │ │ │ │ - ldr r7, [pc, #48] @ 5a4d8 <__cxa_atexit@plt+0x4d198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a4bc <__cxa_atexit@plt+0x4d17c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 533c4 <__cxa_atexit@plt+0x46084> │ │ │ │ + ldr r2, [pc, #56] @ 533cc <__cxa_atexit@plt+0x4608c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 533b8 <__cxa_atexit@plt+0x46078> │ │ │ │ + ldr r3, [pc, #36] @ 533d0 <__cxa_atexit@plt+0x46090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a4dc <__cxa_atexit@plt+0x4d19c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a1a6dc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sl, lr, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 533f4 <__cxa_atexit@plt+0x460b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq sl, lr, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5a54c <__cxa_atexit@plt+0x4d20c> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #120] @ 5a584 <__cxa_atexit@plt+0x4d244> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5a564 <__cxa_atexit@plt+0x4d224> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53450 <__cxa_atexit@plt+0x46110> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a574 <__cxa_atexit@plt+0x4d234> │ │ │ │ - ldr r3, [pc, #84] @ 5a58c <__cxa_atexit@plt+0x4d24c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #52] @ 5a588 <__cxa_atexit@plt+0x4d248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 5345c <__cxa_atexit@plt+0x4611c> │ │ │ │ + ldr r2, [pc, #68] @ 5346c <__cxa_atexit@plt+0x4612c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 53470 <__cxa_atexit@plt+0x46130> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 53474 <__cxa_atexit@plt+0x46134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, lr, #84, 12 @ 0x5400000 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a5cc <__cxa_atexit@plt+0x4d28c> │ │ │ │ - ldr r3, [pc, #36] @ 5a5d8 <__cxa_atexit@plt+0x4d298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #26624 @ 0x6800 │ │ │ │ + biceq sl, lr, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a61c <__cxa_atexit@plt+0x4d2dc> │ │ │ │ - ldr r7, [pc, #48] @ 5a62c <__cxa_atexit@plt+0x4d2ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a610 <__cxa_atexit@plt+0x4d2d0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a694 <__cxa_atexit@plt+0x4d354> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a630 <__cxa_atexit@plt+0x4d2f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x03a1a58c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a674 <__cxa_atexit@plt+0x4d334> │ │ │ │ - ldr r7, [pc, #48] @ 5a684 <__cxa_atexit@plt+0x4d344> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a668 <__cxa_atexit@plt+0x4d328> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a694 <__cxa_atexit@plt+0x4d354> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5a688 <__cxa_atexit@plt+0x4d348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a1a534 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5a6f8 <__cxa_atexit@plt+0x4d3b8> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - ldr r2, [pc, #120] @ 5a730 <__cxa_atexit@plt+0x4d3f0> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 534f4 <__cxa_atexit@plt+0x461b4> │ │ │ │ + ldr r2, [pc, #124] @ 53510 <__cxa_atexit@plt+0x461d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 53514 <__cxa_atexit@plt+0x461d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a710 <__cxa_atexit@plt+0x4d3d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a720 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ - ldr r3, [pc, #84] @ 5a738 <__cxa_atexit@plt+0x4d3f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #52] @ 5a734 <__cxa_atexit@plt+0x4d3f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq 534e8 <__cxa_atexit@plt+0x461a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 534fc <__cxa_atexit@plt+0x461bc> │ │ │ │ + ldr r3, [pc, #76] @ 53518 <__cxa_atexit@plt+0x461d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, lr, #168, 8 @ 0xa8000000 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a778 <__cxa_atexit@plt+0x4d438> │ │ │ │ - ldr r3, [pc, #36] @ 5a784 <__cxa_atexit@plt+0x4d444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a7d8 <__cxa_atexit@plt+0x4d498> │ │ │ │ - ldr r7, [pc, #64] @ 5a7ec <__cxa_atexit@plt+0x4d4ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a7cc <__cxa_atexit@plt+0x4d48c> │ │ │ │ - ldr r7, [pc, #48] @ 5a7f0 <__cxa_atexit@plt+0x4d4b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5a7f4 <__cxa_atexit@plt+0x4d4b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03a1a3f4 │ │ │ │ - @ instruction: 0x03a1a3d4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5a818 <__cxa_atexit@plt+0x4d4d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq sl, lr, #232, 12 @ 0xe800000 │ │ │ │ + biceq sl, lr, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a850 <__cxa_atexit@plt+0x4d510> │ │ │ │ - ldr r2, [pc, #40] @ 5a868 <__cxa_atexit@plt+0x4d528> │ │ │ │ + bcc 53558 <__cxa_atexit@plt+0x46218> │ │ │ │ + ldr r2, [pc, #36] @ 53564 <__cxa_atexit@plt+0x46224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5a86c <__cxa_atexit@plt+0x4d52c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r4, lr, #140, 8 @ 0x8c000000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a1a35c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, lr, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a8d0 <__cxa_atexit@plt+0x4d590> │ │ │ │ - ldr r2, [pc, #72] @ 5a8dc <__cxa_atexit@plt+0x4d59c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 535b4 <__cxa_atexit@plt+0x46274> │ │ │ │ + ldr r2, [pc, #56] @ 535bc <__cxa_atexit@plt+0x4627c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 5a8e0 <__cxa_atexit@plt+0x4d5a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a8c8 <__cxa_atexit@plt+0x4d588> │ │ │ │ - ldr r3, [pc, #40] @ 5a8e4 <__cxa_atexit@plt+0x4d5a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ + beq 535a8 <__cxa_atexit@plt+0x46268> │ │ │ │ + ldr r3, [pc, #36] @ 535c0 <__cxa_atexit@plt+0x46280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, lr, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a1a2e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5a908 <__cxa_atexit@plt+0x4d5c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sl, lr, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [pc, #16] @ 535e4 <__cxa_atexit@plt+0x462a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq sl, lr, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53640 <__cxa_atexit@plt+0x46300> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a940 <__cxa_atexit@plt+0x4d600> │ │ │ │ - ldr r2, [pc, #40] @ 5a958 <__cxa_atexit@plt+0x4d618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 5364c <__cxa_atexit@plt+0x4630c> │ │ │ │ + ldr r2, [pc, #68] @ 5365c <__cxa_atexit@plt+0x4631c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 53660 <__cxa_atexit@plt+0x46320> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 53664 <__cxa_atexit@plt+0x46324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5a95c <__cxa_atexit@plt+0x4d61c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r4, lr, #156, 6 @ 0x70000002 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #116, 14 @ 0x1d00000 │ │ │ │ + biceq sl, lr, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 4012f0 <__cxa_atexit@plt+0x3f3fb0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a9f8 <__cxa_atexit@plt+0x4d6b8> │ │ │ │ - ldr lr, [pc, #132] @ 5aa18 <__cxa_atexit@plt+0x4d6d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #120] @ 5aa1c <__cxa_atexit@plt+0x4d6dc> │ │ │ │ + bhi 536e4 <__cxa_atexit@plt+0x463a4> │ │ │ │ + ldr r2, [pc, #124] @ 53700 <__cxa_atexit@plt+0x463c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 53704 <__cxa_atexit@plt+0x463c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5a9ec <__cxa_atexit@plt+0x4d6ac> │ │ │ │ + beq 536d8 <__cxa_atexit@plt+0x46398> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5aa04 <__cxa_atexit@plt+0x4d6c4> │ │ │ │ - ldr r3, [pc, #84] @ 5aa20 <__cxa_atexit@plt+0x4d6e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r8, r2, #3 │ │ │ │ + bcc 536ec <__cxa_atexit@plt+0x463ac> │ │ │ │ + ldr r3, [pc, #76] @ 53708 <__cxa_atexit@plt+0x463c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401140 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq r4, lr, #244, 2 @ 0x3d │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq sl, lr, #248, 8 @ 0xf8000000 │ │ │ │ + biceq sl, lr, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5aa64 <__cxa_atexit@plt+0x4d724> │ │ │ │ - ldr r2, [pc, #40] @ 5aa70 <__cxa_atexit@plt+0x4d730> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 401140 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ + bcc 53748 <__cxa_atexit@plt+0x46408> │ │ │ │ + ldr r2, [pc, #36] @ 53754 <__cxa_atexit@plt+0x46414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x03a1a158 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5aad4 <__cxa_atexit@plt+0x4d794> │ │ │ │ - ldr r2, [pc, #72] @ 5aae0 <__cxa_atexit@plt+0x4d7a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 5aae4 <__cxa_atexit@plt+0x4d7a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5aacc <__cxa_atexit@plt+0x4d78c> │ │ │ │ - ldr r3, [pc, #40] @ 5aae8 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, lr, #120, 10 @ 0x1e000000 │ │ │ │ + @ instruction: 0x03a28dfc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 53824 <__cxa_atexit@plt+0x464e4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5382c <__cxa_atexit@plt+0x464ec> │ │ │ │ + ldr lr, [pc, #196] @ 53854 <__cxa_atexit@plt+0x46514> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ 53858 <__cxa_atexit@plt+0x46518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + ldr r3, [r2, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + ldr r0, [pc, #160] @ 5385c <__cxa_atexit@plt+0x4651c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #144] @ 53860 <__cxa_atexit@plt+0x46520> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53840 <__cxa_atexit@plt+0x46500> │ │ │ │ + ldr r3, [pc, #96] @ 53864 <__cxa_atexit@plt+0x46524> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5381c <__cxa_atexit@plt+0x464dc> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 53834 <__cxa_atexit@plt+0x464f4> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, lr, #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a1a0e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5ab0c <__cxa_atexit@plt+0x4d7cc> │ │ │ │ + ldr r7, [pc, #32] @ 53868 <__cxa_atexit@plt+0x46528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq sl, lr, #236, 6 @ 0xb0000003 │ │ │ │ + biceq sl, lr, #44, 12 @ 0x2c00000 │ │ │ │ + biceq sl, lr, #160, 12 @ 0xa000000 │ │ │ │ + andeq r3, r0, ip, ror #18 │ │ │ │ + @ instruction: 0x03a28d14 │ │ │ │ + @ instruction: 0x03a28ce8 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53968 <__cxa_atexit@plt+0x46628> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #52 @ 0x34 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 53970 <__cxa_atexit@plt+0x46630> │ │ │ │ + str r3, [sp] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #236] @ 53998 <__cxa_atexit@plt+0x46658> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + add ip, r1, #16 │ │ │ │ + ldm ip, {r0, r9, sl, ip} │ │ │ │ + ldr r1, [r1, #32] │ │ │ │ + ldr r3, [pc, #204] @ 5399c <__cxa_atexit@plt+0x4665c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #196] @ 539a0 <__cxa_atexit@plt+0x46660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + sub lr, r6, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, #180] @ 539a4 <__cxa_atexit@plt+0x46664> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ + str r3, [r2, #48] @ 0x30 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r0, [pc, #160] @ 539a8 <__cxa_atexit@plt+0x46668> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str ip, [r2, #16] │ │ │ │ + add r1, r2, #20 │ │ │ │ + stm r1, {r8, sl, lr} │ │ │ │ + str r0, [r2, #32] │ │ │ │ + str r9, [r2, #36] @ 0x24 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r6, #5 │ │ │ │ + sub sl, r6, #25 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53984 <__cxa_atexit@plt+0x46644> │ │ │ │ + ldr r3, [pc, #104] @ 539ac <__cxa_atexit@plt+0x4666c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53960 <__cxa_atexit@plt+0x46620> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 53978 <__cxa_atexit@plt+0x46638> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 539b0 <__cxa_atexit@plt+0x46670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldm sp, {r5, r8} │ │ │ │ + bx r0 │ │ │ │ + biceq sl, lr, #220, 4 @ 0xc000000d │ │ │ │ + biceq sl, lr, #24, 10 @ 0x6000000 │ │ │ │ + biceq sl, lr, #172, 6 @ 0xb0000002 │ │ │ │ + biceq sl, lr, #124, 10 @ 0x1f000000 │ │ │ │ + biceq sl, lr, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r3, r0, ip, lsr #16 │ │ │ │ + @ instruction: 0x03a28bd0 │ │ │ │ + @ instruction: 0x03a28b9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #192 @ 0xc0 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 53b18 <__cxa_atexit@plt+0x467d8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add fp, r7, #15 │ │ │ │ + ldm fp, {r0, r2, fp} │ │ │ │ + ldr sl, [r7, #27] │ │ │ │ + ldr r7, [pc, #308] @ 53b2c <__cxa_atexit@plt+0x467ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, ip, #23 │ │ │ │ + str r7, [r6, #184] @ 0xb8 │ │ │ │ + ldr r7, [pc, #292] @ 53b30 <__cxa_atexit@plt+0x467f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #180] @ 0xb4 │ │ │ │ + sub r7, ip, #39 @ 0x27 │ │ │ │ + str r7, [r6, #176] @ 0xb0 │ │ │ │ + str r2, [r6, #172] @ 0xac │ │ │ │ + sub r7, ip, #50 @ 0x32 │ │ │ │ + ldr r2, [pc, #268] @ 53b34 <__cxa_atexit@plt+0x467f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #164] @ 0xa4 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #252] @ 53b38 <__cxa_atexit@plt+0x467f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str lr, [r6, #76] @ 0x4c │ │ │ │ + ldr r9, [pc, #244] @ 53b3c <__cxa_atexit@plt+0x467fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + ldr lr, [pc, #236] @ 53b40 <__cxa_atexit@plt+0x46800> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r1, [pc, #216] @ 53b44 <__cxa_atexit@plt+0x46804> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r3, #100]! @ 0x64 │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r1, [pc, #196] @ 53b48 <__cxa_atexit@plt+0x46808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [sl, #24]! │ │ │ │ + ldr r8, [pc, #188] @ 53b4c <__cxa_atexit@plt+0x4680c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #112]! @ 0x70 │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #124]! @ 0x7c │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r8, #36]! @ 0x24 │ │ │ │ + str r8, [r6, #132] @ 0x84 │ │ │ │ + ldr r0, [pc, #156] @ 53b50 <__cxa_atexit@plt+0x46810> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #136] @ 0x88 │ │ │ │ + str r1, [r6, #140] @ 0x8c │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + add r0, r6, #148 @ 0x94 │ │ │ │ + stm r0, {r2, sl, fp} │ │ │ │ + str r7, [r6, #160] @ 0xa0 │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #64]! @ 0x40 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ + str r8, [r6, #96] @ 0x60 │ │ │ │ + str sl, [r6, #92] @ 0x5c │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str sl, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #168] @ 0xa8 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, ip, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #192 @ 0xc0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + biceq sl, lr, #8, 4 @ 0x80000000 │ │ │ │ + biceq sl, lr, #80, 8 @ 0x50000000 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + biceq sl, lr, #28, 4 @ 0xc0000001 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + biceq sl, lr, #232, 2 @ 0x3a │ │ │ │ + biceq sl, lr, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ab44 <__cxa_atexit@plt+0x4d804> │ │ │ │ - ldr r2, [pc, #40] @ 5ab5c <__cxa_atexit@plt+0x4d81c> │ │ │ │ + bcc 53b90 <__cxa_atexit@plt+0x46850> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 53ba0 <__cxa_atexit@plt+0x46860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ab60 <__cxa_atexit@plt+0x4d820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r4, lr, #152, 2 @ 0x26 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03a1a068 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq sl, lr, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5abc4 <__cxa_atexit@plt+0x4d884> │ │ │ │ - ldr r2, [pc, #72] @ 5abd0 <__cxa_atexit@plt+0x4d890> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53be4 <__cxa_atexit@plt+0x468a4> │ │ │ │ + ldr r2, [pc, #44] @ 53bec <__cxa_atexit@plt+0x468ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 5abd4 <__cxa_atexit@plt+0x4d894> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 53bf0 <__cxa_atexit@plt+0x468b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5abbc <__cxa_atexit@plt+0x4d87c> │ │ │ │ - ldr r3, [pc, #40] @ 5abd8 <__cxa_atexit@plt+0x4d898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r9, lr, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53c28 <__cxa_atexit@plt+0x468e8> │ │ │ │ + ldr r2, [pc, #28] @ 53c34 <__cxa_atexit@plt+0x468f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq sl, lr, #144 @ 0x90 │ │ │ │ + @ instruction: 0x03a2891c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 53cb0 <__cxa_atexit@plt+0x46970> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #100] @ 53cc8 <__cxa_atexit@plt+0x46988> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53cbc <__cxa_atexit@plt+0x4697c> │ │ │ │ + ldr r2, [pc, #80] @ 53ccc <__cxa_atexit@plt+0x4698c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 53ca0 <__cxa_atexit@plt+0x46960> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 547f4 <__cxa_atexit@plt+0x474b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r9, lr, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r4, ror fp │ │ │ │ + @ instruction: 0x03a2874c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53d38 <__cxa_atexit@plt+0x469f8> │ │ │ │ + ldr r2, [pc, #80] @ 53d40 <__cxa_atexit@plt+0x46a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 53d44 <__cxa_atexit@plt+0x46a04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 53d28 <__cxa_atexit@plt+0x469e8> │ │ │ │ + ldr r7, [pc, #44] @ 53d48 <__cxa_atexit@plt+0x46a08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r9, lr, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, lr, #4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x03a19ff0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x03a286d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5abfc <__cxa_atexit@plt+0x4d8bc> │ │ │ │ + ldr r3, [pc, #16] @ 53d70 <__cxa_atexit@plt+0x46a30> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ac34 <__cxa_atexit@plt+0x4d8f4> │ │ │ │ - ldr r2, [pc, #40] @ 5ac4c <__cxa_atexit@plt+0x4d90c> │ │ │ │ + bcc 53da8 <__cxa_atexit@plt+0x46a68> │ │ │ │ + ldr r2, [pc, #40] @ 53dc0 <__cxa_atexit@plt+0x46a80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ac50 <__cxa_atexit@plt+0x4d910> │ │ │ │ + ldr r3, [pc, #20] @ 53dc4 <__cxa_atexit@plt+0x46a84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r4, lr, #168 @ 0xa8 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r9, lr, #124, 28 @ 0x7c0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5acdc <__cxa_atexit@plt+0x4d99c> │ │ │ │ - ldr r6, [pc, #132] @ 5acfc <__cxa_atexit@plt+0x4d9bc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #120] @ 5ad00 <__cxa_atexit@plt+0x4d9c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53e14 <__cxa_atexit@plt+0x46ad4> │ │ │ │ + ldr r2, [pc, #56] @ 53e1c <__cxa_atexit@plt+0x46adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5accc <__cxa_atexit@plt+0x4d98c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5acec <__cxa_atexit@plt+0x4d9ac> │ │ │ │ - ldr r3, [pc, #80] @ 5ad04 <__cxa_atexit@plt+0x4d9c4> │ │ │ │ + beq 53e08 <__cxa_atexit@plt+0x46ac8> │ │ │ │ + ldr r3, [pc, #36] @ 53e20 <__cxa_atexit@plt+0x46ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq r3, lr, #16, 30 @ 0x40 │ │ │ │ - biceq r4, lr, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r9, lr, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ad44 <__cxa_atexit@plt+0x4da04> │ │ │ │ - ldr r3, [pc, #36] @ 5ad50 <__cxa_atexit@plt+0x4da10> │ │ │ │ + ldr r3, [pc, #16] @ 53e44 <__cxa_atexit@plt+0x46b04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, lr, #32, 2 │ │ │ │ - @ instruction: 0x03a19e78 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r9, lr, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ad90 <__cxa_atexit@plt+0x4da50> │ │ │ │ - ldr r2, [pc, #36] @ 5ad98 <__cxa_atexit@plt+0x4da58> │ │ │ │ + bhi 53ea0 <__cxa_atexit@plt+0x46b60> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53eac <__cxa_atexit@plt+0x46b6c> │ │ │ │ + ldr r2, [pc, #68] @ 53ebc <__cxa_atexit@plt+0x46b7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 5ad9c <__cxa_atexit@plt+0x4da5c> │ │ │ │ + ldr r8, [pc, #64] @ 53ec0 <__cxa_atexit@plt+0x46b80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 53ec4 <__cxa_atexit@plt+0x46b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a19e60 │ │ │ │ - biceq r3, lr, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5add8 <__cxa_atexit@plt+0x4da98> │ │ │ │ - ldr r2, [pc, #36] @ 5ade0 <__cxa_atexit@plt+0x4daa0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 5ade4 <__cxa_atexit@plt+0x4daa4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #220, 26 @ 0x3700 │ │ │ │ - biceq r3, lr, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #206 @ 0xce │ │ │ │ + biceq r9, lr, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ae40 <__cxa_atexit@plt+0x4db00> │ │ │ │ - ldr r2, [pc, #88] @ 5ae5c <__cxa_atexit@plt+0x4db1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ae48 <__cxa_atexit@plt+0x4db08> │ │ │ │ - ldr r7, [pc, #64] @ 5ae60 <__cxa_atexit@plt+0x4db20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5ae34 <__cxa_atexit@plt+0x4daf4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a694 <__cxa_atexit@plt+0x4d354> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 53f44 <__cxa_atexit@plt+0x46c04> │ │ │ │ + ldr r2, [pc, #124] @ 53f60 <__cxa_atexit@plt+0x46c20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 53f64 <__cxa_atexit@plt+0x46c24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53f38 <__cxa_atexit@plt+0x46bf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 53f4c <__cxa_atexit@plt+0x46c0c> │ │ │ │ + ldr r3, [pc, #76] @ 53f68 <__cxa_atexit@plt+0x46c28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ae64 <__cxa_atexit@plt+0x4db24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r9, lr, #152, 24 @ 0x9800 │ │ │ │ + biceq r9, lr, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53fa8 <__cxa_atexit@plt+0x46c68> │ │ │ │ + ldr r2, [pc, #36] @ 53fb4 <__cxa_atexit@plt+0x46c74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0x03a19d60 │ │ │ │ - @ instruction: 0x03a19d64 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5aea4 <__cxa_atexit@plt+0x4db64> │ │ │ │ - ldr r2, [pc, #36] @ 5aeac <__cxa_atexit@plt+0x4db6c> │ │ │ │ + bhi 54004 <__cxa_atexit@plt+0x46cc4> │ │ │ │ + ldr r2, [pc, #56] @ 5400c <__cxa_atexit@plt+0x46ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 5aeb0 <__cxa_atexit@plt+0x4db70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53ff8 <__cxa_atexit@plt+0x46cb8> │ │ │ │ + ldr r3, [pc, #36] @ 54010 <__cxa_atexit@plt+0x46cd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a19d4c │ │ │ │ - biceq r3, lr, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r9, lr, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 54034 <__cxa_atexit@plt+0x46cf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r9, lr, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5aeec <__cxa_atexit@plt+0x4dbac> │ │ │ │ - ldr r2, [pc, #36] @ 5aef4 <__cxa_atexit@plt+0x4dbb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 5aef8 <__cxa_atexit@plt+0x4dbb8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 54090 <__cxa_atexit@plt+0x46d50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5409c <__cxa_atexit@plt+0x46d5c> │ │ │ │ + ldr r2, [pc, #68] @ 540ac <__cxa_atexit@plt+0x46d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 540b0 <__cxa_atexit@plt+0x46d70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 540b4 <__cxa_atexit@plt+0x46d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #200, 24 @ 0xc800 │ │ │ │ - biceq r3, lr, #152, 28 @ 0x980 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #2752 @ 0xac0 │ │ │ │ + biceq r9, lr, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5af54 <__cxa_atexit@plt+0x4dc14> │ │ │ │ - ldr r2, [pc, #88] @ 5af70 <__cxa_atexit@plt+0x4dc30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5af5c <__cxa_atexit@plt+0x4dc1c> │ │ │ │ - ldr r7, [pc, #64] @ 5af74 <__cxa_atexit@plt+0x4dc34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5af48 <__cxa_atexit@plt+0x4dc08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 54134 <__cxa_atexit@plt+0x46df4> │ │ │ │ + ldr r2, [pc, #124] @ 54150 <__cxa_atexit@plt+0x46e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 54154 <__cxa_atexit@plt+0x46e14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54128 <__cxa_atexit@plt+0x46de8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5413c <__cxa_atexit@plt+0x46dfc> │ │ │ │ + ldr r3, [pc, #76] @ 54158 <__cxa_atexit@plt+0x46e18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5af78 <__cxa_atexit@plt+0x4dc38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r9, lr, #168, 20 @ 0xa8000 │ │ │ │ + biceq r9, lr, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54198 <__cxa_atexit@plt+0x46e58> │ │ │ │ + ldr r2, [pc, #36] @ 541a4 <__cxa_atexit@plt+0x46e64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xfffff5b0 │ │ │ │ - @ instruction: 0x03a19c48 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, lr, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5afd4 <__cxa_atexit@plt+0x4dc94> │ │ │ │ - ldr r2, [pc, #88] @ 5aff0 <__cxa_atexit@plt+0x4dcb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5afdc <__cxa_atexit@plt+0x4dc9c> │ │ │ │ - ldr r7, [pc, #64] @ 5aff4 <__cxa_atexit@plt+0x4dcb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5afc8 <__cxa_atexit@plt+0x4dc88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 541f4 <__cxa_atexit@plt+0x46eb4> │ │ │ │ + ldr r2, [pc, #56] @ 541fc <__cxa_atexit@plt+0x46ebc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 541e8 <__cxa_atexit@plt+0x46ea8> │ │ │ │ + ldr r3, [pc, #36] @ 54200 <__cxa_atexit@plt+0x46ec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5aff8 <__cxa_atexit@plt+0x4dcb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r3, lr, #0, 24 │ │ │ │ - @ instruction: 0xfffff530 │ │ │ │ - @ instruction: 0x03a19bc8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r9, lr, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 54224 <__cxa_atexit@plt+0x46ee4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r9, lr, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b054 <__cxa_atexit@plt+0x4dd14> │ │ │ │ - ldr r2, [pc, #88] @ 5b070 <__cxa_atexit@plt+0x4dd30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b05c <__cxa_atexit@plt+0x4dd1c> │ │ │ │ - ldr r7, [pc, #64] @ 5b074 <__cxa_atexit@plt+0x4dd34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5b048 <__cxa_atexit@plt+0x4dd08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a33c <__cxa_atexit@plt+0x4cffc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi 54280 <__cxa_atexit@plt+0x46f40> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5428c <__cxa_atexit@plt+0x46f4c> │ │ │ │ + ldr r2, [pc, #68] @ 5429c <__cxa_atexit@plt+0x46f5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 542a0 <__cxa_atexit@plt+0x46f60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 542a4 <__cxa_atexit@plt+0x46f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b078 <__cxa_atexit@plt+0x4dd38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #128, 22 @ 0x20000 │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - @ instruction: 0x03a19b44 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #56, 22 @ 0xe000 │ │ │ │ + biceq r9, lr, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b0d4 <__cxa_atexit@plt+0x4dd94> │ │ │ │ - ldr r2, [pc, #88] @ 5b0f0 <__cxa_atexit@plt+0x4ddb0> │ │ │ │ + bhi 54324 <__cxa_atexit@plt+0x46fe4> │ │ │ │ + ldr r2, [pc, #124] @ 54340 <__cxa_atexit@plt+0x47000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 54344 <__cxa_atexit@plt+0x47004> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54318 <__cxa_atexit@plt+0x46fd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5432c <__cxa_atexit@plt+0x46fec> │ │ │ │ + ldr r3, [pc, #76] @ 54348 <__cxa_atexit@plt+0x47008> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r9, lr, #184, 16 @ 0xb80000 │ │ │ │ + biceq r9, lr, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54388 <__cxa_atexit@plt+0x47048> │ │ │ │ + ldr r2, [pc, #36] @ 54394 <__cxa_atexit@plt+0x47054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b0dc <__cxa_atexit@plt+0x4dd9c> │ │ │ │ - ldr r7, [pc, #64] @ 5b0f4 <__cxa_atexit@plt+0x4ddb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5b0c8 <__cxa_atexit@plt+0x4dd88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, lr, #56, 18 @ 0xe0000 │ │ │ │ + @ instruction: 0x03a281bc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 54464 <__cxa_atexit@plt+0x47124> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5446c <__cxa_atexit@plt+0x4712c> │ │ │ │ + ldr lr, [pc, #196] @ 54494 <__cxa_atexit@plt+0x47154> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ 54498 <__cxa_atexit@plt+0x47158> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + ldr r3, [r2, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + ldr r0, [pc, #160] @ 5449c <__cxa_atexit@plt+0x4715c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #144] @ 544a0 <__cxa_atexit@plt+0x47160> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54480 <__cxa_atexit@plt+0x47140> │ │ │ │ + ldr r3, [pc, #96] @ 544a4 <__cxa_atexit@plt+0x47164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5445c <__cxa_atexit@plt+0x4711c> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 54474 <__cxa_atexit@plt+0x47134> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b0f8 <__cxa_atexit@plt+0x4ddb8> │ │ │ │ + ldr r7, [pc, #32] @ 544a8 <__cxa_atexit@plt+0x47168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #0, 22 │ │ │ │ - @ instruction: 0xfffff430 │ │ │ │ - @ instruction: 0x03a19ac8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r9, lr, #172, 14 @ 0x2b00000 │ │ │ │ + biceq r9, lr, #236, 18 @ 0x3b0000 │ │ │ │ + biceq r9, lr, #96, 20 @ 0x60000 │ │ │ │ + andeq r2, r0, ip, lsr #26 │ │ │ │ + @ instruction: 0x03a280d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b154 <__cxa_atexit@plt+0x4de14> │ │ │ │ - ldr r2, [pc, #88] @ 5b170 <__cxa_atexit@plt+0x4de30> │ │ │ │ + bhi 54500 <__cxa_atexit@plt+0x471c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5450c <__cxa_atexit@plt+0x471cc> │ │ │ │ + ldr r2, [pc, #64] @ 5451c <__cxa_atexit@plt+0x471dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b15c <__cxa_atexit@plt+0x4de1c> │ │ │ │ - ldr r7, [pc, #64] @ 5b174 <__cxa_atexit@plt+0x4de34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5b148 <__cxa_atexit@plt+0x4de08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5a4e8 <__cxa_atexit@plt+0x4d1a8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 54520 <__cxa_atexit@plt+0x471e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b178 <__cxa_atexit@plt+0x4de38> │ │ │ │ + biceq r9, lr, #172, 12 @ 0xac00000 │ │ │ │ + biceq r9, lr, #152, 14 @ 0x2600000 │ │ │ │ + @ instruction: 0x03a2802c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #280 @ 0x118 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 54734 <__cxa_atexit@plt+0x473f4> │ │ │ │ + ldr lr, [pc, #508] @ 54748 <__cxa_atexit@plt+0x47408> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr ip, [r7, #23] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r7, r9, #18 │ │ │ │ + str r7, [r6, #272] @ 0x110 │ │ │ │ + sub r7, r9, #31 │ │ │ │ + str r7, [r6, #260] @ 0x104 │ │ │ │ + ldr r7, [pc, #460] @ 5474c <__cxa_atexit@plt+0x4740c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #256] @ 0x100 │ │ │ │ + sub r7, r9, #59 @ 0x3b │ │ │ │ + str r7, [r6, #252] @ 0xfc │ │ │ │ + sub r7, r9, #43 @ 0x2b │ │ │ │ + str r7, [r6, #248] @ 0xf8 │ │ │ │ + str r2, [r6, #240] @ 0xf0 │ │ │ │ + ldr r7, [pc, #432] @ 54750 <__cxa_atexit@plt+0x47410> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #268] @ 0x10c │ │ │ │ + str r7, [r6, #244] @ 0xf4 │ │ │ │ + str r7, [r6, #232] @ 0xe8 │ │ │ │ + sub r7, r9, #75 @ 0x4b │ │ │ │ + str r7, [r6, #228] @ 0xe4 │ │ │ │ + str r1, [r6, #224] @ 0xe0 │ │ │ │ + sub r1, r9, #86 @ 0x56 │ │ │ │ + str r1, [r6, #212] @ 0xd4 │ │ │ │ + ldr r1, [pc, #396] @ 54754 <__cxa_atexit@plt+0x47414> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #208] @ 0xd0 │ │ │ │ + ldr r0, [pc, #388] @ 54758 <__cxa_atexit@plt+0x47418> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #216] @ 0xd8 │ │ │ │ + str r0, [r6, #200] @ 0xc8 │ │ │ │ + sub r0, r9, #109 @ 0x6d │ │ │ │ + str r0, [r6, #196] @ 0xc4 │ │ │ │ + ldr r0, [pc, #368] @ 5475c <__cxa_atexit@plt+0x4741c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #188] @ 0xbc │ │ │ │ + sub r0, r9, #147 @ 0x93 │ │ │ │ + sub r2, r9, #121 @ 0x79 │ │ │ │ + ldr r7, [pc, #352] @ 54760 <__cxa_atexit@plt+0x47420> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub lr, r9, #139 @ 0x8b │ │ │ │ + str fp, [sp] │ │ │ │ + sub fp, r9, #131 @ 0x83 │ │ │ │ + str fp, [r6, #156] @ 0x9c │ │ │ │ + str lr, [r6, #160] @ 0xa0 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r2, [r6, #168] @ 0xa8 │ │ │ │ + str r0, [r6, #172] @ 0xac │ │ │ │ + ldr r7, [pc, #316] @ 54764 <__cxa_atexit@plt+0x47424> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ + ldr r7, [pc, #308] @ 54768 <__cxa_atexit@plt+0x47428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #144] @ 0x90 │ │ │ │ + str r7, [r6, #136] @ 0x88 │ │ │ │ + str r7, [r6, #128] @ 0x80 │ │ │ │ + ldr r7, [pc, #292] @ 5476c <__cxa_atexit@plt+0x4742c> │ │ │ │ add r7, pc, r7 │ │ │ │ + str sl, [r6, #100] @ 0x64 │ │ │ │ + ldr lr, [pc, #284] @ 54770 <__cxa_atexit@plt+0x47430> │ │ │ │ + add lr, pc, lr │ │ │ │ + str ip, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r0, [pc, #264] @ 54774 <__cxa_atexit@plt+0x47434> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r3, r6 │ │ │ │ + str r0, [r3, #104]! @ 0x68 │ │ │ │ + str r3, [r6, #276] @ 0x114 │ │ │ │ + ldr r3, [pc, #248] @ 54778 <__cxa_atexit@plt+0x47438> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #116]! @ 0x74 │ │ │ │ + str r0, [r6, #264] @ 0x108 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #176]! @ 0xb0 │ │ │ │ + ldr r8, [pc, #224] @ 5477c <__cxa_atexit@plt+0x4743c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #192] @ 0xc0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [pc, #212] @ 54780 <__cxa_atexit@plt+0x47440> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #88]! @ 0x58 │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #60]! @ 0x3c │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #48]! @ 0x30 │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #24]! │ │ │ │ + ldr r3, [pc, #180] @ 54784 <__cxa_atexit@plt+0x47444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #220] @ 0xdc │ │ │ │ + str r1, [r6, #204] @ 0xcc │ │ │ │ + str r2, [r6, #184] @ 0xb8 │ │ │ │ + str r7, [r6, #140] @ 0x8c │ │ │ │ + str r1, [r6, #132] @ 0x84 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #36]! @ 0x24 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #236] @ 0xec │ │ │ │ + str r6, [r6, #148] @ 0x94 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #280 @ 0x118 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #128, 20 @ 0x80000 │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - @ instruction: 0x03a19a48 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + biceq r9, lr, #12, 12 @ 0xc00000 │ │ │ │ + biceq r9, lr, #116, 12 @ 0x7400000 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + biceq r9, lr, #164, 16 @ 0xa40000 │ │ │ │ + biceq r9, lr, #144, 16 @ 0x900000 │ │ │ │ + biceq r9, lr, #128, 16 @ 0x800000 │ │ │ │ + biceq r9, lr, #68, 16 @ 0x440000 │ │ │ │ + biceq r9, lr, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + biceq r9, lr, #28, 12 @ 0x1c00000 │ │ │ │ + biceq r9, lr, #248, 10 @ 0x3e000000 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffff7fc │ │ │ │ + @ instruction: 0x03a27dc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b1d4 <__cxa_atexit@plt+0x4de94> │ │ │ │ - ldr r2, [pc, #88] @ 5b1f0 <__cxa_atexit@plt+0x4deb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b1dc <__cxa_atexit@plt+0x4de9c> │ │ │ │ - ldr r7, [pc, #64] @ 5b1f4 <__cxa_atexit@plt+0x4deb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 547d8 <__cxa_atexit@plt+0x47498> │ │ │ │ + ldr r2, [pc, #52] @ 547e4 <__cxa_atexit@plt+0x474a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 5b1c8 <__cxa_atexit@plt+0x4de88> │ │ │ │ + beq 547cc <__cxa_atexit@plt+0x4748c> │ │ │ │ mov r7, r8 │ │ │ │ - b 5a07c <__cxa_atexit@plt+0x4cd3c> │ │ │ │ + b 547f4 <__cxa_atexit@plt+0x474b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b1f8 <__cxa_atexit@plt+0x4deb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #0, 20 │ │ │ │ - @ instruction: 0xffffeec4 │ │ │ │ - @ instruction: 0x03a199b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a27d6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 548bc <__cxa_atexit@plt+0x4757c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 548d0 <__cxa_atexit@plt+0x47590> │ │ │ │ + ldr r9, [pc, #204] @ 548e4 <__cxa_atexit@plt+0x475a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #200] @ 548e8 <__cxa_atexit@plt+0x475a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #196] @ 548ec <__cxa_atexit@plt+0x475ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + sub r2, r3, #34 @ 0x22 │ │ │ │ + ldr r9, [pc, #156] @ 548f0 <__cxa_atexit@plt+0x475b0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r0, [pc, #144] @ 548f4 <__cxa_atexit@plt+0x475b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #44]! @ 0x2c │ │ │ │ + ldr r0, [pc, #132] @ 548f8 <__cxa_atexit@plt+0x475b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #32]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 548e0 <__cxa_atexit@plt+0x475a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a27c00 │ │ │ │ + @ instruction: 0xfffff428 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffff4b0 │ │ │ │ + biceq r9, lr, #4, 12 @ 0x400000 │ │ │ │ + biceq r9, lr, #36, 8 @ 0x24000000 │ │ │ │ + biceq r9, lr, #4, 8 @ 0x4000000 │ │ │ │ + @ instruction: 0x03a27c58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b254 <__cxa_atexit@plt+0x4df14> │ │ │ │ - ldr r2, [pc, #88] @ 5b270 <__cxa_atexit@plt+0x4df30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5b25c <__cxa_atexit@plt+0x4df1c> │ │ │ │ - ldr r7, [pc, #64] @ 5b274 <__cxa_atexit@plt+0x4df34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + bhi 54990 <__cxa_atexit@plt+0x47650> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5499c <__cxa_atexit@plt+0x4765c> │ │ │ │ + ldr r0, [pc, #136] @ 549b8 <__cxa_atexit@plt+0x47678> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #132] @ 549bc <__cxa_atexit@plt+0x4767c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 549ac <__cxa_atexit@plt+0x4766c> │ │ │ │ + ldr r3, [pc, #96] @ 549c0 <__cxa_atexit@plt+0x47680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 5b248 <__cxa_atexit@plt+0x4df08> │ │ │ │ + beq 54980 <__cxa_atexit@plt+0x47640> │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 59ed0 <__cxa_atexit@plt+0x4cb90> │ │ │ │ + b 547f4 <__cxa_atexit@plt+0x474b4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5b278 <__cxa_atexit@plt+0x4df38> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, #128, 18 @ 0x200000 │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - @ instruction: 0x03a1992c │ │ │ │ - @ instruction: 0x03a1994c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5b4e8 <__cxa_atexit@plt+0x4e1a8> │ │ │ │ - and r6, r8, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 5b30c <__cxa_atexit@plt+0x4dfcc> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 5b3a8 <__cxa_atexit@plt+0x4e068> │ │ │ │ - bic r6, r8, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-4]! │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 5b424 <__cxa_atexit@plt+0x4e0e4> │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 5b480 <__cxa_atexit@plt+0x4e140> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5b52c <__cxa_atexit@plt+0x4e1ec> │ │ │ │ - ldr r7, [pc, #732] @ 5b5c8 <__cxa_atexit@plt+0x4e288> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r1, [pc, #716] @ 5b5cc <__cxa_atexit@plt+0x4e28c> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + biceq r9, lr, #80, 4 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 549f8 <__cxa_atexit@plt+0x476b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 54a00 <__cxa_atexit@plt+0x476c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #76 @ 0x4c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b4fc <__cxa_atexit@plt+0x4e1bc> │ │ │ │ - ldr r7, [pc, #616] @ 5b594 <__cxa_atexit@plt+0x4e254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #612] @ 5b598 <__cxa_atexit@plt+0x4e258> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r8, [pc, #600] @ 5b59c <__cxa_atexit@plt+0x4e25c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r9, [pc, #592] @ 5b5a0 <__cxa_atexit@plt+0x4e260> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - ldr r2, [pc, #568] @ 5b5a4 <__cxa_atexit@plt+0x4e264> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #36]! @ 0x24 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #60]! @ 0x3c │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b50c <__cxa_atexit@plt+0x4e1cc> │ │ │ │ - ldr r7, [pc, #444] @ 5b584 <__cxa_atexit@plt+0x4e244> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #440] @ 5b588 <__cxa_atexit@plt+0x4e248> │ │ │ │ + biceq r9, lr, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 54a5c <__cxa_atexit@plt+0x4771c> │ │ │ │ + ldr lr, [pc, #68] @ 54a68 <__cxa_atexit@plt+0x47728> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r8, [pc, #420] @ 5b58c <__cxa_atexit@plt+0x4e24c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #412] @ 5b590 <__cxa_atexit@plt+0x4e250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 54a6c <__cxa_atexit@plt+0x4772c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 54a50 <__cxa_atexit@plt+0x47710> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 52764 <__cxa_atexit@plt+0x45424> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5b53c <__cxa_atexit@plt+0x4e1fc> │ │ │ │ - ldr r1, [pc, #380] @ 5b5b8 <__cxa_atexit@plt+0x4e278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #376] @ 5b5bc <__cxa_atexit@plt+0x4e27c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #372] @ 5b5c0 <__cxa_atexit@plt+0x4e280> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r0, [r8, #5] │ │ │ │ - ldr r9, [pc, #360] @ 5b5c4 <__cxa_atexit@plt+0x4e284> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - stmib r5, {r0, r2, r3} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r8, r2 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5b54c <__cxa_atexit@plt+0x4e20c> │ │ │ │ - ldr r7, [pc, #272] @ 5b5a8 <__cxa_atexit@plt+0x4e268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #268] @ 5b5ac <__cxa_atexit@plt+0x4e26c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #264] @ 5b5b0 <__cxa_atexit@plt+0x4e270> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #260] @ 5b5b4 <__cxa_atexit@plt+0x4e274> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r7, [r1, #12]! │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32]! │ │ │ │ - sub r8, r6, #13 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #144] @ 5b580 <__cxa_atexit@plt+0x4e240> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r9, lr, #84, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 54a94 <__cxa_atexit@plt+0x47754> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 52764 <__cxa_atexit@plt+0x45424> │ │ │ │ + ldr r7, [pc, #12] @ 54aa8 <__cxa_atexit@plt+0x47768> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #108] @ 5b570 <__cxa_atexit@plt+0x4e230> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - b 5b518 <__cxa_atexit@plt+0x4e1d8> │ │ │ │ - ldr r5, [pc, #88] @ 5b56c <__cxa_atexit@plt+0x4e22c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #72] @ 5b57c <__cxa_atexit@plt+0x4e23c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #12 │ │ │ │ - b 5b558 <__cxa_atexit@plt+0x4e218> │ │ │ │ - ldr r7, [pc, #52] @ 5b578 <__cxa_atexit@plt+0x4e238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #24 │ │ │ │ - b 5b558 <__cxa_atexit@plt+0x4e218> │ │ │ │ - ldr r7, [pc, #32] @ 5b574 <__cxa_atexit@plt+0x4e234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, asr #26 │ │ │ │ - andeq r0, r0, r0, lsl #25 │ │ │ │ - andeq r0, r0, r8, lsl #23 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x03a196f8 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - @ instruction: 0xfffff5a8 │ │ │ │ - biceq r3, lr, #148, 18 @ 0x250000 │ │ │ │ - biceq r3, lr, #212, 16 @ 0xd40000 │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - @ instruction: 0xfffff838 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - biceq r3, lr, #48, 20 @ 0x30000 │ │ │ │ - biceq r3, lr, #92, 18 @ 0x170000 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - biceq r3, lr, #212, 16 @ 0xd40000 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - @ instruction: 0x03a19390 │ │ │ │ - biceq r3, lr, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r3, lr, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b61c <__cxa_atexit@plt+0x4e2dc> │ │ │ │ - ldr r3, [pc, #60] @ 5b638 <__cxa_atexit@plt+0x4e2f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r1, [pc, #44] @ 5b63c <__cxa_atexit@plt+0x4e2fc> │ │ │ │ + @ instruction: 0x03a27abc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54ae0 <__cxa_atexit@plt+0x477a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 54ae8 <__cxa_atexit@plt+0x477a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r7, {r1, r2, r3} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 54af8 <__cxa_atexit@plt+0x477b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5b640 <__cxa_atexit@plt+0x4e300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, lr, #172, 10 @ 0x2b000000 │ │ │ │ - biceq r3, lr, #140, 10 @ 0x23000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x03a19588 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b6b4 <__cxa_atexit@plt+0x4e374> │ │ │ │ - ldr r2, [pc, #92] @ 5b6cc <__cxa_atexit@plt+0x4e38c> │ │ │ │ + biceq r9, lr, #184 @ 0xb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54b7c <__cxa_atexit@plt+0x4783c> │ │ │ │ + ldr r2, [pc, #120] @ 54b84 <__cxa_atexit@plt+0x47844> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 5b6d0 <__cxa_atexit@plt+0x4e390> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 5b6d4 <__cxa_atexit@plt+0x4e394> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r9, [pc, #72] @ 5b6d8 <__cxa_atexit@plt+0x4e398> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - str r3, [r5] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r3, [pc, #32] @ 5b6dc <__cxa_atexit@plt+0x4e39c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x03a1915c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x03a194dc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5b740 <__cxa_atexit@plt+0x4e400> │ │ │ │ - ldr r7, [pc, #140] @ 5b78c <__cxa_atexit@plt+0x4e44c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5b764 <__cxa_atexit@plt+0x4e424> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5b770 <__cxa_atexit@plt+0x4e430> │ │ │ │ - ldr r3, [pc, #108] @ 5b790 <__cxa_atexit@plt+0x4e450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b75c <__cxa_atexit@plt+0x4e41c> │ │ │ │ - b 5b810 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ - ldr r3, [pc, #64] @ 5b788 <__cxa_atexit@plt+0x4e448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 54b54 <__cxa_atexit@plt+0x47814> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 54b64 <__cxa_atexit@plt+0x47824> │ │ │ │ + ldr r2, [pc, #84] @ 54b88 <__cxa_atexit@plt+0x47848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5b75c <__cxa_atexit@plt+0x4e41c> │ │ │ │ - b 5b984 <__cxa_atexit@plt+0x4e644> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 54b70 <__cxa_atexit@plt+0x47830> │ │ │ │ + mov r5, r3 │ │ │ │ + b 54be8 <__cxa_atexit@plt+0x478a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5b794 <__cxa_atexit@plt+0x4e454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #20] @ 5b798 <__cxa_atexit@plt+0x4e458> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x03a19394 │ │ │ │ - @ instruction: 0x03a19388 │ │ │ │ - @ instruction: 0x03a19368 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5b7d8 <__cxa_atexit@plt+0x4e498> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #52] @ 5b7f8 <__cxa_atexit@plt+0x4e4b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 54bc8 <__cxa_atexit@plt+0x47888> │ │ │ │ + ldr r3, [pc, #52] @ 54bdc <__cxa_atexit@plt+0x4789c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5b7f0 <__cxa_atexit@plt+0x4e4b0> │ │ │ │ - b 5b810 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ - ldr r7, [pc, #28] @ 5b7fc <__cxa_atexit@plt+0x4e4bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #20] @ 5b800 <__cxa_atexit@plt+0x4e4c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq 54bd4 <__cxa_atexit@plt+0x47894> │ │ │ │ + b 54be8 <__cxa_atexit@plt+0x478a8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a1932c │ │ │ │ - @ instruction: 0x03a19320 │ │ │ │ - @ instruction: 0x03a19300 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b848 <__cxa_atexit@plt+0x4e508> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #160] @ 5b8cc <__cxa_atexit@plt+0x4e58c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #172] @ 54ca8 <__cxa_atexit@plt+0x47968> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 5b860 <__cxa_atexit@plt+0x4e520> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b86c <__cxa_atexit@plt+0x4e52c> │ │ │ │ - ldr r7, [pc, #128] @ 5b8d0 <__cxa_atexit@plt+0x4e590> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #120] @ 5b8d4 <__cxa_atexit@plt+0x4e594> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54c88 <__cxa_atexit@plt+0x47948> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5b8b8 <__cxa_atexit@plt+0x4e578> │ │ │ │ - ldr r8, [pc, #84] @ 5b8d8 <__cxa_atexit@plt+0x4e598> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 5b8dc <__cxa_atexit@plt+0x4e59c> │ │ │ │ + bcc 54c94 <__cxa_atexit@plt+0x47954> │ │ │ │ + ldr lr, [pc, #132] @ 54cac <__cxa_atexit@plt+0x4796c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 54cb0 <__cxa_atexit@plt+0x47970> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r8, r3, #18 │ │ │ │ - mov r7, r6 │ │ │ │ + sub r1, r3, #22 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #88] @ 54cb4 <__cxa_atexit@plt+0x47974> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x03a192bc │ │ │ │ - @ instruction: 0x03a192b0 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - biceq r3, lr, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0x03a19224 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + biceq r9, lr, #48, 4 │ │ │ │ + biceq r9, lr, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b910 <__cxa_atexit@plt+0x4e5d0> │ │ │ │ - ldr r7, [pc, #104] @ 5b968 <__cxa_atexit@plt+0x4e628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #96] @ 5b96c <__cxa_atexit@plt+0x4e62c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b95c <__cxa_atexit@plt+0x4e61c> │ │ │ │ - ldr r2, [pc, #68] @ 5b970 <__cxa_atexit@plt+0x4e630> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 5b974 <__cxa_atexit@plt+0x4e634> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #8] │ │ │ │ - sub r8, r6, #18 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a1920c │ │ │ │ - @ instruction: 0x03a19200 │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - biceq r3, lr, #52, 8 @ 0x34000000 │ │ │ │ - @ instruction: 0x03a19234 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b9bc <__cxa_atexit@plt+0x4e67c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 5ba30 <__cxa_atexit@plt+0x4e6f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5ba18 <__cxa_atexit@plt+0x4e6d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 5ba4c <__cxa_atexit@plt+0x4e70c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ba24 <__cxa_atexit@plt+0x4e6e4> │ │ │ │ - ldr r2, [pc, #92] @ 5ba34 <__cxa_atexit@plt+0x4e6f4> │ │ │ │ + bcc 54d2c <__cxa_atexit@plt+0x479ec> │ │ │ │ + ldr r2, [pc, #92] @ 54d38 <__cxa_atexit@plt+0x479f8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 54d3c <__cxa_atexit@plt+0x479fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - ldr r3, [pc, #76] @ 5ba38 <__cxa_atexit@plt+0x4e6f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #22 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ 5ba3c <__cxa_atexit@plt+0x4e6fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r7, #-12] │ │ │ │ - str r3, [r7, #-8] │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - sub r8, r6, #17 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff528 │ │ │ │ - biceq r3, lr, #188, 2 @ 0x2f │ │ │ │ - biceq r3, lr, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0x03a1916c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bad0 <__cxa_atexit@plt+0x4e790> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ - bne 5ba8c <__cxa_atexit@plt+0x4e74c> │ │ │ │ - ldr r6, [pc, #104] @ 5badc <__cxa_atexit@plt+0x4e79c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bac4 <__cxa_atexit@plt+0x4e784> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5baf4 <__cxa_atexit@plt+0x4e7b4> │ │ │ │ - ldr r7, [pc, #76] @ 5bae0 <__cxa_atexit@plt+0x4e7a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 5bae4 <__cxa_atexit@plt+0x4e7a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r2, r7} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r8, r6, #17 │ │ │ │ - mov r7, r3 │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr r9, [pc, #52] @ 54d40 <__cxa_atexit@plt+0x47a00> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - biceq r3, lr, #216, 4 @ 0x8000000d │ │ │ │ - @ instruction: 0x03a190c4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5bb5c <__cxa_atexit@plt+0x4e81c> │ │ │ │ - ldr r2, [pc, #168] @ 5bbb0 <__cxa_atexit@plt+0x4e870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bb7c <__cxa_atexit@plt+0x4e83c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #41 @ 0x29 │ │ │ │ - bne 5bb88 <__cxa_atexit@plt+0x4e848> │ │ │ │ - ldr r3, [pc, #128] @ 5bbb4 <__cxa_atexit@plt+0x4e874> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bba8 <__cxa_atexit@plt+0x4e868> │ │ │ │ - ldr r3, [pc, #108] @ 5bbb8 <__cxa_atexit@plt+0x4e878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r3, [pc, #88] @ 5bbbc <__cxa_atexit@plt+0x4e87c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #84] @ 5bbc0 <__cxa_atexit@plt+0x4e880> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #76] @ 5bbc4 <__cxa_atexit@plt+0x4e884> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 5bbc8 <__cxa_atexit@plt+0x4e888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 5bbcc <__cxa_atexit@plt+0x4e88c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - b 59ad0 <__cxa_atexit@plt+0x4c790> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, ror r3 │ │ │ │ - @ instruction: 0x03a1902c │ │ │ │ - @ instruction: 0x03a19020 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - biceq r3, lr, #96, 2 │ │ │ │ - @ instruction: 0x03a18fa8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + biceq r9, lr, #152, 2 @ 0x26 │ │ │ │ + biceq r9, lr, #108, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, #41 @ 0x29 │ │ │ │ - bne 5bc20 <__cxa_atexit@plt+0x4e8e0> │ │ │ │ - ldr r2, [pc, #80] @ 5bc48 <__cxa_atexit@plt+0x4e908> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 54e18 <__cxa_atexit@plt+0x47ad8> │ │ │ │ + ldr lr, [pc, #212] @ 54e38 <__cxa_atexit@plt+0x47af8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r9, [pc, #200] @ 54e3c <__cxa_atexit@plt+0x47afc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5bc40 <__cxa_atexit@plt+0x4e900> │ │ │ │ - ldr r3, [pc, #60] @ 5bc4c <__cxa_atexit@plt+0x4e90c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r7, [pc, #40] @ 5bc50 <__cxa_atexit@plt+0x4e910> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 5bc54 <__cxa_atexit@plt+0x4e914> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #137 @ 0x89 │ │ │ │ - b 59ad0 <__cxa_atexit@plt+0x4c790> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - biceq r3, lr, #200 @ 0xc8 │ │ │ │ - @ instruction: 0x03a18f20 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5bc7c <__cxa_atexit@plt+0x4e93c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a18ef8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 5bcac <__cxa_atexit@plt+0x4e96c> │ │ │ │ - ldr r7, [pc, #124] @ 5bd18 <__cxa_atexit@plt+0x4e9d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #116] @ 5bd1c <__cxa_atexit@plt+0x4e9dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + beq 54e0c <__cxa_atexit@plt+0x47acc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5bcf8 <__cxa_atexit@plt+0x4e9b8> │ │ │ │ - ldr r3, [pc, #80] @ 5bd20 <__cxa_atexit@plt+0x4e9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 5bd24 <__cxa_atexit@plt+0x4e9e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - str r2, [r7, #8] │ │ │ │ - sub r8, r6, #13 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5bd14 <__cxa_atexit@plt+0x4e9d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a18ee4 │ │ │ │ - @ instruction: 0x03a18ed8 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - biceq r3, lr, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5bd7c <__cxa_atexit@plt+0x4ea3c> │ │ │ │ - ldr r7, [pc, #72] @ 5bd98 <__cxa_atexit@plt+0x4ea58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 5bd9c <__cxa_atexit@plt+0x4ea5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - sub r8, r6, #13 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5bda0 <__cxa_atexit@plt+0x4ea60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffff430 │ │ │ │ - biceq r3, lr, #28 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x03a18dd4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5be0c <__cxa_atexit@plt+0x4eacc> │ │ │ │ - ldr r3, [pc, #168] @ 5be6c <__cxa_atexit@plt+0x4eb2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5be58 <__cxa_atexit@plt+0x4eb18> │ │ │ │ - ldr r3, [pc, #148] @ 5be70 <__cxa_atexit@plt+0x4eb30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5be58 <__cxa_atexit@plt+0x4eb18> │ │ │ │ - ldr r3, [pc, #120] @ 5be74 <__cxa_atexit@plt+0x4eb34> │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 54e24 <__cxa_atexit@plt+0x47ae4> │ │ │ │ + ldr r3, [pc, #152] @ 54e40 <__cxa_atexit@plt+0x47b00> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5be60 <__cxa_atexit@plt+0x4eb20> │ │ │ │ - ldr r2, [pc, #80] @ 5be78 <__cxa_atexit@plt+0x4eb38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 5be7c <__cxa_atexit@plt+0x4eb3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #8] │ │ │ │ - sub r8, r6, #17 │ │ │ │ - bx ip │ │ │ │ + ldr lr, [pc, #148] @ 54e44 <__cxa_atexit@plt+0x47b04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r9, [pc, #124] @ 54e48 <__cxa_atexit@plt+0x47b08> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r2, #25 │ │ │ │ + ldr sl, [pc, #116] @ 54e4c <__cxa_atexit@plt+0x47b0c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r2, #13 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r6, r7, sl} │ │ │ │ + add r0, r6, #32 │ │ │ │ + stm r0, {r3, ip, lr} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 54af8 <__cxa_atexit@plt+0x477b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffff2d8 │ │ │ │ - biceq r2, lr, #64, 30 @ 0x100 │ │ │ │ - @ instruction: 0x03a18cf8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 5becc <__cxa_atexit@plt+0x4eb8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bec4 <__cxa_atexit@plt+0x4eb84> │ │ │ │ - ldr r3, [pc, #28] @ 5bed0 <__cxa_atexit@plt+0x4eb90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x03a18ca4 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r8, lr, #20, 28 @ 0x140 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + biceq r9, lr, #160 @ 0xa0 │ │ │ │ + biceq r9, lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5bf3c <__cxa_atexit@plt+0x4ebfc> │ │ │ │ - ldr r3, [pc, #168] @ 5bf9c <__cxa_atexit@plt+0x4ec5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bf88 <__cxa_atexit@plt+0x4ec48> │ │ │ │ - ldr r3, [pc, #148] @ 5bfa0 <__cxa_atexit@plt+0x4ec60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bf88 <__cxa_atexit@plt+0x4ec48> │ │ │ │ - ldr r3, [pc, #120] @ 5bfa4 <__cxa_atexit@plt+0x4ec64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5bf90 <__cxa_atexit@plt+0x4ec50> │ │ │ │ - ldr r2, [pc, #80] @ 5bfa8 <__cxa_atexit@plt+0x4ec68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 5bfac <__cxa_atexit@plt+0x4ec6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #8] │ │ │ │ - sub r8, r6, #17 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffff128 │ │ │ │ - biceq r2, lr, #16, 28 @ 0x100 │ │ │ │ - @ instruction: 0x03a18bc8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 5bffc <__cxa_atexit@plt+0x4ecbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5bff4 <__cxa_atexit@plt+0x4ecb4> │ │ │ │ - ldr r3, [pc, #28] @ 5c000 <__cxa_atexit@plt+0x4ecc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a18b74 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5c028 <__cxa_atexit@plt+0x4ece8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x03a18b4c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c0a8 <__cxa_atexit@plt+0x4ed68> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 5c08c <__cxa_atexit@plt+0x4ed4c> │ │ │ │ - ldr r7, [pc, #96] @ 5c0c0 <__cxa_atexit@plt+0x4ed80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #12]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 5c0c4 <__cxa_atexit@plt+0x4ed84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - sub r8, r6, #13 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 5c0cc <__cxa_atexit@plt+0x4ed8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #48] @ 5c0d0 <__cxa_atexit@plt+0x4ed90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 5c0c8 <__cxa_atexit@plt+0x4ed88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xffffefa0 │ │ │ │ - biceq r2, lr, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x03a18aec │ │ │ │ - @ instruction: 0x03a18ae0 │ │ │ │ - @ instruction: 0x03a18af8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c150 <__cxa_atexit@plt+0x4ee10> │ │ │ │ - ldr r2, [pc, #104] @ 5c168 <__cxa_atexit@plt+0x4ee28> │ │ │ │ + bcc 54ed0 <__cxa_atexit@plt+0x47b90> │ │ │ │ + ldr r2, [pc, #104] @ 54edc <__cxa_atexit@plt+0x47b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #100] @ 5c16c <__cxa_atexit@plt+0x4ee2c> │ │ │ │ + ldr lr, [pc, #100] @ 54ee0 <__cxa_atexit@plt+0x47ba0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #96] @ 5c170 <__cxa_atexit@plt+0x4ee30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #92] @ 5c174 <__cxa_atexit@plt+0x4ee34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32]! │ │ │ │ - sub r8, r6, #13 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 5c178 <__cxa_atexit@plt+0x4ee38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffeca4 │ │ │ │ - @ instruction: 0xffffece4 │ │ │ │ - @ instruction: 0xffffec4c │ │ │ │ - biceq r2, lr, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x03a18a50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r7, ip} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r9, [pc, #80] @ 54ee4 <__cxa_atexit@plt+0x47ba4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #25 │ │ │ │ + ldr sl, [pc, #72] @ 54ee8 <__cxa_atexit@plt+0x47ba8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #13 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r3, r7, sl} │ │ │ │ + add r0, r3, #32 │ │ │ │ + stm r0, {r2, ip, lr} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 54af8 <__cxa_atexit@plt+0x477b8> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + biceq r8, lr, #216, 30 @ 0x360 │ │ │ │ + biceq r8, lr, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c224 <__cxa_atexit@plt+0x4eee4> │ │ │ │ - ldr r9, [pc, #148] @ 5c23c <__cxa_atexit@plt+0x4eefc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #144] @ 5c240 <__cxa_atexit@plt+0x4ef00> │ │ │ │ + bcc 54f7c <__cxa_atexit@plt+0x47c3c> │ │ │ │ + ldr lr, [pc, #120] @ 54f8c <__cxa_atexit@plt+0x47c4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #140] @ 5c244 <__cxa_atexit@plt+0x4ef04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #136] @ 5c248 <__cxa_atexit@plt+0x4ef08> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #104] @ 54f90 <__cxa_atexit@plt+0x47c50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 54f94 <__cxa_atexit@plt+0x47c54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r8, [pc, #80] @ 54f98 <__cxa_atexit@plt+0x47c58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #12]! │ │ │ │ - ldr r2, [pc, #100] @ 5c24c <__cxa_atexit@plt+0x4ef0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ + str r8, [r7, #16]! │ │ │ │ mov r0, r3 │ │ │ │ - str r2, [r0, #36]! @ 0x24 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str lr, [r3, #60]! @ 0x3c │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #36] @ 5c250 <__cxa_atexit@plt+0x4ef10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #76 @ 0x4c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffe9c4 │ │ │ │ - @ instruction: 0xffffeaa8 │ │ │ │ - @ instruction: 0xffffe8c4 │ │ │ │ - biceq r2, lr, #192, 22 @ 0x30000 │ │ │ │ - biceq r2, lr, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x03a18978 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c2dc <__cxa_atexit@plt+0x4ef9c> │ │ │ │ - ldr r2, [pc, #116] @ 5c2f4 <__cxa_atexit@plt+0x4efb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 5c2f8 <__cxa_atexit@plt+0x4efb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r8, [pc, #92] @ 5c2fc <__cxa_atexit@plt+0x4efbc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #84] @ 5c300 <__cxa_atexit@plt+0x4efc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r2, r3 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r0, #28]! │ │ │ │ + add r8, r3, #36 @ 0x24 │ │ │ │ + stm r8, {r1, r2, sl} │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 5c304 <__cxa_atexit@plt+0x4efc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffe5f8 │ │ │ │ - @ instruction: 0xffffe6f0 │ │ │ │ - biceq r2, lr, #220, 20 @ 0xdc000 │ │ │ │ - biceq r2, lr, #28, 20 @ 0x1c000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c33c <__cxa_atexit@plt+0x4effc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5c344 <__cxa_atexit@plt+0x4f004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 5c354 <__cxa_atexit@plt+0x4f014> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + biceq r8, lr, #224, 24 @ 0xe000 │ │ │ │ + biceq r8, lr, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5c3f4 <__cxa_atexit@plt+0x4f0b4> │ │ │ │ - ldr r3, [pc, #172] @ 5c414 <__cxa_atexit@plt+0x4f0d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5c3d4 <__cxa_atexit@plt+0x4f094> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5c3e4 <__cxa_atexit@plt+0x4f0a4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5c3fc <__cxa_atexit@plt+0x4f0bc> │ │ │ │ - ldr lr, [pc, #124] @ 5c418 <__cxa_atexit@plt+0x4f0d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54fd8 <__cxa_atexit@plt+0x47c98> │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 5c41c <__cxa_atexit@plt+0x4f0dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 54fe8 <__cxa_atexit@plt+0x47ca8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - biceq r2, lr, #196, 18 @ 0x310000 │ │ │ │ + biceq r8, lr, #72, 24 @ 0x4800 │ │ │ │ + @ instruction: 0x03a27430 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c488 <__cxa_atexit@plt+0x4f148> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c49c <__cxa_atexit@plt+0x4f15c> │ │ │ │ - ldr r2, [pc, #96] @ 5c4ac <__cxa_atexit@plt+0x4f16c> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55054 <__cxa_atexit@plt+0x47d14> │ │ │ │ + ldr r2, [pc, #80] @ 5505c <__cxa_atexit@plt+0x47d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 5c4b0 <__cxa_atexit@plt+0x4f170> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - biceq r2, lr, #20, 18 @ 0x50000 │ │ │ │ - @ instruction: 0x03a18728 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c504 <__cxa_atexit@plt+0x4f1c4> │ │ │ │ - ldr r7, [pc, #60] @ 5c514 <__cxa_atexit@plt+0x4f1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c4f8 <__cxa_atexit@plt+0x4f1b8> │ │ │ │ - ldr r7, [pc, #44] @ 5c518 <__cxa_atexit@plt+0x4f1d8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 55060 <__cxa_atexit@plt+0x47d20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 55044 <__cxa_atexit@plt+0x47d04> │ │ │ │ + ldr r7, [pc, #44] @ 55064 <__cxa_atexit@plt+0x47d24> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5c51c <__cxa_atexit@plt+0x4f1dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r8, lr, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a186e4 │ │ │ │ - @ instruction: 0x03a186c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x03a273b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5c540 <__cxa_atexit@plt+0x4f200> │ │ │ │ + ldr r3, [pc, #16] @ 5508c <__cxa_atexit@plt+0x47d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c594 <__cxa_atexit@plt+0x4f254> │ │ │ │ - ldr r2, [pc, #68] @ 5c5ac <__cxa_atexit@plt+0x4f26c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 5c5b0 <__cxa_atexit@plt+0x4f270> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #44] @ 5c5b4 <__cxa_atexit@plt+0x4f274> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - ldr r3, [pc, #28] @ 5c5b8 <__cxa_atexit@plt+0x4f278> │ │ │ │ + bcc 550c4 <__cxa_atexit@plt+0x47d84> │ │ │ │ + ldr r2, [pc, #40] @ 550dc <__cxa_atexit@plt+0x47d9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 550e0 <__cxa_atexit@plt+0x47da0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, lr, #76, 14 @ 0x1300000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 5c354 <__cxa_atexit@plt+0x4f014> │ │ │ │ - @ instruction: 0x03a18614 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r8, lr, #96, 22 @ 0x18000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c63c <__cxa_atexit@plt+0x4f2fc> │ │ │ │ - ldr r2, [pc, #100] @ 5c658 <__cxa_atexit@plt+0x4f318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c644 <__cxa_atexit@plt+0x4f304> │ │ │ │ - ldr r7, [pc, #76] @ 5c65c <__cxa_atexit@plt+0x4f31c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c630 <__cxa_atexit@plt+0x4f2f0> │ │ │ │ - ldr r7, [pc, #60] @ 5c660 <__cxa_atexit@plt+0x4f320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5c664 <__cxa_atexit@plt+0x4f324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r2, lr, #164, 10 @ 0x29000000 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x03a185a4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c694 <__cxa_atexit@plt+0x4f354> │ │ │ │ - ldr r5, [pc, #28] @ 5c6a4 <__cxa_atexit@plt+0x4f364> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r7, [pc, #12] @ 5c6a8 <__cxa_atexit@plt+0x4f368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x03a1855c │ │ │ │ - @ instruction: 0x03a1853c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c6cc <__cxa_atexit@plt+0x4f38c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c710 <__cxa_atexit@plt+0x4f3d0> │ │ │ │ - ldr r2, [pc, #60] @ 5c720 <__cxa_atexit@plt+0x4f3e0> │ │ │ │ + bhi 55130 <__cxa_atexit@plt+0x47df0> │ │ │ │ + ldr r2, [pc, #56] @ 55138 <__cxa_atexit@plt+0x47df8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 5c724 <__cxa_atexit@plt+0x4f3e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - biceq r2, lr, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0x03a184c4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c758 <__cxa_atexit@plt+0x4f418> │ │ │ │ - ldr r5, [pc, #28] @ 5c768 <__cxa_atexit@plt+0x4f428> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - ldr r7, [pc, #12] @ 5c76c <__cxa_atexit@plt+0x4f42c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x03a18498 │ │ │ │ - @ instruction: 0x03a184e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 5c7d0 <__cxa_atexit@plt+0x4f490> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5c7c8 <__cxa_atexit@plt+0x4f488> │ │ │ │ - ldr r3, [pc, #52] @ 5c7d8 <__cxa_atexit@plt+0x4f498> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 5c7dc <__cxa_atexit@plt+0x4f49c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 5c7e0 <__cxa_atexit@plt+0x4f4a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55124 <__cxa_atexit@plt+0x47de4> │ │ │ │ + ldr r3, [pc, #36] @ 5513c <__cxa_atexit@plt+0x47dfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a18490 │ │ │ │ - @ instruction: 0x03a1849c │ │ │ │ - biceq r2, lr, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 5c804 <__cxa_atexit@plt+0x4f4c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - @ instruction: 0x03a17f80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c830 <__cxa_atexit@plt+0x4f4f0> │ │ │ │ - ldr r3, [pc, #24] @ 5c840 <__cxa_atexit@plt+0x4f500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4440c <__cxa_atexit@plt+0x370cc> │ │ │ │ - ldr r7, [pc, #12] @ 5c844 <__cxa_atexit@plt+0x4f504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a18488 │ │ │ │ - @ instruction: 0x03a18460 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5c868 <__cxa_atexit@plt+0x4f528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 58790 <__cxa_atexit@plt+0x4b450> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a1842c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, lr, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c89c <__cxa_atexit@plt+0x4f55c> │ │ │ │ - ldr r3, [pc, #204] @ 5c958 <__cxa_atexit@plt+0x4f618> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 55160 <__cxa_atexit@plt+0x47e20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #148] @ 5c940 <__cxa_atexit@plt+0x4f600> │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r8, lr, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 551bc <__cxa_atexit@plt+0x47e7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 551c8 <__cxa_atexit@plt+0x47e88> │ │ │ │ + ldr r2, [pc, #68] @ 551d8 <__cxa_atexit@plt+0x47e98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5c8e0 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5c8ec <__cxa_atexit@plt+0x4f5ac> │ │ │ │ - ldr r7, [pc, #128] @ 5c950 <__cxa_atexit@plt+0x4f610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #120] @ 5c954 <__cxa_atexit@plt+0x4f614> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #64] @ 551dc <__cxa_atexit@plt+0x47e9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 551e0 <__cxa_atexit@plt+0x47ea0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c92c <__cxa_atexit@plt+0x4f5ec> │ │ │ │ - ldr r7, [pc, #68] @ 5c944 <__cxa_atexit@plt+0x4f604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c920 <__cxa_atexit@plt+0x4f5e0> │ │ │ │ - ldr r7, [pc, #52] @ 5c948 <__cxa_atexit@plt+0x4f608> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5c94c <__cxa_atexit@plt+0x4f60c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0x03a182bc │ │ │ │ - @ instruction: 0x03a183a0 │ │ │ │ - @ instruction: 0x03a18394 │ │ │ │ - @ instruction: 0x03a17ef0 │ │ │ │ - @ instruction: 0x03a1832c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5c98c <__cxa_atexit@plt+0x4f64c> │ │ │ │ - ldr r7, [pc, #112] @ 5c9ec <__cxa_atexit@plt+0x4f6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #104] @ 5c9f0 <__cxa_atexit@plt+0x4f6b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c9cc <__cxa_atexit@plt+0x4f68c> │ │ │ │ - ldr r7, [pc, #64] @ 5c9e0 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c9c0 <__cxa_atexit@plt+0x4f680> │ │ │ │ - ldr r7, [pc, #48] @ 5c9e4 <__cxa_atexit@plt+0x4f6a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 5b28c <__cxa_atexit@plt+0x4df4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5c9e8 <__cxa_atexit@plt+0x4f6a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - @ instruction: 0x03a1821c │ │ │ │ - @ instruction: 0x03a182f4 │ │ │ │ - @ instruction: 0x03a182e8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ca2c <__cxa_atexit@plt+0x4f6ec> │ │ │ │ - ldr r3, [pc, #40] @ 5ca44 <__cxa_atexit@plt+0x4f704> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ca48 <__cxa_atexit@plt+0x4f708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq r2, lr, #96, 6 @ 0x80000001 │ │ │ │ - @ instruction: 0x03a1829c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ca84 <__cxa_atexit@plt+0x4f744> │ │ │ │ - ldr r3, [pc, #40] @ 5ca9c <__cxa_atexit@plt+0x4f75c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5caa0 <__cxa_atexit@plt+0x4f760> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0x03a18248 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cadc <__cxa_atexit@plt+0x4f79c> │ │ │ │ - ldr r3, [pc, #40] @ 5caf4 <__cxa_atexit@plt+0x4f7b4> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #11584 @ 0x2d40 │ │ │ │ + biceq r8, lr, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55260 <__cxa_atexit@plt+0x47f20> │ │ │ │ + ldr r2, [pc, #124] @ 5527c <__cxa_atexit@plt+0x47f3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 55280 <__cxa_atexit@plt+0x47f40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55254 <__cxa_atexit@plt+0x47f14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 55268 <__cxa_atexit@plt+0x47f28> │ │ │ │ + ldr r3, [pc, #76] @ 55284 <__cxa_atexit@plt+0x47f44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5caf8 <__cxa_atexit@plt+0x4f7b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x03a181f4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cb34 <__cxa_atexit@plt+0x4f7f4> │ │ │ │ - ldr r3, [pc, #40] @ 5cb4c <__cxa_atexit@plt+0x4f80c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5cb50 <__cxa_atexit@plt+0x4f810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, #100, 4 @ 0x40000006 │ │ │ │ - @ instruction: 0x03a181a0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r8, lr, #124, 18 @ 0x1f0000 │ │ │ │ + biceq r8, lr, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cb8c <__cxa_atexit@plt+0x4f84c> │ │ │ │ - ldr r3, [pc, #40] @ 5cba4 <__cxa_atexit@plt+0x4f864> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 552c4 <__cxa_atexit@plt+0x47f84> │ │ │ │ + ldr r2, [pc, #36] @ 552d0 <__cxa_atexit@plt+0x47f90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5cba8 <__cxa_atexit@plt+0x4f868> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq r2, lr, #16, 4 │ │ │ │ - @ instruction: 0x03a1814c │ │ │ │ - cmneq ip, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #118784 @ 0x1d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq ip, #729088 @ 0xb2000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, lr, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r4, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5cc68 <__cxa_atexit@plt+0x4f928> │ │ │ │ - ldr r3, [pc, #52] @ 5cc78 <__cxa_atexit@plt+0x4f938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5cc58 <__cxa_atexit@plt+0x4f918> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5cc7c <__cxa_atexit@plt+0x4f93c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a18074 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ccd8 <__cxa_atexit@plt+0x4f998> │ │ │ │ - ldr r3, [pc, #52] @ 5cce8 <__cxa_atexit@plt+0x4f9a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5ccc8 <__cxa_atexit@plt+0x4f988> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55320 <__cxa_atexit@plt+0x47fe0> │ │ │ │ + ldr r2, [pc, #56] @ 55328 <__cxa_atexit@plt+0x47fe8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55314 <__cxa_atexit@plt+0x47fd4> │ │ │ │ + ldr r3, [pc, #36] @ 5532c <__cxa_atexit@plt+0x47fec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5ccec <__cxa_atexit@plt+0x4f9ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x03a18008 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ 55350 <__cxa_atexit@plt+0x48010> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5cd70 <__cxa_atexit@plt+0x4fa30> │ │ │ │ - ldr r7, [pc, #108] @ 5cd94 <__cxa_atexit@plt+0x4fa54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - ldr r2, [pc, #100] @ 5cd98 <__cxa_atexit@plt+0x4fa58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7, r9} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5cd84 <__cxa_atexit@plt+0x4fa44> │ │ │ │ - ldr r3, [pc, #80] @ 5cd9c <__cxa_atexit@plt+0x4fa5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5cd60 <__cxa_atexit@plt+0x4fa20> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 5cda4 <__cxa_atexit@plt+0x4fa64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r8, lr, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 553ac <__cxa_atexit@plt+0x4806c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 553b8 <__cxa_atexit@plt+0x48078> │ │ │ │ + ldr r2, [pc, #68] @ 553c8 <__cxa_atexit@plt+0x48088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 553cc <__cxa_atexit@plt+0x4808c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 553d0 <__cxa_atexit@plt+0x48090> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5cda0 <__cxa_atexit@plt+0x4fa60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, lr, #216, 30 @ 0x360 │ │ │ │ - biceq r1, lr, #200, 30 @ 0x320 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x03a17f58 │ │ │ │ - @ instruction: 0x03a17f74 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ce08 <__cxa_atexit@plt+0x4fac8> │ │ │ │ - ldr r3, [pc, #80] @ 5ce18 <__cxa_atexit@plt+0x4fad8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 5cdec <__cxa_atexit@plt+0x4faac> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5cdfc <__cxa_atexit@plt+0x4fabc> │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4012e8 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5ce1c <__cxa_atexit@plt+0x4fadc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x03a17ee0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5ce40 <__cxa_atexit@plt+0x4fb00> │ │ │ │ - b 4012e8 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a17eb0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #61440 @ 0xf000 │ │ │ │ + biceq r8, lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ce8c <__cxa_atexit@plt+0x4fb4c> │ │ │ │ - ldr r2, [pc, #40] @ 5ce94 <__cxa_atexit@plt+0x4fb54> │ │ │ │ + bhi 55450 <__cxa_atexit@plt+0x48110> │ │ │ │ + ldr r2, [pc, #124] @ 5546c <__cxa_atexit@plt+0x4812c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 5ce98 <__cxa_atexit@plt+0x4fb58> │ │ │ │ + ldr r1, [pc, #116] @ 55470 <__cxa_atexit@plt+0x48130> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55444 <__cxa_atexit@plt+0x48104> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 55458 <__cxa_atexit@plt+0x48118> │ │ │ │ + ldr r3, [pc, #76] @ 55474 <__cxa_atexit@plt+0x48134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401298 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r1, lr, #32, 26 @ 0x800 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r8, lr, #140, 14 @ 0x2300000 │ │ │ │ + biceq r8, lr, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4012a0 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ - @ instruction: 0x03a17e44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5cf80 <__cxa_atexit@plt+0x4fc40> │ │ │ │ - ldr r7, [pc, #204] @ 5cfa8 <__cxa_atexit@plt+0x4fc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 5cf64 <__cxa_atexit@plt+0x4fc24> │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r1, [r7, #-4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5cf70 <__cxa_atexit@plt+0x4fc30> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5cf94 <__cxa_atexit@plt+0x4fc54> │ │ │ │ - ldr r5, [pc, #160] @ 5cfb0 <__cxa_atexit@plt+0x4fc70> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #156] @ 5cfb4 <__cxa_atexit@plt+0x4fc74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #152] @ 5cfb8 <__cxa_atexit@plt+0x4fc78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r5, [r7] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r5, r0, #2 │ │ │ │ - ldr r2, [pc, #136] @ 5cfbc <__cxa_atexit@plt+0x4fc7c> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 554b4 <__cxa_atexit@plt+0x48174> │ │ │ │ + ldr r2, [pc, #36] @ 554c0 <__cxa_atexit@plt+0x48180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - str r5, [r6, #20] │ │ │ │ - ldr r6, [pc, #120] @ 5cfc0 <__cxa_atexit@plt+0x4fc80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r2, r6, #3 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4012b0 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5cfac <__cxa_atexit@plt+0x4fc6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x03a17d88 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x03a17dd4 │ │ │ │ - biceq r1, lr, #104, 24 @ 0x6800 │ │ │ │ - biceq r1, lr, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0x03a17d38 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, lr, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d048 <__cxa_atexit@plt+0x4fd08> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5d058 <__cxa_atexit@plt+0x4fd18> │ │ │ │ - ldr r2, [pc, #112] @ 5d06c <__cxa_atexit@plt+0x4fd2c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55510 <__cxa_atexit@plt+0x481d0> │ │ │ │ + ldr r2, [pc, #56] @ 55518 <__cxa_atexit@plt+0x481d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #108] @ 5d070 <__cxa_atexit@plt+0x4fd30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #104] @ 5d074 <__cxa_atexit@plt+0x4fd34> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r2, lr, #2 │ │ │ │ - ldr r0, [pc, #88] @ 5d078 <__cxa_atexit@plt+0x4fd38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ldr r6, [pc, #68] @ 5d07c <__cxa_atexit@plt+0x4fd3c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #3 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4012b0 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - add r5, r2, #8 │ │ │ │ - bic r7, r1, #3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55504 <__cxa_atexit@plt+0x481c4> │ │ │ │ + ldr r3, [pc, #36] @ 5551c <__cxa_atexit@plt+0x481dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x03a17ce8 │ │ │ │ - biceq r1, lr, #124, 22 @ 0x1f000 │ │ │ │ - biceq r1, lr, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5d09c <__cxa_atexit@plt+0x4fd5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4012b8 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, lr, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5d0f0 <__cxa_atexit@plt+0x4fdb0> │ │ │ │ - ldr r3, [pc, #40] @ 5d108 <__cxa_atexit@plt+0x4fdc8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 55540 <__cxa_atexit@plt+0x48200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r8, lr, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5559c <__cxa_atexit@plt+0x4825c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 555a8 <__cxa_atexit@plt+0x48268> │ │ │ │ + ldr r2, [pc, #68] @ 555b8 <__cxa_atexit@plt+0x48278> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 555bc <__cxa_atexit@plt+0x4827c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 555c0 <__cxa_atexit@plt+0x48280> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5d10c <__cxa_atexit@plt+0x4fdcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, #112, 26 @ 0x1c00 │ │ │ │ - @ instruction: 0x03a17d38 │ │ │ │ - cmneq ip, #128974848 @ 0x7b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #28, 16 @ 0x1c0000 │ │ │ │ + biceq r8, lr, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55640 <__cxa_atexit@plt+0x48300> │ │ │ │ + ldr r2, [pc, #124] @ 5565c <__cxa_atexit@plt+0x4831c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 55660 <__cxa_atexit@plt+0x48320> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55634 <__cxa_atexit@plt+0x482f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 55648 <__cxa_atexit@plt+0x48308> │ │ │ │ + ldr r3, [pc, #76] @ 55664 <__cxa_atexit@plt+0x48324> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a17d04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5d180 <__cxa_atexit@plt+0x4fe40> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5d178 <__cxa_atexit@plt+0x4fe38> │ │ │ │ - ldr r3, [pc, #44] @ 5d188 <__cxa_atexit@plt+0x4fe48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 5d18c <__cxa_atexit@plt+0x4fe4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1617d88 <__cxa_atexit@plt+0x160aa48> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, #56, 20 @ 0x38000 │ │ │ │ - biceq r1, lr, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r8, lr, #156, 10 @ 0x27000000 │ │ │ │ + biceq r8, lr, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5d1d8 <__cxa_atexit@plt+0x4fe98> │ │ │ │ - ldr r3, [pc, #56] @ 5d1f0 <__cxa_atexit@plt+0x4feb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #48] @ 5d1f4 <__cxa_atexit@plt+0x4feb4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 556a4 <__cxa_atexit@plt+0x48364> │ │ │ │ + ldr r2, [pc, #36] @ 556b0 <__cxa_atexit@plt+0x48370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5d1f8 <__cxa_atexit@plt+0x4feb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq r1, lr, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r1, lr, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0x03a17c94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 5d21c <__cxa_atexit@plt+0x4fedc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - sub r2, r3, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5d2a0 <__cxa_atexit@plt+0x4ff60> │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5d258 <__cxa_atexit@plt+0x4ff18> │ │ │ │ - ldr r7, [pc, #104] @ 5d2b4 <__cxa_atexit@plt+0x4ff74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #92] @ 5d2bc <__cxa_atexit@plt+0x4ff7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr ip, [r3, #7] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str ip, [r5] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ - b 4012f8 <__cxa_atexit@plt+0x3f3fb8> │ │ │ │ - ldr r7, [pc, #16] @ 5d2b8 <__cxa_atexit@plt+0x4ff78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r1, lr, #44, 20 @ 0x2c000 │ │ │ │ - @ instruction: 0x03a17bf8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5d308 <__cxa_atexit@plt+0x4ffc8> │ │ │ │ mov r3, #8 │ │ │ │ - cmp r2, #3 │ │ │ │ - movne r3, #4 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5d338 <__cxa_atexit@plt+0x4fff8> │ │ │ │ - ldr r7, [pc, #148] @ 5d390 <__cxa_atexit@plt+0x50050> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, lr, #28, 12 @ 0x1c00000 │ │ │ │ + @ instruction: 0x03a26ea0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 55780 <__cxa_atexit@plt+0x48440> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 55788 <__cxa_atexit@plt+0x48448> │ │ │ │ + ldr lr, [pc, #196] @ 557b0 <__cxa_atexit@plt+0x48470> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ 557b4 <__cxa_atexit@plt+0x48474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + ldr r3, [r2, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + ldr r0, [pc, #160] @ 557b8 <__cxa_atexit@plt+0x48478> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #144] @ 557bc <__cxa_atexit@plt+0x4847c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5579c <__cxa_atexit@plt+0x4845c> │ │ │ │ + ldr r3, [pc, #96] @ 557c0 <__cxa_atexit@plt+0x48480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55778 <__cxa_atexit@plt+0x48438> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5d380 <__cxa_atexit@plt+0x50040> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #112] @ 5d398 <__cxa_atexit@plt+0x50058> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + b 55790 <__cxa_atexit@plt+0x48450> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr ip, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - add sl, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - ldr lr, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 5d394 <__cxa_atexit@plt+0x50054> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, ip} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - b 4012f8 <__cxa_atexit@plt+0x3f3fb8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, lr, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - biceq r1, lr, #252, 16 @ 0xfc0000 │ │ │ │ - @ instruction: 0x03a17b38 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 5d3c0 <__cxa_atexit@plt+0x50080> │ │ │ │ + ldr r7, [pc, #32] @ 557c4 <__cxa_atexit@plt+0x48484> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a17b2c │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r8, lr, #144, 8 @ 0x90000000 │ │ │ │ + biceq r8, lr, #208, 12 @ 0xd000000 │ │ │ │ + biceq r8, lr, #68, 14 @ 0x1100000 │ │ │ │ + andeq r1, r0, r0, lsl sl │ │ │ │ + @ instruction: 0x03a26db8 │ │ │ │ + @ instruction: 0x03a26d88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d430 <__cxa_atexit@plt+0x500f0> │ │ │ │ - ldr r3, [pc, #92] @ 5d440 <__cxa_atexit@plt+0x50100> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5d410 <__cxa_atexit@plt+0x500d0> │ │ │ │ - ldrb r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #41 @ 0x29 │ │ │ │ - bne 5d420 <__cxa_atexit@plt+0x500e0> │ │ │ │ - ldr r7, [pc, #60] @ 5d444 <__cxa_atexit@plt+0x50104> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #280 @ 0x118 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 559e4 <__cxa_atexit@plt+0x486a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + add sl, r7, #15 │ │ │ │ + ldm sl, {r2, r3, sl} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #27] │ │ │ │ + mov fp, r5 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + ldr r9, [pc, #480] @ 559f8 <__cxa_atexit@plt+0x486b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + sub r7, ip, #23 │ │ │ │ + str r7, [r6, #272] @ 0x110 │ │ │ │ + ldr r7, [pc, #464] @ 559fc <__cxa_atexit@plt+0x486bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5d44c <__cxa_atexit@plt+0x5010c> │ │ │ │ + str r7, [r6, #268] @ 0x10c │ │ │ │ + sub r7, ip, #34 @ 0x22 │ │ │ │ + str r7, [r6, #264] @ 0x108 │ │ │ │ + str r1, [r6, #260] @ 0x104 │ │ │ │ + sub r1, ip, #141 @ 0x8d │ │ │ │ + str r1, [r6, #248] @ 0xf8 │ │ │ │ + sub r1, ip, #51 @ 0x33 │ │ │ │ + str r1, [r6, #244] @ 0xf4 │ │ │ │ + sub r1, ip, #67 @ 0x43 │ │ │ │ + str r1, [r6, #236] @ 0xec │ │ │ │ + str r0, [r6, #232] @ 0xe8 │ │ │ │ + sub r0, ip, #78 @ 0x4e │ │ │ │ + str r0, [r6, #220] @ 0xdc │ │ │ │ + str lr, [r6, #216] @ 0xd8 │ │ │ │ + ldr r7, [pc, #404] @ 55a00 <__cxa_atexit@plt+0x486c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5d448 <__cxa_atexit@plt+0x50108> │ │ │ │ + str r7, [r6, #252] @ 0xfc │ │ │ │ + str r7, [r6, #224] @ 0xe0 │ │ │ │ + str r7, [r6, #208] @ 0xd0 │ │ │ │ + sub r7, ip, #101 @ 0x65 │ │ │ │ + str r7, [r6, #204] @ 0xcc │ │ │ │ + ldr r7, [pc, #380] @ 55a04 <__cxa_atexit@plt+0x486c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #240] @ 0xf0 │ │ │ │ + str r7, [r6, #196] @ 0xc4 │ │ │ │ + sub r1, ip, #131 @ 0x83 │ │ │ │ + sub r7, ip, #113 @ 0x71 │ │ │ │ + sub r0, ip, #123 @ 0x7b │ │ │ │ + str r2, [r6, #140] @ 0x8c │ │ │ │ + sub r2, ip, #153 @ 0x99 │ │ │ │ + str r2, [r6, #136] @ 0x88 │ │ │ │ + ldr lr, [pc, #344] @ 55a08 <__cxa_atexit@plt+0x486c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #132] @ 0x84 │ │ │ │ + str r3, [r6, #128] @ 0x80 │ │ │ │ + sub r2, ip, #165 @ 0xa5 │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ + sub r2, ip, #175 @ 0xaf │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r9, [pc, #316] @ 55a0c <__cxa_atexit@plt+0x486cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str sl, [r6, #112] @ 0x70 │ │ │ │ + ldr sl, [pc, #308] @ 55a10 <__cxa_atexit@plt+0x486d0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #160] @ 0xa0 │ │ │ │ + str r2, [r6, #164] @ 0xa4 │ │ │ │ + str r0, [r6, #168] @ 0xa8 │ │ │ │ + str lr, [r6, #172] @ 0xac │ │ │ │ + str r7, [r6, #176] @ 0xb0 │ │ │ │ + str r1, [r6, #180] @ 0xb4 │ │ │ │ + str sl, [r6, #120] @ 0x78 │ │ │ │ + str sl, [r6, #108] @ 0x6c │ │ │ │ + ldr r7, [pc, #272] @ 55a14 <__cxa_atexit@plt+0x486d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ + str r7, [r6, #144] @ 0x90 │ │ │ │ + str r7, [r6, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #256] @ 55a18 <__cxa_atexit@plt+0x486d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r5, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r5, [pc, #236] @ 55a1c <__cxa_atexit@plt+0x486dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [r3, #88]! @ 0x58 │ │ │ │ + str r3, [r6, #276] @ 0x114 │ │ │ │ + ldr r5, [pc, #220] @ 55a20 <__cxa_atexit@plt+0x486e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [r3, #184]! @ 0xb8 │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r4, [pc, #204] @ 55a24 <__cxa_atexit@plt+0x486e4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #48]! @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r4, [pc, #192] @ 55a28 <__cxa_atexit@plt+0x486e8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #24]! │ │ │ │ + ldr r1, [pc, #184] @ 55a2c <__cxa_atexit@plt+0x486ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #228] @ 0xe4 │ │ │ │ + str r5, [r6, #212] @ 0xd4 │ │ │ │ + str r3, [r6, #200] @ 0xc8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + str r3, [r6, #192] @ 0xc0 │ │ │ │ + str r2, [r6, #156] @ 0x9c │ │ │ │ + str r5, [r6, #148] @ 0x94 │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r6, #84] @ 0x54 │ │ │ │ + str r5, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #256] @ 0x100 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ + sub r7, ip, #7 │ │ │ │ + ldr r0, [fp] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, fp │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r1, lr, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0x03a17ac0 │ │ │ │ - biceq r1, lr, #164, 14 @ 0x2900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5d480 <__cxa_atexit@plt+0x50140> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 5d484 <__cxa_atexit@plt+0x50144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #41 @ 0x29 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + mov r6, #280 @ 0x118 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, #152, 14 @ 0x2600000 │ │ │ │ - biceq r1, lr, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0x03a17a8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffff950 │ │ │ │ + biceq r8, lr, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r8, lr, #12, 12 @ 0xc00000 │ │ │ │ + biceq r8, lr, #244, 10 @ 0x3d000000 │ │ │ │ + biceq r8, lr, #208, 10 @ 0x34000000 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + biceq r8, lr, #144, 10 @ 0x24000000 │ │ │ │ + biceq r8, lr, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + biceq r8, lr, #88, 6 @ 0x60000001 │ │ │ │ + biceq r8, lr, #52, 6 @ 0xd0000000 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0x03a26b24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d4ec <__cxa_atexit@plt+0x501ac> │ │ │ │ - ldr r2, [pc, #76] @ 5d4f8 <__cxa_atexit@plt+0x501b8> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 55aa8 <__cxa_atexit@plt+0x48768> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #100] @ 55ac0 <__cxa_atexit@plt+0x48780> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55ab4 <__cxa_atexit@plt+0x48774> │ │ │ │ + ldr r2, [pc, #80] @ 55ac4 <__cxa_atexit@plt+0x48784> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #64] @ 5d4fc <__cxa_atexit@plt+0x501bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d4e4 <__cxa_atexit@plt+0x501a4> │ │ │ │ - ldr r3, [pc, #40] @ 5d500 <__cxa_atexit@plt+0x501c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401300 <__cxa_atexit@plt+0x3f3fc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55a98 <__cxa_atexit@plt+0x48758> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 565ec <__cxa_atexit@plt+0x492ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r1, lr, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x03a17a10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5d524 <__cxa_atexit@plt+0x501e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401300 <__cxa_atexit@plt+0x3f3fc0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a179ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [pc, #56] @ 5d578 <__cxa_atexit@plt+0x50238> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r8, lr, #44, 2 │ │ │ │ + andeq r0, r0, r4, ror fp │ │ │ │ + @ instruction: 0x03a26954 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55b30 <__cxa_atexit@plt+0x487f0> │ │ │ │ + ldr r2, [pc, #80] @ 55b38 <__cxa_atexit@plt+0x487f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d570 <__cxa_atexit@plt+0x50230> │ │ │ │ - ldr r5, [pc, #28] @ 5d57c <__cxa_atexit@plt+0x5023c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 55b3c <__cxa_atexit@plt+0x487fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 55b20 <__cxa_atexit@plt+0x487e0> │ │ │ │ + ldr r7, [pc, #44] @ 55b40 <__cxa_atexit@plt+0x48800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401308 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x03a17994 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r8, lr, #144 @ 0x90 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a268d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5d5a4 <__cxa_atexit@plt+0x50264> │ │ │ │ + ldr r3, [pc, #16] @ 55b68 <__cxa_atexit@plt+0x48828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 401308 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 51034 <__cxa_atexit@plt+0x43cf4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d63c <__cxa_atexit@plt+0x502fc> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldmda r5, {r0, r1} │ │ │ │ - ldr r2, [pc, #124] @ 5d658 <__cxa_atexit@plt+0x50318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp r0, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - blt 5d610 <__cxa_atexit@plt+0x502d0> │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb r3, [r1, r2] │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ - bne 5d610 <__cxa_atexit@plt+0x502d0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 5d5f4 <__cxa_atexit@plt+0x502b4> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #68] @ 5d65c <__cxa_atexit@plt+0x5031c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #64] @ 5d660 <__cxa_atexit@plt+0x50320> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r2, r1 │ │ │ │ - sub r0, r0, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r0, r9, sl} │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - add r8, lr, #1 │ │ │ │ - b 401310 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r3, [pc, #28] @ 5d664 <__cxa_atexit@plt+0x50324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq r1, lr, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x03a178d8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d6f8 <__cxa_atexit@plt+0x503b8> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [pc, #120] @ 5d710 <__cxa_atexit@plt+0x503d0> │ │ │ │ + bcc 55ba0 <__cxa_atexit@plt+0x48860> │ │ │ │ + ldr r2, [pc, #40] @ 55bb8 <__cxa_atexit@plt+0x48878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp r0, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - blt 5d6cc <__cxa_atexit@plt+0x5038c> │ │ │ │ - mov r2, #0 │ │ │ │ - ldrb r3, [r1, r2] │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ - bne 5d6cc <__cxa_atexit@plt+0x5038c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 5d6b0 <__cxa_atexit@plt+0x50370> │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r3, [pc, #64] @ 5d714 <__cxa_atexit@plt+0x503d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #60] @ 5d718 <__cxa_atexit@plt+0x503d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r2, r1 │ │ │ │ - sub r0, r0, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r0, r9, sl} │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - add r8, lr, #1 │ │ │ │ - b 401310 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ - ldr r3, [pc, #28] @ 5d71c <__cxa_atexit@plt+0x503dc> │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 55bbc <__cxa_atexit@plt+0x4887c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq r1, lr, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a1781c │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d79c <__cxa_atexit@plt+0x5045c> │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 5d784 <__cxa_atexit@plt+0x50444> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [pc, #80] @ 5d7a8 <__cxa_atexit@plt+0x50468> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r3, r6, #11 │ │ │ │ - cmp r7, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - strlt r7, [r6] │ │ │ │ - strge lr, [r6] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5d7ac <__cxa_atexit@plt+0x5046c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq r1, lr, #0, 14 │ │ │ │ - biceq r1, lr, #208, 12 @ 0xd000000 │ │ │ │ - @ instruction: 0x03a1768c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r8, lr, #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5d7f4 <__cxa_atexit@plt+0x504b4> │ │ │ │ - ldr r8, [pc, #44] @ 5d7fc <__cxa_atexit@plt+0x504bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #40] @ 5d800 <__cxa_atexit@plt+0x504c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 5d804 <__cxa_atexit@plt+0x504c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 55c0c <__cxa_atexit@plt+0x488cc> │ │ │ │ + ldr r2, [pc, #56] @ 55c14 <__cxa_atexit@plt+0x488d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55c00 <__cxa_atexit@plt+0x488c0> │ │ │ │ + ldr r3, [pc, #36] @ 55c18 <__cxa_atexit@plt+0x488d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a17674 │ │ │ │ - @ instruction: 0x03a1769c │ │ │ │ - biceq r1, lr, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d83c <__cxa_atexit@plt+0x504fc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5d844 <__cxa_atexit@plt+0x50504> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, #108, 6 @ 0xb0000001 │ │ │ │ - @ instruction: 0x03a176ac │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r7, lr, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 55c3c <__cxa_atexit@plt+0x488fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r7, lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5d884 <__cxa_atexit@plt+0x50544> │ │ │ │ - ldr r2, [pc, #36] @ 5d88c <__cxa_atexit@plt+0x5054c> │ │ │ │ + bhi 55c98 <__cxa_atexit@plt+0x48958> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 55ca4 <__cxa_atexit@plt+0x48964> │ │ │ │ + ldr r2, [pc, #68] @ 55cb4 <__cxa_atexit@plt+0x48974> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 5d890 <__cxa_atexit@plt+0x50550> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a17694 │ │ │ │ - biceq r1, lr, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0x03a175f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 5d8b0 <__cxa_atexit@plt+0x50570> │ │ │ │ + ldr r8, [pc, #64] @ 55cb8 <__cxa_atexit@plt+0x48978> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401180 <__cxa_atexit@plt+0x3f3e40> │ │ │ │ - @ instruction: 0x03a175e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5d914 <__cxa_atexit@plt+0x505d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5d920 <__cxa_atexit@plt+0x505e0> │ │ │ │ - ldr r1, [pc, #76] @ 5d930 <__cxa_atexit@plt+0x505f0> │ │ │ │ + ldr r1, [pc, #60] @ 55cbc <__cxa_atexit@plt+0x4897c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 5d934 <__cxa_atexit@plt+0x505f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 5d938 <__cxa_atexit@plt+0x505f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, #180, 4 @ 0x4000000b │ │ │ │ - biceq r1, lr, #184, 4 @ 0x8000000b │ │ │ │ - biceq r1, lr, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0x03a175c4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d974 <__cxa_atexit@plt+0x50634> │ │ │ │ - ldr r3, [pc, #28] @ 5d97c <__cxa_atexit@plt+0x5063c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a17584 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #220, 4 @ 0xc000000d │ │ │ │ + biceq r7, lr, #8, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #28] @ 5d9b4 <__cxa_atexit@plt+0x50674> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55d3c <__cxa_atexit@plt+0x489fc> │ │ │ │ + ldr r2, [pc, #124] @ 55d58 <__cxa_atexit@plt+0x48a18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d9ac <__cxa_atexit@plt+0x5066c> │ │ │ │ - b 5d9c4 <__cxa_atexit@plt+0x50684> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a1754c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #128] @ 5da58 <__cxa_atexit@plt+0x50718> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5da3c <__cxa_atexit@plt+0x506fc> │ │ │ │ - ldr r2, [pc, #92] @ 5da5c <__cxa_atexit@plt+0x5071c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5da4c <__cxa_atexit@plt+0x5070c> │ │ │ │ - ldr r3, [pc, #60] @ 5da60 <__cxa_atexit@plt+0x50720> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - b 5d21c <__cxa_atexit@plt+0x4fedc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x03a174a0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #64] @ 5dac4 <__cxa_atexit@plt+0x50784> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r1, [pc, #116] @ 55d5c <__cxa_atexit@plt+0x48a1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5dab8 <__cxa_atexit@plt+0x50778> │ │ │ │ - ldr r3, [pc, #40] @ 5dac8 <__cxa_atexit@plt+0x50788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 5d21c <__cxa_atexit@plt+0x4fedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03a17438 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5daf8 <__cxa_atexit@plt+0x507b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 5d21c <__cxa_atexit@plt+0x4fedc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a17408 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5db34 <__cxa_atexit@plt+0x507f4> │ │ │ │ - ldr r3, [pc, #148] @ 5dbb0 <__cxa_atexit@plt+0x50870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #136] @ 5dbb4 <__cxa_atexit@plt+0x50874> │ │ │ │ + beq 55d30 <__cxa_atexit@plt+0x489f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 55d44 <__cxa_atexit@plt+0x48a04> │ │ │ │ + ldr r3, [pc, #76] @ 55d60 <__cxa_atexit@plt+0x48a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5db8c <__cxa_atexit@plt+0x5084c> │ │ │ │ - ldr r7, [pc, #104] @ 5dbb8 <__cxa_atexit@plt+0x50878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #92] @ 5dbbc <__cxa_atexit@plt+0x5087c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #80] @ 5dbc0 <__cxa_atexit@plt+0x50880> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 5dbac <__cxa_atexit@plt+0x5086c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, lr, #52, 6 @ 0xd0000000 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - biceq r1, lr, #104 @ 0x68 │ │ │ │ - biceq r1, lr, #92, 2 │ │ │ │ - @ instruction: 0x03a172c0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5dc34 <__cxa_atexit@plt+0x508f4> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5dc74 <__cxa_atexit@plt+0x50934> │ │ │ │ - ldr r3, [pc, #136] @ 5dc80 <__cxa_atexit@plt+0x50940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #132] @ 5dc84 <__cxa_atexit@plt+0x50944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dc68 <__cxa_atexit@plt+0x50928> │ │ │ │ - ldr r7, [pc, #96] @ 5dc88 <__cxa_atexit@plt+0x50948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401318 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5dc74 <__cxa_atexit@plt+0x50934> │ │ │ │ - ldr r7, [pc, #72] @ 5dc8c <__cxa_atexit@plt+0x5094c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 5dc90 <__cxa_atexit@plt+0x50950> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - str r3, [r9, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq r0, lr, #132, 30 @ 0x210 │ │ │ │ - biceq r1, lr, #116 @ 0x74 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5dcb4 <__cxa_atexit@plt+0x50974> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401318 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5dd20 <__cxa_atexit@plt+0x509e0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5dd60 <__cxa_atexit@plt+0x50a20> │ │ │ │ - ldr r2, [pc, #180] @ 5dda0 <__cxa_atexit@plt+0x50a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #168] @ 5dda4 <__cxa_atexit@plt+0x50a64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [pc, #156] @ 5dda8 <__cxa_atexit@plt+0x50a68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 5dd54 <__cxa_atexit@plt+0x50a14> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5dd74 <__cxa_atexit@plt+0x50a34> │ │ │ │ - ldr r7, [pc, #92] @ 5dd94 <__cxa_atexit@plt+0x50a54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #76] @ 5dd98 <__cxa_atexit@plt+0x50a58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #68] @ 5ddac <__cxa_atexit@plt+0x50a6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 5dd88 <__cxa_atexit@plt+0x50a48> │ │ │ │ - ldr r6, [pc, #32] @ 5dd9c <__cxa_atexit@plt+0x50a5c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, lr, #144, 28 @ 0x900 │ │ │ │ - biceq r0, lr, #128, 30 @ 0x200 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - biceq r0, lr, #204, 28 @ 0xcc0 │ │ │ │ - biceq r0, lr, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r7, lr, #160, 28 @ 0xa00 │ │ │ │ + biceq r7, lr, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5de10 <__cxa_atexit@plt+0x50ad0> │ │ │ │ - ldr r2, [pc, #80] @ 5de28 <__cxa_atexit@plt+0x50ae8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #68] @ 5de2c <__cxa_atexit@plt+0x50aec> │ │ │ │ + bcc 55da0 <__cxa_atexit@plt+0x48a60> │ │ │ │ + ldr r2, [pc, #36] @ 55dac <__cxa_atexit@plt+0x48a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [pc, #56] @ 5de30 <__cxa_atexit@plt+0x50af0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5de34 <__cxa_atexit@plt+0x50af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffae0 │ │ │ │ - biceq r0, lr, #224, 26 @ 0x3800 │ │ │ │ - biceq r0, lr, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5de84 <__cxa_atexit@plt+0x50b44> │ │ │ │ - ldr r7, [pc, #64] @ 5dea0 <__cxa_atexit@plt+0x50b60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #48] @ 5dea4 <__cxa_atexit@plt+0x50b64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 5dea8 <__cxa_atexit@plt+0x50b68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, lr, #104, 26 @ 0x1a00 │ │ │ │ - biceq r0, lr, #88, 28 @ 0x580 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x03a17048 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5df10 <__cxa_atexit@plt+0x50bd0> │ │ │ │ - ldr r7, [pc, #84] @ 5df2c <__cxa_atexit@plt+0x50bec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #72] @ 5df30 <__cxa_atexit@plt+0x50bf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #60] @ 5df34 <__cxa_atexit@plt+0x50bf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 5df38 <__cxa_atexit@plt+0x50bf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - biceq r0, lr, #224, 24 @ 0xe000 │ │ │ │ - biceq r0, lr, #212, 26 @ 0x3500 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x03a16fc4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5df9c <__cxa_atexit@plt+0x50c5c> │ │ │ │ - ldr r2, [pc, #68] @ 5dfac <__cxa_atexit@plt+0x50c6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 5dfb0 <__cxa_atexit@plt+0x50c70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8a4 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e018 <__cxa_atexit@plt+0x50cd8> │ │ │ │ - ldr r3, [pc, #84] @ 5e030 <__cxa_atexit@plt+0x50cf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 5e034 <__cxa_atexit@plt+0x50cf4> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, lr, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55dfc <__cxa_atexit@plt+0x48abc> │ │ │ │ + ldr r2, [pc, #56] @ 55e04 <__cxa_atexit@plt+0x48ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 5e038 <__cxa_atexit@plt+0x50cf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5e03c <__cxa_atexit@plt+0x50cfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff4b4 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - @ instruction: 0x03a16f08 │ │ │ │ - @ instruction: 0x03a16f18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5e0a0 <__cxa_atexit@plt+0x50d60> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5e098 <__cxa_atexit@plt+0x50d58> │ │ │ │ - ldr r3, [pc, #52] @ 5e0a8 <__cxa_atexit@plt+0x50d68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 5e0ac <__cxa_atexit@plt+0x50d6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 5e0b0 <__cxa_atexit@plt+0x50d70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55df0 <__cxa_atexit@plt+0x48ab0> │ │ │ │ + ldr r3, [pc, #36] @ 55e08 <__cxa_atexit@plt+0x48ac8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a16ec0 │ │ │ │ - biceq r0, lr, #16, 22 @ 0x4000 │ │ │ │ - @ instruction: 0x03a16e94 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r7, lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e12c <__cxa_atexit@plt+0x50dec> │ │ │ │ - ldr r8, [pc, #92] @ 5e138 <__cxa_atexit@plt+0x50df8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 5e13c <__cxa_atexit@plt+0x50dfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 5e140 <__cxa_atexit@plt+0x50e00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 5e144 <__cxa_atexit@plt+0x50e04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 5e148 <__cxa_atexit@plt+0x50e08> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a16e4c │ │ │ │ - @ instruction: 0x03a16e0c │ │ │ │ - biceq r0, lr, #12, 22 @ 0x3000 │ │ │ │ - biceq r0, lr, #176, 20 @ 0xb0000 │ │ │ │ - biceq r0, lr, #100, 22 @ 0x19000 │ │ │ │ - @ instruction: 0x03a16e40 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 55e2c <__cxa_atexit@plt+0x48aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r7, lr, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e180 <__cxa_atexit@plt+0x50e40> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 5e188 <__cxa_atexit@plt+0x50e48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 55e88 <__cxa_atexit@plt+0x48b48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 55e94 <__cxa_atexit@plt+0x48b54> │ │ │ │ + ldr r2, [pc, #68] @ 55ea4 <__cxa_atexit@plt+0x48b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 55ea8 <__cxa_atexit@plt+0x48b68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 55eac <__cxa_atexit@plt+0x48b6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16621ec <__cxa_atexit@plt+0x1654eac> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, lr, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0x03a16dfc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e1dc <__cxa_atexit@plt+0x50e9c> │ │ │ │ - ldr r3, [pc, #60] @ 5e1f4 <__cxa_atexit@plt+0x50eb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 5e1f8 <__cxa_atexit@plt+0x50eb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5e1fc <__cxa_atexit@plt+0x50ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - biceq r0, lr, #100, 20 @ 0x64000 │ │ │ │ - @ instruction: 0x03a16dbc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 5e220 <__cxa_atexit@plt+0x50ee0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, lr, #68, 22 @ 0x11000 │ │ │ │ - @ instruction: 0x03a16d54 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 5e248 <__cxa_atexit@plt+0x50f08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a16d48 │ │ │ │ - @ instruction: 0x03a16da0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 5e2ac <__cxa_atexit@plt+0x50f6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5e2a4 <__cxa_atexit@plt+0x50f64> │ │ │ │ - ldr r7, [pc, #52] @ 5e2b4 <__cxa_atexit@plt+0x50f74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 5e2b8 <__cxa_atexit@plt+0x50f78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 5e2bc <__cxa_atexit@plt+0x50f7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r0, lr, #12, 18 @ 0x30000 │ │ │ │ - biceq r0, lr, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0x03a16d08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 5e2e0 <__cxa_atexit@plt+0x50fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a16cfc │ │ │ │ - @ instruction: 0x03a16d28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5e33c <__cxa_atexit@plt+0x50ffc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5e334 <__cxa_atexit@plt+0x50ff4> │ │ │ │ - ldr r3, [pc, #44] @ 5e344 <__cxa_atexit@plt+0x51004> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #51, 30 @ 0xcc │ │ │ │ + biceq r7, lr, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55f2c <__cxa_atexit@plt+0x48bec> │ │ │ │ + ldr r2, [pc, #124] @ 55f48 <__cxa_atexit@plt+0x48c08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 55f4c <__cxa_atexit@plt+0x48c0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55f20 <__cxa_atexit@plt+0x48be0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 55f34 <__cxa_atexit@plt+0x48bf4> │ │ │ │ + ldr r3, [pc, #76] @ 55f50 <__cxa_atexit@plt+0x48c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 5e348 <__cxa_atexit@plt+0x51008> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1617d88 <__cxa_atexit@plt+0x160aa48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, lr, #124, 16 @ 0x7c0000 │ │ │ │ - biceq r0, lr, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e3b8 <__cxa_atexit@plt+0x51078> │ │ │ │ - ldr r3, [pc, #92] @ 5e3c8 <__cxa_atexit@plt+0x51088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5e398 <__cxa_atexit@plt+0x51058> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ - bne 5e3a8 <__cxa_atexit@plt+0x51068> │ │ │ │ - ldr r7, [pc, #60] @ 5e3cc <__cxa_atexit@plt+0x5108c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5e3d4 <__cxa_atexit@plt+0x51094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5e3d0 <__cxa_atexit@plt+0x51090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r0, lr, #60, 16 @ 0x3c0000 │ │ │ │ - @ instruction: 0x03a16cb8 │ │ │ │ - biceq r0, lr, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5e408 <__cxa_atexit@plt+0x510c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 5e40c <__cxa_atexit@plt+0x510cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #64 @ 0x40 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - biceq r0, lr, #228, 14 @ 0x3900000 │ │ │ │ - biceq r0, lr, #8, 16 @ 0x80000 │ │ │ │ - @ instruction: 0x03a16c64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 5e490 <__cxa_atexit@plt+0x51150> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5e488 <__cxa_atexit@plt+0x51148> │ │ │ │ - ldr r3, [pc, #84] @ 5e498 <__cxa_atexit@plt+0x51158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 5e49c <__cxa_atexit@plt+0x5115c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #64] @ 5e4a0 <__cxa_atexit@plt+0x51160> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #3 │ │ │ │ - ldr r5, [pc, #56] @ 5e4a4 <__cxa_atexit@plt+0x51164> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ 5e4a8 <__cxa_atexit@plt+0x51168> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401320 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - biceq r0, lr, #72, 14 @ 0x1200000 │ │ │ │ - biceq r0, lr, #4, 20 @ 0x4000 │ │ │ │ - biceq r0, lr, #112, 14 @ 0x1c00000 │ │ │ │ - biceq r0, lr, #104, 14 @ 0x1a00000 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r7, lr, #176, 24 @ 0xb000 │ │ │ │ + biceq r7, lr, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e4e0 <__cxa_atexit@plt+0x511a0> │ │ │ │ - ldr r2, [pc, #28] @ 5e4ec <__cxa_atexit@plt+0x511ac> │ │ │ │ + bcc 55f90 <__cxa_atexit@plt+0x48c50> │ │ │ │ + ldr r2, [pc, #36] @ 55f9c <__cxa_atexit@plt+0x48c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, lr, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e55c <__cxa_atexit@plt+0x5121c> │ │ │ │ - ldr r3, [pc, #92] @ 5e56c <__cxa_atexit@plt+0x5122c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5e53c <__cxa_atexit@plt+0x511fc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #32 │ │ │ │ - bne 5e54c <__cxa_atexit@plt+0x5120c> │ │ │ │ - ldr r7, [pc, #60] @ 5e570 <__cxa_atexit@plt+0x51230> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5e578 <__cxa_atexit@plt+0x51238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, lr, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55fec <__cxa_atexit@plt+0x48cac> │ │ │ │ + ldr r2, [pc, #56] @ 55ff4 <__cxa_atexit@plt+0x48cb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55fe0 <__cxa_atexit@plt+0x48ca0> │ │ │ │ + ldr r3, [pc, #36] @ 55ff8 <__cxa_atexit@plt+0x48cb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5e574 <__cxa_atexit@plt+0x51234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r0, lr, #196, 12 @ 0xc400000 │ │ │ │ - @ instruction: 0x03a16b38 │ │ │ │ - biceq r0, lr, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r7, lr, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5e5ac <__cxa_atexit@plt+0x5126c> │ │ │ │ + ldr r3, [pc, #16] @ 5601c <__cxa_atexit@plt+0x48cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 5e5b0 <__cxa_atexit@plt+0x51270> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #32 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - biceq r0, lr, #108, 12 @ 0x6c00000 │ │ │ │ - biceq r0, lr, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e5dc <__cxa_atexit@plt+0x5129c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 5e5f0 <__cxa_atexit@plt+0x512b0> │ │ │ │ - ldr r7, [pc, #8] @ 5e5ec <__cxa_atexit@plt+0x512ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a16abc │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 5e658 <__cxa_atexit@plt+0x51318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5e634 <__cxa_atexit@plt+0x512f4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 5e648 <__cxa_atexit@plt+0x51308> │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5e650 <__cxa_atexit@plt+0x51310> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 5e5fc <__cxa_atexit@plt+0x512bc> │ │ │ │ - ldr r7, [pc, #32] @ 5e65c <__cxa_atexit@plt+0x5131c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc520 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ + biceq r7, lr, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56078 <__cxa_atexit@plt+0x48d38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56084 <__cxa_atexit@plt+0x48d44> │ │ │ │ + ldr r2, [pc, #68] @ 56094 <__cxa_atexit@plt+0x48d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 56098 <__cxa_atexit@plt+0x48d58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 5609c <__cxa_atexit@plt+0x48d5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r0, lr, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 5e5f0 <__cxa_atexit@plt+0x512b0> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq ip, #64, 26 @ 0x1000 │ │ │ │ + biceq r7, lr, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e6b4 <__cxa_atexit@plt+0x51374> │ │ │ │ - ldr r2, [pc, #40] @ 5e6bc <__cxa_atexit@plt+0x5137c> │ │ │ │ + bhi 5611c <__cxa_atexit@plt+0x48ddc> │ │ │ │ + ldr r2, [pc, #124] @ 56138 <__cxa_atexit@plt+0x48df8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 5e6c0 <__cxa_atexit@plt+0x51380> │ │ │ │ + ldr r1, [pc, #116] @ 5613c <__cxa_atexit@plt+0x48dfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56110 <__cxa_atexit@plt+0x48dd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 56124 <__cxa_atexit@plt+0x48de4> │ │ │ │ + ldr r3, [pc, #76] @ 56140 <__cxa_atexit@plt+0x48e00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r0, lr, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5e6e4 <__cxa_atexit@plt+0x513a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r7, lr, #192, 20 @ 0xc0000 │ │ │ │ + biceq r7, lr, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e71c <__cxa_atexit@plt+0x513dc> │ │ │ │ - ldr r2, [pc, #28] @ 5e728 <__cxa_atexit@plt+0x513e8> │ │ │ │ + bcc 56180 <__cxa_atexit@plt+0x48e40> │ │ │ │ + ldr r2, [pc, #36] @ 5618c <__cxa_atexit@plt+0x48e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r0, lr, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, lr, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0x03a263c4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 5625c <__cxa_atexit@plt+0x48f1c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 56264 <__cxa_atexit@plt+0x48f24> │ │ │ │ + ldr lr, [pc, #196] @ 5628c <__cxa_atexit@plt+0x48f4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ 56290 <__cxa_atexit@plt+0x48f50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + ldr r3, [r2, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ + ldr r0, [pc, #160] @ 56294 <__cxa_atexit@plt+0x48f54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #144] @ 56298 <__cxa_atexit@plt+0x48f58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r9, [r1, #24] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r9, r6, #3 │ │ │ │ + sub sl, r6, #11 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56278 <__cxa_atexit@plt+0x48f38> │ │ │ │ + ldr r3, [pc, #96] @ 5629c <__cxa_atexit@plt+0x48f5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56254 <__cxa_atexit@plt+0x48f14> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 5626c <__cxa_atexit@plt+0x48f2c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 562a0 <__cxa_atexit@plt+0x48f60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r7, lr, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r7, lr, #244, 22 @ 0x3d000 │ │ │ │ + biceq r7, lr, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r4, lsr pc │ │ │ │ + @ instruction: 0x03a262dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e788 <__cxa_atexit@plt+0x51448> │ │ │ │ + bhi 562f8 <__cxa_atexit@plt+0x48fb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e794 <__cxa_atexit@plt+0x51454> │ │ │ │ - ldr r2, [pc, #72] @ 5e7a4 <__cxa_atexit@plt+0x51464> │ │ │ │ + bcc 56304 <__cxa_atexit@plt+0x48fc4> │ │ │ │ + ldr r2, [pc, #64] @ 56314 <__cxa_atexit@plt+0x48fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r5, [pc, #52] @ 5e7a8 <__cxa_atexit@plt+0x51468> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 56318 <__cxa_atexit@plt+0x48fd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010f0 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, lr, #60, 8 @ 0x3c000000 │ │ │ │ - biceq r0, lr, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e7e0 <__cxa_atexit@plt+0x514a0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5e7e8 <__cxa_atexit@plt+0x514a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, lr, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e824 <__cxa_atexit@plt+0x514e4> │ │ │ │ - ldr r2, [pc, #32] @ 5e82c <__cxa_atexit@plt+0x514ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e880 <__cxa_atexit@plt+0x51540> │ │ │ │ - ldr r2, [pc, #56] @ 5e88c <__cxa_atexit@plt+0x5154c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #44] @ 5e890 <__cxa_atexit@plt+0x51550> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, lr, #116, 8 @ 0x74000000 │ │ │ │ - biceq r0, lr, #104, 8 @ 0x68000000 │ │ │ │ + biceq r7, lr, #180, 16 @ 0xb40000 │ │ │ │ + biceq r7, lr, #160, 18 @ 0x280000 │ │ │ │ + @ instruction: 0x03a26234 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e8f0 <__cxa_atexit@plt+0x515b0> │ │ │ │ - ldr r2, [pc, #68] @ 5e900 <__cxa_atexit@plt+0x515c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 5e904 <__cxa_atexit@plt+0x515c4> │ │ │ │ + add r9, r6, #280 @ 0x118 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 5652c <__cxa_atexit@plt+0x491ec> │ │ │ │ + ldr lr, [pc, #508] @ 56540 <__cxa_atexit@plt+0x49200> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + ldr ip, [r7, #23] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r7, r9, #18 │ │ │ │ + str r7, [r6, #272] @ 0x110 │ │ │ │ + sub r7, r9, #31 │ │ │ │ + str r7, [r6, #260] @ 0x104 │ │ │ │ + ldr r7, [pc, #460] @ 56544 <__cxa_atexit@plt+0x49204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #256] @ 0x100 │ │ │ │ + sub r7, r9, #59 @ 0x3b │ │ │ │ + str r7, [r6, #252] @ 0xfc │ │ │ │ + sub r7, r9, #43 @ 0x2b │ │ │ │ + str r7, [r6, #248] @ 0xf8 │ │ │ │ + str r2, [r6, #240] @ 0xf0 │ │ │ │ + ldr r7, [pc, #432] @ 56548 <__cxa_atexit@plt+0x49208> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #268] @ 0x10c │ │ │ │ + str r7, [r6, #244] @ 0xf4 │ │ │ │ + str r7, [r6, #232] @ 0xe8 │ │ │ │ + sub r7, r9, #75 @ 0x4b │ │ │ │ + str r7, [r6, #228] @ 0xe4 │ │ │ │ + str r1, [r6, #224] @ 0xe0 │ │ │ │ + sub r1, r9, #86 @ 0x56 │ │ │ │ + str r1, [r6, #212] @ 0xd4 │ │ │ │ + ldr r1, [pc, #396] @ 5654c <__cxa_atexit@plt+0x4920c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #208] @ 0xd0 │ │ │ │ + ldr r0, [pc, #388] @ 56550 <__cxa_atexit@plt+0x49210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #216] @ 0xd8 │ │ │ │ + str r0, [r6, #200] @ 0xc8 │ │ │ │ + sub r0, r9, #109 @ 0x6d │ │ │ │ + str r0, [r6, #196] @ 0xc4 │ │ │ │ + ldr r0, [pc, #368] @ 56554 <__cxa_atexit@plt+0x49214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #188] @ 0xbc │ │ │ │ + sub r0, r9, #147 @ 0x93 │ │ │ │ + sub r2, r9, #121 @ 0x79 │ │ │ │ + ldr r7, [pc, #352] @ 56558 <__cxa_atexit@plt+0x49218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub lr, r9, #139 @ 0x8b │ │ │ │ + str fp, [sp] │ │ │ │ + sub fp, r9, #131 @ 0x83 │ │ │ │ + str fp, [r6, #156] @ 0x9c │ │ │ │ + str lr, [r6, #160] @ 0xa0 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r2, [r6, #168] @ 0xa8 │ │ │ │ + str r0, [r6, #172] @ 0xac │ │ │ │ + ldr r7, [pc, #316] @ 5655c <__cxa_atexit@plt+0x4921c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ + ldr r7, [pc, #308] @ 56560 <__cxa_atexit@plt+0x49220> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #144] @ 0x90 │ │ │ │ + str r7, [r6, #136] @ 0x88 │ │ │ │ + str r7, [r6, #128] @ 0x80 │ │ │ │ + ldr r7, [pc, #292] @ 56564 <__cxa_atexit@plt+0x49224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r6, #100] @ 0x64 │ │ │ │ + ldr lr, [pc, #284] @ 56568 <__cxa_atexit@plt+0x49228> │ │ │ │ + add lr, pc, lr │ │ │ │ + str ip, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r0, [pc, #264] @ 5656c <__cxa_atexit@plt+0x4922c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r3, r6 │ │ │ │ + str r0, [r3, #104]! @ 0x68 │ │ │ │ + str r3, [r6, #276] @ 0x114 │ │ │ │ + ldr r3, [pc, #248] @ 56570 <__cxa_atexit@plt+0x49230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #116]! @ 0x74 │ │ │ │ + str r0, [r6, #264] @ 0x108 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #176]! @ 0xb0 │ │ │ │ + ldr r8, [pc, #224] @ 56574 <__cxa_atexit@plt+0x49234> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #192] @ 0xc0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [pc, #212] @ 56578 <__cxa_atexit@plt+0x49238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #88]! @ 0x58 │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #60]! @ 0x3c │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #48]! @ 0x30 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e988 <__cxa_atexit@plt+0x51648> │ │ │ │ - ldr r3, [pc, #112] @ 5e9a0 <__cxa_atexit@plt+0x51660> │ │ │ │ + str lr, [r7, #24]! │ │ │ │ + ldr r3, [pc, #180] @ 5657c <__cxa_atexit@plt+0x4923c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 5e9a4 <__cxa_atexit@plt+0x51664> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ 5e9a8 <__cxa_atexit@plt+0x51668> │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r7, [r6, #220] @ 0xdc │ │ │ │ + str r1, [r6, #204] @ 0xcc │ │ │ │ + str r2, [r6, #184] @ 0xb8 │ │ │ │ + str r7, [r6, #140] @ 0x8c │ │ │ │ + str r1, [r6, #132] @ 0x84 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #36]! @ 0x24 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #236] @ 0xec │ │ │ │ + str r6, [r6, #148] @ 0x94 │ │ │ │ + sub r7, r9, #7 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #80] @ 5e9ac <__cxa_atexit@plt+0x5166c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r7 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str sl, [r7, #32] │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - str lr, [r7, #44] @ 0x2c │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - str r3, [r7, #52] @ 0x34 │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5e9b0 <__cxa_atexit@plt+0x51670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r6, #280 @ 0x118 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - biceq r0, lr, #104, 6 @ 0xa0000001 │ │ │ │ - @ instruction: 0x03a1674c │ │ │ │ - @ instruction: 0x03a1675c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 5e9d8 <__cxa_atexit@plt+0x51698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a16750 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + biceq r7, lr, #20, 16 @ 0x140000 │ │ │ │ + biceq r7, lr, #124, 16 @ 0x7c0000 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + biceq r7, lr, #172, 20 @ 0xac000 │ │ │ │ + biceq r7, lr, #152, 20 @ 0x98000 │ │ │ │ + biceq r7, lr, #136, 20 @ 0x88000 │ │ │ │ + biceq r7, lr, #76, 20 @ 0x4c000 │ │ │ │ + biceq r7, lr, #68, 20 @ 0x44000 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + biceq r7, lr, #36, 16 @ 0x240000 │ │ │ │ + biceq r7, lr, #0, 16 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffff7fc │ │ │ │ + @ instruction: 0x03a25fd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5ea44 <__cxa_atexit@plt+0x51704> │ │ │ │ - ldr r2, [pc, #84] @ 5ea50 <__cxa_atexit@plt+0x51710> │ │ │ │ + bhi 565d0 <__cxa_atexit@plt+0x49290> │ │ │ │ + ldr r2, [pc, #52] @ 565dc <__cxa_atexit@plt+0x4929c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 5ea54 <__cxa_atexit@plt+0x51714> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5ea3c <__cxa_atexit@plt+0x516fc> │ │ │ │ - ldr r3, [pc, #52] @ 5ea58 <__cxa_atexit@plt+0x51718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 5ea5c <__cxa_atexit@plt+0x5171c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010b0 <__cxa_atexit@plt+0x3f3d70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 565c4 <__cxa_atexit@plt+0x49284> │ │ │ │ + mov r7, r8 │ │ │ │ + b 565ec <__cxa_atexit@plt+0x492ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r0, lr, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a1664c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5ea88 <__cxa_atexit@plt+0x51748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 5ea8c <__cxa_atexit@plt+0x5174c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010b0 <__cxa_atexit@plt+0x3f3d70> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03a16600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a25f74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 566b4 <__cxa_atexit@plt+0x49374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5eac4 <__cxa_atexit@plt+0x51784> │ │ │ │ - ldr r2, [pc, #40] @ 5eadc <__cxa_atexit@plt+0x5179c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 566c8 <__cxa_atexit@plt+0x49388> │ │ │ │ + ldr r9, [pc, #204] @ 566dc <__cxa_atexit@plt+0x4939c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #200] @ 566e0 <__cxa_atexit@plt+0x493a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #196] @ 566e4 <__cxa_atexit@plt+0x493a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + sub r2, r3, #34 @ 0x22 │ │ │ │ + ldr r9, [pc, #156] @ 566e8 <__cxa_atexit@plt+0x493a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r0, [pc, #144] @ 566ec <__cxa_atexit@plt+0x493ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #44]! @ 0x2c │ │ │ │ + ldr r0, [pc, #132] @ 566f0 <__cxa_atexit@plt+0x493b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #32]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r1, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5eae0 <__cxa_atexit@plt+0x517a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r0, lr, #24, 4 @ 0x80000001 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5eb80 <__cxa_atexit@plt+0x51840> │ │ │ │ - ldr r2, [pc, #156] @ 5eba0 <__cxa_atexit@plt+0x51860> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 5eba4 <__cxa_atexit@plt+0x51864> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5eb6c <__cxa_atexit@plt+0x5182c> │ │ │ │ - ldr r2, [pc, #124] @ 5eba8 <__cxa_atexit@plt+0x51868> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5eb74 <__cxa_atexit@plt+0x51834> │ │ │ │ - ldr r7, [pc, #104] @ 5ebac <__cxa_atexit@plt+0x5186c> │ │ │ │ + ldr r7, [pc, #28] @ 566d8 <__cxa_atexit@plt+0x49398> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5eb8c <__cxa_atexit@plt+0x5184c> │ │ │ │ - mov r5, #2 │ │ │ │ - str r5, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 5e5f0 <__cxa_atexit@plt+0x512b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a25e08 │ │ │ │ + @ instruction: 0xfffff428 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffff4b0 │ │ │ │ + biceq r7, lr, #12, 16 @ 0xc0000 │ │ │ │ + biceq r7, lr, #44, 12 @ 0x2c00000 │ │ │ │ + biceq r7, lr, #12, 12 @ 0xc00000 │ │ │ │ + @ instruction: 0x03a25e60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56788 <__cxa_atexit@plt+0x49448> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 56794 <__cxa_atexit@plt+0x49454> │ │ │ │ + ldr r0, [pc, #136] @ 567b0 <__cxa_atexit@plt+0x49470> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #132] @ 567b4 <__cxa_atexit@plt+0x49474> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 567a4 <__cxa_atexit@plt+0x49464> │ │ │ │ + ldr r3, [pc, #96] @ 567b8 <__cxa_atexit@plt+0x49478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56778 <__cxa_atexit@plt+0x49438> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 565ec <__cxa_atexit@plt+0x492ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5ebb0 <__cxa_atexit@plt+0x51870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq r0, lr, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x03a1650c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 5ec20 <__cxa_atexit@plt+0x518e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5ec00 <__cxa_atexit@plt+0x518c0> │ │ │ │ - ldr r3, [pc, #72] @ 5ec24 <__cxa_atexit@plt+0x518e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ec0c <__cxa_atexit@plt+0x518cc> │ │ │ │ - mov r3, #2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 5e5f0 <__cxa_atexit@plt+0x512b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ec28 <__cxa_atexit@plt+0x518e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x03a1648c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 5ec78 <__cxa_atexit@plt+0x51938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ec64 <__cxa_atexit@plt+0x51924> │ │ │ │ - mov r3, #2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 5e5f0 <__cxa_atexit@plt+0x512b0> │ │ │ │ - ldr r7, [pc, #16] @ 5ec7c <__cxa_atexit@plt+0x5193c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a16434 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5eca0 <__cxa_atexit@plt+0x51960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401328 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ - @ instruction: 0x03a1640c │ │ │ │ - @ instruction: 0x03a16488 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + biceq r7, lr, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ece4 <__cxa_atexit@plt+0x519a4> │ │ │ │ - ldr r2, [pc, #60] @ 5ed00 <__cxa_atexit@plt+0x519c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 567f0 <__cxa_atexit@plt+0x494b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ecec <__cxa_atexit@plt+0x519ac> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 567f8 <__cxa_atexit@plt+0x494b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5ed04 <__cxa_atexit@plt+0x519c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r7, lr, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 56854 <__cxa_atexit@plt+0x49514> │ │ │ │ + ldr lr, [pc, #68] @ 56860 <__cxa_atexit@plt+0x49520> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 56864 <__cxa_atexit@plt+0x49524> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 56848 <__cxa_atexit@plt+0x49508> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 523d4 <__cxa_atexit@plt+0x45094> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0x03a16440 │ │ │ │ - @ instruction: 0x03a16424 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r7, lr, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ed48 <__cxa_atexit@plt+0x51a08> │ │ │ │ - ldr r2, [pc, #60] @ 5ed64 <__cxa_atexit@plt+0x51a24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ed50 <__cxa_atexit@plt+0x51a10> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5688c <__cxa_atexit@plt+0x4954c> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5ed68 <__cxa_atexit@plt+0x51a28> │ │ │ │ + b 523d4 <__cxa_atexit@plt+0x45094> │ │ │ │ + ldr r7, [pc, #12] @ 568a0 <__cxa_atexit@plt+0x49560> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, #112, 28 @ 0x700 │ │ │ │ - @ instruction: 0x03a163dc │ │ │ │ - @ instruction: 0x03a163c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a25cc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5edac <__cxa_atexit@plt+0x51a6c> │ │ │ │ - ldr r2, [pc, #60] @ 5edc8 <__cxa_atexit@plt+0x51a88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 568d8 <__cxa_atexit@plt+0x49598> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5edb4 <__cxa_atexit@plt+0x51a74> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 568e0 <__cxa_atexit@plt+0x495a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 568f0 <__cxa_atexit@plt+0x495b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5edcc <__cxa_atexit@plt+0x51a8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r7, lr, #192, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56974 <__cxa_atexit@plt+0x49634> │ │ │ │ + ldr r2, [pc, #120] @ 5697c <__cxa_atexit@plt+0x4963c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 5694c <__cxa_atexit@plt+0x4960c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 5695c <__cxa_atexit@plt+0x4961c> │ │ │ │ + ldr r2, [pc, #84] @ 56980 <__cxa_atexit@plt+0x49640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56968 <__cxa_atexit@plt+0x49628> │ │ │ │ + mov r5, r3 │ │ │ │ + b 569e0 <__cxa_atexit@plt+0x496a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0x03a16378 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5edf4 <__cxa_atexit@plt+0x51ab4> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - ldr r7, [pc, #8] @ 5ee04 <__cxa_atexit@plt+0x51ac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a16338 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #156] @ 5eeb4 <__cxa_atexit@plt+0x51b74> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 5ee84 <__cxa_atexit@plt+0x51b44> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5ee90 <__cxa_atexit@plt+0x51b50> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5eea8 <__cxa_atexit@plt+0x51b68> │ │ │ │ - ldr r3, [pc, #116] @ 5eebc <__cxa_atexit@plt+0x51b7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 5eec0 <__cxa_atexit@plt+0x51b80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 5eec4 <__cxa_atexit@plt+0x51b84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r8, [pc, #96] @ 5eec8 <__cxa_atexit@plt+0x51b88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - str r9, [r9, #20] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5eeb8 <__cxa_atexit@plt+0x51b78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - biceq pc, sp, #16, 26 @ 0x400 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0x03a16224 │ │ │ │ - @ instruction: 0x03a16260 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5ef3c <__cxa_atexit@plt+0x51bfc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ef54 <__cxa_atexit@plt+0x51c14> │ │ │ │ - ldr r3, [pc, #100] @ 5ef64 <__cxa_atexit@plt+0x51c24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 5ef68 <__cxa_atexit@plt+0x51c28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 5ef6c <__cxa_atexit@plt+0x51c2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r8, [pc, #80] @ 5ef70 <__cxa_atexit@plt+0x51c30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - str r9, [r9, #20] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - ldr r7, [pc, #28] @ 5ef60 <__cxa_atexit@plt+0x51c20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sp, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0xfffffae0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0x03a1616c │ │ │ │ - @ instruction: 0x03a161b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5ef94 <__cxa_atexit@plt+0x51c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 165a158 <__cxa_atexit@plt+0x164ce18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x03a16194 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5efd4 <__cxa_atexit@plt+0x51c94> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #140] @ 5f04c <__cxa_atexit@plt+0x51d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 569c0 <__cxa_atexit@plt+0x49680> │ │ │ │ + ldr r3, [pc, #52] @ 569d4 <__cxa_atexit@plt+0x49694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5f034 <__cxa_atexit@plt+0x51cf4> │ │ │ │ - b 5f068 <__cxa_atexit@plt+0x51d28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5f03c <__cxa_atexit@plt+0x51cfc> │ │ │ │ - ldr r7, [pc, #100] @ 5f050 <__cxa_atexit@plt+0x51d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 569cc <__cxa_atexit@plt+0x4968c> │ │ │ │ + b 569e0 <__cxa_atexit@plt+0x496a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 5f054 <__cxa_atexit@plt+0x51d14> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #76] @ 5f058 <__cxa_atexit@plt+0x51d18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - biceq pc, sp, #160, 22 @ 0x28000 │ │ │ │ - biceq pc, sp, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x03a160d0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f0c0 <__cxa_atexit@plt+0x51d80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5f160 <__cxa_atexit@plt+0x51e20> │ │ │ │ - ldr r7, [pc, #264] @ 5f194 <__cxa_atexit@plt+0x51e54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #252] @ 5f198 <__cxa_atexit@plt+0x51e58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #240] @ 5f19c <__cxa_atexit@plt+0x51e5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - b 5f130 <__cxa_atexit@plt+0x51df0> │ │ │ │ - ldr r3, [pc, #188] @ 5f184 <__cxa_atexit@plt+0x51e44> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #172] @ 56aa0 <__cxa_atexit@plt+0x49760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5f148 <__cxa_atexit@plt+0x51e08> │ │ │ │ + beq 56a80 <__cxa_atexit@plt+0x49740> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 5f170 <__cxa_atexit@plt+0x51e30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmn r2, #11 │ │ │ │ - ble 5f154 <__cxa_atexit@plt+0x51e14> │ │ │ │ - ldr r2, [pc, #132] @ 5f188 <__cxa_atexit@plt+0x51e48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr lr, [pc, #112] @ 5f18c <__cxa_atexit@plt+0x51e4c> │ │ │ │ + bcc 56a8c <__cxa_atexit@plt+0x4974c> │ │ │ │ + ldr lr, [pc, #132] @ 56aa4 <__cxa_atexit@plt+0x49764> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 56aa8 <__cxa_atexit@plt+0x49768> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #108] @ 5f190 <__cxa_atexit@plt+0x51e50> │ │ │ │ + sub r1, r3, #22 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #88] @ 56aac <__cxa_atexit@plt+0x4976c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - biceq pc, sp, #128, 20 @ 0x80000 │ │ │ │ - biceq pc, sp, #160, 22 @ 0x28000 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - biceq pc, sp, #0, 22 │ │ │ │ - biceq pc, sp, #24, 24 @ 0x1800 │ │ │ │ - @ instruction: 0x03a15f8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + biceq r7, lr, #56, 8 @ 0x38000000 │ │ │ │ + biceq r7, lr, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f228 <__cxa_atexit@plt+0x51ee8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmn r2, #11 │ │ │ │ - ble 5f218 <__cxa_atexit@plt+0x51ed8> │ │ │ │ - ldr r2, [pc, #92] @ 5f234 <__cxa_atexit@plt+0x51ef4> │ │ │ │ + bcc 56b24 <__cxa_atexit@plt+0x497e4> │ │ │ │ + ldr r2, [pc, #92] @ 56b30 <__cxa_atexit@plt+0x497f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr lr, [pc, #72] @ 5f238 <__cxa_atexit@plt+0x51ef8> │ │ │ │ + ldr lr, [pc, #88] @ 56b34 <__cxa_atexit@plt+0x497f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #68] @ 5f23c <__cxa_atexit@plt+0x51efc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #22 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr r9, [pc, #52] @ 56b38 <__cxa_atexit@plt+0x497f8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - biceq pc, sp, #172, 18 @ 0x2b0000 │ │ │ │ - biceq pc, sp, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f274 <__cxa_atexit@plt+0x51f34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5f27c <__cxa_atexit@plt+0x51f3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 5f28c <__cxa_atexit@plt+0x51f4c> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + biceq r7, lr, #160, 6 @ 0x80000002 │ │ │ │ + biceq r7, lr, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 56c10 <__cxa_atexit@plt+0x498d0> │ │ │ │ + ldr lr, [pc, #212] @ 56c30 <__cxa_atexit@plt+0x498f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r9, [pc, #200] @ 56c34 <__cxa_atexit@plt+0x498f4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56c04 <__cxa_atexit@plt+0x498c4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 56c1c <__cxa_atexit@plt+0x498dc> │ │ │ │ + ldr r3, [pc, #152] @ 56c38 <__cxa_atexit@plt+0x498f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #148] @ 56c3c <__cxa_atexit@plt+0x498fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r9, [pc, #124] @ 56c40 <__cxa_atexit@plt+0x49900> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r2, #25 │ │ │ │ + ldr sl, [pc, #116] @ 56c44 <__cxa_atexit@plt+0x49904> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r2, #13 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r6, r7, sl} │ │ │ │ + add r0, r6, #32 │ │ │ │ + stm r0, {r3, ip, lr} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 568f0 <__cxa_atexit@plt+0x495b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, #52, 18 @ 0xd0000 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r7, lr, #28 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + biceq r7, lr, #168, 4 @ 0x8000000a │ │ │ │ + biceq r7, lr, #176, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56cc8 <__cxa_atexit@plt+0x49988> │ │ │ │ + ldr r2, [pc, #104] @ 56cd4 <__cxa_atexit@plt+0x49994> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 56cd8 <__cxa_atexit@plt+0x49998> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r7, ip} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r9, [pc, #80] @ 56cdc <__cxa_atexit@plt+0x4999c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #25 │ │ │ │ + ldr sl, [pc, #72] @ 56ce0 <__cxa_atexit@plt+0x499a0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #13 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r3, r7, sl} │ │ │ │ + add r0, r3, #32 │ │ │ │ + stm r0, {r2, ip, lr} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 568f0 <__cxa_atexit@plt+0x495b0> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + biceq r7, lr, #224, 2 @ 0x38 │ │ │ │ + biceq r7, lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5f32c <__cxa_atexit@plt+0x51fec> │ │ │ │ - ldr r3, [pc, #172] @ 5f34c <__cxa_atexit@plt+0x5200c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5f30c <__cxa_atexit@plt+0x51fcc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5f31c <__cxa_atexit@plt+0x51fdc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5f334 <__cxa_atexit@plt+0x51ff4> │ │ │ │ - ldr lr, [pc, #124] @ 5f350 <__cxa_atexit@plt+0x52010> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56d74 <__cxa_atexit@plt+0x49a34> │ │ │ │ + ldr lr, [pc, #120] @ 56d84 <__cxa_atexit@plt+0x49a44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 5f354 <__cxa_atexit@plt+0x52014> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #104] @ 56d88 <__cxa_atexit@plt+0x49a48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 56d8c <__cxa_atexit@plt+0x49a4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r8, [pc, #80] @ 56d90 <__cxa_atexit@plt+0x49a50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #28]! │ │ │ │ + add r8, r3, #36 @ 0x24 │ │ │ │ + stm r8, {r1, r2, sl} │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + biceq r6, lr, #232, 28 @ 0xe80 │ │ │ │ + biceq r6, lr, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0x03a25704 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56e5c <__cxa_atexit@plt+0x49b1c> │ │ │ │ + ldr r1, [pc, #176] @ 56e64 <__cxa_atexit@plt+0x49b24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #156] @ 56e68 <__cxa_atexit@plt+0x49b28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 56e28 <__cxa_atexit@plt+0x49ae8> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 56e38 <__cxa_atexit@plt+0x49af8> │ │ │ │ + ldr r2, [pc, #128] @ 56e6c <__cxa_atexit@plt+0x49b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56e50 <__cxa_atexit@plt+0x49b10> │ │ │ │ + ldr r3, [pc, #96] @ 56e70 <__cxa_atexit@plt+0x49b30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 56e74 <__cxa_atexit@plt+0x49b34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #44] @ 56e78 <__cxa_atexit@plt+0x49b38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - biceq pc, sp, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r6, lr, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0x03a25660 │ │ │ │ + @ instruction: 0x03a25654 │ │ │ │ + @ instruction: 0x03a2561c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5f3c0 <__cxa_atexit@plt+0x52080> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5f3d4 <__cxa_atexit@plt+0x52094> │ │ │ │ - ldr r2, [pc, #96] @ 5f3e4 <__cxa_atexit@plt+0x520a4> │ │ │ │ + bne 56ee0 <__cxa_atexit@plt+0x49ba0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #88] @ 56f04 <__cxa_atexit@plt+0x49bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 5f3e8 <__cxa_atexit@plt+0x520a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 56ef8 <__cxa_atexit@plt+0x49bb8> │ │ │ │ + ldr r3, [pc, #64] @ 56f08 <__cxa_atexit@plt+0x49bc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #36] @ 56f0c <__cxa_atexit@plt+0x49bcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 56f10 <__cxa_atexit@plt+0x49bd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x03a255b8 │ │ │ │ + @ instruction: 0x03a255ac │ │ │ │ + @ instruction: 0x03a25584 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ 56f40 <__cxa_atexit@plt+0x49c00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a25554 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 56f70 <__cxa_atexit@plt+0x49c30> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - biceq pc, sp, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f448 <__cxa_atexit@plt+0x52108> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5f454 <__cxa_atexit@plt+0x52114> │ │ │ │ - ldr r1, [pc, #72] @ 5f464 <__cxa_atexit@plt+0x52124> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 5f468 <__cxa_atexit@plt+0x52128> │ │ │ │ + ldr r2, [pc, #152] @ 57010 <__cxa_atexit@plt+0x49cd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #8]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 56fdc <__cxa_atexit@plt+0x49c9c> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 56fec <__cxa_atexit@plt+0x49cac> │ │ │ │ + ldr r2, [pc, #116] @ 57014 <__cxa_atexit@plt+0x49cd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57004 <__cxa_atexit@plt+0x49cc4> │ │ │ │ + ldr r3, [pc, #84] @ 57018 <__cxa_atexit@plt+0x49cd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 5701c <__cxa_atexit@plt+0x49cdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #32] @ 57020 <__cxa_atexit@plt+0x49ce0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 5f46c <__cxa_atexit@plt+0x5212c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 5f28c <__cxa_atexit@plt+0x51f4c> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x03a254ac │ │ │ │ + @ instruction: 0x03a254a0 │ │ │ │ + @ instruction: 0x03a25474 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57088 <__cxa_atexit@plt+0x49d48> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #88] @ 570ac <__cxa_atexit@plt+0x49d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 570a0 <__cxa_atexit@plt+0x49d60> │ │ │ │ + ldr r3, [pc, #64] @ 570b0 <__cxa_atexit@plt+0x49d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #36] @ 570b4 <__cxa_atexit@plt+0x49d74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ 570b8 <__cxa_atexit@plt+0x49d78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - biceq pc, sp, #116, 14 @ 0x1d00000 │ │ │ │ - biceq pc, sp, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f4a4 <__cxa_atexit@plt+0x52164> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5f4ac <__cxa_atexit@plt+0x5216c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 5f4bc <__cxa_atexit@plt+0x5217c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, #4, 14 @ 0x100000 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0x03a25410 │ │ │ │ + @ instruction: 0x03a25404 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5f55c <__cxa_atexit@plt+0x5221c> │ │ │ │ - ldr r3, [pc, #172] @ 5f57c <__cxa_atexit@plt+0x5223c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5f53c <__cxa_atexit@plt+0x521fc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5f54c <__cxa_atexit@plt+0x5220c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5f564 <__cxa_atexit@plt+0x52224> │ │ │ │ - ldr lr, [pc, #124] @ 5f580 <__cxa_atexit@plt+0x52240> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 570f8 <__cxa_atexit@plt+0x49db8> │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 5f584 <__cxa_atexit@plt+0x52244> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 57108 <__cxa_atexit@plt+0x49dc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + biceq r6, lr, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57150 <__cxa_atexit@plt+0x49e10> │ │ │ │ + ldr r3, [pc, #52] @ 57160 <__cxa_atexit@plt+0x49e20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57148 <__cxa_atexit@plt+0x49e08> │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 57164 <__cxa_atexit@plt+0x49e24> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a25404 │ │ │ │ + @ instruction: 0x03a253ec │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 57238 <__cxa_atexit@plt+0x49ef8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 572c0 <__cxa_atexit@plt+0x49f80> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r2, [r0, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 57308 <__cxa_atexit@plt+0x49fc8> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 5732c <__cxa_atexit@plt+0x49fec> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 57360 <__cxa_atexit@plt+0x4a020> │ │ │ │ + ldr r0, [pc, #452] @ 5738c <__cxa_atexit@plt+0x4a04c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #448] @ 57390 <__cxa_atexit@plt+0x4a050> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub r0, r3, #13 │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r8, [pc, #408] @ 57394 <__cxa_atexit@plt+0x4a054> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r3, #35 @ 0x23 │ │ │ │ + ldr r9, [pc, #400] @ 57398 <__cxa_atexit@plt+0x4a058> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #396] @ 5739c <__cxa_atexit@plt+0x4a05c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r6, r9} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - biceq pc, sp, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 57350 <__cxa_atexit@plt+0x4a010> │ │ │ │ + ldr r0, [pc, #300] @ 5737c <__cxa_atexit@plt+0x4a03c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #296] @ 57380 <__cxa_atexit@plt+0x4a040> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [pc, #264] @ 57384 <__cxa_atexit@plt+0x4a044> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #28]! │ │ │ │ + ldr sl, [pc, #252] @ 57388 <__cxa_atexit@plt+0x4a048> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #27 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 57358 <__cxa_atexit@plt+0x4a018> │ │ │ │ + ldr r8, [pc, #160] @ 57378 <__cxa_atexit@plt+0x4a038> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r2, [pc, #92] @ 57374 <__cxa_atexit@plt+0x4a034> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57348 <__cxa_atexit@plt+0x4a008> │ │ │ │ + b 573ac <__cxa_atexit@plt+0x4a06c> │ │ │ │ + ldr r3, [pc, #60] @ 57370 <__cxa_atexit@plt+0x4a030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57348 <__cxa_atexit@plt+0x4a008> │ │ │ │ + b 57778 <__cxa_atexit@plt+0x4a438> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b 57364 <__cxa_atexit@plt+0x4a024> │ │ │ │ + mov r6, #24 │ │ │ │ + b 57364 <__cxa_atexit@plt+0x4a024> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffbe08 │ │ │ │ + @ instruction: 0xffffc038 │ │ │ │ + @ instruction: 0xffffc768 │ │ │ │ + biceq r6, lr, #12, 20 @ 0xc000 │ │ │ │ + biceq r6, lr, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + biceq r6, lr, #132, 24 @ 0x8400 │ │ │ │ + biceq r6, lr, #100, 24 @ 0x6400 │ │ │ │ + biceq r6, lr, #96, 24 @ 0x6000 │ │ │ │ + @ instruction: 0x03a251b4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5f5f0 <__cxa_atexit@plt+0x522b0> │ │ │ │ + bne 573e0 <__cxa_atexit@plt+0x4a0a0> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r1, [pc, #132] @ 5744c <__cxa_atexit@plt+0x4a10c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 57430 <__cxa_atexit@plt+0x4a0f0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 57464 <__cxa_atexit@plt+0x4a124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5f604 <__cxa_atexit@plt+0x522c4> │ │ │ │ - ldr r2, [pc, #96] @ 5f614 <__cxa_atexit@plt+0x522d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 5f618 <__cxa_atexit@plt+0x522d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 5743c <__cxa_atexit@plt+0x4a0fc> │ │ │ │ + ldr lr, [pc, #88] @ 57450 <__cxa_atexit@plt+0x4a110> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ 57454 <__cxa_atexit@plt+0x4a114> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + sub r1, r3, #13 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - biceq pc, sp, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffdbac │ │ │ │ + biceq r6, lr, #128, 20 @ 0x80000 │ │ │ │ + @ instruction: 0x03a250fc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57494 <__cxa_atexit@plt+0x4a154> │ │ │ │ + ldr r3, [pc, #252] @ 57578 <__cxa_atexit@plt+0x4a238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r9, [pc, #244] @ 5757c <__cxa_atexit@plt+0x4a23c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #104 @ 0x68 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 57568 <__cxa_atexit@plt+0x4a228> │ │ │ │ + ldr r1, [pc, #212] @ 57580 <__cxa_atexit@plt+0x4a240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #208] @ 57584 <__cxa_atexit@plt+0x4a244> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + sub r1, r3, #99 @ 0x63 │ │ │ │ + ldr r9, [pc, #188] @ 57588 <__cxa_atexit@plt+0x4a248> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #184] @ 5758c <__cxa_atexit@plt+0x4a24c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r2, r6, #16 │ │ │ │ + stm r2, {r0, r8, r9} │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + sub r0, r3, #42 @ 0x2a │ │ │ │ + ldr r8, [pc, #164] @ 57590 <__cxa_atexit@plt+0x4a250> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + ldr r9, [pc, #152] @ 57594 <__cxa_atexit@plt+0x4a254> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #28]! │ │ │ │ + ldr r9, [pc, #140] @ 57598 <__cxa_atexit@plt+0x4a258> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub r2, r3, #90 @ 0x5a │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str ip, [r6, #80] @ 0x50 │ │ │ │ + str sl, [r6, #84] @ 0x54 │ │ │ │ + sub r7, r3, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #104 @ 0x68 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0x03a25028 │ │ │ │ + @ instruction: 0xffffdb48 │ │ │ │ + @ instruction: 0xffffe320 │ │ │ │ + biceq r6, lr, #184, 18 @ 0x2e0000 │ │ │ │ + biceq r6, lr, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r6, lr, #108, 18 @ 0x1b0000 │ │ │ │ + biceq r6, lr, #140, 14 @ 0x2300000 │ │ │ │ + biceq r6, lr, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0x03a24fb8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 575d8 <__cxa_atexit@plt+0x4a298> │ │ │ │ + ldr r3, [pc, #204] @ 57688 <__cxa_atexit@plt+0x4a348> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f694 <__cxa_atexit@plt+0x52354> │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 575e8 <__cxa_atexit@plt+0x4a2a8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 575f4 <__cxa_atexit@plt+0x4a2b4> │ │ │ │ + ldr r7, [pc, #172] @ 5768c <__cxa_atexit@plt+0x4a34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5f69c <__cxa_atexit@plt+0x5235c> │ │ │ │ - ldr lr, [pc, #96] @ 5f6b0 <__cxa_atexit@plt+0x52370> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 5f6b4 <__cxa_atexit@plt+0x52374> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 57674 <__cxa_atexit@plt+0x4a334> │ │ │ │ + ldr r2, [pc, #132] @ 57690 <__cxa_atexit@plt+0x4a350> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub r2, r3, #47 @ 0x2f │ │ │ │ + sub sl, r3, #38 @ 0x26 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, lr} │ │ │ │ + ldr r9, [pc, #96] @ 57694 <__cxa_atexit@plt+0x4a354> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 57698 <__cxa_atexit@plt+0x4a358> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [pc, #84] @ 5f6b8 <__cxa_atexit@plt+0x52378> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 5f6bc <__cxa_atexit@plt+0x5237c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 5f4bc <__cxa_atexit@plt+0x5217c> │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r7, [pc, #68] @ 5769c <__cxa_atexit@plt+0x4a35c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 5f6a4 <__cxa_atexit@plt+0x52364> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a24f64 │ │ │ │ + @ instruction: 0xfffff0f0 │ │ │ │ + biceq r6, lr, #84, 16 @ 0x540000 │ │ │ │ + biceq r6, lr, #64, 16 @ 0x400000 │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + @ instruction: 0x03a24eb4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 576c8 <__cxa_atexit@plt+0x4a388> │ │ │ │ + ldr r7, [pc, #152] @ 57758 <__cxa_atexit@plt+0x4a418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 57748 <__cxa_atexit@plt+0x4a408> │ │ │ │ + ldr r2, [pc, #124] @ 5775c <__cxa_atexit@plt+0x4a41c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + sub r2, r3, #47 @ 0x2f │ │ │ │ + sub sl, r3, #38 @ 0x26 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, lr} │ │ │ │ + ldr r9, [pc, #88] @ 57760 <__cxa_atexit@plt+0x4a420> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r0, [r6, #-12] │ │ │ │ + ldr r0, [pc, #76] @ 57764 <__cxa_atexit@plt+0x4a424> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r7, [pc, #60] @ 57768 <__cxa_atexit@plt+0x4a428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a24e84 │ │ │ │ + @ instruction: 0xfffff01c │ │ │ │ + biceq r6, lr, #128, 14 @ 0x2000000 │ │ │ │ + biceq r6, lr, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0xfffff5c0 │ │ │ │ + @ instruction: 0x03a24de8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57814 <__cxa_atexit@plt+0x4a4d4> │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 57854 <__cxa_atexit@plt+0x4a514> │ │ │ │ + ldr lr, [pc, #208] @ 57874 <__cxa_atexit@plt+0x4a534> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #204] @ 57878 <__cxa_atexit@plt+0x4a538> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r8, r3, #45 @ 0x2d │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub lr, r3, #38 @ 0x26 │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #28]! │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #164] @ 5787c <__cxa_atexit@plt+0x4a53c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + stm r9, {r0, r1, sl, lr} │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r7, [pc, #144] @ 57880 <__cxa_atexit@plt+0x4a540> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #132] @ 57884 <__cxa_atexit@plt+0x4a544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5785c <__cxa_atexit@plt+0x4a51c> │ │ │ │ + ldr lr, [pc, #68] @ 5786c <__cxa_atexit@plt+0x4a52c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #64] @ 57870 <__cxa_atexit@plt+0x4a530> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + sub r7, r3, #13 │ │ │ │ + stmib r6, {r8, sl} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq pc, sp, #64, 10 @ 0x10000000 │ │ │ │ - biceq pc, sp, #68, 10 @ 0x11000000 │ │ │ │ - biceq pc, sp, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + b 57860 <__cxa_atexit@plt+0x4a520> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffc334 │ │ │ │ + biceq r6, lr, #80, 12 @ 0x5000000 │ │ │ │ + @ instruction: 0xffffc404 │ │ │ │ + @ instruction: 0xffffd158 │ │ │ │ + @ instruction: 0xffffd71c │ │ │ │ + biceq r6, lr, #156, 12 @ 0x9c00000 │ │ │ │ + biceq r6, lr, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 578c0 <__cxa_atexit@plt+0x4a580> │ │ │ │ + ldr r3, [pc, #40] @ 578d8 <__cxa_atexit@plt+0x4a598> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 578dc <__cxa_atexit@plt+0x4a59c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r6, lr, #100, 6 @ 0x90000001 │ │ │ │ + @ instruction: 0x03a24cac │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57918 <__cxa_atexit@plt+0x4a5d8> │ │ │ │ + ldr r3, [pc, #40] @ 57930 <__cxa_atexit@plt+0x4a5f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 57934 <__cxa_atexit@plt+0x4a5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r6, lr, #12, 6 @ 0x30000000 │ │ │ │ + @ instruction: 0x03a24c54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f738 <__cxa_atexit@plt+0x523f8> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5f70c <__cxa_atexit@plt+0x523cc> │ │ │ │ - ldr r2, [pc, #92] @ 5f748 <__cxa_atexit@plt+0x52408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5f72c <__cxa_atexit@plt+0x523ec> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5f760 <__cxa_atexit@plt+0x52420> │ │ │ │ - ldr r7, [pc, #60] @ 5f750 <__cxa_atexit@plt+0x52410> │ │ │ │ + bhi 579a4 <__cxa_atexit@plt+0x4a664> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57974 <__cxa_atexit@plt+0x4a634> │ │ │ │ + ldr r7, [pc, #76] @ 579b4 <__cxa_atexit@plt+0x4a674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #52] @ 5f754 <__cxa_atexit@plt+0x52414> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f74c <__cxa_atexit@plt+0x5240c> │ │ │ │ + ldr lr, [pc, #64] @ 579bc <__cxa_atexit@plt+0x4a67c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 579b8 <__cxa_atexit@plt+0x4a678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x03a15a04 │ │ │ │ - biceq pc, sp, #180, 8 @ 0xb4000000 │ │ │ │ - biceq pc, sp, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + biceq r6, lr, #176, 4 │ │ │ │ + @ instruction: 0x03a24bd0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr sl, [pc, #472] @ 5f944 <__cxa_atexit@plt+0x52604> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #468] @ 5f948 <__cxa_atexit@plt+0x52608> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #464] @ 5f94c <__cxa_atexit@plt+0x5260c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #460] @ 5f950 <__cxa_atexit@plt+0x52610> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #456] @ 5f954 <__cxa_atexit@plt+0x52614> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 5f79c <__cxa_atexit@plt+0x5245c> │ │ │ │ - tst r7, #3 │ │ │ │ - mov r5, r6 │ │ │ │ - beq 5f820 <__cxa_atexit@plt+0x524e0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - and r1, r3, #3 │ │ │ │ - bne 5f7ec <__cxa_atexit@plt+0x524ac> │ │ │ │ - str sl, [r5] │ │ │ │ + beq 57a10 <__cxa_atexit@plt+0x4a6d0> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r1, #3 │ │ │ │ + movne r2, #4 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [r5, r2] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 57a40 <__cxa_atexit@plt+0x4a700> │ │ │ │ + ldr r7, [pc, #124] @ 57a80 <__cxa_atexit@plt+0x4a740> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 57a70 <__cxa_atexit@plt+0x4a730> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #88] @ 57a88 <__cxa_atexit@plt+0x4a748> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #60] @ 57a84 <__cxa_atexit@plt+0x4a744> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r6, lr, #20, 4 @ 0x40000001 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + biceq r6, lr, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57b2c <__cxa_atexit@plt+0x4a7ec> │ │ │ │ + ldr r1, [pc, #140] @ 57b34 <__cxa_atexit@plt+0x4a7f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r1, [pc, #120] @ 57b38 <__cxa_atexit@plt+0x4a7f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57b08 <__cxa_atexit@plt+0x4a7c8> │ │ │ │ + ldr r1, [pc, #104] @ 57b3c <__cxa_atexit@plt+0x4a7fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 5f83c <__cxa_atexit@plt+0x524fc> │ │ │ │ - mov r6, r5 │ │ │ │ - str lr, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5f8d8 <__cxa_atexit@plt+0x52598> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5f84c <__cxa_atexit@plt+0x5250c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - b 5f790 <__cxa_atexit@plt+0x52450> │ │ │ │ - str ip, [r2] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 5f830 <__cxa_atexit@plt+0x524f0> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5f8c4 <__cxa_atexit@plt+0x52584> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5f884 <__cxa_atexit@plt+0x52544> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - b 5f790 <__cxa_atexit@plt+0x52450> │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57b18 <__cxa_atexit@plt+0x4a7d8> │ │ │ │ + ldr r1, [pc, #76] @ 57b40 <__cxa_atexit@plt+0x4a800> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57b24 <__cxa_atexit@plt+0x4a7e4> │ │ │ │ + b 57bec <__cxa_atexit@plt+0x4a8ac> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r6, lr, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r3, [pc, #76] @ 57ba8 <__cxa_atexit@plt+0x4a868> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 5f840 <__cxa_atexit@plt+0x52500> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57b94 <__cxa_atexit@plt+0x4a854> │ │ │ │ + ldr r1, [pc, #48] @ 57bac <__cxa_atexit@plt+0x4a86c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + stmda r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 57b9c <__cxa_atexit@plt+0x4a85c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 57bec <__cxa_atexit@plt+0x4a8ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5f8f0 <__cxa_atexit@plt+0x525b0> │ │ │ │ - ldr r3, [pc, #268] @ 5f970 <__cxa_atexit@plt+0x52630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #256] @ 5f974 <__cxa_atexit@plt+0x52634> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - b 5f8b4 <__cxa_atexit@plt+0x52574> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5f918 <__cxa_atexit@plt+0x525d8> │ │ │ │ - ldr r7, [pc, #188] @ 5f958 <__cxa_atexit@plt+0x52618> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 57be0 <__cxa_atexit@plt+0x4a8a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57bd8 <__cxa_atexit@plt+0x4a898> │ │ │ │ + b 57bec <__cxa_atexit@plt+0x4a8ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #164] @ 57c9c <__cxa_atexit@plt+0x4a95c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #184] @ 5f95c <__cxa_atexit@plt+0x5261c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #164] @ 5f960 <__cxa_atexit@plt+0x52620> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57c84 <__cxa_atexit@plt+0x4a944> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57c50 <__cxa_atexit@plt+0x4a910> │ │ │ │ + ldr r7, [pc, #116] @ 57ca0 <__cxa_atexit@plt+0x4a960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r3, r7, #1 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #160] @ 5f96c <__cxa_atexit@plt+0x5262c> │ │ │ │ + ldr lr, [pc, #80] @ 57ca8 <__cxa_atexit@plt+0x4a968> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + ldr r3, [r2, #15] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 57ca4 <__cxa_atexit@plt+0x4a964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 5f8e4 <__cxa_atexit@plt+0x525a4> │ │ │ │ - ldr r7, [pc, #160] @ 5f980 <__cxa_atexit@plt+0x52640> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r5, lr, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0x03a248f0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57d28 <__cxa_atexit@plt+0x4a9e8> │ │ │ │ + ldr r3, [pc, #64] @ 57d40 <__cxa_atexit@plt+0x4aa00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 57d44 <__cxa_atexit@plt+0x4aa04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 57d48 <__cxa_atexit@plt+0x4aa08> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str lr, [r5] │ │ │ │ - ldr r7, [pc, #116] @ 5f978 <__cxa_atexit@plt+0x52638> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #108] @ 5f97c <__cxa_atexit@plt+0x5263c> │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + biceq r5, lr, #4, 30 │ │ │ │ + @ instruction: 0x03a24850 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57d9c <__cxa_atexit@plt+0x4aa5c> │ │ │ │ + ldr r3, [pc, #64] @ 57db4 <__cxa_atexit@plt+0x4aa74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 57db8 <__cxa_atexit@plt+0x4aa78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r9, [r2] │ │ │ │ - ldr r7, [pc, #56] @ 5f964 <__cxa_atexit@plt+0x52624> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #48] @ 5f968 <__cxa_atexit@plt+0x52628> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - biceq pc, sp, #4, 6 @ 0x10000000 │ │ │ │ - biceq pc, sp, #12, 6 @ 0x30000000 │ │ │ │ - biceq pc, sp, #156, 4 @ 0xc0000009 │ │ │ │ - biceq pc, sp, #112, 4 │ │ │ │ - @ instruction: 0x03a15878 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - biceq pc, sp, #52, 6 @ 0xd0000000 │ │ │ │ - biceq pc, sp, #196, 4 @ 0x4000000c │ │ │ │ - biceq pc, sp, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0x03a15864 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 57dbc <__cxa_atexit@plt+0x4aa7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + biceq r5, lr, #144, 28 @ 0x900 │ │ │ │ + @ instruction: 0x03a247dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57e60 <__cxa_atexit@plt+0x4ab20> │ │ │ │ + ldr r1, [pc, #140] @ 57e68 <__cxa_atexit@plt+0x4ab28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r1, [pc, #120] @ 57e6c <__cxa_atexit@plt+0x4ab2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57e3c <__cxa_atexit@plt+0x4aafc> │ │ │ │ + ldr r1, [pc, #104] @ 57e70 <__cxa_atexit@plt+0x4ab30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 57e4c <__cxa_atexit@plt+0x4ab0c> │ │ │ │ + ldr r1, [pc, #76] @ 57e74 <__cxa_atexit@plt+0x4ab34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57e58 <__cxa_atexit@plt+0x4ab18> │ │ │ │ + b 57f20 <__cxa_atexit@plt+0x4abe0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r5, lr, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [pc, #232] @ 5fa80 <__cxa_atexit@plt+0x52740> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r3, [pc, #76] @ 57edc <__cxa_atexit@plt+0x4ab9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5fa3c <__cxa_atexit@plt+0x526fc> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5f9e0 <__cxa_atexit@plt+0x526a0> │ │ │ │ - ldr r2, [pc, #208] @ 5fa8c <__cxa_atexit@plt+0x5274c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57ec8 <__cxa_atexit@plt+0x4ab88> │ │ │ │ + ldr r1, [pc, #48] @ 57ee0 <__cxa_atexit@plt+0x4aba0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + stmda r2, {r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 5fa28 <__cxa_atexit@plt+0x526e8> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ + beq 57ed0 <__cxa_atexit@plt+0x4ab90> │ │ │ │ mov r7, r3 │ │ │ │ - b 5f760 <__cxa_atexit@plt+0x52420> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5fa58 <__cxa_atexit@plt+0x52718> │ │ │ │ - ldr r7, [pc, #156] @ 5fa94 <__cxa_atexit@plt+0x52754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r7, [pc, #144] @ 5fa98 <__cxa_atexit@plt+0x52758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - ldr r7, [pc, #124] @ 5fa9c <__cxa_atexit@plt+0x5275c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 57f20 <__cxa_atexit@plt+0x4abe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 5fa90 <__cxa_atexit@plt+0x52750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 5fa84 <__cxa_atexit@plt+0x52744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #16] @ 5fa88 <__cxa_atexit@plt+0x52748> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - biceq pc, sp, #92, 2 │ │ │ │ - biceq pc, sp, #48, 2 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0x03a15700 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - biceq pc, sp, #160, 2 @ 0x28 │ │ │ │ - biceq pc, sp, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fae0 <__cxa_atexit@plt+0x527a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 5faf8 <__cxa_atexit@plt+0x527b8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 57f14 <__cxa_atexit@plt+0x4abd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57f0c <__cxa_atexit@plt+0x4abcc> │ │ │ │ + b 57f20 <__cxa_atexit@plt+0x4abe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5fafc <__cxa_atexit@plt+0x527bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [pc, #224] @ 5fbf4 <__cxa_atexit@plt+0x528b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5fbb0 <__cxa_atexit@plt+0x52870> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5fb5c <__cxa_atexit@plt+0x5281c> │ │ │ │ - ldr r2, [pc, #200] @ 5fc00 <__cxa_atexit@plt+0x528c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 5fb9c <__cxa_atexit@plt+0x5285c> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 5f760 <__cxa_atexit@plt+0x52420> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5fbcc <__cxa_atexit@plt+0x5288c> │ │ │ │ - ldr r7, [pc, #148] @ 5fc08 <__cxa_atexit@plt+0x528c8> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #164] @ 57fd0 <__cxa_atexit@plt+0x4ac90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #144] @ 5fc0c <__cxa_atexit@plt+0x528cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #124] @ 5fc10 <__cxa_atexit@plt+0x528d0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57fb8 <__cxa_atexit@plt+0x4ac78> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 57f84 <__cxa_atexit@plt+0x4ac44> │ │ │ │ + ldr r7, [pc, #116] @ 57fd4 <__cxa_atexit@plt+0x4ac94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + add r3, r7, #1 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 5fc04 <__cxa_atexit@plt+0x528c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #80] @ 57fdc <__cxa_atexit@plt+0x4ac9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + ldr r3, [r2, #15] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 57fd8 <__cxa_atexit@plt+0x4ac98> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #24] @ 5fbf8 <__cxa_atexit@plt+0x528b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #16] @ 5fbfc <__cxa_atexit@plt+0x528bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - biceq lr, sp, #232, 30 @ 0x3a0 │ │ │ │ - biceq lr, sp, #188, 30 @ 0x2f0 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0x03a1558c │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - biceq pc, sp, #44 @ 0x2c │ │ │ │ - biceq pc, sp, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r5, lr, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0x03a245bc │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fc4c <__cxa_atexit@plt+0x5290c> │ │ │ │ - ldr r2, [pc, #44] @ 5fc64 <__cxa_atexit@plt+0x52924> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5fc68 <__cxa_atexit@plt+0x52928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffff7b8 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x03a154e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5fcc4 <__cxa_atexit@plt+0x52984> │ │ │ │ - ldr lr, [pc, #64] @ 5fcd0 <__cxa_atexit@plt+0x52990> │ │ │ │ - add lr, pc, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 580ac <__cxa_atexit@plt+0x4ad6c> │ │ │ │ + ldr r1, [pc, #140] @ 580b4 <__cxa_atexit@plt+0x4ad74> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 5fcd4 <__cxa_atexit@plt+0x52994> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r1, [pc, #120] @ 580b8 <__cxa_atexit@plt+0x4ad78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 58088 <__cxa_atexit@plt+0x4ad48> │ │ │ │ + ldr r1, [pc, #104] @ 580bc <__cxa_atexit@plt+0x4ad7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 58098 <__cxa_atexit@plt+0x4ad58> │ │ │ │ + ldr r1, [pc, #76] @ 580c0 <__cxa_atexit@plt+0x4ad80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 580a4 <__cxa_atexit@plt+0x4ad64> │ │ │ │ + b 5816c <__cxa_atexit@plt+0x4ae2c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r5, lr, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r3, [pc, #76] @ 58128 <__cxa_atexit@plt+0x4ade8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58114 <__cxa_atexit@plt+0x4add4> │ │ │ │ + ldr r1, [pc, #48] @ 5812c <__cxa_atexit@plt+0x4adec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r2] │ │ │ │ + stmda r2, {r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 5fcb8 <__cxa_atexit@plt+0x52978> │ │ │ │ + beq 5811c <__cxa_atexit@plt+0x4addc> │ │ │ │ mov r7, r3 │ │ │ │ - b 5fce4 <__cxa_atexit@plt+0x529a4> │ │ │ │ + b 5816c <__cxa_atexit@plt+0x4ae2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 58160 <__cxa_atexit@plt+0x4ae20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58158 <__cxa_atexit@plt+0x4ae18> │ │ │ │ + b 5816c <__cxa_atexit@plt+0x4ae2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq lr, sp, #248, 28 @ 0xf80 │ │ │ │ - @ instruction: 0x03a15478 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #164] @ 5821c <__cxa_atexit@plt+0x4aedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58204 <__cxa_atexit@plt+0x4aec4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5fd08 <__cxa_atexit@plt+0x529c8> │ │ │ │ - ldr r3, [pc, #176] @ 5fdac <__cxa_atexit@plt+0x52a6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4010d0 <__cxa_atexit@plt+0x3f3d90> │ │ │ │ - ldr r3, [pc, #152] @ 5fda8 <__cxa_atexit@plt+0x52a68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 5fd70 <__cxa_atexit@plt+0x52a30> │ │ │ │ + bne 581d0 <__cxa_atexit@plt+0x4ae90> │ │ │ │ + ldr r7, [pc, #116] @ 58220 <__cxa_atexit@plt+0x4aee0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5fd78 <__cxa_atexit@plt+0x52a38> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5fd98 <__cxa_atexit@plt+0x52a58> │ │ │ │ - ldr r2, [pc, #120] @ 5fdb8 <__cxa_atexit@plt+0x52a78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 5fdbc <__cxa_atexit@plt+0x52a7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #108] @ 5fdc0 <__cxa_atexit@plt+0x52a80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #3 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 5fdb0 <__cxa_atexit@plt+0x52a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 5fdb4 <__cxa_atexit@plt+0x52a74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r8, #3 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0x03a152e0 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - biceq lr, sp, #96, 28 @ 0x600 │ │ │ │ - biceq lr, sp, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0x03a1537c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 5fe08 <__cxa_atexit@plt+0x52ac8> │ │ │ │ + ldr lr, [pc, #80] @ 58228 <__cxa_atexit@plt+0x4aee8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + ldr r3, [r2, #15] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 58224 <__cxa_atexit@plt+0x4aee4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r5, lr, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0x03a24370 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5fdf8 <__cxa_atexit@plt+0x52ab8> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 5ee08 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - ldr r7, [pc, #12] @ 5fe0c <__cxa_atexit@plt+0x52acc> │ │ │ │ + bhi 582bc <__cxa_atexit@plt+0x4af7c> │ │ │ │ + ldr r2, [pc, #80] @ 582c4 <__cxa_atexit@plt+0x4af84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 582c8 <__cxa_atexit@plt+0x4af88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 582ac <__cxa_atexit@plt+0x4af6c> │ │ │ │ + ldr r7, [pc, #44] @ 582cc <__cxa_atexit@plt+0x4af8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03a15334 │ │ │ │ - @ instruction: 0x03a152a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 5fe54 <__cxa_atexit@plt+0x52b14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r5, lr, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 582f0 <__cxa_atexit@plt+0x4afb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 5fe58 <__cxa_atexit@plt+0x52b18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 5fe5c <__cxa_atexit@plt+0x52b1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - moveq r1, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - addne r9, r3, #2 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r8, #3 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - @ instruction: 0x03a15294 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5fe94 <__cxa_atexit@plt+0x52b54> │ │ │ │ - ldr r2, [pc, #28] @ 5fea0 <__cxa_atexit@plt+0x52b60> │ │ │ │ + bcc 58328 <__cxa_atexit@plt+0x4afe8> │ │ │ │ + ldr r2, [pc, #40] @ 58340 <__cxa_atexit@plt+0x4b000> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 58344 <__cxa_atexit@plt+0x4b004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r5, lr, #252, 16 @ 0xfc0000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 583d4 <__cxa_atexit@plt+0x4b094> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 583e0 <__cxa_atexit@plt+0x4b0a0> │ │ │ │ + ldr r1, [pc, #120] @ 583f0 <__cxa_atexit@plt+0x4b0b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 583f4 <__cxa_atexit@plt+0x4b0b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #92] @ 583f8 <__cxa_atexit@plt+0x4b0b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 583c4 <__cxa_atexit@plt+0x4b084> │ │ │ │ + ldr r7, [pc, #68] @ 583fc <__cxa_atexit@plt+0x4b0bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq lr, sp, #72, 28 @ 0x480 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r5, lr, #4, 16 @ 0x40000 │ │ │ │ + biceq r5, lr, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 58420 <__cxa_atexit@plt+0x4b0e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5fed8 <__cxa_atexit@plt+0x52b98> │ │ │ │ - ldr r2, [pc, #28] @ 5fee4 <__cxa_atexit@plt+0x52ba4> │ │ │ │ + bcc 58458 <__cxa_atexit@plt+0x4b118> │ │ │ │ + ldr r2, [pc, #40] @ 58470 <__cxa_atexit@plt+0x4b130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq lr, sp, #4, 28 @ 0x40 │ │ │ │ - @ instruction: 0x03a15178 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5ff48 <__cxa_atexit@plt+0x52c08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5ff68 <__cxa_atexit@plt+0x52c28> │ │ │ │ - ldr r2, [pc, #104] @ 5ff80 <__cxa_atexit@plt+0x52c40> │ │ │ │ + ldr r3, [pc, #20] @ 58474 <__cxa_atexit@plt+0x4b134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r5, lr, #204, 14 @ 0x3300000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 584dc <__cxa_atexit@plt+0x4b19c> │ │ │ │ + ldr r2, [pc, #80] @ 584e4 <__cxa_atexit@plt+0x4b1a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 5ff84 <__cxa_atexit@plt+0x52c44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #92] @ 5ff88 <__cxa_atexit@plt+0x52c48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 584e8 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #3 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - ldr r3, [pc, #40] @ 5ff78 <__cxa_atexit@plt+0x52c38> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 584cc <__cxa_atexit@plt+0x4b18c> │ │ │ │ + ldr r7, [pc, #44] @ 584ec <__cxa_atexit@plt+0x4b1ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r5, lr, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 58510 <__cxa_atexit@plt+0x4b1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 5ff7c <__cxa_atexit@plt+0x52c3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r8, #3 │ │ │ │ - b 4010d8 <__cxa_atexit@plt+0x3f3d98> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x03a15110 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq lr, sp, #136, 24 @ 0x8800 │ │ │ │ - biceq lr, sp, #112, 24 @ 0x7000 │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ffc0 <__cxa_atexit@plt+0x52c80> │ │ │ │ - ldr r2, [pc, #28] @ 5ffcc <__cxa_atexit@plt+0x52c8c> │ │ │ │ + bcc 58548 <__cxa_atexit@plt+0x4b208> │ │ │ │ + ldr r2, [pc, #40] @ 58560 <__cxa_atexit@plt+0x4b220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq lr, sp, #28, 26 @ 0x700 │ │ │ │ + ldr r3, [pc, #20] @ 58564 <__cxa_atexit@plt+0x4b224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r5, lr, #220, 12 @ 0xdc00000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58778 <__cxa_atexit@plt+0x4b438> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 58628 <__cxa_atexit@plt+0x4b2e8> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 58638 <__cxa_atexit@plt+0x4b2f8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 58684 <__cxa_atexit@plt+0x4b344> │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 58724 <__cxa_atexit@plt+0x4b3e4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60004 <__cxa_atexit@plt+0x52cc4> │ │ │ │ - ldr r2, [pc, #28] @ 60010 <__cxa_atexit@plt+0x52cd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq lr, sp, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 60088 <__cxa_atexit@plt+0x52d48> │ │ │ │ - ldr lr, [pc, #72] @ 60094 <__cxa_atexit@plt+0x52d54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #60] @ 60098 <__cxa_atexit@plt+0x52d58> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 587a8 <__cxa_atexit@plt+0x4b468> │ │ │ │ + ldr r2, [pc, #576] @ 58814 <__cxa_atexit@plt+0x4b4d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #556] @ 58818 <__cxa_atexit@plt+0x4b4d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r1, [pc, #544] @ 5881c <__cxa_atexit@plt+0x4b4dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6007c <__cxa_atexit@plt+0x52d3c> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #28]! │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [pc, #512] @ 58820 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + b 58714 <__cxa_atexit@plt+0x4b3d4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq lr, sp, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 600f4 <__cxa_atexit@plt+0x52db4> │ │ │ │ - ldr r1, [pc, #48] @ 60104 <__cxa_atexit@plt+0x52dc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #36] @ 60108 <__cxa_atexit@plt+0x52dc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - ldr r7, [pc, #16] @ 6010c <__cxa_atexit@plt+0x52dcc> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 58788 <__cxa_atexit@plt+0x4b448> │ │ │ │ + ldr r7, [pc, #396] @ 587e4 <__cxa_atexit@plt+0x4b4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq lr, sp, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0x03a15090 │ │ │ │ - @ instruction: 0x03a15060 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r2, [pc, #392] @ 587e8 <__cxa_atexit@plt+0x4b4a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + b 5876c <__cxa_atexit@plt+0x4b42c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #100 @ 0x64 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60208 <__cxa_atexit@plt+0x52ec8> │ │ │ │ - ldr lr, [pc, #220] @ 60214 <__cxa_atexit@plt+0x52ed4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #216] @ 60218 <__cxa_atexit@plt+0x52ed8> │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 587b8 <__cxa_atexit@plt+0x4b478> │ │ │ │ + ldr r8, [pc, #348] @ 587fc <__cxa_atexit@plt+0x4b4bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #212] @ 6021c <__cxa_atexit@plt+0x52edc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - ldr r2, [pc, #204] @ 60220 <__cxa_atexit@plt+0x52ee0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #192] @ 60224 <__cxa_atexit@plt+0x52ee4> │ │ │ │ + ldr r1, [pc, #344] @ 58800 <__cxa_atexit@plt+0x4b4c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #340] @ 58804 <__cxa_atexit@plt+0x4b4c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r1, [pc, #308] @ 58808 <__cxa_atexit@plt+0x4b4c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r1, [r3, #92] @ 0x5c │ │ │ │ - str r1, [r3, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #152] @ 60228 <__cxa_atexit@plt+0x52ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #144] @ 6022c <__cxa_atexit@plt+0x52eec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #140] @ 60230 <__cxa_atexit@plt+0x52ef0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - sub r0, r6, #82 @ 0x52 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - sub r0, r6, #94 @ 0x5e │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [pc, #76] @ 60234 <__cxa_atexit@plt+0x52ef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f83acc <__cxa_atexit@plt+0x1f7678c> │ │ │ │ - mov r3, #100 @ 0x64 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x03a14f88 │ │ │ │ - biceq lr, sp, #84, 20 @ 0x54000 │ │ │ │ - biceq lr, sp, #164, 20 @ 0xa4000 │ │ │ │ - biceq lr, sp, #20, 22 @ 0x5000 │ │ │ │ - biceq lr, sp, #32, 22 @ 0x8000 │ │ │ │ - biceq lr, sp, #24, 22 @ 0x6000 │ │ │ │ - biceq lr, sp, #20, 22 @ 0x5000 │ │ │ │ - biceq lr, sp, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x03a14f28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #180] @ 60300 <__cxa_atexit@plt+0x52fc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 602e8 <__cxa_atexit@plt+0x52fa8> │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #44]! @ 0x2c │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #56]! @ 0x38 │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #16]! │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #252] @ 5880c <__cxa_atexit@plt+0x4b4cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #32]! │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 602f0 <__cxa_atexit@plt+0x52fb0> │ │ │ │ - ldr lr, [pc, #148] @ 60304 <__cxa_atexit@plt+0x52fc4> │ │ │ │ + bcc 587c8 <__cxa_atexit@plt+0x4b488> │ │ │ │ + ldr lr, [pc, #176] @ 587f0 <__cxa_atexit@plt+0x4b4b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #144] @ 60308 <__cxa_atexit@plt+0x52fc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr ip, [pc, #116] @ 6030c <__cxa_atexit@plt+0x52fcc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #112] @ 60310 <__cxa_atexit@plt+0x52fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r2, [pc, #88] @ 60314 <__cxa_atexit@plt+0x52fd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r6, [pc, #64] @ 60318 <__cxa_atexit@plt+0x52fd8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - sub r9, r3, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #156] @ 587f4 <__cxa_atexit@plt+0x4b4b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r7, r9, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #168] @ 58828 <__cxa_atexit@plt+0x4b4e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 587ec <__cxa_atexit@plt+0x4b4ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0x03a14d84 │ │ │ │ - biceq lr, sp, #12, 20 @ 0xc000 │ │ │ │ - biceq lr, sp, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x03a14e44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 603b8 <__cxa_atexit@plt+0x53078> │ │ │ │ - ldr lr, [pc, #128] @ 603c4 <__cxa_atexit@plt+0x53084> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #124] @ 603c8 <__cxa_atexit@plt+0x53088> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr ip, [pc, #96] @ 603cc <__cxa_atexit@plt+0x5308c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #92] @ 603d0 <__cxa_atexit@plt+0x53090> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #68] @ 603d4 <__cxa_atexit@plt+0x53094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r3, [pc, #44] @ 603d8 <__cxa_atexit@plt+0x53098> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - sub r9, r6, #2 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff928 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0x03a14cb0 │ │ │ │ - biceq lr, sp, #56, 18 @ 0xe0000 │ │ │ │ - biceq lr, sp, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r6, [pc, #116] @ 58824 <__cxa_atexit@plt+0x4b4e4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + b 587d4 <__cxa_atexit@plt+0x4b494> │ │ │ │ + ldr r6, [pc, #80] @ 58810 <__cxa_atexit@plt+0x4b4d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + b 587d4 <__cxa_atexit@plt+0x4b494> │ │ │ │ + ldr r6, [pc, #40] @ 587f8 <__cxa_atexit@plt+0x4b4b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + biceq r5, lr, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0xfffff8d0 │ │ │ │ + biceq r5, lr, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + biceq r5, lr, #188, 14 @ 0x2f00000 │ │ │ │ + biceq r5, lr, #164, 10 @ 0x29000000 │ │ │ │ + biceq r5, lr, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + biceq r5, lr, #136, 16 @ 0x880000 │ │ │ │ + biceq r5, lr, #124, 12 @ 0x7c00000 │ │ │ │ + biceq r5, lr, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x03a23e08 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 60424 <__cxa_atexit@plt+0x530e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6041c <__cxa_atexit@plt+0x530dc> │ │ │ │ - ldr r3, [pc, #32] @ 60428 <__cxa_atexit@plt+0x530e8> │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 588b0 <__cxa_atexit@plt+0x4b570> │ │ │ │ + ldr r3, [pc, #116] @ 588c8 <__cxa_atexit@plt+0x4b588> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6041c <__cxa_atexit@plt+0x530dc> │ │ │ │ - b 60464 <__cxa_atexit@plt+0x53124> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr lr, [pc, #92] @ 588cc <__cxa_atexit@plt+0x4b58c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #88] @ 588d0 <__cxa_atexit@plt+0x4b590> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r8 │ │ │ │ + str r9, [r1, #28]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r8, [r8, #36] @ 0x24 │ │ │ │ + str lr, [r8, #40] @ 0x28 │ │ │ │ + str r1, [r8, #44] @ 0x2c │ │ │ │ + str r7, [r8, #48] @ 0x30 │ │ │ │ + str r8, [r8, #24] │ │ │ │ + ldr r7, [pc, #48] @ 588d4 <__cxa_atexit@plt+0x4b594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 60458 <__cxa_atexit@plt+0x53118> │ │ │ │ + ldr r3, [pc, #32] @ 588d8 <__cxa_atexit@plt+0x4b598> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60450 <__cxa_atexit@plt+0x53110> │ │ │ │ - b 60464 <__cxa_atexit@plt+0x53124> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + biceq r5, lr, #4, 12 @ 0x400000 │ │ │ │ + biceq r5, lr, #0, 8 │ │ │ │ + biceq r5, lr, #228, 6 @ 0x90000003 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #240] @ 60560 <__cxa_atexit@plt+0x53220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60524 <__cxa_atexit@plt+0x531e4> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 604b4 <__cxa_atexit@plt+0x53174> │ │ │ │ - ldr r2, [pc, #216] @ 6056c <__cxa_atexit@plt+0x5322c> │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58984 <__cxa_atexit@plt+0x4b644> │ │ │ │ + ldr r3, [pc, #152] @ 5899c <__cxa_atexit@plt+0x4b65c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #148] @ 589a0 <__cxa_atexit@plt+0x4b660> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60518 <__cxa_atexit@plt+0x531d8> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5f760 <__cxa_atexit@plt+0x52420> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 60534 <__cxa_atexit@plt+0x531f4> │ │ │ │ - ldr r7, [pc, #168] @ 60574 <__cxa_atexit@plt+0x53234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #156] @ 60578 <__cxa_atexit@plt+0x53238> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [pc, #128] @ 589a4 <__cxa_atexit@plt+0x4b664> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + ldr r7, [pc, #112] @ 589a8 <__cxa_atexit@plt+0x4b668> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r1, r8 │ │ │ │ + str r7, [r1, #44]! @ 0x2c │ │ │ │ + mov r0, r8 │ │ │ │ + str r7, [r0, #56]! @ 0x38 │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + str r7, [r8, #52] @ 0x34 │ │ │ │ + str r7, [r8, #40] @ 0x28 │ │ │ │ + str r8, [r8, #64] @ 0x40 │ │ │ │ + str r3, [r8, #68] @ 0x44 │ │ │ │ + str r0, [r8, #72] @ 0x48 │ │ │ │ + str r1, [r8, #76] @ 0x4c │ │ │ │ + str r8, [r8, #28] │ │ │ │ + ldr r7, [pc, #56] @ 589ac <__cxa_atexit@plt+0x4b66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #32]! │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 589b0 <__cxa_atexit@plt+0x4b670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + biceq r5, lr, #72, 10 @ 0x12000000 │ │ │ │ + biceq r5, lr, #64, 6 │ │ │ │ + biceq r5, lr, #20, 6 @ 0x50000000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 58a10 <__cxa_atexit@plt+0x4b6d0> │ │ │ │ + ldr lr, [pc, #76] @ 58a28 <__cxa_atexit@plt+0x4b6e8> │ │ │ │ + add lr, pc, lr │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ 6057c <__cxa_atexit@plt+0x5323c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #136] @ 60580 <__cxa_atexit@plt+0x53240> │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr lr, [pc, #52] @ 58a2c <__cxa_atexit@plt+0x4b6ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r7, r8, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #24] @ 58a30 <__cxa_atexit@plt+0x4b6f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + biceq r5, lr, #152, 8 @ 0x98000000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 58a8c <__cxa_atexit@plt+0x4b74c> │ │ │ │ + ldr r2, [pc, #72] @ 58aa4 <__cxa_atexit@plt+0x4b764> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 58aa8 <__cxa_atexit@plt+0x4b768> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 58aac <__cxa_atexit@plt+0x4b76c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff368 │ │ │ │ + biceq r5, lr, #252, 6 @ 0xf0000003 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58b00 <__cxa_atexit@plt+0x4b7c0> │ │ │ │ + ldr r3, [pc, #64] @ 58b10 <__cxa_atexit@plt+0x4b7d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58af0 <__cxa_atexit@plt+0x4b7b0> │ │ │ │ + ldr r7, [pc, #48] @ 58b14 <__cxa_atexit@plt+0x4b7d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 60570 <__cxa_atexit@plt+0x53230> │ │ │ │ + ldr r7, [pc, #16] @ 58b18 <__cxa_atexit@plt+0x4b7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 60564 <__cxa_atexit@plt+0x53224> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [pc, #20] @ 60568 <__cxa_atexit@plt+0x53228> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq lr, sp, #128, 12 @ 0x8000000 │ │ │ │ - biceq lr, sp, #84, 12 @ 0x5400000 │ │ │ │ - @ instruction: 0xfffff2c8 │ │ │ │ - @ instruction: 0x03a14c18 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - biceq lr, sp, #204, 12 @ 0xcc00000 │ │ │ │ - biceq lr, sp, #220, 12 @ 0xdc00000 │ │ │ │ - biceq lr, sp, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x03a23a84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 58b3c <__cxa_atexit@plt+0x4b7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 605d8 <__cxa_atexit@plt+0x53298> │ │ │ │ - ldr r2, [pc, #72] @ 605f0 <__cxa_atexit@plt+0x532b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 605f4 <__cxa_atexit@plt+0x532b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + bcc 58b74 <__cxa_atexit@plt+0x4b834> │ │ │ │ + ldr r2, [pc, #40] @ 58b8c <__cxa_atexit@plt+0x4b84c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 605f8 <__cxa_atexit@plt+0x532b8> │ │ │ │ + ldr r3, [pc, #20] @ 58b90 <__cxa_atexit@plt+0x4b850> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffa88 │ │ │ │ - biceq lr, sp, #16, 14 @ 0x400000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x03a14bc0 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r5, lr, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58be4 <__cxa_atexit@plt+0x4b8a4> │ │ │ │ + ldr r3, [pc, #64] @ 58bf4 <__cxa_atexit@plt+0x4b8b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58bd4 <__cxa_atexit@plt+0x4b894> │ │ │ │ + ldr r7, [pc, #44] @ 58bf8 <__cxa_atexit@plt+0x4b8b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 58bfc <__cxa_atexit@plt+0x4b8bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x03a239a0 │ │ │ │ + @ instruction: 0x03a239c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ + sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 6065c <__cxa_atexit@plt+0x5331c> │ │ │ │ + bhi 58c58 <__cxa_atexit@plt+0x4b918> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60654 <__cxa_atexit@plt+0x53314> │ │ │ │ - ldr r3, [pc, #52] @ 60664 <__cxa_atexit@plt+0x53324> │ │ │ │ + beq 58c50 <__cxa_atexit@plt+0x4b910> │ │ │ │ + ldr r3, [pc, #44] @ 58c60 <__cxa_atexit@plt+0x4b920> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 60668 <__cxa_atexit@plt+0x53328> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 6066c <__cxa_atexit@plt+0x5332c> │ │ │ │ + ldr r2, [pc, #40] @ 58c64 <__cxa_atexit@plt+0x4b924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a14b68 │ │ │ │ - biceq lr, sp, #84, 10 @ 0x15000000 │ │ │ │ - @ instruction: 0x03a14b3c │ │ │ │ + @ instruction: 0x03a23984 │ │ │ │ + biceq r4, lr, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0x03a23968 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 606e0 <__cxa_atexit@plt+0x533a0> │ │ │ │ - ldr r8, [pc, #84] @ 606ec <__cxa_atexit@plt+0x533ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 606f0 <__cxa_atexit@plt+0x533b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 606f4 <__cxa_atexit@plt+0x533b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #68] @ 606f8 <__cxa_atexit@plt+0x533b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #60] @ 606fc <__cxa_atexit@plt+0x533bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58c94 <__cxa_atexit@plt+0x4b954> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + ldr r7, [pc, #8] @ 58ca4 <__cxa_atexit@plt+0x4b964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a14a94 │ │ │ │ - @ instruction: 0x03a14aec │ │ │ │ - biceq lr, sp, #80, 10 @ 0x14000000 │ │ │ │ - biceq lr, sp, #244, 8 @ 0xf4000000 │ │ │ │ - biceq lr, sp, #168, 10 @ 0x2a000000 │ │ │ │ - @ instruction: 0x03a1491c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0x03a23950 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58d28 <__cxa_atexit@plt+0x4b9e8> │ │ │ │ + ldr r3, [pc, #220] @ 58da0 <__cxa_atexit@plt+0x4ba60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58d40 <__cxa_atexit@plt+0x4ba00> │ │ │ │ + ldr r7, [pc, #184] @ 58da4 <__cxa_atexit@plt+0x4ba64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60744 <__cxa_atexit@plt+0x53404> │ │ │ │ - ldr r2, [pc, #44] @ 6074c <__cxa_atexit@plt+0x5340c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #40] @ 60750 <__cxa_atexit@plt+0x53410> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #36] @ 60754 <__cxa_atexit@plt+0x53414> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 16164a8 <__cxa_atexit@plt+0x1609168> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 58d8c <__cxa_atexit@plt+0x4ba4c> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 58d50 <__cxa_atexit@plt+0x4ba10> │ │ │ │ + ldr r7, [pc, #140] @ 58da8 <__cxa_atexit@plt+0x4ba68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 58e6c <__cxa_atexit@plt+0x4bb2c> │ │ │ │ + ldr r7, [pc, #128] @ 58db0 <__cxa_atexit@plt+0x4ba70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #120] @ 58db4 <__cxa_atexit@plt+0x4ba74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a149bc │ │ │ │ - @ instruction: 0x03a148fc │ │ │ │ - biceq lr, sp, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6078c <__cxa_atexit@plt+0x5344c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 60794 <__cxa_atexit@plt+0x53454> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq lr, sp, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 607c8 <__cxa_atexit@plt+0x53488> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 607d0 <__cxa_atexit@plt+0x53490> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr lr, [pc, #96] @ 58db8 <__cxa_atexit@plt+0x4ba78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, sp, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60800 <__cxa_atexit@plt+0x534c0> │ │ │ │ - ldr r3, [pc, #20] @ 60808 <__cxa_atexit@plt+0x534c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 58dac <__cxa_atexit@plt+0x4ba6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 60858 <__cxa_atexit@plt+0x53518> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60850 <__cxa_atexit@plt+0x53510> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #32] @ 6085c <__cxa_atexit@plt+0x5351c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60850 <__cxa_atexit@plt+0x53510> │ │ │ │ - b 608a4 <__cxa_atexit@plt+0x53564> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 60898 <__cxa_atexit@plt+0x53558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60890 <__cxa_atexit@plt+0x53550> │ │ │ │ - b 608a4 <__cxa_atexit@plt+0x53564> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + biceq r4, lr, #252, 28 @ 0xfc0 │ │ │ │ + @ instruction: 0x03a237e8 │ │ │ │ + @ instruction: 0x03a238ac │ │ │ │ + @ instruction: 0x03a238a0 │ │ │ │ + @ instruction: 0xffffec6c │ │ │ │ + @ instruction: 0x03a23818 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #240] @ 609a0 <__cxa_atexit@plt+0x53660> │ │ │ │ + ldr r7, [pc, #124] @ 58e50 <__cxa_atexit@plt+0x4bb10> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60964 <__cxa_atexit@plt+0x53624> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 608f4 <__cxa_atexit@plt+0x535b4> │ │ │ │ - ldr r2, [pc, #216] @ 609ac <__cxa_atexit@plt+0x5366c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58e40 <__cxa_atexit@plt+0x4bb00> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58e08 <__cxa_atexit@plt+0x4bac8> │ │ │ │ + ldr r7, [pc, #84] @ 58e54 <__cxa_atexit@plt+0x4bb14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 58e6c <__cxa_atexit@plt+0x4bb2c> │ │ │ │ + ldr lr, [pc, #76] @ 58e5c <__cxa_atexit@plt+0x4bb1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #16] @ 58e58 <__cxa_atexit@plt+0x4bb18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r4, lr, #24, 28 @ 0x180 │ │ │ │ + @ instruction: 0x03a23734 │ │ │ │ + @ instruction: 0xffffebb4 │ │ │ │ + @ instruction: 0x03a23774 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58ea4 <__cxa_atexit@plt+0x4bb64> │ │ │ │ + ldr r2, [pc, #164] @ 58f24 <__cxa_atexit@plt+0x4bbe4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 60958 <__cxa_atexit@plt+0x53618> │ │ │ │ - mov r5, r3 │ │ │ │ - b 5f760 <__cxa_atexit@plt+0x52420> │ │ │ │ + beq 58ef8 <__cxa_atexit@plt+0x4bbb8> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 60974 <__cxa_atexit@plt+0x53634> │ │ │ │ - ldr r7, [pc, #168] @ 609b4 <__cxa_atexit@plt+0x53674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #156] @ 609b8 <__cxa_atexit@plt+0x53678> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #144] @ 609bc <__cxa_atexit@plt+0x5367c> │ │ │ │ + bcc 58f04 <__cxa_atexit@plt+0x4bbc4> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #100] @ 58f28 <__cxa_atexit@plt+0x4bbe8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 609c0 <__cxa_atexit@plt+0x53680> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 609b0 <__cxa_atexit@plt+0x53670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 609a4 <__cxa_atexit@plt+0x53664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [pc, #20] @ 609a8 <__cxa_atexit@plt+0x53668> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ + ldr r6, [pc, #20] @ 58f20 <__cxa_atexit@plt+0x4bbe0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq lr, sp, #64, 4 │ │ │ │ - biceq lr, sp, #20, 4 @ 0x40000001 │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - @ instruction: 0x03a147d8 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - biceq lr, sp, #172, 4 @ 0xc000000a │ │ │ │ - biceq lr, sp, #160, 6 @ 0x80000002 │ │ │ │ - biceq lr, sp, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + biceq r4, lr, #164, 30 @ 0x290 │ │ │ │ + @ instruction: 0x03a236a8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60a18 <__cxa_atexit@plt+0x536d8> │ │ │ │ - ldr r2, [pc, #72] @ 60a30 <__cxa_atexit@plt+0x536f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 60a34 <__cxa_atexit@plt+0x536f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 58fa4 <__cxa_atexit@plt+0x4bc64> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #72] @ 58fbc <__cxa_atexit@plt+0x4bc7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 60a38 <__cxa_atexit@plt+0x536f8> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 58fc0 <__cxa_atexit@plt+0x4bc80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - biceq lr, sp, #208, 4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, lr, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0x03a2361c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60a90 <__cxa_atexit@plt+0x53750> │ │ │ │ - ldr r2, [pc, #60] @ 60aa0 <__cxa_atexit@plt+0x53760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 60aa4 <__cxa_atexit@plt+0x53764> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0x03a14570 │ │ │ │ - andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60af8 <__cxa_atexit@plt+0x537b8> │ │ │ │ - ldr r3, [pc, #60] @ 60b10 <__cxa_atexit@plt+0x537d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 60b14 <__cxa_atexit@plt+0x537d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59008 <__cxa_atexit@plt+0x4bcc8> │ │ │ │ + ldr r7, [pc, #48] @ 59018 <__cxa_atexit@plt+0x4bcd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58ffc <__cxa_atexit@plt+0x4bcbc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5902c <__cxa_atexit@plt+0x4bcec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60b18 <__cxa_atexit@plt+0x537d8> │ │ │ │ + ldr r7, [pc, #12] @ 5901c <__cxa_atexit@plt+0x4bcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x03a146e8 │ │ │ │ - @ instruction: 0x03a146f0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a235e4 │ │ │ │ + @ instruction: 0x03a235c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 60b7c <__cxa_atexit@plt+0x5383c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 60b74 <__cxa_atexit@plt+0x53834> │ │ │ │ - ldr r3, [pc, #52] @ 60b84 <__cxa_atexit@plt+0x53844> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #148] @ 590d8 <__cxa_atexit@plt+0x4bd98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 590a4 <__cxa_atexit@plt+0x4bd64> │ │ │ │ + ldr r3, [pc, #120] @ 590dc <__cxa_atexit@plt+0x4bd9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 60b88 <__cxa_atexit@plt+0x53848> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 60b8c <__cxa_atexit@plt+0x5384c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 590b4 <__cxa_atexit@plt+0x4bd74> │ │ │ │ + ldr r7, [pc, #96] @ 590e0 <__cxa_atexit@plt+0x4bda0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-24 @ 0xffffffe8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 590c4 <__cxa_atexit@plt+0x4bd84> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 590e4 <__cxa_atexit@plt+0x4bda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0x03a23520 │ │ │ │ + @ instruction: 0x03a234fc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #92] @ 5915c <__cxa_atexit@plt+0x4be1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5913c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ + ldr r7, [pc, #72] @ 59160 <__cxa_atexit@plt+0x4be20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59148 <__cxa_atexit@plt+0x4be08> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 59164 <__cxa_atexit@plt+0x4be24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a2349c │ │ │ │ + @ instruction: 0x03a2347c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #60] @ 591bc <__cxa_atexit@plt+0x4be7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 591a8 <__cxa_atexit@plt+0x4be68> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 58ca8 <__cxa_atexit@plt+0x4b968> │ │ │ │ + ldr r7, [pc, #16] @ 591c0 <__cxa_atexit@plt+0x4be80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a14698 │ │ │ │ - biceq lr, sp, #52 @ 0x34 │ │ │ │ - @ instruction: 0x03a1466c │ │ │ │ + @ instruction: 0x03a2343c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60c08 <__cxa_atexit@plt+0x538c8> │ │ │ │ - ldr r8, [pc, #92] @ 60c14 <__cxa_atexit@plt+0x538d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 60c18 <__cxa_atexit@plt+0x538d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 60c1c <__cxa_atexit@plt+0x538dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 60c20 <__cxa_atexit@plt+0x538e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 60c24 <__cxa_atexit@plt+0x538e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0x03a14630 │ │ │ │ - @ instruction: 0x03a1456c │ │ │ │ - biceq lr, sp, #48 @ 0x30 │ │ │ │ - biceq sp, sp, #212, 30 @ 0x350 │ │ │ │ - biceq lr, sp, #136 @ 0x88 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 60c48 <__cxa_atexit@plt+0x53908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 591f8 <__cxa_atexit@plt+0x4beb8> │ │ │ │ + ldr r2, [pc, #40] @ 59210 <__cxa_atexit@plt+0x4bed0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq sp, sp, #108, 30 @ 0x1b0 │ │ │ │ - @ instruction: 0x03a145f0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r3, [pc, #20] @ 59214 <__cxa_atexit@plt+0x4bed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r4, lr, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a233d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 60c70 <__cxa_atexit@plt+0x53930> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a145e4 │ │ │ │ - @ instruction: 0x03a1460c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 60cd4 <__cxa_atexit@plt+0x53994> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 60ccc <__cxa_atexit@plt+0x5398c> │ │ │ │ - ldr r7, [pc, #52] @ 60cdc <__cxa_atexit@plt+0x5399c> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5925c <__cxa_atexit@plt+0x4bf1c> │ │ │ │ + ldr r7, [pc, #48] @ 5926c <__cxa_atexit@plt+0x4bf2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 60ce0 <__cxa_atexit@plt+0x539a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 60ce4 <__cxa_atexit@plt+0x539a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59250 <__cxa_atexit@plt+0x4bf10> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5902c <__cxa_atexit@plt+0x4bcec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sp, sp, #228, 28 @ 0xe40 │ │ │ │ - biceq sp, sp, #168, 30 @ 0x2a0 │ │ │ │ - @ instruction: 0x03a14574 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 60d08 <__cxa_atexit@plt+0x539c8> │ │ │ │ + ldr r7, [pc, #12] @ 59270 <__cxa_atexit@plt+0x4bf30> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a14568 │ │ │ │ - @ instruction: 0x03a1461c │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x03a23390 │ │ │ │ + @ instruction: 0x03a233c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 60d64 <__cxa_atexit@plt+0x53a24> │ │ │ │ + bhi 592cc <__cxa_atexit@plt+0x4bf8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 60d5c <__cxa_atexit@plt+0x53a1c> │ │ │ │ - ldr r3, [pc, #44] @ 60d6c <__cxa_atexit@plt+0x53a2c> │ │ │ │ + beq 592c4 <__cxa_atexit@plt+0x4bf84> │ │ │ │ + ldr r3, [pc, #44] @ 592d4 <__cxa_atexit@plt+0x4bf94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 60d70 <__cxa_atexit@plt+0x53a30> │ │ │ │ + ldr r2, [pc, #40] @ 592d8 <__cxa_atexit@plt+0x4bf98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 401330 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a145dc │ │ │ │ - biceq sp, sp, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0x03a146a8 │ │ │ │ + @ instruction: 0x03a23380 │ │ │ │ + biceq r4, lr, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0x03a23364 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 60dcc <__cxa_atexit@plt+0x53a8c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 60dc4 <__cxa_atexit@plt+0x53a84> │ │ │ │ - ldr r3, [pc, #44] @ 60dd4 <__cxa_atexit@plt+0x53a94> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59308 <__cxa_atexit@plt+0x4bfc8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + ldr r7, [pc, #8] @ 59318 <__cxa_atexit@plt+0x4bfd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a2334c │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5939c <__cxa_atexit@plt+0x4c05c> │ │ │ │ + ldr r3, [pc, #220] @ 59414 <__cxa_atexit@plt+0x4c0d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 60dd8 <__cxa_atexit@plt+0x53a98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401000 <__cxa_atexit@plt+0x3f3cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 593b4 <__cxa_atexit@plt+0x4c074> │ │ │ │ + ldr r7, [pc, #184] @ 59418 <__cxa_atexit@plt+0x4c0d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59400 <__cxa_atexit@plt+0x4c0c0> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 593c4 <__cxa_atexit@plt+0x4c084> │ │ │ │ + ldr r7, [pc, #140] @ 5941c <__cxa_atexit@plt+0x4c0dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 594e0 <__cxa_atexit@plt+0x4c1a0> │ │ │ │ + ldr r7, [pc, #128] @ 59424 <__cxa_atexit@plt+0x4c0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #120] @ 59428 <__cxa_atexit@plt+0x4c0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a14668 │ │ │ │ - biceq sp, sp, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60e10 <__cxa_atexit@plt+0x53ad0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 60e18 <__cxa_atexit@plt+0x53ad8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr lr, [pc, #96] @ 5942c <__cxa_atexit@plt+0x4c0ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 60e40 <__cxa_atexit@plt+0x53b00> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 59420 <__cxa_atexit@plt+0x4c0e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, sp, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 401338 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + biceq r4, lr, #136, 16 @ 0x880000 │ │ │ │ + @ instruction: 0x03a23174 │ │ │ │ + @ instruction: 0x03a232a8 │ │ │ │ + @ instruction: 0x03a2329c │ │ │ │ + @ instruction: 0xffffe5f8 │ │ │ │ + @ instruction: 0x03a23214 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #124] @ 594c4 <__cxa_atexit@plt+0x4c184> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 60ee4 <__cxa_atexit@plt+0x53ba4> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 60ed8 <__cxa_atexit@plt+0x53b98> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 594b4 <__cxa_atexit@plt+0x4c174> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5947c <__cxa_atexit@plt+0x4c13c> │ │ │ │ + ldr r7, [pc, #84] @ 594c8 <__cxa_atexit@plt+0x4c188> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 594e0 <__cxa_atexit@plt+0x4c1a0> │ │ │ │ + ldr lr, [pc, #76] @ 594d0 <__cxa_atexit@plt+0x4c190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #16] @ 594cc <__cxa_atexit@plt+0x4c18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r4, lr, #164, 14 @ 0x2900000 │ │ │ │ + @ instruction: 0x03a230c0 │ │ │ │ + @ instruction: 0xffffe540 │ │ │ │ + @ instruction: 0x03a23170 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 59518 <__cxa_atexit@plt+0x4c1d8> │ │ │ │ + ldr r2, [pc, #152] @ 5958c <__cxa_atexit@plt+0x4c24c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59560 <__cxa_atexit@plt+0x4c220> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 60ef4 <__cxa_atexit@plt+0x53bb4> │ │ │ │ - ldr r2, [pc, #156] @ 60f18 <__cxa_atexit@plt+0x53bd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #152] @ 60f1c <__cxa_atexit@plt+0x53bdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r9, [pc, #132] @ 60f20 <__cxa_atexit@plt+0x53be0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr sl, [pc, #124] @ 60f24 <__cxa_atexit@plt+0x53be4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 5956c <__cxa_atexit@plt+0x4c22c> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #88] @ 59590 <__cxa_atexit@plt+0x4c250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 60f14 <__cxa_atexit@plt+0x53bd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 60f10 <__cxa_atexit@plt+0x53bd0> │ │ │ │ + ldr r6, [pc, #20] @ 59588 <__cxa_atexit@plt+0x4c248> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a1456c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq sp, sp, #0, 26 │ │ │ │ - biceq sp, sp, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + biceq r4, lr, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a230b0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60fa8 <__cxa_atexit@plt+0x53c68> │ │ │ │ - ldr r2, [pc, #112] @ 60fc0 <__cxa_atexit@plt+0x53c80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 60fc4 <__cxa_atexit@plt+0x53c84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #84] @ 60fc8 <__cxa_atexit@plt+0x53c88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #23 │ │ │ │ - ldr sl, [pc, #76] @ 60fcc <__cxa_atexit@plt+0x53c8c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 59600 <__cxa_atexit@plt+0x4c2c0> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #60] @ 59618 <__cxa_atexit@plt+0x4c2d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + sub r8, r6, #15 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 60fd0 <__cxa_atexit@plt+0x53c90> │ │ │ │ + ldr r3, [pc, #20] @ 5961c <__cxa_atexit@plt+0x4c2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - biceq sp, sp, #40, 24 @ 0x2800 │ │ │ │ - biceq sp, sp, #236, 26 @ 0x3b00 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, lr, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x03a23030 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 61030 <__cxa_atexit@plt+0x53cf0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 61028 <__cxa_atexit@plt+0x53ce8> │ │ │ │ - ldr r8, [pc, #52] @ 61038 <__cxa_atexit@plt+0x53cf8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #48] @ 6103c <__cxa_atexit@plt+0x53cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #36] @ 61040 <__cxa_atexit@plt+0x53d00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 60e40 <__cxa_atexit@plt+0x53b00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59664 <__cxa_atexit@plt+0x4c324> │ │ │ │ + ldr r7, [pc, #48] @ 59674 <__cxa_atexit@plt+0x4c334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59658 <__cxa_atexit@plt+0x4c318> │ │ │ │ + mov r7, r8 │ │ │ │ + b 59688 <__cxa_atexit@plt+0x4c348> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 59678 <__cxa_atexit@plt+0x4c338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #153600 @ 0x25800 │ │ │ │ - biceq sp, sp, #136, 22 @ 0x22000 │ │ │ │ - biceq sp, sp, #140, 22 @ 0x23000 │ │ │ │ - @ instruction: 0x03a1446c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a22ff8 │ │ │ │ + @ instruction: 0x03a22fd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6109c <__cxa_atexit@plt+0x53d5c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 61094 <__cxa_atexit@plt+0x53d54> │ │ │ │ - ldr r3, [pc, #44] @ 610a4 <__cxa_atexit@plt+0x53d64> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #156] @ 5973c <__cxa_atexit@plt+0x4c3fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5970c <__cxa_atexit@plt+0x4c3cc> │ │ │ │ + ldr r1, [pc, #128] @ 59740 <__cxa_atexit@plt+0x4c400> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #-4]! │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r8, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5971c <__cxa_atexit@plt+0x4c3dc> │ │ │ │ + ldr r3, [pc, #100] @ 59744 <__cxa_atexit@plt+0x4c404> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 610a8 <__cxa_atexit@plt+0x53d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401000 <__cxa_atexit@plt+0x3f3cc0> │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59728 <__cxa_atexit@plt+0x4c3e8> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 59748 <__cxa_atexit@plt+0x4c408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a1442c │ │ │ │ - biceq sp, sp, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0x03a14470 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61104 <__cxa_atexit@plt+0x53dc4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 610fc <__cxa_atexit@plt+0x53dbc> │ │ │ │ - ldr r3, [pc, #44] @ 6110c <__cxa_atexit@plt+0x53dcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 61110 <__cxa_atexit@plt+0x53dd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401330 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0x03a22f2c │ │ │ │ + @ instruction: 0x03a22f08 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [pc, #104] @ 597cc <__cxa_atexit@plt+0x4c48c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 597b0 <__cxa_atexit@plt+0x4c470> │ │ │ │ + ldr r2, [pc, #76] @ 597d0 <__cxa_atexit@plt+0x4c490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 597b8 <__cxa_atexit@plt+0x4c478> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a14430 │ │ │ │ - biceq sp, sp, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 61134 <__cxa_atexit@plt+0x53df4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ 597d4 <__cxa_atexit@plt+0x4c494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, sp, #164, 20 @ 0xa4000 │ │ │ │ - @ instruction: 0x03a1442c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a22e9c │ │ │ │ + @ instruction: 0x03a22e7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 61180 <__cxa_atexit@plt+0x53e40> │ │ │ │ - ldr r3, [pc, #52] @ 61198 <__cxa_atexit@plt+0x53e58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ 6119c <__cxa_atexit@plt+0x53e5c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 611a0 <__cxa_atexit@plt+0x53e60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r7, [pc, #28] @ 611a4 <__cxa_atexit@plt+0x53e64> │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + ldr r2, [pc, #64] @ 59834 <__cxa_atexit@plt+0x4c4f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r3, #-4] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59820 <__cxa_atexit@plt+0x4c4e0> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 5931c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + ldr r7, [pc, #16] @ 59838 <__cxa_atexit@plt+0x4c4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a14404 │ │ │ │ - biceq sp, sp, #212, 22 @ 0x35000 │ │ │ │ - @ instruction: 0x03a143fc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a22e34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 611dc <__cxa_atexit@plt+0x53e9c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59870 <__cxa_atexit@plt+0x4c530> │ │ │ │ + ldr r2, [pc, #40] @ 59888 <__cxa_atexit@plt+0x4c548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 611e0 <__cxa_atexit@plt+0x53ea0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq sp, sp, #64, 20 @ 0x40000 │ │ │ │ - biceq sp, sp, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0x03a144a8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6123c <__cxa_atexit@plt+0x53efc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 61234 <__cxa_atexit@plt+0x53ef4> │ │ │ │ - ldr r3, [pc, #44] @ 61244 <__cxa_atexit@plt+0x53f04> │ │ │ │ + ldr r3, [pc, #20] @ 5988c <__cxa_atexit@plt+0x4c54c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 61248 <__cxa_atexit@plt+0x53f08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401150 <__cxa_atexit@plt+0x3f3e10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a14468 │ │ │ │ - biceq sp, sp, #116, 18 @ 0x1d0000 │ │ │ │ - @ instruction: 0x03a145e8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6129c <__cxa_atexit@plt+0x53f5c> │ │ │ │ - ldr r3, [pc, #44] @ 612ac <__cxa_atexit@plt+0x53f6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 612b0 <__cxa_atexit@plt+0x53f70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1608844 <__cxa_atexit@plt+0x15fb504> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sp, sp, #20, 18 @ 0x50000 │ │ │ │ - biceq sp, sp, #240, 18 @ 0x3c0000 │ │ │ │ - @ instruction: 0x03a145a0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r4, lr, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a22dc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61308 <__cxa_atexit@plt+0x53fc8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 61300 <__cxa_atexit@plt+0x53fc0> │ │ │ │ - ldr r8, [pc, #40] @ 61310 <__cxa_atexit@plt+0x53fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 61314 <__cxa_atexit@plt+0x53fd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1607ccc <__cxa_atexit@plt+0x15fa98c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 598d4 <__cxa_atexit@plt+0x4c594> │ │ │ │ + ldr r7, [pc, #48] @ 598e4 <__cxa_atexit@plt+0x4c5a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 598c8 <__cxa_atexit@plt+0x4c588> │ │ │ │ + mov r7, r8 │ │ │ │ + b 59688 <__cxa_atexit@plt+0x4c348> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 598e8 <__cxa_atexit@plt+0x4c5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a14564 │ │ │ │ - biceq sp, sp, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0x03a1455c │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0x03a22d88 │ │ │ │ + @ instruction: 0x03a22db8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 6136c <__cxa_atexit@plt+0x5402c> │ │ │ │ + bhi 59944 <__cxa_atexit@plt+0x4c604> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 61364 <__cxa_atexit@plt+0x54024> │ │ │ │ - ldr r8, [pc, #40] @ 61374 <__cxa_atexit@plt+0x54034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 61378 <__cxa_atexit@plt+0x54038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 5993c <__cxa_atexit@plt+0x4c5fc> │ │ │ │ + ldr r3, [pc, #44] @ 5994c <__cxa_atexit@plt+0x4c60c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 59950 <__cxa_atexit@plt+0x4c610> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 26d7c <__cxa_atexit@plt+0x19a3c> │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a14520 │ │ │ │ - biceq sp, sp, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0x03a22d78 │ │ │ │ + biceq r4, lr, #92, 4 @ 0xc0000005 │ │ │ │ + @ instruction: 0x03a22d5c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 613f0 <__cxa_atexit@plt+0x540b0> │ │ │ │ - ldr r3, [pc, #100] @ 61400 <__cxa_atexit@plt+0x540c0> │ │ │ │ + bhi 59980 <__cxa_atexit@plt+0x4c640> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr r7, [pc, #8] @ 59990 <__cxa_atexit@plt+0x4c650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a22d44 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 59a14 <__cxa_atexit@plt+0x4c6d4> │ │ │ │ + ldr r3, [pc, #220] @ 59a8c <__cxa_atexit@plt+0x4c74c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r2, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 613d8 <__cxa_atexit@plt+0x54098> │ │ │ │ - ldr r3, [pc, #76] @ 61404 <__cxa_atexit@plt+0x540c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 613e8 <__cxa_atexit@plt+0x540a8> │ │ │ │ - b 61458 <__cxa_atexit@plt+0x54118> │ │ │ │ + beq 59a2c <__cxa_atexit@plt+0x4c6ec> │ │ │ │ + ldr r7, [pc, #184] @ 59a90 <__cxa_atexit@plt+0x4c750> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59a78 <__cxa_atexit@plt+0x4c738> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 59a3c <__cxa_atexit@plt+0x4c6fc> │ │ │ │ + ldr r7, [pc, #140] @ 59a94 <__cxa_atexit@plt+0x4c754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 59b58 <__cxa_atexit@plt+0x4c818> │ │ │ │ + ldr r7, [pc, #128] @ 59a9c <__cxa_atexit@plt+0x4c75c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #120] @ 59aa0 <__cxa_atexit@plt+0x4c760> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 61408 <__cxa_atexit@plt+0x540c8> │ │ │ │ + ldr lr, [pc, #96] @ 59aa4 <__cxa_atexit@plt+0x4c764> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r9, #15] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #24] @ 59a98 <__cxa_atexit@plt+0x4c758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x03a144c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 6144c <__cxa_atexit@plt+0x5410c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61444 <__cxa_atexit@plt+0x54104> │ │ │ │ - b 61458 <__cxa_atexit@plt+0x54118> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + biceq r4, lr, #16, 4 │ │ │ │ + @ instruction: 0x03a22afc │ │ │ │ + @ instruction: 0x03a22ca0 │ │ │ │ + @ instruction: 0x03a22c94 │ │ │ │ + @ instruction: 0xffffdf80 │ │ │ │ + @ instruction: 0x03a22c0c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #124] @ 59b3c <__cxa_atexit@plt+0x4c7fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59b2c <__cxa_atexit@plt+0x4c7ec> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 614d0 <__cxa_atexit@plt+0x54190> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6150c <__cxa_atexit@plt+0x541cc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr lr, [pc, #164] @ 6152c <__cxa_atexit@plt+0x541ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #160] @ 61530 <__cxa_atexit@plt+0x541f0> │ │ │ │ + bne 59af4 <__cxa_atexit@plt+0x4c7b4> │ │ │ │ + ldr r7, [pc, #84] @ 59b40 <__cxa_atexit@plt+0x4c800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #144] @ 61534 <__cxa_atexit@plt+0x541f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - sub sl, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 61514 <__cxa_atexit@plt+0x541d4> │ │ │ │ - ldr r1, [pc, #64] @ 61524 <__cxa_atexit@plt+0x541e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 61528 <__cxa_atexit@plt+0x541e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #2 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, #28 │ │ │ │ - b 61518 <__cxa_atexit@plt+0x541d8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a143c4 │ │ │ │ - biceq sp, sp, #128, 18 @ 0x200000 │ │ │ │ - biceq sp, sp, #232, 18 @ 0x3a0000 │ │ │ │ - biceq sp, sp, #24, 14 @ 0x600000 │ │ │ │ - biceq sp, sp, #200, 18 @ 0x320000 │ │ │ │ - @ instruction: 0x03a1437c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 615d0 <__cxa_atexit@plt+0x54290> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 615bc <__cxa_atexit@plt+0x5427c> │ │ │ │ - ldr r7, [pc, #136] @ 615f4 <__cxa_atexit@plt+0x542b4> │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 59b58 <__cxa_atexit@plt+0x4c818> │ │ │ │ + ldr lr, [pc, #76] @ 59b48 <__cxa_atexit@plt+0x4c808> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #16] @ 59b44 <__cxa_atexit@plt+0x4c804> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 615f8 <__cxa_atexit@plt+0x542b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #116] @ 615fc <__cxa_atexit@plt+0x542bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r4, lr, #44, 2 │ │ │ │ + @ instruction: 0x03a22a48 │ │ │ │ + @ instruction: 0xffffdec8 │ │ │ │ + @ instruction: 0x03a22b68 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 59b90 <__cxa_atexit@plt+0x4c850> │ │ │ │ + ldr r2, [pc, #160] @ 59c0c <__cxa_atexit@plt+0x4c8cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 615c4 <__cxa_atexit@plt+0x54284> │ │ │ │ + beq 59be0 <__cxa_atexit@plt+0x4c8a0> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 615d8 <__cxa_atexit@plt+0x54298> │ │ │ │ - ldr r2, [pc, #92] @ 61604 <__cxa_atexit@plt+0x542c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc 59bec <__cxa_atexit@plt+0x4c8ac> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #96] @ 59c10 <__cxa_atexit@plt+0x4c8d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r8, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 61600 <__cxa_atexit@plt+0x542c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r6, [pc, #20] @ 59c08 <__cxa_atexit@plt+0x4c8c8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - biceq sp, sp, #32, 12 @ 0x2000000 │ │ │ │ - biceq sp, sp, #236, 16 @ 0xec0000 │ │ │ │ - biceq sp, sp, #140, 16 @ 0x8c0000 │ │ │ │ - biceq sp, sp, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq r4, lr, #184, 4 @ 0x8000000b │ │ │ │ + @ instruction: 0x03a22aa0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6163c <__cxa_atexit@plt+0x542fc> │ │ │ │ - ldr r2, [pc, #28] @ 61648 <__cxa_atexit@plt+0x54308> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, sp, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6169c <__cxa_atexit@plt+0x5435c> │ │ │ │ - ldr r2, [pc, #60] @ 616a4 <__cxa_atexit@plt+0x54364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 616a8 <__cxa_atexit@plt+0x54368> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 61690 <__cxa_atexit@plt+0x54350> │ │ │ │ - mov r7, r3 │ │ │ │ - b 616b4 <__cxa_atexit@plt+0x54374> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 59c88 <__cxa_atexit@plt+0x4c948> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr lr, [pc, #68] @ 59ca0 <__cxa_atexit@plt+0x4c960> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 59ca4 <__cxa_atexit@plt+0x4c964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, lr, #12, 4 @ 0xc0000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0x03a22a18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59cec <__cxa_atexit@plt+0x4c9ac> │ │ │ │ + ldr r7, [pc, #48] @ 59cfc <__cxa_atexit@plt+0x4c9bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59ce0 <__cxa_atexit@plt+0x4c9a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 59d10 <__cxa_atexit@plt+0x4c9d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 59d00 <__cxa_atexit@plt+0x4c9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sp, sp, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ 6172c <__cxa_atexit@plt+0x543ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61714 <__cxa_atexit@plt+0x543d4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a229e0 │ │ │ │ + @ instruction: 0x03a229c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 61730 <__cxa_atexit@plt+0x543f0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #148] @ 59dbc <__cxa_atexit@plt+0x4ca7c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 61720 <__cxa_atexit@plt+0x543e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 61780 <__cxa_atexit@plt+0x54440> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59d88 <__cxa_atexit@plt+0x4ca48> │ │ │ │ + ldr r3, [pc, #120] @ 59dc0 <__cxa_atexit@plt+0x4ca80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59d98 <__cxa_atexit@plt+0x4ca58> │ │ │ │ + ldr r7, [pc, #96] @ 59dc4 <__cxa_atexit@plt+0x4ca84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59da8 <__cxa_atexit@plt+0x4ca68> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 61774 <__cxa_atexit@plt+0x54434> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6176c <__cxa_atexit@plt+0x5442c> │ │ │ │ - b 61780 <__cxa_atexit@plt+0x54440> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 59dc8 <__cxa_atexit@plt+0x4ca88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6179c <__cxa_atexit@plt+0x5445c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0x03a2291c │ │ │ │ + @ instruction: 0x03a228f8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #96] @ 59e44 <__cxa_atexit@plt+0x4cb04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 59e24 <__cxa_atexit@plt+0x4cae4> │ │ │ │ + ldr r7, [pc, #72] @ 59e48 <__cxa_atexit@plt+0x4cb08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59e30 <__cxa_atexit@plt+0x4caf0> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 61808 <__cxa_atexit@plt+0x544c8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 617f0 <__cxa_atexit@plt+0x544b0> │ │ │ │ - ldr r7, [pc, #84] @ 6181c <__cxa_atexit@plt+0x544dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 61820 <__cxa_atexit@plt+0x544e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #20] @ 59e4c <__cxa_atexit@plt+0x4cb0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bne 61794 <__cxa_atexit@plt+0x54454> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 61794 <__cxa_atexit@plt+0x54454> │ │ │ │ - b 617c0 <__cxa_atexit@plt+0x54480> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, sp, #224, 6 @ 0x80000003 │ │ │ │ - biceq sp, sp, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 61870 <__cxa_atexit@plt+0x54530> │ │ │ │ - ldr r3, [pc, #52] @ 61880 <__cxa_atexit@plt+0x54540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - ldr r3, [pc, #28] @ 61884 <__cxa_atexit@plt+0x54544> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a22894 │ │ │ │ + @ instruction: 0x03a22874 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #60] @ 59ea4 <__cxa_atexit@plt+0x4cb64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59e90 <__cxa_atexit@plt+0x4cb50> │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 59994 <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr r7, [pc, #16] @ 59ea8 <__cxa_atexit@plt+0x4cb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - biceq sp, sp, #96, 6 @ 0x80000001 │ │ │ │ - @ instruction: 0x03a14048 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 618c4 <__cxa_atexit@plt+0x54584> │ │ │ │ - ldr r2, [pc, #36] @ 618cc <__cxa_atexit@plt+0x5458c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a22834 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59ee0 <__cxa_atexit@plt+0x4cba0> │ │ │ │ + ldr r2, [pc, #40] @ 59ef8 <__cxa_atexit@plt+0x4cbb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 618d0 <__cxa_atexit@plt+0x54590> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 59efc <__cxa_atexit@plt+0x4cbbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r3, lr, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a227c8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59f44 <__cxa_atexit@plt+0x4cc04> │ │ │ │ + ldr r7, [pc, #48] @ 59f54 <__cxa_atexit@plt+0x4cc14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59f38 <__cxa_atexit@plt+0x4cbf8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 59d10 <__cxa_atexit@plt+0x4c9d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq sp, sp, #240, 4 │ │ │ │ - biceq sp, sp, #200, 10 @ 0x32000000 │ │ │ │ - @ instruction: 0x03a14008 │ │ │ │ + ldr r7, [pc, #12] @ 59f58 <__cxa_atexit@plt+0x4cc18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0x03a22788 │ │ │ │ + @ instruction: 0x03a227a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 619a4 <__cxa_atexit@plt+0x54664> │ │ │ │ - ldr r3, [pc, #204] @ 619c0 <__cxa_atexit@plt+0x54680> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a00c <__cxa_atexit@plt+0x4cccc> │ │ │ │ + ldr r2, [pc, #152] @ 5a014 <__cxa_atexit@plt+0x4ccd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 619c4 <__cxa_atexit@plt+0x54684> │ │ │ │ + ldr r1, [pc, #144] @ 5a018 <__cxa_atexit@plt+0x4ccd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61948 <__cxa_atexit@plt+0x54608> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 619ac <__cxa_atexit@plt+0x5466c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 61954 <__cxa_atexit@plt+0x54614> │ │ │ │ - ldr r7, [pc, #144] @ 619c8 <__cxa_atexit@plt+0x54688> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 619cc <__cxa_atexit@plt+0x5468c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 59fe0 <__cxa_atexit@plt+0x4cca0> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 59ff8 <__cxa_atexit@plt+0x4ccb8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 59fec <__cxa_atexit@plt+0x4ccac> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 59fec <__cxa_atexit@plt+0x4ccac> │ │ │ │ + ldr r5, [pc, #92] @ 5a024 <__cxa_atexit@plt+0x4cce4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r9, [pc, #88] @ 5a028 <__cxa_atexit@plt+0x4cce8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 619d0 <__cxa_atexit@plt+0x54690> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #40] @ 5a01c <__cxa_atexit@plt+0x4ccdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5a000 <__cxa_atexit@plt+0x4ccc0> │ │ │ │ + ldr r7, [pc, #32] @ 5a020 <__cxa_atexit@plt+0x4cce0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 619d4 <__cxa_atexit@plt+0x54694> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 619d8 <__cxa_atexit@plt+0x54698> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 619dc <__cxa_atexit@plt+0x5469c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq sp, sp, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0x03a13f90 │ │ │ │ - @ instruction: 0x03a13f84 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq sp, sp, #8, 10 @ 0x2000000 │ │ │ │ - biceq sp, sp, #8, 10 @ 0x2000000 │ │ │ │ - biceq sp, sp, #24, 4 @ 0x80000001 │ │ │ │ - @ instruction: 0x03a13efc │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r3, lr, #0, 24 │ │ │ │ + @ instruction: 0x03a226e0 │ │ │ │ + @ instruction: 0x03a22664 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x03a22714 │ │ │ │ + @ instruction: 0x03a226d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61a70 <__cxa_atexit@plt+0x54730> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 61a20 <__cxa_atexit@plt+0x546e0> │ │ │ │ - ldr r7, [pc, #112] @ 61a80 <__cxa_atexit@plt+0x54740> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5a088 <__cxa_atexit@plt+0x4cd48> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5a07c <__cxa_atexit@plt+0x4cd3c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5a07c <__cxa_atexit@plt+0x4cd3c> │ │ │ │ + ldr r3, [pc, #60] @ 5a0a4 <__cxa_atexit@plt+0x4cd64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #56] @ 5a0a8 <__cxa_atexit@plt+0x4cd68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #24] @ 5a09c <__cxa_atexit@plt+0x4cd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 61a84 <__cxa_atexit@plt+0x54744> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 5a090 <__cxa_atexit@plt+0x4cd50> │ │ │ │ + ldr r7, [pc, #16] @ 5a0a0 <__cxa_atexit@plt+0x4cd60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 61a88 <__cxa_atexit@plt+0x54748> │ │ │ │ + @ instruction: 0x03a22650 │ │ │ │ + @ instruction: 0x03a225d4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a22674 │ │ │ │ + @ instruction: 0x03a22644 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5a0e4 <__cxa_atexit@plt+0x4cda4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 5a0e8 <__cxa_atexit@plt+0x4cda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 61a8c <__cxa_atexit@plt+0x5474c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 61a90 <__cxa_atexit@plt+0x54750> │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a22534 │ │ │ │ + @ instruction: 0x03a2260c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a120 <__cxa_atexit@plt+0x4cde0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5a128 <__cxa_atexit@plt+0x4cde8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 61a94 <__cxa_atexit@plt+0x54754> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a13eb8 │ │ │ │ - @ instruction: 0x03a13eac │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq sp, sp, #60, 8 @ 0x3c000000 │ │ │ │ - biceq sp, sp, #60, 8 @ 0x3c000000 │ │ │ │ - biceq sp, sp, #76, 2 │ │ │ │ - @ instruction: 0x03a13e44 │ │ │ │ + biceq r3, lr, #120, 20 @ 0x78000 │ │ │ │ + @ instruction: 0x03a21e10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61b8c <__cxa_atexit@plt+0x5484c> │ │ │ │ - ldr lr, [pc, #240] @ 61ba8 <__cxa_atexit@plt+0x54868> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a160 <__cxa_atexit@plt+0x4ce20> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 5a168 <__cxa_atexit@plt+0x4ce28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 4e788 <__cxa_atexit@plt+0x41448> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, lr, #52, 20 @ 0x34000 │ │ │ │ + @ instruction: 0x03a21dd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5a1cc <__cxa_atexit@plt+0x4ce8c> │ │ │ │ + ldr lr, [pc, #72] @ 5a1d8 <__cxa_atexit@plt+0x4ce98> │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #228] @ 61bac <__cxa_atexit@plt+0x5486c> │ │ │ │ + ldr r8, [pc, #60] @ 5a1dc <__cxa_atexit@plt+0x4ce9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 61b70 <__cxa_atexit@plt+0x54830> │ │ │ │ - ldr r0, [pc, #196] @ 61bb0 <__cxa_atexit@plt+0x54870> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61b80 <__cxa_atexit@plt+0x54840> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 61b94 <__cxa_atexit@plt+0x54854> │ │ │ │ - ldr r7, [pc, #152] @ 61bb4 <__cxa_atexit@plt+0x54874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #132] @ 61bb8 <__cxa_atexit@plt+0x54878> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 61bbc <__cxa_atexit@plt+0x5487c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ 61bc0 <__cxa_atexit@plt+0x54880> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 5a1c0 <__cxa_atexit@plt+0x4ce80> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5a1ec <__cxa_atexit@plt+0x4ceac> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq sp, sp, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - biceq sp, sp, #56, 6 @ 0xe0000000 │ │ │ │ - biceq sp, sp, #108 @ 0x6c │ │ │ │ - biceq sp, sp, #84 @ 0x54 │ │ │ │ - @ instruction: 0x03a13d18 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r3, lr, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0x03a21d5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 61c74 <__cxa_atexit@plt+0x54934> │ │ │ │ + ldr r3, [pc, #144] @ 5a284 <__cxa_atexit@plt+0x4cf44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 61c5c <__cxa_atexit@plt+0x5491c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 61c64 <__cxa_atexit@plt+0x54924> │ │ │ │ - ldr r7, [pc, #112] @ 61c78 <__cxa_atexit@plt+0x54938> │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 5a26c <__cxa_atexit@plt+0x4cf2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5a274 <__cxa_atexit@plt+0x4cf34> │ │ │ │ + ldr lr, [pc, #108] @ 5a288 <__cxa_atexit@plt+0x4cf48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 61c7c <__cxa_atexit@plt+0x5493c> │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr lr, [pc, #76] @ 5a28c <__cxa_atexit@plt+0x4cf4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 61c80 <__cxa_atexit@plt+0x54940> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ 61c84 <__cxa_atexit@plt+0x54944> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - biceq sp, sp, #76, 4 @ 0xc0000004 │ │ │ │ - biceq ip, sp, #128, 30 @ 0x200 │ │ │ │ - biceq ip, sp, #104, 30 @ 0x1a0 │ │ │ │ - @ instruction: 0x03a13c54 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + biceq r3, lr, #40, 24 @ 0x2800 │ │ │ │ + @ instruction: 0x03a21cac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61d00 <__cxa_atexit@plt+0x549c0> │ │ │ │ - ldr r7, [pc, #92] @ 61d0c <__cxa_atexit@plt+0x549cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 5a304 <__cxa_atexit@plt+0x4cfc4> │ │ │ │ + ldr lr, [pc, #88] @ 5a310 <__cxa_atexit@plt+0x4cfd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 61d10 <__cxa_atexit@plt+0x549d0> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr lr, [pc, #56] @ 5a314 <__cxa_atexit@plt+0x4cfd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 61d14 <__cxa_atexit@plt+0x549d4> │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + biceq r3, lr, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0x03a223fc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5a3b4 <__cxa_atexit@plt+0x4d074> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a3c0 <__cxa_atexit@plt+0x4d080> │ │ │ │ + ldr lr, [pc, #152] @ 5a3e4 <__cxa_atexit@plt+0x4d0a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #144] @ 5a3e8 <__cxa_atexit@plt+0x4d0a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r3, r8} │ │ │ │ + ldr r7, [pc, #128] @ 5a3ec <__cxa_atexit@plt+0x4d0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #60] @ 61d18 <__cxa_atexit@plt+0x549d8> │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5a3d0 <__cxa_atexit@plt+0x4d090> │ │ │ │ + ldr r7, [pc, #92] @ 5a3f0 <__cxa_atexit@plt+0x4d0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a3a8 <__cxa_atexit@plt+0x4d068> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5a3f4 <__cxa_atexit@plt+0x4d0b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + biceq r3, lr, #48, 16 @ 0x300000 │ │ │ │ + biceq r3, lr, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r0, r4, lsl sl │ │ │ │ + @ instruction: 0x03a22344 │ │ │ │ + @ instruction: 0x03a22318 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a4dc <__cxa_atexit@plt+0x4d19c> │ │ │ │ + ldr lr, [pc, #200] @ 5a4f0 <__cxa_atexit@plt+0x4d1b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r8, [pc, #160] @ 5a4f4 <__cxa_atexit@plt+0x4d1b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #52]! @ 0x34 │ │ │ │ + ldr r8, [pc, #148] @ 5a4f8 <__cxa_atexit@plt+0x4d1b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #64]! @ 0x40 │ │ │ │ + mov lr, r3 │ │ │ │ + str r8, [lr, #16]! │ │ │ │ + mov r8, r3 │ │ │ │ + ldr ip, [pc, #124] @ 5a4fc <__cxa_atexit@plt+0x4d1bc> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r8, #28]! │ │ │ │ + str r8, [r3, #72] @ 0x48 │ │ │ │ + ldr r1, [pc, #112] @ 5a500 <__cxa_atexit@plt+0x4d1c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + str r5, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #92] @ 5a504 <__cxa_atexit@plt+0x4d1c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #92 @ 0x5c │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + str r8, [r3, #60] @ 0x3c │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - biceq sp, sp, #172, 2 @ 0x2b │ │ │ │ - biceq ip, sp, #216, 28 @ 0xd80 │ │ │ │ - biceq ip, sp, #192, 28 @ 0xc00 │ │ │ │ - @ instruction: 0x03a13bb4 │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + biceq r3, lr, #52, 16 @ 0x340000 │ │ │ │ + biceq r3, lr, #20, 16 @ 0x140000 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + biceq r3, lr, #232, 18 @ 0x3a0000 │ │ │ │ + biceq r3, lr, #108, 14 @ 0x1b00000 │ │ │ │ + @ instruction: 0x03a2220c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5a570 <__cxa_atexit@plt+0x4d230> │ │ │ │ + ldr r2, [pc, #96] @ 5a58c <__cxa_atexit@plt+0x4d24c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a57c <__cxa_atexit@plt+0x4d23c> │ │ │ │ + ldr r5, [pc, #72] @ 5a590 <__cxa_atexit@plt+0x4d250> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a560 <__cxa_atexit@plt+0x4d220> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5a594 <__cxa_atexit@plt+0x4d254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, lr, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r0, ror #16 │ │ │ │ + @ instruction: 0x03a22198 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61d58 <__cxa_atexit@plt+0x54a18> │ │ │ │ - ldr r2, [pc, #36] @ 61d60 <__cxa_atexit@plt+0x54a20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 61d64 <__cxa_atexit@plt+0x54a24> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi 5a5cc <__cxa_atexit@plt+0x4d28c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5a5d4 <__cxa_atexit@plt+0x4d294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, sp, #92, 28 @ 0x5c0 │ │ │ │ - biceq sp, sp, #52, 2 │ │ │ │ - @ instruction: 0x03a13b74 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61e38 <__cxa_atexit@plt+0x54af8> │ │ │ │ - ldr r3, [pc, #204] @ 61e54 <__cxa_atexit@plt+0x54b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ + biceq r3, lr, #204, 10 @ 0x33000000 │ │ │ │ + @ instruction: 0x03a2213c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a670 <__cxa_atexit@plt+0x4d330> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a67c <__cxa_atexit@plt+0x4d33c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 61e58 <__cxa_atexit@plt+0x54b18> │ │ │ │ + ldr r1, [pc, #144] @ 5a6a0 <__cxa_atexit@plt+0x4d360> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61ddc <__cxa_atexit@plt+0x54a9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 61e40 <__cxa_atexit@plt+0x54b00> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 61de8 <__cxa_atexit@plt+0x54aa8> │ │ │ │ - ldr r7, [pc, #144] @ 61e5c <__cxa_atexit@plt+0x54b1c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #128] @ 5a6a4 <__cxa_atexit@plt+0x4d364> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r7, [pc, #120] @ 5a6a8 <__cxa_atexit@plt+0x4d368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5a68c <__cxa_atexit@plt+0x4d34c> │ │ │ │ + ldr r7, [pc, #92] @ 5a6ac <__cxa_atexit@plt+0x4d36c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 61e60 <__cxa_atexit@plt+0x54b20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a664 <__cxa_atexit@plt+0x4d324> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 61e64 <__cxa_atexit@plt+0x54b24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 61e68 <__cxa_atexit@plt+0x54b28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 61e6c <__cxa_atexit@plt+0x54b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 61e70 <__cxa_atexit@plt+0x54b30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq ip, sp, #4, 28 @ 0x40 │ │ │ │ - @ instruction: 0x03a13afc │ │ │ │ - @ instruction: 0x03a13af0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq sp, sp, #116 @ 0x74 │ │ │ │ - biceq sp, sp, #116 @ 0x74 │ │ │ │ - biceq ip, sp, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0x03a13a68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61f04 <__cxa_atexit@plt+0x54bc4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 61eb4 <__cxa_atexit@plt+0x54b74> │ │ │ │ - ldr r7, [pc, #112] @ 61f14 <__cxa_atexit@plt+0x54bd4> │ │ │ │ + ldr r7, [pc, #28] @ 5a6b0 <__cxa_atexit@plt+0x4d370> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 61f18 <__cxa_atexit@plt+0x54bd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 61f1c <__cxa_atexit@plt+0x54bdc> │ │ │ │ + biceq r3, lr, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r3, lr, #196, 14 @ 0x3100000 │ │ │ │ + biceq r3, lr, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r8, asr r7 │ │ │ │ + @ instruction: 0x03a22088 │ │ │ │ + @ instruction: 0x03a2205c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a778 <__cxa_atexit@plt+0x4d438> │ │ │ │ + ldr r2, [pc, #168] @ 5a788 <__cxa_atexit@plt+0x4d448> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 61f20 <__cxa_atexit@plt+0x54be0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #156] @ 5a78c <__cxa_atexit@plt+0x4d44c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub ip, r6, #18 │ │ │ │ + ldr lr, [pc, #144] @ 5a790 <__cxa_atexit@plt+0x4d450> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 61f24 <__cxa_atexit@plt+0x54be4> │ │ │ │ + ldr sl, [pc, #140] @ 5a794 <__cxa_atexit@plt+0x4d454> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #124] @ 5a798 <__cxa_atexit@plt+0x4d458> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 61f28 <__cxa_atexit@plt+0x54be8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #32]! │ │ │ │ + ldr r1, [pc, #112] @ 5a79c <__cxa_atexit@plt+0x4d45c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #44]! @ 0x2c │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #56]! @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #64] @ 0x40 │ │ │ │ + str sl, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + str ip, [r3, #84] @ 0x54 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a13a24 │ │ │ │ - @ instruction: 0x03a13a18 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq ip, sp, #168, 30 @ 0x2a0 │ │ │ │ - biceq ip, sp, #168, 30 @ 0x2a0 │ │ │ │ - biceq ip, sp, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x03a139a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r3, lr, #20, 10 @ 0x5000000 │ │ │ │ + biceq r3, lr, #116, 14 @ 0x1d00000 │ │ │ │ + biceq r3, lr, #108, 10 @ 0x1b000000 │ │ │ │ + biceq r3, lr, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61f68 <__cxa_atexit@plt+0x54c28> │ │ │ │ - ldr r2, [pc, #36] @ 61f70 <__cxa_atexit@plt+0x54c30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 61f74 <__cxa_atexit@plt+0x54c34> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi 5a804 <__cxa_atexit@plt+0x4d4c4> │ │ │ │ + ldr r2, [pc, #80] @ 5a80c <__cxa_atexit@plt+0x4d4cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 5a810 <__cxa_atexit@plt+0x4d4d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a7f4 <__cxa_atexit@plt+0x4d4b4> │ │ │ │ + ldr r7, [pc, #44] @ 5a814 <__cxa_atexit@plt+0x4d4d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, sp, #76, 24 @ 0x4c00 │ │ │ │ - biceq ip, sp, #36, 30 @ 0x90 │ │ │ │ - @ instruction: 0x03a13964 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r3, lr, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 62048 <__cxa_atexit@plt+0x54d08> │ │ │ │ - ldr r3, [pc, #204] @ 62064 <__cxa_atexit@plt+0x54d24> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5a838 <__cxa_atexit@plt+0x4d4f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a870 <__cxa_atexit@plt+0x4d530> │ │ │ │ + ldr r2, [pc, #40] @ 5a888 <__cxa_atexit@plt+0x4d548> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 5a88c <__cxa_atexit@plt+0x4d54c> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r3, lr, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a91c <__cxa_atexit@plt+0x4d5dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a928 <__cxa_atexit@plt+0x4d5e8> │ │ │ │ + ldr r1, [pc, #120] @ 5a938 <__cxa_atexit@plt+0x4d5f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 62068 <__cxa_atexit@plt+0x54d28> │ │ │ │ + ldr r0, [pc, #112] @ 5a93c <__cxa_atexit@plt+0x4d5fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #92] @ 5a940 <__cxa_atexit@plt+0x4d600> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61fec <__cxa_atexit@plt+0x54cac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 62050 <__cxa_atexit@plt+0x54d10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 61ff8 <__cxa_atexit@plt+0x54cb8> │ │ │ │ - ldr r7, [pc, #144] @ 6206c <__cxa_atexit@plt+0x54d2c> │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a90c <__cxa_atexit@plt+0x4d5cc> │ │ │ │ + ldr r7, [pc, #68] @ 5a944 <__cxa_atexit@plt+0x4d604> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 62070 <__cxa_atexit@plt+0x54d30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 62074 <__cxa_atexit@plt+0x54d34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 62078 <__cxa_atexit@plt+0x54d38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 6207c <__cxa_atexit@plt+0x54d3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 62080 <__cxa_atexit@plt+0x54d40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq ip, sp, #244, 22 @ 0x3d000 │ │ │ │ - @ instruction: 0x03a138ec │ │ │ │ - @ instruction: 0x03a138e0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq ip, sp, #100, 28 @ 0x640 │ │ │ │ - biceq ip, sp, #100, 28 @ 0x640 │ │ │ │ - biceq ip, sp, #116, 22 @ 0x1d000 │ │ │ │ - @ instruction: 0x03a13858 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r3, lr, #188, 4 @ 0xc000000b │ │ │ │ + biceq r3, lr, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5a968 <__cxa_atexit@plt+0x4d628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 58574 <__cxa_atexit@plt+0x4b234> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62114 <__cxa_atexit@plt+0x54dd4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 620c4 <__cxa_atexit@plt+0x54d84> │ │ │ │ - ldr r7, [pc, #112] @ 62124 <__cxa_atexit@plt+0x54de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 62128 <__cxa_atexit@plt+0x54de8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a9a0 <__cxa_atexit@plt+0x4d660> │ │ │ │ + ldr r2, [pc, #40] @ 5a9b8 <__cxa_atexit@plt+0x4d678> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 6212c <__cxa_atexit@plt+0x54dec> │ │ │ │ + ldr r3, [pc, #20] @ 5a9bc <__cxa_atexit@plt+0x4d67c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r3, lr, #132, 4 @ 0x40000008 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5aa80 <__cxa_atexit@plt+0x4d740> │ │ │ │ + ldr r2, [pc, #168] @ 5aa90 <__cxa_atexit@plt+0x4d750> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 62130 <__cxa_atexit@plt+0x54df0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #156] @ 5aa94 <__cxa_atexit@plt+0x4d754> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub ip, r6, #17 │ │ │ │ + ldr lr, [pc, #144] @ 5aa98 <__cxa_atexit@plt+0x4d758> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 62134 <__cxa_atexit@plt+0x54df4> │ │ │ │ + ldr sl, [pc, #140] @ 5aa9c <__cxa_atexit@plt+0x4d75c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r1, [pc, #124] @ 5aaa0 <__cxa_atexit@plt+0x4d760> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 62138 <__cxa_atexit@plt+0x54df8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #32]! │ │ │ │ + ldr r1, [pc, #112] @ 5aaa4 <__cxa_atexit@plt+0x4d764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #44]! @ 0x2c │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #56]! @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #64] @ 0x40 │ │ │ │ + str sl, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + str ip, [r3, #84] @ 0x54 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a13814 │ │ │ │ - @ instruction: 0x03a13808 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq ip, sp, #152, 26 @ 0x2600 │ │ │ │ - biceq ip, sp, #152, 26 @ 0x2600 │ │ │ │ - biceq ip, sp, #168, 20 @ 0xa8000 │ │ │ │ - @ instruction: 0x03a13794 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq r3, lr, #12, 4 @ 0xc0000000 │ │ │ │ + biceq r3, lr, #112, 8 @ 0x70000000 │ │ │ │ + biceq r3, lr, #100, 4 @ 0x40000006 │ │ │ │ + biceq r3, lr, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0x03a21c6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ab10 <__cxa_atexit@plt+0x4d7d0> │ │ │ │ + ldr r2, [pc, #96] @ 5ab2c <__cxa_atexit@plt+0x4d7ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ab1c <__cxa_atexit@plt+0x4d7dc> │ │ │ │ + ldr r5, [pc, #72] @ 5ab30 <__cxa_atexit@plt+0x4d7f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5ab00 <__cxa_atexit@plt+0x4d7c0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5ab34 <__cxa_atexit@plt+0x4d7f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, lr, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r0, asr #5 │ │ │ │ + @ instruction: 0x03a21bf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62178 <__cxa_atexit@plt+0x54e38> │ │ │ │ - ldr r2, [pc, #36] @ 62180 <__cxa_atexit@plt+0x54e40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 62184 <__cxa_atexit@plt+0x54e44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi 5ab6c <__cxa_atexit@plt+0x4d82c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5ab74 <__cxa_atexit@plt+0x4d834> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, sp, #60, 20 @ 0x3c000 │ │ │ │ - biceq ip, sp, #20, 26 @ 0x500 │ │ │ │ - @ instruction: 0x03a13754 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 62258 <__cxa_atexit@plt+0x54f18> │ │ │ │ - ldr r3, [pc, #204] @ 62274 <__cxa_atexit@plt+0x54f34> │ │ │ │ - add r3, pc, r3 │ │ │ │ + biceq r3, lr, #44 @ 0x2c │ │ │ │ + @ instruction: 0x03a21b9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ac10 <__cxa_atexit@plt+0x4d8d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ac1c <__cxa_atexit@plt+0x4d8dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 62278 <__cxa_atexit@plt+0x54f38> │ │ │ │ + ldr r1, [pc, #144] @ 5ac40 <__cxa_atexit@plt+0x4d900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 621fc <__cxa_atexit@plt+0x54ebc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 62260 <__cxa_atexit@plt+0x54f20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 62208 <__cxa_atexit@plt+0x54ec8> │ │ │ │ - ldr r7, [pc, #144] @ 6227c <__cxa_atexit@plt+0x54f3c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [pc, #128] @ 5ac44 <__cxa_atexit@plt+0x4d904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r7, [pc, #120] @ 5ac48 <__cxa_atexit@plt+0x4d908> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ac2c <__cxa_atexit@plt+0x4d8ec> │ │ │ │ + ldr r7, [pc, #92] @ 5ac4c <__cxa_atexit@plt+0x4d90c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 62280 <__cxa_atexit@plt+0x54f40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5ac04 <__cxa_atexit@plt+0x4d8c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5ac50 <__cxa_atexit@plt+0x4d910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 62284 <__cxa_atexit@plt+0x54f44> │ │ │ │ + biceq r2, lr, #216, 30 @ 0x360 │ │ │ │ + biceq r3, lr, #36, 4 @ 0x40000002 │ │ │ │ + biceq r3, lr, #184 @ 0xb8 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0x03a21ae8 │ │ │ │ + @ instruction: 0x03a21abc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ad18 <__cxa_atexit@plt+0x4d9d8> │ │ │ │ + ldr r2, [pc, #168] @ 5ad28 <__cxa_atexit@plt+0x4d9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 62288 <__cxa_atexit@plt+0x54f48> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #156] @ 5ad2c <__cxa_atexit@plt+0x4d9ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub ip, r6, #17 │ │ │ │ + ldr lr, [pc, #144] @ 5ad30 <__cxa_atexit@plt+0x4d9f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 6228c <__cxa_atexit@plt+0x54f4c> │ │ │ │ + ldr sl, [pc, #140] @ 5ad34 <__cxa_atexit@plt+0x4d9f4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #124] @ 5ad38 <__cxa_atexit@plt+0x4d9f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 62290 <__cxa_atexit@plt+0x54f50> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #32]! │ │ │ │ + ldr r1, [pc, #112] @ 5ad3c <__cxa_atexit@plt+0x4d9fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #44]! @ 0x2c │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #56]! @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #64] @ 0x40 │ │ │ │ + str sl, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str lr, [r3, #80] @ 0x50 │ │ │ │ + str ip, [r3, #84] @ 0x54 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq ip, sp, #228, 18 @ 0x390000 │ │ │ │ - @ instruction: 0x03a136dc │ │ │ │ - @ instruction: 0x03a136d0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq ip, sp, #84, 24 @ 0x5400 │ │ │ │ - biceq ip, sp, #84, 24 @ 0x5400 │ │ │ │ - biceq ip, sp, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0x03a13648 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r2, lr, #116, 30 @ 0x1d0 │ │ │ │ + biceq r3, lr, #236, 2 @ 0x3b │ │ │ │ + biceq r2, lr, #204, 30 @ 0x330 │ │ │ │ + biceq r2, lr, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ad84 <__cxa_atexit@plt+0x4da44> │ │ │ │ + ldr r7, [pc, #52] @ 5ad98 <__cxa_atexit@plt+0x4da58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5ad78 <__cxa_atexit@plt+0x4da38> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5ad9c <__cxa_atexit@plt+0x4da5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a21990 │ │ │ │ + @ instruction: 0x03a21974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5ae00 <__cxa_atexit@plt+0x4dac0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5ae44 <__cxa_atexit@plt+0x4db04> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5ae98 <__cxa_atexit@plt+0x4db58> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5aecc <__cxa_atexit@plt+0x4db8c> │ │ │ │ + ldr r2, [pc, #268] @ 5aef8 <__cxa_atexit@plt+0x4dbb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #264] @ 5aefc <__cxa_atexit@plt+0x4dbbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + b 5ae28 <__cxa_atexit@plt+0x4dae8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5aecc <__cxa_atexit@plt+0x4db8c> │ │ │ │ + ldr r2, [pc, #212] @ 5aeec <__cxa_atexit@plt+0x4dbac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #208] @ 5aef0 <__cxa_atexit@plt+0x4dbb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 5aec0 <__cxa_atexit@plt+0x4db80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 62324 <__cxa_atexit@plt+0x54fe4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 622d4 <__cxa_atexit@plt+0x54f94> │ │ │ │ - ldr r7, [pc, #112] @ 62334 <__cxa_atexit@plt+0x54ff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 62338 <__cxa_atexit@plt+0x54ff8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc 5aed4 <__cxa_atexit@plt+0x4db94> │ │ │ │ + ldr r8, [pc, #164] @ 5af00 <__cxa_atexit@plt+0x4dbc0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #160] @ 5af04 <__cxa_atexit@plt+0x4dbc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 6233c <__cxa_atexit@plt+0x54ffc> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5aedc <__cxa_atexit@plt+0x4db9c> │ │ │ │ + ldr r2, [pc, #72] @ 5aef4 <__cxa_atexit@plt+0x4dbb4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 62340 <__cxa_atexit@plt+0x55000> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 62344 <__cxa_atexit@plt+0x55004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 62348 <__cxa_atexit@plt+0x55008> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 5aee0 <__cxa_atexit@plt+0x4dba0> │ │ │ │ mov r6, #32 │ │ │ │ + b 5aee0 <__cxa_atexit@plt+0x4dba0> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a13604 │ │ │ │ - @ instruction: 0x03a135f8 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq ip, sp, #136, 22 @ 0x22000 │ │ │ │ - biceq ip, sp, #136, 22 @ 0x22000 │ │ │ │ - biceq ip, sp, #152, 16 @ 0x980000 │ │ │ │ - @ instruction: 0x03a13590 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff6f8 │ │ │ │ + @ instruction: 0xfffff8a0 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffff108 │ │ │ │ + @ instruction: 0xfffff5a0 │ │ │ │ + @ instruction: 0x03a21024 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62410 <__cxa_atexit@plt+0x550d0> │ │ │ │ - ldr r3, [pc, #172] @ 62418 <__cxa_atexit@plt+0x550d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r9, [pc, #148] @ 6241c <__cxa_atexit@plt+0x550dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 623f8 <__cxa_atexit@plt+0x550b8> │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r7, [pc, #72] @ 62420 <__cxa_atexit@plt+0x550e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62408 <__cxa_atexit@plt+0x550c8> │ │ │ │ - b 62478 <__cxa_atexit@plt+0x55138> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 5afa0 <__cxa_atexit@plt+0x4dc60> │ │ │ │ + ldr r0, [pc, #156] @ 5afc8 <__cxa_atexit@plt+0x4dc88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #152] @ 5afcc <__cxa_atexit@plt+0x4dc8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + sub r1, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5afac <__cxa_atexit@plt+0x4dc6c> │ │ │ │ + ldr r1, [pc, #120] @ 5afd0 <__cxa_atexit@plt+0x4dc90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5af8c <__cxa_atexit@plt+0x4dc4c> │ │ │ │ + ldr r1, [pc, #96] @ 5afd4 <__cxa_atexit@plt+0x4dc94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r3] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 5af98 <__cxa_atexit@plt+0x4dc58> │ │ │ │ + mov r7, r2 │ │ │ │ + b 4e1f8 <__cxa_atexit@plt+0x40eb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r7, #2]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq ip, sp, #16, 16 @ 0x100000 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x03a134b8 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 62468 <__cxa_atexit@plt+0x55128> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62460 <__cxa_atexit@plt+0x55120> │ │ │ │ - b 62478 <__cxa_atexit@plt+0x55138> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 5afd8 <__cxa_atexit@plt+0x4dc98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov sl, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a13470 │ │ │ │ - andeq r1, r0, sl, ror #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + biceq r2, lr, #92, 24 @ 0x5c00 │ │ │ │ + biceq r2, lr, #92, 26 @ 0x1700 │ │ │ │ + @ instruction: 0xffff3260 │ │ │ │ + @ instruction: 0xffff3280 │ │ │ │ + @ instruction: 0x03a20f80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6259c <__cxa_atexit@plt+0x5525c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - ldmdb r2, {r0, r8} │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 624f8 <__cxa_atexit@plt+0x551b8> │ │ │ │ - ldr r7, [pc, #284] @ 625c8 <__cxa_atexit@plt+0x55288> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b088 <__cxa_atexit@plt+0x4dd48> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5b090 <__cxa_atexit@plt+0x4dd50> │ │ │ │ + ldr r7, [pc, #188] @ 5b0cc <__cxa_atexit@plt+0x4dd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #252] @ 625bc <__cxa_atexit@plt+0x5527c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #248] @ 625c0 <__cxa_atexit@plt+0x55280> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ 625c4 <__cxa_atexit@plt+0x55284> │ │ │ │ + ldr r1, [pc, #184] @ 5b0d0 <__cxa_atexit@plt+0x4dd90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r2 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - bne 6258c <__cxa_atexit@plt+0x5524c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 6251c <__cxa_atexit@plt+0x551dc> │ │ │ │ - ldr r7, [pc, #160] @ 625b8 <__cxa_atexit@plt+0x55278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 624ac <__cxa_atexit@plt+0x5516c> │ │ │ │ - bne 6258c <__cxa_atexit@plt+0x5524c> │ │ │ │ - ldr r1, [pc, #128] @ 625a8 <__cxa_atexit@plt+0x55268> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ 625ac <__cxa_atexit@plt+0x5526c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr ip, [r0, #11] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 625b0 <__cxa_atexit@plt+0x55270> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r5, [pc, #64] @ 625b4 <__cxa_atexit@plt+0x55274> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3, #20]! │ │ │ │ - sub sl, r6, #18 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - biceq ip, sp, #72, 12 @ 0x4800000 │ │ │ │ - biceq ip, sp, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - biceq ip, sp, #172, 18 @ 0x2b0000 │ │ │ │ - biceq ip, sp, #224, 12 @ 0xe000000 │ │ │ │ - biceq ip, sp, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 6260c <__cxa_atexit@plt+0x552cc> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 626c4 <__cxa_atexit@plt+0x55384> │ │ │ │ - ldr r1, [pc, #228] @ 626e4 <__cxa_atexit@plt+0x553a4> │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + ldr r3, [pc, #176] @ 5b0d4 <__cxa_atexit@plt+0x4dd94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #137 @ 0x89 │ │ │ │ + ldr r1, [pc, #168] @ 5b0d8 <__cxa_atexit@plt+0x4dd98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 62644 <__cxa_atexit@plt+0x55304> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 626c4 <__cxa_atexit@plt+0x55384> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 62654 <__cxa_atexit@plt+0x55314> │ │ │ │ - ldr r7, [pc, #172] @ 626dc <__cxa_atexit@plt+0x5539c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #164] @ 626e0 <__cxa_atexit@plt+0x553a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - bne 62698 <__cxa_atexit@plt+0x55358> │ │ │ │ - ldr r7, [pc, #116] @ 626d4 <__cxa_atexit@plt+0x55394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r0, lr │ │ │ │ - bge 626a8 <__cxa_atexit@plt+0x55368> │ │ │ │ - ldr r2, [pc, #84] @ 626d8 <__cxa_atexit@plt+0x55398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 626d0 <__cxa_atexit@plt+0x55390> │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r3, r7, r8} │ │ │ │ + sub sl, r6, #3 │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b0a8 <__cxa_atexit@plt+0x4dd68> │ │ │ │ + ldr r7, [pc, #140] @ 5b0dc <__cxa_atexit@plt+0x4dd9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [pc, #132] @ 5b0e0 <__cxa_atexit@plt+0x4dda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 625f8 <__cxa_atexit@plt+0x552b8> │ │ │ │ - ldr r1, [pc, #56] @ 626e8 <__cxa_atexit@plt+0x553a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq ip, sp, #8, 10 @ 0x2000000 │ │ │ │ - biceq ip, sp, #12, 16 @ 0xc0000 │ │ │ │ - biceq ip, sp, #36, 10 @ 0x9000000 │ │ │ │ - biceq ip, sp, #120, 10 @ 0x1e000000 │ │ │ │ - biceq ip, sp, #48, 16 @ 0x300000 │ │ │ │ - biceq ip, sp, #108, 16 @ 0x6c0000 │ │ │ │ - biceq ip, sp, #248, 8 @ 0xf8000000 │ │ │ │ - @ instruction: 0x03a131ec │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62784 <__cxa_atexit@plt+0x55444> │ │ │ │ - ldr r3, [pc, #124] @ 6278c <__cxa_atexit@plt+0x5544c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 6276c <__cxa_atexit@plt+0x5542c> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 62790 <__cxa_atexit@plt+0x55450> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6277c <__cxa_atexit@plt+0x5543c> │ │ │ │ - b 627ec <__cxa_atexit@plt+0x554ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5b07c <__cxa_atexit@plt+0x4dd3c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 57174 <__cxa_atexit@plt+0x49e34> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 5b098 <__cxa_atexit@plt+0x4dd58> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 5b0ec <__cxa_atexit@plt+0x4ddac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x03a13148 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 627dc <__cxa_atexit@plt+0x5549c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ - b 627ec <__cxa_atexit@plt+0x554ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 5b0e4 <__cxa_atexit@plt+0x4dda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 5b0e8 <__cxa_atexit@plt+0x4dda8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a130fc │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq r2, lr, #88, 28 @ 0x580 │ │ │ │ + biceq r2, lr, #236, 24 @ 0xec00 │ │ │ │ + biceq r2, lr, #184, 26 @ 0x2e00 │ │ │ │ + @ instruction: 0xffffc120 │ │ │ │ + biceq r2, lr, #60, 22 @ 0xf000 │ │ │ │ + @ instruction: 0x03a214ac │ │ │ │ + biceq r2, lr, #224, 20 @ 0xe0000 │ │ │ │ + @ instruction: 0x03a216c4 │ │ │ │ + @ instruction: 0x03a2164c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 62880 <__cxa_atexit@plt+0x55540> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 628b8 <__cxa_atexit@plt+0x55578> │ │ │ │ - ldr lr, [pc, #176] @ 628d8 <__cxa_atexit@plt+0x55598> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b178 <__cxa_atexit@plt+0x4de38> │ │ │ │ + ldr r2, [pc, #108] @ 5b184 <__cxa_atexit@plt+0x4de44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #104] @ 5b188 <__cxa_atexit@plt+0x4de48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 5b18c <__cxa_atexit@plt+0x4de4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r9, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str ip, [sl, #36] @ 0x24 │ │ │ │ - str fp, [sl, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #108] @ 628dc <__cxa_atexit@plt+0x5559c> │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #72] @ 5b190 <__cxa_atexit@plt+0x4de50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #68] @ 5b194 <__cxa_atexit@plt+0x4de54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 5b198 <__cxa_atexit@plt+0x4de58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, r3} │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + ldr r3, [pc, #44] @ 5b19c <__cxa_atexit@plt+0x4de5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 628c0 <__cxa_atexit@plt+0x55580> │ │ │ │ - ldr r3, [pc, #60] @ 628d0 <__cxa_atexit@plt+0x55590> │ │ │ │ + b 3fc7e8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x03a20f54 │ │ │ │ + @ instruction: 0x03a20f0c │ │ │ │ + @ instruction: 0x03a20eb0 │ │ │ │ + biceq r2, lr, #16, 26 @ 0x400 │ │ │ │ + biceq r2, lr, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0x03a2158c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 5b1c0 <__cxa_atexit@plt+0x4de80> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - ldr r3, [pc, #40] @ 628d4 <__cxa_atexit@plt+0x55594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - b 628c4 <__cxa_atexit@plt+0x55584> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff20c │ │ │ │ - biceq ip, sp, #28, 6 @ 0x70000000 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - biceq ip, sp, #88, 6 @ 0x60000001 │ │ │ │ - @ instruction: 0x03a12ff0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 71744 <__cxa_atexit@plt+0x64404> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a21550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6291c <__cxa_atexit@plt+0x555dc> │ │ │ │ - ldr r2, [pc, #36] @ 62924 <__cxa_atexit@plt+0x555e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 62928 <__cxa_atexit@plt+0x555e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #92] @ 5b23c <__cxa_atexit@plt+0x4defc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [r5, #4] │ │ │ │ + stm r3, {r5, r7} │ │ │ │ + ldr r7, [pc, #80] @ 5b240 <__cxa_atexit@plt+0x4df00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5b228 <__cxa_atexit@plt+0x4dee8> │ │ │ │ + ldr r7, [pc, #60] @ 5b244 <__cxa_atexit@plt+0x4df04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5b21c <__cxa_atexit@plt+0x4dedc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5adac <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq ip, sp, #152, 4 @ 0x80000009 │ │ │ │ - biceq ip, sp, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0x03a12fb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 629fc <__cxa_atexit@plt+0x556bc> │ │ │ │ - ldr r3, [pc, #204] @ 62a18 <__cxa_atexit@plt+0x556d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 62a1c <__cxa_atexit@plt+0x556dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 629a0 <__cxa_atexit@plt+0x55660> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 62a04 <__cxa_atexit@plt+0x556c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 629ac <__cxa_atexit@plt+0x5566c> │ │ │ │ - ldr r7, [pc, #144] @ 62a20 <__cxa_atexit@plt+0x556e0> │ │ │ │ + ldr r7, [pc, #24] @ 5b248 <__cxa_atexit@plt+0x4df08> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r2, lr, #248, 22 @ 0x3e000 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0x03a214ec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 62a24 <__cxa_atexit@plt+0x556e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5b2ac <__cxa_atexit@plt+0x4df6c> │ │ │ │ + ldr r7, [pc, #52] @ 5b2c0 <__cxa_atexit@plt+0x4df80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5b2a0 <__cxa_atexit@plt+0x4df60> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5b2d0 <__cxa_atexit@plt+0x4df90> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5b2c4 <__cxa_atexit@plt+0x4df84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a214c8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b304 <__cxa_atexit@plt+0x4dfc4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5b314 <__cxa_atexit@plt+0x4dfd4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5b320 <__cxa_atexit@plt+0x4dfe0> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 62a28 <__cxa_atexit@plt+0x556e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 62a2c <__cxa_atexit@plt+0x556ec> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 5b368 <__cxa_atexit@plt+0x4e028> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + sub r3, r2, #15 │ │ │ │ + ldr lr, [pc, #68] @ 5b38c <__cxa_atexit@plt+0x4e04c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 62a30 <__cxa_atexit@plt+0x556f0> │ │ │ │ + ldr r1, [pc, #64] @ 5b390 <__cxa_atexit@plt+0x4e050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 62a34 <__cxa_atexit@plt+0x556f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r6, {r1, r7, lr} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #24] @ 5b388 <__cxa_atexit@plt+0x4e048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq ip, sp, #64, 4 │ │ │ │ - @ instruction: 0x03a12f38 │ │ │ │ - @ instruction: 0x03a12f2c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq ip, sp, #176, 8 @ 0xb0000000 │ │ │ │ - biceq ip, sp, #176, 8 @ 0xb0000000 │ │ │ │ - biceq ip, sp, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0x03a12ea4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r2, lr, #68, 16 @ 0x440000 │ │ │ │ + biceq r2, lr, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62ac8 <__cxa_atexit@plt+0x55788> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 62a78 <__cxa_atexit@plt+0x55738> │ │ │ │ - ldr r7, [pc, #112] @ 62ad8 <__cxa_atexit@plt+0x55798> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5b3f0 <__cxa_atexit@plt+0x4e0b0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [pc, #64] @ 5b408 <__cxa_atexit@plt+0x4e0c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 5b40c <__cxa_atexit@plt+0x4e0cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5b410 <__cxa_atexit@plt+0x4e0d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r2, lr, #196, 14 @ 0x3100000 │ │ │ │ + biceq r2, lr, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b43c <__cxa_atexit@plt+0x4e0fc> │ │ │ │ + ldr r7, [pc, #24] @ 5b44c <__cxa_atexit@plt+0x4e10c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 62adc <__cxa_atexit@plt+0x5579c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 5afe8 <__cxa_atexit@plt+0x4dca8> │ │ │ │ + ldr r7, [pc, #12] @ 5b450 <__cxa_atexit@plt+0x4e110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 62ae0 <__cxa_atexit@plt+0x557a0> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a21358 │ │ │ │ + @ instruction: 0x03a21330 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 5b48c <__cxa_atexit@plt+0x4e14c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 5b490 <__cxa_atexit@plt+0x4e150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 5b494 <__cxa_atexit@plt+0x4e154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 6e6e8 <__cxa_atexit@plt+0x613a8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r2, lr, #40, 20 @ 0x28000 │ │ │ │ + biceq r2, lr, #104, 14 @ 0x1a00000 │ │ │ │ + @ instruction: 0x03a212e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 5b4f0 <__cxa_atexit@plt+0x4e1b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 5b4f4 <__cxa_atexit@plt+0x4e1b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 62ae4 <__cxa_atexit@plt+0x557a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 62ae8 <__cxa_atexit@plt+0x557a8> │ │ │ │ + ldr r1, [pc, #60] @ 5b4f8 <__cxa_atexit@plt+0x4e1b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 62aec <__cxa_atexit@plt+0x557ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + ldr r1, [pc, #48] @ 5b4fc <__cxa_atexit@plt+0x4e1bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #241 @ 0xf1 │ │ │ │ + add r9, r1, #512 @ 0x200 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 5b500 <__cxa_atexit@plt+0x4e1c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b 3fc7f0 <__cxa_atexit@plt+0x3ef4b0> │ │ │ │ + @ instruction: 0x03a212d0 │ │ │ │ + @ instruction: 0x03a212c0 │ │ │ │ + biceq r2, lr, #220, 12 @ 0xdc00000 │ │ │ │ + biceq r2, lr, #68, 16 @ 0x440000 │ │ │ │ + biceq r2, lr, #188, 18 @ 0x2f0000 │ │ │ │ + @ instruction: 0x03a21290 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b54c <__cxa_atexit@plt+0x4e20c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #60] @ 5b568 <__cxa_atexit@plt+0x4e228> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b554 <__cxa_atexit@plt+0x4e214> │ │ │ │ + ldr r7, [pc, #44] @ 5b570 <__cxa_atexit@plt+0x4e230> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + b 5afe8 <__cxa_atexit@plt+0x4dca8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a12e60 │ │ │ │ - @ instruction: 0x03a12e54 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq ip, sp, #228, 6 @ 0x90000003 │ │ │ │ - biceq ip, sp, #228, 6 @ 0x90000003 │ │ │ │ - biceq ip, sp, #244 @ 0xf4 │ │ │ │ - @ instruction: 0x03a12dec │ │ │ │ + ldr r7, [pc, #16] @ 5b56c <__cxa_atexit@plt+0x4e22c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r2, lr, #92, 12 @ 0x5c00000 │ │ │ │ + @ instruction: 0x03a21240 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x03a21270 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62bb0 <__cxa_atexit@plt+0x55870> │ │ │ │ - ldr lr, [pc, #188] @ 62bd0 <__cxa_atexit@plt+0x55890> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #176] @ 62bd4 <__cxa_atexit@plt+0x55894> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62ba4 <__cxa_atexit@plt+0x55864> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 62bbc <__cxa_atexit@plt+0x5587c> │ │ │ │ - ldr r3, [pc, #140] @ 62bd8 <__cxa_atexit@plt+0x55898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #116] @ 62bdc <__cxa_atexit@plt+0x5589c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 62be0 <__cxa_atexit@plt+0x558a0> │ │ │ │ + bhi 5b5b8 <__cxa_atexit@plt+0x4e278> │ │ │ │ + ldr r2, [pc, #44] @ 5b5c0 <__cxa_atexit@plt+0x4e280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #32] @ 5b5c4 <__cxa_atexit@plt+0x4e284> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #104] @ 62be4 <__cxa_atexit@plt+0x558a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 7ca28 <__cxa_atexit@plt+0x6f6e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq ip, sp, #116 @ 0x74 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - biceq ip, sp, #4, 6 @ 0x10000000 │ │ │ │ - biceq ip, sp, #56 @ 0x38 │ │ │ │ - biceq ip, sp, #32 │ │ │ │ - @ instruction: 0x03a12cf4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r2, lr, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0x03a211cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62c64 <__cxa_atexit@plt+0x55924> │ │ │ │ - ldr r2, [pc, #96] @ 62c70 <__cxa_atexit@plt+0x55930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 62c74 <__cxa_atexit@plt+0x55934> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ 62c78 <__cxa_atexit@plt+0x55938> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #60] @ 62c7c <__cxa_atexit@plt+0x5593c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - biceq ip, sp, #64, 4 │ │ │ │ - biceq fp, sp, #116, 30 @ 0x1d0 │ │ │ │ - biceq fp, sp, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0x03a12c50 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b5f8 <__cxa_atexit@plt+0x4e2b8> │ │ │ │ + ldr r7, [pc, #28] @ 5b60c <__cxa_atexit@plt+0x4e2cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + b 5afe8 <__cxa_atexit@plt+0x4dca8> │ │ │ │ + ldr r7, [pc, #16] @ 5b610 <__cxa_atexit@plt+0x4e2d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x03a2119c │ │ │ │ + @ instruction: 0x03a211c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62cbc <__cxa_atexit@plt+0x5597c> │ │ │ │ - ldr r2, [pc, #36] @ 62cc4 <__cxa_atexit@plt+0x55984> │ │ │ │ + bhi 5b650 <__cxa_atexit@plt+0x4e310> │ │ │ │ + ldr r2, [pc, #36] @ 5b658 <__cxa_atexit@plt+0x4e318> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 62cc8 <__cxa_atexit@plt+0x55988> │ │ │ │ + ldr r5, [pc, #28] @ 5b65c <__cxa_atexit@plt+0x4e31c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sp, #248, 28 @ 0xf80 │ │ │ │ - biceq ip, sp, #208, 2 @ 0x34 │ │ │ │ - @ instruction: 0x03a12c10 │ │ │ │ + biceq r2, lr, #84, 10 @ 0x15000000 │ │ │ │ + biceq r2, lr, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0x03a21178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 62d9c <__cxa_atexit@plt+0x55a5c> │ │ │ │ - ldr r3, [pc, #204] @ 62db8 <__cxa_atexit@plt+0x55a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 62dbc <__cxa_atexit@plt+0x55a7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62d40 <__cxa_atexit@plt+0x55a00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 62da4 <__cxa_atexit@plt+0x55a64> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 62d4c <__cxa_atexit@plt+0x55a0c> │ │ │ │ - ldr r7, [pc, #144] @ 62dc0 <__cxa_atexit@plt+0x55a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 62dc4 <__cxa_atexit@plt+0x55a84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 62dc8 <__cxa_atexit@plt+0x55a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 62dcc <__cxa_atexit@plt+0x55a8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 62dd0 <__cxa_atexit@plt+0x55a90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 62dd4 <__cxa_atexit@plt+0x55a94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq fp, sp, #160, 28 @ 0xa00 │ │ │ │ - @ instruction: 0x03a12b98 │ │ │ │ - @ instruction: 0x03a12b8c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq ip, sp, #16, 2 │ │ │ │ - biceq ip, sp, #16, 2 │ │ │ │ - biceq fp, sp, #32, 28 @ 0x200 │ │ │ │ - @ instruction: 0x03a12b04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62e68 <__cxa_atexit@plt+0x55b28> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 62e18 <__cxa_atexit@plt+0x55ad8> │ │ │ │ - ldr r7, [pc, #112] @ 62e78 <__cxa_atexit@plt+0x55b38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 62e7c <__cxa_atexit@plt+0x55b3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 62e80 <__cxa_atexit@plt+0x55b40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 62e84 <__cxa_atexit@plt+0x55b44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 62e88 <__cxa_atexit@plt+0x55b48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 62e8c <__cxa_atexit@plt+0x55b4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a12ac0 │ │ │ │ - @ instruction: 0x03a12ab4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq ip, sp, #68 @ 0x44 │ │ │ │ - biceq ip, sp, #68 @ 0x44 │ │ │ │ - biceq fp, sp, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0x03a12a4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 62f10 <__cxa_atexit@plt+0x55bd0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b6dc <__cxa_atexit@plt+0x4e39c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 62f18 <__cxa_atexit@plt+0x55bd8> │ │ │ │ - ldr r1, [pc, #100] @ 62f2c <__cxa_atexit@plt+0x55bec> │ │ │ │ + bcc 5b6e8 <__cxa_atexit@plt+0x4e3a8> │ │ │ │ + ldr r1, [pc, #100] @ 5b6f8 <__cxa_atexit@plt+0x4e3b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 62f30 <__cxa_atexit@plt+0x55bf0> │ │ │ │ + ldr r8, [pc, #96] @ 5b6fc <__cxa_atexit@plt+0x4e3bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #92] @ 5b700 <__cxa_atexit@plt+0x4e3c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 62f34 <__cxa_atexit@plt+0x55bf4> │ │ │ │ + ldr r1, [pc, #76] @ 5b704 <__cxa_atexit@plt+0x4e3c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ 62f38 <__cxa_atexit@plt+0x55bf8> │ │ │ │ + ldr r0, [pc, #68] @ 5b708 <__cxa_atexit@plt+0x4e3c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r3 │ │ │ │ - b 62f20 <__cxa_atexit@plt+0x55be0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - biceq fp, sp, #200, 24 @ 0xc800 │ │ │ │ - biceq fp, sp, #188, 24 @ 0xbc00 │ │ │ │ - biceq fp, sp, #164, 24 @ 0xa400 │ │ │ │ - @ instruction: 0x03a12994 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62f78 <__cxa_atexit@plt+0x55c38> │ │ │ │ - ldr r2, [pc, #36] @ 62f80 <__cxa_atexit@plt+0x55c40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 62f84 <__cxa_atexit@plt+0x55c44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sp, #60, 24 @ 0x3c00 │ │ │ │ - biceq fp, sp, #20, 30 @ 0x50 │ │ │ │ - @ instruction: 0x03a12954 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 63058 <__cxa_atexit@plt+0x55d18> │ │ │ │ - ldr r3, [pc, #204] @ 63074 <__cxa_atexit@plt+0x55d34> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq ip, #131072000 @ 0x7d00000 │ │ │ │ + biceq r2, lr, #228, 8 @ 0xe4000000 │ │ │ │ + biceq r2, lr, #240, 14 @ 0x3c00000 │ │ │ │ + biceq r2, lr, #200, 8 @ 0xc8000000 │ │ │ │ + @ instruction: 0x03a21104 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b744 <__cxa_atexit@plt+0x4e404> │ │ │ │ + ldr r3, [pc, #28] @ 5b74c <__cxa_atexit@plt+0x4e40c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 63078 <__cxa_atexit@plt+0x55d38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62ffc <__cxa_atexit@plt+0x55cbc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 63060 <__cxa_atexit@plt+0x55d20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 63008 <__cxa_atexit@plt+0x55cc8> │ │ │ │ - ldr r7, [pc, #144] @ 6307c <__cxa_atexit@plt+0x55d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 63080 <__cxa_atexit@plt+0x55d40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r8} │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a210b4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 5b770 <__cxa_atexit@plt+0x4e430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x03a21080 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b7a8 <__cxa_atexit@plt+0x4e468> │ │ │ │ + ldr r3, [pc, #68] @ 5b7d8 <__cxa_atexit@plt+0x4e498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 5b7d4 <__cxa_atexit@plt+0x4e494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b7cc <__cxa_atexit@plt+0x4e48c> │ │ │ │ + b 5b7e8 <__cxa_atexit@plt+0x4e4a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 63084 <__cxa_atexit@plt+0x55d44> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r2, lr, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0x03a21018 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b834 <__cxa_atexit@plt+0x4e4f4> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5b870 <__cxa_atexit@plt+0x4e530> │ │ │ │ + ldr r2, [pc, #128] @ 5b890 <__cxa_atexit@plt+0x4e550> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 63088 <__cxa_atexit@plt+0x55d48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 6308c <__cxa_atexit@plt+0x55d4c> │ │ │ │ + ldr r1, [pc, #124] @ 5b894 <__cxa_atexit@plt+0x4e554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 63090 <__cxa_atexit@plt+0x55d50> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + str r1, [r5, #12]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq fp, sp, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0x03a128dc │ │ │ │ - @ instruction: 0x03a128d0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq fp, sp, #84, 28 @ 0x540 │ │ │ │ - biceq fp, sp, #84, 28 @ 0x540 │ │ │ │ - biceq fp, sp, #100, 22 @ 0x19000 │ │ │ │ - @ instruction: 0x03a12848 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 63124 <__cxa_atexit@plt+0x55de4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 630d4 <__cxa_atexit@plt+0x55d94> │ │ │ │ - ldr r7, [pc, #112] @ 63134 <__cxa_atexit@plt+0x55df4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 63138 <__cxa_atexit@plt+0x55df8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 6313c <__cxa_atexit@plt+0x55dfc> │ │ │ │ + bcc 5b878 <__cxa_atexit@plt+0x4e538> │ │ │ │ + ldr r2, [pc, #64] @ 5b888 <__cxa_atexit@plt+0x4e548> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r0, [pc, #56] @ 5b88c <__cxa_atexit@plt+0x4e54c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 63140 <__cxa_atexit@plt+0x55e00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 63144 <__cxa_atexit@plt+0x55e04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 63148 <__cxa_atexit@plt+0x55e08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + mov r6, #12 │ │ │ │ + b 5b87c <__cxa_atexit@plt+0x4e53c> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a12804 │ │ │ │ - @ instruction: 0x03a127f8 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq fp, sp, #136, 26 @ 0x2200 │ │ │ │ - biceq fp, sp, #136, 26 @ 0x2200 │ │ │ │ - biceq fp, sp, #152, 20 @ 0x98000 │ │ │ │ - @ instruction: 0x03a12784 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + biceq r2, lr, #148, 10 @ 0x25000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + biceq r2, lr, #208, 10 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b8cc <__cxa_atexit@plt+0x4e58c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5b8d4 <__cxa_atexit@plt+0x4e594> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r2, lr, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0x03a20ef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63188 <__cxa_atexit@plt+0x55e48> │ │ │ │ - ldr r2, [pc, #36] @ 63190 <__cxa_atexit@plt+0x55e50> │ │ │ │ + bhi 5b90c <__cxa_atexit@plt+0x4e5cc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5b914 <__cxa_atexit@plt+0x4e5d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 63194 <__cxa_atexit@plt+0x55e54> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 7ca28 <__cxa_atexit@plt+0x6f6e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sp, #44, 20 @ 0x2c000 │ │ │ │ - biceq fp, sp, #4, 26 @ 0x100 │ │ │ │ - @ instruction: 0x03a12744 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 63268 <__cxa_atexit@plt+0x55f28> │ │ │ │ - ldr r3, [pc, #204] @ 63284 <__cxa_atexit@plt+0x55f44> │ │ │ │ + biceq r2, lr, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0x03a20f38 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b948 <__cxa_atexit@plt+0x4e608> │ │ │ │ + ldr r3, [pc, #28] @ 5b958 <__cxa_atexit@plt+0x4e618> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 63288 <__cxa_atexit@plt+0x55f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6320c <__cxa_atexit@plt+0x55ecc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 63270 <__cxa_atexit@plt+0x55f30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 63218 <__cxa_atexit@plt+0x55ed8> │ │ │ │ - ldr r7, [pc, #144] @ 6328c <__cxa_atexit@plt+0x55f4c> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + b 3fc800 <__cxa_atexit@plt+0x3ef4c0> │ │ │ │ + ldr r7, [pc, #12] @ 5b95c <__cxa_atexit@plt+0x4e61c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 63290 <__cxa_atexit@plt+0x55f50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x03a20f20 │ │ │ │ + @ instruction: 0x03a20ef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 5b984 <__cxa_atexit@plt+0x4e644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a20ecc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b9f8 <__cxa_atexit@plt+0x4e6b8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #112] @ 5ba24 <__cxa_atexit@plt+0x4e6e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5ba18 <__cxa_atexit@plt+0x4e6d8> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 5b9f8 <__cxa_atexit@plt+0x4e6b8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #84] @ 5ba30 <__cxa_atexit@plt+0x4e6f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #68] @ 5ba34 <__cxa_atexit@plt+0x4e6f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ + ldr r3, [pc, #40] @ 5ba28 <__cxa_atexit@plt+0x4e6e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 5ba2c <__cxa_atexit@plt+0x4e6ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 63294 <__cxa_atexit@plt+0x55f54> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a20dc0 │ │ │ │ + biceq r2, lr, #224, 6 @ 0x80000003 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq r2, lr, #188, 8 @ 0xbc000000 │ │ │ │ + @ instruction: 0x03a20e1c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5ba78 <__cxa_atexit@plt+0x4e738> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #68] @ 5baa0 <__cxa_atexit@plt+0x4e760> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 63298 <__cxa_atexit@plt+0x55f58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 6329c <__cxa_atexit@plt+0x55f5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 632a0 <__cxa_atexit@plt+0x55f60> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq fp, sp, #212, 18 @ 0x350000 │ │ │ │ - @ instruction: 0x03a126cc │ │ │ │ - @ instruction: 0x03a126c0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq fp, sp, #68, 24 @ 0x4400 │ │ │ │ - biceq fp, sp, #68, 24 @ 0x4400 │ │ │ │ - biceq fp, sp, #84, 18 @ 0x150000 │ │ │ │ - @ instruction: 0x03a12638 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #52] @ 5baa4 <__cxa_atexit@plt+0x4e764> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ + ldr r3, [pc, #24] @ 5ba98 <__cxa_atexit@plt+0x4e758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 5ba9c <__cxa_atexit@plt+0x4e75c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + @ instruction: 0x03a20d40 │ │ │ │ + biceq r2, lr, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq r2, lr, #60, 8 @ 0x3c000000 │ │ │ │ + @ instruction: 0x03a20d9c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5bb14 <__cxa_atexit@plt+0x4e7d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63334 <__cxa_atexit@plt+0x55ff4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 632e4 <__cxa_atexit@plt+0x55fa4> │ │ │ │ - ldr r7, [pc, #112] @ 63344 <__cxa_atexit@plt+0x56004> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5bb30 <__cxa_atexit@plt+0x4e7f0> │ │ │ │ + ldr r7, [pc, #96] @ 5bb3c <__cxa_atexit@plt+0x4e7fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 63348 <__cxa_atexit@plt+0x56008> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #92] @ 5bb40 <__cxa_atexit@plt+0x4e800> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r3, r6, #2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5bb28 <__cxa_atexit@plt+0x4e7e8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 5bc9c <__cxa_atexit@plt+0x4e95c> │ │ │ │ + ldr r3, [pc, #40] @ 5bb44 <__cxa_atexit@plt+0x4e804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 6334c <__cxa_atexit@plt+0x5600c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 63350 <__cxa_atexit@plt+0x56010> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + biceq r2, lr, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a20cec │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5bc9c <__cxa_atexit@plt+0x4e95c> │ │ │ │ + @ instruction: 0x03a20ce4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5bbcc <__cxa_atexit@plt+0x4e88c> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5bc38 <__cxa_atexit@plt+0x4e8f8> │ │ │ │ + ldr r0, [pc, #204] @ 5bc64 <__cxa_atexit@plt+0x4e924> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #200] @ 5bc68 <__cxa_atexit@plt+0x4e928> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + sub r6, r3, #2 │ │ │ │ + stmib r2, {r0, r6} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5bc2c <__cxa_atexit@plt+0x4e8ec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 5bc9c <__cxa_atexit@plt+0x4e95c> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5bc40 <__cxa_atexit@plt+0x4e900> │ │ │ │ + ldr r8, [pc, #116] @ 5bc54 <__cxa_atexit@plt+0x4e914> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 5bc58 <__cxa_atexit@plt+0x4e918> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #80] @ 5bc5c <__cxa_atexit@plt+0x4e91c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 63354 <__cxa_atexit@plt+0x56014> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 63358 <__cxa_atexit@plt+0x56018> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ + ldr r0, [pc, #76] @ 5bc60 <__cxa_atexit@plt+0x4e920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 5bbbc <__cxa_atexit@plt+0x4e87c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + b 5bc44 <__cxa_atexit@plt+0x4e904> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0x03a125f4 │ │ │ │ - @ instruction: 0x03a125e8 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq fp, sp, #120, 22 @ 0x1e000 │ │ │ │ - biceq fp, sp, #120, 22 @ 0x1e000 │ │ │ │ - biceq fp, sp, #136, 16 @ 0x880000 │ │ │ │ - @ instruction: 0x03a12580 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 633e0 <__cxa_atexit@plt+0x560a0> │ │ │ │ - ldr lr, [pc, #108] @ 633ec <__cxa_atexit@plt+0x560ac> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + biceq r2, lr, #164 @ 0xa4 │ │ │ │ + biceq r2, lr, #0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq r2, lr, #20, 2 │ │ │ │ + @ instruction: 0x03a20bc8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5bc9c <__cxa_atexit@plt+0x4e95c> │ │ │ │ + @ instruction: 0x03a20bb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 5bc9c <__cxa_atexit@plt+0x4e95c> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5bd28 <__cxa_atexit@plt+0x4e9e8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 5bd54 <__cxa_atexit@plt+0x4ea14> │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5bde0 <__cxa_atexit@plt+0x4eaa0> │ │ │ │ + ldr r2, [pc, #352] @ 5be40 <__cxa_atexit@plt+0x4eb00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #348] @ 5be44 <__cxa_atexit@plt+0x4eb04> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r2, [pc, #92] @ 633f0 <__cxa_atexit@plt+0x560b0> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r0, [pc, #340] @ 5be48 <__cxa_atexit@plt+0x4eb08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + sub r2, r3, #23 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + ldr r2, [pc, #244] @ 5be24 <__cxa_atexit@plt+0x4eae4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5bd74 <__cxa_atexit@plt+0x4ea34> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5bd80 <__cxa_atexit@plt+0x4ea40> │ │ │ │ + ldr r3, [pc, #212] @ 5be30 <__cxa_atexit@plt+0x4eaf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #208] @ 5be34 <__cxa_atexit@plt+0x4eaf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r3, #24 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r2, #3 │ │ │ │ - beq 633d4 <__cxa_atexit@plt+0x56094> │ │ │ │ - mov r7, r2 │ │ │ │ - b 63400 <__cxa_atexit@plt+0x560c0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq fp, sp, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0x03a124e8 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r9, [r1, #4] │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [r0, #-8]! │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5be00 <__cxa_atexit@plt+0x4eac0> │ │ │ │ + ldr r0, [pc, #132] @ 5be38 <__cxa_atexit@plt+0x4eaf8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #128] @ 5be3c <__cxa_atexit@plt+0x4eafc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [pc, #68] @ 5be2c <__cxa_atexit@plt+0x4eaec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r1, [pc, #32] @ 5be28 <__cxa_atexit@plt+0x4eae8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r0] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a20a50 │ │ │ │ + biceq r2, lr, #132 @ 0x84 │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + biceq r2, lr, #44 @ 0x2c │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + biceq r2, lr, #248 @ 0xf8 │ │ │ │ + @ instruction: 0x03a209c8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63544 <__cxa_atexit@plt+0x56204> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + bcc 5bec0 <__cxa_atexit@plt+0x4eb80> │ │ │ │ + ldr r2, [pc, #96] @ 5bed8 <__cxa_atexit@plt+0x4eb98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 5bedc <__cxa_atexit@plt+0x4eb9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r0, [pc, #84] @ 5bee0 <__cxa_atexit@plt+0x4eba0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 63480 <__cxa_atexit@plt+0x56140> │ │ │ │ - ldr r7, [pc, #308] @ 63568 <__cxa_atexit@plt+0x56228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #292] @ 6356c <__cxa_atexit@plt+0x5622c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #288] @ 63570 <__cxa_atexit@plt+0x56230> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b 3fc768 <__cxa_atexit@plt+0x3ef428> │ │ │ │ + ldr r3, [pc, #28] @ 5bee4 <__cxa_atexit@plt+0x4eba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + biceq r1, lr, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0x03a2093c │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5bf24 <__cxa_atexit@plt+0x4ebe4> │ │ │ │ + ldr r3, [pc, #160] @ 5bfac <__cxa_atexit@plt+0x4ec6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #156] @ 5bfb0 <__cxa_atexit@plt+0x4ec70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #280] @ 63574 <__cxa_atexit@plt+0x56234> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bne 63538 <__cxa_atexit@plt+0x561f8> │ │ │ │ - ldr lr, [r1, #11] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r0, lr │ │ │ │ - bge 634ec <__cxa_atexit@plt+0x561ac> │ │ │ │ - ldr r7, [pc, #184] @ 63558 <__cxa_atexit@plt+0x56218> │ │ │ │ + str r2, [r5, #16]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #8]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str lr, [r1, #12] │ │ │ │ + add r0, r6, #16 │ │ │ │ + cmp r3, r0 │ │ │ │ + bcc 5bf84 <__cxa_atexit@plt+0x4ec44> │ │ │ │ + ldr r3, [pc, #96] @ 5bfb4 <__cxa_atexit@plt+0x4ec74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr r1, [pc, #88] @ 5bfb8 <__cxa_atexit@plt+0x4ec78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r0 │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r7, [pc, #28] @ 5bfa8 <__cxa_atexit@plt+0x4ec68> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #168] @ 6355c <__cxa_atexit@plt+0x5621c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #164] @ 63560 <__cxa_atexit@plt+0x56220> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a208a0 │ │ │ │ + biceq r1, lr, #212, 28 @ 0xd40 │ │ │ │ + @ instruction: 0xfffff5b8 │ │ │ │ + biceq r1, lr, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0x03a207d8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c014 <__cxa_atexit@plt+0x4ecd4> │ │ │ │ + ldr r2, [pc, #68] @ 5c02c <__cxa_atexit@plt+0x4ecec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #60] @ 5c030 <__cxa_atexit@plt+0x4ecf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #156] @ 63564 <__cxa_atexit@plt+0x56224> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - bne 63538 <__cxa_atexit@plt+0x561f8> │ │ │ │ - ldr r7, [pc, #88] @ 63550 <__cxa_atexit@plt+0x56210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 63554 <__cxa_atexit@plt+0x56214> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r3, r3, #28 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 3fc770 <__cxa_atexit@plt+0x3ef430> │ │ │ │ + ldr r3, [pc, #24] @ 5c034 <__cxa_atexit@plt+0x4ecf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + biceq r1, lr, #244, 26 @ 0x3d00 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c078 <__cxa_atexit@plt+0x4ed38> │ │ │ │ + ldr r3, [pc, #48] @ 5c090 <__cxa_atexit@plt+0x4ed50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #20] @ 5c094 <__cxa_atexit@plt+0x4ed54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - biceq fp, sp, #100, 18 @ 0x190000 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - biceq fp, sp, #184, 18 @ 0x2e0000 │ │ │ │ - biceq fp, sp, #236, 12 @ 0xec00000 │ │ │ │ - biceq fp, sp, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - biceq fp, sp, #36, 20 @ 0x24000 │ │ │ │ - biceq fp, sp, #88, 14 @ 0x1600000 │ │ │ │ - biceq fp, sp, #64, 14 @ 0x1000000 │ │ │ │ - @ instruction: 0x03a12360 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + biceq r1, lr, #8, 28 @ 0x80 │ │ │ │ + @ instruction: 0x03a207f8 │ │ │ │ + cmneq ip, #2928 @ 0xb70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63604 <__cxa_atexit@plt+0x562c4> │ │ │ │ - ldr r3, [pc, #112] @ 6360c <__cxa_atexit@plt+0x562cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 635ec <__cxa_atexit@plt+0x562ac> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 63610 <__cxa_atexit@plt+0x562d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 635fc <__cxa_atexit@plt+0x562bc> │ │ │ │ - b 6366c <__cxa_atexit@plt+0x5632c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x03a207c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5c104 <__cxa_atexit@plt+0x4edc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5c0fc <__cxa_atexit@plt+0x4edbc> │ │ │ │ + ldr r8, [pc, #40] @ 5c10c <__cxa_atexit@plt+0x4edcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 5c110 <__cxa_atexit@plt+0x4edd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x03a122c8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 6365c <__cxa_atexit@plt+0x5631c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63654 <__cxa_atexit@plt+0x56314> │ │ │ │ - b 6366c <__cxa_atexit@plt+0x5632c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x03a1227c │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 636e0 <__cxa_atexit@plt+0x563a0> │ │ │ │ - add r6, r8, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 63708 <__cxa_atexit@plt+0x563c8> │ │ │ │ - ldr lr, [pc, #128] @ 63724 <__cxa_atexit@plt+0x563e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r9, [r8, #8] │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - add r0, r8, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 63710 <__cxa_atexit@plt+0x563d0> │ │ │ │ - ldr r3, [pc, #44] @ 63720 <__cxa_atexit@plt+0x563e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - b 63714 <__cxa_atexit@plt+0x563d4> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0x03a121b0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmneq ip, #201326595 @ 0xc000003 │ │ │ │ + biceq r1, lr, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0x03a20768 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 637b4 <__cxa_atexit@plt+0x56474> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 637bc <__cxa_atexit@plt+0x5647c> │ │ │ │ - ldr ip, [pc, #120] @ 637d8 <__cxa_atexit@plt+0x56498> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #116] @ 637dc <__cxa_atexit@plt+0x5649c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - sub lr, r6, #13 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r7, {r1, r9, sl, ip} │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - ldr r5, [pc, #80] @ 637e0 <__cxa_atexit@plt+0x564a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r1, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c15c <__cxa_atexit@plt+0x4ee1c> │ │ │ │ + ldr r7, [pc, #52] @ 5c16c <__cxa_atexit@plt+0x4ee2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5c150 <__cxa_atexit@plt+0x4ee10> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r6, r7 │ │ │ │ - b 637c4 <__cxa_atexit@plt+0x56484> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 637d4 <__cxa_atexit@plt+0x56494> │ │ │ │ + b 5c180 <__cxa_atexit@plt+0x4ee40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 5c170 <__cxa_atexit@plt+0x4ee30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a12128 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - @ instruction: 0xffffe0c4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 63804 <__cxa_atexit@plt+0x564c4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a20734 │ │ │ │ + @ instruction: 0x03a2070c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5c1fc <__cxa_atexit@plt+0x4eebc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 5c234 <__cxa_atexit@plt+0x4eef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - sub r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63860 <__cxa_atexit@plt+0x56520> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6384c <__cxa_atexit@plt+0x5650c> │ │ │ │ - ldr r3, [pc, #68] @ 63874 <__cxa_atexit@plt+0x56534> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5c1e8 <__cxa_atexit@plt+0x4eea8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5c20c <__cxa_atexit@plt+0x4eecc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 5c220 <__cxa_atexit@plt+0x4eee0> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 5c238 <__cxa_atexit@plt+0x4eef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 63858 <__cxa_atexit@plt+0x56518> │ │ │ │ - b 63884 <__cxa_atexit@plt+0x56544> │ │ │ │ - ldmda r5, {r7, r8, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq 5c1f4 <__cxa_atexit@plt+0x4eeb4> │ │ │ │ + b 5c2d4 <__cxa_atexit@plt+0x4ef94> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 63878 <__cxa_atexit@plt+0x56538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x03a120b8 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #268] @ 6399c <__cxa_atexit@plt+0x5665c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #264] @ 639a0 <__cxa_atexit@plt+0x56660> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #260] @ 639a4 <__cxa_atexit@plt+0x56664> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r9, #1 │ │ │ │ - ldr ip, [pc, #252] @ 639a8 <__cxa_atexit@plt+0x56668> │ │ │ │ - add ip, pc, ip │ │ │ │ - b 638c8 <__cxa_atexit@plt+0x56588> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 63980 <__cxa_atexit@plt+0x56640> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq 6391c <__cxa_atexit@plt+0x565dc> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne 63940 <__cxa_atexit@plt+0x56600> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 63974 <__cxa_atexit@plt+0x56634> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 638b0 <__cxa_atexit@plt+0x56570> │ │ │ │ - b 6398c <__cxa_atexit@plt+0x5664c> │ │ │ │ - str lr, [r5, #4] │ │ │ │ - sub r1, r3, #1 │ │ │ │ - and r1, r1, #7 │ │ │ │ - sub r1, r3, r1 │ │ │ │ - add r1, r1, #8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - bne 63954 <__cxa_atexit@plt+0x56614> │ │ │ │ - b 63974 <__cxa_atexit@plt+0x56634> │ │ │ │ - add r1, r3, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 63974 <__cxa_atexit@plt+0x56634> │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 638b0 <__cxa_atexit@plt+0x56570> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 5c198 <__cxa_atexit@plt+0x4ee58> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 5c1cc <__cxa_atexit@plt+0x4ee8c> │ │ │ │ + ldr r7, [pc, #20] @ 5c23c <__cxa_atexit@plt+0x4eefc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 639fc <__cxa_atexit@plt+0x566bc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #44] @ 63a14 <__cxa_atexit@plt+0x566d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq r1, lr, #192, 18 @ 0x300000 │ │ │ │ + @ instruction: 0x03a20640 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 5c294 <__cxa_atexit@plt+0x4ef54> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 5c2a8 <__cxa_atexit@plt+0x4ef68> │ │ │ │ + ldr r3, [pc, #68] @ 5c2c0 <__cxa_atexit@plt+0x4ef80> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 63a0c <__cxa_atexit@plt+0x566cc> │ │ │ │ - b 63884 <__cxa_atexit@plt+0x56544> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ + beq 5c28c <__cxa_atexit@plt+0x4ef4c> │ │ │ │ + b 5c2d4 <__cxa_atexit@plt+0x4ef94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63a58 <__cxa_atexit@plt+0x56718> │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 5c274 <__cxa_atexit@plt+0x4ef34> │ │ │ │ + ldr r7, [pc, #20] @ 5c2c4 <__cxa_atexit@plt+0x4ef84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq r1, lr, #56, 18 @ 0xe0000 │ │ │ │ + @ instruction: 0x03a205b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 63a6c <__cxa_atexit@plt+0x5672c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5c344 <__cxa_atexit@plt+0x4f004> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5c36c <__cxa_atexit@plt+0x4f02c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5c3f0 <__cxa_atexit@plt+0x4f0b0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5c3c0 <__cxa_atexit@plt+0x4f080> │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 5c430 <__cxa_atexit@plt+0x4f0f0> │ │ │ │ + ldr r2, [pc, #324] @ 5c460 <__cxa_atexit@plt+0x4f120> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 63a64 <__cxa_atexit@plt+0x56724> │ │ │ │ - b 63884 <__cxa_atexit@plt+0x56544> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ + beq 5c428 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 5c390 <__cxa_atexit@plt+0x4f050> │ │ │ │ + b 5c41c <__cxa_atexit@plt+0x4f0dc> │ │ │ │ + ldr r2, [pc, #260] @ 5c450 <__cxa_atexit@plt+0x4f110> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 63ab0 <__cxa_atexit@plt+0x56770> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 63ac4 <__cxa_atexit@plt+0x56784> │ │ │ │ + beq 5c3a8 <__cxa_atexit@plt+0x4f068> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5c428 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + b 5c390 <__cxa_atexit@plt+0x4f050> │ │ │ │ + ldr r2, [pc, #208] @ 5c444 <__cxa_atexit@plt+0x4f104> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63abc <__cxa_atexit@plt+0x5677c> │ │ │ │ - b 63884 <__cxa_atexit@plt+0x56544> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 5c3b4 <__cxa_atexit@plt+0x4f074> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 5c428 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + ldr r7, [pc, #176] @ 5c448 <__cxa_atexit@plt+0x4f108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #168] @ 5c44c <__cxa_atexit@plt+0x4f10c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [pc, #148] @ 5c45c <__cxa_atexit@plt+0x4f11c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c428 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5c390 <__cxa_atexit@plt+0x4f050> │ │ │ │ + b 5c41c <__cxa_atexit@plt+0x4f0dc> │ │ │ │ + ldr r2, [pc, #96] @ 5c458 <__cxa_atexit@plt+0x4f118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c428 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c390 <__cxa_atexit@plt+0x4f050> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ + ldr r7, [pc, #28] @ 5c454 <__cxa_atexit@plt+0x4f114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + @ instruction: 0x03a204f0 │ │ │ │ + @ instruction: 0x03a204e4 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + biceq r1, lr, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x03a2041c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 5c494 <__cxa_atexit@plt+0x4f154> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 5c4ac <__cxa_atexit@plt+0x4f16c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5c4b0 <__cxa_atexit@plt+0x4f170> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a203ec │ │ │ │ + @ instruction: 0x03a203e0 │ │ │ │ + @ instruction: 0x03a203cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5c4e4 <__cxa_atexit@plt+0x4f1a4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 5c4fc <__cxa_atexit@plt+0x4f1bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5c500 <__cxa_atexit@plt+0x4f1c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a2039c │ │ │ │ + @ instruction: 0x03a20390 │ │ │ │ + @ instruction: 0x03a2037c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c534 <__cxa_atexit@plt+0x4f1f4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 5c54c <__cxa_atexit@plt+0x4f20c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5c550 <__cxa_atexit@plt+0x4f210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a2034c │ │ │ │ + @ instruction: 0x03a20340 │ │ │ │ + @ instruction: 0x03a2032c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c57c <__cxa_atexit@plt+0x4f23c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 5c594 <__cxa_atexit@plt+0x4f254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5c598 <__cxa_atexit@plt+0x4f258> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a20304 │ │ │ │ + @ instruction: 0x03a202f8 │ │ │ │ + @ instruction: 0x03a202e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5c5c4 <__cxa_atexit@plt+0x4f284> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 5c5dc <__cxa_atexit@plt+0x4f29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 5c5e0 <__cxa_atexit@plt+0x4f2a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a202bc │ │ │ │ + @ instruction: 0x03a202b0 │ │ │ │ + @ instruction: 0x03a202a8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63b50 <__cxa_atexit@plt+0x56810> │ │ │ │ - ldr r2, [pc, #136] @ 63b6c <__cxa_atexit@plt+0x5682c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 5c644 <__cxa_atexit@plt+0x4f304> │ │ │ │ + ldr r7, [pc, #96] @ 5c668 <__cxa_atexit@plt+0x4f328> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 63b70 <__cxa_atexit@plt+0x56830> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63b44 <__cxa_atexit@plt+0x56804> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 63b58 <__cxa_atexit@plt+0x56818> │ │ │ │ - ldr r3, [pc, #88] @ 63b74 <__cxa_atexit@plt+0x56834> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 63b78 <__cxa_atexit@plt+0x56838> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5c654 <__cxa_atexit@plt+0x4f314> │ │ │ │ + ldr r7, [pc, #76] @ 5c66c <__cxa_atexit@plt+0x4f32c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5c638 <__cxa_atexit@plt+0x4f2f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5c180 <__cxa_atexit@plt+0x4ee40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 5c674 <__cxa_atexit@plt+0x4f334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 5c670 <__cxa_atexit@plt+0x4f330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq fp, sp, #168 @ 0xa8 │ │ │ │ - biceq fp, sp, #140 @ 0x8c │ │ │ │ - biceq fp, sp, #60, 6 @ 0xf0000000 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + @ instruction: 0x03a2023c │ │ │ │ + @ instruction: 0x03a20254 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63bc4 <__cxa_atexit@plt+0x56884> │ │ │ │ - ldr r2, [pc, #48] @ 63bd0 <__cxa_atexit@plt+0x56890> │ │ │ │ + ldr r2, [pc, #36] @ 5c6ac <__cxa_atexit@plt+0x4f36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ 5c6b0 <__cxa_atexit@plt+0x4f370> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 63bd4 <__cxa_atexit@plt+0x56894> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq fp, sp, #8 │ │ │ │ - biceq fp, sp, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x03a11d44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63c14 <__cxa_atexit@plt+0x568d4> │ │ │ │ - ldr r2, [pc, #36] @ 63c1c <__cxa_atexit@plt+0x568dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 63c20 <__cxa_atexit@plt+0x568e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, sp, #160, 30 @ 0x280 │ │ │ │ - biceq fp, sp, #204, 2 @ 0x33 │ │ │ │ - @ instruction: 0x03a11cf8 │ │ │ │ + biceq r1, lr, #96, 10 @ 0x18000000 │ │ │ │ + biceq r1, lr, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63c90 <__cxa_atexit@plt+0x56950> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 63c9c <__cxa_atexit@plt+0x5695c> │ │ │ │ - ldr r1, [pc, #84] @ 63cac <__cxa_atexit@plt+0x5696c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 63cb0 <__cxa_atexit@plt+0x56970> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 63cb4 <__cxa_atexit@plt+0x56974> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 63cb8 <__cxa_atexit@plt+0x56978> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + bhi 5c6e8 <__cxa_atexit@plt+0x4f3a8> │ │ │ │ + ldr r2, [pc, #28] @ 5c6f0 <__cxa_atexit@plt+0x4f3b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c720 <__cxa_atexit@plt+0x4f3e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #100] @ 5c778 <__cxa_atexit@plt+0x4f438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sl, sp, #64, 30 @ 0x100 │ │ │ │ - biceq sl, sp, #68, 30 @ 0x110 │ │ │ │ - biceq sl, sp, #40, 30 @ 0xa0 │ │ │ │ - biceq fp, sp, #80, 2 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63cf8 <__cxa_atexit@plt+0x569b8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #28] @ 63d00 <__cxa_atexit@plt+0x569c0> │ │ │ │ + ldr r2, [pc, #76] @ 5c774 <__cxa_atexit@plt+0x4f434> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ 63d04 <__cxa_atexit@plt+0x569c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b 63804 <__cxa_atexit@plt+0x564c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c768 <__cxa_atexit@plt+0x4f428> │ │ │ │ + ldr r3, [pc, #40] @ 5c77c <__cxa_atexit@plt+0x4f43c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r7, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq sl, sp, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r1, lr, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63d58 <__cxa_atexit@plt+0x56a18> │ │ │ │ - ldr lr, [pc, #60] @ 63d70 <__cxa_atexit@plt+0x56a30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + bcc 5c7c0 <__cxa_atexit@plt+0x4f480> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 5c7cc <__cxa_atexit@plt+0x4f48c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 63d74 <__cxa_atexit@plt+0x56a34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq fp, sp, #80, 2 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r1, lr, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63dbc <__cxa_atexit@plt+0x56a7c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 63dd4 <__cxa_atexit@plt+0x56a94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 63dd8 <__cxa_atexit@plt+0x56a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq fp, sp, #216 @ 0xd8 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c844 <__cxa_atexit@plt+0x4f504> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5c84c <__cxa_atexit@plt+0x4f50c> │ │ │ │ + ldr r7, [pc, #112] @ 5c874 <__cxa_atexit@plt+0x4f534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #108] @ 5c878 <__cxa_atexit@plt+0x4f538> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63e60 <__cxa_atexit@plt+0x56b20> │ │ │ │ - ldr r2, [pc, #132] @ 63e7c <__cxa_atexit@plt+0x56b3c> │ │ │ │ + bhi 5c864 <__cxa_atexit@plt+0x4f524> │ │ │ │ + ldr r2, [pc, #84] @ 5c880 <__cxa_atexit@plt+0x4f540> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 63e80 <__cxa_atexit@plt+0x56b40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63e54 <__cxa_atexit@plt+0x56b14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 63e68 <__cxa_atexit@plt+0x56b28> │ │ │ │ - ldr r3, [pc, #84] @ 63e84 <__cxa_atexit@plt+0x56b44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #76] @ 63e88 <__cxa_atexit@plt+0x56b48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5c854 <__cxa_atexit@plt+0x4f514> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 5c87c <__cxa_atexit@plt+0x4f53c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq sl, sp, #148, 26 @ 0x2500 │ │ │ │ - biceq sl, sp, #120, 26 @ 0x1e00 │ │ │ │ - biceq fp, sp, #48 @ 0x30 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0x03a2005c │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63ed0 <__cxa_atexit@plt+0x56b90> │ │ │ │ - ldr r2, [pc, #44] @ 63edc <__cxa_atexit@plt+0x56b9c> │ │ │ │ + bcc 5c8b8 <__cxa_atexit@plt+0x4f578> │ │ │ │ + ldr r2, [pc, #28] @ 5c8c4 <__cxa_atexit@plt+0x4f584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 63ee0 <__cxa_atexit@plt+0x56ba0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, sp, #248, 24 @ 0xf800 │ │ │ │ - biceq sl, sp, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r1, lr, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63f78 <__cxa_atexit@plt+0x56c38> │ │ │ │ - ldr lr, [pc, #148] @ 63f98 <__cxa_atexit@plt+0x56c58> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ 63f9c <__cxa_atexit@plt+0x56c5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63f6c <__cxa_atexit@plt+0x56c2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 63f84 <__cxa_atexit@plt+0x56c44> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #84] @ 63fa0 <__cxa_atexit@plt+0x56c60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 5c8fc <__cxa_atexit@plt+0x4f5bc> │ │ │ │ + ldr r2, [pc, #28] @ 5c904 <__cxa_atexit@plt+0x4f5c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c924 <__cxa_atexit@plt+0x4f5e4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [pc, #72] @ 5c97c <__cxa_atexit@plt+0x4f63c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c970 <__cxa_atexit@plt+0x4f630> │ │ │ │ + ldr r2, [pc, #36] @ 5c980 <__cxa_atexit@plt+0x4f640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq sl, sp, #132, 24 @ 0x8400 │ │ │ │ - biceq sl, sp, #36, 30 @ 0x90 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 63fe8 <__cxa_atexit@plt+0x56ca8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 63ff4 <__cxa_atexit@plt+0x56cb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 5c9f8 <__cxa_atexit@plt+0x4f6b8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ca40 <__cxa_atexit@plt+0x4f700> │ │ │ │ + ldr lr, [pc, #148] @ 5ca4c <__cxa_atexit@plt+0x4f70c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr r1, [pc, #144] @ 5ca50 <__cxa_atexit@plt+0x4f710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #136] @ 5ca54 <__cxa_atexit@plt+0x4f714> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ca40 <__cxa_atexit@plt+0x4f700> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr lr, [pc, #64] @ 5ca58 <__cxa_atexit@plt+0x4f718> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #60] @ 5ca5c <__cxa_atexit@plt+0x4f71c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r1, lr, #248, 8 @ 0xf8000000 │ │ │ │ + biceq r1, lr, #216, 2 @ 0x36 │ │ │ │ + biceq r1, lr, #192, 2 @ 0x30 │ │ │ │ + biceq r1, lr, #152, 8 @ 0x98000000 │ │ │ │ + biceq r1, lr, #108, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5cab8 <__cxa_atexit@plt+0x4f778> │ │ │ │ + ldr r3, [pc, #84] @ 5cadc <__cxa_atexit@plt+0x4f79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cad0 <__cxa_atexit@plt+0x4f790> │ │ │ │ + ldr r3, [pc, #64] @ 5cae4 <__cxa_atexit@plt+0x4f7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #32] @ 5cae0 <__cxa_atexit@plt+0x4f7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, sp, #164, 28 @ 0xa40 │ │ │ │ - @ instruction: 0x03a11924 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0x03a1fdfc │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cb1c <__cxa_atexit@plt+0x4f7dc> │ │ │ │ + ldr r3, [pc, #36] @ 5cb2c <__cxa_atexit@plt+0x4f7ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5cb30 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1fd9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cb50 <__cxa_atexit@plt+0x4f810> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cb98 <__cxa_atexit@plt+0x4f858> │ │ │ │ + ldr r3, [pc, #36] @ 5cba8 <__cxa_atexit@plt+0x4f868> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5cbac <__cxa_atexit@plt+0x4f86c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1fd24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cbcc <__cxa_atexit@plt+0x4f88c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64064 <__cxa_atexit@plt+0x56d24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 64070 <__cxa_atexit@plt+0x56d30> │ │ │ │ - ldr r1, [pc, #84] @ 64080 <__cxa_atexit@plt+0x56d40> │ │ │ │ + bhi 5cc14 <__cxa_atexit@plt+0x4f8d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5cc1c <__cxa_atexit@plt+0x4f8dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 64084 <__cxa_atexit@plt+0x56d44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 64088 <__cxa_atexit@plt+0x56d48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 6408c <__cxa_atexit@plt+0x56d4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, sp, #108, 22 @ 0x1b000 │ │ │ │ - biceq sl, sp, #112, 22 @ 0x1c000 │ │ │ │ - biceq sl, sp, #84, 22 @ 0x15000 │ │ │ │ - biceq sl, sp, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0x03a11888 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + biceq r0, lr, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 640d8 <__cxa_atexit@plt+0x56d98> │ │ │ │ - ldr r7, [pc, #52] @ 640e8 <__cxa_atexit@plt+0x56da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 640cc <__cxa_atexit@plt+0x56d8c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 640fc <__cxa_atexit@plt+0x56dbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 5cc54 <__cxa_atexit@plt+0x4f914> │ │ │ │ + ldr r3, [pc, #36] @ 5cc64 <__cxa_atexit@plt+0x4f924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 640ec <__cxa_atexit@plt+0x56dac> │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5cc68 <__cxa_atexit@plt+0x4f928> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x03a11850 │ │ │ │ - @ instruction: 0x03a1182c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 64140 <__cxa_atexit@plt+0x56e00> │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #116] @ 64194 <__cxa_atexit@plt+0x56e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 64178 <__cxa_atexit@plt+0x56e38> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b 641ac <__cxa_atexit@plt+0x56e6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64188 <__cxa_atexit@plt+0x56e48> │ │ │ │ - ldr r7, [pc, #64] @ 64198 <__cxa_atexit@plt+0x56e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r7, [pc, #52] @ 6419c <__cxa_atexit@plt+0x56e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - biceq sl, sp, #64, 20 @ 0x40000 │ │ │ │ - @ instruction: 0x03a1177c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 642c8 <__cxa_atexit@plt+0x56f88> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r4, [r2, #11] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r0, [pc, #248] @ 642dc <__cxa_atexit@plt+0x56f9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [r1, #3] │ │ │ │ - ldr r4, [r1, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #11] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr sl, [pc, #224] @ 642e0 <__cxa_atexit@plt+0x56fa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r4, [pc, #212] @ 642e4 <__cxa_atexit@plt+0x56fa4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add sl, sl, #2 │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - ldr fp, [pc, #200] @ 642e8 <__cxa_atexit@plt+0x56fa8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r8, [pc, #192] @ 642ec <__cxa_atexit@plt+0x56fac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r4, [pc, #148] @ 642f0 <__cxa_atexit@plt+0x56fb0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #128] @ 642f4 <__cxa_atexit@plt+0x56fb4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 642b8 <__cxa_atexit@plt+0x56f78> │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 64304 <__cxa_atexit@plt+0x56fc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0x03a116a8 │ │ │ │ - biceq sl, sp, #92, 24 @ 0x5c00 │ │ │ │ - biceq sl, sp, #180, 22 @ 0x2d000 │ │ │ │ - biceq sl, sp, #112, 18 @ 0x1c0000 │ │ │ │ - biceq sl, sp, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x03a11624 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1fc6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 64364 <__cxa_atexit@plt+0x57024> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ 64380 <__cxa_atexit@plt+0x57040> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64374 <__cxa_atexit@plt+0x57034> │ │ │ │ - ldr r2, [pc, #64] @ 64384 <__cxa_atexit@plt+0x57044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64374 <__cxa_atexit@plt+0x57034> │ │ │ │ - mov r5, r3 │ │ │ │ - b 643d0 <__cxa_atexit@plt+0x57090> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bne 5cc88 <__cxa_atexit@plt+0x4f948> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x03a11594 │ │ │ │ - andeq r0, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 643c0 <__cxa_atexit@plt+0x57080> │ │ │ │ + ldr r3, [pc, #24] @ 5cca8 <__cxa_atexit@plt+0x4f968> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 643b8 <__cxa_atexit@plt+0x57078> │ │ │ │ - b 643d0 <__cxa_atexit@plt+0x57090> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ccc8 <__cxa_atexit@plt+0x4f988> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x03a11558 │ │ │ │ - andeq r4, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 644dc <__cxa_atexit@plt+0x5719c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 64420 <__cxa_atexit@plt+0x570e0> │ │ │ │ - ldr r3, [pc, #244] @ 644ec <__cxa_atexit@plt+0x571ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 644d4 <__cxa_atexit@plt+0x57194> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ - ldr r2, [pc, #200] @ 644f0 <__cxa_atexit@plt+0x571b0> │ │ │ │ + bcc 5cd18 <__cxa_atexit@plt+0x4f9d8> │ │ │ │ + ldr r2, [pc, #72] @ 5cd28 <__cxa_atexit@plt+0x4f9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #192] @ 644f4 <__cxa_atexit@plt+0x571b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #172] @ 644f8 <__cxa_atexit@plt+0x571b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #164] @ 644fc <__cxa_atexit@plt+0x571bc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #56] @ 0x38 │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #120] @ 64500 <__cxa_atexit@plt+0x571c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 5cd2c <__cxa_atexit@plt+0x4f9ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #88] @ 64504 <__cxa_atexit@plt+0x571c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r3, #7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - biceq sl, sp, #116, 14 @ 0x1d00000 │ │ │ │ - biceq sl, sp, #136, 18 @ 0x220000 │ │ │ │ - biceq sl, sp, #68, 14 @ 0x1100000 │ │ │ │ - biceq sl, sp, #228, 18 @ 0x390000 │ │ │ │ - biceq sl, sp, #224, 18 @ 0x380000 │ │ │ │ - @ instruction: 0x03a11414 │ │ │ │ - andeq r6, r4, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ - and r3, r6, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 645ac <__cxa_atexit@plt+0x5726c> │ │ │ │ - ldr r3, [pc, #276] @ 64664 <__cxa_atexit@plt+0x57324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #2] │ │ │ │ - ldr r1, [r6, #6] │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6, #-4]! │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 64624 <__cxa_atexit@plt+0x572e4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64634 <__cxa_atexit@plt+0x572f4> │ │ │ │ - ldr r3, [pc, #232] @ 64668 <__cxa_atexit@plt+0x57328> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + biceq r1, lr, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cd64 <__cxa_atexit@plt+0x4fa24> │ │ │ │ + ldr r3, [pc, #36] @ 5cd74 <__cxa_atexit@plt+0x4fa34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64624 <__cxa_atexit@plt+0x572e4> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - b 646e4 <__cxa_atexit@plt+0x573a4> │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64648 <__cxa_atexit@plt+0x57308> │ │ │ │ - ldr r8, [pc, #164] @ 6466c <__cxa_atexit@plt+0x5732c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #144] @ 64670 <__cxa_atexit@plt+0x57330> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #100] @ 64674 <__cxa_atexit@plt+0x57334> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5cd78 <__cxa_atexit@plt+0x4fa38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r6, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [pc, #16] @ 64660 <__cxa_atexit@plt+0x57320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - @ instruction: 0x03a112a4 │ │ │ │ - andeq r1, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1fb60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 646bc <__cxa_atexit@plt+0x5737c> │ │ │ │ - ldr r3, [pc, #60] @ 646d4 <__cxa_atexit@plt+0x57394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 646cc <__cxa_atexit@plt+0x5738c> │ │ │ │ - b 646e4 <__cxa_atexit@plt+0x573a4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x03a11244 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #316] @ 64828 <__cxa_atexit@plt+0x574e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64740 <__cxa_atexit@plt+0x57400> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 64748 <__cxa_atexit@plt+0x57408> │ │ │ │ - ldr r3, [pc, #280] @ 64830 <__cxa_atexit@plt+0x574f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64740 <__cxa_atexit@plt+0x57400> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne 5cd98 <__cxa_atexit@plt+0x4fa58> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6480c <__cxa_atexit@plt+0x574cc> │ │ │ │ - ldr r2, [pc, #208] @ 64834 <__cxa_atexit@plt+0x574f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #200] @ 64838 <__cxa_atexit@plt+0x574f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #180] @ 6483c <__cxa_atexit@plt+0x574fc> │ │ │ │ + bcc 5cdd4 <__cxa_atexit@plt+0x4fa94> │ │ │ │ + ldr r2, [pc, #52] @ 5cde4 <__cxa_atexit@plt+0x4faa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #172] @ 64840 <__cxa_atexit@plt+0x57500> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #128] @ 64844 <__cxa_atexit@plt+0x57504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #96] @ 64848 <__cxa_atexit@plt+0x57508> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r6, [pc, #24] @ 6482c <__cxa_atexit@plt+0x574ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - biceq sl, sp, #56, 8 @ 0x38000000 │ │ │ │ - biceq sl, sp, #76, 12 @ 0x4c00000 │ │ │ │ - biceq sl, sp, #8, 8 @ 0x8000000 │ │ │ │ - biceq sl, sp, #168, 12 @ 0xa800000 │ │ │ │ - biceq sl, sp, #164, 12 @ 0xa400000 │ │ │ │ - @ instruction: 0x03a110d0 │ │ │ │ - andeq r0, r2, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 64898 <__cxa_atexit@plt+0x57558> │ │ │ │ - ldr r3, [pc, #280] @ 64988 <__cxa_atexit@plt+0x57648> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r1, lr, #0, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ce1c <__cxa_atexit@plt+0x4fadc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5ce24 <__cxa_atexit@plt+0x4fae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ce5c <__cxa_atexit@plt+0x4fb1c> │ │ │ │ + ldr r3, [pc, #36] @ 5ce6c <__cxa_atexit@plt+0x4fb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64960 <__cxa_atexit@plt+0x57620> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5ce70 <__cxa_atexit@plt+0x4fb30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1fa6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ce90 <__cxa_atexit@plt+0x4fb50> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 64968 <__cxa_atexit@plt+0x57628> │ │ │ │ - ldr r2, [pc, #216] @ 6498c <__cxa_atexit@plt+0x5764c> │ │ │ │ + bcc 5cee0 <__cxa_atexit@plt+0x4fba0> │ │ │ │ + ldr r2, [pc, #72] @ 5cef0 <__cxa_atexit@plt+0x4fbb0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ 64990 <__cxa_atexit@plt+0x57650> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #188] @ 64994 <__cxa_atexit@plt+0x57654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #180] @ 64998 <__cxa_atexit@plt+0x57658> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #136] @ 6499c <__cxa_atexit@plt+0x5765c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ 5cef4 <__cxa_atexit@plt+0x4fbb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #104] @ 649a0 <__cxa_atexit@plt+0x57660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 64984 <__cxa_atexit@plt+0x57644> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - biceq sl, sp, #232, 4 @ 0x8000000e │ │ │ │ - biceq sl, sp, #252, 8 @ 0xfc000000 │ │ │ │ - biceq sl, sp, #184, 4 @ 0x8000000b │ │ │ │ - biceq sl, sp, #88, 10 @ 0x16000000 │ │ │ │ - biceq sl, sp, #84, 10 @ 0x15000000 │ │ │ │ - @ instruction: 0x03a10f78 │ │ │ │ - andeq r2, r2, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ - @ instruction: 0x03a10f54 │ │ │ │ - andeq sp, r0, fp, asr #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64a9c <__cxa_atexit@plt+0x5775c> │ │ │ │ - ldr r2, [pc, #192] @ 64ab8 <__cxa_atexit@plt+0x57778> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #184] @ 64abc <__cxa_atexit@plt+0x5777c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r6, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #164] @ 64ac0 <__cxa_atexit@plt+0x57780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #156] @ 64ac4 <__cxa_atexit@plt+0x57784> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - sub lr, r6, #30 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #112] @ 64ac8 <__cxa_atexit@plt+0x57788> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #80] @ 64acc <__cxa_atexit@plt+0x5778c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #44] @ 64ad0 <__cxa_atexit@plt+0x57790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - biceq sl, sp, #164, 2 @ 0x29 │ │ │ │ - biceq sl, sp, #184, 6 @ 0xe0000002 │ │ │ │ - biceq sl, sp, #116, 2 │ │ │ │ - biceq sl, sp, #20, 8 @ 0x14000000 │ │ │ │ - biceq sl, sp, #16, 8 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r5, r1, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64b58 <__cxa_atexit@plt+0x57818> │ │ │ │ - ldr r8, [pc, #116] @ 64b70 <__cxa_atexit@plt+0x57830> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 64b74 <__cxa_atexit@plt+0x57834> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #52] @ 64b78 <__cxa_atexit@plt+0x57838> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r3, [pc, #28] @ 64b7c <__cxa_atexit@plt+0x5783c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff1c4 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 64bd8 <__cxa_atexit@plt+0x57898> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 64bf0 <__cxa_atexit@plt+0x578b0> │ │ │ │ - ldr r2, [pc, #100] @ 64c1c <__cxa_atexit@plt+0x578dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #96] @ 64c20 <__cxa_atexit@plt+0x578e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #80] @ 64c24 <__cxa_atexit@plt+0x578e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 64c18 <__cxa_atexit@plt+0x578d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 64c10 <__cxa_atexit@plt+0x578d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 64c14 <__cxa_atexit@plt+0x578d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x03a10d38 │ │ │ │ - @ instruction: 0x03a1098c │ │ │ │ - @ instruction: 0x03a10d58 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - @ instruction: 0x03a109cc │ │ │ │ - @ instruction: 0x03a109b8 │ │ │ │ - @ instruction: 0x03a10ce0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + biceq r0, lr, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64cd0 <__cxa_atexit@plt+0x57990> │ │ │ │ - ldr r1, [pc, #144] @ 64cd8 <__cxa_atexit@plt+0x57998> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #124] @ 64cdc <__cxa_atexit@plt+0x5799c> │ │ │ │ + bhi 5cf30 <__cxa_atexit@plt+0x4fbf0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5cf38 <__cxa_atexit@plt+0x4fbf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 64cb8 <__cxa_atexit@plt+0x57978> │ │ │ │ - ldr r7, [pc, #108] @ 64ce0 <__cxa_atexit@plt+0x579a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64cc8 <__cxa_atexit@plt+0x57988> │ │ │ │ - ldr r3, [pc, #72] @ 64ce4 <__cxa_atexit@plt+0x579a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 64ce8 <__cxa_atexit@plt+0x579a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r9, sp, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x03a10c6c │ │ │ │ - @ instruction: 0x03a10c1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #64] @ 64d48 <__cxa_atexit@plt+0x57a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64d40 <__cxa_atexit@plt+0x57a00> │ │ │ │ - ldr r3, [pc, #40] @ 64d4c <__cxa_atexit@plt+0x57a0c> │ │ │ │ + biceq r0, lr, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5cf78 <__cxa_atexit@plt+0x4fc38> │ │ │ │ + ldr r3, [pc, #44] @ 5cf88 <__cxa_atexit@plt+0x4fc48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 64d50 <__cxa_atexit@plt+0x57a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5cf8c <__cxa_atexit@plt+0x4fc4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x03a10be4 │ │ │ │ - @ instruction: 0x03a10bb4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a1f954 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 64d84 <__cxa_atexit@plt+0x57a44> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cfac <__cxa_atexit@plt+0x4fc6c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5cfcc <__cxa_atexit@plt+0x4fc8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 64d88 <__cxa_atexit@plt+0x57a48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x03a10ba0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 64df4 <__cxa_atexit@plt+0x57ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64de8 <__cxa_atexit@plt+0x57aa8> │ │ │ │ - ldr r2, [pc, #52] @ 64df8 <__cxa_atexit@plt+0x57ab8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5cfec <__cxa_atexit@plt+0x4fcac> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5d048 <__cxa_atexit@plt+0x4fd08> │ │ │ │ + ldr r2, [pc, #84] @ 5d058 <__cxa_atexit@plt+0x4fd18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 5d05c <__cxa_atexit@plt+0x4fd1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + biceq r0, lr, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d094 <__cxa_atexit@plt+0x4fd54> │ │ │ │ + ldr r3, [pc, #36] @ 5d0a4 <__cxa_atexit@plt+0x4fd64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5d0a8 <__cxa_atexit@plt+0x4fd68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1f83c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 64e24 <__cxa_atexit@plt+0x57ae4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d0c8 <__cxa_atexit@plt+0x4fd88> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5d0e8 <__cxa_atexit@plt+0x4fda8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 64ea0 <__cxa_atexit@plt+0x57b60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64e80 <__cxa_atexit@plt+0x57b40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d108 <__cxa_atexit@plt+0x4fdc8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 64e8c <__cxa_atexit@plt+0x57b4c> │ │ │ │ - ldr r2, [pc, #64] @ 64ea4 <__cxa_atexit@plt+0x57b64> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5d144 <__cxa_atexit@plt+0x4fe04> │ │ │ │ + ldr r2, [pc, #52] @ 5d154 <__cxa_atexit@plt+0x4fe14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq sl, sp, #8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r0, lr, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d18c <__cxa_atexit@plt+0x4fe4c> │ │ │ │ + ldr r3, [pc, #36] @ 5d19c <__cxa_atexit@plt+0x4fe5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5d1a0 <__cxa_atexit@plt+0x4fe60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1f758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64ee4 <__cxa_atexit@plt+0x57ba4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d1c0 <__cxa_atexit@plt+0x4fe80> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 64ef0 <__cxa_atexit@plt+0x57bb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d208 <__cxa_atexit@plt+0x4fec8> │ │ │ │ + ldr r3, [pc, #36] @ 5d218 <__cxa_atexit@plt+0x4fed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #12] @ 5d21c <__cxa_atexit@plt+0x4fedc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x03a1f6e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d240 <__cxa_atexit@plt+0x4ff00> │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a1f6b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5d26c <__cxa_atexit@plt+0x4ff2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a1f6a8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d2a8 <__cxa_atexit@plt+0x4ff68> │ │ │ │ + ldr r3, [pc, #40] @ 5d2c0 <__cxa_atexit@plt+0x4ff80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5d2c4 <__cxa_atexit@plt+0x4ff84> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, sp, #152, 30 @ 0x260 │ │ │ │ - @ instruction: 0x03a10a10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64f3c <__cxa_atexit@plt+0x57bfc> │ │ │ │ - ldr r2, [pc, #44] @ 64f4c <__cxa_atexit@plt+0x57c0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ + biceq r0, lr, #24, 24 @ 0x1800 │ │ │ │ + @ instruction: 0x03a1f66c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64f88 <__cxa_atexit@plt+0x57c48> │ │ │ │ - ldr r2, [pc, #36] @ 64f90 <__cxa_atexit@plt+0x57c50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 64f94 <__cxa_atexit@plt+0x57c54> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d300 <__cxa_atexit@plt+0x4ffc0> │ │ │ │ + ldr r3, [pc, #40] @ 5d318 <__cxa_atexit@plt+0x4ffd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #44, 24 @ 0x2c00 │ │ │ │ - biceq r9, sp, #48, 24 @ 0x3000 │ │ │ │ - @ instruction: 0x03a10970 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6502c <__cxa_atexit@plt+0x57cec> │ │ │ │ - ldr r1, [pc, #124] @ 65038 <__cxa_atexit@plt+0x57cf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #104] @ 6503c <__cxa_atexit@plt+0x57cfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65014 <__cxa_atexit@plt+0x57cd4> │ │ │ │ - ldr r3, [pc, #88] @ 65040 <__cxa_atexit@plt+0x57d00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 65020 <__cxa_atexit@plt+0x57ce0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 65098 <__cxa_atexit@plt+0x57d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 5d31c <__cxa_atexit@plt+0x4ffdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + biceq r0, lr, #196, 22 @ 0x31000 │ │ │ │ + @ instruction: 0x03a1f66c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5d364 <__cxa_atexit@plt+0x50024> │ │ │ │ + ldr r7, [pc, #52] @ 5d374 <__cxa_atexit@plt+0x50034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5d358 <__cxa_atexit@plt+0x50018> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 5d378 <__cxa_atexit@plt+0x50038> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r9, sp, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a108c4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1f60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 65088 <__cxa_atexit@plt+0x57d48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ - b 65098 <__cxa_atexit@plt+0x57d58> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03a1087c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #148] @ 6513c <__cxa_atexit@plt+0x57dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 650e8 <__cxa_atexit@plt+0x57da8> │ │ │ │ - ldr r8, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 650f4 <__cxa_atexit@plt+0x57db4> │ │ │ │ - ldr r3, [pc, #116] @ 65144 <__cxa_atexit@plt+0x57e04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 65148 <__cxa_atexit@plt+0x57e08> │ │ │ │ + beq 5d3fc <__cxa_atexit@plt+0x500bc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5d430 <__cxa_atexit@plt+0x500f0> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5d490 <__cxa_atexit@plt+0x50150> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5d470 <__cxa_atexit@plt+0x50130> │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne 5d4b0 <__cxa_atexit@plt+0x50170> │ │ │ │ + ldr r2, [pc, #384] @ 5d54c <__cxa_atexit@plt+0x5020c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 5d45c <__cxa_atexit@plt+0x5011c> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r2, [pc, #308] @ 5d538 <__cxa_atexit@plt+0x501f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 5d45c <__cxa_atexit@plt+0x5011c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d4dc <__cxa_atexit@plt+0x5019c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r2, [pc, #252] @ 5d534 <__cxa_atexit@plt+0x501f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5d4dc <__cxa_atexit@plt+0x5019c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #244] @ 5d558 <__cxa_atexit@plt+0x50218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr lr, [pc, #60] @ 65140 <__cxa_atexit@plt+0x57e00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #204] @ 5d548 <__cxa_atexit@plt+0x50208> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 65134 <__cxa_atexit@plt+0x57df4> │ │ │ │ - b 6533c <__cxa_atexit@plt+0x57ffc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x03a10838 │ │ │ │ - @ instruction: 0x03a107bc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 65190 <__cxa_atexit@plt+0x57e50> │ │ │ │ - ldr r5, [pc, #104] @ 651dc <__cxa_atexit@plt+0x57e9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #100] @ 651e0 <__cxa_atexit@plt+0x57ea0> │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + b 5d5a8 <__cxa_atexit@plt+0x50268> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #168] @ 5d544 <__cxa_atexit@plt+0x50204> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [pc, #56] @ 651d8 <__cxa_atexit@plt+0x57e98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 651d0 <__cxa_atexit@plt+0x57e90> │ │ │ │ - b 6533c <__cxa_atexit@plt+0x57ffc> │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + b 5d698 <__cxa_atexit@plt+0x50358> │ │ │ │ + ldr r3, [pc, #132] @ 5d53c <__cxa_atexit@plt+0x501fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 5d4f0 <__cxa_atexit@plt+0x501b0> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 5d4f8 <__cxa_atexit@plt+0x501b8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + ble 5d50c <__cxa_atexit@plt+0x501cc> │ │ │ │ + ldr r7, [pc, #108] @ 5d550 <__cxa_atexit@plt+0x50210> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x03a10794 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, r2 │ │ │ │ + bgt 5d4dc <__cxa_atexit@plt+0x5019c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 5d524 <__cxa_atexit@plt+0x501e4> │ │ │ │ + ldr r7, [pc, #36] @ 5d540 <__cxa_atexit@plt+0x50200> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 5d554 <__cxa_atexit@plt+0x50214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + biceq r0, lr, #156, 18 @ 0x270000 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + biceq r0, lr, #216, 18 @ 0x360000 │ │ │ │ + biceq r0, lr, #148, 18 @ 0x250000 │ │ │ │ + biceq r0, lr, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #60] @ 65234 <__cxa_atexit@plt+0x57ef4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne 5d588 <__cxa_atexit@plt+0x50248> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 5d59c <__cxa_atexit@plt+0x5025c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 5d5d4 <__cxa_atexit@plt+0x50294> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #3 │ │ │ │ + ble 5d5e8 <__cxa_atexit@plt+0x502a8> │ │ │ │ + ldr r7, [pc, #124] @ 5d644 <__cxa_atexit@plt+0x50304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bgt 5d5c0 <__cxa_atexit@plt+0x50280> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ 5d640 <__cxa_atexit@plt+0x50300> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6522c <__cxa_atexit@plt+0x57eec> │ │ │ │ - ldr r2, [pc, #36] @ 65238 <__cxa_atexit@plt+0x57ef8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + beq 5d624 <__cxa_atexit@plt+0x502e4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5d62c <__cxa_atexit@plt+0x502ec> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #20] @ 5d648 <__cxa_atexit@plt+0x50308> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r0, lr, #244, 16 @ 0xf40000 │ │ │ │ + biceq r0, lr, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 65264 <__cxa_atexit@plt+0x57f24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5d678 <__cxa_atexit@plt+0x50338> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 5d68c <__cxa_atexit@plt+0x5034c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 652e0 <__cxa_atexit@plt+0x57fa0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 5d6c4 <__cxa_atexit@plt+0x50384> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #2 │ │ │ │ + ble 5d6d8 <__cxa_atexit@plt+0x50398> │ │ │ │ + ldr r7, [pc, #124] @ 5d734 <__cxa_atexit@plt+0x503f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bgt 5d6b0 <__cxa_atexit@plt+0x50370> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ 5d730 <__cxa_atexit@plt+0x503f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 652c0 <__cxa_atexit@plt+0x57f80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 652cc <__cxa_atexit@plt+0x57f8c> │ │ │ │ - ldr r2, [pc, #64] @ 652e4 <__cxa_atexit@plt+0x57fa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 5d714 <__cxa_atexit@plt+0x503d4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d71c <__cxa_atexit@plt+0x503dc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r9, sp, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #20] @ 5d738 <__cxa_atexit@plt+0x503f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r0, lr, #4, 16 @ 0x40000 │ │ │ │ + biceq r0, lr, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65324 <__cxa_atexit@plt+0x57fe4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d768 <__cxa_atexit@plt+0x50428> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 5d77c <__cxa_atexit@plt+0x5043c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 5d7b8 <__cxa_atexit@plt+0x50478> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge 5d7cc <__cxa_atexit@plt+0x5048c> │ │ │ │ + ldr r7, [pc, #76] @ 5d7f8 <__cxa_atexit@plt+0x504b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 65330 <__cxa_atexit@plt+0x57ff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, sp, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r7, ror #6 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt 5d7a4 <__cxa_atexit@plt+0x50464> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne 5d7e4 <__cxa_atexit@plt+0x504a4> │ │ │ │ + ldr r7, [pc, #24] @ 5d7f4 <__cxa_atexit@plt+0x504b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5d7fc <__cxa_atexit@plt+0x504bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #220, 12 @ 0xdc00000 │ │ │ │ + biceq r0, lr, #16, 14 @ 0x400000 │ │ │ │ + biceq r0, lr, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 5d82c <__cxa_atexit@plt+0x504ec> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 65354 <__cxa_atexit@plt+0x58014> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne 5d840 <__cxa_atexit@plt+0x50500> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #36] @ 5d858 <__cxa_atexit@plt+0x50518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65420 <__cxa_atexit@plt+0x580e0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r7 │ │ │ │ - bge 653a4 <__cxa_atexit@plt+0x58064> │ │ │ │ - ldr r7, [pc, #184] @ 65438 <__cxa_atexit@plt+0x580f8> │ │ │ │ + ldr r7, [pc, #12] @ 5d854 <__cxa_atexit@plt+0x50514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [pc, #168] @ 6543c <__cxa_atexit@plt+0x580fc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #116, 12 @ 0x7400000 │ │ │ │ + biceq r0, lr, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 5d880 <__cxa_atexit@plt+0x50540> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 5d894 <__cxa_atexit@plt+0x50554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - bne 653f4 <__cxa_atexit@plt+0x580b4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt 65378 <__cxa_atexit@plt+0x58038> │ │ │ │ - bne 653f4 <__cxa_atexit@plt+0x580b4> │ │ │ │ - add r2, r6, #4 │ │ │ │ - ldr r1, [pc, #100] @ 65430 <__cxa_atexit@plt+0x580f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 65434 <__cxa_atexit@plt+0x580f4> │ │ │ │ + biceq r0, lr, #52, 12 @ 0x3400000 │ │ │ │ + @ instruction: 0x03a1f438 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5d900 <__cxa_atexit@plt+0x505c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5d90c <__cxa_atexit@plt+0x505cc> │ │ │ │ + ldr r1, [pc, #80] @ 5d91c <__cxa_atexit@plt+0x505dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 5d920 <__cxa_atexit@plt+0x505e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5d924 <__cxa_atexit@plt+0x505e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 65440 <__cxa_atexit@plt+0x58100> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r2, [pc, #52] @ 65444 <__cxa_atexit@plt+0x58104> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + biceq r0, lr, #188, 4 @ 0xc000000b │ │ │ │ + biceq r0, lr, #208, 10 @ 0x34000000 │ │ │ │ + biceq r0, lr, #160, 4 │ │ │ │ + @ instruction: 0x03a1f3a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5d9ac <__cxa_atexit@plt+0x5066c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5d9b4 <__cxa_atexit@plt+0x50674> │ │ │ │ + ldr r1, [pc, #104] @ 5d9c8 <__cxa_atexit@plt+0x50688> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 5d9cc <__cxa_atexit@plt+0x5068c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 5d9d0 <__cxa_atexit@plt+0x50690> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 5d9d4 <__cxa_atexit@plt+0x50694> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - biceq r9, sp, #152, 20 @ 0x98000 │ │ │ │ - biceq r9, sp, #40, 16 @ 0x280000 │ │ │ │ - biceq r9, sp, #216, 20 @ 0xd8000 │ │ │ │ - biceq r9, sp, #172, 14 @ 0x2b00000 │ │ │ │ - biceq r9, sp, #92, 20 @ 0x5c000 │ │ │ │ - @ instruction: 0x03a104bc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 5d9bc <__cxa_atexit@plt+0x5067c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #40, 4 @ 0x80000002 │ │ │ │ + biceq r0, lr, #48, 10 @ 0xc000000 │ │ │ │ + biceq r0, lr, #8, 4 @ 0x80000000 │ │ │ │ + biceq r0, lr, #180, 8 @ 0xb4000000 │ │ │ │ + @ instruction: 0x03a1f2f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65490 <__cxa_atexit@plt+0x58150> │ │ │ │ - ldr r2, [pc, #44] @ 654a0 <__cxa_atexit@plt+0x58160> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5da60 <__cxa_atexit@plt+0x50720> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5da68 <__cxa_atexit@plt+0x50728> │ │ │ │ + ldr r1, [pc, #108] @ 5da7c <__cxa_atexit@plt+0x5073c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 5da80 <__cxa_atexit@plt+0x50740> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 5da84 <__cxa_atexit@plt+0x50744> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 5da88 <__cxa_atexit@plt+0x50748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 5da8c <__cxa_atexit@plt+0x5074c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5da70 <__cxa_atexit@plt+0x50730> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq r0, lr, #112, 2 │ │ │ │ + cmneq ip, #421888 @ 0x67000 │ │ │ │ + biceq r0, lr, #112, 8 @ 0x70000000 │ │ │ │ + biceq r0, lr, #72, 2 │ │ │ │ + @ instruction: 0x03a1f240 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5daf8 <__cxa_atexit@plt+0x507b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5db04 <__cxa_atexit@plt+0x507c4> │ │ │ │ + ldr r1, [pc, #80] @ 5db14 <__cxa_atexit@plt+0x507d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 5db18 <__cxa_atexit@plt+0x507d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5db1c <__cxa_atexit@plt+0x507dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0x03a10498 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + biceq r0, lr, #196 @ 0xc4 │ │ │ │ + biceq r0, lr, #216, 6 @ 0x60000003 │ │ │ │ + biceq r0, lr, #168 @ 0xa8 │ │ │ │ + @ instruction: 0x03a1f1b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 65590 <__cxa_atexit@plt+0x58250> │ │ │ │ + bhi 5dba4 <__cxa_atexit@plt+0x50864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 65598 <__cxa_atexit@plt+0x58258> │ │ │ │ - ldr r9, [pc, #240] @ 655d0 <__cxa_atexit@plt+0x58290> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr sl, [pc, #224] @ 655d4 <__cxa_atexit@plt+0x58294> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub ip, r6, #19 │ │ │ │ - str ip, [r3, #-4] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - sub sl, r6, #5 │ │ │ │ - sub r3, r3, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 655b4 <__cxa_atexit@plt+0x58274> │ │ │ │ - add r6, r2, #56 @ 0x38 │ │ │ │ + bcc 5dbac <__cxa_atexit@plt+0x5086c> │ │ │ │ + ldr r1, [pc, #104] @ 5dbc0 <__cxa_atexit@plt+0x50880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 5dbc4 <__cxa_atexit@plt+0x50884> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 5dbc8 <__cxa_atexit@plt+0x50888> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 5dbcc <__cxa_atexit@plt+0x5088c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5dbb4 <__cxa_atexit@plt+0x50874> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, lr, #48 @ 0x30 │ │ │ │ + biceq r0, lr, #56, 6 @ 0xe0000000 │ │ │ │ + biceq r0, lr, #16 │ │ │ │ + biceq r0, lr, #188, 4 @ 0xc000000b │ │ │ │ + @ instruction: 0x03a1f100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5dc58 <__cxa_atexit@plt+0x50918> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 655ac <__cxa_atexit@plt+0x5826c> │ │ │ │ - ldr r8, [pc, #168] @ 655e0 <__cxa_atexit@plt+0x582a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #164] @ 655e4 <__cxa_atexit@plt+0x582a4> │ │ │ │ + bcc 5dc60 <__cxa_atexit@plt+0x50920> │ │ │ │ + ldr r1, [pc, #108] @ 5dc74 <__cxa_atexit@plt+0x50934> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #160] @ 655e8 <__cxa_atexit@plt+0x582a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #156] @ 655ec <__cxa_atexit@plt+0x582ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str sl, [r2, #48] @ 0x30 │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #56] @ 0x38 │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r3] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - str sl, [r5] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r6, r2 │ │ │ │ - b 655a0 <__cxa_atexit@plt+0x58260> │ │ │ │ + ldr r0, [pc, #104] @ 5dc78 <__cxa_atexit@plt+0x50938> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 5dc7c <__cxa_atexit@plt+0x5093c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 5dc80 <__cxa_atexit@plt+0x50940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 5dc84 <__cxa_atexit@plt+0x50944> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5dc68 <__cxa_atexit@plt+0x50928> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq pc, sp, #120, 30 @ 0x1e0 │ │ │ │ + cmneq ip, #6750208 @ 0x670000 │ │ │ │ + biceq r0, lr, #120, 4 @ 0x80000007 │ │ │ │ + biceq pc, sp, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0x03a1f048 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5dcf0 <__cxa_atexit@plt+0x509b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5dcfc <__cxa_atexit@plt+0x509bc> │ │ │ │ + ldr r1, [pc, #80] @ 5dd0c <__cxa_atexit@plt+0x509cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 5dd10 <__cxa_atexit@plt+0x509d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5dd14 <__cxa_atexit@plt+0x509d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, sp, #204, 28 @ 0xcc0 │ │ │ │ + biceq r0, lr, #224, 2 @ 0x38 │ │ │ │ + biceq pc, sp, #176, 28 @ 0xb00 │ │ │ │ + @ instruction: 0x03a1efb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5dd9c <__cxa_atexit@plt+0x50a5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5dda4 <__cxa_atexit@plt+0x50a64> │ │ │ │ + ldr r1, [pc, #104] @ 5ddb8 <__cxa_atexit@plt+0x50a78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 5ddbc <__cxa_atexit@plt+0x50a7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 5ddc0 <__cxa_atexit@plt+0x50a80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 5ddc4 <__cxa_atexit@plt+0x50a84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5ddac <__cxa_atexit@plt+0x50a6c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 655d8 <__cxa_atexit@plt+0x58298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #24] @ 655dc <__cxa_atexit@plt+0x5829c> │ │ │ │ + biceq pc, sp, #56, 28 @ 0x380 │ │ │ │ + biceq r0, lr, #64, 2 │ │ │ │ + biceq pc, sp, #24, 28 @ 0x180 │ │ │ │ + biceq r0, lr, #196 @ 0xc4 │ │ │ │ + @ instruction: 0x03a1ef08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5de50 <__cxa_atexit@plt+0x50b10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5de58 <__cxa_atexit@plt+0x50b18> │ │ │ │ + ldr r1, [pc, #108] @ 5de6c <__cxa_atexit@plt+0x50b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 5de70 <__cxa_atexit@plt+0x50b30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 5de74 <__cxa_atexit@plt+0x50b34> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 5de78 <__cxa_atexit@plt+0x50b38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 5de7c <__cxa_atexit@plt+0x50b3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5de60 <__cxa_atexit@plt+0x50b20> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - @ instruction: 0x03a10338 │ │ │ │ - @ instruction: 0x03a102f4 │ │ │ │ - @ instruction: 0xffffe04c │ │ │ │ - @ instruction: 0xffffd1b8 │ │ │ │ - @ instruction: 0xffffc2e4 │ │ │ │ - @ instruction: 0x03a10368 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65628 <__cxa_atexit@plt+0x582e8> │ │ │ │ - ldr r2, [pc, #36] @ 65630 <__cxa_atexit@plt+0x582f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 65634 <__cxa_atexit@plt+0x582f4> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq pc, sp, #128, 26 @ 0x2000 │ │ │ │ + cmneq ip, #106954752 @ 0x6600000 │ │ │ │ + biceq r0, lr, #128 @ 0x80 │ │ │ │ + biceq pc, sp, #88, 26 @ 0x1600 │ │ │ │ + @ instruction: 0x03a1ee50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5dee8 <__cxa_atexit@plt+0x50ba8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5def4 <__cxa_atexit@plt+0x50bb4> │ │ │ │ + ldr r1, [pc, #80] @ 5df04 <__cxa_atexit@plt+0x50bc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 5df08 <__cxa_atexit@plt+0x50bc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5df0c <__cxa_atexit@plt+0x50bcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #140, 10 @ 0x23000000 │ │ │ │ - biceq r9, sp, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [pc, #12] @ 65658 <__cxa_atexit@plt+0x58318> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - biceq r9, sp, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, sp, #212, 24 @ 0xd400 │ │ │ │ + biceq pc, sp, #232, 30 @ 0x3a0 │ │ │ │ + biceq pc, sp, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0x03a1edc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6572c <__cxa_atexit@plt+0x583ec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 65734 <__cxa_atexit@plt+0x583f4> │ │ │ │ - ldr ip, [pc, #204] @ 65770 <__cxa_atexit@plt+0x58430> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #200] @ 65774 <__cxa_atexit@plt+0x58434> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub lr, r6, #39 @ 0x27 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r7, lr} │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - ldr r7, [pc, #172] @ 65778 <__cxa_atexit@plt+0x58438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r7, [pc, #140] @ 6577c <__cxa_atexit@plt+0x5843c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5df94 <__cxa_atexit@plt+0x50c54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5df9c <__cxa_atexit@plt+0x50c5c> │ │ │ │ + ldr r1, [pc, #104] @ 5dfb0 <__cxa_atexit@plt+0x50c70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 5dfb4 <__cxa_atexit@plt+0x50c74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 5dfb8 <__cxa_atexit@plt+0x50c78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 5dfbc <__cxa_atexit@plt+0x50c7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5dfa4 <__cxa_atexit@plt+0x50c64> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq pc, sp, #64, 24 @ 0x4000 │ │ │ │ + biceq pc, sp, #72, 30 @ 0x120 │ │ │ │ + biceq pc, sp, #32, 24 @ 0x2000 │ │ │ │ + biceq pc, sp, #204, 28 @ 0xcc0 │ │ │ │ + @ instruction: 0x03a1ed10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5e048 <__cxa_atexit@plt+0x50d08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e050 <__cxa_atexit@plt+0x50d10> │ │ │ │ + ldr r1, [pc, #108] @ 5e064 <__cxa_atexit@plt+0x50d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 5e068 <__cxa_atexit@plt+0x50d28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 5e06c <__cxa_atexit@plt+0x50d2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 5e070 <__cxa_atexit@plt+0x50d30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 5e074 <__cxa_atexit@plt+0x50d34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6574c <__cxa_atexit@plt+0x5840c> │ │ │ │ - ldr r3, [pc, #124] @ 6578c <__cxa_atexit@plt+0x5844c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #120] @ 65790 <__cxa_atexit@plt+0x58450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - ldr r0, [pc, #108] @ 65794 <__cxa_atexit@plt+0x58454> │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5e058 <__cxa_atexit@plt+0x50d18> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq pc, sp, #136, 22 @ 0x22000 │ │ │ │ + cmneq ip, #1694498816 @ 0x65000000 │ │ │ │ + biceq pc, sp, #136, 28 @ 0x880 │ │ │ │ + biceq pc, sp, #96, 22 @ 0x18000 │ │ │ │ + @ instruction: 0x03a1ec58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5e0e0 <__cxa_atexit@plt+0x50da0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e0ec <__cxa_atexit@plt+0x50dac> │ │ │ │ + ldr r1, [pc, #80] @ 5e0fc <__cxa_atexit@plt+0x50dbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 5e100 <__cxa_atexit@plt+0x50dc0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5e104 <__cxa_atexit@plt+0x50dc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, sp, #220, 20 @ 0xdc000 │ │ │ │ + biceq pc, sp, #240, 26 @ 0x3c00 │ │ │ │ + biceq pc, sp, #192, 20 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a1ebc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5e18c <__cxa_atexit@plt+0x50e4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e194 <__cxa_atexit@plt+0x50e54> │ │ │ │ + ldr r1, [pc, #104] @ 5e1a8 <__cxa_atexit@plt+0x50e68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 5e1ac <__cxa_atexit@plt+0x50e6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 5e1b0 <__cxa_atexit@plt+0x50e70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 5e1b4 <__cxa_atexit@plt+0x50e74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5e19c <__cxa_atexit@plt+0x50e5c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + biceq pc, sp, #72, 20 @ 0x48000 │ │ │ │ + biceq pc, sp, #80, 26 @ 0x1400 │ │ │ │ + biceq pc, sp, #40, 20 @ 0x28000 │ │ │ │ + biceq pc, sp, #212, 24 @ 0xd400 │ │ │ │ + @ instruction: 0x03a1eb18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5e240 <__cxa_atexit@plt+0x50f00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5e248 <__cxa_atexit@plt+0x50f08> │ │ │ │ + ldr r1, [pc, #108] @ 5e25c <__cxa_atexit@plt+0x50f1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 5e260 <__cxa_atexit@plt+0x50f20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 5e264 <__cxa_atexit@plt+0x50f24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 5e268 <__cxa_atexit@plt+0x50f28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 5e26c <__cxa_atexit@plt+0x50f2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r3 │ │ │ │ - b 6573c <__cxa_atexit@plt+0x583fc> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #68] @ 65788 <__cxa_atexit@plt+0x58448> │ │ │ │ + b 5e250 <__cxa_atexit@plt+0x50f10> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq pc, sp, #144, 18 @ 0x240000 │ │ │ │ + cmneq ip, #236 @ 0xec │ │ │ │ + biceq pc, sp, #144, 24 @ 0x9000 │ │ │ │ + biceq pc, sp, #104, 18 @ 0x1a0000 │ │ │ │ + @ instruction: 0x03a1ea5c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5e2b8 <__cxa_atexit@plt+0x50f78> │ │ │ │ + ldr r7, [pc, #52] @ 5e2cc <__cxa_atexit@plt+0x50f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5e2ac <__cxa_atexit@plt+0x50f6c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e2e0 <__cxa_atexit@plt+0x50fa0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 65780 <__cxa_atexit@plt+0x58440> │ │ │ │ + ldr r7, [pc, #16] @ 5e2d0 <__cxa_atexit@plt+0x50f90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ 65784 <__cxa_atexit@plt+0x58444> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a1ea24 │ │ │ │ + @ instruction: 0x03a1e9fc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5e3f4 <__cxa_atexit@plt+0x510b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 5e448 <__cxa_atexit@plt+0x51108> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ + bhi 5e778 <__cxa_atexit@plt+0x51438> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, r8, asr r3 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + andeq r0, r0, r8, lsl #6 │ │ │ │ + andeq r0, r0, r8, lsl r4 │ │ │ │ + andeq r0, r0, r8, asr #5 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #7 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + andeq r0, r0, r4, lsr #9 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r4, asr #9 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsl #10 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, ror #9 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + andeq r0, r0, r8, asr #8 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + muleq r0, r4, r4 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r8, lsr #7 │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + ldr r2, [pc, #1184] @ 5e87c <__cxa_atexit@plt+0x5153c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5e798 <__cxa_atexit@plt+0x51458> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5ea1c <__cxa_atexit@plt+0x516dc> │ │ │ │ + ldr r2, [pc, #1132] @ 5e868 <__cxa_atexit@plt+0x51528> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5e798 <__cxa_atexit@plt+0x51458> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #28 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 5e834 <__cxa_atexit@plt+0x514f4> │ │ │ │ + add r2, r5, #12 │ │ │ │ + sub r9, r7, #6 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r5, [r3, #3] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r5, #10 │ │ │ │ + ble 5e4d8 <__cxa_atexit@plt+0x51198> │ │ │ │ + ldr r8, [pc, #1072] @ 5e874 <__cxa_atexit@plt+0x51534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 5e498 <__cxa_atexit@plt+0x51158> │ │ │ │ + ldr r2, [pc, #1016] @ 5e848 <__cxa_atexit@plt+0x51508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5e798 <__cxa_atexit@plt+0x51458> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #28 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 5e834 <__cxa_atexit@plt+0x514f4> │ │ │ │ + add r2, r5, #12 │ │ │ │ + sub r9, r7, #6 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r5, [r3, #3] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r5, #10 │ │ │ │ + ble 5e4ec <__cxa_atexit@plt+0x511ac> │ │ │ │ + ldr r8, [pc, #964] @ 5e85c <__cxa_atexit@plt+0x5151c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #960] @ 5e860 <__cxa_atexit@plt+0x51520> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r3, [pc, #952] @ 5e864 <__cxa_atexit@plt+0x51524> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r8, [r6, #4] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03a101dc │ │ │ │ - moveq pc, #252, 26 @ 0x3f00 │ │ │ │ - @ instruction: 0x03a10214 │ │ │ │ - @ instruction: 0xffffe9e8 │ │ │ │ - moveq pc, #64, 28 @ 0x400 │ │ │ │ - moveq pc, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 657c8 <__cxa_atexit@plt+0x58488> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 657d0 <__cxa_atexit@plt+0x58490> │ │ │ │ + ldr sl, [pc, #908] @ 5e86c <__cxa_atexit@plt+0x5152c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #904] @ 5e870 <__cxa_atexit@plt+0x51530> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 5e4fc <__cxa_atexit@plt+0x511bc> │ │ │ │ + ldr sl, [pc, #856] @ 5e84c <__cxa_atexit@plt+0x5150c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #852] @ 5e850 <__cxa_atexit@plt+0x51510> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #848] @ 5e854 <__cxa_atexit@plt+0x51514> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr ip, [pc, #840] @ 5e858 <__cxa_atexit@plt+0x51518> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #1000] @ 5e928 <__cxa_atexit@plt+0x515e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #960] @ 5e910 <__cxa_atexit@plt+0x515d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #936] @ 5e908 <__cxa_atexit@plt+0x515c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #924] @ 5e90c <__cxa_atexit@plt+0x515cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #872] @ 5e8e8 <__cxa_atexit@plt+0x515a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #884] @ 5e904 <__cxa_atexit@plt+0x515c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #796] @ 5e8bc <__cxa_atexit@plt+0x5157c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r2, [pc, #892] @ 5e92c <__cxa_atexit@plt+0x515ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5e798 <__cxa_atexit@plt+0x51458> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5e93c <__cxa_atexit@plt+0x515fc> │ │ │ │ + ldr r8, [pc, #740] @ 5e8b4 <__cxa_atexit@plt+0x51574> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #800] @ 5e900 <__cxa_atexit@plt+0x515c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #696] @ 5e8a8 <__cxa_atexit@plt+0x51568> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #652] @ 5e88c <__cxa_atexit@plt+0x5154c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #780] @ 5e91c <__cxa_atexit@plt+0x515dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #652] @ 5e8ac <__cxa_atexit@plt+0x5156c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #624] @ 5e8a0 <__cxa_atexit@plt+0x51560> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #672] @ 5e8e0 <__cxa_atexit@plt+0x515a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #652] @ 5e8dc <__cxa_atexit@plt+0x5159c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #548] @ 5e884 <__cxa_atexit@plt+0x51544> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #584] @ 5e8b8 <__cxa_atexit@plt+0x51578> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #520] @ 5e888 <__cxa_atexit@plt+0x51548> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #520] @ 5e898 <__cxa_atexit@plt+0x51558> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #480] @ 5e880 <__cxa_atexit@plt+0x51540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #584] @ 5e8f8 <__cxa_atexit@plt+0x515b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #512] @ 5e8c0 <__cxa_atexit@plt+0x51580> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #592] @ 5e920 <__cxa_atexit@plt+0x515e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #492] @ 5e8cc <__cxa_atexit@plt+0x5158c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #416] @ 5e890 <__cxa_atexit@plt+0x51550> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #464] @ 5e8d0 <__cxa_atexit@plt+0x51590> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #416] @ 5e8b0 <__cxa_atexit@plt+0x51570> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #372] @ 5e894 <__cxa_atexit@plt+0x51554> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #404] @ 5e8c4 <__cxa_atexit@plt+0x51584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #356] @ 5e8a4 <__cxa_atexit@plt+0x51564> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #332] @ 5e89c <__cxa_atexit@plt+0x5155c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #404] @ 5e8f4 <__cxa_atexit@plt+0x515b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #396] @ 5e8fc <__cxa_atexit@plt+0x515bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r2, [pc, #248] @ 5e878 <__cxa_atexit@plt+0x51538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 5e798 <__cxa_atexit@plt+0x51458> │ │ │ │ + mov r7, r3 │ │ │ │ + b 5eafc <__cxa_atexit@plt+0x517bc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #296] @ 5e8d4 <__cxa_atexit@plt+0x51594> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #348] @ 5e918 <__cxa_atexit@plt+0x515d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #252] @ 5e8c8 <__cxa_atexit@plt+0x51588> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #328] @ 5e924 <__cxa_atexit@plt+0x515e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #236] @ 5e8d8 <__cxa_atexit@plt+0x51598> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #240] @ 5e8ec <__cxa_atexit@plt+0x515ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #228] @ 5e8f0 <__cxa_atexit@plt+0x515b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #248] @ 5e914 <__cxa_atexit@plt+0x515d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r8, [pc, #184] @ 5e8e4 <__cxa_atexit@plt+0x515a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror #16 │ │ │ │ + @ instruction: 0xfffff3ac │ │ │ │ + cmneq ip, #604 @ 0x25c │ │ │ │ + biceq pc, sp, #164, 18 @ 0x290000 │ │ │ │ + biceq pc, sp, #124, 12 @ 0x7c00000 │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + biceq pc, sp, #164, 18 @ 0x290000 │ │ │ │ + biceq pc, sp, #224, 12 @ 0xe000000 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff5b8 │ │ │ │ + cmneq ip, #652 @ 0x28c │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + andeq r0, r0, ip, lsr r6 │ │ │ │ + cmneq ip, #13248 @ 0x33c0 │ │ │ │ + cmneq ip, #4, 28 @ 0x40 │ │ │ │ + cmneq ip, #14208 @ 0x3780 │ │ │ │ + cmneq ip, #84, 28 @ 0x540 │ │ │ │ + cmneq ip, #88, 26 @ 0x1600 │ │ │ │ + cmneq ip, #1728 @ 0x6c0 │ │ │ │ + cmneq ip, #10304 @ 0x2840 │ │ │ │ + cmneq ip, #55040 @ 0xd700 │ │ │ │ + cmneq ip, #236, 26 @ 0x3b00 │ │ │ │ + cmneq ip, #54016 @ 0xd300 │ │ │ │ + cmneq ip, #432 @ 0x1b0 │ │ │ │ + cmneq ip, #14208 @ 0x3780 │ │ │ │ + cmneq ip, #58624 @ 0xe500 │ │ │ │ + cmneq ip, #400 @ 0x190 │ │ │ │ + cmneq ip, #7296 @ 0x1c80 │ │ │ │ + cmneq ip, #864 @ 0x360 │ │ │ │ + cmneq ip, #896 @ 0x380 │ │ │ │ + cmneq ip, #39168 @ 0x9900 │ │ │ │ + cmneq ip, #250880 @ 0x3d400 │ │ │ │ + cmneq ip, #55040 @ 0xd700 │ │ │ │ + cmneq ip, #176, 24 @ 0xb000 │ │ │ │ + cmneq ip, #252, 22 @ 0x3f000 │ │ │ │ + cmneq ip, #185344 @ 0x2d400 │ │ │ │ + cmneq ip, #4544 @ 0x11c0 │ │ │ │ + cmneq ip, #76, 26 @ 0x1300 │ │ │ │ + cmneq ip, #93184 @ 0x16c00 │ │ │ │ + cmneq ip, #0, 28 │ │ │ │ + cmneq ip, #125952 @ 0x1ec00 │ │ │ │ + cmneq ip, #104448 @ 0x19800 │ │ │ │ + cmneq ip, #2304 @ 0x900 │ │ │ │ + cmneq ip, #180, 24 @ 0xb400 │ │ │ │ + cmneq ip, #236, 22 @ 0x3b000 │ │ │ │ + cmneq ip, #7360 @ 0x1cc0 │ │ │ │ + cmneq ip, #11904 @ 0x2e80 │ │ │ │ + cmneq ip, #14272 @ 0x37c0 │ │ │ │ + cmneq ip, #12864 @ 0x3240 │ │ │ │ + cmneq ip, #224, 26 @ 0x3800 │ │ │ │ + cmneq ip, #10240 @ 0x2800 │ │ │ │ + cmneq ip, #103424 @ 0x19400 │ │ │ │ + cmneq ip, #640 @ 0x280 │ │ │ │ + cmneq ip, #17152 @ 0x4300 │ │ │ │ + cmneq ip, #48128 @ 0xbc00 │ │ │ │ + cmneq ip, #12416 @ 0x3080 │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + @ instruction: 0x03a1e3a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 5e9e4 <__cxa_atexit@plt+0x516a4> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 5e9a4 <__cxa_atexit@plt+0x51664> │ │ │ │ + ldr r8, [pc, #124] @ 5e9f4 <__cxa_atexit@plt+0x516b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 5e9f8 <__cxa_atexit@plt+0x516b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 5e9fc <__cxa_atexit@plt+0x516bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401368 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [pc, #84] @ 5ea00 <__cxa_atexit@plt+0x516c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 5ea04 <__cxa_atexit@plt+0x516c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 5ea08 <__cxa_atexit@plt+0x516c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 5ea0c <__cxa_atexit@plt+0x516cc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + biceq pc, sp, #196, 8 @ 0xc4000000 │ │ │ │ + biceq pc, sp, #0, 4 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + cmneq ip, #68, 18 @ 0x110000 │ │ │ │ + biceq pc, sp, #236, 8 @ 0xec000000 │ │ │ │ + biceq pc, sp, #196, 2 @ 0x31 │ │ │ │ + @ instruction: 0x03a1e2c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65824 <__cxa_atexit@plt+0x584e4> │ │ │ │ - ldr r3, [pc, #64] @ 6583c <__cxa_atexit@plt+0x584fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 65840 <__cxa_atexit@plt+0x58500> │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 5eac4 <__cxa_atexit@plt+0x51784> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 5ea84 <__cxa_atexit@plt+0x51744> │ │ │ │ + ldr r8, [pc, #124] @ 5ead4 <__cxa_atexit@plt+0x51794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 5ead8 <__cxa_atexit@plt+0x51798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 5eadc <__cxa_atexit@plt+0x5179c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65844 <__cxa_atexit@plt+0x58504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [pc, #84] @ 5eae0 <__cxa_atexit@plt+0x517a0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 5eae4 <__cxa_atexit@plt+0x517a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 5eae8 <__cxa_atexit@plt+0x517a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 5eaec <__cxa_atexit@plt+0x517ac> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + biceq pc, sp, #228, 6 @ 0x90000003 │ │ │ │ + biceq pc, sp, #32, 2 │ │ │ │ + @ instruction: 0xfffff3fc │ │ │ │ + cmneq ip, #3751936 @ 0x394000 │ │ │ │ + biceq pc, sp, #12, 8 @ 0xc000000 │ │ │ │ + biceq pc, sp, #228 @ 0xe4 │ │ │ │ + @ instruction: 0x03a1e1e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 5eba4 <__cxa_atexit@plt+0x51864> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 5eb64 <__cxa_atexit@plt+0x51824> │ │ │ │ + ldr r8, [pc, #124] @ 5ebb4 <__cxa_atexit@plt+0x51874> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 5ebb8 <__cxa_atexit@plt+0x51878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 5ebbc <__cxa_atexit@plt+0x5187c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r9, sp, #140, 12 @ 0x8c00000 │ │ │ │ - @ instruction: 0x03a10140 │ │ │ │ + ldr sl, [pc, #84] @ 5ebc0 <__cxa_atexit@plt+0x51880> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 5ebc4 <__cxa_atexit@plt+0x51884> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 5ebc8 <__cxa_atexit@plt+0x51888> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 5ebcc <__cxa_atexit@plt+0x5188c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff298 │ │ │ │ + biceq pc, sp, #4, 6 @ 0x10000000 │ │ │ │ + biceq pc, sp, #64 @ 0x40 │ │ │ │ + @ instruction: 0xfffff124 │ │ │ │ + cmneq ip, #229376 @ 0x38000 │ │ │ │ + biceq pc, sp, #44, 6 @ 0xb0000000 │ │ │ │ + biceq pc, sp, #4 │ │ │ │ + @ instruction: 0x03a1e100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 5ec84 <__cxa_atexit@plt+0x51944> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 5ec44 <__cxa_atexit@plt+0x51904> │ │ │ │ + ldr r8, [pc, #124] @ 5ec94 <__cxa_atexit@plt+0x51954> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 5ec98 <__cxa_atexit@plt+0x51958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 5ec9c <__cxa_atexit@plt+0x5195c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #84] @ 5eca0 <__cxa_atexit@plt+0x51960> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 5eca4 <__cxa_atexit@plt+0x51964> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 5eca8 <__cxa_atexit@plt+0x51968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 5ecac <__cxa_atexit@plt+0x5196c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffefc0 │ │ │ │ + biceq pc, sp, #36, 4 @ 0x40000002 │ │ │ │ + biceq lr, sp, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xffffee4c │ │ │ │ + cmneq ip, #3604480 @ 0x370000 │ │ │ │ + biceq pc, sp, #76, 4 @ 0xc0000004 │ │ │ │ + biceq lr, sp, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0x03a1e020 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 5ed64 <__cxa_atexit@plt+0x51a24> │ │ │ │ + add r5, r2, #12 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldmib r2, {r0, r1} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 5ed24 <__cxa_atexit@plt+0x519e4> │ │ │ │ + ldr r8, [pc, #124] @ 5ed74 <__cxa_atexit@plt+0x51a34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #120] @ 5ed78 <__cxa_atexit@plt+0x51a38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 5ed7c <__cxa_atexit@plt+0x51a3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #84] @ 5ed80 <__cxa_atexit@plt+0x51a40> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #80] @ 5ed84 <__cxa_atexit@plt+0x51a44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #76] @ 5ed88 <__cxa_atexit@plt+0x51a48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #68] @ 5ed8c <__cxa_atexit@plt+0x51a4c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffece8 │ │ │ │ + biceq pc, sp, #68, 2 │ │ │ │ + biceq lr, sp, #128, 28 @ 0x800 │ │ │ │ + @ instruction: 0xffffeb74 │ │ │ │ + cmneq ip, #24903680 @ 0x17c0000 │ │ │ │ + biceq pc, sp, #108, 2 │ │ │ │ + biceq lr, sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65894 <__cxa_atexit@plt+0x58554> │ │ │ │ - ldr r3, [pc, #60] @ 658ac <__cxa_atexit@plt+0x5856c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 658b0 <__cxa_atexit@plt+0x58570> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5ee54 <__cxa_atexit@plt+0x51b14> │ │ │ │ + ldr r3, [pc, #164] @ 5ee7c <__cxa_atexit@plt+0x51b3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 5ee30 <__cxa_atexit@plt+0x51af0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ee40 <__cxa_atexit@plt+0x51b00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5ee64 <__cxa_atexit@plt+0x51b24> │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #120] @ 5ee88 <__cxa_atexit@plt+0x51b48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #116] @ 5ee8c <__cxa_atexit@plt+0x51b4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, lr} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 658b4 <__cxa_atexit@plt+0x58574> │ │ │ │ + ldr r7, [pc, #60] @ 5ee84 <__cxa_atexit@plt+0x51b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 5ee80 <__cxa_atexit@plt+0x51b40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #32, 12 @ 0x2000000 │ │ │ │ - biceq r9, sp, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0x03a100d4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a1dea8 │ │ │ │ + @ instruction: 0x03a1deac │ │ │ │ + biceq pc, sp, #160 @ 0xa0 │ │ │ │ + biceq lr, sp, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5eee8 <__cxa_atexit@plt+0x51ba8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5eefc <__cxa_atexit@plt+0x51bbc> │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + sub r1, r3, #14 │ │ │ │ + ldr lr, [pc, #72] @ 5ef10 <__cxa_atexit@plt+0x51bd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #68] @ 5ef14 <__cxa_atexit@plt+0x51bd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 5ef0c <__cxa_atexit@plt+0x51bcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a1de04 │ │ │ │ + biceq lr, sp, #232, 30 @ 0x3a0 │ │ │ │ + biceq lr, sp, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + b 5edc4 <__cxa_atexit@plt+0x51a84> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 65948 <__cxa_atexit@plt+0x58608> │ │ │ │ - ldr r3, [pc, #152] @ 65970 <__cxa_atexit@plt+0x58630> │ │ │ │ + bhi 5efc8 <__cxa_atexit@plt+0x51c88> │ │ │ │ + ldr r3, [pc, #168] @ 5eff0 <__cxa_atexit@plt+0x51cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 65938 <__cxa_atexit@plt+0x585f8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 5efa4 <__cxa_atexit@plt+0x51c64> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5efb4 <__cxa_atexit@plt+0x51c74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 65958 <__cxa_atexit@plt+0x58618> │ │ │ │ - ldr r8, [pc, #124] @ 65978 <__cxa_atexit@plt+0x58638> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ 6597c <__cxa_atexit@plt+0x5863c> │ │ │ │ + bcc 5efd8 <__cxa_atexit@plt+0x51c98> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r1, r3, #14 │ │ │ │ + ldr lr, [pc, #120] @ 5effc <__cxa_atexit@plt+0x51cbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ + ldr r0, [pc, #116] @ 5f000 <__cxa_atexit@plt+0x51cc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7, lr} │ │ │ │ str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5eff8 <__cxa_atexit@plt+0x51cb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 65974 <__cxa_atexit@plt+0x58634> │ │ │ │ + ldr r7, [pc, #36] @ 5eff4 <__cxa_atexit@plt+0x51cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x03a10024 │ │ │ │ - biceq r9, sp, #156, 10 @ 0x27000000 │ │ │ │ - biceq r9, sp, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a1dd3c │ │ │ │ + @ instruction: 0x03a1dd38 │ │ │ │ + biceq lr, sp, #44, 30 @ 0xb0 │ │ │ │ + biceq lr, sp, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5f060 <__cxa_atexit@plt+0x51d20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 659d8 <__cxa_atexit@plt+0x58698> │ │ │ │ - ldr r8, [pc, #64] @ 659e4 <__cxa_atexit@plt+0x586a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ 659e8 <__cxa_atexit@plt+0x586a8> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f074 <__cxa_atexit@plt+0x51d34> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r3, #14 │ │ │ │ + ldr lr, [pc, #72] @ 5f088 <__cxa_atexit@plt+0x51d48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [pc, #68] @ 5f08c <__cxa_atexit@plt+0x51d4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r2, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, sp, #244, 8 @ 0xf4000000 │ │ │ │ - biceq r9, sp, #240, 8 @ 0xf0000000 │ │ │ │ + ldr r7, [pc, #28] @ 5f084 <__cxa_atexit@plt+0x51d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a1dc8c │ │ │ │ + biceq lr, sp, #112, 28 @ 0x700 │ │ │ │ + biceq lr, sp, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65a38 <__cxa_atexit@plt+0x586f8> │ │ │ │ - ldr r3, [pc, #60] @ 65a50 <__cxa_atexit@plt+0x58710> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 65a54 <__cxa_atexit@plt+0x58714> │ │ │ │ + b 5ef34 <__cxa_atexit@plt+0x51bf4> │ │ │ │ + @ instruction: 0x03a1dc38 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5f100 <__cxa_atexit@plt+0x51dc0> │ │ │ │ + ldr r7, [pc, #80] @ 5f120 <__cxa_atexit@plt+0x51de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 5f124 <__cxa_atexit@plt+0x51de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5f0f4 <__cxa_atexit@plt+0x51db4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e2e0 <__cxa_atexit@plt+0x50fa0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65a58 <__cxa_atexit@plt+0x58718> │ │ │ │ + ldr r7, [pc, #32] @ 5f128 <__cxa_atexit@plt+0x51de8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r5, [pc, #28] @ 5f12c <__cxa_atexit@plt+0x51dec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #136, 8 @ 0x88000000 │ │ │ │ - biceq r9, sp, #120, 8 @ 0x78000000 │ │ │ │ - moveq pc, #56, 30 @ 0xe0 │ │ │ │ + @ instruction: 0xfffff20c │ │ │ │ + biceq lr, sp, #56, 24 @ 0x3800 │ │ │ │ + @ instruction: 0x03a1dbdc │ │ │ │ + biceq lr, sp, #0, 24 │ │ │ │ + @ instruction: 0x03a1e8d0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 5f158 <__cxa_atexit@plt+0x51e18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + @ instruction: 0x03a1e8bc │ │ │ │ + @ instruction: 0x03a1db74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65ae0 <__cxa_atexit@plt+0x587a0> │ │ │ │ - ldr r2, [pc, #132] @ 65afc <__cxa_atexit@plt+0x587bc> │ │ │ │ + bhi 5f198 <__cxa_atexit@plt+0x51e58> │ │ │ │ + ldr r2, [pc, #36] @ 5f1a0 <__cxa_atexit@plt+0x51e60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 65b00 <__cxa_atexit@plt+0x587c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65ad4 <__cxa_atexit@plt+0x58794> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65ae8 <__cxa_atexit@plt+0x587a8> │ │ │ │ - ldr r3, [pc, #84] @ 65b04 <__cxa_atexit@plt+0x587c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #80] @ 65b08 <__cxa_atexit@plt+0x587c8> │ │ │ │ + ldr r1, [pc, #32] @ 5f1a4 <__cxa_atexit@plt+0x51e64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r9, sp, #20, 2 │ │ │ │ - moveq pc, #248, 26 @ 0x3e00 │ │ │ │ - biceq r9, sp, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65b50 <__cxa_atexit@plt+0x58810> │ │ │ │ - ldr r2, [pc, #44] @ 65b5c <__cxa_atexit@plt+0x5881c> │ │ │ │ + @ instruction: 0x03a1e8a0 │ │ │ │ + biceq lr, sp, #4, 20 @ 0x4000 │ │ │ │ + @ instruction: 0x03a1db28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f1e4 <__cxa_atexit@plt+0x51ea4> │ │ │ │ + ldr r2, [pc, #36] @ 5f1ec <__cxa_atexit@plt+0x51eac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 65b60 <__cxa_atexit@plt+0x58820> │ │ │ │ + ldr r1, [pc, #32] @ 5f1f0 <__cxa_atexit@plt+0x51eb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq pc, #120, 26 @ 0x1e00 │ │ │ │ - biceq r9, sp, #52, 6 @ 0xd0000000 │ │ │ │ - moveq pc, #184, 26 @ 0x2e00 │ │ │ │ + @ instruction: 0x03a1e854 │ │ │ │ + biceq lr, sp, #184, 18 @ 0x2e0000 │ │ │ │ + @ instruction: 0x03a1dadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65bd0 <__cxa_atexit@plt+0x58890> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 65bdc <__cxa_atexit@plt+0x5889c> │ │ │ │ - ldr r1, [pc, #84] @ 65bec <__cxa_atexit@plt+0x588ac> │ │ │ │ + bhi 5f230 <__cxa_atexit@plt+0x51ef0> │ │ │ │ + ldr r2, [pc, #36] @ 5f238 <__cxa_atexit@plt+0x51ef8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5f23c <__cxa_atexit@plt+0x51efc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 65bf0 <__cxa_atexit@plt+0x588b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 65bf4 <__cxa_atexit@plt+0x588b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 65bf8 <__cxa_atexit@plt+0x588b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, sp, #0 │ │ │ │ - biceq r9, sp, #4 │ │ │ │ - biceq r8, sp, #232, 30 @ 0x3a0 │ │ │ │ - biceq r9, sp, #16, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0x03a1e808 │ │ │ │ + biceq lr, sp, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0x03a1da90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65c7c <__cxa_atexit@plt+0x5893c> │ │ │ │ - ldr lr, [pc, #128] @ 65c9c <__cxa_atexit@plt+0x5895c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ 65ca0 <__cxa_atexit@plt+0x58960> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65c70 <__cxa_atexit@plt+0x58930> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65c88 <__cxa_atexit@plt+0x58948> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 65ca4 <__cxa_atexit@plt+0x58964> │ │ │ │ + bhi 5f27c <__cxa_atexit@plt+0x51f3c> │ │ │ │ + ldr r2, [pc, #36] @ 5f284 <__cxa_atexit@plt+0x51f44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5f288 <__cxa_atexit@plt+0x51f48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r8, sp, #108, 30 @ 0x1b0 │ │ │ │ - biceq r9, sp, #16, 4 │ │ │ │ + @ instruction: 0x03a1e7bc │ │ │ │ + biceq lr, sp, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x03a1da44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65ce4 <__cxa_atexit@plt+0x589a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 65cf0 <__cxa_atexit@plt+0x589b0> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f2c8 <__cxa_atexit@plt+0x51f88> │ │ │ │ + ldr r2, [pc, #36] @ 5f2d0 <__cxa_atexit@plt+0x51f90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5f2d4 <__cxa_atexit@plt+0x51f94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, sp, #152, 2 @ 0x26 │ │ │ │ - moveq pc, #36, 24 @ 0x2400 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0x03a1e770 │ │ │ │ + biceq lr, sp, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0x03a1e748 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 65d2c <__cxa_atexit@plt+0x589ec> │ │ │ │ - ldr r3, [pc, #36] @ 65d3c <__cxa_atexit@plt+0x589fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #12] @ 65d40 <__cxa_atexit@plt+0x58a00> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5f320 <__cxa_atexit@plt+0x51fe0> │ │ │ │ + ldr r7, [pc, #52] @ 5f334 <__cxa_atexit@plt+0x51ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5f314 <__cxa_atexit@plt+0x51fd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5f348 <__cxa_atexit@plt+0x52008> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - moveq pc, #72, 24 @ 0x4800 │ │ │ │ - moveq pc, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 65de0 <__cxa_atexit@plt+0x58aa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 65d98 <__cxa_atexit@plt+0x58a58> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65da0 <__cxa_atexit@plt+0x58a60> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ 65de4 <__cxa_atexit@plt+0x58aa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 5f338 <__cxa_atexit@plt+0x51ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65dd4 <__cxa_atexit@plt+0x58a94> │ │ │ │ - ldr r3, [pc, #44] @ 65de8 <__cxa_atexit@plt+0x58aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - moveq pc, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a1e7d4 │ │ │ │ + @ instruction: 0x03a1e6e8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 65e28 <__cxa_atexit@plt+0x58ae8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #84] @ 65e68 <__cxa_atexit@plt+0x58b28> │ │ │ │ + beq 5f458 <__cxa_atexit@plt+0x52118> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 5f480 <__cxa_atexit@plt+0x52140> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ + bhi 5f830 <__cxa_atexit@plt+0x524f0> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r8, lsl #10 │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r0, asr r5 │ │ │ │ + andeq r0, r0, r8, ror #10 │ │ │ │ + andeq r0, r0, r0, lsl #9 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + muleq r0, r8, r4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #11 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #7 │ │ │ │ + andeq r0, r0, r0, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f930 <__cxa_atexit@plt+0x525f0> │ │ │ │ + ldr r2, [pc, #1300] @ 5f960 <__cxa_atexit@plt+0x52620> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65e5c <__cxa_atexit@plt+0x58b1c> │ │ │ │ - ldr r3, [pc, #40] @ 65e6c <__cxa_atexit@plt+0x58b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - moveq pc, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 65ee0 <__cxa_atexit@plt+0x58ba0> │ │ │ │ - ldr r6, [pc, #244] @ 65f90 <__cxa_atexit@plt+0x58c50> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65f74 <__cxa_atexit@plt+0x58c34> │ │ │ │ - ldr r6, [pc, #228] @ 65f94 <__cxa_atexit@plt+0x58c54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65f74 <__cxa_atexit@plt+0x58c34> │ │ │ │ - mov r6, r8 │ │ │ │ - b 66000 <__cxa_atexit@plt+0x58cc0> │ │ │ │ + ldr r8, [pc, #1296] @ 5f964 <__cxa_atexit@plt+0x52624> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 5f850 <__cxa_atexit@plt+0x52510> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65f80 <__cxa_atexit@plt+0x58c40> │ │ │ │ - ldr r3, [pc, #160] @ 65f98 <__cxa_atexit@plt+0x58c58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #156] @ 65f9c <__cxa_atexit@plt+0x58c5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r3, [r8, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #136] @ 65fa0 <__cxa_atexit@plt+0x58c60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - sub r1, r6, #42 @ 0x2a │ │ │ │ - ldr r9, [pc, #116] @ 65fa4 <__cxa_atexit@plt+0x58c64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #112] @ 65fa8 <__cxa_atexit@plt+0x58c68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr sl, [pc, #104] @ 65fac <__cxa_atexit@plt+0x58c6c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str sl, [r8, #12] │ │ │ │ - add r0, r8, #16 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - str r1, [r8, #28] │ │ │ │ - str sl, [r8, #32] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #44]! @ 0x2c │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - biceq r8, sp, #144, 24 @ 0x9000 │ │ │ │ - biceq r8, sp, #92, 30 @ 0x170 │ │ │ │ - biceq r8, sp, #156, 28 @ 0x9c0 │ │ │ │ - biceq r8, sp, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 65ff4 <__cxa_atexit@plt+0x58cb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65fec <__cxa_atexit@plt+0x58cac> │ │ │ │ - b 66000 <__cxa_atexit@plt+0x58cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 66144 <__cxa_atexit@plt+0x58e04> │ │ │ │ - ldr sl, [pc, #308] @ 66154 <__cxa_atexit@plt+0x58e14> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq 660a0 <__cxa_atexit@plt+0x58d60> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne 660f0 <__cxa_atexit@plt+0x58db0> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #272] @ 66170 <__cxa_atexit@plt+0x58e30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #264] @ 66174 <__cxa_atexit@plt+0x58e34> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov sl, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - add r0, r9, #1 │ │ │ │ - add r9, r3, #12 │ │ │ │ - stm r9, {r0, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r0, [pc, #232] @ 66178 <__cxa_atexit@plt+0x58e38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - b 66134 <__cxa_atexit@plt+0x58df4> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #184] @ 66164 <__cxa_atexit@plt+0x58e24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - sub sl, ip, #1 │ │ │ │ - and r2, sl, #7 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - add r2, r2, #8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #148] @ 66168 <__cxa_atexit@plt+0x58e28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #132] @ 6616c <__cxa_atexit@plt+0x58e2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b 6612c <__cxa_atexit@plt+0x58dec> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ 66158 <__cxa_atexit@plt+0x58e18> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 6615c <__cxa_atexit@plt+0x58e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ 66160 <__cxa_atexit@plt+0x58e20> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f930 <__cxa_atexit@plt+0x525f0> │ │ │ │ + ldr r2, [pc, #1240] @ 5f948 <__cxa_atexit@plt+0x52608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1236] @ 5f94c <__cxa_atexit@plt+0x5260c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 5f4a4 <__cxa_atexit@plt+0x52164> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f930 <__cxa_atexit@plt+0x525f0> │ │ │ │ + ldr r2, [pc, #1192] @ 5f940 <__cxa_atexit@plt+0x52600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1188] @ 5f944 <__cxa_atexit@plt+0x52604> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #1192] @ 5f958 <__cxa_atexit@plt+0x52618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r2, r3, #24 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r8, sp, #100, 28 @ 0x640 │ │ │ │ - biceq r8, sp, #116, 26 @ 0x1d00 │ │ │ │ - biceq r8, sp, #164, 20 @ 0xa4000 │ │ │ │ - biceq r8, sp, #92, 26 @ 0x1700 │ │ │ │ - biceq r8, sp, #252, 20 @ 0xfc000 │ │ │ │ - biceq r8, sp, #152, 26 @ 0x2600 │ │ │ │ - biceq r8, sp, #136, 26 @ 0x2200 │ │ │ │ - biceq r8, sp, #72, 22 @ 0x12000 │ │ │ │ - biceq r8, sp, #0, 28 │ │ │ │ - biceq r8, sp, #224, 26 @ 0x3800 │ │ │ │ - moveq pc, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 661fc <__cxa_atexit@plt+0x58ebc> │ │ │ │ - ldr r7, [pc, #140] @ 6622c <__cxa_atexit@plt+0x58eec> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #1184] @ 5f95c <__cxa_atexit@plt+0x5261c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #1492] @ 5fab8 <__cxa_atexit@plt+0x52778> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 661ec <__cxa_atexit@plt+0x58eac> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6620c <__cxa_atexit@plt+0x58ecc> │ │ │ │ - ldr r3, [pc, #108] @ 6623c <__cxa_atexit@plt+0x58efc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 66240 <__cxa_atexit@plt+0x58f00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1484] @ 5fabc <__cxa_atexit@plt+0x5277c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 66238 <__cxa_atexit@plt+0x58ef8> │ │ │ │ + ldr r7, [pc, #1420] @ 5fa88 <__cxa_atexit@plt+0x52748> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1412] @ 5fa8c <__cxa_atexit@plt+0x5274c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 66230 <__cxa_atexit@plt+0x58ef0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 66234 <__cxa_atexit@plt+0x58ef4> │ │ │ │ + ldr r7, [pc, #1380] @ 5fa78 <__cxa_atexit@plt+0x52738> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1372] @ 5fa7c <__cxa_atexit@plt+0x5273c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - moveq pc, #112, 6 @ 0xc0000001 │ │ │ │ - moveq pc, #96, 14 @ 0x1800000 │ │ │ │ - moveq pc, #144, 14 @ 0x2400000 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - moveq pc, #172, 6 @ 0xb0000002 │ │ │ │ - moveq pc, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66290 <__cxa_atexit@plt+0x58f50> │ │ │ │ - ldr r3, [pc, #56] @ 662ac <__cxa_atexit@plt+0x58f6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 662b0 <__cxa_atexit@plt+0x58f70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #28] @ 662b4 <__cxa_atexit@plt+0x58f74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 662b8 <__cxa_atexit@plt+0x58f78> │ │ │ │ + ldr r7, [pc, #1364] @ 5fa80 <__cxa_atexit@plt+0x52740> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1356] @ 5fa84 <__cxa_atexit@plt+0x52744> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq pc, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - moveq pc, #236, 4 @ 0xc000000e │ │ │ │ - moveq pc, #220, 12 @ 0xdc00000 │ │ │ │ - moveq pc, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6633c <__cxa_atexit@plt+0x58ffc> │ │ │ │ - ldr r7, [pc, #140] @ 6636c <__cxa_atexit@plt+0x5902c> │ │ │ │ + ldr r7, [pc, #1268] @ 5fa38 <__cxa_atexit@plt+0x526f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6632c <__cxa_atexit@plt+0x58fec> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6634c <__cxa_atexit@plt+0x5900c> │ │ │ │ - ldr r3, [pc, #108] @ 6637c <__cxa_atexit@plt+0x5903c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 66380 <__cxa_atexit@plt+0x59040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1260] @ 5fa3c <__cxa_atexit@plt+0x526fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 66378 <__cxa_atexit@plt+0x59038> │ │ │ │ + ldr r7, [pc, #1300] @ 5fa70 <__cxa_atexit@plt+0x52730> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1292] @ 5fa74 <__cxa_atexit@plt+0x52734> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 66370 <__cxa_atexit@plt+0x59030> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 66374 <__cxa_atexit@plt+0x59034> │ │ │ │ + ldr r7, [pc, #1132] @ 5f9e0 <__cxa_atexit@plt+0x526a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1124] @ 5f9e4 <__cxa_atexit@plt+0x526a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - moveq pc, #24, 4 @ 0x80000001 │ │ │ │ - moveq pc, #32, 12 @ 0x2000000 │ │ │ │ - moveq pc, #88, 12 @ 0x5800000 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - moveq pc, #84, 4 @ 0x40000005 │ │ │ │ - moveq pc, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 663d0 <__cxa_atexit@plt+0x59090> │ │ │ │ - ldr r3, [pc, #56] @ 663ec <__cxa_atexit@plt+0x590ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 663f0 <__cxa_atexit@plt+0x590b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f930 <__cxa_atexit@plt+0x525f0> │ │ │ │ + ldr r2, [pc, #1316] @ 5fac0 <__cxa_atexit@plt+0x52780> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #28] @ 663f4 <__cxa_atexit@plt+0x590b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 663f8 <__cxa_atexit@plt+0x590b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - moveq pc, #184, 2 @ 0x2e │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - moveq pc, #148, 2 @ 0x25 │ │ │ │ - moveq pc, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6643c <__cxa_atexit@plt+0x590fc> │ │ │ │ - ldr r8, [pc, #48] @ 66450 <__cxa_atexit@plt+0x59110> │ │ │ │ + ldr r8, [pc, #1312] @ 5fac4 <__cxa_atexit@plt+0x52784> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ 66454 <__cxa_atexit@plt+0x59114> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401370 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - ldr r7, [pc, #20] @ 66458 <__cxa_atexit@plt+0x59118> │ │ │ │ + b 5f850 <__cxa_atexit@plt+0x52510> │ │ │ │ + ldr r7, [pc, #1056] @ 5f9d0 <__cxa_atexit@plt+0x52690> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1048] @ 5f9d4 <__cxa_atexit@plt+0x52694> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq pc, #124, 10 @ 0x1f000000 │ │ │ │ - moveq pc, #48, 10 @ 0xc000000 │ │ │ │ - moveq pc, #96, 10 @ 0x18000000 │ │ │ │ - moveq pc, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 664dc <__cxa_atexit@plt+0x5919c> │ │ │ │ - ldr r7, [pc, #140] @ 6650c <__cxa_atexit@plt+0x591cc> │ │ │ │ + ldr r7, [pc, #1184] @ 5fa68 <__cxa_atexit@plt+0x52728> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 664cc <__cxa_atexit@plt+0x5918c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 664ec <__cxa_atexit@plt+0x591ac> │ │ │ │ - ldr r3, [pc, #108] @ 6651c <__cxa_atexit@plt+0x591dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 66520 <__cxa_atexit@plt+0x591e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1176] @ 5fa6c <__cxa_atexit@plt+0x5272c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 66518 <__cxa_atexit@plt+0x591d8> │ │ │ │ + ldr r7, [pc, #984] @ 5f9b8 <__cxa_atexit@plt+0x52678> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #976] @ 5f9bc <__cxa_atexit@plt+0x5267c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 66510 <__cxa_atexit@plt+0x591d0> │ │ │ │ + ldr r7, [pc, #904] @ 5f980 <__cxa_atexit@plt+0x52640> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 66514 <__cxa_atexit@plt+0x591d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #896] @ 5f984 <__cxa_atexit@plt+0x52644> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - moveq pc, #136, 8 @ 0x88000000 │ │ │ │ - biceq r8, sp, #84, 14 @ 0x1500000 │ │ │ │ - moveq pc, #224, 8 @ 0xe0000000 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - biceq r8, sp, #148, 14 @ 0x2500000 │ │ │ │ - moveq pc, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66570 <__cxa_atexit@plt+0x59230> │ │ │ │ - ldr r3, [pc, #56] @ 6658c <__cxa_atexit@plt+0x5924c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 66590 <__cxa_atexit@plt+0x59250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 66594 <__cxa_atexit@plt+0x59254> │ │ │ │ + ldr r7, [pc, #1168] @ 5faa0 <__cxa_atexit@plt+0x52760> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 66598 <__cxa_atexit@plt+0x59258> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1160] @ 5faa4 <__cxa_atexit@plt+0x52764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7f8 │ │ │ │ - biceq r8, sp, #244, 12 @ 0xf400000 │ │ │ │ - moveq pc, #4, 8 @ 0x4000000 │ │ │ │ - biceq r8, sp, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 665dc <__cxa_atexit@plt+0x5929c> │ │ │ │ - ldr r1, [pc, #48] @ 665f0 <__cxa_atexit@plt+0x592b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 665f4 <__cxa_atexit@plt+0x592b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 665f8 <__cxa_atexit@plt+0x592b8> │ │ │ │ + ldr r7, [pc, #920] @ 5f9c0 <__cxa_atexit@plt+0x52680> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #912] @ 5f9c4 <__cxa_atexit@plt+0x52684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq pc, #32, 8 @ 0x20000000 │ │ │ │ - moveq pc, #252, 6 @ 0xf0000003 │ │ │ │ - moveq pc, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ 6662c <__cxa_atexit@plt+0x592ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 401380 <__cxa_atexit@plt+0x3f4040> │ │ │ │ - moveq pc, #212, 6 @ 0x50000003 │ │ │ │ - moveq pc, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66674 <__cxa_atexit@plt+0x59334> │ │ │ │ - ldr r3, [pc, #44] @ 6667c <__cxa_atexit@plt+0x5933c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #32] @ 66680 <__cxa_atexit@plt+0x59340> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #24] @ 66684 <__cxa_atexit@plt+0x59344> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #872] @ 5f9a8 <__cxa_atexit@plt+0x52668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #864] @ 5f9ac <__cxa_atexit@plt+0x5266c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, sp, #56, 10 @ 0xe000000 │ │ │ │ - biceq r8, sp, #228, 10 @ 0x39000000 │ │ │ │ - moveq pc, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 666b4 <__cxa_atexit@plt+0x59374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 666b8 <__cxa_atexit@plt+0x59378> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r8, sp, #0, 10 │ │ │ │ - moveq pc, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 666e8 <__cxa_atexit@plt+0x593a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 666ec <__cxa_atexit@plt+0x593ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4010a8 <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r8, sp, #116, 10 @ 0x1d000000 │ │ │ │ - moveq pc, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6671c <__cxa_atexit@plt+0x593dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 66720 <__cxa_atexit@plt+0x593e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401128 <__cxa_atexit@plt+0x3f3de8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r8, sp, #152, 8 @ 0x98000000 │ │ │ │ - moveq pc, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66788 <__cxa_atexit@plt+0x59448> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #116] @ 667c0 <__cxa_atexit@plt+0x59480> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 6679c <__cxa_atexit@plt+0x5945c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ - bne 667ac <__cxa_atexit@plt+0x5946c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #76] @ 667c4 <__cxa_atexit@plt+0x59484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 66810 <__cxa_atexit@plt+0x594d0> │ │ │ │ - ldr r3, [pc, #56] @ 667c8 <__cxa_atexit@plt+0x59488> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #976] @ 5fa28 <__cxa_atexit@plt+0x526e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401170 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [pc, #968] @ 5fa2c <__cxa_atexit@plt+0x526ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #944] @ 5fa20 <__cxa_atexit@plt+0x526e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #936] @ 5fa24 <__cxa_atexit@plt+0x526e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - moveq lr, #80, 26 @ 0x1400 │ │ │ │ - moveq lr, #72, 28 @ 0x480 │ │ │ │ - moveq pc, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ - bne 66800 <__cxa_atexit@plt+0x594c0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #28] @ 6680c <__cxa_atexit@plt+0x594cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 66810 <__cxa_atexit@plt+0x594d0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #744] @ 5f970 <__cxa_atexit@plt+0x52630> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #736] @ 5f974 <__cxa_atexit@plt+0x52634> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq lr, #216, 24 @ 0xd800 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [pc, #136] @ 668a4 <__cxa_atexit@plt+0x59564> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6684c <__cxa_atexit@plt+0x5950c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66884 <__cxa_atexit@plt+0x59544> │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 6681c <__cxa_atexit@plt+0x594dc> │ │ │ │ - ldr r2, [pc, #84] @ 668a8 <__cxa_atexit@plt+0x59568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6688c <__cxa_atexit@plt+0x5954c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r1, #41 @ 0x29 │ │ │ │ - bne 66898 <__cxa_atexit@plt+0x59558> │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 668fc <__cxa_atexit@plt+0x595bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #824] @ 5f9d8 <__cxa_atexit@plt+0x52698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #816] @ 5f9dc <__cxa_atexit@plt+0x5269c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #704] @ 5f978 <__cxa_atexit@plt+0x52638> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #696] @ 5f97c <__cxa_atexit@plt+0x5263c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #712] @ 5f998 <__cxa_atexit@plt+0x52658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #704] @ 5f99c <__cxa_atexit@plt+0x5265c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - moveq pc, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 66810 <__cxa_atexit@plt+0x594d0> │ │ │ │ - moveq pc, #104, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r2, #41 @ 0x29 │ │ │ │ - bne 668f0 <__cxa_atexit@plt+0x595b0> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 668fc <__cxa_atexit@plt+0x595bc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #640] @ 5f968 <__cxa_atexit@plt+0x52628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #632] @ 5f96c <__cxa_atexit@plt+0x5262c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [pc, #224] @ 669e8 <__cxa_atexit@plt+0x596a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #220] @ 669ec <__cxa_atexit@plt+0x596ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 66960 <__cxa_atexit@plt+0x59620> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 669b0 <__cxa_atexit@plt+0x59670> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ - beq 669bc <__cxa_atexit@plt+0x5967c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 669c8 <__cxa_atexit@plt+0x59688> │ │ │ │ - str r7, [r5] │ │ │ │ - b 66910 <__cxa_atexit@plt+0x595d0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 669d0 <__cxa_atexit@plt+0x59690> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - ldr r2, [pc, #108] @ 669f0 <__cxa_atexit@plt+0x596b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 669b0 <__cxa_atexit@plt+0x59670> │ │ │ │ - ldr r3, [pc, #84] @ 669f4 <__cxa_atexit@plt+0x596b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #856] @ 5fa58 <__cxa_atexit@plt+0x52718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #848] @ 5fa5c <__cxa_atexit@plt+0x5271c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #720] @ 5f9e8 <__cxa_atexit@plt+0x526a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #712] @ 5f9ec <__cxa_atexit@plt+0x526ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #888] @ 5faa8 <__cxa_atexit@plt+0x52768> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #880] @ 5faac <__cxa_atexit@plt+0x5276c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 669f8 <__cxa_atexit@plt+0x596b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #28] @ 669fc <__cxa_atexit@plt+0x596bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - muleq r0, ip, r5 │ │ │ │ - moveq lr, #248, 20 @ 0xf8000 │ │ │ │ - moveq pc, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ - bne 66a24 <__cxa_atexit@plt+0x596e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #696] @ 5fa00 <__cxa_atexit@plt+0x526c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #688] @ 5fa04 <__cxa_atexit@plt+0x526c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 66a50 <__cxa_atexit@plt+0x59710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66a48 <__cxa_atexit@plt+0x59708> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - b 668fc <__cxa_atexit@plt+0x595bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #552] @ 5f988 <__cxa_atexit@plt+0x52648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #544] @ 5f98c <__cxa_atexit@plt+0x5264c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - moveq lr, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 668fc <__cxa_atexit@plt+0x595bc> │ │ │ │ - moveq lr, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 66a90 <__cxa_atexit@plt+0x59750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - moveq lr, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66b10 <__cxa_atexit@plt+0x597d0> │ │ │ │ - ldr r2, [pc, #172] @ 66b60 <__cxa_atexit@plt+0x59820> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 66b24 <__cxa_atexit@plt+0x597e4> │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 66b30 <__cxa_atexit@plt+0x597f0> │ │ │ │ - ldr r2, [pc, #136] @ 66b64 <__cxa_atexit@plt+0x59824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 66b50 <__cxa_atexit@plt+0x59810> │ │ │ │ - ldr r7, [pc, #104] @ 66b68 <__cxa_atexit@plt+0x59828> │ │ │ │ + ldr r7, [pc, #656] @ 5fa08 <__cxa_atexit@plt+0x526c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r3, [pc, #84] @ 66b6c <__cxa_atexit@plt+0x5982c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401390 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #648] @ 5fa0c <__cxa_atexit@plt+0x526cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #56] @ 66b70 <__cxa_atexit@plt+0x59830> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #52] @ 66b74 <__cxa_atexit@plt+0x59834> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #568] @ 5f9c8 <__cxa_atexit@plt+0x52688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #560] @ 5f9cc <__cxa_atexit@plt+0x5268c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr r4 │ │ │ │ - moveq lr, #152, 18 @ 0x260000 │ │ │ │ - moveq lr, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66bd4 <__cxa_atexit@plt+0x59894> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 66bfc <__cxa_atexit@plt+0x598bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66bf0 <__cxa_atexit@plt+0x598b0> │ │ │ │ - ldr r3, [pc, #60] @ 66c00 <__cxa_atexit@plt+0x598c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r3, [pc, #40] @ 66c04 <__cxa_atexit@plt+0x598c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ 66c08 <__cxa_atexit@plt+0x598c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #488] @ 5f990 <__cxa_atexit@plt+0x52650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #480] @ 5f994 <__cxa_atexit@plt+0x52654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - moveq lr, #244, 16 @ 0xf40000 │ │ │ │ - moveq lr, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66c88 <__cxa_atexit@plt+0x59948> │ │ │ │ - ldr r2, [pc, #292] @ 66d50 <__cxa_atexit@plt+0x59a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 66cfc <__cxa_atexit@plt+0x599bc> │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 66d08 <__cxa_atexit@plt+0x599c8> │ │ │ │ - ldr r2, [pc, #256] @ 66d54 <__cxa_atexit@plt+0x59a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 66d34 <__cxa_atexit@plt+0x599f4> │ │ │ │ - ldr r7, [pc, #224] @ 66d58 <__cxa_atexit@plt+0x59a18> │ │ │ │ + ldr r7, [pc, #560] @ 5f9f0 <__cxa_atexit@plt+0x526b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r2, [pc, #180] @ 66d44 <__cxa_atexit@plt+0x59a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - mov r1, #40 @ 0x28 │ │ │ │ - uxtb r1, r1 │ │ │ │ - cmp r7, r1 │ │ │ │ - beq 66cf0 <__cxa_atexit@plt+0x599b0> │ │ │ │ - ldrb r1, [r2], #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 66ca0 <__cxa_atexit@plt+0x59960> │ │ │ │ - ldr r7, [pc, #136] @ 66d48 <__cxa_atexit@plt+0x59a08> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #552] @ 5f9f4 <__cxa_atexit@plt+0x526b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #472] @ 5f9b0 <__cxa_atexit@plt+0x52670> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #128] @ 66d4c <__cxa_atexit@plt+0x59a0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 66cf0 <__cxa_atexit@plt+0x599b0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 66d28 <__cxa_atexit@plt+0x599e8> │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #464] @ 5f9b4 <__cxa_atexit@plt+0x52674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 66e28 <__cxa_atexit@plt+0x59ae8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #432] @ 5f9a0 <__cxa_atexit@plt+0x52660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #424] @ 5f9a4 <__cxa_atexit@plt+0x52664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 66d5c <__cxa_atexit@plt+0x59a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #72] @ 66d60 <__cxa_atexit@plt+0x59a20> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #584] @ 5fa50 <__cxa_atexit@plt+0x52710> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #576] @ 5fa54 <__cxa_atexit@plt+0x52714> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #576] @ 5fa60 <__cxa_atexit@plt+0x52720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #568] @ 5fa64 <__cxa_atexit@plt+0x52724> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #7, 30 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - biceq r7, sp, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - moveq lr, #192, 14 @ 0x3000000 │ │ │ │ - moveq lr, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66dc0 <__cxa_atexit@plt+0x59a80> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 66de8 <__cxa_atexit@plt+0x59aa8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5f930 <__cxa_atexit@plt+0x525f0> │ │ │ │ + ldr r2, [pc, #264] @ 5f950 <__cxa_atexit@plt+0x52610> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66ddc <__cxa_atexit@plt+0x59a9c> │ │ │ │ - ldr r3, [pc, #60] @ 66dec <__cxa_atexit@plt+0x59aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r3, [pc, #40] @ 66df0 <__cxa_atexit@plt+0x59ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ 66df4 <__cxa_atexit@plt+0x59ab4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - moveq lr, #8, 14 @ 0x200000 │ │ │ │ - moveq lr, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66e1c <__cxa_atexit@plt+0x59adc> │ │ │ │ + ldr r8, [pc, #260] @ 5f954 <__cxa_atexit@plt+0x52614> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + b 5f4a4 <__cxa_atexit@plt+0x52164> │ │ │ │ + ldr r7, [pc, #432] @ 5fa10 <__cxa_atexit@plt+0x526d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 66e28 <__cxa_atexit@plt+0x59ae8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #424] @ 5fa14 <__cxa_atexit@plt+0x526d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #144] @ 66ec4 <__cxa_atexit@plt+0x59b84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 66e90 <__cxa_atexit@plt+0x59b50> │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66e98 <__cxa_atexit@plt+0x59b58> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ 66ec8 <__cxa_atexit@plt+0x59b88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 66eb4 <__cxa_atexit@plt+0x59b74> │ │ │ │ - ldr r7, [pc, #80] @ 66ecc <__cxa_atexit@plt+0x59b8c> │ │ │ │ + ldr r7, [pc, #544] @ 5fa98 <__cxa_atexit@plt+0x52758> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #536] @ 5fa9c <__cxa_atexit@plt+0x5275c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 66ed0 <__cxa_atexit@plt+0x59b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #44] @ 66ed4 <__cxa_atexit@plt+0x59b94> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #360] @ 5f9f8 <__cxa_atexit@plt+0x526b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #352] @ 5f9fc <__cxa_atexit@plt+0x526bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - moveq lr, #48, 12 @ 0x3000000 │ │ │ │ - moveq lr, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66f34 <__cxa_atexit@plt+0x59bf4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 66f5c <__cxa_atexit@plt+0x59c1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 66f50 <__cxa_atexit@plt+0x59c10> │ │ │ │ - ldr r3, [pc, #60] @ 66f60 <__cxa_atexit@plt+0x59c20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 401388 <__cxa_atexit@plt+0x3f4048> │ │ │ │ - ldr r3, [pc, #40] @ 66f64 <__cxa_atexit@plt+0x59c24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ 66f68 <__cxa_atexit@plt+0x59c28> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4012d0 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #520] @ 5fab0 <__cxa_atexit@plt+0x52770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #512] @ 5fab4 <__cxa_atexit@plt+0x52774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - moveq lr, #148, 10 @ 0x25000000 │ │ │ │ - moveq lr, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66f90 <__cxa_atexit@plt+0x59c50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #344] @ 5fa18 <__cxa_atexit@plt+0x526d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #336] @ 5fa1c <__cxa_atexit@plt+0x526dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ 66fe8 <__cxa_atexit@plt+0x59ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 66fc0 <__cxa_atexit@plt+0x59c80> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 66fd0 <__cxa_atexit@plt+0x59c90> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #360] @ 5fa40 <__cxa_atexit@plt+0x52700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #352] @ 5fa44 <__cxa_atexit@plt+0x52704> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r7, [pc, #20] @ 66fec <__cxa_atexit@plt+0x59cac> │ │ │ │ + ldr r7, [pc, #344] @ 5fa48 <__cxa_atexit@plt+0x52708> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #12] @ 66ff0 <__cxa_atexit@plt+0x59cb0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #336] @ 5fa4c <__cxa_atexit@plt+0x5270c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - moveq lr, #92, 10 @ 0x17000000 │ │ │ │ - moveq lr, #80, 10 @ 0x14000000 │ │ │ │ - moveq lr, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6701c <__cxa_atexit@plt+0x59cdc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ + ldr r7, [pc, #392] @ 5fa90 <__cxa_atexit@plt+0x52750> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r7, [pc, #16] @ 67034 <__cxa_atexit@plt+0x59cf4> │ │ │ │ + ldr r0, [pc, #384] @ 5fa94 <__cxa_atexit@plt+0x52754> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #272] @ 5fa30 <__cxa_atexit@plt+0x526f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 67038 <__cxa_atexit@plt+0x59cf8> │ │ │ │ + ldr r0, [pc, #264] @ 5fa34 <__cxa_atexit@plt+0x526f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq lr, #16, 10 @ 0x4000000 │ │ │ │ - moveq lr, #4, 10 @ 0x1000000 │ │ │ │ - moveq lr, #44, 20 @ 0x2c000 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + cmneq ip, #972 @ 0x3cc │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + cmneq ip, #19 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + cmneq ip, #12800 @ 0x3200 │ │ │ │ + biceq lr, sp, #248, 18 @ 0x3e0000 │ │ │ │ + biceq lr, sp, #208, 12 @ 0xd000000 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + cmneq ip, #37 @ 0x25 │ │ │ │ + @ instruction: 0x03a1d294 │ │ │ │ + @ instruction: 0x03a1d288 │ │ │ │ + @ instruction: 0x03a1d308 │ │ │ │ + @ instruction: 0x03a1d2fc │ │ │ │ + @ instruction: 0x03a1d2ec │ │ │ │ + @ instruction: 0x03a1d2e0 │ │ │ │ + @ instruction: 0x03a1d3c0 │ │ │ │ + @ instruction: 0x03a1d3b4 │ │ │ │ + @ instruction: 0x03a1d26c │ │ │ │ + @ instruction: 0x03a1d260 │ │ │ │ + @ instruction: 0x03a1d238 │ │ │ │ + @ instruction: 0x03a1d22c │ │ │ │ + @ instruction: 0x03a1d324 │ │ │ │ + @ instruction: 0x03a1d318 │ │ │ │ + @ instruction: 0x03a1d218 │ │ │ │ + @ instruction: 0x03a1d20c │ │ │ │ + @ instruction: 0x03a1d3dc │ │ │ │ + @ instruction: 0x03a1d3d0 │ │ │ │ + @ instruction: 0x03a1d258 │ │ │ │ + @ instruction: 0x03a1d24c │ │ │ │ + @ instruction: 0x03a1d464 │ │ │ │ + @ instruction: 0x03a1d458 │ │ │ │ + @ instruction: 0x03a1d430 │ │ │ │ + @ instruction: 0x03a1d424 │ │ │ │ + @ instruction: 0x03a1d2dc │ │ │ │ + @ instruction: 0x03a1d2d0 │ │ │ │ + @ instruction: 0x03a1d4d0 │ │ │ │ + @ instruction: 0x03a1d4c4 │ │ │ │ + @ instruction: 0x03a1d3f4 │ │ │ │ + @ instruction: 0x03a1d3e8 │ │ │ │ + @ instruction: 0x03a1d534 │ │ │ │ + @ instruction: 0x03a1d528 │ │ │ │ + @ instruction: 0x03a1d3a4 │ │ │ │ + @ instruction: 0x03a1d398 │ │ │ │ + @ instruction: 0x03a1d310 │ │ │ │ + @ instruction: 0x03a1d304 │ │ │ │ + @ instruction: 0x03a1d254 │ │ │ │ + @ instruction: 0x03a1d248 │ │ │ │ + @ instruction: 0x03a1d3b0 │ │ │ │ + @ instruction: 0x03a1d3a4 │ │ │ │ + @ instruction: 0x03a1d394 │ │ │ │ + @ instruction: 0x03a1d388 │ │ │ │ + @ instruction: 0x03a1d2c0 │ │ │ │ + @ instruction: 0x03a1d2b4 │ │ │ │ + @ instruction: 0x03a1d274 │ │ │ │ + @ instruction: 0x03a1d268 │ │ │ │ + @ instruction: 0x03a1d4d8 │ │ │ │ + @ instruction: 0x03a1d4cc │ │ │ │ + @ instruction: 0x03a1d504 │ │ │ │ + @ instruction: 0x03a1d4f8 │ │ │ │ + @ instruction: 0x03a1d250 │ │ │ │ + @ instruction: 0x03a1d244 │ │ │ │ + @ instruction: 0x03a1d640 │ │ │ │ + @ instruction: 0x03a1d634 │ │ │ │ + @ instruction: 0x03a1d2c0 │ │ │ │ + @ instruction: 0x03a1d2b4 │ │ │ │ + @ instruction: 0x03a1d2bc │ │ │ │ + @ instruction: 0x03a1d2b0 │ │ │ │ + @ instruction: 0x03a1d3b8 │ │ │ │ + @ instruction: 0x03a1d3ac │ │ │ │ + @ instruction: 0x03a1d4d4 │ │ │ │ + @ instruction: 0x03a1d4c8 │ │ │ │ + @ instruction: 0x03a1d3c8 │ │ │ │ + @ instruction: 0x03a1d3bc │ │ │ │ + @ instruction: 0x03a1d634 │ │ │ │ + @ instruction: 0x03a1d628 │ │ │ │ + @ instruction: 0x03a1d6b4 │ │ │ │ + @ instruction: 0x03a1d6a8 │ │ │ │ + @ instruction: 0x03a1d710 │ │ │ │ + @ instruction: 0x03a1d704 │ │ │ │ + @ instruction: 0x03a1d70c │ │ │ │ + @ instruction: 0x03a1d700 │ │ │ │ + @ instruction: 0x03a1d750 │ │ │ │ + @ instruction: 0x03a1d744 │ │ │ │ + @ instruction: 0x03a1d358 │ │ │ │ + @ instruction: 0x03a1d34c │ │ │ │ + @ instruction: 0x03a1d3fc │ │ │ │ + @ instruction: 0x03a1d3f0 │ │ │ │ + @ instruction: 0x03a1d678 │ │ │ │ + @ instruction: 0x03a1d66c │ │ │ │ + @ instruction: 0x03a1d56c │ │ │ │ + @ instruction: 0x03a1d560 │ │ │ │ + @ instruction: 0x03a1d408 │ │ │ │ + @ instruction: 0x03a1d3fc │ │ │ │ + @ instruction: 0x03a1d7e0 │ │ │ │ + @ instruction: 0x03a1d7d4 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + cmneq ip, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5fb18 <__cxa_atexit@plt+0x527d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 5fb20 <__cxa_atexit@plt+0x527e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 5fb24 <__cxa_atexit@plt+0x527e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 5fb28 <__cxa_atexit@plt+0x527e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc678 <__cxa_atexit@plt+0x3ef338> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sp, #156 @ 0x9c │ │ │ │ + biceq lr, sp, #28, 4 @ 0xc0000001 │ │ │ │ + biceq lr, sp, #236, 4 @ 0xc000000e │ │ │ │ + @ instruction: 0x03a1dee0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5fb6c <__cxa_atexit@plt+0x5282c> │ │ │ │ + ldr r2, [pc, #40] @ 5fb74 <__cxa_atexit@plt+0x52834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 5fb78 <__cxa_atexit@plt+0x52838> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a1dec0 │ │ │ │ + biceq lr, sp, #44 @ 0x2c │ │ │ │ + @ instruction: 0x03a1de90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fbe4 <__cxa_atexit@plt+0x528a4> │ │ │ │ + ldr r1, [pc, #80] @ 5fbf4 <__cxa_atexit@plt+0x528b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 5fbf8 <__cxa_atexit@plt+0x528b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 5fbfc <__cxa_atexit@plt+0x528bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + biceq lr, sp, #8, 6 @ 0x20000000 │ │ │ │ + biceq sp, sp, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0x03a1de08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6708c <__cxa_atexit@plt+0x59d4c> │ │ │ │ - ldr r3, [pc, #60] @ 670a4 <__cxa_atexit@plt+0x59d64> │ │ │ │ + bcc 5fc54 <__cxa_atexit@plt+0x52914> │ │ │ │ + ldr r2, [pc, #56] @ 5fc64 <__cxa_atexit@plt+0x52924> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 5fc68 <__cxa_atexit@plt+0x52928> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 670a8 <__cxa_atexit@plt+0x59d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 670ac <__cxa_atexit@plt+0x59d6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff5d0 │ │ │ │ - biceq r7, sp, #180, 22 @ 0x2d000 │ │ │ │ - moveq lr, #240, 18 @ 0x3c0000 │ │ │ │ - moveq lr, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 67110 <__cxa_atexit@plt+0x59dd0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 67108 <__cxa_atexit@plt+0x59dc8> │ │ │ │ - ldr r8, [pc, #52] @ 67118 <__cxa_atexit@plt+0x59dd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #48] @ 6711c <__cxa_atexit@plt+0x59ddc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ 67120 <__cxa_atexit@plt+0x59de0> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + cmneq ip, #1023410176 @ 0x3d000000 │ │ │ │ + @ instruction: 0x03a1dd98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5fce0 <__cxa_atexit@plt+0x529a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5fcec <__cxa_atexit@plt+0x529ac> │ │ │ │ + ldr lr, [pc, #92] @ 5fcfc <__cxa_atexit@plt+0x529bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ 5fd00 <__cxa_atexit@plt+0x529c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #80] @ 5fd04 <__cxa_atexit@plt+0x529c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 401180 <__cxa_atexit@plt+0x3f3e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [pc, #64] @ 5fd08 <__cxa_atexit@plt+0x529c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq lr, #96, 6 @ 0x80000001 │ │ │ │ - biceq r7, sp, #168, 20 @ 0xa8000 │ │ │ │ - biceq r7, sp, #172, 20 @ 0xac000 │ │ │ │ - moveq lr, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0x03a1dd6c │ │ │ │ + biceq sp, sp, #224, 28 @ 0xe00 │ │ │ │ + biceq lr, sp, #140, 2 @ 0x23 │ │ │ │ + biceq sp, sp, #196, 28 @ 0xc40 │ │ │ │ + @ instruction: 0x03a1dcf8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67168 <__cxa_atexit@plt+0x59e28> │ │ │ │ - ldr r2, [pc, #44] @ 67178 <__cxa_atexit@plt+0x59e38> │ │ │ │ + bcc 5fd74 <__cxa_atexit@plt+0x52a34> │ │ │ │ + ldr r2, [pc, #80] @ 5fd84 <__cxa_atexit@plt+0x52a44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #36] @ 6717c <__cxa_atexit@plt+0x59e3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 5fd88 <__cxa_atexit@plt+0x52a48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 5fd8c <__cxa_atexit@plt+0x52a4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4010c8 <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - mov r3, #12 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - moveq lr, #232, 8 @ 0xe8000000 │ │ │ │ - biceq r7, sp, #68, 20 @ 0x44000 │ │ │ │ - moveq lr, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + biceq lr, sp, #120, 2 │ │ │ │ + biceq sp, sp, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0x03a1dc74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 671dc <__cxa_atexit@plt+0x59e9c> │ │ │ │ + bhi 5fdfc <__cxa_atexit@plt+0x52abc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 671e8 <__cxa_atexit@plt+0x59ea8> │ │ │ │ - ldr r2, [pc, #68] @ 671f8 <__cxa_atexit@plt+0x59eb8> │ │ │ │ + bcc 5fe08 <__cxa_atexit@plt+0x52ac8> │ │ │ │ + ldr r2, [pc, #84] @ 5fe18 <__cxa_atexit@plt+0x52ad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 671fc <__cxa_atexit@plt+0x59ebc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 67200 <__cxa_atexit@plt+0x59ec0> │ │ │ │ + ldr r1, [pc, #80] @ 5fe1c <__cxa_atexit@plt+0x52adc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 5fe20 <__cxa_atexit@plt+0x52ae0> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmneq fp, #2408448 @ 0x24c000 │ │ │ │ - biceq r7, sp, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + biceq sp, sp, #188, 26 @ 0x2f00 │ │ │ │ + cmneq ip, #1342177289 @ 0x50000009 │ │ │ │ + @ instruction: 0x03a1dbdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67244 <__cxa_atexit@plt+0x59f04> │ │ │ │ - ldr r2, [pc, #44] @ 67254 <__cxa_atexit@plt+0x59f14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #32] @ 67258 <__cxa_atexit@plt+0x59f18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 4010c8 <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 5fe94 <__cxa_atexit@plt+0x52b54> │ │ │ │ + ldr lr, [pc, #84] @ 5fea4 <__cxa_atexit@plt+0x52b64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 5fea8 <__cxa_atexit@plt+0x52b68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 5feac <__cxa_atexit@plt+0x52b6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r7, sp, #128, 18 @ 0x200000 │ │ │ │ - biceq r7, sp, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 672b4 <__cxa_atexit@plt+0x59f74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 672c0 <__cxa_atexit@plt+0x59f80> │ │ │ │ - ldr r2, [pc, #68] @ 672d0 <__cxa_atexit@plt+0x59f90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 672d4 <__cxa_atexit@plt+0x59f94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 672d8 <__cxa_atexit@plt+0x59f98> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + biceq sp, sp, #236, 30 @ 0x3b0 │ │ │ │ + biceq sp, sp, #24, 26 @ 0x600 │ │ │ │ + @ instruction: 0x03a1ce20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ff18 <__cxa_atexit@plt+0x52bd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ff24 <__cxa_atexit@plt+0x52be4> │ │ │ │ + ldr r1, [pc, #80] @ 5ff34 <__cxa_atexit@plt+0x52bf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r5, [pc, #72] @ 5ff38 <__cxa_atexit@plt+0x52bf8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 5ff3c <__cxa_atexit@plt+0x52bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq fp, #192, 16 @ 0xc00000 │ │ │ │ - biceq r7, sp, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67314 <__cxa_atexit@plt+0x59fd4> │ │ │ │ - ldr r8, [pc, #36] @ 6731c <__cxa_atexit@plt+0x59fdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 67320 <__cxa_atexit@plt+0x59fe0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq fp, #124, 14 @ 0x1f00000 │ │ │ │ - biceq r7, sp, #148, 16 @ 0x940000 │ │ │ │ - moveq lr, #0, 12 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq sp, sp, #164, 24 @ 0xa400 │ │ │ │ + biceq sp, sp, #184, 30 @ 0x2e0 │ │ │ │ + biceq sp, sp, #136, 24 @ 0x8800 │ │ │ │ + @ instruction: 0x03a1cd8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6738c <__cxa_atexit@plt+0x5a04c> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6739c <__cxa_atexit@plt+0x5a05c> │ │ │ │ - ldr r7, [pc, #80] @ 673b4 <__cxa_atexit@plt+0x5a074> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 67380 <__cxa_atexit@plt+0x5a040> │ │ │ │ - mov r7, r8 │ │ │ │ - b 640fc <__cxa_atexit@plt+0x56dbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ffb0 <__cxa_atexit@plt+0x52c70> │ │ │ │ + ldr r1, [pc, #84] @ 5ffc0 <__cxa_atexit@plt+0x52c80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ 5ffc4 <__cxa_atexit@plt+0x52c84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 5ffc8 <__cxa_atexit@plt+0x52c88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ 5ffcc <__cxa_atexit@plt+0x52c8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 673b8 <__cxa_atexit@plt+0x5a078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + cmneq ip, #-1073741820 @ 0xc0000004 │ │ │ │ + biceq sp, sp, #36, 30 @ 0x90 │ │ │ │ + biceq sp, sp, #252, 22 @ 0x3f000 │ │ │ │ + @ instruction: 0x03a1cd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60054 <__cxa_atexit@plt+0x52d14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6005c <__cxa_atexit@plt+0x52d1c> │ │ │ │ + ldr r1, [pc, #104] @ 60070 <__cxa_atexit@plt+0x52d30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 60074 <__cxa_atexit@plt+0x52d34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 60078 <__cxa_atexit@plt+0x52d38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 6007c <__cxa_atexit@plt+0x52d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 60064 <__cxa_atexit@plt+0x52d24> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffcd94 │ │ │ │ - moveq lr, #140, 10 @ 0x23000000 │ │ │ │ + biceq sp, sp, #128, 22 @ 0x20000 │ │ │ │ + biceq sp, sp, #136, 28 @ 0x880 │ │ │ │ + biceq sp, sp, #96, 22 @ 0x18000 │ │ │ │ + biceq sp, sp, #12, 28 @ 0xc0 │ │ │ │ + @ instruction: 0x03a1cc50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 673ec <__cxa_atexit@plt+0x5a0ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 673f4 <__cxa_atexit@plt+0x5a0b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401398 <__cxa_atexit@plt+0x3f4058> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60108 <__cxa_atexit@plt+0x52dc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 60110 <__cxa_atexit@plt+0x52dd0> │ │ │ │ + ldr r1, [pc, #108] @ 60124 <__cxa_atexit@plt+0x52de4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 60128 <__cxa_atexit@plt+0x52de8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 6012c <__cxa_atexit@plt+0x52dec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 60130 <__cxa_atexit@plt+0x52df0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 60134 <__cxa_atexit@plt+0x52df4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 60118 <__cxa_atexit@plt+0x52dd8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, sp, #184, 14 @ 0x2e00000 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq sp, sp, #200, 20 @ 0xc8000 │ │ │ │ + cmneq ip, #716 @ 0x2cc │ │ │ │ + biceq sp, sp, #200, 26 @ 0x3200 │ │ │ │ + biceq sp, sp, #160, 20 @ 0xa0000 │ │ │ │ + @ instruction: 0x03a1cb94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6743c <__cxa_atexit@plt+0x5a0fc> │ │ │ │ - ldr r2, [pc, #44] @ 6744c <__cxa_atexit@plt+0x5a10c> │ │ │ │ + bcc 601a0 <__cxa_atexit@plt+0x52e60> │ │ │ │ + ldr r2, [pc, #76] @ 601b0 <__cxa_atexit@plt+0x52e70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 601b4 <__cxa_atexit@plt+0x52e74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #52] @ 601b8 <__cxa_atexit@plt+0x52e78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67480 <__cxa_atexit@plt+0x5a140> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 67488 <__cxa_atexit@plt+0x5a148> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401398 <__cxa_atexit@plt+0x3f4058> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r7, sp, #36, 14 @ 0x900000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + biceq sp, sp, #216, 24 @ 0xd800 │ │ │ │ + biceq sp, sp, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 674d4 <__cxa_atexit@plt+0x5a194> │ │ │ │ - ldr r1, [pc, #48] @ 674e4 <__cxa_atexit@plt+0x5a1a4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 602ac <__cxa_atexit@plt+0x52f6c> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 60210 <__cxa_atexit@plt+0x52ed0> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 602bc <__cxa_atexit@plt+0x52f7c> │ │ │ │ + ldr r2, [sl, #2] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 60274 <__cxa_atexit@plt+0x52f34> │ │ │ │ + ldr r1, [pc, #248] @ 60304 <__cxa_atexit@plt+0x52fc4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ + b 6027c <__cxa_atexit@plt+0x52f3c> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 602d4 <__cxa_atexit@plt+0x52f94> │ │ │ │ + ldr r7, [pc, #200] @ 602f4 <__cxa_atexit@plt+0x52fb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + ldr lr, [sl, #7] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 60290 <__cxa_atexit@plt+0x52f50> │ │ │ │ + ldr r0, [pc, #156] @ 602f8 <__cxa_atexit@plt+0x52fb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [pc, #132] @ 60300 <__cxa_atexit@plt+0x52fc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #120] @ 60310 <__cxa_atexit@plt+0x52fd0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r6, r6, #20 │ │ │ │ + stm r6, {r0, r1, lr} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #88] @ 6030c <__cxa_atexit@plt+0x52fcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - moveq lr, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ + ldr r7, [pc, #68] @ 60308 <__cxa_atexit@plt+0x52fc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + b 602e8 <__cxa_atexit@plt+0x52fa8> │ │ │ │ + ldr r7, [pc, #32] @ 602fc <__cxa_atexit@plt+0x52fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff8a0 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x03a1d87c │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0x03a1c9bc │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc 60378 <__cxa_atexit@plt+0x53038> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 60360 <__cxa_atexit@plt+0x53020> │ │ │ │ + ldr r2, [pc, #60] @ 60398 <__cxa_atexit@plt+0x53058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 60368 <__cxa_atexit@plt+0x53028> │ │ │ │ + ldr r2, [pc, #44] @ 60394 <__cxa_atexit@plt+0x53054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 6039c <__cxa_atexit@plt+0x5305c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0x03a1d778 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 675ac <__cxa_atexit@plt+0x5a26c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 675b4 <__cxa_atexit@plt+0x5a274> │ │ │ │ - str r3, [sp] │ │ │ │ - add r9, r2, #3 │ │ │ │ - ldm r9, {r0, r7, r9} │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r2, #19] │ │ │ │ - ldr r2, [r2, #23] │ │ │ │ - ldr sl, [pc, #168] @ 675e8 <__cxa_atexit@plt+0x5a2a8> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub ip, r6, #19 │ │ │ │ - sub lr, r6, #5 │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - ldr r2, [pc, #144] @ 675ec <__cxa_atexit@plt+0x5a2ac> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 60430 <__cxa_atexit@plt+0x530f0> │ │ │ │ + ldr lr, [pc, #124] @ 60448 <__cxa_atexit@plt+0x53108> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 60418 <__cxa_atexit@plt+0x530d8> │ │ │ │ + ldr r2, [pc, #72] @ 6044c <__cxa_atexit@plt+0x5310c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r1, #20] │ │ │ │ str r8, [r1, #24] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - sub r3, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 675c8 <__cxa_atexit@plt+0x5a288> │ │ │ │ - ldr r3, [pc, #104] @ 675f0 <__cxa_atexit@plt+0x5a2b0> │ │ │ │ + str r3, [r1, #28] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #52] @ 60454 <__cxa_atexit@plt+0x53114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, r1, #20 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 60450 <__cxa_atexit@plt+0x53110> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 675a4 <__cxa_atexit@plt+0x5a264> │ │ │ │ - b 640fc <__cxa_atexit@plt+0x56dbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + @ instruction: 0x03a1d6cc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 604d0 <__cxa_atexit@plt+0x53190> │ │ │ │ + ldr r3, [pc, #100] @ 604e0 <__cxa_atexit@plt+0x531a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 604b0 <__cxa_atexit@plt+0x53170> │ │ │ │ + ldr r3, [pc, #84] @ 604e4 <__cxa_atexit@plt+0x531a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 604c0 <__cxa_atexit@plt+0x53180> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 675bc <__cxa_atexit@plt+0x5a27c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 675f4 <__cxa_atexit@plt+0x5a2b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #16] @ 604e8 <__cxa_atexit@plt+0x531a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xffffcb70 │ │ │ │ - moveq lr, #96, 6 @ 0x80000001 │ │ │ │ - moveq lr, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x03a1d668 │ │ │ │ + @ instruction: 0x03a1d63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r8, r4 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 67690 <__cxa_atexit@plt+0x5a350> │ │ │ │ - ldr r0, [r8, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 67698 <__cxa_atexit@plt+0x5a358> │ │ │ │ - ldmib r7, {r3, r4} │ │ │ │ - str r4, [sp] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - mov r0, sl │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr sl, [pc, #88] @ 676b0 <__cxa_atexit@plt+0x5a370> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r5, [pc, #84] @ 676b4 <__cxa_atexit@plt+0x5a374> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, lr} │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r4, [r2, #28] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, r1 │ │ │ │ - b 401370 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - mov r6, r2 │ │ │ │ - b 676a0 <__cxa_atexit@plt+0x5a360> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r8, #828] @ 0x33c │ │ │ │ - ldr r0, [r8, #-8] │ │ │ │ - mov r4, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r0 │ │ │ │ - moveq lr, #60, 6 @ 0xf0000000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - moveq lr, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 676fc <__cxa_atexit@plt+0x5a3bc> │ │ │ │ - ldr r8, [pc, #40] @ 67708 <__cxa_atexit@plt+0x5a3c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 60530 <__cxa_atexit@plt+0x531f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 60524 <__cxa_atexit@plt+0x531e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - moveq lr, #88, 4 @ 0x80000005 │ │ │ │ - moveq lr, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a1d5f4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + @ instruction: 0x03a1d5d4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67750 <__cxa_atexit@plt+0x5a410> │ │ │ │ - ldr r1, [pc, #40] @ 6775c <__cxa_atexit@plt+0x5a41c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - moveq lr, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67798 <__cxa_atexit@plt+0x5a458> │ │ │ │ - ldr r8, [pc, #36] @ 677a0 <__cxa_atexit@plt+0x5a460> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 677a4 <__cxa_atexit@plt+0x5a464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 605a4 <__cxa_atexit@plt+0x53264> │ │ │ │ + ldr r2, [pc, #56] @ 605b0 <__cxa_atexit@plt+0x53270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 60594 <__cxa_atexit@plt+0x53254> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #503316480 @ 0x1e000000 │ │ │ │ - biceq r7, sp, #16, 8 @ 0x10000000 │ │ │ │ - moveq lr, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a1d574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + @ instruction: 0x03a1d550 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 67880 <__cxa_atexit@plt+0x5a540> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67888 <__cxa_atexit@plt+0x5a548> │ │ │ │ - ldr r0, [pc, #184] @ 6789c <__cxa_atexit@plt+0x5a55c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #180] @ 678a0 <__cxa_atexit@plt+0x5a560> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #176] @ 678a4 <__cxa_atexit@plt+0x5a564> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #172] @ 678a8 <__cxa_atexit@plt+0x5a568> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - add r0, r0, #1 │ │ │ │ - add lr, r9, #3 │ │ │ │ - ldr r9, [pc, #156] @ 678ac <__cxa_atexit@plt+0x5a56c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, sl, #1 │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str lr, [r2, #-12] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - ldr r1, [pc, #128] @ 678b0 <__cxa_atexit@plt+0x5a570> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - ldr r2, [pc, #120] @ 678b4 <__cxa_atexit@plt+0x5a574> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6060c <__cxa_atexit@plt+0x532cc> │ │ │ │ + ldr r2, [pc, #36] @ 60624 <__cxa_atexit@plt+0x532e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #112] @ 678b8 <__cxa_atexit@plt+0x5a578> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r1, r9, #1 │ │ │ │ - ldr r0, [pc, #100] @ 678bc <__cxa_atexit@plt+0x5a57c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - mov r8, ip │ │ │ │ - ldr r9, [pc, #68] @ 678c0 <__cxa_atexit@plt+0x5a580> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - mov r6, r3 │ │ │ │ - b 67890 <__cxa_atexit@plt+0x5a550> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + ldr r7, [pc, #20] @ 60628 <__cxa_atexit@plt+0x532e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - moveq lr, #148, 2 @ 0x25 │ │ │ │ - moveq lr, #136, 2 @ 0x22 │ │ │ │ - moveq lr, #124, 2 │ │ │ │ - moveq lr, #112, 2 │ │ │ │ - moveq lr, #124, 4 @ 0xc0000007 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - biceq r7, sp, #128, 6 │ │ │ │ - biceq r7, sp, #24, 12 @ 0x1800000 │ │ │ │ - moveq lr, #40, 2 │ │ │ │ - moveq lr, #184, 2 @ 0x2e │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x03a1d534 │ │ │ │ + @ instruction: 0x03a1d4f8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 678e8 <__cxa_atexit@plt+0x5a5a8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - and r3, r7, #3 │ │ │ │ - b 67900 <__cxa_atexit@plt+0x5a5c0> │ │ │ │ - ldr r3, [pc, #152] @ 67988 <__cxa_atexit@plt+0x5a648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 67964 <__cxa_atexit@plt+0x5a624> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6791c <__cxa_atexit@plt+0x5a5dc> │ │ │ │ - ldr r7, [pc, #128] @ 67990 <__cxa_atexit@plt+0x5a650> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60698 <__cxa_atexit@plt+0x53358> │ │ │ │ + ldr r7, [pc, #88] @ 606b0 <__cxa_atexit@plt+0x53370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6068c <__cxa_atexit@plt+0x5334c> │ │ │ │ + ldr r7, [pc, #72] @ 606b4 <__cxa_atexit@plt+0x53374> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 606b8 <__cxa_atexit@plt+0x53378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6796c <__cxa_atexit@plt+0x5a62c> │ │ │ │ - ldr r7, [pc, #88] @ 67994 <__cxa_atexit@plt+0x5a654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 67998 <__cxa_atexit@plt+0x5a658> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6798c <__cxa_atexit@plt+0x5a64c> │ │ │ │ + ldr r7, [pc, #28] @ 606bc <__cxa_atexit@plt+0x5337c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - moveq lr, #16, 2 │ │ │ │ - biceq r7, sp, #104, 6 @ 0xa0000001 │ │ │ │ - @ instruction: 0xffffecfc │ │ │ │ - biceq r7, sp, #224, 4 │ │ │ │ - moveq lr, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq sp, sp, #124, 14 @ 0x1f00000 │ │ │ │ + biceq sp, sp, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0x03a1d4b0 │ │ │ │ + @ instruction: 0x03a1d468 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 679c8 <__cxa_atexit@plt+0x5a688> │ │ │ │ - ldr r7, [pc, #116] @ 67a30 <__cxa_atexit@plt+0x5a6f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [pc, #36] @ 606f8 <__cxa_atexit@plt+0x533b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 606fc <__cxa_atexit@plt+0x533bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + biceq sp, sp, #20, 14 @ 0x500000 │ │ │ │ + biceq sp, sp, #184, 8 @ 0xb8000000 │ │ │ │ + @ instruction: 0x03a1d43c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60744 <__cxa_atexit@plt+0x53404> │ │ │ │ + ldr r2, [pc, #36] @ 6075c <__cxa_atexit@plt+0x5341c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + ldr r7, [pc, #20] @ 60760 <__cxa_atexit@plt+0x53420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0x03a1d3fc │ │ │ │ + @ instruction: 0x03a1d3e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 67a10 <__cxa_atexit@plt+0x5a6d0> │ │ │ │ - ldr r7, [pc, #76] @ 67a34 <__cxa_atexit@plt+0x5a6f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #72] @ 67a38 <__cxa_atexit@plt+0x5a6f8> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 607d0 <__cxa_atexit@plt+0x53490> │ │ │ │ + ldr r3, [pc, #84] @ 607e4 <__cxa_atexit@plt+0x534a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 607c0 <__cxa_atexit@plt+0x53480> │ │ │ │ + ldr r3, [pc, #68] @ 607e8 <__cxa_atexit@plt+0x534a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 607ec <__cxa_atexit@plt+0x534ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 601c8 <__cxa_atexit@plt+0x52e88> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 67a2c <__cxa_atexit@plt+0x5a6ec> │ │ │ │ + ldr r7, [pc, #24] @ 607f0 <__cxa_atexit@plt+0x534b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - moveq lr, #108 @ 0x6c │ │ │ │ - biceq r7, sp, #188, 4 @ 0xc000000b │ │ │ │ - @ instruction: 0xffffec50 │ │ │ │ - biceq r7, sp, #52, 4 @ 0x40000003 │ │ │ │ - moveq sp, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + biceq sp, sp, #244, 6 @ 0xd0000003 │ │ │ │ + biceq sp, sp, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0x03a1d378 │ │ │ │ + @ instruction: 0x03a1d340 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 67a58 <__cxa_atexit@plt+0x5a718> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 60468 <__cxa_atexit@plt+0x53128> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6088c <__cxa_atexit@plt+0x5354c> │ │ │ │ + ldr sl, [pc, #104] @ 608a4 <__cxa_atexit@plt+0x53564> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #100] @ 608a8 <__cxa_atexit@plt+0x53568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #96] @ 608ac <__cxa_atexit@plt+0x5356c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq sp, #208, 30 @ 0x340 │ │ │ │ - moveq lr, #4, 2 │ │ │ │ + ldr lr, [pc, #92] @ 608b0 <__cxa_atexit@plt+0x53570> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 608b4 <__cxa_atexit@plt+0x53574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + biceq sp, sp, #116, 12 @ 0x7400000 │ │ │ │ + @ instruction: 0x03a1d2c4 │ │ │ │ + @ instruction: 0x03a1c418 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67ac8 <__cxa_atexit@plt+0x5a788> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67ad4 <__cxa_atexit@plt+0x5a794> │ │ │ │ - ldr r2, [pc, #84] @ 67ae4 <__cxa_atexit@plt+0x5a7a4> │ │ │ │ + bhi 608f4 <__cxa_atexit@plt+0x535b4> │ │ │ │ + ldr r2, [pc, #36] @ 608fc <__cxa_atexit@plt+0x535bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 67ae8 <__cxa_atexit@plt+0x5a7a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 67aec <__cxa_atexit@plt+0x5a7ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #68] @ 67af0 <__cxa_atexit@plt+0x5a7b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ + ldr r1, [pc, #32] @ 60900 <__cxa_atexit@plt+0x535c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq fp, #-1073741824 @ 0xc0000000 │ │ │ │ - biceq r7, sp, #236 @ 0xec │ │ │ │ - moveq sp, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 67b14 <__cxa_atexit@plt+0x5a7d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401318 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ - moveq sp, #152, 30 @ 0x260 │ │ │ │ - moveq sp, #240, 28 @ 0xf00 │ │ │ │ + @ instruction: 0x03a1d144 │ │ │ │ + biceq sp, sp, #168, 4 @ 0x8000000a │ │ │ │ + @ instruction: 0x03a1c3cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 67b34 <__cxa_atexit@plt+0x5a7f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq sp, #224, 28 @ 0xe00 │ │ │ │ - moveq sp, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67b94 <__cxa_atexit@plt+0x5a854> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67ba0 <__cxa_atexit@plt+0x5a860> │ │ │ │ - ldr r2, [pc, #68] @ 67bb0 <__cxa_atexit@plt+0x5a870> │ │ │ │ + bhi 60940 <__cxa_atexit@plt+0x53600> │ │ │ │ + ldr r2, [pc, #36] @ 60948 <__cxa_atexit@plt+0x53608> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 67bb4 <__cxa_atexit@plt+0x5a874> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 67bb8 <__cxa_atexit@plt+0x5a878> │ │ │ │ + ldr r1, [pc, #32] @ 6094c <__cxa_atexit@plt+0x5360c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmneq fp, #97 @ 0x61 │ │ │ │ - biceq r7, sp, #28 │ │ │ │ - moveq sp, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0x03a1d0f8 │ │ │ │ + biceq sp, sp, #92, 4 @ 0xc0000005 │ │ │ │ + @ instruction: 0x03a1c380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67c28 <__cxa_atexit@plt+0x5a8e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67c34 <__cxa_atexit@plt+0x5a8f4> │ │ │ │ - ldr r2, [pc, #84] @ 67c44 <__cxa_atexit@plt+0x5a904> │ │ │ │ + bhi 6098c <__cxa_atexit@plt+0x5364c> │ │ │ │ + ldr r2, [pc, #36] @ 60994 <__cxa_atexit@plt+0x53654> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 67c48 <__cxa_atexit@plt+0x5a908> │ │ │ │ + ldr r1, [pc, #32] @ 60998 <__cxa_atexit@plt+0x53658> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r5, [sl, #8] │ │ │ │ - ldr r5, [pc, #60] @ 67c4c <__cxa_atexit@plt+0x5a90c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #52] @ 67c50 <__cxa_atexit@plt+0x5a910> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 17220f0 <__cxa_atexit@plt+0x1714db0> │ │ │ │ - mov r6, sl │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - biceq r6, sp, #160, 30 @ 0x280 │ │ │ │ - biceq r7, sp, #120 @ 0x78 │ │ │ │ - biceq r7, sp, #112 @ 0x70 │ │ │ │ - moveq sp, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0x03a1d0ac │ │ │ │ + biceq sp, sp, #16, 4 │ │ │ │ + @ instruction: 0x03a1c334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67c94 <__cxa_atexit@plt+0x5a954> │ │ │ │ - ldr r2, [pc, #40] @ 67c9c <__cxa_atexit@plt+0x5a95c> │ │ │ │ + bhi 609d8 <__cxa_atexit@plt+0x53698> │ │ │ │ + ldr r2, [pc, #36] @ 609e0 <__cxa_atexit@plt+0x536a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 67ca0 <__cxa_atexit@plt+0x5a960> │ │ │ │ + ldr r1, [pc, #32] @ 609e4 <__cxa_atexit@plt+0x536a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq sp, #24, 24 @ 0x1800 │ │ │ │ - biceq r6, sp, #24, 30 @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0x03a1d060 │ │ │ │ + biceq sp, sp, #196, 2 @ 0x31 │ │ │ │ + @ instruction: 0x03a1c2e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67cd8 <__cxa_atexit@plt+0x5a998> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 67ce0 <__cxa_atexit@plt+0x5a9a0> │ │ │ │ + bhi 60a24 <__cxa_atexit@plt+0x536e4> │ │ │ │ + ldr r2, [pc, #36] @ 60a2c <__cxa_atexit@plt+0x536ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 60a30 <__cxa_atexit@plt+0x536f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0x03a1d014 │ │ │ │ + biceq sp, sp, #120, 2 │ │ │ │ + @ instruction: 0x03a1cff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60a74 <__cxa_atexit@plt+0x53734> │ │ │ │ + ldr r3, [pc, #40] @ 60a80 <__cxa_atexit@plt+0x53740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 60a6c <__cxa_atexit@plt+0x5372c> │ │ │ │ + b 60a90 <__cxa_atexit@plt+0x53750> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x03a1cfa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 60ba0 <__cxa_atexit@plt+0x53860> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 60bc8 <__cxa_atexit@plt+0x53888> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ + bhi 60f78 <__cxa_atexit@plt+0x53c38> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r8, lsl #10 │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r0, asr r5 │ │ │ │ + andeq r0, r0, r8, ror #10 │ │ │ │ + andeq r0, r0, r0, lsl #9 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + muleq r0, r8, r4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #11 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #7 │ │ │ │ + andeq r0, r0, r0, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67d3c <__cxa_atexit@plt+0x5a9fc> │ │ │ │ - ldr r2, [pc, #68] @ 67d4c <__cxa_atexit@plt+0x5aa0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 67d50 <__cxa_atexit@plt+0x5aa10> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61078 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #1300] @ 610a8 <__cxa_atexit@plt+0x53d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1296] @ 610ac <__cxa_atexit@plt+0x53d6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 60f98 <__cxa_atexit@plt+0x53c58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61078 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #1240] @ 61090 <__cxa_atexit@plt+0x53d50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1236] @ 61094 <__cxa_atexit@plt+0x53d54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + b 60bec <__cxa_atexit@plt+0x538ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61078 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #1192] @ 61088 <__cxa_atexit@plt+0x53d48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1188] @ 6108c <__cxa_atexit@plt+0x53d4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #1192] @ 610a0 <__cxa_atexit@plt+0x53d60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #48] @ 67d54 <__cxa_atexit@plt+0x5aa14> │ │ │ │ + ldr r0, [pc, #1184] @ 610a4 <__cxa_atexit@plt+0x53d64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #1492] @ 61200 <__cxa_atexit@plt+0x53ec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1484] @ 61204 <__cxa_atexit@plt+0x53ec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1420] @ 611d0 <__cxa_atexit@plt+0x53e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1412] @ 611d4 <__cxa_atexit@plt+0x53e94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1380] @ 611c0 <__cxa_atexit@plt+0x53e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1372] @ 611c4 <__cxa_atexit@plt+0x53e84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1364] @ 611c8 <__cxa_atexit@plt+0x53e88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1356] @ 611cc <__cxa_atexit@plt+0x53e8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1268] @ 61180 <__cxa_atexit@plt+0x53e40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1260] @ 61184 <__cxa_atexit@plt+0x53e44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1300] @ 611b8 <__cxa_atexit@plt+0x53e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1292] @ 611bc <__cxa_atexit@plt+0x53e7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1132] @ 61128 <__cxa_atexit@plt+0x53de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1124] @ 6112c <__cxa_atexit@plt+0x53dec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61078 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #1316] @ 61208 <__cxa_atexit@plt+0x53ec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #1312] @ 6120c <__cxa_atexit@plt+0x53ecc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 60f98 <__cxa_atexit@plt+0x53c58> │ │ │ │ + ldr r7, [pc, #1056] @ 61118 <__cxa_atexit@plt+0x53dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1048] @ 6111c <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1184] @ 611b0 <__cxa_atexit@plt+0x53e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1176] @ 611b4 <__cxa_atexit@plt+0x53e74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #984] @ 61100 <__cxa_atexit@plt+0x53dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #976] @ 61104 <__cxa_atexit@plt+0x53dc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #904] @ 610c8 <__cxa_atexit@plt+0x53d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #896] @ 610cc <__cxa_atexit@plt+0x53d8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #1168] @ 611e8 <__cxa_atexit@plt+0x53ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #1160] @ 611ec <__cxa_atexit@plt+0x53eac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #920] @ 61108 <__cxa_atexit@plt+0x53dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #912] @ 6110c <__cxa_atexit@plt+0x53dcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #872] @ 610f0 <__cxa_atexit@plt+0x53db0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #864] @ 610f4 <__cxa_atexit@plt+0x53db4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #976] @ 61170 <__cxa_atexit@plt+0x53e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #968] @ 61174 <__cxa_atexit@plt+0x53e34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #944] @ 61168 <__cxa_atexit@plt+0x53e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #936] @ 6116c <__cxa_atexit@plt+0x53e2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #744] @ 610b8 <__cxa_atexit@plt+0x53d78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #736] @ 610bc <__cxa_atexit@plt+0x53d7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #824] @ 61120 <__cxa_atexit@plt+0x53de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #816] @ 61124 <__cxa_atexit@plt+0x53de4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #704] @ 610c0 <__cxa_atexit@plt+0x53d80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #696] @ 610c4 <__cxa_atexit@plt+0x53d84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #712] @ 610e0 <__cxa_atexit@plt+0x53da0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #704] @ 610e4 <__cxa_atexit@plt+0x53da4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #640] @ 610b0 <__cxa_atexit@plt+0x53d70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #632] @ 610b4 <__cxa_atexit@plt+0x53d74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #856] @ 611a0 <__cxa_atexit@plt+0x53e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #848] @ 611a4 <__cxa_atexit@plt+0x53e64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #720] @ 61130 <__cxa_atexit@plt+0x53df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #712] @ 61134 <__cxa_atexit@plt+0x53df4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #888] @ 611f0 <__cxa_atexit@plt+0x53eb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #880] @ 611f4 <__cxa_atexit@plt+0x53eb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #696] @ 61148 <__cxa_atexit@plt+0x53e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #688] @ 6114c <__cxa_atexit@plt+0x53e0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #552] @ 610d0 <__cxa_atexit@plt+0x53d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #544] @ 610d4 <__cxa_atexit@plt+0x53d94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #656] @ 61150 <__cxa_atexit@plt+0x53e10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #648] @ 61154 <__cxa_atexit@plt+0x53e14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #568] @ 61110 <__cxa_atexit@plt+0x53dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #560] @ 61114 <__cxa_atexit@plt+0x53dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #488] @ 610d8 <__cxa_atexit@plt+0x53d98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #480] @ 610dc <__cxa_atexit@plt+0x53d9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #560] @ 61138 <__cxa_atexit@plt+0x53df8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #552] @ 6113c <__cxa_atexit@plt+0x53dfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #472] @ 610f8 <__cxa_atexit@plt+0x53db8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #464] @ 610fc <__cxa_atexit@plt+0x53dbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #432] @ 610e8 <__cxa_atexit@plt+0x53da8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #424] @ 610ec <__cxa_atexit@plt+0x53dac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #584] @ 61198 <__cxa_atexit@plt+0x53e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #576] @ 6119c <__cxa_atexit@plt+0x53e5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #576] @ 611a8 <__cxa_atexit@plt+0x53e68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #568] @ 611ac <__cxa_atexit@plt+0x53e6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61078 <__cxa_atexit@plt+0x53d38> │ │ │ │ + ldr r2, [pc, #264] @ 61098 <__cxa_atexit@plt+0x53d58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #260] @ 6109c <__cxa_atexit@plt+0x53d5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + b 60bec <__cxa_atexit@plt+0x538ac> │ │ │ │ + ldr r7, [pc, #432] @ 61158 <__cxa_atexit@plt+0x53e18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #424] @ 6115c <__cxa_atexit@plt+0x53e1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #544] @ 611e0 <__cxa_atexit@plt+0x53ea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #536] @ 611e4 <__cxa_atexit@plt+0x53ea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #360] @ 61140 <__cxa_atexit@plt+0x53e00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #352] @ 61144 <__cxa_atexit@plt+0x53e04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #520] @ 611f8 <__cxa_atexit@plt+0x53eb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #512] @ 611fc <__cxa_atexit@plt+0x53ebc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #344] @ 61160 <__cxa_atexit@plt+0x53e20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #336] @ 61164 <__cxa_atexit@plt+0x53e24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #360] @ 61188 <__cxa_atexit@plt+0x53e48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #352] @ 6118c <__cxa_atexit@plt+0x53e4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 4010c8 <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, #188, 30 @ 0x2f0 │ │ │ │ - biceq r6, sp, #144, 28 @ 0x900 │ │ │ │ - biceq r6, sp, #120, 28 @ 0x780 │ │ │ │ + ldr r7, [pc, #344] @ 61190 <__cxa_atexit@plt+0x53e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #336] @ 61194 <__cxa_atexit@plt+0x53e54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #392] @ 611d8 <__cxa_atexit@plt+0x53e98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #384] @ 611dc <__cxa_atexit@plt+0x53e9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #272] @ 61178 <__cxa_atexit@plt+0x53e38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #264] @ 6117c <__cxa_atexit@plt+0x53e3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + cmneq ip, #11206656 @ 0xab0000 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + cmneq ip, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + cmneq ip, #-369098752 @ 0xea000000 │ │ │ │ + biceq sp, sp, #176, 4 │ │ │ │ + biceq ip, sp, #136, 30 @ 0x220 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + cmneq ip, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0x03a1bb4c │ │ │ │ + @ instruction: 0x03a1bb40 │ │ │ │ + @ instruction: 0x03a1bbc0 │ │ │ │ + @ instruction: 0x03a1bbb4 │ │ │ │ + @ instruction: 0x03a1bba4 │ │ │ │ + @ instruction: 0x03a1bb98 │ │ │ │ + @ instruction: 0x03a1bc78 │ │ │ │ + @ instruction: 0x03a1bc6c │ │ │ │ + @ instruction: 0x03a1bb24 │ │ │ │ + @ instruction: 0x03a1bb18 │ │ │ │ + @ instruction: 0x03a1baf0 │ │ │ │ + @ instruction: 0x03a1bae4 │ │ │ │ + @ instruction: 0x03a1bbdc │ │ │ │ + @ instruction: 0x03a1bbd0 │ │ │ │ + @ instruction: 0x03a1bad0 │ │ │ │ + @ instruction: 0x03a1bac4 │ │ │ │ + @ instruction: 0x03a1bc94 │ │ │ │ + @ instruction: 0x03a1bc88 │ │ │ │ + @ instruction: 0x03a1bb10 │ │ │ │ + @ instruction: 0x03a1bb04 │ │ │ │ + @ instruction: 0x03a1bd1c │ │ │ │ + @ instruction: 0x03a1bd10 │ │ │ │ + @ instruction: 0x03a1bce8 │ │ │ │ + @ instruction: 0x03a1bcdc │ │ │ │ + @ instruction: 0x03a1bb94 │ │ │ │ + @ instruction: 0x03a1bb88 │ │ │ │ + @ instruction: 0x03a1bd88 │ │ │ │ + @ instruction: 0x03a1bd7c │ │ │ │ + @ instruction: 0x03a1bcac │ │ │ │ + @ instruction: 0x03a1bca0 │ │ │ │ + @ instruction: 0x03a1bdec │ │ │ │ + @ instruction: 0x03a1bde0 │ │ │ │ + @ instruction: 0x03a1bc5c │ │ │ │ + @ instruction: 0x03a1bc50 │ │ │ │ + @ instruction: 0x03a1bbc8 │ │ │ │ + @ instruction: 0x03a1bbbc │ │ │ │ + @ instruction: 0x03a1bb0c │ │ │ │ + @ instruction: 0x03a1bb00 │ │ │ │ + @ instruction: 0x03a1bc68 │ │ │ │ + @ instruction: 0x03a1bc5c │ │ │ │ + @ instruction: 0x03a1bc4c │ │ │ │ + @ instruction: 0x03a1bc40 │ │ │ │ + @ instruction: 0x03a1bb78 │ │ │ │ + @ instruction: 0x03a1bb6c │ │ │ │ + @ instruction: 0x03a1bb2c │ │ │ │ + @ instruction: 0x03a1bb20 │ │ │ │ + @ instruction: 0x03a1bd90 │ │ │ │ + @ instruction: 0x03a1bd84 │ │ │ │ + @ instruction: 0x03a1bdbc │ │ │ │ + @ instruction: 0x03a1bdb0 │ │ │ │ + @ instruction: 0x03a1bb08 │ │ │ │ + @ instruction: 0x03a1bafc │ │ │ │ + @ instruction: 0x03a1bef8 │ │ │ │ + @ instruction: 0x03a1beec │ │ │ │ + @ instruction: 0x03a1bb78 │ │ │ │ + @ instruction: 0x03a1bb6c │ │ │ │ + @ instruction: 0x03a1bb74 │ │ │ │ + @ instruction: 0x03a1bb68 │ │ │ │ + @ instruction: 0x03a1bc70 │ │ │ │ + @ instruction: 0x03a1bc64 │ │ │ │ + @ instruction: 0x03a1bd8c │ │ │ │ + @ instruction: 0x03a1bd80 │ │ │ │ + @ instruction: 0x03a1bc80 │ │ │ │ + @ instruction: 0x03a1bc74 │ │ │ │ + @ instruction: 0x03a1beec │ │ │ │ + @ instruction: 0x03a1bee0 │ │ │ │ + @ instruction: 0x03a1bf6c │ │ │ │ + @ instruction: 0x03a1bf60 │ │ │ │ + @ instruction: 0x03a1bfc8 │ │ │ │ + @ instruction: 0x03a1bfbc │ │ │ │ + @ instruction: 0x03a1bfc4 │ │ │ │ + @ instruction: 0x03a1bfb8 │ │ │ │ + @ instruction: 0x03a1c008 │ │ │ │ + @ instruction: 0x03a1bffc │ │ │ │ + @ instruction: 0x03a1bc10 │ │ │ │ + @ instruction: 0x03a1bc04 │ │ │ │ + @ instruction: 0x03a1bcb4 │ │ │ │ + @ instruction: 0x03a1bca8 │ │ │ │ + @ instruction: 0x03a1bf30 │ │ │ │ + @ instruction: 0x03a1bf24 │ │ │ │ + @ instruction: 0x03a1be24 │ │ │ │ + @ instruction: 0x03a1be18 │ │ │ │ + @ instruction: 0x03a1bcc0 │ │ │ │ + @ instruction: 0x03a1bcb4 │ │ │ │ + @ instruction: 0x03a1c098 │ │ │ │ + @ instruction: 0x03a1c08c │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + cmneq ip, #12, 12 @ 0xc00000 │ │ │ │ + @ instruction: 0x03a1c814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67db0 <__cxa_atexit@plt+0x5aa70> │ │ │ │ + bhi 6126c <__cxa_atexit@plt+0x53f2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67dbc <__cxa_atexit@plt+0x5aa7c> │ │ │ │ - ldr r2, [pc, #68] @ 67dcc <__cxa_atexit@plt+0x5aa8c> │ │ │ │ + bcc 61278 <__cxa_atexit@plt+0x53f38> │ │ │ │ + ldr r2, [pc, #68] @ 61288 <__cxa_atexit@plt+0x53f48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 67dd0 <__cxa_atexit@plt+0x5aa90> │ │ │ │ + ldr r8, [pc, #64] @ 6128c <__cxa_atexit@plt+0x53f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 67dd4 <__cxa_atexit@plt+0x5aa94> │ │ │ │ + ldr r1, [pc, #60] @ 61290 <__cxa_atexit@plt+0x53f50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq fp, #188, 26 @ 0x2f00 │ │ │ │ - biceq r6, sp, #0, 28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67e24 <__cxa_atexit@plt+0x5aae4> │ │ │ │ - ldr r2, [pc, #56] @ 67e34 <__cxa_atexit@plt+0x5aaf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 67e38 <__cxa_atexit@plt+0x5aaf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 4010e0 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - biceq r6, sp, #140, 26 @ 0x2300 │ │ │ │ - moveq sp, #0, 12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 67e58 <__cxa_atexit@plt+0x5ab18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401180 <__cxa_atexit@plt+0x3f3e40> │ │ │ │ - moveq sp, #240, 10 @ 0x3c000000 │ │ │ │ - moveq sp, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67ec0 <__cxa_atexit@plt+0x5ab80> │ │ │ │ - ldr lr, [pc, #76] @ 67ec8 <__cxa_atexit@plt+0x5ab88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [pc, #48] @ 67ecc <__cxa_atexit@plt+0x5ab8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r5, {r0, r1, r2, r8, lr} │ │ │ │ - str r7, [r5, #24] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 67eb4 <__cxa_atexit@plt+0x5ab74> │ │ │ │ - mov r7, r3 │ │ │ │ - b 67edc <__cxa_atexit@plt+0x5ab9c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r6, sp, #252, 24 @ 0xfc00 │ │ │ │ - moveq sp, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 67f24 <__cxa_atexit@plt+0x5abe4> │ │ │ │ - ldr r3, [pc, #72] @ 67f38 <__cxa_atexit@plt+0x5abf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67f30 <__cxa_atexit@plt+0x5abf0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #44] @ 67f3c <__cxa_atexit@plt+0x5abfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67f30 <__cxa_atexit@plt+0x5abf0> │ │ │ │ - b 67f88 <__cxa_atexit@plt+0x5ac48> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1722210 <__cxa_atexit@plt+0x1714ed0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - moveq sp, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r2, [pc, #28] @ 67f78 <__cxa_atexit@plt+0x5ac38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67f70 <__cxa_atexit@plt+0x5ac30> │ │ │ │ - b 67f88 <__cxa_atexit@plt+0x5ac48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - moveq sp, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 67fe8 <__cxa_atexit@plt+0x5aca8> │ │ │ │ - ldr r2, [pc, #148] @ 68040 <__cxa_atexit@plt+0x5ad00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6802c <__cxa_atexit@plt+0x5acec> │ │ │ │ - ldr r2, [pc, #132] @ 68044 <__cxa_atexit@plt+0x5ad04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6802c <__cxa_atexit@plt+0x5acec> │ │ │ │ - ldr r2, [pc, #112] @ 68048 <__cxa_atexit@plt+0x5ad08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r2, [pc, #68] @ 68034 <__cxa_atexit@plt+0x5acf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6802c <__cxa_atexit@plt+0x5acec> │ │ │ │ - ldr r2, [pc, #52] @ 68038 <__cxa_atexit@plt+0x5acf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6802c <__cxa_atexit@plt+0x5acec> │ │ │ │ - ldr r2, [pc, #32] @ 6803c <__cxa_atexit@plt+0x5acfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - moveq sp, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 68090 <__cxa_atexit@plt+0x5ad50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68088 <__cxa_atexit@plt+0x5ad48> │ │ │ │ - ldr r3, [pc, #28] @ 68094 <__cxa_atexit@plt+0x5ad54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - moveq sp, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 680bc <__cxa_atexit@plt+0x5ad7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 170ac04 <__cxa_atexit@plt+0x16fd8c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq sp, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 680f4 <__cxa_atexit@plt+0x5adb4> │ │ │ │ - ldr r3, [pc, #40] @ 68108 <__cxa_atexit@plt+0x5adc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 6810c <__cxa_atexit@plt+0x5adcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16dc638 <__cxa_atexit@plt+0x16cf2f8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #20 │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + cmneq ip, #560 @ 0x230 │ │ │ │ + biceq ip, sp, #52, 18 @ 0xd0000 │ │ │ │ + @ instruction: 0x03a1c8f4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 612dc <__cxa_atexit@plt+0x53f9c> │ │ │ │ + ldr r7, [pc, #52] @ 612ec <__cxa_atexit@plt+0x53fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 612d0 <__cxa_atexit@plt+0x53f90> │ │ │ │ + mov r7, r9 │ │ │ │ + b 61300 <__cxa_atexit@plt+0x53fc0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq sp, #116, 6 @ 0xd0000001 │ │ │ │ - moveq sp, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 68154 <__cxa_atexit@plt+0x5ae14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6814c <__cxa_atexit@plt+0x5ae0c> │ │ │ │ - ldr r3, [pc, #28] @ 68158 <__cxa_atexit@plt+0x5ae18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 612f0 <__cxa_atexit@plt+0x53fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - moveq sp, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 68180 <__cxa_atexit@plt+0x5ae40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1709694 <__cxa_atexit@plt+0x16fc354> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq sp, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a1c8c0 │ │ │ │ + @ instruction: 0x03a1c898 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 681b8 <__cxa_atexit@plt+0x5ae78> │ │ │ │ - ldr r3, [pc, #40] @ 681cc <__cxa_atexit@plt+0x5ae8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 681d0 <__cxa_atexit@plt+0x5ae90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16dc638 <__cxa_atexit@plt+0x16cf2f8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - moveq sp, #176, 4 │ │ │ │ - moveq sp, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 6821c <__cxa_atexit@plt+0x5aedc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 68220 <__cxa_atexit@plt+0x5aee0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #28] @ 68224 <__cxa_atexit@plt+0x5aee4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ 68228 <__cxa_atexit@plt+0x5aee8> │ │ │ │ + bne 61340 <__cxa_atexit@plt+0x54000> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 613f4 <__cxa_atexit@plt+0x540b4> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r0, [pc, #284] @ 6144c <__cxa_atexit@plt+0x5410c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + sub r1, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 61358 <__cxa_atexit@plt+0x54018> │ │ │ │ + ldr r3, [pc, #236] @ 61434 <__cxa_atexit@plt+0x540f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #3 │ │ │ │ - b 16e225c <__cxa_atexit@plt+0x16d4f1c> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r6, sp, #168, 24 @ 0xa800 │ │ │ │ - biceq r6, sp, #156, 24 @ 0x9c00 │ │ │ │ - biceq r6, sp, #148, 24 @ 0x9400 │ │ │ │ - moveq sp, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 68258 <__cxa_atexit@plt+0x5af18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 6825c <__cxa_atexit@plt+0x5af1c> │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr r3, [pc, #228] @ 61438 <__cxa_atexit@plt+0x540f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r6, sp, #96, 24 @ 0x6000 │ │ │ │ - moveq sp, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + add r1, r3, #1 │ │ │ │ + and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 68290 <__cxa_atexit@plt+0x5af50> │ │ │ │ - ldr r3, [pc, #48] @ 682b0 <__cxa_atexit@plt+0x5af70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b 4013a8 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r7, [pc, #16] @ 682a8 <__cxa_atexit@plt+0x5af68> │ │ │ │ + bne 613a8 <__cxa_atexit@plt+0x54068> │ │ │ │ + ldr r7, [pc, #212] @ 61440 <__cxa_atexit@plt+0x54100> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #8] @ 682ac <__cxa_atexit@plt+0x5af6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - moveq sp, #12, 8 @ 0xc000000 │ │ │ │ - moveq sp, #0, 8 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - moveq sp, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 682e0 <__cxa_atexit@plt+0x5afa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 682e4 <__cxa_atexit@plt+0x5afa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4011e8 <__cxa_atexit@plt+0x3f3ea8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r6, sp, #220, 22 @ 0x37000 │ │ │ │ - moveq sp, #84, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6834c <__cxa_atexit@plt+0x5b00c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68370 <__cxa_atexit@plt+0x5b030> │ │ │ │ - ldr r3, [pc, #96] @ 6837c <__cxa_atexit@plt+0x5b03c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 68380 <__cxa_atexit@plt+0x5b040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - str r7, [r9, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61404 <__cxa_atexit@plt+0x540c4> │ │ │ │ + ldr r7, [pc, #180] @ 61444 <__cxa_atexit@plt+0x54104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 68364 <__cxa_atexit@plt+0x5b024> │ │ │ │ - add r5, r5, #8 │ │ │ │ + beq 613e8 <__cxa_atexit@plt+0x540a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 401318 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r9 │ │ │ │ + b 5c180 <__cxa_atexit@plt+0x4ee40> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61418 <__cxa_atexit@plt+0x540d8> │ │ │ │ + ldr r7, [pc, #144] @ 61450 <__cxa_atexit@plt+0x54110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 61454 <__cxa_atexit@plt+0x54114> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401318 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ - moveq sp, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 683ec <__cxa_atexit@plt+0x5b0ac> │ │ │ │ - ldr lr, [pc, #52] @ 683f4 <__cxa_atexit@plt+0x5b0b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r7, [r7, #18] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #60] @ 61448 <__cxa_atexit@plt+0x54108> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq sp, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 68428 <__cxa_atexit@plt+0x5b0e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #12] @ 6842c <__cxa_atexit@plt+0x5b0ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1608c8c <__cxa_atexit@plt+0x15fb94c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r6, sp, #148, 20 @ 0x94000 │ │ │ │ - moveq sp, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68510 <__cxa_atexit@plt+0x5b1d0> │ │ │ │ - ldr r8, [pc, #196] @ 6851c <__cxa_atexit@plt+0x5b1dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 68520 <__cxa_atexit@plt+0x5b1e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #188] @ 68524 <__cxa_atexit@plt+0x5b1e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #184] @ 68528 <__cxa_atexit@plt+0x5b1e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #168] @ 6852c <__cxa_atexit@plt+0x5b1ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r0, [r9, #72] @ 0x48 │ │ │ │ - str r0, [r9, #76] @ 0x4c │ │ │ │ - str r1, [r9, #80] @ 0x50 │ │ │ │ - str r1, [r9, #84] @ 0x54 │ │ │ │ - str r0, [r9, #88] @ 0x58 │ │ │ │ - ldr r2, [pc, #140] @ 68530 <__cxa_atexit@plt+0x5b1f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str r2, [r9, #44] @ 0x2c │ │ │ │ - str r2, [r9, #48] @ 0x30 │ │ │ │ - str r2, [r9, #52] @ 0x34 │ │ │ │ - str r0, [r9, #56] @ 0x38 │ │ │ │ - str r0, [r9, #60] @ 0x3c │ │ │ │ - str r0, [r9, #64] @ 0x40 │ │ │ │ - str r0, [r9, #68] @ 0x44 │ │ │ │ - sub r0, r6, #70 @ 0x46 │ │ │ │ - ldr sl, [pc, #96] @ 68534 <__cxa_atexit@plt+0x5b1f4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r3, r8, #2 │ │ │ │ - ldr r8, [pc, #84] @ 68538 <__cxa_atexit@plt+0x5b1f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r3, [r9, #24] │ │ │ │ - str sl, [r9, #28] │ │ │ │ - str r0, [r9, #32] │ │ │ │ - str r1, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - b 1f83acc <__cxa_atexit@plt+0x1f7678c> │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq sp, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - biceq r6, sp, #136, 14 @ 0x2200000 │ │ │ │ - biceq r6, sp, #244, 14 @ 0x3d00000 │ │ │ │ - biceq r6, sp, #12, 16 @ 0xc0000 │ │ │ │ - biceq r6, sp, #224, 14 @ 0x3800000 │ │ │ │ - biceq r6, sp, #212, 14 @ 0x3500000 │ │ │ │ - moveq sp, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r6, [pc, #28] @ 6143c <__cxa_atexit@plt+0x540fc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq ip, sp, #80, 16 @ 0x500000 │ │ │ │ + biceq ip, sp, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffadec │ │ │ │ + @ instruction: 0x03a1b48c │ │ │ │ + biceq ip, sp, #236, 16 @ 0xec0000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + biceq ip, sp, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0x03a1c5cc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 685ec <__cxa_atexit@plt+0x5b2ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 685d4 <__cxa_atexit@plt+0x5b294> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 614b0 <__cxa_atexit@plt+0x54170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 685dc <__cxa_atexit@plt+0x5b29c> │ │ │ │ - ldr r1, [pc, #124] @ 685f0 <__cxa_atexit@plt+0x5b2b0> │ │ │ │ + bcc 614f4 <__cxa_atexit@plt+0x541b4> │ │ │ │ + ldr r7, [pc, #164] @ 6152c <__cxa_atexit@plt+0x541ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #148] @ 61530 <__cxa_atexit@plt+0x541f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r2, r7} │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r8, [pc, #92] @ 685f4 <__cxa_atexit@plt+0x5b2b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [lr, #12]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #60] @ 685f8 <__cxa_atexit@plt+0x5b2b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 61504 <__cxa_atexit@plt+0x541c4> │ │ │ │ + ldr r7, [pc, #92] @ 61524 <__cxa_atexit@plt+0x541e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #76] @ 61528 <__cxa_atexit@plt+0x541e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq r6, sp, #84, 14 @ 0x1500000 │ │ │ │ - @ instruction: 0xfffff8cc │ │ │ │ - biceq r6, sp, #16, 14 @ 0x400000 │ │ │ │ - moveq sp, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r6, [pc, #20] @ 61520 <__cxa_atexit@plt+0x541e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + biceq ip, sp, #216, 18 @ 0x360000 │ │ │ │ + biceq ip, sp, #48, 14 @ 0xc00000 │ │ │ │ + biceq ip, sp, #20, 20 @ 0x14000 │ │ │ │ + @ instruction: 0x03a1c4f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68680 <__cxa_atexit@plt+0x5b340> │ │ │ │ - ldr r1, [pc, #104] @ 6868c <__cxa_atexit@plt+0x5b34c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r2, r7} │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r8, [pc, #72] @ 68690 <__cxa_atexit@plt+0x5b350> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [lr, #12]! │ │ │ │ + bcc 61584 <__cxa_atexit@plt+0x54244> │ │ │ │ + ldr r7, [pc, #64] @ 6159c <__cxa_atexit@plt+0x5425c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 615a0 <__cxa_atexit@plt+0x54260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #40] @ 68694 <__cxa_atexit@plt+0x5b354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, sp, #164, 12 @ 0xa400000 │ │ │ │ - @ instruction: 0xfffff81c │ │ │ │ - biceq r6, sp, #96, 12 @ 0x6000000 │ │ │ │ - moveq sp, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68710 <__cxa_atexit@plt+0x5b3d0> │ │ │ │ - ldr lr, [pc, #92] @ 68720 <__cxa_atexit@plt+0x5b3e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr sl, [pc, #68] @ 68724 <__cxa_atexit@plt+0x5b3e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #18 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff5e4 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - moveq sp, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68798 <__cxa_atexit@plt+0x5b458> │ │ │ │ - ldr lr, [pc, #84] @ 687a8 <__cxa_atexit@plt+0x5b468> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r9, [pc, #64] @ 687ac <__cxa_atexit@plt+0x5b46c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #24] @ 615a4 <__cxa_atexit@plt+0x54264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + biceq ip, sp, #68, 18 @ 0x110000 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0x03a1c5f0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 615f0 <__cxa_atexit@plt+0x542b0> │ │ │ │ + ldr r7, [pc, #52] @ 61600 <__cxa_atexit@plt+0x542c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 615e4 <__cxa_atexit@plt+0x542a4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 61300 <__cxa_atexit@plt+0x53fc0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 61604 <__cxa_atexit@plt+0x542c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0x03a1c5ac │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #148 @ 0x94 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 688f4 <__cxa_atexit@plt+0x5b5b4> │ │ │ │ - ldr r1, [pc, #316] @ 68910 <__cxa_atexit@plt+0x5b5d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #312] @ 68914 <__cxa_atexit@plt+0x5b5d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #308] @ 68918 <__cxa_atexit@plt+0x5b5d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #304] @ 6891c <__cxa_atexit@plt+0x5b5dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #300] @ 68920 <__cxa_atexit@plt+0x5b5e0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [pc, #296] @ 68924 <__cxa_atexit@plt+0x5b5e4> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61664 <__cxa_atexit@plt+0x54324> │ │ │ │ + ldr r7, [pc, #96] @ 61688 <__cxa_atexit@plt+0x54348> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, lr, #106 @ 0x6a │ │ │ │ - str r1, [r6, #144] @ 0x90 │ │ │ │ - sub r1, lr, #47 @ 0x2f │ │ │ │ - str r1, [r6, #132] @ 0x84 │ │ │ │ - ldr ip, [pc, #272] @ 68928 <__cxa_atexit@plt+0x5b5e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #96] @ 0x60 │ │ │ │ - sub r0, lr, #118 @ 0x76 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #252] @ 6892c <__cxa_atexit@plt+0x5b5ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r3, [pc, #244] @ 68930 <__cxa_atexit@plt+0x5b5f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - ldr r0, [pc, #236] @ 68934 <__cxa_atexit@plt+0x5b5f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r8, [r6, #124] @ 0x7c │ │ │ │ - str r8, [r6, #112] @ 0x70 │ │ │ │ - str r8, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #116]! @ 0x74 │ │ │ │ - ldr r8, [pc, #192] @ 68938 <__cxa_atexit@plt+0x5b5f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #140] @ 0x8c │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r0, #104]! @ 0x68 │ │ │ │ - ldr r1, [pc, #176] @ 6893c <__cxa_atexit@plt+0x5b5fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #136] @ 0x88 │ │ │ │ - mov r0, r6 │ │ │ │ - str r7, [r0, #88]! @ 0x58 │ │ │ │ - ldr r2, [pc, #160] @ 68940 <__cxa_atexit@plt+0x5b600> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ - mov r7, r6 │ │ │ │ - str ip, [r7, #80]! @ 0x50 │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #68]! @ 0x44 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #60]! @ 0x3c │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #48]! @ 0x30 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #12]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, lr, #15 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61674 <__cxa_atexit@plt+0x54334> │ │ │ │ + ldr r7, [pc, #76] @ 6168c <__cxa_atexit@plt+0x5434c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 61658 <__cxa_atexit@plt+0x54318> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 68944 <__cxa_atexit@plt+0x5b604> │ │ │ │ + ldr r7, [pc, #40] @ 61694 <__cxa_atexit@plt+0x54354> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #148 @ 0x94 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xffffefd0 │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - @ instruction: 0xfffff270 │ │ │ │ - @ instruction: 0xffffef1c │ │ │ │ - @ instruction: 0xffffeeac │ │ │ │ - biceq r6, sp, #120, 6 @ 0xe0000001 │ │ │ │ - @ instruction: 0xffffedc8 │ │ │ │ - biceq r6, sp, #84, 6 @ 0x50000001 │ │ │ │ - @ instruction: 0xffffeab8 │ │ │ │ - @ instruction: 0xffffea54 │ │ │ │ - @ instruction: 0xffffe9c0 │ │ │ │ - moveq sp, #160, 4 │ │ │ │ - moveq sp, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 6896c <__cxa_atexit@plt+0x5b62c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 61690 <__cxa_atexit@plt+0x54350> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - moveq sp, #160, 4 │ │ │ │ - moveq sp, #160, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffbd40 │ │ │ │ + @ instruction: 0x03a1b2fc │ │ │ │ + @ instruction: 0x03a1c548 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 616cc <__cxa_atexit@plt+0x5438c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 616d0 <__cxa_atexit@plt+0x54390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, sp, #64, 10 @ 0x10000000 │ │ │ │ + biceq ip, sp, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 689ac <__cxa_atexit@plt+0x5b66c> │ │ │ │ - ldr r2, [pc, #36] @ 689b4 <__cxa_atexit@plt+0x5b674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 689b8 <__cxa_atexit@plt+0x5b678> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + bhi 61730 <__cxa_atexit@plt+0x543f0> │ │ │ │ + ldr r7, [pc, #96] @ 61754 <__cxa_atexit@plt+0x54414> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61740 <__cxa_atexit@plt+0x54400> │ │ │ │ + ldr r7, [pc, #76] @ 61758 <__cxa_atexit@plt+0x54418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 61724 <__cxa_atexit@plt+0x543e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 61760 <__cxa_atexit@plt+0x54420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6175c <__cxa_atexit@plt+0x5441c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 687bc <__cxa_atexit@plt+0x5b47c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq ip, #156, 28 @ 0x9c0 │ │ │ │ - biceq r6, sp, #0, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffbc74 │ │ │ │ + @ instruction: 0x03a1b230 │ │ │ │ + @ instruction: 0x03a1c480 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 61798 <__cxa_atexit@plt+0x54458> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 6179c <__cxa_atexit@plt+0x5445c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, sp, #72, 8 @ 0x48000000 │ │ │ │ + biceq ip, sp, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 689f0 <__cxa_atexit@plt+0x5b6b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 689f8 <__cxa_atexit@plt+0x5b6b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 617fc <__cxa_atexit@plt+0x544bc> │ │ │ │ + ldr r7, [pc, #108] @ 6182c <__cxa_atexit@plt+0x544ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6180c <__cxa_atexit@plt+0x544cc> │ │ │ │ + ldr r7, [pc, #88] @ 61830 <__cxa_atexit@plt+0x544f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 617f0 <__cxa_atexit@plt+0x544b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 61838 <__cxa_atexit@plt+0x544f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 6181c <__cxa_atexit@plt+0x544dc> │ │ │ │ + ldr r7, [pc, #32] @ 61834 <__cxa_atexit@plt+0x544f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, #184, 2 @ 0x2e │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffbba8 │ │ │ │ + @ instruction: 0x03a1b164 │ │ │ │ + @ instruction: 0x03a1c3b0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68a30 <__cxa_atexit@plt+0x5b6f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 68a38 <__cxa_atexit@plt+0x5b6f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 61898 <__cxa_atexit@plt+0x54558> │ │ │ │ + ldr r7, [pc, #96] @ 618bc <__cxa_atexit@plt+0x5457c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 618a8 <__cxa_atexit@plt+0x54568> │ │ │ │ + ldr r7, [pc, #76] @ 618c0 <__cxa_atexit@plt+0x54580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6188c <__cxa_atexit@plt+0x5454c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 618c8 <__cxa_atexit@plt+0x54588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 618c4 <__cxa_atexit@plt+0x54584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, #120, 2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffbb0c │ │ │ │ + @ instruction: 0x03a1b0c8 │ │ │ │ + @ instruction: 0x03a1c320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68a9c <__cxa_atexit@plt+0x5b75c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 68aa8 <__cxa_atexit@plt+0x5b768> │ │ │ │ - ldr r1, [pc, #76] @ 68ab8 <__cxa_atexit@plt+0x5b778> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 68abc <__cxa_atexit@plt+0x5b77c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 68ac0 <__cxa_atexit@plt+0x5b780> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, #44, 2 │ │ │ │ - biceq r6, sp, #48, 2 │ │ │ │ - biceq r6, sp, #16, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68af0 <__cxa_atexit@plt+0x5b7b0> │ │ │ │ - ldr r3, [pc, #20] @ 68af8 <__cxa_atexit@plt+0x5b7b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + bhi 61954 <__cxa_atexit@plt+0x54614> │ │ │ │ + ldr r7, [pc, #108] @ 61984 <__cxa_atexit@plt+0x54644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61964 <__cxa_atexit@plt+0x54624> │ │ │ │ + ldr r7, [pc, #88] @ 61988 <__cxa_atexit@plt+0x54648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 61948 <__cxa_atexit@plt+0x54608> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 61990 <__cxa_atexit@plt+0x54650> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ 6198c <__cxa_atexit@plt+0x5464c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffba50 │ │ │ │ + @ instruction: 0x03a1b00c │ │ │ │ + @ instruction: 0x03a1c268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 68b48 <__cxa_atexit@plt+0x5b808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #36] @ 619c8 <__cxa_atexit@plt+0x54688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 619cc <__cxa_atexit@plt+0x5468c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 68b40 <__cxa_atexit@plt+0x5b800> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #32] @ 68b4c <__cxa_atexit@plt+0x5b80c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, sp, #24, 4 @ 0x80000001 │ │ │ │ + biceq ip, sp, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61a2c <__cxa_atexit@plt+0x546ec> │ │ │ │ + ldr r7, [pc, #96] @ 61a50 <__cxa_atexit@plt+0x54710> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61a3c <__cxa_atexit@plt+0x546fc> │ │ │ │ + ldr r7, [pc, #76] @ 61a54 <__cxa_atexit@plt+0x54714> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 61a20 <__cxa_atexit@plt+0x546e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5d384 <__cxa_atexit@plt+0x50044> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 61a5c <__cxa_atexit@plt+0x5471c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 61a58 <__cxa_atexit@plt+0x54718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffb978 │ │ │ │ + @ instruction: 0x03a1af34 │ │ │ │ + @ instruction: 0x03a1c194 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 68b40 <__cxa_atexit@plt+0x5b800> │ │ │ │ - b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x03a1c18c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61ac0 <__cxa_atexit@plt+0x54780> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr r7, [pc, #8] @ 61ad0 <__cxa_atexit@plt+0x54790> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a1c15c │ │ │ │ + @ instruction: 0x03a1c134 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 68b88 <__cxa_atexit@plt+0x5b848> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 61b00 <__cxa_atexit@plt+0x547c0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr r7, [pc, #8] @ 61b10 <__cxa_atexit@plt+0x547d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a1c11c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #108] @ 61b90 <__cxa_atexit@plt+0x54850> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 61b64 <__cxa_atexit@plt+0x54824> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 61b6c <__cxa_atexit@plt+0x5482c> │ │ │ │ + ldr r1, [pc, #80] @ 61b94 <__cxa_atexit@plt+0x54854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 61b84 <__cxa_atexit@plt+0x54844> │ │ │ │ + mov r7, r2 │ │ │ │ + b 61c0c <__cxa_atexit@plt+0x548cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 61b98 <__cxa_atexit@plt+0x54858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0x03a1c0a0 │ │ │ │ + @ instruction: 0x03a1c080 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61bdc <__cxa_atexit@plt+0x5489c> │ │ │ │ + ldr r3, [pc, #60] @ 61bf8 <__cxa_atexit@plt+0x548b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 68b80 <__cxa_atexit@plt+0x5b840> │ │ │ │ - b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + beq 61bf0 <__cxa_atexit@plt+0x548b0> │ │ │ │ + b 61c0c <__cxa_atexit@plt+0x548cc> │ │ │ │ + ldr r7, [pc, #24] @ 61bfc <__cxa_atexit@plt+0x548bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x03a1c030 │ │ │ │ + @ instruction: 0x03a1c01c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + beq 61cac <__cxa_atexit@plt+0x5496c> │ │ │ │ + cmp r3, #123 @ 0x7b │ │ │ │ + bne 61d20 <__cxa_atexit@plt+0x549e0> │ │ │ │ + ldr r3, [pc, #344] @ 61d84 <__cxa_atexit@plt+0x54a44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 61d08 <__cxa_atexit@plt+0x549c8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61d10 <__cxa_atexit@plt+0x549d0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #312] @ 61d88 <__cxa_atexit@plt+0x54a48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 61d2c <__cxa_atexit@plt+0x549ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + add r7, r6, #8 │ │ │ │ + cmp r1, r7 │ │ │ │ + bcc 61d60 <__cxa_atexit@plt+0x54a20> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp r2, #45 @ 0x2d │ │ │ │ + bne 61d4c <__cxa_atexit@plt+0x54a0c> │ │ │ │ + ldr lr, [pc, #256] @ 61d8c <__cxa_atexit@plt+0x54a4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r7, #3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 61d50 <__cxa_atexit@plt+0x54a10> │ │ │ │ + ldr r3, [pc, #196] @ 61d78 <__cxa_atexit@plt+0x54a38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 61d08 <__cxa_atexit@plt+0x549c8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61d10 <__cxa_atexit@plt+0x549d0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #168] @ 61d80 <__cxa_atexit@plt+0x54a40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 61d3c <__cxa_atexit@plt+0x549fc> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + cmp r7, #125 @ 0x7d │ │ │ │ + bne 61d20 <__cxa_atexit@plt+0x549e0> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 61d7c <__cxa_atexit@plt+0x54a3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + biceq fp, sp, #128, 28 @ 0x800 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0x03a1be8c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 68bec <__cxa_atexit@plt+0x5b8ac> │ │ │ │ - add r3, r6, #28 │ │ │ │ + bne 61e1c <__cxa_atexit@plt+0x54adc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #176] @ 61e6c <__cxa_atexit@plt+0x54b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61e38 <__cxa_atexit@plt+0x54af8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 68c24 <__cxa_atexit@plt+0x5b8e4> │ │ │ │ - ldr lr, [pc, #136] @ 68c44 <__cxa_atexit@plt+0x5b904> │ │ │ │ + bcc 61e58 <__cxa_atexit@plt+0x54b18> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r7, r5, #4 │ │ │ │ + cmp r2, #45 @ 0x2d │ │ │ │ + bne 61e44 <__cxa_atexit@plt+0x54b04> │ │ │ │ + ldr lr, [pc, #116] @ 61e70 <__cxa_atexit@plt+0x54b30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 68c48 <__cxa_atexit@plt+0x5b908> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 68c4c <__cxa_atexit@plt+0x5b90c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 68c18 <__cxa_atexit@plt+0x5b8d8> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 68c2c <__cxa_atexit@plt+0x5b8ec> │ │ │ │ - ldr r7, [pc, #60] @ 68c3c <__cxa_atexit@plt+0x5b8fc> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r2, r3, #3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 61e48 <__cxa_atexit@plt+0x54b08> │ │ │ │ + ldr r7, [pc, #80] @ 61e74 <__cxa_atexit@plt+0x54b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 68c40 <__cxa_atexit@plt+0x5b900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 68c30 <__cxa_atexit@plt+0x5b8f0> │ │ │ │ - mov r6, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, sp, #200, 30 @ 0x320 │ │ │ │ - biceq r6, sp, #192 @ 0xc0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r6, sp, #4 │ │ │ │ - biceq r6, sp, #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68ca4 <__cxa_atexit@plt+0x5b964> │ │ │ │ - ldr r2, [pc, #60] @ 68cb4 <__cxa_atexit@plt+0x5b974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 68cb8 <__cxa_atexit@plt+0x5b978> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + biceq fp, sp, #116, 26 @ 0x1d00 │ │ │ │ + @ instruction: 0x03a1bda4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61ee0 <__cxa_atexit@plt+0x54ba0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, r5, #8 │ │ │ │ + cmp r7, #45 @ 0x2d │ │ │ │ + bne 61ed0 <__cxa_atexit@plt+0x54b90> │ │ │ │ + ldr lr, [pc, #60] @ 61eec <__cxa_atexit@plt+0x54bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + b 61ed4 <__cxa_atexit@plt+0x54b94> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0x03a1bd2c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 61f50 <__cxa_atexit@plt+0x54c10> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #96] @ 61f7c <__cxa_atexit@plt+0x54c3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 61f6c <__cxa_atexit@plt+0x54c2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + cmp r7, #125 @ 0x7d │ │ │ │ + bne 61f60 <__cxa_atexit@plt+0x54c20> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #32] @ 61f78 <__cxa_atexit@plt+0x54c38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + biceq fp, sp, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a1bc9c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #125 @ 0x7d │ │ │ │ + bne 61fa8 <__cxa_atexit@plt+0x54c68> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 61fec <__cxa_atexit@plt+0x54cac> │ │ │ │ + ldr r3, [pc, #40] @ 62004 <__cxa_atexit@plt+0x54cc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 62008 <__cxa_atexit@plt+0x54cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ + biceq fp, sp, #212, 28 @ 0xd40 │ │ │ │ + @ instruction: 0x03a1be84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68d10 <__cxa_atexit@plt+0x5b9d0> │ │ │ │ - ldr r2, [pc, #60] @ 68d20 <__cxa_atexit@plt+0x5b9e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 68d24 <__cxa_atexit@plt+0x5b9e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 62044 <__cxa_atexit@plt+0x54d04> │ │ │ │ + ldr r3, [pc, #40] @ 6205c <__cxa_atexit@plt+0x54d1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 62060 <__cxa_atexit@plt+0x54d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - moveq ip, #228, 28 @ 0xe40 │ │ │ │ + biceq fp, sp, #128, 28 @ 0x800 │ │ │ │ + @ instruction: 0x03a1be30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 68d78 <__cxa_atexit@plt+0x5ba38> │ │ │ │ - ldr r3, [pc, #60] @ 68d90 <__cxa_atexit@plt+0x5ba50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 68d94 <__cxa_atexit@plt+0x5ba54> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 6209c <__cxa_atexit@plt+0x54d5c> │ │ │ │ + ldr r3, [pc, #40] @ 620b4 <__cxa_atexit@plt+0x54d74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 68d98 <__cxa_atexit@plt+0x5ba58> │ │ │ │ + ldr r7, [pc, #20] @ 620b8 <__cxa_atexit@plt+0x54d78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - moveq ip, #168, 28 @ 0xa80 │ │ │ │ - moveq ip, #176, 28 @ 0xb00 │ │ │ │ + biceq fp, sp, #64, 28 @ 0x400 │ │ │ │ + @ instruction: 0x03a1bddc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 68dfc <__cxa_atexit@plt+0x5babc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 68df4 <__cxa_atexit@plt+0x5bab4> │ │ │ │ - ldr r3, [pc, #52] @ 68e04 <__cxa_atexit@plt+0x5bac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 68e08 <__cxa_atexit@plt+0x5bac8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 68e0c <__cxa_atexit@plt+0x5bacc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 620f4 <__cxa_atexit@plt+0x54db4> │ │ │ │ + ldr r3, [pc, #40] @ 6210c <__cxa_atexit@plt+0x54dcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq ip, #88, 28 @ 0x580 │ │ │ │ - biceq r5, sp, #180, 26 @ 0x2d00 │ │ │ │ - moveq ip, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68e88 <__cxa_atexit@plt+0x5bb48> │ │ │ │ - ldr r8, [pc, #92] @ 68e94 <__cxa_atexit@plt+0x5bb54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 68e98 <__cxa_atexit@plt+0x5bb58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 68e9c <__cxa_atexit@plt+0x5bb5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 68ea0 <__cxa_atexit@plt+0x5bb60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 68ea4 <__cxa_atexit@plt+0x5bb64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - moveq ip, #240, 26 @ 0x3c00 │ │ │ │ - moveq ip, #208, 26 @ 0x3400 │ │ │ │ - biceq r5, sp, #176, 26 @ 0x2c00 │ │ │ │ - biceq r5, sp, #84, 26 @ 0x1500 │ │ │ │ - biceq r5, sp, #8, 28 @ 0x80 │ │ │ │ - moveq ip, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 68ecc <__cxa_atexit@plt+0x5bb8c> │ │ │ │ + ldr r7, [pc, #20] @ 62110 <__cxa_atexit@plt+0x54dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - moveq ip, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq fp, sp, #236, 26 @ 0x3b00 │ │ │ │ + @ instruction: 0x03a1bd88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 68ef8 <__cxa_atexit@plt+0x5bbb8> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 68f0c <__cxa_atexit@plt+0x5bbcc> │ │ │ │ - ldr r7, [pc, #8] @ 68f08 <__cxa_atexit@plt+0x5bbc8> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6214c <__cxa_atexit@plt+0x54e0c> │ │ │ │ + ldr r3, [pc, #40] @ 62164 <__cxa_atexit@plt+0x54e24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 62168 <__cxa_atexit@plt+0x54e28> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - moveq ip, #196, 26 @ 0x3100 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #76] @ 68f64 <__cxa_atexit@plt+0x5bc24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 68f48 <__cxa_atexit@plt+0x5bc08> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68f5c <__cxa_atexit@plt+0x5bc1c> │ │ │ │ - str r7, [r5] │ │ │ │ - b 68f18 <__cxa_atexit@plt+0x5bbd8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + biceq fp, sp, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0x03a1bd34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 621a4 <__cxa_atexit@plt+0x54e64> │ │ │ │ + ldr r3, [pc, #40] @ 621bc <__cxa_atexit@plt+0x54e7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 621c0 <__cxa_atexit@plt+0x54e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 68f0c <__cxa_atexit@plt+0x5bbcc> │ │ │ │ - moveq ip, #84, 26 @ 0x1500 │ │ │ │ + biceq fp, sp, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0x03a1bce0 │ │ │ │ + @ instruction: 0x03a1bd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68fb0 <__cxa_atexit@plt+0x5bc70> │ │ │ │ + bhi 621f8 <__cxa_atexit@plt+0x54eb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 68fb8 <__cxa_atexit@plt+0x5bc78> │ │ │ │ + ldr r2, [pc, #24] @ 62200 <__cxa_atexit@plt+0x54ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013b0 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, #248, 22 @ 0x3e000 │ │ │ │ - moveq ip, #4, 26 @ 0x100 │ │ │ │ + biceq fp, sp, #160, 18 @ 0x280000 │ │ │ │ + @ instruction: 0x03a1bd38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69040 <__cxa_atexit@plt+0x5bd00> │ │ │ │ - ldr r2, [pc, #108] @ 6904c <__cxa_atexit@plt+0x5bd0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 69050 <__cxa_atexit@plt+0x5bd10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69020 <__cxa_atexit@plt+0x5bce0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 69028 <__cxa_atexit@plt+0x5bce8> │ │ │ │ - ldr r3, [pc, #68] @ 69054 <__cxa_atexit@plt+0x5bd14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62238 <__cxa_atexit@plt+0x54ef8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62240 <__cxa_atexit@plt+0x54f00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 69058 <__cxa_atexit@plt+0x5bd18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r3, #8 │ │ │ │ - ldr r0, [pc, #32] @ 6905c <__cxa_atexit@plt+0x5bd1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + biceq fp, sp, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0x03a1bcf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62278 <__cxa_atexit@plt+0x54f38> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62280 <__cxa_atexit@plt+0x54f40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq fp, sp, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x03a1bcb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 622b8 <__cxa_atexit@plt+0x54f78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 622c0 <__cxa_atexit@plt+0x54f80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, sp, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0x03a1bc78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 622f8 <__cxa_atexit@plt+0x54fb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62300 <__cxa_atexit@plt+0x54fc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r5, sp, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - moveq ip, #16, 6 @ 0x40000000 │ │ │ │ - moveq ip, #4, 6 @ 0x10000000 │ │ │ │ - moveq ip, #96, 24 @ 0x6000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69090 <__cxa_atexit@plt+0x5bd50> │ │ │ │ - ldr r3, [pc, #48] @ 690b0 <__cxa_atexit@plt+0x5bd70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401120 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ - ldr r7, [pc, #16] @ 690a8 <__cxa_atexit@plt+0x5bd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 690ac <__cxa_atexit@plt+0x5bd6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + biceq fp, sp, #160, 16 @ 0xa00000 │ │ │ │ + @ instruction: 0x03a1bc38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62338 <__cxa_atexit@plt+0x54ff8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62340 <__cxa_atexit@plt+0x55000> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq ip, #168, 4 @ 0x8000000a │ │ │ │ - moveq ip, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - moveq ip, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 690e0 <__cxa_atexit@plt+0x5bda0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 690e4 <__cxa_atexit@plt+0x5bda4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq ip, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 69108 <__cxa_atexit@plt+0x5bdc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - biceq r5, sp, #220, 22 @ 0x37000 │ │ │ │ - moveq ip, #32, 6 @ 0x80000000 │ │ │ │ + biceq fp, sp, #96, 16 @ 0x600000 │ │ │ │ + @ instruction: 0x03a1bbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69184 <__cxa_atexit@plt+0x5be44> │ │ │ │ - ldr r2, [pc, #124] @ 691a8 <__cxa_atexit@plt+0x5be68> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 62378 <__cxa_atexit@plt+0x55038> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 691ac <__cxa_atexit@plt+0x5be6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #24] @ 62380 <__cxa_atexit@plt+0x55040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 69174 <__cxa_atexit@plt+0x5be34> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6918c <__cxa_atexit@plt+0x5be4c> │ │ │ │ - ldr r5, [pc, #88] @ 691b8 <__cxa_atexit@plt+0x5be78> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r8, [r7] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 68f0c <__cxa_atexit@plt+0x5bbcc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq fp, sp, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0x03a1bbb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 623b8 <__cxa_atexit@plt+0x55078> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 623c0 <__cxa_atexit@plt+0x55080> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 691b0 <__cxa_atexit@plt+0x5be70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #24] @ 691b4 <__cxa_atexit@plt+0x5be74> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq fp, sp, #224, 14 @ 0x3800000 │ │ │ │ + @ instruction: 0x03a1bb78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 623f8 <__cxa_atexit@plt+0x550b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62400 <__cxa_atexit@plt+0x550c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r5, sp, #96, 20 @ 0x60000 │ │ │ │ - moveq ip, #48, 22 @ 0xc000 │ │ │ │ - moveq ip, #152, 4 @ 0x80000009 │ │ │ │ - moveq ip, #212, 4 @ 0x4000000d │ │ │ │ - moveq ip, #112, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 691f4 <__cxa_atexit@plt+0x5beb4> │ │ │ │ - ldr r3, [pc, #48] @ 69210 <__cxa_atexit@plt+0x5bed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 68f0c <__cxa_atexit@plt+0x5bbcc> │ │ │ │ - ldr r7, [pc, #24] @ 69214 <__cxa_atexit@plt+0x5bed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #20] @ 69218 <__cxa_atexit@plt+0x5bed8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq fp, sp, #160, 14 @ 0x2800000 │ │ │ │ + @ instruction: 0x03a1bb38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62438 <__cxa_atexit@plt+0x550f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62440 <__cxa_atexit@plt+0x55100> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq ip, #84, 4 @ 0x40000005 │ │ │ │ - moveq ip, #200, 20 @ 0xc8000 │ │ │ │ - moveq ip, #48, 4 │ │ │ │ - moveq ip, #192, 20 @ 0xc0000 │ │ │ │ + biceq fp, sp, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0x03a1baf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69294 <__cxa_atexit@plt+0x5bf54> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 692a0 <__cxa_atexit@plt+0x5bf60> │ │ │ │ - ldr r2, [pc, #96] @ 692b0 <__cxa_atexit@plt+0x5bf70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 692b4 <__cxa_atexit@plt+0x5bf74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #88] @ 692b8 <__cxa_atexit@plt+0x5bf78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 692bc <__cxa_atexit@plt+0x5bf7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r9, [r9, #32] │ │ │ │ - str r9, [r9, #20] │ │ │ │ - mov r8, r9 │ │ │ │ - str r1, [r8, #24]! │ │ │ │ - str lr, [r9, #12]! │ │ │ │ + bhi 62478 <__cxa_atexit@plt+0x55138> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62480 <__cxa_atexit@plt+0x55140> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 687bc <__cxa_atexit@plt+0x5b47c> │ │ │ │ - mov r6, r9 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq fp, sp, #32, 14 @ 0x800000 │ │ │ │ + @ instruction: 0x03a1bab8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 624b8 <__cxa_atexit@plt+0x55178> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 624c0 <__cxa_atexit@plt+0x55180> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - biceq r5, sp, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq fp, sp, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0x03a1ba78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 692f4 <__cxa_atexit@plt+0x5bfb4> │ │ │ │ + bhi 624f8 <__cxa_atexit@plt+0x551b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62500 <__cxa_atexit@plt+0x551c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 692fc <__cxa_atexit@plt+0x5bfbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq fp, sp, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0x03a1ba38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69334 <__cxa_atexit@plt+0x5bff4> │ │ │ │ + bhi 62538 <__cxa_atexit@plt+0x551f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62540 <__cxa_atexit@plt+0x55200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6933c <__cxa_atexit@plt+0x5bffc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 693a0 <__cxa_atexit@plt+0x5c060> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 693ac <__cxa_atexit@plt+0x5c06c> │ │ │ │ - ldr r1, [pc, #76] @ 693bc <__cxa_atexit@plt+0x5c07c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ 693c0 <__cxa_atexit@plt+0x5c080> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + biceq fp, sp, #96, 12 @ 0x6000000 │ │ │ │ + @ instruction: 0x03a1b9f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62578 <__cxa_atexit@plt+0x55238> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62580 <__cxa_atexit@plt+0x55240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #52] @ 693c4 <__cxa_atexit@plt+0x5c084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq fp, sp, #32, 12 @ 0x2000000 │ │ │ │ + @ instruction: 0x03a1b9b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 625b8 <__cxa_atexit@plt+0x55278> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 625c0 <__cxa_atexit@plt+0x55280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, #40, 16 @ 0x280000 │ │ │ │ - biceq r5, sp, #44, 16 @ 0x2c0000 │ │ │ │ - biceq r5, sp, #12, 16 @ 0xc0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + biceq fp, sp, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0x03a1b978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 693f4 <__cxa_atexit@plt+0x5c0b4> │ │ │ │ - ldr r3, [pc, #20] @ 693fc <__cxa_atexit@plt+0x5c0bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4010e8 <__cxa_atexit@plt+0x3f3da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 625f8 <__cxa_atexit@plt+0x552b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62600 <__cxa_atexit@plt+0x552c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 6944c <__cxa_atexit@plt+0x5c10c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69444 <__cxa_atexit@plt+0x5c104> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #32] @ 69450 <__cxa_atexit@plt+0x5c110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69444 <__cxa_atexit@plt+0x5c104> │ │ │ │ - b 69498 <__cxa_atexit@plt+0x5c158> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq fp, sp, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0x03a1b938 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62638 <__cxa_atexit@plt+0x552f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62640 <__cxa_atexit@plt+0x55300> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 6948c <__cxa_atexit@plt+0x5c14c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69484 <__cxa_atexit@plt+0x5c144> │ │ │ │ - b 69498 <__cxa_atexit@plt+0x5c158> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq fp, sp, #96, 10 @ 0x18000000 │ │ │ │ + @ instruction: 0x03a1b8f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62678 <__cxa_atexit@plt+0x55338> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62680 <__cxa_atexit@plt+0x55340> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq fp, sp, #32, 10 @ 0x8000000 │ │ │ │ + @ instruction: 0x03a1b8b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 694f0 <__cxa_atexit@plt+0x5c1b0> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69528 <__cxa_atexit@plt+0x5c1e8> │ │ │ │ - ldr lr, [pc, #136] @ 69548 <__cxa_atexit@plt+0x5c208> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 6954c <__cxa_atexit@plt+0x5c20c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 69550 <__cxa_atexit@plt+0x5c210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - b 6951c <__cxa_atexit@plt+0x5c1dc> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69530 <__cxa_atexit@plt+0x5c1f0> │ │ │ │ - ldr r7, [pc, #60] @ 69540 <__cxa_atexit@plt+0x5c200> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #52] @ 69544 <__cxa_atexit@plt+0x5c204> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 626b8 <__cxa_atexit@plt+0x55378> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 626c0 <__cxa_atexit@plt+0x55380> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 69534 <__cxa_atexit@plt+0x5c1f4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, sp, #196, 12 @ 0xc400000 │ │ │ │ - biceq r5, sp, #188, 14 @ 0x2f00000 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r5, sp, #0, 14 │ │ │ │ - biceq r5, sp, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq fp, sp, #224, 8 @ 0xe0000000 │ │ │ │ + @ instruction: 0x03a1b878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 695a8 <__cxa_atexit@plt+0x5c268> │ │ │ │ - ldr r2, [pc, #60] @ 695b8 <__cxa_atexit@plt+0x5c278> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 695bc <__cxa_atexit@plt+0x5c27c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 626f8 <__cxa_atexit@plt+0x553b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62700 <__cxa_atexit@plt+0x553c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq fp, sp, #160, 8 @ 0xa0000000 │ │ │ │ + @ instruction: 0x03a1b838 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62738 <__cxa_atexit@plt+0x553f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62740 <__cxa_atexit@plt+0x55400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq fp, sp, #96, 8 @ 0x60000000 │ │ │ │ + @ instruction: 0x03a1b7f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 69614 <__cxa_atexit@plt+0x5c2d4> │ │ │ │ - ldr r2, [pc, #60] @ 69624 <__cxa_atexit@plt+0x5c2e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 69628 <__cxa_atexit@plt+0x5c2e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62778 <__cxa_atexit@plt+0x55438> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 62780 <__cxa_atexit@plt+0x55440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq fp, sp, #32, 8 @ 0x20000000 │ │ │ │ + @ instruction: 0x03a1b7b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 627b8 <__cxa_atexit@plt+0x55478> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 627c0 <__cxa_atexit@plt+0x55480> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - moveq ip, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq fp, sp, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x03a1b774 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6967c <__cxa_atexit@plt+0x5c33c> │ │ │ │ - ldr r3, [pc, #60] @ 69694 <__cxa_atexit@plt+0x5c354> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62850 <__cxa_atexit@plt+0x55510> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 62828 <__cxa_atexit@plt+0x554e8> │ │ │ │ + ldr r3, [pc, #96] @ 62860 <__cxa_atexit@plt+0x55520> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 69698 <__cxa_atexit@plt+0x5c358> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r3, #65 @ 0x41 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62848 <__cxa_atexit@plt+0x55508> │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r5, [pc, #56] @ 62868 <__cxa_atexit@plt+0x55528> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #48] @ 6286c <__cxa_atexit@plt+0x5552c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6969c <__cxa_atexit@plt+0x5c35c> │ │ │ │ + ldr r7, [pc, #12] @ 62864 <__cxa_atexit@plt+0x55524> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - moveq ip, #120, 12 @ 0x7800000 │ │ │ │ - moveq ip, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 69700 <__cxa_atexit@plt+0x5c3c0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 696f8 <__cxa_atexit@plt+0x5c3b8> │ │ │ │ - ldr r3, [pc, #52] @ 69708 <__cxa_atexit@plt+0x5c3c8> │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + @ instruction: 0x03a1b6e4 │ │ │ │ + andeq r0, r0, r4, asr #29 │ │ │ │ + biceq fp, sp, #92, 6 @ 0x70000001 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #332] @ 629c8 <__cxa_atexit@plt+0x55688> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ + bgt 628b4 <__cxa_atexit@plt+0x55574> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 628d8 <__cxa_atexit@plt+0x55598> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r2 │ │ │ │ + beq 628e4 <__cxa_atexit@plt+0x555a4> │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 6287c <__cxa_atexit@plt+0x5553c> │ │ │ │ + ldr r3, [pc, #284] @ 629d8 <__cxa_atexit@plt+0x55698> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 6970c <__cxa_atexit@plt+0x5c3cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 69710 <__cxa_atexit@plt+0x5c3d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ + mov r7, #97 @ 0x61 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62970 <__cxa_atexit@plt+0x55630> │ │ │ │ + b 63154 <__cxa_atexit@plt+0x55e14> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq ip, #40, 12 @ 0x2800000 │ │ │ │ - biceq r5, sp, #176, 8 @ 0xb0000000 │ │ │ │ - moveq ip, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6978c <__cxa_atexit@plt+0x5c44c> │ │ │ │ - ldr r8, [pc, #92] @ 69798 <__cxa_atexit@plt+0x5c458> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 6979c <__cxa_atexit@plt+0x5c45c> │ │ │ │ + bcc 629ac <__cxa_atexit@plt+0x5566c> │ │ │ │ + ldr lr, [pc, #204] @ 629cc <__cxa_atexit@plt+0x5568c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 697a0 <__cxa_atexit@plt+0x5c460> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #76] @ 697a4 <__cxa_atexit@plt+0x5c464> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #68] @ 697a8 <__cxa_atexit@plt+0x5c468> │ │ │ │ + ldr r9, [pc, #200] @ 629d0 <__cxa_atexit@plt+0x55690> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r0, r8, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - moveq ip, #192, 10 @ 0x30000000 │ │ │ │ - moveq ip, #120, 10 @ 0x1e000000 │ │ │ │ - biceq r5, sp, #172, 8 @ 0xac000000 │ │ │ │ - biceq r5, sp, #80, 8 @ 0x50000000 │ │ │ │ - biceq r5, sp, #4, 10 @ 0x1000000 │ │ │ │ - moveq ip, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 697d0 <__cxa_atexit@plt+0x5c490> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + str lr, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r9, [sl, #4] │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62978 <__cxa_atexit@plt+0x55638> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62988 <__cxa_atexit@plt+0x55648> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62970 <__cxa_atexit@plt+0x55630> │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - moveq ip, #152, 10 @ 0x26000000 │ │ │ │ - moveq ip, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 69834 <__cxa_atexit@plt+0x5c4f4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6982c <__cxa_atexit@plt+0x5c4ec> │ │ │ │ - ldr r7, [pc, #52] @ 6983c <__cxa_atexit@plt+0x5c4fc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 629dc <__cxa_atexit@plt+0x5569c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 69840 <__cxa_atexit@plt+0x5c500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 69844 <__cxa_atexit@plt+0x5c504> │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [pc, #68] @ 629e0 <__cxa_atexit@plt+0x556a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r5, [pc, #32] @ 629d4 <__cxa_atexit@plt+0x55694> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq r0, r0, ip, ror #26 │ │ │ │ + biceq fp, sp, #132, 4 @ 0x40000008 │ │ │ │ + @ instruction: 0x00000bb0 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + andeq r0, r0, r4, ror #26 │ │ │ │ + biceq fp, sp, #252, 2 @ 0x3f │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #320] @ 62b30 <__cxa_atexit@plt+0x557f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ + bgt 62a28 <__cxa_atexit@plt+0x556e8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62a38 <__cxa_atexit@plt+0x556f8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 62a44 <__cxa_atexit@plt+0x55704> │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 629f0 <__cxa_atexit@plt+0x556b0> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 62b4c <__cxa_atexit@plt+0x5580c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r5, sp, #132, 6 @ 0x10000002 │ │ │ │ - biceq r5, sp, #72, 8 @ 0x48000000 │ │ │ │ - moveq ip, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 698d4 <__cxa_atexit@plt+0x5c594> │ │ │ │ - ldr lr, [pc, #112] @ 698e0 <__cxa_atexit@plt+0x5c5a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #108] @ 698e4 <__cxa_atexit@plt+0x5c5a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #3 │ │ │ │ - ldr r0, [pc, #100] @ 698e8 <__cxa_atexit@plt+0x5c5a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #92] @ 698ec <__cxa_atexit@plt+0x5c5ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #84] @ 698f0 <__cxa_atexit@plt+0x5c5b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #76] @ 698f4 <__cxa_atexit@plt+0x5c5b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r1, lr, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq ip, #252, 8 @ 0xfc000000 │ │ │ │ - biceq r5, sp, #248, 6 @ 0xe0000003 │ │ │ │ - biceq r5, sp, #240, 6 @ 0xc0000003 │ │ │ │ - biceq r5, sp, #104, 6 @ 0xa0000001 │ │ │ │ - biceq r5, sp, #220, 6 @ 0x70000003 │ │ │ │ - biceq r5, sp, #212, 6 @ 0x50000003 │ │ │ │ - moveq ip, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 69950 <__cxa_atexit@plt+0x5c610> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 69948 <__cxa_atexit@plt+0x5c608> │ │ │ │ - ldr r3, [pc, #44] @ 69958 <__cxa_atexit@plt+0x5c618> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 6995c <__cxa_atexit@plt+0x5c61c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1617d88 <__cxa_atexit@plt+0x160aa48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 62b14 <__cxa_atexit@plt+0x557d4> │ │ │ │ + ldr r9, [pc, #212] @ 62b34 <__cxa_atexit@plt+0x557f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #208] @ 62b38 <__cxa_atexit@plt+0x557f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + str r9, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62ad8 <__cxa_atexit@plt+0x55798> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62ae8 <__cxa_atexit@plt+0x557a8> │ │ │ │ + ldr r2, [pc, #140] @ 62b3c <__cxa_atexit@plt+0x557fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62b0c <__cxa_atexit@plt+0x557cc> │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, #104, 4 @ 0x80000006 │ │ │ │ - biceq r5, sp, #68, 6 @ 0x10000001 │ │ │ │ - moveq ip, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 699b4 <__cxa_atexit@plt+0x5c674> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 699ac <__cxa_atexit@plt+0x5c66c> │ │ │ │ - ldr r8, [pc, #40] @ 699bc <__cxa_atexit@plt+0x5c67c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 699c0 <__cxa_atexit@plt+0x5c680> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1616838 <__cxa_atexit@plt+0x16094f8> │ │ │ │ + ldr r7, [pc, #84] @ 62b44 <__cxa_atexit@plt+0x55804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [pc, #76] @ 62b48 <__cxa_atexit@plt+0x55808> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq ip, #36, 8 @ 0x24000000 │ │ │ │ - biceq r5, sp, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r3, [pc, #12] @ 699e8 <__cxa_atexit@plt+0x5c6a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, sl │ │ │ │ - b 4013b8 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - biceq r5, sp, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69a48 <__cxa_atexit@plt+0x5c708> │ │ │ │ - ldr r2, [pc, #72] @ 69a54 <__cxa_atexit@plt+0x5c714> │ │ │ │ + ldr r5, [pc, #36] @ 62b40 <__cxa_atexit@plt+0x55800> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, ror #14 │ │ │ │ + andeq r0, r0, r4, lsr #18 │ │ │ │ + biceq fp, sp, #36, 2 │ │ │ │ + andeq r0, r0, ip, asr r9 │ │ │ │ + andeq r0, r0, r0, ror #14 │ │ │ │ + andeq r0, r0, r4, lsl #24 │ │ │ │ + biceq fp, sp, #156 @ 0x9c │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #328] @ 62ca0 <__cxa_atexit@plt+0x55960> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 69a58 <__cxa_atexit@plt+0x5c718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, #57 @ 0x39 │ │ │ │ + bgt 62b90 <__cxa_atexit@plt+0x55850> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 69a40 <__cxa_atexit@plt+0x5c700> │ │ │ │ - ldr r3, [pc, #40] @ 69a5c <__cxa_atexit@plt+0x5c71c> │ │ │ │ + beq 62ba8 <__cxa_atexit@plt+0x55868> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 62bb4 <__cxa_atexit@plt+0x55874> │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 62b58 <__cxa_atexit@plt+0x55818> │ │ │ │ + ldr r3, [pc, #284] @ 62cb4 <__cxa_atexit@plt+0x55974> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62c48 <__cxa_atexit@plt+0x55908> │ │ │ │ + b 62ccc <__cxa_atexit@plt+0x5598c> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - biceq r5, sp, #128, 2 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 69a7c <__cxa_atexit@plt+0x5c73c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 69ab4 <__cxa_atexit@plt+0x5c774> │ │ │ │ - ldr r2, [pc, #40] @ 69acc <__cxa_atexit@plt+0x5c78c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 69ad0 <__cxa_atexit@plt+0x5c790> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r5, sp, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - moveq ip, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69b34 <__cxa_atexit@plt+0x5c7f4> │ │ │ │ - ldr r2, [pc, #72] @ 69b40 <__cxa_atexit@plt+0x5c800> │ │ │ │ + bcc 62c84 <__cxa_atexit@plt+0x55944> │ │ │ │ + ldr r9, [pc, #212] @ 62ca4 <__cxa_atexit@plt+0x55964> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #208] @ 62ca8 <__cxa_atexit@plt+0x55968> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r3, [r2, #-8] │ │ │ │ + str r9, [r2] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62c50 <__cxa_atexit@plt+0x55910> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62c60 <__cxa_atexit@plt+0x55920> │ │ │ │ + ldr r2, [pc, #140] @ 62cac <__cxa_atexit@plt+0x5596c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 69b44 <__cxa_atexit@plt+0x5c804> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 69b2c <__cxa_atexit@plt+0x5c7ec> │ │ │ │ - ldr r3, [pc, #40] @ 69b48 <__cxa_atexit@plt+0x5c808> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 767e4 <__cxa_atexit@plt+0x694a4> │ │ │ │ + beq 62c48 <__cxa_atexit@plt+0x55908> │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r5, sp, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - moveq ip, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 69b6c <__cxa_atexit@plt+0x5c82c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 767e4 <__cxa_atexit@plt+0x694a4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 69ba8 <__cxa_atexit@plt+0x5c868> │ │ │ │ - vstr d8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 69bc0 <__cxa_atexit@plt+0x5c880> │ │ │ │ + ldr r7, [pc, #80] @ 62cb8 <__cxa_atexit@plt+0x55978> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [pc, #72] @ 62cbc <__cxa_atexit@plt+0x5597c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 69bc4 <__cxa_atexit@plt+0x5c884> │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r5, [pc, #36] @ 62cb0 <__cxa_atexit@plt+0x55970> │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4013c0 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - biceq r5, sp, #32, 6 @ 0x80000000 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - moveq ip, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 69c50 <__cxa_atexit@plt+0x5c910> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 69c5c <__cxa_atexit@plt+0x5c91c> │ │ │ │ - ldr r2, [pc, #108] @ 69c6c <__cxa_atexit@plt+0x5c92c> │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsr r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq sl, sp, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, ip, ror #15 │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsl #21 │ │ │ │ + biceq sl, sp, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0x03a1b27c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 62e3c <__cxa_atexit@plt+0x55afc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + cmp r0, #39 @ 0x27 │ │ │ │ + beq 62d70 <__cxa_atexit@plt+0x55a30> │ │ │ │ + cmp r0, #95 @ 0x5f │ │ │ │ + bne 62ddc <__cxa_atexit@plt+0x55a9c> │ │ │ │ + ldr lr, [pc, #340] @ 62e60 <__cxa_atexit@plt+0x55b20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #336] @ 62e64 <__cxa_atexit@plt+0x55b24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r1, {r0, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62e04 <__cxa_atexit@plt+0x55ac4> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 62e10 <__cxa_atexit@plt+0x55ad0> │ │ │ │ + ldr r2, [pc, #288] @ 62e68 <__cxa_atexit@plt+0x55b28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #96] @ 69c70 <__cxa_atexit@plt+0x5c930> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62e30 <__cxa_atexit@plt+0x55af0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr lr, [pc, #220] @ 62e54 <__cxa_atexit@plt+0x55b14> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r8, [pc, #84] @ 69c74 <__cxa_atexit@plt+0x5c934> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #80] @ 69c78 <__cxa_atexit@plt+0x5c938> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #216] @ 62e58 <__cxa_atexit@plt+0x55b18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r1, {r0, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62e04 <__cxa_atexit@plt+0x55ac4> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 62e10 <__cxa_atexit@plt+0x55ad0> │ │ │ │ + ldr r2, [pc, #168] @ 62e5c <__cxa_atexit@plt+0x55b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62e30 <__cxa_atexit@plt+0x55af0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r7, [pc, #104] @ 62e4c <__cxa_atexit@plt+0x55b0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #96] @ 62e50 <__cxa_atexit@plt+0x55b10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #84] @ 62e6c <__cxa_atexit@plt+0x55b2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #76] @ 62e70 <__cxa_atexit@plt+0x55b30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r5, sp, #4 │ │ │ │ - biceq r5, sp, #164 @ 0xa4 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsl r9 │ │ │ │ + biceq sl, sp, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + biceq sl, sp, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r8, asr r6 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + biceq sl, sp, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r4, asr #13 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq sl, sp, #116, 26 @ 0x1d00 │ │ │ │ + @ instruction: 0x03a1b0c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 69c90 <__cxa_atexit@plt+0x5c950> │ │ │ │ - stm sp, {r6, r7} │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r8, [pc, #204] @ 69d6c <__cxa_atexit@plt+0x5ca2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr sl, [pc, #196] @ 69d70 <__cxa_atexit@plt+0x5ca30> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr fp, [pc, #192] @ 69d74 <__cxa_atexit@plt+0x5ca34> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 69d2c <__cxa_atexit@plt+0x5c9ec> │ │ │ │ + bne 62ec8 <__cxa_atexit@plt+0x55b88> │ │ │ │ + ldr r2, [pc, #80] @ 62ef0 <__cxa_atexit@plt+0x55bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 69d40 <__cxa_atexit@plt+0x5ca00> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r4, [r0] │ │ │ │ - strex r4, r3, [r0] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 69cf4 <__cxa_atexit@plt+0x5c9b4> │ │ │ │ - ldr r4, [r1] │ │ │ │ - cmp r4, sl │ │ │ │ - bne 69d18 <__cxa_atexit@plt+0x5c9d8> │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4013c8 <__cxa_atexit@plt+0x3f4088> │ │ │ │ - str fp, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69d5c <__cxa_atexit@plt+0x5ca1c> │ │ │ │ - str r7, [r5] │ │ │ │ - b 69cb4 <__cxa_atexit@plt+0x5c974> │ │ │ │ - ldr r7, [pc, #68] @ 69d78 <__cxa_atexit@plt+0x5ca38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - b 69d60 <__cxa_atexit@plt+0x5ca20> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ + beq 62ee4 <__cxa_atexit@plt+0x55ba4> │ │ │ │ mov r7, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq r5, sp, #16, 4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - biceq r4, sp, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r2, [r0, #4]! │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, lr, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 69da0 <__cxa_atexit@plt+0x5ca60> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #56] @ 69df4 <__cxa_atexit@plt+0x5cab4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 69dcc <__cxa_atexit@plt+0x5ca8c> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4013c8 <__cxa_atexit@plt+0x3f4088> │ │ │ │ - ldr r3, [pc, #36] @ 69df8 <__cxa_atexit@plt+0x5cab8> │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r3, [pc, #36] @ 62ef4 <__cxa_atexit@plt+0x55bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69dec <__cxa_atexit@plt+0x5caac> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 69c90 <__cxa_atexit@plt+0x5c950> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - biceq r5, sp, #0, 2 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 69c90 <__cxa_atexit@plt+0x5c950> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69e88 <__cxa_atexit@plt+0x5cb48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69e90 <__cxa_atexit@plt+0x5cb50> │ │ │ │ - ldr r1, [pc, #100] @ 69ea8 <__cxa_atexit@plt+0x5cb68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #76] @ 69ea4 <__cxa_atexit@plt+0x5cb64> │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 69e74 <__cxa_atexit@plt+0x5cb34> │ │ │ │ - ldr r2, [pc, #68] @ 69eac <__cxa_atexit@plt+0x5cb6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r7, [pc, #52] @ 69eb0 <__cxa_atexit@plt+0x5cb70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 69e98 <__cxa_atexit@plt+0x5cb58> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [pc, #28] @ 62ef8 <__cxa_atexit@plt+0x55bb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r4, r1, asr #3 │ │ │ │ - biceq r4, sp, #84, 26 @ 0x1500 │ │ │ │ - biceq r4, sp, #44, 30 @ 0xb0 │ │ │ │ - moveq fp, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r9 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - moveq fp, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, ip, ror #10 │ │ │ │ + andeq r0, r0, r4, lsr #16 │ │ │ │ + biceq sl, sp, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0x03a1b040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69f1c <__cxa_atexit@plt+0x5cbdc> │ │ │ │ - ldr r2, [pc, #56] @ 69f24 <__cxa_atexit@plt+0x5cbe4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 62f50 <__cxa_atexit@plt+0x55c10> │ │ │ │ + ldr r2, [pc, #80] @ 62f78 <__cxa_atexit@plt+0x55c38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69f10 <__cxa_atexit@plt+0x5cbd0> │ │ │ │ - ldr r3, [pc, #36] @ 69f28 <__cxa_atexit@plt+0x5cbe8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 62f6c <__cxa_atexit@plt+0x55c2c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r3, [pc, #36] @ 62f7c <__cxa_atexit@plt+0x55c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 62f80 <__cxa_atexit@plt+0x55c40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq fp, #56, 30 @ 0xe0 │ │ │ │ - moveq fp, #8, 30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror #9 │ │ │ │ + muleq r0, ip, r7 │ │ │ │ + biceq sl, sp, #52, 24 @ 0x3400 │ │ │ │ + @ instruction: 0x03a1afb8 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 69f50 <__cxa_atexit@plt+0x5cc10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 62fa4 <__cxa_atexit@plt+0x55c64> │ │ │ │ + b 62fc4 <__cxa_atexit@plt+0x55c84> │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq fp, #252, 28 @ 0xfc0 │ │ │ │ - moveq fp, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69fe0 <__cxa_atexit@plt+0x5cca0> │ │ │ │ - ldr r6, [pc, #132] @ 6a000 <__cxa_atexit@plt+0x5ccc0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #120] @ 6a004 <__cxa_atexit@plt+0x5ccc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 69fd0 <__cxa_atexit@plt+0x5cc90> │ │ │ │ + mov r7, fp │ │ │ │ + b 62b4c <__cxa_atexit@plt+0x5580c> │ │ │ │ + @ instruction: 0x03a1af84 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 69ff0 <__cxa_atexit@plt+0x5ccb0> │ │ │ │ - ldr r3, [pc, #80] @ 6a008 <__cxa_atexit@plt+0x5ccc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + bcc 63090 <__cxa_atexit@plt+0x55d50> │ │ │ │ + ldr r8, [pc, #200] @ 630a8 <__cxa_atexit@plt+0x55d68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #196] @ 630ac <__cxa_atexit@plt+0x55d6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 63058 <__cxa_atexit@plt+0x55d18> │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63064 <__cxa_atexit@plt+0x55d24> │ │ │ │ + ldr r2, [pc, #124] @ 630b0 <__cxa_atexit@plt+0x55d70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63084 <__cxa_atexit@plt+0x55d44> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r5, [pc, #76] @ 630b8 <__cxa_atexit@plt+0x55d78> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #68] @ 630bc <__cxa_atexit@plt+0x55d7c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r4, sp, #12, 24 @ 0xc00 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - moveq fp, #40, 28 @ 0x280 │ │ │ │ + ldr r3, [pc, #28] @ 630b4 <__cxa_atexit@plt+0x55d74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq sl, sp, #164, 22 @ 0x29000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r8, lsl #13 │ │ │ │ + biceq sl, sp, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0x03a1ae7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a04c <__cxa_atexit@plt+0x5cd0c> │ │ │ │ - ldr r3, [pc, #36] @ 6a058 <__cxa_atexit@plt+0x5cd18> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63114 <__cxa_atexit@plt+0x55dd4> │ │ │ │ + ldr r2, [pc, #80] @ 6313c <__cxa_atexit@plt+0x55dfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63130 <__cxa_atexit@plt+0x55df0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r3, [pc, #36] @ 63140 <__cxa_atexit@plt+0x55e00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a0e4 <__cxa_atexit@plt+0x5cda4> │ │ │ │ - ldr r6, [pc, #132] @ 6a104 <__cxa_atexit@plt+0x5cdc4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #120] @ 6a108 <__cxa_atexit@plt+0x5cdc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a0d4 <__cxa_atexit@plt+0x5cd94> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a0f4 <__cxa_atexit@plt+0x5cdb4> │ │ │ │ - ldr r3, [pc, #80] @ 6a10c <__cxa_atexit@plt+0x5cdcc> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 63144 <__cxa_atexit@plt+0x55e04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq r4, sp, #8, 22 @ 0x2000 │ │ │ │ - biceq r4, sp, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq sl, sp, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x03a1adf4 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 631f8 <__cxa_atexit@plt+0x55eb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6a14c <__cxa_atexit@plt+0x5ce0c> │ │ │ │ - ldr r3, [pc, #36] @ 6a158 <__cxa_atexit@plt+0x5ce18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, sp, #164, 22 @ 0x29000 │ │ │ │ - moveq fp, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6a1c4 <__cxa_atexit@plt+0x5ce84> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6a1cc <__cxa_atexit@plt+0x5ce8c> │ │ │ │ - ldr r7, [pc, #84] @ 6a1e8 <__cxa_atexit@plt+0x5cea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 6a1ec <__cxa_atexit@plt+0x5ceac> │ │ │ │ + bcc 63244 <__cxa_atexit@plt+0x55f04> │ │ │ │ + ldr r9, [pc, #220] @ 6325c <__cxa_atexit@plt+0x55f1c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #216] @ 63260 <__cxa_atexit@plt+0x55f20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + str r9, [r3] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6320c <__cxa_atexit@plt+0x55ecc> │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63218 <__cxa_atexit@plt+0x55ed8> │ │ │ │ + ldr r2, [pc, #144] @ 63264 <__cxa_atexit@plt+0x55f24> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ 6a1f0 <__cxa_atexit@plt+0x5ceb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63238 <__cxa_atexit@plt+0x55ef8> │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - stmib r5, {r3, r7, r8, sl} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 4013d0 <__cxa_atexit@plt+0x3f4090> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6a1d4 <__cxa_atexit@plt+0x5ce94> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6a1e4 <__cxa_atexit@plt+0x5cea4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 629e4 <__cxa_atexit@plt+0x556a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - moveq fp, #0, 26 │ │ │ │ - @ instruction: 0xfffff85c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r4, sp, #20, 22 @ 0x5000 │ │ │ │ - moveq fp, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6a244 <__cxa_atexit@plt+0x5cf04> │ │ │ │ - ldr r2, [pc, #52] @ 6a250 <__cxa_atexit@plt+0x5cf10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6a254 <__cxa_atexit@plt+0x5cf14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub r9, r6, #7 │ │ │ │ - b 4013d8 <__cxa_atexit@plt+0x3f4098> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - moveq fp, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #112] @ 6a2e0 <__cxa_atexit@plt+0x5cfa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6a2d8 <__cxa_atexit@plt+0x5cf98> │ │ │ │ - ldr r2, [pc, #80] @ 6a2e4 <__cxa_atexit@plt+0x5cfa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 6a2e8 <__cxa_atexit@plt+0x5cfa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #72] @ 6a2ec <__cxa_atexit@plt+0x5cfac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r3, #2 │ │ │ │ - addeq r0, r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a2d8 <__cxa_atexit@plt+0x5cf98> │ │ │ │ - ldr r3, [pc, #36] @ 6a2f0 <__cxa_atexit@plt+0x5cfb0> │ │ │ │ + ldr r5, [pc, #76] @ 6326c <__cxa_atexit@plt+0x55f2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #68] @ 63270 <__cxa_atexit@plt+0x55f30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 63268 <__cxa_atexit@plt+0x55f28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq r4, sp, #48, 18 @ 0xc0000 │ │ │ │ - biceq r4, sp, #84, 18 @ 0x150000 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - moveq fp, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + biceq sl, sp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq sl, sp, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0x03a1acc8 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 6a35c <__cxa_atexit@plt+0x5d01c> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6334c <__cxa_atexit@plt+0x5600c> │ │ │ │ + ldr r8, [pc, #200] @ 63364 <__cxa_atexit@plt+0x56024> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #196] @ 63368 <__cxa_atexit@plt+0x56028> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 63314 <__cxa_atexit@plt+0x55fd4> │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63320 <__cxa_atexit@plt+0x55fe0> │ │ │ │ + ldr r2, [pc, #124] @ 6336c <__cxa_atexit@plt+0x5602c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 6a360 <__cxa_atexit@plt+0x5d020> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #72] @ 6a364 <__cxa_atexit@plt+0x5d024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - addeq r0, r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a354 <__cxa_atexit@plt+0x5d014> │ │ │ │ - ldr r3, [pc, #32] @ 6a368 <__cxa_atexit@plt+0x5d028> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63340 <__cxa_atexit@plt+0x56000> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ - biceq r4, sp, #220, 16 @ 0xdc0000 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - moveq fp, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6a390 <__cxa_atexit@plt+0x5d050> │ │ │ │ + ldr r5, [pc, #76] @ 63374 <__cxa_atexit@plt+0x56034> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #68] @ 63378 <__cxa_atexit@plt+0x56038> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 63370 <__cxa_atexit@plt+0x56030> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq fp, #0, 22 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq sl, sp, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, ip, asr #7 │ │ │ │ + biceq sl, sp, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0x03a1abc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6a3b8 <__cxa_atexit@plt+0x5d078> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 633d0 <__cxa_atexit@plt+0x56090> │ │ │ │ + ldr r2, [pc, #80] @ 633f8 <__cxa_atexit@plt+0x560b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 633ec <__cxa_atexit@plt+0x560ac> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r3, [pc, #36] @ 633fc <__cxa_atexit@plt+0x560bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 111398 <__cxa_atexit@plt+0x104058> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq fp, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6a440 <__cxa_atexit@plt+0x5d100> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r2, r9, #24 │ │ │ │ - cmp r6, r2 │ │ │ │ - bcc 6a564 <__cxa_atexit@plt+0x5d224> │ │ │ │ - ldr r6, [pc, #456] @ 6a5c0 <__cxa_atexit@plt+0x5d280> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - ldr lr, [pc, #448] @ 6a5c4 <__cxa_atexit@plt+0x5d284> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #444] @ 6a5c8 <__cxa_atexit@plt+0x5d288> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #436] @ 6a5cc <__cxa_atexit@plt+0x5d28c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r2, #18 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str lr, [r9, #16] │ │ │ │ - str r6, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - sub r3, r2, #7 │ │ │ │ - mov r9, r2 │ │ │ │ - b 6a44c <__cxa_atexit@plt+0x5d10c> │ │ │ │ - ldr r3, [pc, #364] @ 6a5b4 <__cxa_atexit@plt+0x5d274> │ │ │ │ + ldr r3, [pc, #28] @ 63400 <__cxa_atexit@plt+0x560c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6a4b0 <__cxa_atexit@plt+0x5d170> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - add r3, r9, #12 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc 6a578 <__cxa_atexit@plt+0x5d238> │ │ │ │ - ldr r6, [pc, #372] @ 6a5f0 <__cxa_atexit@plt+0x5d2b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #368] @ 6a5f4 <__cxa_atexit@plt+0x5d2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - ldr r6, [pc, #360] @ 6a5f8 <__cxa_atexit@plt+0x5d2b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r6, [r9, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r0, [pc, #340] @ 6a5fc <__cxa_atexit@plt+0x5d2bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + biceq sl, sp, #180, 14 @ 0x2d00000 │ │ │ │ + @ instruction: 0x03a1ab38 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #292] @ 63544 <__cxa_atexit@plt+0x56204> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #288] @ 63548 <__cxa_atexit@plt+0x56208> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov ip, #65 @ 0x41 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + cmp r1, r2 │ │ │ │ + add r1, r6, r0 │ │ │ │ + bne 634c8 <__cxa_atexit@plt+0x56188> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r9, #52 @ 0x34 │ │ │ │ + add r3, r1, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6a598 <__cxa_atexit@plt+0x5d258> │ │ │ │ - ldr r8, [pc, #256] @ 6a5d0 <__cxa_atexit@plt+0x5d290> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #252] @ 6a5d4 <__cxa_atexit@plt+0x5d294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r3, #14 │ │ │ │ + bcc 63524 <__cxa_atexit@plt+0x561e4> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr sl, [r7, #16]! │ │ │ │ + ldr fp, [r7, #-12] │ │ │ │ + ldr r2, [r7, #-8] │ │ │ │ + add r8, r1, #6 │ │ │ │ + str lr, [r7] │ │ │ │ + str r8, [r7, #4] │ │ │ │ + stmib r1, {r9, fp} │ │ │ │ + str sl, [r1, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 634e0 <__cxa_atexit@plt+0x561a0> │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 634f8 <__cxa_atexit@plt+0x561b8> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + ldr r2, [pc, #172] @ 6354c <__cxa_atexit@plt+0x5620c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + add r0, r0, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 6342c <__cxa_atexit@plt+0x560ec> │ │ │ │ + add r6, r6, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + add r7, r2, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #228] @ 6a5d8 <__cxa_atexit@plt+0x5d298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #216] @ 6a5dc <__cxa_atexit@plt+0x5d29c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #22 │ │ │ │ - sub r0, r3, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #204] @ 6a5e0 <__cxa_atexit@plt+0x5d2a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r9, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #196] @ 6a5e4 <__cxa_atexit@plt+0x5d2a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r6, r9 │ │ │ │ - str r2, [r6, #40]! @ 0x28 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str ip, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str sl, [r9, #20] │ │ │ │ - str r8, [r9, #24] │ │ │ │ - str r0, [r9, #28] │ │ │ │ - str r7, [r9, #32] │ │ │ │ - str r1, [r9, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #148] @ 6a5e8 <__cxa_atexit@plt+0x5d2a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [sp] │ │ │ │ + b 62870 <__cxa_atexit@plt+0x55530> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, #140] @ 6a5ec <__cxa_atexit@plt+0x5d2ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #60] @ 6a5bc <__cxa_atexit@plt+0x5d27c> │ │ │ │ + ldr r6, [pc, #84] @ 63554 <__cxa_atexit@plt+0x56214> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + str r6, [r7] │ │ │ │ + ldr r6, [pc, #76] @ 63558 <__cxa_atexit@plt+0x56218> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #24] @ 6a5b8 <__cxa_atexit@plt+0x5d278> │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r6, [pc, #36] @ 63550 <__cxa_atexit@plt+0x56210> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, sp, #120, 20 @ 0x78000 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, sp, #208, 14 @ 0x3400000 │ │ │ │ - biceq r4, sp, #200, 16 @ 0xc80000 │ │ │ │ - biceq r4, sp, #156, 14 @ 0x2700000 │ │ │ │ - biceq r4, sp, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - biceq r4, sp, #200, 14 @ 0x3200000 │ │ │ │ - biceq r4, sp, #16, 14 @ 0x400000 │ │ │ │ - biceq r4, sp, #164, 18 @ 0x290000 │ │ │ │ - moveq fp, #132, 16 @ 0x840000 │ │ │ │ - moveq fp, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - moveq fp, #84, 18 @ 0x150000 │ │ │ │ - biceq r4, sp, #52, 20 @ 0x34000 │ │ │ │ - moveq fp, #48, 18 @ 0xc0000 │ │ │ │ - moveq fp, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + biceq sl, sp, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq sl, sp, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0x03a1a9e0 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6a65c <__cxa_atexit@plt+0x5d31c> │ │ │ │ - ldr r7, [pc, #72] @ 6a674 <__cxa_atexit@plt+0x5d334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 6a678 <__cxa_atexit@plt+0x5d338> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 63634 <__cxa_atexit@plt+0x562f4> │ │ │ │ + ldr r8, [pc, #200] @ 6364c <__cxa_atexit@plt+0x5630c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #196] @ 63650 <__cxa_atexit@plt+0x56310> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 635fc <__cxa_atexit@plt+0x562bc> │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 63608 <__cxa_atexit@plt+0x562c8> │ │ │ │ + ldr r2, [pc, #124] @ 63654 <__cxa_atexit@plt+0x56314> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 6a67c <__cxa_atexit@plt+0x5d33c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #40] @ 6a680 <__cxa_atexit@plt+0x5d340> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r1, #65 @ 0x41 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 63628 <__cxa_atexit@plt+0x562e8> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #76] @ 6365c <__cxa_atexit@plt+0x5631c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #68] @ 63660 <__cxa_atexit@plt+0x56320> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 6a684 <__cxa_atexit@plt+0x5d344> │ │ │ │ + ldr r3, [pc, #28] @ 63658 <__cxa_atexit@plt+0x56318> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq fp, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, sp, #136, 16 @ 0x880000 │ │ │ │ - moveq fp, #128, 14 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - moveq fp, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq sl, sp, #0, 12 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + biceq sl, sp, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0x03a1a8d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 6a6d4 <__cxa_atexit@plt+0x5d394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr sl, [pc, #36] @ 6a6d8 <__cxa_atexit@plt+0x5d398> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - ldr r3, [pc, #20] @ 6a6dc <__cxa_atexit@plt+0x5d39c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 161a4bc <__cxa_atexit@plt+0x160d17c> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq fp, #152, 14 @ 0x2600000 │ │ │ │ - biceq r4, sp, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a730 <__cxa_atexit@plt+0x5d3f0> │ │ │ │ - ldr r3, [pc, #68] @ 6a748 <__cxa_atexit@plt+0x5d408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - str r7, [r8, #24] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - ldr r3, [pc, #40] @ 6a74c <__cxa_atexit@plt+0x5d40c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r7, r8 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6a750 <__cxa_atexit@plt+0x5d410> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 636b8 <__cxa_atexit@plt+0x56378> │ │ │ │ + ldr r2, [pc, #80] @ 636e0 <__cxa_atexit@plt+0x563a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 636d4 <__cxa_atexit@plt+0x56394> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63410 <__cxa_atexit@plt+0x560d0> │ │ │ │ + ldr r3, [pc, #36] @ 636e4 <__cxa_atexit@plt+0x563a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - biceq r4, sp, #160, 10 @ 0x28000000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - moveq fp, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 6a810 <__cxa_atexit@plt+0x5d4d0> │ │ │ │ - ldr r8, [pc, #176] @ 6a82c <__cxa_atexit@plt+0x5d4ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #172] @ 6a830 <__cxa_atexit@plt+0x5d4f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r9, #14 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #148] @ 6a834 <__cxa_atexit@plt+0x5d4f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 6a838 <__cxa_atexit@plt+0x5d4f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r9, #22 │ │ │ │ - sub r0, r9, #35 @ 0x23 │ │ │ │ - ldr r8, [pc, #124] @ 6a83c <__cxa_atexit@plt+0x5d4fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #116] @ 6a840 <__cxa_atexit@plt+0x5d500> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #68] @ 6a844 <__cxa_atexit@plt+0x5d504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, #60] @ 6a848 <__cxa_atexit@plt+0x5d508> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 636e8 <__cxa_atexit@plt+0x563a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ 6a84c <__cxa_atexit@plt+0x5d50c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - biceq r4, sp, #28, 10 @ 0x7000000 │ │ │ │ - biceq r4, sp, #100, 8 @ 0x64000000 │ │ │ │ - biceq r4, sp, #248, 12 @ 0xf800000 │ │ │ │ - moveq fp, #216, 10 @ 0x36000000 │ │ │ │ - moveq fp, #204, 10 @ 0x33000000 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - moveq fp, #20, 12 @ 0x1400000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq sl, sp, #204, 8 @ 0xcc000000 │ │ │ │ + @ instruction: 0x03a1a850 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 6a898 <__cxa_atexit@plt+0x5d558> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6372c <__cxa_atexit@plt+0x563ec> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #68] @ 63758 <__cxa_atexit@plt+0x56418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6374c <__cxa_atexit@plt+0x5640c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 63770 <__cxa_atexit@plt+0x56430> │ │ │ │ + ldr r3, [pc, #40] @ 6375c <__cxa_atexit@plt+0x5641c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - ldr r3, [pc, #16] @ 6a89c <__cxa_atexit@plt+0x5d55c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + ldr r9, [pc, #36] @ 63760 <__cxa_atexit@plt+0x56420> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 161a4bc <__cxa_atexit@plt+0x160d17c> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r4, sp, #52, 8 @ 0x34000000 │ │ │ │ - moveq fp, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a8ec <__cxa_atexit@plt+0x5d5ac> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r3, [pc, #56] @ 6a904 <__cxa_atexit@plt+0x5d5c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - ldr r7, [pc, #36] @ 6a908 <__cxa_atexit@plt+0x5d5c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6a90c <__cxa_atexit@plt+0x5d5cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - biceq r4, sp, #228, 4 @ 0x4000000e │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6a930 <__cxa_atexit@plt+0x5d5f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - biceq r4, sp, #156, 10 @ 0x27000000 │ │ │ │ - moveq fp, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 6a958 <__cxa_atexit@plt+0x5d618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - moveq fp, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - bx r0 │ │ │ │ - moveq fp, #20, 12 @ 0x1400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6a9a8 <__cxa_atexit@plt+0x5d668> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6a9b0 <__cxa_atexit@plt+0x5d670> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 12b540 <__cxa_atexit@plt+0x11e200> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r4, sp, #0, 4 │ │ │ │ - moveq fp, #212, 10 @ 0x35000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a1a504 │ │ │ │ + @ instruction: 0x03a1a7d8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #95 @ 0x5f │ │ │ │ + bne 637c0 <__cxa_atexit@plt+0x56480> │ │ │ │ + ldr r2, [pc, #204] @ 63850 <__cxa_atexit@plt+0x56510> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6aa14 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ - ldr r2, [pc, #72] @ 6aa20 <__cxa_atexit@plt+0x5d6e0> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 637dc <__cxa_atexit@plt+0x5649c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 637e8 <__cxa_atexit@plt+0x564a8> │ │ │ │ + ldr r2, [pc, #172] @ 63854 <__cxa_atexit@plt+0x56514> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 6aa24 <__cxa_atexit@plt+0x5d6e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6aa0c <__cxa_atexit@plt+0x5d6cc> │ │ │ │ - ldr r3, [pc, #40] @ 6aa28 <__cxa_atexit@plt+0x5d6e8> │ │ │ │ + ldr r9, [pc, #168] @ 63858 <__cxa_atexit@plt+0x56518> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #148] @ 6385c <__cxa_atexit@plt+0x5651c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #136] @ 63860 <__cxa_atexit@plt+0x56520> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, sp, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - moveq fp, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6aa4c <__cxa_atexit@plt+0x5d70c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - moveq fp, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6aa90 <__cxa_atexit@plt+0x5d750> │ │ │ │ - ldr r2, [pc, #48] @ 6aaa8 <__cxa_atexit@plt+0x5d768> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [pc, #20] @ 6aaac <__cxa_atexit@plt+0x5d76c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - moveq fp, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ab50 <__cxa_atexit@plt+0x5d810> │ │ │ │ - ldr r2, [pc, #192] @ 6ab94 <__cxa_atexit@plt+0x5d854> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ab58 <__cxa_atexit@plt+0x5d818> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6ab64 <__cxa_atexit@plt+0x5d824> │ │ │ │ - ldr r7, [pc, #152] @ 6aba0 <__cxa_atexit@plt+0x5d860> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6383c <__cxa_atexit@plt+0x564fc> │ │ │ │ + ldr r7, [pc, #100] @ 63864 <__cxa_atexit@plt+0x56524> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #148] @ 6aba4 <__cxa_atexit@plt+0x5d864> │ │ │ │ + ldr r3, [pc, #96] @ 63868 <__cxa_atexit@plt+0x56528> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #144] @ 6aba8 <__cxa_atexit@plt+0x5d868> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add r3, r1, #1 │ │ │ │ - ldr r1, [pc, #124] @ 6abac <__cxa_atexit@plt+0x5d86c> │ │ │ │ + add r7, r3, #3 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 6386c <__cxa_atexit@plt+0x5652c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - stmib r5, {r6, r7} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4013d0 <__cxa_atexit@plt+0x3f4090> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - b 6ab70 <__cxa_atexit@plt+0x5d830> │ │ │ │ - mov sl, r8 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ 6ab98 <__cxa_atexit@plt+0x5d858> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #28] @ 6ab9c <__cxa_atexit@plt+0x5d85c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - moveq fp, #112, 4 │ │ │ │ - moveq fp, #92, 6 @ 0x70000001 │ │ │ │ - @ instruction: 0xffffeee8 │ │ │ │ - @ instruction: 0xfffff6ec │ │ │ │ - moveq fp, #208, 4 │ │ │ │ - biceq r4, sp, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6abe4 <__cxa_atexit@plt+0x5d8a4> │ │ │ │ - ldr r2, [pc, #28] @ 6abf0 <__cxa_atexit@plt+0x5d8b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq r4, sp, #248 @ 0xf8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x03a1a490 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x03a1a468 │ │ │ │ + @ instruction: 0xffffef8c │ │ │ │ + @ instruction: 0x03a1a730 │ │ │ │ + biceq sl, sp, #108, 6 @ 0xb0000001 │ │ │ │ + @ instruction: 0x03a1a6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ac20 <__cxa_atexit@plt+0x5d8e0> │ │ │ │ - ldr r5, [pc, #28] @ 6ac30 <__cxa_atexit@plt+0x5d8f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 10560c <__cxa_atexit@plt+0xf82cc> │ │ │ │ - ldr r7, [pc, #12] @ 6ac34 <__cxa_atexit@plt+0x5d8f4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 638a4 <__cxa_atexit@plt+0x56564> │ │ │ │ + ldr r3, [pc, #120] @ 63908 <__cxa_atexit@plt+0x565c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #116] @ 6390c <__cxa_atexit@plt+0x565cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 638f8 <__cxa_atexit@plt+0x565b8> │ │ │ │ + ldr r7, [pc, #84] @ 63910 <__cxa_atexit@plt+0x565d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #80] @ 63914 <__cxa_atexit@plt+0x565d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 63918 <__cxa_atexit@plt+0x565d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq fp, #132, 6 @ 0x10000002 │ │ │ │ - moveq fp, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a1a3a8 │ │ │ │ + @ instruction: 0xffffeed0 │ │ │ │ + @ instruction: 0x03a1a674 │ │ │ │ + biceq sl, sp, #176, 4 │ │ │ │ + @ instruction: 0x03a1a620 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ac94 <__cxa_atexit@plt+0x5d954> │ │ │ │ + bne 63988 <__cxa_atexit@plt+0x56648> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6ad40 <__cxa_atexit@plt+0x5da00> │ │ │ │ - ldr r2, [pc, #268] @ 6ad74 <__cxa_atexit@plt+0x5da34> │ │ │ │ + bcc 639a4 <__cxa_atexit@plt+0x56664> │ │ │ │ + ldr r7, [pc, #112] @ 639bc <__cxa_atexit@plt+0x5667c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 639c0 <__cxa_atexit@plt+0x56680> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #264] @ 6ad78 <__cxa_atexit@plt+0x5da38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 639c4 <__cxa_atexit@plt+0x56684> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #188] @ 6ad58 <__cxa_atexit@plt+0x5da18> │ │ │ │ + ldr r3, [pc, #36] @ 639b4 <__cxa_atexit@plt+0x56674> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [pc, #32] @ 639b8 <__cxa_atexit@plt+0x56678> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6ad28 <__cxa_atexit@plt+0x5d9e8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1a2bc │ │ │ │ + @ instruction: 0xffffee00 │ │ │ │ + @ instruction: 0x03a1a58c │ │ │ │ + biceq sl, sp, #32, 4 │ │ │ │ + @ instruction: 0x03a1a574 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ad30 <__cxa_atexit@plt+0x5d9f0> │ │ │ │ + bne 63a34 <__cxa_atexit@plt+0x566f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6ad48 <__cxa_atexit@plt+0x5da08> │ │ │ │ - ldr r2, [pc, #148] @ 6ad60 <__cxa_atexit@plt+0x5da20> │ │ │ │ + bcc 63a50 <__cxa_atexit@plt+0x56710> │ │ │ │ + ldr r7, [pc, #112] @ 63a68 <__cxa_atexit@plt+0x56728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63a6c <__cxa_atexit@plt+0x5672c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #28]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - sub r8, r3, #26 │ │ │ │ - ldr r1, [pc, #124] @ 6ad64 <__cxa_atexit@plt+0x5da24> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63a70 <__cxa_atexit@plt+0x56730> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #116] @ 6ad68 <__cxa_atexit@plt+0x5da28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 6ad6c <__cxa_atexit@plt+0x5da2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #104] @ 6ad70 <__cxa_atexit@plt+0x5da30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r0, [r6, #-16] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - mov r7, r6 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 6ad5c <__cxa_atexit@plt+0x5da1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - b 6ad4c <__cxa_atexit@plt+0x5da0c> │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r3, [pc, #36] @ 63a60 <__cxa_atexit@plt+0x56720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63a64 <__cxa_atexit@plt+0x56724> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - moveq fp, #200, 2 @ 0x32 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - biceq r3, sp, #224, 28 @ 0xe00 │ │ │ │ - biceq r3, sp, #216, 30 @ 0x360 │ │ │ │ - biceq r3, sp, #172, 28 @ 0xac0 │ │ │ │ - biceq r3, sp, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1a224 │ │ │ │ + @ instruction: 0xffffed14 │ │ │ │ + @ instruction: 0x03a1a4e4 │ │ │ │ + biceq sl, sp, #116, 2 │ │ │ │ + @ instruction: 0x03a1a4c8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ae04 <__cxa_atexit@plt+0x5dac4> │ │ │ │ + bne 63ae0 <__cxa_atexit@plt+0x567a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6ae14 <__cxa_atexit@plt+0x5dad4> │ │ │ │ - ldr r2, [pc, #128] @ 6ae28 <__cxa_atexit@plt+0x5dae8> │ │ │ │ + bcc 63afc <__cxa_atexit@plt+0x567bc> │ │ │ │ + ldr r7, [pc, #112] @ 63b14 <__cxa_atexit@plt+0x567d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63b18 <__cxa_atexit@plt+0x567d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #28]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - sub r8, r3, #26 │ │ │ │ - ldr r1, [pc, #104] @ 6ae2c <__cxa_atexit@plt+0x5daec> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63b1c <__cxa_atexit@plt+0x567dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #96] @ 6ae30 <__cxa_atexit@plt+0x5daf0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #92] @ 6ae34 <__cxa_atexit@plt+0x5daf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #84] @ 6ae38 <__cxa_atexit@plt+0x5daf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r6, #-20] @ 0xffffffec │ │ │ │ - str r0, [r6, #-16] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - mov r7, r6 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ 6ae24 <__cxa_atexit@plt+0x5dae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r3, [pc, #36] @ 63b0c <__cxa_atexit@plt+0x567cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63b10 <__cxa_atexit@plt+0x567d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq fp, #244 @ 0xf4 │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - biceq r3, sp, #4, 28 @ 0x40 │ │ │ │ - biceq r3, sp, #252, 28 @ 0xfc0 │ │ │ │ - biceq r3, sp, #208, 26 @ 0x3400 │ │ │ │ - biceq r3, sp, #184, 26 @ 0x2e00 │ │ │ │ - moveq fp, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6ae9c <__cxa_atexit@plt+0x5db5c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6ae94 <__cxa_atexit@plt+0x5db54> │ │ │ │ - ldr r3, [pc, #52] @ 6aea4 <__cxa_atexit@plt+0x5db64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 6aea8 <__cxa_atexit@plt+0x5db68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 6aeac <__cxa_atexit@plt+0x5db6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq fp, #68, 2 │ │ │ │ - biceq r3, sp, #20, 26 @ 0x500 │ │ │ │ - moveq fp, #24, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1a18c │ │ │ │ + @ instruction: 0xffffec28 │ │ │ │ + @ instruction: 0x03a1a43c │ │ │ │ + biceq sl, sp, #200 @ 0xc8 │ │ │ │ + @ instruction: 0x03a1a41c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63b8c <__cxa_atexit@plt+0x5684c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6af24 <__cxa_atexit@plt+0x5dbe4> │ │ │ │ - ldr r9, [pc, #88] @ 6af30 <__cxa_atexit@plt+0x5dbf0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #84] @ 6af34 <__cxa_atexit@plt+0x5dbf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 6af38 <__cxa_atexit@plt+0x5dbf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 6af3c <__cxa_atexit@plt+0x5dbfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr sl, [pc, #68] @ 6af40 <__cxa_atexit@plt+0x5dc00> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - add r2, r9, #1 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - moveq fp, #212 @ 0xd4 │ │ │ │ - moveq fp, #76 @ 0x4c │ │ │ │ - moveq fp, #160 @ 0xa0 │ │ │ │ - biceq r3, sp, #8, 26 @ 0x200 │ │ │ │ - biceq r3, sp, #108, 26 @ 0x1b00 │ │ │ │ - moveq fp, #236 @ 0xec │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 6af68 <__cxa_atexit@plt+0x5dc28> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63ba8 <__cxa_atexit@plt+0x56868> │ │ │ │ + ldr r7, [pc, #112] @ 63bc0 <__cxa_atexit@plt+0x56880> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - moveq fp, #224 @ 0xe0 │ │ │ │ - moveq fp, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6afa8 <__cxa_atexit@plt+0x5dc68> │ │ │ │ - ldr r2, [pc, #36] @ 6afb0 <__cxa_atexit@plt+0x5dc70> │ │ │ │ + ldr r2, [pc, #108] @ 63bc4 <__cxa_atexit@plt+0x56884> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 6afb4 <__cxa_atexit@plt+0x5dc74> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63bc8 <__cxa_atexit@plt+0x56888> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - moveq fp, #200 @ 0xc8 │ │ │ │ - biceq r3, sp, #4, 24 @ 0x400 │ │ │ │ + ldr r3, [pc, #36] @ 63bb8 <__cxa_atexit@plt+0x56878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63bbc <__cxa_atexit@plt+0x5687c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1a0f4 │ │ │ │ + @ instruction: 0xffffeb3c │ │ │ │ + @ instruction: 0x03a1a394 │ │ │ │ + biceq sl, sp, #28 │ │ │ │ + @ instruction: 0x03a1a370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6afe8 <__cxa_atexit@plt+0x5dca8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6aff0 <__cxa_atexit@plt+0x5dcb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63c38 <__cxa_atexit@plt+0x568f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63c54 <__cxa_atexit@plt+0x56914> │ │ │ │ + ldr r7, [pc, #112] @ 63c6c <__cxa_atexit@plt+0x5692c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63c70 <__cxa_atexit@plt+0x56930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63c74 <__cxa_atexit@plt+0x56934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, sp, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 63c64 <__cxa_atexit@plt+0x56924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63c68 <__cxa_atexit@plt+0x56928> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1a05c │ │ │ │ + @ instruction: 0xffffea50 │ │ │ │ + @ instruction: 0x03a1a2ec │ │ │ │ + biceq r9, sp, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0x03a1a2c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6b054 <__cxa_atexit@plt+0x5dd14> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6b05c <__cxa_atexit@plt+0x5dd1c> │ │ │ │ - ldr r7, [pc, #80] @ 6b078 <__cxa_atexit@plt+0x5dd38> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63ce4 <__cxa_atexit@plt+0x569a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63d00 <__cxa_atexit@plt+0x569c0> │ │ │ │ + ldr r7, [pc, #112] @ 63d18 <__cxa_atexit@plt+0x569d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ 6b07c <__cxa_atexit@plt+0x5dd3c> │ │ │ │ + ldr r2, [pc, #108] @ 63d1c <__cxa_atexit@plt+0x569dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 6b080 <__cxa_atexit@plt+0x5dd40> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63d20 <__cxa_atexit@plt+0x569e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r3, r9, sl} │ │ │ │ - ldr r0, [pc, #52] @ 6b084 <__cxa_atexit@plt+0x5dd44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 63d10 <__cxa_atexit@plt+0x569d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63d14 <__cxa_atexit@plt+0x569d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 6b064 <__cxa_atexit@plt+0x5dd24> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b074 <__cxa_atexit@plt+0x5dd34> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19fc4 │ │ │ │ + @ instruction: 0xffffe964 │ │ │ │ + @ instruction: 0x03a1a244 │ │ │ │ + biceq r9, sp, #196, 28 @ 0xc40 │ │ │ │ + @ instruction: 0x03a1a218 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63d90 <__cxa_atexit@plt+0x56a50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63dac <__cxa_atexit@plt+0x56a6c> │ │ │ │ + ldr r7, [pc, #112] @ 63dc4 <__cxa_atexit@plt+0x56a84> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #108] @ 63dc8 <__cxa_atexit@plt+0x56a88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63dcc <__cxa_atexit@plt+0x56a8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - moveq fp, #24 │ │ │ │ - moveq sl, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r3, sp, #140, 28 @ 0x8c0 │ │ │ │ - moveq sl, #136, 26 @ 0x2200 │ │ │ │ - moveq sl, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 6b0cc <__cxa_atexit@plt+0x5dd8c> │ │ │ │ + ldr r3, [pc, #36] @ 63dbc <__cxa_atexit@plt+0x56a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - ldr r3, [pc, #16] @ 6b0d0 <__cxa_atexit@plt+0x5dd90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 1619fc8 <__cxa_atexit@plt+0x160cc88> │ │ │ │ + ldr r9, [pc, #32] @ 63dc0 <__cxa_atexit@plt+0x56a80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r3, sp, #0, 24 │ │ │ │ - moveq sl, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x03a19f2c │ │ │ │ + @ instruction: 0xffffe878 │ │ │ │ + @ instruction: 0x03a1a19c │ │ │ │ + biceq r9, sp, #24, 28 @ 0x180 │ │ │ │ + @ instruction: 0x03a1a16c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 6b124 <__cxa_atexit@plt+0x5dde4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63e3c <__cxa_atexit@plt+0x56afc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63e58 <__cxa_atexit@plt+0x56b18> │ │ │ │ + ldr r7, [pc, #112] @ 63e70 <__cxa_atexit@plt+0x56b30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63e74 <__cxa_atexit@plt+0x56b34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63e78 <__cxa_atexit@plt+0x56b38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 63e68 <__cxa_atexit@plt+0x56b28> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63e6c <__cxa_atexit@plt+0x56b2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b11c <__cxa_atexit@plt+0x5dddc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #32] @ 6b128 <__cxa_atexit@plt+0x5dde8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19e94 │ │ │ │ + @ instruction: 0xffffe78c │ │ │ │ + @ instruction: 0x03a1a0f4 │ │ │ │ + biceq r9, sp, #108, 26 @ 0x1b00 │ │ │ │ + @ instruction: 0x03a1a0c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63ee8 <__cxa_atexit@plt+0x56ba8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63f04 <__cxa_atexit@plt+0x56bc4> │ │ │ │ + ldr r7, [pc, #112] @ 63f1c <__cxa_atexit@plt+0x56bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63f20 <__cxa_atexit@plt+0x56be0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b11c <__cxa_atexit@plt+0x5dddc> │ │ │ │ - b 6b178 <__cxa_atexit@plt+0x5de38> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63f24 <__cxa_atexit@plt+0x56be4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - moveq sl, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #36] @ 63f14 <__cxa_atexit@plt+0x56bd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63f18 <__cxa_atexit@plt+0x56bd8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19dfc │ │ │ │ + @ instruction: 0xffffe6a0 │ │ │ │ + @ instruction: 0x03a1a04c │ │ │ │ + biceq r9, sp, #192, 24 @ 0xc000 │ │ │ │ + @ instruction: 0x03a1a014 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 6b168 <__cxa_atexit@plt+0x5de28> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 63f94 <__cxa_atexit@plt+0x56c54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 63fb0 <__cxa_atexit@plt+0x56c70> │ │ │ │ + ldr r7, [pc, #112] @ 63fc8 <__cxa_atexit@plt+0x56c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 63fcc <__cxa_atexit@plt+0x56c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b160 <__cxa_atexit@plt+0x5de20> │ │ │ │ - b 6b178 <__cxa_atexit@plt+0x5de38> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 63fd0 <__cxa_atexit@plt+0x56c90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - moveq sl, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #36] @ 63fc0 <__cxa_atexit@plt+0x56c80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 63fc4 <__cxa_atexit@plt+0x56c84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19d64 │ │ │ │ + @ instruction: 0xffffe5b4 │ │ │ │ + @ instruction: 0x03a19fa4 │ │ │ │ + biceq r9, sp, #20, 24 @ 0x1400 │ │ │ │ + @ instruction: 0x03a19f68 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6b1a0 <__cxa_atexit@plt+0x5de60> │ │ │ │ - ldr r3, [pc, #128] @ 6b20c <__cxa_atexit@plt+0x5decc> │ │ │ │ + bne 64040 <__cxa_atexit@plt+0x56d00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6405c <__cxa_atexit@plt+0x56d1c> │ │ │ │ + ldr r7, [pc, #112] @ 64074 <__cxa_atexit@plt+0x56d34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 64078 <__cxa_atexit@plt+0x56d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 6407c <__cxa_atexit@plt+0x56d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 6406c <__cxa_atexit@plt+0x56d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r9, [pc, #32] @ 64070 <__cxa_atexit@plt+0x56d30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b1f4 <__cxa_atexit@plt+0x5deb4> │ │ │ │ - b 6b228 <__cxa_atexit@plt+0x5dee8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19ccc │ │ │ │ + @ instruction: 0xffffe4c8 │ │ │ │ + @ instruction: 0x03a19efc │ │ │ │ + biceq r9, sp, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0x03a19ebc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 640ec <__cxa_atexit@plt+0x56dac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6b1fc <__cxa_atexit@plt+0x5debc> │ │ │ │ - ldr r7, [pc, #88] @ 6b210 <__cxa_atexit@plt+0x5ded0> │ │ │ │ + bcc 64108 <__cxa_atexit@plt+0x56dc8> │ │ │ │ + ldr r7, [pc, #112] @ 64120 <__cxa_atexit@plt+0x56de0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [pc, #108] @ 64124 <__cxa_atexit@plt+0x56de4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #76] @ 6b214 <__cxa_atexit@plt+0x5ded4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #64] @ 6b218 <__cxa_atexit@plt+0x5ded8> │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64128 <__cxa_atexit@plt+0x56de8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 64118 <__cxa_atexit@plt+0x56dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 6411c <__cxa_atexit@plt+0x56ddc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - biceq r3, sp, #0, 20 │ │ │ │ - biceq r3, sp, #244, 20 @ 0xf4000 │ │ │ │ - moveq sl, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19c34 │ │ │ │ + @ instruction: 0xffffe3dc │ │ │ │ + @ instruction: 0x03a19e54 │ │ │ │ + biceq r9, sp, #188, 20 @ 0xbc000 │ │ │ │ + @ instruction: 0x03a19e10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #200] @ 6b300 <__cxa_atexit@plt+0x5dfc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b2c8 <__cxa_atexit@plt+0x5df88> │ │ │ │ - ldr r7, [pc, #176] @ 6b304 <__cxa_atexit@plt+0x5dfc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6b2d8 <__cxa_atexit@plt+0x5df98> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6b2e0 <__cxa_atexit@plt+0x5dfa0> │ │ │ │ - ldr r7, [pc, #120] @ 6b30c <__cxa_atexit@plt+0x5dfcc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64198 <__cxa_atexit@plt+0x56e58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 641b4 <__cxa_atexit@plt+0x56e74> │ │ │ │ + ldr r7, [pc, #112] @ 641cc <__cxa_atexit@plt+0x56e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ 6b310 <__cxa_atexit@plt+0x5dfd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 641d0 <__cxa_atexit@plt+0x56e90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #100] @ 6b314 <__cxa_atexit@plt+0x5dfd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r5, {r6, r7, r8, sl} │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 641d4 <__cxa_atexit@plt+0x56e94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - b 4013d0 <__cxa_atexit@plt+0x3f4090> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 6b2e8 <__cxa_atexit@plt+0x5dfa8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 6b308 <__cxa_atexit@plt+0x5dfc8> │ │ │ │ + ldr r3, [pc, #36] @ 641c4 <__cxa_atexit@plt+0x56e84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 641c8 <__cxa_atexit@plt+0x56e88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19b9c │ │ │ │ + @ instruction: 0xffffe2f0 │ │ │ │ + @ instruction: 0x03a19dac │ │ │ │ + biceq r9, sp, #16, 20 @ 0x10000 │ │ │ │ + @ instruction: 0x03a19d64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64244 <__cxa_atexit@plt+0x56f04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 64260 <__cxa_atexit@plt+0x56f20> │ │ │ │ + ldr r7, [pc, #112] @ 64278 <__cxa_atexit@plt+0x56f38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #108] @ 6427c <__cxa_atexit@plt+0x56f3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64280 <__cxa_atexit@plt+0x56f40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - moveq sl, #236, 22 @ 0x3b000 │ │ │ │ - @ instruction: 0xffffe75c │ │ │ │ - @ instruction: 0xffffef60 │ │ │ │ - biceq r3, sp, #20, 20 @ 0x14000 │ │ │ │ - moveq sl, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r3, [pc, #36] @ 64270 <__cxa_atexit@plt+0x56f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 64274 <__cxa_atexit@plt+0x56f34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19b04 │ │ │ │ + @ instruction: 0xffffe204 │ │ │ │ + @ instruction: 0x03a19d04 │ │ │ │ + biceq r9, sp, #100, 18 @ 0x190000 │ │ │ │ + @ instruction: 0x03a19cb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #156] @ 6b3cc <__cxa_atexit@plt+0x5e08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6b3a4 <__cxa_atexit@plt+0x5e064> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6b3ac <__cxa_atexit@plt+0x5e06c> │ │ │ │ - ldr r7, [pc, #100] @ 6b3d4 <__cxa_atexit@plt+0x5e094> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 642f0 <__cxa_atexit@plt+0x56fb0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6430c <__cxa_atexit@plt+0x56fcc> │ │ │ │ + ldr r7, [pc, #112] @ 64324 <__cxa_atexit@plt+0x56fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #96] @ 6b3d8 <__cxa_atexit@plt+0x5e098> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 64328 <__cxa_atexit@plt+0x56fe8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #80] @ 6b3dc <__cxa_atexit@plt+0x5e09c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - stmib r5, {r6, r7, r8, sl} │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 6432c <__cxa_atexit@plt+0x56fec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - b 4013d0 <__cxa_atexit@plt+0x3f4090> │ │ │ │ - mov r2, r6 │ │ │ │ - b 6b3b4 <__cxa_atexit@plt+0x5e074> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 6b3d0 <__cxa_atexit@plt+0x5e090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - moveq sl, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0xffffe680 │ │ │ │ - @ instruction: 0xffffee84 │ │ │ │ - biceq r3, sp, #56, 18 @ 0xe0000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [pc, #36] @ 6431c <__cxa_atexit@plt+0x56fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 64320 <__cxa_atexit@plt+0x56fe0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19a6c │ │ │ │ + @ instruction: 0xffffe118 │ │ │ │ + @ instruction: 0x03a19c5c │ │ │ │ + biceq r9, sp, #184, 16 @ 0xb80000 │ │ │ │ + @ instruction: 0x03a19c0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6439c <__cxa_atexit@plt+0x5705c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b434 <__cxa_atexit@plt+0x5e0f4> │ │ │ │ - ldr r2, [pc, #72] @ 6b44c <__cxa_atexit@plt+0x5e10c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 643b8 <__cxa_atexit@plt+0x57078> │ │ │ │ + ldr r7, [pc, #112] @ 643d0 <__cxa_atexit@plt+0x57090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 643d4 <__cxa_atexit@plt+0x57094> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #56] @ 6b450 <__cxa_atexit@plt+0x5e110> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 643d8 <__cxa_atexit@plt+0x57098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6b454 <__cxa_atexit@plt+0x5e114> │ │ │ │ + ldr r3, [pc, #36] @ 643c8 <__cxa_atexit@plt+0x57088> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #32] @ 643cc <__cxa_atexit@plt+0x5708c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - biceq r3, sp, #180, 16 @ 0xb40000 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - moveq sl, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6b4b8 <__cxa_atexit@plt+0x5e178> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6b4b0 <__cxa_atexit@plt+0x5e170> │ │ │ │ - ldr r3, [pc, #52] @ 6b4c0 <__cxa_atexit@plt+0x5e180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 6b4c4 <__cxa_atexit@plt+0x5e184> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #44] @ 6b4c8 <__cxa_atexit@plt+0x5e188> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 15cc5a4 <__cxa_atexit@plt+0x15bf264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq sl, #0, 24 │ │ │ │ - biceq r3, sp, #248, 12 @ 0xf800000 │ │ │ │ - moveq sl, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a199d4 │ │ │ │ + @ instruction: 0xffffe02c │ │ │ │ + @ instruction: 0x03a19bb4 │ │ │ │ + biceq r9, sp, #12, 16 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a19b60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64448 <__cxa_atexit@plt+0x57108> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b53c <__cxa_atexit@plt+0x5e1fc> │ │ │ │ - ldr r8, [pc, #84] @ 6b548 <__cxa_atexit@plt+0x5e208> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 6b54c <__cxa_atexit@plt+0x5e20c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 6b550 <__cxa_atexit@plt+0x5e210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #68] @ 6b554 <__cxa_atexit@plt+0x5e214> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r9, [pc, #60] @ 6b558 <__cxa_atexit@plt+0x5e218> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - moveq sl, #88, 22 @ 0x16000 │ │ │ │ - moveq sl, #136, 22 @ 0x22000 │ │ │ │ - biceq r3, sp, #244, 12 @ 0xf400000 │ │ │ │ - biceq r3, sp, #152, 12 @ 0x9800000 │ │ │ │ - biceq r3, sp, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6b57c <__cxa_atexit@plt+0x5e23c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #124, 18 @ 0x1f0000 │ │ │ │ - moveq sl, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 6b5a4 <__cxa_atexit@plt+0x5e264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #84, 22 @ 0x15000 │ │ │ │ - moveq sl, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 6b608 <__cxa_atexit@plt+0x5e2c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6b600 <__cxa_atexit@plt+0x5e2c0> │ │ │ │ - ldr r7, [pc, #52] @ 6b610 <__cxa_atexit@plt+0x5e2d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 6b614 <__cxa_atexit@plt+0x5e2d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 6b618 <__cxa_atexit@plt+0x5e2d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, sp, #176, 10 @ 0x2c000000 │ │ │ │ - biceq r3, sp, #116, 12 @ 0x7400000 │ │ │ │ - moveq sl, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 6b63c <__cxa_atexit@plt+0x5e2fc> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 64464 <__cxa_atexit@plt+0x57124> │ │ │ │ + ldr r7, [pc, #112] @ 6447c <__cxa_atexit@plt+0x5713c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [pc, #244] @ 6b748 <__cxa_atexit@plt+0x5e408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #240] @ 6b74c <__cxa_atexit@plt+0x5e40c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #236] @ 6b750 <__cxa_atexit@plt+0x5e410> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #232] @ 6b754 <__cxa_atexit@plt+0x5e414> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b738 <__cxa_atexit@plt+0x5e3f8> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6b6c8 <__cxa_atexit@plt+0x5e388> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6b6e0 <__cxa_atexit@plt+0x5e3a0> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r7, [r3, #-2] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 6b6ec <__cxa_atexit@plt+0x5e3ac> │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r1, [r8, #5] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b720 <__cxa_atexit@plt+0x5e3e0> │ │ │ │ - str lr, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b66c <__cxa_atexit@plt+0x5e32c> │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b72c <__cxa_atexit@plt+0x5e3ec> │ │ │ │ - str r9, [r5] │ │ │ │ - b 6b66c <__cxa_atexit@plt+0x5e32c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 6b758 <__cxa_atexit@plt+0x5e418> │ │ │ │ + ldr r2, [pc, #108] @ 64480 <__cxa_atexit@plt+0x57140> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r1, [r8, #5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b720 <__cxa_atexit@plt+0x5e3e0> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 6b77c <__cxa_atexit@plt+0x5e43c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6b75c <__cxa_atexit@plt+0x5e41c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64484 <__cxa_atexit@plt+0x57144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - @ instruction: 0x000003bc │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - moveq sl, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 6b77c <__cxa_atexit@plt+0x5e43c> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6b7dc <__cxa_atexit@plt+0x5e49c> │ │ │ │ - ldr r2, [pc, #160] @ 6b83c <__cxa_atexit@plt+0x5e4fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b810 <__cxa_atexit@plt+0x5e4d0> │ │ │ │ - ldr r3, [pc, #132] @ 6b840 <__cxa_atexit@plt+0x5e500> │ │ │ │ + ldr r3, [pc, #36] @ 64474 <__cxa_atexit@plt+0x57134> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + ldr r9, [pc, #32] @ 64478 <__cxa_atexit@plt+0x57138> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b828 <__cxa_atexit@plt+0x5e4e8> │ │ │ │ - ldr r7, [pc, #112] @ 6b844 <__cxa_atexit@plt+0x5e504> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1993c │ │ │ │ + @ instruction: 0xffffdf40 │ │ │ │ + @ instruction: 0x03a19b0c │ │ │ │ + biceq r9, sp, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0x03a19ab4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 644f4 <__cxa_atexit@plt+0x571b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 64510 <__cxa_atexit@plt+0x571d0> │ │ │ │ + ldr r7, [pc, #112] @ 64528 <__cxa_atexit@plt+0x571e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - ldr r3, [pc, #80] @ 6b834 <__cxa_atexit@plt+0x5e4f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b818 <__cxa_atexit@plt+0x5e4d8> │ │ │ │ - ldr r5, [pc, #52] @ 6b838 <__cxa_atexit@plt+0x5e4f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #108] @ 6452c <__cxa_atexit@plt+0x571ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64530 <__cxa_atexit@plt+0x571f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6b884 <__cxa_atexit@plt+0x5e544> │ │ │ │ + ldr r3, [pc, #36] @ 64520 <__cxa_atexit@plt+0x571e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + ldr r9, [pc, #32] @ 64524 <__cxa_atexit@plt+0x571e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b878 <__cxa_atexit@plt+0x5e538> │ │ │ │ - ldr r7, [pc, #24] @ 6b888 <__cxa_atexit@plt+0x5e548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6b8a8 <__cxa_atexit@plt+0x5e568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #56] @ 6b8fc <__cxa_atexit@plt+0x5e5bc> │ │ │ │ + @ instruction: 0x03a198a4 │ │ │ │ + @ instruction: 0xffffde54 │ │ │ │ + @ instruction: 0x03a19a64 │ │ │ │ + biceq r9, sp, #180, 12 @ 0xb400000 │ │ │ │ + @ instruction: 0x03a19a08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 645a0 <__cxa_atexit@plt+0x57260> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 645bc <__cxa_atexit@plt+0x5727c> │ │ │ │ + ldr r7, [pc, #112] @ 645d4 <__cxa_atexit@plt+0x57294> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, r2, r1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6b8f4 <__cxa_atexit@plt+0x5e5b4> │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 6b77c <__cxa_atexit@plt+0x5e43c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 6b77c <__cxa_atexit@plt+0x5e43c> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6b934 <__cxa_atexit@plt+0x5e5f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, r7, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #108] @ 645d8 <__cxa_atexit@plt+0x57298> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 645dc <__cxa_atexit@plt+0x5729c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6b970 <__cxa_atexit@plt+0x5e630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6b9b0 <__cxa_atexit@plt+0x5e670> │ │ │ │ + ldr r3, [pc, #36] @ 645cc <__cxa_atexit@plt+0x5728c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 645d0 <__cxa_atexit@plt+0x57290> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6b9a4 <__cxa_atexit@plt+0x5e664> │ │ │ │ - ldr r7, [pc, #24] @ 6b9b4 <__cxa_atexit@plt+0x5e674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6b9d4 <__cxa_atexit@plt+0x5e694> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, r7, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6ba10 <__cxa_atexit@plt+0x5e6d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6ba74 <__cxa_atexit@plt+0x5e734> │ │ │ │ - ldr r7, [pc, #60] @ 6ba88 <__cxa_atexit@plt+0x5e748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6ba68 <__cxa_atexit@plt+0x5e728> │ │ │ │ - ldr r7, [pc, #44] @ 6ba8c <__cxa_atexit@plt+0x5e74c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6ba90 <__cxa_atexit@plt+0x5e750> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a1980c │ │ │ │ + @ instruction: 0xffffdd68 │ │ │ │ + @ instruction: 0x03a199bc │ │ │ │ + biceq r9, sp, #8, 12 @ 0x800000 │ │ │ │ + @ instruction: 0x03a1995c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6464c <__cxa_atexit@plt+0x5730c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 64668 <__cxa_atexit@plt+0x57328> │ │ │ │ + ldr r7, [pc, #112] @ 64680 <__cxa_atexit@plt+0x57340> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #108] @ 64684 <__cxa_atexit@plt+0x57344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64688 <__cxa_atexit@plt+0x57348> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - moveq sl, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6bab0 <__cxa_atexit@plt+0x5e770> │ │ │ │ + ldr r3, [pc, #36] @ 64678 <__cxa_atexit@plt+0x57338> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 6467c <__cxa_atexit@plt+0x5733c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b64c <__cxa_atexit@plt+0x5e30c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a19774 │ │ │ │ + @ instruction: 0xffffdc7c │ │ │ │ + @ instruction: 0x03a19914 │ │ │ │ + biceq r9, sp, #92, 10 @ 0x17000000 │ │ │ │ + @ instruction: 0x03a198b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 646f8 <__cxa_atexit@plt+0x573b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6bae8 <__cxa_atexit@plt+0x5e7a8> │ │ │ │ - ldr r2, [pc, #40] @ 6bb00 <__cxa_atexit@plt+0x5e7c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 64714 <__cxa_atexit@plt+0x573d4> │ │ │ │ + ldr r7, [pc, #112] @ 6472c <__cxa_atexit@plt+0x573ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ 64730 <__cxa_atexit@plt+0x573f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 64734 <__cxa_atexit@plt+0x573f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6bb04 <__cxa_atexit@plt+0x5e7c4> │ │ │ │ + ldr r3, [pc, #36] @ 64724 <__cxa_atexit@plt+0x573e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #32] @ 64728 <__cxa_atexit@plt+0x573e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq r3, sp, #188, 4 @ 0xc000000b │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6bb74 <__cxa_atexit@plt+0x5e834> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - and r3, r9, #3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a196dc │ │ │ │ + @ instruction: 0xffffdb90 │ │ │ │ + @ instruction: 0x03a1986c │ │ │ │ + biceq r9, sp, #176, 8 @ 0xb0000000 │ │ │ │ + @ instruction: 0x03a19804 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6bb44 <__cxa_atexit@plt+0x5e804> │ │ │ │ - ldr r7, [pc, #76] @ 6bb84 <__cxa_atexit@plt+0x5e844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #64] @ 6bb8c <__cxa_atexit@plt+0x5e84c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r2, [r9, #15] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 6bb88 <__cxa_atexit@plt+0x5e848> │ │ │ │ + bne 6479c <__cxa_atexit@plt+0x5745c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 647f4 <__cxa_atexit@plt+0x574b4> │ │ │ │ + ldr r7, [pc, #172] @ 64818 <__cxa_atexit@plt+0x574d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, sp, #64, 2 │ │ │ │ - moveq sl, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 6bbe0 <__cxa_atexit@plt+0x5e8a0> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r1, #3 │ │ │ │ - movne r2, #4 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [r5, r2] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6bc10 <__cxa_atexit@plt+0x5e8d0> │ │ │ │ - ldr r7, [pc, #124] @ 6bc50 <__cxa_atexit@plt+0x5e910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6bc40 <__cxa_atexit@plt+0x5e900> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #88] @ 6bc58 <__cxa_atexit@plt+0x5e918> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r1, [pc, #168] @ 6481c <__cxa_atexit@plt+0x574dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #3 │ │ │ │ + ldr r1, [pc, #152] @ 64820 <__cxa_atexit@plt+0x574e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 647e8 <__cxa_atexit@plt+0x574a8> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 647fc <__cxa_atexit@plt+0x574bc> │ │ │ │ + ldr r7, [pc, #92] @ 6480c <__cxa_atexit@plt+0x574cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 64810 <__cxa_atexit@plt+0x574d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r8, [pc, #68] @ 64814 <__cxa_atexit@plt+0x574d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 6bc54 <__cxa_atexit@plt+0x5e914> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ + b 64800 <__cxa_atexit@plt+0x574c0> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, sp, #164 @ 0xa4 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - biceq r3, sp, #36 @ 0x24 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffda1c │ │ │ │ + biceq r9, sp, #12, 14 @ 0x300000 │ │ │ │ + biceq r9, sp, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0xffffdaa0 │ │ │ │ + @ instruction: 0x03a197c0 │ │ │ │ + biceq r9, sp, #4, 8 @ 0x4000000 │ │ │ │ + @ instruction: 0x03a19718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bcd0 <__cxa_atexit@plt+0x5e990> │ │ │ │ - ldr r2, [pc, #96] @ 6bcd8 <__cxa_atexit@plt+0x5e998> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 64858 <__cxa_atexit@plt+0x57518> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 6bcdc <__cxa_atexit@plt+0x5e99c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bcc4 <__cxa_atexit@plt+0x5e984> │ │ │ │ - ldr r2, [pc, #64] @ 6bce0 <__cxa_atexit@plt+0x5e9a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bcc4 <__cxa_atexit@plt+0x5e984> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #24] @ 64860 <__cxa_atexit@plt+0x57520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r2, sp, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6bd20 <__cxa_atexit@plt+0x5e9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bd18 <__cxa_atexit@plt+0x5e9d8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + biceq r9, sp, #64, 6 │ │ │ │ + @ instruction: 0x03a196d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64898 <__cxa_atexit@plt+0x57558> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 648a0 <__cxa_atexit@plt+0x57560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r9, sp, #0, 6 │ │ │ │ + @ instruction: 0x03a19698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bdb4 <__cxa_atexit@plt+0x5ea74> │ │ │ │ - ldr r2, [pc, #96] @ 6bdbc <__cxa_atexit@plt+0x5ea7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 648d8 <__cxa_atexit@plt+0x57598> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 6bdc0 <__cxa_atexit@plt+0x5ea80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bda8 <__cxa_atexit@plt+0x5ea68> │ │ │ │ - ldr r2, [pc, #64] @ 6bdc4 <__cxa_atexit@plt+0x5ea84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6bda8 <__cxa_atexit@plt+0x5ea68> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r2, [pc, #24] @ 648e0 <__cxa_atexit@plt+0x575a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r9, sp, #192, 4 │ │ │ │ + @ instruction: 0x03a19658 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64918 <__cxa_atexit@plt+0x575d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 64920 <__cxa_atexit@plt+0x575e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r9, sp, #128, 4 │ │ │ │ + @ instruction: 0x03a19618 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64958 <__cxa_atexit@plt+0x57618> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 64960 <__cxa_atexit@plt+0x57620> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r2, sp, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 6be04 <__cxa_atexit@plt+0x5eac4> │ │ │ │ + biceq r9, sp, #64, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 649ec <__cxa_atexit@plt+0x576ac> │ │ │ │ + ldr r3, [pc, #120] @ 649fc <__cxa_atexit@plt+0x576bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 649c0 <__cxa_atexit@plt+0x57680> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 649d0 <__cxa_atexit@plt+0x57690> │ │ │ │ + ldr r3, [pc, #92] @ 64a00 <__cxa_atexit@plt+0x576c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6bdfc <__cxa_atexit@plt+0x5eabc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + beq 649e4 <__cxa_atexit@plt+0x576a4> │ │ │ │ + b 64a7c <__cxa_atexit@plt+0x5773c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 64a08 <__cxa_atexit@plt+0x576c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6bea4 <__cxa_atexit@plt+0x5eb64> │ │ │ │ - ldr r3, [pc, #112] @ 6bebc <__cxa_atexit@plt+0x5eb7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 6bec0 <__cxa_atexit@plt+0x5eb80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #31 │ │ │ │ - ldr r1, [pc, #92] @ 6bec4 <__cxa_atexit@plt+0x5eb84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #84] @ 6bec8 <__cxa_atexit@plt+0x5eb88> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r2, r7 │ │ │ │ - str r9, [r2, #36]! @ 0x24 │ │ │ │ - str r8, [r7, #44] @ 0x2c │ │ │ │ - add r9, r7, #48 @ 0x30 │ │ │ │ - stm r9, {r1, r2, r3} │ │ │ │ - mov r2, r7 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6becc <__cxa_atexit@plt+0x5eb8c> │ │ │ │ + ldr r7, [pc, #16] @ 64a04 <__cxa_atexit@plt+0x576c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - biceq r2, sp, #100, 28 @ 0x640 │ │ │ │ - biceq r2, sp, #80, 28 @ 0x500 │ │ │ │ - moveq sl, #204, 4 @ 0xc000000c │ │ │ │ - moveq sl, #12, 6 @ 0x30000000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a19550 │ │ │ │ + biceq r9, sp, #192, 2 @ 0x30 │ │ │ │ + @ instruction: 0x03a19530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6bf34 <__cxa_atexit@plt+0x5ebf4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6bf2c <__cxa_atexit@plt+0x5ebec> │ │ │ │ - ldr r3, [pc, #56] @ 6bf3c <__cxa_atexit@plt+0x5ebfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6bf40 <__cxa_atexit@plt+0x5ec00> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64a4c <__cxa_atexit@plt+0x5770c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 64a68 <__cxa_atexit@plt+0x57728> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6bf44 <__cxa_atexit@plt+0x5ec04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64a60 <__cxa_atexit@plt+0x57720> │ │ │ │ + b 64a7c <__cxa_atexit@plt+0x5773c> │ │ │ │ + ldr r7, [pc, #24] @ 64a6c <__cxa_atexit@plt+0x5772c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - moveq sl, #116, 4 @ 0x40000007 │ │ │ │ - moveq sl, #216, 4 @ 0x8000000d │ │ │ │ - biceq r2, sp, #128, 24 @ 0x8000 │ │ │ │ - moveq sl, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6bfac <__cxa_atexit@plt+0x5ec6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6bfa4 <__cxa_atexit@plt+0x5ec64> │ │ │ │ - ldr r3, [pc, #56] @ 6bfb4 <__cxa_atexit@plt+0x5ec74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6bfb8 <__cxa_atexit@plt+0x5ec78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6bfbc <__cxa_atexit@plt+0x5ec7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #252, 2 @ 0x3f │ │ │ │ - moveq sl, #36, 6 @ 0x90000000 │ │ │ │ - biceq r2, sp, #8, 24 @ 0x800 │ │ │ │ - moveq sl, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c024 <__cxa_atexit@plt+0x5ece4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c01c <__cxa_atexit@plt+0x5ecdc> │ │ │ │ - ldr r3, [pc, #56] @ 6c02c <__cxa_atexit@plt+0x5ecec> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r9, sp, #68, 2 │ │ │ │ + @ instruction: 0x03a194cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r8, [pc, #832] @ 64dc8 <__cxa_atexit@plt+0x57a88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #828] @ 64dcc <__cxa_atexit@plt+0x57a8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #24 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 64db4 <__cxa_atexit@plt+0x57a74> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r1, #4]! │ │ │ │ + sub r3, r0, #9 │ │ │ │ + cmp r3, #5 │ │ │ │ + bcs 64ae8 <__cxa_atexit@plt+0x577a8> │ │ │ │ + str r8, [r1] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 64c0c <__cxa_atexit@plt+0x578cc> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 64c18 <__cxa_atexit@plt+0x578d8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + bne 64a90 <__cxa_atexit@plt+0x57750> │ │ │ │ + b 64c2c <__cxa_atexit@plt+0x578ec> │ │ │ │ + sub r3, r0, #32 │ │ │ │ + cmp r3, #61 @ 0x3d │ │ │ │ + bhi 64c38 <__cxa_atexit@plt+0x578f8> │ │ │ │ + add sl, pc, #4 │ │ │ │ + ldr r3, [sl, r3, lsl #2] │ │ │ │ + add pc, sl, r3 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + ldr r3, [pc, #464] @ 64dd0 <__cxa_atexit@plt+0x57a90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c030 <__cxa_atexit@plt+0x5ecf0> │ │ │ │ + ldr r2, [pc, #460] @ 64dd4 <__cxa_atexit@plt+0x57a94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c034 <__cxa_atexit@plt+0x5ecf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + b 64cc0 <__cxa_atexit@plt+0x57980> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #132, 2 @ 0x21 │ │ │ │ - moveq sl, #116, 8 @ 0x74000000 │ │ │ │ - biceq r2, sp, #144, 22 @ 0x24000 │ │ │ │ - moveq sl, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c09c <__cxa_atexit@plt+0x5ed5c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c094 <__cxa_atexit@plt+0x5ed54> │ │ │ │ - ldr r3, [pc, #56] @ 6c0a4 <__cxa_atexit@plt+0x5ed64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c0a8 <__cxa_atexit@plt+0x5ed68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c0ac <__cxa_atexit@plt+0x5ed6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #500] @ 64e14 <__cxa_atexit@plt+0x57ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - moveq sl, #12, 2 │ │ │ │ - moveq sl, #140, 8 @ 0x8c000000 │ │ │ │ - biceq r2, sp, #24, 22 @ 0x6000 │ │ │ │ - moveq sl, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c114 <__cxa_atexit@plt+0x5edd4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c10c <__cxa_atexit@plt+0x5edcc> │ │ │ │ - ldr r3, [pc, #56] @ 6c11c <__cxa_atexit@plt+0x5eddc> │ │ │ │ + cmp r0, #123 @ 0x7b │ │ │ │ + bne 64c60 <__cxa_atexit@plt+0x57920> │ │ │ │ + ldr r3, [pc, #456] @ 64e10 <__cxa_atexit@plt+0x57ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c120 <__cxa_atexit@plt+0x5ede0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c124 <__cxa_atexit@plt+0x5ede4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #148 @ 0x94 │ │ │ │ - moveq sl, #216, 8 @ 0xd8000000 │ │ │ │ - biceq r2, sp, #160, 20 @ 0xa0000 │ │ │ │ - moveq sl, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c18c <__cxa_atexit@plt+0x5ee4c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c184 <__cxa_atexit@plt+0x5ee44> │ │ │ │ - ldr r3, [pc, #56] @ 6c194 <__cxa_atexit@plt+0x5ee54> │ │ │ │ + mov r1, #123 @ 0x7b │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64d88 <__cxa_atexit@plt+0x57a48> │ │ │ │ + b 64e24 <__cxa_atexit@plt+0x57ae4> │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ + ldr r3, [pc, #352] @ 64ddc <__cxa_atexit@plt+0x57a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c198 <__cxa_atexit@plt+0x5ee58> │ │ │ │ + ldr r2, [pc, #348] @ 64de0 <__cxa_atexit@plt+0x57aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c19c <__cxa_atexit@plt+0x5ee5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #28 │ │ │ │ - moveq sl, #60, 14 @ 0xf00000 │ │ │ │ - biceq r2, sp, #40, 20 @ 0x28000 │ │ │ │ - moveq sl, #0, 16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c204 <__cxa_atexit@plt+0x5eec4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c1fc <__cxa_atexit@plt+0x5eebc> │ │ │ │ - ldr r3, [pc, #56] @ 6c20c <__cxa_atexit@plt+0x5eecc> │ │ │ │ + b 64cc0 <__cxa_atexit@plt+0x57980> │ │ │ │ + ldr r3, [pc, #368] @ 64e00 <__cxa_atexit@plt+0x57ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c210 <__cxa_atexit@plt+0x5eed0> │ │ │ │ + ldr r2, [pc, #364] @ 64e04 <__cxa_atexit@plt+0x57ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c214 <__cxa_atexit@plt+0x5eed4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq r9, #164, 30 @ 0x290 │ │ │ │ - moveq sl, #204, 14 @ 0x3300000 │ │ │ │ - biceq r2, sp, #176, 18 @ 0x2c0000 │ │ │ │ - moveq sl, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c27c <__cxa_atexit@plt+0x5ef3c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c274 <__cxa_atexit@plt+0x5ef34> │ │ │ │ - ldr r3, [pc, #56] @ 6c284 <__cxa_atexit@plt+0x5ef44> │ │ │ │ + b 64cc0 <__cxa_atexit@plt+0x57980> │ │ │ │ + ldr r3, [pc, #356] @ 64e08 <__cxa_atexit@plt+0x57ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c288 <__cxa_atexit@plt+0x5ef48> │ │ │ │ + ldr r2, [pc, #352] @ 64e0c <__cxa_atexit@plt+0x57acc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c28c <__cxa_atexit@plt+0x5ef4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq r9, #44, 30 @ 0xb0 │ │ │ │ - moveq sl, #24, 16 @ 0x180000 │ │ │ │ - biceq r2, sp, #56, 18 @ 0xe0000 │ │ │ │ - moveq sl, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c2f4 <__cxa_atexit@plt+0x5efb4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c2ec <__cxa_atexit@plt+0x5efac> │ │ │ │ - ldr r3, [pc, #56] @ 6c2fc <__cxa_atexit@plt+0x5efbc> │ │ │ │ + b 64cc0 <__cxa_atexit@plt+0x57980> │ │ │ │ + ldr r3, [pc, #300] @ 64de4 <__cxa_atexit@plt+0x57aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c300 <__cxa_atexit@plt+0x5efc0> │ │ │ │ + ldr r2, [pc, #296] @ 64de8 <__cxa_atexit@plt+0x57aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c304 <__cxa_atexit@plt+0x5efc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + add r3, r2, #3 │ │ │ │ + ldr r2, [pc, #260] @ 64dd8 <__cxa_atexit@plt+0x57a98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r9, #6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - moveq r9, #180, 28 @ 0xb40 │ │ │ │ - moveq sl, #8, 18 @ 0x20000 │ │ │ │ - biceq r2, sp, #192, 16 @ 0xc00000 │ │ │ │ - moveq sl, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6c36c <__cxa_atexit@plt+0x5f02c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c364 <__cxa_atexit@plt+0x5f024> │ │ │ │ - ldr r3, [pc, #56] @ 6c374 <__cxa_atexit@plt+0x5f034> │ │ │ │ + ldr r3, [pc, #252] @ 64df4 <__cxa_atexit@plt+0x57ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 6c378 <__cxa_atexit@plt+0x5f038> │ │ │ │ + sub r8, r9, #18 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #240] @ 64df8 <__cxa_atexit@plt+0x57ab8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #12]! │ │ │ │ + ldr r3, [pc, #228] @ 64dfc <__cxa_atexit@plt+0x57abc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64d88 <__cxa_atexit@plt+0x57a48> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 67710 <__cxa_atexit@plt+0x5a3d0> │ │ │ │ + ldr r1, [pc, #176] @ 64dec <__cxa_atexit@plt+0x57aac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, #45 @ 0x2d │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 64d90 <__cxa_atexit@plt+0x57a50> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 64d9c <__cxa_atexit@plt+0x57a5c> │ │ │ │ + ldr r2, [pc, #136] @ 64df0 <__cxa_atexit@plt+0x57ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 6c37c <__cxa_atexit@plt+0x5f03c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 64da8 <__cxa_atexit@plt+0x57a68> │ │ │ │ + mov r7, r3 │ │ │ │ + b 65018 <__cxa_atexit@plt+0x57cd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq r9, #60, 28 @ 0x3c0 │ │ │ │ - moveq sl, #84, 18 @ 0x150000 │ │ │ │ - biceq r2, sp, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6c3c8 <__cxa_atexit@plt+0x5f088> │ │ │ │ - ldr r2, [pc, #56] @ 6c3d8 <__cxa_atexit@plt+0x5f098> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 6c3dc <__cxa_atexit@plt+0x5f09c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 6c3e0 <__cxa_atexit@plt+0x5f0a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4013e0 <__cxa_atexit@plt+0x3f40a0> │ │ │ │ - ldr r7, [pc, #20] @ 6c3e4 <__cxa_atexit@plt+0x5f0a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r2, sp, #52, 16 @ 0x340000 │ │ │ │ - biceq r2, sp, #72, 18 @ 0x120000 │ │ │ │ - moveq sl, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffffe8 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0x03a19288 │ │ │ │ + biceq r8, sp, #184, 28 @ 0xb80 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0x03a19210 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0x03a191d8 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + biceq r8, sp, #144, 28 @ 0x900 │ │ │ │ + biceq r8, sp, #116, 28 @ 0x740 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + @ instruction: 0x03a19208 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0x03a191f8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r8, sp, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0x03a19124 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6c424 <__cxa_atexit@plt+0x5f0e4> │ │ │ │ + bne 64e8c <__cxa_atexit@plt+0x57b4c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 6c438 <__cxa_atexit@plt+0x5f0f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6c430 <__cxa_atexit@plt+0x5f0f0> │ │ │ │ - b 6c444 <__cxa_atexit@plt+0x5f104> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4013e8 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #112] @ 6c4c4 <__cxa_atexit@plt+0x5f184> │ │ │ │ + ldr r2, [pc, #128] @ 64ec4 <__cxa_atexit@plt+0x57b84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6c494 <__cxa_atexit@plt+0x5f154> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6c4a0 <__cxa_atexit@plt+0x5f160> │ │ │ │ - ldr r2, [pc, #80] @ 6c4c8 <__cxa_atexit@plt+0x5f188> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6c4a0 <__cxa_atexit@plt+0x5f160> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6c4ac <__cxa_atexit@plt+0x5f16c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64e98 <__cxa_atexit@plt+0x57b58> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 64e8c <__cxa_atexit@plt+0x57b4c> │ │ │ │ + ldr r9, [r5] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 64ea4 <__cxa_atexit@plt+0x57b64> │ │ │ │ + ldr r7, [pc, #88] @ 64ed0 <__cxa_atexit@plt+0x57b90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013e8 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ - ldr r2, [pc, #24] @ 6c4cc <__cxa_atexit@plt+0x5f18c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4013f0 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6c510 <__cxa_atexit@plt+0x5f1d0> │ │ │ │ - ldr r3, [pc, #68] @ 6c530 <__cxa_atexit@plt+0x5f1f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6c510 <__cxa_atexit@plt+0x5f1d0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6c51c <__cxa_atexit@plt+0x5f1dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4013e8 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ - ldr r3, [pc, #16] @ 6c534 <__cxa_atexit@plt+0x5f1f4> │ │ │ │ + ldr r3, [pc, #28] @ 64ec8 <__cxa_atexit@plt+0x57b88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4013f0 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c558 <__cxa_atexit@plt+0x5f218> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r7, [pc, #24] @ 64ecc <__cxa_atexit@plt+0x57b8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4013e8 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ - ldr r3, [pc, #12] @ 6c56c <__cxa_atexit@plt+0x5f22c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 4013f0 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6c594 <__cxa_atexit@plt+0x5f254> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 4013f8 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - biceq r2, sp, #120, 14 @ 0x1e00000 │ │ │ │ - moveq sl, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6c5f0 <__cxa_atexit@plt+0x5f2b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6c5e8 <__cxa_atexit@plt+0x5f2a8> │ │ │ │ - ldr r3, [pc, #44] @ 6c5f8 <__cxa_atexit@plt+0x5f2b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 6c5fc <__cxa_atexit@plt+0x5f2bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401258 <__cxa_atexit@plt+0x3f3f18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq sl, #108, 26 @ 0x1b00 │ │ │ │ - biceq r2, sp, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6c638 <__cxa_atexit@plt+0x5f2f8> │ │ │ │ - ldr r3, [pc, #40] @ 6c650 <__cxa_atexit@plt+0x5f310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6c654 <__cxa_atexit@plt+0x5f314> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x03a19098 │ │ │ │ + @ instruction: 0x03a18d70 │ │ │ │ + @ instruction: 0x03a190cc │ │ │ │ + @ instruction: 0x03a19068 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 64f18 <__cxa_atexit@plt+0x57bd8> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 64f24 <__cxa_atexit@plt+0x57be4> │ │ │ │ + ldr r7, [pc, #72] @ 64f4c <__cxa_atexit@plt+0x57c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 61b14 <__cxa_atexit@plt+0x547d4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ + ldr r3, [pc, #24] @ 64f44 <__cxa_atexit@plt+0x57c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 64f48 <__cxa_atexit@plt+0x57c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, #160, 16 @ 0xa00000 │ │ │ │ - moveq sl, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6c6a4 <__cxa_atexit@plt+0x5f364> │ │ │ │ - ldr r3, [pc, #60] @ 6c6b4 <__cxa_atexit@plt+0x5f374> │ │ │ │ + @ instruction: 0x03a19018 │ │ │ │ + @ instruction: 0x03a18cf0 │ │ │ │ + @ instruction: 0x03a19040 │ │ │ │ + @ instruction: 0x03a18fec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 67710 <__cxa_atexit@plt+0x5a3d0> │ │ │ │ + @ instruction: 0x03a18fd0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 64fdc <__cxa_atexit@plt+0x57c9c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #108] @ 65004 <__cxa_atexit@plt+0x57cc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 64fe8 <__cxa_atexit@plt+0x57ca8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 64fdc <__cxa_atexit@plt+0x57c9c> │ │ │ │ + ldr r3, [pc, #72] @ 65008 <__cxa_atexit@plt+0x57cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r8, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6c694 <__cxa_atexit@plt+0x5f354> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 64ff4 <__cxa_atexit@plt+0x57cb4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 67260 <__cxa_atexit@plt+0x59f20> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6c6b8 <__cxa_atexit@plt+0x5f378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq sl, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6c724 <__cxa_atexit@plt+0x5f3e4> │ │ │ │ - ldr r3, [pc, #60] @ 6c734 <__cxa_atexit@plt+0x5f3f4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a18f30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne 65048 <__cxa_atexit@plt+0x57d08> │ │ │ │ + ldr r3, [pc, #56] @ 65064 <__cxa_atexit@plt+0x57d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r8, [r7, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 6c714 <__cxa_atexit@plt+0x5f3d4> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 65054 <__cxa_atexit@plt+0x57d14> │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 67260 <__cxa_atexit@plt+0x59f20> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b 65080 <__cxa_atexit@plt+0x57d40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6c738 <__cxa_atexit@plt+0x5f3f8> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x03a18ed4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 67260 <__cxa_atexit@plt+0x59f20> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + sub r2, r3, #65 @ 0x41 │ │ │ │ + cmp r2, #26 │ │ │ │ + bcs 65098 <__cxa_atexit@plt+0x57d58> │ │ │ │ + b 65410 <__cxa_atexit@plt+0x580d0> │ │ │ │ + sub r3, r3, #97 @ 0x61 │ │ │ │ + cmp r3, #26 │ │ │ │ + bcs 6510c <__cxa_atexit@plt+0x57dcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 65124 <__cxa_atexit@plt+0x57de4> │ │ │ │ + ldr r7, [pc, #132] @ 65140 <__cxa_atexit@plt+0x57e00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #128] @ 65144 <__cxa_atexit@plt+0x57e04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #124] @ 65148 <__cxa_atexit@plt+0x57e08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r0, r2, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + str r8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 65114 <__cxa_atexit@plt+0x57dd4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + b 6515c <__cxa_atexit@plt+0x57e1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq sl, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r6, [pc, #32] @ 6514c <__cxa_atexit@plt+0x57e0c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + biceq r8, sp, #200, 20 @ 0xc8000 │ │ │ │ + biceq r8, sp, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0x03a18dec │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65210 <__cxa_atexit@plt+0x57ed0> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r9, [r1, #8]! │ │ │ │ + mov r2, r1 │ │ │ │ + ldr r0, [r2, #-4]! │ │ │ │ + cmp r0, #95 @ 0x5f │ │ │ │ + bne 651d4 <__cxa_atexit@plt+0x57e94> │ │ │ │ + ldr r2, [pc, #152] @ 65228 <__cxa_atexit@plt+0x57ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #148] @ 6522c <__cxa_atexit@plt+0x57eec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #140] @ 65230 <__cxa_atexit@plt+0x57ef0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 65204 <__cxa_atexit@plt+0x57ec4> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r9, r7 │ │ │ │ + b 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ + ldr r6, [pc, #92] @ 65238 <__cxa_atexit@plt+0x57ef8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r5, [pc, #88] @ 6523c <__cxa_atexit@plt+0x57efc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r6, [r2] │ │ │ │ + ldr r6, [pc, #80] @ 65240 <__cxa_atexit@plt+0x57f00> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add sl, r5, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - moveq sl, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6c7cc <__cxa_atexit@plt+0x5f48c> │ │ │ │ - ldr r3, [pc, #96] @ 6c7dc <__cxa_atexit@plt+0x5f49c> │ │ │ │ + ldr r3, [pc, #28] @ 65234 <__cxa_atexit@plt+0x57ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + biceq r8, sp, #0, 20 │ │ │ │ + biceq r8, sp, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x03a17ce8 │ │ │ │ + biceq r8, sp, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0x03a18cf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ + @ instruction: 0x03a18cdc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 6c7a4 <__cxa_atexit@plt+0x5f464> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6c7b8 <__cxa_atexit@plt+0x5f478> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 6c7e8 <__cxa_atexit@plt+0x5f4a8> │ │ │ │ + bne 652e4 <__cxa_atexit@plt+0x57fa4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 65304 <__cxa_atexit@plt+0x57fc4> │ │ │ │ + ldr r7, [pc, #124] @ 65310 <__cxa_atexit@plt+0x57fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 6c7ec <__cxa_atexit@plt+0x5f4ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6c7e0 <__cxa_atexit@plt+0x5f4a0> │ │ │ │ + ldr lr, [pc, #120] @ 65314 <__cxa_atexit@plt+0x57fd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [pc, #116] @ 65318 <__cxa_atexit@plt+0x57fd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r0, r3, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 652f8 <__cxa_atexit@plt+0x57fb8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 657b0 <__cxa_atexit@plt+0x58470> │ │ │ │ + ldr r7, [pc, #48] @ 6531c <__cxa_atexit@plt+0x57fdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 6c7e4 <__cxa_atexit@plt+0x5f4a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6c7f0 <__cxa_atexit@plt+0x5f4b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - moveq sl, #88, 24 @ 0x5800 │ │ │ │ - moveq sl, #80, 24 @ 0x5000 │ │ │ │ - moveq sl, #88, 24 @ 0x5800 │ │ │ │ - moveq sl, #80, 24 @ 0x5000 │ │ │ │ - moveq sl, #104, 24 @ 0x6800 │ │ │ │ - moveq sl, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r8, sp, #240, 16 @ 0xf00000 │ │ │ │ + biceq r8, sp, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0x03a18b7c │ │ │ │ + @ instruction: 0x03a18c1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6c82c <__cxa_atexit@plt+0x5f4ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 6c830 <__cxa_atexit@plt+0x5f4f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 657b0 <__cxa_atexit@plt+0x58470> │ │ │ │ + @ instruction: 0x03a18c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 653c0 <__cxa_atexit@plt+0x58080> │ │ │ │ + ldr r7, [pc, #116] @ 653d8 <__cxa_atexit@plt+0x58098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #112] @ 653dc <__cxa_atexit@plt+0x5809c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #108] @ 653e0 <__cxa_atexit@plt+0x580a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r0, r2, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 653b4 <__cxa_atexit@plt+0x58074> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - moveq sl, #252, 22 @ 0x3f000 │ │ │ │ - moveq sl, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6c89c <__cxa_atexit@plt+0x5f55c> │ │ │ │ - ldr r3, [pc, #88] @ 6c8ac <__cxa_atexit@plt+0x5f56c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 6c878 <__cxa_atexit@plt+0x5f538> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c888 <__cxa_atexit@plt+0x5f548> │ │ │ │ - ldr r3, [pc, #64] @ 6c8b4 <__cxa_atexit@plt+0x5f574> │ │ │ │ + ldr r3, [pc, #28] @ 653e4 <__cxa_atexit@plt+0x580a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 6c890 <__cxa_atexit@plt+0x5f550> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r8, sp, #32, 16 @ 0x200000 │ │ │ │ + biceq r8, sp, #36, 16 @ 0x240000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x03a18b54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 627d4 <__cxa_atexit@plt+0x55494> │ │ │ │ + @ instruction: 0x03a18b38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6549c <__cxa_atexit@plt+0x5815c> │ │ │ │ + ldr r2, [pc, #156] @ 654c8 <__cxa_atexit@plt+0x58188> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #152] @ 654cc <__cxa_atexit@plt+0x5818c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #148] @ 654d0 <__cxa_atexit@plt+0x58190> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6548c <__cxa_atexit@plt+0x5814c> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 654b4 <__cxa_atexit@plt+0x58174> │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 6c8b0 <__cxa_atexit@plt+0x5f570> │ │ │ │ + ldr r3, [pc, #52] @ 654d8 <__cxa_atexit@plt+0x58198> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #20] @ 6c8b8 <__cxa_atexit@plt+0x5f578> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + ldr r7, [pc, #24] @ 654d4 <__cxa_atexit@plt+0x58194> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq fp, #13631488 @ 0xd00000 │ │ │ │ - cmneq fp, #48234496 @ 0x2e00000 │ │ │ │ - moveq sl, #160, 22 @ 0x28000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r8, sp, #88, 14 @ 0x1600000 │ │ │ │ + biceq r8, sp, #92, 14 @ 0x1700000 │ │ │ │ + @ instruction: 0x03a18b24 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x03a18a60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6c8f0 <__cxa_atexit@plt+0x5f5b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 6c8f4 <__cxa_atexit@plt+0x5f5b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - cmneq fp, #897581056 @ 0x35800000 │ │ │ │ - cmneq fp, #843055104 @ 0x32400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 6c91c <__cxa_atexit@plt+0x5f5dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 401238 <__cxa_atexit@plt+0x3f3ef8> │ │ │ │ - moveq sl, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6c988 <__cxa_atexit@plt+0x5f648> │ │ │ │ - ldr r3, [pc, #88] @ 6c998 <__cxa_atexit@plt+0x5f658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 6c964 <__cxa_atexit@plt+0x5f624> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6c974 <__cxa_atexit@plt+0x5f634> │ │ │ │ - ldr r8, [pc, #64] @ 6c9a0 <__cxa_atexit@plt+0x5f660> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 6c97c <__cxa_atexit@plt+0x5f63c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 6c99c <__cxa_atexit@plt+0x5f65c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - ldr r7, [pc, #20] @ 6c9a4 <__cxa_atexit@plt+0x5f664> │ │ │ │ + bhi 65508 <__cxa_atexit@plt+0x581c8> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + ldr r7, [pc, #12] @ 6551c <__cxa_atexit@plt+0x581dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq fp, #138412032 @ 0x8400000 │ │ │ │ - cmneq fp, #276824064 @ 0x10800000 │ │ │ │ - moveq sl, #188, 20 @ 0xbc000 │ │ │ │ + @ instruction: 0x03a18ad0 │ │ │ │ + @ instruction: 0x03a18a1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6c9dc <__cxa_atexit@plt+0x5f69c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 6c9e0 <__cxa_atexit@plt+0x5f6a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65554 <__cxa_atexit@plt+0x58214> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6555c <__cxa_atexit@plt+0x5821c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401020 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ - cmneq fp, #-369098752 @ 0xea000000 │ │ │ │ - cmneq fp, #-587202560 @ 0xdd000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6ca1c <__cxa_atexit@plt+0x5f6dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + biceq r8, sp, #68, 12 @ 0x4400000 │ │ │ │ + @ instruction: 0x03a189dc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65594 <__cxa_atexit@plt+0x58254> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6559c <__cxa_atexit@plt+0x5825c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r8, sp, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0x03a1899c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 655d4 <__cxa_atexit@plt+0x58294> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 655dc <__cxa_atexit@plt+0x5829c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6ca58 <__cxa_atexit@plt+0x5f718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + biceq r8, sp, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0x03a1895c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65614 <__cxa_atexit@plt+0x582d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6561c <__cxa_atexit@plt+0x582dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, #128, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6ca7c <__cxa_atexit@plt+0x5f73c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + biceq r8, sp, #132, 10 @ 0x21000000 │ │ │ │ + @ instruction: 0x03a1891c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65654 <__cxa_atexit@plt+0x58314> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6565c <__cxa_atexit@plt+0x5831c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, sp, #68, 10 @ 0x11000000 │ │ │ │ + @ instruction: 0x03a188dc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65694 <__cxa_atexit@plt+0x58354> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6569c <__cxa_atexit@plt+0x5835c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, sp, #4, 10 @ 0x1000000 │ │ │ │ + @ instruction: 0x03a1889c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 656d4 <__cxa_atexit@plt+0x58394> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 656dc <__cxa_atexit@plt+0x5839c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, sp, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0x03a1885c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65714 <__cxa_atexit@plt+0x583d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6571c <__cxa_atexit@plt+0x583dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, sp, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0x03a1881c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65754 <__cxa_atexit@plt+0x58414> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6575c <__cxa_atexit@plt+0x5841c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, sp, #68, 8 @ 0x44000000 │ │ │ │ + @ instruction: 0x03a187dc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65794 <__cxa_atexit@plt+0x58454> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6579c <__cxa_atexit@plt+0x5845c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, #116, 6 @ 0xd0000001 │ │ │ │ + biceq r8, sp, #4, 8 @ 0x4000000 │ │ │ │ + @ instruction: 0x03a18798 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6cac4 <__cxa_atexit@plt+0x5f784> │ │ │ │ - ldr r7, [pc, #52] @ 6cad4 <__cxa_atexit@plt+0x5f794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6cab8 <__cxa_atexit@plt+0x5f778> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65820 <__cxa_atexit@plt+0x584e0> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 657f8 <__cxa_atexit@plt+0x584b8> │ │ │ │ + ldr r3, [pc, #84] @ 65830 <__cxa_atexit@plt+0x584f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 65818 <__cxa_atexit@plt+0x584d8> │ │ │ │ + b 6584c <__cxa_atexit@plt+0x5850c> │ │ │ │ + ldr r5, [pc, #56] @ 65838 <__cxa_atexit@plt+0x584f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #48] @ 6583c <__cxa_atexit@plt+0x584fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6cad8 <__cxa_atexit@plt+0x5f798> │ │ │ │ + ldr r7, [pc, #12] @ 65834 <__cxa_atexit@plt+0x584f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq sl, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr ip, [pc, #348] @ 6cc4c <__cxa_atexit@plt+0x5f90c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #344] @ 6cc50 <__cxa_atexit@plt+0x5f910> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #340] @ 6cc54 <__cxa_atexit@plt+0x5f914> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #336] @ 6cc58 <__cxa_atexit@plt+0x5f918> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #332] @ 6cc5c <__cxa_atexit@plt+0x5f91c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6cb64 <__cxa_atexit@plt+0x5f824> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6cbf0 <__cxa_atexit@plt+0x5f8b0> │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r3, [r8, #5] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a187b0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r8, sp, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0x03a186fc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [pc, #296] @ 65984 <__cxa_atexit@plt+0x58644> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #292] @ 65988 <__cxa_atexit@plt+0x58648> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr fp, [pc, #288] @ 6598c <__cxa_atexit@plt+0x5864c> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, r3 │ │ │ │ + add lr, r1, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 65970 <__cxa_atexit@plt+0x58630> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ + bne 658f4 <__cxa_atexit@plt+0x585b4> │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r8, [r0, #8]! │ │ │ │ + add ip, r1, #6 │ │ │ │ + ldr r2, [r0, #-4] │ │ │ │ + stm r0, {r9, ip} │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 6592c <__cxa_atexit@plt+0x585ec> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 65944 <__cxa_atexit@plt+0x58604> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str fp, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6cbc8 <__cxa_atexit@plt+0x5f888> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6cbdc <__cxa_atexit@plt+0x5f89c> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ + add r3, r3, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 6586c <__cxa_atexit@plt+0x5852c> │ │ │ │ + add r6, r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #148] @ 65990 <__cxa_atexit@plt+0x58650> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #144] @ 65994 <__cxa_atexit@plt+0x58654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + ldr r6, [pc, #132] @ 65998 <__cxa_atexit@plt+0x58658> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r1, [r2] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r1 │ │ │ │ + ldr r1, [pc, #80] @ 6599c <__cxa_atexit@plt+0x5865c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0] │ │ │ │ + ldr r1, [pc, #72] @ 659a0 <__cxa_atexit@plt+0x58660> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + biceq r8, sp, #40, 6 @ 0xa0000000 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x03a175c8 │ │ │ │ + biceq r8, sp, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + biceq r8, sp, #64, 4 │ │ │ │ + @ instruction: 0x03a18598 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - b 6cb9c <__cxa_atexit@plt+0x5f85c> │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 659f0 <__cxa_atexit@plt+0x586b0> │ │ │ │ + ldr r2, [pc, #72] @ 65a18 <__cxa_atexit@plt+0x586d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 65a0c <__cxa_atexit@plt+0x586cc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6584c <__cxa_atexit@plt+0x5850c> │ │ │ │ + ldr r3, [pc, #36] @ 65a1c <__cxa_atexit@plt+0x586dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 65a20 <__cxa_atexit@plt+0x586e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r8, sp, #148, 2 @ 0x25 │ │ │ │ + @ instruction: 0x03a18518 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 65ac8 <__cxa_atexit@plt+0x58788> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 65b20 <__cxa_atexit@plt+0x587e0> │ │ │ │ + ldr r8, [pc, #212] @ 65b2c <__cxa_atexit@plt+0x587ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #208] @ 65b30 <__cxa_atexit@plt+0x587f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - str ip, [r3, #-4]! │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldmdb r3, {r1, r7} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 6cbc8 <__cxa_atexit@plt+0x5f888> │ │ │ │ + beq 65ae8 <__cxa_atexit@plt+0x587a8> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 6cbd4 <__cxa_atexit@plt+0x5f894> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6cc38 <__cxa_atexit@plt+0x5f8f8> │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - bne 6cb10 <__cxa_atexit@plt+0x5f7d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 6cc1c <__cxa_atexit@plt+0x5f8dc> │ │ │ │ - ldr r7, [pc, #128] @ 6cc64 <__cxa_atexit@plt+0x5f924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #104] @ 6cc60 <__cxa_atexit@plt+0x5f920> │ │ │ │ + bne 65af4 <__cxa_atexit@plt+0x587b4> │ │ │ │ + ldr r2, [pc, #140] @ 65b34 <__cxa_atexit@plt+0x587f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 65b14 <__cxa_atexit@plt+0x587d4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6584c <__cxa_atexit@plt+0x5850c> │ │ │ │ + ldr r3, [pc, #104] @ 65b38 <__cxa_atexit@plt+0x587f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6cc30 <__cxa_atexit@plt+0x5f8f0> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6cc1c <__cxa_atexit@plt+0x5f8dc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #72] @ 6cc6c <__cxa_atexit@plt+0x5f92c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 65b3c <__cxa_atexit@plt+0x587fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6cc68 <__cxa_atexit@plt+0x5f928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #68] @ 65b40 <__cxa_atexit@plt+0x58800> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #60] @ 65b44 <__cxa_atexit@plt+0x58804> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - biceq r2, sp, #8, 4 @ 0x80000000 │ │ │ │ - moveq sl, #56, 16 @ 0x380000 │ │ │ │ - biceq r2, sp, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq r8, sp, #44, 2 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + biceq r8, sp, #184 @ 0xb8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq r8, sp, #144 @ 0x90 │ │ │ │ + @ instruction: 0x03a183f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 65b94 <__cxa_atexit@plt+0x58854> │ │ │ │ + ldr r2, [pc, #72] @ 65bbc <__cxa_atexit@plt+0x5887c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - bne 6cccc <__cxa_atexit@plt+0x5f98c> │ │ │ │ - ldr r3, [pc, #112] @ 6ccfc <__cxa_atexit@plt+0x5f9bc> │ │ │ │ + beq 65bb0 <__cxa_atexit@plt+0x58870> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6584c <__cxa_atexit@plt+0x5850c> │ │ │ │ + ldr r3, [pc, #36] @ 65bc0 <__cxa_atexit@plt+0x58880> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ccec <__cxa_atexit@plt+0x5f9ac> │ │ │ │ - ldr r7, [pc, #76] @ 6cd00 <__cxa_atexit@plt+0x5f9c0> │ │ │ │ + ldr r3, [pc, #28] @ 65bc4 <__cxa_atexit@plt+0x58884> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r7, sp, #240, 30 @ 0x3c0 │ │ │ │ + @ instruction: 0x03a18374 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 65bf4 <__cxa_atexit@plt+0x588b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #20] @ 65bf8 <__cxa_atexit@plt+0x588b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a18214 │ │ │ │ + @ instruction: 0x03a18340 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 65c68 <__cxa_atexit@plt+0x58928> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 65cbc <__cxa_atexit@plt+0x5897c> │ │ │ │ + ldr r7, [pc, #172] @ 65cd8 <__cxa_atexit@plt+0x58998> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6cce0 <__cxa_atexit@plt+0x5f9a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r7, [pc, #52] @ 6cd08 <__cxa_atexit@plt+0x5f9c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #168] @ 65cdc <__cxa_atexit@plt+0x5899c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 65ce0 <__cxa_atexit@plt+0x589a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 65c9c <__cxa_atexit@plt+0x5895c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r2, [pc, #68] @ 65ccc <__cxa_atexit@plt+0x5898c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 65cb4 <__cxa_atexit@plt+0x58974> │ │ │ │ + b 65cf0 <__cxa_atexit@plt+0x589b0> │ │ │ │ + ldr r3, [pc, #44] @ 65cd0 <__cxa_atexit@plt+0x58990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #40] @ 65cd4 <__cxa_atexit@plt+0x58994> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6cd04 <__cxa_atexit@plt+0x5f9c4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + @ instruction: 0x03a18160 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + @ instruction: 0x03a18280 │ │ │ │ + biceq r7, sp, #64, 30 @ 0x100 │ │ │ │ + @ instruction: 0x03a18258 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r1, #61 @ 0x3d │ │ │ │ + beq 65d98 <__cxa_atexit@plt+0x58a58> │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ + beq 65d58 <__cxa_atexit@plt+0x58a18> │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ + bne 65de0 <__cxa_atexit@plt+0x58aa0> │ │ │ │ + ldr r2, [pc, #364] @ 65e8c <__cxa_atexit@plt+0x58b4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 65dd4 <__cxa_atexit@plt+0x58a94> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 65db4 <__cxa_atexit@plt+0x58a74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 65e54 <__cxa_atexit@plt+0x58b14> │ │ │ │ + ldr r7, [pc, #324] @ 65e90 <__cxa_atexit@plt+0x58b50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #320] @ 65e94 <__cxa_atexit@plt+0x58b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 65e20 <__cxa_atexit@plt+0x58ae0> │ │ │ │ + ldr r2, [pc, #288] @ 65e80 <__cxa_atexit@plt+0x58b40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 65dd4 <__cxa_atexit@plt+0x58a94> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 65db4 <__cxa_atexit@plt+0x58a74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 65e54 <__cxa_atexit@plt+0x58b14> │ │ │ │ + ldr r7, [pc, #248] @ 65e84 <__cxa_atexit@plt+0x58b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #244] @ 65e88 <__cxa_atexit@plt+0x58b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 65e20 <__cxa_atexit@plt+0x58ae0> │ │ │ │ + ldr r2, [pc, #208] @ 65e70 <__cxa_atexit@plt+0x58b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 65dd4 <__cxa_atexit@plt+0x58a94> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 65e00 <__cxa_atexit@plt+0x58ac0> │ │ │ │ + ldr r2, [pc, #220] @ 65e98 <__cxa_atexit@plt+0x58b58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #216] @ 65e9c <__cxa_atexit@plt+0x58b5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - moveq sl, #132, 14 @ 0x2100000 │ │ │ │ - biceq r2, sp, #24, 2 │ │ │ │ + ldr r7, [pc, #128] @ 65e68 <__cxa_atexit@plt+0x58b28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #116] @ 65e6c <__cxa_atexit@plt+0x58b2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 65e54 <__cxa_atexit@plt+0x58b14> │ │ │ │ + ldr r7, [pc, #92] @ 65e74 <__cxa_atexit@plt+0x58b34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #88] @ 65e78 <__cxa_atexit@plt+0x58b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r3, #3 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 65e7c <__cxa_atexit@plt+0x58b3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + @ instruction: 0x03a18014 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + @ instruction: 0x03a180a0 │ │ │ │ + biceq r7, sp, #84, 26 @ 0x1500 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + @ instruction: 0x03a18130 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0x03a18174 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a18048 │ │ │ │ + @ instruction: 0x03a1809c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6cd3c <__cxa_atexit@plt+0x5f9fc> │ │ │ │ - ldr r3, [pc, #36] @ 6cd4c <__cxa_atexit@plt+0x5fa0c> │ │ │ │ + bne 65ed4 <__cxa_atexit@plt+0x58b94> │ │ │ │ + ldr r3, [pc, #120] @ 65f38 <__cxa_atexit@plt+0x58bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r9, [pc, #116] @ 65f3c <__cxa_atexit@plt+0x58bfc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6cd44 <__cxa_atexit@plt+0x5fa04> │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 65f28 <__cxa_atexit@plt+0x58be8> │ │ │ │ + ldr r7, [pc, #84] @ 65f40 <__cxa_atexit@plt+0x58c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 65f44 <__cxa_atexit@plt+0x58c04> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 65f48 <__cxa_atexit@plt+0x58c08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + @ instruction: 0x03a17f44 │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + @ instruction: 0x03a17fd4 │ │ │ │ + biceq r7, sp, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0x03a17ff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 6cd80 <__cxa_atexit@plt+0x5fa40> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6cdc8 <__cxa_atexit@plt+0x5fa88> │ │ │ │ - ldr r7, [pc, #148] @ 6ce08 <__cxa_atexit@plt+0x5fac8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #116] @ 6cdfc <__cxa_atexit@plt+0x5fabc> │ │ │ │ + bne 65f80 <__cxa_atexit@plt+0x58c40> │ │ │ │ + ldr r3, [pc, #120] @ 65fe4 <__cxa_atexit@plt+0x58ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r9, [pc, #116] @ 65fe8 <__cxa_atexit@plt+0x58ca8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6cde8 <__cxa_atexit@plt+0x5faa8> │ │ │ │ - ldr r7, [pc, #80] @ 6ce00 <__cxa_atexit@plt+0x5fac0> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 65fd4 <__cxa_atexit@plt+0x58c94> │ │ │ │ + ldr r7, [pc, #84] @ 65fec <__cxa_atexit@plt+0x58cac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6cddc <__cxa_atexit@plt+0x5fa9c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r7, [pc, #40] @ 6cdf8 <__cxa_atexit@plt+0x5fab8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #80] @ 65ff0 <__cxa_atexit@plt+0x58cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 65ff4 <__cxa_atexit@plt+0x58cb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6ce04 <__cxa_atexit@plt+0x5fac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r2, sp, #28 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - moveq sl, #136, 12 @ 0x8800000 │ │ │ │ - biceq r2, sp, #116 @ 0x74 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0x03a17e98 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0x03a17f24 │ │ │ │ + biceq r7, sp, #212, 22 @ 0x35000 │ │ │ │ + @ instruction: 0x03a17f44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ce3c <__cxa_atexit@plt+0x5fafc> │ │ │ │ - ldr r3, [pc, #36] @ 6ce4c <__cxa_atexit@plt+0x5fb0c> │ │ │ │ + bne 6602c <__cxa_atexit@plt+0x58cec> │ │ │ │ + ldr r3, [pc, #120] @ 66090 <__cxa_atexit@plt+0x58d50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r9, [pc, #116] @ 66094 <__cxa_atexit@plt+0x58d54> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ce44 <__cxa_atexit@plt+0x5fb04> │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 66080 <__cxa_atexit@plt+0x58d40> │ │ │ │ + ldr r7, [pc, #84] @ 66098 <__cxa_atexit@plt+0x58d58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 6609c <__cxa_atexit@plt+0x58d5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 660a0 <__cxa_atexit@plt+0x58d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a17dec │ │ │ │ + @ instruction: 0xfffff664 │ │ │ │ + @ instruction: 0x03a17e74 │ │ │ │ + biceq r7, sp, #40, 22 @ 0xa000 │ │ │ │ + @ instruction: 0x03a17e98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6ce74 <__cxa_atexit@plt+0x5fb34> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 6ce88 <__cxa_atexit@plt+0x5fb48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - biceq r1, sp, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ced0 <__cxa_atexit@plt+0x5fb90> │ │ │ │ - ldr r7, [pc, #52] @ 6cee0 <__cxa_atexit@plt+0x5fba0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 66110 <__cxa_atexit@plt+0x58dd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6612c <__cxa_atexit@plt+0x58dec> │ │ │ │ + ldr r7, [pc, #112] @ 66144 <__cxa_atexit@plt+0x58e04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6cec4 <__cxa_atexit@plt+0x5fb84> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #108] @ 66148 <__cxa_atexit@plt+0x58e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 6614c <__cxa_atexit@plt+0x58e0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6cee4 <__cxa_atexit@plt+0x5fba4> │ │ │ │ + ldr r3, [pc, #36] @ 6613c <__cxa_atexit@plt+0x58dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ 66140 <__cxa_atexit@plt+0x58e00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a17d00 │ │ │ │ + @ instruction: 0xfffff594 │ │ │ │ + @ instruction: 0x03a17df4 │ │ │ │ + biceq r7, sp, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0x03a17dec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 661bc <__cxa_atexit@plt+0x58e7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 66210 <__cxa_atexit@plt+0x58ed0> │ │ │ │ + ldr r7, [pc, #172] @ 6622c <__cxa_atexit@plt+0x58eec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #168] @ 66230 <__cxa_atexit@plt+0x58ef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 66234 <__cxa_atexit@plt+0x58ef4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq sl, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6cf34 <__cxa_atexit@plt+0x5fbf4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6cf5c <__cxa_atexit@plt+0x5fc1c> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #144] @ 6cfac <__cxa_atexit@plt+0x5fc6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 661f0 <__cxa_atexit@plt+0x58eb0> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r2, [pc, #68] @ 66220 <__cxa_atexit@plt+0x58ee0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6cf88 <__cxa_atexit@plt+0x5fc48> │ │ │ │ - b 6cfbc <__cxa_atexit@plt+0x5fc7c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #100] @ 6cfa8 <__cxa_atexit@plt+0x5fc68> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 66208 <__cxa_atexit@plt+0x58ec8> │ │ │ │ + b 66244 <__cxa_atexit@plt+0x58f04> │ │ │ │ + ldr r3, [pc, #44] @ 66224 <__cxa_atexit@plt+0x58ee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #40] @ 66228 <__cxa_atexit@plt+0x58ee8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6cf88 <__cxa_atexit@plt+0x5fc48> │ │ │ │ - b 6d0cc <__cxa_atexit@plt+0x5fd8c> │ │ │ │ - ldr r2, [pc, #64] @ 6cfa4 <__cxa_atexit@plt+0x5fc64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6cf88 <__cxa_atexit@plt+0x5fc48> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6cf90 <__cxa_atexit@plt+0x5fc50> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401400 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6cfb0 <__cxa_atexit@plt+0x5fc70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r1, sp, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 6d010 <__cxa_atexit@plt+0x5fcd0> │ │ │ │ - ldr r3, [pc, #112] @ 6d040 <__cxa_atexit@plt+0x5fd00> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r8, lsl #6 │ │ │ │ + @ instruction: 0x03a17c34 │ │ │ │ + @ instruction: 0xfffff4a8 │ │ │ │ + @ instruction: 0x03a17d44 │ │ │ │ + biceq r7, sp, #236, 18 @ 0x3b0000 │ │ │ │ + @ instruction: 0x03a17d04 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ + beq 662a4 <__cxa_atexit@plt+0x58f64> │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ + bne 662e0 <__cxa_atexit@plt+0x58fa0> │ │ │ │ + ldr r2, [pc, #288] @ 6638c <__cxa_atexit@plt+0x5904c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 66300 <__cxa_atexit@plt+0x58fc0> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 662c0 <__cxa_atexit@plt+0x58f80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 66360 <__cxa_atexit@plt+0x59020> │ │ │ │ + ldr r7, [pc, #248] @ 66390 <__cxa_atexit@plt+0x59050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #244] @ 66394 <__cxa_atexit@plt+0x59054> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + b 6632c <__cxa_atexit@plt+0x58fec> │ │ │ │ + ldr r2, [pc, #208] @ 6637c <__cxa_atexit@plt+0x5903c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 66300 <__cxa_atexit@plt+0x58fc0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6630c <__cxa_atexit@plt+0x58fcc> │ │ │ │ + ldr r2, [pc, #208] @ 66398 <__cxa_atexit@plt+0x59058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #204] @ 6639c <__cxa_atexit@plt+0x5905c> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d030 <__cxa_atexit@plt+0x5fcf0> │ │ │ │ - ldr r7, [pc, #76] @ 6d044 <__cxa_atexit@plt+0x5fd04> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #140] @ 66374 <__cxa_atexit@plt+0x59034> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d024 <__cxa_atexit@plt+0x5fce4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r7, [pc, #52] @ 6d04c <__cxa_atexit@plt+0x5fd0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #128] @ 66378 <__cxa_atexit@plt+0x59038> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6d048 <__cxa_atexit@plt+0x5fd08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 66360 <__cxa_atexit@plt+0x59020> │ │ │ │ + ldr r7, [pc, #92] @ 66380 <__cxa_atexit@plt+0x59040> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - moveq sl, #64, 8 @ 0x40000000 │ │ │ │ - biceq r1, sp, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6d080 <__cxa_atexit@plt+0x5fd40> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 6d09c <__cxa_atexit@plt+0x5fd5c> │ │ │ │ - ldr r7, [pc, #76] @ 6d0c0 <__cxa_atexit@plt+0x5fd80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 6d0bc <__cxa_atexit@plt+0x5fd7c> │ │ │ │ + ldr r3, [pc, #88] @ 66384 <__cxa_atexit@plt+0x59044> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6d0b0 <__cxa_atexit@plt+0x5fd70> │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r7, [pc, #20] @ 6d0b8 <__cxa_atexit@plt+0x5fd78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r3, #3 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 66388 <__cxa_atexit@plt+0x59048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r1, sp, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - biceq r1, sp, #132, 22 @ 0x21000 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0x03a17b3c │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffff284 │ │ │ │ + @ instruction: 0x03a17ba8 │ │ │ │ + biceq r7, sp, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffff350 │ │ │ │ + @ instruction: 0x03a17c38 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0x03a17b64 │ │ │ │ + @ instruction: 0x03a17b9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 6d0f4 <__cxa_atexit@plt+0x5fdb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6d13c <__cxa_atexit@plt+0x5fdfc> │ │ │ │ - ldr r7, [pc, #148] @ 6d17c <__cxa_atexit@plt+0x5fe3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #116] @ 6d170 <__cxa_atexit@plt+0x5fe30> │ │ │ │ + bne 663d4 <__cxa_atexit@plt+0x59094> │ │ │ │ + ldr r3, [pc, #120] @ 66438 <__cxa_atexit@plt+0x590f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r9, [pc, #116] @ 6643c <__cxa_atexit@plt+0x590fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d15c <__cxa_atexit@plt+0x5fe1c> │ │ │ │ - ldr r7, [pc, #80] @ 6d174 <__cxa_atexit@plt+0x5fe34> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 66428 <__cxa_atexit@plt+0x590e8> │ │ │ │ + ldr r7, [pc, #84] @ 66440 <__cxa_atexit@plt+0x59100> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d150 <__cxa_atexit@plt+0x5fe10> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r7, [pc, #40] @ 6d16c <__cxa_atexit@plt+0x5fe2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #80] @ 66444 <__cxa_atexit@plt+0x59104> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 66448 <__cxa_atexit@plt+0x59108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6d178 <__cxa_atexit@plt+0x5fe38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, sp, #180, 20 @ 0xb4000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - moveq sl, #20, 6 @ 0x50000000 │ │ │ │ - biceq r1, sp, #228, 20 @ 0xe4000 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0x03a17a6c │ │ │ │ + @ instruction: 0xfffff1fc │ │ │ │ + @ instruction: 0x03a17ae4 │ │ │ │ + biceq r7, sp, #128, 14 @ 0x2000000 │ │ │ │ + @ instruction: 0x03a17af0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6d1b0 <__cxa_atexit@plt+0x5fe70> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 6d1cc <__cxa_atexit@plt+0x5fe8c> │ │ │ │ - ldr r7, [pc, #76] @ 6d1f0 <__cxa_atexit@plt+0x5feb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 6d1ec <__cxa_atexit@plt+0x5feac> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 66480 <__cxa_atexit@plt+0x59140> │ │ │ │ + ldr r3, [pc, #120] @ 664e4 <__cxa_atexit@plt+0x591a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r9, [pc, #116] @ 664e8 <__cxa_atexit@plt+0x591a8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6d1e0 <__cxa_atexit@plt+0x5fea0> │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r7, [pc, #20] @ 6d1e8 <__cxa_atexit@plt+0x5fea8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 664d4 <__cxa_atexit@plt+0x59194> │ │ │ │ + ldr r7, [pc, #84] @ 664ec <__cxa_atexit@plt+0x591ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 664f0 <__cxa_atexit@plt+0x591b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 664f4 <__cxa_atexit@plt+0x591b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, sp, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - biceq r1, sp, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a179c0 │ │ │ │ + @ instruction: 0xfffff110 │ │ │ │ + @ instruction: 0x03a17a34 │ │ │ │ + biceq r7, sp, #212, 12 @ 0xd400000 │ │ │ │ + @ instruction: 0x03a17a44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6d218 <__cxa_atexit@plt+0x5fed8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401400 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - ldr r7, [pc, #12] @ 6d22c <__cxa_atexit@plt+0x5feec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - biceq r1, sp, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d274 <__cxa_atexit@plt+0x5ff34> │ │ │ │ - ldr r7, [pc, #64] @ 6d290 <__cxa_atexit@plt+0x5ff50> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6655c <__cxa_atexit@plt+0x5921c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 665b4 <__cxa_atexit@plt+0x59274> │ │ │ │ + ldr r7, [pc, #172] @ 665d8 <__cxa_atexit@plt+0x59298> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d268 <__cxa_atexit@plt+0x5ff28> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6d294 <__cxa_atexit@plt+0x5ff54> │ │ │ │ + ldr r1, [pc, #168] @ 665dc <__cxa_atexit@plt+0x5929c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #3 │ │ │ │ + ldr r1, [pc, #152] @ 665e0 <__cxa_atexit@plt+0x592a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 665a8 <__cxa_atexit@plt+0x59268> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 665bc <__cxa_atexit@plt+0x5927c> │ │ │ │ + ldr r7, [pc, #92] @ 665cc <__cxa_atexit@plt+0x5928c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 665d0 <__cxa_atexit@plt+0x59290> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #68] @ 665d4 <__cxa_atexit@plt+0x59294> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - moveq sl, #0, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r6, #24 │ │ │ │ + b 665c0 <__cxa_atexit@plt+0x59280> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffefb8 │ │ │ │ + biceq r7, sp, #84, 18 @ 0x150000 │ │ │ │ + biceq r7, sp, #252, 10 @ 0x3f000000 │ │ │ │ + @ instruction: 0xfffff03c │ │ │ │ + @ instruction: 0x03a179a8 │ │ │ │ + biceq r7, sp, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d2f4 <__cxa_atexit@plt+0x5ffb4> │ │ │ │ - ldr r7, [pc, #96] @ 6d318 <__cxa_atexit@plt+0x5ffd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 66614 <__cxa_atexit@plt+0x592d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d304 <__cxa_atexit@plt+0x5ffc4> │ │ │ │ - ldr r7, [pc, #76] @ 6d31c <__cxa_atexit@plt+0x5ffdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d2e8 <__cxa_atexit@plt+0x5ffa8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6d324 <__cxa_atexit@plt+0x5ffe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6d320 <__cxa_atexit@plt+0x5ffe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - moveq sl, #112, 2 │ │ │ │ - moveq sl, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6d35c <__cxa_atexit@plt+0x6001c> │ │ │ │ + ldr r2, [pc, #24] @ 6661c <__cxa_atexit@plt+0x592dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6d360 <__cxa_atexit@plt+0x60020> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc580 <__cxa_atexit@plt+0x3ef240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, sp, #192, 16 @ 0xc00000 │ │ │ │ - biceq r1, sp, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r7, sp, #132, 10 @ 0x21000000 │ │ │ │ + @ instruction: 0x03a1791c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d3c0 <__cxa_atexit@plt+0x60080> │ │ │ │ - ldr r7, [pc, #108] @ 6d3f0 <__cxa_atexit@plt+0x600b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 66654 <__cxa_atexit@plt+0x59314> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d3d0 <__cxa_atexit@plt+0x60090> │ │ │ │ - ldr r7, [pc, #88] @ 6d3f4 <__cxa_atexit@plt+0x600b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d3b4 <__cxa_atexit@plt+0x60074> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6d3fc <__cxa_atexit@plt+0x600bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6d3f8 <__cxa_atexit@plt+0x600b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - moveq sl, #164 @ 0xa4 │ │ │ │ - moveq sl, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6d434 <__cxa_atexit@plt+0x600f4> │ │ │ │ + ldr r2, [pc, #24] @ 6665c <__cxa_atexit@plt+0x5931c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6d438 <__cxa_atexit@plt+0x600f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, sp, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r1, sp, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq r7, sp, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d498 <__cxa_atexit@plt+0x60158> │ │ │ │ - ldr r7, [pc, #108] @ 6d4c8 <__cxa_atexit@plt+0x60188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d4a8 <__cxa_atexit@plt+0x60168> │ │ │ │ - ldr r7, [pc, #88] @ 6d4cc <__cxa_atexit@plt+0x6018c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d48c <__cxa_atexit@plt+0x6014c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6d4d4 <__cxa_atexit@plt+0x60194> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6d4d0 <__cxa_atexit@plt+0x60190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 66690 <__cxa_atexit@plt+0x59350> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 66698 <__cxa_atexit@plt+0x59358> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - moveq r9, #204, 30 @ 0x330 │ │ │ │ - moveq r9, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + b 3fc580 <__cxa_atexit@plt+0x3ef240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r7, sp, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0x03a1789c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6d560 <__cxa_atexit@plt+0x60220> │ │ │ │ - ldr r7, [pc, #108] @ 6d590 <__cxa_atexit@plt+0x60250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6d570 <__cxa_atexit@plt+0x60230> │ │ │ │ - ldr r7, [pc, #88] @ 6d594 <__cxa_atexit@plt+0x60254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6d554 <__cxa_atexit@plt+0x60214> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6cef0 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6d59c <__cxa_atexit@plt+0x6025c> │ │ │ │ + bhi 666c8 <__cxa_atexit@plt+0x59388> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + ldr r7, [pc, #8] @ 666d8 <__cxa_atexit@plt+0x59398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6d598 <__cxa_atexit@plt+0x60258> │ │ │ │ + @ instruction: 0x03a17910 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 66720 <__cxa_atexit@plt+0x593e0> │ │ │ │ + ldr r2, [pc, #188] @ 667b4 <__cxa_atexit@plt+0x59474> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r2, #65 @ 0x41 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 66788 <__cxa_atexit@plt+0x59448> │ │ │ │ + mov r7, r3 │ │ │ │ + b 66fc4 <__cxa_atexit@plt+0x59c84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 66794 <__cxa_atexit@plt+0x59454> │ │ │ │ + ldr r7, [pc, #128] @ 667b8 <__cxa_atexit@plt+0x59478> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr lr, [pc, #124] @ 667bc <__cxa_atexit@plt+0x5947c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr r8, [pc, #100] @ 667c0 <__cxa_atexit@plt+0x59480> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #96] @ 667c4 <__cxa_atexit@plt+0x59484> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + add r5, r6, #12 │ │ │ │ + stm r5, {r1, r6, r8} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - moveq r9, #4, 30 │ │ │ │ - moveq r9, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #20] @ 667b0 <__cxa_atexit@plt+0x59470> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x000009b4 │ │ │ │ + andeq r0, r0, r8, asr #17 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0x03a178a8 │ │ │ │ + biceq r7, sp, #48, 8 @ 0x30000000 │ │ │ │ + biceq r7, sp, #108, 14 @ 0x1b00000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #272] @ 668e4 <__cxa_atexit@plt+0x595a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ + bgt 66810 <__cxa_atexit@plt+0x594d0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66834 <__cxa_atexit@plt+0x594f4> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 66840 <__cxa_atexit@plt+0x59500> │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 667d4 <__cxa_atexit@plt+0x59494> │ │ │ │ + ldr r3, [pc, #220] @ 668f4 <__cxa_atexit@plt+0x595b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #97 @ 0x61 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 668ac <__cxa_atexit@plt+0x5956c> │ │ │ │ + b 66e34 <__cxa_atexit@plt+0x59af4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - moveq r9, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6d620 <__cxa_atexit@plt+0x602e0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6d618 <__cxa_atexit@plt+0x602d8> │ │ │ │ - ldr r8, [pc, #40] @ 6d628 <__cxa_atexit@plt+0x602e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 668c4 <__cxa_atexit@plt+0x59584> │ │ │ │ + ldr r8, [pc, #144] @ 668e8 <__cxa_atexit@plt+0x595a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 6d62c <__cxa_atexit@plt+0x602ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + ldr lr, [pc, #140] @ 668ec <__cxa_atexit@plt+0x595ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r8, [r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 668b4 <__cxa_atexit@plt+0x59574> │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq fp, #6619136 @ 0x650000 │ │ │ │ - biceq r1, sp, #140, 10 @ 0x23000000 │ │ │ │ - moveq r9, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6d684 <__cxa_atexit@plt+0x60344> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6d67c <__cxa_atexit@plt+0x6033c> │ │ │ │ - ldr r8, [pc, #40] @ 6d68c <__cxa_atexit@plt+0x6034c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 6d690 <__cxa_atexit@plt+0x60350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r6, [pc, #36] @ 668f0 <__cxa_atexit@plt+0x595b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, ror #15 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq r7, sp, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r0, asr #15 │ │ │ │ + andeq r0, r0, r8, lsl r6 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #244] @ 669f8 <__cxa_atexit@plt+0x596b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ + bgt 66940 <__cxa_atexit@plt+0x59600> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66950 <__cxa_atexit@plt+0x59610> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 6695c <__cxa_atexit@plt+0x5961c> │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 66904 <__cxa_atexit@plt+0x595c4> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 66a08 <__cxa_atexit@plt+0x596c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #52690944 @ 0x3240000 │ │ │ │ - biceq r1, sp, #40, 10 @ 0xa000000 │ │ │ │ - moveq r9, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6d6e8 <__cxa_atexit@plt+0x603a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6d6e0 <__cxa_atexit@plt+0x603a0> │ │ │ │ - ldr r8, [pc, #40] @ 6d6f0 <__cxa_atexit@plt+0x603b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 669d8 <__cxa_atexit@plt+0x59698> │ │ │ │ + ldr r8, [pc, #136] @ 669fc <__cxa_atexit@plt+0x596bc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 6d6f4 <__cxa_atexit@plt+0x603b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 4011d0 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + ldr lr, [pc, #132] @ 66a00 <__cxa_atexit@plt+0x596c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r8, [r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 669c8 <__cxa_atexit@plt+0x59688> │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq fp, #11796480 @ 0xb40000 │ │ │ │ - biceq r1, sp, #196, 8 @ 0xc4000000 │ │ │ │ - moveq r9, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d740 <__cxa_atexit@plt+0x60400> │ │ │ │ - ldr r7, [pc, #52] @ 6d750 <__cxa_atexit@plt+0x60410> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d734 <__cxa_atexit@plt+0x603f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6d754 <__cxa_atexit@plt+0x60414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r9, #136, 26 @ 0x2200 │ │ │ │ - moveq r9, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 6d7e4 <__cxa_atexit@plt+0x604a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6d7bc <__cxa_atexit@plt+0x6047c> │ │ │ │ + ldr r6, [pc, #36] @ 66a04 <__cxa_atexit@plt+0x596c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, ip, lsr #10 │ │ │ │ + andeq r0, r0, r0, lsr r6 │ │ │ │ + biceq r7, sp, #16, 4 │ │ │ │ + andeq r0, r0, ip, lsl r5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #260] @ 66b18 <__cxa_atexit@plt+0x597d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 6d7c8 <__cxa_atexit@plt+0x60488> │ │ │ │ - ldr r3, [pc, #64] @ 6d7e8 <__cxa_atexit@plt+0x604a8> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r2, #57 @ 0x39 │ │ │ │ + bgt 66a50 <__cxa_atexit@plt+0x59710> │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66a68 <__cxa_atexit@plt+0x59728> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 66a74 <__cxa_atexit@plt+0x59734> │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 66a14 <__cxa_atexit@plt+0x596d4> │ │ │ │ + ldr r3, [pc, #208] @ 66b28 <__cxa_atexit@plt+0x597e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6d7dc <__cxa_atexit@plt+0x6049c> │ │ │ │ - b 6d85c <__cxa_atexit@plt+0x6051c> │ │ │ │ + beq 66ae0 <__cxa_atexit@plt+0x597a0> │ │ │ │ + b 66b38 <__cxa_atexit@plt+0x597f8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6d7ec <__cxa_atexit@plt+0x604ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 66af8 <__cxa_atexit@plt+0x597b8> │ │ │ │ + ldr r8, [pc, #144] @ 66b1c <__cxa_atexit@plt+0x597dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #140] @ 66b20 <__cxa_atexit@plt+0x597e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #12]! │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r8, [r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66ae8 <__cxa_atexit@plt+0x597a8> │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, sp, #40, 8 @ 0x28000000 │ │ │ │ - moveq r9, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r6, [pc, #36] @ 66b24 <__cxa_atexit@plt+0x597e4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + biceq r7, sp, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a17410 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6d82c <__cxa_atexit@plt+0x604ec> │ │ │ │ - ldr r3, [pc, #48] @ 6d848 <__cxa_atexit@plt+0x60508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ + mov r0, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 66c38 <__cxa_atexit@plt+0x598f8> │ │ │ │ + add lr, r2, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + cmp r1, #39 @ 0x27 │ │ │ │ + beq 66b80 <__cxa_atexit@plt+0x59840> │ │ │ │ + cmp r1, #95 @ 0x5f │ │ │ │ + bne 66bcc <__cxa_atexit@plt+0x5988c> │ │ │ │ + ldr r9, [pc, #228] @ 66c60 <__cxa_atexit@plt+0x59920> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 66b88 <__cxa_atexit@plt+0x59848> │ │ │ │ + ldr r9, [pc, #208] @ 66c58 <__cxa_atexit@plt+0x59918> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #204] @ 66c5c <__cxa_atexit@plt+0x5991c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + sub r0, r6, #38 @ 0x26 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6d840 <__cxa_atexit@plt+0x60500> │ │ │ │ - b 6d85c <__cxa_atexit@plt+0x6051c> │ │ │ │ - ldr r7, [pc, #24] @ 6d84c <__cxa_atexit@plt+0x6050c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + beq 66c28 <__cxa_atexit@plt+0x598e8> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + add r7, r2, #4 │ │ │ │ + ldr r3, [pc, #112] @ 66c48 <__cxa_atexit@plt+0x59908> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #108] @ 66c4c <__cxa_atexit@plt+0x5990c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr lr, [pc, #84] @ 66c50 <__cxa_atexit@plt+0x59910> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #80] @ 66c54 <__cxa_atexit@plt+0x59914> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r1, sp, #196, 6 @ 0x10000003 │ │ │ │ - moveq r9, #120, 24 @ 0x7800 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + biceq r6, sp, #144, 30 @ 0x240 │ │ │ │ + biceq r7, sp, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + biceq r6, sp, #252, 30 @ 0x3f0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a172d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6d8f0 <__cxa_atexit@plt+0x605b0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6d968 <__cxa_atexit@plt+0x60628> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #372] @ 6d9fc <__cxa_atexit@plt+0x606bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6d9ac <__cxa_atexit@plt+0x6066c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6d994 <__cxa_atexit@plt+0x60654> │ │ │ │ - ldr r2, [pc, #336] @ 6da00 <__cxa_atexit@plt+0x606c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d9d0 <__cxa_atexit@plt+0x60690> │ │ │ │ - ldr r7, [pc, #300] @ 6da04 <__cxa_atexit@plt+0x606c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d9c4 <__cxa_atexit@plt+0x60684> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #240] @ 6d9f0 <__cxa_atexit@plt+0x606b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + @ instruction: 0x03a172bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + @ instruction: 0x03a172a0 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 66d20 <__cxa_atexit@plt+0x599e0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 66d40 <__cxa_atexit@plt+0x59a00> │ │ │ │ + ldr r8, [pc, #132] @ 66d58 <__cxa_atexit@plt+0x59a18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 66d5c <__cxa_atexit@plt+0x59a1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6d9ac <__cxa_atexit@plt+0x6066c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6d994 <__cxa_atexit@plt+0x60654> │ │ │ │ - ldr r2, [pc, #204] @ 6d9f4 <__cxa_atexit@plt+0x606b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6d9d0 <__cxa_atexit@plt+0x60690> │ │ │ │ - ldr r7, [pc, #168] @ 6d9f8 <__cxa_atexit@plt+0x606b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6d9c4 <__cxa_atexit@plt+0x60684> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r2, [pc, #116] @ 6d9e4 <__cxa_atexit@plt+0x606a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 6d9b8 <__cxa_atexit@plt+0x60678> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6d994 <__cxa_atexit@plt+0x60654> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 6d9e8 <__cxa_atexit@plt+0x606a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #68] @ 6d9ec <__cxa_atexit@plt+0x606ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66d34 <__cxa_atexit@plt+0x599f4> │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 6da08 <__cxa_atexit@plt+0x606c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 66a08 <__cxa_atexit@plt+0x596c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - moveq r9, #36, 22 @ 0x9000 │ │ │ │ - moveq r9, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - moveq r9, #248, 20 @ 0xf8000 │ │ │ │ - moveq r9, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 6da6c <__cxa_atexit@plt+0x6072c> │ │ │ │ - ldr r3, [pc, #116] @ 6daa0 <__cxa_atexit@plt+0x60760> │ │ │ │ + ldr r3, [pc, #24] @ 66d60 <__cxa_atexit@plt+0x59a20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6da90 <__cxa_atexit@plt+0x60750> │ │ │ │ - ldr r7, [pc, #80] @ 6daa4 <__cxa_atexit@plt+0x60764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6da84 <__cxa_atexit@plt+0x60744> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r7, [pc, #56] @ 6daac <__cxa_atexit@plt+0x6076c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 6dab0 <__cxa_atexit@plt+0x60770> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6daa8 <__cxa_atexit@plt+0x60768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - moveq r9, #56, 20 @ 0x38000 │ │ │ │ - moveq r9, #76, 20 @ 0x4c000 │ │ │ │ - moveq r9, #64, 20 @ 0x40000 │ │ │ │ - moveq r9, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + biceq r6, sp, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a171d8 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6dae8 <__cxa_atexit@plt+0x607a8> │ │ │ │ - ldr r3, [pc, #48] @ 6db04 <__cxa_atexit@plt+0x607c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 66de8 <__cxa_atexit@plt+0x59aa8> │ │ │ │ + ldr r8, [pc, #116] @ 66e00 <__cxa_atexit@plt+0x59ac0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 66e04 <__cxa_atexit@plt+0x59ac4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + ldr r1, [r2, #-12] │ │ │ │ + ldr r7, [r2, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r2] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6dafc <__cxa_atexit@plt+0x607bc> │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r7, [pc, #24] @ 6db08 <__cxa_atexit@plt+0x607c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 66ddc <__cxa_atexit@plt+0x59a9c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - biceq r1, sp, #8, 2 │ │ │ │ - moveq r9, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6db6c <__cxa_atexit@plt+0x6082c> │ │ │ │ - ldr r3, [pc, #116] @ 6dba0 <__cxa_atexit@plt+0x60860> │ │ │ │ + ldr r3, [pc, #24] @ 66e08 <__cxa_atexit@plt+0x59ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6db90 <__cxa_atexit@plt+0x60850> │ │ │ │ - ldr r7, [pc, #80] @ 6dba4 <__cxa_atexit@plt+0x60864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6db84 <__cxa_atexit@plt+0x60844> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r7, [pc, #56] @ 6dbac <__cxa_atexit@plt+0x6086c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 6dbb0 <__cxa_atexit@plt+0x60870> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6dba8 <__cxa_atexit@plt+0x60868> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - moveq r9, #56, 18 @ 0xe0000 │ │ │ │ - moveq r9, #76, 18 @ 0x130000 │ │ │ │ - moveq r9, #64, 18 @ 0x100000 │ │ │ │ - moveq r9, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r6, sp, #248, 26 @ 0x3e00 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x03a17130 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6dbe8 <__cxa_atexit@plt+0x608a8> │ │ │ │ - ldr r3, [pc, #48] @ 6dc04 <__cxa_atexit@plt+0x608c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + @ instruction: 0x03a17114 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 66eb0 <__cxa_atexit@plt+0x59b70> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 66ed0 <__cxa_atexit@plt+0x59b90> │ │ │ │ + ldr r8, [pc, #136] @ 66ee8 <__cxa_atexit@plt+0x59ba8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 66eec <__cxa_atexit@plt+0x59bac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6dbfc <__cxa_atexit@plt+0x608bc> │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r7, [pc, #24] @ 6dc08 <__cxa_atexit@plt+0x608c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 66ec4 <__cxa_atexit@plt+0x59b84> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 668f8 <__cxa_atexit@plt+0x595b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - biceq r1, sp, #8 │ │ │ │ - moveq r9, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6dc34 <__cxa_atexit@plt+0x608f4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 6dc4c <__cxa_atexit@plt+0x6090c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 6dc50 <__cxa_atexit@plt+0x60910> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - moveq r9, #132, 16 @ 0x840000 │ │ │ │ - moveq r9, #120, 16 @ 0x780000 │ │ │ │ - moveq r9, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6dcb4 <__cxa_atexit@plt+0x60974> │ │ │ │ - ldr r7, [pc, #96] @ 6dcd8 <__cxa_atexit@plt+0x60998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6dcc4 <__cxa_atexit@plt+0x60984> │ │ │ │ - ldr r7, [pc, #76] @ 6dcdc <__cxa_atexit@plt+0x6099c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6dca8 <__cxa_atexit@plt+0x60968> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6dce4 <__cxa_atexit@plt+0x609a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6dce0 <__cxa_atexit@plt+0x609a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - moveq r9, #4, 16 @ 0x40000 │ │ │ │ - moveq r9, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6dd1c <__cxa_atexit@plt+0x609dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6dd20 <__cxa_atexit@plt+0x609e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r0, sp, #0, 30 │ │ │ │ - biceq r0, sp, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ddc0 <__cxa_atexit@plt+0x60a80> │ │ │ │ - ldr r3, [pc, #140] @ 6ddd0 <__cxa_atexit@plt+0x60a90> │ │ │ │ + ldr r3, [pc, #24] @ 66ef0 <__cxa_atexit@plt+0x59bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6dda4 <__cxa_atexit@plt+0x60a64> │ │ │ │ - ldr r7, [pc, #116] @ 6ddd4 <__cxa_atexit@plt+0x60a94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + biceq r6, sp, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x03a17048 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 66f78 <__cxa_atexit@plt+0x59c38> │ │ │ │ + ldr r8, [pc, #116] @ 66f90 <__cxa_atexit@plt+0x59c50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 66f94 <__cxa_atexit@plt+0x59c54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + ldr r1, [r2, #-12] │ │ │ │ + ldr r7, [r2, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r2] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6ddb4 <__cxa_atexit@plt+0x60a74> │ │ │ │ - ldr r1, [pc, #80] @ 6ddd8 <__cxa_atexit@plt+0x60a98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + beq 66f6c <__cxa_atexit@plt+0x59c2c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6dddc <__cxa_atexit@plt+0x60a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq r9, #96, 14 @ 0x1800000 │ │ │ │ - moveq r9, #64, 14 @ 0x1000000 │ │ │ │ + ldr r3, [pc, #24] @ 66f98 <__cxa_atexit@plt+0x59c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r6, sp, #104, 24 @ 0x6800 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x03a16fa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6de44 <__cxa_atexit@plt+0x60b04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + @ instruction: 0x03a16f84 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 67040 <__cxa_atexit@plt+0x59d00> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 67060 <__cxa_atexit@plt+0x59d20> │ │ │ │ + ldr r8, [pc, #136] @ 67078 <__cxa_atexit@plt+0x59d38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 6707c <__cxa_atexit@plt+0x59d3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6de38 <__cxa_atexit@plt+0x60af8> │ │ │ │ - ldr r2, [pc, #44] @ 6de48 <__cxa_atexit@plt+0x60b08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + beq 67054 <__cxa_atexit@plt+0x59d14> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + add r7, r3, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 667c8 <__cxa_atexit@plt+0x59488> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - moveq r9, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6de78 <__cxa_atexit@plt+0x60b38> │ │ │ │ + ldr r3, [pc, #24] @ 67080 <__cxa_atexit@plt+0x59d40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + biceq r6, sp, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r9, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0x03a16eb8 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6dec0 <__cxa_atexit@plt+0x60b80> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6dee0 <__cxa_atexit@plt+0x60ba0> │ │ │ │ - ldr r7, [pc, #72] @ 6def4 <__cxa_atexit@plt+0x60bb4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67108 <__cxa_atexit@plt+0x59dc8> │ │ │ │ + ldr r8, [pc, #116] @ 67120 <__cxa_atexit@plt+0x59de0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 67124 <__cxa_atexit@plt+0x59de4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + ldr r1, [r2, #-12] │ │ │ │ + ldr r7, [r2, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r2] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 670fc <__cxa_atexit@plt+0x59dbc> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 67128 <__cxa_atexit@plt+0x59de8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r6, sp, #216, 20 @ 0xd8000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x03a16e10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 666dc <__cxa_atexit@plt+0x5939c> │ │ │ │ + @ instruction: 0x03a16e98 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 671b8 <__cxa_atexit@plt+0x59e78> │ │ │ │ + ldr r7, [pc, #96] @ 671d4 <__cxa_atexit@plt+0x59e94> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6ded4 <__cxa_atexit@plt+0x60b94> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #52] @ 6defc <__cxa_atexit@plt+0x60bbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #92] @ 671d8 <__cxa_atexit@plt+0x59e98> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r8, [pc, #72] @ 671dc <__cxa_atexit@plt+0x59e9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #68] @ 671e0 <__cxa_atexit@plt+0x59ea0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r2, r3, r8} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #36] @ 671e4 <__cxa_atexit@plt+0x59ea4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff474 │ │ │ │ + @ instruction: 0x03a16e6c │ │ │ │ + biceq r6, sp, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r6, sp, #52, 26 @ 0xd00 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x03a16d54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 67240 <__cxa_atexit@plt+0x59f00> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 67238 <__cxa_atexit@plt+0x59ef8> │ │ │ │ + ldr r7, [pc, #44] @ 67248 <__cxa_atexit@plt+0x59f08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 6724c <__cxa_atexit@plt+0x59f0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6def8 <__cxa_atexit@plt+0x60bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - moveq r9, #92, 12 @ 0x5c00000 │ │ │ │ - biceq r0, sp, #48, 26 @ 0xc00 │ │ │ │ - moveq r9, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r6, sp, #104, 18 @ 0x1a0000 │ │ │ │ + biceq r6, sp, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0x03a16ce8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6df48 <__cxa_atexit@plt+0x60c08> │ │ │ │ - ldr r7, [pc, #52] @ 6df58 <__cxa_atexit@plt+0x60c18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6df3c <__cxa_atexit@plt+0x60bfc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6df5c <__cxa_atexit@plt+0x60c1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r9, #244, 10 @ 0x3d000000 │ │ │ │ - moveq r9, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 6dfe8 <__cxa_atexit@plt+0x60ca8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #148] @ 6e020 <__cxa_atexit@plt+0x60ce0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6dfd4 <__cxa_atexit@plt+0x60c94> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 6dff8 <__cxa_atexit@plt+0x60cb8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6e00c <__cxa_atexit@plt+0x60ccc> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 6e024 <__cxa_atexit@plt+0x60ce4> │ │ │ │ + bhi 672bc <__cxa_atexit@plt+0x59f7c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 672a0 <__cxa_atexit@plt+0x59f60> │ │ │ │ + ldr r3, [pc, #72] @ 672cc <__cxa_atexit@plt+0x59f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6dfe0 <__cxa_atexit@plt+0x60ca0> │ │ │ │ - b 6e0c0 <__cxa_atexit@plt+0x60d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 6df84 <__cxa_atexit@plt+0x60c44> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 6dfb8 <__cxa_atexit@plt+0x60c78> │ │ │ │ - ldr r7, [pc, #20] @ 6e028 <__cxa_atexit@plt+0x60ce8> │ │ │ │ + beq 672b4 <__cxa_atexit@plt+0x59f74> │ │ │ │ + b 672e4 <__cxa_atexit@plt+0x59fa4> │ │ │ │ + ldr r7, [pc, #44] @ 672d4 <__cxa_atexit@plt+0x59f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq r0, sp, #228, 22 @ 0x39000 │ │ │ │ - moveq r9, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 6e080 <__cxa_atexit@plt+0x60d40> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 6e094 <__cxa_atexit@plt+0x60d54> │ │ │ │ - ldr r3, [pc, #68] @ 6e0ac <__cxa_atexit@plt+0x60d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e078 <__cxa_atexit@plt+0x60d38> │ │ │ │ - b 6e0c0 <__cxa_atexit@plt+0x60d80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 6e060 <__cxa_atexit@plt+0x60d20> │ │ │ │ - ldr r7, [pc, #20] @ 6e0b0 <__cxa_atexit@plt+0x60d70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 672d0 <__cxa_atexit@plt+0x59f90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq r0, sp, #92, 22 @ 0x17000 │ │ │ │ - moveq r9, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x03a16d34 │ │ │ │ + biceq r6, sp, #240, 16 @ 0xf00000 │ │ │ │ + @ instruction: 0x03a16c64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ + ldr r3, [pc, #324] @ 67430 <__cxa_atexit@plt+0x5a0f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #320] @ 67434 <__cxa_atexit@plt+0x5a0f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + cmp r1, #10 │ │ │ │ + cmpne r1, #12 │ │ │ │ + beq 67348 <__cxa_atexit@plt+0x5a008> │ │ │ │ + cmp r1, #13 │ │ │ │ + beq 673ac <__cxa_atexit@plt+0x5a06c> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r1, r8, #3 │ │ │ │ + beq 673ec <__cxa_atexit@plt+0x5a0ac> │ │ │ │ + str r8, [r7] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 67398 <__cxa_atexit@plt+0x5a058> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 672f4 <__cxa_atexit@plt+0x59fb4> │ │ │ │ + b 673fc <__cxa_atexit@plt+0x5a0bc> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6741c <__cxa_atexit@plt+0x5a0dc> │ │ │ │ + ldr r3, [pc, #220] @ 67438 <__cxa_atexit@plt+0x5a0f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 673ec <__cxa_atexit@plt+0x5a0ac> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 6e15c <__cxa_atexit@plt+0x60e1c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6e180 <__cxa_atexit@plt+0x60e40> │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 6e1ac <__cxa_atexit@plt+0x60e6c> │ │ │ │ - ldr r0, [pc, #408] @ 6e298 <__cxa_atexit@plt+0x60f58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - stm r8, {r0, r2, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6e240 <__cxa_atexit@plt+0x60f00> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 6e228 <__cxa_atexit@plt+0x60ee8> │ │ │ │ - ldr r0, [pc, #360] @ 6e29c <__cxa_atexit@plt+0x60f5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #356] @ 6e2a0 <__cxa_atexit@plt+0x60f60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + bne 67398 <__cxa_atexit@plt+0x5a058> │ │ │ │ + ldr r3, [pc, #192] @ 6743c <__cxa_atexit@plt+0x5a0fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, lr │ │ │ │ - b 4012e0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #280] @ 6e284 <__cxa_atexit@plt+0x60f44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e1a4 <__cxa_atexit@plt+0x60e64> │ │ │ │ - b 6e484 <__cxa_atexit@plt+0x61144> │ │ │ │ - ldr r3, [pc, #240] @ 6e278 <__cxa_atexit@plt+0x60f38> │ │ │ │ + beq 673fc <__cxa_atexit@plt+0x5a0bc> │ │ │ │ + b 64a7c <__cxa_atexit@plt+0x5773c> │ │ │ │ + ldr r7, [pc, #172] @ 6744c <__cxa_atexit@plt+0x5a10c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #144] @ 67444 <__cxa_atexit@plt+0x5a104> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 673ec <__cxa_atexit@plt+0x5a0ac> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67404 <__cxa_atexit@plt+0x5a0c4> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r2, [pc, #112] @ 67448 <__cxa_atexit@plt+0x5a108> │ │ │ │ + add r2, pc, r2 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 6e24c <__cxa_atexit@plt+0x60f0c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 6e228 <__cxa_atexit@plt+0x60ee8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #212] @ 6e288 <__cxa_atexit@plt+0x60f48> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - sub r8, r5, #4 │ │ │ │ - stm r8, {r0, r2, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6e240 <__cxa_atexit@plt+0x60f00> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 6e228 <__cxa_atexit@plt+0x60ee8> │ │ │ │ - ldr r0, [pc, #164] @ 6e28c <__cxa_atexit@plt+0x60f4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 6e264 <__cxa_atexit@plt+0x60f24> │ │ │ │ - ldr r7, [pc, #128] @ 6e290 <__cxa_atexit@plt+0x60f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e258 <__cxa_atexit@plt+0x60f18> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 673fc <__cxa_atexit@plt+0x5a0bc> │ │ │ │ + b 674d0 <__cxa_atexit@plt+0x5a190> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #76] @ 6e27c <__cxa_atexit@plt+0x60f3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #68] @ 6e280 <__cxa_atexit@plt+0x60f40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + ldr r7, [pc, #68] @ 67450 <__cxa_atexit@plt+0x5a110> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, #60] @ 67454 <__cxa_atexit@plt+0x5a114> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6e294 <__cxa_atexit@plt+0x60f54> │ │ │ │ + ldr r7, [pc, #28] @ 67440 <__cxa_atexit@plt+0x5a100> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - moveq r9, #128, 4 │ │ │ │ - moveq r9, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - moveq r9, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - moveq r9, #220, 6 @ 0x70000003 │ │ │ │ - moveq r9, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + @ instruction: 0xffffd6b8 │ │ │ │ + @ instruction: 0xffffd6fc │ │ │ │ + @ instruction: 0x03a16b20 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq r6, sp, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0x03a16bdc │ │ │ │ + @ instruction: 0x03a16bd0 │ │ │ │ + @ instruction: 0x03a16ae4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6e2f0 <__cxa_atexit@plt+0x60fb0> │ │ │ │ - ldr r3, [pc, #68] @ 6e310 <__cxa_atexit@plt+0x60fd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 6e314 <__cxa_atexit@plt+0x60fd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4012e0 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ - ldr r7, [pc, #16] @ 6e308 <__cxa_atexit@plt+0x60fc8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67498 <__cxa_atexit@plt+0x5a158> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 674b8 <__cxa_atexit@plt+0x5a178> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 674b0 <__cxa_atexit@plt+0x5a170> │ │ │ │ + b 674d0 <__cxa_atexit@plt+0x5a190> │ │ │ │ + ldr r7, [pc, #28] @ 674bc <__cxa_atexit@plt+0x5a17c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #8] @ 6e30c <__cxa_atexit@plt+0x60fcc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 674c0 <__cxa_atexit@plt+0x5a180> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - moveq r9, #184, 2 @ 0x2e │ │ │ │ - moveq r9, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - moveq r9, #68, 4 @ 0x40000004 │ │ │ │ - moveq r9, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6e34c <__cxa_atexit@plt+0x6100c> │ │ │ │ - ldr r3, [pc, #48] @ 6e368 <__cxa_atexit@plt+0x61028> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e360 <__cxa_atexit@plt+0x61020> │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #24] @ 6e36c <__cxa_atexit@plt+0x6102c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - biceq r0, sp, #164, 16 @ 0xa40000 │ │ │ │ - moveq r9, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a16b48 │ │ │ │ + @ instruction: 0x03a16b3c │ │ │ │ + @ instruction: 0x03a16a78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp r3, #10 │ │ │ │ + bne 67530 <__cxa_atexit@plt+0x5a1f0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 675ac <__cxa_atexit@plt+0x5a26c> │ │ │ │ + ldr r3, [pc, #212] @ 675c8 <__cxa_atexit@plt+0x5a288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #8]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 67580 <__cxa_atexit@plt+0x5a240> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6e3d8 <__cxa_atexit@plt+0x61098> │ │ │ │ - ldr r3, [pc, #116] @ 6e40c <__cxa_atexit@plt+0x610cc> │ │ │ │ + bne 67590 <__cxa_atexit@plt+0x5a250> │ │ │ │ + ldr r3, [pc, #184] @ 675cc <__cxa_atexit@plt+0x5a28c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 675a4 <__cxa_atexit@plt+0x5a264> │ │ │ │ + b 64a7c <__cxa_atexit@plt+0x5773c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6e3fc <__cxa_atexit@plt+0x610bc> │ │ │ │ - ldr r7, [pc, #80] @ 6e410 <__cxa_atexit@plt+0x610d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e3f0 <__cxa_atexit@plt+0x610b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #56] @ 6e418 <__cxa_atexit@plt+0x610d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 6e41c <__cxa_atexit@plt+0x610dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + bhi 675ac <__cxa_atexit@plt+0x5a26c> │ │ │ │ + ldr r3, [pc, #124] @ 675c0 <__cxa_atexit@plt+0x5a280> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #8]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 67580 <__cxa_atexit@plt+0x5a240> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67590 <__cxa_atexit@plt+0x5a250> │ │ │ │ + ldr r3, [pc, #96] @ 675c4 <__cxa_atexit@plt+0x5a284> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 675a4 <__cxa_atexit@plt+0x5a264> │ │ │ │ + b 64a7c <__cxa_atexit@plt+0x5773c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e414 <__cxa_atexit@plt+0x610d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - moveq r9, #64, 2 │ │ │ │ - moveq r9, #208 @ 0xd0 │ │ │ │ - moveq r9, #196 @ 0xc4 │ │ │ │ - moveq r9, #0, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6e454 <__cxa_atexit@plt+0x61114> │ │ │ │ - ldr r3, [pc, #48] @ 6e470 <__cxa_atexit@plt+0x61130> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e468 <__cxa_atexit@plt+0x61128> │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #24] @ 6e474 <__cxa_atexit@plt+0x61134> │ │ │ │ + ldr r7, [pc, #60] @ 675d4 <__cxa_atexit@plt+0x5a294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - biceq r0, sp, #156, 14 @ 0x2700000 │ │ │ │ - moveq r9, #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e4d8 <__cxa_atexit@plt+0x61198> │ │ │ │ - ldr r3, [pc, #116] @ 6e50c <__cxa_atexit@plt+0x611cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e4fc <__cxa_atexit@plt+0x611bc> │ │ │ │ - ldr r7, [pc, #80] @ 6e510 <__cxa_atexit@plt+0x611d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e4f0 <__cxa_atexit@plt+0x611b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6d764 <__cxa_atexit@plt+0x60424> │ │ │ │ - ldr r7, [pc, #56] @ 6e518 <__cxa_atexit@plt+0x611d8> │ │ │ │ + ldr r7, [pc, #28] @ 675d0 <__cxa_atexit@plt+0x5a290> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 6e51c <__cxa_atexit@plt+0x611dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e514 <__cxa_atexit@plt+0x611d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffff2a0 │ │ │ │ - moveq r8, #204, 30 @ 0x330 │ │ │ │ - moveq r8, #208, 30 @ 0x340 │ │ │ │ - moveq r8, #196, 30 @ 0x310 │ │ │ │ - moveq r9, #0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffd4d0 │ │ │ │ + @ instruction: 0xffffd514 │ │ │ │ + @ instruction: 0xffffd520 │ │ │ │ + @ instruction: 0xffffd564 │ │ │ │ + @ instruction: 0x03a16990 │ │ │ │ + biceq r6, sp, #0, 12 │ │ │ │ + @ instruction: 0x03a16964 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6e554 <__cxa_atexit@plt+0x61214> │ │ │ │ - ldr r3, [pc, #48] @ 6e570 <__cxa_atexit@plt+0x61230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6761c <__cxa_atexit@plt+0x5a2dc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 67638 <__cxa_atexit@plt+0x5a2f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e568 <__cxa_atexit@plt+0x61228> │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #24] @ 6e574 <__cxa_atexit@plt+0x61234> │ │ │ │ + beq 67630 <__cxa_atexit@plt+0x5a2f0> │ │ │ │ + b 672e4 <__cxa_atexit@plt+0x59fa4> │ │ │ │ + ldr r7, [pc, #24] @ 6763c <__cxa_atexit@plt+0x5a2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - biceq r0, sp, #156, 12 @ 0x9c00000 │ │ │ │ - moveq r8, #48, 30 @ 0xc0 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + biceq r6, sp, #116, 10 @ 0x1d000000 │ │ │ │ + @ instruction: 0x03a168fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6e5a0 <__cxa_atexit@plt+0x61260> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r7, [pc, #16] @ 6e5b8 <__cxa_atexit@plt+0x61278> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 6e5bc <__cxa_atexit@plt+0x6127c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67674 <__cxa_atexit@plt+0x5a334> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6767c <__cxa_atexit@plt+0x5a33c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, sp, #36, 10 @ 0x9000000 │ │ │ │ + @ instruction: 0x03a168bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 676b4 <__cxa_atexit@plt+0x5a374> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 676bc <__cxa_atexit@plt+0x5a37c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, sp, #228, 8 @ 0xe4000000 │ │ │ │ + @ instruction: 0x03a1687c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 676f4 <__cxa_atexit@plt+0x5a3b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 676fc <__cxa_atexit@plt+0x5a3bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq r8, #8, 30 │ │ │ │ - moveq r8, #252, 28 @ 0xfc0 │ │ │ │ - moveq r8, #92, 30 @ 0x170 │ │ │ │ + biceq r6, sp, #164, 8 @ 0xa4000000 │ │ │ │ + @ instruction: 0x03a16838 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e660 <__cxa_atexit@plt+0x61320> │ │ │ │ - ldr r3, [pc, #140] @ 6e670 <__cxa_atexit@plt+0x61330> │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67780 <__cxa_atexit@plt+0x5a440> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 67758 <__cxa_atexit@plt+0x5a418> │ │ │ │ + ldr r3, [pc, #84] @ 67790 <__cxa_atexit@plt+0x5a450> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e644 <__cxa_atexit@plt+0x61304> │ │ │ │ - ldr r7, [pc, #116] @ 6e674 <__cxa_atexit@plt+0x61334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e654 <__cxa_atexit@plt+0x61314> │ │ │ │ - ldr r1, [pc, #80] @ 6e678 <__cxa_atexit@plt+0x61338> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 67778 <__cxa_atexit@plt+0x5a438> │ │ │ │ + b 677ac <__cxa_atexit@plt+0x5a46c> │ │ │ │ + ldr r5, [pc, #56] @ 67798 <__cxa_atexit@plt+0x5a458> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #48] @ 6779c <__cxa_atexit@plt+0x5a45c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e67c <__cxa_atexit@plt+0x6133c> │ │ │ │ + ldr r7, [pc, #12] @ 67794 <__cxa_atexit@plt+0x5a454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq r8, #228, 28 @ 0xe40 │ │ │ │ - moveq r8, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x03a16878 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r6, sp, #44, 8 @ 0x2c000000 │ │ │ │ + @ instruction: 0x03a1679c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6e6e4 <__cxa_atexit@plt+0x613a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str fp, [sp] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [pc, #296] @ 678e4 <__cxa_atexit@plt+0x5a5a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #292] @ 678e8 <__cxa_atexit@plt+0x5a5a8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr fp, [pc, #288] @ 678ec <__cxa_atexit@plt+0x5a5ac> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, r3 │ │ │ │ + add lr, r1, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 678d0 <__cxa_atexit@plt+0x5a590> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ + bne 67854 <__cxa_atexit@plt+0x5a514> │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r8, [r0, #8]! │ │ │ │ + add ip, r1, #6 │ │ │ │ + ldr r2, [r0, #-4] │ │ │ │ + stm r0, {r9, ip} │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 6788c <__cxa_atexit@plt+0x5a54c> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 678a4 <__cxa_atexit@plt+0x5a564> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str fp, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r3, r3, #12 │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e6d8 <__cxa_atexit@plt+0x61398> │ │ │ │ - ldr r2, [pc, #44] @ 6e6e8 <__cxa_atexit@plt+0x613a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + bne 677cc <__cxa_atexit@plt+0x5a48c> │ │ │ │ + add r6, r6, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - moveq r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r6, [pc, #148] @ 678f0 <__cxa_atexit@plt+0x5a5b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #144] @ 678f4 <__cxa_atexit@plt+0x5a5b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + ldr r6, [pc, #132] @ 678f8 <__cxa_atexit@plt+0x5a5b8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r1, [r2] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r1 │ │ │ │ + ldr r1, [pc, #80] @ 678fc <__cxa_atexit@plt+0x5a5bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0] │ │ │ │ + ldr r1, [pc, #72] @ 67900 <__cxa_atexit@plt+0x5a5c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + biceq r6, sp, #200, 6 @ 0x20000003 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x03a15668 │ │ │ │ + biceq r6, sp, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + biceq r6, sp, #224, 4 │ │ │ │ + @ instruction: 0x03a16638 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6e718 <__cxa_atexit@plt+0x613d8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67950 <__cxa_atexit@plt+0x5a610> │ │ │ │ + ldr r2, [pc, #72] @ 67978 <__cxa_atexit@plt+0x5a638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6796c <__cxa_atexit@plt+0x5a62c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 677ac <__cxa_atexit@plt+0x5a46c> │ │ │ │ + ldr r3, [pc, #36] @ 6797c <__cxa_atexit@plt+0x5a63c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r8, #4, 28 @ 0x40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #28] @ 67980 <__cxa_atexit@plt+0x5a640> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r6, sp, #52, 4 @ 0x40000003 │ │ │ │ + @ instruction: 0x03a165b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6e778 <__cxa_atexit@plt+0x61438> │ │ │ │ - ldr r7, [pc, #112] @ 6e7ac <__cxa_atexit@plt+0x6146c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67a28 <__cxa_atexit@plt+0x5a6e8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 67a80 <__cxa_atexit@plt+0x5a740> │ │ │ │ + ldr r8, [pc, #212] @ 67a8c <__cxa_atexit@plt+0x5a74c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #208] @ 67a90 <__cxa_atexit@plt+0x5a750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e798 <__cxa_atexit@plt+0x61458> │ │ │ │ - ldr r7, [pc, #80] @ 6e7b0 <__cxa_atexit@plt+0x61470> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e78c <__cxa_atexit@plt+0x6144c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #56] @ 6e7b8 <__cxa_atexit@plt+0x61478> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldmdb r3, {r1, r7} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r8, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 67a48 <__cxa_atexit@plt+0x5a708> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 67a54 <__cxa_atexit@plt+0x5a714> │ │ │ │ + ldr r2, [pc, #140] @ 67a94 <__cxa_atexit@plt+0x5a754> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 67a74 <__cxa_atexit@plt+0x5a734> │ │ │ │ + mov r7, r3 │ │ │ │ + b 677ac <__cxa_atexit@plt+0x5a46c> │ │ │ │ + ldr r3, [pc, #104] @ 67a98 <__cxa_atexit@plt+0x5a758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #92] @ 67a9c <__cxa_atexit@plt+0x5a75c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e7b4 <__cxa_atexit@plt+0x61474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #68] @ 67aa0 <__cxa_atexit@plt+0x5a760> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #60] @ 67aa4 <__cxa_atexit@plt+0x5a764> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff808 │ │ │ │ - moveq r8, #164, 26 @ 0x2900 │ │ │ │ - biceq r0, sp, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6e7f0 <__cxa_atexit@plt+0x614b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6e7f4 <__cxa_atexit@plt+0x614b4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq r6, sp, #204, 2 @ 0x33 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + biceq r6, sp, #88, 2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq r6, sp, #48, 2 │ │ │ │ + @ instruction: 0x03a16494 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67af4 <__cxa_atexit@plt+0x5a7b4> │ │ │ │ + ldr r2, [pc, #72] @ 67b1c <__cxa_atexit@plt+0x5a7dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 67b10 <__cxa_atexit@plt+0x5a7d0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 677ac <__cxa_atexit@plt+0x5a46c> │ │ │ │ + ldr r3, [pc, #36] @ 67b20 <__cxa_atexit@plt+0x5a7e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 67b24 <__cxa_atexit@plt+0x5a7e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r0, sp, #44, 8 @ 0x2c000000 │ │ │ │ - biceq r0, sp, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e894 <__cxa_atexit@plt+0x61554> │ │ │ │ - ldr r3, [pc, #140] @ 6e8a4 <__cxa_atexit@plt+0x61564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e878 <__cxa_atexit@plt+0x61538> │ │ │ │ - ldr r7, [pc, #116] @ 6e8a8 <__cxa_atexit@plt+0x61568> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e888 <__cxa_atexit@plt+0x61548> │ │ │ │ - ldr r1, [pc, #80] @ 6e8ac <__cxa_atexit@plt+0x6156c> │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r6, sp, #144 @ 0x90 │ │ │ │ + @ instruction: 0x03a16414 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67b68 <__cxa_atexit@plt+0x5a828> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #68] @ 67b94 <__cxa_atexit@plt+0x5a854> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e8b0 <__cxa_atexit@plt+0x61570> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 67b88 <__cxa_atexit@plt+0x5a848> │ │ │ │ + mov r7, r3 │ │ │ │ + b 67bac <__cxa_atexit@plt+0x5a86c> │ │ │ │ + ldr r3, [pc, #40] @ 67b98 <__cxa_atexit@plt+0x5a858> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 67b9c <__cxa_atexit@plt+0x5a85c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq r8, #224, 24 @ 0xe000 │ │ │ │ - moveq r8, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a160b4 │ │ │ │ + @ instruction: 0x03a1639c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6e918 <__cxa_atexit@plt+0x615d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ + bne 67bfc <__cxa_atexit@plt+0x5a8bc> │ │ │ │ + ldr r2, [pc, #204] @ 67c8c <__cxa_atexit@plt+0x5a94c> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e90c <__cxa_atexit@plt+0x615cc> │ │ │ │ - ldr r2, [pc, #44] @ 6e91c <__cxa_atexit@plt+0x615dc> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 67c18 <__cxa_atexit@plt+0x5a8d8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 67c24 <__cxa_atexit@plt+0x5a8e4> │ │ │ │ + ldr r2, [pc, #172] @ 67c90 <__cxa_atexit@plt+0x5a950> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r9, [pc, #168] @ 67c94 <__cxa_atexit@plt+0x5a954> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #148] @ 67c98 <__cxa_atexit@plt+0x5a958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #136] @ 67c9c <__cxa_atexit@plt+0x5a95c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - moveq r8, #84, 24 @ 0x5400 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 67c78 <__cxa_atexit@plt+0x5a938> │ │ │ │ + ldr r7, [pc, #100] @ 67ca0 <__cxa_atexit@plt+0x5a960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ 67ca4 <__cxa_atexit@plt+0x5a964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r3, #3 │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 67ca8 <__cxa_atexit@plt+0x5a968> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x03a16040 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x03a16018 │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0x03a16274 │ │ │ │ + biceq r5, sp, #48, 30 @ 0xc0 │ │ │ │ + @ instruction: 0x03a16290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6e94c <__cxa_atexit@plt+0x6160c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 67ce0 <__cxa_atexit@plt+0x5a9a0> │ │ │ │ + ldr r3, [pc, #120] @ 67d44 <__cxa_atexit@plt+0x5aa04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r9, [pc, #116] @ 67d48 <__cxa_atexit@plt+0x5aa08> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r8, #36, 24 @ 0x2400 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 67d34 <__cxa_atexit@plt+0x5a9f4> │ │ │ │ + ldr r7, [pc, #84] @ 67d4c <__cxa_atexit@plt+0x5aa0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 67d50 <__cxa_atexit@plt+0x5aa10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r2, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 67d54 <__cxa_atexit@plt+0x5aa14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x03a15f58 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + @ instruction: 0x03a161b8 │ │ │ │ + biceq r5, sp, #116, 28 @ 0x740 │ │ │ │ + @ instruction: 0x03a161e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6e994 <__cxa_atexit@plt+0x61654> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6e9a8 <__cxa_atexit@plt+0x61668> │ │ │ │ - ldr r7, [pc, #64] @ 6e9bc <__cxa_atexit@plt+0x6167c> │ │ │ │ + bne 67dbc <__cxa_atexit@plt+0x5aa7c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 67e14 <__cxa_atexit@plt+0x5aad4> │ │ │ │ + ldr r7, [pc, #172] @ 67e38 <__cxa_atexit@plt+0x5aaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6e99c <__cxa_atexit@plt+0x6165c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ + ldr r1, [pc, #168] @ 67e3c <__cxa_atexit@plt+0x5aafc> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e9c0 <__cxa_atexit@plt+0x61680> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r7, r1, #3 │ │ │ │ + ldr r1, [pc, #152] @ 67e40 <__cxa_atexit@plt+0x5ab00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 67e08 <__cxa_atexit@plt+0x5aac8> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 67e1c <__cxa_atexit@plt+0x5aadc> │ │ │ │ + ldr r7, [pc, #92] @ 67e2c <__cxa_atexit@plt+0x5aaec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 67e30 <__cxa_atexit@plt+0x5aaf0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #68] @ 67e34 <__cxa_atexit@plt+0x5aaf4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r8, #252, 22 @ 0x3f000 │ │ │ │ - moveq r8, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #24 │ │ │ │ + b 67e20 <__cxa_atexit@plt+0x5aae0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + biceq r6, sp, #248 @ 0xf8 │ │ │ │ + biceq r5, sp, #156, 26 @ 0x2700 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0x03a16128 │ │ │ │ + biceq r5, sp, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ea0c <__cxa_atexit@plt+0x616cc> │ │ │ │ - ldr r7, [pc, #52] @ 6ea1c <__cxa_atexit@plt+0x616dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6ea00 <__cxa_atexit@plt+0x616c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 67e7c <__cxa_atexit@plt+0x5ab3c> │ │ │ │ + ldr r3, [pc, #40] @ 67e94 <__cxa_atexit@plt+0x5ab54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6ea20 <__cxa_atexit@plt+0x616e0> │ │ │ │ + ldr r7, [pc, #20] @ 67e98 <__cxa_atexit@plt+0x5ab58> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r8, #152, 22 @ 0x26000 │ │ │ │ - moveq r8, #80, 22 @ 0x14000 │ │ │ │ + biceq r6, sp, #112 @ 0x70 │ │ │ │ + @ instruction: 0x03a16184 │ │ │ │ + cmneq fp, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #147849216 @ 0x8d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr ip, [pc, #476] @ 6ec20 <__cxa_atexit@plt+0x618e0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #472] @ 6ec24 <__cxa_atexit@plt+0x618e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #468] @ 6ec28 <__cxa_atexit@plt+0x618e8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 6eaf0 <__cxa_atexit@plt+0x617b0> │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r0, [r1, #-2] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 6eb6c <__cxa_atexit@plt+0x6182c> │ │ │ │ - ldr r0, [r8, #1] │ │ │ │ - ldr r2, [r8, #5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6ebec <__cxa_atexit@plt+0x618ac> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r1, [r0, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6eb1c <__cxa_atexit@plt+0x617dc> │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ec0c <__cxa_atexit@plt+0x618cc> │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - sub r3, r3, #12 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - tst r8, #3 │ │ │ │ - bne 6ea54 <__cxa_atexit@plt+0x61714> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6eb28 <__cxa_atexit@plt+0x617e8> │ │ │ │ - ldr r3, [pc, #304] @ 6ec30 <__cxa_atexit@plt+0x618f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ec04 <__cxa_atexit@plt+0x618c4> │ │ │ │ - b 6ee1c <__cxa_atexit@plt+0x61adc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 6eb58 <__cxa_atexit@plt+0x61818> │ │ │ │ - b 6ebd8 <__cxa_atexit@plt+0x61898> │ │ │ │ - ldr r2, [pc, #252] @ 6ec2c <__cxa_atexit@plt+0x618ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6ebf8 <__cxa_atexit@plt+0x618b8> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 6eb58 <__cxa_atexit@plt+0x61818> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #232] @ 6ec48 <__cxa_atexit@plt+0x61908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + cmneq fp, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #200] @ 6ec3c <__cxa_atexit@plt+0x618fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r8, #1] │ │ │ │ - ldr r2, [r8, #5] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 6ebf8 <__cxa_atexit@plt+0x618b8> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 6ebd8 <__cxa_atexit@plt+0x61898> │ │ │ │ - ldr r2, [pc, #144] @ 6ec40 <__cxa_atexit@plt+0x61900> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 6ec44 <__cxa_atexit@plt+0x61904> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4011f0 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ - ldr r7, [pc, #84] @ 6ec34 <__cxa_atexit@plt+0x618f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + cmneq fp, #10223616 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #29884416 @ 0x1c80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq fp, #49807360 @ 0x2f80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq fp, #655360 @ 0xa0000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #10944512 @ 0xa70000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #15794176 @ 0xf10000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #1032192 @ 0xfc000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #2342912 @ 0x23c000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r9, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, sl, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #188416 @ 0x2e000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, fp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, ip, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #831488 @ 0xcb000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, sp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, lr, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, pc, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #185344 @ 0x2d400 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r0, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #512 @ 0x200 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r1, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #20992 @ 0x5200 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #40192 @ 0x9d00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #60672 @ 0xed00 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #3648 @ 0xe40 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #8320 @ 0x2080 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #13184 @ 0x3380 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #1648 @ 0x670 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r9, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #2864 @ 0xb30 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, sl, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #4064 @ 0xfe0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, fp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #76, 30 @ 0x130 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, ip, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #620 @ 0x26c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, sp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, lr, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #47 @ 0x2f │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, pc, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #124 @ 0x7c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r0, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #197 @ 0xc5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r1, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-2147483644 @ 0x80000004 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-1073741802 @ 0xc0000016 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-1073741783 @ 0xc0000029 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #268435460 @ 0x10000004 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #144, 4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-1610612723 @ 0xa000000d │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-1677721600 @ 0x9c000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, r9, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-738197503 @ 0xd4000001 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, sl, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-134217726 @ 0xf8000002 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, fp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #150994944 @ 0x9000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, ip, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, sp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + eoreq r0, lr, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-318767104 @ 0xed000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + eoreq r0, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68380 <__cxa_atexit@plt+0x5b040> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 68388 <__cxa_atexit@plt+0x5b048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r5, sp, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 683c0 <__cxa_atexit@plt+0x5b080> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 683c8 <__cxa_atexit@plt+0x5b088> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, sp, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68400 <__cxa_atexit@plt+0x5b0c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 68408 <__cxa_atexit@plt+0x5b0c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, sp, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68440 <__cxa_atexit@plt+0x5b100> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 68448 <__cxa_atexit@plt+0x5b108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, sp, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68480 <__cxa_atexit@plt+0x5b140> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 68488 <__cxa_atexit@plt+0x5b148> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, sp, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 684d0 <__cxa_atexit@plt+0x5b190> │ │ │ │ + ldr r7, [pc, #52] @ 684e4 <__cxa_atexit@plt+0x5b1a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 684c4 <__cxa_atexit@plt+0x5b184> │ │ │ │ + mov r7, r9 │ │ │ │ + b 684f4 <__cxa_atexit@plt+0x5b1b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 6ec38 <__cxa_atexit@plt+0x618f8> │ │ │ │ + ldr r7, [pc, #16] @ 684e8 <__cxa_atexit@plt+0x5b1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, ip, ror #7 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - biceq r0, sp, #12, 4 @ 0xc0000000 │ │ │ │ - moveq r8, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - moveq r8, #156, 18 @ 0x270000 │ │ │ │ - biceq r0, sp, #136, 4 @ 0x80000008 │ │ │ │ - moveq r8, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a15b44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 68584 <__cxa_atexit@plt+0x5b244> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 685e8 <__cxa_atexit@plt+0x5b2a8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 6ec98 <__cxa_atexit@plt+0x61958> │ │ │ │ - ldr r3, [pc, #60] @ 6ecb0 <__cxa_atexit@plt+0x61970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 6ecb4 <__cxa_atexit@plt+0x61974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 4011f0 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ - ldr r7, [pc, #12] @ 6ecac <__cxa_atexit@plt+0x6196c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bne 68640 <__cxa_atexit@plt+0x5b300> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 68648 <__cxa_atexit@plt+0x5b308> │ │ │ │ + ldr lr, [pc, #296] @ 68660 <__cxa_atexit@plt+0x5b320> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #292] @ 68664 <__cxa_atexit@plt+0x5b324> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #288] @ 68668 <__cxa_atexit@plt+0x5b328> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r0, sp, #76, 2 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - moveq r8, #216, 16 @ 0xd80000 │ │ │ │ - moveq r8, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6ecec <__cxa_atexit@plt+0x619ac> │ │ │ │ - ldr r3, [pc, #36] @ 6ecfc <__cxa_atexit@plt+0x619bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 68648 <__cxa_atexit@plt+0x5b308> │ │ │ │ + ldr lr, [pc, #216] @ 68674 <__cxa_atexit@plt+0x5b334> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #212] @ 68678 <__cxa_atexit@plt+0x5b338> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #208] @ 6867c <__cxa_atexit@plt+0x5b33c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 68650 <__cxa_atexit@plt+0x5b310> │ │ │ │ + ldr lr, [pc, #108] @ 6866c <__cxa_atexit@plt+0x5b32c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 68670 <__cxa_atexit@plt+0x5b330> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 68654 <__cxa_atexit@plt+0x5b314> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + biceq r5, sp, #76, 18 @ 0x130000 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + biceq r5, sp, #92, 16 @ 0x5c0000 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + biceq r5, sp, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 686a8 <__cxa_atexit@plt+0x5b368> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #8] @ 686b8 <__cxa_atexit@plt+0x5b378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a15970 │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #172] @ 68778 <__cxa_atexit@plt+0x5b438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #168] @ 6877c <__cxa_atexit@plt+0x5b43c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + add r3, r6, sl │ │ │ │ + bne 68734 <__cxa_atexit@plt+0x5b3f4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 68758 <__cxa_atexit@plt+0x5b418> │ │ │ │ + ldr ip, [r8, #1] │ │ │ │ + ldr r7, [r8, #5] │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r0, r3, #7 │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r3, {r9, ip} │ │ │ │ + str r1, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6ecf4 <__cxa_atexit@plt+0x619b4> │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + beq 6874c <__cxa_atexit@plt+0x5b40c> │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 686d4 <__cxa_atexit@plt+0x5b394> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r0, [r6, #8]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - moveq r8, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6ed3c <__cxa_atexit@plt+0x619fc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6ed84 <__cxa_atexit@plt+0x61a44> │ │ │ │ - ldr r7, [pc, #148] @ 6edc4 <__cxa_atexit@plt+0x61a84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #32] @ 68780 <__cxa_atexit@plt+0x5b440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + biceq r5, sp, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 68800 <__cxa_atexit@plt+0x5b4c0> │ │ │ │ + add r9, r5, #4 │ │ │ │ + ldr r8, [pc, #104] @ 68818 <__cxa_atexit@plt+0x5b4d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 6881c <__cxa_atexit@plt+0x5b4dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 687f4 <__cxa_atexit@plt+0x5b4b4> │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #116] @ 6edb8 <__cxa_atexit@plt+0x61a78> │ │ │ │ + ldr r3, [pc, #24] @ 68820 <__cxa_atexit@plt+0x5b4e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r5, sp, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + @ instruction: 0x03a15814 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 68890 <__cxa_atexit@plt+0x5b550> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 68888 <__cxa_atexit@plt+0x5b548> │ │ │ │ + ldr r8, [pc, #40] @ 68898 <__cxa_atexit@plt+0x5b558> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 6889c <__cxa_atexit@plt+0x5b55c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #108, 2 │ │ │ │ + biceq r5, sp, #12, 6 @ 0x30000000 │ │ │ │ + @ instruction: 0x03a157cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 688fc <__cxa_atexit@plt+0x5b5bc> │ │ │ │ + ldr r2, [pc, #88] @ 68918 <__cxa_atexit@plt+0x5b5d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6eda4 <__cxa_atexit@plt+0x61a64> │ │ │ │ - ldr r7, [pc, #80] @ 6edbc <__cxa_atexit@plt+0x61a7c> │ │ │ │ + bhi 68904 <__cxa_atexit@plt+0x5b5c4> │ │ │ │ + ldr r7, [pc, #64] @ 6891c <__cxa_atexit@plt+0x5b5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6ed98 <__cxa_atexit@plt+0x61a58> │ │ │ │ + beq 688f0 <__cxa_atexit@plt+0x5b5b0> │ │ │ │ mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #40] @ 6edb4 <__cxa_atexit@plt+0x61a74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + b 68988 <__cxa_atexit@plt+0x5b648> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6edc0 <__cxa_atexit@plt+0x61a80> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 68920 <__cxa_atexit@plt+0x5b5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r0, sp, #96 @ 0x60 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - moveq r8, #0, 16 │ │ │ │ - biceq r0, sp, #184 @ 0xb8 │ │ │ │ - moveq r8, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6edfc <__cxa_atexit@plt+0x61abc> │ │ │ │ - ldr r3, [pc, #36] @ 6ee0c <__cxa_atexit@plt+0x61acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ee04 <__cxa_atexit@plt+0x61ac4> │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - moveq r8, #100, 14 @ 0x1900000 │ │ │ │ + biceq r5, sp, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x03a15768 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 6ee78 <__cxa_atexit@plt+0x61b38> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6ee8c <__cxa_atexit@plt+0x61b4c> │ │ │ │ - ldr r3, [pc, #140] @ 6eec4 <__cxa_atexit@plt+0x61b84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6eeac <__cxa_atexit@plt+0x61b6c> │ │ │ │ - ldr r7, [pc, #104] @ 6eec8 <__cxa_atexit@plt+0x61b88> │ │ │ │ + bhi 68964 <__cxa_atexit@plt+0x5b624> │ │ │ │ + ldr r7, [pc, #48] @ 68974 <__cxa_atexit@plt+0x5b634> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6eea0 <__cxa_atexit@plt+0x61b60> │ │ │ │ + beq 68958 <__cxa_atexit@plt+0x5b618> │ │ │ │ mov r7, r8 │ │ │ │ - b 6cae4 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ - ldr r7, [pc, #64] @ 6eec0 <__cxa_atexit@plt+0x61b80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6eebc <__cxa_atexit@plt+0x61b7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + b 68988 <__cxa_atexit@plt+0x5b648> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6eecc <__cxa_atexit@plt+0x61b8c> │ │ │ │ + ldr r7, [pc, #12] @ 68978 <__cxa_atexit@plt+0x5b638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #84, 30 @ 0x150 │ │ │ │ - biceq pc, ip, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffdc80 │ │ │ │ - moveq r8, #196, 10 @ 0x31000000 │ │ │ │ - moveq r8, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a15708 │ │ │ │ + @ instruction: 0x03a156f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 68a08 <__cxa_atexit@plt+0x5b6c8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 689f0 <__cxa_atexit@plt+0x5b6b0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ef04 <__cxa_atexit@plt+0x61bc4> │ │ │ │ - ldr r3, [pc, #36] @ 6ef14 <__cxa_atexit@plt+0x61bd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + bne 689f0 <__cxa_atexit@plt+0x5b6b0> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #228] @ 68aa4 <__cxa_atexit@plt+0x5b764> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ef0c <__cxa_atexit@plt+0x61bcc> │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 68a1c <__cxa_atexit@plt+0x5b6dc> │ │ │ │ + ldr r1, [r5] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 68a28 <__cxa_atexit@plt+0x5b6e8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #160] @ 68a98 <__cxa_atexit@plt+0x5b758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #152] @ 68a9c <__cxa_atexit@plt+0x5b75c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #144] @ 68aa0 <__cxa_atexit@plt+0x5b760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 68a84 <__cxa_atexit@plt+0x5b744> │ │ │ │ + ldr r2, [pc, #104] @ 68aa8 <__cxa_atexit@plt+0x5b768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #100] @ 68aac <__cxa_atexit@plt+0x5b76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #17 │ │ │ │ + ldr r8, [pc, #84] @ 68ab0 <__cxa_atexit@plt+0x5b770> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, lr, #3 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r6, r8} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a1566c │ │ │ │ + @ instruction: 0x03a15660 │ │ │ │ + @ instruction: 0x03a1563c │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0x03a155f0 │ │ │ │ + biceq r5, sp, #16, 8 @ 0x10000000 │ │ │ │ + @ instruction: 0x03a155b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 6ef3c <__cxa_atexit@plt+0x61bfc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + bne 68ae0 <__cxa_atexit@plt+0x5b7a0> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #12] @ 6ef50 <__cxa_atexit@plt+0x61c10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #164, 28 @ 0xa40 │ │ │ │ - moveq r8, #28, 12 @ 0x1c00000 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 68b3c <__cxa_atexit@plt+0x5b7fc> │ │ │ │ + ldr r1, [pc, #84] @ 68b4c <__cxa_atexit@plt+0x5b80c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ 68b50 <__cxa_atexit@plt+0x5b810> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #17 │ │ │ │ + ldr r8, [pc, #64] @ 68b54 <__cxa_atexit@plt+0x5b814> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r0, lr, #3 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r6, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0x03a15538 │ │ │ │ + biceq r5, sp, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6eff4 <__cxa_atexit@plt+0x61cb4> │ │ │ │ - ldr r3, [pc, #140] @ 6f004 <__cxa_atexit@plt+0x61cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6efd8 <__cxa_atexit@plt+0x61c98> │ │ │ │ - ldr r7, [pc, #116] @ 6f008 <__cxa_atexit@plt+0x61cc8> │ │ │ │ + bhi 68b80 <__cxa_atexit@plt+0x5b840> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + ldr r7, [pc, #8] @ 68b90 <__cxa_atexit@plt+0x5b850> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a154fc │ │ │ │ + str r7, [sp] │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [pc, #220] @ 68c80 <__cxa_atexit@plt+0x5b940> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #216] @ 68c84 <__cxa_atexit@plt+0x5b944> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #212] @ 68c88 <__cxa_atexit@plt+0x5b948> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + and r2, r0, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 68c2c <__cxa_atexit@plt+0x5b8ec> │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + str r0, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ + str r9, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6efe8 <__cxa_atexit@plt+0x61ca8> │ │ │ │ - ldr r1, [pc, #80] @ 6f00c <__cxa_atexit@plt+0x61ccc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + beq 68c40 <__cxa_atexit@plt+0x5b900> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, sl │ │ │ │ + add r3, r0, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 68c68 <__cxa_atexit@plt+0x5b928> │ │ │ │ + ldm r5, {r2, ip} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add fp, r0, #5 │ │ │ │ + str lr, [r5] │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r8, [r0, #4] │ │ │ │ + add r0, r0, #8 │ │ │ │ + stm r0, {r1, r7, ip} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 68c54 <__cxa_atexit@plt+0x5b914> │ │ │ │ + str r2, [r5] │ │ │ │ + add sl, sl, #16 │ │ │ │ + b 68bb4 <__cxa_atexit@plt+0x5b874> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r6, r6, sl │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ + add r6, r6, sl │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6f010 <__cxa_atexit@plt+0x61cd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq r8, #184, 10 @ 0x2e000000 │ │ │ │ - moveq r8, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6f078 <__cxa_atexit@plt+0x61d38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f06c <__cxa_atexit@plt+0x61d2c> │ │ │ │ - ldr r2, [pc, #44] @ 6f07c <__cxa_atexit@plt+0x61d3c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + biceq r5, sp, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68d00 <__cxa_atexit@plt+0x5b9c0> │ │ │ │ + ldr r2, [pc, #92] @ 68d0c <__cxa_atexit@plt+0x5b9cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr lr, [pc, #88] @ 68d10 <__cxa_atexit@plt+0x5b9d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 68cf8 <__cxa_atexit@plt+0x5b9b8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - moveq r8, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6f0ac <__cxa_atexit@plt+0x61d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r8, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6f0e4 <__cxa_atexit@plt+0x61da4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 6f130 <__cxa_atexit@plt+0x61df0> │ │ │ │ - ldr r7, [pc, #192] @ 6f198 <__cxa_atexit@plt+0x61e58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - ldr r3, [r2, #-4] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6f150 <__cxa_atexit@plt+0x61e10> │ │ │ │ - ldr r7, [pc, #136] @ 6f188 <__cxa_atexit@plt+0x61e48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ + biceq r5, sp, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + @ instruction: 0x03a15344 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68d84 <__cxa_atexit@plt+0x5ba44> │ │ │ │ + ldr r2, [pc, #88] @ 68da0 <__cxa_atexit@plt+0x5ba60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6f168 <__cxa_atexit@plt+0x61e28> │ │ │ │ - ldr r7, [pc, #116] @ 6f18c <__cxa_atexit@plt+0x61e4c> │ │ │ │ + bhi 68d8c <__cxa_atexit@plt+0x5ba4c> │ │ │ │ + ldr r7, [pc, #64] @ 68da4 <__cxa_atexit@plt+0x5ba64> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f144 <__cxa_atexit@plt+0x61e04> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #76] @ 6f184 <__cxa_atexit@plt+0x61e44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 68d78 <__cxa_atexit@plt+0x5ba38> │ │ │ │ + mov r7, r8 │ │ │ │ + b 68988 <__cxa_atexit@plt+0x5b648> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 6f194 <__cxa_atexit@plt+0x61e54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6f190 <__cxa_atexit@plt+0x61e50> │ │ │ │ + ldr r7, [pc, #20] @ 68da8 <__cxa_atexit@plt+0x5ba68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - moveq r8, #60, 8 @ 0x3c000000 │ │ │ │ - moveq r8, #100, 8 @ 0x64000000 │ │ │ │ - biceq pc, ip, #32, 22 @ 0x8000 │ │ │ │ - moveq r8, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r4, sp, #64, 28 @ 0x400 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0x03a152e0 │ │ │ │ + @ instruction: 0x03a152c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f1fc <__cxa_atexit@plt+0x61ebc> │ │ │ │ - ldr r7, [pc, #108] @ 6f22c <__cxa_atexit@plt+0x61eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 68e08 <__cxa_atexit@plt+0x5bac8> │ │ │ │ + ldr r2, [pc, #88] @ 68e24 <__cxa_atexit@plt+0x5bae4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6f20c <__cxa_atexit@plt+0x61ecc> │ │ │ │ - ldr r7, [pc, #88] @ 6f230 <__cxa_atexit@plt+0x61ef0> │ │ │ │ + bhi 68e10 <__cxa_atexit@plt+0x5bad0> │ │ │ │ + ldr r7, [pc, #64] @ 68e28 <__cxa_atexit@plt+0x5bae8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f1f0 <__cxa_atexit@plt+0x61eb0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 68dfc <__cxa_atexit@plt+0x5babc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 68988 <__cxa_atexit@plt+0x5b648> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6f238 <__cxa_atexit@plt+0x61ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6f234 <__cxa_atexit@plt+0x61ef4> │ │ │ │ + ldr r7, [pc, #20] @ 68e2c <__cxa_atexit@plt+0x5baec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff854 │ │ │ │ - moveq r8, #152, 6 @ 0x60000002 │ │ │ │ - moveq r8, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6f270 <__cxa_atexit@plt+0x61f30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6f274 <__cxa_atexit@plt+0x61f34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #128, 18 @ 0x200000 │ │ │ │ - biceq pc, ip, #164, 18 @ 0x290000 │ │ │ │ - moveq r8, #248, 4 @ 0x8000000f │ │ │ │ + biceq r4, sp, #188, 26 @ 0x2f00 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0x03a1525c │ │ │ │ + @ instruction: 0x03a15238 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6f314 <__cxa_atexit@plt+0x61fd4> │ │ │ │ - ldr r3, [pc, #136] @ 6f324 <__cxa_atexit@plt+0x61fe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f2f8 <__cxa_atexit@plt+0x61fb8> │ │ │ │ - ldr r7, [pc, #112] @ 6f328 <__cxa_atexit@plt+0x61fe8> │ │ │ │ + bhi 68e5c <__cxa_atexit@plt+0x5bb1c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68e70 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + ldr r7, [pc, #8] @ 68e6c <__cxa_atexit@plt+0x5bb2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f308 <__cxa_atexit@plt+0x61fc8> │ │ │ │ - ldr r2, [pc, #76] @ 6f32c <__cxa_atexit@plt+0x61fec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x03a15224 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 68f0c <__cxa_atexit@plt+0x5bbcc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 68ef8 <__cxa_atexit@plt+0x5bbb8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 68ef8 <__cxa_atexit@plt+0x5bbb8> │ │ │ │ + ldr r2, [pc, #160] @ 68f48 <__cxa_atexit@plt+0x5bc08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 68f14 <__cxa_atexit@plt+0x5bbd4> │ │ │ │ + ldr r7, [pc, #128] @ 68f4c <__cxa_atexit@plt+0x5bc0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 68f24 <__cxa_atexit@plt+0x5bbe4> │ │ │ │ + ldr r7, [pc, #116] @ 68f58 <__cxa_atexit@plt+0x5bc18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #68] @ 68f44 <__cxa_atexit@plt+0x5bc04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, fp │ │ │ │ + b 6963c <__cxa_atexit@plt+0x5c2fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6f330 <__cxa_atexit@plt+0x61ff0> │ │ │ │ + ldr r7, [pc, #36] @ 68f50 <__cxa_atexit@plt+0x5bc10> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 68f54 <__cxa_atexit@plt+0x5bc14> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - moveq r8, #168, 4 @ 0x8000000a │ │ │ │ - moveq r8, #64, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6f398 <__cxa_atexit@plt+0x62058> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f38c <__cxa_atexit@plt+0x6204c> │ │ │ │ - ldr r2, [pc, #44] @ 6f39c <__cxa_atexit@plt+0x6205c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - moveq r8, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6f3cc <__cxa_atexit@plt+0x6208c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r8, #164, 2 @ 0x29 │ │ │ │ + biceq r4, sp, #24, 26 @ 0x600 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x03a150f4 │ │ │ │ + biceq r4, sp, #176, 30 @ 0x2c0 │ │ │ │ + biceq r5, sp, #0 │ │ │ │ + @ instruction: 0x03a15110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6f404 <__cxa_atexit@plt+0x620c4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 6f444 <__cxa_atexit@plt+0x62104> │ │ │ │ - ldr r7, [pc, #144] @ 6f488 <__cxa_atexit@plt+0x62148> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #72] @ 68fbc <__cxa_atexit@plt+0x5bc7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68fa0 <__cxa_atexit@plt+0x5bc60> │ │ │ │ + ldr r7, [pc, #52] @ 68fc0 <__cxa_atexit@plt+0x5bc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 6f47c <__cxa_atexit@plt+0x6213c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #28] @ 68fc4 <__cxa_atexit@plt+0x5bc84> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 68fc8 <__cxa_atexit@plt+0x5bc88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r4, sp, #88, 30 @ 0x160 │ │ │ │ + @ instruction: 0x03a15078 │ │ │ │ + biceq r4, sp, #52, 30 @ 0xd0 │ │ │ │ + @ instruction: 0x03a150a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6903c <__cxa_atexit@plt+0x5bcfc> │ │ │ │ + ldr r2, [pc, #148] @ 69080 <__cxa_atexit@plt+0x5bd40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f464 <__cxa_atexit@plt+0x62124> │ │ │ │ - ldr r7, [pc, #80] @ 6f480 <__cxa_atexit@plt+0x62140> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 69050 <__cxa_atexit@plt+0x5bd10> │ │ │ │ + ldr r7, [pc, #116] @ 69084 <__cxa_atexit@plt+0x5bd44> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6f458 <__cxa_atexit@plt+0x62118> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #44] @ 6f478 <__cxa_atexit@plt+0x62138> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69060 <__cxa_atexit@plt+0x5bd20> │ │ │ │ + ldr r7, [pc, #108] @ 69094 <__cxa_atexit@plt+0x5bd54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #76] @ 69090 <__cxa_atexit@plt+0x5bd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6f484 <__cxa_atexit@plt+0x62144> │ │ │ │ + ldr r7, [pc, #32] @ 69088 <__cxa_atexit@plt+0x5bd48> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 6908c <__cxa_atexit@plt+0x5bd4c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff5fc │ │ │ │ - moveq r8, #64, 2 │ │ │ │ - biceq pc, ip, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6f4c0 <__cxa_atexit@plt+0x62180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6f4c4 <__cxa_atexit@plt+0x62184> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x03a14fb8 │ │ │ │ + biceq r4, sp, #116, 28 @ 0x740 │ │ │ │ + biceq r4, sp, #212, 22 @ 0x35000 │ │ │ │ + biceq r4, sp, #188, 28 @ 0xbc0 │ │ │ │ + @ instruction: 0x03a14fd4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #72] @ 690f8 <__cxa_atexit@plt+0x5bdb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 690dc <__cxa_atexit@plt+0x5bd9c> │ │ │ │ + ldr r7, [pc, #52] @ 690fc <__cxa_atexit@plt+0x5bdbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 686bc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #28] @ 69100 <__cxa_atexit@plt+0x5bdc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 69104 <__cxa_atexit@plt+0x5bdc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #92, 14 @ 0x1700000 │ │ │ │ - biceq pc, ip, #40, 14 @ 0xa00000 │ │ │ │ - moveq r8, #168 @ 0xa8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f56c <__cxa_atexit@plt+0x6222c> │ │ │ │ - ldr r3, [pc, #144] @ 6f57c <__cxa_atexit@plt+0x6223c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r4, sp, #28, 28 @ 0x1c0 │ │ │ │ + @ instruction: 0x03a14f3c │ │ │ │ + biceq r4, sp, #248, 26 @ 0x3e00 │ │ │ │ + @ instruction: 0x03a14f64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 69140 <__cxa_atexit@plt+0x5be00> │ │ │ │ + ldr r3, [pc, #48] @ 69158 <__cxa_atexit@plt+0x5be18> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f550 <__cxa_atexit@plt+0x62210> │ │ │ │ - ldr r7, [pc, #120] @ 6f580 <__cxa_atexit@plt+0x62240> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #12] @ 69154 <__cxa_atexit@plt+0x5be14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + biceq r4, sp, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a14f10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 691d8 <__cxa_atexit@plt+0x5be98> │ │ │ │ + ldr r7, [pc, #136] @ 69204 <__cxa_atexit@plt+0x5bec4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 691ec <__cxa_atexit@plt+0x5beac> │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 691d8 <__cxa_atexit@plt+0x5be98> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #96] @ 69208 <__cxa_atexit@plt+0x5bec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6f560 <__cxa_atexit@plt+0x62220> │ │ │ │ - ldr r3, [pc, #76] @ 6f584 <__cxa_atexit@plt+0x62244> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 691f8 <__cxa_atexit@plt+0x5beb8> │ │ │ │ + ldr r2, [pc, #72] @ 6920c <__cxa_atexit@plt+0x5becc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #48] @ 69210 <__cxa_atexit@plt+0x5bed0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6f588 <__cxa_atexit@plt+0x62248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - moveq r8, #88 @ 0x58 │ │ │ │ - moveq r7, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + biceq r4, sp, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0x03a14e58 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69274 <__cxa_atexit@plt+0x5bf34> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 6f5f8 <__cxa_atexit@plt+0x622b8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ 69294 <__cxa_atexit@plt+0x5bf54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6f5ec <__cxa_atexit@plt+0x622ac> │ │ │ │ - ldr r3, [pc, #44] @ 6f5fc <__cxa_atexit@plt+0x622bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 69288 <__cxa_atexit@plt+0x5bf48> │ │ │ │ + ldr r2, [pc, #56] @ 69298 <__cxa_atexit@plt+0x5bf58> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #32] @ 6929c <__cxa_atexit@plt+0x5bf5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - moveq r7, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r4, sp, #156, 18 @ 0x270000 │ │ │ │ + @ instruction: 0x03a14dcc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 6f630 <__cxa_atexit@plt+0x622f0> │ │ │ │ + ldr r3, [pc, #16] @ 692c4 <__cxa_atexit@plt+0x5bf84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - moveq r7, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a14da4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + add r2, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69300 <__cxa_atexit@plt+0x5bfc0> │ │ │ │ + ldr r3, [pc, #164] @ 69390 <__cxa_atexit@plt+0x5c050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1d1bac <__cxa_atexit@plt+0x1c486c> │ │ │ │ + ldr r7, [pc, #124] @ 69384 <__cxa_atexit@plt+0x5c044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 69358 <__cxa_atexit@plt+0x5c018> │ │ │ │ + str r3, [r2] │ │ │ │ cmp r7, #2 │ │ │ │ - beq 6f660 <__cxa_atexit@plt+0x62320> │ │ │ │ - cmp r7, #3 │ │ │ │ + bne 69368 <__cxa_atexit@plt+0x5c028> │ │ │ │ + ldr r2, [pc, #92] @ 69388 <__cxa_atexit@plt+0x5c048> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6937c <__cxa_atexit@plt+0x5c03c> │ │ │ │ + ldr r3, [pc, #68] @ 6938c <__cxa_atexit@plt+0x5c04c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 69394 <__cxa_atexit@plt+0x5c054> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + biceq r4, sp, #168, 16 @ 0xa80000 │ │ │ │ + @ instruction: 0x03a14cd4 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 693c4 <__cxa_atexit@plt+0x5c084> │ │ │ │ + ldr r7, [pc, #40] @ 693e0 <__cxa_atexit@plt+0x5c0a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 693dc <__cxa_atexit@plt+0x5c09c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1d1bac <__cxa_atexit@plt+0x1c486c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r4, sp, #96, 16 @ 0x600000 │ │ │ │ + @ instruction: 0x03a14c88 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69410 <__cxa_atexit@plt+0x5c0d0> │ │ │ │ + ldr r7, [pc, #252] @ 69500 <__cxa_atexit@plt+0x5c1c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldreq r7, [r5, #-8] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 6f6c0 <__cxa_atexit@plt+0x62380> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 694c8 <__cxa_atexit@plt+0x5c188> │ │ │ │ + ldr r2, [pc, #188] @ 694e8 <__cxa_atexit@plt+0x5c1a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ 694ec <__cxa_atexit@plt+0x5c1ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r0, [r7, #12]! │ │ │ │ + ldr lr, [pc, #172] @ 694f0 <__cxa_atexit@plt+0x5c1b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r9, [pc, #160] @ 694f4 <__cxa_atexit@plt+0x5c1b4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #5 │ │ │ │ + ldr r1, [r7, #-8] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 694b8 <__cxa_atexit@plt+0x5c178> │ │ │ │ + ldr r7, [pc, #104] @ 694f8 <__cxa_atexit@plt+0x5c1b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + ldr r9, [r3, #16]! │ │ │ │ str r7, [r3] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6f6ac <__cxa_atexit@plt+0x6236c> │ │ │ │ - ldr r7, [pc, #56] @ 6f6c4 <__cxa_atexit@plt+0x62384> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6f6a0 <__cxa_atexit@plt+0x62360> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ + bhi 694d4 <__cxa_atexit@plt+0x5c194> │ │ │ │ + str r8, [r5, #8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6f6c8 <__cxa_atexit@plt+0x62388> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 694fc <__cxa_atexit@plt+0x5c1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff3a0 │ │ │ │ - moveq r7, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + biceq r4, sp, #44, 20 @ 0x2c000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x03a14ba8 │ │ │ │ + biceq r4, sp, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - moveq r7, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6ef64 <__cxa_atexit@plt+0x61c24> │ │ │ │ - moveq r7, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f7b0 <__cxa_atexit@plt+0x62470> │ │ │ │ - ldr r3, [pc, #140] @ 6f7c0 <__cxa_atexit@plt+0x62480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6f794 <__cxa_atexit@plt+0x62454> │ │ │ │ - ldr r7, [pc, #116] @ 6f7c4 <__cxa_atexit@plt+0x62484> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ 69554 <__cxa_atexit@plt+0x5c214> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f7a4 <__cxa_atexit@plt+0x62464> │ │ │ │ - ldr r1, [pc, #80] @ 6f7c8 <__cxa_atexit@plt+0x62488> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6f7cc <__cxa_atexit@plt+0x6248c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69540 <__cxa_atexit@plt+0x5c200> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + ldr r7, [pc, #16] @ 69558 <__cxa_atexit@plt+0x5c218> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - moveq r7, #36, 28 @ 0x240 │ │ │ │ - moveq r7, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a14b3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69590 <__cxa_atexit@plt+0x5c250> │ │ │ │ + ldr r2, [pc, #40] @ 695a8 <__cxa_atexit@plt+0x5c268> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 695ac <__cxa_atexit@plt+0x5c26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, sp, #156, 12 @ 0x9c00000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a14abc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 6f834 <__cxa_atexit@plt+0x624f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69610 <__cxa_atexit@plt+0x5c2d0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ 69630 <__cxa_atexit@plt+0x5c2f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6f828 <__cxa_atexit@plt+0x624e8> │ │ │ │ - ldr r2, [pc, #44] @ 6f838 <__cxa_atexit@plt+0x624f8> │ │ │ │ + beq 69624 <__cxa_atexit@plt+0x5c2e4> │ │ │ │ + ldr r2, [pc, #56] @ 69634 <__cxa_atexit@plt+0x5c2f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #32] @ 69638 <__cxa_atexit@plt+0x5c2f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - moveq r7, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6f868 <__cxa_atexit@plt+0x62528> │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + biceq r4, sp, #0, 12 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 696c0 <__cxa_atexit@plt+0x5c380> │ │ │ │ + ldr lr, [pc, #120] @ 696d8 <__cxa_atexit@plt+0x5c398> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r8, [pc, #100] @ 696dc <__cxa_atexit@plt+0x5c39c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #96] @ 696e0 <__cxa_atexit@plt+0x5c3a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r3, {r9, ip} │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 696b8 <__cxa_atexit@plt+0x5c378> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 68e70 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 696e4 <__cxa_atexit@plt+0x5c3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - moveq r7, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + biceq r4, sp, #20, 10 @ 0x5000000 │ │ │ │ + biceq r4, sp, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x03a14984 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6f8a0 <__cxa_atexit@plt+0x62560> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 6f8e0 <__cxa_atexit@plt+0x625a0> │ │ │ │ - ldr r7, [pc, #144] @ 6f924 <__cxa_atexit@plt+0x625e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 6f918 <__cxa_atexit@plt+0x625d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6963c <__cxa_atexit@plt+0x5c2fc> │ │ │ │ + @ instruction: 0x03a1496c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 68e70 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + @ instruction: 0x03a14970 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69774 <__cxa_atexit@plt+0x5c434> │ │ │ │ + ldr r2, [pc, #88] @ 69790 <__cxa_atexit@plt+0x5c450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6f900 <__cxa_atexit@plt+0x625c0> │ │ │ │ - ldr r7, [pc, #80] @ 6f91c <__cxa_atexit@plt+0x625dc> │ │ │ │ + bhi 6977c <__cxa_atexit@plt+0x5c43c> │ │ │ │ + ldr r7, [pc, #64] @ 69794 <__cxa_atexit@plt+0x5c454> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6f8f4 <__cxa_atexit@plt+0x625b4> │ │ │ │ + beq 69768 <__cxa_atexit@plt+0x5c428> │ │ │ │ mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #44] @ 6f914 <__cxa_atexit@plt+0x625d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6f920 <__cxa_atexit@plt+0x625e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 69798 <__cxa_atexit@plt+0x5c458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, ip, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - moveq r7, #164, 24 @ 0xa400 │ │ │ │ - biceq pc, ip, #56, 6 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6f95c <__cxa_atexit@plt+0x6261c> │ │ │ │ + biceq r4, sp, #80, 8 @ 0x50000000 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + @ instruction: 0x03a1490c │ │ │ │ + @ instruction: 0x03a148ec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 697f8 <__cxa_atexit@plt+0x5c4b8> │ │ │ │ + ldr r2, [pc, #88] @ 69814 <__cxa_atexit@plt+0x5c4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6f960 <__cxa_atexit@plt+0x62620> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq pc, ip, #192, 4 │ │ │ │ - biceq pc, ip, #140, 4 @ 0xc0000008 │ │ │ │ - moveq r7, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fa08 <__cxa_atexit@plt+0x626c8> │ │ │ │ - ldr r3, [pc, #144] @ 6fa18 <__cxa_atexit@plt+0x626d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f9ec <__cxa_atexit@plt+0x626ac> │ │ │ │ - ldr r7, [pc, #120] @ 6fa1c <__cxa_atexit@plt+0x626dc> │ │ │ │ + bhi 69800 <__cxa_atexit@plt+0x5c4c0> │ │ │ │ + ldr r7, [pc, #64] @ 69818 <__cxa_atexit@plt+0x5c4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f9fc <__cxa_atexit@plt+0x626bc> │ │ │ │ - ldr r3, [pc, #76] @ 6fa20 <__cxa_atexit@plt+0x626e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 697ec <__cxa_atexit@plt+0x5c4ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6fa24 <__cxa_atexit@plt+0x626e4> │ │ │ │ + ldr r7, [pc, #20] @ 6981c <__cxa_atexit@plt+0x5c4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - moveq r7, #212, 22 @ 0x35000 │ │ │ │ - moveq r7, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 6fa94 <__cxa_atexit@plt+0x62754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fa88 <__cxa_atexit@plt+0x62748> │ │ │ │ - ldr r3, [pc, #44] @ 6fa98 <__cxa_atexit@plt+0x62758> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - moveq r7, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 6facc <__cxa_atexit@plt+0x6278c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - moveq r7, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 6fafc <__cxa_atexit@plt+0x627bc> │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldreq r7, [r5, #-4] │ │ │ │ - ldrne r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 6fb5c <__cxa_atexit@plt+0x6281c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ + biceq r4, sp, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0x03a14888 │ │ │ │ + @ instruction: 0x03a14868 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6987c <__cxa_atexit@plt+0x5c53c> │ │ │ │ + ldr r2, [pc, #88] @ 69898 <__cxa_atexit@plt+0x5c558> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fb48 <__cxa_atexit@plt+0x62808> │ │ │ │ - ldr r7, [pc, #56] @ 6fb60 <__cxa_atexit@plt+0x62820> │ │ │ │ + bhi 69884 <__cxa_atexit@plt+0x5c544> │ │ │ │ + ldr r7, [pc, #64] @ 6989c <__cxa_atexit@plt+0x5c55c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6fb3c <__cxa_atexit@plt+0x627fc> │ │ │ │ + beq 69870 <__cxa_atexit@plt+0x5c530> │ │ │ │ mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6fb64 <__cxa_atexit@plt+0x62824> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 698a0 <__cxa_atexit@plt+0x5c560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffef04 │ │ │ │ - moveq r7, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - moveq r7, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r4, sp, #72, 6 @ 0x20000001 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0x03a14804 │ │ │ │ + @ instruction: 0x03a147e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6fbec <__cxa_atexit@plt+0x628ac> │ │ │ │ - ldr r7, [pc, #96] @ 6fc10 <__cxa_atexit@plt+0x628d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 69900 <__cxa_atexit@plt+0x5c5c0> │ │ │ │ + ldr r2, [pc, #88] @ 6991c <__cxa_atexit@plt+0x5c5dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fbfc <__cxa_atexit@plt+0x628bc> │ │ │ │ - ldr r7, [pc, #76] @ 6fc14 <__cxa_atexit@plt+0x628d4> │ │ │ │ + bhi 69908 <__cxa_atexit@plt+0x5c5c8> │ │ │ │ + ldr r7, [pc, #64] @ 69920 <__cxa_atexit@plt+0x5c5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 6fbe0 <__cxa_atexit@plt+0x628a0> │ │ │ │ + beq 698f4 <__cxa_atexit@plt+0x5c5b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6fc1c <__cxa_atexit@plt+0x628dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6fc18 <__cxa_atexit@plt+0x628d8> │ │ │ │ + ldr r7, [pc, #20] @ 69924 <__cxa_atexit@plt+0x5c5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffee64 │ │ │ │ - moveq r7, #168, 18 @ 0x2a0000 │ │ │ │ - moveq r7, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6fc54 <__cxa_atexit@plt+0x62914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6fc58 <__cxa_atexit@plt+0x62918> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, ip, #200, 30 @ 0x320 │ │ │ │ - biceq lr, ip, #148, 30 @ 0x250 │ │ │ │ - moveq r7, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r4, sp, #196, 4 @ 0x4000000c │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x03a14780 │ │ │ │ + @ instruction: 0x03a14760 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6fcbc <__cxa_atexit@plt+0x6297c> │ │ │ │ - ldr r7, [pc, #108] @ 6fcec <__cxa_atexit@plt+0x629ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + bhi 69984 <__cxa_atexit@plt+0x5c644> │ │ │ │ + ldr r2, [pc, #88] @ 699a0 <__cxa_atexit@plt+0x5c660> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fccc <__cxa_atexit@plt+0x6298c> │ │ │ │ - ldr r7, [pc, #88] @ 6fcf0 <__cxa_atexit@plt+0x629b0> │ │ │ │ + bhi 6998c <__cxa_atexit@plt+0x5c64c> │ │ │ │ + ldr r7, [pc, #64] @ 699a4 <__cxa_atexit@plt+0x5c664> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6fcb0 <__cxa_atexit@plt+0x62970> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69978 <__cxa_atexit@plt+0x5c638> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6fcf8 <__cxa_atexit@plt+0x629b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b 6fcdc <__cxa_atexit@plt+0x6299c> │ │ │ │ - ldr r7, [pc, #32] @ 6fcf4 <__cxa_atexit@plt+0x629b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 699a8 <__cxa_atexit@plt+0x5c668> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffed94 │ │ │ │ - moveq r7, #216, 16 @ 0xd80000 │ │ │ │ - moveq r7, #40, 18 @ 0xa0000 │ │ │ │ - moveq r7, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r4, sp, #64, 4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x03a146fc │ │ │ │ + @ instruction: 0x03a146d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fd44 <__cxa_atexit@plt+0x62a04> │ │ │ │ - ldr r7, [pc, #52] @ 6fd54 <__cxa_atexit@plt+0x62a14> │ │ │ │ + bhi 699f0 <__cxa_atexit@plt+0x5c6b0> │ │ │ │ + ldr r7, [pc, #48] @ 69a00 <__cxa_atexit@plt+0x5c6c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 6fd38 <__cxa_atexit@plt+0x629f8> │ │ │ │ + beq 699e4 <__cxa_atexit@plt+0x5c6a4> │ │ │ │ mov r7, r8 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6fd58 <__cxa_atexit@plt+0x62a18> │ │ │ │ + ldr r7, [pc, #12] @ 69a04 <__cxa_atexit@plt+0x5c6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r7, #192, 16 @ 0xc00000 │ │ │ │ - moveq r7, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a14698 │ │ │ │ + @ instruction: 0x03a14680 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6fd98 <__cxa_atexit@plt+0x62a58> │ │ │ │ - ldr r2, [pc, #164] @ 6fe28 <__cxa_atexit@plt+0x62ae8> │ │ │ │ + mov r8, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 69aa0 <__cxa_atexit@plt+0x5c760> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 69b00 <__cxa_atexit@plt+0x5c7c0> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 69b4c <__cxa_atexit@plt+0x5c80c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 69b58 <__cxa_atexit@plt+0x5c818> │ │ │ │ + ldr r9, [pc, #320] @ 69b98 <__cxa_atexit@plt+0x5c858> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #316] @ 69b9c <__cxa_atexit@plt+0x5c85c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fe14 <__cxa_atexit@plt+0x62ad4> │ │ │ │ - b 6fe38 <__cxa_atexit@plt+0x62af8> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #116] @ 6fe1c <__cxa_atexit@plt+0x62adc> │ │ │ │ + ldr lr, [pc, #312] @ 69ba0 <__cxa_atexit@plt+0x5c860> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r8, #5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 69b58 <__cxa_atexit@plt+0x5c818> │ │ │ │ + ldr r9, [pc, #240] @ 69ba8 <__cxa_atexit@plt+0x5c868> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #236] @ 69bac <__cxa_atexit@plt+0x5c86c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #232] @ 69bb0 <__cxa_atexit@plt+0x5c870> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r1, [pc, #120] @ 69b8c <__cxa_atexit@plt+0x5c84c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6fddc <__cxa_atexit@plt+0x62a9c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6fde8 <__cxa_atexit@plt+0x62aa8> │ │ │ │ - ldr r7, [pc, #84] @ 6fe24 <__cxa_atexit@plt+0x62ae4> │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 69b6c <__cxa_atexit@plt+0x5c82c> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [pc, #104] @ 69ba4 <__cxa_atexit@plt+0x5c864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68e70 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #28] @ 69b90 <__cxa_atexit@plt+0x5c850> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ 69b94 <__cxa_atexit@plt+0x5c854> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 6fe20 <__cxa_atexit@plt+0x62ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fe14 <__cxa_atexit@plt+0x62ad4> │ │ │ │ - b 6ff6c <__cxa_atexit@plt+0x62c2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - biceq lr, ip, #252, 26 @ 0x3f00 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r7, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x03a14514 │ │ │ │ + biceq r4, sp, #28 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + biceq r4, sp, #44, 8 @ 0x2c000000 │ │ │ │ + biceq r4, sp, #92 @ 0x5c │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + biceq r4, sp, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0x03a144d4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6fe90 <__cxa_atexit@plt+0x62b50> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6feb0 <__cxa_atexit@plt+0x62b70> │ │ │ │ - ldr r7, [pc, #132] @ 6fee4 <__cxa_atexit@plt+0x62ba4> │ │ │ │ + bne 69be0 <__cxa_atexit@plt+0x5c8a0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 69c34 <__cxa_atexit@plt+0x5c8f4> │ │ │ │ + ldr r7, [pc, #76] @ 69c44 <__cxa_atexit@plt+0x5c904> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 69c48 <__cxa_atexit@plt+0x5c908> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + biceq r4, sp, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 6fec8 <__cxa_atexit@plt+0x62b88> │ │ │ │ - ldr r7, [pc, #112] @ 6fee8 <__cxa_atexit@plt+0x62ba8> │ │ │ │ + bhi 69c8c <__cxa_atexit@plt+0x5c94c> │ │ │ │ + ldr r7, [pc, #48] @ 69c9c <__cxa_atexit@plt+0x5c95c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6fea4 <__cxa_atexit@plt+0x62b64> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #92] @ 6fef4 <__cxa_atexit@plt+0x62bb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69c80 <__cxa_atexit@plt+0x5c940> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69cac <__cxa_atexit@plt+0x5c96c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 6fef0 <__cxa_atexit@plt+0x62bb0> │ │ │ │ + ldr r7, [pc, #12] @ 69ca0 <__cxa_atexit@plt+0x5c960> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6feec <__cxa_atexit@plt+0x62bac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a14404 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 69d0c <__cxa_atexit@plt+0x5c9cc> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [pc, #128] @ 69d50 <__cxa_atexit@plt+0x5ca10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 69d20 <__cxa_atexit@plt+0x5c9e0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 69d30 <__cxa_atexit@plt+0x5c9f0> │ │ │ │ + ldr r5, [pc, #96] @ 69d54 <__cxa_atexit@plt+0x5ca14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r5, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 69d44 <__cxa_atexit@plt+0x5ca04> │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + b 69da8 <__cxa_atexit@plt+0x5ca68> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3e0 │ │ │ │ - @ instruction: 0xffffebb4 │ │ │ │ - moveq r7, #220, 12 @ 0xdc00000 │ │ │ │ - moveq r7, #4, 14 @ 0x100000 │ │ │ │ - biceq lr, ip, #96, 26 @ 0x1800 │ │ │ │ - moveq r7, #180, 12 @ 0xb400000 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6ff24 <__cxa_atexit@plt+0x62be4> │ │ │ │ - ldr r7, [pc, #68] @ 6ff5c <__cxa_atexit@plt+0x62c1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + bne 69d88 <__cxa_atexit@plt+0x5ca48> │ │ │ │ + ldr r3, [pc, #40] @ 69d9c <__cxa_atexit@plt+0x5ca5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 69d94 <__cxa_atexit@plt+0x5ca54> │ │ │ │ + b 69da8 <__cxa_atexit@plt+0x5ca68> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 6ff58 <__cxa_atexit@plt+0x62c18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ff50 <__cxa_atexit@plt+0x62c10> │ │ │ │ - b 6ff6c <__cxa_atexit@plt+0x62c2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, ip, #180, 24 @ 0xb400 │ │ │ │ - moveq r7, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 69dd8 <__cxa_atexit@plt+0x5ca98> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 69e24 <__cxa_atexit@plt+0x5cae4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #100] @ 69e44 <__cxa_atexit@plt+0x5cb04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 69e18 <__cxa_atexit@plt+0x5cad8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 69e24 <__cxa_atexit@plt+0x5cae4> │ │ │ │ + ldr r2, [pc, #76] @ 69e48 <__cxa_atexit@plt+0x5cb08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6ffb4 <__cxa_atexit@plt+0x62c74> │ │ │ │ - ldr r3, [pc, #120] @ 70004 <__cxa_atexit@plt+0x62cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ cmp r2, #2 │ │ │ │ - beq 6ffd8 <__cxa_atexit@plt+0x62c98> │ │ │ │ + beq 69e30 <__cxa_atexit@plt+0x5caf0> │ │ │ │ cmp r2, #0 │ │ │ │ - beq 6ffd0 <__cxa_atexit@plt+0x62c90> │ │ │ │ - ldr r7, [pc, #96] @ 70008 <__cxa_atexit@plt+0x62cc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + bne 69e24 <__cxa_atexit@plt+0x5cae4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 69e4c <__cxa_atexit@plt+0x5cb0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 6fffc <__cxa_atexit@plt+0x62cbc> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x03a14214 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69e90 <__cxa_atexit@plt+0x5cb50> │ │ │ │ + ldr r3, [pc, #68] @ 69eb0 <__cxa_atexit@plt+0x5cb70> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6ffe8 <__cxa_atexit@plt+0x62ca8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6ffd8 <__cxa_atexit@plt+0x62c98> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 69e9c <__cxa_atexit@plt+0x5cb5c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 69e90 <__cxa_atexit@plt+0x5cb50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6ef64 <__cxa_atexit@plt+0x61c24> │ │ │ │ - ldr r7, [pc, #16] @ 70000 <__cxa_atexit@plt+0x62cc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq lr, ip, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq lr, ip, #80, 24 @ 0x5000 │ │ │ │ - moveq r7, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 70034 <__cxa_atexit@plt+0x62cf4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6ef64 <__cxa_atexit@plt+0x61c24> │ │ │ │ - ldr r7, [pc, #12] @ 70048 <__cxa_atexit@plt+0x62d08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #16] @ 69eb4 <__cxa_atexit@plt+0x5cb74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, #188, 22 @ 0x2f000 │ │ │ │ - moveq r7, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a141a8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 70078 <__cxa_atexit@plt+0x62d38> │ │ │ │ - ldr r7, [pc, #28] @ 70088 <__cxa_atexit@plt+0x62d48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldrne r7, [r5, #4] │ │ │ │ + ldreq r7, [pc, #12] @ 69ee0 <__cxa_atexit@plt+0x5cba0> │ │ │ │ + addeq r7, pc, r7 │ │ │ │ + addeq r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6ef64 <__cxa_atexit@plt+0x61c24> │ │ │ │ - biceq lr, ip, #96, 22 @ 0x18000 │ │ │ │ - moveq r7, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0x03a14178 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 700ec <__cxa_atexit@plt+0x62dac> │ │ │ │ - ldr r7, [pc, #108] @ 7011c <__cxa_atexit@plt+0x62ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 69f3c <__cxa_atexit@plt+0x5cbfc> │ │ │ │ + ldr r2, [pc, #88] @ 69f58 <__cxa_atexit@plt+0x5cc18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 700fc <__cxa_atexit@plt+0x62dbc> │ │ │ │ - ldr r7, [pc, #88] @ 70120 <__cxa_atexit@plt+0x62de0> │ │ │ │ + bhi 69f44 <__cxa_atexit@plt+0x5cc04> │ │ │ │ + ldr r7, [pc, #64] @ 69f5c <__cxa_atexit@plt+0x5cc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 700e0 <__cxa_atexit@plt+0x62da0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69f30 <__cxa_atexit@plt+0x5cbf0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 70128 <__cxa_atexit@plt+0x62de8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 70124 <__cxa_atexit@plt+0x62de4> │ │ │ │ + ldr r7, [pc, #20] @ 69f60 <__cxa_atexit@plt+0x5cc20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - moveq r7, #8, 10 @ 0x2000000 │ │ │ │ - moveq r7, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 70160 <__cxa_atexit@plt+0x62e20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 70164 <__cxa_atexit@plt+0x62e24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, #188, 20 @ 0xbc000 │ │ │ │ - biceq lr, ip, #136, 20 @ 0x88000 │ │ │ │ - moveq r7, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq r3, sp, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x03a14150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 701c8 <__cxa_atexit@plt+0x62e88> │ │ │ │ - ldr r7, [pc, #108] @ 701f8 <__cxa_atexit@plt+0x62eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + bhi 69fbc <__cxa_atexit@plt+0x5cc7c> │ │ │ │ + ldr r2, [pc, #88] @ 69fd8 <__cxa_atexit@plt+0x5cc98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 701d8 <__cxa_atexit@plt+0x62e98> │ │ │ │ - ldr r7, [pc, #88] @ 701fc <__cxa_atexit@plt+0x62ebc> │ │ │ │ + bhi 69fc4 <__cxa_atexit@plt+0x5cc84> │ │ │ │ + ldr r7, [pc, #64] @ 69fdc <__cxa_atexit@plt+0x5cc9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 701bc <__cxa_atexit@plt+0x62e7c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69fb0 <__cxa_atexit@plt+0x5cc70> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 70204 <__cxa_atexit@plt+0x62ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 70200 <__cxa_atexit@plt+0x62ec0> │ │ │ │ + ldr r7, [pc, #20] @ 69fe0 <__cxa_atexit@plt+0x5cca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - moveq r7, #44, 8 @ 0x2c000000 │ │ │ │ - moveq r7, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - moveq r7, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r3, sp, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0x03a140d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 70294 <__cxa_atexit@plt+0x62f54> │ │ │ │ - ldr r7, [pc, #96] @ 702b8 <__cxa_atexit@plt+0x62f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 6a03c <__cxa_atexit@plt+0x5ccfc> │ │ │ │ + ldr r2, [pc, #88] @ 6a058 <__cxa_atexit@plt+0x5cd18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 702a4 <__cxa_atexit@plt+0x62f64> │ │ │ │ - ldr r7, [pc, #76] @ 702bc <__cxa_atexit@plt+0x62f7c> │ │ │ │ + bhi 6a044 <__cxa_atexit@plt+0x5cd04> │ │ │ │ + ldr r7, [pc, #64] @ 6a05c <__cxa_atexit@plt+0x5cd1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 70288 <__cxa_atexit@plt+0x62f48> │ │ │ │ + beq 6a030 <__cxa_atexit@plt+0x5ccf0> │ │ │ │ mov r7, r8 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 702c4 <__cxa_atexit@plt+0x62f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 702c0 <__cxa_atexit@plt+0x62f80> │ │ │ │ + ldr r7, [pc, #20] @ 6a060 <__cxa_atexit@plt+0x5cd20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - moveq r7, #96, 6 @ 0x80000001 │ │ │ │ - moveq r7, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 702fc <__cxa_atexit@plt+0x62fbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 70300 <__cxa_atexit@plt+0x62fc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, ip, #32, 18 @ 0x80000 │ │ │ │ - biceq lr, ip, #236, 16 @ 0xec0000 │ │ │ │ - moveq r7, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r3, sp, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x03a14050 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7034c <__cxa_atexit@plt+0x6300c> │ │ │ │ - ldr r7, [pc, #64] @ 70368 <__cxa_atexit@plt+0x63028> │ │ │ │ + bhi 6a0a4 <__cxa_atexit@plt+0x5cd64> │ │ │ │ + ldr r7, [pc, #48] @ 6a0b4 <__cxa_atexit@plt+0x5cd74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 70340 <__cxa_atexit@plt+0x63000> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6a098 <__cxa_atexit@plt+0x5cd58> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7036c <__cxa_atexit@plt+0x6302c> │ │ │ │ + ldr r7, [pc, #12] @ 6a0b8 <__cxa_atexit@plt+0x5cd78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - moveq r7, #184, 4 @ 0x8000000b │ │ │ │ - moveq r7, #144, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a13ff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r2, [pc, #212] @ 6a1a8 <__cxa_atexit@plt+0x5ce68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #208] @ 6a1ac <__cxa_atexit@plt+0x5ce6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 6a12c <__cxa_atexit@plt+0x5cdec> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 703d0 <__cxa_atexit@plt+0x63090> │ │ │ │ - ldr r7, [pc, #108] @ 70400 <__cxa_atexit@plt+0x630c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 703e0 <__cxa_atexit@plt+0x630a0> │ │ │ │ - ldr r7, [pc, #88] @ 70404 <__cxa_atexit@plt+0x630c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 703c4 <__cxa_atexit@plt+0x63084> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6fd68 <__cxa_atexit@plt+0x62a28> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 6a180 <__cxa_atexit@plt+0x5ce40> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r3, r3, #8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + tst r8, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + bne 6a0dc <__cxa_atexit@plt+0x5cd9c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7040c <__cxa_atexit@plt+0x630cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 6a178 <__cxa_atexit@plt+0x5ce38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a194 <__cxa_atexit@plt+0x5ce54> │ │ │ │ + ldr r2, [pc, #104] @ 6a1b4 <__cxa_atexit@plt+0x5ce74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 6a1b8 <__cxa_atexit@plt+0x5ce78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 70408 <__cxa_atexit@plt+0x630c8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 6a1b0 <__cxa_atexit@plt+0x5ce70> │ │ │ │ add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - moveq r7, #36, 4 @ 0x40000002 │ │ │ │ - moveq r7, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + @ instruction: 0x03a13f14 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq r3, sp, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6a1f0 <__cxa_atexit@plt+0x5ceb0> │ │ │ │ + ldr r3, [pc, #120] @ 6a250 <__cxa_atexit@plt+0x5cf10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6a238 <__cxa_atexit@plt+0x5cef8> │ │ │ │ + b 6a264 <__cxa_atexit@plt+0x5cf24> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a240 <__cxa_atexit@plt+0x5cf00> │ │ │ │ + ldr r2, [pc, #76] @ 6a254 <__cxa_atexit@plt+0x5cf14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 6a258 <__cxa_atexit@plt+0x5cf18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - moveq r7, #100, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7049c <__cxa_atexit@plt+0x6315c> │ │ │ │ - ldr r7, [pc, #96] @ 704c0 <__cxa_atexit@plt+0x63180> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + biceq r3, sp, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 6a2a0 <__cxa_atexit@plt+0x5cf60> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6a2d4 <__cxa_atexit@plt+0x5cf94> │ │ │ │ + ldr r7, [pc, #220] @ 6a364 <__cxa_atexit@plt+0x5d024> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 704ac <__cxa_atexit@plt+0x6316c> │ │ │ │ - ldr r7, [pc, #76] @ 704c4 <__cxa_atexit@plt+0x63184> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6a31c <__cxa_atexit@plt+0x5cfdc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ + ldr r7, [pc, #176] @ 6a358 <__cxa_atexit@plt+0x5d018> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a338 <__cxa_atexit@plt+0x5cff8> │ │ │ │ + ldr r7, [pc, #156] @ 6a35c <__cxa_atexit@plt+0x5d01c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 70490 <__cxa_atexit@plt+0x63150> │ │ │ │ + beq 6a32c <__cxa_atexit@plt+0x5cfec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6a0c4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a348 <__cxa_atexit@plt+0x5d008> │ │ │ │ + ldr r7, [pc, #124] @ 6a368 <__cxa_atexit@plt+0x5d028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #112] @ 6a36c <__cxa_atexit@plt+0x5d02c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 704cc <__cxa_atexit@plt+0x6318c> │ │ │ │ + ldr r7, [pc, #32] @ 6a360 <__cxa_atexit@plt+0x5d020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 704c8 <__cxa_atexit@plt+0x63188> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0x03a13d5c │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + biceq r3, sp, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6a3bc <__cxa_atexit@plt+0x5d07c> │ │ │ │ + ldr r2, [pc, #208] @ 6a45c <__cxa_atexit@plt+0x5d11c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 6a3f4 <__cxa_atexit@plt+0x5d0b4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 6a400 <__cxa_atexit@plt+0x5d0c0> │ │ │ │ + ldr r7, [pc, #176] @ 6a460 <__cxa_atexit@plt+0x5d120> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe5b4 │ │ │ │ - moveq r7, #248 @ 0xf8 │ │ │ │ - moveq r7, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 70504 <__cxa_atexit@plt+0x631c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a438 <__cxa_atexit@plt+0x5d0f8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #140] @ 6a464 <__cxa_atexit@plt+0x5d124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 70508 <__cxa_atexit@plt+0x631c8> │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6a448 <__cxa_atexit@plt+0x5d108> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [pc, #76] @ 6a468 <__cxa_atexit@plt+0x5d128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x03a13c9c │ │ │ │ + biceq r3, sp, #148, 20 @ 0x94000 │ │ │ │ + biceq r3, sp, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6a494 <__cxa_atexit@plt+0x5d154> │ │ │ │ + ldr r7, [pc, #84] @ 6a4dc <__cxa_atexit@plt+0x5d19c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, #236, 12 @ 0xec00000 │ │ │ │ - biceq lr, ip, #16, 14 @ 0x400000 │ │ │ │ - moveq r7, #148 @ 0x94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6a4cc <__cxa_atexit@plt+0x5d18c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 6a4e0 <__cxa_atexit@plt+0x5d1a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0x03a13bc4 │ │ │ │ + biceq r3, sp, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7056c <__cxa_atexit@plt+0x6322c> │ │ │ │ - ldr r7, [pc, #96] @ 70590 <__cxa_atexit@plt+0x63250> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 6a54c <__cxa_atexit@plt+0x5d20c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6a568 <__cxa_atexit@plt+0x5d228> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7057c <__cxa_atexit@plt+0x6323c> │ │ │ │ - ldr r7, [pc, #76] @ 70594 <__cxa_atexit@plt+0x63254> │ │ │ │ + bhi 6a554 <__cxa_atexit@plt+0x5d214> │ │ │ │ + ldr r3, [pc, #76] @ 6a56c <__cxa_atexit@plt+0x5d22c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a53c <__cxa_atexit@plt+0x5d1fc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6a570 <__cxa_atexit@plt+0x5d230> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70560 <__cxa_atexit@plt+0x63220> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0, ror r3 │ │ │ │ + @ instruction: 0x03a13b44 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a5dc <__cxa_atexit@plt+0x5d29c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6a5f8 <__cxa_atexit@plt+0x5d2b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6a5e4 <__cxa_atexit@plt+0x5d2a4> │ │ │ │ + ldr r3, [pc, #76] @ 6a5fc <__cxa_atexit@plt+0x5d2bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a5cc <__cxa_atexit@plt+0x5d28c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7059c <__cxa_atexit@plt+0x6325c> │ │ │ │ + ldr r7, [pc, #20] @ 6a600 <__cxa_atexit@plt+0x5d2c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + @ instruction: 0x03a13ab4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a66c <__cxa_atexit@plt+0x5d32c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6a688 <__cxa_atexit@plt+0x5d348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6a674 <__cxa_atexit@plt+0x5d334> │ │ │ │ + ldr r3, [pc, #76] @ 6a68c <__cxa_atexit@plt+0x5d34c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a65c <__cxa_atexit@plt+0x5d31c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 70598 <__cxa_atexit@plt+0x63258> │ │ │ │ + ldr r7, [pc, #20] @ 6a690 <__cxa_atexit@plt+0x5d350> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe4e4 │ │ │ │ - moveq r7, #40 @ 0x28 │ │ │ │ - moveq r7, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + biceq r3, sp, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + @ instruction: 0x03a13a24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a6c4 <__cxa_atexit@plt+0x5d384> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 6a6cc <__cxa_atexit@plt+0x5d38c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d17d0 <__cxa_atexit@plt+0x1c4490> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - moveq r6, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq r3, sp, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7062c <__cxa_atexit@plt+0x632ec> │ │ │ │ - ldr r7, [pc, #96] @ 70650 <__cxa_atexit@plt+0x63310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 6a700 <__cxa_atexit@plt+0x5d3c0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 6a708 <__cxa_atexit@plt+0x5d3c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d17d0 <__cxa_atexit@plt+0x1c4490> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a774 <__cxa_atexit@plt+0x5d434> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6a790 <__cxa_atexit@plt+0x5d450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7063c <__cxa_atexit@plt+0x632fc> │ │ │ │ - ldr r7, [pc, #76] @ 70654 <__cxa_atexit@plt+0x63314> │ │ │ │ + bhi 6a77c <__cxa_atexit@plt+0x5d43c> │ │ │ │ + ldr r3, [pc, #76] @ 6a794 <__cxa_atexit@plt+0x5d454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a764 <__cxa_atexit@plt+0x5d424> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6a798 <__cxa_atexit@plt+0x5d458> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70620 <__cxa_atexit@plt+0x632e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #88, 8 @ 0x58000000 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0x03a1391c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a804 <__cxa_atexit@plt+0x5d4c4> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6a820 <__cxa_atexit@plt+0x5d4e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6a80c <__cxa_atexit@plt+0x5d4cc> │ │ │ │ + ldr r3, [pc, #76] @ 6a824 <__cxa_atexit@plt+0x5d4e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a7f4 <__cxa_atexit@plt+0x5d4b4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7065c <__cxa_atexit@plt+0x6331c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6a828 <__cxa_atexit@plt+0x5d4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #200, 6 @ 0x20000003 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x03a1388c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a870 <__cxa_atexit@plt+0x5d530> │ │ │ │ + ldr r7, [pc, #52] @ 6a884 <__cxa_atexit@plt+0x5d544> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6a864 <__cxa_atexit@plt+0x5d524> │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 70658 <__cxa_atexit@plt+0x63318> │ │ │ │ + ldr r7, [pc, #16] @ 6a888 <__cxa_atexit@plt+0x5d548> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe424 │ │ │ │ - moveq r6, #104, 30 @ 0x1a0 │ │ │ │ - moveq r7, #24 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x03a13828 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 6a8ec <__cxa_atexit@plt+0x5d5ac> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 6a958 <__cxa_atexit@plt+0x5d618> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r3, #-2] │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 6a9ac <__cxa_atexit@plt+0x5d66c> │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 6aa14 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ + ldr lr, [pc, #352] @ 6aa38 <__cxa_atexit@plt+0x5d6f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #348] @ 6aa3c <__cxa_atexit@plt+0x5d6fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #344] @ 6aa40 <__cxa_atexit@plt+0x5d700> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 6a9cc <__cxa_atexit@plt+0x5d68c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6aa14 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ + ldr lr, [pc, #328] @ 6aa4c <__cxa_atexit@plt+0x5d70c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #324] @ 6aa50 <__cxa_atexit@plt+0x5d710> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #320] @ 6aa54 <__cxa_atexit@plt+0x5d714> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6aa1c <__cxa_atexit@plt+0x5d6dc> │ │ │ │ + ldr lr, [pc, #212] @ 6aa44 <__cxa_atexit@plt+0x5d704> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #188] @ 6aa48 <__cxa_atexit@plt+0x5d708> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r2, r7, lr} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 6aa14 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ + ldr lr, [pc, #112] @ 6aa2c <__cxa_atexit@plt+0x5d6ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #108] @ 6aa30 <__cxa_atexit@plt+0x5d6f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #104] @ 6aa34 <__cxa_atexit@plt+0x5d6f4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b 6aa20 <__cxa_atexit@plt+0x5d6e0> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + biceq r3, sp, #180, 8 @ 0xb4000000 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + biceq r3, sp, #172, 10 @ 0x2b000000 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + biceq r3, sp, #236, 8 @ 0xec000000 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + biceq r3, sp, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6aac0 <__cxa_atexit@plt+0x5d780> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6aadc <__cxa_atexit@plt+0x5d79c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6aac8 <__cxa_atexit@plt+0x5d788> │ │ │ │ + ldr r3, [pc, #76] @ 6aae0 <__cxa_atexit@plt+0x5d7a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6aab0 <__cxa_atexit@plt+0x5d770> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6aae4 <__cxa_atexit@plt+0x5d7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #12, 2 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x03a135d0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ab50 <__cxa_atexit@plt+0x5d810> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 6ab6c <__cxa_atexit@plt+0x5d82c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6ab58 <__cxa_atexit@plt+0x5d818> │ │ │ │ + ldr r3, [pc, #76] @ 6ab70 <__cxa_atexit@plt+0x5d830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6ab40 <__cxa_atexit@plt+0x5d800> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6a894 <__cxa_atexit@plt+0x5d554> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - moveq r6, #228, 28 @ 0xe40 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6ab74 <__cxa_atexit@plt+0x5d834> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r3, sp, #124 @ 0x7c │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0x03a13540 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 706d4 <__cxa_atexit@plt+0x63394> │ │ │ │ - ldr r7, [pc, #52] @ 706e4 <__cxa_atexit@plt+0x633a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + bhi 6aba0 <__cxa_atexit@plt+0x5d860> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 706c8 <__cxa_atexit@plt+0x63388> │ │ │ │ - mov r7, r8 │ │ │ │ - b 706f8 <__cxa_atexit@plt+0x633b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 706e8 <__cxa_atexit@plt+0x633a8> │ │ │ │ + mov r7, fp │ │ │ │ + b 6abb4 <__cxa_atexit@plt+0x5d874> │ │ │ │ + ldr r7, [pc, #8] @ 6abb0 <__cxa_atexit@plt+0x5d870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r6, #120, 30 @ 0x1e0 │ │ │ │ - moveq r6, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 70758 <__cxa_atexit@plt+0x63418> │ │ │ │ - ldr r2, [pc, #264] @ 7081c <__cxa_atexit@plt+0x634dc> │ │ │ │ + @ instruction: 0x03a134fc │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + beq 6ac48 <__cxa_atexit@plt+0x5d908> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6ac34 <__cxa_atexit@plt+0x5d8f4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #140] @ 6ac6c <__cxa_atexit@plt+0x5d92c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 707e8 <__cxa_atexit@plt+0x634a8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 707a8 <__cxa_atexit@plt+0x63468> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 707fc <__cxa_atexit@plt+0x634bc> │ │ │ │ - ldr r7, [pc, #220] @ 70820 <__cxa_atexit@plt+0x634e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 707f0 <__cxa_atexit@plt+0x634b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #168] @ 70810 <__cxa_atexit@plt+0x634d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7079c <__cxa_atexit@plt+0x6345c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 707bc <__cxa_atexit@plt+0x6347c> │ │ │ │ - ldr r7, [pc, #136] @ 70818 <__cxa_atexit@plt+0x634d8> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6ac50 <__cxa_atexit@plt+0x5d910> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ac34 <__cxa_atexit@plt+0x5d8f4> │ │ │ │ + ldr r2, [pc, #96] @ 6ac70 <__cxa_atexit@plt+0x5d930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 6ac5c <__cxa_atexit@plt+0x5d91c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6ace4 <__cxa_atexit@plt+0x5d9a4> │ │ │ │ + ldr r7, [pc, #44] @ 6ac68 <__cxa_atexit@plt+0x5d928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 6b434 <__cxa_atexit@plt+0x5e0f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 70828 <__cxa_atexit@plt+0x634e8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r2, sp, #220, 30 @ 0x370 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6acb8 <__cxa_atexit@plt+0x5d978> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r2, [pc, #48] @ 6acd4 <__cxa_atexit@plt+0x5d994> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6accc <__cxa_atexit@plt+0x5d98c> │ │ │ │ + b 6ace4 <__cxa_atexit@plt+0x5d9a4> │ │ │ │ + ldr r7, [pc, #24] @ 6acd8 <__cxa_atexit@plt+0x5d998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ 70814 <__cxa_atexit@plt+0x634d4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r2, sp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6ad1c <__cxa_atexit@plt+0x5d9dc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 6ad44 <__cxa_atexit@plt+0x5da04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6ad38 <__cxa_atexit@plt+0x5d9f8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6ad5c <__cxa_atexit@plt+0x5da1c> │ │ │ │ + ldr r3, [pc, #28] @ 6ad40 <__cxa_atexit@plt+0x5da00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 707e8 <__cxa_atexit@plt+0x634a8> │ │ │ │ - b 70928 <__cxa_atexit@plt+0x635e8> │ │ │ │ + beq 6ad38 <__cxa_atexit@plt+0x5d9f8> │ │ │ │ + b 6b004 <__cxa_atexit@plt+0x5dcc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6ad5c <__cxa_atexit@plt+0x5da1c> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6adb0 <__cxa_atexit@plt+0x5da70> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #100] @ 6ade4 <__cxa_atexit@plt+0x5daa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6adcc <__cxa_atexit@plt+0x5da8c> │ │ │ │ + ldr r2, [pc, #76] @ 6ade8 <__cxa_atexit@plt+0x5daa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #40] @ 6ade0 <__cxa_atexit@plt+0x5daa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6add8 <__cxa_atexit@plt+0x5da98> │ │ │ │ + b 6b004 <__cxa_atexit@plt+0x5dcc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 70824 <__cxa_atexit@plt+0x634e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - biceq lr, ip, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xffffe2e8 │ │ │ │ - moveq r6, #168, 26 @ 0x2a00 │ │ │ │ - biceq lr, ip, #60, 12 @ 0x3c00000 │ │ │ │ - moveq r6, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6ae0c <__cxa_atexit@plt+0x5dacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 70874 <__cxa_atexit@plt+0x63534> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70894 <__cxa_atexit@plt+0x63554> │ │ │ │ - ldr r7, [pc, #72] @ 708a8 <__cxa_atexit@plt+0x63568> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70888 <__cxa_atexit@plt+0x63548> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6ea30 <__cxa_atexit@plt+0x616f0> │ │ │ │ - ldr r7, [pc, #52] @ 708b0 <__cxa_atexit@plt+0x63570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 6ae2c <__cxa_atexit@plt+0x5daec> │ │ │ │ + b 6ae64 <__cxa_atexit@plt+0x5db24> │ │ │ │ + ldr r3, [pc, #36] @ 6ae58 <__cxa_atexit@plt+0x5db18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6ae50 <__cxa_atexit@plt+0x5db10> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6ad5c <__cxa_atexit@plt+0x5da1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6aefc <__cxa_atexit@plt+0x5dbbc> │ │ │ │ + ldr lr, [pc, #168] @ 6af28 <__cxa_atexit@plt+0x5dbe8> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r9, [pc, #156] @ 6af2c <__cxa_atexit@plt+0x5dbec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r0, [r3, #-8] │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + str lr, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6aeec <__cxa_atexit@plt+0x5dbac> │ │ │ │ + ldr r7, [pc, #108] @ 6af30 <__cxa_atexit@plt+0x5dbf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #20]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6af14 <__cxa_atexit@plt+0x5dbd4> │ │ │ │ + str r8, [r5, #12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 708ac <__cxa_atexit@plt+0x6356c> │ │ │ │ + ldr r3, [pc, #52] @ 6af38 <__cxa_atexit@plt+0x5dbf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + ldr r7, [pc, #24] @ 6af34 <__cxa_atexit@plt+0x5dbf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe1cc │ │ │ │ - moveq r6, #16, 26 @ 0x400 │ │ │ │ - biceq lr, ip, #112, 10 @ 0x1c000000 │ │ │ │ - moveq r6, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 708e0 <__cxa_atexit@plt+0x635a0> │ │ │ │ - ldr r7, [pc, #68] @ 70918 <__cxa_atexit@plt+0x635d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a13168 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ 6af8c <__cxa_atexit@plt+0x5dc4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6af78 <__cxa_atexit@plt+0x5dc38> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + ldr r7, [pc, #16] @ 6af90 <__cxa_atexit@plt+0x5dc50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 70914 <__cxa_atexit@plt+0x635d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7090c <__cxa_atexit@plt+0x635cc> │ │ │ │ - b 70928 <__cxa_atexit@plt+0x635e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a13104 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6afc8 <__cxa_atexit@plt+0x5dc88> │ │ │ │ + ldr r2, [pc, #40] @ 6afe0 <__cxa_atexit@plt+0x5dca0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, ip, #20, 10 @ 0x5000000 │ │ │ │ - moveq r6, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70970 <__cxa_atexit@plt+0x63630> │ │ │ │ - ldr r3, [pc, #120] @ 709c0 <__cxa_atexit@plt+0x63680> │ │ │ │ + ldr r3, [pc, #20] @ 6afe4 <__cxa_atexit@plt+0x5dca4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r2, sp, #100, 24 @ 0x6400 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6ad5c <__cxa_atexit@plt+0x5da1c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6b080 <__cxa_atexit@plt+0x5dd40> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #148] @ 6b0b0 <__cxa_atexit@plt+0x5dd70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 6b094 <__cxa_atexit@plt+0x5dd54> │ │ │ │ + str r3, [r7] │ │ │ │ cmp r2, #2 │ │ │ │ - beq 70994 <__cxa_atexit@plt+0x63654> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 7098c <__cxa_atexit@plt+0x6364c> │ │ │ │ - ldr r7, [pc, #96] @ 709c4 <__cxa_atexit@plt+0x63684> │ │ │ │ + bne 6b080 <__cxa_atexit@plt+0x5dd40> │ │ │ │ + ldr r2, [pc, #108] @ 6b0b4 <__cxa_atexit@plt+0x5dd74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6b0a4 <__cxa_atexit@plt+0x5dd64> │ │ │ │ + ldr r2, [pc, #76] @ 6b0b8 <__cxa_atexit@plt+0x5dd78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #52] @ 6b0bc <__cxa_atexit@plt+0x5dd7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 709b8 <__cxa_atexit@plt+0x63678> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 709a4 <__cxa_atexit@plt+0x63664> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 70994 <__cxa_atexit@plt+0x63654> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6e804 <__cxa_atexit@plt+0x614c4> │ │ │ │ - ldr r7, [pc, #16] @ 709bc <__cxa_atexit@plt+0x6367c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + biceq r2, sp, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b11c <__cxa_atexit@plt+0x5dddc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ 6b13c <__cxa_atexit@plt+0x5ddfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6b130 <__cxa_atexit@plt+0x5ddf0> │ │ │ │ + ldr r2, [pc, #56] @ 6b140 <__cxa_atexit@plt+0x5de00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #32] @ 6b144 <__cxa_atexit@plt+0x5de04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq lr, ip, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq lr, ip, #136, 8 @ 0x88000000 │ │ │ │ - moveq r6, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r2, sp, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6b168 <__cxa_atexit@plt+0x5de28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r2, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b18c <__cxa_atexit@plt+0x5de4c> │ │ │ │ + mov r5, r2 │ │ │ │ + b 6b228 <__cxa_atexit@plt+0x5dee8> │ │ │ │ + ldr r7, [pc, #124] @ 6b210 <__cxa_atexit@plt+0x5ded0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r2] │ │ │ │ + str r7, [r2] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 6b1e4 <__cxa_atexit@plt+0x5dea4> │ │ │ │ + str r3, [r2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 709f0 <__cxa_atexit@plt+0x636b0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + bne 6b1f4 <__cxa_atexit@plt+0x5deb4> │ │ │ │ + ldr r2, [pc, #92] @ 6b214 <__cxa_atexit@plt+0x5ded4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6b208 <__cxa_atexit@plt+0x5dec8> │ │ │ │ + ldr r3, [pc, #68] @ 6b218 <__cxa_atexit@plt+0x5ded8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6e804 <__cxa_atexit@plt+0x614c4> │ │ │ │ - ldr r7, [pc, #12] @ 70a04 <__cxa_atexit@plt+0x636c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, #244, 6 @ 0xd0000003 │ │ │ │ - moveq r6, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 70a34 <__cxa_atexit@plt+0x636f4> │ │ │ │ - ldr r7, [pc, #28] @ 70a44 <__cxa_atexit@plt+0x63704> │ │ │ │ + ldr r7, [pc, #32] @ 6b21c <__cxa_atexit@plt+0x5dedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6e804 <__cxa_atexit@plt+0x614c4> │ │ │ │ - biceq lr, ip, #192, 6 │ │ │ │ - moveq r6, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70aa8 <__cxa_atexit@plt+0x63768> │ │ │ │ - ldr r7, [pc, #96] @ 70acc <__cxa_atexit@plt+0x6378c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r2, sp, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6b2c0 <__cxa_atexit@plt+0x5df80> │ │ │ │ + ldr lr, [pc, #168] @ 6b2ec <__cxa_atexit@plt+0x5dfac> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + ldr r9, [pc, #156] @ 6b2f0 <__cxa_atexit@plt+0x5dfb0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ldr r0, [r3, #-4] │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + str lr, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6b2b0 <__cxa_atexit@plt+0x5df70> │ │ │ │ + ldr r7, [pc, #108] @ 6b2f4 <__cxa_atexit@plt+0x5dfb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #16]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 70ab8 <__cxa_atexit@plt+0x63778> │ │ │ │ - ldr r7, [pc, #76] @ 70ad0 <__cxa_atexit@plt+0x63790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70a9c <__cxa_atexit@plt+0x6375c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ + bhi 6b2d8 <__cxa_atexit@plt+0x5df98> │ │ │ │ + str r8, [r5, #8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 70ad8 <__cxa_atexit@plt+0x63798> │ │ │ │ + ldr r3, [pc, #52] @ 6b2fc <__cxa_atexit@plt+0x5dfbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + ldr r7, [pc, #24] @ 6b2f8 <__cxa_atexit@plt+0x5dfb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 70ad4 <__cxa_atexit@plt+0x63794> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x03a12da4 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ 6b350 <__cxa_atexit@plt+0x5e010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6b33c <__cxa_atexit@plt+0x5dffc> │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 68b94 <__cxa_atexit@plt+0x5b854> │ │ │ │ + ldr r7, [pc, #16] @ 6b354 <__cxa_atexit@plt+0x5e014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffd4e4 │ │ │ │ - moveq r6, #132, 20 @ 0x84000 │ │ │ │ - moveq r6, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a12d40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 70b10 <__cxa_atexit@plt+0x637d0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b38c <__cxa_atexit@plt+0x5e04c> │ │ │ │ + ldr r2, [pc, #40] @ 6b3a4 <__cxa_atexit@plt+0x5e064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 70b14 <__cxa_atexit@plt+0x637d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq lr, ip, #12, 2 │ │ │ │ - biceq lr, ip, #216 @ 0xd8 │ │ │ │ - moveq r6, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70b60 <__cxa_atexit@plt+0x63820> │ │ │ │ - ldr r7, [pc, #52] @ 70b70 <__cxa_atexit@plt+0x63830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70b54 <__cxa_atexit@plt+0x63814> │ │ │ │ - mov r7, r8 │ │ │ │ - b 70b84 <__cxa_atexit@plt+0x63844> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 70b74 <__cxa_atexit@plt+0x63834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r6, #100, 22 @ 0x19000 │ │ │ │ - moveq r6, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 6b3a8 <__cxa_atexit@plt+0x5e068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r2, sp, #160, 16 @ 0xa00000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6b408 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 70c04 <__cxa_atexit@plt+0x638c4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ 6b428 <__cxa_atexit@plt+0x5e0e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 70bdc <__cxa_atexit@plt+0x6389c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 70be8 <__cxa_atexit@plt+0x638a8> │ │ │ │ - ldr r3, [pc, #64] @ 70c08 <__cxa_atexit@plt+0x638c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 70bfc <__cxa_atexit@plt+0x638bc> │ │ │ │ - b 70c7c <__cxa_atexit@plt+0x6393c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 6b41c <__cxa_atexit@plt+0x5e0dc> │ │ │ │ + ldr r2, [pc, #56] @ 6b42c <__cxa_atexit@plt+0x5e0ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 70c0c <__cxa_atexit@plt+0x638cc> │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #32] @ 6b430 <__cxa_atexit@plt+0x5e0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, ip, #8 │ │ │ │ - moveq r6, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 70c4c <__cxa_atexit@plt+0x6390c> │ │ │ │ - ldr r3, [pc, #48] @ 70c68 <__cxa_atexit@plt+0x63928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + biceq r2, sp, #8, 16 @ 0x80000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b4b8 <__cxa_atexit@plt+0x5e178> │ │ │ │ + ldr lr, [pc, #120] @ 6b4d0 <__cxa_atexit@plt+0x5e190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r8, [pc, #100] @ 6b4d4 <__cxa_atexit@plt+0x5e194> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #96] @ 6b4d8 <__cxa_atexit@plt+0x5e198> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r3, {r9, ip} │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 70c60 <__cxa_atexit@plt+0x63920> │ │ │ │ - b 70c7c <__cxa_atexit@plt+0x6393c> │ │ │ │ - ldr r7, [pc, #24] @ 70c6c <__cxa_atexit@plt+0x6392c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq 6b4b0 <__cxa_atexit@plt+0x5e170> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6abb4 <__cxa_atexit@plt+0x5d874> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq sp, ip, #164, 30 @ 0x290 │ │ │ │ - moveq r6, #68, 20 @ 0x44000 │ │ │ │ + ldr r3, [pc, #28] @ 6b4dc <__cxa_atexit@plt+0x5e19c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r2, sp, #28, 14 @ 0x700000 │ │ │ │ + biceq r2, sp, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 70ce0 <__cxa_atexit@plt+0x639a0> │ │ │ │ - ldr r2, [pc, #180] @ 70d4c <__cxa_atexit@plt+0x63a0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 70d08 <__cxa_atexit@plt+0x639c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70d10 <__cxa_atexit@plt+0x639d0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6b434 <__cxa_atexit@plt+0x5e0f4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 6abb4 <__cxa_atexit@plt+0x5d874> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b560 <__cxa_atexit@plt+0x5e220> │ │ │ │ + ldr r2, [pc, #88] @ 6b57c <__cxa_atexit@plt+0x5e23c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 70d34 <__cxa_atexit@plt+0x639f4> │ │ │ │ - ldr r7, [pc, #136] @ 70d50 <__cxa_atexit@plt+0x63a10> │ │ │ │ + bhi 6b568 <__cxa_atexit@plt+0x5e228> │ │ │ │ + ldr r7, [pc, #64] @ 6b580 <__cxa_atexit@plt+0x5e240> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 70d28 <__cxa_atexit@plt+0x639e8> │ │ │ │ + beq 6b554 <__cxa_atexit@plt+0x5e214> │ │ │ │ mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #88] @ 70d48 <__cxa_atexit@plt+0x63a08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70d08 <__cxa_atexit@plt+0x639c8> │ │ │ │ - b 70e00 <__cxa_atexit@plt+0x63ac0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 70d58 <__cxa_atexit@plt+0x63a18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #56] @ 70d5c <__cxa_atexit@plt+0x63a1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 70d54 <__cxa_atexit@plt+0x63a14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6b584 <__cxa_atexit@plt+0x5e244> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffd2a0 │ │ │ │ - moveq r6, #8, 16 @ 0x80000 │ │ │ │ - moveq r6, #136, 14 @ 0x2200000 │ │ │ │ - moveq r6, #124, 14 @ 0x1f00000 │ │ │ │ - moveq r6, #68, 18 @ 0x110000 │ │ │ │ + biceq r2, sp, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + @ instruction: 0x03a12b38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70dac <__cxa_atexit@plt+0x63a6c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b5e0 <__cxa_atexit@plt+0x5e2a0> │ │ │ │ + ldr r2, [pc, #88] @ 6b5fc <__cxa_atexit@plt+0x5e2bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 70dd0 <__cxa_atexit@plt+0x63a90> │ │ │ │ - ldr r7, [pc, #80] @ 70de4 <__cxa_atexit@plt+0x63aa4> │ │ │ │ + bhi 6b5e8 <__cxa_atexit@plt+0x5e2a8> │ │ │ │ + ldr r7, [pc, #64] @ 6b600 <__cxa_atexit@plt+0x5e2c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 70dc4 <__cxa_atexit@plt+0x63a84> │ │ │ │ + beq 6b5d4 <__cxa_atexit@plt+0x5e294> │ │ │ │ mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r7, [pc, #56] @ 70dec <__cxa_atexit@plt+0x63aac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #48] @ 70df0 <__cxa_atexit@plt+0x63ab0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 70de8 <__cxa_atexit@plt+0x63aa8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6b604 <__cxa_atexit@plt+0x5e2c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd1d4 │ │ │ │ - moveq r6, #108, 14 @ 0x1b00000 │ │ │ │ - moveq r6, #236, 12 @ 0xec00000 │ │ │ │ - moveq r6, #224, 12 @ 0xe000000 │ │ │ │ - moveq r6, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70e24 <__cxa_atexit@plt+0x63ae4> │ │ │ │ - ldr r7, [pc, #156] @ 70eb0 <__cxa_atexit@plt+0x63b70> │ │ │ │ + biceq r2, sp, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + @ instruction: 0x03a12ab8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b660 <__cxa_atexit@plt+0x5e320> │ │ │ │ + ldr r2, [pc, #88] @ 6b67c <__cxa_atexit@plt+0x5e33c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6b668 <__cxa_atexit@plt+0x5e328> │ │ │ │ + ldr r7, [pc, #64] @ 6b680 <__cxa_atexit@plt+0x5e340> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #148] @ 70eb4 <__cxa_atexit@plt+0x63b74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6b654 <__cxa_atexit@plt+0x5e314> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #116] @ 70ea8 <__cxa_atexit@plt+0x63b68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 70e88 <__cxa_atexit@plt+0x63b48> │ │ │ │ - ldr r1, [pc, #84] @ 70eac <__cxa_atexit@plt+0x63b6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 70e88 <__cxa_atexit@plt+0x63b48> │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 70e94 <__cxa_atexit@plt+0x63b54> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 6dd30 <__cxa_atexit@plt+0x609f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 70eb8 <__cxa_atexit@plt+0x63b78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #20] @ 6b684 <__cxa_atexit@plt+0x5e344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - moveq r6, #140, 12 @ 0x8c00000 │ │ │ │ - moveq r6, #128, 12 @ 0x8000000 │ │ │ │ - biceq sp, ip, #92, 26 @ 0x1700 │ │ │ │ - moveq r6, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 70f24 <__cxa_atexit@plt+0x63be4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r2, r3, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 70f08 <__cxa_atexit@plt+0x63bc8> │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 70f10 <__cxa_atexit@plt+0x63bd0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6dd30 <__cxa_atexit@plt+0x609f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r2, sp, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x03a12a38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b6e0 <__cxa_atexit@plt+0x5e3a0> │ │ │ │ + ldr r2, [pc, #88] @ 6b6fc <__cxa_atexit@plt+0x5e3bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6b6e8 <__cxa_atexit@plt+0x5e3a8> │ │ │ │ + ldr r7, [pc, #64] @ 6b700 <__cxa_atexit@plt+0x5e3c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6b6d4 <__cxa_atexit@plt+0x5e394> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 70f28 <__cxa_atexit@plt+0x63be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq sp, ip, #224, 24 @ 0xe000 │ │ │ │ - moveq r6, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 70f5c <__cxa_atexit@plt+0x63c1c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 6dd30 <__cxa_atexit@plt+0x609f0> │ │ │ │ - ldr r7, [pc, #12] @ 70f70 <__cxa_atexit@plt+0x63c30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #20] @ 6b704 <__cxa_atexit@plt+0x5e3c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, #148, 24 @ 0x9400 │ │ │ │ - moveq r6, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r2, sp, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0x03a129b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 70fd4 <__cxa_atexit@plt+0x63c94> │ │ │ │ - ldr r7, [pc, #96] @ 70ff8 <__cxa_atexit@plt+0x63cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + bhi 6b760 <__cxa_atexit@plt+0x5e420> │ │ │ │ + ldr r2, [pc, #88] @ 6b77c <__cxa_atexit@plt+0x5e43c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 70fe4 <__cxa_atexit@plt+0x63ca4> │ │ │ │ - ldr r7, [pc, #76] @ 70ffc <__cxa_atexit@plt+0x63cbc> │ │ │ │ + bhi 6b768 <__cxa_atexit@plt+0x5e428> │ │ │ │ + ldr r7, [pc, #64] @ 6b780 <__cxa_atexit@plt+0x5e440> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 70fc8 <__cxa_atexit@plt+0x63c88> │ │ │ │ + beq 6b754 <__cxa_atexit@plt+0x5e414> │ │ │ │ mov r7, r8 │ │ │ │ - b 70b84 <__cxa_atexit@plt+0x63844> │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 71004 <__cxa_atexit@plt+0x63cc4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 6b784 <__cxa_atexit@plt+0x5e444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r2, sp, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x03a12938 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6b7c8 <__cxa_atexit@plt+0x5e488> │ │ │ │ + ldr r7, [pc, #48] @ 6b7d8 <__cxa_atexit@plt+0x5e498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6b7bc <__cxa_atexit@plt+0x5e47c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 71000 <__cxa_atexit@plt+0x63cc0> │ │ │ │ + ldr r7, [pc, #12] @ 6b7dc <__cxa_atexit@plt+0x5e49c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - moveq r6, #224, 12 @ 0xe000000 │ │ │ │ - moveq r6, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x03a128d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7103c <__cxa_atexit@plt+0x63cfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 71040 <__cxa_atexit@plt+0x63d00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + beq 6b874 <__cxa_atexit@plt+0x5e534> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 6b8d4 <__cxa_atexit@plt+0x5e594> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 6b920 <__cxa_atexit@plt+0x5e5e0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6b92c <__cxa_atexit@plt+0x5e5ec> │ │ │ │ + ldr r9, [pc, #320] @ 6b96c <__cxa_atexit@plt+0x5e62c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #316] @ 6b970 <__cxa_atexit@plt+0x5e630> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #312] @ 6b974 <__cxa_atexit@plt+0x5e634> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r8, #5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, #224, 22 @ 0x38000 │ │ │ │ - biceq sp, ip, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 710b0 <__cxa_atexit@plt+0x63d70> │ │ │ │ - ldr r7, [pc, #92] @ 710c4 <__cxa_atexit@plt+0x63d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7109c <__cxa_atexit@plt+0x63d5c> │ │ │ │ - ldr r2, [pc, #68] @ 710c8 <__cxa_atexit@plt+0x63d88> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6b92c <__cxa_atexit@plt+0x5e5ec> │ │ │ │ + ldr r9, [pc, #240] @ 6b97c <__cxa_atexit@plt+0x5e63c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #236] @ 6b980 <__cxa_atexit@plt+0x5e640> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 710a8 <__cxa_atexit@plt+0x63d68> │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #232] @ 6b984 <__cxa_atexit@plt+0x5e644> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r1, [pc, #120] @ 6b960 <__cxa_atexit@plt+0x5e620> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6b940 <__cxa_atexit@plt+0x5e600> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [pc, #104] @ 6b978 <__cxa_atexit@plt+0x5e638> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 6abb4 <__cxa_atexit@plt+0x5d874> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 710cc <__cxa_atexit@plt+0x63d8c> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #28] @ 6b964 <__cxa_atexit@plt+0x5e624> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ 6b968 <__cxa_atexit@plt+0x5e628> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - moveq r6, #172, 12 @ 0xac00000 │ │ │ │ - moveq r6, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 71108 <__cxa_atexit@plt+0x63dc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71100 <__cxa_atexit@plt+0x63dc0> │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r6, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x03a1275c │ │ │ │ + biceq r2, sp, #72, 4 @ 0x80000004 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + biceq r2, sp, #88, 12 @ 0x5800000 │ │ │ │ + biceq r2, sp, #136, 4 @ 0x80000008 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + biceq r2, sp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 71194 <__cxa_atexit@plt+0x63e54> │ │ │ │ - ldr r3, [pc, #196] @ 711f0 <__cxa_atexit@plt+0x63eb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 711d0 <__cxa_atexit@plt+0x63e90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 711dc <__cxa_atexit@plt+0x63e9c> │ │ │ │ - ldr r8, [pc, #160] @ 711f8 <__cxa_atexit@plt+0x63eb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #152] @ 711fc <__cxa_atexit@plt+0x63ebc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bne 6b9b0 <__cxa_atexit@plt+0x5e670> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ba04 <__cxa_atexit@plt+0x5e6c4> │ │ │ │ + ldr r7, [pc, #76] @ 6ba14 <__cxa_atexit@plt+0x5e6d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - add r1, r1, #2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #52] @ 6ba18 <__cxa_atexit@plt+0x5e6d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #88] @ 711f4 <__cxa_atexit@plt+0x63eb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq sp, ip, #252, 22 @ 0x3f000 │ │ │ │ - biceq sp, ip, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7125c <__cxa_atexit@plt+0x63f1c> │ │ │ │ - ldr r8, [pc, #68] @ 71268 <__cxa_atexit@plt+0x63f28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 7126c <__cxa_atexit@plt+0x63f2c> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + biceq r2, sp, #148, 8 @ 0x94000000 │ │ │ │ + @ instruction: 0x03a12870 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6ba80 <__cxa_atexit@plt+0x5e740> │ │ │ │ + ldr lr, [pc, #76] @ 6ba8c <__cxa_atexit@plt+0x5e74c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 6ba90 <__cxa_atexit@plt+0x5e750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, ip, #48, 22 @ 0xc000 │ │ │ │ - biceq sp, ip, #40, 22 @ 0xa000 │ │ │ │ - moveq r6, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 712f8 <__cxa_atexit@plt+0x63fb8> │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 71334 <__cxa_atexit@plt+0x63ff4> │ │ │ │ - ldr r3, [pc, #492] @ 71490 <__cxa_atexit@plt+0x64150> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71448 <__cxa_atexit@plt+0x64108> │ │ │ │ - ldr r2, [pc, #464] @ 71494 <__cxa_atexit@plt+0x64154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 71390 <__cxa_atexit@plt+0x64050> │ │ │ │ - ldr r2, [pc, #440] @ 71498 <__cxa_atexit@plt+0x64158> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 713d8 <__cxa_atexit@plt+0x64098> │ │ │ │ - mov r5, r3 │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 713a0 <__cxa_atexit@plt+0x64060> │ │ │ │ - ldr r3, [pc, #376] @ 71488 <__cxa_atexit@plt+0x64148> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 713e4 <__cxa_atexit@plt+0x640a4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne 713f0 <__cxa_atexit@plt+0x640b0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + beq 6ba74 <__cxa_atexit@plt+0x5e734> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #316] @ 71478 <__cxa_atexit@plt+0x64138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, sp, #56, 2 │ │ │ │ + @ instruction: 0x03a127f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a127d8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71448 <__cxa_atexit@plt+0x64108> │ │ │ │ - ldr r2, [pc, #288] @ 7147c <__cxa_atexit@plt+0x6413c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ + bhi 6bb6c <__cxa_atexit@plt+0x5e82c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6bb78 <__cxa_atexit@plt+0x5e838> │ │ │ │ + ldr r8, [pc, #160] @ 6bb88 <__cxa_atexit@plt+0x5e848> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 6bb8c <__cxa_atexit@plt+0x5e84c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 6bb90 <__cxa_atexit@plt+0x5e850> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 6bb94 <__cxa_atexit@plt+0x5e854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 6bb98 <__cxa_atexit@plt+0x5e858> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ tst r9, #3 │ │ │ │ - beq 71390 <__cxa_atexit@plt+0x64050> │ │ │ │ - ldr r2, [pc, #264] @ 71480 <__cxa_atexit@plt+0x64140> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 713d8 <__cxa_atexit@plt+0x64098> │ │ │ │ - mov r5, r3 │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ + beq 6bb5c <__cxa_atexit@plt+0x5e81c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #220] @ 71484 <__cxa_atexit@plt+0x64144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 713e4 <__cxa_atexit@plt+0x640a4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcs 7140c <__cxa_atexit@plt+0x640cc> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - str r8, [r5, #36] @ 0x24 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 71458 <__cxa_atexit@plt+0x64118> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #124] @ 714a0 <__cxa_atexit@plt+0x64160> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq r2, sp, #140 @ 0x8c │ │ │ │ + biceq r2, sp, #160, 6 @ 0x80000002 │ │ │ │ + biceq r2, sp, #92 @ 0x5c │ │ │ │ + @ instruction: 0x03a126e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + @ instruction: 0x03a126d0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bc54 <__cxa_atexit@plt+0x5e914> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6bc5c <__cxa_atexit@plt+0x5e91c> │ │ │ │ + ldr lr, [pc, #124] @ 6bc70 <__cxa_atexit@plt+0x5e930> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #120] @ 6bc74 <__cxa_atexit@plt+0x5e934> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #88] @ 6bc78 <__cxa_atexit@plt+0x5e938> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ 6bc7c <__cxa_atexit@plt+0x5e93c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 6bc80 <__cxa_atexit@plt+0x5e940> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl, lr} │ │ │ │ + add r2, r3, #24 │ │ │ │ + stm r2, {r1, r3, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ mov r6, r3 │ │ │ │ + b 6bc64 <__cxa_atexit@plt+0x5e924> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + biceq r1, sp, #140, 30 @ 0x230 │ │ │ │ + biceq r2, sp, #136, 4 @ 0x80000008 │ │ │ │ + biceq r2, sp, #152, 4 @ 0x80000009 │ │ │ │ + biceq r1, sp, #84, 30 @ 0x150 │ │ │ │ + @ instruction: 0x03a12604 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6bcfc <__cxa_atexit@plt+0x5e9bc> │ │ │ │ + ldr lr, [pc, #92] @ 6bd0c <__cxa_atexit@plt+0x5e9cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 6bd10 <__cxa_atexit@plt+0x5e9d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 6bd14 <__cxa_atexit@plt+0x5e9d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #76] @ 7149c <__cxa_atexit@plt+0x6415c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7148c <__cxa_atexit@plt+0x6414c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - moveq r6, #20, 6 @ 0x50000000 │ │ │ │ - biceq sp, ip, #48, 18 @ 0xc0000 │ │ │ │ - moveq r6, #172, 4 @ 0xc000000a │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 714c8 <__cxa_atexit@plt+0x64188> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 401220 <__cxa_atexit@plt+0x3f3ee0> │ │ │ │ - andeq r2, r0, r9, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 714f8 <__cxa_atexit@plt+0x641b8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + biceq r2, sp, #240, 2 @ 0x3c │ │ │ │ + biceq r1, sp, #180, 28 @ 0xb40 │ │ │ │ + @ instruction: 0x03a12574 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6bd94 <__cxa_atexit@plt+0x5ea54> │ │ │ │ + ldr lr, [pc, #92] @ 6bda4 <__cxa_atexit@plt+0x5ea64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 6bda8 <__cxa_atexit@plt+0x5ea68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ 6bdac <__cxa_atexit@plt+0x5ea6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 71554 <__cxa_atexit@plt+0x64214> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ 71578 <__cxa_atexit@plt+0x64238> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + biceq r2, sp, #88, 2 │ │ │ │ + biceq r1, sp, #28, 28 @ 0x1c0 │ │ │ │ + @ instruction: 0x03a124dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6be58 <__cxa_atexit@plt+0x5eb18> │ │ │ │ + ldr r0, [pc, #172] @ 6be84 <__cxa_atexit@plt+0x5eb44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #156] @ 6be88 <__cxa_atexit@plt+0x5eb48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r3, #19 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6be70 <__cxa_atexit@plt+0x5eb30> │ │ │ │ + ldr r9, [pc, #124] @ 6be8c <__cxa_atexit@plt+0x5eb4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #120] @ 6be90 <__cxa_atexit@plt+0x5eb50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #24] @ 71574 <__cxa_atexit@plt+0x64234> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #24 │ │ │ │ + mov r7, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq sp, ip, #52, 16 @ 0x340000 │ │ │ │ - andeq r0, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 715d8 <__cxa_atexit@plt+0x64298> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #76] @ 715f4 <__cxa_atexit@plt+0x642b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 715f8 <__cxa_atexit@plt+0x642b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - biceq sp, ip, #172, 14 @ 0x2b00000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r2, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7164c <__cxa_atexit@plt+0x6430c> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 71658 <__cxa_atexit@plt+0x64318> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, ip, #32, 14 @ 0x800000 │ │ │ │ - moveq r6, #232 @ 0xe8 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 71680 <__cxa_atexit@plt+0x64340> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 401228 <__cxa_atexit@plt+0x3f3ee8> │ │ │ │ - moveq r6, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 716cc <__cxa_atexit@plt+0x6438c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 716d4 <__cxa_atexit@plt+0x64394> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401408 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, #216, 8 @ 0xd8000000 │ │ │ │ - moveq r6, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq r2, sp, #104 @ 0x68 │ │ │ │ + biceq r1, sp, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + biceq r2, sp, #144 @ 0x90 │ │ │ │ + @ instruction: 0x03a123f8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71714 <__cxa_atexit@plt+0x643d4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ 7171c <__cxa_atexit@plt+0x643dc> │ │ │ │ + bhi 6bef8 <__cxa_atexit@plt+0x5ebb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6bf04 <__cxa_atexit@plt+0x5ebc4> │ │ │ │ + ldr r2, [pc, #76] @ 6bf14 <__cxa_atexit@plt+0x5ebd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 6bf18 <__cxa_atexit@plt+0x5ebd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 6bf1c <__cxa_atexit@plt+0x5ebdc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401410 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, #148, 8 @ 0x94000000 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r1, sp, #184, 24 @ 0xb800 │ │ │ │ + cmneq fp, #331776 @ 0x51000 │ │ │ │ + @ instruction: 0x03a1236c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 717c0 <__cxa_atexit@plt+0x64480> │ │ │ │ - ldr lr, [pc, #160] @ 717e0 <__cxa_atexit@plt+0x644a0> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6bf84 <__cxa_atexit@plt+0x5ec44> │ │ │ │ + ldr lr, [pc, #76] @ 6bf90 <__cxa_atexit@plt+0x5ec50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #148] @ 717e4 <__cxa_atexit@plt+0x644a4> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 6bf94 <__cxa_atexit@plt+0x5ec54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 717b4 <__cxa_atexit@plt+0x64474> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 717cc <__cxa_atexit@plt+0x6448c> │ │ │ │ - ldr r8, [pc, #112] @ 717e8 <__cxa_atexit@plt+0x644a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #104] @ 717ec <__cxa_atexit@plt+0x644ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 6bf78 <__cxa_atexit@plt+0x5ec38> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq sp, ip, #72, 8 @ 0x48000000 │ │ │ │ - biceq sp, ip, #220, 10 @ 0x37000000 │ │ │ │ - biceq sp, ip, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r1, sp, #52, 24 @ 0x3400 │ │ │ │ + @ instruction: 0x03a122f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7184c <__cxa_atexit@plt+0x6450c> │ │ │ │ - ldr r8, [pc, #68] @ 71858 <__cxa_atexit@plt+0x64518> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 7185c <__cxa_atexit@plt+0x6451c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, ip, #64, 10 @ 0x10000000 │ │ │ │ - biceq sp, ip, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a122d4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71900 <__cxa_atexit@plt+0x645c0> │ │ │ │ - ldr lr, [pc, #160] @ 71920 <__cxa_atexit@plt+0x645e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #148] @ 71924 <__cxa_atexit@plt+0x645e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 718f4 <__cxa_atexit@plt+0x645b4> │ │ │ │ + bhi 6c05c <__cxa_atexit@plt+0x5ed1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7190c <__cxa_atexit@plt+0x645cc> │ │ │ │ - ldr r8, [pc, #112] @ 71928 <__cxa_atexit@plt+0x645e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #104] @ 7192c <__cxa_atexit@plt+0x645ec> │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c068 <__cxa_atexit@plt+0x5ed28> │ │ │ │ + ldr r8, [pc, #140] @ 6c078 <__cxa_atexit@plt+0x5ed38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 6c07c <__cxa_atexit@plt+0x5ed3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #104] @ 6c080 <__cxa_atexit@plt+0x5ed40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 6c084 <__cxa_atexit@plt+0x5ed44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c04c <__cxa_atexit@plt+0x5ed0c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq sp, ip, #8, 6 @ 0x20000000 │ │ │ │ - biceq sp, ip, #156, 8 @ 0x9c000000 │ │ │ │ - biceq sp, ip, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7198c <__cxa_atexit@plt+0x6464c> │ │ │ │ - ldr r8, [pc, #68] @ 71998 <__cxa_atexit@plt+0x64658> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 7199c <__cxa_atexit@plt+0x6465c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, ip, #0, 8 │ │ │ │ - biceq sp, ip, #248, 6 @ 0xe0000003 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq r1, sp, #172, 28 @ 0xac0 │ │ │ │ + biceq r1, sp, #104, 22 @ 0x1a000 │ │ │ │ + @ instruction: 0x03a12204 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a121e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71a40 <__cxa_atexit@plt+0x64700> │ │ │ │ - ldr lr, [pc, #160] @ 71a60 <__cxa_atexit@plt+0x64720> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #148] @ 71a64 <__cxa_atexit@plt+0x64724> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71a34 <__cxa_atexit@plt+0x646f4> │ │ │ │ + bhi 6c14c <__cxa_atexit@plt+0x5ee0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 71a4c <__cxa_atexit@plt+0x6470c> │ │ │ │ - ldr r8, [pc, #112] @ 71a68 <__cxa_atexit@plt+0x64728> │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c158 <__cxa_atexit@plt+0x5ee18> │ │ │ │ + ldr lr, [pc, #140] @ 6c168 <__cxa_atexit@plt+0x5ee28> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 6c16c <__cxa_atexit@plt+0x5ee2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #124] @ 6c170 <__cxa_atexit@plt+0x5ee30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 6c174 <__cxa_atexit@plt+0x5ee34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #104] @ 71a6c <__cxa_atexit@plt+0x6472c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c13c <__cxa_atexit@plt+0x5edfc> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq sp, ip, #200, 2 @ 0x32 │ │ │ │ - biceq sp, ip, #92, 6 @ 0x70000001 │ │ │ │ - biceq sp, ip, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71acc <__cxa_atexit@plt+0x6478c> │ │ │ │ - ldr r8, [pc, #68] @ 71ad8 <__cxa_atexit@plt+0x64798> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 71adc <__cxa_atexit@plt+0x6479c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, ip, #192, 4 │ │ │ │ - biceq sp, ip, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - ldr r3, [pc, #208] @ 71bc8 <__cxa_atexit@plt+0x64888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 71b34 <__cxa_atexit@plt+0x647f4> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 71b44 <__cxa_atexit@plt+0x64804> │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 71b68 <__cxa_atexit@plt+0x64828> │ │ │ │ - sub r2, r5, #8 │ │ │ │ - asr r1, r8, #1 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - sub r7, r7, #8 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 71b00 <__cxa_atexit@plt+0x647c0> │ │ │ │ - ldr r7, [pc, #152] @ 71bd4 <__cxa_atexit@plt+0x64894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #140] @ 71bd8 <__cxa_atexit@plt+0x64898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #132] @ 71bdc <__cxa_atexit@plt+0x6489c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 71bcc <__cxa_atexit@plt+0x6488c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71bb4 <__cxa_atexit@plt+0x64874> │ │ │ │ - ldr r3, [pc, #60] @ 71bd0 <__cxa_atexit@plt+0x64890> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71bc0 <__cxa_atexit@plt+0x64880> │ │ │ │ - b 71c24 <__cxa_atexit@plt+0x648e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - moveq r5, #80, 24 @ 0x5000 │ │ │ │ - biceq sp, ip, #12, 4 @ 0xc0000000 │ │ │ │ - biceq sp, ip, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r1, sp, #160, 20 @ 0xa0000 │ │ │ │ + biceq r1, sp, #76, 26 @ 0x1300 │ │ │ │ + biceq r1, sp, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0x03a12114 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 71c18 <__cxa_atexit@plt+0x648d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71c10 <__cxa_atexit@plt+0x648d0> │ │ │ │ - b 71c24 <__cxa_atexit@plt+0x648e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71c6c <__cxa_atexit@plt+0x6492c> │ │ │ │ - ldr r2, [pc, #148] @ 71ccc <__cxa_atexit@plt+0x6498c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71cb4 <__cxa_atexit@plt+0x64974> │ │ │ │ - ldr r2, [pc, #120] @ 71cd0 <__cxa_atexit@plt+0x64990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71cc0 <__cxa_atexit@plt+0x64980> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #72] @ 71cd4 <__cxa_atexit@plt+0x64994> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - ldr r3, [pc, #48] @ 71cd8 <__cxa_atexit@plt+0x64998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - biceq ip, ip, #0, 30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 71cfc <__cxa_atexit@plt+0x649bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mvn r1, r7 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 71d64 <__cxa_atexit@plt+0x64a24> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71d9c <__cxa_atexit@plt+0x64a5c> │ │ │ │ - ldr r1, [pc, #108] @ 71da8 <__cxa_atexit@plt+0x64a68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r0, [pc, #88] @ 71dac <__cxa_atexit@plt+0x64a6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, lr │ │ │ │ - bx ip │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71d9c <__cxa_atexit@plt+0x64a5c> │ │ │ │ - ldr r1, [pc, #60] @ 71db0 <__cxa_atexit@plt+0x64a70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r0, [pc, #40] @ 71db4 <__cxa_atexit@plt+0x64a74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, lr │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - biceq ip, ip, #84, 28 @ 0x540 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - biceq ip, ip, #28, 28 @ 0x1c0 │ │ │ │ - moveq r5, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71e28 <__cxa_atexit@plt+0x64ae8> │ │ │ │ - ldr r2, [pc, #112] @ 71e48 <__cxa_atexit@plt+0x64b08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a120f4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6c234 <__cxa_atexit@plt+0x5eef4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c240 <__cxa_atexit@plt+0x5ef00> │ │ │ │ + ldr r8, [pc, #132] @ 6c250 <__cxa_atexit@plt+0x5ef10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 6c254 <__cxa_atexit@plt+0x5ef14> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ str r8, [r5, #-8] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-16]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 71e30 <__cxa_atexit@plt+0x64af0> │ │ │ │ - ldr r7, [pc, #72] @ 71e4c <__cxa_atexit@plt+0x64b0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #100] @ 6c258 <__cxa_atexit@plt+0x5ef18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #92] @ 6c25c <__cxa_atexit@plt+0x5ef1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 71e40 <__cxa_atexit@plt+0x64b00> │ │ │ │ - b 71ea0 <__cxa_atexit@plt+0x64b60> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 6c228 <__cxa_atexit@plt+0x5eee8> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - moveq r5, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 71e90 <__cxa_atexit@plt+0x64b50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 71e88 <__cxa_atexit@plt+0x64b48> │ │ │ │ - b 71ea0 <__cxa_atexit@plt+0x64b60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - moveq r5, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r1, sp, #208, 24 @ 0xd000 │ │ │ │ + biceq r1, sp, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0x03a1202c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71ee4 <__cxa_atexit@plt+0x64ba4> │ │ │ │ - ldr r2, [pc, #156] @ 71f50 <__cxa_atexit@plt+0x64c10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 71f38 <__cxa_atexit@plt+0x64bf8> │ │ │ │ - ldr r7, [pc, #132] @ 71f54 <__cxa_atexit@plt+0x64c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a1200c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c2ec <__cxa_atexit@plt+0x5efac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 71f44 <__cxa_atexit@plt+0x64c04> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #84] @ 71f58 <__cxa_atexit@plt+0x64c18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - ldr r3, [pc, #44] @ 71f5c <__cxa_atexit@plt+0x64c1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 6c2f8 <__cxa_atexit@plt+0x5efb8> │ │ │ │ + ldr r2, [pc, #84] @ 6c308 <__cxa_atexit@plt+0x5efc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 6c30c <__cxa_atexit@plt+0x5efcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 6c310 <__cxa_atexit@plt+0x5efd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - biceq ip, ip, #120, 24 @ 0x7800 │ │ │ │ - moveq r5, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 71f84 <__cxa_atexit@plt+0x64c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r5, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 71fbc <__cxa_atexit@plt+0x64c7c> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [pc, #44] @ 71fdc <__cxa_atexit@plt+0x64c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - asr r8, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 71aec <__cxa_atexit@plt+0x647ac> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r3, [pc, #16] @ 71fd8 <__cxa_atexit@plt+0x64c98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, ip, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - moveq r5, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72034 <__cxa_atexit@plt+0x64cf4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #52] @ 72040 <__cxa_atexit@plt+0x64d00> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq r1, sp, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq fp, #112197632 @ 0x6b00000 │ │ │ │ + @ instruction: 0x03a11f60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6c378 <__cxa_atexit@plt+0x5f038> │ │ │ │ + ldr lr, [pc, #76] @ 6c384 <__cxa_atexit@plt+0x5f044> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010f8 <__cxa_atexit@plt+0x3f3db8> │ │ │ │ - @ instruction: 0xfffff6d4 │ │ │ │ - moveq r5, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7208c <__cxa_atexit@plt+0x64d4c> │ │ │ │ - ldr r7, [pc, #52] @ 7209c <__cxa_atexit@plt+0x64d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72080 <__cxa_atexit@plt+0x64d40> │ │ │ │ - mov r7, r8 │ │ │ │ - b 720b0 <__cxa_atexit@plt+0x64d70> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 6c388 <__cxa_atexit@plt+0x5f048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6c36c <__cxa_atexit@plt+0x5f02c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 720a0 <__cxa_atexit@plt+0x64d60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r5, #8, 14 @ 0x200000 │ │ │ │ - moveq r5, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r1, sp, #64, 16 @ 0x400000 │ │ │ │ + @ instruction: 0x03a11ee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 72114 <__cxa_atexit@plt+0x64dd4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #108] @ 72140 <__cxa_atexit@plt+0x64e00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72124 <__cxa_atexit@plt+0x64de4> │ │ │ │ - ldr r1, [pc, #80] @ 72144 <__cxa_atexit@plt+0x64e04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + @ instruction: 0x03a11ec8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c450 <__cxa_atexit@plt+0x5f110> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c45c <__cxa_atexit@plt+0x5f11c> │ │ │ │ + ldr r8, [pc, #140] @ 6c46c <__cxa_atexit@plt+0x5f12c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 6c470 <__cxa_atexit@plt+0x5f130> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 72130 <__cxa_atexit@plt+0x64df0> │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #104] @ 6c474 <__cxa_atexit@plt+0x5f134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 6c478 <__cxa_atexit@plt+0x5f138> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c440 <__cxa_atexit@plt+0x5f100> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 72190 <__cxa_atexit@plt+0x64e50> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - moveq r5, #20, 12 @ 0x1400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq r1, sp, #184, 20 @ 0xb8000 │ │ │ │ + biceq r1, sp, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0x03a11df8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 72180 <__cxa_atexit@plt+0x64e40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72178 <__cxa_atexit@plt+0x64e38> │ │ │ │ - b 72190 <__cxa_atexit@plt+0x64e50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r5, #216, 10 @ 0x36000000 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + @ instruction: 0x03a11dd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 72220 <__cxa_atexit@plt+0x64ee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 72208 <__cxa_atexit@plt+0x64ec8> │ │ │ │ - ldr r2, [pc, #92] @ 72224 <__cxa_atexit@plt+0x64ee4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 721f4 <__cxa_atexit@plt+0x64eb4> │ │ │ │ - ldr r2, [pc, #72] @ 72228 <__cxa_atexit@plt+0x64ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72200 <__cxa_atexit@plt+0x64ec0> │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c540 <__cxa_atexit@plt+0x5f200> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c54c <__cxa_atexit@plt+0x5f20c> │ │ │ │ + ldr lr, [pc, #140] @ 6c55c <__cxa_atexit@plt+0x5f21c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 6c560 <__cxa_atexit@plt+0x5f220> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #124] @ 6c564 <__cxa_atexit@plt+0x5f224> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 6c568 <__cxa_atexit@plt+0x5f228> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c530 <__cxa_atexit@plt+0x5f1f0> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7222c <__cxa_atexit@plt+0x64eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffef10 │ │ │ │ - @ instruction: 0xffffef34 │ │ │ │ - moveq r5, #84, 10 @ 0x15000000 │ │ │ │ - moveq r5, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r1, sp, #172, 12 @ 0xac00000 │ │ │ │ + biceq r1, sp, #88, 18 @ 0x160000 │ │ │ │ + biceq r1, sp, #144, 12 @ 0x9000000 │ │ │ │ + @ instruction: 0x03a11d08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 72264 <__cxa_atexit@plt+0x64f24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + @ instruction: 0x03a11ce8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6c628 <__cxa_atexit@plt+0x5f2e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c634 <__cxa_atexit@plt+0x5f2f4> │ │ │ │ + ldr r8, [pc, #132] @ 6c644 <__cxa_atexit@plt+0x5f304> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 6c648 <__cxa_atexit@plt+0x5f308> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #100] @ 6c64c <__cxa_atexit@plt+0x5f30c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #92] @ 6c650 <__cxa_atexit@plt+0x5f310> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7225c <__cxa_atexit@plt+0x64f1c> │ │ │ │ - b 720b0 <__cxa_atexit@plt+0x64d70> │ │ │ │ + beq 6c61c <__cxa_atexit@plt+0x5f2dc> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - moveq r5, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 722b0 <__cxa_atexit@plt+0x64f70> │ │ │ │ - ldr r7, [pc, #52] @ 722c0 <__cxa_atexit@plt+0x64f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 722a4 <__cxa_atexit@plt+0x64f64> │ │ │ │ - mov r7, r8 │ │ │ │ - b 722d4 <__cxa_atexit@plt+0x64f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 722c4 <__cxa_atexit@plt+0x64f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r5, #236, 8 @ 0xec000000 │ │ │ │ - moveq r5, #148, 8 @ 0x94000000 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r1, sp, #220, 16 @ 0xdc0000 │ │ │ │ + biceq r1, sp, #152, 10 @ 0x26000000 │ │ │ │ + @ instruction: 0x03a11c20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 72338 <__cxa_atexit@plt+0x64ff8> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #108] @ 72364 <__cxa_atexit@plt+0x65024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72348 <__cxa_atexit@plt+0x65008> │ │ │ │ - ldr r1, [pc, #80] @ 72368 <__cxa_atexit@plt+0x65028> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 72354 <__cxa_atexit@plt+0x65014> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 723b4 <__cxa_atexit@plt+0x65074> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1cc704 <__cxa_atexit@plt+0x1bf3c4> │ │ │ │ + @ instruction: 0x03a11c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c6e0 <__cxa_atexit@plt+0x5f3a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c6ec <__cxa_atexit@plt+0x5f3ac> │ │ │ │ + ldr r2, [pc, #84] @ 6c6fc <__cxa_atexit@plt+0x5f3bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 6c700 <__cxa_atexit@plt+0x5f3c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 6c704 <__cxa_atexit@plt+0x5f3c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - moveq r5, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 723a4 <__cxa_atexit@plt+0x65064> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7239c <__cxa_atexit@plt+0x6505c> │ │ │ │ - b 723b4 <__cxa_atexit@plt+0x65074> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r5, #180, 6 @ 0xd0000002 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq r1, sp, #216, 8 @ 0xd8000000 │ │ │ │ + cmneq fp, #100, 4 @ 0x40000006 │ │ │ │ + @ instruction: 0x03a11b84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 72444 <__cxa_atexit@plt+0x65104> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7242c <__cxa_atexit@plt+0x650ec> │ │ │ │ - ldr r2, [pc, #92] @ 72448 <__cxa_atexit@plt+0x65108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72418 <__cxa_atexit@plt+0x650d8> │ │ │ │ - ldr r2, [pc, #72] @ 7244c <__cxa_atexit@plt+0x6510c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72424 <__cxa_atexit@plt+0x650e4> │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 72450 <__cxa_atexit@plt+0x65110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffecec │ │ │ │ - @ instruction: 0xffffed10 │ │ │ │ - moveq r5, #48, 6 @ 0xc0000000 │ │ │ │ - moveq r5, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 72488 <__cxa_atexit@plt+0x65148> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72480 <__cxa_atexit@plt+0x65140> │ │ │ │ - b 722d4 <__cxa_atexit@plt+0x64f94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - moveq r5, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 724f0 <__cxa_atexit@plt+0x651b0> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 724dc <__cxa_atexit@plt+0x6519c> │ │ │ │ - ldr r3, [pc, #64] @ 72500 <__cxa_atexit@plt+0x651c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ + bhi 6c76c <__cxa_atexit@plt+0x5f42c> │ │ │ │ + ldr lr, [pc, #76] @ 6c778 <__cxa_atexit@plt+0x5f438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 6c77c <__cxa_atexit@plt+0x5f43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 724e8 <__cxa_atexit@plt+0x651a8> │ │ │ │ - b 72514 <__cxa_atexit@plt+0x651d4> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + beq 6c760 <__cxa_atexit@plt+0x5f420> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 72504 <__cxa_atexit@plt+0x651c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - moveq r5, #200, 4 @ 0x8000000c │ │ │ │ - moveq r5, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #144] @ 725b4 <__cxa_atexit@plt+0x65274> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 72584 <__cxa_atexit@plt+0x65244> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 72590 <__cxa_atexit@plt+0x65250> │ │ │ │ - ldr r1, [pc, #108] @ 725b8 <__cxa_atexit@plt+0x65278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - str r7, [r2, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 725a4 <__cxa_atexit@plt+0x65264> │ │ │ │ - ldr r7, [pc, #80] @ 725bc <__cxa_atexit@plt+0x6527c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401408 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - moveq r5, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r1, sp, #76, 8 @ 0x4c000000 │ │ │ │ + @ instruction: 0x03a11b0c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 72614 <__cxa_atexit@plt+0x652d4> │ │ │ │ - ldr r2, [pc, #84] @ 72634 <__cxa_atexit@plt+0x652f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72628 <__cxa_atexit@plt+0x652e8> │ │ │ │ - ldr r2, [pc, #56] @ 72638 <__cxa_atexit@plt+0x652f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401408 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a11aec │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c844 <__cxa_atexit@plt+0x5f504> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c850 <__cxa_atexit@plt+0x5f510> │ │ │ │ + ldr r8, [pc, #140] @ 6c860 <__cxa_atexit@plt+0x5f520> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 6c864 <__cxa_atexit@plt+0x5f524> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #104] @ 6c868 <__cxa_atexit@plt+0x5f528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 6c86c <__cxa_atexit@plt+0x5f52c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c834 <__cxa_atexit@plt+0x5f4f4> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - moveq r5, #104, 2 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 72660 <__cxa_atexit@plt+0x65320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r5, #64, 2 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 72694 <__cxa_atexit@plt+0x65354> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #104] @ 726f0 <__cxa_atexit@plt+0x653b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 71aec <__cxa_atexit@plt+0x647ac> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 726d4 <__cxa_atexit@plt+0x65394> │ │ │ │ - ldr r7, [pc, #56] @ 726e8 <__cxa_atexit@plt+0x653a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 726c8 <__cxa_atexit@plt+0x65388> │ │ │ │ - mov r7, r8 │ │ │ │ - b 722d4 <__cxa_atexit@plt+0x64f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 726ec <__cxa_atexit@plt+0x653ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - moveq r5, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - moveq r5, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr sl, [r2, #12] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 72740 <__cxa_atexit@plt+0x65400> │ │ │ │ - ldr r1, [pc, #52] @ 72760 <__cxa_atexit@plt+0x65420> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r1, [r2, #4] │ │ │ │ - mov r1, r3 │ │ │ │ - b 72750 <__cxa_atexit@plt+0x65410> │ │ │ │ - ldr r3, [pc, #20] @ 7275c <__cxa_atexit@plt+0x6541c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 401410 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq r1, sp, #196, 12 @ 0xc400000 │ │ │ │ + biceq r1, sp, #128, 6 │ │ │ │ + @ instruction: 0x03a11a1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 727ac <__cxa_atexit@plt+0x6546c> │ │ │ │ - ldr r7, [pc, #52] @ 727c0 <__cxa_atexit@plt+0x65480> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 727a0 <__cxa_atexit@plt+0x65460> │ │ │ │ - mov r7, r8 │ │ │ │ - b 720b0 <__cxa_atexit@plt+0x64d70> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 727c4 <__cxa_atexit@plt+0x65484> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - moveq r4, #232, 30 @ 0x3a0 │ │ │ │ - moveq r4, #220, 30 @ 0x370 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 72814 <__cxa_atexit@plt+0x654d4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 72828 <__cxa_atexit@plt+0x654e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72820 <__cxa_atexit@plt+0x654e0> │ │ │ │ - b 72514 <__cxa_atexit@plt+0x651d4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a119fc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c934 <__cxa_atexit@plt+0x5f5f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c940 <__cxa_atexit@plt+0x5f600> │ │ │ │ + ldr lr, [pc, #140] @ 6c950 <__cxa_atexit@plt+0x5f610> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 6c954 <__cxa_atexit@plt+0x5f614> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #124] @ 6c958 <__cxa_atexit@plt+0x5f618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 6c95c <__cxa_atexit@plt+0x5f61c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6c924 <__cxa_atexit@plt+0x5f5e4> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - moveq r4, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 72874 <__cxa_atexit@plt+0x65534> │ │ │ │ - ldr r7, [pc, #52] @ 72884 <__cxa_atexit@plt+0x65544> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72868 <__cxa_atexit@plt+0x65528> │ │ │ │ - mov r7, r8 │ │ │ │ - b 72898 <__cxa_atexit@plt+0x65558> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 72888 <__cxa_atexit@plt+0x65548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r4, #76, 30 @ 0x130 │ │ │ │ - moveq r4, #208, 28 @ 0xd00 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r1, sp, #184, 4 @ 0x8000000b │ │ │ │ + biceq r1, sp, #100, 10 @ 0x19000000 │ │ │ │ + biceq r1, sp, #156, 4 @ 0xc0000009 │ │ │ │ + @ instruction: 0x03a1192c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 728fc <__cxa_atexit@plt+0x655bc> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #108] @ 72928 <__cxa_atexit@plt+0x655e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7290c <__cxa_atexit@plt+0x655cc> │ │ │ │ - ldr r1, [pc, #80] @ 7292c <__cxa_atexit@plt+0x655ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 72918 <__cxa_atexit@plt+0x655d8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 72978 <__cxa_atexit@plt+0x65638> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - moveq r4, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 72968 <__cxa_atexit@plt+0x65628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a1190c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6ca1c <__cxa_atexit@plt+0x5f6dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ca28 <__cxa_atexit@plt+0x5f6e8> │ │ │ │ + ldr r8, [pc, #132] @ 6ca38 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 6ca3c <__cxa_atexit@plt+0x5f6fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #100] @ 6ca40 <__cxa_atexit@plt+0x5f700> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #92] @ 6ca44 <__cxa_atexit@plt+0x5f704> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 72960 <__cxa_atexit@plt+0x65620> │ │ │ │ - b 72978 <__cxa_atexit@plt+0x65638> │ │ │ │ + beq 6ca10 <__cxa_atexit@plt+0x5f6d0> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r4, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 72a08 <__cxa_atexit@plt+0x656c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 729f0 <__cxa_atexit@plt+0x656b0> │ │ │ │ - ldr r2, [pc, #92] @ 72a0c <__cxa_atexit@plt+0x656cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 729dc <__cxa_atexit@plt+0x6569c> │ │ │ │ - ldr r2, [pc, #72] @ 72a10 <__cxa_atexit@plt+0x656d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 729e8 <__cxa_atexit@plt+0x656a8> │ │ │ │ - b 71118 <__cxa_atexit@plt+0x63dd8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 72a14 <__cxa_atexit@plt+0x656d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffe728 │ │ │ │ - @ instruction: 0xffffe74c │ │ │ │ - moveq r4, #108, 26 @ 0x1b00 │ │ │ │ - moveq r4, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 72a4c <__cxa_atexit@plt+0x6570c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72a44 <__cxa_atexit@plt+0x65704> │ │ │ │ - b 72898 <__cxa_atexit@plt+0x65558> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - moveq r4, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 72a94 <__cxa_atexit@plt+0x65754> │ │ │ │ - ldr r7, [pc, #48] @ 72aa4 <__cxa_atexit@plt+0x65764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72a88 <__cxa_atexit@plt+0x65748> │ │ │ │ - mov r7, r8 │ │ │ │ - b 72ab8 <__cxa_atexit@plt+0x65778> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 72aa8 <__cxa_atexit@plt+0x65768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq r4, #68, 26 @ 0x1100 │ │ │ │ - moveq r4, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq r1, sp, #232, 8 @ 0xe8000000 │ │ │ │ + biceq r1, sp, #164, 2 @ 0x29 │ │ │ │ + @ instruction: 0x03a11844 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 72b14 <__cxa_atexit@plt+0x657d4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #100] @ 72b3c <__cxa_atexit@plt+0x657fc> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a11824 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6cad4 <__cxa_atexit@plt+0x5f794> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cae0 <__cxa_atexit@plt+0x5f7a0> │ │ │ │ + ldr r2, [pc, #84] @ 6caf0 <__cxa_atexit@plt+0x5f7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72b28 <__cxa_atexit@plt+0x657e8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 72b40 <__cxa_atexit@plt+0x65800> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72b34 <__cxa_atexit@plt+0x657f4> │ │ │ │ - b 72b94 <__cxa_atexit@plt+0x65854> │ │ │ │ - ldr r7, [pc, #40] @ 72b44 <__cxa_atexit@plt+0x65804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #80] @ 6caf4 <__cxa_atexit@plt+0x5f7b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 6caf8 <__cxa_atexit@plt+0x5f7b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq ip, ip, #60, 4 @ 0xc0000003 │ │ │ │ - moveq r4, #128, 24 @ 0x8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 72b84 <__cxa_atexit@plt+0x65844> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72b7c <__cxa_atexit@plt+0x6583c> │ │ │ │ - b 72b94 <__cxa_atexit@plt+0x65854> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r4, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq r1, sp, #228 @ 0xe4 │ │ │ │ + cmneq fp, #2272 @ 0x8e0 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ccc8 <__cxa_atexit@plt+0x5f988> │ │ │ │ + and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 72bdc <__cxa_atexit@plt+0x6589c> │ │ │ │ - ldr r2, [pc, #200] @ 72c70 <__cxa_atexit@plt+0x65930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72c48 <__cxa_atexit@plt+0x65908> │ │ │ │ - ldr r2, [pc, #172] @ 72c74 <__cxa_atexit@plt+0x65934> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r3, [pc, #136] @ 72c6c <__cxa_atexit@plt+0x6592c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72c54 <__cxa_atexit@plt+0x65914> │ │ │ │ + beq 6cb80 <__cxa_atexit@plt+0x5f840> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 6cbdc <__cxa_atexit@plt+0x5f89c> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6cbf0 <__cxa_atexit@plt+0x5f8b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6ccf8 <__cxa_atexit@plt+0x5f9b8> │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 6cc84 <__cxa_atexit@plt+0x5f944> │ │ │ │ + ldr lr, [pc, #480] @ 6cd5c <__cxa_atexit@plt+0x5fa1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 6cc20 <__cxa_atexit@plt+0x5f8e0> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 72c5c <__cxa_atexit@plt+0x6591c> │ │ │ │ - ldr r8, [pc, #108] @ 72c78 <__cxa_atexit@plt+0x65938> │ │ │ │ + bcc 6ccd8 <__cxa_atexit@plt+0x5f998> │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 6cc60 <__cxa_atexit@plt+0x5f920> │ │ │ │ + ldr lr, [pc, #368] @ 6cd2c <__cxa_atexit@plt+0x5f9ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #364] @ 6cd30 <__cxa_atexit@plt+0x5f9f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #356] @ 6cd34 <__cxa_atexit@plt+0x5f9f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #100] @ 72c7c <__cxa_atexit@plt+0x6593c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, r2} │ │ │ │ + b 6cc40 <__cxa_atexit@plt+0x5f900> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + mov r8, fp │ │ │ │ + b 6d008 <__cxa_atexit@plt+0x5fcc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6cd04 <__cxa_atexit@plt+0x5f9c4> │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 6cc9c <__cxa_atexit@plt+0x5f95c> │ │ │ │ + ldr lr, [pc, #292] @ 6cd44 <__cxa_atexit@plt+0x5fa04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #288] @ 6cd48 <__cxa_atexit@plt+0x5fa08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #280] @ 6cd4c <__cxa_atexit@plt+0x5fa0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #184] @ 6cd24 <__cxa_atexit@plt+0x5f9e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #180] @ 6cd28 <__cxa_atexit@plt+0x5f9e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + b 6ccbc <__cxa_atexit@plt+0x5f97c> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #196] @ 6cd54 <__cxa_atexit@plt+0x5fa14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #192] @ 6cd58 <__cxa_atexit@plt+0x5fa18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 6ccb0 <__cxa_atexit@plt+0x5f970> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #148] @ 6cd3c <__cxa_atexit@plt+0x5f9fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #144] @ 6cd40 <__cxa_atexit@plt+0x5fa00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #148] @ 6cd64 <__cxa_atexit@plt+0x5fa24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r7, [pc, #88] @ 6cd38 <__cxa_atexit@plt+0x5f9f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq ip, ip, #72, 2 │ │ │ │ - biceq ip, ip, #64, 2 │ │ │ │ - moveq r4, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 72ca4 <__cxa_atexit@plt+0x65964> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r4, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #96] @ 6cd60 <__cxa_atexit@plt+0x5fa20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 6cd0c <__cxa_atexit@plt+0x5f9cc> │ │ │ │ + ldr r7, [pc, #68] @ 6cd50 <__cxa_atexit@plt+0x5fa10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff354 │ │ │ │ + cmneq fp, #51968 @ 0xcb00 │ │ │ │ + @ instruction: 0xfffff6cc │ │ │ │ + biceq r1, sp, #128, 4 │ │ │ │ + biceq r0, sp, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + cmneq fp, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + biceq r1, sp, #28, 4 @ 0xc0000001 │ │ │ │ + biceq r0, sp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffb18 │ │ │ │ + cmneq fp, #45568 @ 0xb200 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x03a115c4 │ │ │ │ + @ instruction: 0x03a11524 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - mvn r3, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 72d38 <__cxa_atexit@plt+0x659f8> │ │ │ │ - ldr r3, [pc, #152] @ 72d6c <__cxa_atexit@plt+0x65a2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 72d50 <__cxa_atexit@plt+0x65a10> │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 72d58 <__cxa_atexit@plt+0x65a18> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #112] @ 72d70 <__cxa_atexit@plt+0x65a30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r0, [pc, #104] @ 72d74 <__cxa_atexit@plt+0x65a34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ + bcc 6ce14 <__cxa_atexit@plt+0x5fad4> │ │ │ │ + ldr lr, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 6cde4 <__cxa_atexit@plt+0x5faa4> │ │ │ │ + ldr r8, [pc, #132] @ 6ce30 <__cxa_atexit@plt+0x5faf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ 6ce34 <__cxa_atexit@plt+0x5faf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ 6ce38 <__cxa_atexit@plt+0x5faf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr r2, [pc, #80] @ 6ce40 <__cxa_atexit@plt+0x5fb00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #76] @ 6ce44 <__cxa_atexit@plt+0x5fb04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, #1 │ │ │ │ - b 7249c <__cxa_atexit@plt+0x6515c> │ │ │ │ - ldr r3, [pc, #40] @ 72d68 <__cxa_atexit@plt+0x65a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 72d50 <__cxa_atexit@plt+0x65a10> │ │ │ │ - b 72dfc <__cxa_atexit@plt+0x65abc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r6, [pc, #32] @ 6ce3c <__cxa_atexit@plt+0x5fafc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq ip, ip, #84 @ 0x54 │ │ │ │ - biceq ip, ip, #76 @ 0x4c │ │ │ │ - moveq r4, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72ddc <__cxa_atexit@plt+0x65a9c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #64] @ 72de8 <__cxa_atexit@plt+0x65aa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r0, [pc, #56] @ 72dec <__cxa_atexit@plt+0x65aac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - mov r8, #1 │ │ │ │ - b 7249c <__cxa_atexit@plt+0x6515c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq fp, ip, #172, 30 @ 0x2b0 │ │ │ │ - biceq fp, ip, #164, 30 @ 0x290 │ │ │ │ - moveq r4, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + biceq r1, sp, #144 @ 0x90 │ │ │ │ + biceq r0, sp, #204, 26 @ 0x3300 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + cmneq fp, #83968 @ 0x14800 │ │ │ │ + @ instruction: 0x03a1142c │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72e7c <__cxa_atexit@plt+0x65b3c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #124] @ 72e9c <__cxa_atexit@plt+0x65b5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r0, [pc, #116] @ 72ea0 <__cxa_atexit@plt+0x65b60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r9, r6, #19 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 72e88 <__cxa_atexit@plt+0x65b48> │ │ │ │ - ldr r7, [pc, #76] @ 72ea4 <__cxa_atexit@plt+0x65b64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 72e70 <__cxa_atexit@plt+0x65b30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 72898 <__cxa_atexit@plt+0x65558> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 72ea8 <__cxa_atexit@plt+0x65b68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #52, 30 @ 0xd0 │ │ │ │ - biceq fp, ip, #44, 30 @ 0xb0 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - moveq r4, #56, 18 @ 0xe0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72f08 <__cxa_atexit@plt+0x65bc8> │ │ │ │ - ldr r8, [pc, #68] @ 72f14 <__cxa_atexit@plt+0x65bd4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 72f18 <__cxa_atexit@plt+0x65bd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq fp, ip, #132, 28 @ 0x840 │ │ │ │ - biceq fp, ip, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 72f38 <__cxa_atexit@plt+0x65bf8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 72fc4 <__cxa_atexit@plt+0x65c84> │ │ │ │ - ldr r6, [pc, #156] @ 72fec <__cxa_atexit@plt+0x65cac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 72f98 <__cxa_atexit@plt+0x65c58> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 72fac <__cxa_atexit@plt+0x65c6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72fd8 <__cxa_atexit@plt+0x65c98> │ │ │ │ - ldr r7, [pc, #124] @ 72ff8 <__cxa_atexit@plt+0x65cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 72ff4 <__cxa_atexit@plt+0x65cb4> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6cef4 <__cxa_atexit@plt+0x5fbb4> │ │ │ │ + ldr lr, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 6cec4 <__cxa_atexit@plt+0x5fb84> │ │ │ │ + ldr r8, [pc, #132] @ 6cf10 <__cxa_atexit@plt+0x5fbd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ 6cf14 <__cxa_atexit@plt+0x5fbd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 72ff0 <__cxa_atexit@plt+0x65cb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r2, [pc, #120] @ 6cf18 <__cxa_atexit@plt+0x5fbd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r4, #28, 16 @ 0x1c0000 │ │ │ │ - biceq fp, ip, #244, 22 @ 0x3d000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73044 <__cxa_atexit@plt+0x65d04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7305c <__cxa_atexit@plt+0x65d1c> │ │ │ │ - ldr r3, [pc, #64] @ 7306c <__cxa_atexit@plt+0x65d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r7, [pc, #28] @ 73068 <__cxa_atexit@plt+0x65d28> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr r2, [pc, #80] @ 6cf20 <__cxa_atexit@plt+0x5fbe0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #76] @ 6cf24 <__cxa_atexit@plt+0x5fbe4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r6, [pc, #32] @ 6cf1c <__cxa_atexit@plt+0x5fbdc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + biceq r0, sp, #176, 30 @ 0x2c0 │ │ │ │ + biceq r0, sp, #236, 24 @ 0xec00 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffff4e4 │ │ │ │ + cmneq fp, #84, 20 @ 0x54000 │ │ │ │ + @ instruction: 0x03a11364 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6cfd4 <__cxa_atexit@plt+0x5fc94> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 6cfa4 <__cxa_atexit@plt+0x5fc64> │ │ │ │ + ldr r8, [pc, #132] @ 6cff0 <__cxa_atexit@plt+0x5fcb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ 6cff4 <__cxa_atexit@plt+0x5fcb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq fp, ip, #92, 22 @ 0x17000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - moveq r3, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73114 <__cxa_atexit@plt+0x65dd4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 73104 <__cxa_atexit@plt+0x65dc4> │ │ │ │ - ldr r7, [pc, #164] @ 73150 <__cxa_atexit@plt+0x65e10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7311c <__cxa_atexit@plt+0x65ddc> │ │ │ │ - ldr r7, [pc, #140] @ 73154 <__cxa_atexit@plt+0x65e14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r6, r9, #12 │ │ │ │ - ldr r7, [pc, #124] @ 73158 <__cxa_atexit@plt+0x65e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7313c <__cxa_atexit@plt+0x65dfc> │ │ │ │ - ldr r3, [pc, #120] @ 73164 <__cxa_atexit@plt+0x65e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r2, [pc, #120] @ 6cff8 <__cxa_atexit@plt+0x5fcb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - b 73108 <__cxa_atexit@plt+0x65dc8> │ │ │ │ - ldr r6, [pc, #56] @ 7315c <__cxa_atexit@plt+0x65e1c> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr r2, [pc, #80] @ 6d000 <__cxa_atexit@plt+0x5fcc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #76] @ 6d004 <__cxa_atexit@plt+0x5fcc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r6, [pc, #32] @ 6cffc <__cxa_atexit@plt+0x5fcbc> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #52] @ 73160 <__cxa_atexit@plt+0x65e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r6, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq fp, ip, #232, 20 @ 0xe8000 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - moveq r3, #108, 24 @ 0x6c00 │ │ │ │ - moveq r3, #36, 24 @ 0x2400 │ │ │ │ - moveq r4, #188, 12 @ 0xbc00000 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - moveq r4, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 731d8 <__cxa_atexit@plt+0x65e98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 731d0 <__cxa_atexit@plt+0x65e90> │ │ │ │ - ldr r7, [pc, #96] @ 731fc <__cxa_atexit@plt+0x65ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 731e0 <__cxa_atexit@plt+0x65ea0> │ │ │ │ - ldr r3, [pc, #80] @ 73208 <__cxa_atexit@plt+0x65ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #76] @ 7320c <__cxa_atexit@plt+0x65ecc> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff31c │ │ │ │ + biceq r0, sp, #208, 28 @ 0xd00 │ │ │ │ + biceq r0, sp, #12, 24 @ 0xc00 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffff010 │ │ │ │ + cmneq fp, #2211840 @ 0x21c000 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6d0bc <__cxa_atexit@plt+0x5fd7c> │ │ │ │ + ldr lr, [pc, #172] @ 6d0d8 <__cxa_atexit@plt+0x5fd98> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldm r5, {r8, sl} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r9, r3, #20 │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 6d094 <__cxa_atexit@plt+0x5fd54> │ │ │ │ + ldr r7, [pc, #124] @ 6d0dc <__cxa_atexit@plt+0x5fd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #68] @ 73210 <__cxa_atexit@plt+0x65ed0> │ │ │ │ + ldr r2, [pc, #120] @ 6d0e0 <__cxa_atexit@plt+0x5fda0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #112] @ 6d0e4 <__cxa_atexit@plt+0x5fda4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 73200 <__cxa_atexit@plt+0x65ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 73204 <__cxa_atexit@plt+0x65ec4> │ │ │ │ + add r6, r3, #32 │ │ │ │ + ldr r2, [pc, #76] @ 6d0ec <__cxa_atexit@plt+0x5fdac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #72] @ 6d0f0 <__cxa_atexit@plt+0x5fdb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #248, 18 @ 0x3e0000 │ │ │ │ - moveq r4, #248, 10 @ 0x3e000000 │ │ │ │ - moveq r4, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - moveq r4, #44, 12 @ 0x2c00000 │ │ │ │ - moveq r4, #32, 12 @ 0x2000000 │ │ │ │ - moveq r4, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #36] @ 6d0e8 <__cxa_atexit@plt+0x5fda8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffec64 │ │ │ │ + @ instruction: 0xffffee3c │ │ │ │ + biceq r0, sp, #220, 26 @ 0x3700 │ │ │ │ + biceq r0, sp, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffec80 │ │ │ │ + cmneq fp, #9240576 @ 0x8d0000 │ │ │ │ + @ instruction: 0x03a11198 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 6d008 <__cxa_atexit@plt+0x5fcc8> │ │ │ │ + @ instruction: 0x03a11178 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7327c <__cxa_atexit@plt+0x65f3c> │ │ │ │ - ldr r3, [pc, #84] @ 7328c <__cxa_atexit@plt+0x65f4c> │ │ │ │ + bhi 6d18c <__cxa_atexit@plt+0x5fe4c> │ │ │ │ + ldr r3, [pc, #104] @ 6d19c <__cxa_atexit@plt+0x5fe5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7326c <__cxa_atexit@plt+0x65f2c> │ │ │ │ - ldr r3, [pc, #64] @ 73290 <__cxa_atexit@plt+0x65f50> │ │ │ │ + beq 6d16c <__cxa_atexit@plt+0x5fe2c> │ │ │ │ + ldr r3, [pc, #88] @ 6d1a0 <__cxa_atexit@plt+0x5fe60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #60] @ 73294 <__cxa_atexit@plt+0x65f54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #48] @ 73298 <__cxa_atexit@plt+0x65f58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6d17c <__cxa_atexit@plt+0x5fe3c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7329c <__cxa_atexit@plt+0x65f5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 6d1a4 <__cxa_atexit@plt+0x5fe64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - moveq r4, #180, 10 @ 0x2d000000 │ │ │ │ - moveq r4, #164, 10 @ 0x29000000 │ │ │ │ - moveq r4, #152, 10 @ 0x26000000 │ │ │ │ - moveq r4, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x03a11114 │ │ │ │ + @ instruction: 0x03a110e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 732d4 <__cxa_atexit@plt+0x65f94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 732d8 <__cxa_atexit@plt+0x65f98> │ │ │ │ + ldr r3, [pc, #44] @ 6d1e8 <__cxa_atexit@plt+0x5fea8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 732dc <__cxa_atexit@plt+0x65f9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - moveq r4, #80, 10 @ 0x14000000 │ │ │ │ - moveq r4, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7335c <__cxa_atexit@plt+0x6601c> │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7332c <__cxa_atexit@plt+0x65fec> │ │ │ │ - ldr r7, [pc, #88] @ 73374 <__cxa_atexit@plt+0x66034> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #72] @ 7337c <__cxa_atexit@plt+0x6603c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #20] @ 73378 <__cxa_atexit@plt+0x66038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6d1e0 <__cxa_atexit@plt+0x5fea0> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq fp, ip, #92, 18 @ 0x170000 │ │ │ │ - moveq r2, #16, 28 @ 0x100 │ │ │ │ - @ instruction: 0xffff8860 │ │ │ │ - moveq r4, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x03a110a0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a11080 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 733e8 <__cxa_atexit@plt+0x660a8> │ │ │ │ - ldr r3, [pc, #84] @ 733f8 <__cxa_atexit@plt+0x660b8> │ │ │ │ + bhi 6d25c <__cxa_atexit@plt+0x5ff1c> │ │ │ │ + ldr r3, [pc, #64] @ 6d26c <__cxa_atexit@plt+0x5ff2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 733d8 <__cxa_atexit@plt+0x66098> │ │ │ │ - ldr r3, [pc, #64] @ 733fc <__cxa_atexit@plt+0x660bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #60] @ 73400 <__cxa_atexit@plt+0x660c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #48] @ 73404 <__cxa_atexit@plt+0x660c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq 6d24c <__cxa_atexit@plt+0x5ff0c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 73408 <__cxa_atexit@plt+0x660c8> │ │ │ │ + ldr r7, [pc, #12] @ 6d270 <__cxa_atexit@plt+0x5ff30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - moveq r4, #72, 8 @ 0x48000000 │ │ │ │ - moveq r4, #56, 8 @ 0x38000000 │ │ │ │ - moveq r4, #52, 8 @ 0x34000000 │ │ │ │ - moveq r4, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 73440 <__cxa_atexit@plt+0x66100> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #28] @ 73444 <__cxa_atexit@plt+0x66104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 73448 <__cxa_atexit@plt+0x66108> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - moveq r4, #228, 6 @ 0x90000003 │ │ │ │ - moveq r4, #212, 6 @ 0x50000003 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a1104c │ │ │ │ + @ instruction: 0x03a11018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #184] @ 73518 <__cxa_atexit@plt+0x661d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 73500 <__cxa_atexit@plt+0x661c0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 734b8 <__cxa_atexit@plt+0x66178> │ │ │ │ - ldr r7, [pc, #136] @ 7351c <__cxa_atexit@plt+0x661dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 734ec <__cxa_atexit@plt+0x661ac> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #100] @ 73524 <__cxa_atexit@plt+0x661e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r2, #15] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401218 <__cxa_atexit@plt+0x3f3ed8> │ │ │ │ - ldr r7, [pc, #52] @ 73528 <__cxa_atexit@plt+0x661e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 73520 <__cxa_atexit@plt+0x661e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq fp, ip, #228, 14 @ 0x3900000 │ │ │ │ - moveq r2, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0xffff86d4 │ │ │ │ - moveq r2, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 73554 <__cxa_atexit@plt+0x66214> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 73568 <__cxa_atexit@plt+0x66228> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - moveq r2, #8, 24 @ 0x800 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + @ instruction: 0x03a11010 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 735a4 <__cxa_atexit@plt+0x66264> │ │ │ │ - ldr r3, [pc, #40] @ 735bc <__cxa_atexit@plt+0x6627c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 735c0 <__cxa_atexit@plt+0x66280> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #56, 18 @ 0xe0000 │ │ │ │ - moveq r4, #128, 4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 6d2bc <__cxa_atexit@plt+0x5ff7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + @ instruction: 0x03a10ffc │ │ │ │ + @ instruction: 0x03a10fc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 735fc <__cxa_atexit@plt+0x662bc> │ │ │ │ - ldr r3, [pc, #40] @ 73614 <__cxa_atexit@plt+0x662d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73618 <__cxa_atexit@plt+0x662d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #220, 16 @ 0xdc0000 │ │ │ │ - moveq r4, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73654 <__cxa_atexit@plt+0x66314> │ │ │ │ - ldr r3, [pc, #40] @ 7366c <__cxa_atexit@plt+0x6632c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73670 <__cxa_atexit@plt+0x66330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #140, 16 @ 0x8c0000 │ │ │ │ - moveq r4, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 736ac <__cxa_atexit@plt+0x6636c> │ │ │ │ - ldr r3, [pc, #40] @ 736c4 <__cxa_atexit@plt+0x66384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 736c8 <__cxa_atexit@plt+0x66388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #56, 16 @ 0x380000 │ │ │ │ - moveq r4, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73704 <__cxa_atexit@plt+0x663c4> │ │ │ │ - ldr r3, [pc, #40] @ 7371c <__cxa_atexit@plt+0x663dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6d31c <__cxa_atexit@plt+0x5ffdc> │ │ │ │ + ldr r3, [pc, #72] @ 6d330 <__cxa_atexit@plt+0x5fff0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6d30c <__cxa_atexit@plt+0x5ffcc> │ │ │ │ + ldr r7, [pc, #56] @ 6d334 <__cxa_atexit@plt+0x5fff4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73720 <__cxa_atexit@plt+0x663e0> │ │ │ │ + ldr r7, [pc, #20] @ 6d338 <__cxa_atexit@plt+0x5fff8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq fp, ip, #228, 14 @ 0x3900000 │ │ │ │ - moveq r4, #48, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r0, sp, #156, 16 @ 0x9c0000 │ │ │ │ + @ instruction: 0x03a10f9c │ │ │ │ + @ instruction: 0x03a10f50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7375c <__cxa_atexit@plt+0x6641c> │ │ │ │ - ldr r3, [pc, #40] @ 73774 <__cxa_atexit@plt+0x66434> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 6d364 <__cxa_atexit@plt+0x60024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73778 <__cxa_atexit@plt+0x66438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #144, 14 @ 0x2400000 │ │ │ │ - moveq r4, #220 @ 0xdc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 6cb08 <__cxa_atexit@plt+0x5f7c8> │ │ │ │ + biceq r0, sp, #72, 16 @ 0x480000 │ │ │ │ + @ instruction: 0x03a10f94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 737b4 <__cxa_atexit@plt+0x66474> │ │ │ │ - ldr r3, [pc, #40] @ 737cc <__cxa_atexit@plt+0x6648c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 737d0 <__cxa_atexit@plt+0x66490> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 6d3d0 <__cxa_atexit@plt+0x60090> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6d3c8 <__cxa_atexit@plt+0x60088> │ │ │ │ + ldr r3, [pc, #60] @ 6d3d8 <__cxa_atexit@plt+0x60098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ 6d3dc <__cxa_atexit@plt+0x6009c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #52] @ 6d3e0 <__cxa_atexit@plt+0x600a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 6d3e4 <__cxa_atexit@plt+0x600a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - biceq fp, ip, #60, 14 @ 0xf00000 │ │ │ │ - moveq r4, #136 @ 0x88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7380c <__cxa_atexit@plt+0x664cc> │ │ │ │ - ldr r3, [pc, #40] @ 73824 <__cxa_atexit@plt+0x664e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73828 <__cxa_atexit@plt+0x664e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, ip, #232, 12 @ 0xe800000 │ │ │ │ - moveq r4, #52 @ 0x34 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a10f40 │ │ │ │ + biceq r0, sp, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0x03a10f24 │ │ │ │ + @ instruction: 0x03a10f08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73864 <__cxa_atexit@plt+0x66524> │ │ │ │ - ldr r3, [pc, #40] @ 7387c <__cxa_atexit@plt+0x6653c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73880 <__cxa_atexit@plt+0x66540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #148, 12 @ 0x9400000 │ │ │ │ - moveq r3, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6d40c <__cxa_atexit@plt+0x600cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a10ee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 738bc <__cxa_atexit@plt+0x6657c> │ │ │ │ - ldr r3, [pc, #40] @ 738d4 <__cxa_atexit@plt+0x66594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 738d8 <__cxa_atexit@plt+0x66598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #64, 12 @ 0x4000000 │ │ │ │ - moveq r3, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73938 <__cxa_atexit@plt+0x665f8> │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #56] @ 73948 <__cxa_atexit@plt+0x66608> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #48] @ 7394c <__cxa_atexit@plt+0x6660c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #44] @ 73950 <__cxa_atexit@plt+0x66610> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7, r8, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #232, 4 @ 0x8000000e │ │ │ │ - biceq fp, ip, #176, 10 @ 0x2c000000 │ │ │ │ - biceq fp, ip, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 739b0 <__cxa_atexit@plt+0x66670> │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #56] @ 739c0 <__cxa_atexit@plt+0x66680> │ │ │ │ + bcc 6d47c <__cxa_atexit@plt+0x6013c> │ │ │ │ + ldr r8, [pc, #92] @ 6d494 <__cxa_atexit@plt+0x60154> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #88] @ 6d498 <__cxa_atexit@plt+0x60158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #48] @ 739c4 <__cxa_atexit@plt+0x66684> │ │ │ │ + ldr lr, [pc, #80] @ 6d49c <__cxa_atexit@plt+0x6015c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #44] @ 739c8 <__cxa_atexit@plt+0x66688> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7, r8, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r9, [pc, #76] @ 6d4a0 <__cxa_atexit@plt+0x60160> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq fp, ip, #112, 4 │ │ │ │ - biceq fp, ip, #56, 10 @ 0xe000000 │ │ │ │ - biceq fp, ip, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #32] @ 6d4a4 <__cxa_atexit@plt+0x60164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0x03a10ec0 │ │ │ │ + biceq r0, sp, #168, 20 @ 0xa8000 │ │ │ │ + biceq r0, sp, #160, 20 @ 0xa0000 │ │ │ │ + biceq r0, sp, #156, 20 @ 0x9c000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x03a10b74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73a3c <__cxa_atexit@plt+0x666fc> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 73a08 <__cxa_atexit@plt+0x666c8> │ │ │ │ - ldr r3, [pc, #88] @ 73a50 <__cxa_atexit@plt+0x66710> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 6d510 <__cxa_atexit@plt+0x601d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6d508 <__cxa_atexit@plt+0x601c8> │ │ │ │ + ldr r3, [pc, #60] @ 6d518 <__cxa_atexit@plt+0x601d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 73a4c <__cxa_atexit@plt+0x6670c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73a30 <__cxa_atexit@plt+0x666f0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 73a60 <__cxa_atexit@plt+0x66720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 73a54 <__cxa_atexit@plt+0x66714> │ │ │ │ + ldr r7, [pc, #56] @ 6d51c <__cxa_atexit@plt+0x601dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - moveq r3, #0, 20 │ │ │ │ - moveq r3, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 73b20 <__cxa_atexit@plt+0x667e0> │ │ │ │ - ldr r2, [pc, #276] @ 73b98 <__cxa_atexit@plt+0x66858> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 73b6c <__cxa_atexit@plt+0x6682c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 73b78 <__cxa_atexit@plt+0x66838> │ │ │ │ - ldr lr, [pc, #248] @ 73ba0 <__cxa_atexit@plt+0x66860> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r8, r2, #31 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - sub r0, r2, #18 │ │ │ │ - ldr r1, [pc, #232] @ 73ba4 <__cxa_atexit@plt+0x66864> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #216] @ 73ba8 <__cxa_atexit@plt+0x66868> │ │ │ │ + ldr r2, [pc, #52] @ 6d520 <__cxa_atexit@plt+0x601e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 6d524 <__cxa_atexit@plt+0x601e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #204] @ 73bac <__cxa_atexit@plt+0x6686c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #200] @ 73bb0 <__cxa_atexit@plt+0x66870> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #196] @ 73bb4 <__cxa_atexit@plt+0x66874> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add r0, r8, #1 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r2, #5 │ │ │ │ - sub r8, r2, #39 @ 0x27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #108] @ 73b94 <__cxa_atexit@plt+0x66854> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 73b6c <__cxa_atexit@plt+0x6682c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 73b80 <__cxa_atexit@plt+0x66840> │ │ │ │ - ldr r3, [pc, #80] @ 73b9c <__cxa_atexit@plt+0x6685c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r8, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 73b84 <__cxa_atexit@plt+0x66844> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - biceq fp, ip, #36, 8 @ 0x24000000 │ │ │ │ - biceq fp, ip, #216 @ 0xd8 │ │ │ │ - moveq r3, #116, 26 @ 0x1d00 │ │ │ │ - biceq fp, ip, #180 @ 0xb4 │ │ │ │ - biceq fp, ip, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73c50 <__cxa_atexit@plt+0x66910> │ │ │ │ - ldr lr, [pc, #128] @ 73c5c <__cxa_atexit@plt+0x6691c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r8, r6, #31 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r1, [pc, #112] @ 73c60 <__cxa_atexit@plt+0x66920> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #96] @ 73c64 <__cxa_atexit@plt+0x66924> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 73c68 <__cxa_atexit@plt+0x66928> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #80] @ 73c6c <__cxa_atexit@plt+0x6692c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #76] @ 73c70 <__cxa_atexit@plt+0x66930> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add r0, r8, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #39 @ 0x27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - biceq fp, ip, #240, 4 │ │ │ │ - biceq sl, ip, #164, 30 @ 0x290 │ │ │ │ - moveq r3, #64, 24 @ 0x4000 │ │ │ │ - biceq sl, ip, #128, 30 @ 0x200 │ │ │ │ - biceq fp, ip, #176, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73cb4 <__cxa_atexit@plt+0x66974> │ │ │ │ - ldr r2, [pc, #40] @ 73cc0 <__cxa_atexit@plt+0x66980> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73cf8 <__cxa_atexit@plt+0x669b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 73d00 <__cxa_atexit@plt+0x669c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, ip, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73d54 <__cxa_atexit@plt+0x66a14> │ │ │ │ - ldr r7, [pc, #64] @ 73d68 <__cxa_atexit@plt+0x66a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 73d48 <__cxa_atexit@plt+0x66a08> │ │ │ │ - ldr r7, [pc, #48] @ 73d6c <__cxa_atexit@plt+0x66a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r9 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73d70 <__cxa_atexit@plt+0x66a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - moveq r3, #0, 22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x03a10b40 │ │ │ │ + biceq r0, sp, #152, 12 @ 0x9800000 │ │ │ │ + @ instruction: 0x03a10b24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 73d90 <__cxa_atexit@plt+0x66a50> │ │ │ │ + ldr r3, [pc, #16] @ 6d548 <__cxa_atexit@plt+0x60208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73dd8 <__cxa_atexit@plt+0x66a98> │ │ │ │ - ldr r2, [pc, #56] @ 73df0 <__cxa_atexit@plt+0x66ab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [pc, #20] @ 73df4 <__cxa_atexit@plt+0x66ab4> │ │ │ │ + bcc 6d580 <__cxa_atexit@plt+0x60240> │ │ │ │ + ldr r2, [pc, #40] @ 6d598 <__cxa_atexit@plt+0x60258> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 6d59c <__cxa_atexit@plt+0x6025c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r0, sp, #56, 14 @ 0xe00000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x03a10d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73e44 <__cxa_atexit@plt+0x66b04> │ │ │ │ - ldr r7, [pc, #60] @ 73e58 <__cxa_atexit@plt+0x66b18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73e38 <__cxa_atexit@plt+0x66af8> │ │ │ │ - ldr r7, [pc, #44] @ 73e5c <__cxa_atexit@plt+0x66b1c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 6d608 <__cxa_atexit@plt+0x602c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6d600 <__cxa_atexit@plt+0x602c0> │ │ │ │ + ldr r3, [pc, #60] @ 6d610 <__cxa_atexit@plt+0x602d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ 6d614 <__cxa_atexit@plt+0x602d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #52] @ 6d618 <__cxa_atexit@plt+0x602d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 6d61c <__cxa_atexit@plt+0x602dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73e60 <__cxa_atexit@plt+0x66b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - moveq r3, #20, 20 @ 0x14000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a10d64 │ │ │ │ + biceq r0, sp, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0x03a10d48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 73e80 <__cxa_atexit@plt+0x66b40> │ │ │ │ + ldr r3, [pc, #16] @ 6d640 <__cxa_atexit@plt+0x60300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 739d8 <__cxa_atexit@plt+0x66698> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73eb8 <__cxa_atexit@plt+0x66b78> │ │ │ │ - ldr r2, [pc, #40] @ 73ed0 <__cxa_atexit@plt+0x66b90> │ │ │ │ + bcc 6d678 <__cxa_atexit@plt+0x60338> │ │ │ │ + ldr r2, [pc, #40] @ 6d690 <__cxa_atexit@plt+0x60350> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 73ed4 <__cxa_atexit@plt+0x66b94> │ │ │ │ + ldr r3, [pc, #20] @ 6d694 <__cxa_atexit@plt+0x60354> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq sl, ip, #36, 28 @ 0x240 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r0, sp, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - moveq r3, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73f38 <__cxa_atexit@plt+0x66bf8> │ │ │ │ - ldr r2, [pc, #72] @ 73f44 <__cxa_atexit@plt+0x66c04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 73f48 <__cxa_atexit@plt+0x66c08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73f2c <__cxa_atexit@plt+0x66bec> │ │ │ │ - ldr r7, [pc, #40] @ 73f4c <__cxa_atexit@plt+0x66c0c> │ │ │ │ + @ instruction: 0x03a10cd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 6d700 <__cxa_atexit@plt+0x603c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6d6f8 <__cxa_atexit@plt+0x603b8> │ │ │ │ + ldr r3, [pc, #60] @ 6d708 <__cxa_atexit@plt+0x603c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ 6d70c <__cxa_atexit@plt+0x603cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 73fd4 <__cxa_atexit@plt+0x66c94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #52] @ 6d710 <__cxa_atexit@plt+0x603d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 6d714 <__cxa_atexit@plt+0x603d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq sl, ip, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - moveq r3, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x03a10c9c │ │ │ │ + biceq r0, sp, #168, 8 @ 0xa8000000 │ │ │ │ + @ instruction: 0x03a10c80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 73f70 <__cxa_atexit@plt+0x66c30> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6d738 <__cxa_atexit@plt+0x603f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 73fd4 <__cxa_atexit@plt+0x66c94> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73fa8 <__cxa_atexit@plt+0x66c68> │ │ │ │ - ldr r2, [pc, #40] @ 73fc0 <__cxa_atexit@plt+0x66c80> │ │ │ │ + bcc 6d770 <__cxa_atexit@plt+0x60430> │ │ │ │ + ldr r2, [pc, #40] @ 6d788 <__cxa_atexit@plt+0x60448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 73fc4 <__cxa_atexit@plt+0x66c84> │ │ │ │ + ldr r3, [pc, #20] @ 6d78c <__cxa_atexit@plt+0x6044c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq sl, ip, #52, 26 @ 0xd00 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r0, sp, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7403c <__cxa_atexit@plt+0x66cfc> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7401c <__cxa_atexit@plt+0x66cdc> │ │ │ │ - ldr r3, [pc, #80] @ 7404c <__cxa_atexit@plt+0x66d0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r2, [r8, #5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74034 <__cxa_atexit@plt+0x66cf4> │ │ │ │ - b 74064 <__cxa_atexit@plt+0x66d24> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [pc, #44] @ 74054 <__cxa_atexit@plt+0x66d14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74050 <__cxa_atexit@plt+0x66d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - moveq r3, #180, 16 @ 0xb40000 │ │ │ │ - biceq sl, ip, #128, 22 @ 0x20000 │ │ │ │ - moveq r3, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 740d0 <__cxa_atexit@plt+0x66d90> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #144] @ 74118 <__cxa_atexit@plt+0x66dd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 740f8 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r7, [pc, #116] @ 7411c <__cxa_atexit@plt+0x66ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 74120 <__cxa_atexit@plt+0x66de0> │ │ │ │ + @ instruction: 0x03a10c38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 6d7f8 <__cxa_atexit@plt+0x604b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 6d7f0 <__cxa_atexit@plt+0x604b0> │ │ │ │ + ldr r3, [pc, #60] @ 6d800 <__cxa_atexit@plt+0x604c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 740ec <__cxa_atexit@plt+0x66dac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6df6c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [pc, #72] @ 7412c <__cxa_atexit@plt+0x66dec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 74124 <__cxa_atexit@plt+0x66de4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #32] @ 74128 <__cxa_atexit@plt+0x66de8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffff9ec0 │ │ │ │ - moveq r3, #56, 16 @ 0x380000 │ │ │ │ - moveq r3, #232, 14 @ 0x3a00000 │ │ │ │ - moveq r3, #60, 8 @ 0x3c000000 │ │ │ │ - biceq sl, ip, #196, 20 @ 0xc4000 │ │ │ │ - moveq r3, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 741b8 <__cxa_atexit@plt+0x66e78> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 741d4 <__cxa_atexit@plt+0x66e94> │ │ │ │ - ldr r7, [pc, #128] @ 741e4 <__cxa_atexit@plt+0x66ea4> │ │ │ │ + ldr r7, [pc, #56] @ 6d804 <__cxa_atexit@plt+0x604c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 741e8 <__cxa_atexit@plt+0x66ea8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 741ec <__cxa_atexit@plt+0x66eac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r7, #24]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r8, [r8, #32] │ │ │ │ - str lr, [r8, #36] @ 0x24 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - str r7, [r8, #44] @ 0x2c │ │ │ │ - str r8, [r8, #20] │ │ │ │ - ldr r7, [pc, #68] @ 741f0 <__cxa_atexit@plt+0x66eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #12]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 741e0 <__cxa_atexit@plt+0x66ea0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #52] @ 6d808 <__cxa_atexit@plt+0x604c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 6d80c <__cxa_atexit@plt+0x604cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, ip, #220, 18 @ 0x370000 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - biceq sl, ip, #40, 20 @ 0x28000 │ │ │ │ - biceq sl, ip, #64, 22 @ 0x10000 │ │ │ │ - biceq sl, ip, #28, 22 @ 0x7000 │ │ │ │ - moveq r3, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74244 <__cxa_atexit@plt+0x66f04> │ │ │ │ - ldr r7, [pc, #60] @ 74258 <__cxa_atexit@plt+0x66f18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74238 <__cxa_atexit@plt+0x66ef8> │ │ │ │ - ldr r7, [pc, #44] @ 7425c <__cxa_atexit@plt+0x66f1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 73fd4 <__cxa_atexit@plt+0x66c94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74260 <__cxa_atexit@plt+0x66f20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - moveq r3, #188, 12 @ 0xbc00000 │ │ │ │ - moveq r3, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x03a10bd4 │ │ │ │ + biceq r0, sp, #176, 6 @ 0xc0000002 │ │ │ │ + @ instruction: 0x03a10bb8 │ │ │ │ + @ instruction: 0x03a10ba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74284 <__cxa_atexit@plt+0x66f44> │ │ │ │ + ldr r3, [pc, #16] @ 6d834 <__cxa_atexit@plt+0x604f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 73fd4 <__cxa_atexit@plt+0x66c94> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x03a10b80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 742bc <__cxa_atexit@plt+0x66f7c> │ │ │ │ - ldr r2, [pc, #40] @ 742d4 <__cxa_atexit@plt+0x66f94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 742d8 <__cxa_atexit@plt+0x66f98> │ │ │ │ + bcc 6d8ac <__cxa_atexit@plt+0x6056c> │ │ │ │ + ldr r8, [pc, #100] @ 6d8c4 <__cxa_atexit@plt+0x60584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #96] @ 6d8c8 <__cxa_atexit@plt+0x60588> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #92] @ 6d8cc <__cxa_atexit@plt+0x6058c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #84] @ 6d8d0 <__cxa_atexit@plt+0x60590> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #80] @ 6d8d4 <__cxa_atexit@plt+0x60594> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r9, [r5] │ │ │ │ + add r2, r8, #2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 3fc808 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ + ldr r3, [pc, #36] @ 6d8d8 <__cxa_atexit@plt+0x60598> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq sl, ip, #32, 20 @ 0x20000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - moveq r3, #44, 12 @ 0x2c00000 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0x03a10b54 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r0, sp, #120, 12 @ 0x7800000 │ │ │ │ + biceq r0, sp, #112, 12 @ 0x7000000 │ │ │ │ + biceq r0, sp, #108, 12 @ 0x6c00000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc810 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74310 <__cxa_atexit@plt+0x66fd0> │ │ │ │ + bhi 6d924 <__cxa_atexit@plt+0x605e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74318 <__cxa_atexit@plt+0x66fd8> │ │ │ │ + ldr r2, [pc, #24] @ 6d92c <__cxa_atexit@plt+0x605ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 74328 <__cxa_atexit@plt+0x66fe8> │ │ │ │ + b 6d978 <__cxa_atexit@plt+0x60638> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, ip, #152, 16 @ 0x980000 │ │ │ │ + biceq r0, sp, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d960 <__cxa_atexit@plt+0x60620> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6d968 <__cxa_atexit@plt+0x60628> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc818 <__cxa_atexit@plt+0x3ef4d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 743d8 <__cxa_atexit@plt+0x67098> │ │ │ │ - ldr r7, [pc, #196] @ 74400 <__cxa_atexit@plt+0x670c0> │ │ │ │ + bhi 6da24 <__cxa_atexit@plt+0x606e4> │ │ │ │ + ldr r7, [pc, #192] @ 6da4c <__cxa_atexit@plt+0x6070c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 743b4 <__cxa_atexit@plt+0x67074> │ │ │ │ + beq 6da00 <__cxa_atexit@plt+0x606c0> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 743c4 <__cxa_atexit@plt+0x67084> │ │ │ │ + bne 6da10 <__cxa_atexit@plt+0x606d0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 743e8 <__cxa_atexit@plt+0x670a8> │ │ │ │ - ldr r7, [pc, #164] @ 7440c <__cxa_atexit@plt+0x670cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr lr, [pc, #152] @ 74410 <__cxa_atexit@plt+0x670d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r2, #17 │ │ │ │ - ldr r8, [pc, #140] @ 74414 <__cxa_atexit@plt+0x670d4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r0, lr, #1 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r7, [r6, #28] │ │ │ │ + bcc 6da34 <__cxa_atexit@plt+0x606f4> │ │ │ │ + ldr r9, [pc, #160] @ 6da58 <__cxa_atexit@plt+0x60718> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #156] @ 6da5c <__cxa_atexit@plt+0x6071c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #152] @ 6da60 <__cxa_atexit@plt+0x60720> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ - sub r7, r2, #5 │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 74408 <__cxa_atexit@plt+0x670c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #60] @ 6da54 <__cxa_atexit@plt+0x60714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 74404 <__cxa_atexit@plt+0x670c4> │ │ │ │ + ldr r7, [pc, #36] @ 6da50 <__cxa_atexit@plt+0x60710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - moveq r3, #48, 10 @ 0xc000000 │ │ │ │ - moveq r3, #216, 8 @ 0xd8000000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x03a109c4 │ │ │ │ + biceq r0, sp, #128, 2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - moveq r3, #112, 10 @ 0x1c000000 │ │ │ │ - biceq sl, ip, #84, 22 @ 0x15000 │ │ │ │ - moveq r3, #240, 8 @ 0xf0000000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + biceq r0, sp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 74494 <__cxa_atexit@plt+0x67154> │ │ │ │ + bne 6dad8 <__cxa_atexit@plt+0x60798> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 744a8 <__cxa_atexit@plt+0x67168> │ │ │ │ - ldr r2, [pc, #116] @ 744bc <__cxa_atexit@plt+0x6717c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #112] @ 744c0 <__cxa_atexit@plt+0x67180> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + bcc 6daec <__cxa_atexit@plt+0x607ac> │ │ │ │ + ldr r8, [pc, #112] @ 6db00 <__cxa_atexit@plt+0x607c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #108] @ 6db04 <__cxa_atexit@plt+0x607c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #104] @ 6db08 <__cxa_atexit@plt+0x607c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #17 │ │ │ │ - ldr r8, [pc, #88] @ 744c4 <__cxa_atexit@plt+0x67184> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r0, lr, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 744b8 <__cxa_atexit@plt+0x67178> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6dafc <__cxa_atexit@plt+0x607bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - moveq r3, #8, 8 @ 0x8000000 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - moveq r3, #152, 8 @ 0x98000000 │ │ │ │ - biceq sl, ip, #112, 20 @ 0x70000 │ │ │ │ - cmneq sl, #182272 @ 0x2c800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #254976 @ 0x3e400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #35328 @ 0x8a00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #53504 @ 0xd100 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #1728 @ 0x6c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #6272 @ 0x1880 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #10816 @ 0x2a40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r0, sp, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + biceq r0, sp, #236 @ 0xec │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6db64 <__cxa_atexit@plt+0x60824> │ │ │ │ + ldr r7, [pc, #80] @ 6db80 <__cxa_atexit@plt+0x60840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #72] @ 6db84 <__cxa_atexit@plt+0x60844> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - cmneq sl, #15424 @ 0x3c40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6db58 <__cxa_atexit@plt+0x60818> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #928 @ 0x3a0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 6db88 <__cxa_atexit@plt+0x60848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 6db8c <__cxa_atexit@plt+0x6084c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r0, lsl ip │ │ │ │ + biceq r0, sp, #172 @ 0xac │ │ │ │ + @ instruction: 0x03a108d8 │ │ │ │ + biceq r0, sp, #116 @ 0x74 │ │ │ │ + @ instruction: 0x03a10878 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls lr, [pc, #52] @ 6dbe4 <__cxa_atexit@plt+0x608a4> │ │ │ │ + addls lr, pc, lr │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + ldrls r0, [r7, #12] │ │ │ │ + ldrls r2, [r7, #16] │ │ │ │ + ldrls r7, [pc, #36] @ 6dbe8 <__cxa_atexit@plt+0x608a8> │ │ │ │ + addls r7, pc, r7 │ │ │ │ + strls lr, [r5, #-16] │ │ │ │ + strls r1, [r5, #-12] │ │ │ │ + strls r2, [r5, #-8] │ │ │ │ + strls r0, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #16] @ 6dbec <__cxa_atexit@plt+0x608ac> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a1081c │ │ │ │ + @ instruction: 0x03a10804 │ │ │ │ + @ instruction: 0x03a10818 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6dc58 <__cxa_atexit@plt+0x60918> │ │ │ │ + ldr r7, [pc, #272] @ 6dd20 <__cxa_atexit@plt+0x609e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6dcbc <__cxa_atexit@plt+0x6097c> │ │ │ │ + ldr r7, [pc, #240] @ 6dd24 <__cxa_atexit@plt+0x609e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #236] @ 6dd28 <__cxa_atexit@plt+0x609e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #169 @ 0xa9 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dcb0 <__cxa_atexit@plt+0x60970> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r3, [pc, #164] @ 6dd04 <__cxa_atexit@plt+0x609c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6dcdc <__cxa_atexit@plt+0x6099c> │ │ │ │ + ldr r7, [pc, #136] @ 6dd08 <__cxa_atexit@plt+0x609c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #128] @ 6dd0c <__cxa_atexit@plt+0x609cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #120] @ 6dd10 <__cxa_atexit@plt+0x609d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #177 @ 0xb1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dcb0 <__cxa_atexit@plt+0x60970> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - moveq r3, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 74648 <__cxa_atexit@plt+0x67308> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 74640 <__cxa_atexit@plt+0x67300> │ │ │ │ - ldr r3, [pc, #52] @ 74650 <__cxa_atexit@plt+0x67310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 74654 <__cxa_atexit@plt+0x67314> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 74658 <__cxa_atexit@plt+0x67318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #104] @ 6dd2c <__cxa_atexit@plt+0x609ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #100] @ 6dd30 <__cxa_atexit@plt+0x609f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #169 @ 0xa9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 6dd14 <__cxa_atexit@plt+0x609d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ 6dd18 <__cxa_atexit@plt+0x609d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #177 @ 0xb1 │ │ │ │ + ldr r3, [pc, #36] @ 6dd1c <__cxa_atexit@plt+0x609dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - moveq r3, #160, 6 @ 0x80000002 │ │ │ │ - moveq r3, #172, 6 @ 0xb0000002 │ │ │ │ - biceq sl, ip, #104, 10 @ 0x1a000000 │ │ │ │ - moveq r3, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 746bc <__cxa_atexit@plt+0x6737c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 746b4 <__cxa_atexit@plt+0x67374> │ │ │ │ - ldr r3, [pc, #52] @ 746c4 <__cxa_atexit@plt+0x67384> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 746c8 <__cxa_atexit@plt+0x67388> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 746cc <__cxa_atexit@plt+0x6738c> │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + andeq r0, r0, r0, asr #21 │ │ │ │ + biceq pc, ip, #48, 30 @ 0xc0 │ │ │ │ + biceq r0, sp, #120 @ 0x78 │ │ │ │ + @ instruction: 0x03a10760 │ │ │ │ + biceq r0, sp, #36 @ 0x24 │ │ │ │ + biceq pc, ip, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsl #22 │ │ │ │ + biceq r0, sp, #212 @ 0xd4 │ │ │ │ + @ instruction: 0x03a10780 │ │ │ │ + biceq r0, sp, #68 @ 0x44 │ │ │ │ + @ instruction: 0x03a106d4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6dd98 <__cxa_atexit@plt+0x60a58> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6ddf4 <__cxa_atexit@plt+0x60ab4> │ │ │ │ + ldr r7, [pc, #256] @ 6de68 <__cxa_atexit@plt+0x60b28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #252] @ 6de6c <__cxa_atexit@plt+0x60b2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, #244] @ 6de70 <__cxa_atexit@plt+0x60b30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 401268 <__cxa_atexit@plt+0x3f3f28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - moveq r3, #156, 6 @ 0x70000002 │ │ │ │ - moveq r3, #168, 6 @ 0xa0000002 │ │ │ │ - biceq sl, ip, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7470c <__cxa_atexit@plt+0x673cc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7471c <__cxa_atexit@plt+0x673dc> │ │ │ │ + add r2, r2, #177 @ 0xb1 │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dde8 <__cxa_atexit@plt+0x60aa8> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r2, [pc, #172] @ 6de4c <__cxa_atexit@plt+0x60b0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6de20 <__cxa_atexit@plt+0x60ae0> │ │ │ │ + ldr r7, [pc, #152] @ 6de50 <__cxa_atexit@plt+0x60b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #148] @ 6de54 <__cxa_atexit@plt+0x60b14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, #140] @ 6de58 <__cxa_atexit@plt+0x60b18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + add r2, r2, #177 @ 0xb1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dde8 <__cxa_atexit@plt+0x60aa8> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #120] @ 6de74 <__cxa_atexit@plt+0x60b34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ 6de78 <__cxa_atexit@plt+0x60b38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #177 @ 0xb1 │ │ │ │ + ldr r3, [pc, #108] @ 6de7c <__cxa_atexit@plt+0x60b3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sl, ip, #220, 14 @ 0x3700000 │ │ │ │ - moveq r3, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74764 <__cxa_atexit@plt+0x67424> │ │ │ │ - ldr r2, [pc, #44] @ 7476c <__cxa_atexit@plt+0x6742c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r1, r8, r9, sl} │ │ │ │ - ldr r0, [pc, #32] @ 74770 <__cxa_atexit@plt+0x67430> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [pc, #52] @ 6de5c <__cxa_atexit@plt+0x60b1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 6de60 <__cxa_atexit@plt+0x60b20> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #177 @ 0xb1 │ │ │ │ + ldr r5, [pc, #40] @ 6de64 <__cxa_atexit@plt+0x60b24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 74b50 <__cxa_atexit@plt+0x67810> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq sl, ip, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl #19 │ │ │ │ + biceq pc, ip, #252, 26 @ 0x3f00 │ │ │ │ + biceq pc, ip, #68, 30 @ 0x110 │ │ │ │ + @ instruction: 0x03a1061c │ │ │ │ + biceq pc, ip, #224, 28 @ 0xe00 │ │ │ │ + biceq pc, ip, #128, 26 @ 0x2000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq pc, ip, #76, 28 @ 0x4c0 │ │ │ │ + biceq pc, ip, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0x03a10648 │ │ │ │ + biceq pc, ip, #12, 30 @ 0x30 │ │ │ │ + biceq pc, ip, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 747b4 <__cxa_atexit@plt+0x67474> │ │ │ │ - ldr r2, [pc, #40] @ 747c0 <__cxa_atexit@plt+0x67480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 747f8 <__cxa_atexit@plt+0x674b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 74800 <__cxa_atexit@plt+0x674c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 74810 <__cxa_atexit@plt+0x674d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sl, ip, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 748d4 <__cxa_atexit@plt+0x67594> │ │ │ │ - ldr r3, [pc, #208] @ 748f4 <__cxa_atexit@plt+0x675b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 748b4 <__cxa_atexit@plt+0x67574> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 748c4 <__cxa_atexit@plt+0x67584> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 748dc <__cxa_atexit@plt+0x6759c> │ │ │ │ - ldr lr, [pc, #152] @ 748f8 <__cxa_atexit@plt+0x675b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #128] @ 748fc <__cxa_atexit@plt+0x675bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #17 │ │ │ │ - ldr r8, [pc, #120] @ 74900 <__cxa_atexit@plt+0x675c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6dea4 <__cxa_atexit@plt+0x60b64> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - biceq sl, ip, #96, 12 @ 0x6000000 │ │ │ │ - biceq sl, ip, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74988 <__cxa_atexit@plt+0x67648> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7499c <__cxa_atexit@plt+0x6765c> │ │ │ │ - ldr r2, [pc, #124] @ 749ac <__cxa_atexit@plt+0x6766c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #96] @ 749b0 <__cxa_atexit@plt+0x67670> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #17 │ │ │ │ - ldr r9, [pc, #88] @ 749b4 <__cxa_atexit@plt+0x67674> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6dee4 <__cxa_atexit@plt+0x60ba4> │ │ │ │ + ldr r1, [pc, #56] @ 6def4 <__cxa_atexit@plt+0x60bb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #48] @ 6def8 <__cxa_atexit@plt+0x60bb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - biceq sl, ip, #140, 10 @ 0x23000000 │ │ │ │ - biceq sl, ip, #64, 4 │ │ │ │ - moveq r3, #196 @ 0xc4 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, ip, #44, 26 @ 0xb00 │ │ │ │ + biceq r0, sp, #44 @ 0x2c │ │ │ │ + @ instruction: 0x03a1050c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74a08 <__cxa_atexit@plt+0x676c8> │ │ │ │ - ldr r2, [pc, #56] @ 74a14 <__cxa_atexit@plt+0x676d4> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6df64 <__cxa_atexit@plt+0x60c24> │ │ │ │ + ldr r7, [pc, #188] @ 6dfe4 <__cxa_atexit@plt+0x60ca4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6dfb8 <__cxa_atexit@plt+0x60c78> │ │ │ │ + ldr r7, [pc, #168] @ 6dfe8 <__cxa_atexit@plt+0x60ca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #164] @ 6dfec <__cxa_atexit@plt+0x60cac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #169 @ 0xa9 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dfac <__cxa_atexit@plt+0x60c6c> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r2, [pc, #108] @ 6dfd8 <__cxa_atexit@plt+0x60c98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74a00 <__cxa_atexit@plt+0x676c0> │ │ │ │ - b 74a24 <__cxa_atexit@plt+0x676e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6dfb8 <__cxa_atexit@plt+0x60c78> │ │ │ │ + ldr r7, [pc, #84] @ 6dfdc <__cxa_atexit@plt+0x60c9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #80] @ 6dfe0 <__cxa_atexit@plt+0x60ca0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #169 @ 0xa9 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6dfac <__cxa_atexit@plt+0x60c6c> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 6dff0 <__cxa_atexit@plt+0x60cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 6dff4 <__cxa_atexit@plt+0x60cb4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #169 @ 0xa9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r3, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 74a64 <__cxa_atexit@plt+0x67724> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74a7c <__cxa_atexit@plt+0x6773c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74a90 <__cxa_atexit@plt+0x67750> │ │ │ │ - ldr r7, [pc, #196] @ 74b18 <__cxa_atexit@plt+0x677d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #188] @ 74b1c <__cxa_atexit@plt+0x677dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0x000007b8 │ │ │ │ + biceq pc, ip, #128, 26 @ 0x2000 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #16 │ │ │ │ + biceq pc, ip, #200, 26 @ 0x3200 │ │ │ │ + @ instruction: 0x03a10484 │ │ │ │ + biceq pc, ip, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6e01c <__cxa_atexit@plt+0x60cdc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #164] @ 74b10 <__cxa_atexit@plt+0x677d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #156] @ 74b14 <__cxa_atexit@plt+0x677d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6e05c <__cxa_atexit@plt+0x60d1c> │ │ │ │ + ldr r1, [pc, #56] @ 6e06c <__cxa_atexit@plt+0x60d2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #48] @ 6e070 <__cxa_atexit@plt+0x60d30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #136] @ 74b0c <__cxa_atexit@plt+0x677cc> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, ip, #180, 22 @ 0x2d000 │ │ │ │ + biceq pc, ip, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6e0cc <__cxa_atexit@plt+0x60d8c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6e11c <__cxa_atexit@plt+0x60ddc> │ │ │ │ + ldr r7, [pc, #148] @ 6e13c <__cxa_atexit@plt+0x60dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #140] @ 6e140 <__cxa_atexit@plt+0x60e00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7} │ │ │ │ + str r2, [r6, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74afc <__cxa_atexit@plt+0x677bc> │ │ │ │ - ldr r2, [pc, #120] @ 74b20 <__cxa_atexit@plt+0x677e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 74b24 <__cxa_atexit@plt+0x677e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #112] @ 74b28 <__cxa_atexit@plt+0x677e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r2, r3, #7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6e124 <__cxa_atexit@plt+0x60de4> │ │ │ │ + ldr r0, [pc, #84] @ 6e134 <__cxa_atexit@plt+0x60df4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 6e138 <__cxa_atexit@plt+0x60df8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r8, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 74b50 <__cxa_atexit@plt+0x67810> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + b 6e128 <__cxa_atexit@plt+0x60de8> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, ip, #36, 2 │ │ │ │ - moveq r2, #140, 30 @ 0x230 │ │ │ │ - moveq r2, #128, 30 @ 0x200 │ │ │ │ - moveq r3, #20 │ │ │ │ - moveq r3, #8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, ip, #8, 22 @ 0x2000 │ │ │ │ + biceq pc, ip, #8, 28 @ 0x80 │ │ │ │ + biceq pc, ip, #64, 22 @ 0x10000 │ │ │ │ + biceq pc, ip, #64, 28 @ 0x400 │ │ │ │ + @ instruction: 0x03a102b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e184 <__cxa_atexit@plt+0x60e44> │ │ │ │ + ldr r2, [pc, #40] @ 6e18c <__cxa_atexit@plt+0x60e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 6e190 <__cxa_atexit@plt+0x60e50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc808 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq pc, ip, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 74810 <__cxa_atexit@plt+0x674d0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74bcc <__cxa_atexit@plt+0x6788c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 74bd4 <__cxa_atexit@plt+0x67894> │ │ │ │ - ldr r7, [pc, #136] @ 74c00 <__cxa_atexit@plt+0x678c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #132] @ 74c04 <__cxa_atexit@plt+0x678c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc810 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + @ instruction: 0x03a1025c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls lr, [pc, #52] @ 6e200 <__cxa_atexit@plt+0x60ec0> │ │ │ │ + addls lr, pc, lr │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + ldrls r0, [r7, #12] │ │ │ │ + ldrls r2, [r7, #16] │ │ │ │ + ldrls r7, [pc, #36] @ 6e204 <__cxa_atexit@plt+0x60ec4> │ │ │ │ + addls r7, pc, r7 │ │ │ │ + strls lr, [r5, #-16] │ │ │ │ + strls r1, [r5, #-12] │ │ │ │ + strls r2, [r5, #-8] │ │ │ │ + strls r0, [r5, #-4] │ │ │ │ + ldrls r0, [pc, #16] @ 6e208 <__cxa_atexit@plt+0x60ec8> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x03a10180 │ │ │ │ + @ instruction: 0x03a10168 │ │ │ │ + @ instruction: 0x03a101fc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 6e290 <__cxa_atexit@plt+0x60f50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74bec <__cxa_atexit@plt+0x678ac> │ │ │ │ - ldr r7, [pc, #96] @ 74c08 <__cxa_atexit@plt+0x678c8> │ │ │ │ + bhi 6e274 <__cxa_atexit@plt+0x60f34> │ │ │ │ + ldr r7, [pc, #80] @ 6e294 <__cxa_atexit@plt+0x60f54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 74bc0 <__cxa_atexit@plt+0x67880> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7501c <__cxa_atexit@plt+0x67cdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #72] @ 6e298 <__cxa_atexit@plt+0x60f58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #161 @ 0xa1 │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6e268 <__cxa_atexit@plt+0x60f28> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 74bdc <__cxa_atexit@plt+0x6789c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 74c10 <__cxa_atexit@plt+0x678d0> │ │ │ │ + ldr r7, [pc, #32] @ 6e29c <__cxa_atexit@plt+0x60f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 6e2a0 <__cxa_atexit@plt+0x60f60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #161 @ 0xa1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 74c0c <__cxa_atexit@plt+0x678cc> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + biceq pc, ip, #192, 20 @ 0xc0000 │ │ │ │ + @ instruction: 0x03a101c8 │ │ │ │ + biceq pc, ip, #140, 20 @ 0x8c000 │ │ │ │ + @ instruction: 0x03a10164 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6e30c <__cxa_atexit@plt+0x60fcc> │ │ │ │ + ldr r7, [pc, #188] @ 6e38c <__cxa_atexit@plt+0x6104c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - andeq r0, r0, r0, ror r4 │ │ │ │ - moveq r2, #176, 28 @ 0xb00 │ │ │ │ - moveq r2, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 74c54 <__cxa_atexit@plt+0x67914> │ │ │ │ - moveq r2, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74d00 <__cxa_atexit@plt+0x679c0> │ │ │ │ - ldr r3, [pc, #184] @ 74d20 <__cxa_atexit@plt+0x679e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 74cdc <__cxa_atexit@plt+0x6799c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74cec <__cxa_atexit@plt+0x679ac> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 74d08 <__cxa_atexit@plt+0x679c8> │ │ │ │ - ldr r7, [pc, #132] @ 74d28 <__cxa_atexit@plt+0x679e8> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6e360 <__cxa_atexit@plt+0x61020> │ │ │ │ + ldr r7, [pc, #168] @ 6e390 <__cxa_atexit@plt+0x61050> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #128] @ 74d2c <__cxa_atexit@plt+0x679ec> │ │ │ │ + ldr r3, [pc, #164] @ 6e394 <__cxa_atexit@plt+0x61054> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #153 @ 0x99 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6e354 <__cxa_atexit@plt+0x61014> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r2, [pc, #108] @ 6e380 <__cxa_atexit@plt+0x61040> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #-8]! │ │ │ │ - ldr sl, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 74b50 <__cxa_atexit@plt+0x67810> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 74d24 <__cxa_atexit@plt+0x679e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6e360 <__cxa_atexit@plt+0x61020> │ │ │ │ + ldr r7, [pc, #84] @ 6e384 <__cxa_atexit@plt+0x61044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #80] @ 6e388 <__cxa_atexit@plt+0x61048> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #153 @ 0x99 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6e354 <__cxa_atexit@plt+0x61014> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 6e398 <__cxa_atexit@plt+0x61058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 6e39c <__cxa_atexit@plt+0x6105c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #153 @ 0x99 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r9, ip, #180, 28 @ 0xb40 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - moveq r2, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl r4 │ │ │ │ + biceq pc, ip, #216, 18 @ 0x360000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr r4 │ │ │ │ + biceq pc, ip, #32, 20 @ 0x20000 │ │ │ │ + @ instruction: 0x03a100dc │ │ │ │ + biceq pc, ip, #160, 18 @ 0x280000 │ │ │ │ + moveq pc, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74d94 <__cxa_atexit@plt+0x67a54> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74da8 <__cxa_atexit@plt+0x67a68> │ │ │ │ - ldr r2, [pc, #92] @ 74dbc <__cxa_atexit@plt+0x67a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 74dc0 <__cxa_atexit@plt+0x67a80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - stm r5, {r2, r6} │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6e420 <__cxa_atexit@plt+0x610e0> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e4a8 <__cxa_atexit@plt+0x61168> │ │ │ │ + ldr r9, [pc, #260] @ 6e4d8 <__cxa_atexit@plt+0x61198> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #256] @ 6e4dc <__cxa_atexit@plt+0x6119c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r8, [pc, #248] @ 6e4e0 <__cxa_atexit@plt+0x611a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [pc, #244] @ 6e4e4 <__cxa_atexit@plt+0x611a4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r1, r3, #18 │ │ │ │ + add r7, r9, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 74b50 <__cxa_atexit@plt+0x67810> │ │ │ │ - ldr r7, [pc, #28] @ 74db8 <__cxa_atexit@plt+0x67a78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, ip, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74e38 <__cxa_atexit@plt+0x67af8> │ │ │ │ - ldr r2, [pc, #60] @ 74e44 <__cxa_atexit@plt+0x67b04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74e2c <__cxa_atexit@plt+0x67aec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74ebc <__cxa_atexit@plt+0x67b7c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r2, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74ea0 <__cxa_atexit@plt+0x67b60> │ │ │ │ - ldr r2, [pc, #60] @ 74eac <__cxa_atexit@plt+0x67b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74e94 <__cxa_atexit@plt+0x67b54> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74ebc <__cxa_atexit@plt+0x67b7c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq r2, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e4b0 <__cxa_atexit@plt+0x61170> │ │ │ │ + ldr r8, [pc, #140] @ 6e4c0 <__cxa_atexit@plt+0x61180> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #136] @ 6e4c4 <__cxa_atexit@plt+0x61184> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #120] @ 6e4c8 <__cxa_atexit@plt+0x61188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r9, [pc, #112] @ 6e4cc <__cxa_atexit@plt+0x6118c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #108] @ 6e4d0 <__cxa_atexit@plt+0x61190> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r1, r3, #21 │ │ │ │ + sub r0, r3, #34 @ 0x22 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + ldr r7, [pc, #64] @ 6e4d4 <__cxa_atexit@plt+0x61194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + b 6e4b4 <__cxa_atexit@plt+0x61174> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq pc, #32, 30 @ 0x80 │ │ │ │ + biceq pc, ip, #172, 14 @ 0x2b00000 │ │ │ │ + biceq pc, ip, #152, 20 @ 0x98000 │ │ │ │ + biceq pc, ip, #144, 20 @ 0x90000 │ │ │ │ + biceq pc, ip, #140, 20 @ 0x8c000 │ │ │ │ + biceq pc, ip, #96, 20 @ 0x60000 │ │ │ │ + moveq pc, #128, 30 @ 0x200 │ │ │ │ + biceq pc, ip, #12, 22 @ 0x3000 │ │ │ │ + biceq pc, ip, #4, 22 @ 0x1000 │ │ │ │ + biceq pc, ip, #0, 22 │ │ │ │ + moveq pc, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74f44 <__cxa_atexit@plt+0x67c04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74f64 <__cxa_atexit@plt+0x67c24> │ │ │ │ - ldr lr, [pc, #160] @ 74f84 <__cxa_atexit@plt+0x67c44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #156] @ 74f88 <__cxa_atexit@plt+0x67c48> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74f70 <__cxa_atexit@plt+0x67c30> │ │ │ │ - ldr r7, [pc, #96] @ 74f8c <__cxa_atexit@plt+0x67c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, sl} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 74f58 <__cxa_atexit@plt+0x67c18> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7501c <__cxa_atexit@plt+0x67cdc> │ │ │ │ - ldr r7, [pc, #72] @ 74f94 <__cxa_atexit@plt+0x67c54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6e58c <__cxa_atexit@plt+0x6124c> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6e628 <__cxa_atexit@plt+0x612e8> │ │ │ │ + ldr r1, [pc, #316] @ 6e658 <__cxa_atexit@plt+0x61318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #312] @ 6e65c <__cxa_atexit@plt+0x6131c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #300] @ 6e660 <__cxa_atexit@plt+0x61320> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #296] @ 6e664 <__cxa_atexit@plt+0x61324> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #288] @ 6e668 <__cxa_atexit@plt+0x61328> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #284] @ 6e66c <__cxa_atexit@plt+0x6132c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #21 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #34 @ 0x22 │ │ │ │ + add r1, r1, #2 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 74f90 <__cxa_atexit@plt+0x67c50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6e630 <__cxa_atexit@plt+0x612f0> │ │ │ │ + ldr r0, [pc, #160] @ 6e640 <__cxa_atexit@plt+0x61300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #152] @ 6e644 <__cxa_atexit@plt+0x61304> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #148] @ 6e648 <__cxa_atexit@plt+0x61308> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub lr, r3, #25 │ │ │ │ + sub r9, r3, #37 @ 0x25 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r9, r1 │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #50 @ 0x32 │ │ │ │ + ldr r0, [pc, #96] @ 6e64c <__cxa_atexit@plt+0x6130c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #88] @ 6e650 <__cxa_atexit@plt+0x61310> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r0, [pc, #72] @ 6e654 <__cxa_atexit@plt+0x61314> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b 6e634 <__cxa_atexit@plt+0x612f4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, ip, #72, 12 @ 0x4800000 │ │ │ │ + biceq pc, ip, #72, 18 @ 0x120000 │ │ │ │ + biceq pc, ip, #52, 18 @ 0xd0000 │ │ │ │ + moveq pc, #104, 26 @ 0x1a00 │ │ │ │ + biceq pc, ip, #248, 16 @ 0xf80000 │ │ │ │ + biceq pc, ip, #224, 16 @ 0xe00000 │ │ │ │ + moveq pc, #56, 28 @ 0x380 │ │ │ │ + biceq pc, ip, #196, 12 @ 0xc400000 │ │ │ │ + biceq pc, ip, #192, 18 @ 0x300000 │ │ │ │ + biceq pc, ip, #172, 18 @ 0x2b0000 │ │ │ │ + biceq pc, ip, #164, 18 @ 0x290000 │ │ │ │ + biceq pc, ip, #160, 18 @ 0x280000 │ │ │ │ + moveq pc, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e6b0 <__cxa_atexit@plt+0x61370> │ │ │ │ + ldr r2, [pc, #40] @ 6e6b8 <__cxa_atexit@plt+0x61378> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 6e6bc <__cxa_atexit@plt+0x6137c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc808 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - moveq r2, #44, 22 @ 0xb000 │ │ │ │ - biceq r9, ip, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq pc, ip, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #200, 20 @ 0xc8000 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc810 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + moveq pc, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74ff8 <__cxa_atexit@plt+0x67cb8> │ │ │ │ - ldr r7, [pc, #52] @ 75008 <__cxa_atexit@plt+0x67cc8> │ │ │ │ + bhi 6e720 <__cxa_atexit@plt+0x613e0> │ │ │ │ + ldr r7, [pc, #52] @ 6e730 <__cxa_atexit@plt+0x613f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 74fec <__cxa_atexit@plt+0x67cac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7501c <__cxa_atexit@plt+0x67cdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6e714 <__cxa_atexit@plt+0x613d4> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7500c <__cxa_atexit@plt+0x67ccc> │ │ │ │ + ldr r7, [pc, #12] @ 6e734 <__cxa_atexit@plt+0x613f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r2, #164, 20 @ 0xa4000 │ │ │ │ - moveq r2, #108, 20 @ 0x6c000 │ │ │ │ + moveq pc, #28, 26 @ 0x700 │ │ │ │ + moveq pc, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr lr, [pc, #584] @ 75278 <__cxa_atexit@plt+0x67f38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #580] @ 7527c <__cxa_atexit@plt+0x67f3c> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r0, r5, r2 │ │ │ │ - ldr r1, [r0, #8] │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 750f4 <__cxa_atexit@plt+0x67db4> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [r0, #4] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - cmp r7, #5 │ │ │ │ - bcc 750c0 <__cxa_atexit@plt+0x67d80> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 750c0 <__cxa_atexit@plt+0x67d80> │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 75188 <__cxa_atexit@plt+0x67e48> │ │ │ │ - str lr, [r5, r2] │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - ldr r7, [r9, #5] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - add r7, ip, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75218 <__cxa_atexit@plt+0x67ed8> │ │ │ │ - str sl, [r0, #-12] │ │ │ │ - str r8, [r0, #-8] │ │ │ │ - str r1, [r0, #-4] │ │ │ │ - sub r2, r2, #12 │ │ │ │ - tst r3, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - bne 75038 <__cxa_atexit@plt+0x67cf8> │ │ │ │ - add r5, r5, r2 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 6e79c <__cxa_atexit@plt+0x6145c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6e7c4 <__cxa_atexit@plt+0x61484> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6e7f8 <__cxa_atexit@plt+0x614b8> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #168] @ 6e82c <__cxa_atexit@plt+0x614ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e7f0 <__cxa_atexit@plt+0x614b0> │ │ │ │ + b 6e848 <__cxa_atexit@plt+0x61508> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #124] @ 6e828 <__cxa_atexit@plt+0x614e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e7f0 <__cxa_atexit@plt+0x614b0> │ │ │ │ + b 6ed28 <__cxa_atexit@plt+0x619e8> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #80] @ 6e824 <__cxa_atexit@plt+0x614e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6e7f0 <__cxa_atexit@plt+0x614b0> │ │ │ │ + b 6ee94 <__cxa_atexit@plt+0x61b54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sub r7, r0, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75234 <__cxa_atexit@plt+0x67ef4> │ │ │ │ - ldr r7, [pc, #448] @ 75294 <__cxa_atexit@plt+0x67f54> │ │ │ │ + ldr r2, [pc, #48] @ 6e830 <__cxa_atexit@plt+0x614f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r7, [pc, #36] @ 6e834 <__cxa_atexit@plt+0x614f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, r2]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75118 <__cxa_atexit@plt+0x67dd8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75124 <__cxa_atexit@plt+0x67de4> │ │ │ │ - ldr r5, [pc, #392] @ 7528c <__cxa_atexit@plt+0x67f4c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - str r5, [r0, #8]! │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #24] @ 6e838 <__cxa_atexit@plt+0x614f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #340] @ 75280 <__cxa_atexit@plt+0x67f40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, r2]! │ │ │ │ + @ instruction: 0x000006bc │ │ │ │ + andeq r0, r0, r8, ror r5 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + moveq pc, #128, 22 @ 0x20000 │ │ │ │ + moveq pc, #112, 22 @ 0x1c000 │ │ │ │ + moveq pc, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6e92c <__cxa_atexit@plt+0x615ec> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + ldr lr, [r2, #-8] │ │ │ │ + ldr r0, [r2, #-4] │ │ │ │ + ldr r9, [pc, #216] @ 6e94c <__cxa_atexit@plt+0x6160c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + stmdb r3, {r8, lr} │ │ │ │ mov r0, r3 │ │ │ │ - str sl, [r0, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 751ec <__cxa_atexit@plt+0x67eac> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [pc, #296] @ 75284 <__cxa_atexit@plt+0x67f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, r2]! │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7520c <__cxa_atexit@plt+0x67ecc> │ │ │ │ - ldr r7, [pc, #276] @ 75288 <__cxa_atexit@plt+0x67f48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [r0] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r8 │ │ │ │ - b 116544 <__cxa_atexit@plt+0x109204> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7524c <__cxa_atexit@plt+0x67f0c> │ │ │ │ - ldr r7, [pc, #252] @ 7529c <__cxa_atexit@plt+0x67f5c> │ │ │ │ + str r9, [r0, #-16]! │ │ │ │ + cmp sl, #3 │ │ │ │ + ble 6e8e8 <__cxa_atexit@plt+0x615a8> │ │ │ │ + ldr r5, [pc, #180] @ 6e950 <__cxa_atexit@plt+0x61610> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #176] @ 6e954 <__cxa_atexit@plt+0x61614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r5, [r2] │ │ │ │ + str r3, [r1, #24]! │ │ │ │ + ldr r5, [pc, #164] @ 6e958 <__cxa_atexit@plt+0x61618> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r3, [pc, #156] @ 6e95c <__cxa_atexit@plt+0x6161c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r1, [r1, #16] │ │ │ │ + str r5, [r1, #20] │ │ │ │ + ldr r5, [pc, #136] @ 6e960 <__cxa_atexit@plt+0x61620> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc820 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e938 <__cxa_atexit@plt+0x615f8> │ │ │ │ + ldr r6, [pc, #108] @ 6e964 <__cxa_atexit@plt+0x61624> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ + ldr r1, [r0, #12] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ + ldr r7, [pc, #92] @ 6e968 <__cxa_atexit@plt+0x61628> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [r9, #1] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r9, r0, #4 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 75264 <__cxa_atexit@plt+0x67f24> │ │ │ │ - ldr r8, [pc, #220] @ 752a0 <__cxa_atexit@plt+0x67f60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r6, [r3, #-4] │ │ │ │ - str r8, [r0, #-4] │ │ │ │ - str r6, [r5, r2]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst lr, #3 │ │ │ │ - beq 751f8 <__cxa_atexit@plt+0x67eb8> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 74ebc <__cxa_atexit@plt+0x67b7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r9 │ │ │ │ + str r6, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r0, [pc, #72] @ 6e96c <__cxa_atexit@plt+0x6162c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 75290 <__cxa_atexit@plt+0x67f50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #92] @ 75298 <__cxa_atexit@plt+0x67f58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r0, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - add r5, r0, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r1, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - moveq r2, #132, 16 @ 0x840000 │ │ │ │ - andeq r0, r0, r4, lsr #20 │ │ │ │ - moveq r2, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - moveq r2, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 752c8 <__cxa_atexit@plt+0x67f88> │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + biceq pc, ip, #68, 12 @ 0x4400000 │ │ │ │ + biceq pc, ip, #204, 4 @ 0xc000000c │ │ │ │ + biceq pc, ip, #36, 12 @ 0x2400000 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + moveq pc, #84, 20 @ 0x54000 │ │ │ │ + moveq pc, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 6e98c <__cxa_atexit@plt+0x6164c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r2, #176, 14 @ 0x2c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75324 <__cxa_atexit@plt+0x67fe4> │ │ │ │ - ldr r3, [pc, #60] @ 75334 <__cxa_atexit@plt+0x67ff4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 75338 <__cxa_atexit@plt+0x67ff8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 74c54 <__cxa_atexit@plt+0x67914> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff958 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + b 3fc828 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75378 <__cxa_atexit@plt+0x68038> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401418 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #12] @ 7538c <__cxa_atexit@plt+0x6804c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r9, ip, #40, 16 @ 0x280000 │ │ │ │ - moveq r2, #224, 12 @ 0xe000000 │ │ │ │ + moveq pc, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #76] @ 753fc <__cxa_atexit@plt+0x680bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 6e9dc <__cxa_atexit@plt+0x6169c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 6e9e0 <__cxa_atexit@plt+0x616a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + b 1cebec <__cxa_atexit@plt+0x1c18ac> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq pc, ip, #60, 6 @ 0xf0000000 │ │ │ │ + moveq pc, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 753f0 <__cxa_atexit@plt+0x680b0> │ │ │ │ - ldr r2, [pc, #52] @ 75400 <__cxa_atexit@plt+0x680c0> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6ea10 <__cxa_atexit@plt+0x616d0> │ │ │ │ + ldr r2, [pc, #48] @ 6ea3c <__cxa_atexit@plt+0x616fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + b 6ea24 <__cxa_atexit@plt+0x616e4> │ │ │ │ + ldr r3, [pc, #44] @ 6ea44 <__cxa_atexit@plt+0x61704> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 116544 <__cxa_atexit@plt+0x109204> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r5, [pc, #16] @ 6ea40 <__cxa_atexit@plt+0x61700> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ + b 1cebec <__cxa_atexit@plt+0x1c18ac> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq pc, ip, #224, 4 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + moveq pc, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6eac8 <__cxa_atexit@plt+0x61788> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6eb50 <__cxa_atexit@plt+0x61810> │ │ │ │ + ldr r9, [pc, #260] @ 6eb80 <__cxa_atexit@plt+0x61840> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #256] @ 6eb84 <__cxa_atexit@plt+0x61844> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r8, [pc, #248] @ 6eb88 <__cxa_atexit@plt+0x61848> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr sl, [pc, #244] @ 6eb8c <__cxa_atexit@plt+0x6184c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r1, r3, #18 │ │ │ │ + add r7, r9, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - moveq r2, #108, 12 @ 0x6c00000 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6eb58 <__cxa_atexit@plt+0x61818> │ │ │ │ + ldr r8, [pc, #140] @ 6eb68 <__cxa_atexit@plt+0x61828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #136] @ 6eb6c <__cxa_atexit@plt+0x6182c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #120] @ 6eb70 <__cxa_atexit@plt+0x61830> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r9, [pc, #112] @ 6eb74 <__cxa_atexit@plt+0x61834> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #108] @ 6eb78 <__cxa_atexit@plt+0x61838> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r1, r3, #21 │ │ │ │ + sub r0, r3, #34 @ 0x22 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + ldr r7, [pc, #64] @ 6eb7c <__cxa_atexit@plt+0x6183c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + b 6eb5c <__cxa_atexit@plt+0x6181c> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq pc, #168, 16 @ 0xa80000 │ │ │ │ + biceq pc, ip, #216 @ 0xd8 │ │ │ │ + biceq pc, ip, #240, 6 @ 0xc0000003 │ │ │ │ + biceq pc, ip, #232, 6 @ 0xa0000003 │ │ │ │ + biceq pc, ip, #228, 6 @ 0x90000003 │ │ │ │ + biceq pc, ip, #196, 6 @ 0x10000003 │ │ │ │ + moveq pc, #8, 18 @ 0x20000 │ │ │ │ + biceq pc, ip, #100, 8 @ 0x64000000 │ │ │ │ + biceq pc, ip, #92, 8 @ 0x5c000000 │ │ │ │ + biceq pc, ip, #88, 8 @ 0x58000000 │ │ │ │ + moveq pc, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6ec38 <__cxa_atexit@plt+0x618f8> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6ecd4 <__cxa_atexit@plt+0x61994> │ │ │ │ + ldr r1, [pc, #316] @ 6ed04 <__cxa_atexit@plt+0x619c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #312] @ 6ed08 <__cxa_atexit@plt+0x619c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #300] @ 6ed0c <__cxa_atexit@plt+0x619cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #296] @ 6ed10 <__cxa_atexit@plt+0x619d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #288] @ 6ed14 <__cxa_atexit@plt+0x619d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #284] @ 6ed18 <__cxa_atexit@plt+0x619d8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #21 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #34 @ 0x22 │ │ │ │ + add r1, r1, #2 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r8, r9} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6ecdc <__cxa_atexit@plt+0x6199c> │ │ │ │ + ldr r0, [pc, #160] @ 6ecec <__cxa_atexit@plt+0x619ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #152] @ 6ecf0 <__cxa_atexit@plt+0x619b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #148] @ 6ecf4 <__cxa_atexit@plt+0x619b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub lr, r3, #25 │ │ │ │ + sub r9, r3, #37 @ 0x25 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r9, r1 │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #50 @ 0x32 │ │ │ │ + ldr r0, [pc, #96] @ 6ecf8 <__cxa_atexit@plt+0x619b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #88] @ 6ecfc <__cxa_atexit@plt+0x619bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r0, [pc, #72] @ 6ed00 <__cxa_atexit@plt+0x619c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b 6ece0 <__cxa_atexit@plt+0x619a0> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, ip, #112, 30 @ 0x1c0 │ │ │ │ + biceq pc, ip, #168, 4 @ 0x8000000a │ │ │ │ + biceq pc, ip, #136, 4 @ 0x80000008 │ │ │ │ + moveq pc, #236, 12 @ 0xec00000 │ │ │ │ + biceq pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ + biceq pc, ip, #52, 4 @ 0x40000003 │ │ │ │ + moveq pc, #188, 14 @ 0x2f00000 │ │ │ │ + biceq lr, ip, #236, 30 @ 0x3b0 │ │ │ │ + biceq pc, ip, #32, 6 @ 0x80000000 │ │ │ │ + biceq pc, ip, #0, 6 │ │ │ │ + biceq pc, ip, #248, 4 @ 0x8000000f │ │ │ │ + biceq pc, ip, #244, 4 @ 0x4000000f │ │ │ │ + moveq pc, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 75430 <__cxa_atexit@plt+0x680f0> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6ee0c <__cxa_atexit@plt+0x61acc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #12]! │ │ │ │ + ldr lr, [r2, #-8] │ │ │ │ + ldr r0, [r2, #-4] │ │ │ │ + ldr r9, [pc, #216] @ 6ee2c <__cxa_atexit@plt+0x61aec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + stmdb r3, {r8, lr} │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #-16]! │ │ │ │ + cmp sl, #5 │ │ │ │ + ble 6edc8 <__cxa_atexit@plt+0x61a88> │ │ │ │ + ldr r5, [pc, #180] @ 6ee30 <__cxa_atexit@plt+0x61af0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #176] @ 6ee34 <__cxa_atexit@plt+0x61af4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r5, [r2] │ │ │ │ + str r3, [r1, #24]! │ │ │ │ + ldr r5, [pc, #164] @ 6ee38 <__cxa_atexit@plt+0x61af8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r3, [pc, #156] @ 6ee3c <__cxa_atexit@plt+0x61afc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r1, [r1, #16] │ │ │ │ + str r5, [r1, #20] │ │ │ │ + ldr r5, [pc, #136] @ 6ee40 <__cxa_atexit@plt+0x61b00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc820 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ee18 <__cxa_atexit@plt+0x61ad8> │ │ │ │ + ldr r6, [pc, #108] @ 6ee44 <__cxa_atexit@plt+0x61b04> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ + ldr r1, [r0, #12] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ + ldr r7, [pc, #92] @ 6ee48 <__cxa_atexit@plt+0x61b08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r0, [pc, #72] @ 6ee4c <__cxa_atexit@plt+0x61b0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r1, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffee44 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff3c8 │ │ │ │ + biceq pc, ip, #100, 2 │ │ │ │ + biceq lr, ip, #236, 26 @ 0x3b00 │ │ │ │ + biceq pc, ip, #68, 2 │ │ │ │ + @ instruction: 0xffffee20 │ │ │ │ + moveq pc, #244, 10 @ 0x3d000000 │ │ │ │ + moveq pc, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 6ee6c <__cxa_atexit@plt+0x61b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 116544 <__cxa_atexit@plt+0x109204> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + b 3fc828 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75454 <__cxa_atexit@plt+0x68114> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 401418 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #12] @ 75468 <__cxa_atexit@plt+0x68128> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - biceq r9, ip, #76, 14 @ 0x1300000 │ │ │ │ - moveq r2, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 754c8 <__cxa_atexit@plt+0x68188> │ │ │ │ - ldr r2, [pc, #60] @ 754d4 <__cxa_atexit@plt+0x68194> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 754bc <__cxa_atexit@plt+0x6817c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7554c <__cxa_atexit@plt+0x6820c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r2, #160, 10 @ 0x28000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75530 <__cxa_atexit@plt+0x681f0> │ │ │ │ - ldr r2, [pc, #60] @ 7553c <__cxa_atexit@plt+0x681fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 75524 <__cxa_atexit@plt+0x681e4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7554c <__cxa_atexit@plt+0x6820c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq r2, #60, 10 @ 0xf000000 │ │ │ │ + moveq pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 755d8 <__cxa_atexit@plt+0x68298> │ │ │ │ + bne 6ef1c <__cxa_atexit@plt+0x61bdc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 755fc <__cxa_atexit@plt+0x682bc> │ │ │ │ - ldr lr, [pc, #168] @ 7561c <__cxa_atexit@plt+0x682dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #164] @ 75620 <__cxa_atexit@plt+0x682e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 6ef78 <__cxa_atexit@plt+0x61c38> │ │ │ │ + ldr r7, [pc, #280] @ 6efd4 <__cxa_atexit@plt+0x61c94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #276] @ 6efd8 <__cxa_atexit@plt+0x61c98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r3, [pc, #272] @ 6efdc <__cxa_atexit@plt+0x61c9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r0, r3, #1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75608 <__cxa_atexit@plt+0x682c8> │ │ │ │ - ldr r3, [pc, #104] @ 75624 <__cxa_atexit@plt+0x682e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 755ec <__cxa_atexit@plt+0x682ac> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #76] @ 7562c <__cxa_atexit@plt+0x682ec> │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + sub r1, r2, #6 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6ef58 <__cxa_atexit@plt+0x61c18> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6efa8 <__cxa_atexit@plt+0x61c68> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ef88 <__cxa_atexit@plt+0x61c48> │ │ │ │ + ldr r7, [pc, #148] @ 6efc4 <__cxa_atexit@plt+0x61c84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #140] @ 6efc8 <__cxa_atexit@plt+0x61c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6ef6c <__cxa_atexit@plt+0x61c2c> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 75628 <__cxa_atexit@plt+0x682e8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #60] @ 6efcc <__cxa_atexit@plt+0x61c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ 6efd0 <__cxa_atexit@plt+0x61c90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, ip, lsr r5 │ │ │ │ - moveq r2, #156, 8 @ 0x9c000000 │ │ │ │ - biceq r9, ip, #200, 10 @ 0x32000000 │ │ │ │ + ldr r7, [pc, #48] @ 6efe0 <__cxa_atexit@plt+0x61ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + biceq lr, ip, #172, 24 @ 0xac00 │ │ │ │ + moveq pc, #180, 8 @ 0xb4000000 │ │ │ │ + biceq lr, ip, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + biceq lr, ip, #200, 24 @ 0xc800 │ │ │ │ + biceq lr, ip, #204, 24 @ 0xcc00 │ │ │ │ + moveq pc, #156, 8 @ 0x9c000000 │ │ │ │ + moveq pc, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f010 <__cxa_atexit@plt+0x61cd0> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r7, [pc, #12] @ 6f024 <__cxa_atexit@plt+0x61ce4> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 756a4 <__cxa_atexit@plt+0x68364> │ │ │ │ - ldr r2, [pc, #60] @ 756b0 <__cxa_atexit@plt+0x68370> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 75698 <__cxa_atexit@plt+0x68358> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75728 <__cxa_atexit@plt+0x683e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r2, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7570c <__cxa_atexit@plt+0x683cc> │ │ │ │ - ldr r2, [pc, #60] @ 75718 <__cxa_atexit@plt+0x683d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 75700 <__cxa_atexit@plt+0x683c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75728 <__cxa_atexit@plt+0x683e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + moveq pc, #52, 8 @ 0x34000000 │ │ │ │ + moveq pc, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f054 <__cxa_atexit@plt+0x61d14> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r7, [pc, #8] @ 6f064 <__cxa_atexit@plt+0x61d24> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq r2, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 757b4 <__cxa_atexit@plt+0x68474> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 757d4 <__cxa_atexit@plt+0x68494> │ │ │ │ - ldr lr, [pc, #164] @ 757f4 <__cxa_atexit@plt+0x684b4> │ │ │ │ + moveq pc, #240, 6 @ 0xc0000003 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #172] @ 6f124 <__cxa_atexit@plt+0x61de4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 757f8 <__cxa_atexit@plt+0x684b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 757e0 <__cxa_atexit@plt+0x684a0> │ │ │ │ - ldr r7, [pc, #100] @ 757fc <__cxa_atexit@plt+0x684bc> │ │ │ │ + ldr r8, [pc, #168] @ 6f128 <__cxa_atexit@plt+0x61de8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + add r3, r6, r9 │ │ │ │ + bne 6f0d8 <__cxa_atexit@plt+0x61d98> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 6f108 <__cxa_atexit@plt+0x61dc8> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r0, r3, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r3, {r8, sl} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6f0fc <__cxa_atexit@plt+0x61dbc> │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add r9, r9, #12 │ │ │ │ + b 6f080 <__cxa_atexit@plt+0x61d40> │ │ │ │ + ldr r6, [pc, #80] @ 6f130 <__cxa_atexit@plt+0x61df0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #76] @ 6f134 <__cxa_atexit@plt+0x61df4> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 757c8 <__cxa_atexit@plt+0x68488> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #72] @ 75804 <__cxa_atexit@plt+0x684c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #68] @ 6f138 <__cxa_atexit@plt+0x61df8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r6, [pc, #28] @ 6f12c <__cxa_atexit@plt+0x61dec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 75800 <__cxa_atexit@plt+0x684c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + biceq lr, ip, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + moveq pc, #72, 4 @ 0x80000004 │ │ │ │ + moveq pc, #60, 4 @ 0xc0000003 │ │ │ │ + moveq pc, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6f1bc <__cxa_atexit@plt+0x61e7c> │ │ │ │ + add r9, r5, #4 │ │ │ │ + ldr r8, [pc, #104] @ 6f1d4 <__cxa_atexit@plt+0x61e94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 6f1d8 <__cxa_atexit@plt+0x61e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6f1b0 <__cxa_atexit@plt+0x61e70> │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - moveq r2, #196, 4 @ 0x4000000c │ │ │ │ - biceq r9, ip, #236, 6 @ 0xb0000003 │ │ │ │ + ldr r3, [pc, #24] @ 6f1dc <__cxa_atexit@plt+0x61e9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq lr, ip, #24, 20 @ 0x18000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + moveq pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + moveq pc, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7587c <__cxa_atexit@plt+0x6853c> │ │ │ │ - ldr r2, [pc, #60] @ 75888 <__cxa_atexit@plt+0x68548> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 6f230 <__cxa_atexit@plt+0x61ef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 6f234 <__cxa_atexit@plt+0x61ef4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq lr, ip, #112, 18 @ 0x1c0000 │ │ │ │ + moveq pc, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 6f258 <__cxa_atexit@plt+0x61f18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 6d978 <__cxa_atexit@plt+0x60638> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq pc, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 6f27c <__cxa_atexit@plt+0x61f3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc830 <__cxa_atexit@plt+0x3ef4f0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq pc, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 6f2a0 <__cxa_atexit@plt+0x61f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc838 <__cxa_atexit@plt+0x3ef4f8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq pc, #100, 2 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ 6f31c <__cxa_atexit@plt+0x61fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 6f2ec <__cxa_atexit@plt+0x61fac> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f2f4 <__cxa_atexit@plt+0x61fb4> │ │ │ │ + ldr r3, [pc, #76] @ 6f320 <__cxa_atexit@plt+0x61fe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #72] @ 6f324 <__cxa_atexit@plt+0x61fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 6f328 <__cxa_atexit@plt+0x61fe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #48] @ 6f32c <__cxa_atexit@plt+0x61fec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 75870 <__cxa_atexit@plt+0x68530> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75900 <__cxa_atexit@plt+0x685c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #44] @ 6f330 <__cxa_atexit@plt+0x61ff0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 6f334 <__cxa_atexit@plt+0x61ff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + moveq pc, #56 @ 0x38 │ │ │ │ + moveq pc, #44 @ 0x2c │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + moveq pc, #16 │ │ │ │ + moveq pc, #0 │ │ │ │ + moveq pc, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f360 <__cxa_atexit@plt+0x62020> │ │ │ │ + ldr r7, [pc, #56] @ 6f390 <__cxa_atexit@plt+0x62050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + b 6f370 <__cxa_atexit@plt+0x62030> │ │ │ │ + ldr r2, [pc, #44] @ 6f394 <__cxa_atexit@plt+0x62054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [pc, #32] @ 6f398 <__cxa_atexit@plt+0x62058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r0, [pc, #24] @ 6f39c <__cxa_atexit@plt+0x6205c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - moveq r2, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #11 │ │ │ │ + moveq lr, #156, 30 @ 0x270 │ │ │ │ + moveq lr, #144, 30 @ 0x240 │ │ │ │ + moveq pc, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f40c <__cxa_atexit@plt+0x620cc> │ │ │ │ + ldr r7, [pc, #224] @ 6f4a4 <__cxa_atexit@plt+0x62164> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 758e4 <__cxa_atexit@plt+0x685a4> │ │ │ │ - ldr r2, [pc, #60] @ 758f0 <__cxa_atexit@plt+0x685b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 758d8 <__cxa_atexit@plt+0x68598> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75900 <__cxa_atexit@plt+0x685c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6f46c <__cxa_atexit@plt+0x6212c> │ │ │ │ + ldr r7, [pc, #204] @ 6f4a8 <__cxa_atexit@plt+0x62168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #196] @ 6f4ac <__cxa_atexit@plt+0x6216c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #188] @ 6f4b0 <__cxa_atexit@plt+0x62170> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6f460 <__cxa_atexit@plt+0x62120> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r3, [pc, #128] @ 6f494 <__cxa_atexit@plt+0x62154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f46c <__cxa_atexit@plt+0x6212c> │ │ │ │ + ldr r7, [pc, #104] @ 6f498 <__cxa_atexit@plt+0x62158> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #96] @ 6f49c <__cxa_atexit@plt+0x6215c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #88] @ 6f4a0 <__cxa_atexit@plt+0x62160> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6f460 <__cxa_atexit@plt+0x62120> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 6f4b4 <__cxa_atexit@plt+0x62174> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 6f4b8 <__cxa_atexit@plt+0x62178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #52] @ 6f4bc <__cxa_atexit@plt+0x6217c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq r2, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + @ instruction: 0xfffff310 │ │ │ │ + biceq lr, ip, #128, 14 @ 0x2000000 │ │ │ │ + biceq lr, ip, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffff364 │ │ │ │ + biceq lr, ip, #212, 14 @ 0x3500000 │ │ │ │ + biceq lr, ip, #28, 18 @ 0x70000 │ │ │ │ + moveq lr, #208, 30 @ 0x340 │ │ │ │ + biceq lr, ip, #148, 16 @ 0x940000 │ │ │ │ + biceq lr, ip, #52, 14 @ 0xd00000 │ │ │ │ + moveq lr, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7598c <__cxa_atexit@plt+0x6864c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 759b0 <__cxa_atexit@plt+0x68670> │ │ │ │ - ldr lr, [pc, #168] @ 759d0 <__cxa_atexit@plt+0x68690> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #164] @ 759d4 <__cxa_atexit@plt+0x68694> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f58c <__cxa_atexit@plt+0x6224c> │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6f660 <__cxa_atexit@plt+0x62320> │ │ │ │ + ldr r2, [pc, #424] @ 6f69c <__cxa_atexit@plt+0x6235c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #412] @ 6f6a0 <__cxa_atexit@plt+0x62360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + ldr lr, [pc, #400] @ 6f6a4 <__cxa_atexit@plt+0x62364> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #388] @ 6f6a8 <__cxa_atexit@plt+0x62368> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r0, [pc, #380] @ 6f6ac <__cxa_atexit@plt+0x6236c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r9, [pc, #372] @ 6f6b0 <__cxa_atexit@plt+0x62370> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #368] @ 6f6b4 <__cxa_atexit@plt+0x62374> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r1, r3, #25 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + sub r1, r3, #37 @ 0x25 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r1, r3, #50 @ 0x32 │ │ │ │ + ldr r0, [pc, #340] @ 6f6b8 <__cxa_atexit@plt+0x62378> │ │ │ │ add r0, pc, r0 │ │ │ │ + add r0, r0, #2 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r8, r9} │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6f668 <__cxa_atexit@plt+0x62328> │ │ │ │ + ldr r0, [pc, #216] @ 6f678 <__cxa_atexit@plt+0x62338> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr r1, [pc, #208] @ 6f67c <__cxa_atexit@plt+0x6233c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [pc, #188] @ 6f680 <__cxa_atexit@plt+0x62340> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #3 │ │ │ │ + ldr r2, [pc, #180] @ 6f684 <__cxa_atexit@plt+0x62344> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [pc, #172] @ 6f688 <__cxa_atexit@plt+0x62348> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub lr, r3, #25 │ │ │ │ + sub r9, r3, #41 @ 0x29 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #144] @ 6f68c <__cxa_atexit@plt+0x6234c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + mov r9, r0 │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #53 @ 0x35 │ │ │ │ + sub r2, r3, #66 @ 0x42 │ │ │ │ + ldr r1, [pc, #104] @ 6f690 <__cxa_atexit@plt+0x62350> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, #96] @ 6f694 <__cxa_atexit@plt+0x62354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r8} │ │ │ │ + ldr r1, [pc, #88] @ 6f698 <__cxa_atexit@plt+0x62358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, fp} │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + b 6f66c <__cxa_atexit@plt+0x6232c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, ip, #100, 18 @ 0x190000 │ │ │ │ + biceq lr, ip, #60, 12 @ 0x3c00000 │ │ │ │ + biceq lr, ip, #56, 18 @ 0xe0000 │ │ │ │ + biceq lr, ip, #236, 10 @ 0x3b000000 │ │ │ │ + biceq lr, ip, #12, 18 @ 0x30000 │ │ │ │ + biceq lr, ip, #4, 18 @ 0x10000 │ │ │ │ + moveq lr, #252, 24 @ 0xfc00 │ │ │ │ + biceq lr, ip, #188, 16 @ 0xbc0000 │ │ │ │ + biceq lr, ip, #172, 16 @ 0xac0000 │ │ │ │ + biceq lr, ip, #16, 20 @ 0x10000 │ │ │ │ + biceq lr, ip, #228, 12 @ 0xe400000 │ │ │ │ + biceq lr, ip, #236, 18 @ 0x3b0000 │ │ │ │ + biceq lr, ip, #216, 18 @ 0x360000 │ │ │ │ + biceq lr, ip, #184, 18 @ 0x2e0000 │ │ │ │ + biceq lr, ip, #176, 18 @ 0x2c0000 │ │ │ │ + biceq lr, ip, #172, 18 @ 0x2b0000 │ │ │ │ + moveq lr, #192, 26 @ 0x3000 │ │ │ │ + moveq lr, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f7b8 <__cxa_atexit@plt+0x62478> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f888 <__cxa_atexit@plt+0x62548> │ │ │ │ + ldr r2, [pc, #460] @ 6f8c4 <__cxa_atexit@plt+0x62584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r1, [pc, #452] @ 6f8c8 <__cxa_atexit@plt+0x62588> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #436] @ 6f8cc <__cxa_atexit@plt+0x6258c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #432] @ 6f8d0 <__cxa_atexit@plt+0x62590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr r0, [pc, #424] @ 6f8d4 <__cxa_atexit@plt+0x62594> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + mov r0, r9 │ │ │ │ + sub lr, r3, #25 │ │ │ │ + mov sl, fp │ │ │ │ + sub fp, r3, #41 @ 0x29 │ │ │ │ + sub r9, r3, #53 @ 0x35 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str fp, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + mov r9, r2 │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #66 @ 0x42 │ │ │ │ + ldr r1, [pc, #352] @ 6f8d8 <__cxa_atexit@plt+0x62598> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, #344] @ 6f8dc <__cxa_atexit@plt+0x6259c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #328] @ 6f8e0 <__cxa_atexit@plt+0x625a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, sl │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #88 @ 0x58 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f890 <__cxa_atexit@plt+0x62550> │ │ │ │ + ldr r0, [pc, #212] @ 6f8a0 <__cxa_atexit@plt+0x62560> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #200] @ 6f8a4 <__cxa_atexit@plt+0x62564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + ldr sl, [pc, #188] @ 6f8a8 <__cxa_atexit@plt+0x62568> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #176] @ 6f8ac <__cxa_atexit@plt+0x6256c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add ip, r1, #3 │ │ │ │ + ldr r0, [pc, #168] @ 6f8b0 <__cxa_atexit@plt+0x62570> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #160] @ 6f8b4 <__cxa_atexit@plt+0x62574> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub lr, r3, #25 │ │ │ │ + str lr, [r6, #80] @ 0x50 │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + sub lr, r3, #57 @ 0x39 │ │ │ │ + sub r1, r3, #69 @ 0x45 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + stm r2, {r1, sl, lr} │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r0, r7, sl, ip} │ │ │ │ + sub r7, r3, #82 @ 0x52 │ │ │ │ + ldr r2, [pc, #104] @ 6f8b8 <__cxa_atexit@plt+0x62578> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #96] @ 6f8bc <__cxa_atexit@plt+0x6257c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r9} │ │ │ │ + ldr r2, [pc, #88] @ 6f8c0 <__cxa_atexit@plt+0x62580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r2, r7, r8, sl} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b 6f894 <__cxa_atexit@plt+0x62554> │ │ │ │ + mov r6, #88 @ 0x58 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, ip, #56, 14 @ 0xe00000 │ │ │ │ + biceq lr, ip, #12, 8 @ 0xc000000 │ │ │ │ + biceq lr, ip, #20, 14 @ 0x500000 │ │ │ │ + biceq lr, ip, #0, 14 │ │ │ │ + biceq lr, ip, #180, 6 @ 0xd0000002 │ │ │ │ + biceq lr, ip, #212, 12 @ 0xd400000 │ │ │ │ + moveq lr, #212, 20 @ 0xd4000 │ │ │ │ + biceq lr, ip, #148, 12 @ 0x9400000 │ │ │ │ + biceq lr, ip, #132, 12 @ 0x8400000 │ │ │ │ + biceq lr, ip, #12, 16 @ 0xc0000 │ │ │ │ + biceq lr, ip, #228, 8 @ 0xe4000000 │ │ │ │ + biceq lr, ip, #232, 14 @ 0x3a00000 │ │ │ │ + biceq lr, ip, #220, 14 @ 0x3700000 │ │ │ │ + biceq lr, ip, #188, 14 @ 0x2f00000 │ │ │ │ + moveq lr, #172, 22 @ 0x2b000 │ │ │ │ + biceq lr, ip, #108, 14 @ 0x1b00000 │ │ │ │ + biceq lr, ip, #84, 14 @ 0x1500000 │ │ │ │ + moveq lr, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6f950 <__cxa_atexit@plt+0x62610> │ │ │ │ + ldr r7, [pc, #224] @ 6f9e8 <__cxa_atexit@plt+0x626a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 759bc <__cxa_atexit@plt+0x6867c> │ │ │ │ - ldr r3, [pc, #104] @ 759d8 <__cxa_atexit@plt+0x68698> │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6f9b0 <__cxa_atexit@plt+0x62670> │ │ │ │ + ldr r7, [pc, #204] @ 6f9ec <__cxa_atexit@plt+0x626ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #196] @ 6f9f0 <__cxa_atexit@plt+0x626b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #188] @ 6f9f4 <__cxa_atexit@plt+0x626b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6f9a4 <__cxa_atexit@plt+0x62664> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r3, [pc, #128] @ 6f9d8 <__cxa_atexit@plt+0x62698> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 759a0 <__cxa_atexit@plt+0x68660> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #76] @ 759e0 <__cxa_atexit@plt+0x686a0> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6f9b0 <__cxa_atexit@plt+0x62670> │ │ │ │ + ldr r7, [pc, #104] @ 6f9dc <__cxa_atexit@plt+0x6269c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #96] @ 6f9e0 <__cxa_atexit@plt+0x626a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #88] @ 6f9e4 <__cxa_atexit@plt+0x626a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6f9a4 <__cxa_atexit@plt+0x62664> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #24] @ 759dc <__cxa_atexit@plt+0x6869c> │ │ │ │ + ldr r7, [pc, #64] @ 6f9f8 <__cxa_atexit@plt+0x626b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ 6f9fc <__cxa_atexit@plt+0x626bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #52] @ 6fa00 <__cxa_atexit@plt+0x626c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - moveq r2, #232 @ 0xe8 │ │ │ │ - biceq r9, ip, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - moveq r2, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75a68 <__cxa_atexit@plt+0x68728> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 75a84 <__cxa_atexit@plt+0x68744> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffedcc │ │ │ │ + biceq lr, ip, #60, 4 @ 0xc0000003 │ │ │ │ + biceq lr, ip, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffee20 │ │ │ │ + biceq lr, ip, #144, 4 │ │ │ │ + biceq lr, ip, #216, 6 @ 0x60000003 │ │ │ │ + moveq lr, #140, 20 @ 0x8c000 │ │ │ │ + biceq lr, ip, #80, 6 @ 0x40000001 │ │ │ │ + biceq lr, ip, #240, 2 @ 0x3c │ │ │ │ + moveq lr, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6fb00 <__cxa_atexit@plt+0x627c0> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6fbd0 <__cxa_atexit@plt+0x62890> │ │ │ │ + ldr r2, [pc, #460] @ 6fc0c <__cxa_atexit@plt+0x628cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r1, [pc, #452] @ 6fc10 <__cxa_atexit@plt+0x628d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #436] @ 6fc14 <__cxa_atexit@plt+0x628d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #432] @ 6fc18 <__cxa_atexit@plt+0x628d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr r0, [pc, #424] @ 6fc1c <__cxa_atexit@plt+0x628dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r0, r9 │ │ │ │ + sub lr, r3, #25 │ │ │ │ + mov sl, fp │ │ │ │ + sub fp, r3, #41 @ 0x29 │ │ │ │ + sub r9, r3, #53 @ 0x35 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str fp, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + mov r9, r2 │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #66 @ 0x42 │ │ │ │ + ldr r1, [pc, #352] @ 6fc20 <__cxa_atexit@plt+0x628e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, #344] @ 6fc24 <__cxa_atexit@plt+0x628e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #328] @ 6fc28 <__cxa_atexit@plt+0x628e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, sl │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #88 @ 0x58 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6fbd8 <__cxa_atexit@plt+0x62898> │ │ │ │ + ldr r0, [pc, #212] @ 6fbe8 <__cxa_atexit@plt+0x628a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #200] @ 6fbec <__cxa_atexit@plt+0x628ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + ldr sl, [pc, #188] @ 6fbf0 <__cxa_atexit@plt+0x628b0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #176] @ 6fbf4 <__cxa_atexit@plt+0x628b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add ip, r1, #3 │ │ │ │ + ldr r0, [pc, #168] @ 6fbf8 <__cxa_atexit@plt+0x628b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #160] @ 6fbfc <__cxa_atexit@plt+0x628bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub lr, r3, #25 │ │ │ │ + str lr, [r6, #80] @ 0x50 │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + sub lr, r3, #57 @ 0x39 │ │ │ │ + sub r1, r3, #69 @ 0x45 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + stm r2, {r1, sl, lr} │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r0, r7, sl, ip} │ │ │ │ + sub r7, r3, #82 @ 0x52 │ │ │ │ + ldr r2, [pc, #104] @ 6fc00 <__cxa_atexit@plt+0x628c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #96] @ 6fc04 <__cxa_atexit@plt+0x628c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r9} │ │ │ │ + ldr r2, [pc, #88] @ 6fc08 <__cxa_atexit@plt+0x628c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r2, r7, r8, sl} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b 6fbdc <__cxa_atexit@plt+0x6289c> │ │ │ │ + mov r6, #88 @ 0x58 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, ip, #240, 6 @ 0xc0000003 │ │ │ │ + biceq lr, ip, #196 @ 0xc4 │ │ │ │ + biceq lr, ip, #204, 6 @ 0x30000003 │ │ │ │ + biceq lr, ip, #184, 6 @ 0xe0000002 │ │ │ │ + biceq lr, ip, #108 @ 0x6c │ │ │ │ + biceq lr, ip, #140, 6 @ 0x30000002 │ │ │ │ + moveq lr, #140, 14 @ 0x2300000 │ │ │ │ + biceq lr, ip, #76, 6 @ 0x30000001 │ │ │ │ + biceq lr, ip, #60, 6 @ 0xf0000000 │ │ │ │ + biceq lr, ip, #196, 8 @ 0xc4000000 │ │ │ │ + biceq lr, ip, #156, 2 @ 0x27 │ │ │ │ + biceq lr, ip, #160, 8 @ 0xa0000000 │ │ │ │ + biceq lr, ip, #148, 8 @ 0x94000000 │ │ │ │ + biceq lr, ip, #116, 8 @ 0x74000000 │ │ │ │ + moveq lr, #100, 16 @ 0x640000 │ │ │ │ + biceq lr, ip, #36, 8 @ 0x24000000 │ │ │ │ + biceq lr, ip, #12, 8 @ 0xc000000 │ │ │ │ + moveq lr, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + bne 6fd24 <__cxa_atexit@plt+0x629e4> │ │ │ │ + add r3, r6, #88 @ 0x58 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6fe24 <__cxa_atexit@plt+0x62ae4> │ │ │ │ + ldr r2, [pc, #500] @ 6fe60 <__cxa_atexit@plt+0x62b20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [pc, #488] @ 6fe64 <__cxa_atexit@plt+0x62b24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r1, r2, #1 │ │ │ │ + str r1, [r6, #84] @ 0x54 │ │ │ │ + ldr r8, [pc, #476] @ 6fe68 <__cxa_atexit@plt+0x62b28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #464] @ 6fe6c <__cxa_atexit@plt+0x62b2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr r7, [pc, #456] @ 6fe70 <__cxa_atexit@plt+0x62b30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r2, [pc, #448] @ 6fe74 <__cxa_atexit@plt+0x62b34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add fp, r2, #1 │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r2, r3, #41 @ 0x29 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ + sub r2, r3, #69 @ 0x45 │ │ │ │ + sub lr, r3, #57 @ 0x39 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #82 @ 0x52 │ │ │ │ + ldr r2, [pc, #384] @ 6fe78 <__cxa_atexit@plt+0x62b38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #376] @ 6fe7c <__cxa_atexit@plt+0x62b3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r9} │ │ │ │ + ldr r2, [pc, #368] @ 6fe80 <__cxa_atexit@plt+0x62b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r2, r7, fp} │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + b 6fe10 <__cxa_atexit@plt+0x62ad0> │ │ │ │ + add r3, r6, #104 @ 0x68 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6fe2c <__cxa_atexit@plt+0x62aec> │ │ │ │ + ldr r1, [pc, #260] @ 6fe3c <__cxa_atexit@plt+0x62afc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r1, #3 │ │ │ │ + ldr r1, [pc, #252] @ 6fe40 <__cxa_atexit@plt+0x62b00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ + str ip, [sp] │ │ │ │ + ldr lr, [pc, #232] @ 6fe44 <__cxa_atexit@plt+0x62b04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov ip, r9 │ │ │ │ + ldr r0, [pc, #224] @ 6fe48 <__cxa_atexit@plt+0x62b08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #3 │ │ │ │ + ldr r2, [pc, #216] @ 6fe4c <__cxa_atexit@plt+0x62b0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [pc, #208] @ 6fe50 <__cxa_atexit@plt+0x62b10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub fp, r3, #25 │ │ │ │ + sub r9, r3, #41 @ 0x29 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str lr, [r6, #76] @ 0x4c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + add r7, r6, #84 @ 0x54 │ │ │ │ + stm r7, {r1, r9, lr} │ │ │ │ + str fp, [r6, #96] @ 0x60 │ │ │ │ + sub r8, r3, #57 @ 0x39 │ │ │ │ + sub r9, r3, #85 @ 0x55 │ │ │ │ + sub r7, r3, #73 @ 0x49 │ │ │ │ + add fp, r6, #36 @ 0x24 │ │ │ │ + stm fp, {r2, sl, lr} │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + stm r2, {r1, r9, lr} │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + sub r1, r3, #98 @ 0x62 │ │ │ │ + ldr r2, [pc, #124] @ 6fe54 <__cxa_atexit@plt+0x62b14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r7, [pc, #116] @ 6fe58 <__cxa_atexit@plt+0x62b18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + ldr r2, [pc, #100] @ 6fe5c <__cxa_atexit@plt+0x62b1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #88 @ 0x58 │ │ │ │ + b 6fe30 <__cxa_atexit@plt+0x62af0> │ │ │ │ + mov r6, #104 @ 0x68 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, ip, #204, 2 @ 0x33 │ │ │ │ + biceq sp, ip, #164, 28 @ 0xa40 │ │ │ │ + biceq lr, ip, #164, 2 @ 0x29 │ │ │ │ + biceq lr, ip, #148, 2 @ 0x25 │ │ │ │ + biceq sp, ip, #72, 28 @ 0x480 │ │ │ │ + biceq lr, ip, #104, 2 │ │ │ │ + moveq lr, #76, 10 @ 0x13000000 │ │ │ │ + biceq lr, ip, #12, 2 │ │ │ │ + biceq lr, ip, #244 @ 0xf4 │ │ │ │ + biceq lr, ip, #152, 4 @ 0x80000009 │ │ │ │ + biceq sp, ip, #108, 30 @ 0x1b0 │ │ │ │ + biceq lr, ip, #116, 4 @ 0x40000007 │ │ │ │ + biceq lr, ip, #96, 4 │ │ │ │ + biceq sp, ip, #20, 30 @ 0x50 │ │ │ │ + biceq lr, ip, #52, 4 @ 0x40000003 │ │ │ │ + moveq lr, #44, 12 @ 0x2c00000 │ │ │ │ + biceq lr, ip, #236, 2 @ 0x3b │ │ │ │ + biceq lr, ip, #220, 2 @ 0x37 │ │ │ │ + moveq lr, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75a70 <__cxa_atexit@plt+0x68730> │ │ │ │ - ldr r3, [pc, #76] @ 75a88 <__cxa_atexit@plt+0x68748> │ │ │ │ + bhi 6fee4 <__cxa_atexit@plt+0x62ba4> │ │ │ │ + ldr r3, [pc, #96] @ 6ff08 <__cxa_atexit@plt+0x62bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75a58 <__cxa_atexit@plt+0x68718> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6fed4 <__cxa_atexit@plt+0x62b94> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6fef4 <__cxa_atexit@plt+0x62bb4> │ │ │ │ + stmdb r5, {r8, sl} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 6ff10 <__cxa_atexit@plt+0x62bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75a8c <__cxa_atexit@plt+0x6874c> │ │ │ │ + ldr r7, [pc, #16] @ 6ff0c <__cxa_atexit@plt+0x62bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - biceq r9, ip, #116, 2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - moveq r2, #52 @ 0x34 │ │ │ │ - moveq r1, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + moveq lr, #80, 10 @ 0x14000000 │ │ │ │ + moveq lr, #104, 10 @ 0x1a000000 │ │ │ │ + moveq lr, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6ff40 <__cxa_atexit@plt+0x62c00> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 6f068 <__cxa_atexit@plt+0x61d28> │ │ │ │ + ldr r7, [pc, #12] @ 6ff54 <__cxa_atexit@plt+0x62c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + moveq lr, #4, 10 @ 0x1000000 │ │ │ │ + moveq lr, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75ad8 <__cxa_atexit@plt+0x68798> │ │ │ │ - ldr r7, [pc, #52] @ 75ae8 <__cxa_atexit@plt+0x687a8> │ │ │ │ + bhi 6ffbc <__cxa_atexit@plt+0x62c7c> │ │ │ │ + ldr r7, [pc, #100] @ 6ffe4 <__cxa_atexit@plt+0x62ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #92] @ 6ffe8 <__cxa_atexit@plt+0x62ca8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #84] @ 6ffec <__cxa_atexit@plt+0x62cac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6ffb0 <__cxa_atexit@plt+0x62c70> │ │ │ │ + mov r7, sl │ │ │ │ + b 6e744 <__cxa_atexit@plt+0x61404> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 6fff0 <__cxa_atexit@plt+0x62cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 6fff4 <__cxa_atexit@plt+0x62cb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 6fff8 <__cxa_atexit@plt+0x62cb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe7c0 │ │ │ │ + biceq sp, ip, #92, 24 @ 0x5c00 │ │ │ │ + biceq sp, ip, #120, 26 @ 0x1e00 │ │ │ │ + moveq lr, #128, 8 @ 0x80000000 │ │ │ │ + biceq sp, ip, #68, 26 @ 0x1100 │ │ │ │ + biceq sp, ip, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70040 <__cxa_atexit@plt+0x62d00> │ │ │ │ + ldr r7, [pc, #52] @ 70050 <__cxa_atexit@plt+0x62d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r9, #3 │ │ │ │ - beq 75acc <__cxa_atexit@plt+0x6878c> │ │ │ │ + beq 70034 <__cxa_atexit@plt+0x62cf4> │ │ │ │ mov r7, r9 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75aec <__cxa_atexit@plt+0x687ac> │ │ │ │ + ldr r7, [pc, #12] @ 70054 <__cxa_atexit@plt+0x62d14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - moveq r1, #204, 30 @ 0x330 │ │ │ │ - moveq r1, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, #976] @ 75ed8 <__cxa_atexit@plt+0x68b98> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq lr, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #212] @ 7013c <__cxa_atexit@plt+0x62dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #208] @ 70140 <__cxa_atexit@plt+0x62e00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #204] @ 70144 <__cxa_atexit@plt+0x62e04> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #972] @ 75edc <__cxa_atexit@plt+0x68b9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #968] @ 75ee0 <__cxa_atexit@plt+0x68ba0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #964] @ 75ee4 <__cxa_atexit@plt+0x68ba4> │ │ │ │ - add lr, pc, lr │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - cmp r2, #9 │ │ │ │ - bne 75b64 <__cxa_atexit@plt+0x68824> │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 700b4 <__cxa_atexit@plt+0x62d74> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 700f4 <__cxa_atexit@plt+0x62db4> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 70110 <__cxa_atexit@plt+0x62dd0> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ str r1, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 75cc0 <__cxa_atexit@plt+0x68980> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - bne 75b20 <__cxa_atexit@plt+0x687e0> │ │ │ │ - b 75dfc <__cxa_atexit@plt+0x68abc> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - sub r2, r2, #3 │ │ │ │ - cmp r2, #5 │ │ │ │ - bhi 75d78 <__cxa_atexit@plt+0x68a38> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r2, [r3, r2, lsl #2] │ │ │ │ - add pc, r3, r2 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldr r7, [r9, #1] │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - ldr r3, [pc, #852] @ 75efc <__cxa_atexit@plt+0x68bbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75e28 <__cxa_atexit@plt+0x68ae8> │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - bne 75b20 <__cxa_atexit@plt+0x687e0> │ │ │ │ - b 75cb8 <__cxa_atexit@plt+0x68978> │ │ │ │ - ldr r7, [r9, #1] │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - ldr r3, [pc, #796] @ 75f08 <__cxa_atexit@plt+0x68bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 700c0 <__cxa_atexit@plt+0x62d80> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75e28 <__cxa_atexit@plt+0x68ae8> │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - bne 75b20 <__cxa_atexit@plt+0x687e0> │ │ │ │ - b 75cb8 <__cxa_atexit@plt+0x68978> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 75e40 <__cxa_atexit@plt+0x68b00> │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - ldr r9, [r9, #5] │ │ │ │ - ldr r7, [pc, #716] @ 75f0c <__cxa_atexit@plt+0x68bcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - mov r6, r5 │ │ │ │ - str ip, [r6, #8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r6, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75ea4 <__cxa_atexit@plt+0x68b64> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bne 75b20 <__cxa_atexit@plt+0x687e0> │ │ │ │ - b 75e08 <__cxa_atexit@plt+0x68ac8> │ │ │ │ - ldr r7, [r9, #1] │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75e28 <__cxa_atexit@plt+0x68ae8> │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ + bhi 7012c <__cxa_atexit@plt+0x62dec> │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - bne 75b20 <__cxa_atexit@plt+0x687e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 75de8 <__cxa_atexit@plt+0x68aa8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 75e54 <__cxa_atexit@plt+0x68b14> │ │ │ │ - ldr r7, [pc, #560] @ 75f1c <__cxa_atexit@plt+0x68bdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #544] @ 75f20 <__cxa_atexit@plt+0x68be0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 75e40 <__cxa_atexit@plt+0x68b00> │ │ │ │ - ldr r7, [pc, #452] @ 75f00 <__cxa_atexit@plt+0x68bc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - stmib r6, {r7, r8, sl} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75e70 <__cxa_atexit@plt+0x68b30> │ │ │ │ - ldr r6, [pc, #428] @ 75f04 <__cxa_atexit@plt+0x68bc4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r2, #-4] │ │ │ │ - stm r5, {r6, r7, sl} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 75e08 <__cxa_atexit@plt+0x68ac8> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 75728 <__cxa_atexit@plt+0x683e8> │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75e68 <__cxa_atexit@plt+0x68b28> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 75e84 <__cxa_atexit@plt+0x68b44> │ │ │ │ - ldr r7, [pc, #332] @ 75ee8 <__cxa_atexit@plt+0x68ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #328] @ 75eec <__cxa_atexit@plt+0x68bac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75ec0 <__cxa_atexit@plt+0x68b80> │ │ │ │ - ldr r7, [pc, #292] @ 75ef0 <__cxa_atexit@plt+0x68bb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r8, sl} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r9, [r5, #8] │ │ │ │ tst r9, #3 │ │ │ │ - beq 75e18 <__cxa_atexit@plt+0x68ad8> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 7501c <__cxa_atexit@plt+0x67cdc> │ │ │ │ - ldr r7, [pc, #296] @ 75f18 <__cxa_atexit@plt+0x68bd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 70078 <__cxa_atexit@plt+0x62d38> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #228] @ 75f14 <__cxa_atexit@plt+0x68bd4> │ │ │ │ + ldr r3, [pc, #76] @ 70148 <__cxa_atexit@plt+0x62e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r2, r6 │ │ │ │ - b 75e8c <__cxa_atexit@plt+0x68b4c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #96] @ 75ef8 <__cxa_atexit@plt+0x68bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 75f10 <__cxa_atexit@plt+0x68bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 75ef4 <__cxa_atexit@plt+0x68bb4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + ldr r3, [pc, #56] @ 70150 <__cxa_atexit@plt+0x62e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1d1a14 <__cxa_atexit@plt+0x1c46d4> │ │ │ │ + ldr r7, [pc, #24] @ 7014c <__cxa_atexit@plt+0x62e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #8 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r4, asr #9 │ │ │ │ - andeq r0, r0, r4, ror #8 │ │ │ │ - @ instruction: 0xffffee7c │ │ │ │ - @ instruction: 0xffffec1c │ │ │ │ - @ instruction: 0xfffff24c │ │ │ │ - moveq r1, #220, 22 @ 0x37000 │ │ │ │ - moveq r1, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, ip, lsl r5 │ │ │ │ - @ instruction: 0xfffff984 │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - muleq r0, r0, r4 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - moveq r1, #0, 24 │ │ │ │ - moveq r1, #124, 24 @ 0x7c00 │ │ │ │ - biceq r8, ip, #184, 26 @ 0x2e00 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - biceq r8, ip, #156, 28 @ 0x9c0 │ │ │ │ - moveq r1, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + moveq lr, #64, 6 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 75f58 <__cxa_atexit@plt+0x68c18> │ │ │ │ - ldr r3, [pc, #48] @ 75f74 <__cxa_atexit@plt+0x68c34> │ │ │ │ + bne 7017c <__cxa_atexit@plt+0x62e3c> │ │ │ │ + ldr r7, [pc, #52] @ 701a4 <__cxa_atexit@plt+0x62e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 701a0 <__cxa_atexit@plt+0x62e60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 75f6c <__cxa_atexit@plt+0x68c2c> │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #24] @ 75f78 <__cxa_atexit@plt+0x68c38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq 70198 <__cxa_atexit@plt+0x62e58> │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - biceq r8, ip, #72, 24 @ 0x4800 │ │ │ │ - moveq r1, #0, 22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + biceq sp, ip, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 701d0 <__cxa_atexit@plt+0x62e90> │ │ │ │ + ldr r7, [pc, #24] @ 701dc <__cxa_atexit@plt+0x62e9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1d1a14 <__cxa_atexit@plt+0x1c46d4> │ │ │ │ + biceq sp, ip, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 75fb0 <__cxa_atexit@plt+0x68c70> │ │ │ │ - ldr r3, [pc, #48] @ 75fcc <__cxa_atexit@plt+0x68c8c> │ │ │ │ + bne 70208 <__cxa_atexit@plt+0x62ec8> │ │ │ │ + ldr r7, [pc, #52] @ 70230 <__cxa_atexit@plt+0x62ef0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 7022c <__cxa_atexit@plt+0x62eec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 75fc4 <__cxa_atexit@plt+0x68c84> │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #24] @ 75fd0 <__cxa_atexit@plt+0x68c90> │ │ │ │ + beq 70224 <__cxa_atexit@plt+0x62ee4> │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + biceq sp, ip, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7025c <__cxa_atexit@plt+0x62f1c> │ │ │ │ + ldr r7, [pc, #52] @ 70284 <__cxa_atexit@plt+0x62f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 70280 <__cxa_atexit@plt+0x62f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 70278 <__cxa_atexit@plt+0x62f38> │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - biceq r8, ip, #240, 22 @ 0x3c000 │ │ │ │ - moveq r1, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76000 <__cxa_atexit@plt+0x68cc0> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + biceq sp, ip, #152, 18 @ 0x260000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 702f0 <__cxa_atexit@plt+0x62fb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 7030c <__cxa_atexit@plt+0x62fcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 702f8 <__cxa_atexit@plt+0x62fb8> │ │ │ │ + ldr r3, [pc, #76] @ 70310 <__cxa_atexit@plt+0x62fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 76004 <__cxa_atexit@plt+0x68cc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r8, ip, #252, 28 @ 0xfc0 │ │ │ │ - moveq r1, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 702e0 <__cxa_atexit@plt+0x62fa0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 70314 <__cxa_atexit@plt+0x62fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq sp, ip, #220, 16 @ 0xdc0000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + moveq lr, #120, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 76064 <__cxa_atexit@plt+0x68d24> │ │ │ │ - ldr r2, [pc, #60] @ 76070 <__cxa_atexit@plt+0x68d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - stm r3, {r0, r7} │ │ │ │ + bhi 7035c <__cxa_atexit@plt+0x6301c> │ │ │ │ + ldr r7, [pc, #52] @ 70370 <__cxa_atexit@plt+0x63030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 76058 <__cxa_atexit@plt+0x68d18> │ │ │ │ + beq 70350 <__cxa_atexit@plt+0x63010> │ │ │ │ mov r7, r8 │ │ │ │ - b 75900 <__cxa_atexit@plt+0x685c0> │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #16] @ 70374 <__cxa_atexit@plt+0x63034> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - moveq r1, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76094 <__cxa_atexit@plt+0x68d54> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq lr, #20, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr lr, [pc, #180] @ 70440 <__cxa_atexit@plt+0x63100> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ 70444 <__cxa_atexit@plt+0x63104> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r1, [r0] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #3 │ │ │ │ + add r1, r6, r2 │ │ │ │ + bne 703fc <__cxa_atexit@plt+0x630bc> │ │ │ │ + add r3, r1, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 70424 <__cxa_atexit@plt+0x630e4> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r9, [r1, #16] │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + add r2, r2, #16 │ │ │ │ + tst r3, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + bne 70394 <__cxa_atexit@plt+0x63054> │ │ │ │ + add r6, r6, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 760b8 <__cxa_atexit@plt+0x68d78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 760b0 <__cxa_atexit@plt+0x68d70> │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70434 <__cxa_atexit@plt+0x630f4> │ │ │ │ + str r9, [r6] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [pc, #48] @ 70448 <__cxa_atexit@plt+0x63108> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r1, {r3, r7} │ │ │ │ + add r7, r1, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - moveq r1, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 760e0 <__cxa_atexit@plt+0x68da0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401168 <__cxa_atexit@plt+0x3f3e28> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r1, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + biceq sp, ip, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 76180 <__cxa_atexit@plt+0x68e40> │ │ │ │ - ldr r2, [pc, #140] @ 7619c <__cxa_atexit@plt+0x68e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #136] @ 761a0 <__cxa_atexit@plt+0x68e60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - sub r2, r3, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 70484 <__cxa_atexit@plt+0x63144> │ │ │ │ + ldr r3, [pc, #40] @ 7049c <__cxa_atexit@plt+0x6315c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 704a0 <__cxa_atexit@plt+0x63160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq sp, ip, #32, 20 @ 0x20000 │ │ │ │ + moveq sp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 76190 <__cxa_atexit@plt+0x68e50> │ │ │ │ - ldr r3, [pc, #88] @ 761a4 <__cxa_atexit@plt+0x68e64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ + bhi 70514 <__cxa_atexit@plt+0x631d4> │ │ │ │ + ldr r3, [pc, #124] @ 7053c <__cxa_atexit@plt+0x631fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7051c <__cxa_atexit@plt+0x631dc> │ │ │ │ + ldr r7, [pc, #100] @ 70540 <__cxa_atexit@plt+0x63200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #96] @ 70544 <__cxa_atexit@plt+0x63204> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 76170 <__cxa_atexit@plt+0x68e30> │ │ │ │ - mov r5, r2 │ │ │ │ + beq 70504 <__cxa_atexit@plt+0x631c4> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 7554c <__cxa_atexit@plt+0x6820c> │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff3cc │ │ │ │ - @ instruction: 0xfffff3fc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #36] @ 70548 <__cxa_atexit@plt+0x63208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 7054c <__cxa_atexit@plt+0x6320c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + biceq sp, ip, #200, 12 @ 0xc800000 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + biceq sp, ip, #180, 12 @ 0xb400000 │ │ │ │ + moveq sp, #84, 30 @ 0x150 │ │ │ │ + biceq sp, ip, #108, 12 @ 0x6c00000 │ │ │ │ + moveq sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 761e8 <__cxa_atexit@plt+0x68ea8> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - ldr r7, [pc, #8] @ 761f8 <__cxa_atexit@plt+0x68eb8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70594 <__cxa_atexit@plt+0x63254> │ │ │ │ + ldr r7, [pc, #48] @ 705a4 <__cxa_atexit@plt+0x63264> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70588 <__cxa_atexit@plt+0x63248> │ │ │ │ + mov r7, r8 │ │ │ │ + b 705b8 <__cxa_atexit@plt+0x63278> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - moveq r1, #48, 20 @ 0x30000 │ │ │ │ - nop @ (mov r0, r0) │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #256] @ 76310 <__cxa_atexit@plt+0x68fd0> │ │ │ │ + ldr r7, [pc, #12] @ 705a8 <__cxa_atexit@plt+0x63268> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #252] @ 76314 <__cxa_atexit@plt+0x68fd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #248] @ 76318 <__cxa_atexit@plt+0x68fd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 76248 <__cxa_atexit@plt+0x68f08> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r1, #6] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 762c4 <__cxa_atexit@plt+0x68f84> │ │ │ │ - str r3, [r5] │ │ │ │ - b 76220 <__cxa_atexit@plt+0x68ee0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 76298 <__cxa_atexit@plt+0x68f58> │ │ │ │ - bic r2, r1, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 762d0 <__cxa_atexit@plt+0x68f90> │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-4]! │ │ │ │ - ldr r3, [r1, #1] │ │ │ │ - ldr r1, [r1, #5] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 762e0 <__cxa_atexit@plt+0x68fa0> │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 762f0 <__cxa_atexit@plt+0x68fb0> │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 76220 <__cxa_atexit@plt+0x68ee0> │ │ │ │ - ldr r2, [pc, #124] @ 7631c <__cxa_atexit@plt+0x68fdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq sp, #240, 28 @ 0xf00 │ │ │ │ + moveq sp, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + beq 7065c <__cxa_atexit@plt+0x6331c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 70644 <__cxa_atexit@plt+0x63304> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 70644 <__cxa_atexit@plt+0x63304> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 706f0 <__cxa_atexit@plt+0x633b0> │ │ │ │ + ldr r3, [pc, #284] @ 70718 <__cxa_atexit@plt+0x633d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r2, [pc, #272] @ 7071c <__cxa_atexit@plt+0x633dc> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ldr r8, [r1, #7] │ │ │ │ - ldr r9, [pc, #108] @ 76320 <__cxa_atexit@plt+0x68fe0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r5] │ │ │ │ + str r2, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 706fc <__cxa_atexit@plt+0x633bc> │ │ │ │ + ldr r3, [pc, #244] @ 70720 <__cxa_atexit@plt+0x633e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 706c4 <__cxa_atexit@plt+0x63384> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r0, [r6, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #160] @ 7070c <__cxa_atexit@plt+0x633cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r6, r5 │ │ │ │ + str r2, [r6, #-8]! │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 706d4 <__cxa_atexit@plt+0x63394> │ │ │ │ + ldr r6, [pc, #132] @ 70710 <__cxa_atexit@plt+0x633d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 706b0 <__cxa_atexit@plt+0x63370> │ │ │ │ mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - vldr d8, [pc, #48] @ 76308 <__cxa_atexit@plt+0x68fc8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #56] @ 70714 <__cxa_atexit@plt+0x633d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 76324 <__cxa_atexit@plt+0x68fe4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 70724 <__cxa_atexit@plt+0x633e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ... │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - moveq r1, #0, 16 │ │ │ │ - moveq r1, #40, 18 @ 0xa0000 │ │ │ │ - moveq r1, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + moveq sp, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + moveq sp, #116, 26 @ 0x1d00 │ │ │ │ + moveq sp, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #48] @ 76370 <__cxa_atexit@plt+0x69030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + ldr r3, [pc, #16] @ 7074c <__cxa_atexit@plt+0x6340c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc848 <__cxa_atexit@plt+0x3ef508> │ │ │ │ + moveq sp, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 70770 <__cxa_atexit@plt+0x63430> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + moveq sp, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76360 <__cxa_atexit@plt+0x69020> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + bhi 707e0 <__cxa_atexit@plt+0x634a0> │ │ │ │ + ldr r2, [pc, #88] @ 707fc <__cxa_atexit@plt+0x634bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 707e8 <__cxa_atexit@plt+0x634a8> │ │ │ │ + ldr r7, [pc, #64] @ 70800 <__cxa_atexit@plt+0x634c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 707d4 <__cxa_atexit@plt+0x63494> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - ldr r7, [pc, #12] @ 76374 <__cxa_atexit@plt+0x69034> │ │ │ │ + b 70a10 <__cxa_atexit@plt+0x636d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 70804 <__cxa_atexit@plt+0x634c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq r1, #184, 16 @ 0xb80000 │ │ │ │ - moveq r1, #160, 16 @ 0xa00000 │ │ │ │ + biceq sp, ip, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + moveq sp, #164, 24 @ 0xa400 │ │ │ │ + moveq sp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #100] @ 763f0 <__cxa_atexit@plt+0x690b0> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70864 <__cxa_atexit@plt+0x63524> │ │ │ │ + ldr r2, [pc, #88] @ 70880 <__cxa_atexit@plt+0x63540> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7086c <__cxa_atexit@plt+0x6352c> │ │ │ │ + ldr r7, [pc, #64] @ 70884 <__cxa_atexit@plt+0x63544> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - vstr d8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 763cc <__cxa_atexit@plt+0x6908c> │ │ │ │ - ldr r7, [pc, #72] @ 763f4 <__cxa_atexit@plt+0x690b4> │ │ │ │ + beq 70858 <__cxa_atexit@plt+0x63518> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70a10 <__cxa_atexit@plt+0x636d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 70888 <__cxa_atexit@plt+0x63548> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq sp, ip, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + moveq sp, #32, 24 @ 0x2000 │ │ │ │ + moveq sp, #0, 24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 708f8 <__cxa_atexit@plt+0x635b8> │ │ │ │ + ldr r2, [pc, #104] @ 70914 <__cxa_atexit@plt+0x635d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r1, [pc, #96] @ 70918 <__cxa_atexit@plt+0x635d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 763dc <__cxa_atexit@plt+0x6909c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 70900 <__cxa_atexit@plt+0x635c0> │ │ │ │ + ldr r7, [pc, #68] @ 7091c <__cxa_atexit@plt+0x635dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 708ec <__cxa_atexit@plt+0x635ac> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ + b 70a10 <__cxa_atexit@plt+0x636d0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 763f8 <__cxa_atexit@plt+0x690b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 70920 <__cxa_atexit@plt+0x635e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - moveq r1, #60, 16 @ 0x3c0000 │ │ │ │ - moveq r1, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq sp, ip, #208, 4 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + moveq sp, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #48] @ 76444 <__cxa_atexit@plt+0x69104> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76434 <__cxa_atexit@plt+0x690f4> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70978 <__cxa_atexit@plt+0x63638> │ │ │ │ + ldr r7, [pc, #80] @ 70998 <__cxa_atexit@plt+0x63658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 7099c <__cxa_atexit@plt+0x6365c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7096c <__cxa_atexit@plt+0x6362c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, fp │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - ldr r7, [pc, #12] @ 76448 <__cxa_atexit@plt+0x69108> │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 709a0 <__cxa_atexit@plt+0x63660> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 709a4 <__cxa_atexit@plt+0x63664> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r5, r3, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - moveq r1, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - vldr d0, [r5, #-8] │ │ │ │ - vadd.f64 d8, d8, d0 │ │ │ │ - bx r0 │ │ │ │ - moveq r1, #180, 14 @ 0x2d00000 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + biceq sp, ip, #72, 4 @ 0x80000004 │ │ │ │ + moveq sp, #248, 20 @ 0xf8000 │ │ │ │ + biceq sp, ip, #16, 4 │ │ │ │ + moveq sp, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - nop @ (mov r0, r0) │ │ │ │ - moveq r1, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 764a4 <__cxa_atexit@plt+0x69164> │ │ │ │ - vldr d8, [pc, #32] @ 764c0 <__cxa_atexit@plt+0x69180> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 709ec <__cxa_atexit@plt+0x636ac> │ │ │ │ + ldr r7, [pc, #48] @ 709fc <__cxa_atexit@plt+0x636bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 709e0 <__cxa_atexit@plt+0x636a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70a10 <__cxa_atexit@plt+0x636d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 764c8 <__cxa_atexit@plt+0x69188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 764cc <__cxa_atexit@plt+0x6918c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andsgt r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #20, 12 @ 0x1400000 │ │ │ │ - moveq r1, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 764f4 <__cxa_atexit@plt+0x691b4> │ │ │ │ - vldr d8, [pc, #32] @ 76510 <__cxa_atexit@plt+0x691d0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #12] @ 70a00 <__cxa_atexit@plt+0x636c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76518 <__cxa_atexit@plt+0x691d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 7651c <__cxa_atexit@plt+0x691dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svccc 0x00b99999 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #216, 10 @ 0x36000000 │ │ │ │ - moveq r1, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq sp, #160, 20 @ 0xa0000 │ │ │ │ + moveq sp, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76544 <__cxa_atexit@plt+0x69204> │ │ │ │ - vldr d8, [pc, #32] @ 76560 <__cxa_atexit@plt+0x69220> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76568 <__cxa_atexit@plt+0x69228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 7656c <__cxa_atexit@plt+0x6922c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr lr, [pc, #468] @ 70bf0 <__cxa_atexit@plt+0x638b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #464] @ 70bf4 <__cxa_atexit@plt+0x638b4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ - svccc 0x00a99999 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #156, 10 @ 0x27000000 │ │ │ │ - moveq r1, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr ip, [pc, #460] @ 70bf8 <__cxa_atexit@plt+0x638b8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #456] @ 70bfc <__cxa_atexit@plt+0x638bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r5, #24 │ │ │ │ + mov r1, #0 │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 76594 <__cxa_atexit@plt+0x69254> │ │ │ │ - vldr d8, [pc, #32] @ 765b0 <__cxa_atexit@plt+0x69270> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq 70b08 <__cxa_atexit@plt+0x637c8> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 70a8c <__cxa_atexit@plt+0x6374c> │ │ │ │ + add r8, r8, #3 │ │ │ │ + ldm r8, {r3, r7, r8} │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [r0, r1]! │ │ │ │ + str sl, [r0, #-8] │ │ │ │ + str r7, [r0, #-4] │ │ │ │ + add r0, r2, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 70b8c <__cxa_atexit@plt+0x6384c> │ │ │ │ + add r0, r5, r1 │ │ │ │ + str ip, [r0, #-12] │ │ │ │ + sub r1, r1, #12 │ │ │ │ + tst r8, #3 │ │ │ │ + bne 70a3c <__cxa_atexit@plt+0x636fc> │ │ │ │ + b 70b6c <__cxa_atexit@plt+0x6382c> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 70b7c <__cxa_atexit@plt+0x6383c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 70bb8 <__cxa_atexit@plt+0x63878> │ │ │ │ + ldr r3, [r8, #1] │ │ │ │ + ldr r0, [r8, #5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r0, r5 │ │ │ │ + str r6, [r0, r1]! │ │ │ │ + str r9, [r0, #-4] │ │ │ │ + sub r0, r0, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 70bd0 <__cxa_atexit@plt+0x63890> │ │ │ │ + add r1, r5, r1 │ │ │ │ + mov r5, r1 │ │ │ │ + str ip, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bne 70a34 <__cxa_atexit@plt+0x636f4> │ │ │ │ + sub r5, r1, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 765b8 <__cxa_atexit@plt+0x69278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 765bc <__cxa_atexit@plt+0x6927c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - @ instruction: 0x47ae147b │ │ │ │ - svccc 0x00847ae1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #96, 10 @ 0x18000000 │ │ │ │ - moveq r1, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 765e4 <__cxa_atexit@plt+0x692a4> │ │ │ │ - vldr d8, [pc, #32] @ 76600 <__cxa_atexit@plt+0x692c0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r5, r5, r1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 70ba4 <__cxa_atexit@plt+0x63864> │ │ │ │ + ldr r7, [pc, #228] @ 70c08 <__cxa_atexit@plt+0x638c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr lr, [pc, #216] @ 70c0c <__cxa_atexit@plt+0x638cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #208] @ 70c10 <__cxa_atexit@plt+0x638d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76608 <__cxa_atexit@plt+0x692c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 7660c <__cxa_atexit@plt+0x692cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - @ instruction: 0x47ae147b │ │ │ │ - svccc 0x00847ae1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #36, 10 @ 0x9000000 │ │ │ │ - moveq r1, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76634 <__cxa_atexit@plt+0x692f4> │ │ │ │ - vldr d8, [pc, #32] @ 76650 <__cxa_atexit@plt+0x69310> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r5, r5, r1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76658 <__cxa_atexit@plt+0x69318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 7665c <__cxa_atexit@plt+0x6931c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #232, 8 @ 0xe8000000 │ │ │ │ - moveq r1, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76684 <__cxa_atexit@plt+0x69344> │ │ │ │ - vldr d8, [pc, #32] @ 766a0 <__cxa_atexit@plt+0x69360> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r5, r5, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 766a8 <__cxa_atexit@plt+0x69368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 766ac <__cxa_atexit@plt+0x6936c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - addgt r5, pc, #10496 @ 0x2900 │ │ │ │ - svccc 0x00f028f5 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #172, 8 @ 0xac000000 │ │ │ │ - moveq r1, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 766d4 <__cxa_atexit@plt+0x69394> │ │ │ │ - vldr d8, [pc, #32] @ 766f0 <__cxa_atexit@plt+0x693b0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #108] @ 70c00 <__cxa_atexit@plt+0x638c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, r1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 766f8 <__cxa_atexit@plt+0x693b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 766fc <__cxa_atexit@plt+0x693bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andgt r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #112, 8 @ 0x70000000 │ │ │ │ - moveq r1, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76724 <__cxa_atexit@plt+0x693e4> │ │ │ │ - vldr d8, [pc, #32] @ 76740 <__cxa_atexit@plt+0x69400> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #44] @ 70c04 <__cxa_atexit@plt+0x638c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r6, r5, r1 │ │ │ │ + sub r5, r6, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76748 <__cxa_atexit@plt+0x69408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ 7674c <__cxa_atexit@plt+0x6940c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andsgt r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #52, 8 @ 0x34000000 │ │ │ │ - moveq r1, #36, 8 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + moveq sp, #0, 18 │ │ │ │ + moveq sp, #188, 16 @ 0xbc0000 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + biceq sp, ip, #60, 6 @ 0xf0000000 │ │ │ │ + moveq sp, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76774 <__cxa_atexit@plt+0x69434> │ │ │ │ - vldr d8, [pc, #32] @ 76790 <__cxa_atexit@plt+0x69450> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76798 <__cxa_atexit@plt+0x69458> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r5, [pc, #84] @ 70c84 <__cxa_atexit@plt+0x63944> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r5, [r3] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70c70 <__cxa_atexit@plt+0x63930> │ │ │ │ + ldr r3, [pc, #56] @ 70c88 <__cxa_atexit@plt+0x63948> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [pc, #20] @ 7679c <__cxa_atexit@plt+0x6945c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 401118 <__cxa_atexit@plt+0x3f3dd8> │ │ │ │ - ... │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - moveq r1, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, pc, #24 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r3, r3, #8 │ │ │ │ - vldr d8, [r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + stmda r7, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70c64 <__cxa_atexit@plt+0x63924> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70380 <__cxa_atexit@plt+0x63040> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - nop @ (mov r0, r0) │ │ │ │ - ... │ │ │ │ - svclt 0x00f00000 @ IMB │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76804 <__cxa_atexit@plt+0x694c4> │ │ │ │ - ldr r3, [pc, #28] @ 76814 <__cxa_atexit@plt+0x694d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r7, [pc, #12] @ 76818 <__cxa_atexit@plt+0x694d8> │ │ │ │ + ldr r7, [pc, #20] @ 70c8c <__cxa_atexit@plt+0x6394c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #52, 8 @ 0x34000000 │ │ │ │ - moveq r1, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff72c │ │ │ │ + moveq sp, #0, 16 │ │ │ │ + moveq sp, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 76860 <__cxa_atexit@plt+0x69520> │ │ │ │ + ldr r3, [pc, #16] @ 70cb4 <__cxa_atexit@plt+0x63974> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 76864 <__cxa_atexit@plt+0x69524> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #32] @ 76868 <__cxa_atexit@plt+0x69528> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #24] @ 7686c <__cxa_atexit@plt+0x6952c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 10f3d8 <__cxa_atexit@plt+0x102098> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r8, ip, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r8, ip, #176, 8 @ 0xb0000000 │ │ │ │ - biceq r8, ip, #160, 12 @ 0xa000000 │ │ │ │ - moveq r1, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 76894 <__cxa_atexit@plt+0x69554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - moveq r1, #128, 6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 768e0 <__cxa_atexit@plt+0x695a0> │ │ │ │ + b 3fc848 <__cxa_atexit@plt+0x3ef508> │ │ │ │ + moveq sp, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r5, [pc, #92] @ 70d2c <__cxa_atexit@plt+0x639ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r9, [r7] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r5, [r3, #-4]! │ │ │ │ + sub r5, r7, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70d18 <__cxa_atexit@plt+0x639d8> │ │ │ │ + ldr r3, [pc, #60] @ 70d30 <__cxa_atexit@plt+0x639f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 768d0 <__cxa_atexit@plt+0x69590> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 76200 <__cxa_atexit@plt+0x68ec0> │ │ │ │ - ldr r7, [pc, #12] @ 768e4 <__cxa_atexit@plt+0x695a4> │ │ │ │ + sub lr, r7, #16 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 70d0c <__cxa_atexit@plt+0x639cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 70060 <__cxa_atexit@plt+0x62d20> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 70d34 <__cxa_atexit@plt+0x639f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - moveq r1, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff368 │ │ │ │ + moveq sp, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - vldr s0, [r5, #-4] │ │ │ │ - vcvt.f64.s32 d0, s0 │ │ │ │ - vadd.f64 d8, d8, d0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 70d90 <__cxa_atexit@plt+0x63a50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 70d98 <__cxa_atexit@plt+0x63a58> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr lr, [pc, #60] @ 70dac <__cxa_atexit@plt+0x63a6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - moveq r1, #84, 6 @ 0x50000001 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sp, ip, #8, 2 │ │ │ │ + moveq sp, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 7695c <__cxa_atexit@plt+0x6961c> │ │ │ │ + bhi 70e04 <__cxa_atexit@plt+0x63ac4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 76954 <__cxa_atexit@plt+0x69614> │ │ │ │ - ldr r7, [pc, #44] @ 76964 <__cxa_atexit@plt+0x69624> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + beq 70dfc <__cxa_atexit@plt+0x63abc> │ │ │ │ + ldr r8, [pc, #40] @ 70e0c <__cxa_atexit@plt+0x63acc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 70e10 <__cxa_atexit@plt+0x63ad0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 76968 <__cxa_atexit@plt+0x69628> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, ip, #92, 4 @ 0xc0000005 │ │ │ │ - biceq r8, ip, #48, 6 @ 0xc0000000 │ │ │ │ - moveq r1, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76a24 <__cxa_atexit@plt+0x696e4> │ │ │ │ - ldr r1, [pc, #180] @ 76a40 <__cxa_atexit@plt+0x69700> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #164] @ 76a44 <__cxa_atexit@plt+0x69704> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 76a04 <__cxa_atexit@plt+0x696c4> │ │ │ │ - ldr r7, [pc, #148] @ 76a48 <__cxa_atexit@plt+0x69708> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 76a14 <__cxa_atexit@plt+0x696d4> │ │ │ │ - ldr r7, [pc, #112] @ 76a4c <__cxa_atexit@plt+0x6970c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + cmneq fp, #1040384 @ 0xfe000 │ │ │ │ + biceq ip, ip, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 76a2c <__cxa_atexit@plt+0x696ec> │ │ │ │ - ldr r7, [pc, #96] @ 76a54 <__cxa_atexit@plt+0x69714> │ │ │ │ + bhi 70e58 <__cxa_atexit@plt+0x63b18> │ │ │ │ + ldr r7, [pc, #52] @ 70e68 <__cxa_atexit@plt+0x63b28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r8, [r5, #4] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 70e4c <__cxa_atexit@plt+0x63b0c> │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 76a50 <__cxa_atexit@plt+0x69710> │ │ │ │ + ldr r7, [pc, #12] @ 70e6c <__cxa_atexit@plt+0x63b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq r8, ip, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - moveq r1, #12, 4 @ 0xc0000000 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - moveq r1, #0, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq sp, #104, 12 @ 0x6800000 │ │ │ │ + moveq sp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [pc, #108] @ 76ae0 <__cxa_atexit@plt+0x697a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 70ef8 <__cxa_atexit@plt+0x63bb8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 70f30 <__cxa_atexit@plt+0x63bf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 76abc <__cxa_atexit@plt+0x6977c> │ │ │ │ - ldr r7, [pc, #80] @ 76ae4 <__cxa_atexit@plt+0x697a4> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 70ee4 <__cxa_atexit@plt+0x63ba4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 70f08 <__cxa_atexit@plt+0x63bc8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 70f1c <__cxa_atexit@plt+0x63bdc> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 70f34 <__cxa_atexit@plt+0x63bf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 70ef0 <__cxa_atexit@plt+0x63bb0> │ │ │ │ + b 70fd0 <__cxa_atexit@plt+0x63c90> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 70e94 <__cxa_atexit@plt+0x63b54> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 70ec8 <__cxa_atexit@plt+0x63b88> │ │ │ │ + ldr r7, [pc, #20] @ 70f38 <__cxa_atexit@plt+0x63bf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq ip, ip, #196, 24 @ 0xc400 │ │ │ │ + moveq sp, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 70f90 <__cxa_atexit@plt+0x63c50> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 70fa4 <__cxa_atexit@plt+0x63c64> │ │ │ │ + ldr r3, [pc, #68] @ 70fbc <__cxa_atexit@plt+0x63c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 70f88 <__cxa_atexit@plt+0x63c48> │ │ │ │ + b 70fd0 <__cxa_atexit@plt+0x63c90> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 70f70 <__cxa_atexit@plt+0x63c30> │ │ │ │ + ldr r7, [pc, #20] @ 70fc0 <__cxa_atexit@plt+0x63c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq ip, ip, #60, 24 @ 0x3c00 │ │ │ │ + moveq sp, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 71084 <__cxa_atexit@plt+0x63d44> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 710f8 <__cxa_atexit@plt+0x63db8> │ │ │ │ + bic r3, r2, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldrh r0, [r3, #-2] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 71160 <__cxa_atexit@plt+0x63e20> │ │ │ │ + ldr r0, [pc, #544] @ 71230 <__cxa_atexit@plt+0x63ef0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r8, r5, #4 │ │ │ │ + stm r8, {r0, r2, r3} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 711d0 <__cxa_atexit@plt+0x63e90> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 711b8 <__cxa_atexit@plt+0x63e78> │ │ │ │ + ldr r0, [pc, #496] @ 71234 <__cxa_atexit@plt+0x63ef4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 711fc <__cxa_atexit@plt+0x63ebc> │ │ │ │ + ldr r7, [pc, #460] @ 71238 <__cxa_atexit@plt+0x63ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 711dc <__cxa_atexit@plt+0x63e9c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r1, [pc, #388] @ 71218 <__cxa_atexit@plt+0x63ed8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71154 <__cxa_atexit@plt+0x63e14> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 711b8 <__cxa_atexit@plt+0x63e78> │ │ │ │ + ldr r2, [pc, #356] @ 7121c <__cxa_atexit@plt+0x63edc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 76acc <__cxa_atexit@plt+0x6978c> │ │ │ │ - ldr r7, [pc, #64] @ 76aec <__cxa_atexit@plt+0x697ac> │ │ │ │ + bhi 711e8 <__cxa_atexit@plt+0x63ea8> │ │ │ │ + ldr r7, [pc, #320] @ 71220 <__cxa_atexit@plt+0x63ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 711dc <__cxa_atexit@plt+0x63e9c> │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r3, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr r0, [pc, #260] @ 71210 <__cxa_atexit@plt+0x63ed0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71154 <__cxa_atexit@plt+0x63e14> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 711b8 <__cxa_atexit@plt+0x63e78> │ │ │ │ + ldr r3, [pc, #224] @ 71214 <__cxa_atexit@plt+0x63ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #192] @ 71228 <__cxa_atexit@plt+0x63ee8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r8, r5, #4 │ │ │ │ + stm r8, {r0, r2, r3} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 711d0 <__cxa_atexit@plt+0x63e90> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 711b8 <__cxa_atexit@plt+0x63e78> │ │ │ │ + ldr r0, [pc, #144] @ 7122c <__cxa_atexit@plt+0x63eec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, lr │ │ │ │ + b 1d0424 <__cxa_atexit@plt+0x1c30e4> │ │ │ │ + ldr r7, [pc, #128] @ 71240 <__cxa_atexit@plt+0x63f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #120] @ 71244 <__cxa_atexit@plt+0x63f04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76ae8 <__cxa_atexit@plt+0x697a8> │ │ │ │ + ldr r7, [pc, #52] @ 71224 <__cxa_atexit@plt+0x63ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - moveq r1, #108, 2 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - moveq r1, #104, 2 │ │ │ │ + ldr r7, [pc, #56] @ 7123c <__cxa_atexit@plt+0x63efc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r8, ror #7 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + moveq sp, #216, 4 @ 0x8000000d │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + moveq sp, #196, 4 @ 0x4000000c │ │ │ │ + moveq sp, #220, 4 @ 0xc000000d │ │ │ │ + moveq sp, #208, 4 │ │ │ │ + moveq sp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76b40 <__cxa_atexit@plt+0x69800> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 712b0 <__cxa_atexit@plt+0x63f70> │ │ │ │ + ldr r3, [pc, #116] @ 712e4 <__cxa_atexit@plt+0x63fa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 712d4 <__cxa_atexit@plt+0x63f94> │ │ │ │ + ldr r7, [pc, #80] @ 712e8 <__cxa_atexit@plt+0x63fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76b30 <__cxa_atexit@plt+0x697f0> │ │ │ │ - ldr r7, [pc, #36] @ 76b44 <__cxa_atexit@plt+0x69804> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 712c8 <__cxa_atexit@plt+0x63f88> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #56] @ 712f0 <__cxa_atexit@plt+0x63fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 712f4 <__cxa_atexit@plt+0x63fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r7, [pc, #16] @ 76b48 <__cxa_atexit@plt+0x69808> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 712ec <__cxa_atexit@plt+0x63fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - moveq r1, #8, 2 │ │ │ │ - moveq r1, #12, 2 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + moveq sp, #236, 2 @ 0x3b │ │ │ │ + moveq sp, #228, 2 @ 0x39 │ │ │ │ + moveq sp, #216, 2 @ 0x36 │ │ │ │ + moveq sp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #32] @ 76b80 <__cxa_atexit@plt+0x69840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - vstr d8, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7132c <__cxa_atexit@plt+0x63fec> │ │ │ │ + ldr r3, [pc, #48] @ 71348 <__cxa_atexit@plt+0x64008> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 76b78 <__cxa_atexit@plt+0x69838> │ │ │ │ - b 76b90 <__cxa_atexit@plt+0x69850> │ │ │ │ + beq 71340 <__cxa_atexit@plt+0x64000> │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #24] @ 7134c <__cxa_atexit@plt+0x6400c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - moveq r1, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + biceq ip, ip, #180, 16 @ 0xb40000 │ │ │ │ + moveq sp, #96, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 76c70 <__cxa_atexit@plt+0x69930> │ │ │ │ - vldr d0, [r5, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - vldr d1, [r7] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - vcmp.f64 d0, d1 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 76c08 <__cxa_atexit@plt+0x698c8> │ │ │ │ - ldr r7, [pc, #260] @ 76cc8 <__cxa_atexit@plt+0x69988> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #256] @ 76ccc <__cxa_atexit@plt+0x6998c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - vstr d0, [r6, #8] │ │ │ │ - ldr r1, [pc, #248] @ 76cd0 <__cxa_atexit@plt+0x69990> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r1, r3, #15 │ │ │ │ - sub r0, r3, #27 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ - ldr r7, [pc, #156] @ 76cac <__cxa_atexit@plt+0x6996c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71390 <__cxa_atexit@plt+0x64050> │ │ │ │ + ldr r3, [pc, #56] @ 713b0 <__cxa_atexit@plt+0x64070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1d0424 <__cxa_atexit@plt+0x1c30e4> │ │ │ │ + ldr r7, [pc, #16] @ 713a8 <__cxa_atexit@plt+0x64068> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - vstr d1, [r2, #4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76c80 <__cxa_atexit@plt+0x69940> │ │ │ │ - ldr r1, [pc, #128] @ 76cb0 <__cxa_atexit@plt+0x69970> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #124] @ 76cb4 <__cxa_atexit@plt+0x69974> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 713ac <__cxa_atexit@plt+0x6406c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + moveq sp, #4, 2 │ │ │ │ + moveq sp, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq sp, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 713d8 <__cxa_atexit@plt+0x64098> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1d0424 <__cxa_atexit@plt+0x1c30e4> │ │ │ │ + ldr r7, [pc, #12] @ 713ec <__cxa_atexit@plt+0x640ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #3 │ │ │ │ - ldr r0, [pc, #116] @ 76cb8 <__cxa_atexit@plt+0x69978> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + biceq ip, ip, #8, 16 @ 0x80000 │ │ │ │ + moveq sp, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71450 <__cxa_atexit@plt+0x64110> │ │ │ │ + ldr r3, [pc, #116] @ 71484 <__cxa_atexit@plt+0x64144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71474 <__cxa_atexit@plt+0x64134> │ │ │ │ + ldr r7, [pc, #80] @ 71488 <__cxa_atexit@plt+0x64148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71468 <__cxa_atexit@plt+0x64128> │ │ │ │ + mov r7, r8 │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #56] @ 71490 <__cxa_atexit@plt+0x64150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 71494 <__cxa_atexit@plt+0x64154> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r2, sl} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 76c64 <__cxa_atexit@plt+0x69924> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r0, [r7, #3]! │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #52] @ 76cbc <__cxa_atexit@plt+0x6997c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7148c <__cxa_atexit@plt+0x6414c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 76cc0 <__cxa_atexit@plt+0x69980> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #40] @ 76cc4 <__cxa_atexit@plt+0x69984> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffeec8 │ │ │ │ - biceq r8, ip, #192, 4 │ │ │ │ - biceq r7, ip, #136, 30 @ 0x220 │ │ │ │ - moveq r0, #36, 28 @ 0x240 │ │ │ │ - biceq r7, ip, #60, 30 @ 0xf0 │ │ │ │ - biceq r8, ip, #92, 4 @ 0xc0000005 │ │ │ │ - biceq r8, ip, #96 @ 0x60 │ │ │ │ - biceq r8, ip, #0, 2 │ │ │ │ - biceq r8, ip, #224, 4 │ │ │ │ - moveq r0, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + moveq sp, #76 @ 0x4c │ │ │ │ + moveq sp, #68 @ 0x44 │ │ │ │ + moveq sp, #56 @ 0x38 │ │ │ │ + moveq sp, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76d00 <__cxa_atexit@plt+0x699c0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 714cc <__cxa_atexit@plt+0x6418c> │ │ │ │ + ldr r3, [pc, #48] @ 714e8 <__cxa_atexit@plt+0x641a8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 76d04 <__cxa_atexit@plt+0x699c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r8, ip, #252, 2 @ 0x3f │ │ │ │ - moveq r0, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + tst r7, #3 │ │ │ │ + beq 714e0 <__cxa_atexit@plt+0x641a0> │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #24] @ 714ec <__cxa_atexit@plt+0x641ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + biceq ip, ip, #20, 14 @ 0x500000 │ │ │ │ + moveq ip, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 71530 <__cxa_atexit@plt+0x641f0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #52] @ 71550 <__cxa_atexit@plt+0x64210> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 71548 <__cxa_atexit@plt+0x64208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ 7154c <__cxa_atexit@plt+0x6420c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + moveq ip, #100, 30 @ 0x190 │ │ │ │ + moveq ip, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq ip, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 76d24 <__cxa_atexit@plt+0x699e4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 76d8c <__cxa_atexit@plt+0x69a4c> │ │ │ │ - ldr r2, [pc, #124] @ 76dbc <__cxa_atexit@plt+0x69a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 76d98 <__cxa_atexit@plt+0x69a58> │ │ │ │ - ldr r7, [pc, #92] @ 76dc0 <__cxa_atexit@plt+0x69a80> │ │ │ │ + bne 71584 <__cxa_atexit@plt+0x64244> │ │ │ │ + ldr r3, [pc, #40] @ 7159c <__cxa_atexit@plt+0x6425c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 71ee0 <__cxa_atexit@plt+0x64ba0> │ │ │ │ + ldr r7, [pc, #12] @ 71598 <__cxa_atexit@plt+0x64258> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + biceq ip, ip, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + moveq ip, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 715dc <__cxa_atexit@plt+0x6429c> │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #52] @ 715f8 <__cxa_atexit@plt+0x642b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 715f0 <__cxa_atexit@plt+0x642b0> │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #24] @ 715fc <__cxa_atexit@plt+0x642bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + biceq ip, ip, #4, 12 @ 0x400000 │ │ │ │ + moveq ip, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71660 <__cxa_atexit@plt+0x64320> │ │ │ │ + ldr r7, [pc, #96] @ 71684 <__cxa_atexit@plt+0x64344> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 76da8 <__cxa_atexit@plt+0x69a68> │ │ │ │ - ldr r7, [pc, #76] @ 76dc8 <__cxa_atexit@plt+0x69a88> │ │ │ │ + bhi 71670 <__cxa_atexit@plt+0x64330> │ │ │ │ + ldr r7, [pc, #76] @ 71688 <__cxa_atexit@plt+0x64348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71654 <__cxa_atexit@plt+0x64314> │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 76f10 <__cxa_atexit@plt+0x69bd0> │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76dc4 <__cxa_atexit@plt+0x69a84> │ │ │ │ + ldr r7, [pc, #40] @ 71690 <__cxa_atexit@plt+0x64350> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - moveq r0, #144, 28 @ 0x900 │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - moveq r0, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76e1c <__cxa_atexit@plt+0x69adc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76e0c <__cxa_atexit@plt+0x69acc> │ │ │ │ - ldr r7, [pc, #36] @ 76e20 <__cxa_atexit@plt+0x69ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r7, [pc, #16] @ 76e24 <__cxa_atexit@plt+0x69ae4> │ │ │ │ + ldr r7, [pc, #20] @ 7168c <__cxa_atexit@plt+0x6434c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - moveq r0, #44, 28 @ 0x2c0 │ │ │ │ - moveq r0, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 76ec8 <__cxa_atexit@plt+0x69b88> │ │ │ │ - vldr d0, [r5, #16] │ │ │ │ - vcmp.f64 d8, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 76e9c <__cxa_atexit@plt+0x69b5c> │ │ │ │ - ldr lr, [pc, #140] @ 76ee8 <__cxa_atexit@plt+0x69ba8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - vstr d8, [r6, #8] │ │ │ │ - ldr r2, [pc, #132] @ 76eec <__cxa_atexit@plt+0x69bac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - ldr r2, [pc, #124] @ 76ef0 <__cxa_atexit@plt+0x69bb0> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + moveq ip, #80, 28 @ 0x500 │ │ │ │ + moveq ip, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 716c8 <__cxa_atexit@plt+0x64388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r0, r3, #27 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ - ldr r7, [pc, #64] @ 76ee4 <__cxa_atexit@plt+0x69ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 76ec0 <__cxa_atexit@plt+0x69b80> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 76d24 <__cxa_atexit@plt+0x699e4> │ │ │ │ + ldr r3, [pc, #32] @ 716cc <__cxa_atexit@plt+0x6438c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, ip, #68, 10 @ 0x11000000 │ │ │ │ + biceq ip, ip, #16, 10 @ 0x4000000 │ │ │ │ + moveq ip, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 71724 <__cxa_atexit@plt+0x643e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7171c <__cxa_atexit@plt+0x643dc> │ │ │ │ + ldr r8, [pc, #40] @ 7172c <__cxa_atexit@plt+0x643ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 71730 <__cxa_atexit@plt+0x643f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 76ef4 <__cxa_atexit@plt+0x69bb4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4013c0 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r7, ip, #112, 28 @ 0x700 │ │ │ │ - biceq r8, ip, #80 @ 0x50 │ │ │ │ - biceq r7, ip, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - moveq r0, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 76d24 <__cxa_atexit@plt+0x699e4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76f8c <__cxa_atexit@plt+0x69c4c> │ │ │ │ - ldr r2, [pc, #176] @ 76fdc <__cxa_atexit@plt+0x69c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 76fb0 <__cxa_atexit@plt+0x69c70> │ │ │ │ - ldr r1, [pc, #140] @ 76fe0 <__cxa_atexit@plt+0x69ca0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #136] @ 76fe4 <__cxa_atexit@plt+0x69ca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #3 │ │ │ │ - ldr r0, [pc, #128] @ 76fe8 <__cxa_atexit@plt+0x69ca8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 76fa4 <__cxa_atexit@plt+0x69c64> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ - ldr r7, [pc, #100] @ 76ff8 <__cxa_atexit@plt+0x69cb8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #-2147483614 @ 0x80000022 │ │ │ │ + biceq ip, ip, #120, 8 @ 0x78000000 │ │ │ │ + moveq ip, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 717a0 <__cxa_atexit@plt+0x64460> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 71784 <__cxa_atexit@plt+0x64444> │ │ │ │ + ldr r3, [pc, #72] @ 717b0 <__cxa_atexit@plt+0x64470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71798 <__cxa_atexit@plt+0x64458> │ │ │ │ + b 717cc <__cxa_atexit@plt+0x6448c> │ │ │ │ + ldr r7, [pc, #44] @ 717b8 <__cxa_atexit@plt+0x64478> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #92] @ 76ffc <__cxa_atexit@plt+0x69cbc> │ │ │ │ + ldr r0, [pc, #40] @ 717bc <__cxa_atexit@plt+0x6447c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7, #3]! │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 76fec <__cxa_atexit@plt+0x69cac> │ │ │ │ + ldr r7, [pc, #12] @ 717b4 <__cxa_atexit@plt+0x64474> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 76ff0 <__cxa_atexit@plt+0x69cb0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 76ff4 <__cxa_atexit@plt+0x69cb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffeba4 │ │ │ │ - biceq r7, ip, #156, 30 @ 0x270 │ │ │ │ - biceq r7, ip, #144, 24 @ 0x9000 │ │ │ │ - moveq r0, #244, 20 @ 0xf4000 │ │ │ │ - biceq r7, ip, #56, 24 @ 0x3800 │ │ │ │ - biceq r7, ip, #44, 30 @ 0xb0 │ │ │ │ - moveq r0, #188, 24 @ 0xbc00 │ │ │ │ - moveq r0, #176, 24 @ 0xb000 │ │ │ │ - moveq r0, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7702c <__cxa_atexit@plt+0x69cec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 77030 <__cxa_atexit@plt+0x69cf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401138 <__cxa_atexit@plt+0x3f3df8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r7, ip, #208, 28 @ 0xd00 │ │ │ │ - moveq r0, #36, 24 @ 0x2400 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + moveq ip, #104, 26 @ 0x1a00 │ │ │ │ + moveq ip, #100, 26 @ 0x1900 │ │ │ │ + moveq ip, #92, 26 @ 0x1700 │ │ │ │ + moveq ip, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 7704c <__cxa_atexit@plt+0x69d0c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 770b4 <__cxa_atexit@plt+0x69d74> │ │ │ │ - ldr r2, [pc, #160] @ 77108 <__cxa_atexit@plt+0x69dc8> │ │ │ │ + bne 71824 <__cxa_atexit@plt+0x644e4> │ │ │ │ + ldr r2, [pc, #124] @ 7185c <__cxa_atexit@plt+0x6451c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 770d8 <__cxa_atexit@plt+0x69d98> │ │ │ │ - ldr r7, [pc, #128] @ 7710c <__cxa_atexit@plt+0x69dcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 770f0 <__cxa_atexit@plt+0x69db0> │ │ │ │ - ldr r7, [pc, #112] @ 77114 <__cxa_atexit@plt+0x69dd4> │ │ │ │ + bhi 71848 <__cxa_atexit@plt+0x64508> │ │ │ │ + ldr r7, [pc, #84] @ 71860 <__cxa_atexit@plt+0x64520> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7183c <__cxa_atexit@plt+0x644fc> │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r3, [pc, #72] @ 77104 <__cxa_atexit@plt+0x69dc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 770e8 <__cxa_atexit@plt+0x69da8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 76f10 <__cxa_atexit@plt+0x69bd0> │ │ │ │ + b 70e7c <__cxa_atexit@plt+0x63b3c> │ │ │ │ + ldr r7, [pc, #60] @ 71868 <__cxa_atexit@plt+0x64528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #52] @ 7186c <__cxa_atexit@plt+0x6452c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 77110 <__cxa_atexit@plt+0x69dd0> │ │ │ │ + ldr r7, [pc, #20] @ 71864 <__cxa_atexit@plt+0x64524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - moveq r0, #72, 22 @ 0x12000 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - moveq r0, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + moveq ip, #120, 24 @ 0x7800 │ │ │ │ + moveq ip, #196, 24 @ 0xc400 │ │ │ │ + moveq ip, #184, 24 @ 0xb800 │ │ │ │ + moveq ip, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 77168 <__cxa_atexit@plt+0x69e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77158 <__cxa_atexit@plt+0x69e18> │ │ │ │ - ldr r7, [pc, #36] @ 7716c <__cxa_atexit@plt+0x69e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r7, [pc, #16] @ 77170 <__cxa_atexit@plt+0x69e30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7189c <__cxa_atexit@plt+0x6455c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - moveq r0, #224, 20 @ 0xe0000 │ │ │ │ - moveq r0, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77214 <__cxa_atexit@plt+0x69ed4> │ │ │ │ - vldr d0, [r5, #16] │ │ │ │ - vcmp.f64 d8, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl 771e8 <__cxa_atexit@plt+0x69ea8> │ │ │ │ - ldr lr, [pc, #140] @ 77234 <__cxa_atexit@plt+0x69ef4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - vstr d8, [r6, #8] │ │ │ │ - ldr r2, [pc, #132] @ 77238 <__cxa_atexit@plt+0x69ef8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - ldr r2, [pc, #124] @ 7723c <__cxa_atexit@plt+0x69efc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r0, r3, #27 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ - ldr r7, [pc, #64] @ 77230 <__cxa_atexit@plt+0x69ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 718d0 <__cxa_atexit@plt+0x64590> │ │ │ │ + ldr r3, [pc, #60] @ 718f0 <__cxa_atexit@plt+0x645b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7720c <__cxa_atexit@plt+0x69ecc> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 7704c <__cxa_atexit@plt+0x69d0c> │ │ │ │ + beq 718e8 <__cxa_atexit@plt+0x645a8> │ │ │ │ + b 717cc <__cxa_atexit@plt+0x6448c> │ │ │ │ + ldr r7, [pc, #28] @ 718f4 <__cxa_atexit@plt+0x645b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ 718f8 <__cxa_atexit@plt+0x645b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 77240 <__cxa_atexit@plt+0x69f00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4013c0 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r7, ip, #36, 22 @ 0x9000 │ │ │ │ - biceq r7, ip, #4, 26 @ 0x100 │ │ │ │ - biceq r7, ip, #100, 20 @ 0x64000 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - moveq r0, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 7704c <__cxa_atexit@plt+0x69d0c> │ │ │ │ - moveq r0, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 76f10 <__cxa_atexit@plt+0x69bd0> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + moveq ip, #24, 24 @ 0x1800 │ │ │ │ + moveq ip, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77328 <__cxa_atexit@plt+0x69fe8> │ │ │ │ - ldr r3, [pc, #188] @ 77350 <__cxa_atexit@plt+0x6a010> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 71938 <__cxa_atexit@plt+0x645f8> │ │ │ │ + ldr r3, [pc, #44] @ 71950 <__cxa_atexit@plt+0x64610> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 77304 <__cxa_atexit@plt+0x69fc4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77314 <__cxa_atexit@plt+0x69fd4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77338 <__cxa_atexit@plt+0x69ff8> │ │ │ │ - ldr r7, [pc, #156] @ 7735c <__cxa_atexit@plt+0x6a01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 77360 <__cxa_atexit@plt+0x6a020> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #132] @ 77364 <__cxa_atexit@plt+0x6a024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 77358 <__cxa_atexit@plt+0x6a018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 77354 <__cxa_atexit@plt+0x6a014> │ │ │ │ + ldr r2, [pc, #40] @ 71954 <__cxa_atexit@plt+0x64614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc7e8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + ldr r7, [pc, #24] @ 71958 <__cxa_atexit@plt+0x64618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - moveq r0, #48, 18 @ 0xc0000 │ │ │ │ - biceq r7, ip, #140, 16 @ 0x8c0000 │ │ │ │ - @ instruction: 0xfffff6b4 │ │ │ │ - biceq r7, ip, #212, 16 @ 0xd40000 │ │ │ │ - biceq r7, ip, #232, 18 @ 0x3a0000 │ │ │ │ - moveq r0, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq ip, #104, 22 @ 0x1a000 │ │ │ │ + moveq ip, #216, 22 @ 0x36000 │ │ │ │ + moveq ip, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 773dc <__cxa_atexit@plt+0x6a09c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 773f0 <__cxa_atexit@plt+0x6a0b0> │ │ │ │ - ldr r2, [pc, #108] @ 77404 <__cxa_atexit@plt+0x6a0c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 77408 <__cxa_atexit@plt+0x6a0c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r2, [pc, #84] @ 7740c <__cxa_atexit@plt+0x6a0cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 77400 <__cxa_atexit@plt+0x6a0c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, ip, #196, 14 @ 0x3100000 │ │ │ │ - @ instruction: 0xfffff5dc │ │ │ │ - biceq r7, ip, #252, 14 @ 0x3f00000 │ │ │ │ - biceq r7, ip, #16, 18 @ 0x40000 │ │ │ │ - moveq r0, #40, 16 @ 0x280000 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 71744 <__cxa_atexit@plt+0x64404> │ │ │ │ + moveq ip, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77490 <__cxa_atexit@plt+0x6a150> │ │ │ │ - ldr r2, [pc, #124] @ 774ac <__cxa_atexit@plt+0x6a16c> │ │ │ │ + bhi 719c0 <__cxa_atexit@plt+0x64680> │ │ │ │ + ldr r2, [pc, #52] @ 719c8 <__cxa_atexit@plt+0x64688> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 719cc <__cxa_atexit@plt+0x6468c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 774b0 <__cxa_atexit@plt+0x6a170> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r0, [pc, #40] @ 719d0 <__cxa_atexit@plt+0x64690> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77480 <__cxa_atexit@plt+0x6a140> │ │ │ │ - ldr r7, [pc, #92] @ 774b4 <__cxa_atexit@plt+0x6a174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77498 <__cxa_atexit@plt+0x6a158> │ │ │ │ - ldr r7, [pc, #76] @ 774bc <__cxa_atexit@plt+0x6a17c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 3fc7e8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 774b8 <__cxa_atexit@plt+0x6a178> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r7, ip, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - moveq r0, #160, 14 @ 0x2800000 │ │ │ │ - @ instruction: 0xfffff3b4 │ │ │ │ - moveq r0, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + moveq ip, #124, 22 @ 0x1f000 │ │ │ │ + biceq ip, ip, #224, 2 @ 0x38 │ │ │ │ + moveq ip, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 719f4 <__cxa_atexit@plt+0x646b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 77510 <__cxa_atexit@plt+0x6a1d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77500 <__cxa_atexit@plt+0x6a1c0> │ │ │ │ - ldr r7, [pc, #36] @ 77514 <__cxa_atexit@plt+0x6a1d4> │ │ │ │ + b 71744 <__cxa_atexit@plt+0x64404> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq ip, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71a3c <__cxa_atexit@plt+0x646fc> │ │ │ │ + ldr r7, [pc, #52] @ 71a50 <__cxa_atexit@plt+0x64710> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71a30 <__cxa_atexit@plt+0x646f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69a14 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 107bb0 <__cxa_atexit@plt+0xfa870> │ │ │ │ - ldr r7, [pc, #16] @ 77518 <__cxa_atexit@plt+0x6a1d8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 71a54 <__cxa_atexit@plt+0x64714> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - moveq r0, #56, 14 @ 0xe00000 │ │ │ │ + @ instruction: 0xffff7ff4 │ │ │ │ + moveq ip, #76, 12 @ 0x4c00000 │ │ │ │ + moveq ip, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71ab8 <__cxa_atexit@plt+0x64778> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77554 <__cxa_atexit@plt+0x6a214> │ │ │ │ - vstr d8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 7756c <__cxa_atexit@plt+0x6a22c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 71ac0 <__cxa_atexit@plt+0x64780> │ │ │ │ + ldr r5, [pc, #76] @ 71adc <__cxa_atexit@plt+0x6479c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ 71ae0 <__cxa_atexit@plt+0x647a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 71ae4 <__cxa_atexit@plt+0x647a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7e8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + mov r6, r9 │ │ │ │ + b 71ac8 <__cxa_atexit@plt+0x64788> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 71ad8 <__cxa_atexit@plt+0x64798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77570 <__cxa_atexit@plt+0x6a230> │ │ │ │ + moveq ip, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + moveq ip, #120, 20 @ 0x78000 │ │ │ │ + moveq ip, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 71b08 <__cxa_atexit@plt+0x647c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4013c0 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - biceq r7, ip, #116, 18 @ 0x1d0000 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - moveq r0, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + b 71744 <__cxa_atexit@plt+0x64404> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 775d4 <__cxa_atexit@plt+0x6a294> │ │ │ │ - ldr r3, [pc, #76] @ 775ec <__cxa_atexit@plt+0x6a2ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - ldr r2, [pc, #64] @ 775f0 <__cxa_atexit@plt+0x6a2b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 775f4 <__cxa_atexit@plt+0x6a2b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 77280 <__cxa_atexit@plt+0x69f40> │ │ │ │ - ldr r7, [pc, #28] @ 775f8 <__cxa_atexit@plt+0x6a2b8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71b4c <__cxa_atexit@plt+0x6480c> │ │ │ │ + ldr r7, [pc, #52] @ 71b60 <__cxa_atexit@plt+0x64820> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71b40 <__cxa_atexit@plt+0x64800> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6b7e8 <__cxa_atexit@plt+0x5e4a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 71b64 <__cxa_atexit@plt+0x64824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - biceq r7, ip, #116, 12 @ 0x7400000 │ │ │ │ - biceq r7, ip, #20, 14 @ 0x500000 │ │ │ │ - moveq r0, #160, 12 @ 0xa000000 │ │ │ │ - moveq r0, #124, 12 @ 0x7c00000 │ │ │ │ + @ instruction: 0xffff9cb8 │ │ │ │ + moveq ip, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 77644 <__cxa_atexit@plt+0x6a304> │ │ │ │ - ldr r3, [pc, #52] @ 7765c <__cxa_atexit@plt+0x6a31c> │ │ │ │ + bhi 71ba4 <__cxa_atexit@plt+0x64864> │ │ │ │ + ldr r3, [pc, #44] @ 71bbc <__cxa_atexit@plt+0x6487c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ 77660 <__cxa_atexit@plt+0x6a320> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r2, [pc, #40] @ 71bc0 <__cxa_atexit@plt+0x64880> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 77664 <__cxa_atexit@plt+0x6a324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r7, [pc, #28] @ 77668 <__cxa_atexit@plt+0x6a328> │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc7e8 <__cxa_atexit@plt+0x3ef4a8> │ │ │ │ + ldr r7, [pc, #24] @ 71bc4 <__cxa_atexit@plt+0x64884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - moveq r0, #84, 12 @ 0x5400000 │ │ │ │ - biceq r7, ip, #16, 14 @ 0x400000 │ │ │ │ - moveq r0, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq ip, #176, 18 @ 0x2c0000 │ │ │ │ + moveq ip, #164, 18 @ 0x290000 │ │ │ │ + moveq ip, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 776a0 <__cxa_atexit@plt+0x6a360> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 776a4 <__cxa_atexit@plt+0x6a364> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 71744 <__cxa_atexit@plt+0x64404> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71c18 <__cxa_atexit@plt+0x648d8> │ │ │ │ + ldr r3, [pc, #40] @ 71c30 <__cxa_atexit@plt+0x648f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, #124, 10 @ 0x1f000000 │ │ │ │ - biceq r7, ip, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77730 <__cxa_atexit@plt+0x6a3f0> │ │ │ │ - ldr r2, [pc, #136] @ 7774c <__cxa_atexit@plt+0x6a40c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 77750 <__cxa_atexit@plt+0x6a410> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77724 <__cxa_atexit@plt+0x6a3e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 77738 <__cxa_atexit@plt+0x6a3f8> │ │ │ │ - ldr r3, [pc, #88] @ 77754 <__cxa_atexit@plt+0x6a414> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 77758 <__cxa_atexit@plt+0x6a418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #20] @ 71c34 <__cxa_atexit@plt+0x648f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + biceq ip, ip, #112, 4 │ │ │ │ + moveq ip, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71c70 <__cxa_atexit@plt+0x64930> │ │ │ │ + ldr r3, [pc, #40] @ 71c88 <__cxa_atexit@plt+0x64948> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 71c8c <__cxa_atexit@plt+0x6494c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r7, ip, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r7, ip, #172, 8 @ 0xac000000 │ │ │ │ - biceq r7, ip, #92, 14 @ 0x1700000 │ │ │ │ + biceq ip, ip, #28, 4 @ 0xc0000001 │ │ │ │ + moveq ip, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 777a4 <__cxa_atexit@plt+0x6a464> │ │ │ │ - ldr r2, [pc, #48] @ 777b0 <__cxa_atexit@plt+0x6a470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 777b4 <__cxa_atexit@plt+0x6a474> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71cc8 <__cxa_atexit@plt+0x64988> │ │ │ │ + ldr r3, [pc, #40] @ 71ce0 <__cxa_atexit@plt+0x649a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 71ce4 <__cxa_atexit@plt+0x649a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, ip, #40, 8 @ 0x28000000 │ │ │ │ - biceq r7, ip, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + biceq ip, ip, #200, 2 @ 0x32 │ │ │ │ + moveq ip, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77808 <__cxa_atexit@plt+0x6a4c8> │ │ │ │ - ldr r1, [pc, #64] @ 77824 <__cxa_atexit@plt+0x6a4e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 77828 <__cxa_atexit@plt+0x6a4e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #28] @ 7782c <__cxa_atexit@plt+0x6a4ec> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71d20 <__cxa_atexit@plt+0x649e0> │ │ │ │ + ldr r3, [pc, #40] @ 71d38 <__cxa_atexit@plt+0x649f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 71d3c <__cxa_atexit@plt+0x649fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - moveq r0, #180, 8 @ 0xb4000000 │ │ │ │ - moveq r0, #160, 8 @ 0xa0000000 │ │ │ │ - moveq r0, #124, 8 @ 0x7c000000 │ │ │ │ + biceq ip, ip, #132, 2 @ 0x21 │ │ │ │ + moveq ip, #68, 16 @ 0x440000 │ │ │ │ + cmneq fp, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #3520 @ 0xdc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #8640 @ 0x21c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq fp, #13632 @ 0x3540 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r3, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + moveq ip, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 77898 <__cxa_atexit@plt+0x6a558> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 71df4 <__cxa_atexit@plt+0x64ab4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 77890 <__cxa_atexit@plt+0x6a550> │ │ │ │ - ldr r3, [pc, #60] @ 778a0 <__cxa_atexit@plt+0x6a560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 778a4 <__cxa_atexit@plt+0x6a564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 778a8 <__cxa_atexit@plt+0x6a568> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 71dec <__cxa_atexit@plt+0x64aac> │ │ │ │ + ldr r8, [pc, #40] @ 71dfc <__cxa_atexit@plt+0x64abc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 71e00 <__cxa_atexit@plt+0x64ac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 778ac <__cxa_atexit@plt+0x6a56c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - moveq r0, #72, 8 @ 0x48000000 │ │ │ │ - biceq r7, ip, #32, 6 @ 0x80000000 │ │ │ │ - moveq r0, #44, 8 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 778e4 <__cxa_atexit@plt+0x6a5a4> │ │ │ │ - ldr r2, [pc, #28] @ 778f0 <__cxa_atexit@plt+0x6a5b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, ip, #40, 12 @ 0x2800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + cmneq fp, #228, 30 @ 0x390 │ │ │ │ + biceq fp, ip, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7797c <__cxa_atexit@plt+0x6a63c> │ │ │ │ - ldr r2, [pc, #136] @ 77998 <__cxa_atexit@plt+0x6a658> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 71e60 <__cxa_atexit@plt+0x64b20> │ │ │ │ + ldr r7, [pc, #96] @ 71e84 <__cxa_atexit@plt+0x64b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 7799c <__cxa_atexit@plt+0x6a65c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77970 <__cxa_atexit@plt+0x6a630> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 77984 <__cxa_atexit@plt+0x6a644> │ │ │ │ - ldr r3, [pc, #88] @ 779a0 <__cxa_atexit@plt+0x6a660> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 779a4 <__cxa_atexit@plt+0x6a664> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71e70 <__cxa_atexit@plt+0x64b30> │ │ │ │ + ldr r7, [pc, #76] @ 71e88 <__cxa_atexit@plt+0x64b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71e54 <__cxa_atexit@plt+0x64b14> │ │ │ │ + mov r7, r8 │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 71e90 <__cxa_atexit@plt+0x64b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 71e8c <__cxa_atexit@plt+0x64b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r7, ip, #124, 4 @ 0xc0000007 │ │ │ │ - biceq r7, ip, #96, 4 │ │ │ │ - biceq r7, ip, #16, 10 @ 0x4000000 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + moveq ip, #56, 14 @ 0xe00000 │ │ │ │ + moveq ip, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 779f0 <__cxa_atexit@plt+0x6a6b0> │ │ │ │ - ldr r2, [pc, #48] @ 779fc <__cxa_atexit@plt+0x6a6bc> │ │ │ │ + ldr r2, [pc, #36] @ 71ec8 <__cxa_atexit@plt+0x64b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ 71ecc <__cxa_atexit@plt+0x64b8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 77a00 <__cxa_atexit@plt+0x6a6c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, ip, #220, 2 @ 0x37 │ │ │ │ - biceq r7, ip, #140, 8 @ 0x8c000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77a54 <__cxa_atexit@plt+0x6a714> │ │ │ │ - ldr r1, [pc, #64] @ 77a70 <__cxa_atexit@plt+0x6a730> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r1, [pc, #48] @ 77a74 <__cxa_atexit@plt+0x6a734> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #28] @ 77a78 <__cxa_atexit@plt+0x6a738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r7, ip, #132, 2 @ 0x21 │ │ │ │ - moveq r0, #176, 4 │ │ │ │ + biceq fp, ip, #68, 26 @ 0x1100 │ │ │ │ + biceq fp, ip, #16, 26 @ 0x400 │ │ │ │ + moveq ip, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 77aa4 <__cxa_atexit@plt+0x6a764> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 77ab8 <__cxa_atexit@plt+0x6a778> │ │ │ │ - ldr r7, [pc, #8] @ 77ab4 <__cxa_atexit@plt+0x6a774> │ │ │ │ + bhi 71f18 <__cxa_atexit@plt+0x64bd8> │ │ │ │ + ldr r7, [pc, #52] @ 71f28 <__cxa_atexit@plt+0x64be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71f0c <__cxa_atexit@plt+0x64bcc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 71f2c <__cxa_atexit@plt+0x64bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - moveq r0, #100, 4 @ 0x40000006 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #164] @ 77b6c <__cxa_atexit@plt+0x6a82c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 77b70 <__cxa_atexit@plt+0x6a830> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, r6, r9 │ │ │ │ - bne 77b2c <__cxa_atexit@plt+0x6a7ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r3, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 77b50 <__cxa_atexit@plt+0x6a810> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r0, r3, #7 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq ip, #144, 12 @ 0x9000000 │ │ │ │ + moveq ip, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 71fb8 <__cxa_atexit@plt+0x64c78> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 71ff0 <__cxa_atexit@plt+0x64cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71fa4 <__cxa_atexit@plt+0x64c64> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 71fc8 <__cxa_atexit@plt+0x64c88> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 71fdc <__cxa_atexit@plt+0x64c9c> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 71ff4 <__cxa_atexit@plt+0x64cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 77b44 <__cxa_atexit@plt+0x6a804> │ │ │ │ - str r7, [r5] │ │ │ │ - add r9, r9, #12 │ │ │ │ - b 77ad0 <__cxa_atexit@plt+0x6a790> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 71fb0 <__cxa_atexit@plt+0x64c70> │ │ │ │ + b 72090 <__cxa_atexit@plt+0x64d50> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 77b74 <__cxa_atexit@plt+0x6a834> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - biceq r7, ip, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77be8 <__cxa_atexit@plt+0x6a8a8> │ │ │ │ - ldr r8, [pc, #96] @ 77c00 <__cxa_atexit@plt+0x6a8c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 77c04 <__cxa_atexit@plt+0x6a8c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r2, r6, #5 │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77be0 <__cxa_atexit@plt+0x6a8a0> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77ab8 <__cxa_atexit@plt+0x6a778> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 71f54 <__cxa_atexit@plt+0x64c14> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 71f88 <__cxa_atexit@plt+0x64c48> │ │ │ │ + ldr r7, [pc, #20] @ 71ff8 <__cxa_atexit@plt+0x64cb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 77c08 <__cxa_atexit@plt+0x6a8c8> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq fp, ip, #4, 24 @ 0x400 │ │ │ │ + moveq ip, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 72050 <__cxa_atexit@plt+0x64d10> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 72064 <__cxa_atexit@plt+0x64d24> │ │ │ │ + ldr r3, [pc, #68] @ 7207c <__cxa_atexit@plt+0x64d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r7, ip, #52, 6 @ 0xd0000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72048 <__cxa_atexit@plt+0x64d08> │ │ │ │ + b 72090 <__cxa_atexit@plt+0x64d50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 72030 <__cxa_atexit@plt+0x64cf0> │ │ │ │ + ldr r7, [pc, #20] @ 72080 <__cxa_atexit@plt+0x64d40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq fp, ip, #124, 22 @ 0x1f000 │ │ │ │ + moveq ip, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77ab8 <__cxa_atexit@plt+0x6a778> │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 77cb8 <__cxa_atexit@plt+0x6a978> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #156] @ 77ce0 <__cxa_atexit@plt+0x6a9a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - sub r8, r7, #1 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77cc4 <__cxa_atexit@plt+0x6a984> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 77c78 <__cxa_atexit@plt+0x6a938> │ │ │ │ - ldr r7, [pc, #116] @ 77ce4 <__cxa_atexit@plt+0x6a9a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r7, [pc, #108] @ 77cec <__cxa_atexit@plt+0x6a9ac> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 72100 <__cxa_atexit@plt+0x64dc0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 72178 <__cxa_atexit@plt+0x64e38> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 721bc <__cxa_atexit@plt+0x64e7c> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 72228 <__cxa_atexit@plt+0x64ee8> │ │ │ │ + ldr r2, [pc, #516] @ 722d4 <__cxa_atexit@plt+0x64f94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72284 <__cxa_atexit@plt+0x64f44> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 7226c <__cxa_atexit@plt+0x64f2c> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #420] @ 722b4 <__cxa_atexit@plt+0x64f74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7221c <__cxa_atexit@plt+0x64edc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7226c <__cxa_atexit@plt+0x64f2c> │ │ │ │ + ldr r2, [pc, #384] @ 722b8 <__cxa_atexit@plt+0x64f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 72298 <__cxa_atexit@plt+0x64f58> │ │ │ │ + ldr r7, [pc, #348] @ 722bc <__cxa_atexit@plt+0x64f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 77cf0 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #97 @ 0x61 │ │ │ │ - add r7, r7, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #88] @ 77cf4 <__cxa_atexit@plt+0x6a9b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401200 <__cxa_atexit@plt+0x3f3ec0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7228c <__cxa_atexit@plt+0x64f4c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #292] @ 722ac <__cxa_atexit@plt+0x64f6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7221c <__cxa_atexit@plt+0x64edc> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 7226c <__cxa_atexit@plt+0x64f2c> │ │ │ │ + ldr r2, [pc, #256] @ 722b0 <__cxa_atexit@plt+0x64f70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + b 72208 <__cxa_atexit@plt+0x64ec8> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #256] @ 722cc <__cxa_atexit@plt+0x64f8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7221c <__cxa_atexit@plt+0x64edc> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7226c <__cxa_atexit@plt+0x64f2c> │ │ │ │ + ldr r2, [pc, #208] @ 722d0 <__cxa_atexit@plt+0x64f90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 77ce8 <__cxa_atexit@plt+0x6a9a8> │ │ │ │ + ldr r2, [pc, #148] @ 722c4 <__cxa_atexit@plt+0x64f84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #1] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72284 <__cxa_atexit@plt+0x64f44> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7226c <__cxa_atexit@plt+0x64f2c> │ │ │ │ + ldr r3, [pc, #108] @ 722c8 <__cxa_atexit@plt+0x64f88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc850 <__cxa_atexit@plt+0x3ef510> │ │ │ │ + ldr r7, [pc, #100] @ 722d8 <__cxa_atexit@plt+0x64f98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #92] @ 722dc <__cxa_atexit@plt+0x64f9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 722c0 <__cxa_atexit@plt+0x64f80> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, ip, #84, 30 @ 0x150 │ │ │ │ - moveq r0, #164 @ 0xa4 │ │ │ │ - moveq r0, #88 @ 0x58 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - biceq r6, ip, #20, 30 @ 0x50 │ │ │ │ - biceq r6, ip, #0, 30 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77d78 <__cxa_atexit@plt+0x6aa38> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 77d38 <__cxa_atexit@plt+0x6a9f8> │ │ │ │ - ldr r7, [pc, #104] @ 77d90 <__cxa_atexit@plt+0x6aa50> │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + moveq ip, #16, 6 @ 0x40000000 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + moveq ip, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + moveq ip, #8, 6 @ 0x20000000 │ │ │ │ + moveq ip, #252, 4 @ 0xc000000f │ │ │ │ + moveq ip, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 72310 <__cxa_atexit@plt+0x64fd0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 72328 <__cxa_atexit@plt+0x64fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 7232c <__cxa_atexit@plt+0x64fec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 77d98 <__cxa_atexit@plt+0x6aa58> │ │ │ │ + moveq ip, #100, 4 @ 0x40000006 │ │ │ │ + moveq ip, #88, 4 @ 0x80000005 │ │ │ │ + moveq ip, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 72370 <__cxa_atexit@plt+0x65030> │ │ │ │ + ldr r3, [pc, #56] @ 72390 <__cxa_atexit@plt+0x65050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 72388 <__cxa_atexit@plt+0x65048> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #84] @ 77d9c <__cxa_atexit@plt+0x6aa5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #97 @ 0x61 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #64] @ 77da0 <__cxa_atexit@plt+0x6aa60> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 7238c <__cxa_atexit@plt+0x6504c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + moveq ip, #4, 4 @ 0x40000000 │ │ │ │ + moveq ip, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq ip, #0, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 723c4 <__cxa_atexit@plt+0x65084> │ │ │ │ + ldr r3, [pc, #40] @ 723dc <__cxa_atexit@plt+0x6509c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc850 <__cxa_atexit@plt+0x3ef510> │ │ │ │ + ldr r7, [pc, #12] @ 723d8 <__cxa_atexit@plt+0x65098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + biceq fp, ip, #28, 16 @ 0x1c0000 │ │ │ │ + moveq ip, #216, 2 @ 0x36 │ │ │ │ + moveq ip, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7241c <__cxa_atexit@plt+0x650dc> │ │ │ │ + ldr r3, [pc, #52] @ 7243c <__cxa_atexit@plt+0x650fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc850 <__cxa_atexit@plt+0x3ef510> │ │ │ │ + ldr r7, [pc, #16] @ 72434 <__cxa_atexit@plt+0x650f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 72438 <__cxa_atexit@plt+0x650f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77d94 <__cxa_atexit@plt+0x6aa54> │ │ │ │ + moveq ip, #88, 2 │ │ │ │ + moveq ip, #76, 2 │ │ │ │ + moveq ip, #132, 2 @ 0x21 │ │ │ │ + moveq ip, #84, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 724a0 <__cxa_atexit@plt+0x65160> │ │ │ │ + ldr r3, [pc, #116] @ 724d4 <__cxa_atexit@plt+0x65194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 724c4 <__cxa_atexit@plt+0x65184> │ │ │ │ + ldr r7, [pc, #80] @ 724d8 <__cxa_atexit@plt+0x65198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 724b8 <__cxa_atexit@plt+0x65178> │ │ │ │ + mov r7, r8 │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r7, [pc, #56] @ 724e0 <__cxa_atexit@plt+0x651a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 724e4 <__cxa_atexit@plt+0x651a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 724dc <__cxa_atexit@plt+0x6519c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq pc, pc, #236, 30 @ 0x3b0 │ │ │ │ - orrseq pc, pc, #164, 30 @ 0x290 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - biceq r6, ip, #88, 28 @ 0x580 │ │ │ │ - biceq r6, ip, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 77e04 <__cxa_atexit@plt+0x6aac4> │ │ │ │ - ldr r2, [pc, #76] @ 77e10 <__cxa_atexit@plt+0x6aad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 77e14 <__cxa_atexit@plt+0x6aad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77dfc <__cxa_atexit@plt+0x6aabc> │ │ │ │ - ldr r3, [pc, #44] @ 77e18 <__cxa_atexit@plt+0x6aad8> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + moveq ip, #228 @ 0xe4 │ │ │ │ + moveq ip, #212 @ 0xd4 │ │ │ │ + moveq ip, #200 @ 0xc8 │ │ │ │ + moveq ip, #172 @ 0xac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7251c <__cxa_atexit@plt+0x651dc> │ │ │ │ + ldr r3, [pc, #48] @ 72538 <__cxa_atexit@plt+0x651f8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72530 <__cxa_atexit@plt+0x651f0> │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r7, [pc, #24] @ 7253c <__cxa_atexit@plt+0x651fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r6, ip, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 77e3c <__cxa_atexit@plt+0x6aafc> │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + biceq fp, ip, #196, 12 @ 0xc400000 │ │ │ │ + moveq ip, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 72578 <__cxa_atexit@plt+0x65238> │ │ │ │ + ldr r3, [pc, #56] @ 72598 <__cxa_atexit@plt+0x65258> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r7, #1 │ │ │ │ - cmp r8, #0 │ │ │ │ - ble 77e84 <__cxa_atexit@plt+0x6ab44> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 77edc <__cxa_atexit@plt+0x6ab9c> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 77e98 <__cxa_atexit@plt+0x6ab58> │ │ │ │ - ldr r7, [pc, #128] @ 77ef8 <__cxa_atexit@plt+0x6abb8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 72590 <__cxa_atexit@plt+0x65250> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 72594 <__cxa_atexit@plt+0x65254> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 77f00 <__cxa_atexit@plt+0x6abc0> │ │ │ │ + moveq fp, #252, 30 @ 0x3f0 │ │ │ │ + moveq fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq fp, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 725d0 <__cxa_atexit@plt+0x65290> │ │ │ │ + ldr r3, [pc, #48] @ 725ec <__cxa_atexit@plt+0x652ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 725e4 <__cxa_atexit@plt+0x652a4> │ │ │ │ + b 71f3c <__cxa_atexit@plt+0x64bfc> │ │ │ │ + ldr r7, [pc, #24] @ 725f0 <__cxa_atexit@plt+0x652b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 77f04 <__cxa_atexit@plt+0x6abc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 77f08 <__cxa_atexit@plt+0x6abc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #97 @ 0x61 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #76] @ 77f0c <__cxa_atexit@plt+0x6abcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + biceq fp, ip, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 72644 <__cxa_atexit@plt+0x65304> │ │ │ │ + ldr r3, [pc, #64] @ 72654 <__cxa_atexit@plt+0x65314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 72634 <__cxa_atexit@plt+0x652f4> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 77efc <__cxa_atexit@plt+0x6abbc> │ │ │ │ + ldr r7, [pc, #12] @ 72658 <__cxa_atexit@plt+0x65318> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq pc, pc, #156, 28 @ 0x9c0 │ │ │ │ - orrseq pc, pc, #64, 28 @ 0x400 │ │ │ │ - biceq r6, ip, #28, 26 @ 0x700 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - biceq r6, ip, #248, 24 @ 0xf800 │ │ │ │ - biceq r6, ip, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq fp, #120, 30 @ 0x1e0 │ │ │ │ + moveq fp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 726e0 <__cxa_atexit@plt+0x653a0> │ │ │ │ + ldr lr, [pc, #76] @ 726ec <__cxa_atexit@plt+0x653ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 726f0 <__cxa_atexit@plt+0x653b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 726d4 <__cxa_atexit@plt+0x65394> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq fp, ip, #216, 8 @ 0xd8000000 │ │ │ │ + moveq fp, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 727ac <__cxa_atexit@plt+0x6546c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 727b4 <__cxa_atexit@plt+0x65474> │ │ │ │ + ldr r1, [pc, #124] @ 727c8 <__cxa_atexit@plt+0x65488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 727cc <__cxa_atexit@plt+0x6548c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 727d0 <__cxa_atexit@plt+0x65490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 727d4 <__cxa_atexit@plt+0x65494> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 727d8 <__cxa_atexit@plt+0x65498> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 727bc <__cxa_atexit@plt+0x6547c> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + biceq fp, ip, #52, 8 @ 0x34000000 │ │ │ │ + biceq fp, ip, #52, 14 @ 0xd00000 │ │ │ │ + biceq fp, ip, #68, 14 @ 0x1100000 │ │ │ │ + biceq fp, ip, #0, 8 │ │ │ │ + moveq fp, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72880 <__cxa_atexit@plt+0x65540> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7288c <__cxa_atexit@plt+0x6554c> │ │ │ │ + ldr lr, [pc, #140] @ 7289c <__cxa_atexit@plt+0x6555c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ 728a0 <__cxa_atexit@plt+0x65560> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #124] @ 728a4 <__cxa_atexit@plt+0x65564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 728a8 <__cxa_atexit@plt+0x65568> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 72870 <__cxa_atexit@plt+0x65530> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq fp, ip, #108, 6 @ 0xb0000001 │ │ │ │ + biceq fp, ip, #24, 12 @ 0x1800000 │ │ │ │ + biceq fp, ip, #80, 6 @ 0x40000001 │ │ │ │ + moveq fp, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 77fb0 <__cxa_atexit@plt+0x6ac70> │ │ │ │ + bhi 72964 <__cxa_atexit@plt+0x65624> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 77fb8 <__cxa_atexit@plt+0x6ac78> │ │ │ │ - ldr r1, [pc, #136] @ 77fcc <__cxa_atexit@plt+0x6ac8c> │ │ │ │ + bcc 7296c <__cxa_atexit@plt+0x6562c> │ │ │ │ + ldr r1, [pc, #124] @ 72980 <__cxa_atexit@plt+0x65640> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #132] @ 77fd0 <__cxa_atexit@plt+0x6ac90> │ │ │ │ + ldr r0, [pc, #120] @ 72984 <__cxa_atexit@plt+0x65644> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 72988 <__cxa_atexit@plt+0x65648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 7298c <__cxa_atexit@plt+0x6564c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 72990 <__cxa_atexit@plt+0x65650> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 72974 <__cxa_atexit@plt+0x65634> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + biceq fp, ip, #124, 4 @ 0xc0000007 │ │ │ │ + biceq fp, ip, #124, 10 @ 0x1f000000 │ │ │ │ + biceq fp, ip, #140, 10 @ 0x23000000 │ │ │ │ + biceq fp, ip, #72, 4 @ 0x80000004 │ │ │ │ + moveq fp, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 72a24 <__cxa_atexit@plt+0x656e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72a2c <__cxa_atexit@plt+0x656ec> │ │ │ │ + ldr lr, [pc, #116] @ 72a40 <__cxa_atexit@plt+0x65700> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 77fd4 <__cxa_atexit@plt+0x6ac94> │ │ │ │ + ldr r0, [pc, #112] @ 72a44 <__cxa_atexit@plt+0x65704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 77fd8 <__cxa_atexit@plt+0x6ac98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #88] @ 77fdc <__cxa_atexit@plt+0x6ac9c> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ 72a48 <__cxa_atexit@plt+0x65708> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ 72a4c <__cxa_atexit@plt+0x6570c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 72a50 <__cxa_atexit@plt+0x65710> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 72a34 <__cxa_atexit@plt+0x656f4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + biceq fp, ip, #180, 2 @ 0x2d │ │ │ │ + cmneq fp, #-1946157054 @ 0x8c000002 │ │ │ │ + biceq fp, ip, #176, 8 @ 0xb0000000 │ │ │ │ + biceq fp, ip, #136, 2 @ 0x22 │ │ │ │ + moveq fp, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72ab8 <__cxa_atexit@plt+0x65778> │ │ │ │ + ldr lr, [pc, #76] @ 72ac4 <__cxa_atexit@plt+0x65784> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 72ac8 <__cxa_atexit@plt+0x65788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 77fa8 <__cxa_atexit@plt+0x6ac68> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77ab8 <__cxa_atexit@plt+0x6a778> │ │ │ │ + beq 72aac <__cxa_atexit@plt+0x6576c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 77fc0 <__cxa_atexit@plt+0x6ac80> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - biceq r6, ip, #64, 24 @ 0x4000 │ │ │ │ - biceq r6, ip, #136, 30 @ 0x220 │ │ │ │ - biceq r6, ip, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq fp, ip, #0, 2 │ │ │ │ + moveq fp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 78004 <__cxa_atexit@plt+0x6acc4> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 77ab8 <__cxa_atexit@plt+0x6a778> │ │ │ │ - ldr r7, [pc, #12] @ 78018 <__cxa_atexit@plt+0x6acd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72b90 <__cxa_atexit@plt+0x65850> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72b9c <__cxa_atexit@plt+0x6585c> │ │ │ │ + ldr r8, [pc, #140] @ 72bac <__cxa_atexit@plt+0x6586c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 72bb0 <__cxa_atexit@plt+0x65870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #104] @ 72bb4 <__cxa_atexit@plt+0x65874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 72bb8 <__cxa_atexit@plt+0x65878> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 72b80 <__cxa_atexit@plt+0x65840> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, pc, #4, 26 @ 0x100 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, ip, #120, 6 @ 0xe0000001 │ │ │ │ + biceq fp, ip, #52 @ 0x34 │ │ │ │ + moveq fp, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 780a4 <__cxa_atexit@plt+0x6ad64> │ │ │ │ - ldr r2, [pc, #136] @ 780c0 <__cxa_atexit@plt+0x6ad80> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 72c80 <__cxa_atexit@plt+0x65940> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72c8c <__cxa_atexit@plt+0x6594c> │ │ │ │ + ldr lr, [pc, #140] @ 72c9c <__cxa_atexit@plt+0x6595c> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 780c4 <__cxa_atexit@plt+0x6ad84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78098 <__cxa_atexit@plt+0x6ad58> │ │ │ │ + ldr r0, [pc, #132] @ 72ca0 <__cxa_atexit@plt+0x65960> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #124] @ 72ca4 <__cxa_atexit@plt+0x65964> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #108] @ 72ca8 <__cxa_atexit@plt+0x65968> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 72c70 <__cxa_atexit@plt+0x65930> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq sl, ip, #108, 30 @ 0x1b0 │ │ │ │ + biceq fp, ip, #24, 4 @ 0x80000001 │ │ │ │ + biceq sl, ip, #80, 30 @ 0x140 │ │ │ │ + moveq fp, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 72d68 <__cxa_atexit@plt+0x65a28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 780ac <__cxa_atexit@plt+0x6ad6c> │ │ │ │ - ldr r3, [pc, #88] @ 780c8 <__cxa_atexit@plt+0x6ad88> │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72d74 <__cxa_atexit@plt+0x65a34> │ │ │ │ + ldr r8, [pc, #132] @ 72d84 <__cxa_atexit@plt+0x65a44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #128] @ 72d88 <__cxa_atexit@plt+0x65a48> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #100] @ 72d8c <__cxa_atexit@plt+0x65a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 780cc <__cxa_atexit@plt+0x6ad8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr lr, [pc, #92] @ 72d90 <__cxa_atexit@plt+0x65a50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 72d5c <__cxa_atexit@plt+0x65a1c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + biceq fp, ip, #156, 2 @ 0x27 │ │ │ │ + biceq sl, ip, #88, 28 @ 0x580 │ │ │ │ + moveq fp, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq fp, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72e20 <__cxa_atexit@plt+0x65ae0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 72e2c <__cxa_atexit@plt+0x65aec> │ │ │ │ + ldr r2, [pc, #84] @ 72e3c <__cxa_atexit@plt+0x65afc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 72e40 <__cxa_atexit@plt+0x65b00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 72e44 <__cxa_atexit@plt+0x65b04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r6, ip, #84, 22 @ 0x15000 │ │ │ │ - biceq r6, ip, #56, 22 @ 0xe000 │ │ │ │ - biceq r6, ip, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq sl, ip, #152, 26 @ 0x2600 │ │ │ │ + cmneq fp, #612 @ 0x264 │ │ │ │ + moveq fp, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 72e6c <__cxa_atexit@plt+0x65b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + moveq fp, #104, 14 @ 0x1a00000 │ │ │ │ + moveq fp, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78118 <__cxa_atexit@plt+0x6add8> │ │ │ │ - ldr r2, [pc, #48] @ 78124 <__cxa_atexit@plt+0x6ade4> │ │ │ │ + bcc 72ecc <__cxa_atexit@plt+0x65b8c> │ │ │ │ + ldr lr, [pc, #68] @ 72edc <__cxa_atexit@plt+0x65b9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ 72ee0 <__cxa_atexit@plt+0x65ba0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ 72ee4 <__cxa_atexit@plt+0x65ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 78128 <__cxa_atexit@plt+0x6ade8> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + moveq fp, #44, 14 @ 0xb00000 │ │ │ │ + biceq sl, ip, #160, 30 @ 0x280 │ │ │ │ + biceq sl, ip, #216, 24 @ 0xd800 │ │ │ │ + moveq fp, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72f4c <__cxa_atexit@plt+0x65c0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 72f58 <__cxa_atexit@plt+0x65c18> │ │ │ │ + ldr r2, [pc, #76] @ 72f68 <__cxa_atexit@plt+0x65c28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 72f6c <__cxa_atexit@plt+0x65c2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 72f70 <__cxa_atexit@plt+0x65c30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #180, 20 @ 0xb4000 │ │ │ │ - biceq r6, ip, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + biceq sl, ip, #100, 24 @ 0x6400 │ │ │ │ + cmneq fp, #112, 28 @ 0x700 │ │ │ │ + moveq fp, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72fb4 <__cxa_atexit@plt+0x65c74> │ │ │ │ + ldr r2, [pc, #40] @ 72fbc <__cxa_atexit@plt+0x65c7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ 72fc0 <__cxa_atexit@plt+0x65c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + moveq fp, #48, 12 @ 0x3000000 │ │ │ │ + biceq sl, ip, #228, 22 @ 0x39000 │ │ │ │ + moveq fp, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7305c <__cxa_atexit@plt+0x65d1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 78174 <__cxa_atexit@plt+0x6ae34> │ │ │ │ - ldr r1, [pc, #48] @ 78188 <__cxa_atexit@plt+0x6ae48> │ │ │ │ + bcc 73064 <__cxa_atexit@plt+0x65d24> │ │ │ │ + ldr r1, [pc, #124] @ 73078 <__cxa_atexit@plt+0x65d38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ + ldr r0, [pc, #120] @ 7307c <__cxa_atexit@plt+0x65d3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 73080 <__cxa_atexit@plt+0x65d40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 73084 <__cxa_atexit@plt+0x65d44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 73088 <__cxa_atexit@plt+0x65d48> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7306c <__cxa_atexit@plt+0x65d2c> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + biceq sl, ip, #132, 22 @ 0x21000 │ │ │ │ + biceq sl, ip, #132, 28 @ 0x840 │ │ │ │ + biceq sl, ip, #148, 28 @ 0x940 │ │ │ │ + biceq sl, ip, #80, 22 @ 0x14000 │ │ │ │ + moveq fp, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73100 <__cxa_atexit@plt+0x65dc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7310c <__cxa_atexit@plt+0x65dcc> │ │ │ │ + ldr lr, [pc, #92] @ 7311c <__cxa_atexit@plt+0x65ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ 73120 <__cxa_atexit@plt+0x65de0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #80] @ 73124 <__cxa_atexit@plt+0x65de4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [pc, #64] @ 73128 <__cxa_atexit@plt+0x65de8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78214 <__cxa_atexit@plt+0x6aed4> │ │ │ │ - ldr r2, [pc, #136] @ 78230 <__cxa_atexit@plt+0x6aef0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 78234 <__cxa_atexit@plt+0x6aef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78208 <__cxa_atexit@plt+0x6aec8> │ │ │ │ + moveq fp, #4, 10 @ 0x1000000 │ │ │ │ + biceq sl, ip, #192, 20 @ 0xc0000 │ │ │ │ + biceq sl, ip, #108, 26 @ 0x1b00 │ │ │ │ + biceq sl, ip, #164, 20 @ 0xa4000 │ │ │ │ + moveq fp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 731c4 <__cxa_atexit@plt+0x65e84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7821c <__cxa_atexit@plt+0x6aedc> │ │ │ │ - ldr r3, [pc, #88] @ 78238 <__cxa_atexit@plt+0x6aef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7823c <__cxa_atexit@plt+0x6aefc> │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 731cc <__cxa_atexit@plt+0x65e8c> │ │ │ │ + ldr r1, [pc, #124] @ 731e0 <__cxa_atexit@plt+0x65ea0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 731e4 <__cxa_atexit@plt+0x65ea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ 731e8 <__cxa_atexit@plt+0x65ea8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ 731ec <__cxa_atexit@plt+0x65eac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ 731f0 <__cxa_atexit@plt+0x65eb0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 731d4 <__cxa_atexit@plt+0x65e94> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + biceq sl, ip, #28, 20 @ 0x1c000 │ │ │ │ + biceq sl, ip, #28, 26 @ 0x700 │ │ │ │ + biceq sl, ip, #44, 26 @ 0xb00 │ │ │ │ + biceq sl, ip, #232, 18 @ 0x3a0000 │ │ │ │ + moveq fp, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73284 <__cxa_atexit@plt+0x65f44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7328c <__cxa_atexit@plt+0x65f4c> │ │ │ │ + ldr lr, [pc, #116] @ 732a0 <__cxa_atexit@plt+0x65f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 732a4 <__cxa_atexit@plt+0x65f64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ 732a8 <__cxa_atexit@plt+0x65f68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ 732ac <__cxa_atexit@plt+0x65f6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 732b0 <__cxa_atexit@plt+0x65f70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 73294 <__cxa_atexit@plt+0x65f54> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r6, ip, #228, 18 @ 0x390000 │ │ │ │ - biceq r6, ip, #200, 18 @ 0x320000 │ │ │ │ - biceq r6, ip, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + biceq sl, ip, #84, 18 @ 0x150000 │ │ │ │ + cmneq fp, #78848 @ 0x13400 │ │ │ │ + biceq sl, ip, #80, 24 @ 0x5000 │ │ │ │ + biceq sl, ip, #40, 18 @ 0xa0000 │ │ │ │ + moveq fp, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78288 <__cxa_atexit@plt+0x6af48> │ │ │ │ - ldr r2, [pc, #48] @ 78294 <__cxa_atexit@plt+0x6af54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 78298 <__cxa_atexit@plt+0x6af58> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7331c <__cxa_atexit@plt+0x65fdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73328 <__cxa_atexit@plt+0x65fe8> │ │ │ │ + ldr r1, [pc, #80] @ 73338 <__cxa_atexit@plt+0x65ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 7333c <__cxa_atexit@plt+0x65ffc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 73340 <__cxa_atexit@plt+0x66000> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #68, 18 @ 0x110000 │ │ │ │ - biceq r6, ip, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, ip, #160, 16 @ 0xa00000 │ │ │ │ + biceq sl, ip, #180, 22 @ 0x2d000 │ │ │ │ + biceq sl, ip, #132, 16 @ 0x840000 │ │ │ │ + moveq fp, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 733c8 <__cxa_atexit@plt+0x66088> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 733d0 <__cxa_atexit@plt+0x66090> │ │ │ │ + ldr r1, [pc, #104] @ 733e4 <__cxa_atexit@plt+0x660a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ 733e8 <__cxa_atexit@plt+0x660a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ 733ec <__cxa_atexit@plt+0x660ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ 733f0 <__cxa_atexit@plt+0x660b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 733d8 <__cxa_atexit@plt+0x66098> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq sl, ip, #12, 16 @ 0xc0000 │ │ │ │ + biceq sl, ip, #20, 22 @ 0x5000 │ │ │ │ + biceq sl, ip, #236, 14 @ 0x3b00000 │ │ │ │ + biceq sl, ip, #152, 20 @ 0x98000 │ │ │ │ + moveq fp, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7347c <__cxa_atexit@plt+0x6613c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 782e4 <__cxa_atexit@plt+0x6afa4> │ │ │ │ - ldr r1, [pc, #48] @ 782f8 <__cxa_atexit@plt+0x6afb8> │ │ │ │ + bcc 73484 <__cxa_atexit@plt+0x66144> │ │ │ │ + ldr r1, [pc, #108] @ 73498 <__cxa_atexit@plt+0x66158> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ + ldr r0, [pc, #104] @ 7349c <__cxa_atexit@plt+0x6615c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ 734a0 <__cxa_atexit@plt+0x66160> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 734a4 <__cxa_atexit@plt+0x66164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ 734a8 <__cxa_atexit@plt+0x66168> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7348c <__cxa_atexit@plt+0x6614c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq sl, ip, #84, 14 @ 0x1500000 │ │ │ │ + cmneq fp, #1720320 @ 0x1a4000 │ │ │ │ + biceq sl, ip, #84, 20 @ 0x54000 │ │ │ │ + biceq sl, ip, #44, 14 @ 0xb00000 │ │ │ │ + moveq fp, #12, 2 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78378 <__cxa_atexit@plt+0x6b038> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73830 <__cxa_atexit@plt+0x664f0> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 73568 <__cxa_atexit@plt+0x66228> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 735cc <__cxa_atexit@plt+0x6628c> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 736a0 <__cxa_atexit@plt+0x66360> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 73714 <__cxa_atexit@plt+0x663d4> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7386c <__cxa_atexit@plt+0x6652c> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 7377c <__cxa_atexit@plt+0x6643c> │ │ │ │ + ldr lr, [pc, #968] @ 73900 <__cxa_atexit@plt+0x665c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #964] @ 73904 <__cxa_atexit@plt+0x665c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #956] @ 73908 <__cxa_atexit@plt+0x665c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r0, r1, r7} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + b 73708 <__cxa_atexit@plt+0x663c8> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78380 <__cxa_atexit@plt+0x6b040> │ │ │ │ - ldr r2, [pc, #104] @ 78398 <__cxa_atexit@plt+0x6b058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 7839c <__cxa_atexit@plt+0x6b05c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - stmdb r5, {r2, r3, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78368 <__cxa_atexit@plt+0x6b028> │ │ │ │ - ldr r5, [pc, #76] @ 783a0 <__cxa_atexit@plt+0x6b060> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 73840 <__cxa_atexit@plt+0x66500> │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 73634 <__cxa_atexit@plt+0x662f4> │ │ │ │ + ldr lr, [pc, #796] @ 738c0 <__cxa_atexit@plt+0x66580> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #792] @ 738c4 <__cxa_atexit@plt+0x66584> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #784] @ 738c8 <__cxa_atexit@plt+0x66588> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, r2, r8} │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + b 73768 <__cxa_atexit@plt+0x66428> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7384c <__cxa_atexit@plt+0x6650c> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr ip, [r9, #7] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 73658 <__cxa_atexit@plt+0x66318> │ │ │ │ + ldr r8, [pc, #668] @ 738a8 <__cxa_atexit@plt+0x66568> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #664] @ 738ac <__cxa_atexit@plt+0x6656c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #656] @ 738b0 <__cxa_atexit@plt+0x66570> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + b 736f8 <__cxa_atexit@plt+0x663b8> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #632] @ 738b8 <__cxa_atexit@plt+0x66578> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #628] @ 738bc <__cxa_atexit@plt+0x6657c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + b 737b4 <__cxa_atexit@plt+0x66474> │ │ │ │ + ldr sl, [pc, #692] @ 73914 <__cxa_atexit@plt+0x665d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #688] @ 73918 <__cxa_atexit@plt+0x665d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #680] @ 7391c <__cxa_atexit@plt+0x665dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #644] @ 73920 <__cxa_atexit@plt+0x665e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 73878 <__cxa_atexit@plt+0x66538> │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr ip, [r5, #-8] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 737c0 <__cxa_atexit@plt+0x66480> │ │ │ │ + ldr r8, [pc, #520] @ 738e0 <__cxa_atexit@plt+0x665a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #516] @ 738e4 <__cxa_atexit@plt+0x665a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #508] @ 738e8 <__cxa_atexit@plt+0x665a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r2, ip} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 73888 <__cxa_atexit@plt+0x66548> │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 73808 <__cxa_atexit@plt+0x664c8> │ │ │ │ + ldr lr, [pc, #396] @ 738d0 <__cxa_atexit@plt+0x66590> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #392] @ 738d4 <__cxa_atexit@plt+0x66594> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #384] @ 738d8 <__cxa_atexit@plt+0x66598> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 78388 <__cxa_atexit@plt+0x6b048> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 783a4 <__cxa_atexit@plt+0x6b064> │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #364] @ 738f0 <__cxa_atexit@plt+0x665b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #360] @ 738f4 <__cxa_atexit@plt+0x665b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #356] @ 738f8 <__cxa_atexit@plt+0x665b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #348] @ 738fc <__cxa_atexit@plt+0x665bc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr sl, [pc, #356] @ 7392c <__cxa_atexit@plt+0x665ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #352] @ 73930 <__cxa_atexit@plt+0x665f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #344] @ 73934 <__cxa_atexit@plt+0x665f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #308] @ 73938 <__cxa_atexit@plt+0x665f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #272] @ 73924 <__cxa_atexit@plt+0x665e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #268] @ 73928 <__cxa_atexit@plt+0x665e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #216] @ 73910 <__cxa_atexit@plt+0x665d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - orrseq pc, pc, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 783c8 <__cxa_atexit@plt+0x6b088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 401158 <__cxa_atexit@plt+0x3f3e18> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 78420 <__cxa_atexit@plt+0x6b0e0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 78454 <__cxa_atexit@plt+0x6b114> │ │ │ │ - ldr r7, [pc, #152] @ 78498 <__cxa_atexit@plt+0x6b158> │ │ │ │ + ldr r7, [pc, #132] @ 738cc <__cxa_atexit@plt+0x6658c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r3, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #132] @ 7849c <__cxa_atexit@plt+0x6b15c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, #1 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 78470 <__cxa_atexit@plt+0x6b130> │ │ │ │ - ldr r3, [pc, #88] @ 78490 <__cxa_atexit@plt+0x6b150> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #84] @ 78494 <__cxa_atexit@plt+0x6b154> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r7, [pc, #48] @ 7848c <__cxa_atexit@plt+0x6b14c> │ │ │ │ + b 73854 <__cxa_atexit@plt+0x66514> │ │ │ │ + ldr r7, [pc, #96] @ 738b4 <__cxa_atexit@plt+0x66574> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #1 │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - ldr r3, [pc, #16] @ 78488 <__cxa_atexit@plt+0x6b148> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #152] @ 7390c <__cxa_atexit@plt+0x665cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 73890 <__cxa_atexit@plt+0x66550> │ │ │ │ + ldr r7, [pc, #108] @ 738ec <__cxa_atexit@plt+0x665ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + b 73894 <__cxa_atexit@plt+0x66554> │ │ │ │ + ldr r7, [pc, #76] @ 738dc <__cxa_atexit@plt+0x6659c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + biceq sl, ip, #48, 16 @ 0x300000 │ │ │ │ + biceq sl, ip, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + cmneq fp, #23330816 @ 0x1640000 │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + biceq sl, ip, #152, 16 @ 0x980000 │ │ │ │ + biceq sl, ip, #212, 10 @ 0x35000000 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + biceq sl, ip, #248, 12 @ 0xf800000 │ │ │ │ + biceq sl, ip, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + biceq sl, ip, #100, 14 @ 0x1900000 │ │ │ │ + biceq sl, ip, #160, 8 @ 0xa0000000 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + cmneq fp, #38797312 @ 0x2500000 │ │ │ │ + biceq sl, ip, #20, 14 @ 0x500000 │ │ │ │ + biceq sl, ip, #236, 6 @ 0xb0000003 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + biceq sl, ip, #4, 18 @ 0x10000 │ │ │ │ + biceq sl, ip, #64, 12 @ 0x4000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + moveq sl, #160, 26 @ 0x2800 │ │ │ │ + @ instruction: 0xfffff0bc │ │ │ │ + biceq sl, ip, #64, 16 @ 0x400000 │ │ │ │ + biceq sl, ip, #24, 10 @ 0x6000000 │ │ │ │ + cmneq fp, #254803968 @ 0xf300000 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + cmneq fp, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + biceq sl, ip, #216, 12 @ 0xd800000 │ │ │ │ + biceq sl, ip, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq fp, #624951296 @ 0x25400000 │ │ │ │ + moveq sl, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 739f4 <__cxa_atexit@plt+0x666b4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 739b4 <__cxa_atexit@plt+0x66674> │ │ │ │ + ldr r8, [pc, #132] @ 73a0c <__cxa_atexit@plt+0x666cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ 73a10 <__cxa_atexit@plt+0x666d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ 73a14 <__cxa_atexit@plt+0x666d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #96] @ 73a1c <__cxa_atexit@plt+0x666dc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ 73a20 <__cxa_atexit@plt+0x666e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ 73a24 <__cxa_atexit@plt+0x666e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ 73a28 <__cxa_atexit@plt+0x666e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r3, [pc, #28] @ 73a18 <__cxa_atexit@plt+0x666d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - orrseq pc, pc, #204, 16 @ 0xcc0000 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq r6, ip, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 784e4 <__cxa_atexit@plt+0x6b1a4> │ │ │ │ - ldr r3, [pc, #52] @ 784fc <__cxa_atexit@plt+0x6b1bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #32] @ 78500 <__cxa_atexit@plt+0x6b1c0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + biceq sl, ip, #180, 8 @ 0xb4000000 │ │ │ │ + biceq sl, ip, #240, 2 @ 0x3c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + cmneq fp, #-1275068413 @ 0xb4000003 │ │ │ │ + biceq sl, ip, #220, 8 @ 0xdc000000 │ │ │ │ + biceq sl, ip, #180, 2 @ 0x2d │ │ │ │ + moveq sl, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73af4 <__cxa_atexit@plt+0x667b4> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 73ab0 <__cxa_atexit@plt+0x66770> │ │ │ │ + ldr r8, [pc, #148] @ 73b0c <__cxa_atexit@plt+0x667cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #144] @ 73b10 <__cxa_atexit@plt+0x667d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #136] @ 73b14 <__cxa_atexit@plt+0x667d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr ip, [pc, #100] @ 73b1c <__cxa_atexit@plt+0x667dc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #96] @ 73b20 <__cxa_atexit@plt+0x667e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #88] @ 73b24 <__cxa_atexit@plt+0x667e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [pc, #24] @ 78504 <__cxa_atexit@plt+0x6b1c4> │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #56] @ 73b28 <__cxa_atexit@plt+0x667e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r3, [pc, #28] @ 73b18 <__cxa_atexit@plt+0x667d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - biceq r6, ip, #36, 20 @ 0x24000 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7854c <__cxa_atexit@plt+0x6b20c> │ │ │ │ - ldr r3, [pc, #52] @ 78564 <__cxa_atexit@plt+0x6b224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 78568 <__cxa_atexit@plt+0x6b228> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + biceq sl, ip, #196, 6 @ 0x10000003 │ │ │ │ + biceq sl, ip, #0, 2 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffff514 │ │ │ │ + biceq sl, ip, #232, 6 @ 0xa0000003 │ │ │ │ + biceq sl, ip, #192 @ 0xc0 │ │ │ │ + cmneq fp, #-1879048182 @ 0x9000000a │ │ │ │ + moveq sl, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73bc8 <__cxa_atexit@plt+0x66888> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 73ba0 <__cxa_atexit@plt+0x66860> │ │ │ │ + ldr lr, [pc, #116] @ 73be0 <__cxa_atexit@plt+0x668a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 73be4 <__cxa_atexit@plt+0x668a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ 73be8 <__cxa_atexit@plt+0x668a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ 73bf0 <__cxa_atexit@plt+0x668b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ 73bf4 <__cxa_atexit@plt+0x668b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [pc, #24] @ 7856c <__cxa_atexit@plt+0x6b22c> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r3, [pc, #28] @ 73bec <__cxa_atexit@plt+0x668ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - orrseq pc, pc, #212, 14 @ 0x3500000 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - orrseq pc, pc, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 785a4 <__cxa_atexit@plt+0x6b264> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 785ac <__cxa_atexit@plt+0x6b26c> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff384 │ │ │ │ + biceq sl, ip, #208, 4 │ │ │ │ + biceq sl, ip, #12 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffff2a4 │ │ │ │ + cmneq fp, #244, 2 @ 0x3d │ │ │ │ + moveq sl, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 73ca4 <__cxa_atexit@plt+0x66964> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 73c74 <__cxa_atexit@plt+0x66934> │ │ │ │ + ldr r8, [pc, #132] @ 73cc0 <__cxa_atexit@plt+0x66980> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ 73cc4 <__cxa_atexit@plt+0x66984> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ 73cc8 <__cxa_atexit@plt+0x66988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401420 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, ip, #4, 12 @ 0x400000 │ │ │ │ - orrseq pc, pc, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr r2, [pc, #80] @ 73cd0 <__cxa_atexit@plt+0x66990> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #76] @ 73cd4 <__cxa_atexit@plt+0x66994> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r6, [pc, #32] @ 73ccc <__cxa_atexit@plt+0x6698c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff180 │ │ │ │ + biceq sl, ip, #0, 4 │ │ │ │ + biceq r9, ip, #60, 30 @ 0xf0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xffffee74 │ │ │ │ + cmneq fp, #1073741830 @ 0x40000006 │ │ │ │ + moveq sl, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73da0 <__cxa_atexit@plt+0x66a60> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 73d5c <__cxa_atexit@plt+0x66a1c> │ │ │ │ + ldr r8, [pc, #148] @ 73db8 <__cxa_atexit@plt+0x66a78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #144] @ 73dbc <__cxa_atexit@plt+0x66a7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #136] @ 73dc0 <__cxa_atexit@plt+0x66a80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr ip, [pc, #100] @ 73dc8 <__cxa_atexit@plt+0x66a88> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #96] @ 73dcc <__cxa_atexit@plt+0x66a8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #88] @ 73dd0 <__cxa_atexit@plt+0x66a90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #56] @ 73dd4 <__cxa_atexit@plt+0x66a94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r3, [pc, #28] @ 73dc4 <__cxa_atexit@plt+0x66a84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffec78 │ │ │ │ + biceq sl, ip, #24, 2 │ │ │ │ + biceq r9, ip, #84, 28 @ 0x540 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xffffe9b8 │ │ │ │ + biceq sl, ip, #60, 2 │ │ │ │ + biceq r9, ip, #20, 28 @ 0x140 │ │ │ │ + cmnpeq sl, #972 @ p-variant is OBSOLETE @ 0x3cc │ │ │ │ + moveq sl, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 78610 <__cxa_atexit@plt+0x6b2d0> │ │ │ │ - ldr r3, [pc, #76] @ 78628 <__cxa_atexit@plt+0x6b2e8> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 73e00 <__cxa_atexit@plt+0x66ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 7862c <__cxa_atexit@plt+0x6b2ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 78630 <__cxa_atexit@plt+0x6b2f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 78634 <__cxa_atexit@plt+0x6b2f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - biceq r6, ip, #28, 18 @ 0x70000 │ │ │ │ - biceq r6, ip, #220, 16 @ 0xdc0000 │ │ │ │ - orrseq pc, pc, #208, 16 @ 0xd00000 │ │ │ │ - orrseq pc, pc, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + moveq sl, #204, 14 @ 0x3300000 │ │ │ │ + moveq sl, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 786c8 <__cxa_atexit@plt+0x6b388> │ │ │ │ - ldr r7, [pc, #124] @ 786d8 <__cxa_atexit@plt+0x6b398> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bhi 73e80 <__cxa_atexit@plt+0x66b40> │ │ │ │ + ldr r3, [pc, #104] @ 73e90 <__cxa_atexit@plt+0x66b50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - beq 786b0 <__cxa_atexit@plt+0x6b370> │ │ │ │ - ldr r7, [pc, #100] @ 786dc <__cxa_atexit@plt+0x6b39c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #88] @ 786e0 <__cxa_atexit@plt+0x6b3a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 786c0 <__cxa_atexit@plt+0x6b380> │ │ │ │ - ldr r7, [pc, #76] @ 786e4 <__cxa_atexit@plt+0x6b3a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #68] @ 786e8 <__cxa_atexit@plt+0x6b3a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ + beq 73e60 <__cxa_atexit@plt+0x66b20> │ │ │ │ + ldr r3, [pc, #88] @ 73e94 <__cxa_atexit@plt+0x66b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 73e70 <__cxa_atexit@plt+0x66b30> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 786ec <__cxa_atexit@plt+0x6b3ac> │ │ │ │ + ldr r7, [pc, #16] @ 73e98 <__cxa_atexit@plt+0x66b58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r6, ip, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - biceq r6, ip, #100, 16 @ 0x640000 │ │ │ │ - orrseq pc, pc, #44, 16 @ 0x2c0000 │ │ │ │ - orrseq pc, pc, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + moveq sl, #96, 14 @ 0x1800000 │ │ │ │ + moveq sl, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 7874c <__cxa_atexit@plt+0x6b40c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #56] @ 78750 <__cxa_atexit@plt+0x6b410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #44] @ 73edc <__cxa_atexit@plt+0x66b9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 78740 <__cxa_atexit@plt+0x6b400> │ │ │ │ - ldr r7, [pc, #44] @ 78754 <__cxa_atexit@plt+0x6b414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 78758 <__cxa_atexit@plt+0x6b418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq 73ed4 <__cxa_atexit@plt+0x66b94> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r6, ip, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r6, ip, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7877c <__cxa_atexit@plt+0x6b43c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + moveq sl, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 787bc <__cxa_atexit@plt+0x6b47c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 787f8 <__cxa_atexit@plt+0x6b4b8> │ │ │ │ - ldr r7, [pc, #116] @ 78828 <__cxa_atexit@plt+0x6b4e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 787d4 <__cxa_atexit@plt+0x6b494> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78804 <__cxa_atexit@plt+0x6b4c4> │ │ │ │ - ldr r7, [pc, #76] @ 7881c <__cxa_atexit@plt+0x6b4dc> │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + moveq sl, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f58 <__cxa_atexit@plt+0x66c18> │ │ │ │ + ldr r3, [pc, #72] @ 73f6c <__cxa_atexit@plt+0x66c2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 73f48 <__cxa_atexit@plt+0x66c08> │ │ │ │ + ldr r7, [pc, #56] @ 73f70 <__cxa_atexit@plt+0x66c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 78820 <__cxa_atexit@plt+0x6b4e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 73f74 <__cxa_atexit@plt+0x66c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 7882c <__cxa_atexit@plt+0x6b4ec> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r9, ip, #96, 24 @ 0x6000 │ │ │ │ + moveq sl, #144, 12 @ 0x9000000 │ │ │ │ + moveq sl, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 73fa0 <__cxa_atexit@plt+0x66c60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 734bc <__cxa_atexit@plt+0x6617c> │ │ │ │ + biceq r9, ip, #12, 24 @ 0xc00 │ │ │ │ + moveq sl, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 7400c <__cxa_atexit@plt+0x66ccc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74004 <__cxa_atexit@plt+0x66cc4> │ │ │ │ + ldr r3, [pc, #60] @ 74014 <__cxa_atexit@plt+0x66cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 7880c <__cxa_atexit@plt+0x6b4cc> │ │ │ │ - ldr r3, [pc, #24] @ 78824 <__cxa_atexit@plt+0x6b4e4> │ │ │ │ + ldr r7, [pc, #56] @ 74018 <__cxa_atexit@plt+0x66cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 7401c <__cxa_atexit@plt+0x66cdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 74020 <__cxa_atexit@plt+0x66ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq sl, #224, 16 @ 0xe00000 │ │ │ │ + biceq r9, ip, #156, 22 @ 0x27000 │ │ │ │ + moveq sl, #196, 16 @ 0xc40000 │ │ │ │ + moveq sl, #168, 16 @ 0xa80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 74048 <__cxa_atexit@plt+0x66d08> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #48, 14 @ 0xc00000 │ │ │ │ - biceq r6, ip, #240, 12 @ 0xf000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r6, ip, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + moveq sl, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7887c <__cxa_atexit@plt+0x6b53c> │ │ │ │ - ldr r7, [pc, #60] @ 78894 <__cxa_atexit@plt+0x6b554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 78898 <__cxa_atexit@plt+0x6b558> │ │ │ │ + bcc 740b8 <__cxa_atexit@plt+0x66d78> │ │ │ │ + ldr r8, [pc, #92] @ 740d0 <__cxa_atexit@plt+0x66d90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #88] @ 740d4 <__cxa_atexit@plt+0x66d94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7889c <__cxa_atexit@plt+0x6b55c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #80] @ 740d8 <__cxa_atexit@plt+0x66d98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ 740dc <__cxa_atexit@plt+0x66d9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 740e0 <__cxa_atexit@plt+0x66da0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #180, 12 @ 0xb400000 │ │ │ │ - biceq r6, ip, #104, 12 @ 0x6800000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + moveq sl, #96, 16 @ 0x600000 │ │ │ │ + biceq r9, ip, #108, 28 @ 0x6c0 │ │ │ │ + biceq r9, ip, #100, 28 @ 0x640 │ │ │ │ + biceq r9, ip, #96, 28 @ 0x600 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + moveq sl, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 7414c <__cxa_atexit@plt+0x66e0c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74144 <__cxa_atexit@plt+0x66e04> │ │ │ │ + ldr r3, [pc, #60] @ 74154 <__cxa_atexit@plt+0x66e14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ 74158 <__cxa_atexit@plt+0x66e18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 7415c <__cxa_atexit@plt+0x66e1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 74160 <__cxa_atexit@plt+0x66e20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq sl, #224, 14 @ 0x3800000 │ │ │ │ + biceq r9, ip, #92, 20 @ 0x5c000 │ │ │ │ + moveq sl, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 74184 <__cxa_atexit@plt+0x66e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 788ec <__cxa_atexit@plt+0x6b5ac> │ │ │ │ - ldr r7, [pc, #60] @ 78904 <__cxa_atexit@plt+0x6b5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 78908 <__cxa_atexit@plt+0x6b5c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 741bc <__cxa_atexit@plt+0x66e7c> │ │ │ │ + ldr r2, [pc, #40] @ 741d4 <__cxa_atexit@plt+0x66e94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7890c <__cxa_atexit@plt+0x6b5cc> │ │ │ │ + ldr r3, [pc, #20] @ 741d8 <__cxa_atexit@plt+0x66e98> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #56, 12 @ 0x3800000 │ │ │ │ - biceq r6, ip, #248, 10 @ 0x3e000000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - orrseq pc, pc, #192, 12 @ 0xc000000 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r9, ip, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + moveq sl, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 78968 <__cxa_atexit@plt+0x6b628> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 74244 <__cxa_atexit@plt+0x66f04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 78960 <__cxa_atexit@plt+0x6b620> │ │ │ │ - ldr r3, [pc, #44] @ 78970 <__cxa_atexit@plt+0x6b630> │ │ │ │ + beq 7423c <__cxa_atexit@plt+0x66efc> │ │ │ │ + ldr r3, [pc, #60] @ 7424c <__cxa_atexit@plt+0x66f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 78974 <__cxa_atexit@plt+0x6b634> │ │ │ │ + ldr r7, [pc, #56] @ 74250 <__cxa_atexit@plt+0x66f10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 74254 <__cxa_atexit@plt+0x66f14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401150 <__cxa_atexit@plt+0x3f3e10> │ │ │ │ + ldr r0, [pc, #36] @ 74258 <__cxa_atexit@plt+0x66f18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, pc, #128, 12 @ 0x8000000 │ │ │ │ - biceq r6, ip, #72, 4 @ 0x80000004 │ │ │ │ - orrseq pc, pc, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq sl, #24, 14 @ 0x600000 │ │ │ │ + biceq r9, ip, #100, 18 @ 0x190000 │ │ │ │ + moveq sl, #252, 12 @ 0xfc00000 │ │ │ │ + moveq sl, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 74280 <__cxa_atexit@plt+0x66f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + moveq sl, #184, 12 @ 0xb800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 742f0 <__cxa_atexit@plt+0x66fb0> │ │ │ │ + ldr r8, [pc, #92] @ 74308 <__cxa_atexit@plt+0x66fc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #88] @ 7430c <__cxa_atexit@plt+0x66fcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #80] @ 74310 <__cxa_atexit@plt+0x66fd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ 74314 <__cxa_atexit@plt+0x66fd4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 74318 <__cxa_atexit@plt+0x66fd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + moveq sl, #152, 12 @ 0x9800000 │ │ │ │ + biceq r9, ip, #52, 24 @ 0x3400 │ │ │ │ + biceq r9, ip, #44, 24 @ 0x2c00 │ │ │ │ + biceq r9, ip, #40, 24 @ 0x2800 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + moveq sl, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 789d0 <__cxa_atexit@plt+0x6b690> │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 74384 <__cxa_atexit@plt+0x67044> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 789c8 <__cxa_atexit@plt+0x6b688> │ │ │ │ - ldr r3, [pc, #44] @ 789d8 <__cxa_atexit@plt+0x6b698> │ │ │ │ + beq 7437c <__cxa_atexit@plt+0x6703c> │ │ │ │ + ldr r3, [pc, #60] @ 7438c <__cxa_atexit@plt+0x6704c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 789dc <__cxa_atexit@plt+0x6b69c> │ │ │ │ + ldr r7, [pc, #56] @ 74390 <__cxa_atexit@plt+0x67050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 74394 <__cxa_atexit@plt+0x67054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401150 <__cxa_atexit@plt+0x3f3e10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orrseq pc, pc, #112, 12 @ 0x7000000 │ │ │ │ - biceq r6, ip, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #16] @ 78a08 <__cxa_atexit@plt+0x6b6c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr sl, [pc, #8] @ 78a0c <__cxa_atexit@plt+0x6b6cc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - biceq r6, ip, #84, 6 @ 0x50000001 │ │ │ │ - biceq r6, ip, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78a98 <__cxa_atexit@plt+0x6b758> │ │ │ │ - ldr r2, [pc, #136] @ 78ab4 <__cxa_atexit@plt+0x6b774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 78ab8 <__cxa_atexit@plt+0x6b778> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78a8c <__cxa_atexit@plt+0x6b74c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 78aa0 <__cxa_atexit@plt+0x6b760> │ │ │ │ - ldr r3, [pc, #88] @ 78abc <__cxa_atexit@plt+0x6b77c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 78ac0 <__cxa_atexit@plt+0x6b780> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [pc, #36] @ 74398 <__cxa_atexit@plt+0x67058> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r6, ip, #96, 2 │ │ │ │ - biceq r6, ip, #68, 2 │ │ │ │ - biceq r6, ip, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq sl, #24, 12 @ 0x1800000 │ │ │ │ + biceq r9, ip, #36, 16 @ 0x240000 │ │ │ │ + moveq sl, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 743bc <__cxa_atexit@plt+0x6707c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78b0c <__cxa_atexit@plt+0x6b7cc> │ │ │ │ - ldr r2, [pc, #48] @ 78b18 <__cxa_atexit@plt+0x6b7d8> │ │ │ │ + bcc 743f4 <__cxa_atexit@plt+0x670b4> │ │ │ │ + ldr r2, [pc, #40] @ 7440c <__cxa_atexit@plt+0x670cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 78b1c <__cxa_atexit@plt+0x6b7dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r6, ip, #192 @ 0xc0 │ │ │ │ - biceq r6, ip, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ 74410 <__cxa_atexit@plt+0x670d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r9, ip, #196, 16 @ 0xc40000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 78b70 <__cxa_atexit@plt+0x6b830> │ │ │ │ - ldr r1, [pc, #64] @ 78b8c <__cxa_atexit@plt+0x6b84c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r1, [pc, #48] @ 78b90 <__cxa_atexit@plt+0x6b850> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #28] @ 78b94 <__cxa_atexit@plt+0x6b854> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74458 <__cxa_atexit@plt+0x67118> │ │ │ │ + ldr r7, [pc, #52] @ 74468 <__cxa_atexit@plt+0x67128> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7444c <__cxa_atexit@plt+0x6710c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7446c <__cxa_atexit@plt+0x6712c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r6, ip, #104 @ 0x68 │ │ │ │ - orrseq pc, pc, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq sl, #84, 10 @ 0x15000000 │ │ │ │ + moveq sl, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78c20 <__cxa_atexit@plt+0x6b8e0> │ │ │ │ - ldr r2, [pc, #136] @ 78c3c <__cxa_atexit@plt+0x6b8fc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 744c0 <__cxa_atexit@plt+0x67180> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 74510 <__cxa_atexit@plt+0x671d0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 74570 <__cxa_atexit@plt+0x67230> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 74594 <__cxa_atexit@plt+0x67254> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc818 <__cxa_atexit@plt+0x3ef4d8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #324] @ 74614 <__cxa_atexit@plt+0x672d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 74560 <__cxa_atexit@plt+0x67220> │ │ │ │ + ldr r2, [pc, #296] @ 74618 <__cxa_atexit@plt+0x672d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 78c40 <__cxa_atexit@plt+0x6b900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78c14 <__cxa_atexit@plt+0x6b8d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 78c28 <__cxa_atexit@plt+0x6b8e8> │ │ │ │ - ldr r3, [pc, #88] @ 78c44 <__cxa_atexit@plt+0x6b904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #292] @ 7461c <__cxa_atexit@plt+0x672dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #276] @ 74620 <__cxa_atexit@plt+0x672e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 78c48 <__cxa_atexit@plt+0x6b908> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, #228] @ 74604 <__cxa_atexit@plt+0x672c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 74560 <__cxa_atexit@plt+0x67220> │ │ │ │ + ldr r2, [pc, #200] @ 74608 <__cxa_atexit@plt+0x672c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #196] @ 7460c <__cxa_atexit@plt+0x672cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #180] @ 74610 <__cxa_atexit@plt+0x672d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #188] @ 74634 <__cxa_atexit@plt+0x672f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r9, [pc, #176] @ 74638 <__cxa_atexit@plt+0x672f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmda r5, {r2, r8} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #136] @ 74624 <__cxa_atexit@plt+0x672e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 745e4 <__cxa_atexit@plt+0x672a4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 745f0 <__cxa_atexit@plt+0x672b0> │ │ │ │ + ldr r3, [pc, #108] @ 74628 <__cxa_atexit@plt+0x672e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r9, [pc, #96] @ 7462c <__cxa_atexit@plt+0x672ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [pc, #84] @ 74630 <__cxa_atexit@plt+0x672f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #129 @ 0x81 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 7463c <__cxa_atexit@plt+0x672fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r8, asr r0 │ │ │ │ + andeq r1, r0, r8, ror r0 │ │ │ │ + moveq sl, #72, 8 @ 0x48000000 │ │ │ │ + moveq sl, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r4, asr #22 │ │ │ │ + andeq r0, r0, r4, ror #22 │ │ │ │ + moveq sl, #40, 8 @ 0x28000000 │ │ │ │ + moveq sl, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, ip, lsl r7 │ │ │ │ + andeq r0, r0, r8, ror #14 │ │ │ │ + moveq sl, #36, 6 @ 0x90000000 │ │ │ │ + biceq r9, ip, #52, 14 @ 0xd00000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + moveq sl, #28, 6 @ 0x70000000 │ │ │ │ + biceq r9, ip, #16, 18 @ 0x40000 │ │ │ │ + moveq sl, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 74674 <__cxa_atexit@plt+0x67334> │ │ │ │ + ldr r3, [pc, #120] @ 746d8 <__cxa_atexit@plt+0x67398> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 746c0 <__cxa_atexit@plt+0x67380> │ │ │ │ + b 746e8 <__cxa_atexit@plt+0x673a8> │ │ │ │ + ldr r3, [pc, #76] @ 746c8 <__cxa_atexit@plt+0x67388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 746c0 <__cxa_atexit@plt+0x67380> │ │ │ │ + ldr r3, [pc, #56] @ 746cc <__cxa_atexit@plt+0x6738c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #36] @ 746d0 <__cxa_atexit@plt+0x67390> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #225 @ 0xe1 │ │ │ │ + ldr r7, [pc, #28] @ 746d4 <__cxa_atexit@plt+0x67394> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + biceq r9, ip, #100, 12 @ 0x6400000 │ │ │ │ + biceq r9, ip, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + moveq sl, #208, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74718 <__cxa_atexit@plt+0x673d8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7477c <__cxa_atexit@plt+0x6743c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 74764 <__cxa_atexit@plt+0x67424> │ │ │ │ + b 7478c <__cxa_atexit@plt+0x6744c> │ │ │ │ + ldr r3, [pc, #76] @ 7476c <__cxa_atexit@plt+0x6742c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 74764 <__cxa_atexit@plt+0x67424> │ │ │ │ + ldr r3, [pc, #56] @ 74770 <__cxa_atexit@plt+0x67430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #36] @ 74774 <__cxa_atexit@plt+0x67434> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #225 @ 0xe1 │ │ │ │ + ldr r7, [pc, #28] @ 74778 <__cxa_atexit@plt+0x67438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + biceq r9, ip, #192, 10 @ 0x30000000 │ │ │ │ + biceq r9, ip, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + moveq sl, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 747e8 <__cxa_atexit@plt+0x674a8> │ │ │ │ + ldr r7, [pc, #224] @ 74880 <__cxa_atexit@plt+0x67540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 74834 <__cxa_atexit@plt+0x674f4> │ │ │ │ + ldr r3, [pc, #200] @ 74884 <__cxa_atexit@plt+0x67544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #180] @ 74888 <__cxa_atexit@plt+0x67548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #225 @ 0xe1 │ │ │ │ + ldr r7, [pc, #172] @ 7488c <__cxa_atexit@plt+0x6754c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r7, [pc, #124] @ 7486c <__cxa_atexit@plt+0x6752c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r9, [r3, #-12] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7484c <__cxa_atexit@plt+0x6750c> │ │ │ │ + ldr r7, [pc, #96] @ 74870 <__cxa_atexit@plt+0x67530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [pc, #88] @ 74874 <__cxa_atexit@plt+0x67534> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 74840 <__cxa_atexit@plt+0x67500> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 74878 <__cxa_atexit@plt+0x67538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 7487c <__cxa_atexit@plt+0x6753c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, ip, #216, 30 @ 0x360 │ │ │ │ - biceq r5, ip, #188, 30 @ 0x2f0 │ │ │ │ - biceq r6, ip, #108, 4 @ 0xc0000006 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + biceq r9, ip, #244, 8 @ 0xf4000000 │ │ │ │ + moveq sl, #96, 2 │ │ │ │ + biceq r9, ip, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r9, ip, #60, 10 @ 0xf000000 │ │ │ │ + biceq r9, ip, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 748b8 <__cxa_atexit@plt+0x67578> │ │ │ │ + ldr r7, [pc, #132] @ 74930 <__cxa_atexit@plt+0x675f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78c94 <__cxa_atexit@plt+0x6b954> │ │ │ │ - ldr r2, [pc, #48] @ 78ca0 <__cxa_atexit@plt+0x6b960> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 74920 <__cxa_atexit@plt+0x675e0> │ │ │ │ + ldr r2, [pc, #100] @ 74934 <__cxa_atexit@plt+0x675f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 78ca4 <__cxa_atexit@plt+0x6b964> │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #92] @ 74938 <__cxa_atexit@plt+0x675f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, ip, #56, 30 @ 0xe0 │ │ │ │ - biceq r6, ip, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 78cf0 <__cxa_atexit@plt+0x6b9b0> │ │ │ │ - ldr r1, [pc, #48] @ 78d04 <__cxa_atexit@plt+0x6b9c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78d90 <__cxa_atexit@plt+0x6ba50> │ │ │ │ - ldr r2, [pc, #136] @ 78dac <__cxa_atexit@plt+0x6ba6c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #84] @ 7493c <__cxa_atexit@plt+0x675fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #80] @ 74940 <__cxa_atexit@plt+0x67600> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq sl, #244 @ 0xf4 │ │ │ │ + biceq r9, ip, #60, 12 @ 0x3c00000 │ │ │ │ + biceq r9, ip, #12, 6 @ 0x30000000 │ │ │ │ + biceq r9, ip, #24, 12 @ 0x1800000 │ │ │ │ + biceq r9, ip, #32, 12 @ 0x2000000 │ │ │ │ + moveq sl, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 74984 <__cxa_atexit@plt+0x67644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [pc, #24] @ 74988 <__cxa_atexit@plt+0x67648> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #225 @ 0xe1 │ │ │ │ + ldr r7, [pc, #16] @ 7498c <__cxa_atexit@plt+0x6764c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r9, ip, #160, 6 @ 0x80000002 │ │ │ │ + biceq r9, ip, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 749cc <__cxa_atexit@plt+0x6768c> │ │ │ │ + ldr r3, [pc, #88] @ 74a0c <__cxa_atexit@plt+0x676cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 749fc <__cxa_atexit@plt+0x676bc> │ │ │ │ + ldr r3, [pc, #72] @ 74a10 <__cxa_atexit@plt+0x676d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 749ec <__cxa_atexit@plt+0x676ac> │ │ │ │ + ldr r2, [pc, #48] @ 74a04 <__cxa_atexit@plt+0x676c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 78db0 <__cxa_atexit@plt+0x6ba70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 78d84 <__cxa_atexit@plt+0x6ba44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 78d98 <__cxa_atexit@plt+0x6ba58> │ │ │ │ - ldr r3, [pc, #88] @ 78db4 <__cxa_atexit@plt+0x6ba74> │ │ │ │ + beq 749fc <__cxa_atexit@plt+0x676bc> │ │ │ │ + ldr r3, [pc, #28] @ 74a08 <__cxa_atexit@plt+0x676c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 74a34 <__cxa_atexit@plt+0x676f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74b08 <__cxa_atexit@plt+0x677c8> │ │ │ │ + ldr r3, [pc, #196] @ 74b20 <__cxa_atexit@plt+0x677e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r1, r3, #1 │ │ │ │ + ldmib r5, {ip, lr} │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + sub r9, r6, #50 @ 0x32 │ │ │ │ + ldr r8, [pc, #172] @ 74b24 <__cxa_atexit@plt+0x677e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #58 @ 0x3a │ │ │ │ + ldr sl, [pc, #164] @ 74b28 <__cxa_atexit@plt+0x677e8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [pc, #160] @ 74b2c <__cxa_atexit@plt+0x677ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + cmp lr, #11 │ │ │ │ + ble 74af8 <__cxa_atexit@plt+0x677b8> │ │ │ │ + ldr r7, [pc, #132] @ 74b30 <__cxa_atexit@plt+0x677f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r3, [pc, #124] @ 74b34 <__cxa_atexit@plt+0x677f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 78db8 <__cxa_atexit@plt+0x6ba78> │ │ │ │ + ldr lr, [pc, #116] @ 74b38 <__cxa_atexit@plt+0x677f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #112] @ 74b3c <__cxa_atexit@plt+0x677fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r0, r6, #25 │ │ │ │ + sub r7, r6, #37 @ 0x25 │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + add r9, r2, #40 @ 0x28 │ │ │ │ + stm r9, {r1, r3, r7, lr} │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + sub r7, r6, #37 @ 0x25 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 74b40 <__cxa_atexit@plt+0x67800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r9, ip, #140, 8 @ 0x8c000000 │ │ │ │ + biceq r9, ip, #116, 8 @ 0x74000000 │ │ │ │ + biceq r9, ip, #108, 8 @ 0x6c000000 │ │ │ │ + biceq r9, ip, #136, 8 @ 0x88000000 │ │ │ │ + biceq r9, ip, #88, 8 @ 0x58000000 │ │ │ │ + biceq r9, ip, #48, 2 │ │ │ │ + biceq r9, ip, #60, 8 @ 0x3c000000 │ │ │ │ + biceq r9, ip, #48, 8 @ 0x30000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 74b64 <__cxa_atexit@plt+0x67824> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74c70 <__cxa_atexit@plt+0x67930> │ │ │ │ + str fp, [sp] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #48]! @ 0x30 │ │ │ │ + ldr r1, [pc, #232] @ 74c88 <__cxa_atexit@plt+0x67948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + add sl, r1, #1 │ │ │ │ + sub r0, r6, #53 @ 0x35 │ │ │ │ + ldr r1, [pc, #220] @ 74c8c <__cxa_atexit@plt+0x6794c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, sl} │ │ │ │ + ldr r0, [pc, #208] @ 74c90 <__cxa_atexit@plt+0x67950> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + sub lr, r6, #74 @ 0x4a │ │ │ │ + ldr fp, [pc, #192] @ 74c94 <__cxa_atexit@plt+0x67954> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #188] @ 74c98 <__cxa_atexit@plt+0x67958> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #-44] @ 0xffffffd4 │ │ │ │ + sub ip, r3, #40 @ 0x28 │ │ │ │ + stm ip, {r9, fp, lr} │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #168] @ 74c9c <__cxa_atexit@plt+0x6795c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + cmp r8, #11 │ │ │ │ + ble 74c5c <__cxa_atexit@plt+0x6791c> │ │ │ │ + ldr r7, [pc, #144] @ 74ca0 <__cxa_atexit@plt+0x67960> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldr r3, [pc, #136] @ 74ca4 <__cxa_atexit@plt+0x67964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r1, r3, #3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r0, r6, #25 │ │ │ │ + sub r3, r6, #41 @ 0x29 │ │ │ │ + ldr r7, [pc, #116] @ 74ca8 <__cxa_atexit@plt+0x67968> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + str r7, [r2, #68] @ 0x44 │ │ │ │ + add r1, r2, #72 @ 0x48 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + sub r7, r6, #41 @ 0x29 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #52] @ 74cac <__cxa_atexit@plt+0x6796c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r9, ip, #72 @ 0x48 │ │ │ │ + biceq r9, ip, #80, 6 @ 0x40000001 │ │ │ │ + biceq r9, ip, #40, 6 @ 0xa0000000 │ │ │ │ + biceq r9, ip, #28, 6 @ 0x70000000 │ │ │ │ + biceq r9, ip, #56, 6 @ 0xe0000000 │ │ │ │ + biceq r9, ip, #248, 4 @ 0x8000000f │ │ │ │ + biceq r9, ip, #244, 4 @ 0x4000000f │ │ │ │ + biceq r9, ip, #224, 4 │ │ │ │ + biceq r9, ip, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + moveq r9, #252, 24 @ 0xfc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74cf8 <__cxa_atexit@plt+0x679b8> │ │ │ │ + ldr r3, [pc, #64] @ 74d10 <__cxa_atexit@plt+0x679d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r9, [pc, #52] @ 74d14 <__cxa_atexit@plt+0x679d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #40] @ 74d18 <__cxa_atexit@plt+0x679d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #129 @ 0x81 │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r7, [pc, #12] @ 74d0c <__cxa_atexit@plt+0x679cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r9, ip, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq r9, #16, 24 @ 0x1000 │ │ │ │ + biceq r9, ip, #32 │ │ │ │ + moveq r9, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 74d80 <__cxa_atexit@plt+0x67a40> │ │ │ │ + ldr r7, [pc, #220] @ 74e20 <__cxa_atexit@plt+0x67ae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dd0 <__cxa_atexit@plt+0x67a90> │ │ │ │ + ldr r7, [pc, #200] @ 74e24 <__cxa_atexit@plt+0x67ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #196] @ 74e28 <__cxa_atexit@plt+0x67ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 74dc4 <__cxa_atexit@plt+0x67a84> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r3, [pc, #132] @ 74e0c <__cxa_atexit@plt+0x67acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74df0 <__cxa_atexit@plt+0x67ab0> │ │ │ │ + ldr r7, [pc, #112] @ 74e10 <__cxa_atexit@plt+0x67ad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #104] @ 74e14 <__cxa_atexit@plt+0x67ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 74dc4 <__cxa_atexit@plt+0x67a84> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #84] @ 74e2c <__cxa_atexit@plt+0x67aec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #80] @ 74e30 <__cxa_atexit@plt+0x67af0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, ip, #104, 28 @ 0x680 │ │ │ │ - biceq r5, ip, #76, 28 @ 0x4c0 │ │ │ │ - biceq r6, ip, #252 @ 0xfc │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 74e18 <__cxa_atexit@plt+0x67ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 74e1c <__cxa_atexit@plt+0x67adc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + biceq r8, ip, #100, 30 @ 0x190 │ │ │ │ + moveq r9, #188, 22 @ 0x2f000 │ │ │ │ + biceq r8, ip, #16, 30 @ 0x40 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + biceq r8, ip, #172, 30 @ 0x2b0 │ │ │ │ + moveq r9, #220, 22 @ 0x37000 │ │ │ │ + biceq r8, ip, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 74e5c <__cxa_atexit@plt+0x67b1c> │ │ │ │ + ldr r7, [pc, #132] @ 74ed4 <__cxa_atexit@plt+0x67b94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78e04 <__cxa_atexit@plt+0x6bac4> │ │ │ │ - ldr r2, [pc, #48] @ 78e10 <__cxa_atexit@plt+0x6bad0> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 74ec4 <__cxa_atexit@plt+0x67b84> │ │ │ │ + ldr r2, [pc, #100] @ 74ed8 <__cxa_atexit@plt+0x67b98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #92] @ 74edc <__cxa_atexit@plt+0x67b9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #84] @ 74ee0 <__cxa_atexit@plt+0x67ba0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #80] @ 74ee4 <__cxa_atexit@plt+0x67ba4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, ip, #184 @ 0xb8 │ │ │ │ + biceq r9, ip, #144 @ 0x90 │ │ │ │ + biceq r8, ip, #104, 26 @ 0x1a00 │ │ │ │ + biceq r9, ip, #116 @ 0x74 │ │ │ │ + biceq r9, ip, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 74f5c <__cxa_atexit@plt+0x67c1c> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 74fd4 <__cxa_atexit@plt+0x67c94> │ │ │ │ + ldr r7, [pc, #228] @ 74ffc <__cxa_atexit@plt+0x67cbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #220] @ 75000 <__cxa_atexit@plt+0x67cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 78e14 <__cxa_atexit@plt+0x6bad4> │ │ │ │ + ldr lr, [pc, #212] @ 75004 <__cxa_atexit@plt+0x67cc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #208] @ 75008 <__cxa_atexit@plt+0x67cc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r0, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r2, r8, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + b 74fc8 <__cxa_atexit@plt+0x67c88> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 74fdc <__cxa_atexit@plt+0x67c9c> │ │ │ │ + ldr r1, [pc, #124] @ 74fec <__cxa_atexit@plt+0x67cac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #112] @ 74ff0 <__cxa_atexit@plt+0x67cb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #100] @ 74ff4 <__cxa_atexit@plt+0x67cb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #92] @ 74ff8 <__cxa_atexit@plt+0x67cb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + sub r2, r3, #41 @ 0x29 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r1, r8, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ + b 74fe0 <__cxa_atexit@plt+0x67ca0> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #148, 30 @ 0x250 │ │ │ │ + biceq r8, ip, #104, 24 @ 0x6800 │ │ │ │ + biceq r8, ip, #112, 30 @ 0x1c0 │ │ │ │ + biceq r8, ip, #96, 30 @ 0x180 │ │ │ │ + biceq r8, ip, #236, 30 @ 0x3b0 │ │ │ │ + biceq r8, ip, #196, 24 @ 0xc400 │ │ │ │ + biceq r8, ip, #208, 30 @ 0x340 │ │ │ │ + biceq r8, ip, #196, 30 @ 0x310 │ │ │ │ + moveq r9, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 75040 <__cxa_atexit@plt+0x67d00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 75044 <__cxa_atexit@plt+0x67d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 75048 <__cxa_atexit@plt+0x67d08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, ip, #200, 26 @ 0x3200 │ │ │ │ - biceq r6, ip, #120 @ 0x78 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + moveq r9, #244, 16 @ 0xf40000 │ │ │ │ + moveq r9, #228, 16 @ 0xe40000 │ │ │ │ + moveq r9, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 750d0 <__cxa_atexit@plt+0x67d90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750b4 <__cxa_atexit@plt+0x67d74> │ │ │ │ + ldr r7, [pc, #80] @ 750d4 <__cxa_atexit@plt+0x67d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #72] @ 750d8 <__cxa_atexit@plt+0x67d98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #217 @ 0xd9 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 750a8 <__cxa_atexit@plt+0x67d68> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 750dc <__cxa_atexit@plt+0x67d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ 750e0 <__cxa_atexit@plt+0x67da0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #217 @ 0xd9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff3f4 │ │ │ │ + biceq r8, ip, #128, 24 @ 0x8000 │ │ │ │ + moveq r9, #248, 16 @ 0xf80000 │ │ │ │ + biceq r8, ip, #76, 24 @ 0x4c00 │ │ │ │ + moveq r9, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 75164 <__cxa_atexit@plt+0x67e24> │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 78e60 <__cxa_atexit@plt+0x6bb20> │ │ │ │ - ldr r1, [pc, #48] @ 78e74 <__cxa_atexit@plt+0x6bb34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + bcc 75250 <__cxa_atexit@plt+0x67f10> │ │ │ │ + ldr r0, [pc, #372] @ 75294 <__cxa_atexit@plt+0x67f54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #368] @ 75298 <__cxa_atexit@plt+0x67f58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #360] @ 7529c <__cxa_atexit@plt+0x67f5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [pc, #356] @ 752a0 <__cxa_atexit@plt+0x67f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + b 751e0 <__cxa_atexit@plt+0x67ea0> │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7525c <__cxa_atexit@plt+0x67f1c> │ │ │ │ + ldr r8, [pc, #240] @ 75268 <__cxa_atexit@plt+0x67f28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #236] @ 7526c <__cxa_atexit@plt+0x67f2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #224] @ 75270 <__cxa_atexit@plt+0x67f30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #216] @ 75274 <__cxa_atexit@plt+0x67f34> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #212] @ 75278 <__cxa_atexit@plt+0x67f38> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r1, r6, #21 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str ip, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r2, [pc, #168] @ 7527c <__cxa_atexit@plt+0x67f3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + ldr r3, [pc, #152] @ 75280 <__cxa_atexit@plt+0x67f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75234 <__cxa_atexit@plt+0x67ef4> │ │ │ │ + ldr r7, [pc, #128] @ 75284 <__cxa_atexit@plt+0x67f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #120] @ 75288 <__cxa_atexit@plt+0x67f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #209 @ 0xd1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 75228 <__cxa_atexit@plt+0x67ee8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 78ec4 <__cxa_atexit@plt+0x6bb84> │ │ │ │ - ldr r1, [pc, #60] @ 78ed8 <__cxa_atexit@plt+0x6bb98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r3, r9, sl} │ │ │ │ - ldr r5, [pc, #52] @ 78edc <__cxa_atexit@plt+0x6bb9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 78ee0 <__cxa_atexit@plt+0x6bba0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r7, [pc, #24] @ 78ee4 <__cxa_atexit@plt+0x6bba4> │ │ │ │ + ldr r7, [pc, #80] @ 7528c <__cxa_atexit@plt+0x67f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ 75290 <__cxa_atexit@plt+0x67f50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #209 @ 0xd1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r5, ip, #40, 28 @ 0x280 │ │ │ │ - biceq r6, ip, #96 @ 0x60 │ │ │ │ - orrseq pc, pc, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 78f34 <__cxa_atexit@plt+0x6bbf4> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78f5c <__cxa_atexit@plt+0x6bc1c> │ │ │ │ - ldr r2, [pc, #76] @ 78f68 <__cxa_atexit@plt+0x6bc28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #60] @ 78f6c <__cxa_atexit@plt+0x6bc2c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78f5c <__cxa_atexit@plt+0x6bc1c> │ │ │ │ - ldr r2, [pc, #44] @ 78f70 <__cxa_atexit@plt+0x6bc30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #40] @ 78f74 <__cxa_atexit@plt+0x6bc34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - biceq r5, ip, #212, 30 @ 0x350 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - orrseq pc, pc, #16, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq r9, #156, 14 @ 0x2700000 │ │ │ │ + biceq r8, ip, #60, 20 @ 0x3c000 │ │ │ │ + biceq r8, ip, #88, 26 @ 0x1600 │ │ │ │ + biceq r8, ip, #80, 26 @ 0x1400 │ │ │ │ + biceq r8, ip, #76, 26 @ 0x1300 │ │ │ │ + biceq r8, ip, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffff274 │ │ │ │ + biceq r8, ip, #0, 22 │ │ │ │ + moveq r9, #120, 14 @ 0x1e00000 │ │ │ │ + biceq r8, ip, #204, 20 @ 0xcc000 │ │ │ │ + moveq r9, #244, 14 @ 0x3d00000 │ │ │ │ + biceq r8, ip, #192, 26 @ 0x3000 │ │ │ │ + biceq r8, ip, #184, 26 @ 0x2e00 │ │ │ │ + biceq r8, ip, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 752d0 <__cxa_atexit@plt+0x67f90> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + cmp r3, #10 │ │ │ │ + ble 7535c <__cxa_atexit@plt+0x6801c> │ │ │ │ + b 3fc858 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 75368 <__cxa_atexit@plt+0x68028> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7537c <__cxa_atexit@plt+0x6803c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 75374 <__cxa_atexit@plt+0x68034> │ │ │ │ + ldr r2, [pc, #144] @ 7539c <__cxa_atexit@plt+0x6805c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #136] @ 753a0 <__cxa_atexit@plt+0x68060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #128] @ 753a4 <__cxa_atexit@plt+0x68064> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ 753a8 <__cxa_atexit@plt+0x68068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 75470 <__cxa_atexit@plt+0x68130> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 753ac <__cxa_atexit@plt+0x6806c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #248, 22 @ 0x3e000 │ │ │ │ + biceq r8, ip, #208, 16 @ 0xd00000 │ │ │ │ + biceq r8, ip, #220, 22 @ 0x37000 │ │ │ │ + biceq r8, ip, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75440 <__cxa_atexit@plt+0x68100> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 75434 <__cxa_atexit@plt+0x680f4> │ │ │ │ + ldr r2, [pc, #116] @ 7545c <__cxa_atexit@plt+0x6811c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #108] @ 75460 <__cxa_atexit@plt+0x68120> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #100] @ 75464 <__cxa_atexit@plt+0x68124> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #96] @ 75468 <__cxa_atexit@plt+0x68128> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r6, #25 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 7546c <__cxa_atexit@plt+0x6812c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #28, 22 @ 0x7000 │ │ │ │ + biceq r8, ip, #244, 14 @ 0x3d00000 │ │ │ │ + biceq r8, ip, #0, 22 │ │ │ │ + biceq r8, ip, #244, 20 @ 0xf4000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 78fb0 <__cxa_atexit@plt+0x6bc70> │ │ │ │ - ldr r3, [pc, #40] @ 78fc8 <__cxa_atexit@plt+0x6bc88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + bcc 75528 <__cxa_atexit@plt+0x681e8> │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + ldr r1, [pc, #156] @ 75540 <__cxa_atexit@plt+0x68200> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr lr, [pc, #148] @ 75544 <__cxa_atexit@plt+0x68204> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 75518 <__cxa_atexit@plt+0x681d8> │ │ │ │ + ldr r0, [pc, #124] @ 75548 <__cxa_atexit@plt+0x68208> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #3 │ │ │ │ + ldr r0, [pc, #116] @ 7554c <__cxa_atexit@plt+0x6820c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + ldr r0, [pc, #108] @ 75550 <__cxa_atexit@plt+0x68210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r0, r6, #25 │ │ │ │ + sub r1, r6, #41 @ 0x29 │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + add lr, r2, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + sub r7, r6, #41 @ 0x29 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78fcc <__cxa_atexit@plt+0x6bc8c> │ │ │ │ + ldr r3, [pc, #36] @ 75554 <__cxa_atexit@plt+0x68214> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #24, 14 @ 0x600000 │ │ │ │ + biceq r8, ip, #80, 20 @ 0x50000 │ │ │ │ + biceq r8, ip, #56, 20 @ 0x38000 │ │ │ │ + biceq r8, ip, #16, 14 @ 0x400000 │ │ │ │ + biceq r8, ip, #24, 20 @ 0x18000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 75470 <__cxa_atexit@plt+0x68130> │ │ │ │ + moveq r9, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 755a4 <__cxa_atexit@plt+0x68264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #24] @ 755a8 <__cxa_atexit@plt+0x68268> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #12] @ 755ac <__cxa_atexit@plt+0x6826c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + moveq r9, #0, 8 │ │ │ │ + moveq r9, #240, 6 @ 0xc0000003 │ │ │ │ + moveq r9, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #52] @ 755fc <__cxa_atexit@plt+0x682bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 755f4 <__cxa_atexit@plt+0x682b4> │ │ │ │ + ldr r3, [pc, #28] @ 75600 <__cxa_atexit@plt+0x682c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq r9, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 75628 <__cxa_atexit@plt+0x682e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + moveq r9, #128, 6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 75660 <__cxa_atexit@plt+0x68320> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 75664 <__cxa_atexit@plt+0x68324> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #16] @ 75668 <__cxa_atexit@plt+0x68328> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + moveq r9, #24, 6 @ 0x60000000 │ │ │ │ + moveq r9, #8, 6 @ 0x20000000 │ │ │ │ + moveq r9, #64, 6 │ │ │ │ + andeq r0, r0, r5, ror #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr lr, [r2, #8]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr sl, [r2, #12] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 75774 <__cxa_atexit@plt+0x68434> │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 758d0 <__cxa_atexit@plt+0x68590> │ │ │ │ + ldr r1, [pc, #624] @ 75924 <__cxa_atexit@plt+0x685e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #612] @ 75928 <__cxa_atexit@plt+0x685e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [pc, #604] @ 7592c <__cxa_atexit@plt+0x685ec> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r0, r6, #53 @ 0x35 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + sub r1, r6, #21 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r8 │ │ │ │ + mov r8, lr │ │ │ │ + sub lr, r6, #34 @ 0x22 │ │ │ │ + str r9, [sp] │ │ │ │ + mov r9, sl │ │ │ │ + sub sl, r6, #42 @ 0x2a │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [pc, #548] @ 75930 <__cxa_atexit@plt+0x685f0> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [pc, #532] @ 75934 <__cxa_atexit@plt+0x685f4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + sub lr, r6, #66 @ 0x42 │ │ │ │ + ldr r1, [pc, #516] @ 75938 <__cxa_atexit@plt+0x685f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r4, r1, #2 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r1, [pc, #496] @ 7593c <__cxa_atexit@plt+0x685fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [pc, #476] @ 75940 <__cxa_atexit@plt+0x68600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 75858 <__cxa_atexit@plt+0x68518> │ │ │ │ + add r6, r3, #88 @ 0x58 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 758dc <__cxa_atexit@plt+0x6859c> │ │ │ │ + ldr r0, [pc, #352] @ 758e8 <__cxa_atexit@plt+0x685a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #340] @ 758ec <__cxa_atexit@plt+0x685ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #332] @ 758f0 <__cxa_atexit@plt+0x685b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #320] @ 758f4 <__cxa_atexit@plt+0x685b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #308] @ 758f8 <__cxa_atexit@plt+0x685b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub ip, r6, #69 @ 0x45 │ │ │ │ + str ip, [r3, #88] @ 0x58 │ │ │ │ + sub r1, r6, #25 │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r1, r6, #37 @ 0x25 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + sub ip, r6, #50 @ 0x32 │ │ │ │ + sub r1, r6, #58 @ 0x3a │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #260] @ 758fc <__cxa_atexit@plt+0x685bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #244] @ 75900 <__cxa_atexit@plt+0x685c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + sub r1, r6, #82 @ 0x52 │ │ │ │ + ldr r7, [pc, #228] @ 75904 <__cxa_atexit@plt+0x685c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #204] @ 75908 <__cxa_atexit@plt+0x685c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r7, [pc, #188] @ 7590c <__cxa_atexit@plt+0x685cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + ldr r7, [pc, #176] @ 75910 <__cxa_atexit@plt+0x685d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 758b0 <__cxa_atexit@plt+0x68570> │ │ │ │ + ldr r7, [pc, #148] @ 75914 <__cxa_atexit@plt+0x685d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #144] @ 75918 <__cxa_atexit@plt+0x685d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 758a4 <__cxa_atexit@plt+0x68564> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 7591c <__cxa_atexit@plt+0x685dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #96] @ 75920 <__cxa_atexit@plt+0x685e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #96, 8 @ 0x60000000 │ │ │ │ + biceq r8, ip, #104, 14 @ 0x1a00000 │ │ │ │ + biceq r8, ip, #24, 8 @ 0x18000000 │ │ │ │ + biceq r8, ip, #52, 14 @ 0xd00000 │ │ │ │ + biceq r8, ip, #44, 14 @ 0xb00000 │ │ │ │ + biceq r8, ip, #244, 12 @ 0xf400000 │ │ │ │ + biceq r8, ip, #244, 12 @ 0xf400000 │ │ │ │ + moveq r9, #100, 2 │ │ │ │ + biceq r8, ip, #176, 12 @ 0xb000000 │ │ │ │ + biceq r8, ip, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffebf8 │ │ │ │ + biceq r8, ip, #136, 8 @ 0x88000000 │ │ │ │ + moveq r9, #252 @ 0xfc │ │ │ │ + biceq r8, ip, #80, 8 @ 0x50000000 │ │ │ │ + biceq r8, ip, #52, 10 @ 0xd000000 │ │ │ │ + biceq r8, ip, #36, 16 @ 0x240000 │ │ │ │ + biceq r8, ip, #32, 16 @ 0x200000 │ │ │ │ + biceq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ + biceq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ + moveq r9, #80, 4 │ │ │ │ + biceq r8, ip, #160, 14 @ 0x2800000 │ │ │ │ + biceq r8, ip, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 75970 <__cxa_atexit@plt+0x68630> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 75a08 <__cxa_atexit@plt+0x686c8> │ │ │ │ + b 3fc858 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 759fc <__cxa_atexit@plt+0x686bc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 75a1c <__cxa_atexit@plt+0x686dc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 75a14 <__cxa_atexit@plt+0x686d4> │ │ │ │ + ldr r2, [pc, #144] @ 75a3c <__cxa_atexit@plt+0x686fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #136] @ 75a40 <__cxa_atexit@plt+0x68700> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #128] @ 75a44 <__cxa_atexit@plt+0x68704> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ 75a48 <__cxa_atexit@plt+0x68708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 75b10 <__cxa_atexit@plt+0x687d0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq r5, ip, #72, 30 @ 0x120 │ │ │ │ - orrseq pc, pc, #180 @ 0xb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 75a4c <__cxa_atexit@plt+0x6870c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #88, 10 @ 0x16000000 │ │ │ │ + biceq r8, ip, #48, 4 │ │ │ │ + biceq r8, ip, #60, 10 @ 0xf000000 │ │ │ │ + biceq r8, ip, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75ae0 <__cxa_atexit@plt+0x687a0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 75ad4 <__cxa_atexit@plt+0x68794> │ │ │ │ + ldr r2, [pc, #116] @ 75afc <__cxa_atexit@plt+0x687bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + ldr r1, [pc, #108] @ 75b00 <__cxa_atexit@plt+0x687c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #100] @ 75b04 <__cxa_atexit@plt+0x687c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #96] @ 75b08 <__cxa_atexit@plt+0x687c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r6, #25 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r0, r1, r7, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 75b0c <__cxa_atexit@plt+0x687cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #124, 8 @ 0x7c000000 │ │ │ │ + biceq r8, ip, #84, 2 │ │ │ │ + biceq r8, ip, #96, 8 @ 0x60000000 │ │ │ │ + biceq r8, ip, #84, 8 @ 0x54000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 79008 <__cxa_atexit@plt+0x6bcc8> │ │ │ │ - ldr r3, [pc, #40] @ 79020 <__cxa_atexit@plt+0x6bce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + bcc 75bc8 <__cxa_atexit@plt+0x68888> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + ldr r1, [pc, #156] @ 75be0 <__cxa_atexit@plt+0x688a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr lr, [pc, #148] @ 75be4 <__cxa_atexit@plt+0x688a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble 75bb8 <__cxa_atexit@plt+0x68878> │ │ │ │ + ldr r0, [pc, #124] @ 75be8 <__cxa_atexit@plt+0x688a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #3 │ │ │ │ + ldr r0, [pc, #116] @ 75bec <__cxa_atexit@plt+0x688ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + ldr r0, [pc, #108] @ 75bf0 <__cxa_atexit@plt+0x688b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r0, r6, #25 │ │ │ │ + sub r1, r6, #41 @ 0x29 │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + add lr, r2, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + sub r7, r6, #41 @ 0x29 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 75bf4 <__cxa_atexit@plt+0x688b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, ip, #120 @ 0x78 │ │ │ │ + biceq r8, ip, #176, 6 @ 0xc0000002 │ │ │ │ + biceq r8, ip, #152, 6 @ 0x60000002 │ │ │ │ + biceq r8, ip, #112 @ 0x70 │ │ │ │ + biceq r8, ip, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 75b10 <__cxa_atexit@plt+0x687d0> │ │ │ │ + moveq r8, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + ldr r3, [pc, #124] @ 75ca8 <__cxa_atexit@plt+0x68968> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ 75cac <__cxa_atexit@plt+0x6896c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75c74 <__cxa_atexit@plt+0x68934> │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + ands r1, sl, #3 │ │ │ │ + beq 75c84 <__cxa_atexit@plt+0x68944> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 75c94 <__cxa_atexit@plt+0x68954> │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + ldr sl, [sl, #6] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r7, r7, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bls 75c3c <__cxa_atexit@plt+0x688fc> │ │ │ │ + ldr r7, [pc, #52] @ 75cb0 <__cxa_atexit@plt+0x68970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75cb4 <__cxa_atexit@plt+0x68974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 79024 <__cxa_atexit@plt+0x6bce4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + moveq r8, #96, 26 @ 0x1800 │ │ │ │ + biceq r8, ip, #76, 4 @ 0xc0000004 │ │ │ │ + moveq r8, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75cf0 <__cxa_atexit@plt+0x689b0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r7, [pc, #40] @ 75d08 <__cxa_atexit@plt+0x689c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 75c20 <__cxa_atexit@plt+0x688e0> │ │ │ │ + ldr r7, [pc, #12] @ 75d04 <__cxa_atexit@plt+0x689c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + biceq r8, ip, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + moveq r8, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 75d68 <__cxa_atexit@plt+0x68a28> │ │ │ │ + ldr r7, [pc, #164] @ 75de0 <__cxa_atexit@plt+0x68aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75dac <__cxa_atexit@plt+0x68a6c> │ │ │ │ + ldr r7, [pc, #144] @ 75de4 <__cxa_atexit@plt+0x68aa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 75da0 <__cxa_atexit@plt+0x68a60> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r3, [pc, #100] @ 75dd4 <__cxa_atexit@plt+0x68a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75dc0 <__cxa_atexit@plt+0x68a80> │ │ │ │ + ldr r7, [pc, #80] @ 75dd8 <__cxa_atexit@plt+0x68a98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 75da0 <__cxa_atexit@plt+0x68a60> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 75de8 <__cxa_atexit@plt+0x68aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75ddc <__cxa_atexit@plt+0x68a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, ip, #244, 28 @ 0xf40 │ │ │ │ - orrseq pc, pc, #96 @ 0x60 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + @ instruction: 0xffffe6f0 │ │ │ │ + moveq r8, #236, 22 @ 0x3b000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffe724 │ │ │ │ + moveq r8, #0, 24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 790b0 <__cxa_atexit@plt+0x6bd70> │ │ │ │ - ldr r2, [pc, #136] @ 790cc <__cxa_atexit@plt+0x6bd8c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 75e14 <__cxa_atexit@plt+0x68ad4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 75e3c <__cxa_atexit@plt+0x68afc> │ │ │ │ + ldr r2, [pc, #120] @ 75e94 <__cxa_atexit@plt+0x68b54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 790d0 <__cxa_atexit@plt+0x6bd90> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 75e3c <__cxa_atexit@plt+0x68afc> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 75e44 <__cxa_atexit@plt+0x68b04> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75e84 <__cxa_atexit@plt+0x68b44> │ │ │ │ + ldr r1, [pc, #60] @ 75e98 <__cxa_atexit@plt+0x68b58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 790a4 <__cxa_atexit@plt+0x6bd64> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, #52] @ 75e9c <__cxa_atexit@plt+0x68b5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r7, ip, #96, 26 @ 0x1800 │ │ │ │ + biceq r8, ip, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 75ec4 <__cxa_atexit@plt+0x68b84> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 790b8 <__cxa_atexit@plt+0x6bd78> │ │ │ │ - ldr r3, [pc, #88] @ 790d4 <__cxa_atexit@plt+0x6bd94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 790d8 <__cxa_atexit@plt+0x6bd98> │ │ │ │ + bcc 75f04 <__cxa_atexit@plt+0x68bc4> │ │ │ │ + ldr r1, [pc, #56] @ 75f14 <__cxa_atexit@plt+0x68bd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r0, [pc, #48] @ 75f18 <__cxa_atexit@plt+0x68bd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, ip, #224, 24 @ 0xe000 │ │ │ │ + biceq r8, ip, #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 75f64 <__cxa_atexit@plt+0x68c24> │ │ │ │ + ldr r3, [pc, #156] @ 75fdc <__cxa_atexit@plt+0x68c9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 75f80 <__cxa_atexit@plt+0x68c40> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 75f88 <__cxa_atexit@plt+0x68c48> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #108] @ 75fd8 <__cxa_atexit@plt+0x68c98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75f80 <__cxa_atexit@plt+0x68c40> │ │ │ │ + b 7606c <__cxa_atexit@plt+0x68d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75fc8 <__cxa_atexit@plt+0x68c88> │ │ │ │ + ldr r1, [pc, #64] @ 75fe0 <__cxa_atexit@plt+0x68ca0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #56] @ 75fe4 <__cxa_atexit@plt+0x68ca4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, ip, #72, 22 @ 0x12000 │ │ │ │ - biceq r5, ip, #44, 22 @ 0xb000 │ │ │ │ - biceq r5, ip, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r7, ip, #72, 24 @ 0x4800 │ │ │ │ + biceq r7, ip, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79124 <__cxa_atexit@plt+0x6bde4> │ │ │ │ - ldr r2, [pc, #48] @ 79130 <__cxa_atexit@plt+0x6bdf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 79134 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 7600c <__cxa_atexit@plt+0x68ccc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, ip, #168, 20 @ 0xa8000 │ │ │ │ - biceq r5, ip, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79188 <__cxa_atexit@plt+0x6be48> │ │ │ │ - ldr r1, [pc, #64] @ 791a4 <__cxa_atexit@plt+0x6be64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r1, [pc, #48] @ 791a8 <__cxa_atexit@plt+0x6be68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7604c <__cxa_atexit@plt+0x68d0c> │ │ │ │ + ldr r1, [pc, #56] @ 7605c <__cxa_atexit@plt+0x68d1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #28] @ 791ac <__cxa_atexit@plt+0x6be6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #48] @ 76060 <__cxa_atexit@plt+0x68d20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r5, ip, #48, 20 @ 0x30000 │ │ │ │ - orrseq lr, pc, #228, 28 @ 0xe40 │ │ │ │ - orrseq lr, pc, #228, 28 @ 0xe40 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, ip, #196, 22 @ 0x31000 │ │ │ │ + biceq r7, ip, #208, 28 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 760c0 <__cxa_atexit@plt+0x68d80> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 76118 <__cxa_atexit@plt+0x68dd8> │ │ │ │ + ldr r7, [pc, #164] @ 7613c <__cxa_atexit@plt+0x68dfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #156] @ 76140 <__cxa_atexit@plt+0x68e00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 76120 <__cxa_atexit@plt+0x68de0> │ │ │ │ + ldr r0, [pc, #92] @ 76130 <__cxa_atexit@plt+0x68df0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr lr, [pc, #84] @ 76134 <__cxa_atexit@plt+0x68df4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #80] @ 76138 <__cxa_atexit@plt+0x68df8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #25 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + b 76124 <__cxa_atexit@plt+0x68de4> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, ip, #20, 22 @ 0x5000 │ │ │ │ + biceq r7, ip, #32, 28 @ 0x200 │ │ │ │ + biceq r7, ip, #212, 20 @ 0xd4000 │ │ │ │ + biceq r7, ip, #80, 22 @ 0x14000 │ │ │ │ + biceq r7, ip, #92, 28 @ 0x5c0 │ │ │ │ + moveq r8, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 791dc <__cxa_atexit@plt+0x6be9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 791e0 <__cxa_atexit@plt+0x6bea0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq lr, pc, #212, 28 @ 0xd40 │ │ │ │ - biceq r5, ip, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 79234 <__cxa_atexit@plt+0x6bef4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7922c <__cxa_atexit@plt+0x6beec> │ │ │ │ - ldr r3, [pc, #40] @ 7923c <__cxa_atexit@plt+0x6befc> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7619c <__cxa_atexit@plt+0x68e5c> │ │ │ │ + ldr r7, [pc, #76] @ 761b8 <__cxa_atexit@plt+0x68e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #68] @ 761bc <__cxa_atexit@plt+0x68e7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 76190 <__cxa_atexit@plt+0x68e50> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7447c <__cxa_atexit@plt+0x6713c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 761c0 <__cxa_atexit@plt+0x68e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 761c4 <__cxa_atexit@plt+0x68e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #65 @ 0x41 │ │ │ │ - mov r9, #90 @ 0x5a │ │ │ │ - b 401428 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffe30c │ │ │ │ + biceq r7, ip, #152, 22 @ 0x26000 │ │ │ │ + moveq r8, #16, 16 @ 0x100000 │ │ │ │ + biceq r7, ip, #100, 22 @ 0x19000 │ │ │ │ + moveq r8, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76264 <__cxa_atexit@plt+0x68f24> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #156] @ 7628c <__cxa_atexit@plt+0x68f4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r7, #1 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76270 <__cxa_atexit@plt+0x68f30> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 76224 <__cxa_atexit@plt+0x68ee4> │ │ │ │ + ldr r7, [pc, #116] @ 76290 <__cxa_atexit@plt+0x68f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r7, [pc, #108] @ 76298 <__cxa_atexit@plt+0x68f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 7629c <__cxa_atexit@plt+0x68f5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #97 @ 0x61 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + ldr r2, [pc, #88] @ 762a0 <__cxa_atexit@plt+0x68f60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, ip, #128, 18 @ 0x200000 │ │ │ │ - orrseq lr, pc, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #28] @ 76294 <__cxa_atexit@plt+0x68f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r7, ip, #152, 18 @ 0x260000 │ │ │ │ + moveq r8, #8, 16 @ 0x80000 │ │ │ │ + moveq r8, #188, 14 @ 0x2f00000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + biceq r7, ip, #88, 18 @ 0x160000 │ │ │ │ + biceq r7, ip, #68, 18 @ 0x110000 │ │ │ │ + moveq r8, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 7926c <__cxa_atexit@plt+0x6bf2c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 79270 <__cxa_atexit@plt+0x6bf30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq lr, pc, #96, 28 @ 0x600 │ │ │ │ - biceq r5, ip, #232, 20 @ 0xe8000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7aa3c <__cxa_atexit@plt+0x6d6fc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76328 <__cxa_atexit@plt+0x68fe8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 762e8 <__cxa_atexit@plt+0x68fa8> │ │ │ │ + ldr r7, [pc, #104] @ 76340 <__cxa_atexit@plt+0x69000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 76348 <__cxa_atexit@plt+0x69008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 7634c <__cxa_atexit@plt+0x6900c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #97 @ 0x61 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ 76350 <__cxa_atexit@plt+0x69010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 76344 <__cxa_atexit@plt+0x69004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + moveq r8, #76, 14 @ 0x1300000 │ │ │ │ + moveq r8, #4, 14 @ 0x100000 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + biceq r7, ip, #152, 16 @ 0x980000 │ │ │ │ + biceq r7, ip, #124, 16 @ 0x7c0000 │ │ │ │ + moveq r8, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79304 <__cxa_atexit@plt+0x6bfc4> │ │ │ │ - ldr r2, [pc, #136] @ 79320 <__cxa_atexit@plt+0x6bfe0> │ │ │ │ + bhi 76420 <__cxa_atexit@plt+0x690e0> │ │ │ │ + ldr r2, [pc, #208] @ 76444 <__cxa_atexit@plt+0x69104> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 79324 <__cxa_atexit@plt+0x6bfe4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 792f8 <__cxa_atexit@plt+0x6bfb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7930c <__cxa_atexit@plt+0x6bfcc> │ │ │ │ - ldr r3, [pc, #88] @ 79328 <__cxa_atexit@plt+0x6bfe8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7932c <__cxa_atexit@plt+0x6bfec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 763bc <__cxa_atexit@plt+0x6907c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #0 │ │ │ │ + ble 763c8 <__cxa_atexit@plt+0x69088> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 76428 <__cxa_atexit@plt+0x690e8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 763dc <__cxa_atexit@plt+0x6909c> │ │ │ │ + ldr r7, [pc, #152] @ 76448 <__cxa_atexit@plt+0x69108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #128] @ 76450 <__cxa_atexit@plt+0x69110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #124] @ 76454 <__cxa_atexit@plt+0x69114> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, ip, #244, 16 @ 0xf40000 │ │ │ │ - biceq r5, ip, #216, 16 @ 0xd80000 │ │ │ │ - biceq r5, ip, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79378 <__cxa_atexit@plt+0x6c038> │ │ │ │ - ldr r2, [pc, #48] @ 79384 <__cxa_atexit@plt+0x6c044> │ │ │ │ + ldr r7, [pc, #116] @ 76458 <__cxa_atexit@plt+0x69118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ 7645c <__cxa_atexit@plt+0x6911c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 79388 <__cxa_atexit@plt+0x6c048> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, ip, #84, 16 @ 0x540000 │ │ │ │ - biceq r5, ip, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 793e4 <__cxa_atexit@plt+0x6c0a4> │ │ │ │ - ldr lr, [pc, #68] @ 793ec <__cxa_atexit@plt+0x6c0ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 793f0 <__cxa_atexit@plt+0x6c0b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 793d4 <__cxa_atexit@plt+0x6c094> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + add r2, r2, #97 @ 0x61 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #92] @ 76460 <__cxa_atexit@plt+0x69120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r5, ip, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #28] @ 7644c <__cxa_atexit@plt+0x6910c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79454 <__cxa_atexit@plt+0x6c114> │ │ │ │ - ldr r3, [pc, #52] @ 7945c <__cxa_atexit@plt+0x6c11c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 79448 <__cxa_atexit@plt+0x6c108> │ │ │ │ - mov r7, sl │ │ │ │ - b 79468 <__cxa_atexit@plt+0x6c128> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + moveq r8, #116, 12 @ 0x7400000 │ │ │ │ + moveq r8, #4, 12 @ 0x400000 │ │ │ │ + moveq r8, #64, 12 @ 0x4000000 │ │ │ │ + moveq r8, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + biceq r7, ip, #164, 14 @ 0x2900000 │ │ │ │ + biceq r7, ip, #136, 14 @ 0x2200000 │ │ │ │ + moveq r8, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r8, #0 │ │ │ │ + ble 764ac <__cxa_atexit@plt+0x6916c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 76504 <__cxa_atexit@plt+0x691c4> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne 764c0 <__cxa_atexit@plt+0x69180> │ │ │ │ + ldr r7, [pc, #128] @ 76520 <__cxa_atexit@plt+0x691e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #116] @ 76528 <__cxa_atexit@plt+0x691e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #112] @ 7652c <__cxa_atexit@plt+0x691ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #172] @ 79524 <__cxa_atexit@plt+0x6c1e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 794d4 <__cxa_atexit@plt+0x6c194> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 794e4 <__cxa_atexit@plt+0x6c1a4> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7950c <__cxa_atexit@plt+0x6c1cc> │ │ │ │ - ldr r7, [pc, #112] @ 7952c <__cxa_atexit@plt+0x6c1ec> │ │ │ │ + ldr r7, [pc, #104] @ 76530 <__cxa_atexit@plt+0x691f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + ldr r2, [pc, #100] @ 76534 <__cxa_atexit@plt+0x691f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #97 @ 0x61 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #80] @ 76538 <__cxa_atexit@plt+0x691f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79514 <__cxa_atexit@plt+0x6c1d4> │ │ │ │ - ldr r7, [pc, #48] @ 79528 <__cxa_atexit@plt+0x6c1e8> │ │ │ │ + ldr r7, [pc, #24] @ 76524 <__cxa_atexit@plt+0x691e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r5, #16 │ │ │ │ - b 79518 <__cxa_atexit@plt+0x6c1d8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + moveq r8, #132, 10 @ 0x21000000 │ │ │ │ + moveq r8, #40, 10 @ 0xa000000 │ │ │ │ + moveq r8, #92, 10 @ 0x17000000 │ │ │ │ + moveq r8, #84, 10 @ 0x15000000 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + biceq r7, ip, #192, 12 @ 0xc000000 │ │ │ │ + biceq r7, ip, #164, 12 @ 0xa400000 │ │ │ │ + moveq r8, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76598 <__cxa_atexit@plt+0x69258> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 79588 <__cxa_atexit@plt+0x6c248> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 795ac <__cxa_atexit@plt+0x6c26c> │ │ │ │ - ldr r3, [pc, #88] @ 795c8 <__cxa_atexit@plt+0x6c288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 795b4 <__cxa_atexit@plt+0x6c274> │ │ │ │ - ldr r3, [pc, #40] @ 795c4 <__cxa_atexit@plt+0x6c284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #16 │ │ │ │ - b 795b8 <__cxa_atexit@plt+0x6c278> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ + bcc 765a4 <__cxa_atexit@plt+0x69264> │ │ │ │ + ldr r2, [pc, #68] @ 765b4 <__cxa_atexit@plt+0x69274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 765b8 <__cxa_atexit@plt+0x69278> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 765bc <__cxa_atexit@plt+0x6927c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + cmneq sl, #19136512 @ 0x1240000 │ │ │ │ + biceq r7, ip, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79654 <__cxa_atexit@plt+0x6c314> │ │ │ │ - ldr r2, [pc, #136] @ 79670 <__cxa_atexit@plt+0x6c330> │ │ │ │ + bhi 7662c <__cxa_atexit@plt+0x692ec> │ │ │ │ + ldr r2, [pc, #108] @ 76648 <__cxa_atexit@plt+0x69308> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 79674 <__cxa_atexit@plt+0x6c334> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 79648 <__cxa_atexit@plt+0x6c308> │ │ │ │ + beq 76620 <__cxa_atexit@plt+0x692e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 7965c <__cxa_atexit@plt+0x6c31c> │ │ │ │ - ldr r3, [pc, #88] @ 79678 <__cxa_atexit@plt+0x6c338> │ │ │ │ + bcc 76634 <__cxa_atexit@plt+0x692f4> │ │ │ │ + ldr r3, [pc, #72] @ 7664c <__cxa_atexit@plt+0x6930c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7967c <__cxa_atexit@plt+0x6c33c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, ip, #164, 10 @ 0x29000000 │ │ │ │ - biceq r5, ip, #136, 10 @ 0x22000000 │ │ │ │ - biceq r5, ip, #56, 16 @ 0x380000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r7, ip, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 796c8 <__cxa_atexit@plt+0x6c388> │ │ │ │ - ldr r2, [pc, #48] @ 796d4 <__cxa_atexit@plt+0x6c394> │ │ │ │ + bcc 7668c <__cxa_atexit@plt+0x6934c> │ │ │ │ + ldr r2, [pc, #36] @ 76698 <__cxa_atexit@plt+0x69358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 796d8 <__cxa_atexit@plt+0x6c398> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r5, ip, #4, 10 @ 0x1000000 │ │ │ │ - biceq r5, ip, #180, 14 @ 0x2d00000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, ip, #52, 12 @ 0x3400000 │ │ │ │ + moveq r8, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 766e4 <__cxa_atexit@plt+0x693a4> │ │ │ │ + ldr r7, [pc, #52] @ 766f4 <__cxa_atexit@plt+0x693b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 766d8 <__cxa_atexit@plt+0x69398> │ │ │ │ + mov r7, r9 │ │ │ │ + b 76708 <__cxa_atexit@plt+0x693c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 766f8 <__cxa_atexit@plt+0x693b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq r8, #124, 6 @ 0xf0000001 │ │ │ │ + moveq r8, #84, 6 @ 0x50000001 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76748 <__cxa_atexit@plt+0x69408> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 767a8 <__cxa_atexit@plt+0x69468> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [pc, #144] @ 767c4 <__cxa_atexit@plt+0x69484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 76760 <__cxa_atexit@plt+0x69420> │ │ │ │ + ldr r7, [pc, #104] @ 767b8 <__cxa_atexit@plt+0x69478> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + ldr r7, [pc, #96] @ 767bc <__cxa_atexit@plt+0x6947c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7678c <__cxa_atexit@plt+0x6944c> │ │ │ │ + ldr r3, [pc, #76] @ 767c0 <__cxa_atexit@plt+0x69480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 767a0 <__cxa_atexit@plt+0x69460> │ │ │ │ + b 767d8 <__cxa_atexit@plt+0x69498> │ │ │ │ + ldr r7, [pc, #52] @ 767c8 <__cxa_atexit@plt+0x69488> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, ip, #72, 8 @ 0x48000000 │ │ │ │ + biceq r7, ip, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r7, ip, #232, 8 @ 0xe8000000 │ │ │ │ + moveq r8, #168, 4 @ 0x8000000a │ │ │ │ + moveq r8, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79734 <__cxa_atexit@plt+0x6c3f4> │ │ │ │ - ldr lr, [pc, #68] @ 7973c <__cxa_atexit@plt+0x6c3fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 79740 <__cxa_atexit@plt+0x6c400> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 79724 <__cxa_atexit@plt+0x6c3e4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r3, #5 │ │ │ │ + beq 76838 <__cxa_atexit@plt+0x694f8> │ │ │ │ + cmp r3, #6 │ │ │ │ + bne 768a4 <__cxa_atexit@plt+0x69564> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 768c4 <__cxa_atexit@plt+0x69584> │ │ │ │ + ldr r1, [pc, #208] @ 768e0 <__cxa_atexit@plt+0x695a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #204] @ 768e4 <__cxa_atexit@plt+0x695a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + stm r5, {r1, r6} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 768b8 <__cxa_atexit@plt+0x69578> │ │ │ │ + mov r6, r3 │ │ │ │ + b 76708 <__cxa_atexit@plt+0x693c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 768cc <__cxa_atexit@plt+0x6958c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #148] @ 768e8 <__cxa_atexit@plt+0x695a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #17 │ │ │ │ + ldr lr, [pc, #132] @ 768ec <__cxa_atexit@plt+0x695ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #128] @ 768f0 <__cxa_atexit@plt+0x695b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #120] @ 768f4 <__cxa_atexit@plt+0x695b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #48] @ 768dc <__cxa_atexit@plt+0x6959c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + b 768d0 <__cxa_atexit@plt+0x69590> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq r8, #144, 2 @ 0x24 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + biceq r7, ip, #72, 12 @ 0x4800000 │ │ │ │ + biceq r7, ip, #40, 6 @ 0xa0000000 │ │ │ │ + biceq r7, ip, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 76950 <__cxa_atexit@plt+0x69610> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 76948 <__cxa_atexit@plt+0x69608> │ │ │ │ + ldr r3, [pc, #48] @ 76958 <__cxa_atexit@plt+0x69618> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ 7695c <__cxa_atexit@plt+0x6961c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r5, ip, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + biceq r7, ip, #92, 4 @ 0xc0000005 │ │ │ │ + biceq r7, ip, #96, 4 │ │ │ │ + moveq r7, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 769b4 <__cxa_atexit@plt+0x69674> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 769ac <__cxa_atexit@plt+0x6966c> │ │ │ │ + ldr r8, [pc, #40] @ 769bc <__cxa_atexit@plt+0x6967c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 769c0 <__cxa_atexit@plt+0x69680> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #-536870900 @ 0xe000000c │ │ │ │ + biceq r7, ip, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 797a4 <__cxa_atexit@plt+0x6c464> │ │ │ │ - ldr r3, [pc, #52] @ 797ac <__cxa_atexit@plt+0x6c46c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 79798 <__cxa_atexit@plt+0x6c458> │ │ │ │ - mov r7, sl │ │ │ │ - b 797b8 <__cxa_atexit@plt+0x6c478> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi 76a20 <__cxa_atexit@plt+0x696e0> │ │ │ │ + ldr r7, [pc, #96] @ 76a44 <__cxa_atexit@plt+0x69704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76a30 <__cxa_atexit@plt+0x696f0> │ │ │ │ + ldr r7, [pc, #76] @ 76a48 <__cxa_atexit@plt+0x69708> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 76a14 <__cxa_atexit@plt+0x696d4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 76a50 <__cxa_atexit@plt+0x69710> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #172] @ 79874 <__cxa_atexit@plt+0x6c534> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 79824 <__cxa_atexit@plt+0x6c4e4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 79834 <__cxa_atexit@plt+0x6c4f4> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7985c <__cxa_atexit@plt+0x6c51c> │ │ │ │ - ldr r7, [pc, #112] @ 7987c <__cxa_atexit@plt+0x6c53c> │ │ │ │ + ldr r7, [pc, #20] @ 76a4c <__cxa_atexit@plt+0x6970c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79864 <__cxa_atexit@plt+0x6c524> │ │ │ │ - ldr r7, [pc, #48] @ 79878 <__cxa_atexit@plt+0x6c538> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #7 │ │ │ │ + moveq r8, #16, 2 │ │ │ │ + moveq r8, #200 @ 0xc8 │ │ │ │ + moveq r8, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76a84 <__cxa_atexit@plt+0x69744> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #184] @ 76b30 <__cxa_atexit@plt+0x697f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #144] @ 76b1c <__cxa_atexit@plt+0x697dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 76aec <__cxa_atexit@plt+0x697ac> │ │ │ │ + ldr r7, [pc, #116] @ 76b20 <__cxa_atexit@plt+0x697e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r5, #16 │ │ │ │ - b 79868 <__cxa_atexit@plt+0x6c528> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76af8 <__cxa_atexit@plt+0x697b8> │ │ │ │ + ldr r7, [pc, #96] @ 76b24 <__cxa_atexit@plt+0x697e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76b08 <__cxa_atexit@plt+0x697c8> │ │ │ │ + ldr r7, [pc, #88] @ 76b34 <__cxa_atexit@plt+0x697f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 76b2c <__cxa_atexit@plt+0x697ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 76b28 <__cxa_atexit@plt+0x697e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + moveq r8, #56 @ 0x38 │ │ │ │ + moveq r7, #240, 30 @ 0x3c0 │ │ │ │ + biceq r7, ip, #32, 2 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + moveq r7, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 76bc8 <__cxa_atexit@plt+0x69888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76ba4 <__cxa_atexit@plt+0x69864> │ │ │ │ + ldr r7, [pc, #100] @ 76bcc <__cxa_atexit@plt+0x6988c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76bb4 <__cxa_atexit@plt+0x69874> │ │ │ │ + ldr r7, [pc, #80] @ 76bd0 <__cxa_atexit@plt+0x69890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 76b98 <__cxa_atexit@plt+0x69858> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 76bd8 <__cxa_atexit@plt+0x69898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 76bd4 <__cxa_atexit@plt+0x69894> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + moveq r7, #140, 30 @ 0x230 │ │ │ │ + moveq r7, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 798d8 <__cxa_atexit@plt+0x6c598> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798fc <__cxa_atexit@plt+0x6c5bc> │ │ │ │ - ldr r3, [pc, #88] @ 79918 <__cxa_atexit@plt+0x6c5d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79904 <__cxa_atexit@plt+0x6c5c4> │ │ │ │ - ldr r3, [pc, #40] @ 79914 <__cxa_atexit@plt+0x6c5d4> │ │ │ │ + bcc 76c1c <__cxa_atexit@plt+0x698dc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 76c34 <__cxa_atexit@plt+0x698f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 76c38 <__cxa_atexit@plt+0x698f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #16 │ │ │ │ - b 79908 <__cxa_atexit@plt+0x6c5c8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r6, ip, #136, 30 @ 0x220 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7998c <__cxa_atexit@plt+0x6c64c> │ │ │ │ - ldr ip, [pc, #88] @ 7999c <__cxa_atexit@plt+0x6c65c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ 799a0 <__cxa_atexit@plt+0x6c660> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #17 │ │ │ │ - str r1, [r5] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76c74 <__cxa_atexit@plt+0x69934> │ │ │ │ + ldr r2, [pc, #36] @ 76c7c <__cxa_atexit@plt+0x6993c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 76c80 <__cxa_atexit@plt+0x69940> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + biceq r6, ip, #48, 30 @ 0xc0 │ │ │ │ + biceq r6, ip, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 799d4 <__cxa_atexit@plt+0x6c694> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 799dc <__cxa_atexit@plt+0x6c69c> │ │ │ │ + bhi 76cbc <__cxa_atexit@plt+0x6997c> │ │ │ │ + ldr r2, [pc, #36] @ 76cc4 <__cxa_atexit@plt+0x69984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 76cc8 <__cxa_atexit@plt+0x69988> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, ip, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + biceq r6, ip, #232, 28 @ 0xe80 │ │ │ │ + biceq r6, ip, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d04 <__cxa_atexit@plt+0x699c4> │ │ │ │ + ldr r2, [pc, #36] @ 76d0c <__cxa_atexit@plt+0x699cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 76d10 <__cxa_atexit@plt+0x699d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, ip, #160, 28 @ 0xa00 │ │ │ │ + biceq r6, ip, #164, 28 @ 0xa40 │ │ │ │ + moveq r7, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 79a94 <__cxa_atexit@plt+0x6c754> │ │ │ │ - ldr lr, [pc, #160] @ 79aa0 <__cxa_atexit@plt+0x6c760> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 79aa4 <__cxa_atexit@plt+0x6c764> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + bhi 76d5c <__cxa_atexit@plt+0x69a1c> │ │ │ │ + ldr r7, [pc, #52] @ 76d6c <__cxa_atexit@plt+0x69a2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 76d50 <__cxa_atexit@plt+0x69a10> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 76d70 <__cxa_atexit@plt+0x69a30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq r7, #228, 26 @ 0x3900 │ │ │ │ + moveq r7, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 76dcc <__cxa_atexit@plt+0x69a8c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 76ee8 <__cxa_atexit@plt+0x69ba8> │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr lr, [r2, #6] │ │ │ │ + ldr r2, [pc, #392] @ 76f40 <__cxa_atexit@plt+0x69c00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r0, r1, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 76de4 <__cxa_atexit@plt+0x69aa4> │ │ │ │ + ldr r2, [pc, #332] @ 76f20 <__cxa_atexit@plt+0x69be0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r1, [pc, #324] @ 76f24 <__cxa_atexit@plt+0x69be4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + and r1, r0, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 76e18 <__cxa_atexit@plt+0x69ad8> │ │ │ │ + ldr r7, [pc, #324] @ 76f3c <__cxa_atexit@plt+0x69bfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + str lr, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 79a7c <__cxa_atexit@plt+0x6c73c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 79aa8 <__cxa_atexit@plt+0x6c768> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + beq 76e98 <__cxa_atexit@plt+0x69b58> │ │ │ │ + mov r5, r3 │ │ │ │ + b 76f58 <__cxa_atexit@plt+0x69c18> │ │ │ │ + ldr r2, [pc, #264] @ 76f28 <__cxa_atexit@plt+0x69be8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 76e98 <__cxa_atexit@plt+0x69b58> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 76ea4 <__cxa_atexit@plt+0x69b64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76efc <__cxa_atexit@plt+0x69bbc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [pc, #216] @ 76f2c <__cxa_atexit@plt+0x69bec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r6, r5, #8 │ │ │ │ + sub r8, r2, #2 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76f10 <__cxa_atexit@plt+0x69bd0> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 76ebc <__cxa_atexit@plt+0x69b7c> │ │ │ │ + ldr r7, [pc, #180] @ 76f34 <__cxa_atexit@plt+0x69bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ tst r3, #3 │ │ │ │ - beq 79a88 <__cxa_atexit@plt+0x6c748> │ │ │ │ + beq 76ed8 <__cxa_atexit@plt+0x69b98> │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 79af8 <__cxa_atexit@plt+0x6c7b8> │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #152] @ 76f44 <__cxa_atexit@plt+0x69c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #144] @ 76f48 <__cxa_atexit@plt+0x69c08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #108] @ 76f30 <__cxa_atexit@plt+0x69bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r6] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 76f38 <__cxa_atexit@plt+0x69bf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 76ecc <__cxa_atexit@plt+0x69b8c> │ │ │ │ + biceq r6, ip, #196, 26 @ 0x3100 │ │ │ │ + biceq r6, ip, #56, 28 @ 0x380 │ │ │ │ + andeq r1, r0, ip, asr #10 │ │ │ │ + biceq r6, ip, #200, 26 @ 0x3200 │ │ │ │ + moveq r7, #8, 24 @ 0x800 │ │ │ │ + andeq r1, r0, r4, ror #19 │ │ │ │ + moveq r7, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + biceq r6, ip, #100, 28 @ 0x640 │ │ │ │ + moveq r7, #252, 24 @ 0xfc00 │ │ │ │ + moveq r7, #240, 24 @ 0xf000 │ │ │ │ + moveq r7, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #-4]! │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 77044 <__cxa_atexit@plt+0x69d04> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 76fbc <__cxa_atexit@plt+0x69c7c> │ │ │ │ + bic r0, r1, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #8 │ │ │ │ + beq 770dc <__cxa_atexit@plt+0x69d9c> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 76fbc <__cxa_atexit@plt+0x69c7c> │ │ │ │ + ldr r7, [pc, #520] @ 771ac <__cxa_atexit@plt+0x69e6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 770a8 <__cxa_atexit@plt+0x69d68> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 774f8 <__cxa_atexit@plt+0x6a1b8> │ │ │ │ + ldr r2, [pc, #448] @ 77184 <__cxa_atexit@plt+0x69e44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 770b8 <__cxa_atexit@plt+0x69d78> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 770c4 <__cxa_atexit@plt+0x69d84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77160 <__cxa_atexit@plt+0x69e20> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [pc, #400] @ 77188 <__cxa_atexit@plt+0x69e48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r6, r5, #12 │ │ │ │ + sub r8, r2, #2 │ │ │ │ + add r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77174 <__cxa_atexit@plt+0x69e34> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77100 <__cxa_atexit@plt+0x69dc0> │ │ │ │ + ldr r6, [pc, #360] @ 77190 <__cxa_atexit@plt+0x69e50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmib r5, {r6, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7711c <__cxa_atexit@plt+0x69ddc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #332] @ 77198 <__cxa_atexit@plt+0x69e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r1, #2] │ │ │ │ + str r7, [r2] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 770a8 <__cxa_atexit@plt+0x69d68> │ │ │ │ + ldr r7, [pc, #308] @ 7719c <__cxa_atexit@plt+0x69e5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77130 <__cxa_atexit@plt+0x69df0> │ │ │ │ + ldr r7, [pc, #288] @ 771a0 <__cxa_atexit@plt+0x69e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77148 <__cxa_atexit@plt+0x69e08> │ │ │ │ + ldr r7, [pc, #296] @ 771c0 <__cxa_atexit@plt+0x69e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, ip, #120, 2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 79aec <__cxa_atexit@plt+0x6c7ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79ae4 <__cxa_atexit@plt+0x6c7a4> │ │ │ │ - b 79af8 <__cxa_atexit@plt+0x6c7b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79b94 <__cxa_atexit@plt+0x6c854> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 79ba0 <__cxa_atexit@plt+0x6c860> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 79b38 <__cxa_atexit@plt+0x6c7f8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #236] @ 771b8 <__cxa_atexit@plt+0x69e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #228] @ 771bc <__cxa_atexit@plt+0x69e7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne 79b94 <__cxa_atexit@plt+0x6c854> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 79b2c <__cxa_atexit@plt+0x6c7ec> │ │ │ │ - bne 79b94 <__cxa_atexit@plt+0x6c854> │ │ │ │ - ldr r1, [pc, #88] @ 79bb0 <__cxa_atexit@plt+0x6c870> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 79bb4 <__cxa_atexit@plt+0x6c874> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #204] @ 771b0 <__cxa_atexit@plt+0x69e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [pc, #196] @ 771b4 <__cxa_atexit@plt+0x69e74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ + ldr r7, [pc, #132] @ 7718c <__cxa_atexit@plt+0x69e4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r6] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, ip, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79c24 <__cxa_atexit@plt+0x6c8e4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 79c34 <__cxa_atexit@plt+0x6c8f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #112] @ 771a8 <__cxa_atexit@plt+0x69e68> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79c68 <__cxa_atexit@plt+0x6c928> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 79c70 <__cxa_atexit@plt+0x6c930> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #84] @ 771a4 <__cxa_atexit@plt+0x69e64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79d28 <__cxa_atexit@plt+0x6c9e8> │ │ │ │ - ldr lr, [pc, #160] @ 79d34 <__cxa_atexit@plt+0x6c9f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #24] @ 77194 <__cxa_atexit@plt+0x69e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 77110 <__cxa_atexit@plt+0x69dd0> │ │ │ │ + @ instruction: 0x000012b4 │ │ │ │ + biceq r6, ip, #36, 24 @ 0x2400 │ │ │ │ + moveq r7, #196, 18 @ 0x310000 │ │ │ │ + andeq r1, r0, ip, lsr r8 │ │ │ │ + moveq r7, #220, 18 @ 0x370000 │ │ │ │ + andeq r1, r0, r0, lsl r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + moveq r7, #248, 18 @ 0x3e0000 │ │ │ │ + moveq r7, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r0, asr r5 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + biceq r6, ip, #40, 28 @ 0x280 │ │ │ │ + moveq r7, #220, 20 @ 0xdc000 │ │ │ │ + moveq r7, #208, 20 @ 0xd0000 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + moveq r7, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 79d38 <__cxa_atexit@plt+0x6c9f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77200 <__cxa_atexit@plt+0x69ec0> │ │ │ │ + ldr r3, [pc, #196] @ 772b0 <__cxa_atexit@plt+0x69f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 79d10 <__cxa_atexit@plt+0x6c9d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 79d3c <__cxa_atexit@plt+0x6c9fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 79d1c <__cxa_atexit@plt+0x6c9dc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 79d8c <__cxa_atexit@plt+0x6ca4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 77264 <__cxa_atexit@plt+0x69f24> │ │ │ │ + b 772c4 <__cxa_atexit@plt+0x69f84> │ │ │ │ + ldr r3, [pc, #148] @ 7729c <__cxa_atexit@plt+0x69f5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7726c <__cxa_atexit@plt+0x69f2c> │ │ │ │ + ldr r7, [pc, #128] @ 772a0 <__cxa_atexit@plt+0x69f60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r3, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77278 <__cxa_atexit@plt+0x69f38> │ │ │ │ + ldr r7, [pc, #108] @ 772a4 <__cxa_atexit@plt+0x69f64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r2, {r7, r8} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77288 <__cxa_atexit@plt+0x69f48> │ │ │ │ + ldr r7, [pc, #100] @ 772b4 <__cxa_atexit@plt+0x69f74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + str r8, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #44] @ 772ac <__cxa_atexit@plt+0x69f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, ip, #228, 28 @ 0xe40 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 79d80 <__cxa_atexit@plt+0x6ca40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79d78 <__cxa_atexit@plt+0x6ca38> │ │ │ │ - b 79d8c <__cxa_atexit@plt+0x6ca4c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 772a8 <__cxa_atexit@plt+0x69f68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + moveq r7, #184, 16 @ 0xb80000 │ │ │ │ + moveq r7, #112, 16 @ 0x700000 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + moveq r7, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 79e28 <__cxa_atexit@plt+0x6cae8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 79e34 <__cxa_atexit@plt+0x6caf4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 79dcc <__cxa_atexit@plt+0x6ca8c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 79e28 <__cxa_atexit@plt+0x6cae8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 79dc0 <__cxa_atexit@plt+0x6ca80> │ │ │ │ - bne 79e28 <__cxa_atexit@plt+0x6cae8> │ │ │ │ - ldr r1, [pc, #88] @ 79e44 <__cxa_atexit@plt+0x6cb04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 79e48 <__cxa_atexit@plt+0x6cb08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, ip, #112 @ 0x70 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ + bne 77338 <__cxa_atexit@plt+0x69ff8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79ec4 <__cxa_atexit@plt+0x6cb84> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 79ed4 <__cxa_atexit@plt+0x6cb94> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + bcc 77374 <__cxa_atexit@plt+0x6a034> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 77394 <__cxa_atexit@plt+0x6a054> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79f80 <__cxa_atexit@plt+0x6cc40> │ │ │ │ - ldr lr, [pc, #144] @ 79f88 <__cxa_atexit@plt+0x6cc48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str ip, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 79f68 <__cxa_atexit@plt+0x6cc28> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 79f8c <__cxa_atexit@plt+0x6cc4c> │ │ │ │ + bhi 77380 <__cxa_atexit@plt+0x6a040> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77350 <__cxa_atexit@plt+0x6a010> │ │ │ │ + ldr r2, [pc, #116] @ 77398 <__cxa_atexit@plt+0x6a058> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 79f78 <__cxa_atexit@plt+0x6cc38> │ │ │ │ - b 79fe0 <__cxa_atexit@plt+0x6cca0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq 77368 <__cxa_atexit@plt+0x6a028> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 773a0 <__cxa_atexit@plt+0x6a060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 773a4 <__cxa_atexit@plt+0x6a064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 773a8 <__cxa_atexit@plt+0x6a068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 7739c <__cxa_atexit@plt+0x6a05c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 79fd4 <__cxa_atexit@plt+0x6cc94> │ │ │ │ + biceq r6, ip, #36, 18 @ 0x90000 │ │ │ │ + andeq r1, r0, r0, asr #10 │ │ │ │ + moveq r7, #208, 14 @ 0x3400000 │ │ │ │ + moveq r7, #104, 16 @ 0x680000 │ │ │ │ + moveq r7, #92, 16 @ 0x5c0000 │ │ │ │ + moveq r7, #116, 14 @ 0x1d00000 │ │ │ │ + moveq r7, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 7743c <__cxa_atexit@plt+0x6a0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77418 <__cxa_atexit@plt+0x6a0d8> │ │ │ │ + ldr r7, [pc, #100] @ 77440 <__cxa_atexit@plt+0x6a100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77428 <__cxa_atexit@plt+0x6a0e8> │ │ │ │ + ldr r7, [pc, #80] @ 77444 <__cxa_atexit@plt+0x6a104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7740c <__cxa_atexit@plt+0x6a0cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 7744c <__cxa_atexit@plt+0x6a10c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77448 <__cxa_atexit@plt+0x6a108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffff680 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + moveq r7, #24, 14 @ 0x600000 │ │ │ │ + moveq r7, #208, 12 @ 0xd000000 │ │ │ │ + moveq r7, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 774c0 <__cxa_atexit@plt+0x6a180> │ │ │ │ + ldr r2, [pc, #96] @ 774d8 <__cxa_atexit@plt+0x6a198> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 774dc <__cxa_atexit@plt+0x6a19c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79fcc <__cxa_atexit@plt+0x6cc8c> │ │ │ │ - b 79fe0 <__cxa_atexit@plt+0x6cca0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr r9, [pc, #76] @ 774e0 <__cxa_atexit@plt+0x6a1a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #72] @ 774e4 <__cxa_atexit@plt+0x6a1a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #36]! @ 0x24 │ │ │ │ - and r1, ip, #3 │ │ │ │ - ldr sl, [r2, #-16] │ │ │ │ - ldr r3, [r2, #-12] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - ldmib r2, {r8, r9} │ │ │ │ + ldr r3, [pc, #32] @ 774e8 <__cxa_atexit@plt+0x6a1a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + moveq r7, #36, 8 @ 0x24000000 │ │ │ │ + biceq r6, ip, #28, 20 @ 0x1c000 │ │ │ │ + biceq r6, ip, #196, 18 @ 0x310000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + moveq r7, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - bne 7a114 <__cxa_atexit@plt+0x6cdd4> │ │ │ │ - str r0, [sp, #16] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #64 @ 0x40 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 7a184 <__cxa_atexit@plt+0x6ce44> │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r9, [sp, #12] │ │ │ │ - ldr fp, [ip, #2] │ │ │ │ - ldr r0, [ip, #6] │ │ │ │ - mov r8, r1 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - ldr r1, [pc, #392] @ 7a1e0 <__cxa_atexit@plt+0x6cea0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #356] @ 7a1e4 <__cxa_atexit@plt+0x6cea4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r4, [r6, #20] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r4, r7, r9} │ │ │ │ - sub r7, sl, #59 @ 0x3b │ │ │ │ - sub r4, sl, #25 │ │ │ │ - add lr, r5, #36 @ 0x24 │ │ │ │ - stm lr, {r3, r4, r7} │ │ │ │ - add r1, r6, #88 @ 0x58 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 7a1b4 <__cxa_atexit@plt+0x6ce74> │ │ │ │ - ldr r4, [pc, #304] @ 7a1f0 <__cxa_atexit@plt+0x6ceb0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr lr, [pc, #300] @ 7a1f4 <__cxa_atexit@plt+0x6ceb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [sp] │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - ldr r2, [r5, #40]! @ 0x28 │ │ │ │ - sub r0, r1, #17 │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r4, r6, #72 @ 0x48 │ │ │ │ - stm r4, {r0, r2, lr} │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ - mov sl, r3 │ │ │ │ - sub r9, r1, #5 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + bne 77544 <__cxa_atexit@plt+0x6a204> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #24 │ │ │ │ + add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 7a198 <__cxa_atexit@plt+0x6ce58> │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r9, [pc, #172] @ 7a1e8 <__cxa_atexit@plt+0x6cea8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #168] @ 7a1ec <__cxa_atexit@plt+0x6ceac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - sub r2, r1, #17 │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - mov sl, r3 │ │ │ │ - sub r9, r1, #5 │ │ │ │ + bcc 77660 <__cxa_atexit@plt+0x6a320> │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr lr, [r2, #6] │ │ │ │ + ldr r2, [pc, #392] @ 776b8 <__cxa_atexit@plt+0x6a378> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r0, r1, #2 │ │ │ │ mov r6, r1 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ + b 7755c <__cxa_atexit@plt+0x6a21c> │ │ │ │ + ldr r2, [pc, #332] @ 77698 <__cxa_atexit@plt+0x6a358> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r1, [pc, #324] @ 7769c <__cxa_atexit@plt+0x6a35c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + and r1, r0, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77590 <__cxa_atexit@plt+0x6a250> │ │ │ │ + ldr r7, [pc, #324] @ 776b4 <__cxa_atexit@plt+0x6a374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + str lr, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77610 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 776d0 <__cxa_atexit@plt+0x6a390> │ │ │ │ + ldr r2, [pc, #264] @ 776a0 <__cxa_atexit@plt+0x6a360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 77610 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7761c <__cxa_atexit@plt+0x6a2dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77674 <__cxa_atexit@plt+0x6a334> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [pc, #216] @ 776a4 <__cxa_atexit@plt+0x6a364> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r6, r5, #8 │ │ │ │ + sub r8, r2, #2 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77688 <__cxa_atexit@plt+0x6a348> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77634 <__cxa_atexit@plt+0x6a2f4> │ │ │ │ + ldr r7, [pc, #180] @ 776ac <__cxa_atexit@plt+0x6a36c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 77650 <__cxa_atexit@plt+0x6a310> │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #152] @ 776bc <__cxa_atexit@plt+0x6a37c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #144] @ 776c0 <__cxa_atexit@plt+0x6a380> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #108] @ 776a8 <__cxa_atexit@plt+0x6a368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r6] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, ip │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #32] @ 776b0 <__cxa_atexit@plt+0x6a370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 77644 <__cxa_atexit@plt+0x6a304> │ │ │ │ + biceq r6, ip, #76, 12 @ 0x4c00000 │ │ │ │ + biceq r6, ip, #192, 12 @ 0xc000000 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r6, ip, #80, 12 @ 0x5000000 │ │ │ │ + moveq r7, #144, 8 @ 0x90000000 │ │ │ │ + andeq r1, r0, ip, ror #4 │ │ │ │ + moveq r7, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + biceq r6, ip, #236, 12 @ 0xec00000 │ │ │ │ + moveq r7, #132, 10 @ 0x21000000 │ │ │ │ + moveq r7, #120, 10 @ 0x1e000000 │ │ │ │ + moveq r7, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + cmp r2, #5 │ │ │ │ + beq 77764 <__cxa_atexit@plt+0x6a424> │ │ │ │ + cmp r2, #6 │ │ │ │ + beq 7771c <__cxa_atexit@plt+0x6a3dc> │ │ │ │ + cmp r2, #20 │ │ │ │ + bne 777c0 <__cxa_atexit@plt+0x6a480> │ │ │ │ + ldr r5, [pc, #616] @ 7796c <__cxa_atexit@plt+0x6a62c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #608] @ 77970 <__cxa_atexit@plt+0x6a630> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ + ldr r7, [pc, #564] @ 77958 <__cxa_atexit@plt+0x6a618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778bc <__cxa_atexit@plt+0x6a57c> │ │ │ │ + ldr r3, [pc, #544] @ 7795c <__cxa_atexit@plt+0x6a61c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #540] @ 77960 <__cxa_atexit@plt+0x6a620> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 77868 <__cxa_atexit@plt+0x6a528> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 76708 <__cxa_atexit@plt+0x693c8> │ │ │ │ + ldr r7, [pc, #472] @ 77944 <__cxa_atexit@plt+0x6a604> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 77848 <__cxa_atexit@plt+0x6a508> │ │ │ │ + ldr r7, [pc, #452] @ 77948 <__cxa_atexit@plt+0x6a608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 778dc <__cxa_atexit@plt+0x6a59c> │ │ │ │ + ldr r7, [pc, #436] @ 7794c <__cxa_atexit@plt+0x6a60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778f4 <__cxa_atexit@plt+0x6a5b4> │ │ │ │ + ldr r7, [pc, #460] @ 7797c <__cxa_atexit@plt+0x6a63c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r3, [pc, #360] @ 77930 <__cxa_atexit@plt+0x6a5f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r2, [r7, #8]! │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r2, #3 │ │ │ │ + beq 77858 <__cxa_atexit@plt+0x6a518> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77878 <__cxa_atexit@plt+0x6a538> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 77908 <__cxa_atexit@plt+0x6a5c8> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #304] @ 77934 <__cxa_atexit@plt+0x6a5f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r5, #12 │ │ │ │ + sub r8, r3, #2 │ │ │ │ + add r6, r5, #4 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 77920 <__cxa_atexit@plt+0x6a5e0> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77890 <__cxa_atexit@plt+0x6a550> │ │ │ │ + ldr r2, [pc, #268] @ 7793c <__cxa_atexit@plt+0x6a5fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 778ac <__cxa_atexit@plt+0x6a56c> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #244] @ 77974 <__cxa_atexit@plt+0x6a634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #236] @ 77978 <__cxa_atexit@plt+0x6a638> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #160] @ 77938 <__cxa_atexit@plt+0x6a5f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #160] @ 77964 <__cxa_atexit@plt+0x6a624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #156] @ 77968 <__cxa_atexit@plt+0x6a628> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldm sp, {r7, r8} │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0xfffff2d4 │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0xfffff698 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a228 <__cxa_atexit@plt+0x6cee8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 7a230 <__cxa_atexit@plt+0x6cef0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #112] @ 77954 <__cxa_atexit@plt+0x6a614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a2e8 <__cxa_atexit@plt+0x6cfa8> │ │ │ │ - ldr lr, [pc, #160] @ 7a2f4 <__cxa_atexit@plt+0x6cfb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + ldr r7, [pc, #84] @ 77950 <__cxa_atexit@plt+0x6a610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #24] @ 77940 <__cxa_atexit@plt+0x6a600> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 778a0 <__cxa_atexit@plt+0x6a560> │ │ │ │ + andeq r0, r0, ip, lsr #15 │ │ │ │ + biceq r6, ip, #24, 8 @ 0x18000000 │ │ │ │ + moveq r7, #52, 4 @ 0x40000003 │ │ │ │ + andeq r1, r0, r4, lsr r0 │ │ │ │ + moveq r7, #48, 4 │ │ │ │ + andeq r0, r0, r8, asr #13 │ │ │ │ + andeq r0, r0, r4, asr r7 │ │ │ │ + @ instruction: 0xfffff2c4 │ │ │ │ + moveq r7, #76, 4 @ 0xc0000004 │ │ │ │ + moveq r7, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, ip, lsl #11 │ │ │ │ + @ instruction: 0xffffefc8 │ │ │ │ + biceq r6, ip, #204, 10 @ 0x33000000 │ │ │ │ + moveq r7, #164, 2 @ 0x29 │ │ │ │ + biceq r6, ip, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + biceq r6, ip, #12, 16 @ 0xc0000 │ │ │ │ + moveq r7, #40, 6 @ 0xa0000000 │ │ │ │ + moveq r7, #28, 6 @ 0x70000000 │ │ │ │ + @ instruction: 0xfffff5cc │ │ │ │ + moveq r7, #104, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 7a2f8 <__cxa_atexit@plt+0x6cfb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 779bc <__cxa_atexit@plt+0x6a67c> │ │ │ │ + ldr r3, [pc, #196] @ 77a6c <__cxa_atexit@plt+0x6a72c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7a2d0 <__cxa_atexit@plt+0x6cf90> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 7a2fc <__cxa_atexit@plt+0x6cfbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7a2dc <__cxa_atexit@plt+0x6cf9c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7a34c <__cxa_atexit@plt+0x6d00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 77a20 <__cxa_atexit@plt+0x6a6e0> │ │ │ │ + b 77a80 <__cxa_atexit@plt+0x6a740> │ │ │ │ + ldr r3, [pc, #148] @ 77a58 <__cxa_atexit@plt+0x6a718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77a28 <__cxa_atexit@plt+0x6a6e8> │ │ │ │ + ldr r7, [pc, #128] @ 77a5c <__cxa_atexit@plt+0x6a71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r3, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77a34 <__cxa_atexit@plt+0x6a6f4> │ │ │ │ + ldr r7, [pc, #108] @ 77a60 <__cxa_atexit@plt+0x6a720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r2, {r7, r8} │ │ │ │ + sub r7, r2, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77a44 <__cxa_atexit@plt+0x6a704> │ │ │ │ + ldr r7, [pc, #100] @ 77a70 <__cxa_atexit@plt+0x6a730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + str r8, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #44] @ 77a68 <__cxa_atexit@plt+0x6a728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, ip, #36, 18 @ 0x90000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 7a340 <__cxa_atexit@plt+0x6d000> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a338 <__cxa_atexit@plt+0x6cff8> │ │ │ │ - b 7a34c <__cxa_atexit@plt+0x6d00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 77a64 <__cxa_atexit@plt+0x6a724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0xfffff068 │ │ │ │ + moveq r7, #252 @ 0xfc │ │ │ │ + moveq r7, #180 @ 0xb4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff370 │ │ │ │ + moveq r7, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7a3e8 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 7a3f4 <__cxa_atexit@plt+0x6d0b4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 7a38c <__cxa_atexit@plt+0x6d04c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne 77af4 <__cxa_atexit@plt+0x6a7b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77b30 <__cxa_atexit@plt+0x6a7f0> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 77b50 <__cxa_atexit@plt+0x6a810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b3c <__cxa_atexit@plt+0x6a7fc> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77b0c <__cxa_atexit@plt+0x6a7cc> │ │ │ │ + ldr r2, [pc, #116] @ 77b54 <__cxa_atexit@plt+0x6a814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77b24 <__cxa_atexit@plt+0x6a7e4> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 77b5c <__cxa_atexit@plt+0x6a81c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 77b60 <__cxa_atexit@plt+0x6a820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne 7a3e8 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 7a380 <__cxa_atexit@plt+0x6d040> │ │ │ │ - bne 7a3e8 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ - ldr r1, [pc, #88] @ 7a404 <__cxa_atexit@plt+0x6d0c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 7a408 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #80] @ 77b64 <__cxa_atexit@plt+0x6a824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, ip, #176, 20 @ 0xb0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a478 <__cxa_atexit@plt+0x6d138> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 7a488 <__cxa_atexit@plt+0x6d148> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 77b58 <__cxa_atexit@plt+0x6a818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + biceq r6, ip, #104, 2 │ │ │ │ + andeq r0, r0, r4, lsl #27 │ │ │ │ + moveq r7, #20 │ │ │ │ + moveq r7, #172 @ 0xac │ │ │ │ + moveq r7, #160 @ 0xa0 │ │ │ │ + moveq r6, #184, 30 @ 0x2e0 │ │ │ │ + moveq r6, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 77bf8 <__cxa_atexit@plt+0x6a8b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a4bc <__cxa_atexit@plt+0x6d17c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 7a4c4 <__cxa_atexit@plt+0x6d184> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 77bd4 <__cxa_atexit@plt+0x6a894> │ │ │ │ + ldr r7, [pc, #100] @ 77bfc <__cxa_atexit@plt+0x6a8bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77be4 <__cxa_atexit@plt+0x6a8a4> │ │ │ │ + ldr r7, [pc, #80] @ 77c00 <__cxa_atexit@plt+0x6a8c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77bc8 <__cxa_atexit@plt+0x6a888> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 77c08 <__cxa_atexit@plt+0x6a8c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77c04 <__cxa_atexit@plt+0x6a8c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a57c <__cxa_atexit@plt+0x6d23c> │ │ │ │ - ldr lr, [pc, #160] @ 7a588 <__cxa_atexit@plt+0x6d248> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffeec4 │ │ │ │ + @ instruction: 0xfffff1cc │ │ │ │ + moveq r6, #92, 30 @ 0x170 │ │ │ │ + moveq r6, #20, 30 @ 0x50 │ │ │ │ + moveq r6, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77c7c <__cxa_atexit@plt+0x6a93c> │ │ │ │ + ldr r2, [pc, #96] @ 77c94 <__cxa_atexit@plt+0x6a954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 77c98 <__cxa_atexit@plt+0x6a958> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 7a58c <__cxa_atexit@plt+0x6d24c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr r9, [pc, #76] @ 77c9c <__cxa_atexit@plt+0x6a95c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #72] @ 77ca0 <__cxa_atexit@plt+0x6a960> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 77ca4 <__cxa_atexit@plt+0x6a964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff054 │ │ │ │ + moveq r6, #196, 24 @ 0xc400 │ │ │ │ + biceq r6, ip, #96, 4 │ │ │ │ + biceq r6, ip, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + moveq r6, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77cdc <__cxa_atexit@plt+0x6a99c> │ │ │ │ + ldr r3, [pc, #80] @ 77d18 <__cxa_atexit@plt+0x6a9d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7a564 <__cxa_atexit@plt+0x6d224> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 7a590 <__cxa_atexit@plt+0x6d250> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7a570 <__cxa_atexit@plt+0x6d230> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7a5e0 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + beq 77d00 <__cxa_atexit@plt+0x6a9c0> │ │ │ │ + b 77d28 <__cxa_atexit@plt+0x6a9e8> │ │ │ │ + ldr r3, [pc, #48] @ 77d14 <__cxa_atexit@plt+0x6a9d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77d08 <__cxa_atexit@plt+0x6a9c8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 784a4 <__cxa_atexit@plt+0x6b164> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, ip, #144, 12 @ 0x9000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 7a5d4 <__cxa_atexit@plt+0x6d294> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + moveq r6, #204, 26 @ 0x3300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77d9c <__cxa_atexit@plt+0x6aa5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77dd8 <__cxa_atexit@plt+0x6aa98> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 77df8 <__cxa_atexit@plt+0x6aab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77de4 <__cxa_atexit@plt+0x6aaa4> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77db4 <__cxa_atexit@plt+0x6aa74> │ │ │ │ + ldr r2, [pc, #116] @ 77dfc <__cxa_atexit@plt+0x6aabc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7a5cc <__cxa_atexit@plt+0x6d28c> │ │ │ │ - b 7a5e0 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + beq 77dcc <__cxa_atexit@plt+0x6aa8c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 77e04 <__cxa_atexit@plt+0x6aac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 77e08 <__cxa_atexit@plt+0x6aac8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 77e0c <__cxa_atexit@plt+0x6aacc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a67c <__cxa_atexit@plt+0x6d33c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 7a688 <__cxa_atexit@plt+0x6d348> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 7a620 <__cxa_atexit@plt+0x6d2e0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 77e00 <__cxa_atexit@plt+0x6aac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bne 7a67c <__cxa_atexit@plt+0x6d33c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 7a614 <__cxa_atexit@plt+0x6d2d4> │ │ │ │ - bne 7a67c <__cxa_atexit@plt+0x6d33c> │ │ │ │ - ldr r1, [pc, #88] @ 7a698 <__cxa_atexit@plt+0x6d358> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 7a69c <__cxa_atexit@plt+0x6d35c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + biceq r5, ip, #192, 28 @ 0xc00 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + moveq r6, #108, 26 @ 0x1b00 │ │ │ │ + moveq r6, #4, 28 @ 0x40 │ │ │ │ + moveq r6, #248, 26 @ 0x3e00 │ │ │ │ + moveq r6, #16, 26 @ 0x400 │ │ │ │ + moveq r6, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 784a4 <__cxa_atexit@plt+0x6b164> │ │ │ │ + moveq r6, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 77ebc <__cxa_atexit@plt+0x6ab7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77e98 <__cxa_atexit@plt+0x6ab58> │ │ │ │ + ldr r7, [pc, #100] @ 77ec0 <__cxa_atexit@plt+0x6ab80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77ea8 <__cxa_atexit@plt+0x6ab68> │ │ │ │ + ldr r7, [pc, #80] @ 77ec4 <__cxa_atexit@plt+0x6ab84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77e8c <__cxa_atexit@plt+0x6ab4c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #44] @ 77ecc <__cxa_atexit@plt+0x6ab8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, ip, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #24] @ 77ec8 <__cxa_atexit@plt+0x6ab88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffec00 │ │ │ │ + @ instruction: 0xffffef08 │ │ │ │ + moveq r6, #152, 24 @ 0x9800 │ │ │ │ + moveq r6, #80, 24 @ 0x5000 │ │ │ │ + moveq r6, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a718 <__cxa_atexit@plt+0x6d3d8> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 7a728 <__cxa_atexit@plt+0x6d3e8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 77f40 <__cxa_atexit@plt+0x6ac00> │ │ │ │ + ldr r2, [pc, #96] @ 77f58 <__cxa_atexit@plt+0x6ac18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 77f5c <__cxa_atexit@plt+0x6ac1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr r9, [pc, #76] @ 77f60 <__cxa_atexit@plt+0x6ac20> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #72] @ 77f64 <__cxa_atexit@plt+0x6ac24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7c8 <__cxa_atexit@plt+0x6d488> │ │ │ │ - ldr r3, [pc, #132] @ 7a7d0 <__cxa_atexit@plt+0x6d490> │ │ │ │ + ldr r3, [pc, #32] @ 77f68 <__cxa_atexit@plt+0x6ac28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7a7b0 <__cxa_atexit@plt+0x6d470> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 7a7d4 <__cxa_atexit@plt+0x6d494> │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xffffed48 │ │ │ │ + moveq r6, #184, 22 @ 0x2e000 │ │ │ │ + biceq r5, ip, #156, 30 @ 0x270 │ │ │ │ + biceq r5, ip, #68, 30 @ 0x110 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + moveq r6, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77fec <__cxa_atexit@plt+0x6acac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78028 <__cxa_atexit@plt+0x6ace8> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 78048 <__cxa_atexit@plt+0x6ad08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78034 <__cxa_atexit@plt+0x6acf4> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78004 <__cxa_atexit@plt+0x6acc4> │ │ │ │ + ldr r2, [pc, #116] @ 7804c <__cxa_atexit@plt+0x6ad0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 7a7c0 <__cxa_atexit@plt+0x6d480> │ │ │ │ - b 7a828 <__cxa_atexit@plt+0x6d4e8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 7801c <__cxa_atexit@plt+0x6acdc> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 78054 <__cxa_atexit@plt+0x6ad14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 78058 <__cxa_atexit@plt+0x6ad18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #80] @ 7805c <__cxa_atexit@plt+0x6ad1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 7a81c <__cxa_atexit@plt+0x6d4dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a814 <__cxa_atexit@plt+0x6d4d4> │ │ │ │ - b 7a828 <__cxa_atexit@plt+0x6d4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #28]! │ │ │ │ - ldr sl, [r2, #-8] │ │ │ │ - ldr r3, [r2, #-4] │ │ │ │ - ldmib r2, {r8, lr} │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7a94c <__cxa_atexit@plt+0x6d60c> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r4, r1 │ │ │ │ - bcc 7a9b4 <__cxa_atexit@plt+0x6d674> │ │ │ │ - stm sp, {r7, lr} │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr lr, [r0, #2] │ │ │ │ - ldr r0, [r0, #6] │ │ │ │ - ldr sl, [pc, #400] @ 7aa0c <__cxa_atexit@plt+0x6d6cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #60] @ 0x3c │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - mov sl, r4 │ │ │ │ - ldr r4, [pc, #344] @ 7aa10 <__cxa_atexit@plt+0x6d6d0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r6, {r4, lr} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r3, fp, ip} │ │ │ │ - sub r7, r1, #59 @ 0x3b │ │ │ │ - sub r1, r1, #25 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r1, r6, #88 @ 0x58 │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc 7a9e8 <__cxa_atexit@plt+0x6d6a8> │ │ │ │ - ldr r9, [pc, #292] @ 7aa1c <__cxa_atexit@plt+0x6d6dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #288] @ 7aa20 <__cxa_atexit@plt+0x6d6e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [sp] │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - sub r2, r1, #17 │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - str r8, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - str r8, [r6, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - sub r9, r1, #5 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str sl, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 7a9cc <__cxa_atexit@plt+0x6d68c> │ │ │ │ - ldr ip, [pc, #164] @ 7aa14 <__cxa_atexit@plt+0x6d6d4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #160] @ 7aa18 <__cxa_atexit@plt+0x6d6d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r2, [r5, #32]! │ │ │ │ - sub r0, r1, #17 │ │ │ │ - str r0, [r5] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - sub r9, r1, #5 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r0, #24 │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, lr │ │ │ │ - bx r3 │ │ │ │ - mov r7, #24 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 78050 <__cxa_atexit@plt+0x6ad10> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - ldm sp, {r7, r9, fp} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xffffeaa0 │ │ │ │ - @ instruction: 0xffffede8 │ │ │ │ - @ instruction: 0xffffeb18 │ │ │ │ - @ instruction: 0xffffee60 │ │ │ │ - @ instruction: 0xffffe838 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - orrseq sp, pc, #156, 12 @ 0x9c00000 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + biceq r5, ip, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, ip, lsl #17 │ │ │ │ + moveq r6, #28, 22 @ 0x7000 │ │ │ │ + moveq r6, #180, 22 @ 0x2d000 │ │ │ │ + moveq r6, #168, 22 @ 0x2a000 │ │ │ │ + moveq r6, #192, 20 @ 0xc0000 │ │ │ │ + moveq r6, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7aae0 <__cxa_atexit@plt+0x6d7a0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 780e0 <__cxa_atexit@plt+0x6ada0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #48 @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aae8 <__cxa_atexit@plt+0x6d7a8> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - sub lr, r6, #9 │ │ │ │ - sub r3, r6, #33 @ 0x21 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [pc, #136] @ 7ab0c <__cxa_atexit@plt+0x6d7cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #132] @ 7ab10 <__cxa_atexit@plt+0x6d7d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #116] @ 7ab14 <__cxa_atexit@plt+0x6d7d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r7, #4] │ │ │ │ - ldr r5, [pc, #108] @ 7ab18 <__cxa_atexit@plt+0x6d7d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r0, r7, fp} │ │ │ │ - str r3, [r7, #32] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r7, #44] @ 0x2c │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - mov r6, r7 │ │ │ │ - b 7aaf0 <__cxa_atexit@plt+0x6d7b0> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 7ab08 <__cxa_atexit@plt+0x6d7c8> │ │ │ │ + bcc 7811c <__cxa_atexit@plt+0x6addc> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 7813c <__cxa_atexit@plt+0x6adfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78128 <__cxa_atexit@plt+0x6ade8> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 780f8 <__cxa_atexit@plt+0x6adb8> │ │ │ │ + ldr r2, [pc, #116] @ 78140 <__cxa_atexit@plt+0x6ae00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78110 <__cxa_atexit@plt+0x6add0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 78148 <__cxa_atexit@plt+0x6ae08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 7814c <__cxa_atexit@plt+0x6ae0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 78150 <__cxa_atexit@plt+0x6ae10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 78144 <__cxa_atexit@plt+0x6ae04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orrseq sp, pc, #232, 10 @ 0x3a000000 │ │ │ │ - @ instruction: 0xffffeea0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffff434 │ │ │ │ - orrseq sp, pc, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + biceq r5, ip, #124, 22 @ 0x1f000 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + moveq r6, #40, 20 @ 0x28000 │ │ │ │ + moveq r6, #192, 20 @ 0xc0000 │ │ │ │ + moveq r6, #180, 20 @ 0xb4000 │ │ │ │ + moveq r6, #204, 18 @ 0x330000 │ │ │ │ + moveq r6, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401430 <__cxa_atexit@plt+0x3f40f0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #120] @ 781e4 <__cxa_atexit@plt+0x6aea4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ab98 <__cxa_atexit@plt+0x6d858> │ │ │ │ - ldr r2, [pc, #88] @ 7abb4 <__cxa_atexit@plt+0x6d874> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 781c0 <__cxa_atexit@plt+0x6ae80> │ │ │ │ + ldr r7, [pc, #100] @ 781e8 <__cxa_atexit@plt+0x6aea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7aba0 <__cxa_atexit@plt+0x6d860> │ │ │ │ - ldr r7, [pc, #64] @ 7abb8 <__cxa_atexit@plt+0x6d878> │ │ │ │ + bhi 781d0 <__cxa_atexit@plt+0x6ae90> │ │ │ │ + ldr r7, [pc, #80] @ 781ec <__cxa_atexit@plt+0x6aeac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ab8c <__cxa_atexit@plt+0x6d84c> │ │ │ │ + beq 781b4 <__cxa_atexit@plt+0x6ae74> │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 781f4 <__cxa_atexit@plt+0x6aeb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7abbc <__cxa_atexit@plt+0x6d87c> │ │ │ │ + ldr r7, [pc, #24] @ 781f0 <__cxa_atexit@plt+0x6aeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r4, lsl r6 │ │ │ │ - orrseq sp, pc, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffe8d8 │ │ │ │ + @ instruction: 0xffffebe0 │ │ │ │ + moveq r6, #112, 18 @ 0x1c0000 │ │ │ │ + moveq r6, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7824c <__cxa_atexit@plt+0x6af0c> │ │ │ │ + ldr r9, [pc, #72] @ 78264 <__cxa_atexit@plt+0x6af24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #68] @ 78268 <__cxa_atexit@plt+0x6af28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r6, #17 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 7826c <__cxa_atexit@plt+0x6af2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r5, ip, #68, 24 @ 0x4400 │ │ │ │ + biceq r5, ip, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + moveq r6, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 782f0 <__cxa_atexit@plt+0x6afb0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7832c <__cxa_atexit@plt+0x6afec> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 7834c <__cxa_atexit@plt+0x6b00c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ac48 <__cxa_atexit@plt+0x6d908> │ │ │ │ - ldr r7, [pc, #144] @ 7ac70 <__cxa_atexit@plt+0x6d930> │ │ │ │ + bhi 78338 <__cxa_atexit@plt+0x6aff8> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78308 <__cxa_atexit@plt+0x6afc8> │ │ │ │ + ldr r2, [pc, #116] @ 78350 <__cxa_atexit@plt+0x6b010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78320 <__cxa_atexit@plt+0x6afe0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 78358 <__cxa_atexit@plt+0x6b018> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ac38 <__cxa_atexit@plt+0x6d8f8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7ac58 <__cxa_atexit@plt+0x6d918> │ │ │ │ - ldr r7, [pc, #116] @ 7ac78 <__cxa_atexit@plt+0x6d938> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 7835c <__cxa_atexit@plt+0x6b01c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 78360 <__cxa_atexit@plt+0x6b020> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ 7ac7c <__cxa_atexit@plt+0x6d93c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7ac74 <__cxa_atexit@plt+0x6d934> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 78354 <__cxa_atexit@plt+0x6b014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq sp, pc, #184, 8 @ 0xb8000000 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - biceq r4, ip, #180, 4 @ 0x4000000b │ │ │ │ + biceq r5, ip, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r8, lsl #11 │ │ │ │ + moveq r6, #24, 16 @ 0x180000 │ │ │ │ + moveq r6, #176, 16 @ 0xb00000 │ │ │ │ + moveq r6, #164, 16 @ 0xa40000 │ │ │ │ + moveq r6, #188, 14 @ 0x2f00000 │ │ │ │ + moveq r6, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 783e4 <__cxa_atexit@plt+0x6b0a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7acd4 <__cxa_atexit@plt+0x6d994> │ │ │ │ - ldr r2, [pc, #60] @ 7ace0 <__cxa_atexit@plt+0x6d9a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 7ace4 <__cxa_atexit@plt+0x6d9a4> │ │ │ │ + bcc 78420 <__cxa_atexit@plt+0x6b0e0> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #156] @ 78440 <__cxa_atexit@plt+0x6b100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7842c <__cxa_atexit@plt+0x6b0ec> │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 783fc <__cxa_atexit@plt+0x6b0bc> │ │ │ │ + ldr r2, [pc, #116] @ 78444 <__cxa_atexit@plt+0x6b104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78414 <__cxa_atexit@plt+0x6b0d4> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #96] @ 7844c <__cxa_atexit@plt+0x6b10c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #88] @ 78450 <__cxa_atexit@plt+0x6b110> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #80] @ 78454 <__cxa_atexit@plt+0x6b114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - biceq r4, ip, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 78448 <__cxa_atexit@plt+0x6b108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r5, ip, #120, 16 @ 0x780000 │ │ │ │ + muleq r0, r4, r4 │ │ │ │ + moveq r6, #36, 14 @ 0x900000 │ │ │ │ + moveq r6, #188, 14 @ 0x2f00000 │ │ │ │ + moveq r6, #176, 14 @ 0x2c00000 │ │ │ │ + moveq r6, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ad40 <__cxa_atexit@plt+0x6da00> │ │ │ │ - ldr r2, [pc, #88] @ 7ad5c <__cxa_atexit@plt+0x6da1c> │ │ │ │ + bhi 78488 <__cxa_atexit@plt+0x6b148> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 78490 <__cxa_atexit@plt+0x6b150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, ip, #12, 14 @ 0x300000 │ │ │ │ + moveq r6, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78578 <__cxa_atexit@plt+0x6b238> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 78534 <__cxa_atexit@plt+0x6b1f4> │ │ │ │ + ldr r7, [pc, #272] @ 785dc <__cxa_atexit@plt+0x6b29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #1] │ │ │ │ + ldr r1, [r8, #5] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 78568 <__cxa_atexit@plt+0x6b228> │ │ │ │ + ldr r7, [pc, #240] @ 785e0 <__cxa_atexit@plt+0x6b2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 785a8 <__cxa_atexit@plt+0x6b268> │ │ │ │ + ldr r7, [pc, #220] @ 785e4 <__cxa_atexit@plt+0x6b2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7ad48 <__cxa_atexit@plt+0x6da08> │ │ │ │ - ldr r7, [pc, #64] @ 7ad60 <__cxa_atexit@plt+0x6da20> │ │ │ │ + bhi 785c0 <__cxa_atexit@plt+0x6b280> │ │ │ │ + ldr r7, [pc, #212] @ 785f8 <__cxa_atexit@plt+0x6b2b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 78588 <__cxa_atexit@plt+0x6b248> │ │ │ │ + ldr r7, [pc, #160] @ 785f4 <__cxa_atexit@plt+0x6b2b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ 785f0 <__cxa_atexit@plt+0x6b2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 785d8 <__cxa_atexit@plt+0x6b298> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ad34 <__cxa_atexit@plt+0x6d9f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #60] @ 785ec <__cxa_atexit@plt+0x6b2ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ad64 <__cxa_atexit@plt+0x6da24> │ │ │ │ + ldr r7, [pc, #32] @ 785e8 <__cxa_atexit@plt+0x6b2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, ip, ror #8 │ │ │ │ - orrseq sp, pc, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0xffffe554 │ │ │ │ + moveq r6, #128, 10 @ 0x20000000 │ │ │ │ + moveq r6, #64, 10 @ 0x10000000 │ │ │ │ + moveq r6, #208, 10 @ 0x34000000 │ │ │ │ + biceq r5, ip, #92, 18 @ 0x170000 │ │ │ │ + @ instruction: 0xffffe858 │ │ │ │ + moveq r6, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 7868c <__cxa_atexit@plt+0x6b34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7adc0 <__cxa_atexit@plt+0x6da80> │ │ │ │ - ldr r2, [pc, #88] @ 7addc <__cxa_atexit@plt+0x6da9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 78668 <__cxa_atexit@plt+0x6b328> │ │ │ │ + ldr r7, [pc, #100] @ 78690 <__cxa_atexit@plt+0x6b350> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7adc8 <__cxa_atexit@plt+0x6da88> │ │ │ │ - ldr r7, [pc, #64] @ 7ade0 <__cxa_atexit@plt+0x6daa0> │ │ │ │ + bhi 78678 <__cxa_atexit@plt+0x6b338> │ │ │ │ + ldr r7, [pc, #80] @ 78694 <__cxa_atexit@plt+0x6b354> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7adb4 <__cxa_atexit@plt+0x6da74> │ │ │ │ + beq 7865c <__cxa_atexit@plt+0x6b31c> │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 7869c <__cxa_atexit@plt+0x6b35c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ade4 <__cxa_atexit@plt+0x6daa4> │ │ │ │ + ldr r7, [pc, #24] @ 78698 <__cxa_atexit@plt+0x6b358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r0, ip, ror #7 │ │ │ │ - orrseq sp, pc, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffe430 │ │ │ │ + @ instruction: 0xffffe738 │ │ │ │ + moveq r6, #200, 8 @ 0xc8000000 │ │ │ │ + moveq r6, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78704 <__cxa_atexit@plt+0x6b3c4> │ │ │ │ + ldr r2, [pc, #88] @ 7871c <__cxa_atexit@plt+0x6b3dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 78720 <__cxa_atexit@plt+0x6b3e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r0, r6, #17 │ │ │ │ + ldr r9, [pc, #64] @ 78724 <__cxa_atexit@plt+0x6b3e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r2, r7, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 78728 <__cxa_atexit@plt+0x6b3e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + biceq r5, ip, #140, 14 @ 0x2300000 │ │ │ │ + biceq r5, ip, #204, 14 @ 0x3300000 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7876c <__cxa_atexit@plt+0x6b42c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 78784 <__cxa_atexit@plt+0x6b444> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 78788 <__cxa_atexit@plt+0x6b448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r5, ip, #84, 14 @ 0x1500000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ae40 <__cxa_atexit@plt+0x6db00> │ │ │ │ - ldr r2, [pc, #88] @ 7ae5c <__cxa_atexit@plt+0x6db1c> │ │ │ │ + bhi 787c8 <__cxa_atexit@plt+0x6b488> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 787d0 <__cxa_atexit@plt+0x6b490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ae48 <__cxa_atexit@plt+0x6db08> │ │ │ │ - ldr r7, [pc, #64] @ 7ae60 <__cxa_atexit@plt+0x6db20> │ │ │ │ + ldr r5, [pc, #24] @ 787d4 <__cxa_atexit@plt+0x6b494> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, ip, #216, 6 @ 0x60000003 │ │ │ │ + biceq r5, ip, #220, 6 @ 0x70000003 │ │ │ │ + moveq r6, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78840 <__cxa_atexit@plt+0x6b500> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78820 <__cxa_atexit@plt+0x6b4e0> │ │ │ │ + ldr r2, [pc, #72] @ 78850 <__cxa_atexit@plt+0x6b510> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78834 <__cxa_atexit@plt+0x6b4f4> │ │ │ │ + mov r5, r3 │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [pc, #48] @ 78858 <__cxa_atexit@plt+0x6b518> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7ae34 <__cxa_atexit@plt+0x6daf4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ae64 <__cxa_atexit@plt+0x6db24> │ │ │ │ + ldr r7, [pc, #12] @ 78854 <__cxa_atexit@plt+0x6b514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + moveq r6, #16, 6 @ 0x40000000 │ │ │ │ + moveq r6, #164, 4 @ 0x4000000a │ │ │ │ + moveq r6, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 788c0 <__cxa_atexit@plt+0x6b580> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 788ac <__cxa_atexit@plt+0x6b56c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #8 │ │ │ │ + beq 78904 <__cxa_atexit@plt+0x6b5c4> │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 788ac <__cxa_atexit@plt+0x6b56c> │ │ │ │ + ldr r7, [pc, #132] @ 7892c <__cxa_atexit@plt+0x6b5ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 7890c <__cxa_atexit@plt+0x6b5cc> │ │ │ │ + ldr r7, [pc, #116] @ 78928 <__cxa_atexit@plt+0x6b5e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78918 <__cxa_atexit@plt+0x6b5d8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r2, r3, #13 │ │ │ │ + ldr lr, [pc, #80] @ 78934 <__cxa_atexit@plt+0x6b5f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 78938 <__cxa_atexit@plt+0x6b5f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7, lr} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 78930 <__cxa_atexit@plt+0x6b5f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq r6, #24, 4 @ 0x80000001 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r5, ip, #204, 10 @ 0x33000000 │ │ │ │ + biceq r5, ip, #120, 10 @ 0x1e000000 │ │ │ │ + moveq r6, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7895c <__cxa_atexit@plt+0x6b61c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - orrseq sp, pc, #188, 4 @ 0xc000000b │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [pc, #24] @ 78984 <__cxa_atexit@plt+0x6b644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 78988 <__cxa_atexit@plt+0x6b648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x53f64> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, ip, #156, 10 @ 0x27000000 │ │ │ │ + moveq r6, #92, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 789ac <__cxa_atexit@plt+0x6b66c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #136] @ 78a3c <__cxa_atexit@plt+0x6b6fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 78a0c <__cxa_atexit@plt+0x6b6cc> │ │ │ │ + ldr r7, [pc, #116] @ 78a40 <__cxa_atexit@plt+0x6b700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7aec0 <__cxa_atexit@plt+0x6db80> │ │ │ │ - ldr r2, [pc, #88] @ 7aedc <__cxa_atexit@plt+0x6db9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 78a18 <__cxa_atexit@plt+0x6b6d8> │ │ │ │ + ldr r7, [pc, #96] @ 78a44 <__cxa_atexit@plt+0x6b704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7aec8 <__cxa_atexit@plt+0x6db88> │ │ │ │ - ldr r7, [pc, #64] @ 7aee0 <__cxa_atexit@plt+0x6dba0> │ │ │ │ + bhi 78a28 <__cxa_atexit@plt+0x6b6e8> │ │ │ │ + ldr r7, [pc, #84] @ 78a50 <__cxa_atexit@plt+0x6b710> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7aeb4 <__cxa_atexit@plt+0x6db74> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 78a4c <__cxa_atexit@plt+0x6b70c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7aee4 <__cxa_atexit@plt+0x6dba4> │ │ │ │ + ldr r7, [pc, #24] @ 78a48 <__cxa_atexit@plt+0x6b708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - orrseq sp, pc, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffe078 │ │ │ │ + moveq r6, #24, 2 │ │ │ │ + moveq r6, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xffffe380 │ │ │ │ + moveq r6, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #120] @ 78ae4 <__cxa_atexit@plt+0x6b7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7af40 <__cxa_atexit@plt+0x6dc00> │ │ │ │ - ldr r2, [pc, #88] @ 7af5c <__cxa_atexit@plt+0x6dc1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + bhi 78ac0 <__cxa_atexit@plt+0x6b780> │ │ │ │ + ldr r7, [pc, #100] @ 78ae8 <__cxa_atexit@plt+0x6b7a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7af48 <__cxa_atexit@plt+0x6dc08> │ │ │ │ - ldr r7, [pc, #64] @ 7af60 <__cxa_atexit@plt+0x6dc20> │ │ │ │ + bhi 78ad0 <__cxa_atexit@plt+0x6b790> │ │ │ │ + ldr r7, [pc, #80] @ 78aec <__cxa_atexit@plt+0x6b7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7af34 <__cxa_atexit@plt+0x6dbf4> │ │ │ │ + beq 78ab4 <__cxa_atexit@plt+0x6b774> │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 78af4 <__cxa_atexit@plt+0x6b7b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7af64 <__cxa_atexit@plt+0x6dc24> │ │ │ │ + ldr r7, [pc, #24] @ 78af0 <__cxa_atexit@plt+0x6b7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - orrseq sp, pc, #188, 2 @ 0x2f │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffdfd8 │ │ │ │ + @ instruction: 0xffffe2e0 │ │ │ │ + moveq r6, #112 @ 0x70 │ │ │ │ + moveq r6, #40 @ 0x28 │ │ │ │ + moveq r5, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7afc0 <__cxa_atexit@plt+0x6dc80> │ │ │ │ - ldr r2, [pc, #88] @ 7afdc <__cxa_atexit@plt+0x6dc9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78b68 <__cxa_atexit@plt+0x6b828> │ │ │ │ + ldr r2, [pc, #96] @ 78b80 <__cxa_atexit@plt+0x6b840> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 78b84 <__cxa_atexit@plt+0x6b844> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r1, r6, #17 │ │ │ │ + ldr r9, [pc, #72] @ 78b88 <__cxa_atexit@plt+0x6b848> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ 78b8c <__cxa_atexit@plt+0x6b84c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r7, sl, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 78b90 <__cxa_atexit@plt+0x6b850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + moveq r5, #124, 26 @ 0x1f00 │ │ │ │ + biceq r5, ip, #112, 6 @ 0xc0000001 │ │ │ │ + biceq r5, ip, #24, 6 @ 0x60000000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + moveq r5, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78bb4 <__cxa_atexit@plt+0x6b874> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78c38 <__cxa_atexit@plt+0x6b8f8> │ │ │ │ + ldr r2, [pc, #132] @ 78c54 <__cxa_atexit@plt+0x6b914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ 78c58 <__cxa_atexit@plt+0x6b918> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r7, r1, #1 │ │ │ │ + ldr r1, [pc, #112] @ 78c5c <__cxa_atexit@plt+0x6b91c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7], #-16 │ │ │ │ + sub r8, r6, #6 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7afc8 <__cxa_atexit@plt+0x6dc88> │ │ │ │ - ldr r7, [pc, #64] @ 7afe0 <__cxa_atexit@plt+0x6dca0> │ │ │ │ + bhi 78c44 <__cxa_atexit@plt+0x6b904> │ │ │ │ + ldr r7, [pc, #76] @ 78c60 <__cxa_atexit@plt+0x6b920> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 78c2c <__cxa_atexit@plt+0x6b8ec> │ │ │ │ + mov r7, r9 │ │ │ │ + b 79a3c <__cxa_atexit@plt+0x6c6fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #24] @ 78c64 <__cxa_atexit@plt+0x6b924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r4, ip, #192, 30 @ 0x300 │ │ │ │ + biceq r4, ip, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r4, lsr #28 │ │ │ │ + moveq r5, #84, 30 @ 0x150 │ │ │ │ + moveq r5, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78c88 <__cxa_atexit@plt+0x6b948> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 78cc4 <__cxa_atexit@plt+0x6b984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7afb4 <__cxa_atexit@plt+0x6dc74> │ │ │ │ + beq 78cb4 <__cxa_atexit@plt+0x6b974> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + b 784a4 <__cxa_atexit@plt+0x6b164> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + moveq r5, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 784a4 <__cxa_atexit@plt+0x6b164> │ │ │ │ + moveq r5, #0, 28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78d70 <__cxa_atexit@plt+0x6ba30> │ │ │ │ + ldr r3, [pc, #120] @ 78d80 <__cxa_atexit@plt+0x6ba40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 78d44 <__cxa_atexit@plt+0x6ba04> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78d54 <__cxa_atexit@plt+0x6ba14> │ │ │ │ + ldr r3, [pc, #92] @ 78d84 <__cxa_atexit@plt+0x6ba44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78d68 <__cxa_atexit@plt+0x6ba28> │ │ │ │ + b 78e0c <__cxa_atexit@plt+0x6bacc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 78d8c <__cxa_atexit@plt+0x6ba4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ 78d90 <__cxa_atexit@plt+0x6ba50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7afe4 <__cxa_atexit@plt+0x6dca4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78d88 <__cxa_atexit@plt+0x6ba48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - orrseq sp, pc, #60, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b040 <__cxa_atexit@plt+0x6dd00> │ │ │ │ - ldr r2, [pc, #88] @ 7b05c <__cxa_atexit@plt+0x6dd1c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + moveq r5, #232, 26 @ 0x3a00 │ │ │ │ + moveq r5, #12, 28 @ 0xc0 │ │ │ │ + moveq r5, #4, 28 @ 0x40 │ │ │ │ + moveq r5, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78dd4 <__cxa_atexit@plt+0x6ba94> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + ldr r1, [pc, #52] @ 78df4 <__cxa_atexit@plt+0x6bab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78dec <__cxa_atexit@plt+0x6baac> │ │ │ │ + b 78e0c <__cxa_atexit@plt+0x6bacc> │ │ │ │ + ldr r7, [pc, #28] @ 78df8 <__cxa_atexit@plt+0x6bab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ 78dfc <__cxa_atexit@plt+0x6babc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + moveq r5, #140, 26 @ 0x2300 │ │ │ │ + moveq r5, #128, 26 @ 0x2000 │ │ │ │ + moveq r5, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #31 │ │ │ │ + bne 78eac <__cxa_atexit@plt+0x6bb6c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78f50 <__cxa_atexit@plt+0x6bc10> │ │ │ │ + ldr r3, [pc, #388] @ 78fbc <__cxa_atexit@plt+0x6bc7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 78ef4 <__cxa_atexit@plt+0x6bbb4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78f10 <__cxa_atexit@plt+0x6bbd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78f84 <__cxa_atexit@plt+0x6bc44> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r9, [r8, #6] │ │ │ │ + ldr r2, [pc, #340] @ 78fc0 <__cxa_atexit@plt+0x6bc80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r6, r5, #12 │ │ │ │ + sub r8, r3, #2 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78f9c <__cxa_atexit@plt+0x6bc5c> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 78f28 <__cxa_atexit@plt+0x6bbe8> │ │ │ │ + ldr r6, [pc, #308] @ 78fc8 <__cxa_atexit@plt+0x6bc88> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78f44 <__cxa_atexit@plt+0x6bc04> │ │ │ │ + mov r6, r3 │ │ │ │ + b 796a0 <__cxa_atexit@plt+0x6c360> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b048 <__cxa_atexit@plt+0x6dd08> │ │ │ │ - ldr r7, [pc, #64] @ 7b060 <__cxa_atexit@plt+0x6dd20> │ │ │ │ + bhi 78f5c <__cxa_atexit@plt+0x6bc1c> │ │ │ │ + ldr r7, [pc, #232] @ 78fac <__cxa_atexit@plt+0x6bc6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78f70 <__cxa_atexit@plt+0x6bc30> │ │ │ │ + ldr r7, [pc, #208] @ 78fb0 <__cxa_atexit@plt+0x6bc70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7b034 <__cxa_atexit@plt+0x6dcf4> │ │ │ │ + beq 78f04 <__cxa_atexit@plt+0x6bbc4> │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #188] @ 78fd4 <__cxa_atexit@plt+0x6bc94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #180] @ 78fd8 <__cxa_atexit@plt+0x6bc98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #148] @ 78fc4 <__cxa_atexit@plt+0x6bc84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r6] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #120] @ 78fd0 <__cxa_atexit@plt+0x6bc90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 78f64 <__cxa_atexit@plt+0x6bc24> │ │ │ │ + ldr r7, [pc, #84] @ 78fb8 <__cxa_atexit@plt+0x6bc78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b064 <__cxa_atexit@plt+0x6dd24> │ │ │ │ + ldr r7, [pc, #60] @ 78fb4 <__cxa_atexit@plt+0x6bc74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - orrseq sp, pc, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b0c0 <__cxa_atexit@plt+0x6dd80> │ │ │ │ - ldr r2, [pc, #88] @ 7b0dc <__cxa_atexit@plt+0x6dd9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #40] @ 78fcc <__cxa_atexit@plt+0x6bc8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 78f38 <__cxa_atexit@plt+0x6bbf8> │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0xffffde9c │ │ │ │ + moveq r5, #208, 22 @ 0x34000 │ │ │ │ + moveq r5, #20, 24 @ 0x1400 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq r4, ip, #176, 26 @ 0x2c00 │ │ │ │ + moveq r5, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r8, lsl #16 │ │ │ │ + moveq r5, #244, 22 @ 0x3d000 │ │ │ │ + moveq r5, #40, 24 @ 0x2800 │ │ │ │ + moveq r5, #112, 24 @ 0x7000 │ │ │ │ + moveq r5, #100, 24 @ 0x6400 │ │ │ │ + moveq r5, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7906c <__cxa_atexit@plt+0x6bd2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7905c <__cxa_atexit@plt+0x6bd1c> │ │ │ │ + ldr r7, [pc, #132] @ 79094 <__cxa_atexit@plt+0x6bd54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b0c8 <__cxa_atexit@plt+0x6dd88> │ │ │ │ - ldr r7, [pc, #64] @ 7b0e0 <__cxa_atexit@plt+0x6dda0> │ │ │ │ + bhi 79074 <__cxa_atexit@plt+0x6bd34> │ │ │ │ + ldr r7, [pc, #108] @ 79098 <__cxa_atexit@plt+0x6bd58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 7909c <__cxa_atexit@plt+0x6bd5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [pc, #96] @ 790a0 <__cxa_atexit@plt+0x6bd60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 79064 <__cxa_atexit@plt+0x6bd24> │ │ │ │ + mov r7, r3 │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 790a4 <__cxa_atexit@plt+0x6bd64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 790a8 <__cxa_atexit@plt+0x6bd68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + biceq r4, ip, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xffffdd50 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + biceq r4, ip, #88, 22 @ 0x16000 │ │ │ │ + moveq r5, #252, 20 @ 0xfc000 │ │ │ │ + biceq r4, ip, #20, 22 @ 0x5000 │ │ │ │ + moveq r5, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79110 <__cxa_atexit@plt+0x6bdd0> │ │ │ │ + ldr r7, [pc, #100] @ 79134 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79120 <__cxa_atexit@plt+0x6bde0> │ │ │ │ + ldr r7, [pc, #76] @ 79138 <__cxa_atexit@plt+0x6bdf8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7b0b4 <__cxa_atexit@plt+0x6dd74> │ │ │ │ + beq 79104 <__cxa_atexit@plt+0x6bdc4> │ │ │ │ mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 76d80 <__cxa_atexit@plt+0x69a40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 79140 <__cxa_atexit@plt+0x6be00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b0e4 <__cxa_atexit@plt+0x6dda4> │ │ │ │ + ldr r7, [pc, #20] @ 7913c <__cxa_atexit@plt+0x6bdfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - orrseq sp, pc, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b120 <__cxa_atexit@plt+0x6dde0> │ │ │ │ - ldr r2, [pc, #36] @ 7b128 <__cxa_atexit@plt+0x6dde8> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffdc90 │ │ │ │ + moveq r5, #32, 20 @ 0x20000 │ │ │ │ + moveq r5, #96, 20 @ 0x60000 │ │ │ │ + moveq r5, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79170 <__cxa_atexit@plt+0x6be30> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 791a4 <__cxa_atexit@plt+0x6be64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 79198 <__cxa_atexit@plt+0x6be58> │ │ │ │ + mov r7, r3 │ │ │ │ + b 791b4 <__cxa_atexit@plt+0x6be74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + moveq r5, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79210 <__cxa_atexit@plt+0x6bed0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #84] @ 79228 <__cxa_atexit@plt+0x6bee8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 7b12c <__cxa_atexit@plt+0x6ddec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7921c <__cxa_atexit@plt+0x6bedc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #20 │ │ │ │ + bne 79210 <__cxa_atexit@plt+0x6bed0> │ │ │ │ + ldr r7, [pc, #40] @ 7922c <__cxa_atexit@plt+0x6beec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, pc, #4 │ │ │ │ - biceq r3, ip, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + moveq r5, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #20 │ │ │ │ + bne 79264 <__cxa_atexit@plt+0x6bf24> │ │ │ │ + ldr r7, [pc, #24] @ 79270 <__cxa_atexit@plt+0x6bf30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79290 <__cxa_atexit@plt+0x6bf50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 792e4 <__cxa_atexit@plt+0x6bfa4> │ │ │ │ + ldr lr, [pc, #76] @ 792f4 <__cxa_atexit@plt+0x6bfb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + ldr r8, [pc, #56] @ 792f8 <__cxa_atexit@plt+0x6bfb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, ip, #176, 22 @ 0x2c000 │ │ │ │ + biceq r4, ip, #240, 22 @ 0x3c000 │ │ │ │ + moveq r5, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7b170 <__cxa_atexit@plt+0x6de30> │ │ │ │ - ldr r7, [pc, #48] @ 7b180 <__cxa_atexit@plt+0x6de40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7b164 <__cxa_atexit@plt+0x6de24> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + bhi 793d4 <__cxa_atexit@plt+0x6c094> │ │ │ │ + ldr r3, [pc, #232] @ 79408 <__cxa_atexit@plt+0x6c0c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 79394 <__cxa_atexit@plt+0x6c054> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 793a4 <__cxa_atexit@plt+0x6c064> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 793e4 <__cxa_atexit@plt+0x6c0a4> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r9, [r8, #6] │ │ │ │ + ldr r2, [pc, #180] @ 7940c <__cxa_atexit@plt+0x6c0cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 793f8 <__cxa_atexit@plt+0x6c0b8> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 793b8 <__cxa_atexit@plt+0x6c078> │ │ │ │ + ldr r3, [pc, #144] @ 79410 <__cxa_atexit@plt+0x6c0d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 793cc <__cxa_atexit@plt+0x6c08c> │ │ │ │ + b 796a0 <__cxa_atexit@plt+0x6c360> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7b184 <__cxa_atexit@plt+0x6de44> │ │ │ │ + ldr r7, [pc, #112] @ 7941c <__cxa_atexit@plt+0x6c0dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #108] @ 79420 <__cxa_atexit@plt+0x6c0e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 79424 <__cxa_atexit@plt+0x6c0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 79418 <__cxa_atexit@plt+0x6c0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orrseq ip, pc, #148, 30 @ 0x250 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 79414 <__cxa_atexit@plt+0x6c0d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + biceq r4, ip, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + moveq r5, #152, 14 @ 0x2600000 │ │ │ │ + moveq r5, #164, 14 @ 0x2900000 │ │ │ │ + moveq r5, #220, 14 @ 0x3700000 │ │ │ │ + moveq r5, #212, 14 @ 0x3500000 │ │ │ │ + moveq r5, #36, 14 @ 0x900000 │ │ │ │ + moveq r5, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 7b218 <__cxa_atexit@plt+0x6ded8> │ │ │ │ + bne 794a8 <__cxa_atexit@plt+0x6c168> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 794e0 <__cxa_atexit@plt+0x6c1a0> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r9, [r2, #6] │ │ │ │ + ldr r2, [pc, #152] @ 79500 <__cxa_atexit@plt+0x6c1c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r3, r5, #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 794ec <__cxa_atexit@plt+0x6c1ac> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 794c0 <__cxa_atexit@plt+0x6c180> │ │ │ │ + ldr r3, [pc, #112] @ 79504 <__cxa_atexit@plt+0x6c1c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 794d8 <__cxa_atexit@plt+0x6c198> │ │ │ │ + b 796a0 <__cxa_atexit@plt+0x6c360> │ │ │ │ + ldr r7, [pc, #92] @ 7950c <__cxa_atexit@plt+0x6c1cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #84] @ 79510 <__cxa_atexit@plt+0x6c1d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 79514 <__cxa_atexit@plt+0x6c1d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #20] @ 79508 <__cxa_atexit@plt+0x6c1c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r4, ip, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + moveq r5, #164, 12 @ 0xa400000 │ │ │ │ + moveq r5, #216, 12 @ 0xd800000 │ │ │ │ + moveq r5, #204, 12 @ 0xcc00000 │ │ │ │ + moveq r5, #28, 12 @ 0x1c00000 │ │ │ │ + moveq r5, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 795c0 <__cxa_atexit@plt+0x6c280> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 795a4 <__cxa_atexit@plt+0x6c264> │ │ │ │ + ldr r7, [pc, #168] @ 795f4 <__cxa_atexit@plt+0x6c2b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 795c8 <__cxa_atexit@plt+0x6c288> │ │ │ │ + ldr r7, [pc, #144] @ 795f8 <__cxa_atexit@plt+0x6c2b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 795ac <__cxa_atexit@plt+0x6c26c> │ │ │ │ + ldr r3, [pc, #124] @ 795fc <__cxa_atexit@plt+0x6c2bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #112] @ 79600 <__cxa_atexit@plt+0x6c2c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 795a4 <__cxa_atexit@plt+0x6c264> │ │ │ │ + b 796a0 <__cxa_atexit@plt+0x6c360> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 79610 <__cxa_atexit@plt+0x6c2d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 79604 <__cxa_atexit@plt+0x6c2c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 79608 <__cxa_atexit@plt+0x6c2c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 7960c <__cxa_atexit@plt+0x6c2cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + biceq r4, ip, #56, 12 @ 0x3800000 │ │ │ │ + biceq r4, ip, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + biceq r4, ip, #8, 12 @ 0x800000 │ │ │ │ + moveq r5, #200, 10 @ 0x32000000 │ │ │ │ + biceq r4, ip, #64, 12 @ 0x4000000 │ │ │ │ + biceq r4, ip, #180, 10 @ 0x2d000000 │ │ │ │ + moveq r5, #48, 10 @ 0xc000000 │ │ │ │ + moveq r5, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79678 <__cxa_atexit@plt+0x6c338> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7965c <__cxa_atexit@plt+0x6c31c> │ │ │ │ + ldr r3, [pc, #68] @ 79688 <__cxa_atexit@plt+0x6c348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79670 <__cxa_atexit@plt+0x6c330> │ │ │ │ + b 796a0 <__cxa_atexit@plt+0x6c360> │ │ │ │ + ldr r7, [pc, #44] @ 79690 <__cxa_atexit@plt+0x6c350> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7968c <__cxa_atexit@plt+0x6c34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + moveq r5, #24, 10 @ 0x6000000 │ │ │ │ + moveq r5, #128, 8 @ 0x80000000 │ │ │ │ + moveq r5, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 79758 <__cxa_atexit@plt+0x6c418> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 7b264 <__cxa_atexit@plt+0x6df24> │ │ │ │ + bne 79744 <__cxa_atexit@plt+0x6c404> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7b26c <__cxa_atexit@plt+0x6df2c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79744 <__cxa_atexit@plt+0x6c404> │ │ │ │ + ldr r3, [pc, #196] @ 79794 <__cxa_atexit@plt+0x6c454> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 7973c <__cxa_atexit@plt+0x6c3fc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79744 <__cxa_atexit@plt+0x6c404> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #160] @ 79798 <__cxa_atexit@plt+0x6c458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 79770 <__cxa_atexit@plt+0x6c430> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne 79744 <__cxa_atexit@plt+0x6c404> │ │ │ │ + ldr r3, [pc, #124] @ 7979c <__cxa_atexit@plt+0x6c45c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 79744 <__cxa_atexit@plt+0x6c404> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79780 <__cxa_atexit@plt+0x6c440> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 7978c <__cxa_atexit@plt+0x6c44c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 79790 <__cxa_atexit@plt+0x6c450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 7930c <__cxa_atexit@plt+0x6bfcc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + moveq r5, #152, 6 @ 0x60000002 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + moveq r5, #72, 6 @ 0x20000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79818 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #120] @ 79844 <__cxa_atexit@plt+0x6c504> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7982c <__cxa_atexit@plt+0x6c4ec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne 79818 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ + ldr r3, [pc, #84] @ 79848 <__cxa_atexit@plt+0x6c508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 79818 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79838 <__cxa_atexit@plt+0x6c4f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 7984c <__cxa_atexit@plt+0x6c50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + moveq r5, #196, 4 @ 0x4000000c │ │ │ │ + moveq r5, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne 7989c <__cxa_atexit@plt+0x6c55c> │ │ │ │ + ldr r2, [pc, #76] @ 798bc <__cxa_atexit@plt+0x6c57c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7989c <__cxa_atexit@plt+0x6c55c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 798b0 <__cxa_atexit@plt+0x6c570> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 798c0 <__cxa_atexit@plt+0x6c580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + moveq r5, #64, 4 │ │ │ │ + moveq r5, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 798f0 <__cxa_atexit@plt+0x6c5b0> │ │ │ │ + ldr r7, [pc, #24] @ 798fc <__cxa_atexit@plt+0x6c5bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + moveq r5, #0, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7991c <__cxa_atexit@plt+0x6c5dc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7b2a0 <__cxa_atexit@plt+0x6df60> │ │ │ │ - ldr r8, [pc, #236] @ 7b2bc <__cxa_atexit@plt+0x6df7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #232] @ 7b2c0 <__cxa_atexit@plt+0x6df80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #228] @ 7b2c4 <__cxa_atexit@plt+0x6df84> │ │ │ │ + bcc 79970 <__cxa_atexit@plt+0x6c630> │ │ │ │ + ldr lr, [pc, #76] @ 79980 <__cxa_atexit@plt+0x6c640> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r1, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r8, [pc, #56] @ 79984 <__cxa_atexit@plt+0x6c644> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, ip, #32, 10 @ 0x8000000 │ │ │ │ + biceq r4, ip, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 799c0 <__cxa_atexit@plt+0x6c680> │ │ │ │ + ldr r2, [pc, #36] @ 799c8 <__cxa_atexit@plt+0x6c688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 799cc <__cxa_atexit@plt+0x6c68c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, ip, #228, 2 @ 0x39 │ │ │ │ + biceq r4, ip, #232, 2 @ 0x3a │ │ │ │ + moveq r5, #20, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79a18 <__cxa_atexit@plt+0x6c6d8> │ │ │ │ + ldr r7, [pc, #52] @ 79a28 <__cxa_atexit@plt+0x6c6e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 79a0c <__cxa_atexit@plt+0x6c6cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 79a3c <__cxa_atexit@plt+0x6c6fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 79a2c <__cxa_atexit@plt+0x6c6ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + moveq r5, #128, 2 │ │ │ │ + moveq r5, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79a7c <__cxa_atexit@plt+0x6c73c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7b298 <__cxa_atexit@plt+0x6df58> │ │ │ │ - ldr r2, [pc, #132] @ 7b2b4 <__cxa_atexit@plt+0x6df74> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 79ad8 <__cxa_atexit@plt+0x6c798> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #112] @ 7b2b8 <__cxa_atexit@plt+0x6df78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [pc, #140] @ 79af4 <__cxa_atexit@plt+0x6c7b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #52] @ 7b2b0 <__cxa_atexit@plt+0x6df70> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 79a94 <__cxa_atexit@plt+0x6c754> │ │ │ │ + ldr r7, [pc, #100] @ 79ae8 <__cxa_atexit@plt+0x6c7a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + ldr r7, [pc, #92] @ 79aec <__cxa_atexit@plt+0x6c7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79ac0 <__cxa_atexit@plt+0x6c780> │ │ │ │ + ldr r3, [pc, #72] @ 79af0 <__cxa_atexit@plt+0x6c7b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7b290 <__cxa_atexit@plt+0x6df50> │ │ │ │ - b 7b2d0 <__cxa_atexit@plt+0x6df90> │ │ │ │ + beq 79ad0 <__cxa_atexit@plt+0x6c790> │ │ │ │ + b 79b08 <__cxa_atexit@plt+0x6c7c8> │ │ │ │ + ldr r7, [pc, #48] @ 79af8 <__cxa_atexit@plt+0x6c7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 7b2a4 <__cxa_atexit@plt+0x6df64> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - biceq r3, ip, #144, 24 @ 0x9000 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq r3, ip, #0, 26 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, ip, #20, 2 │ │ │ │ + biceq r4, ip, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r4, ip, #180, 2 @ 0x2d │ │ │ │ + moveq r4, #184, 30 @ 0x2e0 │ │ │ │ + moveq r4, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #5 │ │ │ │ + beq 79b38 <__cxa_atexit@plt+0x6c7f8> │ │ │ │ + cmp r7, #6 │ │ │ │ + bne 79b54 <__cxa_atexit@plt+0x6c814> │ │ │ │ + ldr r7, [pc, #72] @ 79b74 <__cxa_atexit@plt+0x6c834> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r3, [pc, #48] @ 79b70 <__cxa_atexit@plt+0x6c830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79b64 <__cxa_atexit@plt+0x6c824> │ │ │ │ + b 79c14 <__cxa_atexit@plt+0x6c8d4> │ │ │ │ + ldr r7, [pc, #16] @ 79b6c <__cxa_atexit@plt+0x6c82c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + moveq r4, #36, 30 @ 0x90 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq r4, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79b98 <__cxa_atexit@plt+0x6c858> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79bf4 <__cxa_atexit@plt+0x6c8b4> │ │ │ │ + ldr lr, [pc, #76] @ 79c00 <__cxa_atexit@plt+0x6c8c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #72] @ 79c04 <__cxa_atexit@plt+0x6c8c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79bec <__cxa_atexit@plt+0x6c8ac> │ │ │ │ + b 79a3c <__cxa_atexit@plt+0x6c6fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + biceq r3, ip, #208, 30 @ 0x340 │ │ │ │ + moveq r4, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7b304 <__cxa_atexit@plt+0x6dfc4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #144] @ 7b37c <__cxa_atexit@plt+0x6e03c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79c48 <__cxa_atexit@plt+0x6c908> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r1, [pc, #116] @ 79ca4 <__cxa_atexit@plt+0x6c964> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 7b360 <__cxa_atexit@plt+0x6e020> │ │ │ │ + beq 79c88 <__cxa_atexit@plt+0x6c948> │ │ │ │ mov r7, r3 │ │ │ │ - b 7b394 <__cxa_atexit@plt+0x6e054> │ │ │ │ + b 79cb8 <__cxa_atexit@plt+0x6c978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7b36c <__cxa_atexit@plt+0x6e02c> │ │ │ │ - ldr r2, [pc, #100] @ 7b380 <__cxa_atexit@plt+0x6e040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 7b384 <__cxa_atexit@plt+0x6e044> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 79c94 <__cxa_atexit@plt+0x6c954> │ │ │ │ + ldr r7, [pc, #72] @ 79ca8 <__cxa_atexit@plt+0x6c968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ 79cac <__cxa_atexit@plt+0x6c96c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r7, [pc, #76] @ 7b388 <__cxa_atexit@plt+0x6e048> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r7, r7, #3 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - biceq r3, ip, #160, 22 @ 0x28000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + moveq r4, #120, 28 @ 0x780 │ │ │ │ + biceq r4, ip, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7b3fc <__cxa_atexit@plt+0x6e0bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7b4bc <__cxa_atexit@plt+0x6e17c> │ │ │ │ - ldr r7, [pc, #320] @ 7b4f8 <__cxa_atexit@plt+0x6e1b8> │ │ │ │ + bne 79d1c <__cxa_atexit@plt+0x6c9dc> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79d50 <__cxa_atexit@plt+0x6ca10> │ │ │ │ + ldr r7, [pc, #140] @ 79d6c <__cxa_atexit@plt+0x6ca2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #316] @ 7b4fc <__cxa_atexit@plt+0x6e1bc> │ │ │ │ - add lr, pc, lr │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #304] @ 7b500 <__cxa_atexit@plt+0x6e1c0> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + sub r1, r3, #13 │ │ │ │ + ldr lr, [pc, #120] @ 79d70 <__cxa_atexit@plt+0x6ca30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #116] @ 79d74 <__cxa_atexit@plt+0x6ca34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 7b4e4 <__cxa_atexit@plt+0x6e1a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - str r7, [r1] │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq 7b484 <__cxa_atexit@plt+0x6e144> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #12]! │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 7b494 <__cxa_atexit@plt+0x6e154> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7b4cc <__cxa_atexit@plt+0x6e18c> │ │ │ │ - ldr r3, [pc, #172] @ 7b4ec <__cxa_atexit@plt+0x6e1ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #168] @ 7b4f0 <__cxa_atexit@plt+0x6e1b0> │ │ │ │ - add lr, pc, lr │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + b 79d44 <__cxa_atexit@plt+0x6ca04> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79d58 <__cxa_atexit@plt+0x6ca18> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r8, [pc, #156] @ 7b4f4 <__cxa_atexit@plt+0x6e1b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #12]! │ │ │ │ + ldr r7, [pc, #52] @ 79d68 <__cxa_atexit@plt+0x6ca28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 7b4e8 <__cxa_atexit@plt+0x6e1a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b4b0 <__cxa_atexit@plt+0x6e170> │ │ │ │ - mov r5, r2 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #32 │ │ │ │ + b 79d5c <__cxa_atexit@plt+0x6ca1c> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - biceq r3, ip, #132, 20 @ 0x84000 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - biceq r3, ip, #12, 22 @ 0x3000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7b580 <__cxa_atexit@plt+0x6e240> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7b5a8 <__cxa_atexit@plt+0x6e268> │ │ │ │ - ldr r2, [pc, #132] @ 7b5c0 <__cxa_atexit@plt+0x6e280> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, ip, #124, 2 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + biceq r4, ip, #184, 2 @ 0x2e │ │ │ │ + biceq r4, ip, #92, 2 │ │ │ │ + moveq r4, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 79e30 <__cxa_atexit@plt+0x6caf0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 79e08 <__cxa_atexit@plt+0x6cac8> │ │ │ │ + ldr r7, [pc, #184] @ 79e64 <__cxa_atexit@plt+0x6cb24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79e38 <__cxa_atexit@plt+0x6caf8> │ │ │ │ + ldr r7, [pc, #160] @ 79e68 <__cxa_atexit@plt+0x6cb28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 79e10 <__cxa_atexit@plt+0x6cad0> │ │ │ │ + ldr r2, [pc, #140] @ 79e6c <__cxa_atexit@plt+0x6cb2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 7b5c4 <__cxa_atexit@plt+0x6e284> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 7b5c8 <__cxa_atexit@plt+0x6e288> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 7b5bc <__cxa_atexit@plt+0x6e27c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #132] @ 79e70 <__cxa_atexit@plt+0x6cb30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7b59c <__cxa_atexit@plt+0x6e25c> │ │ │ │ + beq 79e24 <__cxa_atexit@plt+0x6cae4> │ │ │ │ mov r5, r3 │ │ │ │ - b 7b190 <__cxa_atexit@plt+0x6de50> │ │ │ │ + b 78868 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #104] @ 79e80 <__cxa_atexit@plt+0x6cb40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - @ instruction: 0xfffff930 │ │ │ │ - @ instruction: 0xfffff9a8 │ │ │ │ - biceq r3, ip, #136, 18 @ 0x220000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 79e74 <__cxa_atexit@plt+0x6cb34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 79e78 <__cxa_atexit@plt+0x6cb38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ 79e7c <__cxa_atexit@plt+0x6cb3c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + biceq r3, ip, #216, 26 @ 0x3600 │ │ │ │ + biceq r3, ip, #80, 28 @ 0x500 │ │ │ │ + @ instruction: 0xffffea84 │ │ │ │ + biceq r3, ip, #172, 26 @ 0x2b00 │ │ │ │ + moveq r4, #24, 26 @ 0x600 │ │ │ │ + biceq r3, ip, #208, 26 @ 0x3400 │ │ │ │ + biceq r3, ip, #68, 26 @ 0x1100 │ │ │ │ + moveq r4, #180, 24 @ 0xb400 │ │ │ │ + moveq r4, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7b620 <__cxa_atexit@plt+0x6e2e0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ 79ebc <__cxa_atexit@plt+0x6cb7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #12] @ 79ec0 <__cxa_atexit@plt+0x6cb80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + moveq r4, #56, 26 @ 0xe00 │ │ │ │ + moveq r4, #68, 26 @ 0x1100 │ │ │ │ + moveq r4, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 79f24 <__cxa_atexit@plt+0x6cbe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 7b618 <__cxa_atexit@plt+0x6e2d8> │ │ │ │ - ldr r3, [pc, #44] @ 7b628 <__cxa_atexit@plt+0x6e2e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 79f1c <__cxa_atexit@plt+0x6cbdc> │ │ │ │ + ldr r3, [pc, #52] @ 79f2c <__cxa_atexit@plt+0x6cbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 79f30 <__cxa_atexit@plt+0x6cbf0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 79f34 <__cxa_atexit@plt+0x6cbf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 7b62c <__cxa_atexit@plt+0x6e2ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 401438 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ - biceq r3, ip, #12, 18 @ 0x30000 │ │ │ │ + moveq r4, #236, 24 @ 0xec00 │ │ │ │ + moveq r4, #248, 24 @ 0xf800 │ │ │ │ + biceq r3, ip, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7b6b4 <__cxa_atexit@plt+0x6e374> │ │ │ │ - ldr r2, [pc, #132] @ 7b6d0 <__cxa_atexit@plt+0x6e390> │ │ │ │ + bhi 79fb4 <__cxa_atexit@plt+0x6cc74> │ │ │ │ + ldr r2, [pc, #124] @ 79fd0 <__cxa_atexit@plt+0x6cc90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 7b6d4 <__cxa_atexit@plt+0x6e394> │ │ │ │ + ldr r1, [pc, #116] @ 79fd4 <__cxa_atexit@plt+0x6cc94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7b6a8 <__cxa_atexit@plt+0x6e368> │ │ │ │ + beq 79fa8 <__cxa_atexit@plt+0x6cc68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 7b6bc <__cxa_atexit@plt+0x6e37c> │ │ │ │ - ldr r3, [pc, #84] @ 7b6d8 <__cxa_atexit@plt+0x6e398> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #80] @ 7b6dc <__cxa_atexit@plt+0x6e39c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 79fbc <__cxa_atexit@plt+0x6cc7c> │ │ │ │ + ldr r3, [pc, #76] @ 79fd8 <__cxa_atexit@plt+0x6cc98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r3, ip, #64, 10 @ 0x10000000 │ │ │ │ - orrseq ip, pc, #168, 20 @ 0xa8000 │ │ │ │ - biceq r3, ip, #224, 14 @ 0x3800000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r3, ip, #40, 24 @ 0x2800 │ │ │ │ + biceq r3, ip, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7b724 <__cxa_atexit@plt+0x6e3e4> │ │ │ │ - ldr r2, [pc, #44] @ 7b730 <__cxa_atexit@plt+0x6e3f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 7b734 <__cxa_atexit@plt+0x6e3f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 7a018 <__cxa_atexit@plt+0x6ccd8> │ │ │ │ + ldr r2, [pc, #36] @ 7a024 <__cxa_atexit@plt+0x6cce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq ip, pc, #40, 20 @ 0x28000 │ │ │ │ - biceq r3, ip, #96, 14 @ 0x1800000 │ │ │ │ - orrseq ip, pc, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b7a4 <__cxa_atexit@plt+0x6e464> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b7b0 <__cxa_atexit@plt+0x6e470> │ │ │ │ - ldr r1, [pc, #84] @ 7b7c0 <__cxa_atexit@plt+0x6e480> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 7b7c4 <__cxa_atexit@plt+0x6e484> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 7b7c8 <__cxa_atexit@plt+0x6e488> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 7b7cc <__cxa_atexit@plt+0x6e48c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, ip, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a090 <__cxa_atexit@plt+0x6cd50> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7a074 <__cxa_atexit@plt+0x6cd34> │ │ │ │ + ldr r3, [pc, #72] @ 7a0a0 <__cxa_atexit@plt+0x6cd60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a088 <__cxa_atexit@plt+0x6cd48> │ │ │ │ + b 7a0b4 <__cxa_atexit@plt+0x6cd74> │ │ │ │ + ldr r7, [pc, #44] @ 7a0a8 <__cxa_atexit@plt+0x6cd68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a0a4 <__cxa_atexit@plt+0x6cd64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, #44, 8 @ 0x2c000000 │ │ │ │ - biceq r3, ip, #48, 8 @ 0x30000000 │ │ │ │ - biceq r3, ip, #20, 8 @ 0x14000000 │ │ │ │ - biceq r3, ip, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + moveq r4, #152, 22 @ 0x26000 │ │ │ │ + biceq r3, ip, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7b850 <__cxa_atexit@plt+0x6e510> │ │ │ │ - ldr lr, [pc, #128] @ 7b870 <__cxa_atexit@plt+0x6e530> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov sl, r6 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #332] @ 7a214 <__cxa_atexit@plt+0x6ced4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ 7b874 <__cxa_atexit@plt+0x6e534> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b844 <__cxa_atexit@plt+0x6e504> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [pc, #328] @ 7a218 <__cxa_atexit@plt+0x6ced8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #324] @ 7a21c <__cxa_atexit@plt+0x6cedc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, r0 │ │ │ │ add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7b85c <__cxa_atexit@plt+0x6e51c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 7b878 <__cxa_atexit@plt+0x6e538> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 7a1f0 <__cxa_atexit@plt+0x6ceb0> │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r1, #44 @ 0x2c │ │ │ │ + bne 7a158 <__cxa_atexit@plt+0x6ce18> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r1, #4]! │ │ │ │ str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str lr, [r1] │ │ │ │ + str r6, [r1, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 7a190 <__cxa_atexit@plt+0x6ce50> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a1a0 <__cxa_atexit@plt+0x6ce60> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add r0, r0, #12 │ │ │ │ + tst r1, #3 │ │ │ │ + bne 7a0d8 <__cxa_atexit@plt+0x6cd98> │ │ │ │ + add r6, sl, r0 │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, #41 @ 0x29 │ │ │ │ + bne 7a17c <__cxa_atexit@plt+0x6ce3c> │ │ │ │ + ldr r2, [pc, #184] @ 7a220 <__cxa_atexit@plt+0x6cee0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7a1b8 <__cxa_atexit@plt+0x6ce78> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7a1c0 <__cxa_atexit@plt+0x6ce80> │ │ │ │ + ldr r7, [pc, #160] @ 7a224 <__cxa_atexit@plt+0x6cee4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #132] @ 7a22c <__cxa_atexit@plt+0x6ceec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 7a204 <__cxa_atexit@plt+0x6cec4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r3, [pc, #76] @ 7a228 <__cxa_atexit@plt+0x6cee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r7, [r2] │ │ │ │ + add r7, r6, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r3, ip, #152, 6 @ 0x60000002 │ │ │ │ - biceq r3, ip, #60, 12 @ 0x3c00000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + biceq r3, ip, #148, 20 @ 0x94000 │ │ │ │ + biceq r3, ip, #64, 20 @ 0x40000 │ │ │ │ + biceq r3, ip, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7b8b8 <__cxa_atexit@plt+0x6e578> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a274 <__cxa_atexit@plt+0x6cf34> │ │ │ │ + ldr r3, [pc, #60] @ 7a290 <__cxa_atexit@plt+0x6cf50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a288 <__cxa_atexit@plt+0x6cf48> │ │ │ │ + b 7a0b4 <__cxa_atexit@plt+0x6cd74> │ │ │ │ + ldr r7, [pc, #24] @ 7a294 <__cxa_atexit@plt+0x6cf54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 7b8c4 <__cxa_atexit@plt+0x6e584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, ip, #196, 10 @ 0x31000000 │ │ │ │ - orrseq ip, pc, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + biceq r3, ip, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a2c0 <__cxa_atexit@plt+0x6cf80> │ │ │ │ + ldr r7, [pc, #76] @ 7a300 <__cxa_atexit@plt+0x6cfc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7a2f0 <__cxa_atexit@plt+0x6cfb0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 7a304 <__cxa_atexit@plt+0x6cfc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, ip, #100, 18 @ 0x190000 │ │ │ │ + biceq r3, ip, #60, 18 @ 0xf0000 │ │ │ │ + moveq r4, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b900 <__cxa_atexit@plt+0x6e5c0> │ │ │ │ - ldr r3, [pc, #36] @ 7b910 <__cxa_atexit@plt+0x6e5d0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7a368 <__cxa_atexit@plt+0x6d028> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7a360 <__cxa_atexit@plt+0x6d020> │ │ │ │ + ldr r3, [pc, #52] @ 7a370 <__cxa_atexit@plt+0x6d030> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #12] @ 7b914 <__cxa_atexit@plt+0x6e5d4> │ │ │ │ + ldr r9, [pc, #48] @ 7a374 <__cxa_atexit@plt+0x6d034> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 7a378 <__cxa_atexit@plt+0x6d038> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + moveq r4, #28, 18 @ 0x70000 │ │ │ │ + moveq r4, #40, 18 @ 0xa0000 │ │ │ │ + biceq r3, ip, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a3bc <__cxa_atexit@plt+0x6d07c> │ │ │ │ + ldr r7, [pc, #48] @ 7a3cc <__cxa_atexit@plt+0x6d08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a3b0 <__cxa_atexit@plt+0x6d070> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a434 <__cxa_atexit@plt+0x6d0f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a3d0 <__cxa_atexit@plt+0x6d090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq ip, pc, #64, 16 @ 0x400000 │ │ │ │ - orrseq ip, pc, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ 7b9b4 <__cxa_atexit@plt+0x6e674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7b96c <__cxa_atexit@plt+0x6e62c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7b974 <__cxa_atexit@plt+0x6e634> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ 7b9b8 <__cxa_atexit@plt+0x6e678> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + moveq r4, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a414 <__cxa_atexit@plt+0x6d0d4> │ │ │ │ + ldr r7, [pc, #48] @ 7a424 <__cxa_atexit@plt+0x6d0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a408 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a434 <__cxa_atexit@plt+0x6d0f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a428 <__cxa_atexit@plt+0x6d0e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + moveq r4, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7a498 <__cxa_atexit@plt+0x6d158> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7a4d0 <__cxa_atexit@plt+0x6d190> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a4b0 <__cxa_atexit@plt+0x6d170> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a4c0 <__cxa_atexit@plt+0x6d180> │ │ │ │ + ldr r3, [pc, #84] @ 7a4d8 <__cxa_atexit@plt+0x6d198> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #52] @ 7a4d4 <__cxa_atexit@plt+0x6d194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, ip, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7b9a8 <__cxa_atexit@plt+0x6e668> │ │ │ │ - ldr r3, [pc, #44] @ 7b9bc <__cxa_atexit@plt+0x6e67c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - orrseq ip, pc, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7b9fc <__cxa_atexit@plt+0x6e6bc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #84] @ 7ba3c <__cxa_atexit@plt+0x6e6fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7ba30 <__cxa_atexit@plt+0x6e6f0> │ │ │ │ - ldr r3, [pc, #40] @ 7ba40 <__cxa_atexit@plt+0x6e700> │ │ │ │ + bcc 7a518 <__cxa_atexit@plt+0x6d1d8> │ │ │ │ + ldr r3, [pc, #36] @ 7a524 <__cxa_atexit@plt+0x6d1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - orrseq ip, pc, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r6, r3, #3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a568 <__cxa_atexit@plt+0x6d228> │ │ │ │ + ldr r7, [pc, #48] @ 7a578 <__cxa_atexit@plt+0x6d238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a55c <__cxa_atexit@plt+0x6d21c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a5e0 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a57c <__cxa_atexit@plt+0x6d23c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + moveq r4, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a5c0 <__cxa_atexit@plt+0x6d280> │ │ │ │ + ldr r7, [pc, #48] @ 7a5d0 <__cxa_atexit@plt+0x6d290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a5b4 <__cxa_atexit@plt+0x6d274> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a5e0 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a5d4 <__cxa_atexit@plt+0x6d294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + moveq r4, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 7bab4 <__cxa_atexit@plt+0x6e774> │ │ │ │ - ldr r6, [pc, #244] @ 7bb64 <__cxa_atexit@plt+0x6e824> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7bb48 <__cxa_atexit@plt+0x6e808> │ │ │ │ - ldr r6, [pc, #228] @ 7bb68 <__cxa_atexit@plt+0x6e828> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + bne 7a644 <__cxa_atexit@plt+0x6d304> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7a67c <__cxa_atexit@plt+0x6d33c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r6, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7bb48 <__cxa_atexit@plt+0x6e808> │ │ │ │ - mov r6, r8 │ │ │ │ - b 7bbd4 <__cxa_atexit@plt+0x6e894> │ │ │ │ + beq 7a65c <__cxa_atexit@plt+0x6d31c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7bb54 <__cxa_atexit@plt+0x6e814> │ │ │ │ - ldr r3, [pc, #160] @ 7bb6c <__cxa_atexit@plt+0x6e82c> │ │ │ │ + bcc 7a66c <__cxa_atexit@plt+0x6d32c> │ │ │ │ + ldr r3, [pc, #84] @ 7a684 <__cxa_atexit@plt+0x6d344> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #156] @ 7bb70 <__cxa_atexit@plt+0x6e830> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r3, [r8, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #136] @ 7bb74 <__cxa_atexit@plt+0x6e834> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #52] @ 7a680 <__cxa_atexit@plt+0x6d340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - sub r1, r6, #42 @ 0x2a │ │ │ │ - ldr r9, [pc, #116] @ 7bb78 <__cxa_atexit@plt+0x6e838> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #112] @ 7bb7c <__cxa_atexit@plt+0x6e83c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr sl, [pc, #104] @ 7bb80 <__cxa_atexit@plt+0x6e840> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str sl, [r8, #12] │ │ │ │ - add r0, r8, #16 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - str r1, [r8, #28] │ │ │ │ - str sl, [r8, #32] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #44]! @ 0x2c │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - biceq r3, ip, #188 @ 0xbc │ │ │ │ - biceq r3, ip, #136, 6 @ 0x20000002 │ │ │ │ - biceq r3, ip, #200, 4 @ 0x8000000c │ │ │ │ - biceq r3, ip, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, ip, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 7bbc8 <__cxa_atexit@plt+0x6e888> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a6c4 <__cxa_atexit@plt+0x6d384> │ │ │ │ + ldr r3, [pc, #36] @ 7a6d0 <__cxa_atexit@plt+0x6d390> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7a794 <__cxa_atexit@plt+0x6d454> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7a76c <__cxa_atexit@plt+0x6d42c> │ │ │ │ + ldr r7, [pc, #196] @ 7a7c8 <__cxa_atexit@plt+0x6d488> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7a79c <__cxa_atexit@plt+0x6d45c> │ │ │ │ + ldr r2, [pc, #172] @ 7a7cc <__cxa_atexit@plt+0x6d48c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r1, [pc, #164] @ 7a7d0 <__cxa_atexit@plt+0x6d490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7a774 <__cxa_atexit@plt+0x6d434> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + ldr r1, [pc, #128] @ 7a7d4 <__cxa_atexit@plt+0x6d494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7bbc0 <__cxa_atexit@plt+0x6e880> │ │ │ │ - b 7bbd4 <__cxa_atexit@plt+0x6e894> │ │ │ │ + beq 7a788 <__cxa_atexit@plt+0x6d448> │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a0b4 <__cxa_atexit@plt+0x6cd74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7bd18 <__cxa_atexit@plt+0x6e9d8> │ │ │ │ - ldr sl, [pc, #308] @ 7bd28 <__cxa_atexit@plt+0x6e9e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq 7bc74 <__cxa_atexit@plt+0x6e934> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne 7bcc4 <__cxa_atexit@plt+0x6e984> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #272] @ 7bd44 <__cxa_atexit@plt+0x6ea04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #264] @ 7bd48 <__cxa_atexit@plt+0x6ea08> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov sl, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - add r0, r9, #1 │ │ │ │ - add r9, r3, #12 │ │ │ │ - stm r9, {r0, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r0, [pc, #232] @ 7bd4c <__cxa_atexit@plt+0x6ea0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - b 7bd08 <__cxa_atexit@plt+0x6e9c8> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #184] @ 7bd38 <__cxa_atexit@plt+0x6e9f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - sub sl, ip, #1 │ │ │ │ - and r2, sl, #7 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - add r2, r2, #8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #148] @ 7bd3c <__cxa_atexit@plt+0x6e9fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #132] @ 7bd40 <__cxa_atexit@plt+0x6ea00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b 7bd00 <__cxa_atexit@plt+0x6e9c0> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ 7bd2c <__cxa_atexit@plt+0x6e9ec> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 7bd30 <__cxa_atexit@plt+0x6e9f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ 7bd34 <__cxa_atexit@plt+0x6e9f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r2, r3, #24 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, ip, #144, 4 │ │ │ │ - biceq r3, ip, #160, 2 @ 0x28 │ │ │ │ - biceq r2, ip, #208, 28 @ 0xd00 │ │ │ │ - biceq r3, ip, #136, 2 @ 0x22 │ │ │ │ - biceq r2, ip, #40, 30 @ 0xa0 │ │ │ │ - biceq r3, ip, #196, 2 @ 0x31 │ │ │ │ - biceq r3, ip, #180, 2 @ 0x2d │ │ │ │ - biceq r2, ip, #116, 30 @ 0x1d0 │ │ │ │ - biceq r3, ip, #44, 4 @ 0xc0000002 │ │ │ │ - biceq r3, ip, #12, 4 @ 0xc0000000 │ │ │ │ - orrseq ip, pc, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7bdbc <__cxa_atexit@plt+0x6ea7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7bdc8 <__cxa_atexit@plt+0x6ea88> │ │ │ │ - ldr r1, [pc, #84] @ 7bdd8 <__cxa_atexit@plt+0x6ea98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 7bddc <__cxa_atexit@plt+0x6ea9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 7bde0 <__cxa_atexit@plt+0x6eaa0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 7bde4 <__cxa_atexit@plt+0x6eaa4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + ldr r7, [pc, #104] @ 7a7e4 <__cxa_atexit@plt+0x6d4a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc3f8 <__cxa_atexit@plt+0x3ef0b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, ip, #20, 28 @ 0x140 │ │ │ │ - biceq r2, ip, #24, 28 @ 0x180 │ │ │ │ - biceq r2, ip, #252, 26 @ 0x3f00 │ │ │ │ - biceq r3, ip, #36 @ 0x24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 401338 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ - orrseq ip, pc, #64, 6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 7a7d8 <__cxa_atexit@plt+0x6d498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 7a7dc <__cxa_atexit@plt+0x6d49c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #137 @ 0x89 │ │ │ │ + ldr r5, [pc, #40] @ 7a7e0 <__cxa_atexit@plt+0x6d4a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + biceq r3, ip, #128, 8 @ 0x80000000 │ │ │ │ + biceq r3, ip, #120, 8 @ 0x78000000 │ │ │ │ + biceq r3, ip, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + moveq r4, #140, 8 @ 0x8c000000 │ │ │ │ + biceq r3, ip, #100, 10 @ 0x19000000 │ │ │ │ + biceq r3, ip, #224, 6 @ 0x80000003 │ │ │ │ + biceq r3, ip, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7beb4 <__cxa_atexit@plt+0x6eb74> │ │ │ │ - ldr r6, [pc, #196] @ 7bee8 <__cxa_atexit@plt+0x6eba8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a828 <__cxa_atexit@plt+0x6d4e8> │ │ │ │ + ldr r7, [pc, #48] @ 7a838 <__cxa_atexit@plt+0x6d4f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7bea0 <__cxa_atexit@plt+0x6eb60> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7bec0 <__cxa_atexit@plt+0x6eb80> │ │ │ │ - ldr lr, [pc, #156] @ 7beec <__cxa_atexit@plt+0x6ebac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-4]! │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7bed4 <__cxa_atexit@plt+0x6eb94> │ │ │ │ - ldr r3, [pc, #100] @ 7bef4 <__cxa_atexit@plt+0x6ebb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + beq 7a81c <__cxa_atexit@plt+0x6d4dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a8a0 <__cxa_atexit@plt+0x6d560> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a83c <__cxa_atexit@plt+0x6d4fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + moveq r4, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a880 <__cxa_atexit@plt+0x6d540> │ │ │ │ + ldr r7, [pc, #48] @ 7a890 <__cxa_atexit@plt+0x6d550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a874 <__cxa_atexit@plt+0x6d534> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a8a0 <__cxa_atexit@plt+0x6d560> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 7bef0 <__cxa_atexit@plt+0x6ebb0> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a894 <__cxa_atexit@plt+0x6d554> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + moveq r4, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7a904 <__cxa_atexit@plt+0x6d5c4> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7a93c <__cxa_atexit@plt+0x6d5fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7a91c <__cxa_atexit@plt+0x6d5dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a92c <__cxa_atexit@plt+0x6d5ec> │ │ │ │ + ldr r3, [pc, #84] @ 7a944 <__cxa_atexit@plt+0x6d604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #52] @ 7a940 <__cxa_atexit@plt+0x6d600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - orrseq ip, pc, #108, 4 @ 0xc0000006 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - orrseq ip, pc, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, ip, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7bf70 <__cxa_atexit@plt+0x6ec30> │ │ │ │ - ldr lr, [pc, #112] @ 7bf90 <__cxa_atexit@plt+0x6ec50> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7bf7c <__cxa_atexit@plt+0x6ec3c> │ │ │ │ - ldr r3, [pc, #56] @ 7bf98 <__cxa_atexit@plt+0x6ec58> │ │ │ │ + bcc 7a984 <__cxa_atexit@plt+0x6d644> │ │ │ │ + ldr r3, [pc, #36] @ 7a990 <__cxa_atexit@plt+0x6d650> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #16] @ 7bf94 <__cxa_atexit@plt+0x6ec54> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7a9d4 <__cxa_atexit@plt+0x6d694> │ │ │ │ + ldr r7, [pc, #48] @ 7a9e4 <__cxa_atexit@plt+0x6d6a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7a9c8 <__cxa_atexit@plt+0x6d688> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a9e8 <__cxa_atexit@plt+0x6d6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - orrseq ip, pc, #196, 2 @ 0x31 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + moveq r4, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c03c <__cxa_atexit@plt+0x6ecfc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7c044 <__cxa_atexit@plt+0x6ed04> │ │ │ │ - ldr r1, [pc, #144] @ 7c068 <__cxa_atexit@plt+0x6ed28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #140] @ 7c06c <__cxa_atexit@plt+0x6ed2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #124] @ 7c070 <__cxa_atexit@plt+0x6ed30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #112] @ 7c074 <__cxa_atexit@plt+0x6ed34> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #108] @ 7c078 <__cxa_atexit@plt+0x6ed38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r8, r3, #16 │ │ │ │ - stm r8, {r2, r3, r9} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7c04c <__cxa_atexit@plt+0x6ed0c> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 7c064 <__cxa_atexit@plt+0x6ed24> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7aa2c <__cxa_atexit@plt+0x6d6ec> │ │ │ │ + ldr r7, [pc, #48] @ 7aa3c <__cxa_atexit@plt+0x6d6fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7aa20 <__cxa_atexit@plt+0x6d6e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7aa40 <__cxa_atexit@plt+0x6d700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - orrseq ip, pc, #252 @ 0xfc │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - biceq r2, ip, #180, 22 @ 0x2d000 │ │ │ │ - biceq r2, ip, #152, 22 @ 0x26000 │ │ │ │ - biceq r2, ip, #200, 26 @ 0x3200 │ │ │ │ - orrseq ip, pc, #200 @ 0xc8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + moveq r4, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c138 <__cxa_atexit@plt+0x6edf8> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c150 <__cxa_atexit@plt+0x6ee10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7c15c <__cxa_atexit@plt+0x6ee1c> │ │ │ │ - ldr r3, [pc, #212] @ 7c19c <__cxa_atexit@plt+0x6ee5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7aab0 <__cxa_atexit@plt+0x6d770> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7aae8 <__cxa_atexit@plt+0x6d7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7aac8 <__cxa_atexit@plt+0x6d788> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7aad8 <__cxa_atexit@plt+0x6d798> │ │ │ │ + ldr r3, [pc, #84] @ 7aaf0 <__cxa_atexit@plt+0x6d7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ 7c1a0 <__cxa_atexit@plt+0x6ee60> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ 7c1a4 <__cxa_atexit@plt+0x6ee64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #113 @ 0x71 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ 7c1a8 <__cxa_atexit@plt+0x6ee68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ 7c1ac <__cxa_atexit@plt+0x6ee6c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ 7c1b0 <__cxa_atexit@plt+0x6ee70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #88] @ 7c198 <__cxa_atexit@plt+0x6ee58> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #52] @ 7aaec <__cxa_atexit@plt+0x6d7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, ip, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7ab30 <__cxa_atexit@plt+0x6d7f0> │ │ │ │ + ldr r3, [pc, #36] @ 7ab3c <__cxa_atexit@plt+0x6d7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ab80 <__cxa_atexit@plt+0x6d840> │ │ │ │ + ldr r7, [pc, #48] @ 7ab90 <__cxa_atexit@plt+0x6d850> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7ab74 <__cxa_atexit@plt+0x6d834> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7abf8 <__cxa_atexit@plt+0x6d8b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b 7c168 <__cxa_atexit@plt+0x6ee28> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 7c190 <__cxa_atexit@plt+0x6ee50> │ │ │ │ + ldr r7, [pc, #12] @ 7ab94 <__cxa_atexit@plt+0x6d854> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 7c194 <__cxa_atexit@plt+0x6ee54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #113 @ 0x71 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #224, 30 @ 0x380 │ │ │ │ - biceq r2, ip, #40, 20 @ 0x28000 │ │ │ │ - orrseq ip, pc, #32 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - biceq r2, ip, #192, 20 @ 0xc0000 │ │ │ │ - biceq r2, ip, #180, 20 @ 0xb4000 │ │ │ │ - biceq r2, ip, #152, 20 @ 0x98000 │ │ │ │ - biceq r2, ip, #200, 24 @ 0xc800 │ │ │ │ - orrseq fp, pc, #144, 30 @ 0x240 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + moveq r4, #60, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c270 <__cxa_atexit@plt+0x6ef30> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c288 <__cxa_atexit@plt+0x6ef48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7c294 <__cxa_atexit@plt+0x6ef54> │ │ │ │ - ldr r3, [pc, #212] @ 7c2d4 <__cxa_atexit@plt+0x6ef94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ 7c2d8 <__cxa_atexit@plt+0x6ef98> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ 7c2dc <__cxa_atexit@plt+0x6ef9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - add r3, r3, #768 @ 0x300 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ 7c2e0 <__cxa_atexit@plt+0x6efa0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ 7c2e4 <__cxa_atexit@plt+0x6efa4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ 7c2e8 <__cxa_atexit@plt+0x6efa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #88] @ 7c2d0 <__cxa_atexit@plt+0x6ef90> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7abd8 <__cxa_atexit@plt+0x6d898> │ │ │ │ + ldr r7, [pc, #48] @ 7abe8 <__cxa_atexit@plt+0x6d8a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7abcc <__cxa_atexit@plt+0x6d88c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7abf8 <__cxa_atexit@plt+0x6d8b8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b 7c2a0 <__cxa_atexit@plt+0x6ef60> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 7c2c8 <__cxa_atexit@plt+0x6ef88> │ │ │ │ + ldr r7, [pc, #12] @ 7abec <__cxa_atexit@plt+0x6d8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 7c2cc <__cxa_atexit@plt+0x6ef8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r8, r0, #768 @ 0x300 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #168, 28 @ 0xa80 │ │ │ │ - biceq r2, ip, #240, 16 @ 0xf00000 │ │ │ │ - orrseq fp, pc, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - biceq r2, ip, #136, 18 @ 0x220000 │ │ │ │ - biceq r2, ip, #124, 18 @ 0x1f0000 │ │ │ │ - biceq r2, ip, #96, 18 @ 0x180000 │ │ │ │ - biceq r2, ip, #144, 22 @ 0x24000 │ │ │ │ - orrseq fp, pc, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + moveq r4, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c3a8 <__cxa_atexit@plt+0x6f068> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7c3c0 <__cxa_atexit@plt+0x6f080> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7c3cc <__cxa_atexit@plt+0x6f08c> │ │ │ │ - ldr r3, [pc, #212] @ 7c40c <__cxa_atexit@plt+0x6f0cc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7ac5c <__cxa_atexit@plt+0x6d91c> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ 7ac94 <__cxa_atexit@plt+0x6d954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7ac74 <__cxa_atexit@plt+0x6d934> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ac84 <__cxa_atexit@plt+0x6d944> │ │ │ │ + ldr r3, [pc, #84] @ 7ac9c <__cxa_atexit@plt+0x6d95c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ 7c410 <__cxa_atexit@plt+0x6f0d0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ 7c414 <__cxa_atexit@plt+0x6f0d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #97 @ 0x61 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ 7c418 <__cxa_atexit@plt+0x6f0d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ 7c41c <__cxa_atexit@plt+0x6f0dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ 7c420 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #88] @ 7c408 <__cxa_atexit@plt+0x6f0c8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r7, [pc, #52] @ 7ac98 <__cxa_atexit@plt+0x6d958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r2, ip, #52, 30 @ 0xd0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7acdc <__cxa_atexit@plt+0x6d99c> │ │ │ │ + ldr r3, [pc, #36] @ 7ace8 <__cxa_atexit@plt+0x6d9a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7ad3c <__cxa_atexit@plt+0x6d9fc> │ │ │ │ + ldr r7, [pc, #64] @ 7ad50 <__cxa_atexit@plt+0x6da10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7ad30 <__cxa_atexit@plt+0x6d9f0> │ │ │ │ + ldr r7, [pc, #48] @ 7ad54 <__cxa_atexit@plt+0x6da14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b 7c3d8 <__cxa_atexit@plt+0x6f098> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 7c400 <__cxa_atexit@plt+0x6f0c0> │ │ │ │ + ldr r7, [pc, #20] @ 7ad58 <__cxa_atexit@plt+0x6da18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 7c404 <__cxa_atexit@plt+0x6f0c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #97 @ 0x61 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #112, 26 @ 0x1c00 │ │ │ │ - biceq r2, ip, #184, 14 @ 0x2e00000 │ │ │ │ - orrseq fp, pc, #192, 26 @ 0x3000 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - biceq r2, ip, #80, 16 @ 0x500000 │ │ │ │ - biceq r2, ip, #68, 16 @ 0x440000 │ │ │ │ - biceq r2, ip, #40, 16 @ 0x280000 │ │ │ │ - biceq r2, ip, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + moveq r3, #164, 30 @ 0x290 │ │ │ │ + moveq r3, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7ad7c <__cxa_atexit@plt+0x6da3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7adb4 <__cxa_atexit@plt+0x6da74> │ │ │ │ + ldr r2, [pc, #40] @ 7adcc <__cxa_atexit@plt+0x6da8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 7add0 <__cxa_atexit@plt+0x6da90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r2, ip, #112, 28 @ 0x700 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + moveq r3, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7c464 <__cxa_atexit@plt+0x6f124> │ │ │ │ - ldr r3, [pc, #40] @ 7c474 <__cxa_atexit@plt+0x6f134> │ │ │ │ + bhi 7ae34 <__cxa_atexit@plt+0x6daf4> │ │ │ │ + ldr r2, [pc, #72] @ 7ae40 <__cxa_atexit@plt+0x6db00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 7ae44 <__cxa_atexit@plt+0x6db04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7ae2c <__cxa_atexit@plt+0x6daec> │ │ │ │ + ldr r3, [pc, #40] @ 7ae48 <__cxa_atexit@plt+0x6db08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 7c478 <__cxa_atexit@plt+0x6f138> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r2, ip, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, ip, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq r3, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7ae6c <__cxa_atexit@plt+0x6db2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c4b0 <__cxa_atexit@plt+0x6f170> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7aea4 <__cxa_atexit@plt+0x6db64> │ │ │ │ + ldr r2, [pc, #40] @ 7aebc <__cxa_atexit@plt+0x6db7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7c4b4 <__cxa_atexit@plt+0x6f174> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r2, ip, #108, 14 @ 0x1b00000 │ │ │ │ - biceq r2, ip, #56, 14 @ 0xe00000 │ │ │ │ - orrseq fp, pc, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r3, [pc, #20] @ 7aec0 <__cxa_atexit@plt+0x6db80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r2, ip, #128, 26 @ 0x2000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 3fc860 <__cxa_atexit@plt+0x3ef520> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c564 <__cxa_atexit@plt+0x6f224> │ │ │ │ - ldr r7, [pc, #192] @ 7c5a0 <__cxa_atexit@plt+0x6f260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7c550 <__cxa_atexit@plt+0x6f210> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7c578 <__cxa_atexit@plt+0x6f238> │ │ │ │ - ldr lr, [pc, #156] @ 7c5a4 <__cxa_atexit@plt+0x6f264> │ │ │ │ + bhi 7af5c <__cxa_atexit@plt+0x6dc1c> │ │ │ │ + ldr lr, [pc, #132] @ 7af7c <__cxa_atexit@plt+0x6dc3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ 7af80 <__cxa_atexit@plt+0x6dc40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7af50 <__cxa_atexit@plt+0x6dc10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7af68 <__cxa_atexit@plt+0x6dc28> │ │ │ │ + ldr r3, [pc, #84] @ 7af84 <__cxa_atexit@plt+0x6dc44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r2, ip, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7afc8 <__cxa_atexit@plt+0x6dc88> │ │ │ │ + ldr r2, [pc, #40] @ 7afd4 <__cxa_atexit@plt+0x6dc94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c58c <__cxa_atexit@plt+0x6f24c> │ │ │ │ - ldr r2, [pc, #112] @ 7c5b0 <__cxa_atexit@plt+0x6f270> │ │ │ │ + b 3fc650 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + moveq r3, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7b038 <__cxa_atexit@plt+0x6dcf8> │ │ │ │ + ldr r2, [pc, #72] @ 7b044 <__cxa_atexit@plt+0x6dd04> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 7b048 <__cxa_atexit@plt+0x6dd08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b030 <__cxa_atexit@plt+0x6dcf0> │ │ │ │ + ldr r3, [pc, #40] @ 7b04c <__cxa_atexit@plt+0x6dd0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7c5ac <__cxa_atexit@plt+0x6f26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, ip, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq r3, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7b070 <__cxa_atexit@plt+0x6dd30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b0a8 <__cxa_atexit@plt+0x6dd68> │ │ │ │ + ldr r2, [pc, #40] @ 7b0c0 <__cxa_atexit@plt+0x6dd80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7b0c4 <__cxa_atexit@plt+0x6dd84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r2, ip, #124, 22 @ 0x1f000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + moveq r3, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7b128 <__cxa_atexit@plt+0x6dde8> │ │ │ │ + ldr r2, [pc, #72] @ 7b134 <__cxa_atexit@plt+0x6ddf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 7b138 <__cxa_atexit@plt+0x6ddf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b120 <__cxa_atexit@plt+0x6dde0> │ │ │ │ + ldr r3, [pc, #40] @ 7b13c <__cxa_atexit@plt+0x6ddfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #20] @ 7c5a8 <__cxa_atexit@plt+0x6f268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - orrseq fp, pc, #180, 22 @ 0x2d000 │ │ │ │ - orrseq fp, pc, #12, 24 @ 0xc00 │ │ │ │ - @ instruction: 0xfffff3e0 │ │ │ │ - orrseq fp, pc, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, ip, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + moveq r3, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r3, [pc, #12] @ 7b160 <__cxa_atexit@plt+0x6de20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b198 <__cxa_atexit@plt+0x6de58> │ │ │ │ + ldr r2, [pc, #40] @ 7b1b0 <__cxa_atexit@plt+0x6de70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 7b1b4 <__cxa_atexit@plt+0x6de74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r2, ip, #140, 20 @ 0x8c000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7b240 <__cxa_atexit@plt+0x6df00> │ │ │ │ + ldr r6, [pc, #132] @ 7b260 <__cxa_atexit@plt+0x6df20> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 7b264 <__cxa_atexit@plt+0x6df24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7b230 <__cxa_atexit@plt+0x6def0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7c62c <__cxa_atexit@plt+0x6f2ec> │ │ │ │ - ldr lr, [pc, #112] @ 7c64c <__cxa_atexit@plt+0x6f30c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c638 <__cxa_atexit@plt+0x6f2f8> │ │ │ │ - ldr r3, [pc, #56] @ 7c654 <__cxa_atexit@plt+0x6f314> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 7b250 <__cxa_atexit@plt+0x6df10> │ │ │ │ + ldr r3, [pc, #80] @ 7b268 <__cxa_atexit@plt+0x6df28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r2, ip, #156, 18 @ 0x270000 │ │ │ │ + biceq r2, ip, #8, 26 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7b2a8 <__cxa_atexit@plt+0x6df68> │ │ │ │ + ldr r3, [pc, #36] @ 7b2b4 <__cxa_atexit@plt+0x6df74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #16] @ 7c650 <__cxa_atexit@plt+0x6f310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r2, ip, #144, 24 @ 0x9000 │ │ │ │ + moveq r3, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b2f4 <__cxa_atexit@plt+0x6dfb4> │ │ │ │ + ldr r2, [pc, #36] @ 7b2fc <__cxa_atexit@plt+0x6dfbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7b300 <__cxa_atexit@plt+0x6dfc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - orrseq fp, pc, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - orrseq fp, pc, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + moveq r3, #16, 20 @ 0x10000 │ │ │ │ + biceq r2, ip, #168, 16 @ 0xa80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b33c <__cxa_atexit@plt+0x6dffc> │ │ │ │ + ldr r2, [pc, #36] @ 7b344 <__cxa_atexit@plt+0x6e004> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 7b348 <__cxa_atexit@plt+0x6e008> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r2, ip, #104, 16 @ 0x680000 │ │ │ │ + biceq r2, ip, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c6d8 <__cxa_atexit@plt+0x6f398> │ │ │ │ - ldr r7, [pc, #140] @ 7c708 <__cxa_atexit@plt+0x6f3c8> │ │ │ │ + bhi 7b3a4 <__cxa_atexit@plt+0x6e064> │ │ │ │ + ldr r2, [pc, #88] @ 7b3c0 <__cxa_atexit@plt+0x6e080> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b3ac <__cxa_atexit@plt+0x6e06c> │ │ │ │ + ldr r7, [pc, #64] @ 7b3c4 <__cxa_atexit@plt+0x6e084> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c6c8 <__cxa_atexit@plt+0x6f388> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c6e8 <__cxa_atexit@plt+0x6f3a8> │ │ │ │ - ldr r3, [pc, #108] @ 7c718 <__cxa_atexit@plt+0x6f3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 7c71c <__cxa_atexit@plt+0x6f3dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + beq 7b398 <__cxa_atexit@plt+0x6e058> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7abf8 <__cxa_atexit@plt+0x6d8b8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7c714 <__cxa_atexit@plt+0x6f3d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b3c8 <__cxa_atexit@plt+0x6e088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7c70c <__cxa_atexit@plt+0x6f3cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 7c710 <__cxa_atexit@plt+0x6f3d0> │ │ │ │ + biceq r2, ip, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + moveq r3, #16, 18 @ 0x40000 │ │ │ │ + moveq r3, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b408 <__cxa_atexit@plt+0x6e0c8> │ │ │ │ + ldr r2, [pc, #36] @ 7b410 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7b414 <__cxa_atexit@plt+0x6e0d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + moveq r3, #252, 16 @ 0xfc0000 │ │ │ │ + biceq r2, ip, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b450 <__cxa_atexit@plt+0x6e110> │ │ │ │ + ldr r2, [pc, #36] @ 7b458 <__cxa_atexit@plt+0x6e118> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 7b45c <__cxa_atexit@plt+0x6e11c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq fp, pc, #88, 20 @ 0x58000 │ │ │ │ - biceq r2, ip, #88, 10 @ 0x16000000 │ │ │ │ - orrseq fp, pc, #176, 20 @ 0xb0000 │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - biceq r2, ip, #152, 10 @ 0x26000000 │ │ │ │ - orrseq fp, pc, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ + biceq r2, ip, #84, 14 @ 0x1500000 │ │ │ │ + biceq r2, ip, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c76c <__cxa_atexit@plt+0x6f42c> │ │ │ │ - ldr r3, [pc, #56] @ 7c788 <__cxa_atexit@plt+0x6f448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7c78c <__cxa_atexit@plt+0x6f44c> │ │ │ │ + bhi 7b4b8 <__cxa_atexit@plt+0x6e178> │ │ │ │ + ldr r2, [pc, #88] @ 7b4d4 <__cxa_atexit@plt+0x6e194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 7c790 <__cxa_atexit@plt+0x6f450> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b4c0 <__cxa_atexit@plt+0x6e180> │ │ │ │ + ldr r7, [pc, #64] @ 7b4d8 <__cxa_atexit@plt+0x6e198> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 7c794 <__cxa_atexit@plt+0x6f454> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b4ac <__cxa_atexit@plt+0x6e16c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff1d0 │ │ │ │ - biceq r2, ip, #248, 8 @ 0xf8000000 │ │ │ │ - orrseq fp, pc, #212, 18 @ 0x350000 │ │ │ │ - biceq r2, ip, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c7d0 <__cxa_atexit@plt+0x6f490> │ │ │ │ - ldr r8, [pc, #40] @ 7c7e8 <__cxa_atexit@plt+0x6f4a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401440 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - ldr r7, [pc, #20] @ 7c7ec <__cxa_atexit@plt+0x6f4ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #208, 18 @ 0x340000 │ │ │ │ - orrseq fp, pc, #192, 18 @ 0x300000 │ │ │ │ - orrseq fp, pc, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c834 <__cxa_atexit@plt+0x6f4f4> │ │ │ │ - ldr r1, [pc, #48] @ 7c848 <__cxa_atexit@plt+0x6f508> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 7c84c <__cxa_atexit@plt+0x6f50c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 7c850 <__cxa_atexit@plt+0x6f510> │ │ │ │ + ldr r7, [pc, #20] @ 7b4dc <__cxa_atexit@plt+0x6e19c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #144, 18 @ 0x240000 │ │ │ │ - orrseq fp, pc, #120, 18 @ 0x1e0000 │ │ │ │ - orrseq fp, pc, #124, 18 @ 0x1f0000 │ │ │ │ - orrseq fp, pc, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r2, ip, #12, 14 @ 0x300000 │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + moveq r3, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c8d4 <__cxa_atexit@plt+0x6f594> │ │ │ │ - ldr r7, [pc, #140] @ 7c904 <__cxa_atexit@plt+0x6f5c4> │ │ │ │ + bhi 7b538 <__cxa_atexit@plt+0x6e1f8> │ │ │ │ + ldr r2, [pc, #88] @ 7b554 <__cxa_atexit@plt+0x6e214> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b540 <__cxa_atexit@plt+0x6e200> │ │ │ │ + ldr r7, [pc, #64] @ 7b558 <__cxa_atexit@plt+0x6e218> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c8c4 <__cxa_atexit@plt+0x6f584> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c8e4 <__cxa_atexit@plt+0x6f5a4> │ │ │ │ - ldr r3, [pc, #108] @ 7c914 <__cxa_atexit@plt+0x6f5d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 7c918 <__cxa_atexit@plt+0x6f5d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + beq 7b52c <__cxa_atexit@plt+0x6e1ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7c910 <__cxa_atexit@plt+0x6f5d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 7c908 <__cxa_atexit@plt+0x6f5c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 7c90c <__cxa_atexit@plt+0x6f5cc> │ │ │ │ + ldr r7, [pc, #20] @ 7b55c <__cxa_atexit@plt+0x6e21c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq fp, pc, #100, 14 @ 0x1900000 │ │ │ │ - orrseq fp, pc, #84, 16 @ 0x540000 │ │ │ │ - orrseq fp, pc, #244, 16 @ 0xf40000 │ │ │ │ - @ instruction: 0xfffff078 │ │ │ │ - orrseq fp, pc, #160, 14 @ 0x2800000 │ │ │ │ - orrseq fp, pc, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ + biceq r2, ip, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0xfffff530 │ │ │ │ + moveq r3, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c968 <__cxa_atexit@plt+0x6f628> │ │ │ │ - ldr r3, [pc, #56] @ 7c984 <__cxa_atexit@plt+0x6f644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7c988 <__cxa_atexit@plt+0x6f648> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #28] @ 7c98c <__cxa_atexit@plt+0x6f64c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 7c990 <__cxa_atexit@plt+0x6f650> │ │ │ │ + bhi 7b5b8 <__cxa_atexit@plt+0x6e278> │ │ │ │ + ldr r2, [pc, #88] @ 7b5d4 <__cxa_atexit@plt+0x6e294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b5c0 <__cxa_atexit@plt+0x6e280> │ │ │ │ + ldr r7, [pc, #64] @ 7b5d8 <__cxa_atexit@plt+0x6e298> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b5ac <__cxa_atexit@plt+0x6e26c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a8a0 <__cxa_atexit@plt+0x6d560> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #4, 14 @ 0x100000 │ │ │ │ - @ instruction: 0xffffefcc │ │ │ │ - orrseq fp, pc, #224, 12 @ 0xe000000 │ │ │ │ - orrseq fp, pc, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c9cc <__cxa_atexit@plt+0x6f68c> │ │ │ │ - ldr r8, [pc, #40] @ 7c9e4 <__cxa_atexit@plt+0x6f6a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r7, [pc, #20] @ 7c9e8 <__cxa_atexit@plt+0x6f6a8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b5dc <__cxa_atexit@plt+0x6e29c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #20, 16 @ 0x140000 │ │ │ │ - orrseq fp, pc, #4, 16 @ 0x40000 │ │ │ │ - orrseq fp, pc, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + biceq r2, ip, #12, 12 @ 0xc00000 │ │ │ │ + @ instruction: 0xfffff304 │ │ │ │ + moveq r3, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ca6c <__cxa_atexit@plt+0x6f72c> │ │ │ │ - ldr r7, [pc, #140] @ 7ca9c <__cxa_atexit@plt+0x6f75c> │ │ │ │ + bhi 7b638 <__cxa_atexit@plt+0x6e2f8> │ │ │ │ + ldr r2, [pc, #88] @ 7b654 <__cxa_atexit@plt+0x6e314> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b640 <__cxa_atexit@plt+0x6e300> │ │ │ │ + ldr r7, [pc, #64] @ 7b658 <__cxa_atexit@plt+0x6e318> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 7ca5c <__cxa_atexit@plt+0x6f71c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ca7c <__cxa_atexit@plt+0x6f73c> │ │ │ │ - ldr r3, [pc, #108] @ 7caac <__cxa_atexit@plt+0x6f76c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 7cab0 <__cxa_atexit@plt+0x6f770> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + beq 7b62c <__cxa_atexit@plt+0x6e2ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7caa8 <__cxa_atexit@plt+0x6f768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 7caa0 <__cxa_atexit@plt+0x6f760> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 7caa4 <__cxa_atexit@plt+0x6f764> │ │ │ │ + ldr r7, [pc, #20] @ 7b65c <__cxa_atexit@plt+0x6e31c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq fp, pc, #20, 4 @ 0x40000001 │ │ │ │ - orrseq fp, pc, #188, 12 @ 0xbc00000 │ │ │ │ - orrseq fp, pc, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0xffffeee0 │ │ │ │ - orrseq fp, pc, #80, 4 │ │ │ │ - orrseq fp, pc, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ + biceq r2, ip, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0xfffff430 │ │ │ │ + moveq r3, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7cb00 <__cxa_atexit@plt+0x6f7c0> │ │ │ │ - ldr r3, [pc, #56] @ 7cb1c <__cxa_atexit@plt+0x6f7dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 7cb20 <__cxa_atexit@plt+0x6f7e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #28] @ 7cb24 <__cxa_atexit@plt+0x6f7e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 7cb28 <__cxa_atexit@plt+0x6f7e8> │ │ │ │ + bhi 7b6b8 <__cxa_atexit@plt+0x6e378> │ │ │ │ + ldr r2, [pc, #88] @ 7b6d4 <__cxa_atexit@plt+0x6e394> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b6c0 <__cxa_atexit@plt+0x6e380> │ │ │ │ + ldr r7, [pc, #64] @ 7b6d8 <__cxa_atexit@plt+0x6e398> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b6ac <__cxa_atexit@plt+0x6e36c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7aa4c <__cxa_atexit@plt+0x6d70c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0xffffee34 │ │ │ │ - orrseq fp, pc, #144, 2 @ 0x24 │ │ │ │ - orrseq fp, pc, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7cb6c <__cxa_atexit@plt+0x6f82c> │ │ │ │ - ldr r1, [pc, #48] @ 7cb80 <__cxa_atexit@plt+0x6f840> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 7cb84 <__cxa_atexit@plt+0x6f844> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 7cb88 <__cxa_atexit@plt+0x6f848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #196, 12 @ 0xc400000 │ │ │ │ - orrseq fp, pc, #56, 12 @ 0x3800000 │ │ │ │ - orrseq fp, pc, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ 7cbbc <__cxa_atexit@plt+0x6f87c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 401380 <__cxa_atexit@plt+0x3f4040> │ │ │ │ - orrseq fp, pc, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7cc00 <__cxa_atexit@plt+0x6f8c0> │ │ │ │ - ldr r1, [pc, #48] @ 7cc14 <__cxa_atexit@plt+0x6f8d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 7cc18 <__cxa_atexit@plt+0x6f8d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 7cc1c <__cxa_atexit@plt+0x6f8dc> │ │ │ │ + ldr r7, [pc, #20] @ 7b6dc <__cxa_atexit@plt+0x6e39c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #116, 12 @ 0x7400000 │ │ │ │ - orrseq fp, pc, #72, 12 @ 0x4800000 │ │ │ │ - orrseq fp, pc, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r2, ip, #12, 10 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffff3b0 │ │ │ │ + moveq r3, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cc68 <__cxa_atexit@plt+0x6f928> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, #36] @ 7cc78 <__cxa_atexit@plt+0x6f938> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7, r8} │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b738 <__cxa_atexit@plt+0x6e3f8> │ │ │ │ + ldr r2, [pc, #88] @ 7b754 <__cxa_atexit@plt+0x6e414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b740 <__cxa_atexit@plt+0x6e400> │ │ │ │ + ldr r7, [pc, #64] @ 7b758 <__cxa_atexit@plt+0x6e418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b72c <__cxa_atexit@plt+0x6e3ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a5e0 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7b75c <__cxa_atexit@plt+0x6e41c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r2, ip, #136, 4 @ 0x80000008 │ │ │ │ + biceq r2, ip, #140, 8 @ 0x8c000000 │ │ │ │ + @ instruction: 0xffffeec4 │ │ │ │ + moveq r3, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7cd04 <__cxa_atexit@plt+0x6f9c4> │ │ │ │ - ldr r2, [pc, #136] @ 7cd20 <__cxa_atexit@plt+0x6f9e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 7cd24 <__cxa_atexit@plt+0x6f9e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ccf8 <__cxa_atexit@plt+0x6f9b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7cd0c <__cxa_atexit@plt+0x6f9cc> │ │ │ │ - ldr r3, [pc, #88] @ 7cd28 <__cxa_atexit@plt+0x6f9e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7cd2c <__cxa_atexit@plt+0x6f9ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 7b7b8 <__cxa_atexit@plt+0x6e478> │ │ │ │ + ldr r2, [pc, #88] @ 7b7d4 <__cxa_atexit@plt+0x6e494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b7c0 <__cxa_atexit@plt+0x6e480> │ │ │ │ + ldr r7, [pc, #64] @ 7b7d8 <__cxa_atexit@plt+0x6e498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7b7ac <__cxa_atexit@plt+0x6e46c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7a434 <__cxa_atexit@plt+0x6d0f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 7b7dc <__cxa_atexit@plt+0x6e49c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r1, ip, #244, 28 @ 0xf40 │ │ │ │ - biceq r1, ip, #216, 28 @ 0xd80 │ │ │ │ - biceq r2, ip, #136, 2 @ 0x22 │ │ │ │ + bx r0 │ │ │ │ + biceq r2, ip, #12, 8 @ 0xc000000 │ │ │ │ + @ instruction: 0xffffec98 │ │ │ │ + moveq r3, #220, 8 @ 0xdc000000 │ │ │ │ + moveq r3, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7ba4c <__cxa_atexit@plt+0x6e70c> │ │ │ │ + and r6, r8, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 7b870 <__cxa_atexit@plt+0x6e530> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 7b90c <__cxa_atexit@plt+0x6e5cc> │ │ │ │ + bic r6, r8, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-4]! │ │ │ │ + cmp r6, #3 │ │ │ │ + beq 7b988 <__cxa_atexit@plt+0x6e648> │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 7b9e4 <__cxa_atexit@plt+0x6e6a4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7ba90 <__cxa_atexit@plt+0x6e750> │ │ │ │ + ldr r7, [pc, #732] @ 7bb2c <__cxa_atexit@plt+0x6e7ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + ldr r1, [pc, #716] @ 7bb30 <__cxa_atexit@plt+0x6e7f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7cd78 <__cxa_atexit@plt+0x6fa38> │ │ │ │ - ldr r2, [pc, #48] @ 7cd84 <__cxa_atexit@plt+0x6fa44> │ │ │ │ + bcc 7ba60 <__cxa_atexit@plt+0x6e720> │ │ │ │ + ldr r7, [pc, #616] @ 7baf8 <__cxa_atexit@plt+0x6e7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #612] @ 7bafc <__cxa_atexit@plt+0x6e7bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r8, [pc, #600] @ 7bb00 <__cxa_atexit@plt+0x6e7c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r9, [pc, #592] @ 7bb04 <__cxa_atexit@plt+0x6e7c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr r2, [pc, #568] @ 7bb08 <__cxa_atexit@plt+0x6e7c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 7cd88 <__cxa_atexit@plt+0x6fa48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r8, [r3, #60]! @ 0x3c │ │ │ │ + sub r8, r6, #22 │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ba70 <__cxa_atexit@plt+0x6e730> │ │ │ │ + ldr r7, [pc, #444] @ 7bae8 <__cxa_atexit@plt+0x6e7a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #440] @ 7baec <__cxa_atexit@plt+0x6e7ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r8, [pc, #420] @ 7baf0 <__cxa_atexit@plt+0x6e7b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r2, [pc, #412] @ 7baf4 <__cxa_atexit@plt+0x6e7b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, ip, #84, 28 @ 0x540 │ │ │ │ - biceq r2, ip, #4, 2 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7cdd4 <__cxa_atexit@plt+0x6fa94> │ │ │ │ - ldr r1, [pc, #48] @ 7cde8 <__cxa_atexit@plt+0x6faa8> │ │ │ │ + bcc 7baa0 <__cxa_atexit@plt+0x6e760> │ │ │ │ + ldr r1, [pc, #380] @ 7bb1c <__cxa_atexit@plt+0x6e7dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ + ldr sl, [pc, #376] @ 7bb20 <__cxa_atexit@plt+0x6e7e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #372] @ 7bb24 <__cxa_atexit@plt+0x6e7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + ldr r0, [r8, #5] │ │ │ │ + ldr r9, [pc, #360] @ 7bb28 <__cxa_atexit@plt+0x6e7e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r5, #-16]! │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + stmib r5, {r0, r2, r3} │ │ │ │ + str r3, [r3, #20] │ │ │ │ mov r8, r2 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7bab0 <__cxa_atexit@plt+0x6e770> │ │ │ │ + ldr r7, [pc, #272] @ 7bb0c <__cxa_atexit@plt+0x6e7cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #268] @ 7bb10 <__cxa_atexit@plt+0x6e7d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #264] @ 7bb14 <__cxa_atexit@plt+0x6e7d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #260] @ 7bb18 <__cxa_atexit@plt+0x6e7d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #12]! │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32]! │ │ │ │ + sub r8, r6, #13 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - orrseq fp, pc, #112, 8 @ 0x70000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ce30 <__cxa_atexit@plt+0x6faf0> │ │ │ │ - ldr r8, [pc, #40] @ 7ce3c <__cxa_atexit@plt+0x6fafc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ + ldr r7, [pc, #144] @ 7bae4 <__cxa_atexit@plt+0x6e7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, pc, #84, 8 @ 0x54000000 │ │ │ │ - orrseq fp, pc, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ce84 <__cxa_atexit@plt+0x6fb44> │ │ │ │ - ldr r8, [pc, #40] @ 7ce90 <__cxa_atexit@plt+0x6fb50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + ldr r5, [pc, #108] @ 7bad4 <__cxa_atexit@plt+0x6e794> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #76 @ 0x4c │ │ │ │ + b 7ba7c <__cxa_atexit@plt+0x6e73c> │ │ │ │ + ldr r5, [pc, #88] @ 7bad0 <__cxa_atexit@plt+0x6e790> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r7, [pc, #72] @ 7bae0 <__cxa_atexit@plt+0x6e7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + b 7babc <__cxa_atexit@plt+0x6e77c> │ │ │ │ + ldr r7, [pc, #52] @ 7badc <__cxa_atexit@plt+0x6e79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #24 │ │ │ │ + b 7babc <__cxa_atexit@plt+0x6e77c> │ │ │ │ + ldr r7, [pc, #32] @ 7bad8 <__cxa_atexit@plt+0x6e798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - orrseq fp, pc, #0, 8 │ │ │ │ - orrseq fp, pc, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, asr #26 │ │ │ │ + andeq r0, r0, r0, lsl #25 │ │ │ │ + andeq r0, r0, r8, lsl #23 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + moveq r3, #168, 4 @ 0x8000000a │ │ │ │ + @ instruction: 0xfffff4b0 │ │ │ │ + @ instruction: 0xfffff5a8 │ │ │ │ + biceq r2, ip, #8, 10 @ 0x2000000 │ │ │ │ + biceq r2, ip, #48, 6 @ 0xc0000000 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + biceq r2, ip, #164, 10 @ 0x29000000 │ │ │ │ + biceq r2, ip, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + biceq r2, ip, #72, 8 @ 0x48000000 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + moveq r2, #64, 30 @ 0x100 │ │ │ │ + biceq r2, ip, #72, 6 @ 0x20000001 │ │ │ │ + biceq r2, ip, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 7cf7c <__cxa_atexit@plt+0x6fc3c> │ │ │ │ + str r8, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7cf84 <__cxa_atexit@plt+0x6fc44> │ │ │ │ - ldr r3, [pc, #208] @ 7cf9c <__cxa_atexit@plt+0x6fc5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ 7cfa0 <__cxa_atexit@plt+0x6fc60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #200] @ 7cfa4 <__cxa_atexit@plt+0x6fc64> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r7, #24]! │ │ │ │ - sub r3, r6, #10 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldr r0, [pc, #180] @ 7cfa8 <__cxa_atexit@plt+0x6fc68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #172] @ 7cfac <__cxa_atexit@plt+0x6fc6c> │ │ │ │ + bcc 7bb80 <__cxa_atexit@plt+0x6e840> │ │ │ │ + ldr r3, [pc, #60] @ 7bb9c <__cxa_atexit@plt+0x6e85c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + ldr r1, [pc, #44] @ 7bba0 <__cxa_atexit@plt+0x6e860> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7, #-20] @ 0xffffffec │ │ │ │ - str r0, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - stmdb r7, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - stmib r3, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7cf64 <__cxa_atexit@plt+0x6fc24> │ │ │ │ - ldr r7, [pc, #132] @ 7cfb0 <__cxa_atexit@plt+0x6fc70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #120] @ 7cfb4 <__cxa_atexit@plt+0x6fc74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cf74 <__cxa_atexit@plt+0x6fc34> │ │ │ │ - ldr r7, [pc, #108] @ 7cfb8 <__cxa_atexit@plt+0x6fc78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #100] @ 7cfbc <__cxa_atexit@plt+0x6fc7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b 7cf8c <__cxa_atexit@plt+0x6fc4c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 7cfc0 <__cxa_atexit@plt+0x6fc80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r7, {r1, r2, r3} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - biceq r2, ip, #24 │ │ │ │ - biceq r1, ip, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - biceq r1, ip, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq r1, ip, #176, 30 @ 0x2c0 │ │ │ │ - orrseq fp, pc, #244, 4 @ 0x4000000f │ │ │ │ - orrseq fp, pc, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 7d020 <__cxa_atexit@plt+0x6fce0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #56] @ 7d024 <__cxa_atexit@plt+0x6fce4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d014 <__cxa_atexit@plt+0x6fcd4> │ │ │ │ - ldr r7, [pc, #44] @ 7d028 <__cxa_atexit@plt+0x6fce8> │ │ │ │ + ldr r7, [pc, #28] @ 7bba4 <__cxa_atexit@plt+0x6e864> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 7d02c <__cxa_atexit@plt+0x6fcec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r1, ip, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq r1, ip, #252, 28 @ 0xfc0 │ │ │ │ - orrseq fp, pc, #48, 4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d054 <__cxa_atexit@plt+0x6fd14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 6bb14 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orrseq fp, pc, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r2, ip, #56 @ 0x38 │ │ │ │ + biceq r2, ip, #24 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + moveq r3, #56, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d0ac <__cxa_atexit@plt+0x6fd6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d0dc <__cxa_atexit@plt+0x6fd9c> │ │ │ │ - ldr r3, [pc, #128] @ 7d110 <__cxa_atexit@plt+0x6fdd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #108] @ 7d114 <__cxa_atexit@plt+0x6fdd4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d0e8 <__cxa_atexit@plt+0x6fda8> │ │ │ │ - ldr r3, [pc, #72] @ 7d108 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #68] @ 7d10c <__cxa_atexit@plt+0x6fdcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [pc, #32] @ 7d104 <__cxa_atexit@plt+0x6fdc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 7d0f0 <__cxa_atexit@plt+0x6fdb0> │ │ │ │ - ldr r3, [pc, #16] @ 7d100 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7bc18 <__cxa_atexit@plt+0x6e8d8> │ │ │ │ + ldr r2, [pc, #92] @ 7bc30 <__cxa_atexit@plt+0x6e8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ 7bc34 <__cxa_atexit@plt+0x6e8f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #84] @ 7bc38 <__cxa_atexit@plt+0x6e8f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r9, [pc, #72] @ 7bc3c <__cxa_atexit@plt+0x6e8fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - orrseq sl, pc, #148, 30 @ 0x250 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - biceq r1, ip, #92, 28 @ 0x5c0 │ │ │ │ - orrseq fp, pc, #72, 2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d160 <__cxa_atexit@plt+0x6fe20> │ │ │ │ - ldr r3, [pc, #52] @ 7d178 <__cxa_atexit@plt+0x6fe38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #32] @ 7d17c <__cxa_atexit@plt+0x6fe3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [pc, #24] @ 7d180 <__cxa_atexit@plt+0x6fe40> │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r3, [pc, #32] @ 7bc40 <__cxa_atexit@plt+0x6e900> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - biceq r1, ip, #168, 26 @ 0x2a00 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - orrseq fp, pc, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff800 │ │ │ │ + @ instruction: 0xfffff840 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + moveq r2, #12, 26 @ 0x300 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + moveq r3, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d1cc <__cxa_atexit@plt+0x6fe8c> │ │ │ │ - ldr r3, [pc, #52] @ 7d1e4 <__cxa_atexit@plt+0x6fea4> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7bca4 <__cxa_atexit@plt+0x6e964> │ │ │ │ + ldr r7, [pc, #140] @ 7bcf0 <__cxa_atexit@plt+0x6e9b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7bcc8 <__cxa_atexit@plt+0x6e988> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7bcd4 <__cxa_atexit@plt+0x6e994> │ │ │ │ + ldr r3, [pc, #108] @ 7bcf4 <__cxa_atexit@plt+0x6e9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #48] @ 7d1e8 <__cxa_atexit@plt+0x6fea8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r3, [pc, #24] @ 7d1ec <__cxa_atexit@plt+0x6feac> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7bcc0 <__cxa_atexit@plt+0x6e980> │ │ │ │ + b 7bd74 <__cxa_atexit@plt+0x6ea34> │ │ │ │ + ldr r3, [pc, #64] @ 7bcec <__cxa_atexit@plt+0x6e9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - orrseq sl, pc, #164, 28 @ 0xa40 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - orrseq fp, pc, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 7d288 <__cxa_atexit@plt+0x6ff48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 400ff8 <__cxa_atexit@plt+0x3f3cb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7d274 <__cxa_atexit@plt+0x6ff34> │ │ │ │ - ldr r7, [pc, #136] @ 7d2ac <__cxa_atexit@plt+0x6ff6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 7d2b0 <__cxa_atexit@plt+0x6ff70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #116] @ 7d2b4 <__cxa_atexit@plt+0x6ff74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d27c <__cxa_atexit@plt+0x6ff3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7d290 <__cxa_atexit@plt+0x6ff50> │ │ │ │ - ldr r2, [pc, #92] @ 7d2bc <__cxa_atexit@plt+0x6ff7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 7bcc0 <__cxa_atexit@plt+0x6e980> │ │ │ │ + b 7bee8 <__cxa_atexit@plt+0x6eba8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 7d2b8 <__cxa_atexit@plt+0x6ff78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - biceq r1, ip, #104, 18 @ 0x1a0000 │ │ │ │ - biceq r1, ip, #52, 24 @ 0x3400 │ │ │ │ - biceq r1, ip, #212, 22 @ 0x35000 │ │ │ │ - biceq r1, ip, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d2f4 <__cxa_atexit@plt+0x6ffb4> │ │ │ │ - ldr r2, [pc, #28] @ 7d300 <__cxa_atexit@plt+0x6ffc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, ip, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d354 <__cxa_atexit@plt+0x70014> │ │ │ │ - ldr r2, [pc, #60] @ 7d35c <__cxa_atexit@plt+0x7001c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 7d360 <__cxa_atexit@plt+0x70020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d348 <__cxa_atexit@plt+0x70008> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7d36c <__cxa_atexit@plt+0x7002c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 7bcf8 <__cxa_atexit@plt+0x6e9b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #20] @ 7bcfc <__cxa_atexit@plt+0x6e9bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r1, ip, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + moveq r2, #68, 30 @ 0x110 │ │ │ │ + moveq r2, #56, 30 @ 0xe0 │ │ │ │ + moveq r2, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ 7d3e4 <__cxa_atexit@plt+0x700a4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bd3c <__cxa_atexit@plt+0x6e9fc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #52] @ 7bd5c <__cxa_atexit@plt+0x6ea1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7d3cc <__cxa_atexit@plt+0x7008c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 7d3e8 <__cxa_atexit@plt+0x700a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d3d8 <__cxa_atexit@plt+0x70098> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7d438 <__cxa_atexit@plt+0x700f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + beq 7bd54 <__cxa_atexit@plt+0x6ea14> │ │ │ │ + b 7bd74 <__cxa_atexit@plt+0x6ea34> │ │ │ │ + ldr r7, [pc, #28] @ 7bd60 <__cxa_atexit@plt+0x6ea20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #20] @ 7bd64 <__cxa_atexit@plt+0x6ea24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 7d42c <__cxa_atexit@plt+0x700ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d424 <__cxa_atexit@plt+0x700e4> │ │ │ │ - b 7d438 <__cxa_atexit@plt+0x700f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d454 <__cxa_atexit@plt+0x70114> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7d4c0 <__cxa_atexit@plt+0x70180> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7d4a8 <__cxa_atexit@plt+0x70168> │ │ │ │ - ldr r7, [pc, #84] @ 7d4d4 <__cxa_atexit@plt+0x70194> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7d4d8 <__cxa_atexit@plt+0x70198> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 7d44c <__cxa_atexit@plt+0x7010c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7d44c <__cxa_atexit@plt+0x7010c> │ │ │ │ - b 7d478 <__cxa_atexit@plt+0x70138> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r1, ip, #40, 14 @ 0xa00000 │ │ │ │ - biceq r1, ip, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + moveq r2, #220, 28 @ 0xdc0 │ │ │ │ + moveq r2, #208, 28 @ 0xd00 │ │ │ │ + moveq r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d528 <__cxa_atexit@plt+0x701e8> │ │ │ │ - ldr r3, [pc, #52] @ 7d538 <__cxa_atexit@plt+0x701f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - ldr r3, [pc, #28] @ 7d53c <__cxa_atexit@plt+0x701fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - biceq r1, ip, #168, 12 @ 0xa800000 │ │ │ │ - orrseq sl, pc, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d57c <__cxa_atexit@plt+0x7023c> │ │ │ │ - ldr r2, [pc, #36] @ 7d584 <__cxa_atexit@plt+0x70244> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7d588 <__cxa_atexit@plt+0x70248> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, ip, #56, 12 @ 0x3800000 │ │ │ │ - biceq r1, ip, #16, 18 @ 0x40000 │ │ │ │ - orrseq sl, pc, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d65c <__cxa_atexit@plt+0x7031c> │ │ │ │ - ldr r3, [pc, #204] @ 7d678 <__cxa_atexit@plt+0x70338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7d67c <__cxa_atexit@plt+0x7033c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d600 <__cxa_atexit@plt+0x702c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7d664 <__cxa_atexit@plt+0x70324> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7d60c <__cxa_atexit@plt+0x702cc> │ │ │ │ - ldr r7, [pc, #144] @ 7d680 <__cxa_atexit@plt+0x70340> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bdac <__cxa_atexit@plt+0x6ea6c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #160] @ 7be30 <__cxa_atexit@plt+0x6eaf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 7bdc4 <__cxa_atexit@plt+0x6ea84> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bdd0 <__cxa_atexit@plt+0x6ea90> │ │ │ │ + ldr r7, [pc, #128] @ 7be34 <__cxa_atexit@plt+0x6eaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7d684 <__cxa_atexit@plt+0x70344> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #120] @ 7be38 <__cxa_atexit@plt+0x6eaf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7d688 <__cxa_atexit@plt+0x70348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7d68c <__cxa_atexit@plt+0x7034c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7be1c <__cxa_atexit@plt+0x6eadc> │ │ │ │ + ldr r8, [pc, #84] @ 7be3c <__cxa_atexit@plt+0x6eafc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 7be40 <__cxa_atexit@plt+0x6eb00> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7d690 <__cxa_atexit@plt+0x70350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7d694 <__cxa_atexit@plt+0x70354> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldm r5, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #16]! │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + sub r8, r3, #18 │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r1, ip, #224, 10 @ 0x38000000 │ │ │ │ - orrseq sl, pc, #172, 24 @ 0xac00 │ │ │ │ - orrseq sl, pc, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r1, ip, #80, 16 @ 0x500000 │ │ │ │ - biceq r1, ip, #80, 16 @ 0x500000 │ │ │ │ - biceq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ - orrseq sl, pc, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + moveq r2, #108, 28 @ 0x6c0 │ │ │ │ + moveq r2, #96, 28 @ 0x600 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + biceq r2, ip, #104 @ 0x68 │ │ │ │ + moveq r2, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7d728 <__cxa_atexit@plt+0x703e8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7d6d8 <__cxa_atexit@plt+0x70398> │ │ │ │ - ldr r7, [pc, #112] @ 7d738 <__cxa_atexit@plt+0x703f8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7be74 <__cxa_atexit@plt+0x6eb34> │ │ │ │ + ldr r7, [pc, #104] @ 7becc <__cxa_atexit@plt+0x6eb8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7d73c <__cxa_atexit@plt+0x703fc> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #96] @ 7bed0 <__cxa_atexit@plt+0x6eb90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7d740 <__cxa_atexit@plt+0x70400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7bec0 <__cxa_atexit@plt+0x6eb80> │ │ │ │ + ldr r2, [pc, #68] @ 7bed4 <__cxa_atexit@plt+0x6eb94> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7d744 <__cxa_atexit@plt+0x70404> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7d748 <__cxa_atexit@plt+0x70408> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7d74c <__cxa_atexit@plt+0x7040c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq sl, pc, #212, 22 @ 0x35000 │ │ │ │ - orrseq sl, pc, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r1, ip, #132, 14 @ 0x2100000 │ │ │ │ - biceq r1, ip, #132, 14 @ 0x2100000 │ │ │ │ - biceq r1, ip, #148, 8 @ 0x94000000 │ │ │ │ - orrseq sl, pc, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d844 <__cxa_atexit@plt+0x70504> │ │ │ │ - ldr lr, [pc, #240] @ 7d860 <__cxa_atexit@plt+0x70520> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #228] @ 7d864 <__cxa_atexit@plt+0x70524> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7d828 <__cxa_atexit@plt+0x704e8> │ │ │ │ - ldr r0, [pc, #196] @ 7d868 <__cxa_atexit@plt+0x70528> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d838 <__cxa_atexit@plt+0x704f8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7d84c <__cxa_atexit@plt+0x7050c> │ │ │ │ - ldr r7, [pc, #152] @ 7d86c <__cxa_atexit@plt+0x7052c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #132] @ 7d870 <__cxa_atexit@plt+0x70530> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 7d874 <__cxa_atexit@plt+0x70534> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 7bed8 <__cxa_atexit@plt+0x6eb98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ 7d878 <__cxa_atexit@plt+0x70538> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #8] │ │ │ │ + sub r8, r6, #18 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq r1, ip, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - biceq r1, ip, #128, 12 @ 0x8000000 │ │ │ │ - biceq r1, ip, #180, 6 @ 0xd0000002 │ │ │ │ - biceq r1, ip, #156, 6 @ 0x70000002 │ │ │ │ - orrseq sl, pc, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + moveq r2, #188, 26 @ 0x2f00 │ │ │ │ + moveq r2, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xfffff8d4 │ │ │ │ + biceq r1, ip, #168, 30 @ 0x2a0 │ │ │ │ + moveq r2, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 7d92c <__cxa_atexit@plt+0x705ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d914 <__cxa_atexit@plt+0x705d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7d91c <__cxa_atexit@plt+0x705dc> │ │ │ │ - ldr r7, [pc, #112] @ 7d930 <__cxa_atexit@plt+0x705f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7bf20 <__cxa_atexit@plt+0x6ebe0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #144] @ 7bf94 <__cxa_atexit@plt+0x6ec54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7bf7c <__cxa_atexit@plt+0x6ec3c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7bfb0 <__cxa_atexit@plt+0x6ec70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7bf88 <__cxa_atexit@plt+0x6ec48> │ │ │ │ + ldr r2, [pc, #92] @ 7bf98 <__cxa_atexit@plt+0x6ec58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + ldr r3, [pc, #76] @ 7bf9c <__cxa_atexit@plt+0x6ec5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 7d934 <__cxa_atexit@plt+0x705f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ 7d938 <__cxa_atexit@plt+0x705f8> │ │ │ │ + ldr r0, [pc, #60] @ 7bfa0 <__cxa_atexit@plt+0x6ec60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ 7d93c <__cxa_atexit@plt+0x705fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r7, #-12] │ │ │ │ + str r3, [r7, #-8] │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + sub r8, r6, #17 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - biceq r1, ip, #148, 10 @ 0x25000000 │ │ │ │ - biceq r1, ip, #200, 4 @ 0x8000000c │ │ │ │ - biceq r1, ip, #176, 4 │ │ │ │ - orrseq sl, pc, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffff528 │ │ │ │ + biceq r1, ip, #72, 24 @ 0x4800 │ │ │ │ + biceq r1, ip, #252, 28 @ 0xfc0 │ │ │ │ + moveq r2, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7d9b8 <__cxa_atexit@plt+0x70678> │ │ │ │ - ldr r7, [pc, #92] @ 7d9c4 <__cxa_atexit@plt+0x70684> │ │ │ │ + bcc 7c034 <__cxa_atexit@plt+0x6ecf4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ + bne 7bff0 <__cxa_atexit@plt+0x6ecb0> │ │ │ │ + ldr r6, [pc, #104] @ 7c040 <__cxa_atexit@plt+0x6ed00> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c028 <__cxa_atexit@plt+0x6ece8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7c058 <__cxa_atexit@plt+0x6ed18> │ │ │ │ + ldr r7, [pc, #76] @ 7c044 <__cxa_atexit@plt+0x6ed04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 7d9c8 <__cxa_atexit@plt+0x70688> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 7d9cc <__cxa_atexit@plt+0x7068c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #60] @ 7d9d0 <__cxa_atexit@plt+0x70690> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #18 │ │ │ │ + ldr r0, [pc, #52] @ 7c048 <__cxa_atexit@plt+0x6ed08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r8, r6, #17 │ │ │ │ + mov r7, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - biceq r1, ip, #244, 8 @ 0xf4000000 │ │ │ │ - biceq r1, ip, #32, 4 │ │ │ │ - biceq r1, ip, #8, 4 @ 0x80000000 │ │ │ │ - orrseq sl, pc, #208, 16 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7da10 <__cxa_atexit@plt+0x706d0> │ │ │ │ - ldr r2, [pc, #36] @ 7da18 <__cxa_atexit@plt+0x706d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7da1c <__cxa_atexit@plt+0x706dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, ip, #164, 2 @ 0x29 │ │ │ │ - biceq r1, ip, #124, 8 @ 0x7c000000 │ │ │ │ - orrseq sl, pc, #144, 16 @ 0x900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7daf0 <__cxa_atexit@plt+0x707b0> │ │ │ │ - ldr r3, [pc, #204] @ 7db0c <__cxa_atexit@plt+0x707cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7db10 <__cxa_atexit@plt+0x707d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7da94 <__cxa_atexit@plt+0x70754> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7daf8 <__cxa_atexit@plt+0x707b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7daa0 <__cxa_atexit@plt+0x70760> │ │ │ │ - ldr r7, [pc, #144] @ 7db14 <__cxa_atexit@plt+0x707d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7db18 <__cxa_atexit@plt+0x707d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7db1c <__cxa_atexit@plt+0x707dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7db20 <__cxa_atexit@plt+0x707e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7db24 <__cxa_atexit@plt+0x707e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7db28 <__cxa_atexit@plt+0x707e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r1, ip, #76, 2 │ │ │ │ - orrseq sl, pc, #24, 16 @ 0x180000 │ │ │ │ - orrseq sl, pc, #12, 16 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r1, ip, #188, 6 @ 0xf0000002 │ │ │ │ - biceq r1, ip, #188, 6 @ 0xf0000002 │ │ │ │ - biceq r1, ip, #204 @ 0xcc │ │ │ │ - orrseq sl, pc, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + biceq r1, ip, #76, 28 @ 0x4c0 │ │ │ │ + moveq r2, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7dbbc <__cxa_atexit@plt+0x7087c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7db6c <__cxa_atexit@plt+0x7082c> │ │ │ │ - ldr r7, [pc, #112] @ 7dbcc <__cxa_atexit@plt+0x7088c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7dbd0 <__cxa_atexit@plt+0x70890> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7dbd4 <__cxa_atexit@plt+0x70894> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c0c0 <__cxa_atexit@plt+0x6ed80> │ │ │ │ + ldr r2, [pc, #168] @ 7c114 <__cxa_atexit@plt+0x6edd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7dbd8 <__cxa_atexit@plt+0x70898> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7dbdc <__cxa_atexit@plt+0x7089c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7dbe0 <__cxa_atexit@plt+0x708a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq sl, pc, #64, 14 @ 0x1000000 │ │ │ │ - orrseq sl, pc, #52, 14 @ 0xd00000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r1, ip, #240, 4 │ │ │ │ - biceq r1, ip, #240, 4 │ │ │ │ - biceq r1, ip, #0 │ │ │ │ - orrseq sl, pc, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7dc20 <__cxa_atexit@plt+0x708e0> │ │ │ │ - ldr r2, [pc, #36] @ 7dc28 <__cxa_atexit@plt+0x708e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7dc2c <__cxa_atexit@plt+0x708ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, ip, #148, 30 @ 0x250 │ │ │ │ - biceq r1, ip, #108, 4 @ 0xc0000006 │ │ │ │ - orrseq sl, pc, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7dd00 <__cxa_atexit@plt+0x709c0> │ │ │ │ - ldr r3, [pc, #204] @ 7dd1c <__cxa_atexit@plt+0x709dc> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c0e0 <__cxa_atexit@plt+0x6eda0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #41 @ 0x29 │ │ │ │ + bne 7c0ec <__cxa_atexit@plt+0x6edac> │ │ │ │ + ldr r3, [pc, #128] @ 7c118 <__cxa_atexit@plt+0x6edd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7dd20 <__cxa_atexit@plt+0x709e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dca4 <__cxa_atexit@plt+0x70964> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7dd08 <__cxa_atexit@plt+0x709c8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7dcb0 <__cxa_atexit@plt+0x70970> │ │ │ │ - ldr r7, [pc, #144] @ 7dd24 <__cxa_atexit@plt+0x709e4> │ │ │ │ + beq 7c10c <__cxa_atexit@plt+0x6edcc> │ │ │ │ + ldr r3, [pc, #108] @ 7c11c <__cxa_atexit@plt+0x6eddc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r3, [pc, #88] @ 7c120 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #84] @ 7c124 <__cxa_atexit@plt+0x6ede4> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7dd28 <__cxa_atexit@plt+0x709e8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #76] @ 7c128 <__cxa_atexit@plt+0x6ede8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7dd2c <__cxa_atexit@plt+0x709ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7dd30 <__cxa_atexit@plt+0x709f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7dd34 <__cxa_atexit@plt+0x709f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7dd38 <__cxa_atexit@plt+0x709f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ 7c12c <__cxa_atexit@plt+0x6edec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #44] @ 7c130 <__cxa_atexit@plt+0x6edf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #137 @ 0x89 │ │ │ │ + b 7a034 <__cxa_atexit@plt+0x6ccf4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r0, ip, #60, 30 @ 0xf0 │ │ │ │ - orrseq sl, pc, #8, 12 @ 0x800000 │ │ │ │ - orrseq sl, pc, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r1, ip, #172, 2 @ 0x2b │ │ │ │ - biceq r1, ip, #172, 2 @ 0x2b │ │ │ │ - biceq r0, ip, #188, 28 @ 0xbc0 │ │ │ │ - orrseq sl, pc, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, ror r3 │ │ │ │ + moveq r2, #220, 22 @ 0x37000 │ │ │ │ + moveq r2, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + biceq r1, ip, #12, 24 @ 0xc00 │ │ │ │ + moveq r2, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ddcc <__cxa_atexit@plt+0x70a8c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7dd7c <__cxa_atexit@plt+0x70a3c> │ │ │ │ - ldr r7, [pc, #112] @ 7dddc <__cxa_atexit@plt+0x70a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7dde0 <__cxa_atexit@plt+0x70aa0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7dde4 <__cxa_atexit@plt+0x70aa4> │ │ │ │ + cmp r7, #41 @ 0x29 │ │ │ │ + bne 7c184 <__cxa_atexit@plt+0x6ee44> │ │ │ │ + ldr r2, [pc, #80] @ 7c1ac <__cxa_atexit@plt+0x6ee6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7dde8 <__cxa_atexit@plt+0x70aa8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7ddec <__cxa_atexit@plt+0x70aac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7ddf0 <__cxa_atexit@plt+0x70ab0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq sl, pc, #48, 10 @ 0xc000000 │ │ │ │ - orrseq sl, pc, #36, 10 @ 0x9000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r1, ip, #224 @ 0xe0 │ │ │ │ - biceq r1, ip, #224 @ 0xe0 │ │ │ │ - biceq r0, ip, #240, 26 @ 0x3c00 │ │ │ │ - orrseq sl, pc, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7de30 <__cxa_atexit@plt+0x70af0> │ │ │ │ - ldr r2, [pc, #36] @ 7de38 <__cxa_atexit@plt+0x70af8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7de3c <__cxa_atexit@plt+0x70afc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, ip, #132, 26 @ 0x2100 │ │ │ │ - biceq r1, ip, #92 @ 0x5c │ │ │ │ - orrseq sl, pc, #112, 8 @ 0x70000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7df10 <__cxa_atexit@plt+0x70bd0> │ │ │ │ - ldr r3, [pc, #204] @ 7df2c <__cxa_atexit@plt+0x70bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7df30 <__cxa_atexit@plt+0x70bf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7deb4 <__cxa_atexit@plt+0x70b74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7df18 <__cxa_atexit@plt+0x70bd8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7dec0 <__cxa_atexit@plt+0x70b80> │ │ │ │ - ldr r7, [pc, #144] @ 7df34 <__cxa_atexit@plt+0x70bf4> │ │ │ │ + beq 7c1a4 <__cxa_atexit@plt+0x6ee64> │ │ │ │ + ldr r3, [pc, #60] @ 7c1b0 <__cxa_atexit@plt+0x6ee70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r7, [pc, #40] @ 7c1b4 <__cxa_atexit@plt+0x6ee74> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7df38 <__cxa_atexit@plt+0x70bf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 7c1b8 <__cxa_atexit@plt+0x6ee78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #137 @ 0x89 │ │ │ │ + b 7a034 <__cxa_atexit@plt+0x6ccf4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7df3c <__cxa_atexit@plt+0x70bfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7df40 <__cxa_atexit@plt+0x70c00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7df44 <__cxa_atexit@plt+0x70c04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7df48 <__cxa_atexit@plt+0x70c08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r0, ip, #44, 26 @ 0xb00 │ │ │ │ - orrseq sl, pc, #248, 6 @ 0xe0000003 │ │ │ │ - orrseq sl, pc, #236, 6 @ 0xb0000003 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r0, ip, #156, 30 @ 0x270 │ │ │ │ - biceq r0, ip, #156, 30 @ 0x270 │ │ │ │ - biceq r0, ip, #172, 24 @ 0xac00 │ │ │ │ - orrseq sl, pc, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + biceq r1, ip, #116, 22 @ 0x1d000 │ │ │ │ + moveq r2, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7dfdc <__cxa_atexit@plt+0x70c9c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7df8c <__cxa_atexit@plt+0x70c4c> │ │ │ │ - ldr r7, [pc, #112] @ 7dfec <__cxa_atexit@plt+0x70cac> │ │ │ │ + ldr r3, [pc, #16] @ 7c1e0 <__cxa_atexit@plt+0x6eea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + moveq r2, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7c210 <__cxa_atexit@plt+0x6eed0> │ │ │ │ + ldr r7, [pc, #124] @ 7c27c <__cxa_atexit@plt+0x6ef3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7dff0 <__cxa_atexit@plt+0x70cb0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #116] @ 7c280 <__cxa_atexit@plt+0x6ef40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7dff4 <__cxa_atexit@plt+0x70cb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7dff8 <__cxa_atexit@plt+0x70cb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7dffc <__cxa_atexit@plt+0x70cbc> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7c25c <__cxa_atexit@plt+0x6ef1c> │ │ │ │ + ldr r3, [pc, #80] @ 7c284 <__cxa_atexit@plt+0x6ef44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 7c288 <__cxa_atexit@plt+0x6ef48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7e000 <__cxa_atexit@plt+0x70cc0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + str r2, [r7, #8] │ │ │ │ + sub r8, r6, #13 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq sl, pc, #32, 6 @ 0x80000000 │ │ │ │ - orrseq sl, pc, #20, 6 @ 0x50000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r0, ip, #208, 28 @ 0xd00 │ │ │ │ - biceq r0, ip, #208, 28 @ 0xd00 │ │ │ │ - biceq r0, ip, #224, 22 @ 0x38000 │ │ │ │ - orrseq sl, pc, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e0c8 <__cxa_atexit@plt+0x70d88> │ │ │ │ - ldr r3, [pc, #172] @ 7e0d0 <__cxa_atexit@plt+0x70d90> │ │ │ │ + ldr r3, [pc, #20] @ 7c278 <__cxa_atexit@plt+0x6ef38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r9, [pc, #148] @ 7e0d4 <__cxa_atexit@plt+0x70d94> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7e0b0 <__cxa_atexit@plt+0x70d70> │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r7, [pc, #72] @ 7e0d8 <__cxa_atexit@plt+0x70d98> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + moveq r2, #148, 20 @ 0x94000 │ │ │ │ + moveq r2, #136, 20 @ 0x88000 │ │ │ │ + @ instruction: 0xfffff4b0 │ │ │ │ + biceq r1, ip, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7c2e0 <__cxa_atexit@plt+0x6efa0> │ │ │ │ + ldr r7, [pc, #72] @ 7c2fc <__cxa_atexit@plt+0x6efbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e0c0 <__cxa_atexit@plt+0x70d80> │ │ │ │ - b 7e130 <__cxa_atexit@plt+0x70df0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 7c300 <__cxa_atexit@plt+0x6efc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r8, r6, #13 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r0, ip, #88, 22 @ 0x16000 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq sl, pc, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ + ldr r3, [pc, #28] @ 7c304 <__cxa_atexit@plt+0x6efc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xfffff430 │ │ │ │ + biceq r1, ip, #144, 22 @ 0x24000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + moveq r2, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 7e120 <__cxa_atexit@plt+0x70de0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c370 <__cxa_atexit@plt+0x6f030> │ │ │ │ + ldr r3, [pc, #168] @ 7c3d0 <__cxa_atexit@plt+0x6f090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c3bc <__cxa_atexit@plt+0x6f07c> │ │ │ │ + ldr r3, [pc, #148] @ 7c3d4 <__cxa_atexit@plt+0x6f094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e118 <__cxa_atexit@plt+0x70dd8> │ │ │ │ - b 7e130 <__cxa_atexit@plt+0x70df0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq sl, pc, #140, 2 @ 0x23 │ │ │ │ - andeq r1, r0, sl, ror #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + beq 7c3bc <__cxa_atexit@plt+0x6f07c> │ │ │ │ + ldr r3, [pc, #120] @ 7c3d8 <__cxa_atexit@plt+0x6f098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e254 <__cxa_atexit@plt+0x70f14> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - ldmdb r2, {r0, r8} │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7e1b0 <__cxa_atexit@plt+0x70e70> │ │ │ │ - ldr r7, [pc, #284] @ 7e280 <__cxa_atexit@plt+0x70f40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #252] @ 7e274 <__cxa_atexit@plt+0x70f34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #248] @ 7e278 <__cxa_atexit@plt+0x70f38> │ │ │ │ + bcc 7c3c4 <__cxa_atexit@plt+0x6f084> │ │ │ │ + ldr r2, [pc, #80] @ 7c3dc <__cxa_atexit@plt+0x6f09c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 7c3e0 <__cxa_atexit@plt+0x6f0a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ 7e27c <__cxa_atexit@plt+0x70f3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r2 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - bne 7e244 <__cxa_atexit@plt+0x70f04> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 7e1d4 <__cxa_atexit@plt+0x70e94> │ │ │ │ - ldr r7, [pc, #160] @ 7e270 <__cxa_atexit@plt+0x70f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7e164 <__cxa_atexit@plt+0x70e24> │ │ │ │ - bne 7e244 <__cxa_atexit@plt+0x70f04> │ │ │ │ - ldr r1, [pc, #128] @ 7e260 <__cxa_atexit@plt+0x70f20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ 7e264 <__cxa_atexit@plt+0x70f24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr ip, [r0, #11] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 7e268 <__cxa_atexit@plt+0x70f28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r5, [pc, #64] @ 7e26c <__cxa_atexit@plt+0x70f2c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3, #20]! │ │ │ │ - sub sl, r6, #18 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - biceq r0, ip, #144, 18 @ 0x240000 │ │ │ │ - biceq r0, ip, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - biceq r0, ip, #244, 24 @ 0xf400 │ │ │ │ - biceq r0, ip, #40, 20 @ 0x28000 │ │ │ │ - biceq r0, ip, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 7e2c4 <__cxa_atexit@plt+0x70f84> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7e37c <__cxa_atexit@plt+0x7103c> │ │ │ │ - ldr r1, [pc, #228] @ 7e39c <__cxa_atexit@plt+0x7105c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 7e2fc <__cxa_atexit@plt+0x70fbc> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7e37c <__cxa_atexit@plt+0x7103c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 7e30c <__cxa_atexit@plt+0x70fcc> │ │ │ │ - ldr r7, [pc, #172] @ 7e394 <__cxa_atexit@plt+0x71054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #164] @ 7e398 <__cxa_atexit@plt+0x71058> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - bne 7e350 <__cxa_atexit@plt+0x71010> │ │ │ │ - ldr r7, [pc, #116] @ 7e38c <__cxa_atexit@plt+0x7104c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r0, lr │ │ │ │ - bge 7e360 <__cxa_atexit@plt+0x71020> │ │ │ │ - ldr r2, [pc, #84] @ 7e390 <__cxa_atexit@plt+0x71050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7e388 <__cxa_atexit@plt+0x71048> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 7e2b0 <__cxa_atexit@plt+0x70f70> │ │ │ │ - ldr r1, [pc, #56] @ 7e3a0 <__cxa_atexit@plt+0x71060> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + stmdb r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #8] │ │ │ │ + sub r8, r6, #17 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, ip, #80, 16 @ 0x500000 │ │ │ │ - biceq r0, ip, #84, 22 @ 0x15000 │ │ │ │ - biceq r0, ip, #108, 16 @ 0x6c0000 │ │ │ │ - biceq r0, ip, #192, 16 @ 0xc00000 │ │ │ │ - biceq r0, ip, #120, 22 @ 0x1e000 │ │ │ │ - biceq r0, ip, #180, 22 @ 0x2d000 │ │ │ │ - biceq r0, ip, #64, 16 @ 0x400000 │ │ │ │ - orrseq r9, pc, #8, 30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e43c <__cxa_atexit@plt+0x710fc> │ │ │ │ - ldr r3, [pc, #124] @ 7e444 <__cxa_atexit@plt+0x71104> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + @ instruction: 0xfffff2d8 │ │ │ │ + biceq r1, ip, #180, 20 @ 0xb4000 │ │ │ │ + moveq r2, #168, 16 @ 0xa80000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 7c430 <__cxa_atexit@plt+0x6f0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7e424 <__cxa_atexit@plt+0x710e4> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 7e448 <__cxa_atexit@plt+0x71108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e434 <__cxa_atexit@plt+0x710f4> │ │ │ │ - b 7e4a4 <__cxa_atexit@plt+0x71164> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 7c428 <__cxa_atexit@plt+0x6f0e8> │ │ │ │ + ldr r3, [pc, #28] @ 7c434 <__cxa_atexit@plt+0x6f0f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r9, pc, #100, 28 @ 0x640 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + moveq r2, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c4a0 <__cxa_atexit@plt+0x6f160> │ │ │ │ + ldr r3, [pc, #168] @ 7c500 <__cxa_atexit@plt+0x6f1c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c4ec <__cxa_atexit@plt+0x6f1ac> │ │ │ │ + ldr r3, [pc, #148] @ 7c504 <__cxa_atexit@plt+0x6f1c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 7e494 <__cxa_atexit@plt+0x71154> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7e48c <__cxa_atexit@plt+0x7114c> │ │ │ │ - b 7e4a4 <__cxa_atexit@plt+0x71164> │ │ │ │ + beq 7c4ec <__cxa_atexit@plt+0x6f1ac> │ │ │ │ + ldr r3, [pc, #120] @ 7c508 <__cxa_atexit@plt+0x6f1c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c4f4 <__cxa_atexit@plt+0x6f1b4> │ │ │ │ + ldr r2, [pc, #80] @ 7c50c <__cxa_atexit@plt+0x6f1cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 7c510 <__cxa_atexit@plt+0x6f1d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #8] │ │ │ │ + sub r8, r6, #17 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r9, pc, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffff128 │ │ │ │ + biceq r1, ip, #132, 18 @ 0x210000 │ │ │ │ + moveq r2, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7e538 <__cxa_atexit@plt+0x711f8> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7e570 <__cxa_atexit@plt+0x71230> │ │ │ │ - ldr lr, [pc, #176] @ 7e590 <__cxa_atexit@plt+0x71250> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r9, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str ip, [sl, #36] @ 0x24 │ │ │ │ - str fp, [sl, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #108] @ 7e594 <__cxa_atexit@plt+0x71254> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7e578 <__cxa_atexit@plt+0x71238> │ │ │ │ - ldr r3, [pc, #60] @ 7e588 <__cxa_atexit@plt+0x71248> │ │ │ │ + ldr r3, [pc, #56] @ 7c560 <__cxa_atexit@plt+0x6f220> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - ldr r3, [pc, #40] @ 7e58c <__cxa_atexit@plt+0x7124c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - b 7e57c <__cxa_atexit@plt+0x7123c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff20c │ │ │ │ - biceq r0, ip, #100, 12 @ 0x6400000 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - biceq r0, ip, #160, 12 @ 0xa000000 │ │ │ │ - orrseq r9, pc, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e5d4 <__cxa_atexit@plt+0x71294> │ │ │ │ - ldr r2, [pc, #36] @ 7e5dc <__cxa_atexit@plt+0x7129c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7e5e0 <__cxa_atexit@plt+0x712a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c558 <__cxa_atexit@plt+0x6f218> │ │ │ │ + ldr r3, [pc, #28] @ 7c564 <__cxa_atexit@plt+0x6f224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r0, ip, #224, 10 @ 0x38000000 │ │ │ │ - biceq r0, ip, #184, 16 @ 0xb80000 │ │ │ │ - orrseq r9, pc, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e6b4 <__cxa_atexit@plt+0x71374> │ │ │ │ - ldr r3, [pc, #204] @ 7e6d0 <__cxa_atexit@plt+0x71390> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq r2, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7c58c <__cxa_atexit@plt+0x6f24c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7e6d4 <__cxa_atexit@plt+0x71394> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3fc548 <__cxa_atexit@plt+0x3ef208> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + moveq r2, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c60c <__cxa_atexit@plt+0x6f2cc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7c5f0 <__cxa_atexit@plt+0x6f2b0> │ │ │ │ + ldr r7, [pc, #96] @ 7c624 <__cxa_atexit@plt+0x6f2e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 7c628 <__cxa_atexit@plt+0x6f2e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e658 <__cxa_atexit@plt+0x71318> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7e6bc <__cxa_atexit@plt+0x7137c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7e664 <__cxa_atexit@plt+0x71324> │ │ │ │ - ldr r7, [pc, #144] @ 7e6d8 <__cxa_atexit@plt+0x71398> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r8, r6, #13 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 7c630 <__cxa_atexit@plt+0x6f2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7e6dc <__cxa_atexit@plt+0x7139c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #48] @ 7c634 <__cxa_atexit@plt+0x6f2f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7e6e0 <__cxa_atexit@plt+0x713a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7e6e4 <__cxa_atexit@plt+0x713a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7e6e8 <__cxa_atexit@plt+0x713a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7e6ec <__cxa_atexit@plt+0x713ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r0, ip, #136, 10 @ 0x22000000 │ │ │ │ - orrseq r9, pc, #84, 24 @ 0x5400 │ │ │ │ - orrseq r9, pc, #72, 24 @ 0x4800 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r0, ip, #248, 14 @ 0x3e00000 │ │ │ │ - biceq r0, ip, #248, 14 @ 0x3e00000 │ │ │ │ - biceq r0, ip, #8, 10 @ 0x2000000 │ │ │ │ - orrseq r9, pc, #192, 22 @ 0x30000 │ │ │ │ + ldr r3, [pc, #24] @ 7c62c <__cxa_atexit@plt+0x6f2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xffffefa0 │ │ │ │ + biceq r1, ip, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + moveq r2, #156, 12 @ 0x9c00000 │ │ │ │ + moveq r2, #144, 12 @ 0x9000000 │ │ │ │ + moveq r2, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7e780 <__cxa_atexit@plt+0x71440> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7e730 <__cxa_atexit@plt+0x713f0> │ │ │ │ - ldr r7, [pc, #112] @ 7e790 <__cxa_atexit@plt+0x71450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7e794 <__cxa_atexit@plt+0x71454> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7e798 <__cxa_atexit@plt+0x71458> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c6b4 <__cxa_atexit@plt+0x6f374> │ │ │ │ + ldr r2, [pc, #104] @ 7c6cc <__cxa_atexit@plt+0x6f38c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7e79c <__cxa_atexit@plt+0x7145c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7e7a0 <__cxa_atexit@plt+0x71460> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7e7a4 <__cxa_atexit@plt+0x71464> │ │ │ │ + ldr lr, [pc, #100] @ 7c6d0 <__cxa_atexit@plt+0x6f390> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ 7c6d4 <__cxa_atexit@plt+0x6f394> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #92] @ 7c6d8 <__cxa_atexit@plt+0x6f398> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32]! │ │ │ │ + sub r8, r6, #13 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq r9, pc, #124, 22 @ 0x1f000 │ │ │ │ - orrseq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r0, ip, #44, 14 @ 0xb00000 │ │ │ │ - biceq r0, ip, #44, 14 @ 0xb00000 │ │ │ │ - biceq r0, ip, #60, 8 @ 0x3c000000 │ │ │ │ - orrseq r9, pc, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e868 <__cxa_atexit@plt+0x71528> │ │ │ │ - ldr lr, [pc, #188] @ 7e888 <__cxa_atexit@plt+0x71548> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #176] @ 7e88c <__cxa_atexit@plt+0x7154c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e85c <__cxa_atexit@plt+0x7151c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7e874 <__cxa_atexit@plt+0x71534> │ │ │ │ - ldr r3, [pc, #140] @ 7e890 <__cxa_atexit@plt+0x71550> │ │ │ │ + ldr r3, [pc, #32] @ 7c6dc <__cxa_atexit@plt+0x6f39c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #116] @ 7e894 <__cxa_atexit@plt+0x71554> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 7e898 <__cxa_atexit@plt+0x71558> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #104] @ 7e89c <__cxa_atexit@plt+0x7155c> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffeca4 │ │ │ │ + @ instruction: 0xffffece4 │ │ │ │ + @ instruction: 0xffffec4c │ │ │ │ + biceq r1, ip, #224, 14 @ 0x3800000 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + moveq r2, #0, 12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c788 <__cxa_atexit@plt+0x6f448> │ │ │ │ + ldr r9, [pc, #148] @ 7c7a0 <__cxa_atexit@plt+0x6f460> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #144] @ 7c7a4 <__cxa_atexit@plt+0x6f464> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #140] @ 7c7a8 <__cxa_atexit@plt+0x6f468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #136] @ 7c7ac <__cxa_atexit@plt+0x6f46c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + ldr r2, [pc, #100] @ 7c7b0 <__cxa_atexit@plt+0x6f470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str lr, [r3, #60]! @ 0x3c │ │ │ │ + sub r8, r6, #22 │ │ │ │ + mov r7, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq r0, ip, #188, 6 @ 0xf0000002 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - biceq r0, ip, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r0, ip, #128, 6 │ │ │ │ - biceq r0, ip, #104, 6 @ 0xa0000001 │ │ │ │ - orrseq r9, pc, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #36] @ 7c7b4 <__cxa_atexit@plt+0x6f474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #76 @ 0x4c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffe9c4 │ │ │ │ + @ instruction: 0xffffeaa8 │ │ │ │ + @ instruction: 0xffffe8c4 │ │ │ │ + biceq r1, ip, #52, 14 @ 0xd00000 │ │ │ │ + biceq r1, ip, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + moveq r2, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e91c <__cxa_atexit@plt+0x715dc> │ │ │ │ - ldr r2, [pc, #96] @ 7e928 <__cxa_atexit@plt+0x715e8> │ │ │ │ + bcc 7c840 <__cxa_atexit@plt+0x6f500> │ │ │ │ + ldr r2, [pc, #116] @ 7c858 <__cxa_atexit@plt+0x6f518> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ 7c85c <__cxa_atexit@plt+0x6f51c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 7e92c <__cxa_atexit@plt+0x715ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ 7e930 <__cxa_atexit@plt+0x715f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #60] @ 7e934 <__cxa_atexit@plt+0x715f4> │ │ │ │ + ldr r8, [pc, #92] @ 7c860 <__cxa_atexit@plt+0x6f520> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #84] @ 7c864 <__cxa_atexit@plt+0x6f524> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - biceq r0, ip, #136, 10 @ 0x22000000 │ │ │ │ - biceq r0, ip, #188, 4 @ 0xc000000b │ │ │ │ - biceq r0, ip, #164, 4 @ 0x4000000a │ │ │ │ - orrseq r9, pc, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 7c868 <__cxa_atexit@plt+0x6f528> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xffffe5f8 │ │ │ │ + @ instruction: 0xffffe6f0 │ │ │ │ + biceq r1, ip, #80, 12 @ 0x5000000 │ │ │ │ + biceq r1, ip, #120, 8 @ 0x78000000 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e974 <__cxa_atexit@plt+0x71634> │ │ │ │ - ldr r2, [pc, #36] @ 7e97c <__cxa_atexit@plt+0x7163c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7e980 <__cxa_atexit@plt+0x71640> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi 7c8a0 <__cxa_atexit@plt+0x6f560> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7c8a8 <__cxa_atexit@plt+0x6f568> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + mov r7, r2 │ │ │ │ + b 7c8b8 <__cxa_atexit@plt+0x6f578> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, ip, #64, 4 │ │ │ │ - biceq r0, ip, #24, 10 @ 0x6000000 │ │ │ │ - orrseq r9, pc, #44, 18 @ 0xb0000 │ │ │ │ + biceq r1, ip, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ea54 <__cxa_atexit@plt+0x71714> │ │ │ │ - ldr r3, [pc, #204] @ 7ea70 <__cxa_atexit@plt+0x71730> │ │ │ │ + bhi 7c958 <__cxa_atexit@plt+0x6f618> │ │ │ │ + ldr r3, [pc, #172] @ 7c978 <__cxa_atexit@plt+0x6f638> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7ea74 <__cxa_atexit@plt+0x71734> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e9f8 <__cxa_atexit@plt+0x716b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ea5c <__cxa_atexit@plt+0x7171c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7ea04 <__cxa_atexit@plt+0x716c4> │ │ │ │ - ldr r7, [pc, #144] @ 7ea78 <__cxa_atexit@plt+0x71738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7ea7c <__cxa_atexit@plt+0x7173c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7c938 <__cxa_atexit@plt+0x6f5f8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7c948 <__cxa_atexit@plt+0x6f608> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7c960 <__cxa_atexit@plt+0x6f620> │ │ │ │ + ldr lr, [pc, #124] @ 7c97c <__cxa_atexit@plt+0x6f63c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7c980 <__cxa_atexit@plt+0x6f640> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7ea80 <__cxa_atexit@plt+0x71740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7ea84 <__cxa_atexit@plt+0x71744> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7ea88 <__cxa_atexit@plt+0x71748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7ea8c <__cxa_atexit@plt+0x7174c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r0, ip, #232, 2 @ 0x3a │ │ │ │ - orrseq r9, pc, #180, 16 @ 0xb40000 │ │ │ │ - orrseq r9, pc, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r0, ip, #88, 8 @ 0x58000000 │ │ │ │ - biceq r0, ip, #88, 8 @ 0x58000000 │ │ │ │ - biceq r0, ip, #104, 2 │ │ │ │ - orrseq r9, pc, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq r1, ip, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7c9ec <__cxa_atexit@plt+0x6f6ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7eb20 <__cxa_atexit@plt+0x717e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7ead0 <__cxa_atexit@plt+0x71790> │ │ │ │ - ldr r7, [pc, #112] @ 7eb30 <__cxa_atexit@plt+0x717f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7eb34 <__cxa_atexit@plt+0x717f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7eb38 <__cxa_atexit@plt+0x717f8> │ │ │ │ + bcc 7ca00 <__cxa_atexit@plt+0x6f6c0> │ │ │ │ + ldr r2, [pc, #96] @ 7ca10 <__cxa_atexit@plt+0x6f6d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7eb3c <__cxa_atexit@plt+0x717fc> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7ca14 <__cxa_atexit@plt+0x6f6d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7eb40 <__cxa_atexit@plt+0x71800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7eb44 <__cxa_atexit@plt+0x71804> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq r9, pc, #220, 14 @ 0x3700000 │ │ │ │ - orrseq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r0, ip, #140, 6 @ 0x30000002 │ │ │ │ - biceq r0, ip, #140, 6 @ 0x30000002 │ │ │ │ - biceq r0, ip, #156 @ 0x9c │ │ │ │ - orrseq r9, pc, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq r1, ip, #136, 8 @ 0x88000000 │ │ │ │ + moveq r2, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ca68 <__cxa_atexit@plt+0x6f728> │ │ │ │ + ldr r7, [pc, #60] @ 7ca78 <__cxa_atexit@plt+0x6f738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7ca5c <__cxa_atexit@plt+0x6f71c> │ │ │ │ + ldr r7, [pc, #44] @ 7ca7c <__cxa_atexit@plt+0x6f73c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7ca80 <__cxa_atexit@plt+0x6f740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + moveq r2, #148, 4 @ 0x40000009 │ │ │ │ + moveq r2, #112, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7caa4 <__cxa_atexit@plt+0x6f764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ebc8 <__cxa_atexit@plt+0x71888> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ebd0 <__cxa_atexit@plt+0x71890> │ │ │ │ - ldr r1, [pc, #100] @ 7ebe4 <__cxa_atexit@plt+0x718a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7caf8 <__cxa_atexit@plt+0x6f7b8> │ │ │ │ + ldr r2, [pc, #68] @ 7cb10 <__cxa_atexit@plt+0x6f7d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 7cb14 <__cxa_atexit@plt+0x6f7d4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 7ebe8 <__cxa_atexit@plt+0x718a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 7ebec <__cxa_atexit@plt+0x718ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ 7ebf0 <__cxa_atexit@plt+0x718b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7ebd8 <__cxa_atexit@plt+0x71898> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - biceq r0, ip, #16 │ │ │ │ - biceq r0, ip, #4 │ │ │ │ - biceq pc, fp, #236, 30 @ 0x3b0 │ │ │ │ - orrseq r9, pc, #176, 12 @ 0xb000000 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ 7cb18 <__cxa_atexit@plt+0x6f7d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + ldr r3, [pc, #28] @ 7cb1c <__cxa_atexit@plt+0x6f7dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r1, ip, #220, 4 @ 0xc000000d │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 7c8b8 <__cxa_atexit@plt+0x6f578> │ │ │ │ + moveq r2, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ec30 <__cxa_atexit@plt+0x718f0> │ │ │ │ - ldr r2, [pc, #36] @ 7ec38 <__cxa_atexit@plt+0x718f8> │ │ │ │ + bhi 7cba0 <__cxa_atexit@plt+0x6f860> │ │ │ │ + ldr r2, [pc, #100] @ 7cbbc <__cxa_atexit@plt+0x6f87c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7ec3c <__cxa_atexit@plt+0x718fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq pc, fp, #132, 30 @ 0x210 │ │ │ │ - biceq r0, ip, #92, 4 @ 0xc0000005 │ │ │ │ - orrseq r9, pc, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ed10 <__cxa_atexit@plt+0x719d0> │ │ │ │ - ldr r3, [pc, #204] @ 7ed2c <__cxa_atexit@plt+0x719ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7ed30 <__cxa_atexit@plt+0x719f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ecb4 <__cxa_atexit@plt+0x71974> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ed18 <__cxa_atexit@plt+0x719d8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7ecc0 <__cxa_atexit@plt+0x71980> │ │ │ │ - ldr r7, [pc, #144] @ 7ed34 <__cxa_atexit@plt+0x719f4> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7cba8 <__cxa_atexit@plt+0x6f868> │ │ │ │ + ldr r7, [pc, #76] @ 7cbc0 <__cxa_atexit@plt+0x6f880> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7ed38 <__cxa_atexit@plt+0x719f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7cb94 <__cxa_atexit@plt+0x6f854> │ │ │ │ + ldr r7, [pc, #60] @ 7cbc4 <__cxa_atexit@plt+0x6f884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7ed3c <__cxa_atexit@plt+0x719fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7ed40 <__cxa_atexit@plt+0x71a00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7ed44 <__cxa_atexit@plt+0x71a04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7ed48 <__cxa_atexit@plt+0x71a08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #24] @ 7cbc8 <__cxa_atexit@plt+0x6f888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r1, ip, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + moveq r2, #84, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7cbf8 <__cxa_atexit@plt+0x6f8b8> │ │ │ │ + ldr r5, [pc, #28] @ 7cc08 <__cxa_atexit@plt+0x6f8c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r7, [pc, #12] @ 7cc0c <__cxa_atexit@plt+0x6f8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq pc, fp, #44, 30 @ 0xb0 │ │ │ │ - orrseq r9, pc, #248, 10 @ 0x3e000000 │ │ │ │ - orrseq r9, pc, #236, 10 @ 0x3b000000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r0, ip, #156, 2 @ 0x27 │ │ │ │ - biceq r0, ip, #156, 2 @ 0x27 │ │ │ │ - biceq pc, fp, #172, 28 @ 0xac0 │ │ │ │ - orrseq r9, pc, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + moveq r2, #12, 2 │ │ │ │ + moveq r2, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7cc30 <__cxa_atexit@plt+0x6f8f0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7eddc <__cxa_atexit@plt+0x71a9c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7ed8c <__cxa_atexit@plt+0x71a4c> │ │ │ │ - ldr r7, [pc, #112] @ 7edec <__cxa_atexit@plt+0x71aac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7edf0 <__cxa_atexit@plt+0x71ab0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7edf4 <__cxa_atexit@plt+0x71ab4> │ │ │ │ + bcc 7cc74 <__cxa_atexit@plt+0x6f934> │ │ │ │ + ldr r2, [pc, #60] @ 7cc84 <__cxa_atexit@plt+0x6f944> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7edf8 <__cxa_atexit@plt+0x71ab8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7edfc <__cxa_atexit@plt+0x71abc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7ee00 <__cxa_atexit@plt+0x71ac0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r2, [pc, #40] @ 7cc88 <__cxa_atexit@plt+0x6f948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq r9, pc, #32, 10 @ 0x8000000 │ │ │ │ - orrseq r9, pc, #20, 10 @ 0x5000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r0, ip, #208 @ 0xd0 │ │ │ │ - biceq r0, ip, #208 @ 0xd0 │ │ │ │ - biceq pc, fp, #224, 26 @ 0x3800 │ │ │ │ - orrseq r9, pc, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ee40 <__cxa_atexit@plt+0x71b00> │ │ │ │ - ldr r2, [pc, #36] @ 7ee48 <__cxa_atexit@plt+0x71b08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7ee4c <__cxa_atexit@plt+0x71b0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4008> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq pc, fp, #116, 26 @ 0x1d00 │ │ │ │ - biceq r0, ip, #76 @ 0x4c │ │ │ │ - orrseq r9, pc, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ef20 <__cxa_atexit@plt+0x71be0> │ │ │ │ - ldr r3, [pc, #204] @ 7ef3c <__cxa_atexit@plt+0x71bfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7ef40 <__cxa_atexit@plt+0x71c00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7eec4 <__cxa_atexit@plt+0x71b84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ef28 <__cxa_atexit@plt+0x71be8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7eed0 <__cxa_atexit@plt+0x71b90> │ │ │ │ - ldr r7, [pc, #144] @ 7ef44 <__cxa_atexit@plt+0x71c04> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + biceq r1, ip, #80, 4 │ │ │ │ + moveq r2, #116 @ 0x74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7ccbc <__cxa_atexit@plt+0x6f97c> │ │ │ │ + ldr r5, [pc, #28] @ 7cccc <__cxa_atexit@plt+0x6f98c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + ldr r7, [pc, #12] @ 7ccd0 <__cxa_atexit@plt+0x6f990> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ 7ef48 <__cxa_atexit@plt+0x71c08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + moveq r2, #72 @ 0x48 │ │ │ │ + moveq r2, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7cd34 <__cxa_atexit@plt+0x6f9f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7cd2c <__cxa_atexit@plt+0x6f9ec> │ │ │ │ + ldr r3, [pc, #52] @ 7cd3c <__cxa_atexit@plt+0x6f9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 7cd40 <__cxa_atexit@plt+0x6fa00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 7cd44 <__cxa_atexit@plt+0x6fa04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 7ef4c <__cxa_atexit@plt+0x71c0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ 7ef50 <__cxa_atexit@plt+0x71c10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 7ef54 <__cxa_atexit@plt+0x71c14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ 7ef58 <__cxa_atexit@plt+0x71c18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq pc, fp, #28, 26 @ 0x700 │ │ │ │ - orrseq r9, pc, #232, 6 @ 0xa0000003 │ │ │ │ - orrseq r9, pc, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq pc, fp, #140, 30 @ 0x230 │ │ │ │ - biceq pc, fp, #140, 30 @ 0x230 │ │ │ │ - biceq pc, fp, #156, 24 @ 0x9c00 │ │ │ │ - orrseq r9, pc, #84, 6 @ 0x50000001 │ │ │ │ + moveq r2, #64 @ 0x40 │ │ │ │ + moveq r2, #76 @ 0x4c │ │ │ │ + biceq r0, ip, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 7cd68 <__cxa_atexit@plt+0x6fa28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + moveq r1, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7cd94 <__cxa_atexit@plt+0x6fa54> │ │ │ │ + ldr r3, [pc, #24] @ 7cda4 <__cxa_atexit@plt+0x6fa64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 64970 <__cxa_atexit@plt+0x57630> │ │ │ │ + ldr r7, [pc, #12] @ 7cda8 <__cxa_atexit@plt+0x6fa68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + moveq r2, #56 @ 0x38 │ │ │ │ + moveq r2, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7efec <__cxa_atexit@plt+0x71cac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 7ef9c <__cxa_atexit@plt+0x71c5c> │ │ │ │ - ldr r7, [pc, #112] @ 7effc <__cxa_atexit@plt+0x71cbc> │ │ │ │ + ldr r3, [pc, #12] @ 7cdcc <__cxa_atexit@plt+0x6fa8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 78cf4 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq r1, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7ce00 <__cxa_atexit@plt+0x6fac0> │ │ │ │ + ldr r3, [pc, #204] @ 7cebc <__cxa_atexit@plt+0x6fb7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc7e0 <__cxa_atexit@plt+0x3ef4a0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #148] @ 7cea4 <__cxa_atexit@plt+0x6fb64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ce44 <__cxa_atexit@plt+0x6fb04> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7ce50 <__cxa_atexit@plt+0x6fb10> │ │ │ │ + ldr r7, [pc, #128] @ 7ceb4 <__cxa_atexit@plt+0x6fb74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ 7f000 <__cxa_atexit@plt+0x71cc0> │ │ │ │ + ldr r0, [pc, #120] @ 7ceb8 <__cxa_atexit@plt+0x6fb78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 7f004 <__cxa_atexit@plt+0x71cc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 7f008 <__cxa_atexit@plt+0x71cc8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ 7f00c <__cxa_atexit@plt+0x71ccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ 7f010 <__cxa_atexit@plt+0x71cd0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq r9, pc, #16, 6 @ 0x40000000 │ │ │ │ - orrseq r9, pc, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq pc, fp, #192, 28 @ 0xc00 │ │ │ │ - biceq pc, fp, #192, 28 @ 0xc00 │ │ │ │ - biceq pc, fp, #208, 22 @ 0x34000 │ │ │ │ - orrseq r9, pc, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7f098 <__cxa_atexit@plt+0x71d58> │ │ │ │ - ldr lr, [pc, #108] @ 7f0a4 <__cxa_atexit@plt+0x71d64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r2, [pc, #92] @ 7f0a8 <__cxa_atexit@plt+0x71d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r3, #24 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7f08c <__cxa_atexit@plt+0x71d4c> │ │ │ │ - mov r7, r2 │ │ │ │ - b 7f0b8 <__cxa_atexit@plt+0x71d78> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ce90 <__cxa_atexit@plt+0x6fb50> │ │ │ │ + ldr r7, [pc, #68] @ 7cea8 <__cxa_atexit@plt+0x6fb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7ce84 <__cxa_atexit@plt+0x6fb44> │ │ │ │ + ldr r7, [pc, #52] @ 7ceac <__cxa_atexit@plt+0x6fb6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ 7ceb0 <__cxa_atexit@plt+0x6fb70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq pc, fp, #76, 22 @ 0x13000 │ │ │ │ - orrseq r9, pc, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + moveq r1, #108, 28 @ 0x6c0 │ │ │ │ + moveq r1, #80, 30 @ 0x140 │ │ │ │ + moveq r1, #68, 30 @ 0x110 │ │ │ │ + moveq r1, #160, 20 @ 0xa0000 │ │ │ │ + moveq r1, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f1fc <__cxa_atexit@plt+0x71ebc> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 7f138 <__cxa_atexit@plt+0x71df8> │ │ │ │ - ldr r7, [pc, #308] @ 7f220 <__cxa_atexit@plt+0x71ee0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7cef0 <__cxa_atexit@plt+0x6fbb0> │ │ │ │ + ldr r7, [pc, #112] @ 7cf50 <__cxa_atexit@plt+0x6fc10> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #292] @ 7f224 <__cxa_atexit@plt+0x71ee4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #288] @ 7f228 <__cxa_atexit@plt+0x71ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #280] @ 7f22c <__cxa_atexit@plt+0x71eec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #104] @ 7cf54 <__cxa_atexit@plt+0x6fc14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bne 7f1f0 <__cxa_atexit@plt+0x71eb0> │ │ │ │ - ldr lr, [r1, #11] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r0, lr │ │ │ │ - bge 7f1a4 <__cxa_atexit@plt+0x71e64> │ │ │ │ - ldr r7, [pc, #184] @ 7f210 <__cxa_atexit@plt+0x71ed0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7cf30 <__cxa_atexit@plt+0x6fbf0> │ │ │ │ + ldr r7, [pc, #64] @ 7cf44 <__cxa_atexit@plt+0x6fc04> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #168] @ 7f214 <__cxa_atexit@plt+0x71ed4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #164] @ 7f218 <__cxa_atexit@plt+0x71ed8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #156] @ 7f21c <__cxa_atexit@plt+0x71edc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - bne 7f1f0 <__cxa_atexit@plt+0x71eb0> │ │ │ │ - ldr r7, [pc, #88] @ 7f208 <__cxa_atexit@plt+0x71ec8> │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7cf24 <__cxa_atexit@plt+0x6fbe4> │ │ │ │ + ldr r7, [pc, #48] @ 7cf48 <__cxa_atexit@plt+0x6fc08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 7f20c <__cxa_atexit@plt+0x71ecc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r3, r3, #28 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b7f0 <__cxa_atexit@plt+0x6e4b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - biceq pc, fp, #172, 24 @ 0xac00 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - biceq pc, fp, #0, 26 │ │ │ │ - biceq pc, fp, #52, 20 @ 0x34000 │ │ │ │ - biceq pc, fp, #28, 20 @ 0x1c000 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - biceq pc, fp, #108, 26 @ 0x1b00 │ │ │ │ - biceq pc, fp, #160, 20 @ 0xa0000 │ │ │ │ - biceq pc, fp, #136, 20 @ 0x88000 │ │ │ │ - orrseq r9, pc, #124 @ 0x7c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f2bc <__cxa_atexit@plt+0x71f7c> │ │ │ │ - ldr r3, [pc, #112] @ 7f2c4 <__cxa_atexit@plt+0x71f84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7f2a4 <__cxa_atexit@plt+0x71f64> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 7f2c8 <__cxa_atexit@plt+0x71f88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f2b4 <__cxa_atexit@plt+0x71f74> │ │ │ │ - b 7f324 <__cxa_atexit@plt+0x71fe4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #20] @ 7cf4c <__cxa_atexit@plt+0x6fc0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + moveq r1, #204, 26 @ 0x3300 │ │ │ │ + moveq r1, #164, 28 @ 0xa40 │ │ │ │ + moveq r1, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7cf90 <__cxa_atexit@plt+0x6fc50> │ │ │ │ + ldr r3, [pc, #40] @ 7cfa8 <__cxa_atexit@plt+0x6fc68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7cfac <__cxa_atexit@plt+0x6fc6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r8, pc, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 7f314 <__cxa_atexit@plt+0x71fd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f30c <__cxa_atexit@plt+0x71fcc> │ │ │ │ - b 7f324 <__cxa_atexit@plt+0x71fe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r8, pc, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7f398 <__cxa_atexit@plt+0x72058> │ │ │ │ - add r6, r8, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7f3c0 <__cxa_atexit@plt+0x72080> │ │ │ │ - ldr lr, [pc, #128] @ 7f3dc <__cxa_atexit@plt+0x7209c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r9, [r8, #8] │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - add r0, r8, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7f3c8 <__cxa_atexit@plt+0x72088> │ │ │ │ - ldr r3, [pc, #44] @ 7f3d8 <__cxa_atexit@plt+0x72098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - b 7f3cc <__cxa_atexit@plt+0x7208c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - orrseq r8, pc, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + biceq r0, ip, #212, 28 @ 0xd40 │ │ │ │ + moveq r1, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f46c <__cxa_atexit@plt+0x7212c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f474 <__cxa_atexit@plt+0x72134> │ │ │ │ - ldr ip, [pc, #120] @ 7f490 <__cxa_atexit@plt+0x72150> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #116] @ 7f494 <__cxa_atexit@plt+0x72154> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7cfe8 <__cxa_atexit@plt+0x6fca8> │ │ │ │ + ldr r3, [pc, #40] @ 7d000 <__cxa_atexit@plt+0x6fcc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - sub lr, r6, #13 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r7, {r1, r9, sl, ip} │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - ldr r5, [pc, #80] @ 7f498 <__cxa_atexit@plt+0x72158> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r1, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r6, r7 │ │ │ │ - b 7f47c <__cxa_atexit@plt+0x7213c> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7f48c <__cxa_atexit@plt+0x7214c> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7d004 <__cxa_atexit@plt+0x6fcc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #68, 28 @ 0x440 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - @ instruction: 0xffffe0c4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + biceq r0, ip, #128, 28 @ 0x800 │ │ │ │ + moveq r1, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3], #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7f524 <__cxa_atexit@plt+0x721e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7f530 <__cxa_atexit@plt+0x721f0> │ │ │ │ - ldr lr, [pc, #140] @ 7f560 <__cxa_atexit@plt+0x72220> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 7f564 <__cxa_atexit@plt+0x72224> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #132] @ 7f568 <__cxa_atexit@plt+0x72228> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #128] @ 7f56c <__cxa_atexit@plt+0x7222c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - sub r1, r6, #13 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f53c <__cxa_atexit@plt+0x721fc> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7f558 <__cxa_atexit@plt+0x72218> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7d040 <__cxa_atexit@plt+0x6fd00> │ │ │ │ + ldr r3, [pc, #40] @ 7d058 <__cxa_atexit@plt+0x6fd18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7d05c <__cxa_atexit@plt+0x6fd1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ 7f55c <__cxa_atexit@plt+0x7221c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #132, 26 @ 0x2100 │ │ │ │ - orrseq r8, pc, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xffffeed4 │ │ │ │ - @ instruction: 0xffffe000 │ │ │ │ - orrseq r8, pc, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + biceq r0, ip, #44, 28 @ 0x2c0 │ │ │ │ + moveq r1, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3], #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7f5f8 <__cxa_atexit@plt+0x722b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7f604 <__cxa_atexit@plt+0x722c4> │ │ │ │ - ldr lr, [pc, #140] @ 7f634 <__cxa_atexit@plt+0x722f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 7f638 <__cxa_atexit@plt+0x722f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #132] @ 7f63c <__cxa_atexit@plt+0x722fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #128] @ 7f640 <__cxa_atexit@plt+0x72300> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - sub r1, r6, #13 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f610 <__cxa_atexit@plt+0x722d0> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7f62c <__cxa_atexit@plt+0x722ec> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7d098 <__cxa_atexit@plt+0x6fd58> │ │ │ │ + ldr r3, [pc, #40] @ 7d0b0 <__cxa_atexit@plt+0x6fd70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7d0b4 <__cxa_atexit@plt+0x6fd74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ 7f630 <__cxa_atexit@plt+0x722f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #176, 24 @ 0xb000 │ │ │ │ - orrseq r8, pc, #216, 22 @ 0x36000 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xffffee00 │ │ │ │ - @ instruction: 0xffffdf2c │ │ │ │ - orrseq r8, pc, #56, 24 @ 0x3800 │ │ │ │ - orrseq r8, pc, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq r0, ip, #216, 26 @ 0x3600 │ │ │ │ + moveq r1, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7f688 <__cxa_atexit@plt+0x72348> │ │ │ │ - ldr r8, [pc, #48] @ 7f69c <__cxa_atexit@plt+0x7235c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ 7f6a0 <__cxa_atexit@plt+0x72360> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - ldr r7, [pc, #20] @ 7f6a4 <__cxa_atexit@plt+0x72364> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7d0f0 <__cxa_atexit@plt+0x6fdb0> │ │ │ │ + ldr r3, [pc, #40] @ 7d108 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7d10c <__cxa_atexit@plt+0x6fdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #116, 24 @ 0x7400 │ │ │ │ - orrseq r8, pc, #60, 12 @ 0x3c00000 │ │ │ │ - orrseq r8, pc, #96, 24 @ 0x6000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq r0, ip, #132, 26 @ 0x2100 │ │ │ │ + moveq r1, #252, 24 @ 0xfc00 │ │ │ │ + cmneq sl, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #36, 26 @ 0x900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #6976 @ 0x1b40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r3, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #2, 28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7f71c <__cxa_atexit@plt+0x723dc> │ │ │ │ - ldr r3, [pc, #100] @ 7f72c <__cxa_atexit@plt+0x723ec> │ │ │ │ + bhi 7d1cc <__cxa_atexit@plt+0x6fe8c> │ │ │ │ + ldr r3, [pc, #52] @ 7d1dc <__cxa_atexit@plt+0x6fe9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7f704 <__cxa_atexit@plt+0x723c4> │ │ │ │ - ldr r3, [pc, #76] @ 7f730 <__cxa_atexit@plt+0x723f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 7d1bc <__cxa_atexit@plt+0x6fe7c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f714 <__cxa_atexit@plt+0x723d4> │ │ │ │ - b 7f784 <__cxa_atexit@plt+0x72444> │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7f734 <__cxa_atexit@plt+0x723f4> │ │ │ │ + ldr r7, [pc, #12] @ 7d1e0 <__cxa_atexit@plt+0x6fea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq r8, pc, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq r1, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 7f778 <__cxa_atexit@plt+0x72438> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f770 <__cxa_atexit@plt+0x72430> │ │ │ │ - b 7f784 <__cxa_atexit@plt+0x72444> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d23c <__cxa_atexit@plt+0x6fefc> │ │ │ │ + ldr r3, [pc, #52] @ 7d24c <__cxa_atexit@plt+0x6ff0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d22c <__cxa_atexit@plt+0x6feec> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #12] @ 7d250 <__cxa_atexit@plt+0x6ff10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + moveq r1, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f7fc <__cxa_atexit@plt+0x724bc> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7f838 <__cxa_atexit@plt+0x724f8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr lr, [pc, #164] @ 7f858 <__cxa_atexit@plt+0x72518> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #160] @ 7f85c <__cxa_atexit@plt+0x7251c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #144] @ 7f860 <__cxa_atexit@plt+0x72520> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - sub sl, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7f840 <__cxa_atexit@plt+0x72500> │ │ │ │ - ldr r1, [pc, #64] @ 7f850 <__cxa_atexit@plt+0x72510> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 7f854 <__cxa_atexit@plt+0x72514> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #2 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r6, #28 │ │ │ │ - b 7f844 <__cxa_atexit@plt+0x72504> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - orrseq r8, pc, #28, 18 @ 0x70000 │ │ │ │ - biceq pc, fp, #84, 12 @ 0x5400000 │ │ │ │ - biceq pc, fp, #188, 12 @ 0xbc00000 │ │ │ │ - biceq pc, fp, #236, 6 @ 0xb0000003 │ │ │ │ - biceq pc, fp, #156, 12 @ 0x9c00000 │ │ │ │ - orrseq r8, pc, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3], #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7f8f0 <__cxa_atexit@plt+0x725b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7f8fc <__cxa_atexit@plt+0x725bc> │ │ │ │ - ldr lr, [pc, #140] @ 7f92c <__cxa_atexit@plt+0x725ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 7f930 <__cxa_atexit@plt+0x725f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #132] @ 7f934 <__cxa_atexit@plt+0x725f4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #128] @ 7f938 <__cxa_atexit@plt+0x725f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - sub r1, r6, #13 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401350 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 7f908 <__cxa_atexit@plt+0x725c8> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7f924 <__cxa_atexit@plt+0x725e4> │ │ │ │ + bhi 7d2d4 <__cxa_atexit@plt+0x6ff94> │ │ │ │ + ldr r7, [pc, #108] @ 7d2f8 <__cxa_atexit@plt+0x6ffb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r2, [pc, #100] @ 7d2fc <__cxa_atexit@plt+0x6ffbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d2e8 <__cxa_atexit@plt+0x6ffa8> │ │ │ │ + ldr r3, [pc, #80] @ 7d300 <__cxa_atexit@plt+0x6ffc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d2c4 <__cxa_atexit@plt+0x6ff84> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 7d308 <__cxa_atexit@plt+0x6ffc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ 7f928 <__cxa_atexit@plt+0x725e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #184, 18 @ 0x2e0000 │ │ │ │ - orrseq r8, pc, #224, 18 @ 0x380000 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xffffeb08 │ │ │ │ - @ instruction: 0xffffdc34 │ │ │ │ - orrseq r8, pc, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7f97c <__cxa_atexit@plt+0x7263c> │ │ │ │ - ldr r1, [pc, #48] @ 7f990 <__cxa_atexit@plt+0x72650> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 7f994 <__cxa_atexit@plt+0x72654> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 7f998 <__cxa_atexit@plt+0x72658> │ │ │ │ + ldr r7, [pc, #20] @ 7d304 <__cxa_atexit@plt+0x6ffc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, ip, #132, 20 @ 0x84000 │ │ │ │ + biceq r0, ip, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + moveq r1, #8, 22 @ 0x2000 │ │ │ │ + moveq r1, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d36c <__cxa_atexit@plt+0x7002c> │ │ │ │ + ldr r3, [pc, #80] @ 7d37c <__cxa_atexit@plt+0x7003c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq 7d350 <__cxa_atexit@plt+0x70010> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7d360 <__cxa_atexit@plt+0x70020> │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ + b 3fc858 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #184, 18 @ 0x2e0000 │ │ │ │ - orrseq r8, pc, #148, 18 @ 0x250000 │ │ │ │ - orrseq r8, pc, #164, 18 @ 0x290000 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7d380 <__cxa_atexit@plt+0x70040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + moveq r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7d3a4 <__cxa_atexit@plt+0x70064> │ │ │ │ + b 3fc858 <__cxa_atexit@plt+0x3ef518> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + moveq r1, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7fa24 <__cxa_atexit@plt+0x726e4> │ │ │ │ - ldr r2, [pc, #136] @ 7fa40 <__cxa_atexit@plt+0x72700> │ │ │ │ + bhi 7d3f0 <__cxa_atexit@plt+0x700b0> │ │ │ │ + ldr r2, [pc, #40] @ 7d3f8 <__cxa_atexit@plt+0x700b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 7fa44 <__cxa_atexit@plt+0x72704> │ │ │ │ + ldr r1, [pc, #32] @ 7d3fc <__cxa_atexit@plt+0x700bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fa18 <__cxa_atexit@plt+0x726d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7fa2c <__cxa_atexit@plt+0x726ec> │ │ │ │ - ldr r3, [pc, #88] @ 7fa48 <__cxa_atexit@plt+0x72708> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 7fa4c <__cxa_atexit@plt+0x7270c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc808 <__cxa_atexit@plt+0x3ef4c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq pc, fp, #212, 2 @ 0x35 │ │ │ │ - biceq pc, fp, #184, 2 @ 0x2e │ │ │ │ - biceq pc, fp, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r0, ip, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc810 <__cxa_atexit@plt+0x3ef4d0> │ │ │ │ + moveq r1, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d4e4 <__cxa_atexit@plt+0x701a4> │ │ │ │ + ldr r7, [pc, #204] @ 7d50c <__cxa_atexit@plt+0x701cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 7d4c8 <__cxa_atexit@plt+0x70188> │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r1, [r7, #-4]! │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7d4d4 <__cxa_atexit@plt+0x70194> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7fa98 <__cxa_atexit@plt+0x72758> │ │ │ │ - ldr r2, [pc, #48] @ 7faa4 <__cxa_atexit@plt+0x72764> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7d4f8 <__cxa_atexit@plt+0x701b8> │ │ │ │ + ldr r5, [pc, #160] @ 7d514 <__cxa_atexit@plt+0x701d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #156] @ 7d518 <__cxa_atexit@plt+0x701d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #152] @ 7d51c <__cxa_atexit@plt+0x701dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r5, r0, #2 │ │ │ │ + ldr r2, [pc, #136] @ 7d520 <__cxa_atexit@plt+0x701e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 7faa8 <__cxa_atexit@plt+0x72768> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, fp, #52, 2 │ │ │ │ - biceq pc, fp, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7faf4 <__cxa_atexit@plt+0x727b4> │ │ │ │ - ldr r1, [pc, #48] @ 7fb08 <__cxa_atexit@plt+0x727c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + str r5, [r6, #20] │ │ │ │ + ldr r6, [pc, #120] @ 7d524 <__cxa_atexit@plt+0x701e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r2, r6, #3 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ + b 3fc820 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - orrseq r8, pc, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7fb6c <__cxa_atexit@plt+0x7282c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7fb74 <__cxa_atexit@plt+0x72834> │ │ │ │ - ldr r5, [pc, #76] @ 7fb94 <__cxa_atexit@plt+0x72854> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ 7fb98 <__cxa_atexit@plt+0x72858> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 4013a0 <__cxa_atexit@plt+0x3f4060> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7fb7c <__cxa_atexit@plt+0x7283c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 7fb90 <__cxa_atexit@plt+0x72850> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7d510 <__cxa_atexit@plt+0x701d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orrseq r8, pc, #180, 14 @ 0x2d00000 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - orrseq r8, pc, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fbcc <__cxa_atexit@plt+0x7288c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 7fbd4 <__cxa_atexit@plt+0x72894> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401368 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + moveq r1, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + moveq r1, #132, 18 @ 0x210000 │ │ │ │ + biceq r0, ip, #244, 12 @ 0xf400000 │ │ │ │ + biceq r0, ip, #80, 20 @ 0x50000 │ │ │ │ + moveq r1, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7d5ac <__cxa_atexit@plt+0x7026c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7d5bc <__cxa_atexit@plt+0x7027c> │ │ │ │ + ldr r2, [pc, #112] @ 7d5d0 <__cxa_atexit@plt+0x70290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #108] @ 7d5d4 <__cxa_atexit@plt+0x70294> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #104] @ 7d5d8 <__cxa_atexit@plt+0x70298> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r2, lr, #2 │ │ │ │ + ldr r0, [pc, #88] @ 7d5dc <__cxa_atexit@plt+0x7029c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r6, [pc, #68] @ 7d5e0 <__cxa_atexit@plt+0x702a0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc820 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ + add r5, r2, #8 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + moveq r1, #152, 16 @ 0x980000 │ │ │ │ + biceq r0, ip, #8, 12 @ 0x800000 │ │ │ │ + biceq r0, ip, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7d600 <__cxa_atexit@plt+0x702c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc828 <__cxa_atexit@plt+0x3ef4e8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7fc28 <__cxa_atexit@plt+0x728e8> │ │ │ │ - ldr r3, [pc, #64] @ 7fc40 <__cxa_atexit@plt+0x72900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 7fc44 <__cxa_atexit@plt+0x72904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 7d654 <__cxa_atexit@plt+0x70314> │ │ │ │ + ldr r3, [pc, #40] @ 7d66c <__cxa_atexit@plt+0x7032c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7fc48 <__cxa_atexit@plt+0x72908> │ │ │ │ + ldr r7, [pc, #20] @ 7d670 <__cxa_atexit@plt+0x70330> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq pc, fp, #136, 4 @ 0x80000008 │ │ │ │ - orrseq r8, pc, #16, 14 @ 0x400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq r0, ip, #224, 16 @ 0xe00000 │ │ │ │ + moveq r1, #232, 16 @ 0xe80000 │ │ │ │ + cmneq sl, #3325952 @ 0x32c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + moveq r1, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7d6e4 <__cxa_atexit@plt+0x703a4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7d6dc <__cxa_atexit@plt+0x7039c> │ │ │ │ + ldr r3, [pc, #44] @ 7d6ec <__cxa_atexit@plt+0x703ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 7d6f0 <__cxa_atexit@plt+0x703b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, ip, #196, 8 @ 0xc4000000 │ │ │ │ + biceq r0, ip, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7fc98 <__cxa_atexit@plt+0x72958> │ │ │ │ - ldr r3, [pc, #60] @ 7fcb0 <__cxa_atexit@plt+0x72970> │ │ │ │ + bcc 7d73c <__cxa_atexit@plt+0x703fc> │ │ │ │ + ldr r3, [pc, #56] @ 7d754 <__cxa_atexit@plt+0x70414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 7fcb4 <__cxa_atexit@plt+0x72974> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #48] @ 7d758 <__cxa_atexit@plt+0x70418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ stmib r7, {r2, r8} │ │ │ │ str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7fcb8 <__cxa_atexit@plt+0x72978> │ │ │ │ + ldr r7, [pc, #24] @ 7d75c <__cxa_atexit@plt+0x7041c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - biceq pc, fp, #28, 4 @ 0xc0000001 │ │ │ │ - biceq pc, fp, #24, 4 @ 0x80000001 │ │ │ │ - orrseq r8, pc, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7fd4c <__cxa_atexit@plt+0x72a0c> │ │ │ │ - ldr r3, [pc, #152] @ 7fd74 <__cxa_atexit@plt+0x72a34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7fd3c <__cxa_atexit@plt+0x729fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7fd5c <__cxa_atexit@plt+0x72a1c> │ │ │ │ - ldr r8, [pc, #124] @ 7fd7c <__cxa_atexit@plt+0x72a3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ 7fd80 <__cxa_atexit@plt+0x72a40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7fd78 <__cxa_atexit@plt+0x72a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r8, pc, #244, 10 @ 0x3d000000 │ │ │ │ - biceq pc, fp, #152, 2 @ 0x26 │ │ │ │ - biceq pc, fp, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7fddc <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr r8, [pc, #64] @ 7fde8 <__cxa_atexit@plt+0x72aa8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ 7fdec <__cxa_atexit@plt+0x72aac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, fp, #240 @ 0xf0 │ │ │ │ - biceq pc, fp, #236 @ 0xec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7fe3c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r3, [pc, #60] @ 7fe54 <__cxa_atexit@plt+0x72b14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 7fe58 <__cxa_atexit@plt+0x72b18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7fe5c <__cxa_atexit@plt+0x72b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq pc, fp, #132 @ 0x84 │ │ │ │ - biceq pc, fp, #116 @ 0x74 │ │ │ │ - orrseq r8, pc, #8, 10 @ 0x2000000 │ │ │ │ + biceq r0, ip, #124, 8 @ 0x7c000000 │ │ │ │ + biceq r0, ip, #236, 8 @ 0xec000000 │ │ │ │ + moveq r1, #68, 16 @ 0x440000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7fe80 <__cxa_atexit@plt+0x72b40> │ │ │ │ + b 7d780 <__cxa_atexit@plt+0x70440> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ - sub r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7fedc <__cxa_atexit@plt+0x72b9c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7fec8 <__cxa_atexit@plt+0x72b88> │ │ │ │ - ldr r3, [pc, #68] @ 7fef0 <__cxa_atexit@plt+0x72bb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fed4 <__cxa_atexit@plt+0x72b94> │ │ │ │ - b 7ff00 <__cxa_atexit@plt+0x72bc0> │ │ │ │ - ldmda r5, {r7, r8, r9} │ │ │ │ + sub r2, r3, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7d804 <__cxa_atexit@plt+0x704c4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7d7bc <__cxa_atexit@plt+0x7047c> │ │ │ │ + ldr r7, [pc, #104] @ 7d818 <__cxa_atexit@plt+0x704d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7fef4 <__cxa_atexit@plt+0x72bb4> │ │ │ │ + ldr lr, [pc, #92] @ 7d820 <__cxa_atexit@plt+0x704e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr ip, [r3, #7] │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str ip, [r5] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + ldr r7, [pc, #16] @ 7d81c <__cxa_atexit@plt+0x704dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orrseq r8, pc, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #268] @ 80018 <__cxa_atexit@plt+0x72cd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #264] @ 8001c <__cxa_atexit@plt+0x72cdc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #260] @ 80020 <__cxa_atexit@plt+0x72ce0> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r9, #1 │ │ │ │ - ldr ip, [pc, #252] @ 80024 <__cxa_atexit@plt+0x72ce4> │ │ │ │ - add ip, pc, ip │ │ │ │ - b 7ff44 <__cxa_atexit@plt+0x72c04> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7fffc <__cxa_atexit@plt+0x72cbc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq 7ff98 <__cxa_atexit@plt+0x72c58> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne 7ffbc <__cxa_atexit@plt+0x72c7c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7fff0 <__cxa_atexit@plt+0x72cb0> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7ff2c <__cxa_atexit@plt+0x72bec> │ │ │ │ - b 80008 <__cxa_atexit@plt+0x72cc8> │ │ │ │ - str lr, [r5, #4] │ │ │ │ - sub r1, r3, #1 │ │ │ │ - and r1, r1, #7 │ │ │ │ - sub r1, r3, r1 │ │ │ │ - add r1, r1, #8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - bne 7ffd0 <__cxa_atexit@plt+0x72c90> │ │ │ │ - b 7fff0 <__cxa_atexit@plt+0x72cb0> │ │ │ │ - add r1, r3, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7fff0 <__cxa_atexit@plt+0x72cb0> │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7ff2c <__cxa_atexit@plt+0x72bec> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 80078 <__cxa_atexit@plt+0x72d38> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #44] @ 80090 <__cxa_atexit@plt+0x72d50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80088 <__cxa_atexit@plt+0x72d48> │ │ │ │ - b 7ff00 <__cxa_atexit@plt+0x72bc0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + biceq r0, ip, #104, 8 @ 0x68000000 │ │ │ │ + moveq r1, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 800d4 <__cxa_atexit@plt+0x72d94> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 800e8 <__cxa_atexit@plt+0x72da8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 800e0 <__cxa_atexit@plt+0x72da0> │ │ │ │ - b 7ff00 <__cxa_atexit@plt+0x72bc0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7d86c <__cxa_atexit@plt+0x7052c> │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r2, #3 │ │ │ │ + movne r3, #4 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7d89c <__cxa_atexit@plt+0x7055c> │ │ │ │ + ldr r7, [pc, #148] @ 7d8f4 <__cxa_atexit@plt+0x705b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7d8e4 <__cxa_atexit@plt+0x705a4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #112] @ 7d8fc <__cxa_atexit@plt+0x705bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8012c <__cxa_atexit@plt+0x72dec> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 80140 <__cxa_atexit@plt+0x72e00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80138 <__cxa_atexit@plt+0x72df8> │ │ │ │ - b 7ff00 <__cxa_atexit@plt+0x72bc0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr ip, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + add sl, r5, #12 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr lr, [r1, #7] │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #36] @ 7d8f8 <__cxa_atexit@plt+0x705b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, ip} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3fc460 <__cxa_atexit@plt+0x3ef120> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r0, ip, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + biceq r0, ip, #144, 6 @ 0x40000002 │ │ │ │ + moveq r1, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 7d924 <__cxa_atexit@plt+0x705e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + moveq r1, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7d994 <__cxa_atexit@plt+0x70654> │ │ │ │ + ldr r3, [pc, #92] @ 7d9a4 <__cxa_atexit@plt+0x70664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d974 <__cxa_atexit@plt+0x70634> │ │ │ │ + ldrb r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #41 @ 0x29 │ │ │ │ + bne 7d984 <__cxa_atexit@plt+0x70644> │ │ │ │ + ldr r7, [pc, #60] @ 7d9a8 <__cxa_atexit@plt+0x70668> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 801cc <__cxa_atexit@plt+0x72e8c> │ │ │ │ - ldr r2, [pc, #136] @ 801e8 <__cxa_atexit@plt+0x72ea8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 801ec <__cxa_atexit@plt+0x72eac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 801c0 <__cxa_atexit@plt+0x72e80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 801d4 <__cxa_atexit@plt+0x72e94> │ │ │ │ - ldr r3, [pc, #88] @ 801f0 <__cxa_atexit@plt+0x72eb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 801f4 <__cxa_atexit@plt+0x72eb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 7d9b0 <__cxa_atexit@plt+0x70670> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 7d9ac <__cxa_atexit@plt+0x7066c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq lr, fp, #44, 20 @ 0x2c000 │ │ │ │ - biceq lr, fp, #16, 20 @ 0x10000 │ │ │ │ - biceq lr, fp, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r0, ip, #124, 4 @ 0xc0000007 │ │ │ │ + moveq r1, #112, 12 @ 0x7000000 │ │ │ │ + biceq r0, ip, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 80240 <__cxa_atexit@plt+0x72f00> │ │ │ │ - ldr r2, [pc, #48] @ 8024c <__cxa_atexit@plt+0x72f0c> │ │ │ │ + ldr r3, [pc, #32] @ 7d9e4 <__cxa_atexit@plt+0x706a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 7d9e8 <__cxa_atexit@plt+0x706a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 80250 <__cxa_atexit@plt+0x72f10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + cmp r1, #41 @ 0x29 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, fp, #140, 18 @ 0x230000 │ │ │ │ - biceq lr, fp, #60, 24 @ 0x3c00 │ │ │ │ - orrseq r7, pc, #224, 28 @ 0xe00 │ │ │ │ + biceq r0, ip, #36, 4 @ 0x40000002 │ │ │ │ + biceq r0, ip, #240, 2 @ 0x3c │ │ │ │ + moveq r1, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80290 <__cxa_atexit@plt+0x72f50> │ │ │ │ - ldr r2, [pc, #36] @ 80298 <__cxa_atexit@plt+0x72f58> │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7da50 <__cxa_atexit@plt+0x70710> │ │ │ │ + ldr r2, [pc, #76] @ 7da5c <__cxa_atexit@plt+0x7071c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #64] @ 7da60 <__cxa_atexit@plt+0x70720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 8029c <__cxa_atexit@plt+0x72f5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, fp, #36, 18 @ 0x90000 │ │ │ │ - biceq lr, fp, #80, 22 @ 0x14000 │ │ │ │ - orrseq r7, pc, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8030c <__cxa_atexit@plt+0x72fcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 80318 <__cxa_atexit@plt+0x72fd8> │ │ │ │ - ldr r1, [pc, #84] @ 80328 <__cxa_atexit@plt+0x72fe8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 8032c <__cxa_atexit@plt+0x72fec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 80330 <__cxa_atexit@plt+0x72ff0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 80334 <__cxa_atexit@plt+0x72ff4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7da48 <__cxa_atexit@plt+0x70708> │ │ │ │ + ldr r3, [pc, #40] @ 7da64 <__cxa_atexit@plt+0x70724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, #196, 16 @ 0xc40000 │ │ │ │ - biceq lr, fp, #200, 16 @ 0xc80000 │ │ │ │ - biceq lr, fp, #172, 16 @ 0xac0000 │ │ │ │ - biceq lr, fp, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80374 <__cxa_atexit@plt+0x73034> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #28] @ 8037c <__cxa_atexit@plt+0x7303c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r0, ip, #104, 2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + moveq r1, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7da88 <__cxa_atexit@plt+0x70748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a8 <__cxa_atexit@plt+0x3ef168> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + moveq r1, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [pc, #56] @ 7dadc <__cxa_atexit@plt+0x7079c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ 80380 <__cxa_atexit@plt+0x73040> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b 7fe80 <__cxa_atexit@plt+0x72b40> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7dad4 <__cxa_atexit@plt+0x70794> │ │ │ │ + ldr r5, [pc, #28] @ 7dae0 <__cxa_atexit@plt+0x707a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq lr, fp, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + moveq r1, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7db08 <__cxa_atexit@plt+0x707c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc4b0 <__cxa_atexit@plt+0x3ef170> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 803d4 <__cxa_atexit@plt+0x73094> │ │ │ │ - ldr lr, [pc, #60] @ 803ec <__cxa_atexit@plt+0x730ac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 803f0 <__cxa_atexit@plt+0x730b0> │ │ │ │ + bcc 7dba0 <__cxa_atexit@plt+0x70860> │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldmda r5, {r0, r1} │ │ │ │ + ldr r2, [pc, #124] @ 7dbbc <__cxa_atexit@plt+0x7087c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, lr} │ │ │ │ + sub sl, r6, #1 │ │ │ │ + cmp r0, #1 │ │ │ │ + mov r2, r0 │ │ │ │ + blt 7db74 <__cxa_atexit@plt+0x70834> │ │ │ │ + mov r2, #0 │ │ │ │ + ldrb r3, [r1, r2] │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ + bne 7db74 <__cxa_atexit@plt+0x70834> │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 7db58 <__cxa_atexit@plt+0x70818> │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r3, [pc, #68] @ 7dbc0 <__cxa_atexit@plt+0x70880> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + ldr lr, [pc, #64] @ 7dbc4 <__cxa_atexit@plt+0x70884> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r2, r1 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmda r5, {r0, r9, sl} │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 3fc868 <__cxa_atexit@plt+0x3ef528> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r3, [pc, #28] @ 7dbc8 <__cxa_atexit@plt+0x70888> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq lr, fp, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq r0, ip, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + moveq r1, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80438 <__cxa_atexit@plt+0x730f8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 80450 <__cxa_atexit@plt+0x73110> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 80454 <__cxa_atexit@plt+0x73114> │ │ │ │ + bcc 7dc5c <__cxa_atexit@plt+0x7091c> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [pc, #120] @ 7dc74 <__cxa_atexit@plt+0x70934> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, lr} │ │ │ │ + sub sl, r6, #1 │ │ │ │ + cmp r0, #1 │ │ │ │ + mov r2, r0 │ │ │ │ + blt 7dc30 <__cxa_atexit@plt+0x708f0> │ │ │ │ + mov r2, #0 │ │ │ │ + ldrb r3, [r1, r2] │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ + bne 7dc30 <__cxa_atexit@plt+0x708f0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 7dc14 <__cxa_atexit@plt+0x708d4> │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r3, [pc, #64] @ 7dc78 <__cxa_atexit@plt+0x70938> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ + ldr lr, [pc, #60] @ 7dc7c <__cxa_atexit@plt+0x7093c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r2, r1 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r0, r9, sl} │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 3fc868 <__cxa_atexit@plt+0x3ef528> │ │ │ │ + ldr r3, [pc, #28] @ 7dc80 <__cxa_atexit@plt+0x70940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4010a0 <__cxa_atexit@plt+0x3f3d60> │ │ │ │ - biceq lr, fp, #92, 20 @ 0x5c000 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 804dc <__cxa_atexit@plt+0x7319c> │ │ │ │ - ldr r2, [pc, #132] @ 804f8 <__cxa_atexit@plt+0x731b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 804fc <__cxa_atexit@plt+0x731bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 804d0 <__cxa_atexit@plt+0x73190> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 804e4 <__cxa_atexit@plt+0x731a4> │ │ │ │ - ldr r3, [pc, #84] @ 80500 <__cxa_atexit@plt+0x731c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #76] @ 80504 <__cxa_atexit@plt+0x731c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq lr, fp, #24, 14 @ 0x600000 │ │ │ │ - biceq lr, fp, #252, 12 @ 0xfc00000 │ │ │ │ - biceq lr, fp, #180, 18 @ 0x2d0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq r0, ip, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + moveq r1, #204, 6 @ 0x30000003 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8054c <__cxa_atexit@plt+0x7320c> │ │ │ │ - ldr r2, [pc, #44] @ 80558 <__cxa_atexit@plt+0x73218> │ │ │ │ + bcc 7dd00 <__cxa_atexit@plt+0x709c0> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 7dce8 <__cxa_atexit@plt+0x709a8> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [pc, #80] @ 7dd0c <__cxa_atexit@plt+0x709cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ 8055c <__cxa_atexit@plt+0x7321c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r3, r6, #11 │ │ │ │ + cmp r7, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + strlt r7, [r6] │ │ │ │ + strge lr, [r6] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ 7dd10 <__cxa_atexit@plt+0x709d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, fp, #124, 12 @ 0x7c00000 │ │ │ │ - biceq lr, fp, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq pc, fp, #192, 30 @ 0x300 │ │ │ │ + biceq r0, ip, #56, 4 @ 0x80000003 │ │ │ │ + moveq r1, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 805f4 <__cxa_atexit@plt+0x732b4> │ │ │ │ - ldr lr, [pc, #148] @ 80614 <__cxa_atexit@plt+0x732d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ 80618 <__cxa_atexit@plt+0x732d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 805e8 <__cxa_atexit@plt+0x732a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 80600 <__cxa_atexit@plt+0x732c0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #84] @ 8061c <__cxa_atexit@plt+0x732dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 7dd58 <__cxa_atexit@plt+0x70a18> │ │ │ │ + ldr r8, [pc, #44] @ 7dd60 <__cxa_atexit@plt+0x70a20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #40] @ 7dd64 <__cxa_atexit@plt+0x70a24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ 7dd68 <__cxa_atexit@plt+0x70a28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq lr, fp, #8, 12 @ 0x800000 │ │ │ │ - biceq lr, fp, #168, 16 @ 0xa80000 │ │ │ │ + moveq r1, #36, 4 @ 0x40000002 │ │ │ │ + moveq r1, #76, 4 @ 0xc0000004 │ │ │ │ + biceq pc, fp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 80664 <__cxa_atexit@plt+0x73324> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 80670 <__cxa_atexit@plt+0x73330> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7dda0 <__cxa_atexit@plt+0x70a60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7dda8 <__cxa_atexit@plt+0x70a68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, fp, #40, 16 @ 0x280000 │ │ │ │ - orrseq r7, pc, #192, 20 @ 0xc0000 │ │ │ │ + biceq pc, fp, #248, 26 @ 0x3e00 │ │ │ │ + moveq r1, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 806e0 <__cxa_atexit@plt+0x733a0> │ │ │ │ + bhi 7dde8 <__cxa_atexit@plt+0x70aa8> │ │ │ │ + ldr r2, [pc, #36] @ 7ddf0 <__cxa_atexit@plt+0x70ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7ddf4 <__cxa_atexit@plt+0x70ab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + moveq r1, #68, 4 @ 0x40000004 │ │ │ │ + biceq pc, fp, #180, 26 @ 0x2d00 │ │ │ │ + moveq r1, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 7de14 <__cxa_atexit@plt+0x70ad4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + moveq r1, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7de78 <__cxa_atexit@plt+0x70b38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 806ec <__cxa_atexit@plt+0x733ac> │ │ │ │ - ldr r1, [pc, #84] @ 806fc <__cxa_atexit@plt+0x733bc> │ │ │ │ + bcc 7de84 <__cxa_atexit@plt+0x70b44> │ │ │ │ + ldr r1, [pc, #76] @ 7de94 <__cxa_atexit@plt+0x70b54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 80700 <__cxa_atexit@plt+0x733c0> │ │ │ │ + ldr r5, [pc, #68] @ 7de98 <__cxa_atexit@plt+0x70b58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ 80704 <__cxa_atexit@plt+0x733c4> │ │ │ │ + ldr r0, [pc, #52] @ 7de9c <__cxa_atexit@plt+0x70b5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ 80708 <__cxa_atexit@plt+0x733c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401280 <__cxa_atexit@plt+0x3f3f40> │ │ │ │ - mov r6, r2 │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, #240, 8 @ 0xf0000000 │ │ │ │ - biceq lr, fp, #244, 8 @ 0xf4000000 │ │ │ │ - biceq lr, fp, #216, 8 @ 0xd8000000 │ │ │ │ - biceq lr, fp, #0, 14 │ │ │ │ - orrseq r7, pc, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 80754 <__cxa_atexit@plt+0x73414> │ │ │ │ - ldr r7, [pc, #52] @ 80764 <__cxa_atexit@plt+0x73424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 80748 <__cxa_atexit@plt+0x73408> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80778 <__cxa_atexit@plt+0x73438> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 80768 <__cxa_atexit@plt+0x73428> │ │ │ │ - add r7, pc, r7 │ │ │ │ + biceq pc, fp, #64, 26 @ 0x1000 │ │ │ │ + biceq pc, fp, #68, 26 @ 0x1100 │ │ │ │ + biceq pc, fp, #36, 26 @ 0x900 │ │ │ │ + moveq r1, #116, 2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ded8 <__cxa_atexit@plt+0x70b98> │ │ │ │ + ldr r3, [pc, #28] @ 7dee0 <__cxa_atexit@plt+0x70ba0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r7, pc, #248, 22 @ 0x3e000 │ │ │ │ - orrseq r7, pc, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + moveq r1, #52, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 807bc <__cxa_atexit@plt+0x7347c> │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #116] @ 80810 <__cxa_atexit@plt+0x734d0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #28] @ 7df18 <__cxa_atexit@plt+0x70bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 807f4 <__cxa_atexit@plt+0x734b4> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b 80828 <__cxa_atexit@plt+0x734e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 80804 <__cxa_atexit@plt+0x734c4> │ │ │ │ - ldr r7, [pc, #64] @ 80814 <__cxa_atexit@plt+0x734d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r7, [pc, #52] @ 80818 <__cxa_atexit@plt+0x734d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - biceq lr, fp, #196, 6 @ 0x10000003 │ │ │ │ - orrseq r7, pc, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 80944 <__cxa_atexit@plt+0x73604> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r4, [r2, #11] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r0, [pc, #248] @ 80958 <__cxa_atexit@plt+0x73618> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [r1, #3] │ │ │ │ - ldr r4, [r1, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #11] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr sl, [pc, #224] @ 8095c <__cxa_atexit@plt+0x7361c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r4, [pc, #212] @ 80960 <__cxa_atexit@plt+0x73620> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add sl, sl, #2 │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - ldr fp, [pc, #200] @ 80964 <__cxa_atexit@plt+0x73624> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r8, [pc, #192] @ 80968 <__cxa_atexit@plt+0x73628> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r4, [pc, #148] @ 8096c <__cxa_atexit@plt+0x7362c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #128] @ 80970 <__cxa_atexit@plt+0x73630> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 80934 <__cxa_atexit@plt+0x735f4> │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 80980 <__cxa_atexit@plt+0x73640> │ │ │ │ + beq 7df10 <__cxa_atexit@plt+0x70bd0> │ │ │ │ + b 7df28 <__cxa_atexit@plt+0x70be8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - orrseq r7, pc, #176, 16 @ 0xb00000 │ │ │ │ - biceq lr, fp, #224, 10 @ 0x38000000 │ │ │ │ - biceq lr, fp, #56, 10 @ 0xe000000 │ │ │ │ - biceq lr, fp, #244, 4 @ 0x4000000f │ │ │ │ - biceq lr, fp, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orrseq r7, pc, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + moveq r1, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 809e0 <__cxa_atexit@plt+0x736a0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ 809fc <__cxa_atexit@plt+0x736bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #128] @ 7dfbc <__cxa_atexit@plt+0x70c7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 809f0 <__cxa_atexit@plt+0x736b0> │ │ │ │ - ldr r2, [pc, #64] @ 80a00 <__cxa_atexit@plt+0x736c0> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7dfa0 <__cxa_atexit@plt+0x70c60> │ │ │ │ + ldr r2, [pc, #92] @ 7dfc0 <__cxa_atexit@plt+0x70c80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 809f0 <__cxa_atexit@plt+0x736b0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 80a4c <__cxa_atexit@plt+0x7370c> │ │ │ │ + beq 7dfb0 <__cxa_atexit@plt+0x70c70> │ │ │ │ + ldr r3, [pc, #60] @ 7dfc4 <__cxa_atexit@plt+0x70c84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + b 7d780 <__cxa_atexit@plt+0x70440> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orrseq r7, pc, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, lr, lsl #24 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + moveq r1, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 80a3c <__cxa_atexit@plt+0x736fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #64] @ 7e028 <__cxa_atexit@plt+0x70ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 80a34 <__cxa_atexit@plt+0x736f4> │ │ │ │ - b 80a4c <__cxa_atexit@plt+0x7370c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orrseq r7, pc, #244, 12 @ 0xf400000 │ │ │ │ - andeq r4, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 80b58 <__cxa_atexit@plt+0x73818> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 80a9c <__cxa_atexit@plt+0x7375c> │ │ │ │ - ldr r3, [pc, #244] @ 80b68 <__cxa_atexit@plt+0x73828> │ │ │ │ + beq 7e01c <__cxa_atexit@plt+0x70cdc> │ │ │ │ + ldr r3, [pc, #40] @ 7e02c <__cxa_atexit@plt+0x70cec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80b50 <__cxa_atexit@plt+0x73810> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 80ba8 <__cxa_atexit@plt+0x73868> │ │ │ │ - ldr r2, [pc, #200] @ 80b6c <__cxa_atexit@plt+0x7382c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #192] @ 80b70 <__cxa_atexit@plt+0x73830> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #172] @ 80b74 <__cxa_atexit@plt+0x73834> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #164] @ 80b78 <__cxa_atexit@plt+0x73838> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #56] @ 0x38 │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #120] @ 80b7c <__cxa_atexit@plt+0x7383c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #88] @ 80b80 <__cxa_atexit@plt+0x73840> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 7d780 <__cxa_atexit@plt+0x70440> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - biceq lr, fp, #248 @ 0xf8 │ │ │ │ - biceq lr, fp, #12, 6 @ 0x30000000 │ │ │ │ - biceq lr, fp, #200 @ 0xc8 │ │ │ │ - biceq lr, fp, #104, 6 @ 0xa0000001 │ │ │ │ - biceq lr, fp, #100, 6 @ 0x90000001 │ │ │ │ - orrseq r7, pc, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r6, r4, lr, lsl #24 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + moveq r0, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 80ba8 <__cxa_atexit@plt+0x73868> │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ - and r3, r6, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 80c28 <__cxa_atexit@plt+0x738e8> │ │ │ │ - ldr r3, [pc, #276] @ 80ce0 <__cxa_atexit@plt+0x739a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #2] │ │ │ │ - ldr r1, [r6, #6] │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6, #-4]! │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 80ca0 <__cxa_atexit@plt+0x73960> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 80cb0 <__cxa_atexit@plt+0x73970> │ │ │ │ - ldr r3, [pc, #232] @ 80ce4 <__cxa_atexit@plt+0x739a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80ca0 <__cxa_atexit@plt+0x73960> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - b 80d60 <__cxa_atexit@plt+0x73a20> │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 80cc4 <__cxa_atexit@plt+0x73984> │ │ │ │ - ldr r8, [pc, #164] @ 80ce8 <__cxa_atexit@plt+0x739a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #144] @ 80cec <__cxa_atexit@plt+0x739ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #100] @ 80cf0 <__cxa_atexit@plt+0x739b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r6, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [pc, #16] @ 80cdc <__cxa_atexit@plt+0x7399c> │ │ │ │ + ldr r3, [pc, #24] @ 7e05c <__cxa_atexit@plt+0x70d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - orrseq r7, pc, #64, 8 @ 0x40000000 │ │ │ │ - andeq r1, r0, sp, lsl #12 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 7d780 <__cxa_atexit@plt+0x70440> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + moveq r0, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 80d38 <__cxa_atexit@plt+0x739f8> │ │ │ │ - ldr r3, [pc, #60] @ 80d50 <__cxa_atexit@plt+0x73a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80d48 <__cxa_atexit@plt+0x73a08> │ │ │ │ - b 80d60 <__cxa_atexit@plt+0x73a20> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orrseq r7, pc, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #316] @ 80ea4 <__cxa_atexit@plt+0x73b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80dbc <__cxa_atexit@plt+0x73a7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 80dc4 <__cxa_atexit@plt+0x73a84> │ │ │ │ - ldr r3, [pc, #280] @ 80eac <__cxa_atexit@plt+0x73b6c> │ │ │ │ + bne 7e098 <__cxa_atexit@plt+0x70d58> │ │ │ │ + ldr r3, [pc, #148] @ 7e114 <__cxa_atexit@plt+0x70dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80dbc <__cxa_atexit@plt+0x73a7c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 80ba8 <__cxa_atexit@plt+0x73868> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 80e88 <__cxa_atexit@plt+0x73b48> │ │ │ │ - ldr r2, [pc, #208] @ 80eb0 <__cxa_atexit@plt+0x73b70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #200] @ 80eb4 <__cxa_atexit@plt+0x73b74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #180] @ 80eb8 <__cxa_atexit@plt+0x73b78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #172] @ 80ebc <__cxa_atexit@plt+0x73b7c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #128] @ 80ec0 <__cxa_atexit@plt+0x73b80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #96] @ 80ec4 <__cxa_atexit@plt+0x73b84> │ │ │ │ + ldr r3, [pc, #136] @ 7e118 <__cxa_atexit@plt+0x70dd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e0f0 <__cxa_atexit@plt+0x70db0> │ │ │ │ + ldr r7, [pc, #104] @ 7e11c <__cxa_atexit@plt+0x70ddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #92] @ 7e120 <__cxa_atexit@plt+0x70de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #80] @ 7e124 <__cxa_atexit@plt+0x70de4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r6, [pc, #24] @ 80ea8 <__cxa_atexit@plt+0x73b68> │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ 7e110 <__cxa_atexit@plt+0x70dd0> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - biceq sp, fp, #188, 26 @ 0x2f00 │ │ │ │ - biceq sp, fp, #208, 30 @ 0x340 │ │ │ │ - biceq sp, fp, #140, 26 @ 0x2300 │ │ │ │ - biceq lr, fp, #44 @ 0x2c │ │ │ │ - biceq lr, fp, #40 @ 0x28 │ │ │ │ - orrseq r7, pc, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r2, sp, lsl #12 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq pc, fp, #156, 28 @ 0x9c0 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + biceq pc, fp, #244, 20 @ 0xf4000 │ │ │ │ + biceq pc, fp, #64, 22 @ 0x10000 │ │ │ │ + moveq r0, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 80f14 <__cxa_atexit@plt+0x73bd4> │ │ │ │ - ldr r3, [pc, #280] @ 81004 <__cxa_atexit@plt+0x73cc4> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7e198 <__cxa_atexit@plt+0x70e58> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7e1d8 <__cxa_atexit@plt+0x70e98> │ │ │ │ + ldr r3, [pc, #136] @ 7e1e4 <__cxa_atexit@plt+0x70ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #132] @ 7e1e8 <__cxa_atexit@plt+0x70ea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80fdc <__cxa_atexit@plt+0x73c9c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 80ba8 <__cxa_atexit@plt+0x73868> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7e1cc <__cxa_atexit@plt+0x70e8c> │ │ │ │ + ldr r7, [pc, #96] @ 7e1ec <__cxa_atexit@plt+0x70eac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7e1d8 <__cxa_atexit@plt+0x70e98> │ │ │ │ + ldr r7, [pc, #72] @ 7e1f0 <__cxa_atexit@plt+0x70eb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [pc, #56] @ 7e1f4 <__cxa_atexit@plt+0x70eb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r9, {r2, r7} │ │ │ │ + str r3, [r9, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq pc, fp, #16, 20 @ 0x10000 │ │ │ │ + biceq pc, fp, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7e218 <__cxa_atexit@plt+0x70ed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7e284 <__cxa_atexit@plt+0x70f44> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 80fe4 <__cxa_atexit@plt+0x73ca4> │ │ │ │ - ldr r2, [pc, #216] @ 81008 <__cxa_atexit@plt+0x73cc8> │ │ │ │ + bcc 7e2c4 <__cxa_atexit@plt+0x70f84> │ │ │ │ + ldr r2, [pc, #180] @ 7e304 <__cxa_atexit@plt+0x70fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ 8100c <__cxa_atexit@plt+0x73ccc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #188] @ 81010 <__cxa_atexit@plt+0x73cd0> │ │ │ │ + ldr r2, [pc, #168] @ 7e308 <__cxa_atexit@plt+0x70fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #180] @ 81014 <__cxa_atexit@plt+0x73cd4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #136] @ 81018 <__cxa_atexit@plt+0x73cd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #104] @ 8101c <__cxa_atexit@plt+0x73cdc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr lr, [pc, #156] @ 7e30c <__cxa_atexit@plt+0x70fcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 7e2b8 <__cxa_atexit@plt+0x70f78> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e2d8 <__cxa_atexit@plt+0x70f98> │ │ │ │ + ldr r7, [pc, #92] @ 7e2f8 <__cxa_atexit@plt+0x70fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #76] @ 7e2fc <__cxa_atexit@plt+0x70fbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 81000 <__cxa_atexit@plt+0x73cc0> │ │ │ │ + ldr r6, [pc, #68] @ 7e310 <__cxa_atexit@plt+0x70fd0> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ + b 7e2ec <__cxa_atexit@plt+0x70fac> │ │ │ │ + ldr r6, [pc, #32] @ 7e300 <__cxa_atexit@plt+0x70fc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - biceq sp, fp, #108, 24 @ 0x6c00 │ │ │ │ - biceq sp, fp, #128, 28 @ 0x800 │ │ │ │ - biceq sp, fp, #60, 24 @ 0x3c00 │ │ │ │ - biceq sp, fp, #220, 28 @ 0xdc0 │ │ │ │ - biceq sp, fp, #216, 28 @ 0xd80 │ │ │ │ - orrseq r7, pc, #20, 2 │ │ │ │ - andeq r2, r2, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 80ba8 <__cxa_atexit@plt+0x73868> │ │ │ │ - orrseq r7, pc, #240 @ 0xf0 │ │ │ │ - andeq sp, r0, fp, asr #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, fp, #28, 18 @ 0x70000 │ │ │ │ + biceq pc, fp, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + biceq pc, fp, #88, 18 @ 0x160000 │ │ │ │ + biceq pc, fp, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81118 <__cxa_atexit@plt+0x73dd8> │ │ │ │ - ldr r2, [pc, #192] @ 81134 <__cxa_atexit@plt+0x73df4> │ │ │ │ + bcc 7e374 <__cxa_atexit@plt+0x71034> │ │ │ │ + ldr r2, [pc, #80] @ 7e38c <__cxa_atexit@plt+0x7104c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #184] @ 81138 <__cxa_atexit@plt+0x73df8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r6, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #164] @ 8113c <__cxa_atexit@plt+0x73dfc> │ │ │ │ + ldr r2, [pc, #68] @ 7e390 <__cxa_atexit@plt+0x71050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #156] @ 81140 <__cxa_atexit@plt+0x73e00> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - sub lr, r6, #30 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #112] @ 81144 <__cxa_atexit@plt+0x73e04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #80] @ 81148 <__cxa_atexit@plt+0x73e08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r7, [pc, #44] @ 8114c <__cxa_atexit@plt+0x73e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - biceq sp, fp, #40, 22 @ 0xa000 │ │ │ │ - biceq sp, fp, #60, 26 @ 0xf00 │ │ │ │ - biceq sp, fp, #248, 20 @ 0xf8000 │ │ │ │ - biceq sp, fp, #152, 26 @ 0x2600 │ │ │ │ - biceq sp, fp, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r5, r1, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 811d4 <__cxa_atexit@plt+0x73e94> │ │ │ │ - ldr r8, [pc, #116] @ 811ec <__cxa_atexit@plt+0x73eac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 811f0 <__cxa_atexit@plt+0x73eb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #52] @ 811f4 <__cxa_atexit@plt+0x73eb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r3, [pc, #28] @ 811f8 <__cxa_atexit@plt+0x73eb8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr lr, [pc, #56] @ 7e394 <__cxa_atexit@plt+0x71054> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 7e398 <__cxa_atexit@plt+0x71058> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff1c4 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81284 <__cxa_atexit@plt+0x73f44> │ │ │ │ - ldr r2, [pc, #136] @ 812a0 <__cxa_atexit@plt+0x73f60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 812a4 <__cxa_atexit@plt+0x73f64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 81278 <__cxa_atexit@plt+0x73f38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8128c <__cxa_atexit@plt+0x73f4c> │ │ │ │ - ldr r3, [pc, #88] @ 812a8 <__cxa_atexit@plt+0x73f68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 812ac <__cxa_atexit@plt+0x73f6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sp, fp, #116, 18 @ 0x1d0000 │ │ │ │ - biceq sp, fp, #88, 18 @ 0x160000 │ │ │ │ - biceq sp, fp, #8, 24 @ 0x800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + biceq pc, fp, #108, 16 @ 0x6c0000 │ │ │ │ + biceq pc, fp, #184, 16 @ 0xb80000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 812f8 <__cxa_atexit@plt+0x73fb8> │ │ │ │ - ldr r2, [pc, #48] @ 81304 <__cxa_atexit@plt+0x73fc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 81308 <__cxa_atexit@plt+0x73fc8> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7e3e8 <__cxa_atexit@plt+0x710a8> │ │ │ │ + ldr r7, [pc, #64] @ 7e404 <__cxa_atexit@plt+0x710c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #48] @ 7e408 <__cxa_atexit@plt+0x710c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, fp, #212, 16 @ 0xd40000 │ │ │ │ - biceq sp, fp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81364 <__cxa_atexit@plt+0x74024> │ │ │ │ - ldr lr, [pc, #68] @ 8136c <__cxa_atexit@plt+0x7402c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 81370 <__cxa_atexit@plt+0x74030> │ │ │ │ + ldr r3, [pc, #28] @ 7e40c <__cxa_atexit@plt+0x710cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, fp, #244, 14 @ 0x3d00000 │ │ │ │ + biceq pc, fp, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + moveq r0, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7e474 <__cxa_atexit@plt+0x71134> │ │ │ │ + ldr r7, [pc, #84] @ 7e490 <__cxa_atexit@plt+0x71150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #72] @ 7e494 <__cxa_atexit@plt+0x71154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #60] @ 7e498 <__cxa_atexit@plt+0x71158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 81354 <__cxa_atexit@plt+0x74014> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sp, fp, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 813d4 <__cxa_atexit@plt+0x74094> │ │ │ │ - ldr r3, [pc, #52] @ 813dc <__cxa_atexit@plt+0x7409c> │ │ │ │ + ldr r3, [pc, #32] @ 7e49c <__cxa_atexit@plt+0x7115c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 813c8 <__cxa_atexit@plt+0x74088> │ │ │ │ - mov r7, sl │ │ │ │ - b 813e8 <__cxa_atexit@plt+0x740a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + biceq pc, fp, #108, 14 @ 0x1b00000 │ │ │ │ + biceq pc, fp, #184, 14 @ 0x2e00000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + moveq r0, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e500 <__cxa_atexit@plt+0x711c0> │ │ │ │ + ldr r2, [pc, #68] @ 7e510 <__cxa_atexit@plt+0x711d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ 7e514 <__cxa_atexit@plt+0x711d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7e57c <__cxa_atexit@plt+0x7123c> │ │ │ │ + ldr r3, [pc, #84] @ 7e594 <__cxa_atexit@plt+0x71254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 7e598 <__cxa_atexit@plt+0x71258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 7e59c <__cxa_atexit@plt+0x7125c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #172] @ 814a4 <__cxa_atexit@plt+0x74164> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 81454 <__cxa_atexit@plt+0x74114> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 81464 <__cxa_atexit@plt+0x74124> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8148c <__cxa_atexit@plt+0x7414c> │ │ │ │ - ldr r7, [pc, #112] @ 814ac <__cxa_atexit@plt+0x7416c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 81494 <__cxa_atexit@plt+0x74154> │ │ │ │ - ldr r7, [pc, #48] @ 814a8 <__cxa_atexit@plt+0x74168> │ │ │ │ + ldr r7, [pc, #28] @ 7e5a0 <__cxa_atexit@plt+0x71260> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r5, #16 │ │ │ │ - b 81498 <__cxa_atexit@plt+0x74158> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 81508 <__cxa_atexit@plt+0x741c8> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8152c <__cxa_atexit@plt+0x741ec> │ │ │ │ - ldr r3, [pc, #88] @ 81548 <__cxa_atexit@plt+0x74208> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81534 <__cxa_atexit@plt+0x741f4> │ │ │ │ - ldr r3, [pc, #40] @ 81544 <__cxa_atexit@plt+0x74204> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #16 │ │ │ │ - b 81538 <__cxa_atexit@plt+0x741f8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 815d4 <__cxa_atexit@plt+0x74294> │ │ │ │ - ldr r2, [pc, #136] @ 815f0 <__cxa_atexit@plt+0x742b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 815f4 <__cxa_atexit@plt+0x742b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 815c8 <__cxa_atexit@plt+0x74288> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 815dc <__cxa_atexit@plt+0x7429c> │ │ │ │ - ldr r3, [pc, #88] @ 815f8 <__cxa_atexit@plt+0x742b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 815fc <__cxa_atexit@plt+0x742bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + moveq r0, #184, 20 @ 0xb8000 │ │ │ │ + moveq r0, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7e604 <__cxa_atexit@plt+0x712c4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7e5fc <__cxa_atexit@plt+0x712bc> │ │ │ │ + ldr r3, [pc, #52] @ 7e60c <__cxa_atexit@plt+0x712cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 7e610 <__cxa_atexit@plt+0x712d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 7e614 <__cxa_atexit@plt+0x712d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sp, fp, #36, 12 @ 0x2400000 │ │ │ │ - biceq sp, fp, #8, 12 @ 0x800000 │ │ │ │ - biceq sp, fp, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + moveq r0, #112, 20 @ 0x70000 │ │ │ │ + biceq pc, fp, #156, 10 @ 0x27000000 │ │ │ │ + moveq r0, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81648 <__cxa_atexit@plt+0x74308> │ │ │ │ - ldr r2, [pc, #48] @ 81654 <__cxa_atexit@plt+0x74314> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 81658 <__cxa_atexit@plt+0x74318> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 7e690 <__cxa_atexit@plt+0x71350> │ │ │ │ + ldr r8, [pc, #92] @ 7e69c <__cxa_atexit@plt+0x7135c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 7e6a0 <__cxa_atexit@plt+0x71360> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 7e6a4 <__cxa_atexit@plt+0x71364> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 7e6a8 <__cxa_atexit@plt+0x71368> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 7e6ac <__cxa_atexit@plt+0x7136c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sp, fp, #132, 10 @ 0x21000000 │ │ │ │ - biceq sp, fp, #52, 16 @ 0x340000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + moveq r0, #252, 18 @ 0x3f0000 │ │ │ │ + moveq r0, #188, 18 @ 0x2f0000 │ │ │ │ + biceq pc, fp, #152, 10 @ 0x26000000 │ │ │ │ + biceq pc, fp, #60, 10 @ 0xf000000 │ │ │ │ + biceq pc, fp, #164, 10 @ 0x29000000 │ │ │ │ + moveq r0, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 816b4 <__cxa_atexit@plt+0x74374> │ │ │ │ - ldr lr, [pc, #68] @ 816bc <__cxa_atexit@plt+0x7437c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 816c0 <__cxa_atexit@plt+0x74380> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 816a4 <__cxa_atexit@plt+0x74364> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi 7e6e4 <__cxa_atexit@plt+0x713a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7e6ec <__cxa_atexit@plt+0x713ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1661b4c <__cxa_atexit@plt+0x165480c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sp, fp, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81724 <__cxa_atexit@plt+0x743e4> │ │ │ │ - ldr r3, [pc, #52] @ 8172c <__cxa_atexit@plt+0x743ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 81718 <__cxa_atexit@plt+0x743d8> │ │ │ │ - mov r7, sl │ │ │ │ - b 81738 <__cxa_atexit@plt+0x743f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #172] @ 817f4 <__cxa_atexit@plt+0x744b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 817a4 <__cxa_atexit@plt+0x74464> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 817b4 <__cxa_atexit@plt+0x74474> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 817dc <__cxa_atexit@plt+0x7449c> │ │ │ │ - ldr r7, [pc, #112] @ 817fc <__cxa_atexit@plt+0x744bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 817e4 <__cxa_atexit@plt+0x744a4> │ │ │ │ - ldr r7, [pc, #48] @ 817f8 <__cxa_atexit@plt+0x744b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r5, #16 │ │ │ │ - b 817e8 <__cxa_atexit@plt+0x744a8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 81858 <__cxa_atexit@plt+0x74518> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8187c <__cxa_atexit@plt+0x7453c> │ │ │ │ - ldr r3, [pc, #88] @ 81898 <__cxa_atexit@plt+0x74558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81884 <__cxa_atexit@plt+0x74544> │ │ │ │ - ldr r3, [pc, #40] @ 81894 <__cxa_atexit@plt+0x74554> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #16 │ │ │ │ - b 81888 <__cxa_atexit@plt+0x74548> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - orrseq r6, pc, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + biceq pc, fp, #180, 8 @ 0xb4000000 │ │ │ │ + moveq r0, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 81938 <__cxa_atexit@plt+0x745f8> │ │ │ │ - ldr ip, [pc, #160] @ 81968 <__cxa_atexit@plt+0x74628> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #156] @ 8196c <__cxa_atexit@plt+0x7462c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - sub r3, r6, #17 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str ip, [r7, #4] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 81950 <__cxa_atexit@plt+0x74610> │ │ │ │ - ldr r7, [pc, #96] @ 81970 <__cxa_atexit@plt+0x74630> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8192c <__cxa_atexit@plt+0x745ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 80778 <__cxa_atexit@plt+0x73438> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 7e740 <__cxa_atexit@plt+0x71400> │ │ │ │ + ldr r3, [pc, #60] @ 7e758 <__cxa_atexit@plt+0x71418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 7e75c <__cxa_atexit@plt+0x7141c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 81978 <__cxa_atexit@plt+0x74638> │ │ │ │ + ldr r7, [pc, #24] @ 7e760 <__cxa_atexit@plt+0x71420> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81974 <__cxa_atexit@plt+0x74634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq pc, fp, #248, 8 @ 0xf8000000 │ │ │ │ + moveq r0, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 7e784 <__cxa_atexit@plt+0x71444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xffffee64 │ │ │ │ - orrseq r6, pc, #252, 18 @ 0x3f0000 │ │ │ │ - orrseq r6, pc, #28, 20 @ 0x1c000 │ │ │ │ - orrseq r6, pc, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq pc, fp, #24, 10 @ 0x6000000 │ │ │ │ + moveq r0, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 819fc <__cxa_atexit@plt+0x746bc> │ │ │ │ - ldr r7, [pc, #140] @ 81a2c <__cxa_atexit@plt+0x746ec> │ │ │ │ + ldr r7, [pc, #12] @ 7e7ac <__cxa_atexit@plt+0x7146c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 819ec <__cxa_atexit@plt+0x746ac> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81a0c <__cxa_atexit@plt+0x746cc> │ │ │ │ - ldr r3, [pc, #108] @ 81a3c <__cxa_atexit@plt+0x746fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 81a40 <__cxa_atexit@plt+0x74700> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81a38 <__cxa_atexit@plt+0x746f8> │ │ │ │ + moveq r0, #248, 16 @ 0xf80000 │ │ │ │ + moveq r0, #80, 18 @ 0x140000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 7e810 <__cxa_atexit@plt+0x714d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7e808 <__cxa_atexit@plt+0x714c8> │ │ │ │ + ldr r7, [pc, #52] @ 7e818 <__cxa_atexit@plt+0x714d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #48] @ 7e81c <__cxa_atexit@plt+0x714dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 7e820 <__cxa_atexit@plt+0x714e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81a30 <__cxa_atexit@plt+0x746f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 81a34 <__cxa_atexit@plt+0x746f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r6, pc, #52, 14 @ 0xd00000 │ │ │ │ - biceq sp, fp, #0, 10 │ │ │ │ - orrseq r6, pc, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0xffff9f50 │ │ │ │ - biceq sp, fp, #64, 10 @ 0x10000000 │ │ │ │ - orrseq r6, pc, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, fp, #152, 6 @ 0x60000002 │ │ │ │ + biceq pc, fp, #56, 8 @ 0x38000000 │ │ │ │ + moveq r0, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81a90 <__cxa_atexit@plt+0x74750> │ │ │ │ - ldr r3, [pc, #56] @ 81aac <__cxa_atexit@plt+0x7476c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 81ab0 <__cxa_atexit@plt+0x74770> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 81ab4 <__cxa_atexit@plt+0x74774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 81ab8 <__cxa_atexit@plt+0x74778> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff9eac │ │ │ │ - biceq sp, fp, #160, 8 @ 0xa0000000 │ │ │ │ - orrseq r6, pc, #176, 12 @ 0xb000000 │ │ │ │ - biceq sp, fp, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81afc <__cxa_atexit@plt+0x747bc> │ │ │ │ - ldr r1, [pc, #48] @ 81b10 <__cxa_atexit@plt+0x747d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 81b14 <__cxa_atexit@plt+0x747d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 81b18 <__cxa_atexit@plt+0x747d8> │ │ │ │ + ldr r7, [pc, #12] @ 7e844 <__cxa_atexit@plt+0x71504> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - orrseq r6, pc, #160, 16 @ 0xa00000 │ │ │ │ - orrseq r6, pc, #124, 16 @ 0x7c0000 │ │ │ │ - orrseq r6, pc, #140, 16 @ 0x8c0000 │ │ │ │ - orrseq r6, pc, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + moveq r0, #172, 16 @ 0xac0000 │ │ │ │ + moveq r0, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81b9c <__cxa_atexit@plt+0x7485c> │ │ │ │ - ldr r7, [pc, #140] @ 81bcc <__cxa_atexit@plt+0x7488c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81b8c <__cxa_atexit@plt+0x7484c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81bac <__cxa_atexit@plt+0x7486c> │ │ │ │ - ldr r3, [pc, #108] @ 81bdc <__cxa_atexit@plt+0x7489c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 81be0 <__cxa_atexit@plt+0x748a0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7e8a0 <__cxa_atexit@plt+0x71560> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7e898 <__cxa_atexit@plt+0x71558> │ │ │ │ + ldr r3, [pc, #44] @ 7e8a8 <__cxa_atexit@plt+0x71568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81bd8 <__cxa_atexit@plt+0x74898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81bd0 <__cxa_atexit@plt+0x74890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 81bd4 <__cxa_atexit@plt+0x74894> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 7e8ac <__cxa_atexit@plt+0x7156c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r6, pc, #148, 10 @ 0x25000000 │ │ │ │ - biceq sp, fp, #100, 6 @ 0x90000001 │ │ │ │ - orrseq r6, pc, #252, 14 @ 0x3f00000 │ │ │ │ - @ instruction: 0xffff9db0 │ │ │ │ - biceq sp, fp, #164, 6 @ 0x90000002 │ │ │ │ - orrseq r6, pc, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81c30 <__cxa_atexit@plt+0x748f0> │ │ │ │ - ldr r3, [pc, #56] @ 81c4c <__cxa_atexit@plt+0x7490c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 81c50 <__cxa_atexit@plt+0x74910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 81c54 <__cxa_atexit@plt+0x74914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 81c58 <__cxa_atexit@plt+0x74918> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9d0c │ │ │ │ - biceq sp, fp, #4, 6 @ 0x10000000 │ │ │ │ - orrseq r6, pc, #16, 10 @ 0x4000000 │ │ │ │ - biceq sp, fp, #224, 4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81c9c <__cxa_atexit@plt+0x7495c> │ │ │ │ - ldr r1, [pc, #48] @ 81cb0 <__cxa_atexit@plt+0x74970> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 81cb4 <__cxa_atexit@plt+0x74974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 81cb8 <__cxa_atexit@plt+0x74978> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, pc, #60, 14 @ 0xf00000 │ │ │ │ - orrseq r6, pc, #24, 14 @ 0x600000 │ │ │ │ - orrseq r6, pc, #40, 14 @ 0xa00000 │ │ │ │ - orrseq r6, pc, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq pc, fp, #8, 6 @ 0x20000000 │ │ │ │ + biceq pc, fp, #192, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81d3c <__cxa_atexit@plt+0x749fc> │ │ │ │ - ldr r7, [pc, #140] @ 81d6c <__cxa_atexit@plt+0x74a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81d2c <__cxa_atexit@plt+0x749ec> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81d4c <__cxa_atexit@plt+0x74a0c> │ │ │ │ - ldr r3, [pc, #108] @ 81d7c <__cxa_atexit@plt+0x74a3c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7e91c <__cxa_atexit@plt+0x715dc> │ │ │ │ + ldr r3, [pc, #92] @ 7e92c <__cxa_atexit@plt+0x715ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 81d80 <__cxa_atexit@plt+0x74a40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7e8fc <__cxa_atexit@plt+0x715bc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ + bne 7e90c <__cxa_atexit@plt+0x715cc> │ │ │ │ + ldr r7, [pc, #60] @ 7e930 <__cxa_atexit@plt+0x715f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81d78 <__cxa_atexit@plt+0x74a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81d70 <__cxa_atexit@plt+0x74a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 81d74 <__cxa_atexit@plt+0x74a34> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 7e938 <__cxa_atexit@plt+0x715f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r6, pc, #244, 6 @ 0xd0000003 │ │ │ │ - biceq sp, fp, #200, 2 @ 0x32 │ │ │ │ - orrseq r6, pc, #168, 12 @ 0xa800000 │ │ │ │ - @ instruction: 0xffff9c10 │ │ │ │ - biceq sp, fp, #8, 4 @ 0x80000000 │ │ │ │ - orrseq r6, pc, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81dd0 <__cxa_atexit@plt+0x74a90> │ │ │ │ - ldr r3, [pc, #56] @ 81dec <__cxa_atexit@plt+0x74aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 81df0 <__cxa_atexit@plt+0x74ab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 81df4 <__cxa_atexit@plt+0x74ab4> │ │ │ │ + ldr r7, [pc, #16] @ 7e934 <__cxa_atexit@plt+0x715f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 81df8 <__cxa_atexit@plt+0x74ab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9b6c │ │ │ │ - biceq sp, fp, #104, 2 │ │ │ │ - orrseq r6, pc, #112, 6 @ 0xc0000001 │ │ │ │ - biceq sp, fp, #68, 2 │ │ │ │ - orrseq r6, pc, #64, 6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ + moveq r0, #104, 16 @ 0x680000 │ │ │ │ + biceq pc, fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81e7c <__cxa_atexit@plt+0x74b3c> │ │ │ │ - ldr r7, [pc, #140] @ 81eac <__cxa_atexit@plt+0x74b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 81e6c <__cxa_atexit@plt+0x74b2c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81e8c <__cxa_atexit@plt+0x74b4c> │ │ │ │ - ldr r3, [pc, #108] @ 81ebc <__cxa_atexit@plt+0x74b7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ 81ec0 <__cxa_atexit@plt+0x74b80> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 7e96c <__cxa_atexit@plt+0x7162c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 81eb8 <__cxa_atexit@plt+0x74b78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81eb0 <__cxa_atexit@plt+0x74b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 81eb4 <__cxa_atexit@plt+0x74b74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #28] @ 7e970 <__cxa_atexit@plt+0x71630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r6, pc, #180, 4 @ 0x4000000b │ │ │ │ - biceq sp, fp, #140 @ 0x8c │ │ │ │ - orrseq r6, pc, #148, 10 @ 0x25000000 │ │ │ │ - @ instruction: 0xffff9ad0 │ │ │ │ - biceq sp, fp, #204 @ 0xcc │ │ │ │ - orrseq r6, pc, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81f10 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - ldr r3, [pc, #56] @ 81f2c <__cxa_atexit@plt+0x74bec> │ │ │ │ + biceq pc, fp, #112, 4 │ │ │ │ + biceq pc, fp, #148, 4 @ 0x40000009 │ │ │ │ + moveq r0, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 7e9f4 <__cxa_atexit@plt+0x716b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7e9ec <__cxa_atexit@plt+0x716ac> │ │ │ │ + ldr r3, [pc, #84] @ 7e9fc <__cxa_atexit@plt+0x716bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 81f30 <__cxa_atexit@plt+0x74bf0> │ │ │ │ + ldr r2, [pc, #80] @ 7ea00 <__cxa_atexit@plt+0x716c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #28] @ 81f34 <__cxa_atexit@plt+0x74bf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 81f38 <__cxa_atexit@plt+0x74bf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff9a2c │ │ │ │ - biceq sp, fp, #44 @ 0x2c │ │ │ │ - orrseq r6, pc, #48, 4 │ │ │ │ - biceq sp, fp, #8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81f7c <__cxa_atexit@plt+0x74c3c> │ │ │ │ - ldr r1, [pc, #48] @ 81f90 <__cxa_atexit@plt+0x74c50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ 81f94 <__cxa_atexit@plt+0x74c54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #20] @ 81f98 <__cxa_atexit@plt+0x74c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #64] @ 7ea04 <__cxa_atexit@plt+0x716c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #56] @ 7ea08 <__cxa_atexit@plt+0x716c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ 7ea0c <__cxa_atexit@plt+0x716cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ + b 3fc510 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, pc, #212, 8 @ 0xd4000000 │ │ │ │ - orrseq r6, pc, #176, 8 @ 0xb0000000 │ │ │ │ - orrseq r6, pc, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81fd4 <__cxa_atexit@plt+0x74c94> │ │ │ │ - ldr r8, [pc, #40] @ 81fec <__cxa_atexit@plt+0x74cac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r7, [pc, #20] @ 81ff0 <__cxa_atexit@plt+0x74cb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq pc, fp, #212, 2 @ 0x35 │ │ │ │ + biceq pc, fp, #156, 4 @ 0xc0000009 │ │ │ │ + biceq pc, fp, #252, 2 @ 0x3f │ │ │ │ + biceq pc, fp, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ea44 <__cxa_atexit@plt+0x71704> │ │ │ │ + ldr r2, [pc, #28] @ 7ea50 <__cxa_atexit@plt+0x71710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - orrseq r6, pc, #128, 8 @ 0x80000000 │ │ │ │ - orrseq r6, pc, #120, 8 @ 0x78000000 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq pc, fp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82060 <__cxa_atexit@plt+0x74d20> │ │ │ │ - ldr r3, [pc, #92] @ 82070 <__cxa_atexit@plt+0x74d30> │ │ │ │ + bhi 7eac0 <__cxa_atexit@plt+0x71780> │ │ │ │ + ldr r3, [pc, #92] @ 7ead0 <__cxa_atexit@plt+0x71790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 82040 <__cxa_atexit@plt+0x74d00> │ │ │ │ + beq 7eaa0 <__cxa_atexit@plt+0x71760> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r7, #10 │ │ │ │ - bne 82050 <__cxa_atexit@plt+0x74d10> │ │ │ │ - ldr r7, [pc, #60] @ 82074 <__cxa_atexit@plt+0x74d34> │ │ │ │ + cmp r7, #32 │ │ │ │ + bne 7eab0 <__cxa_atexit@plt+0x71770> │ │ │ │ + ldr r7, [pc, #60] @ 7ead4 <__cxa_atexit@plt+0x71794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8207c <__cxa_atexit@plt+0x74d3c> │ │ │ │ + ldr r7, [pc, #36] @ 7eadc <__cxa_atexit@plt+0x7179c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 82078 <__cxa_atexit@plt+0x74d38> │ │ │ │ + ldr r7, [pc, #16] @ 7ead8 <__cxa_atexit@plt+0x71798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - biceq ip, fp, #192, 22 @ 0x30000 │ │ │ │ - orrseq r6, pc, #32, 8 @ 0x20000000 │ │ │ │ - biceq ip, fp, #116, 22 @ 0x1d000 │ │ │ │ + biceq pc, fp, #80, 2 │ │ │ │ + moveq r0, #232, 12 @ 0xe800000 │ │ │ │ + biceq pc, fp, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 820b0 <__cxa_atexit@plt+0x74d70> │ │ │ │ + ldr r3, [pc, #32] @ 7eb10 <__cxa_atexit@plt+0x717d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 820b4 <__cxa_atexit@plt+0x74d74> │ │ │ │ + ldr r2, [pc, #28] @ 7eb14 <__cxa_atexit@plt+0x717d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r1, #32 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - biceq ip, fp, #104, 22 @ 0x1a000 │ │ │ │ - biceq ip, fp, #52, 22 @ 0xd000 │ │ │ │ - orrseq r6, pc, #132 @ 0x84 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq pc, fp, #248 @ 0xf8 │ │ │ │ + biceq pc, fp, #196 @ 0xc4 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82138 <__cxa_atexit@plt+0x74df8> │ │ │ │ - ldr r7, [pc, #140] @ 82168 <__cxa_atexit@plt+0x74e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 82128 <__cxa_atexit@plt+0x74de8> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 82148 <__cxa_atexit@plt+0x74e08> │ │ │ │ - ldr r3, [pc, #108] @ 82178 <__cxa_atexit@plt+0x74e38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 8217c <__cxa_atexit@plt+0x74e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 82174 <__cxa_atexit@plt+0x74e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 8216c <__cxa_atexit@plt+0x74e2c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 82170 <__cxa_atexit@plt+0x74e30> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7eb40 <__cxa_atexit@plt+0x71800> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7eb54 <__cxa_atexit@plt+0x71814> │ │ │ │ + ldr r7, [pc, #8] @ 7eb50 <__cxa_atexit@plt+0x71810> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orrseq r6, pc, #56, 6 @ 0xe0000000 │ │ │ │ - orrseq r5, pc, #240, 30 @ 0x3c0 │ │ │ │ - orrseq r6, pc, #76, 6 @ 0x30000001 │ │ │ │ - @ instruction: 0xffff9814 │ │ │ │ - orrseq r6, pc, #116, 6 @ 0xd0000001 │ │ │ │ - orrseq r5, pc, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 821cc <__cxa_atexit@plt+0x74e8c> │ │ │ │ - ldr r3, [pc, #56] @ 821e8 <__cxa_atexit@plt+0x74ea8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 821ec <__cxa_atexit@plt+0x74eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #28] @ 821f0 <__cxa_atexit@plt+0x74eb0> │ │ │ │ + moveq r0, #108, 12 @ 0x6c00000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ 7ebbc <__cxa_atexit@plt+0x7187c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ 821f4 <__cxa_atexit@plt+0x74eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - orrseq r6, pc, #216, 4 @ 0x8000000d │ │ │ │ - @ instruction: 0xffff9768 │ │ │ │ - orrseq r6, pc, #180, 4 @ 0x4000000b │ │ │ │ - orrseq r5, pc, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7eb98 <__cxa_atexit@plt+0x71858> │ │ │ │ ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ 82228 <__cxa_atexit@plt+0x74ee8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 7ebac <__cxa_atexit@plt+0x7186c> │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 401380 <__cxa_atexit@plt+0x3f4040> │ │ │ │ - orrseq r6, pc, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 8224c <__cxa_atexit@plt+0x74f0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401060 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ - biceq ip, fp, #232, 24 @ 0xe800 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 83218 <__cxa_atexit@plt+0x75ed8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7ebb4 <__cxa_atexit@plt+0x71874> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + b 7eb60 <__cxa_atexit@plt+0x71820> │ │ │ │ + ldr r7, [pc, #32] @ 7ebc0 <__cxa_atexit@plt+0x71880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq lr, fp, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7eb54 <__cxa_atexit@plt+0x71814> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 822e0 <__cxa_atexit@plt+0x74fa0> │ │ │ │ - ldr r2, [pc, #136] @ 822fc <__cxa_atexit@plt+0x74fbc> │ │ │ │ + bhi 7ec18 <__cxa_atexit@plt+0x718d8> │ │ │ │ + ldr r2, [pc, #40] @ 7ec20 <__cxa_atexit@plt+0x718e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 82300 <__cxa_atexit@plt+0x74fc0> │ │ │ │ + ldr r1, [pc, #32] @ 7ec24 <__cxa_atexit@plt+0x718e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 822d4 <__cxa_atexit@plt+0x74f94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 822e8 <__cxa_atexit@plt+0x74fa8> │ │ │ │ - ldr r3, [pc, #88] @ 82304 <__cxa_atexit@plt+0x74fc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 82308 <__cxa_atexit@plt+0x74fc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq ip, fp, #24, 18 @ 0x60000 │ │ │ │ - biceq ip, fp, #252, 16 @ 0xfc0000 │ │ │ │ - biceq ip, fp, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq lr, fp, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7ec48 <__cxa_atexit@plt+0x71908> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 82354 <__cxa_atexit@plt+0x75014> │ │ │ │ - ldr r2, [pc, #48] @ 82360 <__cxa_atexit@plt+0x75020> │ │ │ │ + bcc 7ec80 <__cxa_atexit@plt+0x71940> │ │ │ │ + ldr r2, [pc, #28] @ 7ec8c <__cxa_atexit@plt+0x7194c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 82364 <__cxa_atexit@plt+0x75024> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq ip, fp, #120, 16 @ 0x780000 │ │ │ │ - biceq ip, fp, #40, 22 @ 0xa000 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq lr, fp, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ecec <__cxa_atexit@plt+0x719ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ecf8 <__cxa_atexit@plt+0x719b8> │ │ │ │ + ldr r2, [pc, #72] @ 7ed08 <__cxa_atexit@plt+0x719c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #52] @ 7ed0c <__cxa_atexit@plt+0x719cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc538 <__cxa_atexit@plt+0x3ef1f8> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, fp, #200, 28 @ 0xc80 │ │ │ │ + biceq lr, fp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 823c0 <__cxa_atexit@plt+0x75080> │ │ │ │ - ldr lr, [pc, #68] @ 823c8 <__cxa_atexit@plt+0x75088> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 7ed44 <__cxa_atexit@plt+0x71a04> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 823cc <__cxa_atexit@plt+0x7508c> │ │ │ │ + ldr r1, [pc, #24] @ 7ed4c <__cxa_atexit@plt+0x71a0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 823b0 <__cxa_atexit@plt+0x75070> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq ip, fp, #4, 16 @ 0x40000 │ │ │ │ + biceq lr, fp, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ed88 <__cxa_atexit@plt+0x71a48> │ │ │ │ + ldr r2, [pc, #32] @ 7ed90 <__cxa_atexit@plt+0x71a50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ede4 <__cxa_atexit@plt+0x71aa4> │ │ │ │ + ldr r2, [pc, #56] @ 7edf0 <__cxa_atexit@plt+0x71ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #44] @ 7edf4 <__cxa_atexit@plt+0x71ab4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - orrseq r6, pc, #192 @ 0xc0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, fp, #208, 28 @ 0xd00 │ │ │ │ + biceq lr, fp, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82464 <__cxa_atexit@plt+0x75124> │ │ │ │ - ldr r3, [pc, #100] @ 8246c <__cxa_atexit@plt+0x7512c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8244c <__cxa_atexit@plt+0x7510c> │ │ │ │ - ldr r3, [pc, #60] @ 82470 <__cxa_atexit@plt+0x75130> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8245c <__cxa_atexit@plt+0x7511c> │ │ │ │ - b 824b8 <__cxa_atexit@plt+0x75178> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ee54 <__cxa_atexit@plt+0x71b14> │ │ │ │ + ldr r2, [pc, #68] @ 7ee64 <__cxa_atexit@plt+0x71b24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ 7ee68 <__cxa_atexit@plt+0x71b28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orrseq r6, pc, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 824a8 <__cxa_atexit@plt+0x75168> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7eeec <__cxa_atexit@plt+0x71bac> │ │ │ │ + ldr r3, [pc, #112] @ 7ef04 <__cxa_atexit@plt+0x71bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 824a0 <__cxa_atexit@plt+0x75160> │ │ │ │ - b 824b8 <__cxa_atexit@plt+0x75178> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r5, pc, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #108] @ 7ef08 <__cxa_atexit@plt+0x71bc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 7ef0c <__cxa_atexit@plt+0x71bcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 824f8 <__cxa_atexit@plt+0x751b8> │ │ │ │ - ldr r3, [pc, #120] @ 8254c <__cxa_atexit@plt+0x7520c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82530 <__cxa_atexit@plt+0x751f0> │ │ │ │ - ldr r7, [pc, #104] @ 82550 <__cxa_atexit@plt+0x75210> │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr r1, [pc, #80] @ 7ef10 <__cxa_atexit@plt+0x71bd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r7 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str sl, [r7, #32] │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7ef14 <__cxa_atexit@plt+0x71bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + biceq lr, fp, #184, 26 @ 0x2e00 │ │ │ │ + moveq r0, #252, 4 @ 0xc000000f │ │ │ │ + moveq r0, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 7ef3c <__cxa_atexit@plt+0x71bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82580 <__cxa_atexit@plt+0x75240> │ │ │ │ - ldr r2, [pc, #68] @ 82544 <__cxa_atexit@plt+0x75204> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + moveq r0, #0, 6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7efa8 <__cxa_atexit@plt+0x71c68> │ │ │ │ + ldr r2, [pc, #84] @ 7efb4 <__cxa_atexit@plt+0x71c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 7efb8 <__cxa_atexit@plt+0x71c78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82538 <__cxa_atexit@plt+0x751f8> │ │ │ │ - ldr r2, [pc, #48] @ 82548 <__cxa_atexit@plt+0x75208> │ │ │ │ + beq 7efa0 <__cxa_atexit@plt+0x71c60> │ │ │ │ + ldr r3, [pc, #52] @ 7efbc <__cxa_atexit@plt+0x71c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 7efc0 <__cxa_atexit@plt+0x71c80> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 827f4 <__cxa_atexit@plt+0x754b4> │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - orrseq r5, pc, #144, 30 @ 0x240 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orrseq r5, pc, #192, 30 @ 0x300 │ │ │ │ - orrseq r5, pc, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 8257c <__cxa_atexit@plt+0x7523c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82580 <__cxa_atexit@plt+0x75240> │ │ │ │ - orrseq r5, pc, #64, 30 @ 0x100 │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - and r7, r6, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 825d0 <__cxa_atexit@plt+0x75290> │ │ │ │ - ldr r3, [pc, #156] @ 8263c <__cxa_atexit@plt+0x752fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r6, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82610 <__cxa_atexit@plt+0x752d0> │ │ │ │ - ldr r6, [pc, #128] @ 82640 <__cxa_atexit@plt+0x75300> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8261c <__cxa_atexit@plt+0x752dc> │ │ │ │ - ldr r3, [pc, #84] @ 82644 <__cxa_atexit@plt+0x75304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82638 <__cxa_atexit@plt+0x752f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - orrseq r5, pc, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 82668 <__cxa_atexit@plt+0x75328> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq lr, fp, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + moveq r0, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 7efec <__cxa_atexit@plt+0x71cac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #20] @ 7eff0 <__cxa_atexit@plt+0x71cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orrseq r5, pc, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc518 <__cxa_atexit@plt+0x3ef1d8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + moveq r0, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 826b4 <__cxa_atexit@plt+0x75374> │ │ │ │ - ldr r2, [pc, #44] @ 826c0 <__cxa_atexit@plt+0x75380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #32] @ 826c4 <__cxa_atexit@plt+0x75384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 401458 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, fp, #140, 16 @ 0x8c0000 │ │ │ │ - orrseq r5, pc, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 826ec <__cxa_atexit@plt+0x753ac> │ │ │ │ + bcc 7f028 <__cxa_atexit@plt+0x71ce8> │ │ │ │ + ldr r2, [pc, #40] @ 7f040 <__cxa_atexit@plt+0x71d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 7f044 <__cxa_atexit@plt+0x71d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orrseq r5, pc, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 82734 <__cxa_atexit@plt+0x753f4> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq lr, fp, #252, 22 @ 0x3f000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7f0e4 <__cxa_atexit@plt+0x71da4> │ │ │ │ + ldr r2, [pc, #156] @ 7f104 <__cxa_atexit@plt+0x71dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #148] @ 7f108 <__cxa_atexit@plt+0x71dc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8272c <__cxa_atexit@plt+0x753ec> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + beq 7f0d0 <__cxa_atexit@plt+0x71d90> │ │ │ │ + ldr r2, [pc, #124] @ 7f10c <__cxa_atexit@plt+0x71dcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7f0d8 <__cxa_atexit@plt+0x71d98> │ │ │ │ + ldr r7, [pc, #104] @ 7f110 <__cxa_atexit@plt+0x71dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f0f0 <__cxa_atexit@plt+0x71db0> │ │ │ │ + mov r5, #2 │ │ │ │ + str r5, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 82580 <__cxa_atexit@plt+0x75240> │ │ │ │ + b 7eb54 <__cxa_atexit@plt+0x71814> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq r5, pc, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7f114 <__cxa_atexit@plt+0x71dd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + biceq lr, fp, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + moveq r0, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ 7f184 <__cxa_atexit@plt+0x71e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7f164 <__cxa_atexit@plt+0x71e24> │ │ │ │ + ldr r3, [pc, #72] @ 7f188 <__cxa_atexit@plt+0x71e48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f170 <__cxa_atexit@plt+0x71e30> │ │ │ │ + mov r3, #2 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 82580 <__cxa_atexit@plt+0x75240> │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + b 7eb54 <__cxa_atexit@plt+0x71814> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7f18c <__cxa_atexit@plt+0x71e4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + moveq r0, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 827a4 <__cxa_atexit@plt+0x75464> │ │ │ │ - ldr r3, [pc, #60] @ 827c0 <__cxa_atexit@plt+0x75480> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #56] @ 7f1dc <__cxa_atexit@plt+0x71e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #24] @ 827c4 <__cxa_atexit@plt+0x75484> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f1c8 <__cxa_atexit@plt+0x71e88> │ │ │ │ + mov r3, #2 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 7eb54 <__cxa_atexit@plt+0x71814> │ │ │ │ + ldr r7, [pc, #16] @ 7f1e0 <__cxa_atexit@plt+0x71ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - orrseq r5, pc, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 827f0 <__cxa_atexit@plt+0x754b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq pc, pc, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7f204 <__cxa_atexit@plt+0x71ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc870 <__cxa_atexit@plt+0x3ef530> │ │ │ │ + orrseq pc, pc, #188, 30 @ 0x2f0 │ │ │ │ + moveq r0, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f248 <__cxa_atexit@plt+0x71f08> │ │ │ │ + ldr r2, [pc, #60] @ 7f264 <__cxa_atexit@plt+0x71f24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f250 <__cxa_atexit@plt+0x71f10> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7f268 <__cxa_atexit@plt+0x71f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq lr, fp, #96, 18 @ 0x180000 │ │ │ │ + orrseq pc, pc, #240, 30 @ 0x3c0 │ │ │ │ + orrseq pc, pc, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f2ac <__cxa_atexit@plt+0x71f6c> │ │ │ │ + ldr r2, [pc, #60] @ 7f2c8 <__cxa_atexit@plt+0x71f88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f2b4 <__cxa_atexit@plt+0x71f74> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7f2cc <__cxa_atexit@plt+0x71f8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq lr, fp, #252, 16 @ 0xfc0000 │ │ │ │ + orrseq pc, pc, #140, 30 @ 0x230 │ │ │ │ + orrseq pc, pc, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f310 <__cxa_atexit@plt+0x71fd0> │ │ │ │ + ldr r2, [pc, #60] @ 7f32c <__cxa_atexit@plt+0x71fec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f318 <__cxa_atexit@plt+0x71fd8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7f330 <__cxa_atexit@plt+0x71ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq lr, fp, #152, 16 @ 0x980000 │ │ │ │ + orrseq pc, pc, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f358 <__cxa_atexit@plt+0x72018> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 827f4 <__cxa_atexit@plt+0x754b4> │ │ │ │ - orrseq r5, pc, #204, 24 @ 0xcc00 │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r7, [pc, #8] @ 7f368 <__cxa_atexit@plt+0x72028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orrseq pc, pc, #232, 28 @ 0xe80 │ │ │ │ mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - and r7, r6, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 82844 <__cxa_atexit@plt+0x75504> │ │ │ │ - ldr r3, [pc, #148] @ 828a8 <__cxa_atexit@plt+0x75568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r6, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r6, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8287c <__cxa_atexit@plt+0x7553c> │ │ │ │ - ldr r6, [pc, #120] @ 828ac <__cxa_atexit@plt+0x7556c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #156] @ 7f418 <__cxa_atexit@plt+0x720d8> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 82888 <__cxa_atexit@plt+0x75548> │ │ │ │ - ldr r3, [pc, #76] @ 828b0 <__cxa_atexit@plt+0x75570> │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 7f3e8 <__cxa_atexit@plt+0x720a8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7f3f4 <__cxa_atexit@plt+0x720b4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7f40c <__cxa_atexit@plt+0x720cc> │ │ │ │ + ldr r3, [pc, #116] @ 7f420 <__cxa_atexit@plt+0x720e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + ldr r2, [pc, #112] @ 7f424 <__cxa_atexit@plt+0x720e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 7f428 <__cxa_atexit@plt+0x720e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #96] @ 7f42c <__cxa_atexit@plt+0x720ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + str r9, [r9, #20] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 828a4 <__cxa_atexit@plt+0x75564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ 7f41c <__cxa_atexit@plt+0x720dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - orrseq r5, pc, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + biceq lr, fp, #156, 14 @ 0x2700000 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + orrseq pc, pc, #212, 26 @ 0x3500 │ │ │ │ + orrseq pc, pc, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 828d4 <__cxa_atexit@plt+0x75594> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7f4a0 <__cxa_atexit@plt+0x72160> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7f4b8 <__cxa_atexit@plt+0x72178> │ │ │ │ + ldr r3, [pc, #100] @ 7f4c8 <__cxa_atexit@plt+0x72188> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orrseq r5, pc, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82920 <__cxa_atexit@plt+0x755e0> │ │ │ │ - ldr r2, [pc, #44] @ 8292c <__cxa_atexit@plt+0x755ec> │ │ │ │ + ldr r2, [pc, #96] @ 7f4cc <__cxa_atexit@plt+0x7218c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [pc, #32] @ 82930 <__cxa_atexit@plt+0x755f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 401458 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr lr, [pc, #92] @ 7f4d0 <__cxa_atexit@plt+0x72190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #80] @ 7f4d4 <__cxa_atexit@plt+0x72194> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + str r9, [r9, #20] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 3fc420 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r7, [pc, #28] @ 7f4c4 <__cxa_atexit@plt+0x72184> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, fp, #32, 12 @ 0x2000000 │ │ │ │ - orrseq r5, pc, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq lr, fp, #240, 12 @ 0xf000000 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + orrseq pc, pc, #28, 26 @ 0x700 │ │ │ │ + orrseq pc, pc, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82958 <__cxa_atexit@plt+0x75618> │ │ │ │ + ldr r3, [pc, #12] @ 7f4f8 <__cxa_atexit@plt+0x721b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orrseq r5, pc, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 1659ab8 <__cxa_atexit@plt+0x164c778> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + orrseq pc, pc, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 829a0 <__cxa_atexit@plt+0x75660> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f538 <__cxa_atexit@plt+0x721f8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #140] @ 7f5b0 <__cxa_atexit@plt+0x72270> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82998 <__cxa_atexit@plt+0x75658> │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b 827f4 <__cxa_atexit@plt+0x754b4> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7f598 <__cxa_atexit@plt+0x72258> │ │ │ │ + b 7f5cc <__cxa_atexit@plt+0x7228c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f5a0 <__cxa_atexit@plt+0x72260> │ │ │ │ + ldr r7, [pc, #100] @ 7f5b4 <__cxa_atexit@plt+0x72274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 7f5b8 <__cxa_atexit@plt+0x72278> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #76] @ 7f5bc <__cxa_atexit@plt+0x7227c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq r5, pc, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + biceq lr, fp, #44, 12 @ 0x2c00000 │ │ │ │ + biceq lr, fp, #8, 14 @ 0x200000 │ │ │ │ + orrseq pc, pc, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 827f4 <__cxa_atexit@plt+0x754b4> │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 82a08 <__cxa_atexit@plt+0x756c8> │ │ │ │ - ldr r3, [pc, #52] @ 82a24 <__cxa_atexit@plt+0x756e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #24] @ 82a28 <__cxa_atexit@plt+0x756e8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f624 <__cxa_atexit@plt+0x722e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f6c4 <__cxa_atexit@plt+0x72384> │ │ │ │ + ldr r7, [pc, #264] @ 7f6f8 <__cxa_atexit@plt+0x723b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82ab4 <__cxa_atexit@plt+0x75774> │ │ │ │ - ldr r2, [pc, #136] @ 82ad0 <__cxa_atexit@plt+0x75790> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 82ad4 <__cxa_atexit@plt+0x75794> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #252] @ 7f6fc <__cxa_atexit@plt+0x723bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #240] @ 7f700 <__cxa_atexit@plt+0x723c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + b 7f694 <__cxa_atexit@plt+0x72354> │ │ │ │ + ldr r3, [pc, #188] @ 7f6e8 <__cxa_atexit@plt+0x723a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82aa8 <__cxa_atexit@plt+0x75768> │ │ │ │ + beq 7f6ac <__cxa_atexit@plt+0x7236c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 82abc <__cxa_atexit@plt+0x7577c> │ │ │ │ - ldr r3, [pc, #88] @ 82ad8 <__cxa_atexit@plt+0x75798> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 82adc <__cxa_atexit@plt+0x7579c> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7f6d4 <__cxa_atexit@plt+0x72394> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmn r2, #11 │ │ │ │ + ble 7f6b8 <__cxa_atexit@plt+0x72378> │ │ │ │ + ldr r2, [pc, #132] @ 7f6ec <__cxa_atexit@plt+0x723ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr lr, [pc, #112] @ 7f6f0 <__cxa_atexit@plt+0x723b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #108] @ 7f6f4 <__cxa_atexit@plt+0x723b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq ip, fp, #68, 2 │ │ │ │ - biceq ip, fp, #40, 2 │ │ │ │ - biceq ip, fp, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + biceq lr, fp, #12, 10 @ 0x3000000 │ │ │ │ + biceq lr, fp, #240, 10 @ 0x3c000000 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + biceq lr, fp, #140, 10 @ 0x23000000 │ │ │ │ + biceq lr, fp, #104, 12 @ 0x6800000 │ │ │ │ + orrseq pc, pc, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 82b28 <__cxa_atexit@plt+0x757e8> │ │ │ │ - ldr r2, [pc, #48] @ 82b34 <__cxa_atexit@plt+0x757f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 82b38 <__cxa_atexit@plt+0x757f8> │ │ │ │ + bcc 7f78c <__cxa_atexit@plt+0x7244c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmn r2, #11 │ │ │ │ + ble 7f77c <__cxa_atexit@plt+0x7243c> │ │ │ │ + ldr r2, [pc, #92] @ 7f798 <__cxa_atexit@plt+0x72458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr lr, [pc, #72] @ 7f79c <__cxa_atexit@plt+0x7245c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #68] @ 7f7a0 <__cxa_atexit@plt+0x72460> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq ip, fp, #164 @ 0xa4 │ │ │ │ - biceq ip, fp, #84, 6 @ 0x50000001 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + biceq lr, fp, #56, 8 @ 0x38000000 │ │ │ │ + biceq lr, fp, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 82b94 <__cxa_atexit@plt+0x75854> │ │ │ │ - ldr lr, [pc, #68] @ 82b9c <__cxa_atexit@plt+0x7585c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 7f7d8 <__cxa_atexit@plt+0x72498> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 82ba0 <__cxa_atexit@plt+0x75860> │ │ │ │ + ldr r1, [pc, #24] @ 7f7e0 <__cxa_atexit@plt+0x724a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 82b84 <__cxa_atexit@plt+0x75844> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 7f7f0 <__cxa_atexit@plt+0x724b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq ip, fp, #48 @ 0x30 │ │ │ │ + biceq lr, fp, #192, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7f890 <__cxa_atexit@plt+0x72550> │ │ │ │ + ldr r3, [pc, #172] @ 7f8b0 <__cxa_atexit@plt+0x72570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7f870 <__cxa_atexit@plt+0x72530> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7f880 <__cxa_atexit@plt+0x72540> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7f898 <__cxa_atexit@plt+0x72558> │ │ │ │ + ldr lr, [pc, #124] @ 7f8b4 <__cxa_atexit@plt+0x72574> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7f8b8 <__cxa_atexit@plt+0x72578> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq r5, pc, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq lr, fp, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f924 <__cxa_atexit@plt+0x725e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f938 <__cxa_atexit@plt+0x725f8> │ │ │ │ + ldr r2, [pc, #96] @ 7f948 <__cxa_atexit@plt+0x72608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7f94c <__cxa_atexit@plt+0x7260c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq lr, fp, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 82c38 <__cxa_atexit@plt+0x758f8> │ │ │ │ - ldr r3, [pc, #100] @ 82c40 <__cxa_atexit@plt+0x75900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 82c20 <__cxa_atexit@plt+0x758e0> │ │ │ │ - ldr r3, [pc, #60] @ 82c44 <__cxa_atexit@plt+0x75904> │ │ │ │ + bhi 7f9ac <__cxa_atexit@plt+0x7266c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7f9b8 <__cxa_atexit@plt+0x72678> │ │ │ │ + ldr r1, [pc, #72] @ 7f9c8 <__cxa_atexit@plt+0x72688> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 7f9cc <__cxa_atexit@plt+0x7268c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + ldr r7, [pc, #52] @ 7f9d0 <__cxa_atexit@plt+0x72690> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7f7f0 <__cxa_atexit@plt+0x724b0> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + biceq lr, fp, #0, 4 │ │ │ │ + biceq lr, fp, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fa08 <__cxa_atexit@plt+0x726c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7fa10 <__cxa_atexit@plt+0x726d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7fa20 <__cxa_atexit@plt+0x726e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, fp, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fac0 <__cxa_atexit@plt+0x72780> │ │ │ │ + ldr r3, [pc, #172] @ 7fae0 <__cxa_atexit@plt+0x727a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82c30 <__cxa_atexit@plt+0x758f0> │ │ │ │ - b 82c8c <__cxa_atexit@plt+0x7594c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 7faa0 <__cxa_atexit@plt+0x72760> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7fab0 <__cxa_atexit@plt+0x72770> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7fac8 <__cxa_atexit@plt+0x72788> │ │ │ │ + ldr lr, [pc, #124] @ 7fae4 <__cxa_atexit@plt+0x727a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 7fae8 <__cxa_atexit@plt+0x727a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orrseq r5, pc, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 82c7c <__cxa_atexit@plt+0x7593c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82c74 <__cxa_atexit@plt+0x75934> │ │ │ │ - b 82c8c <__cxa_atexit@plt+0x7594c> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq lr, fp, #8, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7fb54 <__cxa_atexit@plt+0x72814> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7fb68 <__cxa_atexit@plt+0x72828> │ │ │ │ + ldr r2, [pc, #96] @ 7fb78 <__cxa_atexit@plt+0x72838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 7fb7c <__cxa_atexit@plt+0x7283c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r5, pc, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 82ccc <__cxa_atexit@plt+0x7598c> │ │ │ │ - ldr r3, [pc, #120] @ 82d20 <__cxa_atexit@plt+0x759e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82d04 <__cxa_atexit@plt+0x759c4> │ │ │ │ - ldr r7, [pc, #104] @ 82d24 <__cxa_atexit@plt+0x759e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82d54 <__cxa_atexit@plt+0x75a14> │ │ │ │ - ldr r2, [pc, #68] @ 82d18 <__cxa_atexit@plt+0x759d8> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq lr, fp, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7fbf8 <__cxa_atexit@plt+0x728b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7fc00 <__cxa_atexit@plt+0x728c0> │ │ │ │ + ldr lr, [pc, #96] @ 7fc14 <__cxa_atexit@plt+0x728d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 7fc18 <__cxa_atexit@plt+0x728d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [pc, #84] @ 7fc1c <__cxa_atexit@plt+0x728dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #68] @ 7fc20 <__cxa_atexit@plt+0x728e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 7fa20 <__cxa_atexit@plt+0x726e0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7fc08 <__cxa_atexit@plt+0x728c8> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sp, fp, #204, 30 @ 0x330 │ │ │ │ + biceq sp, fp, #208, 30 @ 0x340 │ │ │ │ + biceq sp, fp, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fc9c <__cxa_atexit@plt+0x7295c> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7fc70 <__cxa_atexit@plt+0x72930> │ │ │ │ + ldr r2, [pc, #92] @ 7fcac <__cxa_atexit@plt+0x7296c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 82d0c <__cxa_atexit@plt+0x759cc> │ │ │ │ - ldr r2, [pc, #48] @ 82d1c <__cxa_atexit@plt+0x759dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + beq 7fc90 <__cxa_atexit@plt+0x72950> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 82fc8 <__cxa_atexit@plt+0x75c88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 7fcc4 <__cxa_atexit@plt+0x72984> │ │ │ │ + ldr r7, [pc, #60] @ 7fcb4 <__cxa_atexit@plt+0x72974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #52] @ 7fcb8 <__cxa_atexit@plt+0x72978> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - orrseq r5, pc, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orrseq r5, pc, #236, 14 @ 0x3b00000 │ │ │ │ - orrseq r5, pc, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 82d50 <__cxa_atexit@plt+0x75a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82d54 <__cxa_atexit@plt+0x75a14> │ │ │ │ - orrseq r5, pc, #108, 14 @ 0x1b00000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - and r7, r6, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 82da4 <__cxa_atexit@plt+0x75a64> │ │ │ │ - ldr r3, [pc, #156] @ 82e10 <__cxa_atexit@plt+0x75ad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r6, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ + ldr r7, [pc, #12] @ 7fcb0 <__cxa_atexit@plt+0x72970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + orrseq pc, pc, #180, 10 @ 0x2d000000 │ │ │ │ + biceq sp, fp, #64, 30 @ 0x100 │ │ │ │ + biceq sp, fp, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr sl, [pc, #472] @ 7fea8 <__cxa_atexit@plt+0x72b68> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #468] @ 7feac <__cxa_atexit@plt+0x72b6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #464] @ 7feb0 <__cxa_atexit@plt+0x72b70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #460] @ 7feb4 <__cxa_atexit@plt+0x72b74> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #456] @ 7feb8 <__cxa_atexit@plt+0x72b78> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 7fd00 <__cxa_atexit@plt+0x729c0> │ │ │ │ tst r7, #3 │ │ │ │ - beq 82de4 <__cxa_atexit@plt+0x75aa4> │ │ │ │ - ldr r6, [pc, #128] @ 82e14 <__cxa_atexit@plt+0x75ad4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - ldr r8, [r5] │ │ │ │ + mov r5, r6 │ │ │ │ + beq 7fd84 <__cxa_atexit@plt+0x72a44> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne 7fd50 <__cxa_atexit@plt+0x72a10> │ │ │ │ + str sl, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 7fda0 <__cxa_atexit@plt+0x72a60> │ │ │ │ + mov r6, r5 │ │ │ │ + str lr, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7fe3c <__cxa_atexit@plt+0x72afc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 7fdb0 <__cxa_atexit@plt+0x72a70> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + b 7fcf4 <__cxa_atexit@plt+0x729b4> │ │ │ │ + str ip, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 7fd94 <__cxa_atexit@plt+0x72a54> │ │ │ │ + str r9, [r5, #4] │ │ │ │ + sub r6, r5, #4 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7fe28 <__cxa_atexit@plt+0x72ae8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 7fde8 <__cxa_atexit@plt+0x72aa8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + b 7fcf4 <__cxa_atexit@plt+0x729b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7fda4 <__cxa_atexit@plt+0x72a64> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7fe54 <__cxa_atexit@plt+0x72b14> │ │ │ │ + ldr r3, [pc, #268] @ 7fed4 <__cxa_atexit@plt+0x72b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [pc, #256] @ 7fed8 <__cxa_atexit@plt+0x72b98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + b 7fe18 <__cxa_atexit@plt+0x72ad8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r6, sl, #16 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 82df0 <__cxa_atexit@plt+0x75ab0> │ │ │ │ - ldr r3, [pc, #84] @ 82e18 <__cxa_atexit@plt+0x75ad8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + bcc 7fe7c <__cxa_atexit@plt+0x72b3c> │ │ │ │ + ldr r7, [pc, #188] @ 7febc <__cxa_atexit@plt+0x72b7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #184] @ 7fec0 <__cxa_atexit@plt+0x72b80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #164] @ 7fec4 <__cxa_atexit@plt+0x72b84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82e0c <__cxa_atexit@plt+0x75acc> │ │ │ │ + ldr r7, [pc, #160] @ 7fed0 <__cxa_atexit@plt+0x72b90> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - orrseq r5, pc, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 82e3c <__cxa_atexit@plt+0x75afc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7fe48 <__cxa_atexit@plt+0x72b08> │ │ │ │ + ldr r7, [pc, #160] @ 7fee4 <__cxa_atexit@plt+0x72ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r7, [pc, #116] @ 7fedc <__cxa_atexit@plt+0x72b9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #108] @ 7fee0 <__cxa_atexit@plt+0x72ba0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r2] │ │ │ │ + ldr r7, [pc, #56] @ 7fec8 <__cxa_atexit@plt+0x72b88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #48] @ 7fecc <__cxa_atexit@plt+0x72b8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r0, lsl #7 │ │ │ │ + andeq r0, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + biceq sp, fp, #144, 26 @ 0x2400 │ │ │ │ + biceq sp, fp, #152, 26 @ 0x2600 │ │ │ │ + biceq sp, fp, #40, 26 @ 0xa00 │ │ │ │ + biceq sp, fp, #252, 24 @ 0xfc00 │ │ │ │ + orrseq pc, pc, #40, 8 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + biceq sp, fp, #192, 26 @ 0x3000 │ │ │ │ + biceq sp, fp, #80, 26 @ 0x1400 │ │ │ │ + biceq sp, fp, #36, 26 @ 0x900 │ │ │ │ + orrseq pc, pc, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #232] @ 7ffe4 <__cxa_atexit@plt+0x72ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orrseq r5, pc, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82e88 <__cxa_atexit@plt+0x75b48> │ │ │ │ - ldr r2, [pc, #44] @ 82e94 <__cxa_atexit@plt+0x75b54> │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7ffa0 <__cxa_atexit@plt+0x72c60> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7ff44 <__cxa_atexit@plt+0x72c04> │ │ │ │ + ldr r2, [pc, #208] @ 7fff0 <__cxa_atexit@plt+0x72cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #32] @ 82e98 <__cxa_atexit@plt+0x75b58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 401458 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, fp, #184 @ 0xb8 │ │ │ │ - orrseq r5, pc, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82ec0 <__cxa_atexit@plt+0x75b80> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 7ff8c <__cxa_atexit@plt+0x72c4c> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 7fcc4 <__cxa_atexit@plt+0x72984> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7ffbc <__cxa_atexit@plt+0x72c7c> │ │ │ │ + ldr r7, [pc, #156] @ 7fff8 <__cxa_atexit@plt+0x72cb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r7, [pc, #144] @ 7fffc <__cxa_atexit@plt+0x72cbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + ldr r7, [pc, #124] @ 80000 <__cxa_atexit@plt+0x72cc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #76] @ 7fff4 <__cxa_atexit@plt+0x72cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ mov r8, r7 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orrseq r5, pc, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 82f08 <__cxa_atexit@plt+0x75bc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 82f00 <__cxa_atexit@plt+0x75bc0> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - b 82d54 <__cxa_atexit@plt+0x75a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq r5, pc, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82d54 <__cxa_atexit@plt+0x75a14> │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ + ldr r7, [pc, #24] @ 7ffe8 <__cxa_atexit@plt+0x72ca8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 7ffec <__cxa_atexit@plt+0x72cac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + biceq sp, fp, #232, 22 @ 0x3a000 │ │ │ │ + biceq sp, fp, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + orrseq pc, pc, #176, 4 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + biceq sp, fp, #44, 24 @ 0x2c00 │ │ │ │ + biceq sp, fp, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 82f78 <__cxa_atexit@plt+0x75c38> │ │ │ │ - ldr r3, [pc, #60] @ 82f94 <__cxa_atexit@plt+0x75c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #24] @ 82f98 <__cxa_atexit@plt+0x75c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - orrseq r5, pc, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 82fc4 <__cxa_atexit@plt+0x75c84> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80044 <__cxa_atexit@plt+0x72d04> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 8005c <__cxa_atexit@plt+0x72d1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 80060 <__cxa_atexit@plt+0x72d20> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 82fc8 <__cxa_atexit@plt+0x75c88> │ │ │ │ - orrseq r5, pc, #248, 8 @ 0xf8000000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - and r7, r6, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 83018 <__cxa_atexit@plt+0x75cd8> │ │ │ │ - ldr r3, [pc, #148] @ 8307c <__cxa_atexit@plt+0x75d3c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [pc, #224] @ 80158 <__cxa_atexit@plt+0x72e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r6, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r6, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83050 <__cxa_atexit@plt+0x75d10> │ │ │ │ - ldr r6, [pc, #120] @ 83080 <__cxa_atexit@plt+0x75d40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - ldr r8, [r5] │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 80114 <__cxa_atexit@plt+0x72dd4> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 800c0 <__cxa_atexit@plt+0x72d80> │ │ │ │ + ldr r2, [pc, #200] @ 80164 <__cxa_atexit@plt+0x72e24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 80100 <__cxa_atexit@plt+0x72dc0> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 7fcc4 <__cxa_atexit@plt+0x72984> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 8305c <__cxa_atexit@plt+0x75d1c> │ │ │ │ - ldr r3, [pc, #76] @ 83084 <__cxa_atexit@plt+0x75d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 83078 <__cxa_atexit@plt+0x75d38> │ │ │ │ + bcc 80130 <__cxa_atexit@plt+0x72df0> │ │ │ │ + ldr r7, [pc, #148] @ 8016c <__cxa_atexit@plt+0x72e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - orrseq r5, pc, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 830a8 <__cxa_atexit@plt+0x75d68> │ │ │ │ + ldr r3, [pc, #144] @ 80170 <__cxa_atexit@plt+0x72e30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r7, [pc, #124] @ 80174 <__cxa_atexit@plt+0x72e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #76] @ 80168 <__cxa_atexit@plt+0x72e28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 401450 <__cxa_atexit@plt+0x3f4110> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orrseq r5, pc, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 8015c <__cxa_atexit@plt+0x72e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #16] @ 80160 <__cxa_atexit@plt+0x72e20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + biceq sp, fp, #116, 20 @ 0x74000 │ │ │ │ + biceq sp, fp, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + orrseq pc, pc, #60, 2 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + biceq sp, fp, #184, 20 @ 0xb8000 │ │ │ │ + biceq sp, fp, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 830f4 <__cxa_atexit@plt+0x75db4> │ │ │ │ - ldr r2, [pc, #44] @ 83100 <__cxa_atexit@plt+0x75dc0> │ │ │ │ + bcc 801b0 <__cxa_atexit@plt+0x72e70> │ │ │ │ + ldr r2, [pc, #44] @ 801c8 <__cxa_atexit@plt+0x72e88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [pc, #32] @ 83104 <__cxa_atexit@plt+0x75dc4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 801cc <__cxa_atexit@plt+0x72e8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + orrseq pc, pc, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 80228 <__cxa_atexit@plt+0x72ee8> │ │ │ │ + ldr lr, [pc, #64] @ 80234 <__cxa_atexit@plt+0x72ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 80238 <__cxa_atexit@plt+0x72ef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r3, r6, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 401458 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401160 <__cxa_atexit@plt+0x3f3e20> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq fp, fp, #76, 28 @ 0x4c0 │ │ │ │ - orrseq r5, pc, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8021c <__cxa_atexit@plt+0x72edc> │ │ │ │ + mov r7, r3 │ │ │ │ + b 80248 <__cxa_atexit@plt+0x72f08> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq sp, fp, #132, 18 @ 0x210000 │ │ │ │ + orrseq pc, pc, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8312c <__cxa_atexit@plt+0x75dec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8026c <__cxa_atexit@plt+0x72f2c> │ │ │ │ + ldr r3, [pc, #176] @ 80310 <__cxa_atexit@plt+0x72fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 401248 <__cxa_atexit@plt+0x3f3f08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orrseq r5, pc, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 83174 <__cxa_atexit@plt+0x75e34> │ │ │ │ + b 3fc470 <__cxa_atexit@plt+0x3ef130> │ │ │ │ + ldr r3, [pc, #152] @ 8030c <__cxa_atexit@plt+0x72fcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 802d4 <__cxa_atexit@plt+0x72f94> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 802dc <__cxa_atexit@plt+0x72f9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 802fc <__cxa_atexit@plt+0x72fbc> │ │ │ │ + ldr r2, [pc, #120] @ 8031c <__cxa_atexit@plt+0x72fdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #116] @ 80320 <__cxa_atexit@plt+0x72fe0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #108] @ 80324 <__cxa_atexit@plt+0x72fe4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8316c <__cxa_atexit@plt+0x75e2c> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b 82fc8 <__cxa_atexit@plt+0x75c88> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #3 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq r5, pc, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #48] @ 80314 <__cxa_atexit@plt+0x72fd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 80318 <__cxa_atexit@plt+0x72fd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r8, #3 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + orrseq lr, pc, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + biceq sp, fp, #236, 16 @ 0xec0000 │ │ │ │ + biceq sp, fp, #212, 16 @ 0xd40000 │ │ │ │ + orrseq lr, pc, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #44] @ 8036c <__cxa_atexit@plt+0x7302c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8035c <__cxa_atexit@plt+0x7301c> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 82fc8 <__cxa_atexit@plt+0x75c88> │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 7f36c <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r7, [pc, #12] @ 80370 <__cxa_atexit@plt+0x73030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + orrseq lr, pc, #228, 28 @ 0xe40 │ │ │ │ + orrseq lr, pc, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 803b8 <__cxa_atexit@plt+0x73078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ 803bc <__cxa_atexit@plt+0x7307c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 803c0 <__cxa_atexit@plt+0x73080> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + moveq r1, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + addne r9, r3, #2 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r8, #3 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + orrseq lr, pc, #68, 28 @ 0x440 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 831dc <__cxa_atexit@plt+0x75e9c> │ │ │ │ - ldr r3, [pc, #52] @ 831f8 <__cxa_atexit@plt+0x75eb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - ldr r7, [pc, #24] @ 831fc <__cxa_atexit@plt+0x75ebc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 803f8 <__cxa_atexit@plt+0x730b8> │ │ │ │ + ldr r2, [pc, #28] @ 80404 <__cxa_atexit@plt+0x730c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0xfffff038 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8327c <__cxa_atexit@plt+0x75f3c> │ │ │ │ - ldr ip, [pc, #104] @ 8329c <__cxa_atexit@plt+0x75f5c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #100] @ 832a0 <__cxa_atexit@plt+0x75f60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r2, r6, #17 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r3, r6, #5 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r7, [pc, #32] @ 832a4 <__cxa_atexit@plt+0x75f64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + bcc 8043c <__cxa_atexit@plt+0x730fc> │ │ │ │ + ldr r2, [pc, #28] @ 80448 <__cxa_atexit@plt+0x73108> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, fp, #232, 14 @ 0x3a00000 │ │ │ │ + orrseq lr, pc, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 804ac <__cxa_atexit@plt+0x7316c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 804cc <__cxa_atexit@plt+0x7318c> │ │ │ │ + ldr r2, [pc, #104] @ 804e4 <__cxa_atexit@plt+0x731a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ 804e8 <__cxa_atexit@plt+0x731a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #92] @ 804ec <__cxa_atexit@plt+0x731ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #3 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + ldr r3, [pc, #40] @ 804dc <__cxa_atexit@plt+0x7319c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 804e0 <__cxa_atexit@plt+0x731a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r8, #3 │ │ │ │ + b 3fc718 <__cxa_atexit@plt+0x3ef3d8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + orrseq lr, pc, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq sp, fp, #20, 14 @ 0x500000 │ │ │ │ + biceq sp, fp, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80524 <__cxa_atexit@plt+0x731e4> │ │ │ │ + ldr r2, [pc, #28] @ 80530 <__cxa_atexit@plt+0x731f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff1bc │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - orrseq r5, pc, #64, 4 │ │ │ │ - orrseq r5, pc, #32, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, fp, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 832d4 <__cxa_atexit@plt+0x75f94> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 832d8 <__cxa_atexit@plt+0x75f98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq r5, pc, #16, 4 │ │ │ │ - biceq fp, fp, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8330c <__cxa_atexit@plt+0x75fcc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 83314 <__cxa_atexit@plt+0x75fd4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80568 <__cxa_atexit@plt+0x73228> │ │ │ │ + ldr r2, [pc, #28] @ 80574 <__cxa_atexit@plt+0x73234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq fp, fp, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq sp, fp, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 833cc <__cxa_atexit@plt+0x7608c> │ │ │ │ - ldr lr, [pc, #160] @ 833d8 <__cxa_atexit@plt+0x76098> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 805ec <__cxa_atexit@plt+0x732ac> │ │ │ │ + ldr lr, [pc, #72] @ 805f8 <__cxa_atexit@plt+0x732b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 833dc <__cxa_atexit@plt+0x7609c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #60] @ 805fc <__cxa_atexit@plt+0x732bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 833b4 <__cxa_atexit@plt+0x76074> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 833e0 <__cxa_atexit@plt+0x760a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 833c0 <__cxa_atexit@plt+0x76080> │ │ │ │ - mov r7, r3 │ │ │ │ - b 83430 <__cxa_atexit@plt+0x760f0> │ │ │ │ + beq 805e0 <__cxa_atexit@plt+0x732a0> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, fp, #64, 16 @ 0x400000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 83424 <__cxa_atexit@plt+0x760e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8341c <__cxa_atexit@plt+0x760dc> │ │ │ │ - b 83430 <__cxa_atexit@plt+0x760f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq sp, fp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 834cc <__cxa_atexit@plt+0x7618c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 834d8 <__cxa_atexit@plt+0x76198> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 83470 <__cxa_atexit@plt+0x76130> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 834cc <__cxa_atexit@plt+0x7618c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 83464 <__cxa_atexit@plt+0x76124> │ │ │ │ - bne 834cc <__cxa_atexit@plt+0x7618c> │ │ │ │ - ldr r1, [pc, #88] @ 834e8 <__cxa_atexit@plt+0x761a8> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80658 <__cxa_atexit@plt+0x73318> │ │ │ │ + ldr r1, [pc, #48] @ 80668 <__cxa_atexit@plt+0x73328> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 834ec <__cxa_atexit@plt+0x761ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [r5] │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ + ldr r5, [pc, #36] @ 8066c <__cxa_atexit@plt+0x7332c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + ldr r7, [pc, #16] @ 80670 <__cxa_atexit@plt+0x73330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, fp, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sp, fp, #232, 16 @ 0xe80000 │ │ │ │ + orrseq lr, pc, #64, 24 @ 0x4000 │ │ │ │ + orrseq lr, pc, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8355c <__cxa_atexit@plt+0x7621c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 8356c <__cxa_atexit@plt+0x7622c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ + bcc 8076c <__cxa_atexit@plt+0x7342c> │ │ │ │ + ldr lr, [pc, #220] @ 80778 <__cxa_atexit@plt+0x73438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #216] @ 8077c <__cxa_atexit@plt+0x7343c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #212] @ 80780 <__cxa_atexit@plt+0x73440> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + ldr r2, [pc, #204] @ 80784 <__cxa_atexit@plt+0x73444> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r1, [pc, #192] @ 80788 <__cxa_atexit@plt+0x73448> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ + str r1, [r3, #92] @ 0x5c │ │ │ │ + str r1, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [pc, #152] @ 8078c <__cxa_atexit@plt+0x7344c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #144] @ 80790 <__cxa_atexit@plt+0x73450> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #140] @ 80794 <__cxa_atexit@plt+0x73454> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + sub ip, r6, #70 @ 0x46 │ │ │ │ + sub r0, r6, #82 @ 0x52 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + sub r0, r6, #94 @ 0x5e │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #76] @ 80798 <__cxa_atexit@plt+0x73458> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r5] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f839a4 <__cxa_atexit@plt+0x1f76664> │ │ │ │ + mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + orrseq lr, pc, #56, 22 @ 0xe000 │ │ │ │ + biceq sp, fp, #224, 8 @ 0xe0000000 │ │ │ │ + biceq sp, fp, #48, 10 @ 0xc000000 │ │ │ │ + biceq sp, fp, #80, 10 @ 0x14000000 │ │ │ │ + biceq sp, fp, #188, 12 @ 0xbc00000 │ │ │ │ + biceq sp, fp, #180, 12 @ 0xb400000 │ │ │ │ + biceq sp, fp, #176, 12 @ 0xb000000 │ │ │ │ + biceq sp, fp, #76, 8 @ 0x4c000000 │ │ │ │ + orrseq lr, pc, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 835a0 <__cxa_atexit@plt+0x76260> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 835a8 <__cxa_atexit@plt+0x76268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq fp, fp, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 83660 <__cxa_atexit@plt+0x76320> │ │ │ │ - ldr lr, [pc, #160] @ 8366c <__cxa_atexit@plt+0x7632c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 83670 <__cxa_atexit@plt+0x76330> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83648 <__cxa_atexit@plt+0x76308> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 83674 <__cxa_atexit@plt+0x76334> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 83654 <__cxa_atexit@plt+0x76314> │ │ │ │ - mov r7, r3 │ │ │ │ - b 836c4 <__cxa_atexit@plt+0x76384> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, fp, #172, 10 @ 0x2b000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 836b8 <__cxa_atexit@plt+0x76378> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #180] @ 80864 <__cxa_atexit@plt+0x73524> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 836b0 <__cxa_atexit@plt+0x76370> │ │ │ │ - b 836c4 <__cxa_atexit@plt+0x76384> │ │ │ │ + beq 8084c <__cxa_atexit@plt+0x7350c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 80854 <__cxa_atexit@plt+0x73514> │ │ │ │ + ldr lr, [pc, #148] @ 80868 <__cxa_atexit@plt+0x73528> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #144] @ 8086c <__cxa_atexit@plt+0x7352c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr ip, [pc, #116] @ 80870 <__cxa_atexit@plt+0x73530> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r8, [pc, #112] @ 80874 <__cxa_atexit@plt+0x73534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + str r6, [r5, #12] │ │ │ │ + ldr r2, [pc, #88] @ 80878 <__cxa_atexit@plt+0x73538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r6, [pc, #64] @ 8087c <__cxa_atexit@plt+0x7353c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + sub r9, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83760 <__cxa_atexit@plt+0x76420> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 8376c <__cxa_atexit@plt+0x7642c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 83704 <__cxa_atexit@plt+0x763c4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 83760 <__cxa_atexit@plt+0x76420> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 836f8 <__cxa_atexit@plt+0x763b8> │ │ │ │ - bne 83760 <__cxa_atexit@plt+0x76420> │ │ │ │ - ldr r1, [pc, #88] @ 8377c <__cxa_atexit@plt+0x7643c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 83780 <__cxa_atexit@plt+0x76440> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, fp, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + orrseq lr, pc, #52, 18 @ 0xd0000 │ │ │ │ + biceq sp, fp, #104, 8 @ 0x68000000 │ │ │ │ + biceq sp, fp, #56, 8 @ 0x38000000 │ │ │ │ + orrseq lr, pc, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 837fc <__cxa_atexit@plt+0x764bc> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 8380c <__cxa_atexit@plt+0x764cc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + bcc 8091c <__cxa_atexit@plt+0x735dc> │ │ │ │ + ldr lr, [pc, #128] @ 80928 <__cxa_atexit@plt+0x735e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #124] @ 8092c <__cxa_atexit@plt+0x735ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr ip, [pc, #96] @ 80930 <__cxa_atexit@plt+0x735f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r8, [pc, #92] @ 80934 <__cxa_atexit@plt+0x735f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r2, [pc, #68] @ 80938 <__cxa_atexit@plt+0x735f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r3, [pc, #44] @ 8093c <__cxa_atexit@plt+0x735fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r4, pc, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 838a8 <__cxa_atexit@plt+0x76568> │ │ │ │ - ldr r3, [pc, #124] @ 838b0 <__cxa_atexit@plt+0x76570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 83890 <__cxa_atexit@plt+0x76550> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 838b4 <__cxa_atexit@plt+0x76574> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + orrseq lr, pc, #96, 16 @ 0x600000 │ │ │ │ + biceq sp, fp, #148, 6 @ 0x50000002 │ │ │ │ + biceq sp, fp, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #52] @ 80988 <__cxa_atexit@plt+0x73648> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 838a0 <__cxa_atexit@plt+0x76560> │ │ │ │ - b 83910 <__cxa_atexit@plt+0x765d0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 80980 <__cxa_atexit@plt+0x73640> │ │ │ │ + ldr r3, [pc, #32] @ 8098c <__cxa_atexit@plt+0x7364c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80980 <__cxa_atexit@plt+0x73640> │ │ │ │ + b 809c8 <__cxa_atexit@plt+0x73688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r4, pc, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 83900 <__cxa_atexit@plt+0x765c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 809bc <__cxa_atexit@plt+0x7367c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 838f8 <__cxa_atexit@plt+0x765b8> │ │ │ │ - b 83910 <__cxa_atexit@plt+0x765d0> │ │ │ │ + beq 809b4 <__cxa_atexit@plt+0x73674> │ │ │ │ + b 809c8 <__cxa_atexit@plt+0x73688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r4, pc, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83a24 <__cxa_atexit@plt+0x766e4> │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #64 @ 0x40 │ │ │ │ - cmp r4, sl │ │ │ │ - bcc 83a98 <__cxa_atexit@plt+0x76758> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r9, [pc, #484] @ 83b38 <__cxa_atexit@plt+0x767f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add ip, r5, #8 │ │ │ │ - ldm ip, {r8, fp, ip} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - add r9, r6, #40 @ 0x28 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r9, [pc, #436] @ 83b3c <__cxa_atexit@plt+0x767fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str fp, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r3, sl, #59 @ 0x3b │ │ │ │ - str r3, [r5, #28] │ │ │ │ - sub r3, sl, #25 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc 83ae4 <__cxa_atexit@plt+0x767a4> │ │ │ │ - ldr r9, [pc, #400] @ 83b5c <__cxa_atexit@plt+0x7681c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #396] @ 83b60 <__cxa_atexit@plt+0x76820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #392] @ 83b64 <__cxa_atexit@plt+0x76824> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #388] @ 83b68 <__cxa_atexit@plt+0x76828> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - sub r0, r3, #17 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r0, sl, #1 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - add r4, r6, #72 @ 0x48 │ │ │ │ - stm r4, {r0, r1, lr} │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #5 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 83aac <__cxa_atexit@plt+0x7676c> │ │ │ │ - ldr sl, [pc, #256] @ 83b4c <__cxa_atexit@plt+0x7680c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #252] @ 83b50 <__cxa_atexit@plt+0x76810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #248] @ 83b54 <__cxa_atexit@plt+0x76814> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #244] @ 83b58 <__cxa_atexit@plt+0x76818> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - sub r0, r3, #17 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r0, ip, #1 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #120] @ 83b2c <__cxa_atexit@plt+0x767ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #116] @ 83b30 <__cxa_atexit@plt+0x767f0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #240] @ 80ac4 <__cxa_atexit@plt+0x73784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80a88 <__cxa_atexit@plt+0x73748> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 80a18 <__cxa_atexit@plt+0x736d8> │ │ │ │ + ldr r2, [pc, #216] @ 80ad0 <__cxa_atexit@plt+0x73790> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #112] @ 83b34 <__cxa_atexit@plt+0x767f4> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80a7c <__cxa_atexit@plt+0x7373c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 7fcc4 <__cxa_atexit@plt+0x72984> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 80a98 <__cxa_atexit@plt+0x73758> │ │ │ │ + ldr r7, [pc, #168] @ 80ad8 <__cxa_atexit@plt+0x73798> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #156] @ 80adc <__cxa_atexit@plt+0x7379c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #144] @ 80ae0 <__cxa_atexit@plt+0x737a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #136] @ 80ae4 <__cxa_atexit@plt+0x737a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 83b40 <__cxa_atexit@plt+0x76800> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #80] @ 83b44 <__cxa_atexit@plt+0x76804> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #76] @ 83b48 <__cxa_atexit@plt+0x76808> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 80ad4 <__cxa_atexit@plt+0x73794> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #24 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, pc, #60, 20 @ 0x3c000 │ │ │ │ - orrseq r4, pc, #16, 18 @ 0x40000 │ │ │ │ - orrseq r4, pc, #0, 20 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - orrseq r4, pc, #4, 20 @ 0x4000 │ │ │ │ - orrseq r4, pc, #216, 16 @ 0xd80000 │ │ │ │ - orrseq r4, pc, #200, 18 @ 0x320000 │ │ │ │ - @ instruction: 0xffffe9a4 │ │ │ │ - @ instruction: 0xfffff170 │ │ │ │ - orrseq r4, pc, #148, 20 @ 0x94000 │ │ │ │ - orrseq r4, pc, #104, 18 @ 0x1a0000 │ │ │ │ - @ instruction: 0xffffea24 │ │ │ │ - @ instruction: 0xfffff1f0 │ │ │ │ - orrseq r4, pc, #20, 22 @ 0x5000 │ │ │ │ - orrseq r4, pc, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 83be8 <__cxa_atexit@plt+0x768a8> │ │ │ │ - ldr r3, [pc, #152] @ 83c2c <__cxa_atexit@plt+0x768ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str sl, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 83c00 <__cxa_atexit@plt+0x768c0> │ │ │ │ - ldr r7, [pc, #116] @ 83c3c <__cxa_atexit@plt+0x768fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 83c40 <__cxa_atexit@plt+0x76900> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #72] @ 83c38 <__cxa_atexit@plt+0x768f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 80ac8 <__cxa_atexit@plt+0x73788> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [pc, #20] @ 80acc <__cxa_atexit@plt+0x7378c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + biceq sp, fp, #12, 2 │ │ │ │ + biceq sp, fp, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfffff2c8 │ │ │ │ + orrseq lr, pc, #200, 14 @ 0x3200000 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + biceq sp, fp, #88, 2 │ │ │ │ + biceq sp, fp, #104, 2 │ │ │ │ + biceq sp, fp, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80b3c <__cxa_atexit@plt+0x737fc> │ │ │ │ + ldr r2, [pc, #72] @ 80b54 <__cxa_atexit@plt+0x73814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 80b58 <__cxa_atexit@plt+0x73818> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 83c30 <__cxa_atexit@plt+0x768f0> │ │ │ │ + ldr r3, [pc, #24] @ 80b5c <__cxa_atexit@plt+0x7381c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ 83c34 <__cxa_atexit@plt+0x768f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - orrseq r4, pc, #224, 16 @ 0xe00000 │ │ │ │ - orrseq r4, pc, #56, 10 @ 0xe000000 │ │ │ │ - orrseq r4, pc, #24, 18 @ 0x60000 │ │ │ │ - orrseq r4, pc, #32, 18 @ 0x80000 │ │ │ │ - @ instruction: 0xffff7d50 │ │ │ │ - orrseq r4, pc, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + biceq sp, fp, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + orrseq lr, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 83c90 <__cxa_atexit@plt+0x76950> │ │ │ │ - ldr r7, [pc, #56] @ 83ca0 <__cxa_atexit@plt+0x76960> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 83c84 <__cxa_atexit@plt+0x76944> │ │ │ │ - mov r7, r8 │ │ │ │ - b 83cb4 <__cxa_atexit@plt+0x76974> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 80bc0 <__cxa_atexit@plt+0x73880> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 80bb8 <__cxa_atexit@plt+0x73878> │ │ │ │ + ldr r3, [pc, #52] @ 80bc8 <__cxa_atexit@plt+0x73888> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 80bcc <__cxa_atexit@plt+0x7388c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 80bd0 <__cxa_atexit@plt+0x73890> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 83ca4 <__cxa_atexit@plt+0x76964> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orrseq r4, pc, #132, 16 @ 0x840000 │ │ │ │ - orrseq r4, pc, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + orrseq lr, pc, #24, 14 @ 0x600000 │ │ │ │ + biceq ip, fp, #224, 30 @ 0x380 │ │ │ │ + orrseq lr, pc, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #236] @ 83db8 <__cxa_atexit@plt+0x76a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 83d5c <__cxa_atexit@plt+0x76a1c> │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r0, [ip, #4]! │ │ │ │ - ldmda r5, {sl, lr} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [ip] │ │ │ │ - add r6, r1, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 83d70 <__cxa_atexit@plt+0x76a30> │ │ │ │ - ldr r2, [pc, #168] @ 83dbc <__cxa_atexit@plt+0x76a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r1, {r2, r3} │ │ │ │ - str r0, [r1, #12] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 83d94 <__cxa_atexit@plt+0x76a54> │ │ │ │ - ldr r3, [pc, #144] @ 83dcc <__cxa_atexit@plt+0x76a8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 83dd0 <__cxa_atexit@plt+0x76a90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 83dc8 <__cxa_atexit@plt+0x76a88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #36] @ 83dc0 <__cxa_atexit@plt+0x76a80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #32] @ 83dc4 <__cxa_atexit@plt+0x76a84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - orrseq r4, pc, #76, 14 @ 0x1300000 │ │ │ │ - orrseq r4, pc, #164, 6 @ 0x90000002 │ │ │ │ - orrseq r4, pc, #144, 14 @ 0x2400000 │ │ │ │ - @ instruction: 0xffff7be4 │ │ │ │ - orrseq r4, pc, #164, 14 @ 0x2900000 │ │ │ │ - orrseq r4, pc, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [r5, #12]! │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 83e60 <__cxa_atexit@plt+0x76b20> │ │ │ │ - ldr r8, [pc, #148] @ 83ea8 <__cxa_atexit@plt+0x76b68> │ │ │ │ + bcc 80c44 <__cxa_atexit@plt+0x73904> │ │ │ │ + ldr r8, [pc, #84] @ 80c50 <__cxa_atexit@plt+0x73910> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r0, r3, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 83e88 <__cxa_atexit@plt+0x76b48> │ │ │ │ - ldr r0, [pc, #116] @ 83eb8 <__cxa_atexit@plt+0x76b78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #112] @ 83ebc <__cxa_atexit@plt+0x76b7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r3, {r0, r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #76] @ 83eb4 <__cxa_atexit@plt+0x76b74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #28] @ 83eac <__cxa_atexit@plt+0x76b6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #24] @ 83eb0 <__cxa_atexit@plt+0x76b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + ldr lr, [pc, #80] @ 80c54 <__cxa_atexit@plt+0x73914> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 80c58 <__cxa_atexit@plt+0x73918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #68] @ 80c5c <__cxa_atexit@plt+0x7391c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 80c60 <__cxa_atexit@plt+0x73920> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - orrseq r4, pc, #88, 12 @ 0x5800000 │ │ │ │ - orrseq r4, pc, #176, 4 │ │ │ │ - orrseq r4, pc, #160, 12 @ 0xa000000 │ │ │ │ - @ instruction: 0xffff7adc │ │ │ │ - orrseq r4, pc, #156, 12 @ 0x9c00000 │ │ │ │ - orrseq r4, pc, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 83eec <__cxa_atexit@plt+0x76bac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 83ef0 <__cxa_atexit@plt+0x76bb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq r4, pc, #72, 12 @ 0x4800000 │ │ │ │ - biceq sl, fp, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq lr, pc, #68, 12 @ 0x4400000 │ │ │ │ + orrseq lr, pc, #156, 12 @ 0x9c00000 │ │ │ │ + biceq ip, fp, #220, 30 @ 0x370 │ │ │ │ + biceq ip, fp, #128, 30 @ 0x200 │ │ │ │ + biceq ip, fp, #232, 30 @ 0x3a0 │ │ │ │ + orrseq lr, pc, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 83f24 <__cxa_atexit@plt+0x76be4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 83f2c <__cxa_atexit@plt+0x76bec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 80ca8 <__cxa_atexit@plt+0x73968> │ │ │ │ + ldr r2, [pc, #44] @ 80cb0 <__cxa_atexit@plt+0x73970> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #40] @ 80cb4 <__cxa_atexit@plt+0x73974> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #36] @ 80cb8 <__cxa_atexit@plt+0x73978> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sl, fp, #128, 24 @ 0x8000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 83fe4 <__cxa_atexit@plt+0x76ca4> │ │ │ │ - ldr lr, [pc, #160] @ 83ff0 <__cxa_atexit@plt+0x76cb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 83ff4 <__cxa_atexit@plt+0x76cb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83fcc <__cxa_atexit@plt+0x76c8c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 83ff8 <__cxa_atexit@plt+0x76cb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 83fd8 <__cxa_atexit@plt+0x76c98> │ │ │ │ - mov r7, r3 │ │ │ │ - b 84048 <__cxa_atexit@plt+0x76d08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16164c8 <__cxa_atexit@plt+0x1609188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, fp, #40, 24 @ 0x2800 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 8403c <__cxa_atexit@plt+0x76cfc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84034 <__cxa_atexit@plt+0x76cf4> │ │ │ │ - b 84048 <__cxa_atexit@plt+0x76d08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 840e4 <__cxa_atexit@plt+0x76da4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 840f0 <__cxa_atexit@plt+0x76db0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 84088 <__cxa_atexit@plt+0x76d48> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 840e4 <__cxa_atexit@plt+0x76da4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 8407c <__cxa_atexit@plt+0x76d3c> │ │ │ │ - bne 840e4 <__cxa_atexit@plt+0x76da4> │ │ │ │ - ldr r1, [pc, #88] @ 84100 <__cxa_atexit@plt+0x76dc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 84104 <__cxa_atexit@plt+0x76dc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + orrseq lr, pc, #108, 10 @ 0x1b000000 │ │ │ │ + orrseq lr, pc, #172, 8 @ 0xac000000 │ │ │ │ + biceq ip, fp, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80cf0 <__cxa_atexit@plt+0x739b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 80cf8 <__cxa_atexit@plt+0x739b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, fp, #180, 26 @ 0x2d00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84174 <__cxa_atexit@plt+0x76e34> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 84184 <__cxa_atexit@plt+0x76e44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + biceq ip, fp, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 841b8 <__cxa_atexit@plt+0x76e78> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 841c0 <__cxa_atexit@plt+0x76e80> │ │ │ │ + bhi 80d2c <__cxa_atexit@plt+0x739ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 80d34 <__cxa_atexit@plt+0x739f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, fp, #236, 18 @ 0x3b0000 │ │ │ │ + biceq ip, fp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80d64 <__cxa_atexit@plt+0x73a24> │ │ │ │ + ldr r3, [pc, #20] @ 80d6c <__cxa_atexit@plt+0x73a2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 80dbc <__cxa_atexit@plt+0x73a7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80db4 <__cxa_atexit@plt+0x73a74> │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 84278 <__cxa_atexit@plt+0x76f38> │ │ │ │ - ldr lr, [pc, #160] @ 84284 <__cxa_atexit@plt+0x76f44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 84288 <__cxa_atexit@plt+0x76f48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 80dc0 <__cxa_atexit@plt+0x73a80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 84260 <__cxa_atexit@plt+0x76f20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 8428c <__cxa_atexit@plt+0x76f4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8426c <__cxa_atexit@plt+0x76f2c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 842dc <__cxa_atexit@plt+0x76f9c> │ │ │ │ + beq 80db4 <__cxa_atexit@plt+0x73a74> │ │ │ │ + b 80e08 <__cxa_atexit@plt+0x73ac8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, fp, #148, 18 @ 0x250000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 842d0 <__cxa_atexit@plt+0x76f90> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 80dfc <__cxa_atexit@plt+0x73abc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 842c8 <__cxa_atexit@plt+0x76f88> │ │ │ │ - b 842dc <__cxa_atexit@plt+0x76f9c> │ │ │ │ + beq 80df4 <__cxa_atexit@plt+0x73ab4> │ │ │ │ + b 80e08 <__cxa_atexit@plt+0x73ac8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 84378 <__cxa_atexit@plt+0x77038> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 84384 <__cxa_atexit@plt+0x77044> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 8431c <__cxa_atexit@plt+0x76fdc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 84378 <__cxa_atexit@plt+0x77038> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 84310 <__cxa_atexit@plt+0x76fd0> │ │ │ │ - bne 84378 <__cxa_atexit@plt+0x77038> │ │ │ │ - ldr r1, [pc, #88] @ 84394 <__cxa_atexit@plt+0x77054> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 84398 <__cxa_atexit@plt+0x77058> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, fp, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84414 <__cxa_atexit@plt+0x770d4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 84424 <__cxa_atexit@plt+0x770e4> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r4, pc, #20, 2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #240] @ 80f04 <__cxa_atexit@plt+0x73bc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 844c0 <__cxa_atexit@plt+0x77180> │ │ │ │ - ldr r3, [pc, #124] @ 844c8 <__cxa_atexit@plt+0x77188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 844a8 <__cxa_atexit@plt+0x77168> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 844cc <__cxa_atexit@plt+0x7718c> │ │ │ │ + bhi 80ec8 <__cxa_atexit@plt+0x73b88> │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 80e58 <__cxa_atexit@plt+0x73b18> │ │ │ │ + ldr r2, [pc, #216] @ 80f10 <__cxa_atexit@plt+0x73bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 844b8 <__cxa_atexit@plt+0x77178> │ │ │ │ - b 84528 <__cxa_atexit@plt+0x771e8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq 80ebc <__cxa_atexit@plt+0x73b7c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 7fcc4 <__cxa_atexit@plt+0x72984> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 80ed8 <__cxa_atexit@plt+0x73b98> │ │ │ │ + ldr r7, [pc, #168] @ 80f18 <__cxa_atexit@plt+0x73bd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #156] @ 80f1c <__cxa_atexit@plt+0x73bdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #144] @ 80f20 <__cxa_atexit@plt+0x73be0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #140] @ 80f24 <__cxa_atexit@plt+0x73be4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 80f14 <__cxa_atexit@plt+0x73bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r4, pc, #112 @ 0x70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 84518 <__cxa_atexit@plt+0x771d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84510 <__cxa_atexit@plt+0x771d0> │ │ │ │ - b 84528 <__cxa_atexit@plt+0x771e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r4, pc, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8463c <__cxa_atexit@plt+0x772fc> │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #64 @ 0x40 │ │ │ │ - cmp r4, sl │ │ │ │ - bcc 846b0 <__cxa_atexit@plt+0x77370> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r9, [pc, #484] @ 84750 <__cxa_atexit@plt+0x77410> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add ip, r5, #8 │ │ │ │ - ldm ip, {r8, fp, ip} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - add r9, r6, #40 @ 0x28 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r9, [pc, #436] @ 84754 <__cxa_atexit@plt+0x77414> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r3, lr} │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str fp, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r3, sl, #59 @ 0x3b │ │ │ │ - str r3, [r5, #28] │ │ │ │ - sub r3, sl, #25 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r3, r6, #88 @ 0x58 │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc 846fc <__cxa_atexit@plt+0x773bc> │ │ │ │ - ldr r9, [pc, #400] @ 84774 <__cxa_atexit@plt+0x77434> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #396] @ 84778 <__cxa_atexit@plt+0x77438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #392] @ 8477c <__cxa_atexit@plt+0x7743c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #388] @ 84780 <__cxa_atexit@plt+0x77440> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - sub r0, r3, #17 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r0, sl, #1 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - add r4, r6, #72 @ 0x48 │ │ │ │ - stm r4, {r0, r1, lr} │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #5 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 846c4 <__cxa_atexit@plt+0x77384> │ │ │ │ - ldr sl, [pc, #256] @ 84764 <__cxa_atexit@plt+0x77424> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #252] @ 84768 <__cxa_atexit@plt+0x77428> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #248] @ 8476c <__cxa_atexit@plt+0x7742c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #244] @ 84770 <__cxa_atexit@plt+0x77430> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - sub r0, r3, #17 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r0, ip, #1 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r6, [pc, #120] @ 84744 <__cxa_atexit@plt+0x77404> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #116] @ 84748 <__cxa_atexit@plt+0x77408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #112] @ 8474c <__cxa_atexit@plt+0x7740c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #28] @ 80f08 <__cxa_atexit@plt+0x73bc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [pc, #20] @ 80f0c <__cxa_atexit@plt+0x73bcc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + biceq ip, fp, #204, 24 @ 0xcc00 │ │ │ │ + biceq ip, fp, #160, 24 @ 0xa000 │ │ │ │ + @ instruction: 0xffffee88 │ │ │ │ + orrseq lr, pc, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + biceq ip, fp, #56, 26 @ 0xe00 │ │ │ │ + biceq ip, fp, #132, 26 @ 0x2100 │ │ │ │ + biceq ip, fp, #0, 26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80f7c <__cxa_atexit@plt+0x73c3c> │ │ │ │ + ldr r2, [pc, #72] @ 80f94 <__cxa_atexit@plt+0x73c54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 80f98 <__cxa_atexit@plt+0x73c58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 84758 <__cxa_atexit@plt+0x77418> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #80] @ 8475c <__cxa_atexit@plt+0x7741c> │ │ │ │ + ldr r3, [pc, #24] @ 80f9c <__cxa_atexit@plt+0x73c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + biceq ip, fp, #180, 24 @ 0xb400 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80ff4 <__cxa_atexit@plt+0x73cb4> │ │ │ │ + ldr r2, [pc, #60] @ 81004 <__cxa_atexit@plt+0x73cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #76] @ 84760 <__cxa_atexit@plt+0x77420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #24 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #56] @ 81008 <__cxa_atexit@plt+0x73cc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orrseq r3, pc, #116, 28 @ 0x740 │ │ │ │ - orrseq r3, pc, #188, 24 @ 0xbc00 │ │ │ │ - orrseq r3, pc, #232, 26 @ 0x3a00 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - orrseq r3, pc, #60, 28 @ 0x3c0 │ │ │ │ - orrseq r3, pc, #132, 24 @ 0x8400 │ │ │ │ - orrseq r3, pc, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xffffdd8c │ │ │ │ - @ instruction: 0xffffe558 │ │ │ │ - orrseq r3, pc, #204, 28 @ 0xcc0 │ │ │ │ - orrseq r3, pc, #20, 26 @ 0x500 │ │ │ │ - @ instruction: 0xffffde0c │ │ │ │ - @ instruction: 0xffffe5d8 │ │ │ │ - orrseq r3, pc, #76, 30 @ 0x130 │ │ │ │ - orrseq r3, pc, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + orrseq lr, pc, #32, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 84800 <__cxa_atexit@plt+0x774c0> │ │ │ │ - ldr r3, [pc, #152] @ 84844 <__cxa_atexit@plt+0x77504> │ │ │ │ + bcc 8105c <__cxa_atexit@plt+0x73d1c> │ │ │ │ + ldr r3, [pc, #60] @ 81074 <__cxa_atexit@plt+0x73d34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str sl, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 84818 <__cxa_atexit@plt+0x774d8> │ │ │ │ - ldr r7, [pc, #116] @ 84854 <__cxa_atexit@plt+0x77514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #112] @ 84858 <__cxa_atexit@plt+0x77518> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r7, [pc, #72] @ 84850 <__cxa_atexit@plt+0x77510> │ │ │ │ + ldr r2, [pc, #56] @ 81078 <__cxa_atexit@plt+0x73d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8107c <__cxa_atexit@plt+0x73d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 84848 <__cxa_atexit@plt+0x77508> │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + orrseq lr, pc, #152, 4 @ 0x80000009 │ │ │ │ + orrseq lr, pc, #160, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 810e0 <__cxa_atexit@plt+0x73da0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 810d8 <__cxa_atexit@plt+0x73d98> │ │ │ │ + ldr r3, [pc, #52] @ 810e8 <__cxa_atexit@plt+0x73da8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ 8484c <__cxa_atexit@plt+0x7750c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r8, [pc, #48] @ 810ec <__cxa_atexit@plt+0x73dac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 810f0 <__cxa_atexit@plt+0x73db0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - orrseq r3, pc, #24, 26 @ 0x600 │ │ │ │ - orrseq r3, pc, #32, 18 @ 0x80000 │ │ │ │ - orrseq r3, pc, #80, 26 @ 0x1400 │ │ │ │ - orrseq r3, pc, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0xffff7138 │ │ │ │ - orrseq r3, pc, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq lr, pc, #72, 4 @ 0x80000004 │ │ │ │ + biceq ip, fp, #192, 20 @ 0xc0000 │ │ │ │ + orrseq lr, pc, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8116c <__cxa_atexit@plt+0x73e2c> │ │ │ │ + ldr r8, [pc, #92] @ 81178 <__cxa_atexit@plt+0x73e38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 8117c <__cxa_atexit@plt+0x73e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 81180 <__cxa_atexit@plt+0x73e40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 81184 <__cxa_atexit@plt+0x73e44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 81188 <__cxa_atexit@plt+0x73e48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq lr, pc, #224, 2 @ 0x38 │ │ │ │ + orrseq lr, pc, #28, 2 │ │ │ │ + biceq ip, fp, #188, 20 @ 0xbc000 │ │ │ │ + biceq ip, fp, #96, 20 @ 0x60000 │ │ │ │ + biceq ip, fp, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 811ac <__cxa_atexit@plt+0x73e6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq ip, fp, #248, 18 @ 0x3e0000 │ │ │ │ + orrseq lr, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 848a8 <__cxa_atexit@plt+0x77568> │ │ │ │ - ldr r7, [pc, #56] @ 848b8 <__cxa_atexit@plt+0x77578> │ │ │ │ + ldr r7, [pc, #12] @ 811d4 <__cxa_atexit@plt+0x73e94> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 8489c <__cxa_atexit@plt+0x7755c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 848cc <__cxa_atexit@plt+0x7758c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 848bc <__cxa_atexit@plt+0x7757c> │ │ │ │ + orrseq lr, pc, #148, 2 @ 0x25 │ │ │ │ + orrseq lr, pc, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 81238 <__cxa_atexit@plt+0x73ef8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81230 <__cxa_atexit@plt+0x73ef0> │ │ │ │ + ldr r7, [pc, #52] @ 81240 <__cxa_atexit@plt+0x73f00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #48] @ 81244 <__cxa_atexit@plt+0x73f04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 81248 <__cxa_atexit@plt+0x73f08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orrseq r3, pc, #188, 24 @ 0xbc00 │ │ │ │ - orrseq r3, pc, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq ip, fp, #112, 18 @ 0x1c0000 │ │ │ │ + biceq ip, fp, #16, 20 @ 0x10000 │ │ │ │ + orrseq lr, pc, #36, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #236] @ 849d0 <__cxa_atexit@plt+0x77690> │ │ │ │ + ldr r7, [pc, #12] @ 8126c <__cxa_atexit@plt+0x73f2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + orrseq lr, pc, #24, 2 │ │ │ │ + orrseq lr, pc, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 812c8 <__cxa_atexit@plt+0x73f88> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 812c0 <__cxa_atexit@plt+0x73f80> │ │ │ │ + ldr r3, [pc, #44] @ 812d0 <__cxa_atexit@plt+0x73f90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84974 <__cxa_atexit@plt+0x77634> │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r0, [ip, #4]! │ │ │ │ - ldmda r5, {sl, lr} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [ip] │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84988 <__cxa_atexit@plt+0x77648> │ │ │ │ - ldr r2, [pc, #168] @ 849d4 <__cxa_atexit@plt+0x77694> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r1, {r2, r3} │ │ │ │ - str r0, [r1, #12] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 849ac <__cxa_atexit@plt+0x7766c> │ │ │ │ - ldr r3, [pc, #144] @ 849e4 <__cxa_atexit@plt+0x776a4> │ │ │ │ + ldr r2, [pc, #40] @ 812d4 <__cxa_atexit@plt+0x73f94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e8 <__cxa_atexit@plt+0x3ef3a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq lr, pc, #140, 2 @ 0x23 │ │ │ │ + biceq ip, fp, #216, 16 @ 0xd80000 │ │ │ │ + orrseq lr, pc, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 81330 <__cxa_atexit@plt+0x73ff0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81328 <__cxa_atexit@plt+0x73fe8> │ │ │ │ + ldr r3, [pc, #44] @ 81338 <__cxa_atexit@plt+0x73ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 849e8 <__cxa_atexit@plt+0x776a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #40] @ 8133c <__cxa_atexit@plt+0x73ffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc3b8 <__cxa_atexit@plt+0x3ef078> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 849e0 <__cxa_atexit@plt+0x776a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #36] @ 849d8 <__cxa_atexit@plt+0x77698> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #32] @ 849dc <__cxa_atexit@plt+0x7769c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - mov sl, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - orrseq r3, pc, #132, 22 @ 0x21000 │ │ │ │ - orrseq r3, pc, #140, 14 @ 0x2300000 │ │ │ │ - orrseq r3, pc, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0xffff6fcc │ │ │ │ - orrseq r3, pc, #220, 22 @ 0x37000 │ │ │ │ - orrseq r3, pc, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [r5, #12]! │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 84a78 <__cxa_atexit@plt+0x77738> │ │ │ │ - ldr r8, [pc, #148] @ 84ac0 <__cxa_atexit@plt+0x77780> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r0, r3, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 84aa0 <__cxa_atexit@plt+0x77760> │ │ │ │ - ldr r0, [pc, #116] @ 84ad0 <__cxa_atexit@plt+0x77790> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #112] @ 84ad4 <__cxa_atexit@plt+0x77794> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r3, {r0, r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + orrseq lr, pc, #24, 4 @ 0x80000001 │ │ │ │ + biceq ip, fp, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81374 <__cxa_atexit@plt+0x74034> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8137c <__cxa_atexit@plt+0x7403c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #76] @ 84acc <__cxa_atexit@plt+0x7778c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #28] @ 84ac4 <__cxa_atexit@plt+0x77784> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #24] @ 84ac8 <__cxa_atexit@plt+0x77788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + b 813a4 <__cxa_atexit@plt+0x74064> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - orrseq r3, pc, #144, 20 @ 0x90000 │ │ │ │ - orrseq r3, pc, #152, 12 @ 0x9800000 │ │ │ │ - orrseq r3, pc, #216, 20 @ 0xd8000 │ │ │ │ - @ instruction: 0xffff6ec4 │ │ │ │ - orrseq r3, pc, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + biceq ip, fp, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 3fc570 <__cxa_atexit@plt+0x3ef230> │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 84b5c <__cxa_atexit@plt+0x7781c> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 84b74 <__cxa_atexit@plt+0x77834> │ │ │ │ - ldr r1, [pc, #164] @ 84bb8 <__cxa_atexit@plt+0x77878> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #160] @ 84bbc <__cxa_atexit@plt+0x7787c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #156] @ 84bc0 <__cxa_atexit@plt+0x77880> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #152] @ 84bc4 <__cxa_atexit@plt+0x77884> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r0, [r5], #-4 │ │ │ │ - sub sl, r6, #5 │ │ │ │ - mov r9, lr │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r7, [pc, #80] @ 84bb4 <__cxa_atexit@plt+0x77874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #44] @ 84ba8 <__cxa_atexit@plt+0x77868> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #40] @ 84bac <__cxa_atexit@plt+0x7786c> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81448 <__cxa_atexit@plt+0x74108> │ │ │ │ + ldrb r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 8143c <__cxa_atexit@plt+0x740fc> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 81458 <__cxa_atexit@plt+0x74118> │ │ │ │ + ldr r2, [pc, #156] @ 8147c <__cxa_atexit@plt+0x7413c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #36] @ 84bb0 <__cxa_atexit@plt+0x77870> │ │ │ │ + ldr lr, [pc, #152] @ 81480 <__cxa_atexit@plt+0x74140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r9, [pc, #132] @ 81484 <__cxa_atexit@plt+0x74144> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r0, r3, #23 │ │ │ │ + ldr sl, [pc, #124] @ 81488 <__cxa_atexit@plt+0x74148> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 81478 <__cxa_atexit@plt+0x74138> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ bx r0 │ │ │ │ - orrseq r3, pc, #248, 18 @ 0x3e0000 │ │ │ │ - orrseq r3, pc, #192, 16 @ 0xc00000 │ │ │ │ - orrseq r3, pc, #56, 18 @ 0xe0000 │ │ │ │ - orrseq r3, pc, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0xffffd8dc │ │ │ │ - @ instruction: 0xffffe0a8 │ │ │ │ - orrseq r3, pc, #80, 20 @ 0x50000 │ │ │ │ - orrseq r3, pc, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84cac <__cxa_atexit@plt+0x7796c> │ │ │ │ - ldr lr, [pc, #208] @ 84cb4 <__cxa_atexit@plt+0x77974> │ │ │ │ + ldr r6, [pc, #20] @ 81474 <__cxa_atexit@plt+0x74134> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + orrseq lr, pc, #28, 2 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq ip, fp, #140, 14 @ 0x2300000 │ │ │ │ + biceq ip, fp, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8150c <__cxa_atexit@plt+0x741cc> │ │ │ │ + ldr r2, [pc, #112] @ 81524 <__cxa_atexit@plt+0x741e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 81528 <__cxa_atexit@plt+0x741e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr lr, [pc, #172] @ 84cb8 <__cxa_atexit@plt+0x77978> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r7, [r2, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 84c88 <__cxa_atexit@plt+0x77948> │ │ │ │ - ldr r7, [pc, #132] @ 84cbc <__cxa_atexit@plt+0x7797c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84c98 <__cxa_atexit@plt+0x77958> │ │ │ │ - ldr r3, [pc, #92] @ 84cc0 <__cxa_atexit@plt+0x77980> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r9, r6, #15 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r8, [pc, #84] @ 8152c <__cxa_atexit@plt+0x741ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr sl, [pc, #76] @ 81530 <__cxa_atexit@plt+0x741f0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 81534 <__cxa_atexit@plt+0x741f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84ca4 <__cxa_atexit@plt+0x77964> │ │ │ │ - b 84d88 <__cxa_atexit@plt+0x77a48> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + biceq ip, fp, #180, 12 @ 0xb400000 │ │ │ │ + biceq ip, fp, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 81594 <__cxa_atexit@plt+0x74254> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8158c <__cxa_atexit@plt+0x7424c> │ │ │ │ + ldr r8, [pc, #52] @ 8159c <__cxa_atexit@plt+0x7425c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #48] @ 815a0 <__cxa_atexit@plt+0x74260> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #36] @ 815a4 <__cxa_atexit@plt+0x74264> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 813a4 <__cxa_atexit@plt+0x74064> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq sl, #3680 @ 0xe60 │ │ │ │ + biceq ip, fp, #20, 12 @ 0x1400000 │ │ │ │ + biceq ip, fp, #24, 12 @ 0x1800000 │ │ │ │ + orrseq lr, pc, #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 81600 <__cxa_atexit@plt+0x742c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 815f8 <__cxa_atexit@plt+0x742b8> │ │ │ │ + ldr r3, [pc, #44] @ 81608 <__cxa_atexit@plt+0x742c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 8160c <__cxa_atexit@plt+0x742cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc3b8 <__cxa_atexit@plt+0x3ef078> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq r9, fp, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 84d38 <__cxa_atexit@plt+0x779f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84d24 <__cxa_atexit@plt+0x779e4> │ │ │ │ - ldr r3, [pc, #60] @ 84d3c <__cxa_atexit@plt+0x779fc> │ │ │ │ + orrseq sp, pc, #220, 30 @ 0x370 │ │ │ │ + biceq ip, fp, #160, 10 @ 0x28000000 │ │ │ │ + orrseq lr, pc, #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 81668 <__cxa_atexit@plt+0x74328> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81660 <__cxa_atexit@plt+0x74320> │ │ │ │ + ldr r3, [pc, #44] @ 81670 <__cxa_atexit@plt+0x74330> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84d30 <__cxa_atexit@plt+0x779f0> │ │ │ │ - b 84d88 <__cxa_atexit@plt+0x77a48> │ │ │ │ + ldr r2, [pc, #40] @ 81674 <__cxa_atexit@plt+0x74334> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e8 <__cxa_atexit@plt+0x3ef3a8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 84d7c <__cxa_atexit@plt+0x77a3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84d74 <__cxa_atexit@plt+0x77a34> │ │ │ │ - b 84d88 <__cxa_atexit@plt+0x77a48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + orrseq sp, pc, #224, 30 @ 0x380 │ │ │ │ + biceq ip, fp, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 81698 <__cxa_atexit@plt+0x74358> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + biceq ip, fp, #48, 10 @ 0xc000000 │ │ │ │ + orrseq sp, pc, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 816e4 <__cxa_atexit@plt+0x743a4> │ │ │ │ + ldr r3, [pc, #52] @ 816fc <__cxa_atexit@plt+0x743bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #48] @ 81700 <__cxa_atexit@plt+0x743c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 81704 <__cxa_atexit@plt+0x743c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc588 <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r7, [pc, #28] @ 81708 <__cxa_atexit@plt+0x743c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq sp, pc, #180, 30 @ 0x2d0 │ │ │ │ + biceq ip, fp, #188, 10 @ 0x2f000000 │ │ │ │ + orrseq sp, pc, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr r0, [pc, #200] @ 84e68 <__cxa_atexit@plt+0x77b28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - ands r1, r3, #3 │ │ │ │ - beq 84df4 <__cxa_atexit@plt+0x77ab4> │ │ │ │ - ldr sl, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 84e24 <__cxa_atexit@plt+0x77ae4> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 84e04 <__cxa_atexit@plt+0x77ac4> │ │ │ │ - ldr r3, [pc, #144] @ 84e78 <__cxa_atexit@plt+0x77b38> │ │ │ │ + ldr r2, [pc, #36] @ 81740 <__cxa_atexit@plt+0x74400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 81744 <__cxa_atexit@plt+0x74404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov sl, r1 │ │ │ │ - b 84e24 <__cxa_atexit@plt+0x77ae4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #96] @ 84e6c <__cxa_atexit@plt+0x77b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - bne 84e24 <__cxa_atexit@plt+0x77ae4> │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp lr, r0 │ │ │ │ - blt 84de0 <__cxa_atexit@plt+0x77aa0> │ │ │ │ - ldr r1, [pc, #68] @ 84e70 <__cxa_atexit@plt+0x77b30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84e5c <__cxa_atexit@plt+0x77b1c> │ │ │ │ - ldr r2, [pc, #44] @ 84e74 <__cxa_atexit@plt+0x77b34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + biceq ip, fp, #204, 8 @ 0xcc000000 │ │ │ │ + biceq ip, fp, #152, 8 @ 0x98000000 │ │ │ │ + orrseq lr, pc, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 817a0 <__cxa_atexit@plt+0x74460> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81798 <__cxa_atexit@plt+0x74458> │ │ │ │ + ldr r3, [pc, #44] @ 817a8 <__cxa_atexit@plt+0x74468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 817ac <__cxa_atexit@plt+0x7446c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc6e0 <__cxa_atexit@plt+0x3ef3a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq r9, fp, #156, 26 @ 0x2700 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - biceq r9, fp, #192, 26 @ 0x3000 │ │ │ │ - andeq r1, r0, sl, ror #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 84ee8 <__cxa_atexit@plt+0x77ba8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 84ec8 <__cxa_atexit@plt+0x77b88> │ │ │ │ - ldr r0, [pc, #132] @ 84f40 <__cxa_atexit@plt+0x77c00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - mov r1, lr │ │ │ │ - b 84ee8 <__cxa_atexit@plt+0x77ba8> │ │ │ │ - ldr r0, [pc, #100] @ 84f34 <__cxa_atexit@plt+0x77bf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - bne 84ee8 <__cxa_atexit@plt+0x77ba8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - cmp r8, r0 │ │ │ │ - blt 84eb4 <__cxa_atexit@plt+0x77b74> │ │ │ │ - ldr r0, [pc, #72] @ 84f38 <__cxa_atexit@plt+0x77bf8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84f28 <__cxa_atexit@plt+0x77be8> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [pc, #44] @ 84f3c <__cxa_atexit@plt+0x77bfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq lr, pc, #24 │ │ │ │ + biceq ip, fp, #0, 8 │ │ │ │ + orrseq lr, pc, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 81808 <__cxa_atexit@plt+0x744c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81800 <__cxa_atexit@plt+0x744c0> │ │ │ │ + ldr r3, [pc, #44] @ 81810 <__cxa_atexit@plt+0x744d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 81814 <__cxa_atexit@plt+0x744d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1608864 <__cxa_atexit@plt+0x15fb524> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, fp, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r9, fp, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 84f70 <__cxa_atexit@plt+0x77c30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #152] @ 8501c <__cxa_atexit@plt+0x77cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 84ff0 <__cxa_atexit@plt+0x77cb0> │ │ │ │ - ldr r7, [pc, #120] @ 85020 <__cxa_atexit@plt+0x77ce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 85000 <__cxa_atexit@plt+0x77cc0> │ │ │ │ - ldr r2, [pc, #96] @ 85024 <__cxa_atexit@plt+0x77ce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85010 <__cxa_atexit@plt+0x77cd0> │ │ │ │ - ldr r3, [pc, #72] @ 85028 <__cxa_atexit@plt+0x77ce8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + biceq ip, fp, #160, 6 @ 0x80000002 │ │ │ │ + biceq ip, fp, #88, 8 @ 0x58000000 │ │ │ │ + orrseq lr, pc, #80, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8186c <__cxa_atexit@plt+0x7452c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81864 <__cxa_atexit@plt+0x74524> │ │ │ │ + ldr r8, [pc, #40] @ 81874 <__cxa_atexit@plt+0x74534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 81878 <__cxa_atexit@plt+0x74538> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1607cec <__cxa_atexit@plt+0x15fa9ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + orrseq lr, pc, #20, 2 │ │ │ │ + biceq ip, fp, #48, 6 @ 0xc0000000 │ │ │ │ + orrseq lr, pc, #12, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 818d0 <__cxa_atexit@plt+0x74590> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 818c8 <__cxa_atexit@plt+0x74588> │ │ │ │ + ldr r8, [pc, #40] @ 818d8 <__cxa_atexit@plt+0x74598> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 818dc <__cxa_atexit@plt+0x7459c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 472e0 <__cxa_atexit@plt+0x39fa0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ 85098 <__cxa_atexit@plt+0x77d58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 85084 <__cxa_atexit@plt+0x77d44> │ │ │ │ - ldr r3, [pc, #64] @ 8509c <__cxa_atexit@plt+0x77d5c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq lr, pc, #208 @ 0xd0 │ │ │ │ + biceq ip, fp, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81954 <__cxa_atexit@plt+0x74614> │ │ │ │ + ldr r3, [pc, #100] @ 81964 <__cxa_atexit@plt+0x74624> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85090 <__cxa_atexit@plt+0x77d50> │ │ │ │ - ldr r3, [pc, #44] @ 850a0 <__cxa_atexit@plt+0x77d60> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8193c <__cxa_atexit@plt+0x745fc> │ │ │ │ + ldr r3, [pc, #76] @ 81968 <__cxa_atexit@plt+0x74628> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8194c <__cxa_atexit@plt+0x7460c> │ │ │ │ + b 819bc <__cxa_atexit@plt+0x7467c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + ldr r7, [pc, #16] @ 8196c <__cxa_atexit@plt+0x7462c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + orrseq lr, pc, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ 850ec <__cxa_atexit@plt+0x77dac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #32] @ 819b0 <__cxa_atexit@plt+0x74670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 850e4 <__cxa_atexit@plt+0x77da4> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ 850f0 <__cxa_atexit@plt+0x77db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + beq 819a8 <__cxa_atexit@plt+0x74668> │ │ │ │ + b 819bc <__cxa_atexit@plt+0x7467c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 8511c <__cxa_atexit@plt+0x77ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 85198 <__cxa_atexit@plt+0x77e58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85178 <__cxa_atexit@plt+0x77e38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 81a34 <__cxa_atexit@plt+0x746f4> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81a70 <__cxa_atexit@plt+0x74730> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr lr, [pc, #164] @ 81a90 <__cxa_atexit@plt+0x74750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [pc, #160] @ 81a94 <__cxa_atexit@plt+0x74754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #144] @ 81a98 <__cxa_atexit@plt+0x74758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r9, r3, #11 │ │ │ │ + sub sl, r3, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 85184 <__cxa_atexit@plt+0x77e44> │ │ │ │ - ldr r2, [pc, #64] @ 8519c <__cxa_atexit@plt+0x77e5c> │ │ │ │ + bcc 81a78 <__cxa_atexit@plt+0x74738> │ │ │ │ + ldr r1, [pc, #64] @ 81a88 <__cxa_atexit@plt+0x74748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 81a8c <__cxa_atexit@plt+0x7474c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r1, r1, #2 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r6, #28 │ │ │ │ + b 81a7c <__cxa_atexit@plt+0x7473c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq sp, pc, #116, 30 @ 0x1d0 │ │ │ │ + biceq ip, fp, #228, 8 @ 0xe4000000 │ │ │ │ + biceq ip, fp, #76, 10 @ 0x13000000 │ │ │ │ + biceq ip, fp, #164, 2 @ 0x29 │ │ │ │ + biceq ip, fp, #44, 10 @ 0xb000000 │ │ │ │ + orrseq sp, pc, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 81b34 <__cxa_atexit@plt+0x747f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 81b20 <__cxa_atexit@plt+0x747e0> │ │ │ │ + ldr r7, [pc, #136] @ 81b58 <__cxa_atexit@plt+0x74818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #132] @ 81b5c <__cxa_atexit@plt+0x7481c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #116] @ 81b60 <__cxa_atexit@plt+0x74820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81b28 <__cxa_atexit@plt+0x747e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 81b3c <__cxa_atexit@plt+0x747fc> │ │ │ │ + ldr r2, [pc, #92] @ 81b68 <__cxa_atexit@plt+0x74828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 81b64 <__cxa_atexit@plt+0x74824> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r9, fp, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq ip, fp, #172 @ 0xac │ │ │ │ + biceq ip, fp, #80, 8 @ 0x50000000 │ │ │ │ + biceq ip, fp, #240, 6 @ 0xc0000003 │ │ │ │ + biceq ip, fp, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 851dc <__cxa_atexit@plt+0x77e9c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 851e8 <__cxa_atexit@plt+0x77ea8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 81ba0 <__cxa_atexit@plt+0x74860> │ │ │ │ + ldr r2, [pc, #28] @ 81bac <__cxa_atexit@plt+0x7486c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, fp, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 85260 <__cxa_atexit@plt+0x77f20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #64] @ 85270 <__cxa_atexit@plt+0x77f30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #56] @ 85274 <__cxa_atexit@plt+0x77f34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str r3, [sl, #24] │ │ │ │ - str r7, [sl, #28] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r7, lr │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - orrseq r3, pc, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq ip, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 85308 <__cxa_atexit@plt+0x77fc8> │ │ │ │ - ldr lr, [pc, #124] @ 85310 <__cxa_atexit@plt+0x77fd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ 85314 <__cxa_atexit@plt+0x77fd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ + bhi 81c00 <__cxa_atexit@plt+0x748c0> │ │ │ │ + ldr r2, [pc, #60] @ 81c08 <__cxa_atexit@plt+0x748c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #44] @ 81c0c <__cxa_atexit@plt+0x748cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 852f0 <__cxa_atexit@plt+0x77fb0> │ │ │ │ - ldr r7, [pc, #76] @ 85318 <__cxa_atexit@plt+0x77fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85300 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - b 85360 <__cxa_atexit@plt+0x78020> │ │ │ │ + beq 81bf4 <__cxa_atexit@plt+0x748b4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 81c18 <__cxa_atexit@plt+0x748d8> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r9, fp, #236, 16 @ 0xec0000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq fp, fp, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 85354 <__cxa_atexit@plt+0x78014> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #108] @ 81c90 <__cxa_atexit@plt+0x74950> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8534c <__cxa_atexit@plt+0x7800c> │ │ │ │ - b 85360 <__cxa_atexit@plt+0x78020> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ 85410 <__cxa_atexit@plt+0x780d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 853e8 <__cxa_atexit@plt+0x780a8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ 85414 <__cxa_atexit@plt+0x780d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 853f4 <__cxa_atexit@plt+0x780b4> │ │ │ │ - ldr r1, [pc, #92] @ 85418 <__cxa_atexit@plt+0x780d8> │ │ │ │ + beq 81c78 <__cxa_atexit@plt+0x74938> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [pc, #60] @ 81c94 <__cxa_atexit@plt+0x74954> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85404 <__cxa_atexit@plt+0x780c4> │ │ │ │ - ldr r2, [pc, #72] @ 8541c <__cxa_atexit@plt+0x780dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 81c84 <__cxa_atexit@plt+0x74944> │ │ │ │ + mov r7, r3 │ │ │ │ + b 81ce4 <__cxa_atexit@plt+0x749a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ 854a4 <__cxa_atexit@plt+0x78164> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 85488 <__cxa_atexit@plt+0x78148> │ │ │ │ - ldr r2, [pc, #76] @ 854a8 <__cxa_atexit@plt+0x78168> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + ldr r0, [pc, #28] @ 81cd8 <__cxa_atexit@plt+0x74998> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 85498 <__cxa_atexit@plt+0x78158> │ │ │ │ - ldr r3, [pc, #56] @ 854ac <__cxa_atexit@plt+0x7816c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 81cd0 <__cxa_atexit@plt+0x74990> │ │ │ │ + b 81ce4 <__cxa_atexit@plt+0x749a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ 85504 <__cxa_atexit@plt+0x781c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 854fc <__cxa_atexit@plt+0x781bc> │ │ │ │ - ldr r2, [pc, #36] @ 85508 <__cxa_atexit@plt+0x781c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 81d00 <__cxa_atexit@plt+0x749c0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81d6c <__cxa_atexit@plt+0x74a2c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge 81d54 <__cxa_atexit@plt+0x74a14> │ │ │ │ + ldr r7, [pc, #84] @ 81d80 <__cxa_atexit@plt+0x74a40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #76] @ 81d84 <__cxa_atexit@plt+0x74a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bne 81cf8 <__cxa_atexit@plt+0x749b8> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge 81cf8 <__cxa_atexit@plt+0x749b8> │ │ │ │ + b 81d24 <__cxa_atexit@plt+0x749e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq fp, fp, #108, 28 @ 0x6c0 │ │ │ │ + biceq ip, fp, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 81dd4 <__cxa_atexit@plt+0x74a94> │ │ │ │ + ldr r3, [pc, #52] @ 81de4 <__cxa_atexit@plt+0x74aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + ldr r3, [pc, #28] @ 81de8 <__cxa_atexit@plt+0x74aa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + biceq fp, fp, #236, 26 @ 0x3b00 │ │ │ │ + orrseq sp, pc, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81e28 <__cxa_atexit@plt+0x74ae8> │ │ │ │ + ldr r2, [pc, #36] @ 81e30 <__cxa_atexit@plt+0x74af0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 81e34 <__cxa_atexit@plt+0x74af4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 85534 <__cxa_atexit@plt+0x781f4> │ │ │ │ + biceq fp, fp, #124, 26 @ 0x1f00 │ │ │ │ + biceq ip, fp, #44, 2 │ │ │ │ + orrseq sp, pc, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 81f08 <__cxa_atexit@plt+0x74bc8> │ │ │ │ + ldr r3, [pc, #204] @ 81f24 <__cxa_atexit@plt+0x74be4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ 855d0 <__cxa_atexit@plt+0x78290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 855ac <__cxa_atexit@plt+0x7826c> │ │ │ │ - ldr r7, [pc, #108] @ 855d4 <__cxa_atexit@plt+0x78294> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 855b8 <__cxa_atexit@plt+0x78278> │ │ │ │ - ldr r7, [pc, #88] @ 855d8 <__cxa_atexit@plt+0x78298> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 855c4 <__cxa_atexit@plt+0x78284> │ │ │ │ - ldr r7, [pc, #72] @ 855dc <__cxa_atexit@plt+0x7829c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 81f28 <__cxa_atexit@plt+0x74be8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81eac <__cxa_atexit@plt+0x74b6c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81f10 <__cxa_atexit@plt+0x74bd0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 81eb8 <__cxa_atexit@plt+0x74b78> │ │ │ │ + ldr r7, [pc, #144] @ 81f2c <__cxa_atexit@plt+0x74bec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 81f30 <__cxa_atexit@plt+0x74bf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #116] @ 81f34 <__cxa_atexit@plt+0x74bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 81f38 <__cxa_atexit@plt+0x74bf8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 81f3c <__cxa_atexit@plt+0x74bfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 81f40 <__cxa_atexit@plt+0x74c00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ 8564c <__cxa_atexit@plt+0x7830c> │ │ │ │ + biceq fp, fp, #36, 26 @ 0x900 │ │ │ │ + orrseq sp, pc, #64, 22 @ 0x10000 │ │ │ │ + orrseq sp, pc, #52, 22 @ 0xd000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq ip, fp, #108 @ 0x6c │ │ │ │ + biceq ip, fp, #108 @ 0x6c │ │ │ │ + biceq fp, fp, #164, 24 @ 0xa400 │ │ │ │ + orrseq sp, pc, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 81fd4 <__cxa_atexit@plt+0x74c94> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 81f84 <__cxa_atexit@plt+0x74c44> │ │ │ │ + ldr r7, [pc, #112] @ 81fe4 <__cxa_atexit@plt+0x74ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 85638 <__cxa_atexit@plt+0x782f8> │ │ │ │ - ldr r3, [pc, #64] @ 85650 <__cxa_atexit@plt+0x78310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 85644 <__cxa_atexit@plt+0x78304> │ │ │ │ - ldr r3, [pc, #44] @ 85654 <__cxa_atexit@plt+0x78314> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 81fe8 <__cxa_atexit@plt+0x74ca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #96] @ 81fec <__cxa_atexit@plt+0x74cac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 81ff0 <__cxa_atexit@plt+0x74cb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 81ff4 <__cxa_atexit@plt+0x74cb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 81ff8 <__cxa_atexit@plt+0x74cb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq sp, pc, #104, 20 @ 0x68000 │ │ │ │ + orrseq sp, pc, #92, 20 @ 0x5c000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq fp, fp, #160, 30 @ 0x280 │ │ │ │ + biceq fp, fp, #160, 30 @ 0x280 │ │ │ │ + biceq fp, fp, #216, 22 @ 0x36000 │ │ │ │ + orrseq sp, pc, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ 856a0 <__cxa_atexit@plt+0x78360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 820f0 <__cxa_atexit@plt+0x74db0> │ │ │ │ + ldr lr, [pc, #240] @ 8210c <__cxa_atexit@plt+0x74dcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #228] @ 82110 <__cxa_atexit@plt+0x74dd0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 820d4 <__cxa_atexit@plt+0x74d94> │ │ │ │ + ldr r0, [pc, #196] @ 82114 <__cxa_atexit@plt+0x74dd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 85698 <__cxa_atexit@plt+0x78358> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ 856a4 <__cxa_atexit@plt+0x78364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + beq 820e4 <__cxa_atexit@plt+0x74da4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 820f8 <__cxa_atexit@plt+0x74db8> │ │ │ │ + ldr r7, [pc, #152] @ 82118 <__cxa_atexit@plt+0x74dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #18 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #132] @ 8211c <__cxa_atexit@plt+0x74ddc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #128] @ 82120 <__cxa_atexit@plt+0x74de0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #120] @ 82124 <__cxa_atexit@plt+0x74de4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 856d0 <__cxa_atexit@plt+0x78390> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 8574c <__cxa_atexit@plt+0x7840c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + biceq fp, fp, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + biceq fp, fp, #156, 28 @ 0x9c0 │ │ │ │ + biceq fp, fp, #248, 20 @ 0xf8000 │ │ │ │ + biceq fp, fp, #224, 20 @ 0xe0000 │ │ │ │ + orrseq sp, pc, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #156] @ 821d8 <__cxa_atexit@plt+0x74e98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8572c <__cxa_atexit@plt+0x783ec> │ │ │ │ + beq 821c0 <__cxa_atexit@plt+0x74e80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 85738 <__cxa_atexit@plt+0x783f8> │ │ │ │ - ldr r2, [pc, #64] @ 85750 <__cxa_atexit@plt+0x78410> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ + bcc 821c8 <__cxa_atexit@plt+0x74e88> │ │ │ │ + ldr r7, [pc, #112] @ 821dc <__cxa_atexit@plt+0x74e9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 821e0 <__cxa_atexit@plt+0x74ea0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ 821e4 <__cxa_atexit@plt+0x74ea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #80] @ 821e8 <__cxa_atexit@plt+0x74ea8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r9, fp, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + biceq fp, fp, #176, 26 @ 0x2c00 │ │ │ │ + biceq fp, fp, #12, 20 @ 0xc000 │ │ │ │ + biceq fp, fp, #244, 18 @ 0x3d0000 │ │ │ │ + orrseq sp, pc, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 85790 <__cxa_atexit@plt+0x78450> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8579c <__cxa_atexit@plt+0x7845c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + bcc 82264 <__cxa_atexit@plt+0x74f24> │ │ │ │ + ldr r7, [pc, #92] @ 82270 <__cxa_atexit@plt+0x74f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 82274 <__cxa_atexit@plt+0x74f34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #68] @ 82278 <__cxa_atexit@plt+0x74f38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #60] @ 8227c <__cxa_atexit@plt+0x74f3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r3, r7, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r9, fp, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 857ec <__cxa_atexit@plt+0x784ac> │ │ │ │ - ldr r2, [pc, #52] @ 857fc <__cxa_atexit@plt+0x784bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - orrseq r2, pc, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + biceq fp, fp, #16, 26 @ 0x400 │ │ │ │ + biceq fp, fp, #100, 18 @ 0x190000 │ │ │ │ + biceq fp, fp, #76, 18 @ 0x130000 │ │ │ │ + orrseq sp, pc, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 85938 <__cxa_atexit@plt+0x785f8> │ │ │ │ + bhi 822bc <__cxa_atexit@plt+0x74f7c> │ │ │ │ + ldr r2, [pc, #36] @ 822c4 <__cxa_atexit@plt+0x74f84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 822c8 <__cxa_atexit@plt+0x74f88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, fp, #232, 16 @ 0xe80000 │ │ │ │ + biceq fp, fp, #152, 24 @ 0x9800 │ │ │ │ + orrseq sp, pc, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8239c <__cxa_atexit@plt+0x7505c> │ │ │ │ + ldr r3, [pc, #204] @ 823b8 <__cxa_atexit@plt+0x75078> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 823bc <__cxa_atexit@plt+0x7507c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82340 <__cxa_atexit@plt+0x75000> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 85940 <__cxa_atexit@plt+0x78600> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr ip, [r7, #31] │ │ │ │ - ldr fp, [pc, #304] @ 85994 <__cxa_atexit@plt+0x78654> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub r4, r3, #43 @ 0x2b │ │ │ │ - str r4, [sp] │ │ │ │ - sub r3, r3, #9 │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr fp, [pc, #272] @ 85998 <__cxa_atexit@plt+0x78658> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #4] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov fp, sl │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - add r2, r6, #24 │ │ │ │ - stm r2, {r0, r9, ip} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 85954 <__cxa_atexit@plt+0x78614> │ │ │ │ - mov r4, lr │ │ │ │ - ldr r9, [pc, #204] @ 859a8 <__cxa_atexit@plt+0x78668> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #200] @ 859ac <__cxa_atexit@plt+0x7866c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #196] @ 859b0 <__cxa_atexit@plt+0x78670> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #192] @ 859b4 <__cxa_atexit@plt+0x78674> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r2, r3, #17 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bcc 823a4 <__cxa_atexit@plt+0x75064> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8234c <__cxa_atexit@plt+0x7500c> │ │ │ │ + ldr r7, [pc, #144] @ 823c0 <__cxa_atexit@plt+0x75080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 823c4 <__cxa_atexit@plt+0x75084> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 823c8 <__cxa_atexit@plt+0x75088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 823cc <__cxa_atexit@plt+0x7508c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 823d0 <__cxa_atexit@plt+0x75090> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str lr, [r6, #64] @ 0x40 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub sl, r3, #5 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r3, r6 │ │ │ │ - b 85948 <__cxa_atexit@plt+0x78608> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #88] @ 823d4 <__cxa_atexit@plt+0x75094> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #64] @ 8599c <__cxa_atexit@plt+0x7865c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [pc, #60] @ 859a0 <__cxa_atexit@plt+0x78660> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #56] @ 859a4 <__cxa_atexit@plt+0x78664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #24 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r1, fp} │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - orrseq r2, pc, #24, 24 @ 0x1800 │ │ │ │ - orrseq r2, pc, #224, 20 @ 0xe0000 │ │ │ │ - orrseq r2, pc, #88, 22 @ 0x16000 │ │ │ │ - @ instruction: 0xffffcb14 │ │ │ │ - @ instruction: 0xffffd2e0 │ │ │ │ - orrseq r2, pc, #136, 24 @ 0x8800 │ │ │ │ - orrseq r2, pc, #80, 22 @ 0x14000 │ │ │ │ - orrseq r2, pc, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 85b18 <__cxa_atexit@plt+0x787d8> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq fp, fp, #144, 16 @ 0x900000 │ │ │ │ + orrseq sp, pc, #172, 12 @ 0xac00000 │ │ │ │ + orrseq sp, pc, #160, 12 @ 0xa000000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, fp, #216, 22 @ 0x36000 │ │ │ │ + biceq fp, fp, #216, 22 @ 0x36000 │ │ │ │ + biceq fp, fp, #16, 16 @ 0x100000 │ │ │ │ + orrseq sp, pc, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #36 @ 0x24 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 85b20 <__cxa_atexit@plt+0x787e0> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stm sp, {r2, r3, fp} │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r0, r3, lr} │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r9, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - sub sl, ip, #31 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #372] @ 85b90 <__cxa_atexit@plt+0x78850> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82468 <__cxa_atexit@plt+0x75128> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 82418 <__cxa_atexit@plt+0x750d8> │ │ │ │ + ldr r7, [pc, #112] @ 82478 <__cxa_atexit@plt+0x75138> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 8247c <__cxa_atexit@plt+0x7513c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #96] @ 82480 <__cxa_atexit@plt+0x75140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 82484 <__cxa_atexit@plt+0x75144> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 82488 <__cxa_atexit@plt+0x75148> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 8248c <__cxa_atexit@plt+0x7514c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r3, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - ldr r0, [pc, #340] @ 85b94 <__cxa_atexit@plt+0x78854> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r4, #3 │ │ │ │ - beq 85afc <__cxa_atexit@plt+0x787bc> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #-12]! │ │ │ │ - ldr r4, [r1, #-8] │ │ │ │ - ldr r3, [r1, #-4] │ │ │ │ - ldr ip, [r1, #4] │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - stm r1, {r3, r7} │ │ │ │ - str r4, [r1, #8] │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - ldr r4, [sp] │ │ │ │ - cmp r4, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bcc 85b34 <__cxa_atexit@plt+0x787f4> │ │ │ │ - ldr r4, [pc, #248] @ 85b98 <__cxa_atexit@plt+0x78858> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #5 │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85b64 <__cxa_atexit@plt+0x78824> │ │ │ │ - ldr r7, [pc, #220] @ 85ba8 <__cxa_atexit@plt+0x78868> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #216] @ 85bac <__cxa_atexit@plt+0x7886c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, ip │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r1 │ │ │ │ - mov ip, r6 │ │ │ │ - b 85b28 <__cxa_atexit@plt+0x787e8> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 85ba4 <__cxa_atexit@plt+0x78864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ - bx r3 │ │ │ │ - ldr r6, [pc, #48] @ 85b9c <__cxa_atexit@plt+0x7885c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #44] @ 85ba0 <__cxa_atexit@plt+0x78860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - @ instruction: 0xffffdd7c │ │ │ │ - orrseq r2, pc, #124, 18 @ 0x1f0000 │ │ │ │ - orrseq r2, pc, #212, 10 @ 0x35000000 │ │ │ │ - orrseq r2, pc, #204, 18 @ 0x330000 │ │ │ │ - @ instruction: 0xffff5e54 │ │ │ │ - orrseq r2, pc, #20, 20 @ 0x14000 │ │ │ │ - orrseq r2, pc, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r5, {r0, r6, r8} │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 85c40 <__cxa_atexit@plt+0x78900> │ │ │ │ - ldr r8, [pc, #148] @ 85c88 <__cxa_atexit@plt+0x78948> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r0, r3, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 85c68 <__cxa_atexit@plt+0x78928> │ │ │ │ - ldr r0, [pc, #116] @ 85c98 <__cxa_atexit@plt+0x78958> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #112] @ 85c9c <__cxa_atexit@plt+0x7895c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r3, {r0, r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq sp, pc, #212, 10 @ 0x35000000 │ │ │ │ + orrseq sp, pc, #200, 10 @ 0x32000000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq fp, fp, #12, 22 @ 0x3000 │ │ │ │ + biceq fp, fp, #12, 22 @ 0x3000 │ │ │ │ + biceq fp, fp, #68, 14 @ 0x1100000 │ │ │ │ + orrseq sp, pc, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 824cc <__cxa_atexit@plt+0x7518c> │ │ │ │ + ldr r2, [pc, #36] @ 824d4 <__cxa_atexit@plt+0x75194> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 824d8 <__cxa_atexit@plt+0x75198> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #76] @ 85c94 <__cxa_atexit@plt+0x78954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #28] @ 85c8c <__cxa_atexit@plt+0x7894c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #24] @ 85c90 <__cxa_atexit@plt+0x78950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdc28 │ │ │ │ - orrseq r2, pc, #120, 16 @ 0x780000 │ │ │ │ - orrseq r2, pc, #208, 8 @ 0xd0000000 │ │ │ │ - orrseq r2, pc, #192, 16 @ 0xc00000 │ │ │ │ - @ instruction: 0xffff5cfc │ │ │ │ - orrseq r2, pc, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85de0 <__cxa_atexit@plt+0x78aa0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 85de8 <__cxa_atexit@plt+0x78aa8> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r7, [r0, #7] │ │ │ │ - ldr lr, [r0, #11] │ │ │ │ - sub ip, r2, #35 @ 0x23 │ │ │ │ - ldr fp, [r5] │ │ │ │ - ldr r4, [pc, #352] @ 85e58 <__cxa_atexit@plt+0x78b18> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - add r4, r6, #8 │ │ │ │ - stm r4, {r0, r8, fp} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - ldr r4, [pc, #320] @ 85e5c <__cxa_atexit@plt+0x78b1c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - stm r8, {r4, r9, sl} │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - tst r3, #3 │ │ │ │ - beq 85dc4 <__cxa_atexit@plt+0x78a84> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr sl, [r0, #-8]! │ │ │ │ - ldmdb r0, {r2, r7} │ │ │ │ - ldr ip, [r0, #4] │ │ │ │ - stm r0, {r2, r7} │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - ldr r1, [sp] │ │ │ │ - cmp r1, lr │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - bcc 85e04 <__cxa_atexit@plt+0x78ac4> │ │ │ │ - ldr r1, [pc, #240] @ 85e60 <__cxa_atexit@plt+0x78b20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - stm r6, {r1, r2, r7} │ │ │ │ - sub r7, lr, #5 │ │ │ │ - str sl, [r5, #-8] │ │ │ │ + biceq fp, fp, #216, 12 @ 0xd800000 │ │ │ │ + biceq fp, fp, #136, 20 @ 0x88000 │ │ │ │ + orrseq sp, pc, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 825ac <__cxa_atexit@plt+0x7526c> │ │ │ │ + ldr r3, [pc, #204] @ 825c8 <__cxa_atexit@plt+0x75288> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85e2c <__cxa_atexit@plt+0x78aec> │ │ │ │ - ldr r7, [pc, #220] @ 85e74 <__cxa_atexit@plt+0x78b34> │ │ │ │ + ldr r1, [pc, #196] @ 825cc <__cxa_atexit@plt+0x7528c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82550 <__cxa_atexit@plt+0x75210> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 825b4 <__cxa_atexit@plt+0x75274> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8255c <__cxa_atexit@plt+0x7521c> │ │ │ │ + ldr r7, [pc, #144] @ 825d0 <__cxa_atexit@plt+0x75290> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #216] @ 85e78 <__cxa_atexit@plt+0x78b38> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 825d4 <__cxa_atexit@plt+0x75294> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 85df0 <__cxa_atexit@plt+0x78ab0> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #120] @ 85e70 <__cxa_atexit@plt+0x78b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 85e6c <__cxa_atexit@plt+0x78b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ + ldr r2, [pc, #116] @ 825d8 <__cxa_atexit@plt+0x75298> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 825dc <__cxa_atexit@plt+0x7529c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 825e0 <__cxa_atexit@plt+0x752a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 825e4 <__cxa_atexit@plt+0x752a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, ip │ │ │ │ - bx r2 │ │ │ │ - ldr r6, [pc, #48] @ 85e64 <__cxa_atexit@plt+0x78b24> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #44] @ 85e68 <__cxa_atexit@plt+0x78b28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, ip │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - orrseq r2, pc, #4, 14 @ 0x100000 │ │ │ │ - orrseq r2, pc, #12, 6 @ 0x30000000 │ │ │ │ - orrseq r2, pc, #76, 14 @ 0x1300000 │ │ │ │ - orrseq r2, pc, #164, 14 @ 0x2900000 │ │ │ │ - @ instruction: 0xffff5b88 │ │ │ │ - orrseq r2, pc, #152, 14 @ 0x2600000 │ │ │ │ - orrseq r2, pc, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq fp, fp, #128, 12 @ 0x8000000 │ │ │ │ + orrseq sp, pc, #156, 8 @ 0x9c000000 │ │ │ │ + orrseq sp, pc, #144, 8 @ 0x90000000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, fp, #200, 18 @ 0x320000 │ │ │ │ + biceq fp, fp, #200, 18 @ 0x320000 │ │ │ │ + biceq fp, fp, #0, 12 │ │ │ │ + orrseq sp, pc, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - ldmdb r5, {r0, r6} │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 85f08 <__cxa_atexit@plt+0x78bc8> │ │ │ │ - ldr r8, [pc, #148] @ 85f50 <__cxa_atexit@plt+0x78c10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r0, r3, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 85f30 <__cxa_atexit@plt+0x78bf0> │ │ │ │ - ldr r0, [pc, #116] @ 85f60 <__cxa_atexit@plt+0x78c20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #112] @ 85f64 <__cxa_atexit@plt+0x78c24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r3, {r0, r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r3, [pc, #76] @ 85f5c <__cxa_atexit@plt+0x78c1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #12 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [pc, #28] @ 85f54 <__cxa_atexit@plt+0x78c14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #24] @ 85f58 <__cxa_atexit@plt+0x78c18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82678 <__cxa_atexit@plt+0x75338> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 82628 <__cxa_atexit@plt+0x752e8> │ │ │ │ + ldr r7, [pc, #112] @ 82688 <__cxa_atexit@plt+0x75348> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 8268c <__cxa_atexit@plt+0x7534c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe578 │ │ │ │ - orrseq r2, pc, #0, 12 │ │ │ │ - orrseq r2, pc, #8, 4 @ 0x80000000 │ │ │ │ - orrseq r2, pc, #72, 12 @ 0x4800000 │ │ │ │ - @ instruction: 0xffff5a34 │ │ │ │ - orrseq r2, pc, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r2, [pc, #96] @ 82690 <__cxa_atexit@plt+0x75350> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 82694 <__cxa_atexit@plt+0x75354> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 82698 <__cxa_atexit@plt+0x75358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 8269c <__cxa_atexit@plt+0x7535c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq sp, pc, #196, 6 @ 0x10000003 │ │ │ │ + orrseq sp, pc, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq fp, fp, #252, 16 @ 0xfc0000 │ │ │ │ + biceq fp, fp, #252, 16 @ 0xfc0000 │ │ │ │ + biceq fp, fp, #52, 10 @ 0xd000000 │ │ │ │ + orrseq sp, pc, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 85f98 <__cxa_atexit@plt+0x78c58> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 85fa0 <__cxa_atexit@plt+0x78c60> │ │ │ │ + bhi 826dc <__cxa_atexit@plt+0x7539c> │ │ │ │ + ldr r2, [pc, #36] @ 826e4 <__cxa_atexit@plt+0x753a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 826e8 <__cxa_atexit@plt+0x753a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, fp, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86058 <__cxa_atexit@plt+0x78d18> │ │ │ │ - ldr lr, [pc, #160] @ 86064 <__cxa_atexit@plt+0x78d24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 86068 <__cxa_atexit@plt+0x78d28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + biceq fp, fp, #200, 8 @ 0xc8000000 │ │ │ │ + biceq fp, fp, #120, 16 @ 0x780000 │ │ │ │ + orrseq sp, pc, #4, 6 @ 0x10000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 827bc <__cxa_atexit@plt+0x7547c> │ │ │ │ + ldr r3, [pc, #204] @ 827d8 <__cxa_atexit@plt+0x75498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 827dc <__cxa_atexit@plt+0x7549c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86040 <__cxa_atexit@plt+0x78d00> │ │ │ │ + beq 82760 <__cxa_atexit@plt+0x75420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 827c4 <__cxa_atexit@plt+0x75484> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 8606c <__cxa_atexit@plt+0x78d2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8604c <__cxa_atexit@plt+0x78d0c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 860bc <__cxa_atexit@plt+0x78d7c> │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8276c <__cxa_atexit@plt+0x7542c> │ │ │ │ + ldr r7, [pc, #144] @ 827e0 <__cxa_atexit@plt+0x754a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 827e4 <__cxa_atexit@plt+0x754a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #116] @ 827e8 <__cxa_atexit@plt+0x754a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 827ec <__cxa_atexit@plt+0x754ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 827f0 <__cxa_atexit@plt+0x754b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 827f4 <__cxa_atexit@plt+0x754b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, fp, #180, 22 @ 0x2d000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq fp, fp, #112, 8 @ 0x70000000 │ │ │ │ + orrseq sp, pc, #140, 4 @ 0xc0000008 │ │ │ │ + orrseq sp, pc, #128, 4 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, fp, #184, 14 @ 0x2e00000 │ │ │ │ + biceq fp, fp, #184, 14 @ 0x2e00000 │ │ │ │ + biceq fp, fp, #240, 6 @ 0xc0000003 │ │ │ │ + orrseq sp, pc, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82888 <__cxa_atexit@plt+0x75548> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 860b0 <__cxa_atexit@plt+0x78d70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 82838 <__cxa_atexit@plt+0x754f8> │ │ │ │ + ldr r7, [pc, #112] @ 82898 <__cxa_atexit@plt+0x75558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 8289c <__cxa_atexit@plt+0x7555c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #96] @ 828a0 <__cxa_atexit@plt+0x75560> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 828a4 <__cxa_atexit@plt+0x75564> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 828a8 <__cxa_atexit@plt+0x75568> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 828ac <__cxa_atexit@plt+0x7556c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq sp, pc, #180, 2 @ 0x2d │ │ │ │ + orrseq sp, pc, #168, 2 @ 0x2a │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq fp, fp, #236, 12 @ 0xec00000 │ │ │ │ + biceq fp, fp, #236, 12 @ 0xec00000 │ │ │ │ + biceq fp, fp, #36, 6 @ 0x90000000 │ │ │ │ + orrseq sp, pc, #64, 2 │ │ │ │ + andeq r0, r2, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82974 <__cxa_atexit@plt+0x75634> │ │ │ │ + ldr r3, [pc, #172] @ 8297c <__cxa_atexit@plt+0x7563c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r9, [pc, #148] @ 82980 <__cxa_atexit@plt+0x75640> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [r7, #32] │ │ │ │ + str r9, [r2, #36] @ 0x24 │ │ │ │ + ldr r9, [r7, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ + str r7, [r2, #40] @ 0x28 │ │ │ │ + ldr r7, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str lr, [r2, #16] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8295c <__cxa_atexit@plt+0x7561c> │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r7, [pc, #72] @ 82984 <__cxa_atexit@plt+0x75644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r5, {r1, r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 860a8 <__cxa_atexit@plt+0x78d68> │ │ │ │ - b 860bc <__cxa_atexit@plt+0x78d7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8296c <__cxa_atexit@plt+0x7562c> │ │ │ │ + b 829dc <__cxa_atexit@plt+0x7569c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 86158 <__cxa_atexit@plt+0x78e18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 86164 <__cxa_atexit@plt+0x78e24> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 860fc <__cxa_atexit@plt+0x78dbc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne 86158 <__cxa_atexit@plt+0x78e18> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 860f0 <__cxa_atexit@plt+0x78db0> │ │ │ │ - bne 86158 <__cxa_atexit@plt+0x78e18> │ │ │ │ - ldr r1, [pc, #88] @ 86174 <__cxa_atexit@plt+0x78e34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 86178 <__cxa_atexit@plt+0x78e38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + biceq fp, fp, #156, 4 @ 0xc0000009 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + orrseq sp, pc, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r8, lsl #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #44] @ 829cc <__cxa_atexit@plt+0x7568c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 829c4 <__cxa_atexit@plt+0x75684> │ │ │ │ + b 829dc <__cxa_atexit@plt+0x7569c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, fp, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orrseq sp, pc, #32 │ │ │ │ + andeq r1, r0, sl, ror #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 861f4 <__cxa_atexit@plt+0x78eb4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 86204 <__cxa_atexit@plt+0x78ec4> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ + bcc 82b00 <__cxa_atexit@plt+0x757c0> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #16]! │ │ │ │ + ldmdb r2, {r0, r8} │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge 82a5c <__cxa_atexit@plt+0x7571c> │ │ │ │ + ldr r7, [pc, #284] @ 82b2c <__cxa_atexit@plt+0x757ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #44]! @ 0x2c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + ldr lr, [pc, #252] @ 82b20 <__cxa_atexit@plt+0x757e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #248] @ 82b24 <__cxa_atexit@plt+0x757e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #240] @ 82b28 <__cxa_atexit@plt+0x757e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + bne 82af0 <__cxa_atexit@plt+0x757b0> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge 82a80 <__cxa_atexit@plt+0x75740> │ │ │ │ + ldr r7, [pc, #160] @ 82b1c <__cxa_atexit@plt+0x757dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 82a10 <__cxa_atexit@plt+0x756d0> │ │ │ │ + bne 82af0 <__cxa_atexit@plt+0x757b0> │ │ │ │ + ldr r1, [pc, #128] @ 82b0c <__cxa_atexit@plt+0x757cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [pc, #120] @ 82b10 <__cxa_atexit@plt+0x757d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r1, [r0, #7] │ │ │ │ + ldr ip, [r0, #11] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #92] @ 82b14 <__cxa_atexit@plt+0x757d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ + str ip, [r5, #20] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r5, [pc, #64] @ 82b18 <__cxa_atexit@plt+0x757d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r3, #20]! │ │ │ │ + sub sl, r6, #18 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffff83c │ │ │ │ + biceq fp, fp, #212 @ 0xd4 │ │ │ │ + biceq fp, fp, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + biceq fp, fp, #16, 10 @ 0x4000000 │ │ │ │ + biceq fp, fp, #108, 2 │ │ │ │ + biceq fp, fp, #84, 2 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r0, r6, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 82b70 <__cxa_atexit@plt+0x75830> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82c28 <__cxa_atexit@plt+0x758e8> │ │ │ │ + ldr r1, [pc, #228] @ 82c48 <__cxa_atexit@plt+0x75908> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + b 82ba8 <__cxa_atexit@plt+0x75868> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 82c28 <__cxa_atexit@plt+0x758e8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 82bb8 <__cxa_atexit@plt+0x75878> │ │ │ │ + ldr r7, [pc, #172] @ 82c40 <__cxa_atexit@plt+0x75900> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #164] @ 82c44 <__cxa_atexit@plt+0x75904> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r2, pc, #136, 6 @ 0x20000002 │ │ │ │ + bne 82bfc <__cxa_atexit@plt+0x758bc> │ │ │ │ + ldr r7, [pc, #116] @ 82c38 <__cxa_atexit@plt+0x758f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r0, lr │ │ │ │ + bge 82c0c <__cxa_atexit@plt+0x758cc> │ │ │ │ + ldr r2, [pc, #84] @ 82c3c <__cxa_atexit@plt+0x758fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 82c34 <__cxa_atexit@plt+0x758f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 82b5c <__cxa_atexit@plt+0x7581c> │ │ │ │ + ldr r1, [pc, #56] @ 82c4c <__cxa_atexit@plt+0x7590c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq sl, fp, #148, 30 @ 0x250 │ │ │ │ + biceq fp, fp, #112, 6 @ 0xc0000001 │ │ │ │ + biceq sl, fp, #176, 30 @ 0x2c0 │ │ │ │ + biceq fp, fp, #4 │ │ │ │ + biceq fp, fp, #148, 6 @ 0x50000002 │ │ │ │ + biceq fp, fp, #208, 6 @ 0x40000003 │ │ │ │ + biceq sl, fp, #132, 30 @ 0x210 │ │ │ │ + orrseq ip, pc, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 862a4 <__cxa_atexit@plt+0x78f64> │ │ │ │ - ldr r3, [pc, #128] @ 862ac <__cxa_atexit@plt+0x78f6c> │ │ │ │ + bhi 82ce8 <__cxa_atexit@plt+0x759a8> │ │ │ │ + ldr r3, [pc, #124] @ 82cf0 <__cxa_atexit@plt+0x759b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r7, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 8628c <__cxa_atexit@plt+0x78f4c> │ │ │ │ + beq 82cd0 <__cxa_atexit@plt+0x75990> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 862b0 <__cxa_atexit@plt+0x78f70> │ │ │ │ + ldr r2, [pc, #76] @ 82cf4 <__cxa_atexit@plt+0x759b4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str sl, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8629c <__cxa_atexit@plt+0x78f5c> │ │ │ │ - b 8630c <__cxa_atexit@plt+0x78fcc> │ │ │ │ + beq 82ce0 <__cxa_atexit@plt+0x759a0> │ │ │ │ + b 82d50 <__cxa_atexit@plt+0x75a10> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r2, pc, #224, 4 │ │ │ │ + orrseq ip, pc, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 862fc <__cxa_atexit@plt+0x78fbc> │ │ │ │ + ldr lr, [pc, #40] @ 82d40 <__cxa_atexit@plt+0x75a00> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #7] │ │ │ │ ldr r1, [r2, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 862f4 <__cxa_atexit@plt+0x78fb4> │ │ │ │ - b 8630c <__cxa_atexit@plt+0x78fcc> │ │ │ │ + beq 82d38 <__cxa_atexit@plt+0x759f8> │ │ │ │ + b 82d50 <__cxa_atexit@plt+0x75a10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r2, pc, #148, 4 @ 0x40000009 │ │ │ │ + orrseq ip, pc, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 863a0 <__cxa_atexit@plt+0x79060> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 863f4 <__cxa_atexit@plt+0x790b4> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r9, [pc, #208] @ 86408 <__cxa_atexit@plt+0x790c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr ip, [r7, #16]! │ │ │ │ - str r9, [r7] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - str r0, [r7, #16] │ │ │ │ - ldr r0, [r7, #-12] │ │ │ │ - ldr r9, [r7, #-8] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r2, [pc, #160] @ 8640c <__cxa_atexit@plt+0x790cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, sl, fp} │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r0, ip, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 863dc <__cxa_atexit@plt+0x7909c> │ │ │ │ + mov r3, r7 │ │ │ │ + mov sl, r6 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 82de4 <__cxa_atexit@plt+0x75aa4> │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82e1c <__cxa_atexit@plt+0x75adc> │ │ │ │ + ldr lr, [pc, #176] @ 82e3c <__cxa_atexit@plt+0x75afc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str fp, [sp] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {fp, ip, lr} │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r3, [sl, #16] │ │ │ │ + str r1, [sl, #20] │ │ │ │ + str lr, [sl, #24] │ │ │ │ + str r9, [sl, #28] │ │ │ │ + str r2, [sl, #32] │ │ │ │ + str ip, [sl, #36] @ 0x24 │ │ │ │ + str fp, [sl, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #108] @ 82e40 <__cxa_atexit@plt+0x75b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - ldr r3, [pc, #92] @ 86404 <__cxa_atexit@plt+0x790c4> │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82e24 <__cxa_atexit@plt+0x75ae4> │ │ │ │ + ldr r3, [pc, #60] @ 82e34 <__cxa_atexit@plt+0x75af4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 863cc <__cxa_atexit@plt+0x7908c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - orrseq r2, pc, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, r7 │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - orrseq r2, pc, #104, 2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r9, [sl, #12] │ │ │ │ + str r2, [sl, #16] │ │ │ │ + ldr r3, [pc, #40] @ 82e38 <__cxa_atexit@plt+0x75af8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + b 82e28 <__cxa_atexit@plt+0x75ae8> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff20c │ │ │ │ + biceq sl, fp, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + biceq sl, fp, #228, 26 @ 0x3900 │ │ │ │ + orrseq ip, pc, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86480 <__cxa_atexit@plt+0x79140> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 86488 <__cxa_atexit@plt+0x79148> │ │ │ │ + bhi 82e80 <__cxa_atexit@plt+0x75b40> │ │ │ │ + ldr r2, [pc, #36] @ 82e88 <__cxa_atexit@plt+0x75b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 82e8c <__cxa_atexit@plt+0x75b4c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, fp, #36, 14 @ 0x900000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86540 <__cxa_atexit@plt+0x79200> │ │ │ │ - ldr lr, [pc, #160] @ 8654c <__cxa_atexit@plt+0x7920c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 86550 <__cxa_atexit@plt+0x79210> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + biceq sl, fp, #36, 26 @ 0x900 │ │ │ │ + biceq fp, fp, #212 @ 0xd4 │ │ │ │ + orrseq ip, pc, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 82f60 <__cxa_atexit@plt+0x75c20> │ │ │ │ + ldr r3, [pc, #204] @ 82f7c <__cxa_atexit@plt+0x75c3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 82f80 <__cxa_atexit@plt+0x75c40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86528 <__cxa_atexit@plt+0x791e8> │ │ │ │ + beq 82f04 <__cxa_atexit@plt+0x75bc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 82f68 <__cxa_atexit@plt+0x75c28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 86554 <__cxa_atexit@plt+0x79214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 86534 <__cxa_atexit@plt+0x791f4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 865a4 <__cxa_atexit@plt+0x79264> │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 82f10 <__cxa_atexit@plt+0x75bd0> │ │ │ │ + ldr r7, [pc, #144] @ 82f84 <__cxa_atexit@plt+0x75c44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 82f88 <__cxa_atexit@plt+0x75c48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #116] @ 82f8c <__cxa_atexit@plt+0x75c4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 82f90 <__cxa_atexit@plt+0x75c50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 82f94 <__cxa_atexit@plt+0x75c54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 82f98 <__cxa_atexit@plt+0x75c58> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, fp, #204, 12 @ 0xcc00000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq sl, fp, #204, 24 @ 0xcc00 │ │ │ │ + orrseq ip, pc, #232, 20 @ 0xe8000 │ │ │ │ + orrseq ip, pc, #220, 20 @ 0xdc000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq fp, fp, #20 │ │ │ │ + biceq fp, fp, #20 │ │ │ │ + biceq sl, fp, #76, 24 @ 0x4c00 │ │ │ │ + orrseq ip, pc, #84, 20 @ 0x54000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8302c <__cxa_atexit@plt+0x75cec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 86598 <__cxa_atexit@plt+0x79258> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 86590 <__cxa_atexit@plt+0x79250> │ │ │ │ - b 865a4 <__cxa_atexit@plt+0x79264> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 86640 <__cxa_atexit@plt+0x79300> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 8664c <__cxa_atexit@plt+0x7930c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 865e4 <__cxa_atexit@plt+0x792a4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 82fdc <__cxa_atexit@plt+0x75c9c> │ │ │ │ + ldr r7, [pc, #112] @ 8303c <__cxa_atexit@plt+0x75cfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 83040 <__cxa_atexit@plt+0x75d00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne 86640 <__cxa_atexit@plt+0x79300> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 865d8 <__cxa_atexit@plt+0x79298> │ │ │ │ - bne 86640 <__cxa_atexit@plt+0x79300> │ │ │ │ - ldr r1, [pc, #88] @ 8665c <__cxa_atexit@plt+0x7931c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 86660 <__cxa_atexit@plt+0x79320> │ │ │ │ + ldr r2, [pc, #96] @ 83044 <__cxa_atexit@plt+0x75d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 83048 <__cxa_atexit@plt+0x75d08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 8304c <__cxa_atexit@plt+0x75d0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 83050 <__cxa_atexit@plt+0x75d10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq ip, pc, #16, 20 @ 0x10000 │ │ │ │ + orrseq ip, pc, #4, 20 @ 0x4000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sl, fp, #72, 30 @ 0x120 │ │ │ │ + biceq sl, fp, #72, 30 @ 0x120 │ │ │ │ + biceq sl, fp, #128, 22 @ 0x20000 │ │ │ │ + orrseq ip, pc, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83114 <__cxa_atexit@plt+0x75dd4> │ │ │ │ + ldr lr, [pc, #188] @ 83134 <__cxa_atexit@plt+0x75df4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #176] @ 83138 <__cxa_atexit@plt+0x75df8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83108 <__cxa_atexit@plt+0x75dc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 83120 <__cxa_atexit@plt+0x75de0> │ │ │ │ + ldr r3, [pc, #140] @ 8313c <__cxa_atexit@plt+0x75dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub r3, r2, #18 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr lr, [pc, #116] @ 83140 <__cxa_atexit@plt+0x75e00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #112] @ 83144 <__cxa_atexit@plt+0x75e04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #104] @ 83148 <__cxa_atexit@plt+0x75e08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, fp, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq sl, fp, #0, 22 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + biceq sl, fp, #104, 28 @ 0x680 │ │ │ │ + biceq sl, fp, #196, 20 @ 0xc4000 │ │ │ │ + biceq sl, fp, #172, 20 @ 0xac000 │ │ │ │ + orrseq ip, pc, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 866dc <__cxa_atexit@plt+0x7939c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 866ec <__cxa_atexit@plt+0x793ac> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ + bcc 831c8 <__cxa_atexit@plt+0x75e88> │ │ │ │ + ldr r2, [pc, #96] @ 831d4 <__cxa_atexit@plt+0x75e94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 831d8 <__cxa_atexit@plt+0x75e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #68] @ 831dc <__cxa_atexit@plt+0x75e9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #60] @ 831e0 <__cxa_atexit@plt+0x75ea0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r1, pc, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + biceq sl, fp, #164, 26 @ 0x2900 │ │ │ │ + biceq sl, fp, #0, 20 │ │ │ │ + biceq sl, fp, #232, 18 @ 0x3a0000 │ │ │ │ + orrseq ip, pc, #0, 16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86788 <__cxa_atexit@plt+0x79448> │ │ │ │ - ldr r3, [pc, #124] @ 86790 <__cxa_atexit@plt+0x79450> │ │ │ │ + bhi 83220 <__cxa_atexit@plt+0x75ee0> │ │ │ │ + ldr r2, [pc, #36] @ 83228 <__cxa_atexit@plt+0x75ee8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 8322c <__cxa_atexit@plt+0x75eec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, fp, #132, 18 @ 0x210000 │ │ │ │ + biceq sl, fp, #52, 26 @ 0xd00 │ │ │ │ + orrseq ip, pc, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 83300 <__cxa_atexit@plt+0x75fc0> │ │ │ │ + ldr r3, [pc, #204] @ 8331c <__cxa_atexit@plt+0x75fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 86770 <__cxa_atexit@plt+0x79430> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 86794 <__cxa_atexit@plt+0x79454> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 83320 <__cxa_atexit@plt+0x75fe0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86780 <__cxa_atexit@plt+0x79440> │ │ │ │ - b 867f0 <__cxa_atexit@plt+0x794b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq 832a4 <__cxa_atexit@plt+0x75f64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 83308 <__cxa_atexit@plt+0x75fc8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 832b0 <__cxa_atexit@plt+0x75f70> │ │ │ │ + ldr r7, [pc, #144] @ 83324 <__cxa_atexit@plt+0x75fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 83328 <__cxa_atexit@plt+0x75fe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #116] @ 8332c <__cxa_atexit@plt+0x75fec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 83330 <__cxa_atexit@plt+0x75ff0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 83334 <__cxa_atexit@plt+0x75ff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 83338 <__cxa_atexit@plt+0x75ff8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r1, pc, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 867e0 <__cxa_atexit@plt+0x794a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 867d8 <__cxa_atexit@plt+0x79498> │ │ │ │ - b 867f0 <__cxa_atexit@plt+0x794b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r1, pc, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq sl, fp, #44, 18 @ 0xb0000 │ │ │ │ + orrseq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ + orrseq ip, pc, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq sl, fp, #116, 24 @ 0x7400 │ │ │ │ + biceq sl, fp, #116, 24 @ 0x7400 │ │ │ │ + biceq sl, fp, #172, 16 @ 0xac0000 │ │ │ │ + orrseq ip, pc, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 86884 <__cxa_atexit@plt+0x79544> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 868d4 <__cxa_atexit@plt+0x79594> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r9, [pc, #204] @ 868e8 <__cxa_atexit@plt+0x795a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr ip, [r7, #16]! │ │ │ │ - str r9, [r7] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - str r0, [r7, #12] │ │ │ │ - ldr r0, [r7, #-12] │ │ │ │ - ldr r9, [r7, #-8] │ │ │ │ - ldr r1, [r7, #-4] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r2, [pc, #156] @ 868ec <__cxa_atexit@plt+0x795ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, sl, fp} │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r0, ip, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 868bc <__cxa_atexit@plt+0x7957c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - ldr r3, [pc, #88] @ 868e4 <__cxa_atexit@plt+0x795a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 868ac <__cxa_atexit@plt+0x7956c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r9, [r5, #28]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 833cc <__cxa_atexit@plt+0x7608c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8337c <__cxa_atexit@plt+0x7603c> │ │ │ │ + ldr r7, [pc, #112] @ 833dc <__cxa_atexit@plt+0x7609c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 833e0 <__cxa_atexit@plt+0x760a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r2, [pc, #96] @ 833e4 <__cxa_atexit@plt+0x760a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 833e8 <__cxa_atexit@plt+0x760a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 833ec <__cxa_atexit@plt+0x760ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 833f0 <__cxa_atexit@plt+0x760b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - orrseq r1, pc, #164, 24 @ 0xa400 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq ip, pc, #112, 12 @ 0x7000000 │ │ │ │ + orrseq ip, pc, #100, 12 @ 0x6400000 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sl, fp, #168, 22 @ 0x2a000 │ │ │ │ + biceq sl, fp, #168, 22 @ 0x2a000 │ │ │ │ + biceq sl, fp, #224, 14 @ 0x3800000 │ │ │ │ + orrseq ip, pc, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - orrseq r1, pc, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r9, [r5, #12]! │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - b 85cac <__cxa_atexit@plt+0x7896c> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 86a28 <__cxa_atexit@plt+0x796e8> │ │ │ │ + bhi 83474 <__cxa_atexit@plt+0x76134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, ip, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 86a30 <__cxa_atexit@plt+0x796f0> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r0, [pc, #272] @ 86a78 <__cxa_atexit@plt+0x79738> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #268] @ 86a7c <__cxa_atexit@plt+0x7973c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #-4] │ │ │ │ - ldr r3, [r2] │ │ │ │ - sub lr, r6, #21 │ │ │ │ - str lr, [r2], #-8 │ │ │ │ - stmib ip, {r0, r3, r9, sl} │ │ │ │ - add lr, ip, #20 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 86a54 <__cxa_atexit@plt+0x79714> │ │ │ │ - add r6, ip, #72 @ 0x48 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 86a4c <__cxa_atexit@plt+0x7970c> │ │ │ │ - ldr r5, [pc, #224] @ 86a8c <__cxa_atexit@plt+0x7974c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #220] @ 86a90 <__cxa_atexit@plt+0x79750> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [ip, #32]! │ │ │ │ - ldr r5, [pc, #208] @ 86a94 <__cxa_atexit@plt+0x79754> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #129 @ 0x81 │ │ │ │ - add r5, r5, #256 @ 0x100 │ │ │ │ - str r5, [ip, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #192] @ 86a98 <__cxa_atexit@plt+0x79758> │ │ │ │ + bcc 8347c <__cxa_atexit@plt+0x7613c> │ │ │ │ + ldr r1, [pc, #100] @ 83490 <__cxa_atexit@plt+0x76150> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #96] @ 83494 <__cxa_atexit@plt+0x76154> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #72] @ 83498 <__cxa_atexit@plt+0x76158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #180] @ 86a9c <__cxa_atexit@plt+0x7975c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [pc, #176] @ 86aa0 <__cxa_atexit@plt+0x79760> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r5, [ip, #8] │ │ │ │ - str r9, [ip, #12] │ │ │ │ - str r3, [ip, #16] │ │ │ │ - str ip, [ip, #20] │ │ │ │ - str r9, [ip, #24] │ │ │ │ - str r0, [ip, #28] │ │ │ │ - str r1, [ip, #32] │ │ │ │ - str lr, [ip, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, ip │ │ │ │ - ldr sl, [sp] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, ip │ │ │ │ - b 86a38 <__cxa_atexit@plt+0x796f8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 86a88 <__cxa_atexit@plt+0x79748> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #64] @ 8349c <__cxa_atexit@plt+0x7615c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3fc3c0 <__cxa_atexit@plt+0x3ef080> │ │ │ │ + mov r6, r3 │ │ │ │ + b 83484 <__cxa_atexit@plt+0x76144> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ 86a80 <__cxa_atexit@plt+0x79740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ 86a84 <__cxa_atexit@plt+0x79744> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - add r8, r3, #256 @ 0x100 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8ac │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - orrseq r1, pc, #244, 12 @ 0xf400000 │ │ │ │ - biceq r8, fp, #60, 2 │ │ │ │ - orrseq r1, pc, #108, 22 @ 0x1b000 │ │ │ │ - @ instruction: 0xffff53ac │ │ │ │ - @ instruction: 0xffff5454 │ │ │ │ - biceq r8, fp, #220, 2 @ 0x37 │ │ │ │ - biceq r8, fp, #208, 2 @ 0x34 │ │ │ │ - biceq r8, fp, #180, 2 @ 0x2d │ │ │ │ - biceq r8, fp, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + biceq sl, fp, #84, 14 @ 0x1500000 │ │ │ │ + biceq sl, fp, #72, 14 @ 0x1200000 │ │ │ │ + biceq sl, fp, #48, 14 @ 0xc00000 │ │ │ │ + orrseq ip, pc, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86ad4 <__cxa_atexit@plt+0x79794> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 86adc <__cxa_atexit@plt+0x7979c> │ │ │ │ + bhi 834dc <__cxa_atexit@plt+0x7619c> │ │ │ │ + ldr r2, [pc, #36] @ 834e4 <__cxa_atexit@plt+0x761a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401398 <__cxa_atexit@plt+0x3f4058> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r8, fp, #208 @ 0xd0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 86b24 <__cxa_atexit@plt+0x797e4> │ │ │ │ - ldr r2, [pc, #44] @ 86b34 <__cxa_atexit@plt+0x797f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86b68 <__cxa_atexit@plt+0x79828> │ │ │ │ + ldr r5, [pc, #28] @ 834e8 <__cxa_atexit@plt+0x761a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 86b70 <__cxa_atexit@plt+0x79830> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 401398 <__cxa_atexit@plt+0x3f4058> │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, fp, #60 @ 0x3c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 86bbc <__cxa_atexit@plt+0x7987c> │ │ │ │ - ldr r1, [pc, #48] @ 86bcc <__cxa_atexit@plt+0x7988c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - orrseq r1, pc, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86cb0 <__cxa_atexit@plt+0x79970> │ │ │ │ + biceq sl, fp, #200, 12 @ 0xc800000 │ │ │ │ + biceq sl, fp, #120, 20 @ 0x78000 │ │ │ │ + orrseq ip, pc, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 835bc <__cxa_atexit@plt+0x7627c> │ │ │ │ + ldr r3, [pc, #204] @ 835d8 <__cxa_atexit@plt+0x76298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #196] @ 835dc <__cxa_atexit@plt+0x7629c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83560 <__cxa_atexit@plt+0x76220> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 86cb8 <__cxa_atexit@plt+0x79978> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #264] @ 86d10 <__cxa_atexit@plt+0x799d0> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr r9, [pc, #236] @ 86d14 <__cxa_atexit@plt+0x799d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub lr, r3, #19 │ │ │ │ - sub r3, r3, #5 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r9, r6, #12 │ │ │ │ - stm r9, {r0, fp, ip} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - stmdb r5, {r2, r3, lr} │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 86ccc <__cxa_atexit@plt+0x7998c> │ │ │ │ - ldr r9, [pc, #196] @ 86d24 <__cxa_atexit@plt+0x799e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #192] @ 86d28 <__cxa_atexit@plt+0x799e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #188] @ 86d2c <__cxa_atexit@plt+0x799ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #184] @ 86d30 <__cxa_atexit@plt+0x799f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r3, #17 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r9, [r6, #28] │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - sub sl, r3, #5 │ │ │ │ + bcc 835c4 <__cxa_atexit@plt+0x76284> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8356c <__cxa_atexit@plt+0x7622c> │ │ │ │ + ldr r7, [pc, #144] @ 835e0 <__cxa_atexit@plt+0x762a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 835e4 <__cxa_atexit@plt+0x762a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 835e8 <__cxa_atexit@plt+0x762a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 835ec <__cxa_atexit@plt+0x762ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 835f0 <__cxa_atexit@plt+0x762b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 835f4 <__cxa_atexit@plt+0x762b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldm sp, {r9, fp} │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r3, r6 │ │ │ │ - b 86cc0 <__cxa_atexit@plt+0x79980> │ │ │ │ - mov r6, #24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq sl, fp, #112, 12 @ 0x7000000 │ │ │ │ + orrseq ip, pc, #140, 8 @ 0x8c000000 │ │ │ │ + orrseq ip, pc, #128, 8 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq sl, fp, #184, 18 @ 0x2e0000 │ │ │ │ + biceq sl, fp, #184, 18 @ 0x2e0000 │ │ │ │ + biceq sl, fp, #240, 10 @ 0x3c000000 │ │ │ │ + orrseq ip, pc, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83688 <__cxa_atexit@plt+0x76348> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 83638 <__cxa_atexit@plt+0x762f8> │ │ │ │ + ldr r7, [pc, #112] @ 83698 <__cxa_atexit@plt+0x76358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 8369c <__cxa_atexit@plt+0x7635c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #68] @ 86d18 <__cxa_atexit@plt+0x799d8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #64] @ 86d1c <__cxa_atexit@plt+0x799dc> │ │ │ │ + ldr r2, [pc, #96] @ 836a0 <__cxa_atexit@plt+0x76360> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #60] @ 86d20 <__cxa_atexit@plt+0x799e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r5, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 836a4 <__cxa_atexit@plt+0x76364> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 836a8 <__cxa_atexit@plt+0x76368> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 836ac <__cxa_atexit@plt+0x7636c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - orrseq r1, pc, #160, 16 @ 0xa00000 │ │ │ │ - orrseq r1, pc, #104, 14 @ 0x1a00000 │ │ │ │ - orrseq r1, pc, #224, 14 @ 0x3800000 │ │ │ │ - @ instruction: 0xffffb790 │ │ │ │ - @ instruction: 0xffffbf5c │ │ │ │ - orrseq r1, pc, #4, 18 @ 0x10000 │ │ │ │ - orrseq r1, pc, #204, 14 @ 0x3300000 │ │ │ │ - orrseq r1, pc, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 86dac <__cxa_atexit@plt+0x79a6c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 86db4 <__cxa_atexit@plt+0x79a74> │ │ │ │ - ldr ip, [pc, #100] @ 86dd4 <__cxa_atexit@plt+0x79a94> │ │ │ │ - add ip, pc, ip │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldm r5, {r0, lr} │ │ │ │ - sub r8, r6, #19 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str ip, [r2, #4] │ │ │ │ - add r2, r2, #8 │ │ │ │ - stm r2, {r0, r3, r9, sl, lr} │ │ │ │ - ldr r5, [pc, #68] @ 86dd8 <__cxa_atexit@plt+0x79a98> │ │ │ │ - add r5, pc, r5 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq ip, pc, #180, 6 @ 0xd0000002 │ │ │ │ + orrseq ip, pc, #168, 6 @ 0xa0000002 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sl, fp, #236, 16 @ 0xec0000 │ │ │ │ + biceq sl, fp, #236, 16 @ 0xec0000 │ │ │ │ + biceq sl, fp, #36, 10 @ 0x9000000 │ │ │ │ + orrseq ip, pc, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 836ec <__cxa_atexit@plt+0x763ac> │ │ │ │ + ldr r2, [pc, #36] @ 836f4 <__cxa_atexit@plt+0x763b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 836f8 <__cxa_atexit@plt+0x763b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #56] @ 86ddc <__cxa_atexit@plt+0x79a9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 86dbc <__cxa_atexit@plt+0x79a7c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 86dd0 <__cxa_atexit@plt+0x79a90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc880 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, pc, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - orrseq r1, pc, #20, 8 @ 0x14000000 │ │ │ │ - orrseq r1, pc, #8, 16 @ 0x80000 │ │ │ │ + biceq sl, fp, #184, 8 @ 0xb8000000 │ │ │ │ + biceq sl, fp, #104, 16 @ 0x680000 │ │ │ │ + orrseq ip, pc, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86e68 <__cxa_atexit@plt+0x79b28> │ │ │ │ - ldr r2, [pc, #136] @ 86e84 <__cxa_atexit@plt+0x79b44> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 837cc <__cxa_atexit@plt+0x7648c> │ │ │ │ + ldr r3, [pc, #204] @ 837e8 <__cxa_atexit@plt+0x764a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 86e88 <__cxa_atexit@plt+0x79b48> │ │ │ │ + ldr r1, [pc, #196] @ 837ec <__cxa_atexit@plt+0x764ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 86e5c <__cxa_atexit@plt+0x79b1c> │ │ │ │ + beq 83770 <__cxa_atexit@plt+0x76430> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 86e70 <__cxa_atexit@plt+0x79b30> │ │ │ │ - ldr r3, [pc, #88] @ 86e8c <__cxa_atexit@plt+0x79b4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 86e90 <__cxa_atexit@plt+0x79b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 837d4 <__cxa_atexit@plt+0x76494> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 8377c <__cxa_atexit@plt+0x7643c> │ │ │ │ + ldr r7, [pc, #144] @ 837f0 <__cxa_atexit@plt+0x764b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #136] @ 837f4 <__cxa_atexit@plt+0x764b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 837f8 <__cxa_atexit@plt+0x764b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #100] @ 837fc <__cxa_atexit@plt+0x764bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #96] @ 83800 <__cxa_atexit@plt+0x764c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #88] @ 83804 <__cxa_atexit@plt+0x764c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r7, fp, #144, 26 @ 0x2400 │ │ │ │ - biceq r7, fp, #116, 26 @ 0x1d00 │ │ │ │ - biceq r8, fp, #36 @ 0x24 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + biceq sl, fp, #96, 8 @ 0x60000000 │ │ │ │ + orrseq ip, pc, #124, 4 @ 0xc0000007 │ │ │ │ + orrseq ip, pc, #112, 4 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq sl, fp, #168, 14 @ 0x2a00000 │ │ │ │ + biceq sl, fp, #168, 14 @ 0x2a00000 │ │ │ │ + biceq sl, fp, #224, 6 @ 0x80000003 │ │ │ │ + orrseq ip, pc, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 86edc <__cxa_atexit@plt+0x79b9c> │ │ │ │ - ldr r2, [pc, #48] @ 86ee8 <__cxa_atexit@plt+0x79ba8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 86eec <__cxa_atexit@plt+0x79bac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83898 <__cxa_atexit@plt+0x76558> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne 83848 <__cxa_atexit@plt+0x76508> │ │ │ │ + ldr r7, [pc, #112] @ 838a8 <__cxa_atexit@plt+0x76568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #104] @ 838ac <__cxa_atexit@plt+0x7656c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, fp, #240, 24 @ 0xf000 │ │ │ │ - biceq r7, fp, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86f24 <__cxa_atexit@plt+0x79be4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 86f2c <__cxa_atexit@plt+0x79bec> │ │ │ │ + ldr r2, [pc, #96] @ 838b0 <__cxa_atexit@plt+0x76570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #80] @ 838b4 <__cxa_atexit@plt+0x76574> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 838b8 <__cxa_atexit@plt+0x76578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #68] @ 838bc <__cxa_atexit@plt+0x7657c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r7, fp, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86f88 <__cxa_atexit@plt+0x79c48> │ │ │ │ - ldr lr, [pc, #68] @ 86f90 <__cxa_atexit@plt+0x79c50> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq ip, pc, #164, 2 @ 0x29 │ │ │ │ + orrseq ip, pc, #152, 2 @ 0x26 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + biceq sl, fp, #220, 12 @ 0xdc00000 │ │ │ │ + biceq sl, fp, #220, 12 @ 0xdc00000 │ │ │ │ + biceq sl, fp, #20, 6 @ 0x50000000 │ │ │ │ + orrseq ip, pc, #48, 2 │ │ │ │ + andeq r0, r2, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 83944 <__cxa_atexit@plt+0x76604> │ │ │ │ + ldr lr, [pc, #108] @ 83950 <__cxa_atexit@plt+0x76610> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 86f94 <__cxa_atexit@plt+0x79c54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r2, [pc, #92] @ 83954 <__cxa_atexit@plt+0x76614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + ldr r1, [r7, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + sub lr, r3, #24 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ tst r2, #3 │ │ │ │ - beq 86f78 <__cxa_atexit@plt+0x79c38> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + beq 83938 <__cxa_atexit@plt+0x765f8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 83964 <__cxa_atexit@plt+0x76624> │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r7, fp, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq sl, fp, #144, 4 │ │ │ │ + orrseq ip, pc, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83aa8 <__cxa_atexit@plt+0x76768> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 839e4 <__cxa_atexit@plt+0x766a4> │ │ │ │ + ldr r7, [pc, #308] @ 83acc <__cxa_atexit@plt+0x7678c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + ldr lr, [pc, #292] @ 83ad0 <__cxa_atexit@plt+0x76790> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #288] @ 83ad4 <__cxa_atexit@plt+0x76794> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #280] @ 83ad8 <__cxa_atexit@plt+0x76798> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86fe0 <__cxa_atexit@plt+0x79ca0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 86fe8 <__cxa_atexit@plt+0x79ca8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bne 83a9c <__cxa_atexit@plt+0x7675c> │ │ │ │ + ldr lr, [r1, #11] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + cmp r0, lr │ │ │ │ + bge 83a50 <__cxa_atexit@plt+0x76710> │ │ │ │ + ldr r7, [pc, #184] @ 83abc <__cxa_atexit@plt+0x7677c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + ldr lr, [pc, #168] @ 83ac0 <__cxa_atexit@plt+0x76780> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #164] @ 83ac4 <__cxa_atexit@plt+0x76784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #156] @ 83ac8 <__cxa_atexit@plt+0x76788> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + bne 83a9c <__cxa_atexit@plt+0x7675c> │ │ │ │ + ldr r7, [pc, #88] @ 83ab4 <__cxa_atexit@plt+0x76774> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 83ab8 <__cxa_atexit@plt+0x76778> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r9, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r3, r3, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r7, fp, #200, 22 @ 0x32000 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + biceq sl, fp, #200, 8 @ 0xc8000000 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + biceq sl, fp, #28, 10 @ 0x7000000 │ │ │ │ + biceq sl, fp, #120, 2 │ │ │ │ + biceq sl, fp, #96, 2 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + biceq sl, fp, #136, 10 @ 0x22000000 │ │ │ │ + biceq sl, fp, #228, 2 @ 0x39 │ │ │ │ + biceq sl, fp, #204, 2 @ 0x33 │ │ │ │ + orrseq fp, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87060 <__cxa_atexit@plt+0x79d20> │ │ │ │ - ldr r3, [pc, #92] @ 87068 <__cxa_atexit@plt+0x79d28> │ │ │ │ + bhi 83b68 <__cxa_atexit@plt+0x76828> │ │ │ │ + ldr r3, [pc, #112] @ 83b70 <__cxa_atexit@plt+0x76830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, r9} │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + stmib r7, {r2, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 87048 <__cxa_atexit@plt+0x79d08> │ │ │ │ - ldr r3, [pc, #60] @ 8706c <__cxa_atexit@plt+0x79d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 83b50 <__cxa_atexit@plt+0x76810> │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r2, [pc, #76] @ 83b74 <__cxa_atexit@plt+0x76834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87058 <__cxa_atexit@plt+0x79d18> │ │ │ │ - b 870ac <__cxa_atexit@plt+0x79d6c> │ │ │ │ + beq 83b60 <__cxa_atexit@plt+0x76820> │ │ │ │ + b 83bd0 <__cxa_atexit@plt+0x76890> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 870a0 <__cxa_atexit@plt+0x79d60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + orrseq fp, pc, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr lr, [pc, #40] @ 83bc0 <__cxa_atexit@plt+0x76880> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, r1, r3} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 87098 <__cxa_atexit@plt+0x79d58> │ │ │ │ - b 870ac <__cxa_atexit@plt+0x79d6c> │ │ │ │ + beq 83bb8 <__cxa_atexit@plt+0x76878> │ │ │ │ + b 83bd0 <__cxa_atexit@plt+0x76890> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + orrseq fp, pc, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 87118 <__cxa_atexit@plt+0x79dd8> │ │ │ │ - add r6, sl, #32 │ │ │ │ + bne 83c44 <__cxa_atexit@plt+0x76904> │ │ │ │ + add r6, r8, #40 @ 0x28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 87154 <__cxa_atexit@plt+0x79e14> │ │ │ │ - ldr r3, [pc, #140] @ 87174 <__cxa_atexit@plt+0x79e34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #136] @ 87178 <__cxa_atexit@plt+0x79e38> │ │ │ │ + bcc 83c6c <__cxa_atexit@plt+0x7692c> │ │ │ │ + ldr lr, [pc, #128] @ 83c88 <__cxa_atexit@plt+0x76948> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #28 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr ip, [r3, #6] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + ldmib r5, {r0, lr} │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r9, [r8, #8] │ │ │ │ + str ip, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + str r0, [r8, #20] │ │ │ │ + str r3, [r8, #24] │ │ │ │ + add r0, r8, #28 │ │ │ │ + stm r0, {r2, sl, lr} │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 8715c <__cxa_atexit@plt+0x79e1c> │ │ │ │ - ldr r3, [pc, #64] @ 8716c <__cxa_atexit@plt+0x79e2c> │ │ │ │ + bcc 83c74 <__cxa_atexit@plt+0x76934> │ │ │ │ + ldr r3, [pc, #44] @ 83c84 <__cxa_atexit@plt+0x76944> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #60] @ 87170 <__cxa_atexit@plt+0x79e30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - mov r8, sl │ │ │ │ - str r0, [r8, #12]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + b 83c78 <__cxa_atexit@plt+0x76938> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff404 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + orrseq fp, pc, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83d18 <__cxa_atexit@plt+0x769d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83d20 <__cxa_atexit@plt+0x769e0> │ │ │ │ + ldr ip, [pc, #120] @ 83d3c <__cxa_atexit@plt+0x769fc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #116] @ 83d40 <__cxa_atexit@plt+0x76a00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub lr, r6, #13 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r7, {r1, r9, sl, ip} │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + ldr r5, [pc, #80] @ 83d44 <__cxa_atexit@plt+0x76a04> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #28] │ │ │ │ + str r0, [r7, #32] │ │ │ │ + sub r1, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r2 │ │ │ │ + b 3fc6f0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + mov r6, r7 │ │ │ │ + b 83d28 <__cxa_atexit@plt+0x769e8> │ │ │ │ mov r7, #32 │ │ │ │ - b 87160 <__cxa_atexit@plt+0x79e20> │ │ │ │ - mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 83d38 <__cxa_atexit@plt+0x769f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orrseq fp, pc, #216, 24 @ 0xd800 │ │ │ │ + @ instruction: 0xffffef98 │ │ │ │ + @ instruction: 0xffffe0c4 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 83d68 <__cxa_atexit@plt+0x76a28> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + sub r7, r3, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83dc4 <__cxa_atexit@plt+0x76a84> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 83db0 <__cxa_atexit@plt+0x76a70> │ │ │ │ + ldr r3, [pc, #68] @ 83dd8 <__cxa_atexit@plt+0x76a98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83dbc <__cxa_atexit@plt+0x76a7c> │ │ │ │ + b 83de8 <__cxa_atexit@plt+0x76aa8> │ │ │ │ + ldmda r5, {r7, r8, r9} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 83ddc <__cxa_atexit@plt+0x76a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orrseq fp, pc, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [pc, #268] @ 83f00 <__cxa_atexit@plt+0x76bc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #264] @ 83f04 <__cxa_atexit@plt+0x76bc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, #260] @ 83f08 <__cxa_atexit@plt+0x76bc8> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r9, #1 │ │ │ │ + ldr ip, [pc, #252] @ 83f0c <__cxa_atexit@plt+0x76bcc> │ │ │ │ + add ip, pc, ip │ │ │ │ + b 83e2c <__cxa_atexit@plt+0x76aec> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 83ee4 <__cxa_atexit@plt+0x76ba4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + cmp r1, #9 │ │ │ │ + beq 83e80 <__cxa_atexit@plt+0x76b40> │ │ │ │ + cmp r1, #10 │ │ │ │ + bne 83ea4 <__cxa_atexit@plt+0x76b64> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 83ed8 <__cxa_atexit@plt+0x76b98> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 83e14 <__cxa_atexit@plt+0x76ad4> │ │ │ │ + b 83ef0 <__cxa_atexit@plt+0x76bb0> │ │ │ │ + str lr, [r5, #4] │ │ │ │ + sub r1, r3, #1 │ │ │ │ + and r1, r1, #7 │ │ │ │ + sub r1, r3, r1 │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + bne 83eb8 <__cxa_atexit@plt+0x76b78> │ │ │ │ + b 83ed8 <__cxa_atexit@plt+0x76b98> │ │ │ │ + add r1, r3, #1 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str ip, [r5, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 83ed8 <__cxa_atexit@plt+0x76b98> │ │ │ │ + str r7, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 83e14 <__cxa_atexit@plt+0x76ad4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + mov r9, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffffe8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + mov r3, #1 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 83f60 <__cxa_atexit@plt+0x76c20> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #44] @ 83f78 <__cxa_atexit@plt+0x76c38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83f70 <__cxa_atexit@plt+0x76c30> │ │ │ │ + b 83de8 <__cxa_atexit@plt+0x76aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + mov r9, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 83fbc <__cxa_atexit@plt+0x76c7c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 83fd0 <__cxa_atexit@plt+0x76c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83fc8 <__cxa_atexit@plt+0x76c88> │ │ │ │ + b 83de8 <__cxa_atexit@plt+0x76aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldmdb r5, {r7, r8, r9} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84014 <__cxa_atexit@plt+0x76cd4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 84028 <__cxa_atexit@plt+0x76ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 84020 <__cxa_atexit@plt+0x76ce0> │ │ │ │ + b 83de8 <__cxa_atexit@plt+0x76aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldmdb r5, {r7, r8, r9} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87204 <__cxa_atexit@plt+0x79ec4> │ │ │ │ - ldr r2, [pc, #136] @ 87220 <__cxa_atexit@plt+0x79ee0> │ │ │ │ + bhi 840b4 <__cxa_atexit@plt+0x76d74> │ │ │ │ + ldr r2, [pc, #136] @ 840d0 <__cxa_atexit@plt+0x76d90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 87224 <__cxa_atexit@plt+0x79ee4> │ │ │ │ + ldr r1, [pc, #128] @ 840d4 <__cxa_atexit@plt+0x76d94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 871f8 <__cxa_atexit@plt+0x79eb8> │ │ │ │ + beq 840a8 <__cxa_atexit@plt+0x76d68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 8720c <__cxa_atexit@plt+0x79ecc> │ │ │ │ - ldr r3, [pc, #88] @ 87228 <__cxa_atexit@plt+0x79ee8> │ │ │ │ + bcc 840bc <__cxa_atexit@plt+0x76d7c> │ │ │ │ + ldr r3, [pc, #88] @ 840d8 <__cxa_atexit@plt+0x76d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8722c <__cxa_atexit@plt+0x79eec> │ │ │ │ + ldr r1, [pc, #72] @ 840dc <__cxa_atexit@plt+0x76d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -124847,19345 +121695,20212 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r7, fp, #244, 18 @ 0x3d0000 │ │ │ │ - biceq r7, fp, #216, 18 @ 0x360000 │ │ │ │ - biceq r7, fp, #136, 24 @ 0x8800 │ │ │ │ + biceq r9, fp, #52, 22 @ 0xd000 │ │ │ │ + biceq r9, fp, #24, 22 @ 0x6000 │ │ │ │ + biceq r9, fp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87278 <__cxa_atexit@plt+0x79f38> │ │ │ │ - ldr r2, [pc, #48] @ 87284 <__cxa_atexit@plt+0x79f44> │ │ │ │ + bcc 84128 <__cxa_atexit@plt+0x76de8> │ │ │ │ + ldr r2, [pc, #48] @ 84134 <__cxa_atexit@plt+0x76df4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 87288 <__cxa_atexit@plt+0x79f48> │ │ │ │ + ldr r1, [pc, #32] @ 84138 <__cxa_atexit@plt+0x76df8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, fp, #84, 18 @ 0x150000 │ │ │ │ - biceq r7, fp, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, fp, #148, 20 @ 0x94000 │ │ │ │ + biceq r9, fp, #28, 28 @ 0x1c0 │ │ │ │ + orrseq fp, pc, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 872c0 <__cxa_atexit@plt+0x79f80> │ │ │ │ + bhi 84178 <__cxa_atexit@plt+0x76e38> │ │ │ │ + ldr r2, [pc, #36] @ 84180 <__cxa_atexit@plt+0x76e40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 84184 <__cxa_atexit@plt+0x76e44> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 872c8 <__cxa_atexit@plt+0x79f88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r7, fp, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87324 <__cxa_atexit@plt+0x79fe4> │ │ │ │ - ldr lr, [pc, #68] @ 8732c <__cxa_atexit@plt+0x79fec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 87330 <__cxa_atexit@plt+0x79ff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 87314 <__cxa_atexit@plt+0x79fd4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r7, fp, #160, 16 @ 0xa00000 │ │ │ │ + biceq r9, fp, #44, 20 @ 0x2c000 │ │ │ │ + biceq r9, fp, #60, 26 @ 0xf00 │ │ │ │ + orrseq fp, pc, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8737c <__cxa_atexit@plt+0x7a03c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 87384 <__cxa_atexit@plt+0x7a044> │ │ │ │ + bhi 841f4 <__cxa_atexit@plt+0x76eb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 84200 <__cxa_atexit@plt+0x76ec0> │ │ │ │ + ldr r1, [pc, #84] @ 84210 <__cxa_atexit@plt+0x76ed0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #76] @ 84214 <__cxa_atexit@plt+0x76ed4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #64] @ 84218 <__cxa_atexit@plt+0x76ed8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r1, r5} │ │ │ │ + ldr r5, [pc, #56] @ 8421c <__cxa_atexit@plt+0x76edc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, fp, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r9, fp, #204, 18 @ 0x330000 │ │ │ │ + biceq r9, fp, #208, 18 @ 0x340000 │ │ │ │ + biceq r9, fp, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r9, fp, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 873fc <__cxa_atexit@plt+0x7a0bc> │ │ │ │ - ldr r3, [pc, #92] @ 87404 <__cxa_atexit@plt+0x7a0c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 873e4 <__cxa_atexit@plt+0x7a0a4> │ │ │ │ - ldr r3, [pc, #60] @ 87408 <__cxa_atexit@plt+0x7a0c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 873f4 <__cxa_atexit@plt+0x7a0b4> │ │ │ │ - b 87448 <__cxa_atexit@plt+0x7a108> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 8425c <__cxa_atexit@plt+0x76f1c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r2, [pc, #28] @ 84264 <__cxa_atexit@plt+0x76f24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ 84268 <__cxa_atexit@plt+0x76f28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 83d68 <__cxa_atexit@plt+0x76a28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r9, fp, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 8743c <__cxa_atexit@plt+0x7a0fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 87434 <__cxa_atexit@plt+0x7a0f4> │ │ │ │ - b 87448 <__cxa_atexit@plt+0x7a108> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 842bc <__cxa_atexit@plt+0x76f7c> │ │ │ │ + ldr lr, [pc, #60] @ 842d4 <__cxa_atexit@plt+0x76f94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 874b4 <__cxa_atexit@plt+0x7a174> │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 874f0 <__cxa_atexit@plt+0x7a1b0> │ │ │ │ - ldr r3, [pc, #140] @ 87510 <__cxa_atexit@plt+0x7a1d0> │ │ │ │ + ldr r3, [pc, #20] @ 842d8 <__cxa_atexit@plt+0x76f98> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #136] @ 87514 <__cxa_atexit@plt+0x7a1d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 874f8 <__cxa_atexit@plt+0x7a1b8> │ │ │ │ - ldr r3, [pc, #64] @ 87508 <__cxa_atexit@plt+0x7a1c8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq r9, fp, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84320 <__cxa_atexit@plt+0x76fe0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 84338 <__cxa_atexit@plt+0x76ff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8433c <__cxa_atexit@plt+0x76ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #60] @ 8750c <__cxa_atexit@plt+0x7a1cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - mov r8, sl │ │ │ │ - str r0, [r8, #12]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #32 │ │ │ │ - b 874fc <__cxa_atexit@plt+0x7a1bc> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - orrseq r1, pc, #152 @ 0x98 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, fp │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 87604 <__cxa_atexit@plt+0x7a2c4> │ │ │ │ - str r7, [sp] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - ldr r9, [pc, #244] @ 87644 <__cxa_atexit@plt+0x7a304> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, #240] @ 87648 <__cxa_atexit@plt+0x7a308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r1], #-4 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr fp, [r3, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - str r0, [r3] │ │ │ │ - stmib r2, {r9, fp} │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str r8, [r2, #24] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - cmp ip, r1 │ │ │ │ - mov fp, ip │ │ │ │ - bhi 87628 <__cxa_atexit@plt+0x7a2e8> │ │ │ │ - add r6, r2, #48 @ 0x30 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 87620 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr ip, [pc, #168] @ 87654 <__cxa_atexit@plt+0x7a314> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #164] @ 87658 <__cxa_atexit@plt+0x7a318> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 8765c <__cxa_atexit@plt+0x7a31c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str ip, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #44] @ 0x2c │ │ │ │ - str sl, [r2, #48] @ 0x30 │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov sl, r0 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #68] @ 87650 <__cxa_atexit@plt+0x7a310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 8764c <__cxa_atexit@plt+0x7a30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - orrseq r0, pc, #140, 30 @ 0x230 │ │ │ │ - orrseq r0, pc, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0xfffff630 │ │ │ │ - orrseq r0, pc, #244, 22 @ 0x3d000 │ │ │ │ - orrseq r0, pc, #240, 30 @ 0x3c0 │ │ │ │ - orrseq r0, pc, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 8768c <__cxa_atexit@plt+0x7a34c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 87690 <__cxa_atexit@plt+0x7a350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq r0, pc, #100, 30 @ 0x190 │ │ │ │ - biceq r7, fp, #200, 12 @ 0xc800000 │ │ │ │ + b 3fc4b8 <__cxa_atexit@plt+0x3ef178> │ │ │ │ + biceq r9, fp, #60, 24 @ 0x3c00 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8771c <__cxa_atexit@plt+0x7a3dc> │ │ │ │ - ldr r2, [pc, #136] @ 87738 <__cxa_atexit@plt+0x7a3f8> │ │ │ │ + bhi 843c4 <__cxa_atexit@plt+0x77084> │ │ │ │ + ldr r2, [pc, #132] @ 843e0 <__cxa_atexit@plt+0x770a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8773c <__cxa_atexit@plt+0x7a3fc> │ │ │ │ + ldr r1, [pc, #124] @ 843e4 <__cxa_atexit@plt+0x770a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87710 <__cxa_atexit@plt+0x7a3d0> │ │ │ │ + beq 843b8 <__cxa_atexit@plt+0x77078> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 87724 <__cxa_atexit@plt+0x7a3e4> │ │ │ │ - ldr r3, [pc, #88] @ 87740 <__cxa_atexit@plt+0x7a400> │ │ │ │ + bcc 843cc <__cxa_atexit@plt+0x7708c> │ │ │ │ + ldr r3, [pc, #84] @ 843e8 <__cxa_atexit@plt+0x770a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 87744 <__cxa_atexit@plt+0x7a404> │ │ │ │ + ldr r1, [pc, #76] @ 843ec <__cxa_atexit@plt+0x770ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r7, fp, #220, 8 @ 0xdc000000 │ │ │ │ - biceq r7, fp, #192, 8 @ 0xc0000000 │ │ │ │ - biceq r7, fp, #112, 14 @ 0x1c00000 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq r9, fp, #32, 16 @ 0x200000 │ │ │ │ + biceq r9, fp, #4, 16 @ 0x40000 │ │ │ │ + biceq r9, fp, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87790 <__cxa_atexit@plt+0x7a450> │ │ │ │ - ldr r2, [pc, #48] @ 8779c <__cxa_atexit@plt+0x7a45c> │ │ │ │ + bcc 84434 <__cxa_atexit@plt+0x770f4> │ │ │ │ + ldr r2, [pc, #44] @ 84440 <__cxa_atexit@plt+0x77100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 877a0 <__cxa_atexit@plt+0x7a460> │ │ │ │ + ldr r1, [pc, #36] @ 84444 <__cxa_atexit@plt+0x77104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r7, fp, #60, 8 @ 0x3c000000 │ │ │ │ - biceq r7, fp, #236, 12 @ 0xec00000 │ │ │ │ - orrseq r0, pc, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, fp, #132, 14 @ 0x2100000 │ │ │ │ + biceq r9, fp, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 877f8 <__cxa_atexit@plt+0x7a4b8> │ │ │ │ - ldr r2, [pc, #60] @ 87800 <__cxa_atexit@plt+0x7a4c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ + bhi 844dc <__cxa_atexit@plt+0x7719c> │ │ │ │ + ldr lr, [pc, #148] @ 844fc <__cxa_atexit@plt+0x771bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #136] @ 84500 <__cxa_atexit@plt+0x771c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 877ec <__cxa_atexit@plt+0x7a4ac> │ │ │ │ - ldr r3, [pc, #40] @ 87804 <__cxa_atexit@plt+0x7a4c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ + beq 844d0 <__cxa_atexit@plt+0x77190> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 844e8 <__cxa_atexit@plt+0x771a8> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr lr, [pc, #84] @ 84504 <__cxa_atexit@plt+0x771c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r7, fp, #204, 6 @ 0x30000003 │ │ │ │ - orrseq r0, pc, #16, 28 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 87830 <__cxa_atexit@plt+0x7a4f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - biceq r7, fp, #140, 6 @ 0x30000002 │ │ │ │ - orrseq r0, pc, #228, 26 @ 0x3900 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r9, fp, #16, 14 @ 0x400000 │ │ │ │ + biceq r9, fp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8788c <__cxa_atexit@plt+0x7a54c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87898 <__cxa_atexit@plt+0x7a558> │ │ │ │ - ldr r2, [pc, #64] @ 878a8 <__cxa_atexit@plt+0x7a568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 878ac <__cxa_atexit@plt+0x7a56c> │ │ │ │ + bcc 8454c <__cxa_atexit@plt+0x7720c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ 84558 <__cxa_atexit@plt+0x77218> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r9, fp, #8, 20 @ 0x8000 │ │ │ │ + orrseq fp, pc, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 845c8 <__cxa_atexit@plt+0x77288> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 845d4 <__cxa_atexit@plt+0x77294> │ │ │ │ + ldr r1, [pc, #84] @ 845e4 <__cxa_atexit@plt+0x772a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r5, [pc, #76] @ 845e8 <__cxa_atexit@plt+0x772a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #64] @ 845ec <__cxa_atexit@plt+0x772ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r1, r5} │ │ │ │ + ldr r5, [pc, #56] @ 845f0 <__cxa_atexit@plt+0x772b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - biceq r7, fp, #40, 6 @ 0xa0000000 │ │ │ │ - orrseq r0, pc, #100, 26 @ 0x1900 │ │ │ │ + biceq r9, fp, #248, 10 @ 0x3e000000 │ │ │ │ + biceq r9, fp, #252, 10 @ 0x3f000000 │ │ │ │ + biceq r9, fp, #224, 10 @ 0x38000000 │ │ │ │ + biceq r9, fp, #236, 16 @ 0xec0000 │ │ │ │ + orrseq fp, pc, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87938 <__cxa_atexit@plt+0x7a5f8> │ │ │ │ - ldr r1, [pc, #108] @ 87948 <__cxa_atexit@plt+0x7a608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 8794c <__cxa_atexit@plt+0x7a60c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 87950 <__cxa_atexit@plt+0x7a610> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #41 @ 0x29 │ │ │ │ - add r0, r2, #768 @ 0x300 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr sl, [pc, #76] @ 87954 <__cxa_atexit@plt+0x7a614> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - biceq r7, fp, #180, 4 @ 0x4000000b │ │ │ │ - biceq r7, fp, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 879b0 <__cxa_atexit@plt+0x7a670> │ │ │ │ - ldr lr, [pc, #68] @ 879b8 <__cxa_atexit@plt+0x7a678> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 879bc <__cxa_atexit@plt+0x7a67c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 879a0 <__cxa_atexit@plt+0x7a660> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8463c <__cxa_atexit@plt+0x772fc> │ │ │ │ + ldr r7, [pc, #52] @ 8464c <__cxa_atexit@plt+0x7730c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 84630 <__cxa_atexit@plt+0x772f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 84660 <__cxa_atexit@plt+0x77320> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r7, fp, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #12] @ 84650 <__cxa_atexit@plt+0x77310> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, pc, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87a28 <__cxa_atexit@plt+0x7a6e8> │ │ │ │ - ldr r2, [pc, #60] @ 87a30 <__cxa_atexit@plt+0x7a6f0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq fp, pc, #0, 8 │ │ │ │ + orrseq fp, pc, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 846a4 <__cxa_atexit@plt+0x77364> │ │ │ │ + ldr r6, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #116] @ 846f8 <__cxa_atexit@plt+0x773b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stm r5, {r3, r6} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 846dc <__cxa_atexit@plt+0x7739c> │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r9 │ │ │ │ + b 84710 <__cxa_atexit@plt+0x773d0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 846ec <__cxa_atexit@plt+0x773ac> │ │ │ │ + ldr r7, [pc, #64] @ 846fc <__cxa_atexit@plt+0x773bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r9, [sl, #8] │ │ │ │ + ldr r7, [pc, #52] @ 84700 <__cxa_atexit@plt+0x773c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + biceq r9, fp, #204, 8 @ 0xcc000000 │ │ │ │ + orrseq fp, pc, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8482c <__cxa_atexit@plt+0x774ec> │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldr r4, [r2, #11] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r0, [pc, #248] @ 84840 <__cxa_atexit@plt+0x77500> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [r1, #3] │ │ │ │ + ldr r4, [r1, #7] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r1, #11] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr sl, [pc, #224] @ 84844 <__cxa_atexit@plt+0x77504> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r4, [pc, #212] @ 84848 <__cxa_atexit@plt+0x77508> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add sl, sl, #2 │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ + ldr fp, [pc, #200] @ 8484c <__cxa_atexit@plt+0x7750c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r8, [pc, #192] @ 84850 <__cxa_atexit@plt+0x77510> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + sub r0, r6, #25 │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r4, [pc, #148] @ 84854 <__cxa_atexit@plt+0x77514> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #128] @ 84858 <__cxa_atexit@plt+0x77518> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub r3, r6, #7 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 87a1c <__cxa_atexit@plt+0x7a6dc> │ │ │ │ - ldr r3, [pc, #40] @ 87a34 <__cxa_atexit@plt+0x7a6f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ + beq 8481c <__cxa_atexit@plt+0x774dc> │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 84868 <__cxa_atexit@plt+0x77528> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r7, fp, #156, 2 @ 0x27 │ │ │ │ - orrseq r0, pc, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + orrseq fp, pc, #88, 4 @ 0x80000005 │ │ │ │ + biceq r9, fp, #192, 14 @ 0x3000000 │ │ │ │ + biceq r9, fp, #36, 14 @ 0x900000 │ │ │ │ + biceq r9, fp, #252, 6 @ 0xf0000003 │ │ │ │ + biceq r9, fp, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orrseq fp, pc, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 87a60 <__cxa_atexit@plt+0x7a720> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - biceq r7, fp, #92, 2 │ │ │ │ - orrseq r0, pc, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87abc <__cxa_atexit@plt+0x7a77c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87ac8 <__cxa_atexit@plt+0x7a788> │ │ │ │ - ldr r2, [pc, #64] @ 87ad8 <__cxa_atexit@plt+0x7a798> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 848c8 <__cxa_atexit@plt+0x77588> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #96] @ 848e4 <__cxa_atexit@plt+0x775a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 848d8 <__cxa_atexit@plt+0x77598> │ │ │ │ + ldr r2, [pc, #64] @ 848e8 <__cxa_atexit@plt+0x775a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 87adc <__cxa_atexit@plt+0x7a79c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 848d8 <__cxa_atexit@plt+0x77598> │ │ │ │ + mov r5, r3 │ │ │ │ + b 84934 <__cxa_atexit@plt+0x775f4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - biceq r7, fp, #248 @ 0xf8 │ │ │ │ - orrseq r0, pc, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87b90 <__cxa_atexit@plt+0x7a850> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr ip, [pc, #116] @ 87b98 <__cxa_atexit@plt+0x7a858> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add r1, r7, #8 │ │ │ │ - stm r1, {r0, r3, r6} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r9, [r7, #32] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 87b70 <__cxa_atexit@plt+0x7a830> │ │ │ │ - ldr r3, [pc, #72] @ 87b9c <__cxa_atexit@plt+0x7a85c> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orrseq fp, pc, #68, 2 │ │ │ │ + andeq r0, r0, lr, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 84924 <__cxa_atexit@plt+0x775e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ tst r7, #3 │ │ │ │ - beq 87b84 <__cxa_atexit@plt+0x7a844> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 87be4 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 8491c <__cxa_atexit@plt+0x775dc> │ │ │ │ + b 84934 <__cxa_atexit@plt+0x775f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orrseq r0, pc, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + orrseq fp, pc, #8, 2 │ │ │ │ + andeq r4, r0, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 87bd4 <__cxa_atexit@plt+0x7a894> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84a40 <__cxa_atexit@plt+0x77700> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 84984 <__cxa_atexit@plt+0x77644> │ │ │ │ + ldr r3, [pc, #244] @ 84a50 <__cxa_atexit@plt+0x77710> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87bcc <__cxa_atexit@plt+0x7a88c> │ │ │ │ - b 87be4 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ + beq 84a38 <__cxa_atexit@plt+0x776f8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #56] @ 0x38 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 84a90 <__cxa_atexit@plt+0x77750> │ │ │ │ + ldr r2, [pc, #200] @ 84a54 <__cxa_atexit@plt+0x77714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #192] @ 84a58 <__cxa_atexit@plt+0x77718> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + str r2, [sp] │ │ │ │ + sub sl, r3, #50 @ 0x32 │ │ │ │ + ldr r2, [pc, #172] @ 84a5c <__cxa_atexit@plt+0x7771c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr ip, [pc, #164] @ 84a60 <__cxa_atexit@plt+0x77720> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #56] @ 0x38 │ │ │ │ + sub lr, r3, #30 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #120] @ 84a64 <__cxa_atexit@plt+0x77724> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r7, [pc, #88] @ 84a68 <__cxa_atexit@plt+0x77728> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #60 @ 0x3c │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r0, pc, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + biceq r9, fp, #0, 4 │ │ │ │ + biceq r9, fp, #248, 8 @ 0xf8000000 │ │ │ │ + biceq r9, fp, #208, 2 @ 0x34 │ │ │ │ + biceq r9, fp, #72, 10 @ 0x12000000 │ │ │ │ + biceq r9, fp, #68, 10 @ 0x11000000 │ │ │ │ + orrseq sl, pc, #196, 30 @ 0x310 │ │ │ │ + andeq r6, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 87c68 <__cxa_atexit@plt+0x7a928> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 87cf4 <__cxa_atexit@plt+0x7a9b4> │ │ │ │ - ldr r3, [pc, #272] @ 87d2c <__cxa_atexit@plt+0x7a9ec> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #56] @ 0x38 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 84a90 <__cxa_atexit@plt+0x77750> │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ + and r3, r6, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84b10 <__cxa_atexit@plt+0x777d0> │ │ │ │ + ldr r3, [pc, #276] @ 84bc8 <__cxa_atexit@plt+0x77888> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #268] @ 87d30 <__cxa_atexit@plt+0x7a9f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - ldr r0, [pc, #248] @ 87d34 <__cxa_atexit@plt+0x7a9f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #41 @ 0x29 │ │ │ │ - add r0, r0, #768 @ 0x300 │ │ │ │ - ldr sl, [pc, #236] @ 87d38 <__cxa_atexit@plt+0x7a9f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r3, r2 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - b 87ce4 <__cxa_atexit@plt+0x7a9a4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr lr, [r1, #28]! │ │ │ │ - ldr sl, [r1, #-16] │ │ │ │ - ldr r6, [r1, #-12] │ │ │ │ - ldr r0, [r1, #-4] │ │ │ │ + ldr r2, [r6, #2] │ │ │ │ + ldr r1, [r6, #6] │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [r6, #-4]! │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 84b88 <__cxa_atexit@plt+0x77848> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84b98 <__cxa_atexit@plt+0x77858> │ │ │ │ + ldr r3, [pc, #232] @ 84bcc <__cxa_atexit@plt+0x7788c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 84b88 <__cxa_atexit@plt+0x77848> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, sl │ │ │ │ + b 84c48 <__cxa_atexit@plt+0x77908> │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - stm r1, {r6, r7} │ │ │ │ - str r0, [r1, #8] │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ + add r6, sl, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 87d04 <__cxa_atexit@plt+0x7a9c4> │ │ │ │ - ldr r0, [pc, #128] @ 87d1c <__cxa_atexit@plt+0x7a9dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #124] @ 87d20 <__cxa_atexit@plt+0x7a9e0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #120] @ 87d24 <__cxa_atexit@plt+0x7a9e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #41 @ 0x29 │ │ │ │ - add r3, r3, #768 @ 0x300 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [lr, #4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 87d28 <__cxa_atexit@plt+0x7a9e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - mov r0, r2 │ │ │ │ - str sl, [r0, #12]! │ │ │ │ - add sl, r2, #20 │ │ │ │ - stm sl, {r1, r8, lr} │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov sl, r2 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, lr │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - biceq r6, fp, #244, 28 @ 0xf40 │ │ │ │ - biceq r6, fp, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - biceq r6, fp, #100, 30 @ 0x190 │ │ │ │ - biceq r6, fp, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87d94 <__cxa_atexit@plt+0x7aa54> │ │ │ │ - ldr lr, [pc, #68] @ 87d9c <__cxa_atexit@plt+0x7aa5c> │ │ │ │ + bcc 84bac <__cxa_atexit@plt+0x7786c> │ │ │ │ + ldr r8, [pc, #164] @ 84bd0 <__cxa_atexit@plt+0x77890> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #12 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r8, [sl, #4]! │ │ │ │ + ldr lr, [pc, #144] @ 84bd4 <__cxa_atexit@plt+0x77894> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 87da0 <__cxa_atexit@plt+0x7aa60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 87d84 <__cxa_atexit@plt+0x7aa44> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, fp, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr ip, [r5, #36] @ 0x24 │ │ │ │ + str r8, [sl, #8] │ │ │ │ + add r9, sl, #12 │ │ │ │ + stm r9, {r0, r2, r3} │ │ │ │ + str sl, [sl, #32] │ │ │ │ + str r7, [sl, #44] @ 0x2c │ │ │ │ + str r1, [sl, #48] @ 0x30 │ │ │ │ + str sl, [sl, #52] @ 0x34 │ │ │ │ + mov r9, sl │ │ │ │ + ldr r0, [pc, #100] @ 84bd8 <__cxa_atexit@plt+0x77898> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #36]! @ 0x24 │ │ │ │ + str lr, [sl, #24]! │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r7, ip │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - orrseq r0, pc, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87e0c <__cxa_atexit@plt+0x7aacc> │ │ │ │ - ldr r2, [pc, #60] @ 87e14 <__cxa_atexit@plt+0x7aad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r6, sl │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r3, [pc, #16] @ 84bc4 <__cxa_atexit@plt+0x77884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #56 @ 0x38 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl #9 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xfffff6f8 │ │ │ │ + @ instruction: 0xfffff800 │ │ │ │ + @ instruction: 0xfffff8d8 │ │ │ │ + orrseq sl, pc, #84, 28 @ 0x540 │ │ │ │ + andeq r1, r0, sp, lsl #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 84c20 <__cxa_atexit@plt+0x778e0> │ │ │ │ + ldr r3, [pc, #60] @ 84c38 <__cxa_atexit@plt+0x778f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ + str r1, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87e00 <__cxa_atexit@plt+0x7aac0> │ │ │ │ - ldr r3, [pc, #40] @ 87e18 <__cxa_atexit@plt+0x7aad8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ + beq 84c30 <__cxa_atexit@plt+0x778f0> │ │ │ │ + b 84c48 <__cxa_atexit@plt+0x77908> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r6, fp, #184, 26 @ 0x2e00 │ │ │ │ - orrseq r0, pc, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq sl, pc, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 87e44 <__cxa_atexit@plt+0x7ab04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - biceq r6, fp, #120, 26 @ 0x1e00 │ │ │ │ - orrseq r0, pc, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87ea0 <__cxa_atexit@plt+0x7ab60> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87eac <__cxa_atexit@plt+0x7ab6c> │ │ │ │ - ldr r2, [pc, #64] @ 87ebc <__cxa_atexit@plt+0x7ab7c> │ │ │ │ + ldr r2, [pc, #316] @ 84d8c <__cxa_atexit@plt+0x77a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 87ec0 <__cxa_atexit@plt+0x7ab80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - biceq r6, fp, #20, 26 @ 0x500 │ │ │ │ - orrseq r0, pc, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87f4c <__cxa_atexit@plt+0x7ac0c> │ │ │ │ - ldr lr, [pc, #108] @ 87f54 <__cxa_atexit@plt+0x7ac14> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 87f34 <__cxa_atexit@plt+0x7abf4> │ │ │ │ - ldr r3, [pc, #60] @ 87f58 <__cxa_atexit@plt+0x7ac18> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #52] @ 0x34 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 84ca4 <__cxa_atexit@plt+0x77964> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 84cac <__cxa_atexit@plt+0x7796c> │ │ │ │ + ldr r3, [pc, #280] @ 84d94 <__cxa_atexit@plt+0x77a54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87f44 <__cxa_atexit@plt+0x7ac04> │ │ │ │ - b 87fa0 <__cxa_atexit@plt+0x7ac60> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 84ca4 <__cxa_atexit@plt+0x77964> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 84a90 <__cxa_atexit@plt+0x77750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orrseq r0, pc, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84d70 <__cxa_atexit@plt+0x77a30> │ │ │ │ + ldr r2, [pc, #208] @ 84d98 <__cxa_atexit@plt+0x77a58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #200] @ 84d9c <__cxa_atexit@plt+0x77a5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + sub sl, r3, #50 @ 0x32 │ │ │ │ + ldr r2, [pc, #180] @ 84da0 <__cxa_atexit@plt+0x77a60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr ip, [pc, #172] @ 84da4 <__cxa_atexit@plt+0x77a64> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + str r1, [sp] │ │ │ │ + sub lr, r3, #30 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #128] @ 84da8 <__cxa_atexit@plt+0x77a68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r7, [pc, #96] @ 84dac <__cxa_atexit@plt+0x77a6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [sp] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r6, [pc, #24] @ 84d90 <__cxa_atexit@plt+0x77a50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #68 @ 0x44 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + biceq r8, fp, #196, 28 @ 0xc40 │ │ │ │ + biceq r9, fp, #188, 2 @ 0x2f │ │ │ │ + biceq r8, fp, #148, 28 @ 0x940 │ │ │ │ + biceq r9, fp, #12, 4 @ 0xc0000000 │ │ │ │ + biceq r9, fp, #8, 4 @ 0x80000000 │ │ │ │ + orrseq sl, pc, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 87f90 <__cxa_atexit@plt+0x7ac50> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 84dfc <__cxa_atexit@plt+0x77abc> │ │ │ │ + ldr r3, [pc, #280] @ 84eec <__cxa_atexit@plt+0x77bac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 87f88 <__cxa_atexit@plt+0x7ac48> │ │ │ │ - b 87fa0 <__cxa_atexit@plt+0x7ac60> │ │ │ │ + beq 84ec4 <__cxa_atexit@plt+0x77b84> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 84a90 <__cxa_atexit@plt+0x77750> │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84ecc <__cxa_atexit@plt+0x77b8c> │ │ │ │ + ldr r2, [pc, #216] @ 84ef0 <__cxa_atexit@plt+0x77bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #208] @ 84ef4 <__cxa_atexit@plt+0x77bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + str r2, [sp] │ │ │ │ + sub sl, r3, #50 @ 0x32 │ │ │ │ + ldr r2, [pc, #188] @ 84ef8 <__cxa_atexit@plt+0x77bb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr ip, [pc, #180] @ 84efc <__cxa_atexit@plt+0x77bbc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #44] @ 0x2c │ │ │ │ + sub lr, r3, #30 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #136] @ 84f00 <__cxa_atexit@plt+0x77bc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r7, [pc, #104] @ 84f04 <__cxa_atexit@plt+0x77bc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r0, pc, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r6, [pc, #20] @ 84ee8 <__cxa_atexit@plt+0x77ba8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #68 @ 0x44 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + biceq r8, fp, #116, 26 @ 0x1d00 │ │ │ │ + biceq r9, fp, #108 @ 0x6c │ │ │ │ + biceq r8, fp, #68, 26 @ 0x1100 │ │ │ │ + biceq r9, fp, #188 @ 0xbc │ │ │ │ + biceq r9, fp, #184 @ 0xb8 │ │ │ │ + orrseq sl, pc, #40, 22 @ 0xa000 │ │ │ │ + andeq r2, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8802c <__cxa_atexit@plt+0x7acec> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 84a90 <__cxa_atexit@plt+0x77750> │ │ │ │ + orrseq sl, pc, #4, 22 @ 0x1000 │ │ │ │ + andeq sp, r0, fp, asr #27 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 880b0 <__cxa_atexit@plt+0x7ad70> │ │ │ │ - ldr r3, [pc, #276] @ 880ec <__cxa_atexit@plt+0x7adac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #272] @ 880f0 <__cxa_atexit@plt+0x7adb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - ldr r3, [pc, #248] @ 880f4 <__cxa_atexit@plt+0x7adb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #41 @ 0x29 │ │ │ │ - add r3, r3, #768 @ 0x300 │ │ │ │ - ldr r1, [pc, #236] @ 880f8 <__cxa_atexit@plt+0x7adb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, sl │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r0, [sl, #24] │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r1, [sl, #32] │ │ │ │ - str r3, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - b 880a4 <__cxa_atexit@plt+0x7ad64> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #20]! │ │ │ │ - ldr r6, [r2, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r2, {r6, r7} │ │ │ │ - str r6, [r2, #8] │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 880c0 <__cxa_atexit@plt+0x7ad80> │ │ │ │ - ldr r2, [pc, #132] @ 880dc <__cxa_atexit@plt+0x7ad9c> │ │ │ │ + bcc 85000 <__cxa_atexit@plt+0x77cc0> │ │ │ │ + ldr r2, [pc, #192] @ 8501c <__cxa_atexit@plt+0x77cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 880e0 <__cxa_atexit@plt+0x7ada0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #124] @ 880e4 <__cxa_atexit@plt+0x7ada4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #41 @ 0x29 │ │ │ │ - add r0, r7, #768 @ 0x300 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #100] @ 880e8 <__cxa_atexit@plt+0x7ada8> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #184] @ 85020 <__cxa_atexit@plt+0x77ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - mov r1, sl │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r3, [sl, #20] │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r1, [sl, #36] @ 0x24 │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + add r7, r2, #1 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + sub sl, r6, #50 @ 0x32 │ │ │ │ + ldr r2, [pc, #164] @ 85024 <__cxa_atexit@plt+0x77ce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr ip, [pc, #156] @ 85028 <__cxa_atexit@plt+0x77ce8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [sp] │ │ │ │ + sub lr, r6, #30 │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #112] @ 8502c <__cxa_atexit@plt+0x77cec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #80] @ 85030 <__cxa_atexit@plt+0x77cf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r7, sl, ip} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r7, [sp] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r7, [pc, #44] @ 85034 <__cxa_atexit@plt+0x77cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff608 │ │ │ │ + biceq r8, fp, #48, 24 @ 0x3000 │ │ │ │ + biceq r8, fp, #40, 30 @ 0xa0 │ │ │ │ + biceq r8, fp, #0, 24 │ │ │ │ + biceq r8, fp, #120, 30 @ 0x1e0 │ │ │ │ + biceq r8, fp, #116, 30 @ 0x1d0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r5, r1, ip, asr #30 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 850bc <__cxa_atexit@plt+0x77d7c> │ │ │ │ + ldr r8, [pc, #116] @ 850d4 <__cxa_atexit@plt+0x77d94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #12 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r8, [sl, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 850d8 <__cxa_atexit@plt+0x77d98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr ip, [r5, #36] @ 0x24 │ │ │ │ + str r8, [sl, #8] │ │ │ │ + add r9, sl, #12 │ │ │ │ + stm r9, {r0, r2, r3} │ │ │ │ + str sl, [sl, #32] │ │ │ │ + str r7, [sl, #44] @ 0x2c │ │ │ │ + str r1, [sl, #48] @ 0x30 │ │ │ │ + str sl, [sl, #52] @ 0x34 │ │ │ │ + mov r9, sl │ │ │ │ + ldr r0, [pc, #52] @ 850dc <__cxa_atexit@plt+0x77d9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #36]! @ 0x24 │ │ │ │ + str lr, [sl, #24]! │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r7, ip │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + ldr r3, [pc, #28] @ 850e0 <__cxa_atexit@plt+0x77da0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #56 @ 0x38 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff1c4 │ │ │ │ + @ instruction: 0xfffff2cc │ │ │ │ + @ instruction: 0xfffff3a4 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8513c <__cxa_atexit@plt+0x77dfc> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 85154 <__cxa_atexit@plt+0x77e14> │ │ │ │ + ldr r2, [pc, #100] @ 85180 <__cxa_atexit@plt+0x77e40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #96] @ 85184 <__cxa_atexit@plt+0x77e44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r0, [pc, #80] @ 85188 <__cxa_atexit@plt+0x77e48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 8517c <__cxa_atexit@plt+0x77e3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff640 │ │ │ │ - @ instruction: 0xfffff7dc │ │ │ │ - biceq r6, fp, #56, 22 @ 0xe000 │ │ │ │ - biceq r6, fp, #24, 22 @ 0x6000 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - biceq r6, fp, #164, 22 @ 0x29000 │ │ │ │ - biceq r6, fp, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 881bc <__cxa_atexit@plt+0x7ae7c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 881c4 <__cxa_atexit@plt+0x7ae84> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r1, #8] │ │ │ │ - mov fp, r9 │ │ │ │ - sub r9, r6, #41 @ 0x29 │ │ │ │ - str r9, [r1, #4] │ │ │ │ - ldr r9, [pc, #148] @ 881e4 <__cxa_atexit@plt+0x7aea4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub ip, r6, #13 │ │ │ │ - str ip, [r1, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 881e8 <__cxa_atexit@plt+0x7aea8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr ip, [pc, #128] @ 881ec <__cxa_atexit@plt+0x7aeac> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - str r8, [r2, #44] @ 0x2c │ │ │ │ - str r3, [r2, #48] @ 0x30 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - ldr r1, [pc, #100] @ 881f0 <__cxa_atexit@plt+0x7aeb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - add r1, r2, #12 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r2, [r2, #32] │ │ │ │ - add r9, ip, #2 │ │ │ │ - ldr r8, [pc, #68] @ 881f4 <__cxa_atexit@plt+0x7aeb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 881cc <__cxa_atexit@plt+0x7ae8c> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 881e0 <__cxa_atexit@plt+0x7aea0> │ │ │ │ + ldr r7, [pc, #24] @ 85174 <__cxa_atexit@plt+0x77e34> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #20] @ 85178 <__cxa_atexit@plt+0x77e38> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq r0, pc, #88, 8 @ 0x58000000 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - orrseq r0, pc, #164, 8 @ 0xa4000000 │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - orrseq r0, pc, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + orrseq sl, pc, #232, 16 @ 0xe80000 │ │ │ │ + orrseq sl, pc, #60, 10 @ 0xf000000 │ │ │ │ + orrseq sl, pc, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xfffff540 │ │ │ │ + orrseq sl, pc, #124, 10 @ 0x1f000000 │ │ │ │ + orrseq sl, pc, #104, 10 @ 0x1a000000 │ │ │ │ + orrseq sl, pc, #144, 16 @ 0x900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88228 <__cxa_atexit@plt+0x7aee8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 88230 <__cxa_atexit@plt+0x7aef0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r6, fp, #124, 18 @ 0x1f0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 882e8 <__cxa_atexit@plt+0x7afa8> │ │ │ │ - ldr lr, [pc, #160] @ 882f4 <__cxa_atexit@plt+0x7afb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 882f8 <__cxa_atexit@plt+0x7afb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 882d0 <__cxa_atexit@plt+0x7af90> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 882fc <__cxa_atexit@plt+0x7afbc> │ │ │ │ + bhi 85234 <__cxa_atexit@plt+0x77ef4> │ │ │ │ + ldr r1, [pc, #144] @ 8523c <__cxa_atexit@plt+0x77efc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #124] @ 85240 <__cxa_atexit@plt+0x77f00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - beq 882dc <__cxa_atexit@plt+0x7af9c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8834c <__cxa_atexit@plt+0x7b00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 8521c <__cxa_atexit@plt+0x77edc> │ │ │ │ + ldr r7, [pc, #108] @ 85244 <__cxa_atexit@plt+0x77f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8522c <__cxa_atexit@plt+0x77eec> │ │ │ │ + ldr r3, [pc, #72] @ 85248 <__cxa_atexit@plt+0x77f08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ 8524c <__cxa_atexit@plt+0x77f0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #2 │ │ │ │ + b 3fc888 <__cxa_atexit@plt+0x3ef548> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r6, fp, #36, 18 @ 0x90000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r8, fp, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + orrseq sl, pc, #28, 16 @ 0x1c0000 │ │ │ │ + orrseq sl, pc, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #64] @ 852ac <__cxa_atexit@plt+0x77f6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 852a4 <__cxa_atexit@plt+0x77f64> │ │ │ │ + ldr r3, [pc, #40] @ 852b0 <__cxa_atexit@plt+0x77f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 852b4 <__cxa_atexit@plt+0x77f74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #2 │ │ │ │ + b 3fc888 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orrseq sl, pc, #148, 14 @ 0x2500000 │ │ │ │ + orrseq sl, pc, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 852e8 <__cxa_atexit@plt+0x77fa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 852ec <__cxa_atexit@plt+0x77fac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #2 │ │ │ │ + b 3fc888 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orrseq sl, pc, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 88340 <__cxa_atexit@plt+0x7b000> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #84] @ 85358 <__cxa_atexit@plt+0x78018> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 88338 <__cxa_atexit@plt+0x7aff8> │ │ │ │ - b 8834c <__cxa_atexit@plt+0x7b00c> │ │ │ │ + beq 8534c <__cxa_atexit@plt+0x7800c> │ │ │ │ + ldr r2, [pc, #52] @ 8535c <__cxa_atexit@plt+0x7801c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc890 <__cxa_atexit@plt+0x3ef550> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 883e8 <__cxa_atexit@plt+0x7b0a8> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 85388 <__cxa_atexit@plt+0x78048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc890 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 85404 <__cxa_atexit@plt+0x780c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 853e4 <__cxa_atexit@plt+0x780a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 883f4 <__cxa_atexit@plt+0x7b0b4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 8838c <__cxa_atexit@plt+0x7b04c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 883e8 <__cxa_atexit@plt+0x7b0a8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 88380 <__cxa_atexit@plt+0x7b040> │ │ │ │ - bne 883e8 <__cxa_atexit@plt+0x7b0a8> │ │ │ │ - ldr r1, [pc, #88] @ 88404 <__cxa_atexit@plt+0x7b0c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 88408 <__cxa_atexit@plt+0x7b0c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 853f0 <__cxa_atexit@plt+0x780b0> │ │ │ │ + ldr r2, [pc, #64] @ 85408 <__cxa_atexit@plt+0x780c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, fp, #176, 20 @ 0xb0000 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + biceq r8, fp, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85448 <__cxa_atexit@plt+0x78108> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 85454 <__cxa_atexit@plt+0x78114> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, fp, #252, 20 @ 0xfc000 │ │ │ │ + orrseq sl, pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88478 <__cxa_atexit@plt+0x7b138> │ │ │ │ + bcc 854a0 <__cxa_atexit@plt+0x78160> │ │ │ │ + ldr r2, [pc, #44] @ 854b0 <__cxa_atexit@plt+0x78170> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 88488 <__cxa_atexit@plt+0x7b148> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 884bc <__cxa_atexit@plt+0x7b17c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 884c4 <__cxa_atexit@plt+0x7b184> │ │ │ │ + bhi 854ec <__cxa_atexit@plt+0x781ac> │ │ │ │ + ldr r2, [pc, #36] @ 854f4 <__cxa_atexit@plt+0x781b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 854f8 <__cxa_atexit@plt+0x781b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + mov r9, r8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, fp, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + biceq r8, fp, #184, 12 @ 0xb800000 │ │ │ │ + biceq r8, fp, #188, 12 @ 0xbc00000 │ │ │ │ + orrseq sl, pc, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8857c <__cxa_atexit@plt+0x7b23c> │ │ │ │ - ldr lr, [pc, #160] @ 88588 <__cxa_atexit@plt+0x7b248> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi 85590 <__cxa_atexit@plt+0x78250> │ │ │ │ + ldr r1, [pc, #124] @ 8559c <__cxa_atexit@plt+0x7825c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 8858c <__cxa_atexit@plt+0x7b24c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #104] @ 855a0 <__cxa_atexit@plt+0x78260> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 88564 <__cxa_atexit@plt+0x7b224> │ │ │ │ + beq 85578 <__cxa_atexit@plt+0x78238> │ │ │ │ + ldr r3, [pc, #88] @ 855a4 <__cxa_atexit@plt+0x78264> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 88590 <__cxa_atexit@plt+0x7b250> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq 88570 <__cxa_atexit@plt+0x7b230> │ │ │ │ + beq 85584 <__cxa_atexit@plt+0x78244> │ │ │ │ mov r7, r3 │ │ │ │ - b 885e0 <__cxa_atexit@plt+0x7b2a0> │ │ │ │ + b 855fc <__cxa_atexit@plt+0x782bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r6, fp, #144, 12 @ 0x9000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r8, fp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq sl, pc, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r2, [pc, #44] @ 855ec <__cxa_atexit@plt+0x782ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 855e4 <__cxa_atexit@plt+0x782a4> │ │ │ │ + b 855fc <__cxa_atexit@plt+0x782bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orrseq sl, pc, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 885d4 <__cxa_atexit@plt+0x7b294> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #148] @ 856a0 <__cxa_atexit@plt+0x78360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8564c <__cxa_atexit@plt+0x7830c> │ │ │ │ + ldr r8, [r5] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 85658 <__cxa_atexit@plt+0x78318> │ │ │ │ + ldr r3, [pc, #116] @ 856a8 <__cxa_atexit@plt+0x78368> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #112] @ 856ac <__cxa_atexit@plt+0x7836c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc888 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr lr, [pc, #60] @ 856a4 <__cxa_atexit@plt+0x78364> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 885cc <__cxa_atexit@plt+0x7b28c> │ │ │ │ - b 885e0 <__cxa_atexit@plt+0x7b2a0> │ │ │ │ + beq 85698 <__cxa_atexit@plt+0x78358> │ │ │ │ + b 858a0 <__cxa_atexit@plt+0x78560> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orrseq sl, pc, #232, 6 @ 0xa0000003 │ │ │ │ + orrseq sl, pc, #108, 6 @ 0xb0000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 856f4 <__cxa_atexit@plt+0x783b4> │ │ │ │ + ldr r5, [pc, #104] @ 85740 <__cxa_atexit@plt+0x78400> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #100] @ 85744 <__cxa_atexit@plt+0x78404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc888 <__cxa_atexit@plt+0x3ef548> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [pc, #56] @ 8573c <__cxa_atexit@plt+0x783fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r8, #11] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r8} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85734 <__cxa_atexit@plt+0x783f4> │ │ │ │ + b 858a0 <__cxa_atexit@plt+0x78560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orrseq sl, pc, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r3, [pc, #60] @ 85798 <__cxa_atexit@plt+0x78458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85790 <__cxa_atexit@plt+0x78450> │ │ │ │ + ldr r2, [pc, #36] @ 8579c <__cxa_atexit@plt+0x7845c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc890 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 857c8 <__cxa_atexit@plt+0x78488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc890 <__cxa_atexit@plt+0x3ef550> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 85844 <__cxa_atexit@plt+0x78504> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85824 <__cxa_atexit@plt+0x784e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 85830 <__cxa_atexit@plt+0x784f0> │ │ │ │ + ldr r2, [pc, #64] @ 85848 <__cxa_atexit@plt+0x78508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + biceq r8, fp, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85888 <__cxa_atexit@plt+0x78548> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 85894 <__cxa_atexit@plt+0x78554> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, fp, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8867c <__cxa_atexit@plt+0x7b33c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 88688 <__cxa_atexit@plt+0x7b348> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 88620 <__cxa_atexit@plt+0x7b2e0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne 858b8 <__cxa_atexit@plt+0x78578> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - bne 8867c <__cxa_atexit@plt+0x7b33c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 88614 <__cxa_atexit@plt+0x7b2d4> │ │ │ │ - bne 8867c <__cxa_atexit@plt+0x7b33c> │ │ │ │ - ldr r1, [pc, #88] @ 88698 <__cxa_atexit@plt+0x7b358> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85984 <__cxa_atexit@plt+0x78644> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + cmp r1, r7 │ │ │ │ + bge 85908 <__cxa_atexit@plt+0x785c8> │ │ │ │ + ldr r7, [pc, #184] @ 8599c <__cxa_atexit@plt+0x7865c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [pc, #168] @ 859a0 <__cxa_atexit@plt+0x78660> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + bne 85958 <__cxa_atexit@plt+0x78618> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmp r0, r1 │ │ │ │ + blt 858dc <__cxa_atexit@plt+0x7859c> │ │ │ │ + bne 85958 <__cxa_atexit@plt+0x78618> │ │ │ │ + add r2, r6, #4 │ │ │ │ + ldr r1, [pc, #100] @ 85994 <__cxa_atexit@plt+0x78654> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 8869c <__cxa_atexit@plt+0x7b35c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [pc, #96] @ 85998 <__cxa_atexit@plt+0x78658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [pc, #68] @ 859a4 <__cxa_atexit@plt+0x78664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r2, [pc, #52] @ 859a8 <__cxa_atexit@plt+0x78668> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + sub r7, r3, #15 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, fp, #28, 16 @ 0x1c0000 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + biceq r8, fp, #252, 10 @ 0x3f000000 │ │ │ │ + biceq r8, fp, #180, 4 @ 0x4000000b │ │ │ │ + biceq r8, fp, #60, 12 @ 0x3c00000 │ │ │ │ + biceq r8, fp, #56, 4 @ 0x80000003 │ │ │ │ + biceq r8, fp, #192, 10 @ 0x30000000 │ │ │ │ + orrseq sl, pc, #108 @ 0x6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88718 <__cxa_atexit@plt+0x7b3d8> │ │ │ │ + bcc 859f4 <__cxa_atexit@plt+0x786b4> │ │ │ │ + ldr r2, [pc, #44] @ 85a04 <__cxa_atexit@plt+0x786c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 88728 <__cxa_atexit@plt+0x7b3e8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq pc, lr, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + orrseq sl, pc, #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 887e0 <__cxa_atexit@plt+0x7b4a0> │ │ │ │ - ldr lr, [pc, #152] @ 887e8 <__cxa_atexit@plt+0x7b4a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add ip, r7, #7 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stmib r3, {sl, ip} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 887c8 <__cxa_atexit@plt+0x7b488> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r2, [pc, #72] @ 887ec <__cxa_atexit@plt+0x7b4ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 887d8 <__cxa_atexit@plt+0x7b498> │ │ │ │ - b 88844 <__cxa_atexit@plt+0x7b504> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85af4 <__cxa_atexit@plt+0x787b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85afc <__cxa_atexit@plt+0x787bc> │ │ │ │ + ldr r9, [pc, #240] @ 85b34 <__cxa_atexit@plt+0x787f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr sl, [pc, #224] @ 85b38 <__cxa_atexit@plt+0x787f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r6, #19 │ │ │ │ + str ip, [r3, #-4] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + sub sl, r6, #5 │ │ │ │ + sub r3, r3, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85b18 <__cxa_atexit@plt+0x787d8> │ │ │ │ + add r6, r2, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85b10 <__cxa_atexit@plt+0x787d0> │ │ │ │ + ldr r8, [pc, #168] @ 85b44 <__cxa_atexit@plt+0x78804> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #164] @ 85b48 <__cxa_atexit@plt+0x78808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #160] @ 85b4c <__cxa_atexit@plt+0x7880c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #156] @ 85b50 <__cxa_atexit@plt+0x78810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + str sl, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str sl, [r2, #48] @ 0x30 │ │ │ │ + str r8, [r2, #52] @ 0x34 │ │ │ │ + str ip, [r2, #56] @ 0x38 │ │ │ │ + sub r0, r6, #13 │ │ │ │ + str r0, [r3] │ │ │ │ + sub sl, r6, #27 │ │ │ │ + str sl, [r5] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3fc6f0 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ + mov r6, r2 │ │ │ │ + b 85b04 <__cxa_atexit@plt+0x787c4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 85b3c <__cxa_atexit@plt+0x787fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 85b40 <__cxa_atexit@plt+0x78800> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq pc, lr, #52, 28 @ 0x340 │ │ │ │ - andeq r1, r0, r8, lsl #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 88834 <__cxa_atexit@plt+0x7b4f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8882c <__cxa_atexit@plt+0x7b4ec> │ │ │ │ - b 88844 <__cxa_atexit@plt+0x7b504> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + orrseq r9, pc, #232, 28 @ 0xe80 │ │ │ │ + orrseq r9, pc, #164, 28 @ 0xa40 │ │ │ │ + @ instruction: 0xffffe04c │ │ │ │ + @ instruction: 0xffffd1b8 │ │ │ │ + @ instruction: 0xffffc2e4 │ │ │ │ + orrseq r9, pc, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85b8c <__cxa_atexit@plt+0x7884c> │ │ │ │ + ldr r2, [pc, #36] @ 85b94 <__cxa_atexit@plt+0x78854> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 85b98 <__cxa_atexit@plt+0x78858> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq pc, lr, #236, 26 @ 0x3b00 │ │ │ │ - andeq ip, r0, fp, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr ip, [r2, #8] │ │ │ │ - ldr r9, [r2, #12] │ │ │ │ - ldr r8, [r2, #16] │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8887c <__cxa_atexit@plt+0x7b53c> │ │ │ │ - mov r1, r7 │ │ │ │ - b 888cc <__cxa_atexit@plt+0x7b58c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, lr │ │ │ │ - bge 888a4 <__cxa_atexit@plt+0x7b564> │ │ │ │ - ldr r1, [pc, #364] @ 88a04 <__cxa_atexit@plt+0x7b6c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - b 888cc <__cxa_atexit@plt+0x7b58c> │ │ │ │ - ldr r1, [pc, #332] @ 889f8 <__cxa_atexit@plt+0x7b6b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - bne 888cc <__cxa_atexit@plt+0x7b58c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [r5, #44] @ 0x2c │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, lr │ │ │ │ - blt 88890 <__cxa_atexit@plt+0x7b550> │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 888fc <__cxa_atexit@plt+0x7b5bc> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r3, [r0, #11] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r0, #7] │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - b 88a20 <__cxa_atexit@plt+0x7b6e0> │ │ │ │ - mov r0, r5 │ │ │ │ - str ip, [r0, #36]! @ 0x24 │ │ │ │ - str r9, [r0, #4] │ │ │ │ - str r8, [r0, #8] │ │ │ │ - sub r1, r0, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 889bc <__cxa_atexit@plt+0x7b67c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 889c4 <__cxa_atexit@plt+0x7b684> │ │ │ │ - ldr r8, [pc, #216] @ 88a08 <__cxa_atexit@plt+0x7b6c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #212] @ 88a0c <__cxa_atexit@plt+0x7b6cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #44] @ 0x2c │ │ │ │ - sub r3, r2, #41 @ 0x29 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - sub r3, r2, #13 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r3, [pc, #180] @ 88a10 <__cxa_atexit@plt+0x7b6d0> │ │ │ │ + biceq r8, fp, #24 │ │ │ │ + biceq r8, fp, #60 @ 0x3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [pc, #12] @ 85bbc <__cxa_atexit@plt+0x7887c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r8, [pc, #172] @ 88a14 <__cxa_atexit@plt+0x7b6d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r5, r6, #40 @ 0x28 │ │ │ │ - stm r5, {r0, r3, ip} │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr r5, [pc, #144] @ 88a18 <__cxa_atexit@plt+0x7b6d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r3, r6, #20 │ │ │ │ - stm r3, {r0, ip, lr} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r6, [pc, #116] @ 88a1c <__cxa_atexit@plt+0x7b6dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r2, r6 │ │ │ │ - b 889cc <__cxa_atexit@plt+0x7b68c> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ 889fc <__cxa_atexit@plt+0x7b6bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #36] @ 88a00 <__cxa_atexit@plt+0x7b6c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - bx r1 │ │ │ │ - biceq r6, fp, #252, 4 @ 0xc000000f │ │ │ │ - orrseq pc, lr, #88, 24 @ 0x5800 │ │ │ │ - biceq r6, fp, #204, 2 @ 0x33 │ │ │ │ - biceq r6, fp, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0xffffef8c │ │ │ │ - @ instruction: 0xfffff598 │ │ │ │ - biceq r6, fp, #76, 4 @ 0xc0000004 │ │ │ │ - orrseq pc, lr, #20, 24 @ 0x1400 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - orrseq pc, lr, #104, 24 @ 0x6800 │ │ │ │ - mov fp, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + biceq r8, fp, #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r9, r6 │ │ │ │ - bcc 88ba0 <__cxa_atexit@plt+0x7b860> │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr ip, [r2, #6] │ │ │ │ - ldr r4, [pc, #416] @ 88bf4 <__cxa_atexit@plt+0x7b8b4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - sub lr, r6, #71 @ 0x47 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov sl, r5 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [sl, #24]! │ │ │ │ - stmib r3, {r4, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #376] @ 88bf8 <__cxa_atexit@plt+0x7b8b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #340] @ 88bfc <__cxa_atexit@plt+0x7b8bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str lr, [r3, #64] @ 0x40 │ │ │ │ - sub r7, r6, #25 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #20]! │ │ │ │ - sub r4, r6, #59 @ 0x3b │ │ │ │ - ldr ip, [r1, #-16] │ │ │ │ - ldr lr, [r1, #-12] │ │ │ │ - ldr r2, [r1, #-8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r4, [r5, #32] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str fp, [r3, #72] @ 0x48 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ - str lr, [sl] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 88bc8 <__cxa_atexit@plt+0x7b888> │ │ │ │ - add r6, r3, #132 @ 0x84 │ │ │ │ - cmp r9, r6 │ │ │ │ - bcc 88bbc <__cxa_atexit@plt+0x7b87c> │ │ │ │ - ldr r0, [pc, #252] @ 88c0c <__cxa_atexit@plt+0x7b8cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #248] @ 88c10 <__cxa_atexit@plt+0x7b8d0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - sub r4, r6, #41 @ 0x29 │ │ │ │ - str r4, [r5, #28] │ │ │ │ - sub r4, r6, #13 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - str r0, [r3, #80]! @ 0x50 │ │ │ │ - ldr r0, [pc, #216] @ 88c14 <__cxa_atexit@plt+0x7b8d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [pc, #204] @ 88c18 <__cxa_atexit@plt+0x7b8d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r4, [pc, #176] @ 88c1c <__cxa_atexit@plt+0x7b8dc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 85c90 <__cxa_atexit@plt+0x78950> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 85c98 <__cxa_atexit@plt+0x78958> │ │ │ │ + ldr ip, [pc, #204] @ 85cd4 <__cxa_atexit@plt+0x78994> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #200] @ 85cd8 <__cxa_atexit@plt+0x78998> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + stm r5, {r7, lr} │ │ │ │ + str ip, [r3, #20]! │ │ │ │ + ldr r7, [pc, #172] @ 85cdc <__cxa_atexit@plt+0x7899c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - add r4, r3, #16 │ │ │ │ - stm r4, {r0, ip, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r7, [pc, #148] @ 88c20 <__cxa_atexit@plt+0x7b8e0> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r7, [pc, #140] @ 85ce0 <__cxa_atexit@plt+0x789a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r7, #2 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #96] @ 88c08 <__cxa_atexit@plt+0x7b8c8> │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #3 │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 85cb0 <__cxa_atexit@plt+0x78970> │ │ │ │ + ldr r3, [pc, #124] @ 85cf0 <__cxa_atexit@plt+0x789b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #120] @ 85cf4 <__cxa_atexit@plt+0x789b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r7, [r5, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 88c00 <__cxa_atexit@plt+0x7b8c0> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + ldr r0, [pc, #108] @ 85cf8 <__cxa_atexit@plt+0x789b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 85ca0 <__cxa_atexit@plt+0x78960> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 85cec <__cxa_atexit@plt+0x789ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #44] @ 88c04 <__cxa_atexit@plt+0x7b8c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - mov r9, r8 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - biceq r6, fp, #24, 8 @ 0x18000000 │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - orrseq pc, lr, #92, 20 @ 0x5c000 │ │ │ │ - biceq r5, fp, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffedac │ │ │ │ - @ instruction: 0xfffff3b8 │ │ │ │ - biceq r6, fp, #108 @ 0x6c │ │ │ │ - orrseq pc, lr, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0xffffef80 │ │ │ │ - orrseq pc, lr, #132, 20 @ 0x84000 │ │ │ │ - orrseq pc, lr, #0, 20 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 88a20 <__cxa_atexit@plt+0x7b6e0> │ │ │ │ + ldr r7, [pc, #44] @ 85ce4 <__cxa_atexit@plt+0x789a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 85ce8 <__cxa_atexit@plt+0x789a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r9, pc, #140, 26 @ 0x2300 │ │ │ │ + orrseq r9, pc, #172, 18 @ 0x2b0000 │ │ │ │ + orrseq r9, pc, #196, 26 @ 0x3100 │ │ │ │ + @ instruction: 0xffffe9e8 │ │ │ │ + orrseq r9, pc, #240, 18 @ 0x3c0000 │ │ │ │ + orrseq r9, pc, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88c6c <__cxa_atexit@plt+0x7b92c> │ │ │ │ + bhi 85d2c <__cxa_atexit@plt+0x789ec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 88c74 <__cxa_atexit@plt+0x7b934> │ │ │ │ + ldr r2, [pc, #20] @ 85d34 <__cxa_atexit@plt+0x789f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ + b 3fc898 <__cxa_atexit@plt+0x3ef558> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88d2c <__cxa_atexit@plt+0x7b9ec> │ │ │ │ - ldr lr, [pc, #160] @ 88d38 <__cxa_atexit@plt+0x7b9f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 88d3c <__cxa_atexit@plt+0x7b9fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88d14 <__cxa_atexit@plt+0x7b9d4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 88d40 <__cxa_atexit@plt+0x7ba00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 88d20 <__cxa_atexit@plt+0x7b9e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 88d90 <__cxa_atexit@plt+0x7ba50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + biceq r7, fp, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85d88 <__cxa_atexit@plt+0x78a48> │ │ │ │ + ldr r3, [pc, #64] @ 85da0 <__cxa_atexit@plt+0x78a60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 85da4 <__cxa_atexit@plt+0x78a64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ 85da8 <__cxa_atexit@plt+0x78a68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, #224, 28 @ 0xe00 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 88d84 <__cxa_atexit@plt+0x7ba44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 88d7c <__cxa_atexit@plt+0x7ba3c> │ │ │ │ - b 88d90 <__cxa_atexit@plt+0x7ba50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq r8, fp, #240, 2 @ 0x3c │ │ │ │ + orrseq r9, pc, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85df8 <__cxa_atexit@plt+0x78ab8> │ │ │ │ + ldr r3, [pc, #60] @ 85e10 <__cxa_atexit@plt+0x78ad0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #56] @ 85e14 <__cxa_atexit@plt+0x78ad4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #10 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 88e2c <__cxa_atexit@plt+0x7baec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 88e38 <__cxa_atexit@plt+0x7baf8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 88dd0 <__cxa_atexit@plt+0x7ba90> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #24] @ 85e18 <__cxa_atexit@plt+0x78ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bne 88e2c <__cxa_atexit@plt+0x7baec> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 88dc4 <__cxa_atexit@plt+0x7ba84> │ │ │ │ - bne 88e2c <__cxa_atexit@plt+0x7baec> │ │ │ │ - ldr r1, [pc, #88] @ 88e48 <__cxa_atexit@plt+0x7bb08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 88e4c <__cxa_atexit@plt+0x7bb0c> │ │ │ │ + biceq r8, fp, #132, 2 @ 0x21 │ │ │ │ + biceq r8, fp, #128, 2 │ │ │ │ + orrseq r9, pc, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 85eac <__cxa_atexit@plt+0x78b6c> │ │ │ │ + ldr r3, [pc, #152] @ 85ed4 <__cxa_atexit@plt+0x78b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 85e9c <__cxa_atexit@plt+0x78b5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85ebc <__cxa_atexit@plt+0x78b7c> │ │ │ │ + ldr r8, [pc, #124] @ 85edc <__cxa_atexit@plt+0x78b9c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 85ee0 <__cxa_atexit@plt+0x78ba0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, fp, #108 @ 0x6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #36] @ 85ed8 <__cxa_atexit@plt+0x78b98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq r9, pc, #212, 22 @ 0x35000 │ │ │ │ + biceq r8, fp, #0, 2 │ │ │ │ + biceq r8, fp, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 88ebc <__cxa_atexit@plt+0x7bb7c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 88ecc <__cxa_atexit@plt+0x7bb8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ + bcc 85f3c <__cxa_atexit@plt+0x78bfc> │ │ │ │ + ldr r8, [pc, #64] @ 85f48 <__cxa_atexit@plt+0x78c08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #60] @ 85f4c <__cxa_atexit@plt+0x78c0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r8, fp, #88 @ 0x58 │ │ │ │ + biceq r8, fp, #84 @ 0x54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85f9c <__cxa_atexit@plt+0x78c5c> │ │ │ │ + ldr r3, [pc, #60] @ 85fb4 <__cxa_atexit@plt+0x78c74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #56] @ 85fb8 <__cxa_atexit@plt+0x78c78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #10 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 85fbc <__cxa_atexit@plt+0x78c7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + biceq r7, fp, #236, 30 @ 0x3b0 │ │ │ │ + biceq r7, fp, #220, 30 @ 0x370 │ │ │ │ + orrseq r9, pc, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88f00 <__cxa_atexit@plt+0x7bbc0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 88f08 <__cxa_atexit@plt+0x7bbc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r5, fp, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88fc0 <__cxa_atexit@plt+0x7bc80> │ │ │ │ - ldr lr, [pc, #160] @ 88fcc <__cxa_atexit@plt+0x7bc8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 88fd0 <__cxa_atexit@plt+0x7bc90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + bhi 86044 <__cxa_atexit@plt+0x78d04> │ │ │ │ + ldr r2, [pc, #132] @ 86060 <__cxa_atexit@plt+0x78d20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 86064 <__cxa_atexit@plt+0x78d24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 88fa8 <__cxa_atexit@plt+0x7bc68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 88fd4 <__cxa_atexit@plt+0x7bc94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 88fb4 <__cxa_atexit@plt+0x7bc74> │ │ │ │ - mov r7, r3 │ │ │ │ - b 89024 <__cxa_atexit@plt+0x7bce4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + beq 86038 <__cxa_atexit@plt+0x78cf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8604c <__cxa_atexit@plt+0x78d0c> │ │ │ │ + ldr r3, [pc, #84] @ 86068 <__cxa_atexit@plt+0x78d28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #80] @ 8606c <__cxa_atexit@plt+0x78d2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, #76, 24 @ 0x4c00 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + biceq r7, fp, #160, 22 @ 0x28000 │ │ │ │ + orrseq r9, pc, #168, 18 @ 0x2a0000 │ │ │ │ + biceq r7, fp, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 89018 <__cxa_atexit@plt+0x7bcd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89010 <__cxa_atexit@plt+0x7bcd0> │ │ │ │ - b 89024 <__cxa_atexit@plt+0x7bce4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 860b4 <__cxa_atexit@plt+0x78d74> │ │ │ │ + ldr r2, [pc, #44] @ 860c0 <__cxa_atexit@plt+0x78d80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 860c4 <__cxa_atexit@plt+0x78d84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 890c0 <__cxa_atexit@plt+0x7bd80> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq r9, pc, #40, 18 @ 0xa0000 │ │ │ │ + biceq r7, fp, #152, 28 @ 0x980 │ │ │ │ + orrseq r9, pc, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86134 <__cxa_atexit@plt+0x78df4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 890cc <__cxa_atexit@plt+0x7bd8c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 89064 <__cxa_atexit@plt+0x7bd24> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 86140 <__cxa_atexit@plt+0x78e00> │ │ │ │ + ldr r1, [pc, #84] @ 86150 <__cxa_atexit@plt+0x78e10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #76] @ 86154 <__cxa_atexit@plt+0x78e14> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #64] @ 86158 <__cxa_atexit@plt+0x78e18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r1, r5} │ │ │ │ + ldr r5, [pc, #56] @ 8615c <__cxa_atexit@plt+0x78e1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7f8 <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 890c0 <__cxa_atexit@plt+0x7bd80> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 89058 <__cxa_atexit@plt+0x7bd18> │ │ │ │ - bne 890c0 <__cxa_atexit@plt+0x7bd80> │ │ │ │ - ldr r1, [pc, #88] @ 890dc <__cxa_atexit@plt+0x7bd9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 890e0 <__cxa_atexit@plt+0x7bda0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + biceq r7, fp, #140, 20 @ 0x8c000 │ │ │ │ + biceq r7, fp, #144, 20 @ 0x90000 │ │ │ │ + biceq r7, fp, #116, 20 @ 0x74000 │ │ │ │ + biceq r7, fp, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 861e0 <__cxa_atexit@plt+0x78ea0> │ │ │ │ + ldr lr, [pc, #128] @ 86200 <__cxa_atexit@plt+0x78ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #116] @ 86204 <__cxa_atexit@plt+0x78ec4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 861d4 <__cxa_atexit@plt+0x78e94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 861ec <__cxa_atexit@plt+0x78eac> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 86208 <__cxa_atexit@plt+0x78ec8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r7, fp, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r7, fp, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8915c <__cxa_atexit@plt+0x7be1c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 8916c <__cxa_atexit@plt+0x7be2c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 86248 <__cxa_atexit@plt+0x78f08> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 86254 <__cxa_atexit@plt+0x78f14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, fp, #252, 24 @ 0xfc00 │ │ │ │ + orrseq r9, pc, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 86290 <__cxa_atexit@plt+0x78f50> │ │ │ │ + ldr r3, [pc, #36] @ 862a0 <__cxa_atexit@plt+0x78f60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r7, [pc, #12] @ 862a4 <__cxa_atexit@plt+0x78f64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq pc, lr, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 89208 <__cxa_atexit@plt+0x7bec8> │ │ │ │ - ldr r3, [pc, #124] @ 89210 <__cxa_atexit@plt+0x7bed0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + orrseq r9, pc, #248, 14 @ 0x3e00000 │ │ │ │ + orrseq r9, pc, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #132] @ 86344 <__cxa_atexit@plt+0x79004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 862fc <__cxa_atexit@plt+0x78fbc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86304 <__cxa_atexit@plt+0x78fc4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #96] @ 86348 <__cxa_atexit@plt+0x79008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86338 <__cxa_atexit@plt+0x78ff8> │ │ │ │ + ldr r3, [pc, #44] @ 8634c <__cxa_atexit@plt+0x7900c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 891f0 <__cxa_atexit@plt+0x7beb0> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 89214 <__cxa_atexit@plt+0x7bed4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + orrseq r9, pc, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8638c <__cxa_atexit@plt+0x7904c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #84] @ 863cc <__cxa_atexit@plt+0x7908c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 863c0 <__cxa_atexit@plt+0x79080> │ │ │ │ + ldr r3, [pc, #40] @ 863d0 <__cxa_atexit@plt+0x79090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + orrseq r9, pc, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 86444 <__cxa_atexit@plt+0x79104> │ │ │ │ + ldr r6, [pc, #244] @ 864f4 <__cxa_atexit@plt+0x791b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 864d8 <__cxa_atexit@plt+0x79198> │ │ │ │ + ldr r6, [pc, #228] @ 864f8 <__cxa_atexit@plt+0x791b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89200 <__cxa_atexit@plt+0x7bec0> │ │ │ │ - b 89270 <__cxa_atexit@plt+0x7bf30> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 864d8 <__cxa_atexit@plt+0x79198> │ │ │ │ + mov r6, r8 │ │ │ │ + b 86564 <__cxa_atexit@plt+0x79224> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 864e4 <__cxa_atexit@plt+0x791a4> │ │ │ │ + ldr r3, [pc, #160] @ 864fc <__cxa_atexit@plt+0x791bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #156] @ 86500 <__cxa_atexit@plt+0x791c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + sub r3, r6, #22 │ │ │ │ + str r7, [r8, #52] @ 0x34 │ │ │ │ + str r3, [r8, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #136] @ 86504 <__cxa_atexit@plt+0x791c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r8, #40] @ 0x28 │ │ │ │ + sub r3, r6, #31 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + ldr r9, [pc, #116] @ 86508 <__cxa_atexit@plt+0x791c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [pc, #112] @ 8650c <__cxa_atexit@plt+0x791cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + ldr sl, [pc, #104] @ 86510 <__cxa_atexit@plt+0x791d0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str sl, [r8, #12] │ │ │ │ + add r0, r8, #16 │ │ │ │ + stm r0, {r2, r8, r9} │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str sl, [r8, #32] │ │ │ │ + str r3, [r8, #36] @ 0x24 │ │ │ │ + str lr, [r8, #44]! @ 0x2c │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq pc, lr, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + biceq r7, fp, #28, 14 @ 0x700000 │ │ │ │ + biceq r7, fp, #192, 20 @ 0xc0000 │ │ │ │ + biceq r7, fp, #12, 20 @ 0xc000 │ │ │ │ + biceq r7, fp, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r0, r6, lsl #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 86558 <__cxa_atexit@plt+0x79218> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 89260 <__cxa_atexit@plt+0x7bf20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89258 <__cxa_atexit@plt+0x7bf18> │ │ │ │ - b 89270 <__cxa_atexit@plt+0x7bf30> │ │ │ │ + beq 86550 <__cxa_atexit@plt+0x79210> │ │ │ │ + b 86564 <__cxa_atexit@plt+0x79224> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq pc, lr, #192, 6 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #24]! │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r2, #-4] │ │ │ │ - ldmib r2, {r3, r9} │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - bne 89400 <__cxa_atexit@plt+0x7c0c0> │ │ │ │ - add r1, r6, #76 @ 0x4c │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 894e4 <__cxa_atexit@plt+0x7c1a4> │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - ldr r4, [pc, #672] @ 89560 <__cxa_atexit@plt+0x7c220> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [pc, #668] @ 89564 <__cxa_atexit@plt+0x7c224> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - add r8, r8, #1 │ │ │ │ - ldr ip, [pc, #660] @ 89568 <__cxa_atexit@plt+0x7c228> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #68] @ 0x44 │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - ldmib r5, {r3, r8, ip} │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 866a8 <__cxa_atexit@plt+0x79368> │ │ │ │ + ldr sl, [pc, #308] @ 866b8 <__cxa_atexit@plt+0x79378> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - mov r4, sl │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str ip, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #600] @ 8956c <__cxa_atexit@plt+0x7c22c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r0, r1, #71 @ 0x47 │ │ │ │ - sub r3, r1, #37 @ 0x25 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - sub r8, r1, #6 │ │ │ │ - add ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 89508 <__cxa_atexit@plt+0x7c1c8> │ │ │ │ - add r1, r6, #132 @ 0x84 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 894fc <__cxa_atexit@plt+0x7c1bc> │ │ │ │ - ldr lr, [pc, #536] @ 89588 <__cxa_atexit@plt+0x7c248> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #532] @ 8958c <__cxa_atexit@plt+0x7c24c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - sub r3, r1, #41 @ 0x29 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr sl, [pc, #512] @ 89590 <__cxa_atexit@plt+0x7c250> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r3, r1, #13 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str lr, [r6, #80]! @ 0x50 │ │ │ │ - ldr r3, [pc, #496] @ 89594 <__cxa_atexit@plt+0x7c254> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r5, [pc, #468] @ 89598 <__cxa_atexit@plt+0x7c258> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r4, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - add r9, sl, #2 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr sl, [sp] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 894ec <__cxa_atexit@plt+0x7c1ac> │ │ │ │ - ldr r0, [pc, #320] @ 89554 <__cxa_atexit@plt+0x7c214> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #312] @ 89558 <__cxa_atexit@plt+0x7c218> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + cmp r1, #9 │ │ │ │ + beq 86604 <__cxa_atexit@plt+0x792c4> │ │ │ │ + cmp r1, #10 │ │ │ │ + bne 86654 <__cxa_atexit@plt+0x79314> │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #272] @ 866d4 <__cxa_atexit@plt+0x79394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #264] @ 866d8 <__cxa_atexit@plt+0x79398> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov sl, #1 │ │ │ │ + sub r2, r6, #39 @ 0x27 │ │ │ │ + add r0, r9, #1 │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r0, sl, ip} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r0, [pc, #232] @ 866dc <__cxa_atexit@plt+0x7939c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3, r8} │ │ │ │ - str sl, [r5, #28] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r4, [r5, #32] │ │ │ │ - sub r8, r1, #6 │ │ │ │ - add ip, r5, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 89538 <__cxa_atexit@plt+0x7c1f8> │ │ │ │ - add r1, r6, #68 @ 0x44 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 8952c <__cxa_atexit@plt+0x7c1ec> │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r9, [pc, #284] @ 89574 <__cxa_atexit@plt+0x7c234> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - sub r2, r1, #41 @ 0x29 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r7, [pc, #264] @ 89578 <__cxa_atexit@plt+0x7c238> │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + b 86698 <__cxa_atexit@plt+0x79358> │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #184] @ 866c8 <__cxa_atexit@plt+0x79388> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + sub sl, ip, #1 │ │ │ │ + and r2, sl, #7 │ │ │ │ + sub r2, ip, r2 │ │ │ │ + add r2, r2, #8 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r2, [pc, #148] @ 866cc <__cxa_atexit@plt+0x7938c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r1, [pc, #132] @ 866d0 <__cxa_atexit@plt+0x79390> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + b 86690 <__cxa_atexit@plt+0x79350> │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr sl, [pc, #92] @ 866bc <__cxa_atexit@plt+0x7937c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [pc, #88] @ 866c0 <__cxa_atexit@plt+0x79380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #80] @ 866c4 <__cxa_atexit@plt+0x79384> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + add ip, ip, #1 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r2, r3, #24 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r9, r6, #11 │ │ │ │ + sub sl, r6, #23 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r7, fp, #200, 18 @ 0x320000 │ │ │ │ + biceq r7, fp, #216, 16 @ 0xd80000 │ │ │ │ + biceq r7, fp, #48, 10 @ 0xc000000 │ │ │ │ + biceq r7, fp, #192, 16 @ 0xc00000 │ │ │ │ + biceq r7, fp, #136, 10 @ 0x22000000 │ │ │ │ + biceq r7, fp, #252, 16 @ 0xfc0000 │ │ │ │ + biceq r7, fp, #236, 16 @ 0xec0000 │ │ │ │ + biceq r7, fp, #212, 10 @ 0x35000000 │ │ │ │ + biceq r7, fp, #100, 18 @ 0x190000 │ │ │ │ + biceq r7, fp, #68, 18 @ 0x110000 │ │ │ │ + orrseq r9, pc, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86760 <__cxa_atexit@plt+0x79420> │ │ │ │ + ldr r7, [pc, #140] @ 86790 <__cxa_atexit@plt+0x79450> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r2, r1, #13 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldr r2, [pc, #252] @ 8957c <__cxa_atexit@plt+0x7c23c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr r2, [pc, #244] @ 89580 <__cxa_atexit@plt+0x7c240> │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 86750 <__cxa_atexit@plt+0x79410> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86770 <__cxa_atexit@plt+0x79430> │ │ │ │ + ldr r3, [pc, #108] @ 867a0 <__cxa_atexit@plt+0x79460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ 867a4 <__cxa_atexit@plt+0x79464> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r4, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r5, [pc, #216] @ 89584 <__cxa_atexit@plt+0x7c244> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8679c <__cxa_atexit@plt+0x7945c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 86794 <__cxa_atexit@plt+0x79454> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - add r5, r6, #12 │ │ │ │ - stm r5, {r0, r8, sl} │ │ │ │ - str r4, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - add r9, r7, #2 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - b 894f0 <__cxa_atexit@plt+0x7c1b0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #96] @ 89570 <__cxa_atexit@plt+0x7c230> │ │ │ │ + ldr r7, [pc, #24] @ 86798 <__cxa_atexit@plt+0x79458> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r4 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r9, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 8955c <__cxa_atexit@plt+0x7c21c> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq r8, pc, #32, 30 @ 0x80 │ │ │ │ + orrseq r9, pc, #16, 6 @ 0x40000000 │ │ │ │ + orrseq r9, pc, #64, 6 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + orrseq r8, pc, #92, 30 @ 0x170 │ │ │ │ + orrseq r9, pc, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 867f4 <__cxa_atexit@plt+0x794b4> │ │ │ │ + ldr r3, [pc, #56] @ 86810 <__cxa_atexit@plt+0x794d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 86814 <__cxa_atexit@plt+0x794d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r3, [pc, #28] @ 86818 <__cxa_atexit@plt+0x794d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #24] @ 8681c <__cxa_atexit@plt+0x794dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, #148, 14 @ 0x2500000 │ │ │ │ - biceq r5, fp, #124, 14 @ 0x1f00000 │ │ │ │ - orrseq pc, lr, #236 @ 0xec │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - biceq r5, fp, #224, 16 @ 0xe00000 │ │ │ │ - biceq r5, fp, #200, 16 @ 0xc80000 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - orrseq pc, lr, #28, 2 │ │ │ │ - @ instruction: 0xffffea78 │ │ │ │ - orrseq pc, lr, #160, 2 @ 0x28 │ │ │ │ - @ instruction: 0xffffe43c │ │ │ │ - orrseq pc, lr, #240 @ 0xf0 │ │ │ │ - @ instruction: 0xffffe640 │ │ │ │ - @ instruction: 0xffffe54c │ │ │ │ - @ instruction: 0xffffeb58 │ │ │ │ - orrseq pc, lr, #128, 4 │ │ │ │ - orrseq pc, lr, #216, 2 @ 0x36 │ │ │ │ - @ instruction: 0xffffe728 │ │ │ │ - orrseq pc, lr, #152 @ 0x98 │ │ │ │ + orrseq r8, pc, #192, 28 @ 0xc00 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + orrseq r8, pc, #156, 28 @ 0x9c0 │ │ │ │ + orrseq r9, pc, #140, 4 @ 0xc0000008 │ │ │ │ + orrseq r9, pc, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 895e4 <__cxa_atexit@plt+0x7c2a4> │ │ │ │ - ldr r7, [pc, #52] @ 895f8 <__cxa_atexit@plt+0x7c2b8> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 868a0 <__cxa_atexit@plt+0x79560> │ │ │ │ + ldr r7, [pc, #140] @ 868d0 <__cxa_atexit@plt+0x79590> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 895d8 <__cxa_atexit@plt+0x7c298> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8960c <__cxa_atexit@plt+0x7c2cc> │ │ │ │ + beq 86890 <__cxa_atexit@plt+0x79550> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 868b0 <__cxa_atexit@plt+0x79570> │ │ │ │ + ldr r3, [pc, #108] @ 868e0 <__cxa_atexit@plt+0x795a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ 868e4 <__cxa_atexit@plt+0x795a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 895fc <__cxa_atexit@plt+0x7c2bc> │ │ │ │ + ldr r7, [pc, #52] @ 868dc <__cxa_atexit@plt+0x7959c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 868d4 <__cxa_atexit@plt+0x79594> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 868d8 <__cxa_atexit@plt+0x79598> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq pc, lr, #104 @ 0x68 │ │ │ │ - orrseq pc, lr, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq r8, pc, #200, 26 @ 0x3200 │ │ │ │ + orrseq r9, pc, #208, 2 @ 0x34 │ │ │ │ + orrseq r9, pc, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + orrseq r8, pc, #4, 28 @ 0x40 │ │ │ │ + orrseq r9, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 896f0 <__cxa_atexit@plt+0x7c3b0> │ │ │ │ - mov r2, r6 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr ip, [sl, #7] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r4, [r1, #8]! │ │ │ │ - ldr r0, [r1, #-4] │ │ │ │ - ldr r8, [r1, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r1, #8] │ │ │ │ - sub r6, r9, #5 │ │ │ │ - sub r7, r9, #43 @ 0x2b │ │ │ │ - str lr, [sp] │ │ │ │ - str lr, [r1] │ │ │ │ - stmib r1, {r6, r7} │ │ │ │ - str ip, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #180] @ 89730 <__cxa_atexit@plt+0x7c3f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #164] @ 89734 <__cxa_atexit@plt+0x7c3f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r2, {r7, r8} │ │ │ │ - str r3, [r2, #12] │ │ │ │ - add lr, r2, #16 │ │ │ │ - stm lr, {r0, r4, fp} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str sl, [r2, #28] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - sub r7, r1, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89704 <__cxa_atexit@plt+0x7c3c4> │ │ │ │ - ldr r7, [pc, #124] @ 89740 <__cxa_atexit@plt+0x7c400> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86934 <__cxa_atexit@plt+0x795f4> │ │ │ │ + ldr r3, [pc, #56] @ 86950 <__cxa_atexit@plt+0x79610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 86954 <__cxa_atexit@plt+0x79614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r3, [pc, #28] @ 86958 <__cxa_atexit@plt+0x79618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #24] @ 8695c <__cxa_atexit@plt+0x7961c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [pc, #120] @ 89744 <__cxa_atexit@plt+0x7c404> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r4, [r5, #-4]! │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r5, [pc, #44] @ 89738 <__cxa_atexit@plt+0x7c3f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #40] @ 8973c <__cxa_atexit@plt+0x7c3fc> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orrseq r8, pc, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + orrseq r8, pc, #68, 26 @ 0x1100 │ │ │ │ + orrseq r9, pc, #76, 2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 869a0 <__cxa_atexit@plt+0x79660> │ │ │ │ + ldr r8, [pc, #48] @ 869b4 <__cxa_atexit@plt+0x79674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #44] @ 869b8 <__cxa_atexit@plt+0x79678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc8a0 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + ldr r7, [pc, #20] @ 869bc <__cxa_atexit@plt+0x7967c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffff0a8 │ │ │ │ - orrseq lr, lr, #232, 28 @ 0xe80 │ │ │ │ - orrseq lr, lr, #52, 20 @ 0x34000 │ │ │ │ - orrseq lr, lr, #48, 30 @ 0xc0 │ │ │ │ - @ instruction: 0xffff2254 │ │ │ │ - orrseq lr, lr, #120, 28 @ 0x780 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + orrseq r9, pc, #44, 2 │ │ │ │ + orrseq r9, pc, #224 @ 0xe0 │ │ │ │ + orrseq r9, pc, #16, 2 │ │ │ │ + orrseq r9, pc, #252 @ 0xfc │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ 89774 <__cxa_atexit@plt+0x7c434> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ 89778 <__cxa_atexit@plt+0x7c438> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 401130 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ - orrseq lr, lr, #104, 28 @ 0x680 │ │ │ │ - biceq r5, fp, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 897ac <__cxa_atexit@plt+0x7c46c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 897b4 <__cxa_atexit@plt+0x7c474> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 86a40 <__cxa_atexit@plt+0x79700> │ │ │ │ + ldr r7, [pc, #140] @ 86a70 <__cxa_atexit@plt+0x79730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 86a30 <__cxa_atexit@plt+0x796f0> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86a50 <__cxa_atexit@plt+0x79710> │ │ │ │ + ldr r3, [pc, #108] @ 86a80 <__cxa_atexit@plt+0x79740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #100] @ 86a84 <__cxa_atexit@plt+0x79744> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8986c <__cxa_atexit@plt+0x7c52c> │ │ │ │ - ldr lr, [pc, #160] @ 89878 <__cxa_atexit@plt+0x7c538> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 8987c <__cxa_atexit@plt+0x7c53c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89854 <__cxa_atexit@plt+0x7c514> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 89880 <__cxa_atexit@plt+0x7c540> │ │ │ │ + ldr r7, [pc, #52] @ 86a7c <__cxa_atexit@plt+0x7973c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 86a74 <__cxa_atexit@plt+0x79734> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ 86a78 <__cxa_atexit@plt+0x79738> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq r9, pc, #56 @ 0x38 │ │ │ │ + biceq r7, fp, #192, 2 @ 0x30 │ │ │ │ + orrseq r9, pc, #144 @ 0x90 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + biceq r7, fp, #0, 4 │ │ │ │ + orrseq r9, pc, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86ad4 <__cxa_atexit@plt+0x79794> │ │ │ │ + ldr r3, [pc, #56] @ 86af0 <__cxa_atexit@plt+0x797b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 86af4 <__cxa_atexit@plt+0x797b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r7, [pc, #28] @ 86af8 <__cxa_atexit@plt+0x797b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 86afc <__cxa_atexit@plt+0x797bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + biceq r7, fp, #96, 2 │ │ │ │ + orrseq r8, pc, #180, 30 @ 0x2d0 │ │ │ │ + biceq r7, fp, #60, 2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 86b40 <__cxa_atexit@plt+0x79800> │ │ │ │ + ldr r1, [pc, #48] @ 86b54 <__cxa_atexit@plt+0x79814> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 89860 <__cxa_atexit@plt+0x7c520> │ │ │ │ - mov r7, r3 │ │ │ │ - b 898d0 <__cxa_atexit@plt+0x7c590> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #44] @ 86b58 <__cxa_atexit@plt+0x79818> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc8a8 <__cxa_atexit@plt+0x3ef568> │ │ │ │ + ldr r7, [pc, #20] @ 86b5c <__cxa_atexit@plt+0x7981c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + orrseq r8, pc, #208, 30 @ 0x340 │ │ │ │ + orrseq r8, pc, #172, 30 @ 0x2b0 │ │ │ │ + orrseq r8, pc, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r8, [pc, #16] @ 86b90 <__cxa_atexit@plt+0x79850> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc8b0 <__cxa_atexit@plt+0x3ef570> │ │ │ │ + orrseq r8, pc, #132, 30 @ 0x210 │ │ │ │ + orrseq r8, pc, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86bd8 <__cxa_atexit@plt+0x79898> │ │ │ │ + ldr r3, [pc, #44] @ 86be0 <__cxa_atexit@plt+0x798a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #32] @ 86be4 <__cxa_atexit@plt+0x798a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r3, [pc, #24] @ 86be8 <__cxa_atexit@plt+0x798a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r6, fp, #196, 30 @ 0x310 │ │ │ │ + biceq r7, fp, #80 @ 0x50 │ │ │ │ + orrseq r8, pc, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 86c18 <__cxa_atexit@plt+0x798d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86c1c <__cxa_atexit@plt+0x798dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, fp, #140, 30 @ 0x230 │ │ │ │ + orrseq r8, pc, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 86c4c <__cxa_atexit@plt+0x7990c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86c50 <__cxa_atexit@plt+0x79910> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc498 <__cxa_atexit@plt+0x3ef158> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, fp, #224, 30 @ 0x380 │ │ │ │ + orrseq r8, pc, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 86c80 <__cxa_atexit@plt+0x79940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86c84 <__cxa_atexit@plt+0x79944> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc4a0 <__cxa_atexit@plt+0x3ef160> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r6, fp, #36, 30 @ 0x90 │ │ │ │ + orrseq r8, pc, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86cec <__cxa_atexit@plt+0x799ac> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #116] @ 86d24 <__cxa_atexit@plt+0x799e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 86d00 <__cxa_atexit@plt+0x799c0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ + bne 86d10 <__cxa_atexit@plt+0x799d0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #76] @ 86d28 <__cxa_atexit@plt+0x799e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 86d74 <__cxa_atexit@plt+0x79a34> │ │ │ │ + ldr r3, [pc, #56] @ 86d2c <__cxa_atexit@plt+0x799ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc730 <__cxa_atexit@plt+0x3ef3f0> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, #160, 6 @ 0x80000002 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 898c4 <__cxa_atexit@plt+0x7c584> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orrseq r8, pc, #0, 18 │ │ │ │ + orrseq r8, pc, #248, 18 @ 0x3e0000 │ │ │ │ + orrseq r8, pc, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ + bne 86d64 <__cxa_atexit@plt+0x79a24> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #28] @ 86d70 <__cxa_atexit@plt+0x79a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 86d74 <__cxa_atexit@plt+0x79a34> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + orrseq r8, pc, #136, 16 @ 0x880000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #136] @ 86e08 <__cxa_atexit@plt+0x79ac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 86db0 <__cxa_atexit@plt+0x79a70> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86de8 <__cxa_atexit@plt+0x79aa8> │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 86d80 <__cxa_atexit@plt+0x79a40> │ │ │ │ + ldr r2, [pc, #84] @ 86e0c <__cxa_atexit@plt+0x79acc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 898bc <__cxa_atexit@plt+0x7c57c> │ │ │ │ - b 898d0 <__cxa_atexit@plt+0x7c590> │ │ │ │ + beq 86df0 <__cxa_atexit@plt+0x79ab0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r1, #41 @ 0x29 │ │ │ │ + bne 86dfc <__cxa_atexit@plt+0x79abc> │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 86e60 <__cxa_atexit@plt+0x79b20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8996c <__cxa_atexit@plt+0x7c62c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 89978 <__cxa_atexit@plt+0x7c638> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 89910 <__cxa_atexit@plt+0x7c5d0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8996c <__cxa_atexit@plt+0x7c62c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 89904 <__cxa_atexit@plt+0x7c5c4> │ │ │ │ - bne 8996c <__cxa_atexit@plt+0x7c62c> │ │ │ │ - ldr r1, [pc, #88] @ 89988 <__cxa_atexit@plt+0x7c648> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + orrseq r8, pc, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 86d74 <__cxa_atexit@plt+0x79a34> │ │ │ │ + orrseq r8, pc, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r2, #41 @ 0x29 │ │ │ │ + bne 86e54 <__cxa_atexit@plt+0x79b14> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 86e60 <__cxa_atexit@plt+0x79b20> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #224] @ 86f4c <__cxa_atexit@plt+0x79c0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #220] @ 86f50 <__cxa_atexit@plt+0x79c10> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 8998c <__cxa_atexit@plt+0x7c64c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 86ec4 <__cxa_atexit@plt+0x79b84> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86f14 <__cxa_atexit@plt+0x79bd4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ + beq 86f20 <__cxa_atexit@plt+0x79be0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86f2c <__cxa_atexit@plt+0x79bec> │ │ │ │ + str r7, [r5] │ │ │ │ + b 86e74 <__cxa_atexit@plt+0x79b34> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86f34 <__cxa_atexit@plt+0x79bf4> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r2, [pc, #108] @ 86f54 <__cxa_atexit@plt+0x79c14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86f14 <__cxa_atexit@plt+0x79bd4> │ │ │ │ + ldr r3, [pc, #84] @ 86f58 <__cxa_atexit@plt+0x79c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 899fc <__cxa_atexit@plt+0x7c6bc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 89a0c <__cxa_atexit@plt+0x7c6cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + ldr r3, [pc, #32] @ 86f5c <__cxa_atexit@plt+0x79c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #28] @ 86f60 <__cxa_atexit@plt+0x79c20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + muleq r0, ip, r5 │ │ │ │ + orrseq r8, pc, #168, 12 @ 0xa800000 │ │ │ │ + orrseq r8, pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 89a40 <__cxa_atexit@plt+0x7c700> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 89a48 <__cxa_atexit@plt+0x7c708> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ + bne 86f88 <__cxa_atexit@plt+0x79c48> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, #100, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89b00 <__cxa_atexit@plt+0x7c7c0> │ │ │ │ - ldr lr, [pc, #160] @ 89b0c <__cxa_atexit@plt+0x7c7cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 89b10 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r3, [pc, #36] @ 86fb4 <__cxa_atexit@plt+0x79c74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 89ae8 <__cxa_atexit@plt+0x7c7a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 89b14 <__cxa_atexit@plt+0x7c7d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + beq 86fac <__cxa_atexit@plt+0x79c6c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b 86e60 <__cxa_atexit@plt+0x79b20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + orrseq r8, pc, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b 86e60 <__cxa_atexit@plt+0x79b20> │ │ │ │ + orrseq r8, pc, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ 86ff4 <__cxa_atexit@plt+0x79cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + orrseq r8, pc, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87074 <__cxa_atexit@plt+0x79d34> │ │ │ │ + ldr r2, [pc, #172] @ 870c4 <__cxa_atexit@plt+0x79d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 87088 <__cxa_atexit@plt+0x79d48> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 87094 <__cxa_atexit@plt+0x79d54> │ │ │ │ + ldr r2, [pc, #136] @ 870c8 <__cxa_atexit@plt+0x79d88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 89af4 <__cxa_atexit@plt+0x7c7b4> │ │ │ │ + beq 870b4 <__cxa_atexit@plt+0x79d74> │ │ │ │ + ldr r7, [pc, #104] @ 870cc <__cxa_atexit@plt+0x79d8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ mov r7, r3 │ │ │ │ - b 89b64 <__cxa_atexit@plt+0x7c824> │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r3, [pc, #84] @ 870d0 <__cxa_atexit@plt+0x79d90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc8c0 <__cxa_atexit@plt+0x3ef580> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 870d4 <__cxa_atexit@plt+0x79d94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #52] @ 870d8 <__cxa_atexit@plt+0x79d98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, #12, 2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr r4 │ │ │ │ + orrseq r8, pc, #72, 10 @ 0x12000000 │ │ │ │ + orrseq r8, pc, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87138 <__cxa_atexit@plt+0x79df8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 89b58 <__cxa_atexit@plt+0x7c818> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #84] @ 87160 <__cxa_atexit@plt+0x79e20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 89b50 <__cxa_atexit@plt+0x7c810> │ │ │ │ - b 89b64 <__cxa_atexit@plt+0x7c824> │ │ │ │ + beq 87154 <__cxa_atexit@plt+0x79e14> │ │ │ │ + ldr r3, [pc, #60] @ 87164 <__cxa_atexit@plt+0x79e24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r3, [pc, #40] @ 87168 <__cxa_atexit@plt+0x79e28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 8716c <__cxa_atexit@plt+0x79e2c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + orrseq r8, pc, #164, 8 @ 0xa4000000 │ │ │ │ + orrseq r8, pc, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89c00 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 89c0c <__cxa_atexit@plt+0x7c8cc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 89ba4 <__cxa_atexit@plt+0x7c864> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 871ec <__cxa_atexit@plt+0x79eac> │ │ │ │ + ldr r2, [pc, #292] @ 872b4 <__cxa_atexit@plt+0x79f74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 87260 <__cxa_atexit@plt+0x79f20> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8726c <__cxa_atexit@plt+0x79f2c> │ │ │ │ + ldr r2, [pc, #256] @ 872b8 <__cxa_atexit@plt+0x79f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 87298 <__cxa_atexit@plt+0x79f58> │ │ │ │ + ldr r7, [pc, #224] @ 872bc <__cxa_atexit@plt+0x79f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r2, [pc, #180] @ 872a8 <__cxa_atexit@plt+0x79f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + uxtb r1, r1 │ │ │ │ + cmp r7, r1 │ │ │ │ + beq 87254 <__cxa_atexit@plt+0x79f14> │ │ │ │ + ldrb r1, [r2], #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 87204 <__cxa_atexit@plt+0x79ec4> │ │ │ │ + ldr r7, [pc, #136] @ 872ac <__cxa_atexit@plt+0x79f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #128] @ 872b0 <__cxa_atexit@plt+0x79f70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 87254 <__cxa_atexit@plt+0x79f14> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8728c <__cxa_atexit@plt+0x79f4c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne 89c00 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 89b98 <__cxa_atexit@plt+0x7c858> │ │ │ │ - bne 89c00 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ - ldr r1, [pc, #88] @ 89c1c <__cxa_atexit@plt+0x7c8dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 89c20 <__cxa_atexit@plt+0x7c8e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 8738c <__cxa_atexit@plt+0x7a04c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [pc, #76] @ 872c0 <__cxa_atexit@plt+0x79f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #72] @ 872c4 <__cxa_atexit@plt+0x79f84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89c9c <__cxa_atexit@plt+0x7c95c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 89cac <__cxa_atexit@plt+0x7c96c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq lr, lr, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmneq r9, #1879048197 @ 0x70000005 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + biceq r6, fp, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + orrseq r8, pc, #112, 6 @ 0xc0000001 │ │ │ │ + orrseq r8, pc, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 89d48 <__cxa_atexit@plt+0x7ca08> │ │ │ │ - ldr r3, [pc, #124] @ 89d50 <__cxa_atexit@plt+0x7ca10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 89d30 <__cxa_atexit@plt+0x7c9f0> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 89d54 <__cxa_atexit@plt+0x7ca14> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87324 <__cxa_atexit@plt+0x79fe4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #84] @ 8734c <__cxa_atexit@plt+0x7a00c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 89d40 <__cxa_atexit@plt+0x7ca00> │ │ │ │ - b 89db0 <__cxa_atexit@plt+0x7ca70> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq 87340 <__cxa_atexit@plt+0x7a000> │ │ │ │ + ldr r3, [pc, #60] @ 87350 <__cxa_atexit@plt+0x7a010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r3, [pc, #40] @ 87354 <__cxa_atexit@plt+0x7a014> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 87358 <__cxa_atexit@plt+0x7a018> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq lr, lr, #244, 16 @ 0xf40000 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + orrseq r8, pc, #184, 4 @ 0x8000000b │ │ │ │ + orrseq r8, pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 89da0 <__cxa_atexit@plt+0x7ca60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 89d98 <__cxa_atexit@plt+0x7ca58> │ │ │ │ - b 89db0 <__cxa_atexit@plt+0x7ca70> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 87380 <__cxa_atexit@plt+0x7a040> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8738c <__cxa_atexit@plt+0x7a04c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #144] @ 87428 <__cxa_atexit@plt+0x7a0e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 873f4 <__cxa_atexit@plt+0x7a0b4> │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 873fc <__cxa_atexit@plt+0x7a0bc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 8742c <__cxa_atexit@plt+0x7a0ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 87418 <__cxa_atexit@plt+0x7a0d8> │ │ │ │ + ldr r7, [pc, #80] @ 87430 <__cxa_atexit@plt+0x7a0f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq lr, lr, #168, 16 @ 0xa80000 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + ldr r3, [pc, #48] @ 87434 <__cxa_atexit@plt+0x7a0f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #44] @ 87438 <__cxa_atexit@plt+0x7a0f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + orrseq r8, pc, #224, 2 @ 0x38 │ │ │ │ + orrseq r8, pc, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87498 <__cxa_atexit@plt+0x7a158> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #84] @ 874c0 <__cxa_atexit@plt+0x7a180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #24]! │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 89e84 <__cxa_atexit@plt+0x7cb44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r1 │ │ │ │ - bcc 89edc <__cxa_atexit@plt+0x7cb9c> │ │ │ │ - stmib sp, {r4, r8} │ │ │ │ - ldr r4, [pc, #320] @ 89f28 <__cxa_atexit@plt+0x7cbe8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #12]! │ │ │ │ - ldmdb r2, {r8, ip} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r2, #4] │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ - add r4, r6, #40 @ 0x28 │ │ │ │ - stm r4, {r0, r7, r8, fp} │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #264] @ 89f2c <__cxa_atexit@plt+0x7cbec> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - add r4, r6, #8 │ │ │ │ - stm r4, {r0, r7, r8, fp} │ │ │ │ - ldr fp, [sp] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - sub r7, r1, #59 @ 0x3b │ │ │ │ - sub r6, r1, #25 │ │ │ │ - str r6, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 89f00 <__cxa_atexit@plt+0x7cbc0> │ │ │ │ - ldr r7, [pc, #208] @ 89f30 <__cxa_atexit@plt+0x7cbf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - beq 89ecc <__cxa_atexit@plt+0x7cb8c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 8960c <__cxa_atexit@plt+0x7c2cc> │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - add r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89eec <__cxa_atexit@plt+0x7cbac> │ │ │ │ - ldr r3, [pc, #128] @ 89f20 <__cxa_atexit@plt+0x7cbe0> │ │ │ │ + beq 874b4 <__cxa_atexit@plt+0x7a174> │ │ │ │ + ldr r3, [pc, #60] @ 874c4 <__cxa_atexit@plt+0x7a184> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89ebc <__cxa_atexit@plt+0x7cb7c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 8960c <__cxa_atexit@plt+0x7c2cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 3fc8b8 <__cxa_atexit@plt+0x3ef578> │ │ │ │ + ldr r3, [pc, #40] @ 874c8 <__cxa_atexit@plt+0x7a188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ 874cc <__cxa_atexit@plt+0x7a18c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc840 <__cxa_atexit@plt+0x3ef500> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orrseq r8, pc, #68, 2 │ │ │ │ + orrseq r8, pc, #112, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 874f4 <__cxa_atexit@plt+0x7a1b4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #80] @ 8754c <__cxa_atexit@plt+0x7a20c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 87524 <__cxa_atexit@plt+0x7a1e4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 87534 <__cxa_atexit@plt+0x7a1f4> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r7, [pc, #48] @ 89f24 <__cxa_atexit@plt+0x7cbe4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #20] @ 87550 <__cxa_atexit@plt+0x7a210> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #12] @ 87554 <__cxa_atexit@plt+0x7a214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 89f34 <__cxa_atexit@plt+0x7cbf4> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + orrseq r8, pc, #12, 2 │ │ │ │ + orrseq r8, pc, #0, 2 │ │ │ │ + orrseq r8, pc, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87580 <__cxa_atexit@plt+0x7a240> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #16] @ 87598 <__cxa_atexit@plt+0x7a258> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 8759c <__cxa_atexit@plt+0x7a25c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff768 │ │ │ │ - orrseq lr, lr, #96, 14 @ 0x1800000 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - orrseq lr, lr, #76, 14 @ 0x1300000 │ │ │ │ - orrseq lr, lr, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + orrseq r8, pc, #192 @ 0xc0 │ │ │ │ + orrseq r8, pc, #180 @ 0xb4 │ │ │ │ + orrseq r8, pc, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89ffc <__cxa_atexit@plt+0x7ccbc> │ │ │ │ - ldr r6, [pc, #228] @ 8a044 <__cxa_atexit@plt+0x7cd04> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, sl} │ │ │ │ - str r9, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 89fe8 <__cxa_atexit@plt+0x7cca8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a010 <__cxa_atexit@plt+0x7ccd0> │ │ │ │ - ldr lr, [pc, #192] @ 8a048 <__cxa_atexit@plt+0x7cd08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #-4]! │ │ │ │ - str r7, [r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 8a024 <__cxa_atexit@plt+0x7cce4> │ │ │ │ - ldr r3, [pc, #140] @ 8a058 <__cxa_atexit@plt+0x7cd18> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 875f0 <__cxa_atexit@plt+0x7a2b0> │ │ │ │ + ldr r3, [pc, #60] @ 87608 <__cxa_atexit@plt+0x7a2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #136] @ 8a05c <__cxa_atexit@plt+0x7cd1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #56] @ 8760c <__cxa_atexit@plt+0x7a2cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 8a054 <__cxa_atexit@plt+0x7cd14> │ │ │ │ + ldr r7, [pc, #24] @ 87610 <__cxa_atexit@plt+0x7a2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r5, [pc, #32] @ 8a04c <__cxa_atexit@plt+0x7cd0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #28] @ 8a050 <__cxa_atexit@plt+0x7cd10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffff5d0 │ │ │ │ + biceq r6, fp, #72, 12 @ 0x4800000 │ │ │ │ + orrseq r8, pc, #160, 10 @ 0x28000000 │ │ │ │ + orrseq r7, pc, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 87674 <__cxa_atexit@plt+0x7a334> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8766c <__cxa_atexit@plt+0x7a32c> │ │ │ │ + ldr r8, [pc, #52] @ 8767c <__cxa_atexit@plt+0x7a33c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #48] @ 87680 <__cxa_atexit@plt+0x7a340> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ 87684 <__cxa_atexit@plt+0x7a344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - orrseq lr, lr, #48, 12 @ 0x3000000 │ │ │ │ - orrseq lr, lr, #20, 2 │ │ │ │ - orrseq lr, lr, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffff1954 │ │ │ │ - orrseq lr, lr, #136, 12 @ 0x8800000 │ │ │ │ - orrseq lr, lr, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #16, 30 @ 0x40 │ │ │ │ + biceq r6, fp, #52, 10 @ 0xd000000 │ │ │ │ + biceq r6, fp, #56, 10 @ 0xe000000 │ │ │ │ + orrseq r8, pc, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a0e8 <__cxa_atexit@plt+0x7cda8> │ │ │ │ - ldr lr, [pc, #140] @ 8a114 <__cxa_atexit@plt+0x7cdd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - sub r1, r6, #5 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a0f4 <__cxa_atexit@plt+0x7cdb4> │ │ │ │ - ldr r3, [pc, #84] @ 8a120 <__cxa_atexit@plt+0x7cde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 8a124 <__cxa_atexit@plt+0x7cde4> │ │ │ │ + bcc 876cc <__cxa_atexit@plt+0x7a38c> │ │ │ │ + ldr r2, [pc, #44] @ 876dc <__cxa_atexit@plt+0x7a39c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 401100 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #36] @ 876e0 <__cxa_atexit@plt+0x7a3a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc710 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r5, [pc, #28] @ 8a118 <__cxa_atexit@plt+0x7cdd8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ 8a11c <__cxa_atexit@plt+0x7cddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - orrseq lr, lr, #96, 10 @ 0x18000000 │ │ │ │ - orrseq lr, lr, #68 @ 0x44 │ │ │ │ - orrseq lr, lr, #144, 10 @ 0x24000000 │ │ │ │ - @ instruction: 0xffff184c │ │ │ │ + orrseq r8, pc, #152 @ 0x98 │ │ │ │ + biceq r6, fp, #208, 8 @ 0xd0000000 │ │ │ │ + orrseq r8, pc, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a1b0 <__cxa_atexit@plt+0x7ce70> │ │ │ │ - ldr r2, [pc, #136] @ 8a1cc <__cxa_atexit@plt+0x7ce8c> │ │ │ │ + bhi 87740 <__cxa_atexit@plt+0x7a400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8774c <__cxa_atexit@plt+0x7a40c> │ │ │ │ + ldr r2, [pc, #68] @ 8775c <__cxa_atexit@plt+0x7a41c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8a1d0 <__cxa_atexit@plt+0x7ce90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a1a4 <__cxa_atexit@plt+0x7ce64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8a1b8 <__cxa_atexit@plt+0x7ce78> │ │ │ │ - ldr r3, [pc, #88] @ 8a1d4 <__cxa_atexit@plt+0x7ce94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8a1d8 <__cxa_atexit@plt+0x7ce98> │ │ │ │ + ldr r8, [pc, #64] @ 87760 <__cxa_atexit@plt+0x7a420> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 87764 <__cxa_atexit@plt+0x7a424> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r4, fp, #72, 20 @ 0x48000 │ │ │ │ - biceq r4, fp, #44, 20 @ 0x2c000 │ │ │ │ - biceq r4, fp, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq r9, #58112 @ 0xe300 │ │ │ │ + biceq r6, fp, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a224 <__cxa_atexit@plt+0x7cee4> │ │ │ │ - ldr r2, [pc, #48] @ 8a230 <__cxa_atexit@plt+0x7cef0> │ │ │ │ + bcc 877a8 <__cxa_atexit@plt+0x7a468> │ │ │ │ + ldr r2, [pc, #44] @ 877b8 <__cxa_atexit@plt+0x7a478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8a234 <__cxa_atexit@plt+0x7cef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #32] @ 877bc <__cxa_atexit@plt+0x7a47c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc710 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, fp, #168, 18 @ 0x2a0000 │ │ │ │ - biceq r4, fp, #88, 24 @ 0x5800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + biceq r6, fp, #12, 8 @ 0xc000000 │ │ │ │ + biceq r6, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a290 <__cxa_atexit@plt+0x7cf50> │ │ │ │ - ldr lr, [pc, #68] @ 8a298 <__cxa_atexit@plt+0x7cf58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8a29c <__cxa_atexit@plt+0x7cf5c> │ │ │ │ + bhi 87818 <__cxa_atexit@plt+0x7a4d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87824 <__cxa_atexit@plt+0x7a4e4> │ │ │ │ + ldr r2, [pc, #68] @ 87834 <__cxa_atexit@plt+0x7a4f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ 87838 <__cxa_atexit@plt+0x7a4f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 8783c <__cxa_atexit@plt+0x7a4fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8a280 <__cxa_atexit@plt+0x7cf40> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, fp, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmneq r9, #16, 24 @ 0x1000 │ │ │ │ + biceq r6, fp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a324 <__cxa_atexit@plt+0x7cfe4> │ │ │ │ - ldr r3, [pc, #88] @ 8a32c <__cxa_atexit@plt+0x7cfec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8a30c <__cxa_atexit@plt+0x7cfcc> │ │ │ │ - ldr r3, [pc, #60] @ 8a330 <__cxa_atexit@plt+0x7cff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a31c <__cxa_atexit@plt+0x7cfdc> │ │ │ │ - b 8a370 <__cxa_atexit@plt+0x7d030> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + bhi 87878 <__cxa_atexit@plt+0x7a538> │ │ │ │ + ldr r8, [pc, #36] @ 87880 <__cxa_atexit@plt+0x7a540> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 87884 <__cxa_atexit@plt+0x7a544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq r9, #204, 20 @ 0xcc000 │ │ │ │ + biceq r6, fp, #32, 6 @ 0x80000000 │ │ │ │ + orrseq r8, pc, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 878f0 <__cxa_atexit@plt+0x7a5b0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r7, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87900 <__cxa_atexit@plt+0x7a5c0> │ │ │ │ + ldr r7, [pc, #80] @ 87918 <__cxa_atexit@plt+0x7a5d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 878e4 <__cxa_atexit@plt+0x7a5a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 84660 <__cxa_atexit@plt+0x77320> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 8a364 <__cxa_atexit@plt+0x7d024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a35c <__cxa_atexit@plt+0x7d01c> │ │ │ │ - b 8a370 <__cxa_atexit@plt+0x7d030> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 8791c <__cxa_atexit@plt+0x7a5dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8a3e0 <__cxa_atexit@plt+0x7d0a0> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8a42c <__cxa_atexit@plt+0x7d0ec> │ │ │ │ - ldr r3, [pc, #168] @ 8a450 <__cxa_atexit@plt+0x7d110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #156] @ 8a454 <__cxa_atexit@plt+0x7d114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #113 @ 0x71 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #144] @ 8a458 <__cxa_atexit@plt+0x7d118> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - b 8a420 <__cxa_atexit@plt+0x7d0e0> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8a434 <__cxa_atexit@plt+0x7d0f4> │ │ │ │ - ldr r3, [pc, #80] @ 8a444 <__cxa_atexit@plt+0x7d104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #72] @ 8a448 <__cxa_atexit@plt+0x7d108> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #113 @ 0x71 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - ldr r1, [pc, #60] @ 8a44c <__cxa_atexit@plt+0x7d10c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #28 │ │ │ │ - b 8a438 <__cxa_atexit@plt+0x7d0f8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - biceq r4, fp, #160, 14 @ 0x2800000 │ │ │ │ - biceq r4, fp, #140, 14 @ 0x2300000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq r4, fp, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r4, fp, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffcd94 │ │ │ │ + orrseq r8, pc, #60, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a4e4 <__cxa_atexit@plt+0x7d1a4> │ │ │ │ - ldr r2, [pc, #136] @ 8a500 <__cxa_atexit@plt+0x7d1c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8a504 <__cxa_atexit@plt+0x7d1c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a4d8 <__cxa_atexit@plt+0x7d198> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8a4ec <__cxa_atexit@plt+0x7d1ac> │ │ │ │ - ldr r3, [pc, #88] @ 8a508 <__cxa_atexit@plt+0x7d1c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8a50c <__cxa_atexit@plt+0x7d1cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 87950 <__cxa_atexit@plt+0x7a610> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 87958 <__cxa_atexit@plt+0x7a618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3fc8c8 <__cxa_atexit@plt+0x3ef588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r4, fp, #20, 14 @ 0x500000 │ │ │ │ - biceq r4, fp, #248, 12 @ 0xf800000 │ │ │ │ - biceq r4, fp, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + biceq r6, fp, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a558 <__cxa_atexit@plt+0x7d218> │ │ │ │ - ldr r2, [pc, #48] @ 8a564 <__cxa_atexit@plt+0x7d224> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc 879a0 <__cxa_atexit@plt+0x7a660> │ │ │ │ + ldr r2, [pc, #44] @ 879b0 <__cxa_atexit@plt+0x7a670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8a568 <__cxa_atexit@plt+0x7d228> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, fp, #116, 12 @ 0x7400000 │ │ │ │ - biceq r4, fp, #36, 18 @ 0x90000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a5c4 <__cxa_atexit@plt+0x7d284> │ │ │ │ - ldr lr, [pc, #68] @ 8a5cc <__cxa_atexit@plt+0x7d28c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8a5d0 <__cxa_atexit@plt+0x7d290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8a5b4 <__cxa_atexit@plt+0x7d274> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi 879e4 <__cxa_atexit@plt+0x7a6a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 879ec <__cxa_atexit@plt+0x7a6ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc8c8 <__cxa_atexit@plt+0x3ef588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, fp, #0, 12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + biceq r6, fp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a658 <__cxa_atexit@plt+0x7d318> │ │ │ │ - ldr r3, [pc, #88] @ 8a660 <__cxa_atexit@plt+0x7d320> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87a38 <__cxa_atexit@plt+0x7a6f8> │ │ │ │ + ldr r1, [pc, #48] @ 87a48 <__cxa_atexit@plt+0x7a708> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8a640 <__cxa_atexit@plt+0x7d300> │ │ │ │ - ldr r3, [pc, #60] @ 8a664 <__cxa_atexit@plt+0x7d324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a650 <__cxa_atexit@plt+0x7d310> │ │ │ │ - b 8a6a4 <__cxa_atexit@plt+0x7d364> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc878 <__cxa_atexit@plt+0x3ef538> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 8a698 <__cxa_atexit@plt+0x7d358> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + orrseq r7, pc, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87b10 <__cxa_atexit@plt+0x7a7d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 87b18 <__cxa_atexit@plt+0x7a7d8> │ │ │ │ + str r3, [sp] │ │ │ │ + add r9, r2, #3 │ │ │ │ + ldm r9, {r0, r7, r9} │ │ │ │ + ldr r3, [r2, #15] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r2, #19] │ │ │ │ + ldr r2, [r2, #23] │ │ │ │ + ldr sl, [pc, #168] @ 87b4c <__cxa_atexit@plt+0x7a80c> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r6, #19 │ │ │ │ + sub lr, r6, #5 │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + ldr r2, [pc, #144] @ 87b50 <__cxa_atexit@plt+0x7a810> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ + str r8, [r1, #24] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87b2c <__cxa_atexit@plt+0x7a7ec> │ │ │ │ + ldr r3, [pc, #104] @ 87b54 <__cxa_atexit@plt+0x7a814> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8a690 <__cxa_atexit@plt+0x7d350> │ │ │ │ - b 8a6a4 <__cxa_atexit@plt+0x7d364> │ │ │ │ + beq 87b08 <__cxa_atexit@plt+0x7a7c8> │ │ │ │ + b 84660 <__cxa_atexit@plt+0x77320> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8a714 <__cxa_atexit@plt+0x7d3d4> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8a760 <__cxa_atexit@plt+0x7d420> │ │ │ │ - ldr r3, [pc, #168] @ 8a784 <__cxa_atexit@plt+0x7d444> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #156] @ 8a788 <__cxa_atexit@plt+0x7d448> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #113 @ 0x71 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #144] @ 8a78c <__cxa_atexit@plt+0x7d44c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - b 8a754 <__cxa_atexit@plt+0x7d414> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8a768 <__cxa_atexit@plt+0x7d428> │ │ │ │ - ldr r3, [pc, #80] @ 8a778 <__cxa_atexit@plt+0x7d438> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #72] @ 8a77c <__cxa_atexit@plt+0x7d43c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #113 @ 0x71 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - ldr r1, [pc, #60] @ 8a780 <__cxa_atexit@plt+0x7d440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #28 │ │ │ │ - b 8a76c <__cxa_atexit@plt+0x7d42c> │ │ │ │ + mov r6, r1 │ │ │ │ + b 87b20 <__cxa_atexit@plt+0x7a7e0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - biceq r4, fp, #108, 8 @ 0x6c000000 │ │ │ │ - biceq r4, fp, #88, 8 @ 0x58000000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq r4, fp, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r4, fp, #160, 8 @ 0xa0000000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #36] @ 87b58 <__cxa_atexit@plt+0x7a818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr sl, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xffffcb70 │ │ │ │ + orrseq r7, pc, #16, 30 @ 0x40 │ │ │ │ + orrseq r8, pc, #56, 2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, sl │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8a80c <__cxa_atexit@plt+0x7d4cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + mov r8, r4 │ │ │ │ + sub ip, r5, #8 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 87bf4 <__cxa_atexit@plt+0x7a8b4> │ │ │ │ + ldr r0, [r8, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 8a814 <__cxa_atexit@plt+0x7d4d4> │ │ │ │ - ldr r0, [pc, #108] @ 8a834 <__cxa_atexit@plt+0x7d4f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [pc, #100] @ 8a838 <__cxa_atexit@plt+0x7d4f8> │ │ │ │ + bcc 87bfc <__cxa_atexit@plt+0x7a8bc> │ │ │ │ + ldmib r7, {r3, r4} │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + mov r0, sl │ │ │ │ + sub sl, r6, #23 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr sl, [pc, #88] @ 87c14 <__cxa_atexit@plt+0x7a8d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r5, [pc, #84] @ 87c18 <__cxa_atexit@plt+0x7a8d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmib r2, {r5, lr} │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, r1 │ │ │ │ + b 3fc8a0 <__cxa_atexit@plt+0x3ef560> │ │ │ │ + mov r6, r2 │ │ │ │ + b 87c04 <__cxa_atexit@plt+0x7a8c4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r8, #828] @ 0x33c │ │ │ │ + ldr r0, [r8, #-8] │ │ │ │ + mov r4, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #236, 28 @ 0xec0 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + orrseq r7, pc, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87c60 <__cxa_atexit@plt+0x7a920> │ │ │ │ + ldr r8, [pc, #40] @ 87c6c <__cxa_atexit@plt+0x7a92c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #96] @ 8a83c <__cxa_atexit@plt+0x7d4fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r6, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmib r2, {r0, r1, r8, r9} │ │ │ │ - add r9, ip, #2 │ │ │ │ - mov r5, lr │ │ │ │ - ldr r8, [pc, #56] @ 8a840 <__cxa_atexit@plt+0x7d500> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc8d0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #8, 28 @ 0x80 │ │ │ │ + orrseq r7, pc, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87cb4 <__cxa_atexit@plt+0x7a974> │ │ │ │ + ldr r1, [pc, #40] @ 87cc0 <__cxa_atexit@plt+0x7a980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 3fc8d0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87cfc <__cxa_atexit@plt+0x7a9bc> │ │ │ │ + ldr r8, [pc, #36] @ 87d04 <__cxa_atexit@plt+0x7a9c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 8a81c <__cxa_atexit@plt+0x7d4dc> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 8a830 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 87d08 <__cxa_atexit@plt+0x7a9c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r9, #28835840 @ 0x1b80000 │ │ │ │ + biceq r5, fp, #156, 28 @ 0x9c0 │ │ │ │ + orrseq r7, pc, #116, 30 @ 0x1d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 87de4 <__cxa_atexit@plt+0x7aaa4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87dec <__cxa_atexit@plt+0x7aaac> │ │ │ │ + ldr r0, [pc, #184] @ 87e00 <__cxa_atexit@plt+0x7aac0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [pc, #180] @ 87e04 <__cxa_atexit@plt+0x7aac4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #176] @ 87e08 <__cxa_atexit@plt+0x7aac8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #172] @ 87e0c <__cxa_atexit@plt+0x7aacc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add lr, r9, #3 │ │ │ │ + ldr r9, [pc, #156] @ 87e10 <__cxa_atexit@plt+0x7aad0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, sl, #1 │ │ │ │ + add r1, r1, #3 │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + str sl, [r2, #-16] │ │ │ │ + str lr, [r2, #-12] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r1, [pc, #128] @ 87e14 <__cxa_atexit@plt+0x7aad4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + ldr r2, [pc, #120] @ 87e18 <__cxa_atexit@plt+0x7aad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #112] @ 87e1c <__cxa_atexit@plt+0x7aadc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r9, #1 │ │ │ │ + ldr r0, [pc, #100] @ 87e20 <__cxa_atexit@plt+0x7aae0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub sl, r6, #11 │ │ │ │ + mov r8, ip │ │ │ │ + ldr r9, [pc, #68] @ 87e24 <__cxa_atexit@plt+0x7aae4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc8d0 <__cxa_atexit@plt+0x3ef590> │ │ │ │ + mov r6, r3 │ │ │ │ + b 87df4 <__cxa_atexit@plt+0x7aab4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #68, 26 @ 0x1100 │ │ │ │ + orrseq r7, pc, #56, 26 @ 0xe00 │ │ │ │ + orrseq r7, pc, #44, 26 @ 0xb00 │ │ │ │ + orrseq r7, pc, #32, 26 @ 0x800 │ │ │ │ + orrseq r7, pc, #44, 28 @ 0x2c0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + biceq r5, fp, #12, 28 @ 0xc0 │ │ │ │ + biceq r6, fp, #124, 2 │ │ │ │ + orrseq r7, pc, #216, 24 @ 0xd800 │ │ │ │ + orrseq r7, pc, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87e4c <__cxa_atexit@plt+0x7ab0c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + and r3, r7, #3 │ │ │ │ + b 87e64 <__cxa_atexit@plt+0x7ab24> │ │ │ │ + ldr r3, [pc, #152] @ 87eec <__cxa_atexit@plt+0x7abac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 87ec8 <__cxa_atexit@plt+0x7ab88> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87e80 <__cxa_atexit@plt+0x7ab40> │ │ │ │ + ldr r7, [pc, #128] @ 87ef4 <__cxa_atexit@plt+0x7abb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87ed0 <__cxa_atexit@plt+0x7ab90> │ │ │ │ + ldr r7, [pc, #88] @ 87ef8 <__cxa_atexit@plt+0x7abb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 87efc <__cxa_atexit@plt+0x7abbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 87ef0 <__cxa_atexit@plt+0x7abb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r1 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orrseq sp, lr, #128, 28 @ 0x800 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - orrseq sp, lr, #184, 28 @ 0xb80 │ │ │ │ - orrseq sp, lr, #76, 24 @ 0x4c00 │ │ │ │ - orrseq sp, lr, #212, 26 @ 0x3500 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + orrseq r7, pc, #192, 24 @ 0xc000 │ │ │ │ + biceq r5, fp, #164, 26 @ 0x2900 │ │ │ │ + @ instruction: 0xffffecfc │ │ │ │ + biceq r5, fp, #116, 26 @ 0x1d00 │ │ │ │ + orrseq r7, pc, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87f2c <__cxa_atexit@plt+0x7abec> │ │ │ │ + ldr r7, [pc, #116] @ 87f94 <__cxa_atexit@plt+0x7ac54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 87f74 <__cxa_atexit@plt+0x7ac34> │ │ │ │ + ldr r7, [pc, #76] @ 87f98 <__cxa_atexit@plt+0x7ac58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #72] @ 87f9c <__cxa_atexit@plt+0x7ac5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 87f90 <__cxa_atexit@plt+0x7ac50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + orrseq r7, pc, #28, 24 @ 0x1c00 │ │ │ │ + biceq r5, fp, #248, 24 @ 0xf800 │ │ │ │ + @ instruction: 0xffffec50 │ │ │ │ + biceq r5, fp, #200, 24 @ 0xc800 │ │ │ │ + orrseq r7, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ 87fbc <__cxa_atexit@plt+0x7ac7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + orrseq r7, pc, #128, 22 @ 0x20000 │ │ │ │ + orrseq r7, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a8ac <__cxa_atexit@plt+0x7d56c> │ │ │ │ - ldr r2, [pc, #80] @ 8a8b4 <__cxa_atexit@plt+0x7d574> │ │ │ │ + bhi 8802c <__cxa_atexit@plt+0x7acec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88038 <__cxa_atexit@plt+0x7acf8> │ │ │ │ + ldr r2, [pc, #84] @ 88048 <__cxa_atexit@plt+0x7ad08> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 8804c <__cxa_atexit@plt+0x7ad0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #76] @ 88050 <__cxa_atexit@plt+0x7ad10> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8a8b8 <__cxa_atexit@plt+0x7d578> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r0, [pc, #68] @ 88054 <__cxa_atexit@plt+0x7ad14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a8a0 <__cxa_atexit@plt+0x7d560> │ │ │ │ - ldr r3, [pc, #48] @ 8a8bc <__cxa_atexit@plt+0x7d57c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq r4, fp, #40, 6 @ 0xa0000000 │ │ │ │ - biceq r4, fp, #28, 6 @ 0x70000000 │ │ │ │ - orrseq sp, lr, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + cmneq r9, #1392508928 @ 0x53000000 │ │ │ │ + biceq r5, fp, #120, 22 @ 0x1e000 │ │ │ │ + orrseq r7, pc, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 8a8e8 <__cxa_atexit@plt+0x7d5a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ + ldr r9, [pc, #12] @ 88078 <__cxa_atexit@plt+0x7ad38> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401188 <__cxa_atexit@plt+0x3f3e48> │ │ │ │ - biceq r4, fp, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + orrseq r7, pc, #72, 22 @ 0x12000 │ │ │ │ + orrseq r7, pc, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r9, [pc, #4] @ 88098 <__cxa_atexit@plt+0x7ad58> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + orrseq r7, pc, #144, 20 @ 0x90000 │ │ │ │ + orrseq r7, pc, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a95c <__cxa_atexit@plt+0x7d61c> │ │ │ │ + bhi 880f8 <__cxa_atexit@plt+0x7adb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a968 <__cxa_atexit@plt+0x7d628> │ │ │ │ - ldr r2, [pc, #72] @ 8a978 <__cxa_atexit@plt+0x7d638> │ │ │ │ + bcc 88104 <__cxa_atexit@plt+0x7adc4> │ │ │ │ + ldr r2, [pc, #68] @ 88114 <__cxa_atexit@plt+0x7add4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 8a97c <__cxa_atexit@plt+0x7d63c> │ │ │ │ + ldr r8, [pc, #64] @ 88118 <__cxa_atexit@plt+0x7add8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 8811c <__cxa_atexit@plt+0x7addc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r4, fp, #96, 4 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmneq r9, #-1006632958 @ 0xc4000002 │ │ │ │ + biceq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ + orrseq r7, pc, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8aa08 <__cxa_atexit@plt+0x7d6c8> │ │ │ │ - ldr r2, [pc, #136] @ 8aa24 <__cxa_atexit@plt+0x7d6e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8aa28 <__cxa_atexit@plt+0x7d6e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a9fc <__cxa_atexit@plt+0x7d6bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8aa10 <__cxa_atexit@plt+0x7d6d0> │ │ │ │ - ldr r3, [pc, #88] @ 8aa2c <__cxa_atexit@plt+0x7d6ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8aa30 <__cxa_atexit@plt+0x7d6f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r4, fp, #240, 2 @ 0x3c │ │ │ │ - biceq r4, fp, #212, 2 @ 0x35 │ │ │ │ - biceq r4, fp, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 8818c <__cxa_atexit@plt+0x7ae4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, sl, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8aa7c <__cxa_atexit@plt+0x7d73c> │ │ │ │ - ldr r2, [pc, #48] @ 8aa88 <__cxa_atexit@plt+0x7d748> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8aa8c <__cxa_atexit@plt+0x7d74c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, fp, #80, 2 │ │ │ │ - biceq r4, fp, #0, 8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ab18 <__cxa_atexit@plt+0x7d7d8> │ │ │ │ - ldr r2, [pc, #136] @ 8ab34 <__cxa_atexit@plt+0x7d7f4> │ │ │ │ + bcc 88198 <__cxa_atexit@plt+0x7ae58> │ │ │ │ + ldr r2, [pc, #84] @ 881a8 <__cxa_atexit@plt+0x7ae68> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8ab38 <__cxa_atexit@plt+0x7d7f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ab0c <__cxa_atexit@plt+0x7d7cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8ab20 <__cxa_atexit@plt+0x7d7e0> │ │ │ │ - ldr r3, [pc, #88] @ 8ab3c <__cxa_atexit@plt+0x7d7fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8ab40 <__cxa_atexit@plt+0x7d800> │ │ │ │ + ldr r1, [pc, #80] @ 881ac <__cxa_atexit@plt+0x7ae6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + str r5, [sl, #8] │ │ │ │ + ldr r5, [pc, #60] @ 881b0 <__cxa_atexit@plt+0x7ae70> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ 881b4 <__cxa_atexit@plt+0x7ae74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1722070 <__cxa_atexit@plt+0x1714d30> │ │ │ │ + mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r4, fp, #224 @ 0xe0 │ │ │ │ - biceq r4, fp, #196 @ 0xc4 │ │ │ │ - biceq r4, fp, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ab8c <__cxa_atexit@plt+0x7d84c> │ │ │ │ - ldr r2, [pc, #48] @ 8ab98 <__cxa_atexit@plt+0x7d858> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8ab9c <__cxa_atexit@plt+0x7d85c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r4, fp, #64 @ 0x40 │ │ │ │ - biceq r4, fp, #240, 4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + biceq r5, fp, #44, 20 @ 0x2c000 │ │ │ │ + biceq r5, fp, #44, 24 @ 0x2c00 │ │ │ │ + biceq r5, fp, #36, 24 @ 0x2400 │ │ │ │ + orrseq r7, pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8ac28 <__cxa_atexit@plt+0x7d8e8> │ │ │ │ - ldr r2, [pc, #136] @ 8ac44 <__cxa_atexit@plt+0x7d904> │ │ │ │ + bhi 881f8 <__cxa_atexit@plt+0x7aeb8> │ │ │ │ + ldr r2, [pc, #40] @ 88200 <__cxa_atexit@plt+0x7aec0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8ac48 <__cxa_atexit@plt+0x7d908> │ │ │ │ + ldr r1, [pc, #32] @ 88204 <__cxa_atexit@plt+0x7aec4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ac1c <__cxa_atexit@plt+0x7d8dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8ac30 <__cxa_atexit@plt+0x7d8f0> │ │ │ │ - ldr r3, [pc, #88] @ 8ac4c <__cxa_atexit@plt+0x7d90c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8ac50 <__cxa_atexit@plt+0x7d910> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #208, 30 @ 0x340 │ │ │ │ - biceq r3, fp, #180, 30 @ 0x2d0 │ │ │ │ - biceq r4, fp, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ac9c <__cxa_atexit@plt+0x7d95c> │ │ │ │ - ldr r2, [pc, #48] @ 8aca8 <__cxa_atexit@plt+0x7d968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8acac <__cxa_atexit@plt+0x7d96c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #48, 30 @ 0xc0 │ │ │ │ - biceq r4, fp, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + orrseq r7, pc, #200, 14 @ 0x3200000 │ │ │ │ + biceq r5, fp, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8ad38 <__cxa_atexit@plt+0x7d9f8> │ │ │ │ - ldr r2, [pc, #136] @ 8ad54 <__cxa_atexit@plt+0x7da14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8ad58 <__cxa_atexit@plt+0x7da18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ad2c <__cxa_atexit@plt+0x7d9ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8ad40 <__cxa_atexit@plt+0x7da00> │ │ │ │ - ldr r3, [pc, #88] @ 8ad5c <__cxa_atexit@plt+0x7da1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8ad60 <__cxa_atexit@plt+0x7da20> │ │ │ │ + bhi 8823c <__cxa_atexit@plt+0x7aefc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 88244 <__cxa_atexit@plt+0x7af04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #192, 28 @ 0xc00 │ │ │ │ - biceq r3, fp, #164, 28 @ 0xa40 │ │ │ │ - biceq r4, fp, #84, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + biceq r5, fp, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8adac <__cxa_atexit@plt+0x7da6c> │ │ │ │ - ldr r2, [pc, #48] @ 8adb8 <__cxa_atexit@plt+0x7da78> │ │ │ │ + bcc 882a0 <__cxa_atexit@plt+0x7af60> │ │ │ │ + ldr r2, [pc, #68] @ 882b0 <__cxa_atexit@plt+0x7af70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 882b4 <__cxa_atexit@plt+0x7af74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8adbc <__cxa_atexit@plt+0x7da7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [pc, #48] @ 882b8 <__cxa_atexit@plt+0x7af78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc710 <__cxa_atexit@plt+0x3ef3d0> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #32, 28 @ 0x200 │ │ │ │ - biceq r4, fp, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bx r0 │ │ │ │ + biceq r5, fp, #12, 20 @ 0xc000 │ │ │ │ + biceq r5, fp, #28, 18 @ 0x70000 │ │ │ │ + biceq r5, fp, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8ae30 <__cxa_atexit@plt+0x7daf0> │ │ │ │ + bhi 88314 <__cxa_atexit@plt+0x7afd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ae3c <__cxa_atexit@plt+0x7dafc> │ │ │ │ - ldr r2, [pc, #72] @ 8ae4c <__cxa_atexit@plt+0x7db0c> │ │ │ │ + bcc 88320 <__cxa_atexit@plt+0x7afe0> │ │ │ │ + ldr r2, [pc, #68] @ 88330 <__cxa_atexit@plt+0x7aff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 8ae50 <__cxa_atexit@plt+0x7db10> │ │ │ │ + ldr r8, [pc, #64] @ 88334 <__cxa_atexit@plt+0x7aff4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ 88338 <__cxa_atexit@plt+0x7aff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r3, fp, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8aee0 <__cxa_atexit@plt+0x7dba0> │ │ │ │ - ldr lr, [pc, #140] @ 8af00 <__cxa_atexit@plt+0x7dbc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8af04 <__cxa_atexit@plt+0x7dbc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8aed4 <__cxa_atexit@plt+0x7db94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8aeec <__cxa_atexit@plt+0x7dbac> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8af08 <__cxa_atexit@plt+0x7dbc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #20, 26 @ 0x500 │ │ │ │ - biceq r3, fp, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8af4c <__cxa_atexit@plt+0x7dc0c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8af58 <__cxa_atexit@plt+0x7dc18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8afe8 <__cxa_atexit@plt+0x7dca8> │ │ │ │ - ldr lr, [pc, #140] @ 8b008 <__cxa_atexit@plt+0x7dcc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8b00c <__cxa_atexit@plt+0x7dccc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8afdc <__cxa_atexit@plt+0x7dc9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8aff4 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8b010 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #12, 24 @ 0xc00 │ │ │ │ - biceq r3, fp, #164, 28 @ 0xa40 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmneq r9, #12, 2 │ │ │ │ + biceq r5, fp, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8b054 <__cxa_atexit@plt+0x7dd14> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8b060 <__cxa_atexit@plt+0x7dd20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8b0f0 <__cxa_atexit@plt+0x7ddb0> │ │ │ │ - ldr lr, [pc, #140] @ 8b110 <__cxa_atexit@plt+0x7ddd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8b114 <__cxa_atexit@plt+0x7ddd4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b0e4 <__cxa_atexit@plt+0x7dda4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8b0fc <__cxa_atexit@plt+0x7ddbc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8b118 <__cxa_atexit@plt+0x7ddd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc 88388 <__cxa_atexit@plt+0x7b048> │ │ │ │ + ldr r2, [pc, #56] @ 88398 <__cxa_atexit@plt+0x7b058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 8839c <__cxa_atexit@plt+0x7b05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3fc528 <__cxa_atexit@plt+0x3ef1e8> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #4, 22 @ 0x1000 │ │ │ │ - biceq r3, fp, #156, 26 @ 0x2700 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b15c <__cxa_atexit@plt+0x7de1c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8b168 <__cxa_atexit@plt+0x7de28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8b1f8 <__cxa_atexit@plt+0x7deb8> │ │ │ │ - ldr lr, [pc, #140] @ 8b218 <__cxa_atexit@plt+0x7ded8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8b21c <__cxa_atexit@plt+0x7dedc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b1ec <__cxa_atexit@plt+0x7deac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8b204 <__cxa_atexit@plt+0x7dec4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8b220 <__cxa_atexit@plt+0x7dee0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, fp, #252, 18 @ 0x3f0000 │ │ │ │ - biceq r3, fp, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8b264 <__cxa_atexit@plt+0x7df24> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8b270 <__cxa_atexit@plt+0x7df30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r3, fp, #24, 24 @ 0x1800 │ │ │ │ - orrseq sp, lr, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r5, fp, #24, 16 @ 0x180000 │ │ │ │ + orrseq r7, pc, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 883bc <__cxa_atexit@plt+0x7b07c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3fc6b0 <__cxa_atexit@plt+0x3ef370> │ │ │ │ + orrseq r7, pc, #160, 2 @ 0x28 │ │ │ │ + orrseq r7, pc, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8b354 <__cxa_atexit@plt+0x7e014> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r7, {r0, ip} │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - and lr, r2, #3 │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 8b304 <__cxa_atexit@plt+0x7dfc4> │ │ │ │ - ldr lr, [pc, #176] @ 8b36c <__cxa_atexit@plt+0x7e02c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - ldr r5, [pc, #144] @ 8b370 <__cxa_atexit@plt+0x7e030> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #136] @ 8b374 <__cxa_atexit@plt+0x7e034> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #128] @ 8b378 <__cxa_atexit@plt+0x7e038> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 8b348 <__cxa_atexit@plt+0x7e008> │ │ │ │ - ldr r6, [pc, #80] @ 8b35c <__cxa_atexit@plt+0x7e01c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r3, [r5] │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #52] @ 8b360 <__cxa_atexit@plt+0x7e020> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #3 │ │ │ │ - ldr r6, [pc, #44] @ 8b364 <__cxa_atexit@plt+0x7e024> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - ldr r6, [pc, #36] @ 8b368 <__cxa_atexit@plt+0x7e028> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r3 │ │ │ │ - biceq r3, fp, #8, 24 @ 0x800 │ │ │ │ - biceq r3, fp, #164, 16 @ 0xa40000 │ │ │ │ - biceq r3, fp, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - biceq r3, fp, #84, 24 @ 0x5400 │ │ │ │ - biceq r3, fp, #240, 16 @ 0xf00000 │ │ │ │ - biceq r3, fp, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b3e0 <__cxa_atexit@plt+0x7e0a0> │ │ │ │ - ldr lr, [pc, #76] @ 8b3ec <__cxa_atexit@plt+0x7e0ac> │ │ │ │ + bhi 88424 <__cxa_atexit@plt+0x7b0e4> │ │ │ │ + ldr lr, [pc, #76] @ 8842c <__cxa_atexit@plt+0x7b0ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 8b3f0 <__cxa_atexit@plt+0x7e0b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 8b3f4 <__cxa_atexit@plt+0x7e0b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - biceq r3, fp, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8b458 <__cxa_atexit@plt+0x7e118> │ │ │ │ - ldr r6, [pc, #168] @ 8b4c0 <__cxa_atexit@plt+0x7e180> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr lr, [pc, #48] @ 88430 <__cxa_atexit@plt+0x7b0f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r5, {r0, r1, r2, r8, lr} │ │ │ │ + str r7, [r5, #24] │ │ │ │ tst r3, #3 │ │ │ │ - beq 8b498 <__cxa_atexit@plt+0x7e158> │ │ │ │ - ldr r6, [pc, #140] @ 8b4c4 <__cxa_atexit@plt+0x7e184> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b4a8 <__cxa_atexit@plt+0x7e168> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8b50c <__cxa_atexit@plt+0x7e1cc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b4b4 <__cxa_atexit@plt+0x7e174> │ │ │ │ - ldr r3, [pc, #88] @ 8b4c8 <__cxa_atexit@plt+0x7e188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + beq 88418 <__cxa_atexit@plt+0x7b0d8> │ │ │ │ + mov r7, r3 │ │ │ │ + b 88440 <__cxa_atexit@plt+0x7b100> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8b500 <__cxa_atexit@plt+0x7e1c0> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r5, fp, #136, 14 @ 0x2200000 │ │ │ │ + orrseq r7, pc, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 88488 <__cxa_atexit@plt+0x7b148> │ │ │ │ + ldr r3, [pc, #72] @ 8849c <__cxa_atexit@plt+0x7b15c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b4f8 <__cxa_atexit@plt+0x7e1b8> │ │ │ │ - b 8b50c <__cxa_atexit@plt+0x7e1cc> │ │ │ │ + beq 88494 <__cxa_atexit@plt+0x7b154> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #44] @ 884a0 <__cxa_atexit@plt+0x7b160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88494 <__cxa_atexit@plt+0x7b154> │ │ │ │ + b 884ec <__cxa_atexit@plt+0x7b1ac> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1722190 <__cxa_atexit@plt+0x1714e50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8b558 <__cxa_atexit@plt+0x7e218> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b5f0 <__cxa_atexit@plt+0x7e2b0> │ │ │ │ - ldr r3, [pc, #208] @ 8b604 <__cxa_atexit@plt+0x7e2c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - b 8b5ac <__cxa_atexit@plt+0x7e26c> │ │ │ │ - ldr r6, [pc, #156] @ 8b5fc <__cxa_atexit@plt+0x7e2bc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8b5b8 <__cxa_atexit@plt+0x7e278> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8b5c4 <__cxa_atexit@plt+0x7e284> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8b5f0 <__cxa_atexit@plt+0x7e2b0> │ │ │ │ - ldr r1, [pc, #100] @ 8b600 <__cxa_atexit@plt+0x7e2c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orrseq r7, pc, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 884dc <__cxa_atexit@plt+0x7b19c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 884d4 <__cxa_atexit@plt+0x7b194> │ │ │ │ + b 884ec <__cxa_atexit@plt+0x7b1ac> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8b5f0 <__cxa_atexit@plt+0x7e2b0> │ │ │ │ - ldr r1, [pc, #52] @ 8b608 <__cxa_atexit@plt+0x7e2c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - @ instruction: 0xfffff98c │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8b664 <__cxa_atexit@plt+0x7e324> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8b690 <__cxa_atexit@plt+0x7e350> │ │ │ │ - ldr r1, [pc, #84] @ 8b69c <__cxa_atexit@plt+0x7e35c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8b690 <__cxa_atexit@plt+0x7e350> │ │ │ │ - ldr r1, [pc, #44] @ 8b6a0 <__cxa_atexit@plt+0x7e360> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b708 <__cxa_atexit@plt+0x7e3c8> │ │ │ │ - ldr lr, [pc, #76] @ 8b714 <__cxa_atexit@plt+0x7e3d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 8b718 <__cxa_atexit@plt+0x7e3d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 8b71c <__cxa_atexit@plt+0x7e3dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff230 │ │ │ │ - biceq r3, fp, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8b780 <__cxa_atexit@plt+0x7e440> │ │ │ │ - ldr r6, [pc, #152] @ 8b7d8 <__cxa_atexit@plt+0x7e498> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8b7b0 <__cxa_atexit@plt+0x7e470> │ │ │ │ - ldr r6, [pc, #124] @ 8b7dc <__cxa_atexit@plt+0x7e49c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orrseq r7, pc, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8854c <__cxa_atexit@plt+0x7b20c> │ │ │ │ + ldr r2, [pc, #148] @ 885a4 <__cxa_atexit@plt+0x7b264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 88590 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr r2, [pc, #132] @ 885a8 <__cxa_atexit@plt+0x7b268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b7c0 <__cxa_atexit@plt+0x7e480> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8b824 <__cxa_atexit@plt+0x7e4e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b7cc <__cxa_atexit@plt+0x7e48c> │ │ │ │ - ldr r3, [pc, #72] @ 8b7e0 <__cxa_atexit@plt+0x7e4a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 88590 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr r2, [pc, #112] @ 885ac <__cxa_atexit@plt+0x7b26c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + ldr r2, [pc, #68] @ 88598 <__cxa_atexit@plt+0x7b258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 88590 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr r2, [pc, #52] @ 8859c <__cxa_atexit@plt+0x7b25c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88590 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr r2, [pc, #32] @ 885a0 <__cxa_atexit@plt+0x7b260> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff1ec │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8b818 <__cxa_atexit@plt+0x7e4d8> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + orrseq r7, pc, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 885f4 <__cxa_atexit@plt+0x7b2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8b810 <__cxa_atexit@plt+0x7e4d0> │ │ │ │ - b 8b824 <__cxa_atexit@plt+0x7e4e4> │ │ │ │ + beq 885ec <__cxa_atexit@plt+0x7b2ac> │ │ │ │ + ldr r3, [pc, #28] @ 885f8 <__cxa_atexit@plt+0x7b2b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8b860 <__cxa_atexit@plt+0x7e520> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b8e8 <__cxa_atexit@plt+0x7e5a8> │ │ │ │ - ldr r3, [pc, #176] @ 8b8fc <__cxa_atexit@plt+0x7e5bc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orrseq r7, pc, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 88620 <__cxa_atexit@plt+0x7b2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - b 8b8a8 <__cxa_atexit@plt+0x7e568> │ │ │ │ - ldr r6, [pc, #140] @ 8b8f4 <__cxa_atexit@plt+0x7e5b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8b8b4 <__cxa_atexit@plt+0x7e574> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8b8c0 <__cxa_atexit@plt+0x7e580> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b8e8 <__cxa_atexit@plt+0x7e5a8> │ │ │ │ - ldr r3, [pc, #92] @ 8b8f8 <__cxa_atexit@plt+0x7e5b8> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 170ab84 <__cxa_atexit@plt+0x16fd844> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + orrseq r7, pc, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 88658 <__cxa_atexit@plt+0x7b318> │ │ │ │ + ldr r3, [pc, #40] @ 8866c <__cxa_atexit@plt+0x7b32c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 88670 <__cxa_atexit@plt+0x7b330> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16dc5b8 <__cxa_atexit@plt+0x16cf278> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b8e8 <__cxa_atexit@plt+0x7e5a8> │ │ │ │ - ldr r3, [pc, #48] @ 8b900 <__cxa_atexit@plt+0x7e5c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffff308 │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - @ instruction: 0xfffff1c4 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8b950 <__cxa_atexit@plt+0x7e610> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b978 <__cxa_atexit@plt+0x7e638> │ │ │ │ - ldr r3, [pc, #76] @ 8b984 <__cxa_atexit@plt+0x7e644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8b978 <__cxa_atexit@plt+0x7e638> │ │ │ │ - ldr r3, [pc, #40] @ 8b988 <__cxa_atexit@plt+0x7e648> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r6, pc, #36, 30 @ 0x90 │ │ │ │ + orrseq r7, pc, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 886b8 <__cxa_atexit@plt+0x7b378> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff26c │ │ │ │ - @ instruction: 0xfffff134 │ │ │ │ - orrseq ip, lr, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ba3c <__cxa_atexit@plt+0x7e6fc> │ │ │ │ - ldr r2, [pc, #148] @ 8ba44 <__cxa_atexit@plt+0x7e704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ba24 <__cxa_atexit@plt+0x7e6e4> │ │ │ │ - ldr r3, [pc, #116] @ 8ba48 <__cxa_atexit@plt+0x7e708> │ │ │ │ + beq 886b0 <__cxa_atexit@plt+0x7b370> │ │ │ │ + ldr r3, [pc, #28] @ 886bc <__cxa_atexit@plt+0x7b37c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8ba30 <__cxa_atexit@plt+0x7e6f0> │ │ │ │ - ldr r7, [pc, #72] @ 8ba4c <__cxa_atexit@plt+0x7e70c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #68] @ 8ba50 <__cxa_atexit@plt+0x7e710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - str r7, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - orrseq ip, lr, #4, 24 @ 0x400 │ │ │ │ - orrseq ip, lr, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orrseq r7, pc, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 8babc <__cxa_atexit@plt+0x7e77c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bab4 <__cxa_atexit@plt+0x7e774> │ │ │ │ - ldr r3, [pc, #40] @ 8bac0 <__cxa_atexit@plt+0x7e780> │ │ │ │ + ldr r3, [pc, #16] @ 886e4 <__cxa_atexit@plt+0x7b3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 8bac4 <__cxa_atexit@plt+0x7e784> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + mov r8, r7 │ │ │ │ + b 1709614 <__cxa_atexit@plt+0x16fc2d4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + orrseq r7, pc, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8871c <__cxa_atexit@plt+0x7b3dc> │ │ │ │ + ldr r3, [pc, #40] @ 88730 <__cxa_atexit@plt+0x7b3f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ 88734 <__cxa_atexit@plt+0x7b3f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16dc5b8 <__cxa_atexit@plt+0x16cf278> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - orrseq ip, lr, #112, 22 @ 0x1c000 │ │ │ │ - orrseq ip, lr, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orrseq r6, pc, #96, 28 @ 0x600 │ │ │ │ + orrseq r7, pc, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8baf8 <__cxa_atexit@plt+0x7e7b8> │ │ │ │ + ldr r3, [pc, #52] @ 88780 <__cxa_atexit@plt+0x7b440> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 8bafc <__cxa_atexit@plt+0x7e7bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq ip, lr, #44, 22 @ 0xb000 │ │ │ │ - orrseq ip, lr, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldr r3, [pc, #40] @ 88784 <__cxa_atexit@plt+0x7b444> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 88788 <__cxa_atexit@plt+0x7b448> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 8878c <__cxa_atexit@plt+0x7b44c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 16e21dc <__cxa_atexit@plt+0x16d4e9c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r5, fp, #200, 10 @ 0x32000000 │ │ │ │ + biceq r5, fp, #188, 10 @ 0x2f000000 │ │ │ │ + biceq r5, fp, #180, 10 @ 0x2d000000 │ │ │ │ + orrseq r7, pc, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8bba8 <__cxa_atexit@plt+0x7e868> │ │ │ │ - str r8, [r5, #20] │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 8bd14 <__cxa_atexit@plt+0x7e9d4> │ │ │ │ - ldr lr, [pc, #560] @ 8bd70 <__cxa_atexit@plt+0x7ea30> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - ldr r2, [pc, #544] @ 8bd74 <__cxa_atexit@plt+0x7ea34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r0, [r5, #20] │ │ │ │ + ldr r3, [pc, #24] @ 887bc <__cxa_atexit@plt+0x7b47c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - ldr r5, [pc, #500] @ 8bd78 <__cxa_atexit@plt+0x7ea38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #492] @ 8bd7c <__cxa_atexit@plt+0x7ea3c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #484] @ 8bd80 <__cxa_atexit@plt+0x7ea40> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, ip │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8bc10 <__cxa_atexit@plt+0x7e8d0> │ │ │ │ - ldr r2, [pc, #412] @ 8bd60 <__cxa_atexit@plt+0x7ea20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8bd30 <__cxa_atexit@plt+0x7e9f0> │ │ │ │ - ldmib r7, {r1, ip} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - and r3, r8, #3 │ │ │ │ + ldr r3, [pc, #16] @ 887c0 <__cxa_atexit@plt+0x7b480> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, fp, #128, 10 @ 0x20000000 │ │ │ │ + orrseq r7, pc, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8bca8 <__cxa_atexit@plt+0x7e968> │ │ │ │ - ldr r3, [pc, #368] @ 8bd68 <__cxa_atexit@plt+0x7ea28> │ │ │ │ + bne 887f4 <__cxa_atexit@plt+0x7b4b4> │ │ │ │ + ldr r3, [pc, #48] @ 88814 <__cxa_atexit@plt+0x7b4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, ip} │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 8bc78 <__cxa_atexit@plt+0x7e938> │ │ │ │ - bne 8bc24 <__cxa_atexit@plt+0x7e8e4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt 8bbbc <__cxa_atexit@plt+0x7e87c> │ │ │ │ - ldr r1, [pc, #272] @ 8bd3c <__cxa_atexit@plt+0x7e9fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8bd20 <__cxa_atexit@plt+0x7e9e0> │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8bccc <__cxa_atexit@plt+0x7e98c> │ │ │ │ - ldr r0, [pc, #236] @ 8bd50 <__cxa_atexit@plt+0x7ea10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - stmdb r5, {r0, r3, ip} │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r0, [pc, #208] @ 8bd54 <__cxa_atexit@plt+0x7ea14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - ldr r0, [pc, #200] @ 8bd58 <__cxa_atexit@plt+0x7ea18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #192] @ 8bd5c <__cxa_atexit@plt+0x7ea1c> │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3fc8d8 <__cxa_atexit@plt+0x3ef598> │ │ │ │ + ldr r7, [pc, #16] @ 8880c <__cxa_atexit@plt+0x7b4cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [pc, #8] @ 88810 <__cxa_atexit@plt+0x7b4d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - mov r5, lr │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r3, [pc, #180] @ 8bd64 <__cxa_atexit@plt+0x7ea24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 8bcec <__cxa_atexit@plt+0x7e9ac> │ │ │ │ - ldr r2, [pc, #108] @ 8bd40 <__cxa_atexit@plt+0x7ea00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r3, ip} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #80] @ 8bd44 <__cxa_atexit@plt+0x7ea04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #72] @ 8bd48 <__cxa_atexit@plt+0x7ea08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #64] @ 8bd4c <__cxa_atexit@plt+0x7ea0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r5, [pc, #80] @ 8bd6c <__cxa_atexit@plt+0x7ea2c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r2, fp, #124, 30 @ 0x1f0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - biceq r3, fp, #64, 4 │ │ │ │ - biceq r2, fp, #220, 28 @ 0xdc0 │ │ │ │ - biceq r2, fp, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - biceq r3, fp, #176, 4 │ │ │ │ - biceq r2, fp, #76, 30 @ 0x130 │ │ │ │ - biceq r2, fp, #68, 30 @ 0x110 │ │ │ │ - biceq r2, fp, #228, 30 @ 0x390 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - @ instruction: 0xfffff788 │ │ │ │ - biceq r2, fp, #140, 28 @ 0x8c0 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - biceq r3, fp, #84 @ 0x54 │ │ │ │ - biceq r3, fp, #176, 6 @ 0xc0000002 │ │ │ │ - biceq r3, fp, #76 @ 0x4c │ │ │ │ - biceq r3, fp, #68 @ 0x44 │ │ │ │ - orrseq ip, lr, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + orrseq r6, pc, #188, 30 @ 0x2f0 │ │ │ │ + orrseq r6, pc, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + orrseq r6, pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8bdfc <__cxa_atexit@plt+0x7eabc> │ │ │ │ - ldr r3, [pc, #92] @ 8be04 <__cxa_atexit@plt+0x7eac4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 88844 <__cxa_atexit@plt+0x7b504> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8bde4 <__cxa_atexit@plt+0x7eaa4> │ │ │ │ - ldr r3, [pc, #64] @ 8be08 <__cxa_atexit@plt+0x7eac8> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 88848 <__cxa_atexit@plt+0x7b508> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc7a0 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, fp, #48, 14 @ 0xc00000 │ │ │ │ + orrseq r6, pc, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 888b0 <__cxa_atexit@plt+0x7b570> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 888d4 <__cxa_atexit@plt+0x7b594> │ │ │ │ + ldr r3, [pc, #96] @ 888e0 <__cxa_atexit@plt+0x7b5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bdf4 <__cxa_atexit@plt+0x7eab4> │ │ │ │ - b 8be54 <__cxa_atexit@plt+0x7eb14> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #92] @ 888e4 <__cxa_atexit@plt+0x7b5a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + str r7, [r9, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 888c8 <__cxa_atexit@plt+0x7b588> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orrseq ip, lr, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc6b8 <__cxa_atexit@plt+0x3ef378> │ │ │ │ + orrseq r7, pc, #60, 6 @ 0xf0000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88950 <__cxa_atexit@plt+0x7b610> │ │ │ │ + ldr lr, [pc, #52] @ 88958 <__cxa_atexit@plt+0x7b618> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + ldr r7, [r7, #18] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orrseq r7, pc, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 8be44 <__cxa_atexit@plt+0x7eb04> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ 8898c <__cxa_atexit@plt+0x7b64c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #12] @ 88990 <__cxa_atexit@plt+0x7b650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1608cac <__cxa_atexit@plt+0x15fb96c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r5, fp, #232, 10 @ 0x3a000000 │ │ │ │ + orrseq r7, pc, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88a74 <__cxa_atexit@plt+0x7b734> │ │ │ │ + ldr r8, [pc, #196] @ 88a80 <__cxa_atexit@plt+0x7b740> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #192] @ 88a84 <__cxa_atexit@plt+0x7b744> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #188] @ 88a88 <__cxa_atexit@plt+0x7b748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #184] @ 88a8c <__cxa_atexit@plt+0x7b74c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r1, [pc, #168] @ 88a90 <__cxa_atexit@plt+0x7b750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r0, [r9, #72] @ 0x48 │ │ │ │ + str r0, [r9, #76] @ 0x4c │ │ │ │ + str r1, [r9, #80] @ 0x50 │ │ │ │ + str r1, [r9, #84] @ 0x54 │ │ │ │ + str r0, [r9, #88] @ 0x58 │ │ │ │ + ldr r2, [pc, #140] @ 88a94 <__cxa_atexit@plt+0x7b754> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r1, [r9, #40] @ 0x28 │ │ │ │ + str r2, [r9, #44] @ 0x2c │ │ │ │ + str r2, [r9, #48] @ 0x30 │ │ │ │ + str r2, [r9, #52] @ 0x34 │ │ │ │ + str r0, [r9, #56] @ 0x38 │ │ │ │ + str r0, [r9, #60] @ 0x3c │ │ │ │ + str r0, [r9, #64] @ 0x40 │ │ │ │ + str r0, [r9, #68] @ 0x44 │ │ │ │ + sub r0, r6, #70 @ 0x46 │ │ │ │ + ldr sl, [pc, #96] @ 88a98 <__cxa_atexit@plt+0x7b758> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add r3, r8, #2 │ │ │ │ + ldr r8, [pc, #84] @ 88a9c <__cxa_atexit@plt+0x7b75c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str ip, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r7, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str sl, [r9, #28] │ │ │ │ + str r0, [r9, #32] │ │ │ │ + str r1, [r9, #36] @ 0x24 │ │ │ │ + str lr, [r5] │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + b 1f839a4 <__cxa_atexit@plt+0x1f76664> │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq r6, pc, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + biceq r5, fp, #20, 4 @ 0x40000001 │ │ │ │ + biceq r5, fp, #48, 4 │ │ │ │ + biceq r5, fp, #168, 6 @ 0xa0000002 │ │ │ │ + biceq r5, fp, #124, 6 @ 0xf0000001 │ │ │ │ + biceq r5, fp, #112, 6 @ 0xc0000001 │ │ │ │ + orrseq r7, pc, #124, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #156] @ 88b50 <__cxa_atexit@plt+0x7b810> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8be3c <__cxa_atexit@plt+0x7eafc> │ │ │ │ - b 8be54 <__cxa_atexit@plt+0x7eb14> │ │ │ │ + beq 88b38 <__cxa_atexit@plt+0x7b7f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 88b40 <__cxa_atexit@plt+0x7b800> │ │ │ │ + ldr r1, [pc, #124] @ 88b54 <__cxa_atexit@plt+0x7b814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r2, r7} │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [pc, #92] @ 88b58 <__cxa_atexit@plt+0x7b818> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #12]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #60] @ 88b5c <__cxa_atexit@plt+0x7b81c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orrseq ip, lr, #116, 16 @ 0x740000 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + biceq r5, fp, #176, 2 @ 0x2c │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + biceq r5, fp, #244 @ 0xf4 │ │ │ │ + orrseq r7, pc, #188 @ 0xbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8be90 <__cxa_atexit@plt+0x7eb50> │ │ │ │ - ldr r2, [pc, #308] @ 8bfa4 <__cxa_atexit@plt+0x7ec64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #304] @ 8bfa8 <__cxa_atexit@plt+0x7ec68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r2, [r3] │ │ │ │ - add sl, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r7, [pc, #232] @ 8bf80 <__cxa_atexit@plt+0x7ec40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldmdb r2, {r7, r8} │ │ │ │ - str r0, [r2] │ │ │ │ - sub r3, r2, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8bf70 <__cxa_atexit@plt+0x7ec30> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldmib r7, {r3, sl} │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - and lr, r0, #3 │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 8bf20 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ - ldr lr, [pc, #180] @ 8bf94 <__cxa_atexit@plt+0x7ec54> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88be4 <__cxa_atexit@plt+0x7b8a4> │ │ │ │ + ldr r1, [pc, #104] @ 88bf0 <__cxa_atexit@plt+0x7b8b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r2, r7} │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r8, [pc, #72] @ 88bf4 <__cxa_atexit@plt+0x7b8b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #40] @ 88bf8 <__cxa_atexit@plt+0x7b8b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r5, fp, #0, 2 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + biceq r5, fp, #68 @ 0x44 │ │ │ │ + orrseq r7, pc, #64 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88c74 <__cxa_atexit@plt+0x7b934> │ │ │ │ + ldr lr, [pc, #92] @ 88c84 <__cxa_atexit@plt+0x7b944> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r2, r3, sl} │ │ │ │ - stm r5, {r8, r9, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r5, [pc, #156] @ 8bf98 <__cxa_atexit@plt+0x7ec58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #148] @ 8bf9c <__cxa_atexit@plt+0x7ec5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #140] @ 8bfa0 <__cxa_atexit@plt+0x7ec60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 8bf64 <__cxa_atexit@plt+0x7ec24> │ │ │ │ - ldr r6, [pc, #92] @ 8bf84 <__cxa_atexit@plt+0x7ec44> │ │ │ │ - add r6, pc, r6 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r3, sl} │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r6, [pc, #64] @ 8bf88 <__cxa_atexit@plt+0x7ec48> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #3 │ │ │ │ - ldr r6, [pc, #56] @ 8bf8c <__cxa_atexit@plt+0x7ec4c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - ldr r6, [pc, #48] @ 8bf90 <__cxa_atexit@plt+0x7ec50> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr sl, [pc, #68] @ 88c88 <__cxa_atexit@plt+0x7b948> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #18 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, fp, #16, 26 @ 0x400 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - biceq r2, fp, #236, 30 @ 0x3b0 │ │ │ │ - biceq r2, fp, #136, 24 @ 0x8800 │ │ │ │ - biceq r2, fp, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xfffff4a0 │ │ │ │ - biceq r3, fp, #56 @ 0x38 │ │ │ │ - biceq r2, fp, #212, 24 @ 0xd400 │ │ │ │ - biceq r2, fp, #204, 24 @ 0xcc00 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - orrseq ip, lr, #152, 14 @ 0x2600000 │ │ │ │ - orrseq ip, lr, #0, 14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r8 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #12]! │ │ │ │ - ldmdb r1, {r7, r8} │ │ │ │ - str r3, [r1] │ │ │ │ - sub lr, r1, #32 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 8c09c <__cxa_atexit@plt+0x7ed5c> │ │ │ │ - str r6, [sp] │ │ │ │ - mov r6, sl │ │ │ │ - ldmib r7, {r0, ip} │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - and sl, r3, #3 │ │ │ │ - cmp sl, #2 │ │ │ │ - bne 8c054 <__cxa_atexit@plt+0x7ed14> │ │ │ │ - ldr sl, [pc, #164] @ 8c0a8 <__cxa_atexit@plt+0x7ed68> │ │ │ │ + @ instruction: 0xfffff5e4 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + orrseq r6, pc, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88cfc <__cxa_atexit@plt+0x7b9bc> │ │ │ │ + ldr lr, [pc, #84] @ 88d0c <__cxa_atexit@plt+0x7b9cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #64] @ 88d10 <__cxa_atexit@plt+0x7b9d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff508 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #148 @ 0x94 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 88e58 <__cxa_atexit@plt+0x7bb18> │ │ │ │ + ldr r1, [pc, #316] @ 88e74 <__cxa_atexit@plt+0x7bb34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #312] @ 88e78 <__cxa_atexit@plt+0x7bb38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #308] @ 88e7c <__cxa_atexit@plt+0x7bb3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #304] @ 88e80 <__cxa_atexit@plt+0x7bb40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #300] @ 88e84 <__cxa_atexit@plt+0x7bb44> │ │ │ │ add sl, pc, sl │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #128] @ 8c0ac <__cxa_atexit@plt+0x7ed6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #3 │ │ │ │ - ldr r0, [pc, #120] @ 8c0b0 <__cxa_atexit@plt+0x7ed70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #112] @ 8c0b4 <__cxa_atexit@plt+0x7ed74> │ │ │ │ + ldr r7, [pc, #296] @ 88e88 <__cxa_atexit@plt+0x7bb48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, lr, #106 @ 0x6a │ │ │ │ + str r1, [r6, #144] @ 0x90 │ │ │ │ + sub r1, lr, #47 @ 0x2f │ │ │ │ + str r1, [r6, #132] @ 0x84 │ │ │ │ + ldr ip, [pc, #272] @ 88e8c <__cxa_atexit@plt+0x7bb4c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + sub r0, lr, #118 @ 0x76 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #252] @ 88e90 <__cxa_atexit@plt+0x7bb50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - mov r5, lr │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r3, [pc, #92] @ 8c0b8 <__cxa_atexit@plt+0x7ed78> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r3, [pc, #244] @ 88e94 <__cxa_atexit@plt+0x7bb54> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, ip} │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #68] @ 8c0bc <__cxa_atexit@plt+0x7ed7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #60] @ 8c0c0 <__cxa_atexit@plt+0x7ed80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ 8c0c4 <__cxa_atexit@plt+0x7ed84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r6, [sp] │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r0, [pc, #236] @ 88e98 <__cxa_atexit@plt+0x7bb58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #124] @ 0x7c │ │ │ │ + str r8, [r6, #112] @ 0x70 │ │ │ │ + str r8, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #116]! @ 0x74 │ │ │ │ + ldr r8, [pc, #192] @ 88e9c <__cxa_atexit@plt+0x7bb5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r6, #140] @ 0x8c │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #104]! @ 0x68 │ │ │ │ + ldr r1, [pc, #176] @ 88ea0 <__cxa_atexit@plt+0x7bb60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #136] @ 0x88 │ │ │ │ + mov r0, r6 │ │ │ │ + str r7, [r0, #88]! @ 0x58 │ │ │ │ + ldr r2, [pc, #160] @ 88ea4 <__cxa_atexit@plt+0x7bb64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #80]! @ 0x50 │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #68]! @ 0x44 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #60]! @ 0x3c │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #48]! @ 0x30 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, lr, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff37c │ │ │ │ - biceq r2, fp, #8, 30 │ │ │ │ - biceq r2, fp, #164, 22 @ 0x29000 │ │ │ │ - biceq r2, fp, #156, 22 @ 0x27000 │ │ │ │ - @ instruction: 0xfffff64c │ │ │ │ - biceq r2, fp, #188, 28 @ 0xbc0 │ │ │ │ - biceq r2, fp, #88, 22 @ 0x16000 │ │ │ │ - biceq r2, fp, #80, 22 @ 0x14000 │ │ │ │ + ldr r7, [pc, #72] @ 88ea8 <__cxa_atexit@plt+0x7bb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #148 @ 0x94 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffe9b4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xffffefd0 │ │ │ │ + @ instruction: 0xfffff3d8 │ │ │ │ + @ instruction: 0xfffff270 │ │ │ │ + @ instruction: 0xffffef1c │ │ │ │ + @ instruction: 0xffffeeac │ │ │ │ + biceq r4, fp, #4, 28 @ 0x40 │ │ │ │ + @ instruction: 0xffffedc8 │ │ │ │ + biceq r4, fp, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0xffffeab8 │ │ │ │ + @ instruction: 0xffffea54 │ │ │ │ + @ instruction: 0xffffe9c0 │ │ │ │ + orrseq r6, pc, #80, 28 @ 0x500 │ │ │ │ + orrseq r6, pc, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 88ed0 <__cxa_atexit@plt+0x7bb90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + orrseq r6, pc, #80, 28 @ 0x500 │ │ │ │ + orrseq r6, pc, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88f10 <__cxa_atexit@plt+0x7bbd0> │ │ │ │ + ldr r2, [pc, #36] @ 88f18 <__cxa_atexit@plt+0x7bbd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 88f1c <__cxa_atexit@plt+0x7bbdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 88d20 <__cxa_atexit@plt+0x7b9e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r6, pc, #76, 20 @ 0x4c000 │ │ │ │ + biceq r4, fp, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88f54 <__cxa_atexit@plt+0x7bc14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 88f5c <__cxa_atexit@plt+0x7bc1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, fp, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c138 <__cxa_atexit@plt+0x7edf8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c144 <__cxa_atexit@plt+0x7ee04> │ │ │ │ - ldr r2, [pc, #72] @ 8c154 <__cxa_atexit@plt+0x7ee14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 8c158 <__cxa_atexit@plt+0x7ee18> │ │ │ │ + bhi 88f94 <__cxa_atexit@plt+0x7bc54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 88f9c <__cxa_atexit@plt+0x7bc5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + biceq r4, fp, #4, 24 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89000 <__cxa_atexit@plt+0x7bcc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8900c <__cxa_atexit@plt+0x7bccc> │ │ │ │ + ldr r1, [pc, #76] @ 8901c <__cxa_atexit@plt+0x7bcdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 89020 <__cxa_atexit@plt+0x7bce0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 89024 <__cxa_atexit@plt+0x7bce4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r2, fp, #132, 20 @ 0x84000 │ │ │ │ + biceq r4, fp, #184, 22 @ 0x2e000 │ │ │ │ + biceq r4, fp, #188, 22 @ 0x2f000 │ │ │ │ + biceq r4, fp, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c1e4 <__cxa_atexit@plt+0x7eea4> │ │ │ │ - ldr r2, [pc, #136] @ 8c200 <__cxa_atexit@plt+0x7eec0> │ │ │ │ + bhi 89054 <__cxa_atexit@plt+0x7bd14> │ │ │ │ + ldr r3, [pc, #20] @ 8905c <__cxa_atexit@plt+0x7bd1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 890ac <__cxa_atexit@plt+0x7bd6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 890a4 <__cxa_atexit@plt+0x7bd64> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 890b0 <__cxa_atexit@plt+0x7bd70> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8c204 <__cxa_atexit@plt+0x7eec4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8c1d8 <__cxa_atexit@plt+0x7ee98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c1ec <__cxa_atexit@plt+0x7eeac> │ │ │ │ - ldr r3, [pc, #88] @ 8c208 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8c20c <__cxa_atexit@plt+0x7eecc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 890a4 <__cxa_atexit@plt+0x7bd64> │ │ │ │ + b 890f8 <__cxa_atexit@plt+0x7bdb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 890ec <__cxa_atexit@plt+0x7bdac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 890e4 <__cxa_atexit@plt+0x7bda4> │ │ │ │ + b 890f8 <__cxa_atexit@plt+0x7bdb8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89150 <__cxa_atexit@plt+0x7be10> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 89188 <__cxa_atexit@plt+0x7be48> │ │ │ │ + ldr lr, [pc, #136] @ 891a8 <__cxa_atexit@plt+0x7be68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 891ac <__cxa_atexit@plt+0x7be6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 891b0 <__cxa_atexit@plt+0x7be70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 8917c <__cxa_atexit@plt+0x7be3c> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 89190 <__cxa_atexit@plt+0x7be50> │ │ │ │ + ldr r7, [pc, #60] @ 891a0 <__cxa_atexit@plt+0x7be60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 891a4 <__cxa_atexit@plt+0x7be64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + b 89194 <__cxa_atexit@plt+0x7be54> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r2, fp, #20, 20 @ 0x14000 │ │ │ │ - biceq r2, fp, #248, 18 @ 0x3e0000 │ │ │ │ - biceq r2, fp, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, fp, #84, 20 @ 0x54000 │ │ │ │ + biceq r4, fp, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + biceq r4, fp, #144, 20 @ 0x90000 │ │ │ │ + biceq r4, fp, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c258 <__cxa_atexit@plt+0x7ef18> │ │ │ │ - ldr r2, [pc, #48] @ 8c264 <__cxa_atexit@plt+0x7ef24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8c268 <__cxa_atexit@plt+0x7ef28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 89208 <__cxa_atexit@plt+0x7bec8> │ │ │ │ + ldr r2, [pc, #60] @ 89218 <__cxa_atexit@plt+0x7bed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 8921c <__cxa_atexit@plt+0x7bedc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r2, fp, #116, 18 @ 0x1d0000 │ │ │ │ - biceq r2, fp, #36, 24 @ 0x2400 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c2f4 <__cxa_atexit@plt+0x7efb4> │ │ │ │ - ldr r2, [pc, #136] @ 8c310 <__cxa_atexit@plt+0x7efd0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89274 <__cxa_atexit@plt+0x7bf34> │ │ │ │ + ldr r2, [pc, #60] @ 89284 <__cxa_atexit@plt+0x7bf44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8c314 <__cxa_atexit@plt+0x7efd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c2e8 <__cxa_atexit@plt+0x7efa8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c2fc <__cxa_atexit@plt+0x7efbc> │ │ │ │ - ldr r3, [pc, #88] @ 8c318 <__cxa_atexit@plt+0x7efd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8c31c <__cxa_atexit@plt+0x7efdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, #56] @ 89288 <__cxa_atexit@plt+0x7bf48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + orrseq r6, pc, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 892dc <__cxa_atexit@plt+0x7bf9c> │ │ │ │ + ldr r3, [pc, #60] @ 892f4 <__cxa_atexit@plt+0x7bfb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 892f8 <__cxa_atexit@plt+0x7bfb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 892fc <__cxa_atexit@plt+0x7bfbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + orrseq r6, pc, #88, 20 @ 0x58000 │ │ │ │ + orrseq r6, pc, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89360 <__cxa_atexit@plt+0x7c020> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89358 <__cxa_atexit@plt+0x7c018> │ │ │ │ + ldr r3, [pc, #52] @ 89368 <__cxa_atexit@plt+0x7c028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 8936c <__cxa_atexit@plt+0x7c02c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 89370 <__cxa_atexit@plt+0x7c030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r2, fp, #4, 18 @ 0x10000 │ │ │ │ - biceq r2, fp, #232, 16 @ 0xe80000 │ │ │ │ - biceq r2, fp, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r6, pc, #8, 20 @ 0x8000 │ │ │ │ + biceq r4, fp, #64, 16 @ 0x400000 │ │ │ │ + orrseq r6, pc, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c368 <__cxa_atexit@plt+0x7f028> │ │ │ │ - ldr r2, [pc, #48] @ 8c374 <__cxa_atexit@plt+0x7f034> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8c378 <__cxa_atexit@plt+0x7f038> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 893ec <__cxa_atexit@plt+0x7c0ac> │ │ │ │ + ldr r8, [pc, #92] @ 893f8 <__cxa_atexit@plt+0x7c0b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 893fc <__cxa_atexit@plt+0x7c0bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 89400 <__cxa_atexit@plt+0x7c0c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 89404 <__cxa_atexit@plt+0x7c0c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 89408 <__cxa_atexit@plt+0x7c0c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r2, fp, #100, 16 @ 0x640000 │ │ │ │ - biceq r2, fp, #20, 22 @ 0x5000 │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq r6, pc, #160, 18 @ 0x280000 │ │ │ │ + orrseq r6, pc, #128, 18 @ 0x200000 │ │ │ │ + biceq r4, fp, #60, 16 @ 0x3c0000 │ │ │ │ + biceq r4, fp, #224, 14 @ 0x3800000 │ │ │ │ + biceq r4, fp, #72, 16 @ 0x480000 │ │ │ │ + orrseq r6, pc, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 89430 <__cxa_atexit@plt+0x7c0f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + orrseq r6, pc, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8945c <__cxa_atexit@plt+0x7c11c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 89470 <__cxa_atexit@plt+0x7c130> │ │ │ │ + ldr r7, [pc, #8] @ 8946c <__cxa_atexit@plt+0x7c12c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orrseq r6, pc, #116, 18 @ 0x1d0000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #76] @ 894c8 <__cxa_atexit@plt+0x7c188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 894ac <__cxa_atexit@plt+0x7c16c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 894c0 <__cxa_atexit@plt+0x7c180> │ │ │ │ + str r7, [r5] │ │ │ │ + b 8947c <__cxa_atexit@plt+0x7c13c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 89470 <__cxa_atexit@plt+0x7c130> │ │ │ │ + orrseq r6, pc, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c404 <__cxa_atexit@plt+0x7f0c4> │ │ │ │ - ldr r2, [pc, #136] @ 8c420 <__cxa_atexit@plt+0x7f0e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 89514 <__cxa_atexit@plt+0x7c1d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8c424 <__cxa_atexit@plt+0x7f0e4> │ │ │ │ + ldr r2, [pc, #24] @ 8951c <__cxa_atexit@plt+0x7c1dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc450 <__cxa_atexit@plt+0x3ef110> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, fp, #132, 12 @ 0x8400000 │ │ │ │ + orrseq r6, pc, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 895a4 <__cxa_atexit@plt+0x7c264> │ │ │ │ + ldr r2, [pc, #108] @ 895b0 <__cxa_atexit@plt+0x7c270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 895b4 <__cxa_atexit@plt+0x7c274> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c3f8 <__cxa_atexit@plt+0x7f0b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c40c <__cxa_atexit@plt+0x7f0cc> │ │ │ │ - ldr r3, [pc, #88] @ 8c428 <__cxa_atexit@plt+0x7f0e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8c42c <__cxa_atexit@plt+0x7f0ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 89584 <__cxa_atexit@plt+0x7c244> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8958c <__cxa_atexit@plt+0x7c24c> │ │ │ │ + ldr r3, [pc, #68] @ 895b8 <__cxa_atexit@plt+0x7c278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ 895bc <__cxa_atexit@plt+0x7c27c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r3, #8 │ │ │ │ + ldr r0, [pc, #32] @ 895c0 <__cxa_atexit@plt+0x7c280> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r2, fp, #244, 14 @ 0x3d00000 │ │ │ │ - biceq r2, fp, #216, 14 @ 0x3600000 │ │ │ │ - biceq r2, fp, #136, 20 @ 0x88000 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r4, fp, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orrseq r5, pc, #192, 28 @ 0xc00 │ │ │ │ + orrseq r5, pc, #180, 28 @ 0xb40 │ │ │ │ + orrseq r6, pc, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c478 <__cxa_atexit@plt+0x7f138> │ │ │ │ - ldr r2, [pc, #48] @ 8c484 <__cxa_atexit@plt+0x7f144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8c488 <__cxa_atexit@plt+0x7f148> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 895f4 <__cxa_atexit@plt+0x7c2b4> │ │ │ │ + ldr r3, [pc, #48] @ 89614 <__cxa_atexit@plt+0x7c2d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc6f8 <__cxa_atexit@plt+0x3ef3b8> │ │ │ │ + ldr r7, [pc, #16] @ 8960c <__cxa_atexit@plt+0x7c2cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ 89610 <__cxa_atexit@plt+0x7c2d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r2, fp, #84, 14 @ 0x1500000 │ │ │ │ - biceq r2, fp, #4, 20 @ 0x4000 │ │ │ │ + orrseq r5, pc, #88, 28 @ 0x580 │ │ │ │ + orrseq r5, pc, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + orrseq r6, pc, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 89644 <__cxa_atexit@plt+0x7c304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ 89648 <__cxa_atexit@plt+0x7c308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r6, pc, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8966c <__cxa_atexit@plt+0x7c32c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3fc720 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + biceq r4, fp, #108, 14 @ 0x1b00000 │ │ │ │ + orrseq r5, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c514 <__cxa_atexit@plt+0x7f1d4> │ │ │ │ - ldr r2, [pc, #136] @ 8c530 <__cxa_atexit@plt+0x7f1f0> │ │ │ │ + bhi 896e8 <__cxa_atexit@plt+0x7c3a8> │ │ │ │ + ldr r2, [pc, #124] @ 8970c <__cxa_atexit@plt+0x7c3cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8c534 <__cxa_atexit@plt+0x7f1f4> │ │ │ │ + ldr r1, [pc, #116] @ 89710 <__cxa_atexit@plt+0x7c3d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c508 <__cxa_atexit@plt+0x7f1c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8c51c <__cxa_atexit@plt+0x7f1dc> │ │ │ │ - ldr r3, [pc, #88] @ 8c538 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8c53c <__cxa_atexit@plt+0x7f1fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 896d8 <__cxa_atexit@plt+0x7c398> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 896f0 <__cxa_atexit@plt+0x7c3b0> │ │ │ │ + ldr r5, [pc, #88] @ 8971c <__cxa_atexit@plt+0x7c3dc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r8, [r7] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 89470 <__cxa_atexit@plt+0x7c130> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r2, fp, #228, 12 @ 0xe400000 │ │ │ │ - biceq r2, fp, #200, 12 @ 0xc800000 │ │ │ │ - biceq r2, fp, #120, 18 @ 0x1e0000 │ │ │ │ + ldr r7, [pc, #28] @ 89714 <__cxa_atexit@plt+0x7c3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #24] @ 89718 <__cxa_atexit@plt+0x7c3d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq r4, fp, #236, 8 @ 0xec000000 │ │ │ │ + orrseq r6, pc, #224, 12 @ 0xe000000 │ │ │ │ + orrseq r5, pc, #72, 28 @ 0x480 │ │ │ │ + orrseq r5, pc, #132, 28 @ 0x840 │ │ │ │ + orrseq r5, pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8c588 <__cxa_atexit@plt+0x7f248> │ │ │ │ - ldr r2, [pc, #48] @ 8c594 <__cxa_atexit@plt+0x7f254> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8c598 <__cxa_atexit@plt+0x7f258> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89758 <__cxa_atexit@plt+0x7c418> │ │ │ │ + ldr r3, [pc, #48] @ 89774 <__cxa_atexit@plt+0x7c434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 89470 <__cxa_atexit@plt+0x7c130> │ │ │ │ + ldr r7, [pc, #24] @ 89778 <__cxa_atexit@plt+0x7c438> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #20] @ 8977c <__cxa_atexit@plt+0x7c43c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r2, fp, #68, 12 @ 0x4400000 │ │ │ │ - biceq r2, fp, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + orrseq r5, pc, #4, 28 @ 0x40 │ │ │ │ + orrseq r6, pc, #120, 12 @ 0x7800000 │ │ │ │ + orrseq r5, pc, #224, 26 @ 0x3800 │ │ │ │ + orrseq r6, pc, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c60c <__cxa_atexit@plt+0x7f2cc> │ │ │ │ + bhi 897f8 <__cxa_atexit@plt+0x7c4b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8c618 <__cxa_atexit@plt+0x7f2d8> │ │ │ │ - ldr r2, [pc, #72] @ 8c628 <__cxa_atexit@plt+0x7f2e8> │ │ │ │ + bcc 89804 <__cxa_atexit@plt+0x7c4c4> │ │ │ │ + ldr r2, [pc, #96] @ 89814 <__cxa_atexit@plt+0x7c4d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 8c62c <__cxa_atexit@plt+0x7f2ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ + ldr r1, [pc, #92] @ 89818 <__cxa_atexit@plt+0x7c4d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #88] @ 8981c <__cxa_atexit@plt+0x7c4dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ 89820 <__cxa_atexit@plt+0x7c4e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r9, [r9, #32] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r8, #24]! │ │ │ │ + str lr, [r9, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 88d20 <__cxa_atexit@plt+0x7b9e0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r2, fp, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + biceq r4, fp, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c688 <__cxa_atexit@plt+0x7f348> │ │ │ │ - ldr lr, [pc, #68] @ 8c690 <__cxa_atexit@plt+0x7f350> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 89858 <__cxa_atexit@plt+0x7c518> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8c694 <__cxa_atexit@plt+0x7f354> │ │ │ │ + ldr r1, [pc, #24] @ 89860 <__cxa_atexit@plt+0x7c520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c678 <__cxa_atexit@plt+0x7f338> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, fp, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + biceq r4, fp, #64, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c704 <__cxa_atexit@plt+0x7f3c4> │ │ │ │ - ldr lr, [pc, #68] @ 8c70c <__cxa_atexit@plt+0x7f3cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 89898 <__cxa_atexit@plt+0x7c558> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8c710 <__cxa_atexit@plt+0x7f3d0> │ │ │ │ + ldr r1, [pc, #24] @ 898a0 <__cxa_atexit@plt+0x7c560> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c6f4 <__cxa_atexit@plt+0x7f3b4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, fp, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + biceq r4, fp, #0, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c780 <__cxa_atexit@plt+0x7f440> │ │ │ │ - ldr lr, [pc, #68] @ 8c788 <__cxa_atexit@plt+0x7f448> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8c78c <__cxa_atexit@plt+0x7f44c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89904 <__cxa_atexit@plt+0x7c5c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89910 <__cxa_atexit@plt+0x7c5d0> │ │ │ │ + ldr r1, [pc, #76] @ 89920 <__cxa_atexit@plt+0x7c5e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c770 <__cxa_atexit@plt+0x7f430> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 89924 <__cxa_atexit@plt+0x7c5e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 89928 <__cxa_atexit@plt+0x7c5e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, fp, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8c7fc <__cxa_atexit@plt+0x7f4bc> │ │ │ │ - ldr lr, [pc, #68] @ 8c804 <__cxa_atexit@plt+0x7f4c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 8c808 <__cxa_atexit@plt+0x7f4c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c7ec <__cxa_atexit@plt+0x7f4ac> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, fp, #200, 6 @ 0x20000003 │ │ │ │ + biceq r4, fp, #180, 4 @ 0x4000000b │ │ │ │ + biceq r4, fp, #184, 4 @ 0x8000000b │ │ │ │ + biceq r4, fp, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - orrseq fp, lr, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8c920 <__cxa_atexit@plt+0x7f5e0> │ │ │ │ - ldr lr, [pc, #228] @ 8c928 <__cxa_atexit@plt+0x7f5e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8c8a4 <__cxa_atexit@plt+0x7f564> │ │ │ │ - ldr r2, [pc, #176] @ 8c92c <__cxa_atexit@plt+0x7f5ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 8c8b4 <__cxa_atexit@plt+0x7f574> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 8c8e8 <__cxa_atexit@plt+0x7f5a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #132] @ 8c940 <__cxa_atexit@plt+0x7f600> │ │ │ │ + bhi 89958 <__cxa_atexit@plt+0x7c618> │ │ │ │ + ldr r3, [pc, #20] @ 89960 <__cxa_atexit@plt+0x7c620> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #124] @ 8c944 <__cxa_atexit@plt+0x7f604> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #116] @ 8c948 <__cxa_atexit@plt+0x7f608> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #108] @ 8c94c <__cxa_atexit@plt+0x7f60c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r5, [pc, #64] @ 8c930 <__cxa_atexit@plt+0x7f5f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #56] @ 8c934 <__cxa_atexit@plt+0x7f5f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #48] @ 8c938 <__cxa_atexit@plt+0x7f5f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 8c93c <__cxa_atexit@plt+0x7f5fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc508 <__cxa_atexit@plt+0x3ef1c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0x000004b8 │ │ │ │ - biceq r2, fp, #56, 12 @ 0x3800000 │ │ │ │ - biceq r2, fp, #212, 4 @ 0x4000000d │ │ │ │ - biceq r2, fp, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - biceq r2, fp, #108, 12 @ 0x6c00000 │ │ │ │ - biceq r2, fp, #8, 6 @ 0x20000000 │ │ │ │ - biceq r2, fp, #0, 6 │ │ │ │ - orrseq fp, lr, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #156] @ 8ca04 <__cxa_atexit@plt+0x7f6c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 8c998 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 8c9d0 <__cxa_atexit@plt+0x7f690> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #120] @ 8ca18 <__cxa_atexit@plt+0x7f6d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #112] @ 8ca1c <__cxa_atexit@plt+0x7f6dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #104] @ 8ca20 <__cxa_atexit@plt+0x7f6e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #96] @ 8ca24 <__cxa_atexit@plt+0x7f6e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r3, [pc, #48] @ 8ca08 <__cxa_atexit@plt+0x7f6c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 8ca0c <__cxa_atexit@plt+0x7f6cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #32] @ 8ca10 <__cxa_atexit@plt+0x7f6d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #24] @ 8ca14 <__cxa_atexit@plt+0x7f6d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r2, fp, #80, 10 @ 0x14000000 │ │ │ │ - biceq r2, fp, #236, 2 @ 0x3b │ │ │ │ - biceq r2, fp, #228, 2 @ 0x39 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - biceq r2, fp, #136, 10 @ 0x22000000 │ │ │ │ - biceq r2, fp, #36, 4 @ 0x40000002 │ │ │ │ - biceq r2, fp, #28, 4 @ 0xc0000001 │ │ │ │ - orrseq fp, lr, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8ca50 <__cxa_atexit@plt+0x7f710> │ │ │ │ - ldr r3, [pc, #76] @ 8ca94 <__cxa_atexit@plt+0x7f754> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 8ca5c <__cxa_atexit@plt+0x7f71c> │ │ │ │ - ldr r3, [pc, #44] @ 8ca84 <__cxa_atexit@plt+0x7f744> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 8ca88 <__cxa_atexit@plt+0x7f748> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #28] @ 8ca8c <__cxa_atexit@plt+0x7f74c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ 8ca90 <__cxa_atexit@plt+0x7f750> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - biceq r2, fp, #208, 8 @ 0xd0000000 │ │ │ │ - biceq r2, fp, #108, 2 │ │ │ │ - biceq r2, fp, #100, 2 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8caf8 <__cxa_atexit@plt+0x7f7b8> │ │ │ │ - ldr r3, [pc, #72] @ 8cb04 <__cxa_atexit@plt+0x7f7c4> │ │ │ │ + ldr r3, [pc, #60] @ 899b0 <__cxa_atexit@plt+0x7c670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #68] @ 8cb08 <__cxa_atexit@plt+0x7f7c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r3, [pc, #44] @ 8cb0c <__cxa_atexit@plt+0x7f7cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - biceq r2, fp, #4, 2 │ │ │ │ - andeq r0, r0, r7, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8cb70 <__cxa_atexit@plt+0x7f830> │ │ │ │ - ldr r6, [pc, #160] @ 8cbd0 <__cxa_atexit@plt+0x7f890> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8cba8 <__cxa_atexit@plt+0x7f868> │ │ │ │ - ldr r6, [pc, #132] @ 8cbd4 <__cxa_atexit@plt+0x7f894> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8cbb8 <__cxa_atexit@plt+0x7f878> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8cc1c <__cxa_atexit@plt+0x7f8dc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8cbc4 <__cxa_atexit@plt+0x7f884> │ │ │ │ - ldr r3, [pc, #80] @ 8cbd8 <__cxa_atexit@plt+0x7f898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8cc10 <__cxa_atexit@plt+0x7f8d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq 899a8 <__cxa_atexit@plt+0x7c668> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 899b4 <__cxa_atexit@plt+0x7c674> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8cc08 <__cxa_atexit@plt+0x7f8c8> │ │ │ │ - b 8cc1c <__cxa_atexit@plt+0x7f8dc> │ │ │ │ + beq 899a8 <__cxa_atexit@plt+0x7c668> │ │ │ │ + b 899fc <__cxa_atexit@plt+0x7c6bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8cc60 <__cxa_atexit@plt+0x7f920> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8ccf4 <__cxa_atexit@plt+0x7f9b4> │ │ │ │ - ldr r3, [pc, #196] @ 8cd08 <__cxa_atexit@plt+0x7f9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b 8ccb0 <__cxa_atexit@plt+0x7f970> │ │ │ │ - ldr r6, [pc, #152] @ 8cd00 <__cxa_atexit@plt+0x7f9c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8ccbc <__cxa_atexit@plt+0x7f97c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ccc8 <__cxa_atexit@plt+0x7f988> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8ccf4 <__cxa_atexit@plt+0x7f9b4> │ │ │ │ - ldr r2, [pc, #100] @ 8cd04 <__cxa_atexit@plt+0x7f9c4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 899f0 <__cxa_atexit@plt+0x7c6b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 899e8 <__cxa_atexit@plt+0x7c6a8> │ │ │ │ + b 899fc <__cxa_atexit@plt+0x7c6bc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8ccf4 <__cxa_atexit@plt+0x7f9b4> │ │ │ │ - ldr r2, [pc, #52] @ 8cd0c <__cxa_atexit@plt+0x7f9cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - andeq r0, r0, r7, asr #8 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8cd64 <__cxa_atexit@plt+0x7fa24> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8cd90 <__cxa_atexit@plt+0x7fa50> │ │ │ │ - ldr r2, [pc, #84] @ 8cd9c <__cxa_atexit@plt+0x7fa5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89a54 <__cxa_atexit@plt+0x7c714> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 89a8c <__cxa_atexit@plt+0x7c74c> │ │ │ │ + ldr lr, [pc, #136] @ 89aac <__cxa_atexit@plt+0x7c76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #132] @ 89ab0 <__cxa_atexit@plt+0x7c770> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #116] @ 89ab4 <__cxa_atexit@plt+0x7c774> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b 89a80 <__cxa_atexit@plt+0x7c740> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 89a94 <__cxa_atexit@plt+0x7c754> │ │ │ │ + ldr r7, [pc, #60] @ 89aa4 <__cxa_atexit@plt+0x7c764> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #52] @ 89aa8 <__cxa_atexit@plt+0x7c768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + b 89a98 <__cxa_atexit@plt+0x7c758> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r4, fp, #80, 2 │ │ │ │ + biceq r4, fp, #160, 2 @ 0x28 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + biceq r4, fp, #140, 2 @ 0x23 │ │ │ │ + biceq r4, fp, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8cd90 <__cxa_atexit@plt+0x7fa50> │ │ │ │ - ldr r2, [pc, #44] @ 8cda0 <__cxa_atexit@plt+0x7fa60> │ │ │ │ + bcc 89b0c <__cxa_atexit@plt+0x7c7cc> │ │ │ │ + ldr r2, [pc, #60] @ 89b1c <__cxa_atexit@plt+0x7c7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8ce04 <__cxa_atexit@plt+0x7fac4> │ │ │ │ - ldr lr, [pc, #72] @ 8ce10 <__cxa_atexit@plt+0x7fad0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #64] @ 8ce14 <__cxa_atexit@plt+0x7fad4> │ │ │ │ + ldr r1, [pc, #56] @ 89b20 <__cxa_atexit@plt+0x7c7e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #44] @ 8ce18 <__cxa_atexit@plt+0x7fad8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff30c │ │ │ │ - biceq r1, fp, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8ce7c <__cxa_atexit@plt+0x7fb3c> │ │ │ │ - ldr r6, [pc, #152] @ 8ced4 <__cxa_atexit@plt+0x7fb94> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8ceac <__cxa_atexit@plt+0x7fb6c> │ │ │ │ - ldr r6, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - ldr r3, [pc, #116] @ 8ced8 <__cxa_atexit@plt+0x7fb98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cebc <__cxa_atexit@plt+0x7fb7c> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8cf20 <__cxa_atexit@plt+0x7fbe0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8cec8 <__cxa_atexit@plt+0x7fb88> │ │ │ │ - ldr r3, [pc, #72] @ 8cedc <__cxa_atexit@plt+0x7fb9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89b78 <__cxa_atexit@plt+0x7c838> │ │ │ │ + ldr r2, [pc, #60] @ 89b88 <__cxa_atexit@plt+0x7c848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 89b8c <__cxa_atexit@plt+0x7c84c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 8cf14 <__cxa_atexit@plt+0x7fbd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cf0c <__cxa_atexit@plt+0x7fbcc> │ │ │ │ - b 8cf20 <__cxa_atexit@plt+0x7fbe0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8cf5c <__cxa_atexit@plt+0x7fc1c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8cfe4 <__cxa_atexit@plt+0x7fca4> │ │ │ │ - ldr r3, [pc, #176] @ 8cff8 <__cxa_atexit@plt+0x7fcb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - b 8cfa4 <__cxa_atexit@plt+0x7fc64> │ │ │ │ - ldr r6, [pc, #140] @ 8cff0 <__cxa_atexit@plt+0x7fcb0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8cfb0 <__cxa_atexit@plt+0x7fc70> │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + orrseq r6, pc, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8cfbc <__cxa_atexit@plt+0x7fc7c> │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8cfe4 <__cxa_atexit@plt+0x7fca4> │ │ │ │ - ldr r3, [pc, #92] @ 8cff4 <__cxa_atexit@plt+0x7fcb4> │ │ │ │ + bcc 89be0 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ + ldr r3, [pc, #60] @ 89bf8 <__cxa_atexit@plt+0x7c8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + ldr r2, [pc, #56] @ 89bfc <__cxa_atexit@plt+0x7c8bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8cfe4 <__cxa_atexit@plt+0x7fca4> │ │ │ │ - ldr r3, [pc, #48] @ 8cffc <__cxa_atexit@plt+0x7fcbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffff3e8 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - @ instruction: 0xfffff2a4 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8d04c <__cxa_atexit@plt+0x7fd0c> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8d074 <__cxa_atexit@plt+0x7fd34> │ │ │ │ - ldr r3, [pc, #76] @ 8d080 <__cxa_atexit@plt+0x7fd40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8d074 <__cxa_atexit@plt+0x7fd34> │ │ │ │ - ldr r3, [pc, #40] @ 8d084 <__cxa_atexit@plt+0x7fd44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - @ instruction: 0xfffff214 │ │ │ │ - orrseq fp, lr, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8d140 <__cxa_atexit@plt+0x7fe00> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #4]! │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - sub r5, r6, #21 │ │ │ │ - str r5, [r7] │ │ │ │ - ldr r5, [pc, #120] @ 8d150 <__cxa_atexit@plt+0x7fe10> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #4]! │ │ │ │ - ldr r5, [pc, #112] @ 8d154 <__cxa_atexit@plt+0x7fe14> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #108] @ 8d158 <__cxa_atexit@plt+0x7fe18> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ - str r5, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str r3, [r2, #48] @ 0x30 │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - ldr r5, [pc, #56] @ 8d15c <__cxa_atexit@plt+0x7fe1c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #32] │ │ │ │ - sub r2, r6, #13 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + ldr r7, [pc, #24] @ 89c00 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe1a8 │ │ │ │ - @ instruction: 0xfffff748 │ │ │ │ - @ instruction: 0xffffe8ac │ │ │ │ - @ instruction: 0xffffec6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d190 <__cxa_atexit@plt+0x7fe50> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8d198 <__cxa_atexit@plt+0x7fe58> │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + orrseq r6, pc, #40, 4 @ 0x80000002 │ │ │ │ + orrseq r6, pc, #48, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89c64 <__cxa_atexit@plt+0x7c924> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89c5c <__cxa_atexit@plt+0x7c91c> │ │ │ │ + ldr r3, [pc, #52] @ 89c6c <__cxa_atexit@plt+0x7c92c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 89c70 <__cxa_atexit@plt+0x7c930> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 89c74 <__cxa_atexit@plt+0x7c934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, fp, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8d250 <__cxa_atexit@plt+0x7ff10> │ │ │ │ - ldr lr, [pc, #160] @ 8d25c <__cxa_atexit@plt+0x7ff1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 8d260 <__cxa_atexit@plt+0x7ff20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d238 <__cxa_atexit@plt+0x7fef8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 8d264 <__cxa_atexit@plt+0x7ff24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8d244 <__cxa_atexit@plt+0x7ff04> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d2b4 <__cxa_atexit@plt+0x7ff74> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, fp, #188, 18 @ 0x2f0000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 8d2a8 <__cxa_atexit@plt+0x7ff68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d2a0 <__cxa_atexit@plt+0x7ff60> │ │ │ │ - b 8d2b4 <__cxa_atexit@plt+0x7ff74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8d350 <__cxa_atexit@plt+0x80010> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 8d35c <__cxa_atexit@plt+0x8001c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 8d2f4 <__cxa_atexit@plt+0x7ffb4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 8d350 <__cxa_atexit@plt+0x80010> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 8d2e8 <__cxa_atexit@plt+0x7ffa8> │ │ │ │ - bne 8d350 <__cxa_atexit@plt+0x80010> │ │ │ │ - ldr r1, [pc, #88] @ 8d36c <__cxa_atexit@plt+0x8002c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 8d370 <__cxa_atexit@plt+0x80030> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, fp, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r6, pc, #216, 2 @ 0x36 │ │ │ │ + biceq r3, fp, #60, 30 @ 0xf0 │ │ │ │ + orrseq r6, pc, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d3e0 <__cxa_atexit@plt+0x800a0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 8d3f0 <__cxa_atexit@plt+0x800b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d424 <__cxa_atexit@plt+0x800e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8d42c <__cxa_atexit@plt+0x800ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, fp, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8d4e4 <__cxa_atexit@plt+0x801a4> │ │ │ │ - ldr lr, [pc, #160] @ 8d4f0 <__cxa_atexit@plt+0x801b0> │ │ │ │ + bcc 89cf0 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ + ldr r8, [pc, #92] @ 89cfc <__cxa_atexit@plt+0x7c9bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #88] @ 89d00 <__cxa_atexit@plt+0x7c9c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 8d4f4 <__cxa_atexit@plt+0x801b4> │ │ │ │ + ldr r0, [pc, #84] @ 89d04 <__cxa_atexit@plt+0x7c9c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d4cc <__cxa_atexit@plt+0x8018c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 8d4f8 <__cxa_atexit@plt+0x801b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8d4d8 <__cxa_atexit@plt+0x80198> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d548 <__cxa_atexit@plt+0x80208> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #76] @ 89d08 <__cxa_atexit@plt+0x7c9c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #68] @ 89d0c <__cxa_atexit@plt+0x7c9cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r0, r8, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq r6, pc, #112, 2 │ │ │ │ + orrseq r6, pc, #40, 2 │ │ │ │ + biceq r3, fp, #56, 30 @ 0xe0 │ │ │ │ + biceq r3, fp, #220, 28 @ 0xdc0 │ │ │ │ + biceq r3, fp, #68, 30 @ 0x110 │ │ │ │ + orrseq r6, pc, #84, 2 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 89d34 <__cxa_atexit@plt+0x7c9f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, fp, #40, 14 @ 0xa00000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 8d53c <__cxa_atexit@plt+0x801fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d534 <__cxa_atexit@plt+0x801f4> │ │ │ │ - b 8d548 <__cxa_atexit@plt+0x80208> │ │ │ │ + orrseq r6, pc, #72, 2 │ │ │ │ + orrseq r6, pc, #92, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 89d98 <__cxa_atexit@plt+0x7ca58> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89d90 <__cxa_atexit@plt+0x7ca50> │ │ │ │ + ldr r7, [pc, #52] @ 89da0 <__cxa_atexit@plt+0x7ca60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 89da4 <__cxa_atexit@plt+0x7ca64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 89da8 <__cxa_atexit@plt+0x7ca68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8d5e4 <__cxa_atexit@plt+0x802a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 8d5f0 <__cxa_atexit@plt+0x802b0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 8d588 <__cxa_atexit@plt+0x80248> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 8d5e4 <__cxa_atexit@plt+0x802a4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 8d57c <__cxa_atexit@plt+0x8023c> │ │ │ │ - bne 8d5e4 <__cxa_atexit@plt+0x802a4> │ │ │ │ - ldr r1, [pc, #88] @ 8d600 <__cxa_atexit@plt+0x802c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 8d604 <__cxa_atexit@plt+0x802c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, fp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r3, fp, #16, 28 @ 0x100 │ │ │ │ + biceq r3, fp, #176, 28 @ 0xb00 │ │ │ │ + orrseq r6, pc, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8d680 <__cxa_atexit@plt+0x80340> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 8d690 <__cxa_atexit@plt+0x80350> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 89e38 <__cxa_atexit@plt+0x7caf8> │ │ │ │ + ldr lr, [pc, #112] @ 89e44 <__cxa_atexit@plt+0x7cb04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ 89e48 <__cxa_atexit@plt+0x7cb08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #3 │ │ │ │ + ldr r0, [pc, #100] @ 89e4c <__cxa_atexit@plt+0x7cb0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [pc, #92] @ 89e50 <__cxa_atexit@plt+0x7cb10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r0, [pc, #84] @ 89e54 <__cxa_atexit@plt+0x7cb14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #76] @ 89e58 <__cxa_atexit@plt+0x7cb18> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r1, lr, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq fp, lr, #52 @ 0x34 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, sl │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8d7a8 <__cxa_atexit@plt+0x80468> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8d6fc <__cxa_atexit@plt+0x803bc> │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - sub ip, r5, #28 │ │ │ │ - stm ip, {r7, r8, r9} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq r6, pc, #172 @ 0xac │ │ │ │ + biceq r3, fp, #96, 28 @ 0x600 │ │ │ │ + biceq r3, fp, #88, 28 @ 0x580 │ │ │ │ + biceq r3, fp, #244, 26 @ 0x3d00 │ │ │ │ + biceq r3, fp, #24, 28 @ 0x180 │ │ │ │ + biceq r3, fp, #56, 28 @ 0x380 │ │ │ │ + orrseq r6, pc, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89eb4 <__cxa_atexit@plt+0x7cb74> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89eac <__cxa_atexit@plt+0x7cb6c> │ │ │ │ + ldr r3, [pc, #44] @ 89ebc <__cxa_atexit@plt+0x7cb7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - str sl, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d7e0 <__cxa_atexit@plt+0x804a0> │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8d7b4 <__cxa_atexit@plt+0x80474> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #-4]! │ │ │ │ - sub ip, r2, #35 @ 0x23 │ │ │ │ - str ip, [r5] │ │ │ │ - sub r5, r2, #21 │ │ │ │ - str r5, [r7] │ │ │ │ - ldr r5, [pc, #140] @ 8d7d0 <__cxa_atexit@plt+0x80490> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - ldr r5, [pc, #132] @ 8d7d4 <__cxa_atexit@plt+0x80494> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - ldr ip, [pc, #124] @ 8d7d8 <__cxa_atexit@plt+0x80498> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r5, r6, r9} │ │ │ │ - ldr r5, [pc, #80] @ 8d7dc <__cxa_atexit@plt+0x8049c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - sub r3, r2, #13 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffdb3c │ │ │ │ - @ instruction: 0xffffe248 │ │ │ │ - @ instruction: 0xfffff0d0 │ │ │ │ - @ instruction: 0xffffe604 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc 8d948 <__cxa_atexit@plt+0x80608> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r2, #2] │ │ │ │ - ldr lr, [r2, #6] │ │ │ │ - sub ip, r3, #71 @ 0x47 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #24]! │ │ │ │ - ldr r7, [pc, #340] @ 8d994 <__cxa_atexit@plt+0x80654> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r2, [pc, #324] @ 8d998 <__cxa_atexit@plt+0x80658> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r2, fp, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #292] @ 8d99c <__cxa_atexit@plt+0x8065c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r6, #48 @ 0x30 │ │ │ │ - stm r7, {r2, fp, lr} │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - str sl, [r1] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - sub r3, r3, #59 @ 0x3b │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #72] @ 0x48 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ - add r3, r6, #136 @ 0x88 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc 8d968 <__cxa_atexit@plt+0x80628> │ │ │ │ - ldr r7, [pc, #228] @ 8d9a4 <__cxa_atexit@plt+0x80664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #224] @ 8d9a8 <__cxa_atexit@plt+0x80668> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #220] @ 8d9ac <__cxa_atexit@plt+0x8066c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - sub r4, r3, #21 │ │ │ │ - str r4, [r5] │ │ │ │ - str r7, [r6, #80]! @ 0x50 │ │ │ │ - sub r4, r3, #35 @ 0x23 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r4, [pc, #180] @ 8d9b0 <__cxa_atexit@plt+0x80670> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r4, r6} │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - ldr r7, [pc, #80] @ 8d9a0 <__cxa_atexit@plt+0x80660> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldmib sp, {r7, r9} │ │ │ │ - mov sl, r2 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, fp, #44, 12 @ 0x2c00000 │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffd9c0 │ │ │ │ - @ instruction: 0xffffef64 │ │ │ │ - @ instruction: 0xffffe4c0 │ │ │ │ - @ instruction: 0xffffe09c │ │ │ │ - orrseq sl, lr, #24, 26 @ 0x600 │ │ │ │ - andeq r1, r0, r9, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d7e0 <__cxa_atexit@plt+0x804a0> │ │ │ │ - orrseq sl, lr, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8da9c <__cxa_atexit@plt+0x8075c> │ │ │ │ - ldr r3, [pc, #176] @ 8daa4 <__cxa_atexit@plt+0x80764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-16]! │ │ │ │ - stmib r2, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8da70 <__cxa_atexit@plt+0x80730> │ │ │ │ - ldr r0, [pc, #148] @ 8daa8 <__cxa_atexit@plt+0x80768> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-20]! @ 0xffffffec │ │ │ │ - mov r0, r1 │ │ │ │ - ldr r9, [r0, #16]! │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r3, [r0] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8da80 <__cxa_atexit@plt+0x80740> │ │ │ │ - ldr lr, [pc, #104] @ 8daac <__cxa_atexit@plt+0x8076c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r9, [r2] │ │ │ │ - str lr, [r1] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8da90 <__cxa_atexit@plt+0x80750> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 89ec0 <__cxa_atexit@plt+0x7cb80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1617da8 <__cxa_atexit@plt+0x160aa68> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - orrseq sl, lr, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #100] @ 8db30 <__cxa_atexit@plt+0x807f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 8db14 <__cxa_atexit@plt+0x807d4> │ │ │ │ - ldr r2, [pc, #68] @ 8db34 <__cxa_atexit@plt+0x807f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8db24 <__cxa_atexit@plt+0x807e4> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - orrseq sl, lr, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #44] @ 8db7c <__cxa_atexit@plt+0x8083c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8db74 <__cxa_atexit@plt+0x80834> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ + biceq r3, fp, #244, 24 @ 0xf400 │ │ │ │ + biceq r3, fp, #172, 26 @ 0x2b00 │ │ │ │ + orrseq r6, pc, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89f18 <__cxa_atexit@plt+0x7cbd8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89f10 <__cxa_atexit@plt+0x7cbd0> │ │ │ │ + ldr r8, [pc, #40] @ 89f20 <__cxa_atexit@plt+0x7cbe0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 89f24 <__cxa_atexit@plt+0x7cbe4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1616858 <__cxa_atexit@plt+0x1609518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orrseq sl, lr, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8dbd4 <__cxa_atexit@plt+0x80894> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 8dbdc <__cxa_atexit@plt+0x8089c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, #208, 30 @ 0x340 │ │ │ │ + orrseq r5, pc, #212, 30 @ 0x350 │ │ │ │ + biceq r3, fp, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #12] @ 89f4c <__cxa_atexit@plt+0x7cc0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, sl │ │ │ │ + b 3fc600 <__cxa_atexit@plt+0x3ef2c0> │ │ │ │ + biceq r3, fp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8dc68 <__cxa_atexit@plt+0x80928> │ │ │ │ - ldr r2, [pc, #136] @ 8dc84 <__cxa_atexit@plt+0x80944> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 89fac <__cxa_atexit@plt+0x7cc6c> │ │ │ │ + ldr r2, [pc, #72] @ 89fb8 <__cxa_atexit@plt+0x7cc78> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8dc88 <__cxa_atexit@plt+0x80948> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 89fbc <__cxa_atexit@plt+0x7cc7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8dc5c <__cxa_atexit@plt+0x8091c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8dc70 <__cxa_atexit@plt+0x80930> │ │ │ │ - ldr r3, [pc, #88] @ 8dc8c <__cxa_atexit@plt+0x8094c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8dc90 <__cxa_atexit@plt+0x80950> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 89fa4 <__cxa_atexit@plt+0x7cc64> │ │ │ │ + ldr r3, [pc, #40] @ 89fc0 <__cxa_atexit@plt+0x7cc80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 93f3c <__cxa_atexit@plt+0x86bfc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #144, 30 @ 0x240 │ │ │ │ - biceq r0, fp, #116, 30 @ 0x1d0 │ │ │ │ - biceq r1, fp, #36, 4 @ 0x40000002 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r3, fp, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 89fe0 <__cxa_atexit@plt+0x7cca0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 93f3c <__cxa_atexit@plt+0x86bfc> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8dcdc <__cxa_atexit@plt+0x8099c> │ │ │ │ - ldr r2, [pc, #48] @ 8dce8 <__cxa_atexit@plt+0x809a8> │ │ │ │ + bcc 8a018 <__cxa_atexit@plt+0x7ccd8> │ │ │ │ + ldr r2, [pc, #40] @ 8a030 <__cxa_atexit@plt+0x7ccf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8dcec <__cxa_atexit@plt+0x809ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #240, 28 @ 0xf00 │ │ │ │ - biceq r1, fp, #160, 2 @ 0x28 │ │ │ │ + ldr r3, [pc, #20] @ 8a034 <__cxa_atexit@plt+0x7ccf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r3, fp, #12, 24 @ 0xc00 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + orrseq r5, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8dd78 <__cxa_atexit@plt+0x80a38> │ │ │ │ - ldr r2, [pc, #136] @ 8dd94 <__cxa_atexit@plt+0x80a54> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8a098 <__cxa_atexit@plt+0x7cd58> │ │ │ │ + ldr r2, [pc, #72] @ 8a0a4 <__cxa_atexit@plt+0x7cd64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8dd98 <__cxa_atexit@plt+0x80a58> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 8a0a8 <__cxa_atexit@plt+0x7cd68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8dd6c <__cxa_atexit@plt+0x80a2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8dd80 <__cxa_atexit@plt+0x80a40> │ │ │ │ - ldr r3, [pc, #88] @ 8dd9c <__cxa_atexit@plt+0x80a5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8dda0 <__cxa_atexit@plt+0x80a60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 8a090 <__cxa_atexit@plt+0x7cd50> │ │ │ │ + ldr r3, [pc, #40] @ 8a0ac <__cxa_atexit@plt+0x7cd6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 96d4c <__cxa_atexit@plt+0x89a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #128, 28 @ 0x800 │ │ │ │ - biceq r0, fp, #100, 28 @ 0x640 │ │ │ │ - biceq r1, fp, #20, 2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r3, fp, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orrseq r5, pc, #8, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8a0d0 <__cxa_atexit@plt+0x7cd90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 96d4c <__cxa_atexit@plt+0x89a0c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ddec <__cxa_atexit@plt+0x80aac> │ │ │ │ - ldr r2, [pc, #48] @ 8ddf8 <__cxa_atexit@plt+0x80ab8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + bcc 8a10c <__cxa_atexit@plt+0x7cdcc> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 8a124 <__cxa_atexit@plt+0x7cde4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8ddfc <__cxa_atexit@plt+0x80abc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #224, 26 @ 0x3800 │ │ │ │ - biceq r1, fp, #144 @ 0x90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8de88 <__cxa_atexit@plt+0x80b48> │ │ │ │ - ldr r2, [pc, #136] @ 8dea4 <__cxa_atexit@plt+0x80b64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8dea8 <__cxa_atexit@plt+0x80b68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8de7c <__cxa_atexit@plt+0x80b3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8de90 <__cxa_atexit@plt+0x80b50> │ │ │ │ - ldr r3, [pc, #88] @ 8deac <__cxa_atexit@plt+0x80b6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8deb0 <__cxa_atexit@plt+0x80b70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #112, 26 @ 0x1c00 │ │ │ │ - biceq r0, fp, #84, 26 @ 0x1500 │ │ │ │ - biceq r1, fp, #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 8a128 <__cxa_atexit@plt+0x7cde8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc8e0 <__cxa_atexit@plt+0x3ef5a0> │ │ │ │ + biceq r3, fp, #116, 28 @ 0x740 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + orrseq r5, pc, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 8a1b4 <__cxa_atexit@plt+0x7ce74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8defc <__cxa_atexit@plt+0x80bbc> │ │ │ │ - ldr r2, [pc, #48] @ 8df08 <__cxa_atexit@plt+0x80bc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8df0c <__cxa_atexit@plt+0x80bcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 8a1c0 <__cxa_atexit@plt+0x7ce80> │ │ │ │ + ldr r2, [pc, #108] @ 8a1d0 <__cxa_atexit@plt+0x7ce90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [pc, #96] @ 8a1d4 <__cxa_atexit@plt+0x7ce94> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r8, [pc, #84] @ 8a1d8 <__cxa_atexit@plt+0x7ce98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #80] @ 8a1dc <__cxa_atexit@plt+0x7ce9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 977e8 <__cxa_atexit@plt+0x8a4a8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #208, 24 @ 0xd000 │ │ │ │ - biceq r0, fp, #128, 30 @ 0x200 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r3, fp, #152, 20 @ 0x98000 │ │ │ │ + biceq r3, fp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8df98 <__cxa_atexit@plt+0x80c58> │ │ │ │ - ldr r2, [pc, #136] @ 8dfb4 <__cxa_atexit@plt+0x80c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 8dfb8 <__cxa_atexit@plt+0x80c78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8a1f4 <__cxa_atexit@plt+0x7ceb4> │ │ │ │ + stm sp, {r6, r7} │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r8, [pc, #204] @ 8a2d0 <__cxa_atexit@plt+0x7cf90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr sl, [pc, #196] @ 8a2d4 <__cxa_atexit@plt+0x7cf94> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr fp, [pc, #192] @ 8a2d8 <__cxa_atexit@plt+0x7cf98> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8a290 <__cxa_atexit@plt+0x7cf50> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 8a2a4 <__cxa_atexit@plt+0x7cf64> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r2, [r0, #4]! │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldrex r4, [r0] │ │ │ │ + strex r4, r3, [r0] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 8a258 <__cxa_atexit@plt+0x7cf18> │ │ │ │ + ldr r4, [r1] │ │ │ │ + cmp r4, sl │ │ │ │ + bne 8a27c <__cxa_atexit@plt+0x7cf3c> │ │ │ │ + mov r0, r9 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + str fp, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8df8c <__cxa_atexit@plt+0x80c4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8dfa0 <__cxa_atexit@plt+0x80c60> │ │ │ │ - ldr r3, [pc, #88] @ 8dfbc <__cxa_atexit@plt+0x80c7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 8dfc0 <__cxa_atexit@plt+0x80c80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 8a2c0 <__cxa_atexit@plt+0x7cf80> │ │ │ │ + str r7, [r5] │ │ │ │ + b 8a218 <__cxa_atexit@plt+0x7ced8> │ │ │ │ + ldr r7, [pc, #68] @ 8a2dc <__cxa_atexit@plt+0x7cf9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + b 8a2c4 <__cxa_atexit@plt+0x7cf84> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r4, r9 │ │ │ │ + mov r5, r7 │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r4, r9 │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq r3, fp, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + biceq r3, fp, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r2, [r0, #4]! │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r0] │ │ │ │ + strex r3, lr, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8a304 <__cxa_atexit@plt+0x7cfc4> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #56] @ 8a358 <__cxa_atexit@plt+0x7d018> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 8a330 <__cxa_atexit@plt+0x7cff0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 3fc598 <__cxa_atexit@plt+0x3ef258> │ │ │ │ + ldr r3, [pc, #36] @ 8a35c <__cxa_atexit@plt+0x7d01c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a350 <__cxa_atexit@plt+0x7d010> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8a1f4 <__cxa_atexit@plt+0x7ceb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #96, 24 @ 0x6000 │ │ │ │ - biceq r0, fp, #68, 24 @ 0x4400 │ │ │ │ - biceq r0, fp, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + biceq r3, fp, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8a1f4 <__cxa_atexit@plt+0x7ceb4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e00c <__cxa_atexit@plt+0x80ccc> │ │ │ │ - ldr r2, [pc, #48] @ 8e018 <__cxa_atexit@plt+0x80cd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 8e01c <__cxa_atexit@plt+0x80cdc> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8a3ec <__cxa_atexit@plt+0x7d0ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a3f4 <__cxa_atexit@plt+0x7d0b4> │ │ │ │ + ldr r1, [pc, #100] @ 8a40c <__cxa_atexit@plt+0x7d0cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #192, 22 @ 0x30000 │ │ │ │ - biceq r0, fp, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e050 <__cxa_atexit@plt+0x80d10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 8e058 <__cxa_atexit@plt+0x80d18> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ 8a408 <__cxa_atexit@plt+0x7d0c8> │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + bge 8a3d8 <__cxa_atexit@plt+0x7d098> │ │ │ │ + ldr r2, [pc, #68] @ 8a410 <__cxa_atexit@plt+0x7d0d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + ldr r7, [pc, #52] @ 8a414 <__cxa_atexit@plt+0x7d0d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc530 <__cxa_atexit@plt+0x3ef1f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8a3fc <__cxa_atexit@plt+0x7d0bc> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + rsceq lr, r4, r1, asr #3 │ │ │ │ + biceq r3, fp, #224, 14 @ 0x3800000 │ │ │ │ + biceq r3, fp, #220, 16 @ 0xdc0000 │ │ │ │ + orrseq r5, pc, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + orrseq r5, pc, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8e0e8 <__cxa_atexit@plt+0x80da8> │ │ │ │ - ldr lr, [pc, #140] @ 8e108 <__cxa_atexit@plt+0x80dc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8e10c <__cxa_atexit@plt+0x80dcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + bhi 8a480 <__cxa_atexit@plt+0x7d140> │ │ │ │ + ldr r2, [pc, #56] @ 8a488 <__cxa_atexit@plt+0x7d148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e0dc <__cxa_atexit@plt+0x80d9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8e0f4 <__cxa_atexit@plt+0x80db4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8e110 <__cxa_atexit@plt+0x80dd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 8a474 <__cxa_atexit@plt+0x7d134> │ │ │ │ + ldr r3, [pc, #36] @ 8a48c <__cxa_atexit@plt+0x7d14c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #12, 22 @ 0x3000 │ │ │ │ - biceq r0, fp, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r5, pc, #232, 20 @ 0xe8000 │ │ │ │ + orrseq r5, pc, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8a4b4 <__cxa_atexit@plt+0x7d174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + orrseq r5, pc, #172, 20 @ 0xac000 │ │ │ │ + orrseq r5, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e154 <__cxa_atexit@plt+0x80e14> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8e160 <__cxa_atexit@plt+0x80e20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e1f0 <__cxa_atexit@plt+0x80eb0> │ │ │ │ - ldr lr, [pc, #140] @ 8e210 <__cxa_atexit@plt+0x80ed0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8e214 <__cxa_atexit@plt+0x80ed4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a544 <__cxa_atexit@plt+0x7d204> │ │ │ │ + ldr r6, [pc, #132] @ 8a564 <__cxa_atexit@plt+0x7d224> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 8a568 <__cxa_atexit@plt+0x7d228> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e1e4 <__cxa_atexit@plt+0x80ea4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8e1fc <__cxa_atexit@plt+0x80ebc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8e218 <__cxa_atexit@plt+0x80ed8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 8a534 <__cxa_atexit@plt+0x7d1f4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a554 <__cxa_atexit@plt+0x7d214> │ │ │ │ + ldr r3, [pc, #80] @ 8a56c <__cxa_atexit@plt+0x7d22c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #4, 20 @ 0x4000 │ │ │ │ - biceq r0, fp, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq r3, fp, #152, 12 @ 0x9800000 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + orrseq r5, pc, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e25c <__cxa_atexit@plt+0x80f1c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8e268 <__cxa_atexit@plt+0x80f28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a5b0 <__cxa_atexit@plt+0x7d270> │ │ │ │ + ldr r3, [pc, #36] @ 8a5bc <__cxa_atexit@plt+0x7d27c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e2f8 <__cxa_atexit@plt+0x80fb8> │ │ │ │ - ldr lr, [pc, #140] @ 8e318 <__cxa_atexit@plt+0x80fd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8e31c <__cxa_atexit@plt+0x80fdc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a648 <__cxa_atexit@plt+0x7d308> │ │ │ │ + ldr r6, [pc, #132] @ 8a668 <__cxa_atexit@plt+0x7d328> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 8a66c <__cxa_atexit@plt+0x7d32c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e2ec <__cxa_atexit@plt+0x80fac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8e304 <__cxa_atexit@plt+0x80fc4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8e320 <__cxa_atexit@plt+0x80fe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 8a638 <__cxa_atexit@plt+0x7d2f8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a658 <__cxa_atexit@plt+0x7d318> │ │ │ │ + ldr r3, [pc, #80] @ 8a670 <__cxa_atexit@plt+0x7d330> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #252, 16 @ 0xfc0000 │ │ │ │ - biceq r0, fp, #148, 22 @ 0x25000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r3, fp, #148, 10 @ 0x25000000 │ │ │ │ + biceq r3, fp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8e364 <__cxa_atexit@plt+0x81024> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8e370 <__cxa_atexit@plt+0x81030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a6b0 <__cxa_atexit@plt+0x7d370> │ │ │ │ + ldr r3, [pc, #36] @ 8a6bc <__cxa_atexit@plt+0x7d37c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8e400 <__cxa_atexit@plt+0x810c0> │ │ │ │ - ldr lr, [pc, #140] @ 8e420 <__cxa_atexit@plt+0x810e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ 8e424 <__cxa_atexit@plt+0x810e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e3f4 <__cxa_atexit@plt+0x810b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 8e40c <__cxa_atexit@plt+0x810cc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 8e428 <__cxa_atexit@plt+0x810e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, fp, #216, 10 @ 0x36000000 │ │ │ │ + orrseq r5, pc, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a728 <__cxa_atexit@plt+0x7d3e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8a730 <__cxa_atexit@plt+0x7d3f0> │ │ │ │ + ldr r7, [pc, #84] @ 8a74c <__cxa_atexit@plt+0x7d40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 8a750 <__cxa_atexit@plt+0x7d410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #64] @ 8a754 <__cxa_atexit@plt+0x7d414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + stmib r5, {r3, r7, r8, sl} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 3fc698 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8a738 <__cxa_atexit@plt+0x7d3f8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8a748 <__cxa_atexit@plt+0x7d408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r0, fp, #244, 14 @ 0x3d00000 │ │ │ │ - biceq r0, fp, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + orrseq r5, pc, #176, 16 @ 0xb00000 │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r3, fp, #100, 10 @ 0x19000000 │ │ │ │ + orrseq r5, pc, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8e46c <__cxa_atexit@plt+0x8112c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8e478 <__cxa_atexit@plt+0x81138> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 8a7a8 <__cxa_atexit@plt+0x7d468> │ │ │ │ + ldr r2, [pc, #52] @ 8a7b4 <__cxa_atexit@plt+0x7d474> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8a7b8 <__cxa_atexit@plt+0x7d478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 3fc658 <__cxa_atexit@plt+0x3ef318> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq r0, fp, #16, 20 @ 0x10000 │ │ │ │ - orrseq sl, lr, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #28 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 8e538 <__cxa_atexit@plt+0x811f8> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8e4fc <__cxa_atexit@plt+0x811bc> │ │ │ │ - ldr r3, [pc, #132] @ 8e540 <__cxa_atexit@plt+0x81200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - stm r2, {r0, r8, r9, sl} │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r5, [pc, #108] @ 8e544 <__cxa_atexit@plt+0x81204> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #100] @ 8e548 <__cxa_atexit@plt+0x81208> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #92] @ 8e54c <__cxa_atexit@plt+0x8120c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, ip │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r1, [pc, #76] @ 8e550 <__cxa_atexit@plt+0x81210> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmda r5, {r0, r8, r9, lr} │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #60] @ 8e554 <__cxa_atexit@plt+0x81214> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #52] @ 8e558 <__cxa_atexit@plt+0x81218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #44] @ 8e55c <__cxa_atexit@plt+0x8121c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r0, fp, #92, 20 @ 0x5c000 │ │ │ │ - biceq r0, fp, #248, 12 @ 0xf800000 │ │ │ │ - biceq r0, fp, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, ip, ror r3 │ │ │ │ - biceq r0, fp, #28, 20 @ 0x1c000 │ │ │ │ - biceq r0, fp, #184, 12 @ 0xb800000 │ │ │ │ - biceq r0, fp, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e5b8 <__cxa_atexit@plt+0x81278> │ │ │ │ - ldr r3, [pc, #64] @ 8e5c4 <__cxa_atexit@plt+0x81284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 8e5c8 <__cxa_atexit@plt+0x81288> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + orrseq r5, pc, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #112] @ 8a844 <__cxa_atexit@plt+0x7d504> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r3, [pc, #40] @ 8e5cc <__cxa_atexit@plt+0x8128c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - biceq r0, fp, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8e630 <__cxa_atexit@plt+0x812f0> │ │ │ │ - ldr r6, [pc, #168] @ 8e698 <__cxa_atexit@plt+0x81358> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8e670 <__cxa_atexit@plt+0x81330> │ │ │ │ - ldr r6, [pc, #140] @ 8e69c <__cxa_atexit@plt+0x8135c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8a83c <__cxa_atexit@plt+0x7d4fc> │ │ │ │ + ldr r2, [pc, #80] @ 8a848 <__cxa_atexit@plt+0x7d508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 8a84c <__cxa_atexit@plt+0x7d50c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #72] @ 8a850 <__cxa_atexit@plt+0x7d510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + addeq r0, r1, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8e680 <__cxa_atexit@plt+0x81340> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8e6e4 <__cxa_atexit@plt+0x813a4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e68c <__cxa_atexit@plt+0x8134c> │ │ │ │ - ldr r3, [pc, #88] @ 8e6a0 <__cxa_atexit@plt+0x81360> │ │ │ │ + beq 8a83c <__cxa_atexit@plt+0x7d4fc> │ │ │ │ + ldr r3, [pc, #36] @ 8a854 <__cxa_atexit@plt+0x7d514> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq r3, fp, #188, 6 @ 0xf0000002 │ │ │ │ + biceq r3, fp, #224, 6 @ 0x80000003 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8e6d8 <__cxa_atexit@plt+0x81398> │ │ │ │ + orrseq r5, pc, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ 8a8c0 <__cxa_atexit@plt+0x7d580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 8a8c4 <__cxa_atexit@plt+0x7d584> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #72] @ 8a8c8 <__cxa_atexit@plt+0x7d588> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + addeq r0, r1, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8a8b8 <__cxa_atexit@plt+0x7d578> │ │ │ │ + ldr r3, [pc, #32] @ 8a8cc <__cxa_atexit@plt+0x7d58c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e6d0 <__cxa_atexit@plt+0x81390> │ │ │ │ - b 8e6e4 <__cxa_atexit@plt+0x813a4> │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8e730 <__cxa_atexit@plt+0x813f0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e7c8 <__cxa_atexit@plt+0x81488> │ │ │ │ - ldr r3, [pc, #208] @ 8e7dc <__cxa_atexit@plt+0x8149c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r3, fp, #68, 6 @ 0x10000001 │ │ │ │ + biceq r3, fp, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orrseq r5, pc, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8a8f4 <__cxa_atexit@plt+0x7d5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + orrseq r5, pc, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8a91c <__cxa_atexit@plt+0x7d5dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 131900 <__cxa_atexit@plt+0x1245c0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + orrseq r5, pc, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8a9a4 <__cxa_atexit@plt+0x7d664> │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r2, r9, #24 │ │ │ │ + cmp r6, r2 │ │ │ │ + bcc 8aac8 <__cxa_atexit@plt+0x7d788> │ │ │ │ + ldr r6, [pc, #456] @ 8ab24 <__cxa_atexit@plt+0x7d7e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + ldr lr, [pc, #448] @ 8ab28 <__cxa_atexit@plt+0x7d7e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #444] @ 8ab2c <__cxa_atexit@plt+0x7d7ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #436] @ 8ab30 <__cxa_atexit@plt+0x7d7f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r2, #18 │ │ │ │ + str r8, [r9, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str lr, [r9, #16] │ │ │ │ + str r6, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + sub r3, r2, #7 │ │ │ │ + mov r9, r2 │ │ │ │ + b 8a9b0 <__cxa_atexit@plt+0x7d670> │ │ │ │ + ldr r3, [pc, #364] @ 8ab18 <__cxa_atexit@plt+0x7d7d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8aa14 <__cxa_atexit@plt+0x7d6d4> │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + add r3, r9, #12 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 8aadc <__cxa_atexit@plt+0x7d79c> │ │ │ │ + ldr r6, [pc, #372] @ 8ab54 <__cxa_atexit@plt+0x7d814> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #368] @ 8ab58 <__cxa_atexit@plt+0x7d818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + ldr r6, [pc, #360] @ 8ab5c <__cxa_atexit@plt+0x7d81c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r0, [pc, #340] @ 8ab60 <__cxa_atexit@plt+0x7d820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r9, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8aafc <__cxa_atexit@plt+0x7d7bc> │ │ │ │ + ldr r8, [pc, #256] @ 8ab34 <__cxa_atexit@plt+0x7d7f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #252] @ 8ab38 <__cxa_atexit@plt+0x7d7f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - b 8e784 <__cxa_atexit@plt+0x81444> │ │ │ │ - ldr r6, [pc, #156] @ 8e7d4 <__cxa_atexit@plt+0x81494> │ │ │ │ + sub r7, r3, #14 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #228] @ 8ab3c <__cxa_atexit@plt+0x7d7fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #216] @ 8ab40 <__cxa_atexit@plt+0x7d800> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r3, #22 │ │ │ │ + sub r0, r3, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, #204] @ 8ab44 <__cxa_atexit@plt+0x7d804> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r9, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #196] @ 8ab48 <__cxa_atexit@plt+0x7d808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r6, r9 │ │ │ │ + str r2, [r6, #40]! @ 0x28 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str ip, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + str r9, [r9, #16] │ │ │ │ + str sl, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r1, [r9, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #148] @ 8ab4c <__cxa_atexit@plt+0x7d80c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, #140] @ 8ab50 <__cxa_atexit@plt+0x7d810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r6, [pc, #60] @ 8ab20 <__cxa_atexit@plt+0x7d7e0> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldr r6, [pc, #24] @ 8ab1c <__cxa_atexit@plt+0x7d7dc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8e790 <__cxa_atexit@plt+0x81450> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8e79c <__cxa_atexit@plt+0x8145c> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8e7c8 <__cxa_atexit@plt+0x81488> │ │ │ │ - ldr r1, [pc, #100] @ 8e7d8 <__cxa_atexit@plt+0x81498> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r3, fp, #168, 6 @ 0xa0000002 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r3, fp, #92, 4 @ 0xc0000005 │ │ │ │ + biceq r3, fp, #172, 4 @ 0xc000000a │ │ │ │ + biceq r3, fp, #40, 4 @ 0x80000002 │ │ │ │ + biceq r3, fp, #16, 4 │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + biceq r3, fp, #172, 2 @ 0x2b │ │ │ │ + biceq r3, fp, #164, 2 @ 0x29 │ │ │ │ + biceq r3, fp, #188, 4 @ 0xc000000b │ │ │ │ + orrseq r5, pc, #52, 8 @ 0x34000000 │ │ │ │ + orrseq r5, pc, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + orrseq r5, pc, #4, 10 @ 0x1000000 │ │ │ │ + biceq r3, fp, #76, 6 @ 0x30000001 │ │ │ │ + orrseq r5, pc, #224, 8 @ 0xe0000000 │ │ │ │ + orrseq r5, pc, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8abc0 <__cxa_atexit@plt+0x7d880> │ │ │ │ + ldr r7, [pc, #72] @ 8abd8 <__cxa_atexit@plt+0x7d898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ 8abdc <__cxa_atexit@plt+0x7d89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 8abe0 <__cxa_atexit@plt+0x7d8a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #40] @ 8abe4 <__cxa_atexit@plt+0x7d8a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 8e7c8 <__cxa_atexit@plt+0x81488> │ │ │ │ - ldr r1, [pc, #52] @ 8e7e0 <__cxa_atexit@plt+0x814a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffafc │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8e83c <__cxa_atexit@plt+0x814fc> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8e868 <__cxa_atexit@plt+0x81528> │ │ │ │ - ldr r1, [pc, #84] @ 8e874 <__cxa_atexit@plt+0x81534> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8e868 <__cxa_atexit@plt+0x81528> │ │ │ │ - ldr r1, [pc, #44] @ 8e878 <__cxa_atexit@plt+0x81538> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8e8d4 <__cxa_atexit@plt+0x81594> │ │ │ │ - ldr r3, [pc, #64] @ 8e8e0 <__cxa_atexit@plt+0x815a0> │ │ │ │ + ldr r3, [pc, #32] @ 8abe8 <__cxa_atexit@plt+0x7d8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 8e8e4 <__cxa_atexit@plt+0x815a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r3, [pc, #40] @ 8e8e8 <__cxa_atexit@plt+0x815a8> │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq r5, pc, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r3, fp, #160, 2 @ 0x28 │ │ │ │ + orrseq r5, pc, #48, 6 @ 0xc0000000 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + orrseq r5, pc, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ 8ac38 <__cxa_atexit@plt+0x7d8f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr sl, [pc, #36] @ 8ac3c <__cxa_atexit@plt+0x7d8fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + ldr r3, [pc, #20] @ 8ac40 <__cxa_atexit@plt+0x7d900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff300 │ │ │ │ - biceq r0, fp, #36, 6 @ 0x90000000 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 161a4dc <__cxa_atexit@plt+0x160d19c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r5, pc, #72, 6 @ 0x20000001 │ │ │ │ + biceq r3, fp, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8e94c <__cxa_atexit@plt+0x8160c> │ │ │ │ - ldr r6, [pc, #152] @ 8e9a4 <__cxa_atexit@plt+0x81664> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8e97c <__cxa_atexit@plt+0x8163c> │ │ │ │ - ldr r6, [pc, #124] @ 8e9a8 <__cxa_atexit@plt+0x81668> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e98c <__cxa_atexit@plt+0x8164c> │ │ │ │ - mov r6, r8 │ │ │ │ - b 8e9f0 <__cxa_atexit@plt+0x816b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8e998 <__cxa_atexit@plt+0x81658> │ │ │ │ - ldr r3, [pc, #72] @ 8e9ac <__cxa_atexit@plt+0x8166c> │ │ │ │ + bcc 8ac94 <__cxa_atexit@plt+0x7d954> │ │ │ │ + ldr r3, [pc, #68] @ 8acac <__cxa_atexit@plt+0x7d96c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + ldr r3, [pc, #40] @ 8acb0 <__cxa_atexit@plt+0x7d970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r8 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff280 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 8e9e4 <__cxa_atexit@plt+0x816a4> │ │ │ │ + ldr r3, [pc, #24] @ 8acb4 <__cxa_atexit@plt+0x7d974> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e9dc <__cxa_atexit@plt+0x8169c> │ │ │ │ - b 8e9f0 <__cxa_atexit@plt+0x816b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 8ea2c <__cxa_atexit@plt+0x816ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8eab4 <__cxa_atexit@plt+0x81774> │ │ │ │ - ldr r3, [pc, #176] @ 8eac8 <__cxa_atexit@plt+0x81788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + biceq r2, fp, #240, 30 @ 0x3c0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + orrseq r5, pc, #208, 4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 8ad74 <__cxa_atexit@plt+0x7da34> │ │ │ │ + ldr r8, [pc, #176] @ 8ad90 <__cxa_atexit@plt+0x7da50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 8ad94 <__cxa_atexit@plt+0x7da54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - b 8ea74 <__cxa_atexit@plt+0x81734> │ │ │ │ - ldr r6, [pc, #140] @ 8eac0 <__cxa_atexit@plt+0x81780> │ │ │ │ + sub r7, r9, #14 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [pc, #148] @ 8ad98 <__cxa_atexit@plt+0x7da58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #136] @ 8ad9c <__cxa_atexit@plt+0x7da5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r9, #22 │ │ │ │ + sub r0, r9, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, #124] @ 8ada0 <__cxa_atexit@plt+0x7da60> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #116] @ 8ada4 <__cxa_atexit@plt+0x7da64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #40]! @ 0x28 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #68] @ 8ada8 <__cxa_atexit@plt+0x7da68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r7, [pc, #60] @ 8adac <__cxa_atexit@plt+0x7da6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ 8adb0 <__cxa_atexit@plt+0x7da70> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8ea80 <__cxa_atexit@plt+0x81740> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ea8c <__cxa_atexit@plt+0x8174c> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8eab4 <__cxa_atexit@plt+0x81774> │ │ │ │ - ldr r3, [pc, #92] @ 8eac4 <__cxa_atexit@plt+0x81784> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8eab4 <__cxa_atexit@plt+0x81774> │ │ │ │ - ldr r3, [pc, #48] @ 8eacc <__cxa_atexit@plt+0x8178c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff690 │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + biceq r2, fp, #0, 30 │ │ │ │ + biceq r2, fp, #248, 28 @ 0xf80 │ │ │ │ + biceq r3, fp, #16 │ │ │ │ + orrseq r5, pc, #136, 2 @ 0x22 │ │ │ │ + orrseq r5, pc, #124, 2 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + orrseq r5, pc, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 8adfc <__cxa_atexit@plt+0x7dabc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffff39c │ │ │ │ - @ instruction: 0xfffff4fc │ │ │ │ - @ instruction: 0xfffff258 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + ldr r3, [pc, #16] @ 8ae00 <__cxa_atexit@plt+0x7dac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 161a4dc <__cxa_atexit@plt+0x160d19c> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r2, fp, #208, 30 @ 0x340 │ │ │ │ + orrseq r5, pc, #68, 2 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8eb1c <__cxa_atexit@plt+0x817dc> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8eb44 <__cxa_atexit@plt+0x81804> │ │ │ │ - ldr r3, [pc, #76] @ 8eb50 <__cxa_atexit@plt+0x81810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8eb44 <__cxa_atexit@plt+0x81804> │ │ │ │ - ldr r3, [pc, #40] @ 8eb54 <__cxa_atexit@plt+0x81814> │ │ │ │ + bcc 8ae50 <__cxa_atexit@plt+0x7db10> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r3, [pc, #56] @ 8ae68 <__cxa_atexit@plt+0x7db28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff300 │ │ │ │ - @ instruction: 0xfffff1c8 │ │ │ │ - orrseq r9, lr, #80, 22 @ 0x14000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8eba4 <__cxa_atexit@plt+0x81864> │ │ │ │ - ldr r3, [pc, #48] @ 8ebac <__cxa_atexit@plt+0x8186c> │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + ldr r7, [pc, #36] @ 8ae6c <__cxa_atexit@plt+0x7db2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8ae70 <__cxa_atexit@plt+0x7db30> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 8eb98 <__cxa_atexit@plt+0x81858> │ │ │ │ - mov r7, sl │ │ │ │ - b 8ebbc <__cxa_atexit@plt+0x8187c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + @ instruction: 0xfffff690 │ │ │ │ + biceq r2, fp, #112, 26 @ 0x1c00 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8ae94 <__cxa_atexit@plt+0x7db54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r2, fp, #204, 28 @ 0xcc0 │ │ │ │ + orrseq r5, pc, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 8aebc <__cxa_atexit@plt+0x7db7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orrseq r9, lr, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #236] @ 8ecb8 <__cxa_atexit@plt+0x81978> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq 8ec60 <__cxa_atexit@plt+0x81920> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - str r3, [r1] │ │ │ │ - sub ip, r5, #16 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 8ecac <__cxa_atexit@plt+0x8196c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 8ec70 <__cxa_atexit@plt+0x81930> │ │ │ │ - ldr r0, [pc, #160] @ 8ecbc <__cxa_atexit@plt+0x8197c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r0, r5, #8 │ │ │ │ - stm r0, {r1, r8, r9, sl} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r5, [pc, #132] @ 8ecc0 <__cxa_atexit@plt+0x81980> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #124] @ 8ecc4 <__cxa_atexit@plt+0x81984> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #116] @ 8ecc8 <__cxa_atexit@plt+0x81988> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, ip │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + orrseq r5, pc, #220, 2 @ 0x37 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #84] @ 8eccc <__cxa_atexit@plt+0x8198c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8, r9, lr} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #68] @ 8ecd0 <__cxa_atexit@plt+0x81990> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #60] @ 8ecd4 <__cxa_atexit@plt+0x81994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ 8ecd8 <__cxa_atexit@plt+0x81998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + orrseq r5, pc, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8af0c <__cxa_atexit@plt+0x7dbcc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8af14 <__cxa_atexit@plt+0x7dbd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 14baa8 <__cxa_atexit@plt+0x13e768> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff948 │ │ │ │ - biceq r0, fp, #248, 4 @ 0x8000000f │ │ │ │ - biceq pc, sl, #148, 30 @ 0x250 │ │ │ │ - biceq pc, sl, #140, 30 @ 0x230 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - biceq r0, fp, #168, 4 @ 0x8000000a │ │ │ │ - biceq pc, sl, #68, 30 @ 0x110 │ │ │ │ - biceq pc, sl, #60, 30 @ 0xf0 │ │ │ │ - orrseq r9, lr, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #16]! │ │ │ │ - ldr sl, [r1, #-12] │ │ │ │ - ldmdb r1, {r7, r8} │ │ │ │ - str r3, [r1] │ │ │ │ - sub ip, r1, #28 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 8edac <__cxa_atexit@plt+0x81a6c> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ed70 <__cxa_atexit@plt+0x81a30> │ │ │ │ - ldr r2, [pc, #140] @ 8edb8 <__cxa_atexit@plt+0x81a78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r8, r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldr r5, [pc, #112] @ 8edbc <__cxa_atexit@plt+0x81a7c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #104] @ 8edc0 <__cxa_atexit@plt+0x81a80> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #96] @ 8edc4 <__cxa_atexit@plt+0x81a84> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, ip │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r2, [pc, #80] @ 8edc8 <__cxa_atexit@plt+0x81a88> │ │ │ │ + biceq r2, fp, #140, 24 @ 0x8c00 │ │ │ │ + orrseq r5, pc, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8af78 <__cxa_atexit@plt+0x7dc38> │ │ │ │ + ldr r2, [pc, #72] @ 8af84 <__cxa_atexit@plt+0x7dc44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r8, r9, lr} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #64] @ 8edcc <__cxa_atexit@plt+0x81a8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #56] @ 8edd0 <__cxa_atexit@plt+0x81a90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #48] @ 8edd4 <__cxa_atexit@plt+0x81a94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff838 │ │ │ │ - biceq r0, fp, #232, 2 @ 0x3a │ │ │ │ - biceq pc, sl, #132, 28 @ 0x840 │ │ │ │ - biceq pc, sl, #124, 28 @ 0x7c0 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - biceq r0, fp, #168, 2 @ 0x2a │ │ │ │ - biceq pc, sl, #68, 28 @ 0x440 │ │ │ │ - biceq pc, sl, #60, 28 @ 0x3c0 │ │ │ │ - orrseq r9, lr, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ee80 <__cxa_atexit@plt+0x81b40> │ │ │ │ - ldr r1, [pc, #144] @ 8ee88 <__cxa_atexit@plt+0x81b48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #124] @ 8ee8c <__cxa_atexit@plt+0x81b4c> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ 8af88 <__cxa_atexit@plt+0x7dc48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8ee68 <__cxa_atexit@plt+0x81b28> │ │ │ │ - ldr r7, [pc, #108] @ 8ee90 <__cxa_atexit@plt+0x81b50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8ee78 <__cxa_atexit@plt+0x81b38> │ │ │ │ - ldr r3, [pc, #72] @ 8ee94 <__cxa_atexit@plt+0x81b54> │ │ │ │ + beq 8af70 <__cxa_atexit@plt+0x7dc30> │ │ │ │ + ldr r3, [pc, #40] @ 8af8c <__cxa_atexit@plt+0x7dc4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 8ee98 <__cxa_atexit@plt+0x81b58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 93f3c <__cxa_atexit@plt+0x86bfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq pc, sl, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - orrseq r9, lr, #188, 14 @ 0x2f00000 │ │ │ │ - orrseq r9, lr, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, fp, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + orrseq r5, pc, #12, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #64] @ 8eef8 <__cxa_atexit@plt+0x81bb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8eef0 <__cxa_atexit@plt+0x81bb0> │ │ │ │ - ldr r3, [pc, #40] @ 8eefc <__cxa_atexit@plt+0x81bbc> │ │ │ │ + ldr r3, [pc, #12] @ 8afb0 <__cxa_atexit@plt+0x7dc70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 8ef00 <__cxa_atexit@plt+0x81bc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orrseq r9, lr, #52, 14 @ 0xd00000 │ │ │ │ - orrseq r9, lr, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 93f3c <__cxa_atexit@plt+0x86bfc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + orrseq r5, pc, #232 @ 0xe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8ef34 <__cxa_atexit@plt+0x81bf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 8ef38 <__cxa_atexit@plt+0x81bf8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8aff4 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ + ldr r2, [pc, #48] @ 8b00c <__cxa_atexit@plt+0x7dccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc458 <__cxa_atexit@plt+0x3ef118> │ │ │ │ + ldr r3, [pc, #20] @ 8b010 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orrseq r9, lr, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 8efa4 <__cxa_atexit@plt+0x81c64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ef98 <__cxa_atexit@plt+0x81c58> │ │ │ │ - ldr r2, [pc, #52] @ 8efa8 <__cxa_atexit@plt+0x81c68> │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + orrseq r4, pc, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b0b4 <__cxa_atexit@plt+0x7dd74> │ │ │ │ + ldr r2, [pc, #192] @ 8b0f8 <__cxa_atexit@plt+0x7ddb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b0bc <__cxa_atexit@plt+0x7dd7c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8b0c8 <__cxa_atexit@plt+0x7dd88> │ │ │ │ + ldr r7, [pc, #152] @ 8b104 <__cxa_atexit@plt+0x7ddc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #148] @ 8b108 <__cxa_atexit@plt+0x7ddc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #144] @ 8b10c <__cxa_atexit@plt+0x7ddcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + add r3, r1, #1 │ │ │ │ + ldr r1, [pc, #124] @ 8b110 <__cxa_atexit@plt+0x7ddd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + stmib r5, {r6, r7} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc698 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + b 8b0d4 <__cxa_atexit@plt+0x7dd94> │ │ │ │ + mov sl, r8 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ 8b0fc <__cxa_atexit@plt+0x7ddbc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #28] @ 8b100 <__cxa_atexit@plt+0x7ddc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 8efd4 <__cxa_atexit@plt+0x81c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + orrseq r4, pc, #32, 28 @ 0x200 │ │ │ │ + orrseq r4, pc, #12, 30 @ 0x30 │ │ │ │ + @ instruction: 0xffffeee8 │ │ │ │ + @ instruction: 0xfffff6ec │ │ │ │ + orrseq r4, pc, #128, 28 @ 0x800 │ │ │ │ + biceq r2, fp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 8f050 <__cxa_atexit@plt+0x81d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f030 <__cxa_atexit@plt+0x81cf0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f03c <__cxa_atexit@plt+0x81cfc> │ │ │ │ - ldr r2, [pc, #64] @ 8f054 <__cxa_atexit@plt+0x81d14> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b148 <__cxa_atexit@plt+0x7de08> │ │ │ │ + ldr r2, [pc, #28] @ 8b154 <__cxa_atexit@plt+0x7de14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + biceq r2, fp, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b184 <__cxa_atexit@plt+0x7de44> │ │ │ │ + ldr r5, [pc, #28] @ 8b194 <__cxa_atexit@plt+0x7de54> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 125b74 <__cxa_atexit@plt+0x118834> │ │ │ │ + ldr r7, [pc, #12] @ 8b198 <__cxa_atexit@plt+0x7de58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orrseq r4, pc, #52, 30 @ 0xd0 │ │ │ │ + orrseq r4, pc, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b1f8 <__cxa_atexit@plt+0x7deb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b2a4 <__cxa_atexit@plt+0x7df64> │ │ │ │ + ldr r2, [pc, #268] @ 8b2d8 <__cxa_atexit@plt+0x7df98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #264] @ 8b2dc <__cxa_atexit@plt+0x7df9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #188] @ 8b2bc <__cxa_atexit@plt+0x7df7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8b28c <__cxa_atexit@plt+0x7df4c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b294 <__cxa_atexit@plt+0x7df54> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b2ac <__cxa_atexit@plt+0x7df6c> │ │ │ │ + ldr r2, [pc, #148] @ 8b2c4 <__cxa_atexit@plt+0x7df84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r8, r3, #26 │ │ │ │ + ldr r1, [pc, #124] @ 8b2c8 <__cxa_atexit@plt+0x7df88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #116] @ 8b2cc <__cxa_atexit@plt+0x7df8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #112] @ 8b2d0 <__cxa_atexit@plt+0x7df90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #104] @ 8b2d4 <__cxa_atexit@plt+0x7df94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #36] @ 8b2c0 <__cxa_atexit@plt+0x7df80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + b 8b2b0 <__cxa_atexit@plt+0x7df70> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq pc, sl, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + orrseq r4, pc, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + biceq r2, fp, #108, 18 @ 0x1b0000 │ │ │ │ + biceq r2, fp, #188, 18 @ 0x2f0000 │ │ │ │ + biceq r2, fp, #56, 18 @ 0xe0000 │ │ │ │ + biceq r2, fp, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b368 <__cxa_atexit@plt+0x7e028> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f094 <__cxa_atexit@plt+0x81d54> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8f0a0 <__cxa_atexit@plt+0x81d60> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b378 <__cxa_atexit@plt+0x7e038> │ │ │ │ + ldr r2, [pc, #128] @ 8b38c <__cxa_atexit@plt+0x7e04c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r8, r3, #26 │ │ │ │ + ldr r1, [pc, #104] @ 8b390 <__cxa_atexit@plt+0x7e050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #96] @ 8b394 <__cxa_atexit@plt+0x7e054> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #92] @ 8b398 <__cxa_atexit@plt+0x7e058> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #84] @ 8b39c <__cxa_atexit@plt+0x7e05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r6, #-20] @ 0xffffffec │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #24] @ 8b388 <__cxa_atexit@plt+0x7e048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sl, #232, 26 @ 0x3a00 │ │ │ │ - orrseq r9, lr, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + orrseq r4, pc, #164, 24 @ 0xa400 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + biceq r2, fp, #144, 16 @ 0x900000 │ │ │ │ + biceq r2, fp, #224, 16 @ 0xe00000 │ │ │ │ + biceq r2, fp, #92, 16 @ 0x5c0000 │ │ │ │ + biceq r2, fp, #68, 16 @ 0x440000 │ │ │ │ + orrseq r4, pc, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8b400 <__cxa_atexit@plt+0x7e0c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8b3f8 <__cxa_atexit@plt+0x7e0b8> │ │ │ │ + ldr r3, [pc, #52] @ 8b408 <__cxa_atexit@plt+0x7e0c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 8b40c <__cxa_atexit@plt+0x7e0cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 8b410 <__cxa_atexit@plt+0x7e0d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r4, pc, #244, 24 @ 0xf400 │ │ │ │ + biceq r2, fp, #160, 14 @ 0x2800000 │ │ │ │ + orrseq r4, pc, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8f0ec <__cxa_atexit@plt+0x81dac> │ │ │ │ - ldr r2, [pc, #44] @ 8f0fc <__cxa_atexit@plt+0x81dbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 8b488 <__cxa_atexit@plt+0x7e148> │ │ │ │ + ldr r9, [pc, #88] @ 8b494 <__cxa_atexit@plt+0x7e154> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ 8b498 <__cxa_atexit@plt+0x7e158> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 8b49c <__cxa_atexit@plt+0x7e15c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 8b4a0 <__cxa_atexit@plt+0x7e160> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr sl, [pc, #68] @ 8b4a4 <__cxa_atexit@plt+0x7e164> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + add r2, r9, #1 │ │ │ │ + add r0, r8, #2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq r4, pc, #132, 24 @ 0x8400 │ │ │ │ + orrseq r4, pc, #252, 22 @ 0x3f000 │ │ │ │ + orrseq r4, pc, #80, 24 @ 0x5000 │ │ │ │ + biceq r2, fp, #148, 14 @ 0x2500000 │ │ │ │ + biceq r2, fp, #172, 14 @ 0x2b00000 │ │ │ │ + orrseq r4, pc, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 8b4cc <__cxa_atexit@plt+0x7e18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ + orrseq r4, pc, #144, 24 @ 0x9000 │ │ │ │ + orrseq r4, pc, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b50c <__cxa_atexit@plt+0x7e1cc> │ │ │ │ + ldr r2, [pc, #36] @ 8b514 <__cxa_atexit@plt+0x7e1d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 8b518 <__cxa_atexit@plt+0x7e1d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r4, pc, #120, 24 @ 0x7800 │ │ │ │ + biceq r2, fp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f130 <__cxa_atexit@plt+0x81df0> │ │ │ │ + bhi 8b54c <__cxa_atexit@plt+0x7e20c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 8f138 <__cxa_atexit@plt+0x81df8> │ │ │ │ + ldr r2, [pc, #20] @ 8b554 <__cxa_atexit@plt+0x7e214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ + b 3fc408 <__cxa_atexit@plt+0x3ef0c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, #116, 20 @ 0x74000 │ │ │ │ + biceq r2, fp, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f18c <__cxa_atexit@plt+0x81e4c> │ │ │ │ - ldr r2, [pc, #60] @ 8f194 <__cxa_atexit@plt+0x81e54> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b5b8 <__cxa_atexit@plt+0x7e278> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b5c0 <__cxa_atexit@plt+0x7e280> │ │ │ │ + ldr r7, [pc, #80] @ 8b5dc <__cxa_atexit@plt+0x7e29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ 8b5e0 <__cxa_atexit@plt+0x7e2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #72] @ 8b5e4 <__cxa_atexit@plt+0x7e2a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 8f198 <__cxa_atexit@plt+0x81e58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8f180 <__cxa_atexit@plt+0x81e40> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f1a4 <__cxa_atexit@plt+0x81e64> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r5, {r3, r9, sl} │ │ │ │ + ldr r0, [pc, #52] @ 8b5e8 <__cxa_atexit@plt+0x7e2a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8b5c8 <__cxa_atexit@plt+0x7e288> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8b5d8 <__cxa_atexit@plt+0x7e298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq pc, sl, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #108] @ 8f224 <__cxa_atexit@plt+0x81ee4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + orrseq r4, pc, #200, 22 @ 0x32000 │ │ │ │ + orrseq r4, pc, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r2, fp, #164, 14 @ 0x2900000 │ │ │ │ + orrseq r4, pc, #56, 18 @ 0xe0000 │ │ │ │ + orrseq r4, pc, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 8b630 <__cxa_atexit@plt+0x7e2f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + ldr r3, [pc, #16] @ 8b634 <__cxa_atexit@plt+0x7e2f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1619fe8 <__cxa_atexit@plt+0x160cca8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r2, fp, #156, 14 @ 0x2700000 │ │ │ │ + orrseq r4, pc, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 8b688 <__cxa_atexit@plt+0x7e348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f210 <__cxa_atexit@plt+0x81ed0> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 8f228 <__cxa_atexit@plt+0x81ee8> │ │ │ │ + beq 8b680 <__cxa_atexit@plt+0x7e340> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 8b68c <__cxa_atexit@plt+0x7e34c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f21c <__cxa_atexit@plt+0x81edc> │ │ │ │ - b 8f278 <__cxa_atexit@plt+0x81f38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 8b680 <__cxa_atexit@plt+0x7e340> │ │ │ │ + b 8b6dc <__cxa_atexit@plt+0x7e39c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 8f26c <__cxa_atexit@plt+0x81f2c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orrseq r4, pc, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 8b6cc <__cxa_atexit@plt+0x7e38c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f264 <__cxa_atexit@plt+0x81f24> │ │ │ │ - b 8f278 <__cxa_atexit@plt+0x81f38> │ │ │ │ + beq 8b6c4 <__cxa_atexit@plt+0x7e384> │ │ │ │ + b 8b6dc <__cxa_atexit@plt+0x7e39c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orrseq r4, pc, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8f294 <__cxa_atexit@plt+0x81f54> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f300 <__cxa_atexit@plt+0x81fc0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f2e8 <__cxa_atexit@plt+0x81fa8> │ │ │ │ - ldr r7, [pc, #84] @ 8f314 <__cxa_atexit@plt+0x81fd4> │ │ │ │ + bne 8b704 <__cxa_atexit@plt+0x7e3c4> │ │ │ │ + ldr r3, [pc, #128] @ 8b770 <__cxa_atexit@plt+0x7e430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b758 <__cxa_atexit@plt+0x7e418> │ │ │ │ + b 8b78c <__cxa_atexit@plt+0x7e44c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b760 <__cxa_atexit@plt+0x7e420> │ │ │ │ + ldr r7, [pc, #88] @ 8b774 <__cxa_atexit@plt+0x7e434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #76] @ 8b778 <__cxa_atexit@plt+0x7e438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 8f318 <__cxa_atexit@plt+0x81fd8> │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #64] @ 8b77c <__cxa_atexit@plt+0x7e43c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne 8f28c <__cxa_atexit@plt+0x81f4c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f28c <__cxa_atexit@plt+0x81f4c> │ │ │ │ - b 8f2b8 <__cxa_atexit@plt+0x81f78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sl, #232, 16 @ 0xe80000 │ │ │ │ - biceq pc, sl, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f36c <__cxa_atexit@plt+0x8202c> │ │ │ │ - ldr r2, [pc, #60] @ 8f374 <__cxa_atexit@plt+0x82034> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 8f378 <__cxa_atexit@plt+0x82038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8f360 <__cxa_atexit@plt+0x82020> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f384 <__cxa_atexit@plt+0x82044> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + biceq r2, fp, #140, 8 @ 0x8c000000 │ │ │ │ + biceq r2, fp, #216, 8 @ 0xd8000000 │ │ │ │ + orrseq r4, pc, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 8b864 <__cxa_atexit@plt+0x7e524> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b82c <__cxa_atexit@plt+0x7e4ec> │ │ │ │ + ldr r7, [pc, #176] @ 8b868 <__cxa_atexit@plt+0x7e528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b83c <__cxa_atexit@plt+0x7e4fc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8b844 <__cxa_atexit@plt+0x7e504> │ │ │ │ + ldr r7, [pc, #120] @ 8b870 <__cxa_atexit@plt+0x7e530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ 8b874 <__cxa_atexit@plt+0x7e534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #100] @ 8b878 <__cxa_atexit@plt+0x7e538> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + stmib r5, {r6, r7, r8, sl} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc698 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r6 │ │ │ │ + b 8b84c <__cxa_atexit@plt+0x7e50c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 8b86c <__cxa_atexit@plt+0x7e52c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq pc, sl, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #108] @ 8f404 <__cxa_atexit@plt+0x820c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + orrseq r4, pc, #156, 14 @ 0x2700000 │ │ │ │ + @ instruction: 0xffffe75c │ │ │ │ + @ instruction: 0xffffef60 │ │ │ │ + biceq r2, fp, #100, 8 @ 0x64000000 │ │ │ │ + orrseq r4, pc, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #156] @ 8b930 <__cxa_atexit@plt+0x7e5f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f3f0 <__cxa_atexit@plt+0x820b0> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 8f408 <__cxa_atexit@plt+0x820c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f3fc <__cxa_atexit@plt+0x820bc> │ │ │ │ - b 8f458 <__cxa_atexit@plt+0x82118> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b908 <__cxa_atexit@plt+0x7e5c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 8b910 <__cxa_atexit@plt+0x7e5d0> │ │ │ │ + ldr r7, [pc, #100] @ 8b938 <__cxa_atexit@plt+0x7e5f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ 8b93c <__cxa_atexit@plt+0x7e5fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #80] @ 8b940 <__cxa_atexit@plt+0x7e600> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + stmib r5, {r6, r7, r8, sl} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3fc698 <__cxa_atexit@plt+0x3ef358> │ │ │ │ + mov r2, r6 │ │ │ │ + b 8b918 <__cxa_atexit@plt+0x7e5d8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 8b934 <__cxa_atexit@plt+0x7e5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + orrseq r4, pc, #208, 12 @ 0xd000000 │ │ │ │ + @ instruction: 0xffffe680 │ │ │ │ + @ instruction: 0xffffee84 │ │ │ │ + biceq r2, fp, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 8f44c <__cxa_atexit@plt+0x8210c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b998 <__cxa_atexit@plt+0x7e658> │ │ │ │ + ldr r2, [pc, #72] @ 8b9b0 <__cxa_atexit@plt+0x7e670> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f444 <__cxa_atexit@plt+0x82104> │ │ │ │ - b 8f458 <__cxa_atexit@plt+0x82118> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8f474 <__cxa_atexit@plt+0x82134> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f4e0 <__cxa_atexit@plt+0x821a0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f4c8 <__cxa_atexit@plt+0x82188> │ │ │ │ - ldr r7, [pc, #84] @ 8f4f4 <__cxa_atexit@plt+0x821b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 8f4f8 <__cxa_atexit@plt+0x821b8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #56] @ 8b9b4 <__cxa_atexit@plt+0x7e674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bne 8f46c <__cxa_atexit@plt+0x8212c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f46c <__cxa_atexit@plt+0x8212c> │ │ │ │ - b 8f498 <__cxa_atexit@plt+0x82158> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sl, #8, 14 @ 0x200000 │ │ │ │ - biceq pc, sl, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f54c <__cxa_atexit@plt+0x8220c> │ │ │ │ - ldr r2, [pc, #60] @ 8f554 <__cxa_atexit@plt+0x82214> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 8f558 <__cxa_atexit@plt+0x82218> │ │ │ │ + ldr r3, [pc, #24] @ 8b9b8 <__cxa_atexit@plt+0x7e678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc468 <__cxa_atexit@plt+0x3ef128> │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + biceq r2, fp, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + orrseq r4, pc, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8ba1c <__cxa_atexit@plt+0x7e6dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8ba14 <__cxa_atexit@plt+0x7e6d4> │ │ │ │ + ldr r3, [pc, #52] @ 8ba24 <__cxa_atexit@plt+0x7e6e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #48] @ 8ba28 <__cxa_atexit@plt+0x7e6e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #44] @ 8ba2c <__cxa_atexit@plt+0x7e6ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8f540 <__cxa_atexit@plt+0x82200> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f564 <__cxa_atexit@plt+0x82224> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15cc5c4 <__cxa_atexit@plt+0x15bf284> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq pc, sl, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #108] @ 8f5e4 <__cxa_atexit@plt+0x822a4> │ │ │ │ + orrseq r4, pc, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r2, fp, #132, 2 @ 0x21 │ │ │ │ + orrseq r4, pc, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8baa0 <__cxa_atexit@plt+0x7e760> │ │ │ │ + ldr r8, [pc, #84] @ 8baac <__cxa_atexit@plt+0x7e76c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 8bab0 <__cxa_atexit@plt+0x7e770> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f5d0 <__cxa_atexit@plt+0x82290> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 8f5e8 <__cxa_atexit@plt+0x822a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f5dc <__cxa_atexit@plt+0x8229c> │ │ │ │ - b 8f638 <__cxa_atexit@plt+0x822f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #76] @ 8bab4 <__cxa_atexit@plt+0x7e774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r0, [pc, #68] @ 8bab8 <__cxa_atexit@plt+0x7e778> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r9, [pc, #60] @ 8babc <__cxa_atexit@plt+0x7e77c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 8f62c <__cxa_atexit@plt+0x822ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f624 <__cxa_atexit@plt+0x822e4> │ │ │ │ - b 8f638 <__cxa_atexit@plt+0x822f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3fc448 <__cxa_atexit@plt+0x3ef108> │ │ │ │ + orrseq r4, pc, #8, 14 @ 0x200000 │ │ │ │ + orrseq r4, pc, #56, 14 @ 0xe00000 │ │ │ │ + biceq r2, fp, #128, 2 │ │ │ │ + biceq r2, fp, #36, 2 │ │ │ │ + biceq r2, fp, #140, 2 @ 0x23 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8bae0 <__cxa_atexit@plt+0x7e7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8f654 <__cxa_atexit@plt+0x82314> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + orrseq r4, pc, #44, 10 @ 0xb000000 │ │ │ │ + orrseq r4, pc, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 8bb08 <__cxa_atexit@plt+0x7e7c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f6c0 <__cxa_atexit@plt+0x82380> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f6a8 <__cxa_atexit@plt+0x82368> │ │ │ │ - ldr r7, [pc, #84] @ 8f6d4 <__cxa_atexit@plt+0x82394> │ │ │ │ + orrseq r4, pc, #4, 14 @ 0x100000 │ │ │ │ + orrseq r4, pc, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 8bb6c <__cxa_atexit@plt+0x7e82c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8bb64 <__cxa_atexit@plt+0x7e824> │ │ │ │ + ldr r7, [pc, #52] @ 8bb74 <__cxa_atexit@plt+0x7e834> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 8bb78 <__cxa_atexit@plt+0x7e838> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 8bb7c <__cxa_atexit@plt+0x7e83c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 8f6d8 <__cxa_atexit@plt+0x82398> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 8f64c <__cxa_atexit@plt+0x8230c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f64c <__cxa_atexit@plt+0x8230c> │ │ │ │ - b 8f678 <__cxa_atexit@plt+0x82338> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sl, #40, 10 @ 0xa000000 │ │ │ │ - biceq pc, sl, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f72c <__cxa_atexit@plt+0x823ec> │ │ │ │ - ldr r2, [pc, #60] @ 8f734 <__cxa_atexit@plt+0x823f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 8f738 <__cxa_atexit@plt+0x823f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8f720 <__cxa_atexit@plt+0x823e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f744 <__cxa_atexit@plt+0x82404> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r8 │ │ │ │ + b 3fc4d8 <__cxa_atexit@plt+0x3ef198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq pc, sl, #140, 8 @ 0x8c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #108] @ 8f7c4 <__cxa_atexit@plt+0x82484> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8f7b0 <__cxa_atexit@plt+0x82470> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 8f7c8 <__cxa_atexit@plt+0x82488> │ │ │ │ + biceq r2, fp, #60 @ 0x3c │ │ │ │ + biceq r2, fp, #220 @ 0xdc │ │ │ │ + orrseq r4, pc, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 8bba0 <__cxa_atexit@plt+0x7e860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + orrseq r4, pc, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [pc, #244] @ 8bcac <__cxa_atexit@plt+0x7e96c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r9, [pc, #240] @ 8bcb0 <__cxa_atexit@plt+0x7e970> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #236] @ 8bcb4 <__cxa_atexit@plt+0x7e974> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #232] @ 8bcb8 <__cxa_atexit@plt+0x7e978> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bc9c <__cxa_atexit@plt+0x7e95c> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8bc2c <__cxa_atexit@plt+0x7e8ec> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8bc44 <__cxa_atexit@plt+0x7e904> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r7, [r3, #-2] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 8bc50 <__cxa_atexit@plt+0x7e910> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r1, [r8, #5] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f7bc <__cxa_atexit@plt+0x8247c> │ │ │ │ - b 8f818 <__cxa_atexit@plt+0x824d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8bc84 <__cxa_atexit@plt+0x7e944> │ │ │ │ + str lr, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbd0 <__cxa_atexit@plt+0x7e890> │ │ │ │ + ldr r8, [r8, #6] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bc90 <__cxa_atexit@plt+0x7e950> │ │ │ │ + str r9, [r5] │ │ │ │ + b 8bbd0 <__cxa_atexit@plt+0x7e890> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 8f80c <__cxa_atexit@plt+0x824cc> │ │ │ │ + ldr r2, [pc, #100] @ 8bcbc <__cxa_atexit@plt+0x7e97c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r1, [r8, #5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8f804 <__cxa_atexit@plt+0x824c4> │ │ │ │ - b 8f818 <__cxa_atexit@plt+0x824d8> │ │ │ │ + beq 8bc84 <__cxa_atexit@plt+0x7e944> │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 8bce0 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8f834 <__cxa_atexit@plt+0x824f4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f8a0 <__cxa_atexit@plt+0x82560> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f888 <__cxa_atexit@plt+0x82548> │ │ │ │ - ldr r7, [pc, #84] @ 8f8b4 <__cxa_atexit@plt+0x82574> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 8f8b8 <__cxa_atexit@plt+0x82578> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 8f82c <__cxa_atexit@plt+0x824ec> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 8f82c <__cxa_atexit@plt+0x824ec> │ │ │ │ - b 8f858 <__cxa_atexit@plt+0x82518> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq pc, sl, #72, 6 @ 0x20000001 │ │ │ │ - biceq pc, sl, #0, 12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f8ec <__cxa_atexit@plt+0x825ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 8f8f4 <__cxa_atexit@plt+0x825b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401050 <__cxa_atexit@plt+0x3f3d10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq pc, sl, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f928 <__cxa_atexit@plt+0x825e8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8f930 <__cxa_atexit@plt+0x825f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq pc, sl, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f964 <__cxa_atexit@plt+0x82624> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8f96c <__cxa_atexit@plt+0x8262c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq pc, sl, #64, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f9a0 <__cxa_atexit@plt+0x82660> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8f9a8 <__cxa_atexit@plt+0x82668> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8f9dc <__cxa_atexit@plt+0x8269c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8f9e4 <__cxa_atexit@plt+0x826a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8fa18 <__cxa_atexit@plt+0x826d8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 8fa20 <__cxa_atexit@plt+0x826e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 8bcc0 <__cxa_atexit@plt+0x7e980> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8faa8 <__cxa_atexit@plt+0x82768> │ │ │ │ - ldr lr, [pc, #112] @ 8fab4 <__cxa_atexit@plt+0x82774> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - add r9, r3, #28 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #88] @ 8fab8 <__cxa_atexit@plt+0x82778> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r1, [r5, #4] │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + orrseq r4, pc, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 8bce0 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8bd40 <__cxa_atexit@plt+0x7ea00> │ │ │ │ + ldr r2, [pc, #160] @ 8bda0 <__cxa_atexit@plt+0x7ea60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8faa0 <__cxa_atexit@plt+0x82760> │ │ │ │ - b 8fac4 <__cxa_atexit@plt+0x82784> │ │ │ │ + beq 8bd74 <__cxa_atexit@plt+0x7ea34> │ │ │ │ + ldr r3, [pc, #132] @ 8bda4 <__cxa_atexit@plt+0x7ea64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bd8c <__cxa_atexit@plt+0x7ea4c> │ │ │ │ + ldr r7, [pc, #112] @ 8bda8 <__cxa_atexit@plt+0x7ea68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r3, [pc, #80] @ 8bd98 <__cxa_atexit@plt+0x7ea58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bd7c <__cxa_atexit@plt+0x7ea3c> │ │ │ │ + ldr r5, [pc, #52] @ 8bd9c <__cxa_atexit@plt+0x7ea5c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq pc, sl, #56, 2 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #116] @ 8fb4c <__cxa_atexit@plt+0x8280c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fb34 <__cxa_atexit@plt+0x827f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 8fb50 <__cxa_atexit@plt+0x82810> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 8fb40 <__cxa_atexit@plt+0x82800> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8fba0 <__cxa_atexit@plt+0x82860> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 8bde8 <__cxa_atexit@plt+0x7eaa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bddc <__cxa_atexit@plt+0x7ea9c> │ │ │ │ + ldr r7, [pc, #24] @ 8bdec <__cxa_atexit@plt+0x7eaac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r1, r0, ip, asr #17 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 8fb94 <__cxa_atexit@plt+0x82854> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #12] @ 8be0c <__cxa_atexit@plt+0x7eacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #56] @ 8be60 <__cxa_atexit@plt+0x7eb20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, r2, r1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 8fb8c <__cxa_atexit@plt+0x8284c> │ │ │ │ - b 8fba0 <__cxa_atexit@plt+0x82860> │ │ │ │ + beq 8be58 <__cxa_atexit@plt+0x7eb18> │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8bce0 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq ip, r0, pc, ror #12 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fbe0 <__cxa_atexit@plt+0x828a0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8fbf8 <__cxa_atexit@plt+0x828b8> │ │ │ │ - ldr r3, [pc, #224] @ 8fcac <__cxa_atexit@plt+0x8296c> │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8bce0 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8be98 <__cxa_atexit@plt+0x7eb58> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc40 <__cxa_atexit@plt+0x82900> │ │ │ │ - b 8fcb8 <__cxa_atexit@plt+0x82978> │ │ │ │ - ldr r3, [pc, #176] @ 8fc98 <__cxa_atexit@plt+0x82958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc40 <__cxa_atexit@plt+0x82900> │ │ │ │ - b 90144 <__cxa_atexit@plt+0x82e04> │ │ │ │ - bne 8fc28 <__cxa_atexit@plt+0x828e8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 8fc48 <__cxa_atexit@plt+0x82908> │ │ │ │ - ldr r3, [pc, #148] @ 8fca8 <__cxa_atexit@plt+0x82968> │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r7, r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8bed4 <__cxa_atexit@plt+0x7eb94> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc40 <__cxa_atexit@plt+0x82900> │ │ │ │ - b 8fd80 <__cxa_atexit@plt+0x82a40> │ │ │ │ - ldr r3, [pc, #108] @ 8fc9c <__cxa_atexit@plt+0x8295c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 8bf14 <__cxa_atexit@plt+0x7ebd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc40 <__cxa_atexit@plt+0x82900> │ │ │ │ - b 90074 <__cxa_atexit@plt+0x82d34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r3, r5, #12 │ │ │ │ - bne 8fc70 <__cxa_atexit@plt+0x82930> │ │ │ │ - ldr r7, [pc, #76] @ 8fca4 <__cxa_atexit@plt+0x82964> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bf08 <__cxa_atexit@plt+0x7ebc8> │ │ │ │ + ldr r7, [pc, #24] @ 8bf18 <__cxa_atexit@plt+0x7ebd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r5, [pc, #40] @ 8fca0 <__cxa_atexit@plt+0x82960> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fc8c <__cxa_atexit@plt+0x8294c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8ffa4 <__cxa_atexit@plt+0x82c64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r5 │ │ │ │ - andeq r0, r0, r0, asr #8 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fce4 <__cxa_atexit@plt+0x829a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8fd60 <__cxa_atexit@plt+0x82a20> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 8fcf0 <__cxa_atexit@plt+0x829b0> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - bx r0 │ │ │ │ - bne 8fd54 <__cxa_atexit@plt+0x82a14> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - blt 8fce4 <__cxa_atexit@plt+0x829a4> │ │ │ │ - bne 8fd54 <__cxa_atexit@plt+0x82a14> │ │ │ │ - ldr r2, [pc, #96] @ 8fd70 <__cxa_atexit@plt+0x82a30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 8fd74 <__cxa_atexit@plt+0x82a34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - biceq pc, sl, #60, 2 │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + ldr r3, [pc, #12] @ 8bf38 <__cxa_atexit@plt+0x7ebf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fdac <__cxa_atexit@plt+0x82a6c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8fe28 <__cxa_atexit@plt+0x82ae8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 8fdb8 <__cxa_atexit@plt+0x82a78> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - bx r0 │ │ │ │ - bne 8fe1c <__cxa_atexit@plt+0x82adc> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - blt 8fdac <__cxa_atexit@plt+0x82a6c> │ │ │ │ - bne 8fe1c <__cxa_atexit@plt+0x82adc> │ │ │ │ - ldr r2, [pc, #96] @ 8fe38 <__cxa_atexit@plt+0x82af8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 8fe3c <__cxa_atexit@plt+0x82afc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r7, r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - biceq pc, sl, #116 @ 0x74 │ │ │ │ - andeq pc, r1, ip, asr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ 8fe90 <__cxa_atexit@plt+0x82b50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8fe88 <__cxa_atexit@plt+0x82b48> │ │ │ │ - ldr r2, [pc, #36] @ 8fe94 <__cxa_atexit@plt+0x82b54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq pc, r0, ip, asr #23 │ │ │ │ + ldr r3, [pc, #12] @ 8bf74 <__cxa_atexit@plt+0x7ec34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #32] @ 8fecc <__cxa_atexit@plt+0x82b8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #44]! @ 0x2c │ │ │ │ - ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8bfd8 <__cxa_atexit@plt+0x7ec98> │ │ │ │ + ldr r7, [pc, #60] @ 8bfec <__cxa_atexit@plt+0x7ecac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8bfcc <__cxa_atexit@plt+0x7ec8c> │ │ │ │ + ldr r7, [pc, #44] @ 8bff0 <__cxa_atexit@plt+0x7ecb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8bff4 <__cxa_atexit@plt+0x7ecb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4020> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + orrseq r4, pc, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 8ff48 <__cxa_atexit@plt+0x82c08> │ │ │ │ + ldr r3, [pc, #12] @ 8c014 <__cxa_atexit@plt+0x7ecd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ff28 <__cxa_atexit@plt+0x82be8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8ff34 <__cxa_atexit@plt+0x82bf4> │ │ │ │ - ldr r2, [pc, #64] @ 8ff4c <__cxa_atexit@plt+0x82c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq lr, sl, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8bbb0 <__cxa_atexit@plt+0x7e870> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8ff8c <__cxa_atexit@plt+0x82c4c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 8ff98 <__cxa_atexit@plt+0x82c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 8c04c <__cxa_atexit@plt+0x7ed0c> │ │ │ │ + ldr r2, [pc, #40] @ 8c064 <__cxa_atexit@plt+0x7ed24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, sl, #240, 28 @ 0xf00 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r3, [pc, #20] @ 8c068 <__cxa_atexit@plt+0x7ed28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3fc4f0 <__cxa_atexit@plt+0x3ef1b0> │ │ │ │ + biceq r1, fp, #108, 24 @ 0x6c00 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c0d8 <__cxa_atexit@plt+0x7ed98> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8ffd0 <__cxa_atexit@plt+0x82c90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 90054 <__cxa_atexit@plt+0x82d14> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 8ffe4 <__cxa_atexit@plt+0x82ca4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ + bne 8c0a8 <__cxa_atexit@plt+0x7ed68> │ │ │ │ + ldr r7, [pc, #76] @ 8c0e8 <__cxa_atexit@plt+0x7eda8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bne 90048 <__cxa_atexit@plt+0x82d08> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt 8ffd0 <__cxa_atexit@plt+0x82c90> │ │ │ │ - bne 90048 <__cxa_atexit@plt+0x82d08> │ │ │ │ - ldr r2, [pc, #96] @ 90064 <__cxa_atexit@plt+0x82d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ 90068 <__cxa_atexit@plt+0x82d28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #64] @ 8c0f0 <__cxa_atexit@plt+0x7edb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 8c0ec <__cxa_atexit@plt+0x7edac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - biceq lr, sl, #72, 28 @ 0x480 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + biceq r1, fp, #124, 22 @ 0x1f000 │ │ │ │ + orrseq r4, pc, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 900a0 <__cxa_atexit@plt+0x82d60> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 90124 <__cxa_atexit@plt+0x82de4> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 900b4 <__cxa_atexit@plt+0x82d74> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - bx r0 │ │ │ │ - bne 90118 <__cxa_atexit@plt+0x82dd8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt 900a0 <__cxa_atexit@plt+0x82d60> │ │ │ │ - bne 90118 <__cxa_atexit@plt+0x82dd8> │ │ │ │ - ldr r2, [pc, #96] @ 90134 <__cxa_atexit@plt+0x82df4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ 90138 <__cxa_atexit@plt+0x82df8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 8c144 <__cxa_atexit@plt+0x7ee04> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r2, #8 │ │ │ │ + cmp r1, #3 │ │ │ │ + movne r2, #4 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [r5, r2] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8c174 <__cxa_atexit@plt+0x7ee34> │ │ │ │ + ldr r7, [pc, #124] @ 8c1b4 <__cxa_atexit@plt+0x7ee74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - biceq lr, sl, #120, 26 @ 0x1e00 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 90170 <__cxa_atexit@plt+0x82e30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 901f4 <__cxa_atexit@plt+0x82eb4> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 90184 <__cxa_atexit@plt+0x82e44> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - bx r0 │ │ │ │ - bne 901e8 <__cxa_atexit@plt+0x82ea8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt 90170 <__cxa_atexit@plt+0x82e30> │ │ │ │ - bne 901e8 <__cxa_atexit@plt+0x82ea8> │ │ │ │ - ldr r2, [pc, #96] @ 90204 <__cxa_atexit@plt+0x82ec4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ 90208 <__cxa_atexit@plt+0x82ec8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + bcc 8c1a4 <__cxa_atexit@plt+0x7ee64> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #88] @ 8c1bc <__cxa_atexit@plt+0x7ee7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r2, [pc, #60] @ 8c1b8 <__cxa_atexit@plt+0x7ee78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - biceq lr, sl, #168, 24 @ 0xa800 │ │ │ │ + b 3fc3c8 <__cxa_atexit@plt+0x3ef088> │ │ │ │ + biceq r1, fp, #224, 20 @ 0xe0000 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + biceq r1, fp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90284 <__cxa_atexit@plt+0x82f44> │ │ │ │ - ldr r2, [pc, #120] @ 902a0 <__cxa_atexit@plt+0x82f60> │ │ │ │ + bhi 8c234 <__cxa_atexit@plt+0x7eef4> │ │ │ │ + ldr r2, [pc, #96] @ 8c23c <__cxa_atexit@plt+0x7eefc> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 8c240 <__cxa_atexit@plt+0x7ef00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c228 <__cxa_atexit@plt+0x7eee8> │ │ │ │ + ldr r2, [pc, #64] @ 8c244 <__cxa_atexit@plt+0x7ef04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 90278 <__cxa_atexit@plt+0x82f38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9028c <__cxa_atexit@plt+0x82f4c> │ │ │ │ - ldr r3, [pc, #84] @ 902a4 <__cxa_atexit@plt+0x82f64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + beq 8c228 <__cxa_atexit@plt+0x7eee8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 902a8 <__cxa_atexit@plt+0x82f68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r1, fp, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq lr, sl, #88, 18 @ 0x160000 │ │ │ │ - biceq lr, sl, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 902f4 <__cxa_atexit@plt+0x82fb4> │ │ │ │ - ldr r2, [pc, #48] @ 90300 <__cxa_atexit@plt+0x82fc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r3, [pc, #44] @ 8c284 <__cxa_atexit@plt+0x7ef44> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 90304 <__cxa_atexit@plt+0x82fc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, sl, #216, 16 @ 0xd80000 │ │ │ │ - biceq lr, sl, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90338 <__cxa_atexit@plt+0x82ff8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 90340 <__cxa_atexit@plt+0x83000> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, sl, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 90424 <__cxa_atexit@plt+0x830e4> │ │ │ │ - ldr lr, [pc, #204] @ 90430 <__cxa_atexit@plt+0x830f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - ldr lr, [pc, #172] @ 90434 <__cxa_atexit@plt+0x830f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r3, [r2, #28] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 90400 <__cxa_atexit@plt+0x830c0> │ │ │ │ - ldr r2, [pc, #136] @ 90438 <__cxa_atexit@plt+0x830f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9040c <__cxa_atexit@plt+0x830cc> │ │ │ │ - ldr r7, [pc, #80] @ 9043c <__cxa_atexit@plt+0x830fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 90418 <__cxa_atexit@plt+0x830d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 904f0 <__cxa_atexit@plt+0x831b0> │ │ │ │ + beq 8c27c <__cxa_atexit@plt+0x7ef3c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq lr, sl, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr lr, [pc, #84] @ 904b0 <__cxa_atexit@plt+0x83170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c318 <__cxa_atexit@plt+0x7efd8> │ │ │ │ + ldr r2, [pc, #96] @ 8c320 <__cxa_atexit@plt+0x7efe0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 8c324 <__cxa_atexit@plt+0x7efe4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 904a4 <__cxa_atexit@plt+0x83164> │ │ │ │ - ldr r2, [pc, #40] @ 904b4 <__cxa_atexit@plt+0x83174> │ │ │ │ + beq 8c30c <__cxa_atexit@plt+0x7efcc> │ │ │ │ + ldr r2, [pc, #64] @ 8c328 <__cxa_atexit@plt+0x7efe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 904a4 <__cxa_atexit@plt+0x83164> │ │ │ │ - mov r5, r3 │ │ │ │ - b 904f0 <__cxa_atexit@plt+0x831b0> │ │ │ │ + beq 8c30c <__cxa_atexit@plt+0x7efcc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r1, r0, r9, asr #17 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r1, fp, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 904e4 <__cxa_atexit@plt+0x831a4> │ │ │ │ + ldr r3, [pc, #44] @ 8c368 <__cxa_atexit@plt+0x7f028> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 904dc <__cxa_atexit@plt+0x8319c> │ │ │ │ - b 904f0 <__cxa_atexit@plt+0x831b0> │ │ │ │ + beq 8c360 <__cxa_atexit@plt+0x7f020> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r1, r0, r9, asr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 90520 <__cxa_atexit@plt+0x831e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 905a4 <__cxa_atexit@plt+0x83264> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - cmp r2, r0 │ │ │ │ - bge 90530 <__cxa_atexit@plt+0x831f0> │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - bne 90598 <__cxa_atexit@plt+0x83258> │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - cmp lr, r0 │ │ │ │ - blt 90520 <__cxa_atexit@plt+0x831e0> │ │ │ │ - bne 90598 <__cxa_atexit@plt+0x83258> │ │ │ │ - ldr r2, [pc, #96] @ 905b4 <__cxa_atexit@plt+0x83274> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8c408 <__cxa_atexit@plt+0x7f0c8> │ │ │ │ + ldr r3, [pc, #112] @ 8c420 <__cxa_atexit@plt+0x7f0e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #108] @ 8c424 <__cxa_atexit@plt+0x7f0e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + ldr r1, [pc, #92] @ 8c428 <__cxa_atexit@plt+0x7f0e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #84] @ 8c42c <__cxa_atexit@plt+0x7f0ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r7 │ │ │ │ + str r9, [r2, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + add r9, r7, #48 @ 0x30 │ │ │ │ + stm r9, {r1, r2, r3} │ │ │ │ + mov r2, r7 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8c430 <__cxa_atexit@plt+0x7f0f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r1, fp, #72, 16 @ 0x480000 │ │ │ │ + biceq r1, fp, #160, 16 @ 0xa00000 │ │ │ │ + orrseq r3, pc, #124, 28 @ 0x7c0 │ │ │ │ + orrseq r3, pc, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c498 <__cxa_atexit@plt+0x7f158> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c490 <__cxa_atexit@plt+0x7f150> │ │ │ │ + ldr r3, [pc, #56] @ 8c4a0 <__cxa_atexit@plt+0x7f160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c4a4 <__cxa_atexit@plt+0x7f164> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #68] @ 905b8 <__cxa_atexit@plt+0x83278> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c4a8 <__cxa_atexit@plt+0x7f168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - biceq lr, sl, #248, 16 @ 0xf80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90634 <__cxa_atexit@plt+0x832f4> │ │ │ │ - ldr r2, [pc, #120] @ 90650 <__cxa_atexit@plt+0x83310> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #36, 28 @ 0x240 │ │ │ │ + orrseq r3, pc, #136, 28 @ 0x880 │ │ │ │ + biceq r1, fp, #12, 14 @ 0x300000 │ │ │ │ + orrseq r3, pc, #8, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c510 <__cxa_atexit@plt+0x7f1d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c508 <__cxa_atexit@plt+0x7f1c8> │ │ │ │ + ldr r3, [pc, #56] @ 8c518 <__cxa_atexit@plt+0x7f1d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c51c <__cxa_atexit@plt+0x7f1dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90628 <__cxa_atexit@plt+0x832e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9063c <__cxa_atexit@plt+0x832fc> │ │ │ │ - ldr r3, [pc, #84] @ 90654 <__cxa_atexit@plt+0x83314> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 90658 <__cxa_atexit@plt+0x83318> │ │ │ │ + ldr r1, [pc, #48] @ 8c520 <__cxa_atexit@plt+0x7f1e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #172, 26 @ 0x2b00 │ │ │ │ + orrseq r3, pc, #212, 28 @ 0xd40 │ │ │ │ + biceq r1, fp, #148, 12 @ 0x9400000 │ │ │ │ + orrseq r4, pc, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c588 <__cxa_atexit@plt+0x7f248> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c580 <__cxa_atexit@plt+0x7f240> │ │ │ │ + ldr r3, [pc, #56] @ 8c590 <__cxa_atexit@plt+0x7f250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c594 <__cxa_atexit@plt+0x7f254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c598 <__cxa_atexit@plt+0x7f258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq lr, sl, #168, 10 @ 0x2a000000 │ │ │ │ - biceq lr, sl, #88, 16 @ 0x580000 │ │ │ │ + orrseq r3, pc, #52, 26 @ 0xd00 │ │ │ │ + orrseq r4, pc, #36 @ 0x24 │ │ │ │ + biceq r1, fp, #28, 12 @ 0x1c00000 │ │ │ │ + orrseq r4, pc, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 906a4 <__cxa_atexit@plt+0x83364> │ │ │ │ - ldr r2, [pc, #48] @ 906b0 <__cxa_atexit@plt+0x83370> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 906b4 <__cxa_atexit@plt+0x83374> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c600 <__cxa_atexit@plt+0x7f2c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c5f8 <__cxa_atexit@plt+0x7f2b8> │ │ │ │ + ldr r3, [pc, #56] @ 8c608 <__cxa_atexit@plt+0x7f2c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c60c <__cxa_atexit@plt+0x7f2cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c610 <__cxa_atexit@plt+0x7f2d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, sl, #40, 10 @ 0xa000000 │ │ │ │ - biceq lr, sl, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90730 <__cxa_atexit@plt+0x833f0> │ │ │ │ - ldr r2, [pc, #120] @ 9074c <__cxa_atexit@plt+0x8340c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #188, 24 @ 0xbc00 │ │ │ │ + orrseq r4, pc, #60 @ 0x3c │ │ │ │ + biceq r1, fp, #164, 10 @ 0x29000000 │ │ │ │ + orrseq r4, pc, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c678 <__cxa_atexit@plt+0x7f338> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c670 <__cxa_atexit@plt+0x7f330> │ │ │ │ + ldr r3, [pc, #56] @ 8c680 <__cxa_atexit@plt+0x7f340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c684 <__cxa_atexit@plt+0x7f344> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90724 <__cxa_atexit@plt+0x833e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 90738 <__cxa_atexit@plt+0x833f8> │ │ │ │ - ldr r3, [pc, #84] @ 90750 <__cxa_atexit@plt+0x83410> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 90754 <__cxa_atexit@plt+0x83414> │ │ │ │ + ldr r1, [pc, #48] @ 8c688 <__cxa_atexit@plt+0x7f348> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #68, 24 @ 0x4400 │ │ │ │ + orrseq r4, pc, #136 @ 0x88 │ │ │ │ + biceq r1, fp, #44, 10 @ 0xb000000 │ │ │ │ + orrseq r4, pc, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c6f0 <__cxa_atexit@plt+0x7f3b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c6e8 <__cxa_atexit@plt+0x7f3a8> │ │ │ │ + ldr r3, [pc, #56] @ 8c6f8 <__cxa_atexit@plt+0x7f3b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c6fc <__cxa_atexit@plt+0x7f3bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c700 <__cxa_atexit@plt+0x7f3c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq lr, sl, #172, 8 @ 0xac000000 │ │ │ │ - biceq lr, sl, #92, 14 @ 0x1700000 │ │ │ │ + orrseq r3, pc, #204, 22 @ 0x33000 │ │ │ │ + orrseq r4, pc, #236, 4 @ 0xc000000e │ │ │ │ + biceq r1, fp, #180, 8 @ 0xb4000000 │ │ │ │ + orrseq r4, pc, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 907a0 <__cxa_atexit@plt+0x83460> │ │ │ │ - ldr r2, [pc, #48] @ 907ac <__cxa_atexit@plt+0x8346c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 907b0 <__cxa_atexit@plt+0x83470> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c768 <__cxa_atexit@plt+0x7f428> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c760 <__cxa_atexit@plt+0x7f420> │ │ │ │ + ldr r3, [pc, #56] @ 8c770 <__cxa_atexit@plt+0x7f430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c774 <__cxa_atexit@plt+0x7f434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c778 <__cxa_atexit@plt+0x7f438> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq lr, sl, #44, 8 @ 0x2c000000 │ │ │ │ - biceq lr, sl, #220, 12 @ 0xdc00000 │ │ │ │ - orrseq r7, lr, #4, 30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 90814 <__cxa_atexit@plt+0x834d4> │ │ │ │ - ldr r3, [pc, #68] @ 9081c <__cxa_atexit@plt+0x834dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #84, 22 @ 0x15000 │ │ │ │ + orrseq r4, pc, #124, 6 @ 0xf0000001 │ │ │ │ + biceq r1, fp, #60, 8 @ 0x3c000000 │ │ │ │ + orrseq r4, pc, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c7e0 <__cxa_atexit@plt+0x7f4a0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c7d8 <__cxa_atexit@plt+0x7f498> │ │ │ │ + ldr r3, [pc, #56] @ 8c7e8 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - add lr, r5, #16 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 90808 <__cxa_atexit@plt+0x834c8> │ │ │ │ - mov r7, sl │ │ │ │ - b 9082c <__cxa_atexit@plt+0x834ec> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #52] @ 8c7ec <__cxa_atexit@plt+0x7f4ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c7f0 <__cxa_atexit@plt+0x7f4b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #220, 20 @ 0xdc000 │ │ │ │ + orrseq r4, pc, #200, 6 @ 0x20000003 │ │ │ │ + biceq r1, fp, #196, 6 @ 0x10000003 │ │ │ │ + orrseq r4, pc, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c858 <__cxa_atexit@plt+0x7f518> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c850 <__cxa_atexit@plt+0x7f510> │ │ │ │ + ldr r3, [pc, #56] @ 8c860 <__cxa_atexit@plt+0x7f520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c864 <__cxa_atexit@plt+0x7f524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c868 <__cxa_atexit@plt+0x7f528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #100, 20 @ 0x64000 │ │ │ │ + orrseq r4, pc, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r1, fp, #76, 6 @ 0x30000001 │ │ │ │ + orrseq r4, pc, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8c8d0 <__cxa_atexit@plt+0x7f590> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8c8c8 <__cxa_atexit@plt+0x7f588> │ │ │ │ + ldr r3, [pc, #56] @ 8c8d8 <__cxa_atexit@plt+0x7f598> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 8c8dc <__cxa_atexit@plt+0x7f59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 8c8e0 <__cxa_atexit@plt+0x7f5a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3fc418 <__cxa_atexit@plt+0x3ef0d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #236, 18 @ 0x3b0000 │ │ │ │ + orrseq r4, pc, #4, 10 @ 0x1000000 │ │ │ │ + biceq r1, fp, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c92c <__cxa_atexit@plt+0x7f5ec> │ │ │ │ + ldr r2, [pc, #56] @ 8c93c <__cxa_atexit@plt+0x7f5fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #52] @ 8c940 <__cxa_atexit@plt+0x7f600> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #44] @ 8c944 <__cxa_atexit@plt+0x7f604> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc8e8 <__cxa_atexit@plt+0x3ef5a8> │ │ │ │ + ldr r7, [pc, #20] @ 8c948 <__cxa_atexit@plt+0x7f608> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orrseq r7, lr, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r1, fp, #192, 4 │ │ │ │ + biceq r1, fp, #212, 8 @ 0xd4000000 │ │ │ │ + orrseq r4, pc, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8c988 <__cxa_atexit@plt+0x7f648> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 8c99c <__cxa_atexit@plt+0x7f65c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c994 <__cxa_atexit@plt+0x7f654> │ │ │ │ + b 8c9a8 <__cxa_atexit@plt+0x7f668> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc8f0 <__cxa_atexit@plt+0x3ef5b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #208] @ 90910 <__cxa_atexit@plt+0x835d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ + ldr r2, [pc, #112] @ 8ca28 <__cxa_atexit@plt+0x7f6e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 90880 <__cxa_atexit@plt+0x83540> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + beq 8c9f8 <__cxa_atexit@plt+0x7f6b8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9088c <__cxa_atexit@plt+0x8354c> │ │ │ │ - ldr r3, [pc, #196] @ 9092c <__cxa_atexit@plt+0x835ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 90930 <__cxa_atexit@plt+0x835f0> │ │ │ │ + beq 8ca04 <__cxa_atexit@plt+0x7f6c4> │ │ │ │ + ldr r2, [pc, #80] @ 8ca2c <__cxa_atexit@plt+0x7f6ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8ca04 <__cxa_atexit@plt+0x7f6c4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8ca10 <__cxa_atexit@plt+0x7f6d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #128] @ 90914 <__cxa_atexit@plt+0x835d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r3, r2, #1 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 908dc <__cxa_atexit@plt+0x8359c> │ │ │ │ - ldr lr, [pc, #112] @ 90928 <__cxa_atexit@plt+0x835e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r0, r3, r9} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - b 908e8 <__cxa_atexit@plt+0x835a8> │ │ │ │ - ldr r3, [pc, #52] @ 90918 <__cxa_atexit@plt+0x835d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 9091c <__cxa_atexit@plt+0x835dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #36] @ 90920 <__cxa_atexit@plt+0x835e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 90924 <__cxa_atexit@plt+0x835e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - biceq lr, sl, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0, asr #14 │ │ │ │ - biceq lr, sl, #68, 12 @ 0x4400000 │ │ │ │ - biceq lr, sl, #224, 4 │ │ │ │ - biceq lr, sl, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r0, ror r2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - orrseq r7, lr, #160, 26 @ 0x2800 │ │ │ │ - orrseq r7, lr, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 90978 <__cxa_atexit@plt+0x83638> │ │ │ │ - ldr r5, [pc, #220] @ 90a38 <__cxa_atexit@plt+0x836f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #216] @ 90a3c <__cxa_atexit@plt+0x836fc> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3fc8f0 <__cxa_atexit@plt+0x3ef5b0> │ │ │ │ + ldr r2, [pc, #24] @ 8ca30 <__cxa_atexit@plt+0x7f6f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r1, [pc, #164] @ 90a24 <__cxa_atexit@plt+0x836e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r1, #1 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 909ec <__cxa_atexit@plt+0x836ac> │ │ │ │ - ldr lr, [pc, #132] @ 90a28 <__cxa_atexit@plt+0x836e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - sub r8, r5, #16 │ │ │ │ - stm r8, {r0, r2, r9} │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [pc, #96] @ 90a2c <__cxa_atexit@plt+0x836ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #88] @ 90a30 <__cxa_atexit@plt+0x836f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #80] @ 90a34 <__cxa_atexit@plt+0x836f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r5, [pc, #76] @ 90a40 <__cxa_atexit@plt+0x83700> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 90a44 <__cxa_atexit@plt+0x83704> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - ldr r5, [pc, #60] @ 90a48 <__cxa_atexit@plt+0x83708> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #52] @ 90a4c <__cxa_atexit@plt+0x8370c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - biceq lr, sl, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - biceq lr, sl, #104, 10 @ 0x1a000000 │ │ │ │ - biceq lr, sl, #4, 4 @ 0x40000000 │ │ │ │ - biceq lr, sl, #252, 2 @ 0x3f │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orrseq r7, lr, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r0, lsr r6 │ │ │ │ - biceq lr, sl, #52, 10 @ 0xd000000 │ │ │ │ - biceq lr, sl, #208, 2 @ 0x34 │ │ │ │ - biceq lr, sl, #200, 2 @ 0x32 │ │ │ │ - orrseq r7, lr, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 90b00 <__cxa_atexit@plt+0x837c0> │ │ │ │ - ldr r2, [pc, #148] @ 90b0c <__cxa_atexit@plt+0x837cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - and r3, r8, #3 │ │ │ │ + b 3fc8f8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 90acc <__cxa_atexit@plt+0x8378c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr lr, [pc, #128] @ 90b20 <__cxa_atexit@plt+0x837e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 90ad8 <__cxa_atexit@plt+0x83798> │ │ │ │ - ldr r3, [pc, #60] @ 90b10 <__cxa_atexit@plt+0x837d0> │ │ │ │ + beq 8ca74 <__cxa_atexit@plt+0x7f734> │ │ │ │ + ldr r3, [pc, #68] @ 8ca94 <__cxa_atexit@plt+0x7f754> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 90b14 <__cxa_atexit@plt+0x837d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #44] @ 90b18 <__cxa_atexit@plt+0x837d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 90b1c <__cxa_atexit@plt+0x837dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 401460 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq lr, sl, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r0, asr r5 │ │ │ │ - biceq lr, sl, #84, 8 @ 0x54000000 │ │ │ │ - biceq lr, sl, #240 @ 0xf0 │ │ │ │ - biceq lr, sl, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, sp, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90b7c <__cxa_atexit@plt+0x8383c> │ │ │ │ - ldr r3, [pc, #64] @ 90b88 <__cxa_atexit@plt+0x83848> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8ca74 <__cxa_atexit@plt+0x7f734> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ca80 <__cxa_atexit@plt+0x7f740> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3fc8f0 <__cxa_atexit@plt+0x3ef5b0> │ │ │ │ + ldr r3, [pc, #16] @ 8ca98 <__cxa_atexit@plt+0x7f758> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 90b8c <__cxa_atexit@plt+0x8384c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r3, [pc, #40] @ 90b90 <__cxa_atexit@plt+0x83850> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ + b 3fc8f8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffed70 │ │ │ │ - biceq lr, sl, #124 @ 0x7c │ │ │ │ - andeq r4, r1, sp, lsr #4 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 90bf4 <__cxa_atexit@plt+0x838b4> │ │ │ │ - ldr r6, [pc, #292] @ 90cd8 <__cxa_atexit@plt+0x83998> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - tst r3, #3 │ │ │ │ - beq 90c90 <__cxa_atexit@plt+0x83950> │ │ │ │ - ldr r6, [pc, #264] @ 90cdc <__cxa_atexit@plt+0x8399c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90ca0 <__cxa_atexit@plt+0x83960> │ │ │ │ - mov r6, r8 │ │ │ │ - b 90d24 <__cxa_atexit@plt+0x839e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90cac <__cxa_atexit@plt+0x8396c> │ │ │ │ - ldr r6, [pc, #196] @ 90cd0 <__cxa_atexit@plt+0x83990> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - mov r7, r8 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - add r6, r7, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90cb8 <__cxa_atexit@plt+0x83978> │ │ │ │ - ldr r0, [pc, #172] @ 90ce0 <__cxa_atexit@plt+0x839a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r8, #16]! │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str fp, [r8, #24] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - add lr, r8, #32 │ │ │ │ - stm lr, {r0, r9, ip} │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - mov r7, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r3, [pc, #20] @ 90cd4 <__cxa_atexit@plt+0x83994> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8cabc <__cxa_atexit@plt+0x7f77c> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3fc8f0 <__cxa_atexit@plt+0x3ef5b0> │ │ │ │ + ldr r3, [pc, #12] @ 8cad0 <__cxa_atexit@plt+0x7f790> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xffffedf4 │ │ │ │ - andeq r4, r0, sp, lsr #4 │ │ │ │ + b 3fc8f8 <__cxa_atexit@plt+0x3ef5b8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 90d18 <__cxa_atexit@plt+0x839d8> │ │ │ │ + ldr r3, [pc, #20] @ 8caf8 <__cxa_atexit@plt+0x7f7b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + b 3fc900 <__cxa_atexit@plt+0x3ef5c0> │ │ │ │ + biceq r1, fp, #4, 6 @ 0x10000000 │ │ │ │ + orrseq r4, pc, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8cb54 <__cxa_atexit@plt+0x7f814> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8cb4c <__cxa_atexit@plt+0x7f80c> │ │ │ │ + ldr r3, [pc, #44] @ 8cb5c <__cxa_atexit@plt+0x7f81c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90d10 <__cxa_atexit@plt+0x839d0> │ │ │ │ - b 90d24 <__cxa_atexit@plt+0x839e4> │ │ │ │ + ldr r2, [pc, #40] @ 8cb60 <__cxa_atexit@plt+0x7f820> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc7d8 <__cxa_atexit@plt+0x3ef498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, sp, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 90dd0 <__cxa_atexit@plt+0x83a90> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90dfc <__cxa_atexit@plt+0x83abc> │ │ │ │ - ldr r6, [pc, #216] @ 90e24 <__cxa_atexit@plt+0x83ae4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - mov r7, r8 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r7, #8] │ │ │ │ - add r6, r7, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90e08 <__cxa_atexit@plt+0x83ac8> │ │ │ │ - ldr r0, [pc, #184] @ 90e2c <__cxa_atexit@plt+0x83aec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r8, #16]! │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str fp, [r8, #24] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - add lr, r8, #32 │ │ │ │ - stm lr, {r0, r9, ip} │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - mov r7, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r6, [pc, #72] @ 90e20 <__cxa_atexit@plt+0x83ae0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90df0 <__cxa_atexit@plt+0x83ab0> │ │ │ │ - mov r6, r8 │ │ │ │ - b 90e38 <__cxa_atexit@plt+0x83af8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r3, [pc, #24] @ 90e28 <__cxa_atexit@plt+0x83ae8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0xffffecb4 │ │ │ │ - andeq r0, r1, sp, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + orrseq r4, pc, #28, 18 @ 0x70000 │ │ │ │ + biceq r1, fp, #76 @ 0x4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #52] @ 0x34 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 90ee8 <__cxa_atexit@plt+0x83ba8> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90f3c <__cxa_atexit@plt+0x83bfc> │ │ │ │ - ldr r6, [pc, #264] @ 90f6c <__cxa_atexit@plt+0x83c2c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, sl │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - add r6, r7, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90f54 <__cxa_atexit@plt+0x83c14> │ │ │ │ - ldr r0, [pc, #240] @ 90f78 <__cxa_atexit@plt+0x83c38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r0, [sl, #16]! │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str fp, [sl, #24] │ │ │ │ - str r7, [sl, #28] │ │ │ │ - add lr, sl, #32 │ │ │ │ - stm lr, {r0, r8, ip} │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - add r6, sl, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 90f48 <__cxa_atexit@plt+0x83c08> │ │ │ │ - ldr r7, [pc, #120] @ 90f74 <__cxa_atexit@plt+0x83c34> │ │ │ │ + bcc 8cb9c <__cxa_atexit@plt+0x7f85c> │ │ │ │ + ldr r3, [pc, #40] @ 8cbb4 <__cxa_atexit@plt+0x7f874> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8cbb8 <__cxa_atexit@plt+0x7f878> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r9, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - ldr r3, [pc, #20] @ 90f70 <__cxa_atexit@plt+0x83c30> │ │ │ │ + bx r0 │ │ │ │ + biceq r1, fp, #232, 6 @ 0xa0000003 │ │ │ │ + orrseq r4, pc, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8cc08 <__cxa_atexit@plt+0x7f8c8> │ │ │ │ + ldr r3, [pc, #60] @ 8cc18 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffff44c │ │ │ │ - @ instruction: 0xffffeba0 │ │ │ │ - andeq r5, r3, sp, lsr #4 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8cbf8 <__cxa_atexit@plt+0x7f8b8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8cc1c <__cxa_atexit@plt+0x7f8dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r4, pc, #0, 18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91000 <__cxa_atexit@plt+0x83cc0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #112] @ 91018 <__cxa_atexit@plt+0x83cd8> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - add lr, r8, #24 │ │ │ │ - stm lr, {r1, r7, fp} │ │ │ │ - str r9, [r8, #36] @ 0x24 │ │ │ │ - str ip, [r8, #40] @ 0x28 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - mov r7, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r3, [pc, #20] @ 9101c <__cxa_atexit@plt+0x83cdc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8cc88 <__cxa_atexit@plt+0x7f948> │ │ │ │ + ldr r3, [pc, #60] @ 8cc98 <__cxa_atexit@plt+0x7f958> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffea80 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8cc78 <__cxa_atexit@plt+0x7f938> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8cc9c <__cxa_atexit@plt+0x7f95c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orrseq r4, pc, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91078 <__cxa_atexit@plt+0x83d38> │ │ │ │ - ldr r3, [pc, #64] @ 91084 <__cxa_atexit@plt+0x83d44> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + orrseq r4, pc, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8cd30 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ + ldr r3, [pc, #96] @ 8cd40 <__cxa_atexit@plt+0x7fa00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 91088 <__cxa_atexit@plt+0x83d48> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8cd08 <__cxa_atexit@plt+0x7f9c8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8cd1c <__cxa_atexit@plt+0x7f9dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 8cd4c <__cxa_atexit@plt+0x7fa0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ 8cd50 <__cxa_atexit@plt+0x7fa10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8cd44 <__cxa_atexit@plt+0x7fa04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ 8cd48 <__cxa_atexit@plt+0x7fa08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8cd54 <__cxa_atexit@plt+0x7fa14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orrseq r4, pc, #8, 16 @ 0x80000 │ │ │ │ + orrseq r4, pc, #0, 16 │ │ │ │ + orrseq r4, pc, #8, 16 @ 0x80000 │ │ │ │ + orrseq r4, pc, #0, 16 │ │ │ │ + orrseq r4, pc, #24, 16 @ 0x180000 │ │ │ │ + orrseq r4, pc, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8cd90 <__cxa_atexit@plt+0x7fa50> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r3, [pc, #40] @ 9108c <__cxa_atexit@plt+0x83d4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401068 <__cxa_atexit@plt+0x3f3d28> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffe0b8 │ │ │ │ - biceq sp, sl, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 910f0 <__cxa_atexit@plt+0x83db0> │ │ │ │ - ldr r6, [pc, #160] @ 91150 <__cxa_atexit@plt+0x83e10> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 91128 <__cxa_atexit@plt+0x83de8> │ │ │ │ - ldr r6, [pc, #132] @ 91154 <__cxa_atexit@plt+0x83e14> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91138 <__cxa_atexit@plt+0x83df8> │ │ │ │ - mov r6, r8 │ │ │ │ - b 9119c <__cxa_atexit@plt+0x83e5c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91144 <__cxa_atexit@plt+0x83e04> │ │ │ │ - ldr r3, [pc, #80] @ 91158 <__cxa_atexit@plt+0x83e18> │ │ │ │ + ldr r3, [pc, #32] @ 8cd94 <__cxa_atexit@plt+0x7fa54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + orrseq r4, pc, #172, 14 @ 0x2b00000 │ │ │ │ + orrseq r4, pc, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ce00 <__cxa_atexit@plt+0x7fac0> │ │ │ │ + ldr r3, [pc, #88] @ 8ce10 <__cxa_atexit@plt+0x7fad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 8cddc <__cxa_atexit@plt+0x7fa9c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8cdec <__cxa_atexit@plt+0x7faac> │ │ │ │ + ldr r3, [pc, #64] @ 8ce18 <__cxa_atexit@plt+0x7fad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 8cdf4 <__cxa_atexit@plt+0x7fab4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffe038 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 91190 <__cxa_atexit@plt+0x83e50> │ │ │ │ + ldr r3, [pc, #32] @ 8ce14 <__cxa_atexit@plt+0x7fad4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91188 <__cxa_atexit@plt+0x83e48> │ │ │ │ - b 9119c <__cxa_atexit@plt+0x83e5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #20] @ 8ce1c <__cxa_atexit@plt+0x7fadc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmneq r9, #1523712 @ 0x174000 │ │ │ │ + cmneq r9, #2064384 @ 0x1f8000 │ │ │ │ + orrseq r4, pc, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 911e0 <__cxa_atexit@plt+0x83ea0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91274 <__cxa_atexit@plt+0x83f34> │ │ │ │ - ldr r3, [pc, #196] @ 91288 <__cxa_atexit@plt+0x83f48> │ │ │ │ + ldr r2, [pc, #36] @ 8ce54 <__cxa_atexit@plt+0x7fb14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ 8ce58 <__cxa_atexit@plt+0x7fb18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + cmneq r9, #622592 @ 0x98000 │ │ │ │ + cmneq r9, #409600 @ 0x64000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 8ce80 <__cxa_atexit@plt+0x7fb40> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - b 91230 <__cxa_atexit@plt+0x83ef0> │ │ │ │ - ldr r6, [pc, #152] @ 91280 <__cxa_atexit@plt+0x83f40> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9123c <__cxa_atexit@plt+0x83efc> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3fc6d8 <__cxa_atexit@plt+0x3ef398> │ │ │ │ + orrseq r4, pc, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ceec <__cxa_atexit@plt+0x7fbac> │ │ │ │ + ldr r3, [pc, #88] @ 8cefc <__cxa_atexit@plt+0x7fbbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq 8cec8 <__cxa_atexit@plt+0x7fb88> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 91248 <__cxa_atexit@plt+0x83f08> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 91274 <__cxa_atexit@plt+0x83f34> │ │ │ │ - ldr r2, [pc, #100] @ 91284 <__cxa_atexit@plt+0x83f44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ + bne 8ced8 <__cxa_atexit@plt+0x7fb98> │ │ │ │ + ldr r8, [pc, #64] @ 8cf04 <__cxa_atexit@plt+0x7fbc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 8cee0 <__cxa_atexit@plt+0x7fba0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 91274 <__cxa_atexit@plt+0x83f34> │ │ │ │ - ldr r2, [pc, #52] @ 9128c <__cxa_atexit@plt+0x83f4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffe2e0 │ │ │ │ - @ instruction: 0xffffe51c │ │ │ │ - @ instruction: 0xffffe0c8 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldr r8, [pc, #32] @ 8cf00 <__cxa_atexit@plt+0x7fbc0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + ldr r7, [pc, #20] @ 8cf08 <__cxa_atexit@plt+0x7fbc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmneq r9, #7405568 @ 0x710000 │ │ │ │ + cmneq r9, #9568256 @ 0x920000 │ │ │ │ + orrseq r4, pc, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [pc, #36] @ 8cf40 <__cxa_atexit@plt+0x7fc00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ 8cf44 <__cxa_atexit@plt+0x7fc04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ - bne 912e4 <__cxa_atexit@plt+0x83fa4> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 91310 <__cxa_atexit@plt+0x83fd0> │ │ │ │ - ldr r2, [pc, #84] @ 9131c <__cxa_atexit@plt+0x83fdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r8, sl │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 91310 <__cxa_atexit@plt+0x83fd0> │ │ │ │ - ldr r2, [pc, #44] @ 91320 <__cxa_atexit@plt+0x83fe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xffffe238 │ │ │ │ - @ instruction: 0xffffe02c │ │ │ │ - orrseq r7, lr, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 913b4 <__cxa_atexit@plt+0x84074> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 913c0 <__cxa_atexit@plt+0x84080> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #11] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - sub lr, r6, #27 │ │ │ │ - sub r7, r6, #13 │ │ │ │ - stmdb r5, {r7, lr} │ │ │ │ - ldr r7, [pc, #76] @ 913d0 <__cxa_atexit@plt+0x84090> │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc3d8 <__cxa_atexit@plt+0x3ef098> │ │ │ │ + cmneq r9, #3801088 @ 0x3a0000 │ │ │ │ + cmneq r9, #2949120 @ 0x2d0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8cf80 <__cxa_atexit@plt+0x7fc40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8cfbc <__cxa_atexit@plt+0x7fc7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 8cfe0 <__cxa_atexit@plt+0x7fca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d028 <__cxa_atexit@plt+0x7fce8> │ │ │ │ + ldr r7, [pc, #52] @ 8d038 <__cxa_atexit@plt+0x7fcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r7, [pc, #64] @ 913d4 <__cxa_atexit@plt+0x84094> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d01c <__cxa_atexit@plt+0x7fcdc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8d03c <__cxa_atexit@plt+0x7fcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r1, fp} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orrseq r4, pc, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr ip, [pc, #348] @ 8d1b0 <__cxa_atexit@plt+0x7fe70> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #344] @ 8d1b4 <__cxa_atexit@plt+0x7fe74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #340] @ 8d1b8 <__cxa_atexit@plt+0x7fe78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #336] @ 8d1bc <__cxa_atexit@plt+0x7fe7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #332] @ 8d1c0 <__cxa_atexit@plt+0x7fe80> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8d0c8 <__cxa_atexit@plt+0x7fd88> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8d154 <__cxa_atexit@plt+0x7fe14> │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + ldr r3, [r8, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8d12c <__cxa_atexit@plt+0x7fdec> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8d140 <__cxa_atexit@plt+0x7fe00> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + b 8d100 <__cxa_atexit@plt+0x7fdc0> │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str ip, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8d12c <__cxa_atexit@plt+0x7fdec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8d138 <__cxa_atexit@plt+0x7fdf8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d19c <__cxa_atexit@plt+0x7fe5c> │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + bne 8d074 <__cxa_atexit@plt+0x7fd34> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdd2c │ │ │ │ - @ instruction: 0xfffff42c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91408 <__cxa_atexit@plt+0x840c8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 91410 <__cxa_atexit@plt+0x840d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, sl, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 914b4 <__cxa_atexit@plt+0x84174> │ │ │ │ - ldr lr, [pc, #140] @ 914c0 <__cxa_atexit@plt+0x84180> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - stmib r2, {r0, r8, r9, lr} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9149c <__cxa_atexit@plt+0x8415c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 914c4 <__cxa_atexit@plt+0x84184> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 914a8 <__cxa_atexit@plt+0x84168> │ │ │ │ - mov r7, r3 │ │ │ │ - b 91514 <__cxa_atexit@plt+0x841d4> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8d180 <__cxa_atexit@plt+0x7fe40> │ │ │ │ + ldr r7, [pc, #128] @ 8d1c8 <__cxa_atexit@plt+0x7fe88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #104] @ 8d1c4 <__cxa_atexit@plt+0x7fe84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8d194 <__cxa_atexit@plt+0x7fe54> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8d180 <__cxa_atexit@plt+0x7fe40> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #72] @ 8d1d0 <__cxa_atexit@plt+0x7fe90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ 8d1cc <__cxa_atexit@plt+0x7fe8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + biceq r0, fp, #120, 26 @ 0x1e00 │ │ │ │ + orrseq r4, pc, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r0, fp, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 8d230 <__cxa_atexit@plt+0x7fef0> │ │ │ │ + ldr r3, [pc, #112] @ 8d260 <__cxa_atexit@plt+0x7ff20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d250 <__cxa_atexit@plt+0x7ff10> │ │ │ │ + ldr r7, [pc, #76] @ 8d264 <__cxa_atexit@plt+0x7ff24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d244 <__cxa_atexit@plt+0x7ff04> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r7, [pc, #52] @ 8d26c <__cxa_atexit@plt+0x7ff2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8d268 <__cxa_atexit@plt+0x7ff28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + orrseq r4, pc, #52, 6 @ 0xd0000000 │ │ │ │ + biceq r0, fp, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 91508 <__cxa_atexit@plt+0x841c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d2a0 <__cxa_atexit@plt+0x7ff60> │ │ │ │ + ldr r3, [pc, #36] @ 8d2b0 <__cxa_atexit@plt+0x7ff70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91500 <__cxa_atexit@plt+0x841c0> │ │ │ │ - b 91514 <__cxa_atexit@plt+0x841d4> │ │ │ │ + beq 8d2a8 <__cxa_atexit@plt+0x7ff68> │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 915b0 <__cxa_atexit@plt+0x84270> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 915bc <__cxa_atexit@plt+0x8427c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 91554 <__cxa_atexit@plt+0x84214> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + beq 8d2e4 <__cxa_atexit@plt+0x7ffa4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8d32c <__cxa_atexit@plt+0x7ffec> │ │ │ │ + ldr r7, [pc, #148] @ 8d36c <__cxa_atexit@plt+0x8002c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne 915b0 <__cxa_atexit@plt+0x84270> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 91548 <__cxa_atexit@plt+0x84208> │ │ │ │ - bne 915b0 <__cxa_atexit@plt+0x84270> │ │ │ │ - ldr r1, [pc, #88] @ 915cc <__cxa_atexit@plt+0x8428c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 915d0 <__cxa_atexit@plt+0x84290> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #116] @ 8d360 <__cxa_atexit@plt+0x80020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d34c <__cxa_atexit@plt+0x8000c> │ │ │ │ + ldr r7, [pc, #80] @ 8d364 <__cxa_atexit@plt+0x80024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d340 <__cxa_atexit@plt+0x80000> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r7, [pc, #40] @ 8d35c <__cxa_atexit@plt+0x8001c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq sp, sl, #232, 16 @ 0xe80000 │ │ │ │ - orrseq r7, lr, #244 @ 0xf4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 916d0 <__cxa_atexit@plt+0x84390> │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - add ip, r1, #7 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - ldr r7, [r1, #19] │ │ │ │ - ldr lr, [r1, #23] │ │ │ │ - ldr r1, [r1, #27] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [pc, #216] @ 9170c <__cxa_atexit@plt+0x843cc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r2, r8, #12 │ │ │ │ - stm r2, {r0, sl, ip} │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str lr, [r8, #28] │ │ │ │ - str r1, [r8, #32] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp r4, r2 │ │ │ │ - bhi 916fc <__cxa_atexit@plt+0x843bc> │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - ldr r1, [sp] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 916e8 <__cxa_atexit@plt+0x843a8> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - str r4, [sp] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r4, [pc, #132] @ 91710 <__cxa_atexit@plt+0x843d0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub lr, r6, #27 │ │ │ │ - sub r7, r6, #13 │ │ │ │ - stmdb r5, {r7, lr} │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 91714 <__cxa_atexit@plt+0x843d4> │ │ │ │ + ldr r7, [pc, #20] @ 8d368 <__cxa_atexit@plt+0x80028> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - add lr, r3, #60 @ 0x3c │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r4, #32 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r4, [r3, #828] @ 0x33c │ │ │ │ - mov r4, r2 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r0, fp, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + orrseq r4, pc, #56, 4 @ 0x80000003 │ │ │ │ + biceq r0, fp, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8d3a0 <__cxa_atexit@plt+0x80060> │ │ │ │ + ldr r3, [pc, #36] @ 8d3b0 <__cxa_atexit@plt+0x80070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d3a8 <__cxa_atexit@plt+0x80068> │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xffffda24 │ │ │ │ - @ instruction: 0xfffff114 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91748 <__cxa_atexit@plt+0x84408> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 91750 <__cxa_atexit@plt+0x84410> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq sp, sl, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8d3d8 <__cxa_atexit@plt+0x80098> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 8d3ec <__cxa_atexit@plt+0x800ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 91808 <__cxa_atexit@plt+0x844c8> │ │ │ │ - ldr lr, [pc, #160] @ 91814 <__cxa_atexit@plt+0x844d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 91818 <__cxa_atexit@plt+0x844d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + bhi 8d434 <__cxa_atexit@plt+0x800f4> │ │ │ │ + ldr r7, [pc, #52] @ 8d444 <__cxa_atexit@plt+0x80104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d428 <__cxa_atexit@plt+0x800e8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8d448 <__cxa_atexit@plt+0x80108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orrseq r4, pc, #84, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8d498 <__cxa_atexit@plt+0x80158> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8d4c0 <__cxa_atexit@plt+0x80180> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #144] @ 8d510 <__cxa_atexit@plt+0x801d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 917f0 <__cxa_atexit@plt+0x844b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 9181c <__cxa_atexit@plt+0x844dc> │ │ │ │ + beq 8d4ec <__cxa_atexit@plt+0x801ac> │ │ │ │ + b 8d520 <__cxa_atexit@plt+0x801e0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #100] @ 8d50c <__cxa_atexit@plt+0x801cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 917fc <__cxa_atexit@plt+0x844bc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9186c <__cxa_atexit@plt+0x8452c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d4ec <__cxa_atexit@plt+0x801ac> │ │ │ │ + b 8d630 <__cxa_atexit@plt+0x802f0> │ │ │ │ + ldr r2, [pc, #64] @ 8d508 <__cxa_atexit@plt+0x801c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8d4ec <__cxa_atexit@plt+0x801ac> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8d4f4 <__cxa_atexit@plt+0x801b4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc908 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ 8d514 <__cxa_atexit@plt+0x801d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + biceq r0, fp, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 8d574 <__cxa_atexit@plt+0x80234> │ │ │ │ + ldr r3, [pc, #112] @ 8d5a4 <__cxa_atexit@plt+0x80264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d594 <__cxa_atexit@plt+0x80254> │ │ │ │ + ldr r7, [pc, #76] @ 8d5a8 <__cxa_atexit@plt+0x80268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d588 <__cxa_atexit@plt+0x80248> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r7, [pc, #52] @ 8d5b0 <__cxa_atexit@plt+0x80270> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, sl, #4, 8 @ 0x4000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8d5ac <__cxa_atexit@plt+0x8026c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + orrseq r3, pc, #240, 30 @ 0x3c0 │ │ │ │ + biceq r0, fp, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 91860 <__cxa_atexit@plt+0x84520> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8d5e4 <__cxa_atexit@plt+0x802a4> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 8d600 <__cxa_atexit@plt+0x802c0> │ │ │ │ + ldr r7, [pc, #76] @ 8d624 <__cxa_atexit@plt+0x802e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 8d620 <__cxa_atexit@plt+0x802e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91858 <__cxa_atexit@plt+0x84518> │ │ │ │ - b 9186c <__cxa_atexit@plt+0x8452c> │ │ │ │ + beq 8d614 <__cxa_atexit@plt+0x802d4> │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r7, [pc, #20] @ 8d61c <__cxa_atexit@plt+0x802dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + biceq r0, fp, #180, 10 @ 0x2d000000 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + biceq r0, fp, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 91908 <__cxa_atexit@plt+0x845c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 91914 <__cxa_atexit@plt+0x845d4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 918ac <__cxa_atexit@plt+0x8456c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + beq 8d658 <__cxa_atexit@plt+0x80318> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8d6a0 <__cxa_atexit@plt+0x80360> │ │ │ │ + ldr r7, [pc, #148] @ 8d6e0 <__cxa_atexit@plt+0x803a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne 91908 <__cxa_atexit@plt+0x845c8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 918a0 <__cxa_atexit@plt+0x84560> │ │ │ │ - bne 91908 <__cxa_atexit@plt+0x845c8> │ │ │ │ - ldr r1, [pc, #88] @ 91924 <__cxa_atexit@plt+0x845e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 91928 <__cxa_atexit@plt+0x845e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #116] @ 8d6d4 <__cxa_atexit@plt+0x80394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d6c0 <__cxa_atexit@plt+0x80380> │ │ │ │ + ldr r7, [pc, #80] @ 8d6d8 <__cxa_atexit@plt+0x80398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d6b4 <__cxa_atexit@plt+0x80374> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r7, [pc, #40] @ 8d6d0 <__cxa_atexit@plt+0x80390> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, sl, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 919a4 <__cxa_atexit@plt+0x84664> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 919b4 <__cxa_atexit@plt+0x84674> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + ldr r7, [pc, #20] @ 8d6dc <__cxa_atexit@plt+0x8039c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + orrseq r3, pc, #196, 28 @ 0xc40 │ │ │ │ + biceq r0, fp, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8d714 <__cxa_atexit@plt+0x803d4> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 8d730 <__cxa_atexit@plt+0x803f0> │ │ │ │ + ldr r7, [pc, #76] @ 8d754 <__cxa_atexit@plt+0x80414> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 8d750 <__cxa_atexit@plt+0x80410> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8d744 <__cxa_atexit@plt+0x80404> │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r7, [pc, #20] @ 8d74c <__cxa_atexit@plt+0x8040c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + biceq r0, fp, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8d77c <__cxa_atexit@plt+0x8043c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc908 <__cxa_atexit@plt+0x3ef5c8> │ │ │ │ + ldr r7, [pc, #12] @ 8d790 <__cxa_atexit@plt+0x80450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d7d8 <__cxa_atexit@plt+0x80498> │ │ │ │ + ldr r7, [pc, #64] @ 8d7f4 <__cxa_atexit@plt+0x804b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8d7cc <__cxa_atexit@plt+0x8048c> │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8d7f8 <__cxa_atexit@plt+0x804b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r6, lr, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r7 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + orrseq r3, pc, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d858 <__cxa_atexit@plt+0x80518> │ │ │ │ + ldr r7, [pc, #96] @ 8d87c <__cxa_atexit@plt+0x8053c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 91ad8 <__cxa_atexit@plt+0x84798> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r1, {r0, lr} │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - ldr r7, [r1, #16] │ │ │ │ - ldr r1, [r1, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91a38 <__cxa_atexit@plt+0x846f8> │ │ │ │ - ldr r2, [ip, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r4, [ip, #11] │ │ │ │ - stmda r5, {r3, lr} │ │ │ │ - str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r1, r8, r9, ip} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - str sl, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r4, fp │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 91b14 <__cxa_atexit@plt+0x847d4> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r1, r5 │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 91ae8 <__cxa_atexit@plt+0x847a8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r0, [r7, #-4]! │ │ │ │ - sub ip, r2, #35 @ 0x23 │ │ │ │ - str ip, [r5] │ │ │ │ - sub r5, r2, #21 │ │ │ │ - str r5, [r7] │ │ │ │ - ldr r5, [pc, #136] @ 91b04 <__cxa_atexit@plt+0x847c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - ldr r5, [pc, #128] @ 91b08 <__cxa_atexit@plt+0x847c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - ldr ip, [pc, #120] @ 91b0c <__cxa_atexit@plt+0x847cc> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - stmib r6, {r0, r3, r8} │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r5, r6, r9} │ │ │ │ - ldr r5, [pc, #84] @ 91b10 <__cxa_atexit@plt+0x847d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - sub r3, r2, #13 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 8d868 <__cxa_atexit@plt+0x80528> │ │ │ │ + ldr r7, [pc, #76] @ 8d880 <__cxa_atexit@plt+0x80540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d84c <__cxa_atexit@plt+0x8050c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8d888 <__cxa_atexit@plt+0x80548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8d884 <__cxa_atexit@plt+0x80544> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + orrseq r3, pc, #32, 26 @ 0x800 │ │ │ │ + orrseq r3, pc, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8d8c0 <__cxa_atexit@plt+0x80580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8d8c4 <__cxa_atexit@plt+0x80584> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #76, 6 @ 0x30000001 │ │ │ │ + biceq r0, fp, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d924 <__cxa_atexit@plt+0x805e4> │ │ │ │ + ldr r7, [pc, #108] @ 8d954 <__cxa_atexit@plt+0x80614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d934 <__cxa_atexit@plt+0x805f4> │ │ │ │ + ldr r7, [pc, #88] @ 8d958 <__cxa_atexit@plt+0x80618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8d918 <__cxa_atexit@plt+0x805d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8d960 <__cxa_atexit@plt+0x80620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8d95c <__cxa_atexit@plt+0x8061c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + orrseq r3, pc, #84, 24 @ 0x5400 │ │ │ │ + orrseq r3, pc, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8d998 <__cxa_atexit@plt+0x80658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8d99c <__cxa_atexit@plt+0x8065c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, fp, #116, 4 @ 0x40000007 │ │ │ │ + biceq r0, fp, #64, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d9fc <__cxa_atexit@plt+0x806bc> │ │ │ │ + ldr r7, [pc, #108] @ 8da2c <__cxa_atexit@plt+0x806ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8da0c <__cxa_atexit@plt+0x806cc> │ │ │ │ + ldr r7, [pc, #88] @ 8da30 <__cxa_atexit@plt+0x806f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8d9f0 <__cxa_atexit@plt+0x806b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8da38 <__cxa_atexit@plt+0x806f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, r1 │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, lr │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0xffff9804 │ │ │ │ - @ instruction: 0xffff9f10 │ │ │ │ - @ instruction: 0xffffad98 │ │ │ │ - @ instruction: 0xffffa2d4 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 91c80 <__cxa_atexit@plt+0x84940> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r2, #2] │ │ │ │ - ldr lr, [r2, #6] │ │ │ │ - ldr r1, [pc, #388] @ 91cc8 <__cxa_atexit@plt+0x84988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub ip, r3, #71 @ 0x47 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ - stmib r6, {r1, r9} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r1, [pc, #328] @ 91ccc <__cxa_atexit@plt+0x8498c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r1, fp, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1, #32]! │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #288] @ 91cd0 <__cxa_atexit@plt+0x84990> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str fp, [r6, #52] @ 0x34 │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - str r9, [r6, #60] @ 0x3c │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - sub r0, r3, #25 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r3, #59 @ 0x3b │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r1] │ │ │ │ - add r3, r6, #136 @ 0x88 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 91ca0 <__cxa_atexit@plt+0x84960> │ │ │ │ - ldr r7, [pc, #220] @ 91cd8 <__cxa_atexit@plt+0x84998> │ │ │ │ + ldr r7, [pc, #32] @ 8da34 <__cxa_atexit@plt+0x806f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + orrseq r3, pc, #124, 22 @ 0x1f000 │ │ │ │ + orrseq r3, pc, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8dac4 <__cxa_atexit@plt+0x80784> │ │ │ │ + ldr r7, [pc, #108] @ 8daf4 <__cxa_atexit@plt+0x807b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8dad4 <__cxa_atexit@plt+0x80794> │ │ │ │ + ldr r7, [pc, #88] @ 8daf8 <__cxa_atexit@plt+0x807b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8dab8 <__cxa_atexit@plt+0x80778> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80114> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 8db00 <__cxa_atexit@plt+0x807c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8dafc <__cxa_atexit@plt+0x807bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #216] @ 91cdc <__cxa_atexit@plt+0x8499c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + orrseq r3, pc, #180, 20 @ 0xb4000 │ │ │ │ + orrseq r3, pc, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8db84 <__cxa_atexit@plt+0x80844> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8db7c <__cxa_atexit@plt+0x8083c> │ │ │ │ + ldr r8, [pc, #40] @ 8db8c <__cxa_atexit@plt+0x8084c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #212] @ 91ce0 <__cxa_atexit@plt+0x849a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - ldr r2, [r5, #36]! @ 0x24 │ │ │ │ - sub r4, r3, #21 │ │ │ │ - str r4, [r5] │ │ │ │ - str r7, [r6, #80]! @ 0x50 │ │ │ │ - sub r4, r3, #35 @ 0x23 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r4, [pc, #172] @ 91ce4 <__cxa_atexit@plt+0x849a4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #56] @ 0x38 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r0, r1, r4, r6} │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - ldr r7, [pc, #76] @ 91cd4 <__cxa_atexit@plt+0x84994> │ │ │ │ + ldr r3, [pc, #36] @ 8db90 <__cxa_atexit@plt+0x80850> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r9, #185344 @ 0x2d400 │ │ │ │ + biceq r0, fp, #24 │ │ │ │ + orrseq r3, pc, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8dbe8 <__cxa_atexit@plt+0x808a8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8dbe0 <__cxa_atexit@plt+0x808a0> │ │ │ │ + ldr r8, [pc, #40] @ 8dbf0 <__cxa_atexit@plt+0x808b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8dbf4 <__cxa_atexit@plt+0x808b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r9, #25600 @ 0x6400 │ │ │ │ + biceq pc, sl, #180, 30 @ 0x2d0 │ │ │ │ + orrseq r3, pc, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8dc4c <__cxa_atexit@plt+0x8090c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3fc3b0 <__cxa_atexit@plt+0x3ef070> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8dc44 <__cxa_atexit@plt+0x80904> │ │ │ │ + ldr r8, [pc, #40] @ 8dc54 <__cxa_atexit@plt+0x80914> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8dc58 <__cxa_atexit@plt+0x80918> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3fc788 <__cxa_atexit@plt+0x3ef448> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r9, #512000 @ 0x7d000 │ │ │ │ + biceq pc, sl, #80, 30 @ 0x140 │ │ │ │ + orrseq r3, pc, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8dca4 <__cxa_atexit@plt+0x80964> │ │ │ │ + ldr r7, [pc, #52] @ 8dcb4 <__cxa_atexit@plt+0x80974> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r7, r8, r9} │ │ │ │ - mov sl, r0 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r2 │ │ │ │ - biceq sp, sl, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9684 │ │ │ │ - @ instruction: 0xffffac28 │ │ │ │ - @ instruction: 0xffffa184 │ │ │ │ - @ instruction: 0xffff9d60 │ │ │ │ - orrseq r6, lr, #228, 18 @ 0x390000 │ │ │ │ - andeq r7, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 91b14 <__cxa_atexit@plt+0x847d4> │ │ │ │ - orrseq r6, lr, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91d50 <__cxa_atexit@plt+0x84a10> │ │ │ │ - ldr r3, [pc, #48] @ 91d58 <__cxa_atexit@plt+0x84a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 91d44 <__cxa_atexit@plt+0x84a04> │ │ │ │ - mov r7, sl │ │ │ │ - b 91d68 <__cxa_atexit@plt+0x84a28> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8dc98 <__cxa_atexit@plt+0x80958> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8dcb8 <__cxa_atexit@plt+0x80978> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orrseq r6, lr, #128, 18 @ 0x200000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r3, pc, #56, 18 @ 0xe0000 │ │ │ │ + orrseq r3, pc, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #152] @ 91e10 <__cxa_atexit@plt+0x84ad0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ 8dd48 <__cxa_atexit@plt+0x80a08> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 91db8 <__cxa_atexit@plt+0x84a78> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 91dc4 <__cxa_atexit@plt+0x84a84> │ │ │ │ - ldr r3, [pc, #128] @ 91e1c <__cxa_atexit@plt+0x84adc> │ │ │ │ + beq 8dd20 <__cxa_atexit@plt+0x809e0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 8dd2c <__cxa_atexit@plt+0x809ec> │ │ │ │ + ldr r3, [pc, #64] @ 8dd4c <__cxa_atexit@plt+0x80a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #124] @ 91e20 <__cxa_atexit@plt+0x84ae0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8dd40 <__cxa_atexit@plt+0x80a00> │ │ │ │ + b 8ddc0 <__cxa_atexit@plt+0x80a80> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 91e14 <__cxa_atexit@plt+0x84ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - str r7, [r2, #-16] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91e00 <__cxa_atexit@plt+0x84ac0> │ │ │ │ - ldr r7, [pc, #48] @ 91e18 <__cxa_atexit@plt+0x84ad8> │ │ │ │ + ldr r7, [pc, #28] @ 8dd50 <__cxa_atexit@plt+0x80a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - biceq ip, sl, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - orrseq r6, lr, #240, 16 @ 0xf00000 │ │ │ │ - orrseq r6, lr, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq pc, sl, #180, 28 @ 0xb40 │ │ │ │ + orrseq r3, pc, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 91e60 <__cxa_atexit@plt+0x84b20> │ │ │ │ - ldr r3, [pc, #112] @ 91eb4 <__cxa_atexit@plt+0x84b74> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 8dd90 <__cxa_atexit@plt+0x80a50> │ │ │ │ + ldr r3, [pc, #48] @ 8ddac <__cxa_atexit@plt+0x80a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #104] @ 91eb8 <__cxa_atexit@plt+0x84b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r7, [pc, #68] @ 91eac <__cxa_atexit@plt+0x84b6c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8dda4 <__cxa_atexit@plt+0x80a64> │ │ │ │ + b 8ddc0 <__cxa_atexit@plt+0x80a80> │ │ │ │ + ldr r7, [pc, #24] @ 8ddb0 <__cxa_atexit@plt+0x80a70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq pc, sl, #80, 28 @ 0x500 │ │ │ │ + orrseq r3, pc, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 8de54 <__cxa_atexit@plt+0x80b14> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8decc <__cxa_atexit@plt+0x80b8c> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #372] @ 8df60 <__cxa_atexit@plt+0x80c20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8df10 <__cxa_atexit@plt+0x80bd0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8def8 <__cxa_atexit@plt+0x80bb8> │ │ │ │ + ldr r2, [pc, #336] @ 8df64 <__cxa_atexit@plt+0x80c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8df34 <__cxa_atexit@plt+0x80bf4> │ │ │ │ + ldr r7, [pc, #300] @ 8df68 <__cxa_atexit@plt+0x80c28> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8df28 <__cxa_atexit@plt+0x80be8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #240] @ 8df54 <__cxa_atexit@plt+0x80c14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91ea0 <__cxa_atexit@plt+0x84b60> │ │ │ │ - ldr r7, [pc, #44] @ 91eb0 <__cxa_atexit@plt+0x84b70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8df10 <__cxa_atexit@plt+0x80bd0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8def8 <__cxa_atexit@plt+0x80bb8> │ │ │ │ + ldr r2, [pc, #204] @ 8df58 <__cxa_atexit@plt+0x80c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8df34 <__cxa_atexit@plt+0x80bf4> │ │ │ │ + ldr r7, [pc, #168] @ 8df5c <__cxa_atexit@plt+0x80c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8df28 <__cxa_atexit@plt+0x80be8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r2, [pc, #116] @ 8df48 <__cxa_atexit@plt+0x80c08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8df1c <__cxa_atexit@plt+0x80bdc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8def8 <__cxa_atexit@plt+0x80bb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 8df4c <__cxa_atexit@plt+0x80c0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #68] @ 8df50 <__cxa_atexit@plt+0x80c10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq ip, sl, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orrseq r6, lr, #68, 16 @ 0x440000 │ │ │ │ - orrseq r6, lr, #16, 16 @ 0x100000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8df6c <__cxa_atexit@plt+0x80c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + orrseq r3, pc, #212, 12 @ 0xd400000 │ │ │ │ + orrseq r3, pc, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + orrseq r3, pc, #168, 12 @ 0xa800000 │ │ │ │ + orrseq r3, pc, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 91f0c <__cxa_atexit@plt+0x84bcc> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 8dfd0 <__cxa_atexit@plt+0x80c90> │ │ │ │ + ldr r3, [pc, #116] @ 8e004 <__cxa_atexit@plt+0x80cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 91efc <__cxa_atexit@plt+0x84bbc> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8dff4 <__cxa_atexit@plt+0x80cb4> │ │ │ │ + ldr r7, [pc, #80] @ 8e008 <__cxa_atexit@plt+0x80cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8dfe8 <__cxa_atexit@plt+0x80ca8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r7, [pc, #56] @ 8e010 <__cxa_atexit@plt+0x80cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #48] @ 8e014 <__cxa_atexit@plt+0x80cd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orrseq r6, lr, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r6, lr, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8e00c <__cxa_atexit@plt+0x80ccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + orrseq r3, pc, #232, 10 @ 0x3a000000 │ │ │ │ + orrseq r3, pc, #252, 10 @ 0x3f000000 │ │ │ │ + orrseq r3, pc, #240, 10 @ 0x3c000000 │ │ │ │ + orrseq r3, pc, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #20] @ 91f60 <__cxa_atexit@plt+0x84c20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - biceq ip, sl, #92, 24 @ 0x5c00 │ │ │ │ - orrseq r6, lr, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91fc4 <__cxa_atexit@plt+0x84c84> │ │ │ │ - ldr r3, [pc, #72] @ 91fd0 <__cxa_atexit@plt+0x84c90> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8e04c <__cxa_atexit@plt+0x80d0c> │ │ │ │ + ldr r3, [pc, #48] @ 8e068 <__cxa_atexit@plt+0x80d28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 91fbc <__cxa_atexit@plt+0x84c7c> │ │ │ │ - ldr r3, [pc, #52] @ 91fd4 <__cxa_atexit@plt+0x84c94> │ │ │ │ + beq 8e060 <__cxa_atexit@plt+0x80d20> │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r7, [pc, #24] @ 8e06c <__cxa_atexit@plt+0x80d2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + biceq pc, sl, #148, 22 @ 0x25000 │ │ │ │ + orrseq r3, pc, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e0d0 <__cxa_atexit@plt+0x80d90> │ │ │ │ + ldr r3, [pc, #116] @ 8e104 <__cxa_atexit@plt+0x80dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 91fd8 <__cxa_atexit@plt+0x84c98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e0f4 <__cxa_atexit@plt+0x80db4> │ │ │ │ + ldr r7, [pc, #80] @ 8e108 <__cxa_atexit@plt+0x80dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e0e8 <__cxa_atexit@plt+0x80da8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r7, [pc, #56] @ 8e110 <__cxa_atexit@plt+0x80dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 8e114 <__cxa_atexit@plt+0x80dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orrseq r6, lr, #236, 12 @ 0xec00000 │ │ │ │ - orrseq r6, lr, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #16] @ 8e10c <__cxa_atexit@plt+0x80dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + orrseq r3, pc, #232, 8 @ 0xe8000000 │ │ │ │ + orrseq r3, pc, #252, 8 @ 0xfc000000 │ │ │ │ + orrseq r3, pc, #240, 8 @ 0xf0000000 │ │ │ │ + orrseq r3, pc, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9200c <__cxa_atexit@plt+0x84ccc> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8e14c <__cxa_atexit@plt+0x80e0c> │ │ │ │ + ldr r3, [pc, #48] @ 8e168 <__cxa_atexit@plt+0x80e28> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 92010 <__cxa_atexit@plt+0x84cd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orrseq r6, lr, #156, 12 @ 0x9c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92048 <__cxa_atexit@plt+0x84d08> │ │ │ │ - ldr r2, [pc, #28] @ 92054 <__cxa_atexit@plt+0x84d14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8e160 <__cxa_atexit@plt+0x80e20> │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r7, [pc, #24] @ 8e16c <__cxa_atexit@plt+0x80e2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #52, 28 @ 0x340 │ │ │ │ - orrseq r6, lr, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + biceq pc, sl, #148, 20 @ 0x94000 │ │ │ │ + orrseq r3, pc, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 92114 <__cxa_atexit@plt+0x84dd4> │ │ │ │ - ldr r0, [pc, #176] @ 92138 <__cxa_atexit@plt+0x84df8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r8, r2 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8e198 <__cxa_atexit@plt+0x80e58> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 8e1b0 <__cxa_atexit@plt+0x80e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8e1b4 <__cxa_atexit@plt+0x80e74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + orrseq r3, pc, #52, 8 @ 0x34000000 │ │ │ │ + orrseq r3, pc, #40, 8 @ 0x28000000 │ │ │ │ + orrseq r3, pc, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92130 <__cxa_atexit@plt+0x84df0> │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 92128 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #11] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - sub lr, r6, #27 │ │ │ │ - sub r7, r6, #13 │ │ │ │ - stmdb r5, {r7, lr} │ │ │ │ - ldr r7, [pc, #92] @ 9213c <__cxa_atexit@plt+0x84dfc> │ │ │ │ + bhi 8e218 <__cxa_atexit@plt+0x80ed8> │ │ │ │ + ldr r7, [pc, #96] @ 8e23c <__cxa_atexit@plt+0x80efc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - ldr r7, [pc, #76] @ 92140 <__cxa_atexit@plt+0x84e00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e228 <__cxa_atexit@plt+0x80ee8> │ │ │ │ + ldr r7, [pc, #76] @ 8e240 <__cxa_atexit@plt+0x80f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e20c <__cxa_atexit@plt+0x80ecc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8e248 <__cxa_atexit@plt+0x80f08> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r8, [r2, #32] │ │ │ │ - add lr, r2, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r1, fp} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - mov r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 8e244 <__cxa_atexit@plt+0x80f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffcfd0 │ │ │ │ - @ instruction: 0xffffe6cc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - orrseq r6, lr, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + orrseq r3, pc, #180, 6 @ 0xd0000002 │ │ │ │ + orrseq r3, pc, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8e280 <__cxa_atexit@plt+0x80f40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8e284 <__cxa_atexit@plt+0x80f44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq pc, sl, #140, 18 @ 0x230000 │ │ │ │ + biceq pc, sl, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 921fc <__cxa_atexit@plt+0x84ebc> │ │ │ │ - ldr lr, [pc, #140] @ 92208 <__cxa_atexit@plt+0x84ec8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi 8e324 <__cxa_atexit@plt+0x80fe4> │ │ │ │ + ldr r3, [pc, #140] @ 8e334 <__cxa_atexit@plt+0x80ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e308 <__cxa_atexit@plt+0x80fc8> │ │ │ │ + ldr r7, [pc, #116] @ 8e338 <__cxa_atexit@plt+0x80ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - stmib r2, {r0, r8, r9} │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 921e8 <__cxa_atexit@plt+0x84ea8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #72] @ 9220c <__cxa_atexit@plt+0x84ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 921f4 <__cxa_atexit@plt+0x84eb4> │ │ │ │ - b 92264 <__cxa_atexit@plt+0x84f24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8e318 <__cxa_atexit@plt+0x80fd8> │ │ │ │ + ldr r1, [pc, #80] @ 8e33c <__cxa_atexit@plt+0x80ffc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 8e340 <__cxa_atexit@plt+0x81000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq r6, lr, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r3, pc, #16, 6 @ 0x40000000 │ │ │ │ + orrseq r3, pc, #240, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 92254 <__cxa_atexit@plt+0x84f14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8e3a8 <__cxa_atexit@plt+0x81068> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9224c <__cxa_atexit@plt+0x84f0c> │ │ │ │ - b 92264 <__cxa_atexit@plt+0x84f24> │ │ │ │ + beq 8e39c <__cxa_atexit@plt+0x8105c> │ │ │ │ + ldr r2, [pc, #44] @ 8e3ac <__cxa_atexit@plt+0x8106c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r6, lr, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r3, pc, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 922c0 <__cxa_atexit@plt+0x84f80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9235c <__cxa_atexit@plt+0x8501c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 922dc <__cxa_atexit@plt+0x84f9c> │ │ │ │ - ldr r3, [pc, #236] @ 92390 <__cxa_atexit@plt+0x85050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #224] @ 9238c <__cxa_atexit@plt+0x8504c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #36]! @ 0x24 │ │ │ │ - add sl, r1, #2 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r3, [pc, #164] @ 9236c <__cxa_atexit@plt+0x8502c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #160] @ 92370 <__cxa_atexit@plt+0x85030> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #36]! @ 0x24 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - bne 922fc <__cxa_atexit@plt+0x84fbc> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 92308 <__cxa_atexit@plt+0x84fc8> │ │ │ │ - ldr r3, [pc, #144] @ 92388 <__cxa_atexit@plt+0x85048> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 922a4 <__cxa_atexit@plt+0x84f64> │ │ │ │ - ldr r3, [pc, #112] @ 92374 <__cxa_atexit@plt+0x85034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 922c8 <__cxa_atexit@plt+0x84f88> │ │ │ │ - bne 92350 <__cxa_atexit@plt+0x85010> │ │ │ │ - ldr r2, [pc, #104] @ 9237c <__cxa_atexit@plt+0x8503c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 92380 <__cxa_atexit@plt+0x85040> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #92] @ 92384 <__cxa_atexit@plt+0x85044> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add sl, lr, #2 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r3, [pc, #32] @ 92378 <__cxa_atexit@plt+0x85038> │ │ │ │ + ldr r3, [pc, #24] @ 8e3dc <__cxa_atexit@plt+0x8109c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 922c8 <__cxa_atexit@plt+0x84f88> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - orrseq r6, lr, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - orrseq r6, lr, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - orrseq r6, lr, #232, 6 @ 0xa0000003 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 923c8 <__cxa_atexit@plt+0x85088> │ │ │ │ - ldr r2, [pc, #28] @ 923d4 <__cxa_atexit@plt+0x85094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #180, 20 @ 0xb4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9240c <__cxa_atexit@plt+0x850cc> │ │ │ │ - ldr r2, [pc, #28] @ 92418 <__cxa_atexit@plt+0x850d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92450 <__cxa_atexit@plt+0x85110> │ │ │ │ - ldr r2, [pc, #28] @ 9245c <__cxa_atexit@plt+0x8511c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r3, pc, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8e424 <__cxa_atexit@plt+0x810e4> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e444 <__cxa_atexit@plt+0x81104> │ │ │ │ + ldr r7, [pc, #72] @ 8e458 <__cxa_atexit@plt+0x81118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e438 <__cxa_atexit@plt+0x810f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #52] @ 8e460 <__cxa_atexit@plt+0x81120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92494 <__cxa_atexit@plt+0x85154> │ │ │ │ - ldr r2, [pc, #28] @ 924a0 <__cxa_atexit@plt+0x85160> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 924d8 <__cxa_atexit@plt+0x85198> │ │ │ │ - ldr r2, [pc, #28] @ 924e4 <__cxa_atexit@plt+0x851a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r7, [pc, #16] @ 8e45c <__cxa_atexit@plt+0x8111c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #164, 18 @ 0x290000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + orrseq r3, pc, #12, 4 @ 0xc0000000 │ │ │ │ + biceq pc, sl, #188, 14 @ 0x2f00000 │ │ │ │ + orrseq r3, pc, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9251c <__cxa_atexit@plt+0x851dc> │ │ │ │ - ldr r2, [pc, #28] @ 92528 <__cxa_atexit@plt+0x851e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4010b8 <__cxa_atexit@plt+0x3f3d78> │ │ │ │ - biceq ip, sl, #96, 18 @ 0x180000 │ │ │ │ - orrseq r6, lr, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 92628 <__cxa_atexit@plt+0x852e8> │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - add ip, r1, #7 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - ldr r7, [r1, #19] │ │ │ │ - ldr lr, [r1, #23] │ │ │ │ - ldr r1, [r1, #27] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [pc, #216] @ 92664 <__cxa_atexit@plt+0x85324> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r2, r8, #12 │ │ │ │ - stm r2, {r0, sl, ip} │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str lr, [r8, #28] │ │ │ │ - str r1, [r8, #32] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp r4, r2 │ │ │ │ - bhi 92654 <__cxa_atexit@plt+0x85314> │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - ldr r1, [sp] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 92640 <__cxa_atexit@plt+0x85300> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - str r4, [sp] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r4, [pc, #132] @ 92668 <__cxa_atexit@plt+0x85328> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub lr, r6, #27 │ │ │ │ - sub r7, r6, #13 │ │ │ │ - stmdb r5, {r7, lr} │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #104] @ 9266c <__cxa_atexit@plt+0x8532c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e4ac <__cxa_atexit@plt+0x8116c> │ │ │ │ + ldr r7, [pc, #52] @ 8e4bc <__cxa_atexit@plt+0x8117c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - add lr, r3, #60 @ 0x3c │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 89f48 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e4a0 <__cxa_atexit@plt+0x81160> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r4, #32 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r4, [r3, #828] @ 0x33c │ │ │ │ - mov r4, r2 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r7, [pc, #12] @ 8e4c0 <__cxa_atexit@plt+0x81180> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xffffcacc │ │ │ │ - @ instruction: 0xffffe1bc │ │ │ │ - orrseq r6, lr, #104 @ 0x68 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92730 <__cxa_atexit@plt+0x853f0> │ │ │ │ - ldr lr, [pc, #164] @ 92738 <__cxa_atexit@plt+0x853f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #25] │ │ │ │ - ldr r0, [r7, #21] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 92718 <__cxa_atexit@plt+0x853d8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ 9273c <__cxa_atexit@plt+0x853fc> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r3, pc, #164, 2 @ 0x29 │ │ │ │ + orrseq r3, pc, #112, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8e54c <__cxa_atexit@plt+0x8120c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 8e584 <__cxa_atexit@plt+0x81244> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8e538 <__cxa_atexit@plt+0x811f8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 8e55c <__cxa_atexit@plt+0x8121c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne 8e570 <__cxa_atexit@plt+0x81230> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ 8e588 <__cxa_atexit@plt+0x81248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92728 <__cxa_atexit@plt+0x853e8> │ │ │ │ - b 92794 <__cxa_atexit@plt+0x85454> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq 8e544 <__cxa_atexit@plt+0x81204> │ │ │ │ + b 8e624 <__cxa_atexit@plt+0x812e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b 8e4e8 <__cxa_atexit@plt+0x811a8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq 8e51c <__cxa_atexit@plt+0x811dc> │ │ │ │ + ldr r7, [pc, #20] @ 8e58c <__cxa_atexit@plt+0x8124c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq r5, lr, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq pc, sl, #112, 12 @ 0x7000000 │ │ │ │ + orrseq r3, pc, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 92784 <__cxa_atexit@plt+0x85444> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 8e5e4 <__cxa_atexit@plt+0x812a4> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 8e5f8 <__cxa_atexit@plt+0x812b8> │ │ │ │ + ldr r3, [pc, #68] @ 8e610 <__cxa_atexit@plt+0x812d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9277c <__cxa_atexit@plt+0x8543c> │ │ │ │ - b 92794 <__cxa_atexit@plt+0x85454> │ │ │ │ + beq 8e5dc <__cxa_atexit@plt+0x8129c> │ │ │ │ + b 8e624 <__cxa_atexit@plt+0x812e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r5, lr, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 8e5c4 <__cxa_atexit@plt+0x81284> │ │ │ │ + ldr r7, [pc, #20] @ 8e614 <__cxa_atexit@plt+0x812d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq pc, sl, #232, 10 @ 0x3a000000 │ │ │ │ + orrseq r3, pc, #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - and r3, r7, #3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 927e4 <__cxa_atexit@plt+0x854a4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 92800 <__cxa_atexit@plt+0x854c0> │ │ │ │ - ldr r2, [pc, #184] @ 92880 <__cxa_atexit@plt+0x85540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #172] @ 9287c <__cxa_atexit@plt+0x8553c> │ │ │ │ + beq 8e6c0 <__cxa_atexit@plt+0x81380> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8e6e4 <__cxa_atexit@plt+0x813a4> │ │ │ │ + bic r3, r2, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldrh r0, [r3, #-2] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 8e710 <__cxa_atexit@plt+0x813d0> │ │ │ │ + ldr r0, [pc, #408] @ 8e7fc <__cxa_atexit@plt+0x814bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r8, r5, #4 │ │ │ │ + stm r8, {r0, r2, r3} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8e7a4 <__cxa_atexit@plt+0x81464> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 8e78c <__cxa_atexit@plt+0x8144c> │ │ │ │ + ldr r0, [pc, #360] @ 8e800 <__cxa_atexit@plt+0x814c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #356] @ 8e804 <__cxa_atexit@plt+0x814c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - add sl, r1, #2 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r3, [pc, #152] @ 92884 <__cxa_atexit@plt+0x85544> │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, lr │ │ │ │ + b 3fc850 <__cxa_atexit@plt+0x3ef510> │ │ │ │ + ldr r3, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + ldr r1, [pc, #280] @ 8e7e8 <__cxa_atexit@plt+0x814a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8e708 <__cxa_atexit@plt+0x813c8> │ │ │ │ + b 8e9e8 <__cxa_atexit@plt+0x816a8> │ │ │ │ + ldr r3, [pc, #240] @ 8e7dc <__cxa_atexit@plt+0x8149c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #148] @ 92888 <__cxa_atexit@plt+0x85548> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - bne 92820 <__cxa_atexit@plt+0x854e0> │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r1, [r2, #28] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 9283c <__cxa_atexit@plt+0x854fc> │ │ │ │ - ldr r2, [pc, #92] @ 92878 <__cxa_atexit@plt+0x85538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 927c8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r3, [pc, #64] @ 92868 <__cxa_atexit@plt+0x85528> │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8e7b0 <__cxa_atexit@plt+0x81470> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8e78c <__cxa_atexit@plt+0x8144c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #212] @ 8e7ec <__cxa_atexit@plt+0x814ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r8, r5, #4 │ │ │ │ + stm r8, {r0, r2, r3} │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8e7a4 <__cxa_atexit@plt+0x81464> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8e78c <__cxa_atexit@plt+0x8144c> │ │ │ │ + ldr r0, [pc, #164] @ 8e7f0 <__cxa_atexit@plt+0x814b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 8e7c8 <__cxa_atexit@plt+0x81488> │ │ │ │ + ldr r7, [pc, #128] @ 8e7f4 <__cxa_atexit@plt+0x814b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e7bc <__cxa_atexit@plt+0x8147c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #76] @ 8e7e0 <__cxa_atexit@plt+0x814a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #68] @ 8e7e4 <__cxa_atexit@plt+0x814a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8e7f8 <__cxa_atexit@plt+0x814b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + orrseq r2, pc, #48, 28 @ 0x300 │ │ │ │ + orrseq r2, pc, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r4, lsl r3 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + orrseq r2, pc, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + orrseq r2, pc, #140, 30 @ 0x230 │ │ │ │ + orrseq r2, pc, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8e854 <__cxa_atexit@plt+0x81514> │ │ │ │ + ldr r3, [pc, #68] @ 8e874 <__cxa_atexit@plt+0x81534> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 9286c <__cxa_atexit@plt+0x8552c> │ │ │ │ + ldr r2, [pc, #64] @ 8e878 <__cxa_atexit@plt+0x81538> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - bne 9285c <__cxa_atexit@plt+0x8551c> │ │ │ │ - ldr r3, [pc, #44] @ 92874 <__cxa_atexit@plt+0x85534> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - mov sl, r7 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r3, [pc, #12] @ 92870 <__cxa_atexit@plt+0x85530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 92828 <__cxa_atexit@plt+0x854e8> │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - orrseq r5, lr, #100, 28 @ 0x640 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - orrseq r5, lr, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ - orrseq r5, lr, #160, 28 @ 0xa00 │ │ │ │ - orrseq r5, lr, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 928dc <__cxa_atexit@plt+0x8559c> │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc850 <__cxa_atexit@plt+0x3ef510> │ │ │ │ + ldr r7, [pc, #16] @ 8e86c <__cxa_atexit@plt+0x8152c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 928d0 <__cxa_atexit@plt+0x85590> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ 8e870 <__cxa_atexit@plt+0x81530> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ + orrseq r2, pc, #104, 26 @ 0x1a00 │ │ │ │ + orrseq r2, pc, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orrseq r2, pc, #244, 26 @ 0x3d00 │ │ │ │ + orrseq r2, pc, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 92954 <__cxa_atexit@plt+0x85614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92948 <__cxa_atexit@plt+0x85608> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8e8b0 <__cxa_atexit@plt+0x81570> │ │ │ │ + ldr r3, [pc, #48] @ 8e8cc <__cxa_atexit@plt+0x8158c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8e8c4 <__cxa_atexit@plt+0x81584> │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #24] @ 8e8d0 <__cxa_atexit@plt+0x81590> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r9, lsl #31 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + biceq pc, sl, #48, 6 @ 0xc0000000 │ │ │ │ + orrseq r2, pc, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 929b8 <__cxa_atexit@plt+0x85678> │ │ │ │ - ldr r3, [pc, #108] @ 92a08 <__cxa_atexit@plt+0x856c8> │ │ │ │ + bne 8e93c <__cxa_atexit@plt+0x815fc> │ │ │ │ + ldr r3, [pc, #116] @ 8e970 <__cxa_atexit@plt+0x81630> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ 92a0c <__cxa_atexit@plt+0x856cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 401358 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - ldr r7, [pc, #64] @ 92a00 <__cxa_atexit@plt+0x856c0> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e960 <__cxa_atexit@plt+0x81620> │ │ │ │ + ldr r7, [pc, #80] @ 8e974 <__cxa_atexit@plt+0x81634> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 929f4 <__cxa_atexit@plt+0x856b4> │ │ │ │ - ldr r7, [pc, #40] @ 92a04 <__cxa_atexit@plt+0x856c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e954 <__cxa_atexit@plt+0x81614> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #56] @ 8e97c <__cxa_atexit@plt+0x8163c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 8e980 <__cxa_atexit@plt+0x81640> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq ip, sl, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - orrseq r5, lr, #240, 24 @ 0xf000 │ │ │ │ - orrseq r5, lr, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 92a60 <__cxa_atexit@plt+0x85720> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8e978 <__cxa_atexit@plt+0x81638> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92a54 <__cxa_atexit@plt+0x85714> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + orrseq r2, pc, #240, 24 @ 0xf000 │ │ │ │ + orrseq r2, pc, #128, 24 @ 0x8000 │ │ │ │ + orrseq r2, pc, #116, 24 @ 0x7400 │ │ │ │ + orrseq r2, pc, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8e9b8 <__cxa_atexit@plt+0x81678> │ │ │ │ + ldr r3, [pc, #48] @ 8e9d4 <__cxa_atexit@plt+0x81694> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #68, 24 @ 0x4400 │ │ │ │ - andeq r2, r0, r9, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #24] @ 92ab8 <__cxa_atexit@plt+0x85778> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8e9cc <__cxa_atexit@plt+0x8168c> │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #24] @ 8e9d8 <__cxa_atexit@plt+0x81698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - biceq ip, sl, #8, 2 │ │ │ │ - orrseq r5, lr, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + biceq pc, sl, #40, 4 @ 0x80000002 │ │ │ │ + orrseq r2, pc, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 92b0c <__cxa_atexit@plt+0x857cc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8ea3c <__cxa_atexit@plt+0x816fc> │ │ │ │ + ldr r3, [pc, #116] @ 8ea70 <__cxa_atexit@plt+0x81730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ea60 <__cxa_atexit@plt+0x81720> │ │ │ │ + ldr r7, [pc, #80] @ 8ea74 <__cxa_atexit@plt+0x81734> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92b00 <__cxa_atexit@plt+0x857c0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ea54 <__cxa_atexit@plt+0x81714> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8dcc8 <__cxa_atexit@plt+0x80988> │ │ │ │ + ldr r7, [pc, #56] @ 8ea7c <__cxa_atexit@plt+0x8173c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #48] @ 8ea80 <__cxa_atexit@plt+0x81740> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 92b84 <__cxa_atexit@plt+0x85844> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8ea78 <__cxa_atexit@plt+0x81738> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92b78 <__cxa_atexit@plt+0x85838> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff2a0 │ │ │ │ + orrseq r2, pc, #124, 22 @ 0x1f000 │ │ │ │ + orrseq r2, pc, #128, 22 @ 0x20000 │ │ │ │ + orrseq r2, pc, #116, 22 @ 0x1d000 │ │ │ │ + orrseq r2, pc, #176, 22 @ 0x2c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8eab8 <__cxa_atexit@plt+0x81778> │ │ │ │ + ldr r3, [pc, #48] @ 8ead4 <__cxa_atexit@plt+0x81794> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r9, asr #31 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8eacc <__cxa_atexit@plt+0x8178c> │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #24] @ 8ead8 <__cxa_atexit@plt+0x81798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + biceq pc, sl, #40, 2 │ │ │ │ + orrseq r2, pc, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #56] @ 92bfc <__cxa_atexit@plt+0x858bc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8eb04 <__cxa_atexit@plt+0x817c4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r7, [pc, #16] @ 8eb1c <__cxa_atexit@plt+0x817dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 92bf0 <__cxa_atexit@plt+0x858b0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ 8eb20 <__cxa_atexit@plt+0x817e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orrseq r5, lr, #204, 20 @ 0xcc000 │ │ │ │ - andeq r0, r0, r9, asr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 919c8 <__cxa_atexit@plt+0x84688> │ │ │ │ - orrseq r5, lr, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92ccc <__cxa_atexit@plt+0x8598c> │ │ │ │ - ldr lr, [pc, #140] @ 92cd4 <__cxa_atexit@plt+0x85994> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - ldr ip, [r7, #21] │ │ │ │ + orrseq r2, pc, #184, 20 @ 0xb8000 │ │ │ │ + orrseq r2, pc, #172, 20 @ 0xac000 │ │ │ │ + orrseq r2, pc, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ebc4 <__cxa_atexit@plt+0x81884> │ │ │ │ + ldr r3, [pc, #140] @ 8ebd4 <__cxa_atexit@plt+0x81894> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r0, r1, r3, r8} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str ip, [r7, #24] │ │ │ │ - str r9, [r7, #28] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 92cb4 <__cxa_atexit@plt+0x85974> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ 92cd8 <__cxa_atexit@plt+0x85998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8eba8 <__cxa_atexit@plt+0x81868> │ │ │ │ + ldr r7, [pc, #116] @ 8ebd8 <__cxa_atexit@plt+0x81898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 92cc4 <__cxa_atexit@plt+0x85984> │ │ │ │ - b 92d30 <__cxa_atexit@plt+0x859f0> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq 8ebb8 <__cxa_atexit@plt+0x81878> │ │ │ │ + ldr r1, [pc, #80] @ 8ebdc <__cxa_atexit@plt+0x8189c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ebe0 <__cxa_atexit@plt+0x818a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq r5, lr, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r2, pc, #148, 20 @ 0x94000 │ │ │ │ + orrseq r2, pc, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 92d20 <__cxa_atexit@plt+0x859e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8ec48 <__cxa_atexit@plt+0x81908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 92d18 <__cxa_atexit@plt+0x859d8> │ │ │ │ - b 92d30 <__cxa_atexit@plt+0x859f0> │ │ │ │ + beq 8ec3c <__cxa_atexit@plt+0x818fc> │ │ │ │ + ldr r2, [pc, #44] @ 8ec4c <__cxa_atexit@plt+0x8190c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r5, lr, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, sl, rrx │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r2, pc, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 92e54 <__cxa_atexit@plt+0x85b14> │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 92ed4 <__cxa_atexit@plt+0x85b94> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stm sp, {r0, r9, lr} │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - mov fp, sl │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #28]! │ │ │ │ - ldr r4, [pc, #448] @ 92f50 <__cxa_atexit@plt+0x85c10> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r6, {r4, ip} │ │ │ │ - add r4, r6, #12 │ │ │ │ - stm r4, {r0, r3, r7, sl} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - ldr r4, [pc, #424] @ 92f54 <__cxa_atexit@plt+0x85c14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - stm sl, {r4, r9, ip} │ │ │ │ - add r4, r6, #48 @ 0x30 │ │ │ │ - stm r4, {r0, r3, r7, r8, lr} │ │ │ │ - sub lr, r2, #25 │ │ │ │ - mov r0, r5 │ │ │ │ - str lr, [r0, #36]! @ 0x24 │ │ │ │ - sub r3, r2, #59 @ 0x3b │ │ │ │ - str r3, [r0, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, r1 │ │ │ │ - bhi 92f24 <__cxa_atexit@plt+0x85be4> │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 92f18 <__cxa_atexit@plt+0x85bd8> │ │ │ │ - ldr r0, [pc, #376] @ 92f6c <__cxa_atexit@plt+0x85c2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #372] @ 92f70 <__cxa_atexit@plt+0x85c30> │ │ │ │ + ldr r3, [pc, #24] @ 8ec7c <__cxa_atexit@plt+0x8193c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #368] @ 92f74 <__cxa_atexit@plt+0x85c34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #364] @ 92f78 <__cxa_atexit@plt+0x85c38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ - sub r6, r2, #9 │ │ │ │ - sub r3, r2, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r5, #32] │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - add r9, r9, #2 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, fp │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r1, #36]! @ 0x24 │ │ │ │ - ldr r3, [r1, #-4] │ │ │ │ - str r3, [r1] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - sub ip, r1, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 92ee8 <__cxa_atexit@plt+0x85ba8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 92ef0 <__cxa_atexit@plt+0x85bb0> │ │ │ │ - ldr r0, [pc, #208] @ 92f5c <__cxa_atexit@plt+0x85c1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #204] @ 92f60 <__cxa_atexit@plt+0x85c20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #200] @ 92f64 <__cxa_atexit@plt+0x85c24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - sub r0, r2, #9 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - add r9, r8, #2 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [pc, #152] @ 92f68 <__cxa_atexit@plt+0x85c28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r2, r6 │ │ │ │ - b 92ef8 <__cxa_atexit@plt+0x85bb8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ 92f4c <__cxa_atexit@plt+0x85c0c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc478 <__cxa_atexit@plt+0x3ef138> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r2, pc, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8ecdc <__cxa_atexit@plt+0x8199c> │ │ │ │ + ldr r7, [pc, #112] @ 8ed10 <__cxa_atexit@plt+0x819d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ecfc <__cxa_atexit@plt+0x819bc> │ │ │ │ + ldr r7, [pc, #80] @ 8ed14 <__cxa_atexit@plt+0x819d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ecf0 <__cxa_atexit@plt+0x819b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r7, [pc, #56] @ 8ed1c <__cxa_atexit@plt+0x819dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 92f58 <__cxa_atexit@plt+0x85c18> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ed18 <__cxa_atexit@plt+0x819d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldmib sp, {r9, sl} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - bx r1 │ │ │ │ - orrseq r5, lr, #164, 14 @ 0x2900000 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - orrseq r5, lr, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0xffff7764 │ │ │ │ - @ instruction: 0xffff7428 │ │ │ │ - orrseq r5, lr, #248, 14 @ 0x3e00000 │ │ │ │ - orrseq r5, lr, #132, 10 @ 0x21000000 │ │ │ │ - @ instruction: 0xffff77fc │ │ │ │ - @ instruction: 0xffff74c0 │ │ │ │ - orrseq r5, lr, #144, 16 @ 0x900000 │ │ │ │ - orrseq r5, lr, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92fac <__cxa_atexit@plt+0x85c6c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 92fb4 <__cxa_atexit@plt+0x85c74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sl, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + orrseq r2, pc, #84, 18 @ 0x150000 │ │ │ │ + biceq lr, sl, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 8ed54 <__cxa_atexit@plt+0x81a14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8ed58 <__cxa_atexit@plt+0x81a18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sl, #184, 28 @ 0xb80 │ │ │ │ + biceq lr, sl, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9306c <__cxa_atexit@plt+0x85d2c> │ │ │ │ - ldr lr, [pc, #160] @ 93078 <__cxa_atexit@plt+0x85d38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi 8edf8 <__cxa_atexit@plt+0x81ab8> │ │ │ │ + ldr r3, [pc, #140] @ 8ee08 <__cxa_atexit@plt+0x81ac8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8eddc <__cxa_atexit@plt+0x81a9c> │ │ │ │ + ldr r7, [pc, #116] @ 8ee0c <__cxa_atexit@plt+0x81acc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 9307c <__cxa_atexit@plt+0x85d3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 93054 <__cxa_atexit@plt+0x85d14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 93080 <__cxa_atexit@plt+0x85d40> │ │ │ │ + beq 8edec <__cxa_atexit@plt+0x81aac> │ │ │ │ + ldr r1, [pc, #80] @ 8ee10 <__cxa_atexit@plt+0x81ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 93060 <__cxa_atexit@plt+0x85d20> │ │ │ │ - mov r7, r3 │ │ │ │ - b 930d0 <__cxa_atexit@plt+0x85d90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 8ee14 <__cxa_atexit@plt+0x81ad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, sl, #160, 22 @ 0x28000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 930c4 <__cxa_atexit@plt+0x85d84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r2, pc, #144, 16 @ 0x900000 │ │ │ │ + orrseq r2, pc, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8ee7c <__cxa_atexit@plt+0x81b3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 930bc <__cxa_atexit@plt+0x85d7c> │ │ │ │ - b 930d0 <__cxa_atexit@plt+0x85d90> │ │ │ │ + beq 8ee70 <__cxa_atexit@plt+0x81b30> │ │ │ │ + ldr r2, [pc, #44] @ 8ee80 <__cxa_atexit@plt+0x81b40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r2, pc, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8eeb0 <__cxa_atexit@plt+0x81b70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + orrseq r2, pc, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9316c <__cxa_atexit@plt+0x85e2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 93178 <__cxa_atexit@plt+0x85e38> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 93110 <__cxa_atexit@plt+0x85dd0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 9316c <__cxa_atexit@plt+0x85e2c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 93104 <__cxa_atexit@plt+0x85dc4> │ │ │ │ - bne 9316c <__cxa_atexit@plt+0x85e2c> │ │ │ │ - ldr r1, [pc, #88] @ 93188 <__cxa_atexit@plt+0x85e48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 9318c <__cxa_atexit@plt+0x85e4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + bne 8eef8 <__cxa_atexit@plt+0x81bb8> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8ef0c <__cxa_atexit@plt+0x81bcc> │ │ │ │ + ldr r7, [pc, #64] @ 8ef20 <__cxa_atexit@plt+0x81be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ef00 <__cxa_atexit@plt+0x81bc0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, sl, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 931fc <__cxa_atexit@plt+0x85ebc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 9320c <__cxa_atexit@plt+0x85ecc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #16] @ 8ef24 <__cxa_atexit@plt+0x81be4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - orrseq r5, lr, #184, 8 @ 0xb8000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 932d0 <__cxa_atexit@plt+0x85f90> │ │ │ │ - ldr lr, [pc, #164] @ 932d8 <__cxa_atexit@plt+0x85f98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #25] │ │ │ │ - ldr r0, [r7, #21] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 932b8 <__cxa_atexit@plt+0x85f78> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ 932dc <__cxa_atexit@plt+0x85f9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 932c8 <__cxa_atexit@plt+0x85f88> │ │ │ │ - b 93334 <__cxa_atexit@plt+0x85ff4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + orrseq r2, pc, #172, 14 @ 0x2b00000 │ │ │ │ + orrseq r2, pc, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ef70 <__cxa_atexit@plt+0x81c30> │ │ │ │ + ldr r7, [pc, #52] @ 8ef80 <__cxa_atexit@plt+0x81c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8ef64 <__cxa_atexit@plt+0x81c24> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8ef84 <__cxa_atexit@plt+0x81c44> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orrseq r5, lr, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r2, pc, #72, 14 @ 0x1200000 │ │ │ │ + orrseq r2, pc, #0, 14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 93324 <__cxa_atexit@plt+0x85fe4> │ │ │ │ - add r0, pc, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr ip, [pc, #476] @ 8f184 <__cxa_atexit@plt+0x81e44> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #472] @ 8f188 <__cxa_atexit@plt+0x81e48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #468] @ 8f18c <__cxa_atexit@plt+0x81e4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + and r1, r8, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 8f054 <__cxa_atexit@plt+0x81d14> │ │ │ │ + bic r1, r8, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r0, [r1, #-2] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 8f0d0 <__cxa_atexit@plt+0x81d90> │ │ │ │ + ldr r0, [r8, #1] │ │ │ │ + ldr r2, [r8, #5] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9331c <__cxa_atexit@plt+0x85fdc> │ │ │ │ - b 93334 <__cxa_atexit@plt+0x85ff4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8f150 <__cxa_atexit@plt+0x81e10> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r1, [r0, #-2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 8f080 <__cxa_atexit@plt+0x81d40> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f170 <__cxa_atexit@plt+0x81e30> │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + tst r8, #3 │ │ │ │ + bne 8efb8 <__cxa_atexit@plt+0x81c78> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orrseq r5, lr, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 93384 <__cxa_atexit@plt+0x86044> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 933b4 <__cxa_atexit@plt+0x86074> │ │ │ │ - ldr r2, [pc, #264] @ 93464 <__cxa_atexit@plt+0x86124> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 8f08c <__cxa_atexit@plt+0x81d4c> │ │ │ │ + ldr r3, [pc, #304] @ 8f194 <__cxa_atexit@plt+0x81e54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f168 <__cxa_atexit@plt+0x81e28> │ │ │ │ + b 8f380 <__cxa_atexit@plt+0x82040> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 8f0bc <__cxa_atexit@plt+0x81d7c> │ │ │ │ + b 8f13c <__cxa_atexit@plt+0x81dfc> │ │ │ │ + ldr r2, [pc, #252] @ 8f190 <__cxa_atexit@plt+0x81e50> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - tst r9, #3 │ │ │ │ - beq 93440 <__cxa_atexit@plt+0x86100> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - ldr r3, [pc, #196] @ 93450 <__cxa_atexit@plt+0x86110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 933e8 <__cxa_atexit@plt+0x860a8> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r7, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - bne 933f8 <__cxa_atexit@plt+0x860b8> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 8f15c <__cxa_atexit@plt+0x81e1c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 8f0bc <__cxa_atexit@plt+0x81d7c> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #232] @ 8f1ac <__cxa_atexit@plt+0x81e6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #200] @ 8f1a0 <__cxa_atexit@plt+0x81e60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r8, #1] │ │ │ │ + ldr r2, [r8, #5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r1, [r3, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 93404 <__cxa_atexit@plt+0x860c4> │ │ │ │ - ldr r2, [pc, #140] @ 93460 <__cxa_atexit@plt+0x86120> │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 8f15c <__cxa_atexit@plt+0x81e1c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 8f13c <__cxa_atexit@plt+0x81dfc> │ │ │ │ + ldr r2, [pc, #144] @ 8f1a4 <__cxa_atexit@plt+0x81e64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - bne 93370 <__cxa_atexit@plt+0x86030> │ │ │ │ - b 93440 <__cxa_atexit@plt+0x86100> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #140] @ 8f1a8 <__cxa_atexit@plt+0x81e68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc7a8 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + ldr r7, [pc, #84] @ 8f198 <__cxa_atexit@plt+0x81e58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 93454 <__cxa_atexit@plt+0x86114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9338c <__cxa_atexit@plt+0x8604c> │ │ │ │ - add r3, r5, #12 │ │ │ │ - bne 9342c <__cxa_atexit@plt+0x860ec> │ │ │ │ - ldr r2, [pc, #72] @ 9345c <__cxa_atexit@plt+0x8611c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r7, [pc, #36] @ 93458 <__cxa_atexit@plt+0x86118> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 8f19c <__cxa_atexit@plt+0x81e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - bne 9339c <__cxa_atexit@plt+0x8605c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - orrseq r5, lr, #100, 4 @ 0x40000006 │ │ │ │ - andeq r1, r0, sl, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #64, 4 │ │ │ │ - andeq r1, r0, sl, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r9, lsl #31 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + andeq r0, r0, r4, lsl #7 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + biceq lr, sl, #124, 26 @ 0x1f00 │ │ │ │ + orrseq r2, pc, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + orrseq r2, pc, #76, 10 @ 0x13000000 │ │ │ │ + biceq lr, sl, #248, 26 @ 0x3e00 │ │ │ │ + orrseq r2, pc, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 934f8 <__cxa_atexit@plt+0x861b8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8f1fc <__cxa_atexit@plt+0x81ebc> │ │ │ │ + ldr r3, [pc, #60] @ 8f214 <__cxa_atexit@plt+0x81ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 8f218 <__cxa_atexit@plt+0x81ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #36]! @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 934ec <__cxa_atexit@plt+0x861ac> │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3fc7a8 <__cxa_atexit@plt+0x3ef468> │ │ │ │ + ldr r7, [pc, #12] @ 8f210 <__cxa_atexit@plt+0x81ed0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orrseq r5, lr, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r9, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #176, 2 @ 0x2c │ │ │ │ - andeq r2, r0, r9, lsl #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r7, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #136, 2 @ 0x22 │ │ │ │ - andeq r2, r0, r9, lsl #27 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r7, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #96, 2 │ │ │ │ - andeq r2, r0, r9, lsl #27 │ │ │ │ + biceq lr, sl, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orrseq r2, pc, #136, 8 @ 0x88000000 │ │ │ │ + orrseq r2, pc, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r7, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b 8d6a4 <__cxa_atexit@plt+0x80364> │ │ │ │ - orrseq r5, lr, #84, 2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93630 <__cxa_atexit@plt+0x862f0> │ │ │ │ - ldr r3, [pc, #128] @ 93638 <__cxa_atexit@plt+0x862f8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f250 <__cxa_atexit@plt+0x81f10> │ │ │ │ + ldr r3, [pc, #36] @ 8f260 <__cxa_atexit@plt+0x81f20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 93618 <__cxa_atexit@plt+0x862d8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 9363c <__cxa_atexit@plt+0x862fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93628 <__cxa_atexit@plt+0x862e8> │ │ │ │ - b 93698 <__cxa_atexit@plt+0x86358> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq 8f258 <__cxa_atexit@plt+0x81f18> │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r5, lr, #172 @ 0xac │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + orrseq r2, pc, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 93688 <__cxa_atexit@plt+0x86348> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8f2a0 <__cxa_atexit@plt+0x81f60> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8f2e8 <__cxa_atexit@plt+0x81fa8> │ │ │ │ + ldr r7, [pc, #148] @ 8f328 <__cxa_atexit@plt+0x81fe8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #116] @ 8f31c <__cxa_atexit@plt+0x81fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f308 <__cxa_atexit@plt+0x81fc8> │ │ │ │ + ldr r7, [pc, #80] @ 8f320 <__cxa_atexit@plt+0x81fe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f2fc <__cxa_atexit@plt+0x81fbc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #40] @ 8f318 <__cxa_atexit@plt+0x81fd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8f324 <__cxa_atexit@plt+0x81fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sl, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + orrseq r2, pc, #176, 6 @ 0xc0000002 │ │ │ │ + biceq lr, sl, #40, 24 @ 0x2800 │ │ │ │ + orrseq r2, pc, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f360 <__cxa_atexit@plt+0x82020> │ │ │ │ + ldr r3, [pc, #36] @ 8f370 <__cxa_atexit@plt+0x82030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93680 <__cxa_atexit@plt+0x86340> │ │ │ │ - b 93698 <__cxa_atexit@plt+0x86358> │ │ │ │ + beq 8f368 <__cxa_atexit@plt+0x82028> │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r5, lr, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + orrseq r2, pc, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #28]! │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 937dc <__cxa_atexit@plt+0x8649c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 9384c <__cxa_atexit@plt+0x8650c> │ │ │ │ - str r0, [sp] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - mov sl, lr │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str r9, [sp, #12] │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r9, [pc, #444] @ 938c0 <__cxa_atexit@plt+0x86580> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - ldr r4, [pc, #400] @ 938c4 <__cxa_atexit@plt+0x86584> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r7, ip} │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - sub r0, r1, #59 @ 0x3b │ │ │ │ - sub r3, r1, #25 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - add r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 93898 <__cxa_atexit@plt+0x86558> │ │ │ │ - add r1, r6, #80 @ 0x50 │ │ │ │ - ldr r4, [sp] │ │ │ │ - cmp r4, r1 │ │ │ │ - bcc 9388c <__cxa_atexit@plt+0x8654c> │ │ │ │ - ldr r4, [pc, #336] @ 938dc <__cxa_atexit@plt+0x8659c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r2, [pc, #332] @ 938e0 <__cxa_atexit@plt+0x865a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #328] @ 938e4 <__cxa_atexit@plt+0x865a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #324] @ 938e8 <__cxa_atexit@plt+0x865a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - stm r6, {r2, r3, r4, r9} │ │ │ │ - sub r2, r1, #9 │ │ │ │ - sub r3, r1, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r9, lr, #2 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - str lr, [r5, #32] │ │ │ │ - add r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 9385c <__cxa_atexit@plt+0x8651c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc 93864 <__cxa_atexit@plt+0x86524> │ │ │ │ - ldr r2, [pc, #200] @ 938cc <__cxa_atexit@plt+0x8658c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #196] @ 938d0 <__cxa_atexit@plt+0x86590> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 8f3dc <__cxa_atexit@plt+0x8209c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f3f0 <__cxa_atexit@plt+0x820b0> │ │ │ │ + ldr r3, [pc, #140] @ 8f428 <__cxa_atexit@plt+0x820e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #192] @ 938d4 <__cxa_atexit@plt+0x86594> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #188] @ 938d8 <__cxa_atexit@plt+0x86598> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r6, {r3, r9} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - sub r2, r1, #9 │ │ │ │ - sub r3, r1, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r9, ip, #2 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - mov r1, r6 │ │ │ │ - b 9386c <__cxa_atexit@plt+0x8652c> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 938bc <__cxa_atexit@plt+0x8657c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f410 <__cxa_atexit@plt+0x820d0> │ │ │ │ + ldr r7, [pc, #104] @ 8f42c <__cxa_atexit@plt+0x820ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f404 <__cxa_atexit@plt+0x820c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8d048 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + ldr r7, [pc, #64] @ 8f424 <__cxa_atexit@plt+0x820e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8f420 <__cxa_atexit@plt+0x820e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8f430 <__cxa_atexit@plt+0x820f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sl, #196, 20 @ 0xc4000 │ │ │ │ + biceq lr, sl, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffdc80 │ │ │ │ + orrseq r2, pc, #116, 2 │ │ │ │ + orrseq r2, pc, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f468 <__cxa_atexit@plt+0x82128> │ │ │ │ + ldr r3, [pc, #36] @ 8f478 <__cxa_atexit@plt+0x82138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f470 <__cxa_atexit@plt+0x82130> │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 8f4a0 <__cxa_atexit@plt+0x82160> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r7, [pc, #12] @ 8f4b4 <__cxa_atexit@plt+0x82174> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sl, #20, 20 @ 0x14000 │ │ │ │ + orrseq r2, pc, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f558 <__cxa_atexit@plt+0x82218> │ │ │ │ + ldr r3, [pc, #140] @ 8f568 <__cxa_atexit@plt+0x82228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f53c <__cxa_atexit@plt+0x821fc> │ │ │ │ + ldr r7, [pc, #116] @ 8f56c <__cxa_atexit@plt+0x8222c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f54c <__cxa_atexit@plt+0x8220c> │ │ │ │ + ldr r1, [pc, #80] @ 8f570 <__cxa_atexit@plt+0x82230> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ 938c8 <__cxa_atexit@plt+0x86588> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8f574 <__cxa_atexit@plt+0x82234> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, lr, #48, 28 @ 0x300 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - orrseq r4, lr, #4, 28 @ 0x40 │ │ │ │ - @ instruction: 0xffff6dec │ │ │ │ - @ instruction: 0xffff6ab0 │ │ │ │ - orrseq r4, lr, #128, 28 @ 0x800 │ │ │ │ - orrseq r4, lr, #56, 24 @ 0x3800 │ │ │ │ - @ instruction: 0xffff6e64 │ │ │ │ - @ instruction: 0xffff6b28 │ │ │ │ - orrseq r4, lr, #248, 28 @ 0xf80 │ │ │ │ - orrseq r4, lr, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #180 @ 0xb4 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 93b28 <__cxa_atexit@plt+0x867e8> │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r1, [pc, #600] @ 93b7c <__cxa_atexit@plt+0x8683c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r2, pc, #104, 2 │ │ │ │ + orrseq r2, pc, #16, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8f5dc <__cxa_atexit@plt+0x8229c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #596] @ 93b80 <__cxa_atexit@plt+0x86840> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #592] @ 93b84 <__cxa_atexit@plt+0x86844> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f5d0 <__cxa_atexit@plt+0x82290> │ │ │ │ + ldr r2, [pc, #44] @ 8f5e0 <__cxa_atexit@plt+0x822a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r2, pc, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8f610 <__cxa_atexit@plt+0x822d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [pc, #588] @ 93b88 <__cxa_atexit@plt+0x86848> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r8, [r2, #12] │ │ │ │ - ldr lr, [pc, #580] @ 93b8c <__cxa_atexit@plt+0x8684c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r4, [pc, #576] @ 93b90 <__cxa_atexit@plt+0x86850> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - mov fp, r2 │ │ │ │ - str r0, [fp, #48]! @ 0x30 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r8, #16]! │ │ │ │ - str r9, [sp, #24] │ │ │ │ - mov r9, r2 │ │ │ │ - str r5, [r9, #24]! │ │ │ │ - mov r0, r2 │ │ │ │ - str lr, [r0, #4]! │ │ │ │ - ldr r3, [ip] │ │ │ │ - ldr r7, [ip, #8] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str sl, [r2, #52] @ 0x34 │ │ │ │ - str r3, [r2, #56] @ 0x38 │ │ │ │ - add lr, r2, #60 @ 0x3c │ │ │ │ - stm lr, {r0, r1, fp} │ │ │ │ - ldr r7, [pc, #500] @ 93b94 <__cxa_atexit@plt+0x86854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #72] @ 0x48 │ │ │ │ - str sl, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #480] @ 93b98 <__cxa_atexit@plt+0x86858> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - mov r1, r2 │ │ │ │ - str r4, [r1, #100]! @ 0x64 │ │ │ │ - str r9, [r1, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #456] @ 93b9c <__cxa_atexit@plt+0x8685c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ - sub r7, r6, #53 @ 0x35 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - sub r7, r6, #137 @ 0x89 │ │ │ │ - str r7, [r1, #76] @ 0x4c │ │ │ │ - sub lr, r6, #107 @ 0x6b │ │ │ │ - str r3, [r1, #80] @ 0x50 │ │ │ │ - mov r9, sl │ │ │ │ - sub sl, r6, #47 @ 0x2f │ │ │ │ - ldr r4, [ip, #4] │ │ │ │ - sub r5, r6, #113 @ 0x71 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str fp, [r1, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r1, #-20] @ 0xffffffec │ │ │ │ - str r0, [r1, #-16] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r0, [r1, #-12] │ │ │ │ - str r5, [r1, #-8] │ │ │ │ - str r3, [r1, #-4] │ │ │ │ - str lr, [r1, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #372] @ 93ba0 <__cxa_atexit@plt+0x86860> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r1, [r1, #44] @ 0x2c │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - str r3, [r1, #52] @ 0x34 │ │ │ │ - str lr, [r1, #56] @ 0x38 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r1, #60] @ 0x3c │ │ │ │ - str sl, [r1, #64] @ 0x40 │ │ │ │ - stmib r1, {r4, r9} │ │ │ │ - add r0, r1, #12 │ │ │ │ - stm r0, {r3, r8, lr} │ │ │ │ - ldr r7, [pc, #320] @ 93ba4 <__cxa_atexit@plt+0x86864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #24] │ │ │ │ - str r1, [r1, #28] │ │ │ │ - ldr r7, [pc, #308] @ 93ba8 <__cxa_atexit@plt+0x86868> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r2, pc, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8f648 <__cxa_atexit@plt+0x82308> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 8f694 <__cxa_atexit@plt+0x82354> │ │ │ │ + ldr r7, [pc, #192] @ 8f6fc <__cxa_atexit@plt+0x823bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #8]! │ │ │ │ + ldr r3, [r2, #-4] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f6b4 <__cxa_atexit@plt+0x82374> │ │ │ │ + ldr r7, [pc, #136] @ 8f6ec <__cxa_atexit@plt+0x823ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #32] │ │ │ │ - sub r7, r6, #37 @ 0x25 │ │ │ │ - stmib ip, {r7, sl} │ │ │ │ - sub sl, r6, #9 │ │ │ │ - sub r0, ip, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 93b50 <__cxa_atexit@plt+0x86810> │ │ │ │ - add r6, r2, #224 @ 0xe0 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 93b44 <__cxa_atexit@plt+0x86804> │ │ │ │ - ldr r7, [pc, #272] @ 93bb8 <__cxa_atexit@plt+0x86878> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f6cc <__cxa_atexit@plt+0x8238c> │ │ │ │ + ldr r7, [pc, #116] @ 8f6f0 <__cxa_atexit@plt+0x823b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #268] @ 93bbc <__cxa_atexit@plt+0x8687c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r0] │ │ │ │ - str r7, [r2, #184]! @ 0xb8 │ │ │ │ - ldr r7, [pc, #256] @ 93bc0 <__cxa_atexit@plt+0x86880> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8f6a8 <__cxa_atexit@plt+0x82368> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #76] @ 8f6e8 <__cxa_atexit@plt+0x823a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #113 @ 0x71 │ │ │ │ - add r7, r7, #256 @ 0x100 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #240] @ 93bc4 <__cxa_atexit@plt+0x86884> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add r4, r4, #1 │ │ │ │ - sub r3, r6, #26 │ │ │ │ - ldr r1, [pc, #228] @ 93bc8 <__cxa_atexit@plt+0x86888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r5, [pc, #224] @ 93bcc <__cxa_atexit@plt+0x8688c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r5, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - add r5, r2, #24 │ │ │ │ - stm r5, {r1, r3, r4} │ │ │ │ - str lr, [r2, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr sl, [sp, #24] │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r7, [pc, #132] @ 93bb4 <__cxa_atexit@plt+0x86874> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 8f6f8 <__cxa_atexit@plt+0x823b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #180 @ 0xb4 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - str r7, [r5, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #84] @ 93bac <__cxa_atexit@plt+0x8686c> │ │ │ │ + ldr r7, [pc, #32] @ 8f6f4 <__cxa_atexit@plt+0x823b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #80] @ 93bb0 <__cxa_atexit@plt+0x86870> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #113 @ 0x71 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [sp, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffb240 │ │ │ │ - @ instruction: 0xffffab5c │ │ │ │ - @ instruction: 0xffff9760 │ │ │ │ - @ instruction: 0xffff9d64 │ │ │ │ - @ instruction: 0xffff6f04 │ │ │ │ - @ instruction: 0xffffe074 │ │ │ │ - @ instruction: 0xffffd990 │ │ │ │ - @ instruction: 0xffffa024 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xfffff204 │ │ │ │ - @ instruction: 0xffffe2ac │ │ │ │ - @ instruction: 0xffffe5f0 │ │ │ │ - orrseq r4, lr, #248, 10 @ 0x3e000000 │ │ │ │ - biceq fp, sl, #64 @ 0x40 │ │ │ │ - orrseq r4, lr, #228, 22 @ 0x39000 │ │ │ │ - @ instruction: 0xfffe82b0 │ │ │ │ - @ instruction: 0xfffe8358 │ │ │ │ - biceq fp, sl, #224 @ 0xe0 │ │ │ │ - biceq fp, sl, #212 @ 0xd4 │ │ │ │ - biceq fp, sl, #184 @ 0xb8 │ │ │ │ - biceq fp, sl, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq lr, sl, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + orrseq r1, pc, #236, 30 @ 0x3b0 │ │ │ │ + orrseq r2, pc, #20 │ │ │ │ + biceq lr, sl, #172, 10 @ 0x2b000000 │ │ │ │ + orrseq r1, pc, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93c58 <__cxa_atexit@plt+0x86918> │ │ │ │ - ldr r2, [pc, #136] @ 93c74 <__cxa_atexit@plt+0x86934> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 8f760 <__cxa_atexit@plt+0x82420> │ │ │ │ + ldr r7, [pc, #108] @ 8f790 <__cxa_atexit@plt+0x82450> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 93c78 <__cxa_atexit@plt+0x86938> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93c4c <__cxa_atexit@plt+0x8690c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 93c60 <__cxa_atexit@plt+0x86920> │ │ │ │ - ldr r3, [pc, #88] @ 93c7c <__cxa_atexit@plt+0x8693c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 93c80 <__cxa_atexit@plt+0x86940> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f770 <__cxa_atexit@plt+0x82430> │ │ │ │ + ldr r7, [pc, #88] @ 8f794 <__cxa_atexit@plt+0x82454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8f754 <__cxa_atexit@plt+0x82414> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ 8f79c <__cxa_atexit@plt+0x8245c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 8f798 <__cxa_atexit@plt+0x82458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sl, sl, #160, 30 @ 0x280 │ │ │ │ - biceq sl, sl, #132, 30 @ 0x210 │ │ │ │ - biceq fp, sl, #52, 4 @ 0x40000003 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff854 │ │ │ │ + orrseq r1, pc, #72, 30 @ 0x120 │ │ │ │ + orrseq r1, pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93ccc <__cxa_atexit@plt+0x8698c> │ │ │ │ - ldr r2, [pc, #48] @ 93cd8 <__cxa_atexit@plt+0x86998> │ │ │ │ + ldr r2, [pc, #36] @ 8f7d4 <__cxa_atexit@plt+0x82494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ 8f7d8 <__cxa_atexit@plt+0x82498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 93cdc <__cxa_atexit@plt+0x8699c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, sl, #0, 30 │ │ │ │ - biceq fp, sl, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93d38 <__cxa_atexit@plt+0x869f8> │ │ │ │ - ldr lr, [pc, #68] @ 93d40 <__cxa_atexit@plt+0x86a00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 93d44 <__cxa_atexit@plt+0x86a04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 93d28 <__cxa_atexit@plt+0x869e8> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + biceq lr, sl, #12, 8 @ 0xc000000 │ │ │ │ + biceq lr, sl, #48, 8 @ 0x30000000 │ │ │ │ + orrseq r1, pc, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f878 <__cxa_atexit@plt+0x82538> │ │ │ │ + ldr r3, [pc, #136] @ 8f888 <__cxa_atexit@plt+0x82548> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8f85c <__cxa_atexit@plt+0x8251c> │ │ │ │ + ldr r7, [pc, #112] @ 8f88c <__cxa_atexit@plt+0x8254c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f86c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r2, [pc, #76] @ 8f890 <__cxa_atexit@plt+0x82550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 8f894 <__cxa_atexit@plt+0x82554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sl, sl, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + orrseq r1, pc, #88, 28 @ 0x580 │ │ │ │ + orrseq r1, pc, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8f8fc <__cxa_atexit@plt+0x825bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f8f0 <__cxa_atexit@plt+0x825b0> │ │ │ │ + ldr r2, [pc, #44] @ 8f900 <__cxa_atexit@plt+0x825c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r1, pc, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8f930 <__cxa_atexit@plt+0x825f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r1, pc, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8f968 <__cxa_atexit@plt+0x82628> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 8f9a8 <__cxa_atexit@plt+0x82668> │ │ │ │ + ldr r7, [pc, #144] @ 8f9ec <__cxa_atexit@plt+0x826ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ 8f9e0 <__cxa_atexit@plt+0x826a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f9c8 <__cxa_atexit@plt+0x82688> │ │ │ │ + ldr r7, [pc, #80] @ 8f9e4 <__cxa_atexit@plt+0x826a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f9bc <__cxa_atexit@plt+0x8267c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #44] @ 8f9dc <__cxa_atexit@plt+0x8269c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 8f9e8 <__cxa_atexit@plt+0x826a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq lr, sl, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff5fc │ │ │ │ + orrseq r1, pc, #240, 24 @ 0xf000 │ │ │ │ + biceq lr, sl, #96, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 8fa24 <__cxa_atexit@plt+0x826e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8fa28 <__cxa_atexit@plt+0x826e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93dcc <__cxa_atexit@plt+0x86a8c> │ │ │ │ - ldr r3, [pc, #88] @ 93dd4 <__cxa_atexit@plt+0x86a94> │ │ │ │ + biceq lr, sl, #232, 2 @ 0x3a │ │ │ │ + biceq lr, sl, #180, 2 @ 0x2d │ │ │ │ + orrseq r1, pc, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8fad0 <__cxa_atexit@plt+0x82790> │ │ │ │ + ldr r3, [pc, #144] @ 8fae0 <__cxa_atexit@plt+0x827a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 93db4 <__cxa_atexit@plt+0x86a74> │ │ │ │ - ldr r3, [pc, #60] @ 93dd8 <__cxa_atexit@plt+0x86a98> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8fab4 <__cxa_atexit@plt+0x82774> │ │ │ │ + ldr r7, [pc, #120] @ 8fae4 <__cxa_atexit@plt+0x827a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fac4 <__cxa_atexit@plt+0x82784> │ │ │ │ + ldr r3, [pc, #76] @ 8fae8 <__cxa_atexit@plt+0x827a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93dc4 <__cxa_atexit@plt+0x86a84> │ │ │ │ - b 93e18 <__cxa_atexit@plt+0x86ad8> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8faec <__cxa_atexit@plt+0x827ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 93e0c <__cxa_atexit@plt+0x86acc> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orrseq r1, pc, #8, 24 @ 0x800 │ │ │ │ + orrseq r1, pc, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 8fb5c <__cxa_atexit@plt+0x8281c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fb50 <__cxa_atexit@plt+0x82810> │ │ │ │ + ldr r3, [pc, #44] @ 8fb60 <__cxa_atexit@plt+0x82820> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 93e04 <__cxa_atexit@plt+0x86ac4> │ │ │ │ - b 93e18 <__cxa_atexit@plt+0x86ad8> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orrseq r1, pc, #36, 22 @ 0x9000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8fb94 <__cxa_atexit@plt+0x82854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ + orrseq r1, pc, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8fbc4 <__cxa_atexit@plt+0x82884> │ │ │ │ + cmp r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 8fc24 <__cxa_atexit@plt+0x828e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8fc10 <__cxa_atexit@plt+0x828d0> │ │ │ │ + ldr r7, [pc, #56] @ 8fc28 <__cxa_atexit@plt+0x828e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8fc04 <__cxa_atexit@plt+0x828c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8fc2c <__cxa_atexit@plt+0x828ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff3a0 │ │ │ │ + orrseq r1, pc, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 93e74 <__cxa_atexit@plt+0x86b34> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 93eac <__cxa_atexit@plt+0x86b6c> │ │ │ │ - ldr r3, [pc, #124] @ 93ecc <__cxa_atexit@plt+0x86b8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 93ed0 <__cxa_atexit@plt+0x86b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - b 93ea0 <__cxa_atexit@plt+0x86b60> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 93eb4 <__cxa_atexit@plt+0x86b74> │ │ │ │ - ldr r3, [pc, #60] @ 93ec4 <__cxa_atexit@plt+0x86b84> │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + orrseq r1, pc, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r7 │ │ │ │ + b 8f4c8 <__cxa_atexit@plt+0x82188> │ │ │ │ + orrseq r1, pc, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8fd14 <__cxa_atexit@plt+0x829d4> │ │ │ │ + ldr r3, [pc, #140] @ 8fd24 <__cxa_atexit@plt+0x829e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 93ec8 <__cxa_atexit@plt+0x86b88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #24 │ │ │ │ - b 93eb8 <__cxa_atexit@plt+0x86b78> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - biceq sl, sl, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq sl, sl, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 93f5c <__cxa_atexit@plt+0x86c1c> │ │ │ │ - ldr r2, [pc, #136] @ 93f78 <__cxa_atexit@plt+0x86c38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 93f7c <__cxa_atexit@plt+0x86c3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8fcf8 <__cxa_atexit@plt+0x829b8> │ │ │ │ + ldr r7, [pc, #116] @ 8fd28 <__cxa_atexit@plt+0x829e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 93f50 <__cxa_atexit@plt+0x86c10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 93f64 <__cxa_atexit@plt+0x86c24> │ │ │ │ - ldr r3, [pc, #88] @ 93f80 <__cxa_atexit@plt+0x86c40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 93f84 <__cxa_atexit@plt+0x86c44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 8fd08 <__cxa_atexit@plt+0x829c8> │ │ │ │ + ldr r1, [pc, #80] @ 8fd2c <__cxa_atexit@plt+0x829ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 8fd30 <__cxa_atexit@plt+0x829f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orrseq r1, pc, #212, 18 @ 0x350000 │ │ │ │ + orrseq r1, pc, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ 8fd98 <__cxa_atexit@plt+0x82a58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8fd8c <__cxa_atexit@plt+0x82a4c> │ │ │ │ + ldr r2, [pc, #44] @ 8fd9c <__cxa_atexit@plt+0x82a5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sl, sl, #156, 24 @ 0x9c00 │ │ │ │ - biceq sl, sl, #128, 24 @ 0x8000 │ │ │ │ - biceq sl, sl, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93fd0 <__cxa_atexit@plt+0x86c90> │ │ │ │ - ldr r2, [pc, #48] @ 93fdc <__cxa_atexit@plt+0x86c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 93fe0 <__cxa_atexit@plt+0x86ca0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, sl, #252, 22 @ 0x3f000 │ │ │ │ - biceq sl, sl, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orrseq r1, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9403c <__cxa_atexit@plt+0x86cfc> │ │ │ │ - ldr lr, [pc, #68] @ 94044 <__cxa_atexit@plt+0x86d04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 94048 <__cxa_atexit@plt+0x86d08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 9402c <__cxa_atexit@plt+0x86cec> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 8fdcc <__cxa_atexit@plt+0x82a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orrseq r1, pc, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 8fe04 <__cxa_atexit@plt+0x82ac4> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 8fe44 <__cxa_atexit@plt+0x82b04> │ │ │ │ + ldr r7, [pc, #144] @ 8fe88 <__cxa_atexit@plt+0x82b48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #112] @ 8fe7c <__cxa_atexit@plt+0x82b3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8fe64 <__cxa_atexit@plt+0x82b24> │ │ │ │ + ldr r7, [pc, #80] @ 8fe80 <__cxa_atexit@plt+0x82b40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8fe58 <__cxa_atexit@plt+0x82b18> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #44] @ 8fe78 <__cxa_atexit@plt+0x82b38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sl, sl, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #24] @ 8fe84 <__cxa_atexit@plt+0x82b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq sp, sl, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff160 │ │ │ │ + orrseq r1, pc, #84, 16 @ 0x540000 │ │ │ │ + biceq sp, sl, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 8fec0 <__cxa_atexit@plt+0x82b80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 8fec4 <__cxa_atexit@plt+0x82b84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 940d0 <__cxa_atexit@plt+0x86d90> │ │ │ │ - ldr r3, [pc, #88] @ 940d8 <__cxa_atexit@plt+0x86d98> │ │ │ │ + biceq sp, sl, #76, 26 @ 0x1300 │ │ │ │ + biceq sp, sl, #24, 26 @ 0x600 │ │ │ │ + orrseq r1, pc, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ff6c <__cxa_atexit@plt+0x82c2c> │ │ │ │ + ldr r3, [pc, #144] @ 8ff7c <__cxa_atexit@plt+0x82c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 940b8 <__cxa_atexit@plt+0x86d78> │ │ │ │ - ldr r3, [pc, #60] @ 940dc <__cxa_atexit@plt+0x86d9c> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8ff50 <__cxa_atexit@plt+0x82c10> │ │ │ │ + ldr r7, [pc, #120] @ 8ff80 <__cxa_atexit@plt+0x82c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ff60 <__cxa_atexit@plt+0x82c20> │ │ │ │ + ldr r3, [pc, #76] @ 8ff84 <__cxa_atexit@plt+0x82c44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 940c8 <__cxa_atexit@plt+0x86d88> │ │ │ │ - b 9411c <__cxa_atexit@plt+0x86ddc> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ff88 <__cxa_atexit@plt+0x82c48> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 94110 <__cxa_atexit@plt+0x86dd0> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orrseq r1, pc, #132, 14 @ 0x2100000 │ │ │ │ + orrseq r1, pc, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ 8fff8 <__cxa_atexit@plt+0x82cb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ffec <__cxa_atexit@plt+0x82cac> │ │ │ │ + ldr r3, [pc, #44] @ 8fffc <__cxa_atexit@plt+0x82cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94108 <__cxa_atexit@plt+0x86dc8> │ │ │ │ - b 9411c <__cxa_atexit@plt+0x86ddc> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orrseq r1, pc, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 90030 <__cxa_atexit@plt+0x82cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3fc590 <__cxa_atexit@plt+0x3ef250> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ + orrseq r1, pc, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 90060 <__cxa_atexit@plt+0x82d20> │ │ │ │ + cmp r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 900c0 <__cxa_atexit@plt+0x82d80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 900ac <__cxa_atexit@plt+0x82d6c> │ │ │ │ + ldr r7, [pc, #56] @ 900c4 <__cxa_atexit@plt+0x82d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 900a0 <__cxa_atexit@plt+0x82d60> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 900c8 <__cxa_atexit@plt+0x82d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffef04 │ │ │ │ + orrseq r1, pc, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 94178 <__cxa_atexit@plt+0x86e38> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 941b0 <__cxa_atexit@plt+0x86e70> │ │ │ │ - ldr r3, [pc, #124] @ 941d0 <__cxa_atexit@plt+0x86e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 941d4 <__cxa_atexit@plt+0x86e94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - b 941a4 <__cxa_atexit@plt+0x86e64> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 941b8 <__cxa_atexit@plt+0x86e78> │ │ │ │ - ldr r3, [pc, #60] @ 941c8 <__cxa_atexit@plt+0x86e88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 941cc <__cxa_atexit@plt+0x86e8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r7, #24 │ │ │ │ - b 941bc <__cxa_atexit@plt+0x86e7c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - biceq sl, sl, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq sl, sl, #72, 22 @ 0x12000 │ │ │ │ - orrseq r4, lr, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + orrseq r1, pc, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94230 <__cxa_atexit@plt+0x86ef0> │ │ │ │ - ldr r2, [pc, #68] @ 94248 <__cxa_atexit@plt+0x86f08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 9424c <__cxa_atexit@plt+0x86f0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - sub sl, r6, #1 │ │ │ │ - b 938f8 <__cxa_atexit@plt+0x865b8> │ │ │ │ - ldr r7, [pc, #24] @ 94250 <__cxa_atexit@plt+0x86f10> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90150 <__cxa_atexit@plt+0x82e10> │ │ │ │ + ldr r7, [pc, #96] @ 90174 <__cxa_atexit@plt+0x82e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90160 <__cxa_atexit@plt+0x82e20> │ │ │ │ + ldr r7, [pc, #76] @ 90178 <__cxa_atexit@plt+0x82e38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90144 <__cxa_atexit@plt+0x82e04> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 90180 <__cxa_atexit@plt+0x82e40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - orrseq r4, lr, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 942a4 <__cxa_atexit@plt+0x86f64> │ │ │ │ - ldr r2, [pc, #60] @ 942ac <__cxa_atexit@plt+0x86f6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 942b0 <__cxa_atexit@plt+0x86f70> │ │ │ │ + ldr r7, [pc, #20] @ 9017c <__cxa_atexit@plt+0x82e3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffee64 │ │ │ │ + orrseq r1, pc, #88, 10 @ 0x16000000 │ │ │ │ + orrseq r1, pc, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 901b8 <__cxa_atexit@plt+0x82e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 94298 <__cxa_atexit@plt+0x86f58> │ │ │ │ - mov r7, r3 │ │ │ │ - b 942bc <__cxa_atexit@plt+0x86f7c> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #32] @ 901bc <__cxa_atexit@plt+0x82e7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq sp, sl, #84, 20 @ 0x54000 │ │ │ │ + biceq sp, sl, #32, 20 @ 0x20000 │ │ │ │ + orrseq r1, pc, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90220 <__cxa_atexit@plt+0x82ee0> │ │ │ │ + ldr r7, [pc, #108] @ 90250 <__cxa_atexit@plt+0x82f10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90230 <__cxa_atexit@plt+0x82ef0> │ │ │ │ + ldr r7, [pc, #88] @ 90254 <__cxa_atexit@plt+0x82f14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 90214 <__cxa_atexit@plt+0x82ed4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sl, sl, #20, 18 @ 0x50000 │ │ │ │ + ldr r7, [pc, #52] @ 9025c <__cxa_atexit@plt+0x82f1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 90240 <__cxa_atexit@plt+0x82f00> │ │ │ │ + ldr r7, [pc, #32] @ 90258 <__cxa_atexit@plt+0x82f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0xffffed94 │ │ │ │ + orrseq r1, pc, #136, 8 @ 0x88000000 │ │ │ │ + orrseq r1, pc, #216, 8 @ 0xd8000000 │ │ │ │ + orrseq r1, pc, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 902a8 <__cxa_atexit@plt+0x82f68> │ │ │ │ + ldr r7, [pc, #52] @ 902b8 <__cxa_atexit@plt+0x82f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9029c <__cxa_atexit@plt+0x82f5c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 902bc <__cxa_atexit@plt+0x82f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r1, pc, #112, 8 @ 0x70000000 │ │ │ │ + orrseq r1, pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ 94334 <__cxa_atexit@plt+0x86ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 902fc <__cxa_atexit@plt+0x82fbc> │ │ │ │ + ldr r2, [pc, #164] @ 9038c <__cxa_atexit@plt+0x8304c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9431c <__cxa_atexit@plt+0x86fdc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 94338 <__cxa_atexit@plt+0x86ff8> │ │ │ │ + beq 90378 <__cxa_atexit@plt+0x83038> │ │ │ │ + b 9039c <__cxa_atexit@plt+0x8305c> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #116] @ 90380 <__cxa_atexit@plt+0x83040> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 94328 <__cxa_atexit@plt+0x86fe8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94388 <__cxa_atexit@plt+0x87048> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 90340 <__cxa_atexit@plt+0x83000> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9034c <__cxa_atexit@plt+0x8300c> │ │ │ │ + ldr r7, [pc, #84] @ 90388 <__cxa_atexit@plt+0x83048> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r3, [pc, #48] @ 90384 <__cxa_atexit@plt+0x83044> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 9437c <__cxa_atexit@plt+0x8703c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 94374 <__cxa_atexit@plt+0x87034> │ │ │ │ - b 94388 <__cxa_atexit@plt+0x87048> │ │ │ │ + beq 90378 <__cxa_atexit@plt+0x83038> │ │ │ │ + b 904d0 <__cxa_atexit@plt+0x83190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + biceq sp, sl, #136, 16 @ 0x880000 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + orrseq r1, pc, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943a4 <__cxa_atexit@plt+0x87064> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 94410 <__cxa_atexit@plt+0x870d0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 943f8 <__cxa_atexit@plt+0x870b8> │ │ │ │ - ldr r7, [pc, #84] @ 94424 <__cxa_atexit@plt+0x870e4> │ │ │ │ + bne 903f4 <__cxa_atexit@plt+0x830b4> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90414 <__cxa_atexit@plt+0x830d4> │ │ │ │ + ldr r7, [pc, #132] @ 90448 <__cxa_atexit@plt+0x83108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9042c <__cxa_atexit@plt+0x830ec> │ │ │ │ + ldr r7, [pc, #112] @ 9044c <__cxa_atexit@plt+0x8310c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 90408 <__cxa_atexit@plt+0x830c8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #92] @ 90458 <__cxa_atexit@plt+0x83118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ 94428 <__cxa_atexit@plt+0x870e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bne 9439c <__cxa_atexit@plt+0x8705c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 9439c <__cxa_atexit@plt+0x8705c> │ │ │ │ - b 943c8 <__cxa_atexit@plt+0x87088> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - biceq sl, sl, #216, 14 @ 0x3600000 │ │ │ │ - biceq sl, sl, #144, 20 @ 0x90000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 94474 <__cxa_atexit@plt+0x87134> │ │ │ │ - ldr r2, [pc, #48] @ 94484 <__cxa_atexit@plt+0x87144> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 90454 <__cxa_atexit@plt+0x83114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 90450 <__cxa_atexit@plt+0x83110> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - orrseq r4, lr, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 94544 <__cxa_atexit@plt+0x87204> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9454c <__cxa_atexit@plt+0x8720c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #196] @ 9458c <__cxa_atexit@plt+0x8724c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r2, #19 │ │ │ │ - sub r2, r2, #11 │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - ldr r0, [pc, #180] @ 94590 <__cxa_atexit@plt+0x87250> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ + @ instruction: 0xfffff3e0 │ │ │ │ + @ instruction: 0xffffebb4 │ │ │ │ + orrseq r1, pc, #140, 4 @ 0xc0000008 │ │ │ │ + orrseq r1, pc, #180, 4 @ 0x4000000b │ │ │ │ + biceq sp, sl, #236, 14 @ 0x3b00000 │ │ │ │ + orrseq r1, pc, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90488 <__cxa_atexit@plt+0x83148> │ │ │ │ + ldr r7, [pc, #68] @ 904c0 <__cxa_atexit@plt+0x83180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 904bc <__cxa_atexit@plt+0x8317c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 904b4 <__cxa_atexit@plt+0x83174> │ │ │ │ + b 904d0 <__cxa_atexit@plt+0x83190> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq sp, sl, #64, 14 @ 0x1000000 │ │ │ │ + orrseq r1, pc, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90518 <__cxa_atexit@plt+0x831d8> │ │ │ │ + ldr r3, [pc, #120] @ 90568 <__cxa_atexit@plt+0x83228> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 94568 <__cxa_atexit@plt+0x87228> │ │ │ │ - ldr r3, [pc, #144] @ 9459c <__cxa_atexit@plt+0x8725c> │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 9053c <__cxa_atexit@plt+0x831fc> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 90534 <__cxa_atexit@plt+0x831f4> │ │ │ │ + ldr r7, [pc, #96] @ 9056c <__cxa_atexit@plt+0x8322c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #64] @ 90560 <__cxa_atexit@plt+0x83220> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #140] @ 945a0 <__cxa_atexit@plt+0x87260> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r2, #9 │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - sub sl, r2, #1 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 938f8 <__cxa_atexit@plt+0x865b8> │ │ │ │ - mov r2, r6 │ │ │ │ - b 94554 <__cxa_atexit@plt+0x87214> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 94598 <__cxa_atexit@plt+0x87258> │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 9054c <__cxa_atexit@plt+0x8320c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 9053c <__cxa_atexit@plt+0x831fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8f4c8 <__cxa_atexit@plt+0x82188> │ │ │ │ + ldr r7, [pc, #16] @ 90564 <__cxa_atexit@plt+0x83224> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq sp, sl, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq sp, sl, #220, 12 @ 0xdc00000 │ │ │ │ + orrseq r1, pc, #80, 2 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 90598 <__cxa_atexit@plt+0x83258> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8f4c8 <__cxa_atexit@plt+0x82188> │ │ │ │ + ldr r7, [pc, #12] @ 905ac <__cxa_atexit@plt+0x8326c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + biceq sp, sl, #72, 12 @ 0x4800000 │ │ │ │ + orrseq r1, pc, #16, 2 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 905dc <__cxa_atexit@plt+0x8329c> │ │ │ │ + ldr r7, [pc, #28] @ 905ec <__cxa_atexit@plt+0x832ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8f4c8 <__cxa_atexit@plt+0x82188> │ │ │ │ + biceq sp, sl, #236, 10 @ 0x3b000000 │ │ │ │ + orrseq r1, pc, #36, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90650 <__cxa_atexit@plt+0x83310> │ │ │ │ + ldr r7, [pc, #108] @ 90680 <__cxa_atexit@plt+0x83340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90660 <__cxa_atexit@plt+0x83320> │ │ │ │ + ldr r7, [pc, #88] @ 90684 <__cxa_atexit@plt+0x83344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 90644 <__cxa_atexit@plt+0x83304> │ │ │ │ + mov r7, r9 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 9068c <__cxa_atexit@plt+0x8334c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 94594 <__cxa_atexit@plt+0x87254> │ │ │ │ + ldr r7, [pc, #32] @ 90688 <__cxa_atexit@plt+0x83348> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, sl, #216, 14 @ 0x3600000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - orrseq r4, lr, #188, 2 @ 0x2f │ │ │ │ - orrseq r4, lr, #216, 2 @ 0x36 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 945d4 <__cxa_atexit@plt+0x87294> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 945dc <__cxa_atexit@plt+0x8729c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + orrseq r1, pc, #184 @ 0xb8 │ │ │ │ + orrseq r1, pc, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 906c4 <__cxa_atexit@plt+0x83384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #32] @ 906c8 <__cxa_atexit@plt+0x83388> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, sl, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + biceq sp, sl, #72, 10 @ 0x12000000 │ │ │ │ + biceq sp, sl, #20, 10 @ 0x5000000 │ │ │ │ + orrseq r1, pc, #72 @ 0x48 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9072c <__cxa_atexit@plt+0x833ec> │ │ │ │ + ldr r7, [pc, #108] @ 9075c <__cxa_atexit@plt+0x8341c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94694 <__cxa_atexit@plt+0x87354> │ │ │ │ - ldr lr, [pc, #160] @ 946a0 <__cxa_atexit@plt+0x87360> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 946a4 <__cxa_atexit@plt+0x87364> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9467c <__cxa_atexit@plt+0x8733c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 946a8 <__cxa_atexit@plt+0x87368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 94688 <__cxa_atexit@plt+0x87348> │ │ │ │ - mov r7, r3 │ │ │ │ - b 946f8 <__cxa_atexit@plt+0x873b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 9073c <__cxa_atexit@plt+0x833fc> │ │ │ │ + ldr r7, [pc, #88] @ 90760 <__cxa_atexit@plt+0x83420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 90720 <__cxa_atexit@plt+0x833e0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ 90768 <__cxa_atexit@plt+0x83428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #32] @ 90764 <__cxa_atexit@plt+0x83424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, sl, #120, 10 @ 0x1e000000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + orrseq r0, pc, #220, 30 @ 0x370 │ │ │ │ + orrseq r0, pc, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 946ec <__cxa_atexit@plt+0x873ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 946e4 <__cxa_atexit@plt+0x873a4> │ │ │ │ - b 946f8 <__cxa_atexit@plt+0x873b8> │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 94794 <__cxa_atexit@plt+0x87454> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 947a0 <__cxa_atexit@plt+0x87460> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 94738 <__cxa_atexit@plt+0x873f8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + orrseq r0, pc, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 907f8 <__cxa_atexit@plt+0x834b8> │ │ │ │ + ldr r7, [pc, #96] @ 9081c <__cxa_atexit@plt+0x834dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90808 <__cxa_atexit@plt+0x834c8> │ │ │ │ + ldr r7, [pc, #76] @ 90820 <__cxa_atexit@plt+0x834e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 907ec <__cxa_atexit@plt+0x834ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bne 94794 <__cxa_atexit@plt+0x87454> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 9472c <__cxa_atexit@plt+0x873ec> │ │ │ │ - bne 94794 <__cxa_atexit@plt+0x87454> │ │ │ │ - ldr r1, [pc, #88] @ 947b0 <__cxa_atexit@plt+0x87470> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 947b4 <__cxa_atexit@plt+0x87474> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #40] @ 90828 <__cxa_atexit@plt+0x834e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ 90824 <__cxa_atexit@plt+0x834e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, sl, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94830 <__cxa_atexit@plt+0x874f0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 94840 <__cxa_atexit@plt+0x87500> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + orrseq r0, pc, #16, 30 @ 0x40 │ │ │ │ + orrseq r0, pc, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 90860 <__cxa_atexit@plt+0x83520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 90864 <__cxa_atexit@plt+0x83524> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + biceq sp, sl, #172, 6 @ 0xb0000002 │ │ │ │ + biceq sp, sl, #120, 6 @ 0xe0000001 │ │ │ │ + orrseq r0, pc, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 908b0 <__cxa_atexit@plt+0x83570> │ │ │ │ + ldr r7, [pc, #64] @ 908cc <__cxa_atexit@plt+0x8358c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 908a4 <__cxa_atexit@plt+0x83564> │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 908d0 <__cxa_atexit@plt+0x83590> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r3, lr, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + orrseq r0, pc, #104, 28 @ 0x680 │ │ │ │ + orrseq r0, pc, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 948e0 <__cxa_atexit@plt+0x875a0> │ │ │ │ - ldr r3, [pc, #128] @ 948e8 <__cxa_atexit@plt+0x875a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 948c8 <__cxa_atexit@plt+0x87588> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 948ec <__cxa_atexit@plt+0x875ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 948d8 <__cxa_atexit@plt+0x87598> │ │ │ │ - b 94948 <__cxa_atexit@plt+0x87608> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + bhi 90934 <__cxa_atexit@plt+0x835f4> │ │ │ │ + ldr r7, [pc, #108] @ 90964 <__cxa_atexit@plt+0x83624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90944 <__cxa_atexit@plt+0x83604> │ │ │ │ + ldr r7, [pc, #88] @ 90968 <__cxa_atexit@plt+0x83628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 90928 <__cxa_atexit@plt+0x835e8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 902cc <__cxa_atexit@plt+0x82f8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 90970 <__cxa_atexit@plt+0x83630> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 9096c <__cxa_atexit@plt+0x8362c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r3, lr, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 94938 <__cxa_atexit@plt+0x875f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94930 <__cxa_atexit@plt+0x875f0> │ │ │ │ - b 94948 <__cxa_atexit@plt+0x87608> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + orrseq r0, pc, #212, 26 @ 0x3500 │ │ │ │ + orrseq r0, pc, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r3, lr, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #32]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 949e4 <__cxa_atexit@plt+0x876a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 949f0 <__cxa_atexit@plt+0x876b0> │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - sub ip, r2, #25 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - ldmib r3, {r0, ip} │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - ldr r3, [r3, #16] │ │ │ │ - ldr sl, [pc, #84] @ 94a04 <__cxa_atexit@plt+0x876c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str fp, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 94498 <__cxa_atexit@plt+0x87158> │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - b 94498 <__cxa_atexit@plt+0x87158> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + orrseq r0, pc, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94a38 <__cxa_atexit@plt+0x876f8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 94a40 <__cxa_atexit@plt+0x87700> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 90a00 <__cxa_atexit@plt+0x836c0> │ │ │ │ + ldr r7, [pc, #96] @ 90a24 <__cxa_atexit@plt+0x836e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90a10 <__cxa_atexit@plt+0x836d0> │ │ │ │ + ldr r7, [pc, #76] @ 90a28 <__cxa_atexit@plt+0x836e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 909f4 <__cxa_atexit@plt+0x836b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 90a30 <__cxa_atexit@plt+0x836f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 90a2c <__cxa_atexit@plt+0x836ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, sl, #108, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94af8 <__cxa_atexit@plt+0x877b8> │ │ │ │ - ldr lr, [pc, #160] @ 94b04 <__cxa_atexit@plt+0x877c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 94b08 <__cxa_atexit@plt+0x877c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe5b4 │ │ │ │ + orrseq r0, pc, #168, 24 @ 0xa800 │ │ │ │ + orrseq r0, pc, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 90a68 <__cxa_atexit@plt+0x83728> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 90a6c <__cxa_atexit@plt+0x8372c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 94ae0 <__cxa_atexit@plt+0x877a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 94b0c <__cxa_atexit@plt+0x877cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 94aec <__cxa_atexit@plt+0x877ac> │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 94b5c <__cxa_atexit@plt+0x8781c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + biceq sp, sl, #120, 2 │ │ │ │ + biceq sp, sl, #156, 2 @ 0x27 │ │ │ │ + orrseq r0, pc, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90ad0 <__cxa_atexit@plt+0x83790> │ │ │ │ + ldr r7, [pc, #96] @ 90af4 <__cxa_atexit@plt+0x837b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90ae0 <__cxa_atexit@plt+0x837a0> │ │ │ │ + ldr r7, [pc, #76] @ 90af8 <__cxa_atexit@plt+0x837b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90ac4 <__cxa_atexit@plt+0x83784> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ 90b00 <__cxa_atexit@plt+0x837c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, sl, #20, 2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r7, [pc, #20] @ 90afc <__cxa_atexit@plt+0x837bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe4e4 │ │ │ │ + orrseq r0, pc, #216, 22 @ 0x36000 │ │ │ │ + orrseq r0, pc, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 94b50 <__cxa_atexit@plt+0x87810> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ - beq 94b48 <__cxa_atexit@plt+0x87808> │ │ │ │ - b 94b5c <__cxa_atexit@plt+0x8781c> │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 94bf8 <__cxa_atexit@plt+0x878b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 94c04 <__cxa_atexit@plt+0x878c4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 94b9c <__cxa_atexit@plt+0x8785c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne 94bf8 <__cxa_atexit@plt+0x878b8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 94b90 <__cxa_atexit@plt+0x87850> │ │ │ │ - bne 94bf8 <__cxa_atexit@plt+0x878b8> │ │ │ │ - ldr r1, [pc, #88] @ 94c14 <__cxa_atexit@plt+0x878d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 94c18 <__cxa_atexit@plt+0x878d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + orrseq r0, pc, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90b90 <__cxa_atexit@plt+0x83850> │ │ │ │ + ldr r7, [pc, #96] @ 90bb4 <__cxa_atexit@plt+0x83874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90ba0 <__cxa_atexit@plt+0x83860> │ │ │ │ + ldr r7, [pc, #76] @ 90bb8 <__cxa_atexit@plt+0x83878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90b84 <__cxa_atexit@plt+0x83844> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ 90bc0 <__cxa_atexit@plt+0x83880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, sl, #160, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94c94 <__cxa_atexit@plt+0x87954> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ 94ca4 <__cxa_atexit@plt+0x87964> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 401340 <__cxa_atexit@plt+0x3f4000> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #20] @ 90bbc <__cxa_atexit@plt+0x8387c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orrseq r3, lr, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe424 │ │ │ │ + orrseq r0, pc, #24, 22 @ 0x6000 │ │ │ │ + orrseq r0, pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94d40 <__cxa_atexit@plt+0x87a00> │ │ │ │ - ldr r3, [pc, #124] @ 94d48 <__cxa_atexit@plt+0x87a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 94d28 <__cxa_atexit@plt+0x879e8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ 94d4c <__cxa_atexit@plt+0x87a0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - beq 94d38 <__cxa_atexit@plt+0x879f8> │ │ │ │ - b 94da8 <__cxa_atexit@plt+0x87a68> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + orrseq r0, pc, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90c38 <__cxa_atexit@plt+0x838f8> │ │ │ │ + ldr r7, [pc, #52] @ 90c48 <__cxa_atexit@plt+0x83908> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90c2c <__cxa_atexit@plt+0x838ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 90c5c <__cxa_atexit@plt+0x8391c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 90c4c <__cxa_atexit@plt+0x8390c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orrseq r3, lr, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r0, pc, #40, 22 @ 0xa000 │ │ │ │ + orrseq r0, pc, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ 94d98 <__cxa_atexit@plt+0x87a58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 94d90 <__cxa_atexit@plt+0x87a50> │ │ │ │ - b 94da8 <__cxa_atexit@plt+0x87a68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orrseq r3, lr, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90cbc <__cxa_atexit@plt+0x8397c> │ │ │ │ + ldr r2, [pc, #264] @ 90d80 <__cxa_atexit@plt+0x83a40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 90d4c <__cxa_atexit@plt+0x83a0c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90d0c <__cxa_atexit@plt+0x839cc> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90d60 <__cxa_atexit@plt+0x83a20> │ │ │ │ + ldr r7, [pc, #220] @ 90d84 <__cxa_atexit@plt+0x83a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90d54 <__cxa_atexit@plt+0x83a14> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #168] @ 90d74 <__cxa_atexit@plt+0x83a34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r5, #28]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 90d00 <__cxa_atexit@plt+0x839c0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94e34 <__cxa_atexit@plt+0x87af4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 94e40 <__cxa_atexit@plt+0x87b00> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - sub lr, r2, #25 │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - ldr r3, [r3, #16] │ │ │ │ - ldr r0, [pc, #72] @ 94e54 <__cxa_atexit@plt+0x87b14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - stm r0, {r1, r3, sl, lr} │ │ │ │ - str fp, [r6, #32] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 94498 <__cxa_atexit@plt+0x87158> │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - b 94498 <__cxa_atexit@plt+0x87158> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bne 90d20 <__cxa_atexit@plt+0x839e0> │ │ │ │ + ldr r7, [pc, #136] @ 90d7c <__cxa_atexit@plt+0x83a3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 94f24 <__cxa_atexit@plt+0x87be4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 94f2c <__cxa_atexit@plt+0x87bec> │ │ │ │ - ldr ip, [pc, #248] @ 94f84 <__cxa_atexit@plt+0x87c44> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #244] @ 94f88 <__cxa_atexit@plt+0x87c48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub r1, r2, #21 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r2, #5 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r3, r9, sl} │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r8, r9, sl} │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 94f4c <__cxa_atexit@plt+0x87c0c> │ │ │ │ - ldr sl, [pc, #200] @ 94f9c <__cxa_atexit@plt+0x87c5c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #196] @ 94fa0 <__cxa_atexit@plt+0x87c60> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #192] @ 94fa4 <__cxa_atexit@plt+0x87c64> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #120] @ 90d8c <__cxa_atexit@plt+0x83a4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #80] @ 90d78 <__cxa_atexit@plt+0x83a38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #188] @ 94fa8 <__cxa_atexit@plt+0x87c68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - sub r0, r2, #17 │ │ │ │ - str r0, [r5], #-4 │ │ │ │ - sub sl, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, lr │ │ │ │ - b 401448 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r2, r6 │ │ │ │ - b 94f34 <__cxa_atexit@plt+0x87bf4> │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #92] @ 94f98 <__cxa_atexit@plt+0x87c58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90d4c <__cxa_atexit@plt+0x83a0c> │ │ │ │ + b 90e8c <__cxa_atexit@plt+0x83b4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 90d88 <__cxa_atexit@plt+0x83a48> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #56] @ 94f8c <__cxa_atexit@plt+0x87c4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #52] @ 94f90 <__cxa_atexit@plt+0x87c50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #48] @ 94f94 <__cxa_atexit@plt+0x87c54> │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + biceq sp, sl, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffe2e8 │ │ │ │ + orrseq r0, pc, #88, 18 @ 0x160000 │ │ │ │ + biceq sp, sl, #172, 2 @ 0x2b │ │ │ │ + orrseq r0, pc, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90dd8 <__cxa_atexit@plt+0x83a98> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 90df8 <__cxa_atexit@plt+0x83ab8> │ │ │ │ + ldr r7, [pc, #72] @ 90e0c <__cxa_atexit@plt+0x83acc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90dec <__cxa_atexit@plt+0x83aac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ef94 <__cxa_atexit@plt+0x81c54> │ │ │ │ + ldr r7, [pc, #52] @ 90e14 <__cxa_atexit@plt+0x83ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 90e10 <__cxa_atexit@plt+0x83ad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r3, lr} │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - orrseq r3, lr, #32, 12 @ 0x2000000 │ │ │ │ - orrseq r3, lr, #232, 8 @ 0xe8000000 │ │ │ │ - orrseq r3, lr, #96, 10 @ 0x18000000 │ │ │ │ - orrseq r3, lr, #0, 16 │ │ │ │ - @ instruction: 0xfffed51c │ │ │ │ - @ instruction: 0xfffedce8 │ │ │ │ - orrseq r3, lr, #144, 12 @ 0x9000000 │ │ │ │ - orrseq r3, lr, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94fdc <__cxa_atexit@plt+0x87c9c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 94fe4 <__cxa_atexit@plt+0x87ca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffe1cc │ │ │ │ + orrseq r0, pc, #192, 16 @ 0xc00000 │ │ │ │ + biceq sp, sl, #224 @ 0xe0 │ │ │ │ + orrseq r0, pc, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90e44 <__cxa_atexit@plt+0x83b04> │ │ │ │ + ldr r7, [pc, #68] @ 90e7c <__cxa_atexit@plt+0x83b3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - biceq r9, sl, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9509c <__cxa_atexit@plt+0x87d5c> │ │ │ │ - ldr lr, [pc, #160] @ 950a8 <__cxa_atexit@plt+0x87d68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 950ac <__cxa_atexit@plt+0x87d6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 95084 <__cxa_atexit@plt+0x87d44> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 950b0 <__cxa_atexit@plt+0x87d70> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 90e78 <__cxa_atexit@plt+0x83b38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 95090 <__cxa_atexit@plt+0x87d50> │ │ │ │ - mov r7, r3 │ │ │ │ - b 95100 <__cxa_atexit@plt+0x87dc0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90e70 <__cxa_atexit@plt+0x83b30> │ │ │ │ + b 90e8c <__cxa_atexit@plt+0x83b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq sp, sl, #132 @ 0x84 │ │ │ │ + orrseq r0, pc, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 90ed4 <__cxa_atexit@plt+0x83b94> │ │ │ │ + ldr r3, [pc, #120] @ 90f24 <__cxa_atexit@plt+0x83be4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 90ef8 <__cxa_atexit@plt+0x83bb8> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 90ef0 <__cxa_atexit@plt+0x83bb0> │ │ │ │ + ldr r7, [pc, #96] @ 90f28 <__cxa_atexit@plt+0x83be8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #64] @ 90f1c <__cxa_atexit@plt+0x83bdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 90f08 <__cxa_atexit@plt+0x83bc8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 90ef8 <__cxa_atexit@plt+0x83bb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8ed68 <__cxa_atexit@plt+0x81a28> │ │ │ │ + ldr r7, [pc, #16] @ 90f20 <__cxa_atexit@plt+0x83be0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, sl, #112, 22 @ 0x1c000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 950f4 <__cxa_atexit@plt+0x87db4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 950ec <__cxa_atexit@plt+0x87dac> │ │ │ │ - b 95100 <__cxa_atexit@plt+0x87dc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq ip, sl, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq ip, sl, #248, 30 @ 0x3e0 │ │ │ │ + orrseq r0, pc, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 90f54 <__cxa_atexit@plt+0x83c14> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8ed68 <__cxa_atexit@plt+0x81a28> │ │ │ │ + ldr r7, [pc, #12] @ 90f68 <__cxa_atexit@plt+0x83c28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9519c <__cxa_atexit@plt+0x87e5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 951a8 <__cxa_atexit@plt+0x87e68> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 95140 <__cxa_atexit@plt+0x87e00> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + biceq ip, sl, #100, 30 @ 0x190 │ │ │ │ + orrseq r0, pc, #28, 14 @ 0x700000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 90f98 <__cxa_atexit@plt+0x83c58> │ │ │ │ + ldr r7, [pc, #28] @ 90fa8 <__cxa_atexit@plt+0x83c68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bne 9519c <__cxa_atexit@plt+0x87e5c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt 95134 <__cxa_atexit@plt+0x87df4> │ │ │ │ - bne 9519c <__cxa_atexit@plt+0x87e5c> │ │ │ │ - ldr r1, [pc, #88] @ 951b8 <__cxa_atexit@plt+0x87e78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ 951bc <__cxa_atexit@plt+0x87e7c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 8ed68 <__cxa_atexit@plt+0x81a28> │ │ │ │ + biceq ip, sl, #48, 30 @ 0xc0 │ │ │ │ + orrseq r0, pc, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9100c <__cxa_atexit@plt+0x83ccc> │ │ │ │ + ldr r7, [pc, #96] @ 91030 <__cxa_atexit@plt+0x83cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9101c <__cxa_atexit@plt+0x83cdc> │ │ │ │ + ldr r7, [pc, #76] @ 91034 <__cxa_atexit@plt+0x83cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 91000 <__cxa_atexit@plt+0x83cc0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e4d0 <__cxa_atexit@plt+0x81190> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ 9103c <__cxa_atexit@plt+0x83cfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 401010 <__cxa_atexit@plt+0x3f3cd0> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, sl, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9522c <__cxa_atexit@plt+0x87eec> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ 9523c <__cxa_atexit@plt+0x87efc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 4010c0 <__cxa_atexit@plt+0x3f3d80> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #20] @ 91038 <__cxa_atexit@plt+0x83cf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 95270 <__cxa_atexit@plt+0x87f30> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 95278 <__cxa_atexit@plt+0x87f38> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffd4e4 │ │ │ │ + orrseq r0, pc, #52, 12 @ 0x3400000 │ │ │ │ + orrseq r0, pc, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 91074 <__cxa_atexit@plt+0x83d34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 401008 <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #32] @ 91078 <__cxa_atexit@plt+0x83d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, sl, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + biceq ip, sl, #152, 22 @ 0x26000 │ │ │ │ + biceq ip, sl, #100, 22 @ 0x19000 │ │ │ │ + orrseq r0, pc, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95330 <__cxa_atexit@plt+0x87ff0> │ │ │ │ - ldr lr, [pc, #160] @ 9533c <__cxa_atexit@plt+0x87ffc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ 95340 <__cxa_atexit@plt+0x88000> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + bhi 910c4 <__cxa_atexit@plt+0x83d84> │ │ │ │ + ldr r7, [pc, #52] @ 910d4 <__cxa_atexit@plt+0x83d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 910b8 <__cxa_atexit@plt+0x83d78> │ │ │ │ + mov r7, r8 │ │ │ │ + b 910e8 <__cxa_atexit@plt+0x83da8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 910d8 <__cxa_atexit@plt+0x83d98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orrseq r0, pc, #20, 14 @ 0x500000 │ │ │ │ + orrseq r0, pc, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ 91168 <__cxa_atexit@plt+0x83e28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 91140 <__cxa_atexit@plt+0x83e00> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 9114c <__cxa_atexit@plt+0x83e0c> │ │ │ │ + ldr r3, [pc, #64] @ 9116c <__cxa_atexit@plt+0x83e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 95318 <__cxa_atexit@plt+0x87fd8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 95344 <__cxa_atexit@plt+0x88004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 95324 <__cxa_atexit@plt+0x87fe4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 95394 <__cxa_atexit@plt+0x88054> │ │ │ │ + beq 91160 <__cxa_atexit@plt+0x83e20> │ │ │ │ + b 911e0 <__cxa_atexit@plt+0x83ea0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ 91170 <__cxa_atexit@plt+0x83e30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, sl, #220, 16 @ 0xdc0000 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ 95388 <__cxa_atexit@plt+0x88048> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + biceq ip, sl, #148, 20 @ 0x94000 │ │ │ │ + orrseq r0, pc, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r0, r3, TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes